]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_M7_SAMV71_Xplained_IAR_Keil/libchip_samv7/include/cmsis/CMSIS/Include/core_cm7.h
Final V8.2.1 release ready for tagging:
[freertos] / FreeRTOS / Demo / CORTEX_M7_SAMV71_Xplained_IAR_Keil / libchip_samv7 / include / cmsis / CMSIS / Include / core_cm7.h
1 \r
2 /**************************************************************************//**\r
3  * @file     core_cm7.h\r
4  * @brief    CMSIS Cortex-M7 Core Peripheral Access Layer Header File\r
5  * @version  V4.00\r
6  * @date     07. April 2014\r
7  *\r
8  * @note\r
9  *\r
10  ******************************************************************************/\r
11 /* Copyright (c) 2009 - 2014 ARM LIMITED\r
12 \r
13    All rights reserved.\r
14    Redistribution and use in source and binary forms, with or without\r
15    modification, are permitted provided that the following conditions are met:\r
16    - Redistributions of source code must retain the above copyright\r
17      notice, this list of conditions and the following disclaimer.\r
18    - Redistributions in binary form must reproduce the above copyright\r
19      notice, this list of conditions and the following disclaimer in the\r
20      documentation and/or other materials provided with the distribution.\r
21    - Neither the name of ARM nor the names of its contributors may be used\r
22      to endorse or promote products derived from this software without\r
23      specific prior written permission.\r
24    *\r
25    THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"\r
26    AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE\r
27    IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE\r
28    ARE DISCLAIMED. IN NO EVENT SHALL COPYRIGHT HOLDERS AND CONTRIBUTORS BE\r
29    LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR\r
30    CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF\r
31    SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS\r
32    INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN\r
33    CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)\r
34    ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE\r
35    POSSIBILITY OF SUCH DAMAGE.\r
36    ---------------------------------------------------------------------------*/\r
37 \r
38 \r
39 #if defined ( __ICCARM__ )\r
40  #pragma system_include  /* treat file as system include file for MISRA check */\r
41 #endif\r
42 \r
43 #ifdef __cplusplus\r
44  extern "C" {\r
45 #endif\r
46 \r
47 #ifndef __CORE_CM7_H_GENERIC\r
48 #define __CORE_CM7_H_GENERIC\r
49 \r
50 /** \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions\r
51   CMSIS violates the following MISRA-C:2004 rules:\r
52 \r
53    \li Required Rule 8.5, object/function definition in header file.<br>\r
54      Function definitions in header files are used to allow 'inlining'.\r
55 \r
56    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>\r
57      Unions are used for effective representation of core registers.\r
58 \r
59    \li Advisory Rule 19.7, Function-like macro defined.<br>\r
60      Function-like macros are used to allow more efficient code.\r
61  */\r
62 \r
63 \r
64 /*******************************************************************************\r
65  *                 CMSIS definitions\r
66  ******************************************************************************/\r
67 /** \ingroup Cortex_M7\r
68   @{\r
69  */\r
70 \r
71 /*  CMSIS CM7 definitions */\r
72 #define __CM7_CMSIS_VERSION_MAIN  (0x03)                                   /*!< [31:16] CMSIS HAL main version   */\r
73 #define __CM7_CMSIS_VERSION_SUB   (0x20)                                   /*!< [15:0]  CMSIS HAL sub version    */\r
74 #define __CM7_CMSIS_VERSION       ((__CM7_CMSIS_VERSION_MAIN << 16) | \\r
75                                     __CM7_CMSIS_VERSION_SUB          )     /*!< CMSIS HAL version number         */\r
76 \r
77 #define __CORTEX_M                (0x07)                                   /*!< Cortex-M Core                    */\r
78 \r
79 \r
80 #if   defined ( __CC_ARM )\r
81   #define __ASM            __asm                                      /*!< asm keyword for ARM Compiler          */\r
82   #define __INLINE         __inline                                   /*!< inline keyword for ARM Compiler       */\r
83   #define __STATIC_INLINE  static __inline\r
84 \r
85 #elif defined ( __GNUC__ )\r
86   #define __ASM            __asm                                      /*!< asm keyword for GNU Compiler          */\r
87   #define __INLINE         inline                                     /*!< inline keyword for GNU Compiler       */\r
88   #define __STATIC_INLINE  static inline\r
89 \r
90 #elif defined ( __ICCARM__ )\r
91   #define __ASM            __asm                                      /*!< asm keyword for IAR Compiler          */\r
92   #define __INLINE         inline                                     /*!< inline keyword for IAR Compiler. Only available in High optimization mode! */\r
93   #define __STATIC_INLINE  static inline\r
94 \r
95 #elif defined ( __TMS470__ )\r
96   #define __ASM            __asm                                      /*!< asm keyword for TI CCS Compiler       */\r
97   #define __STATIC_INLINE  static inline\r
98 \r
99 #elif defined ( __TASKING__ )\r
100   #define __ASM            __asm                                      /*!< asm keyword for TASKING Compiler      */\r
101   #define __INLINE         inline                                     /*!< inline keyword for TASKING Compiler   */\r
102   #define __STATIC_INLINE  static inline\r
103 \r
104 #elif defined ( __CSMC__ )              /* Cosmic */\r
105   #define __packed\r
106   #define __ASM            _asm                                      /*!< asm keyword for COSMIC Compiler      */\r
107   #define __INLINE         inline                                    /*!< inline keyword for COSMIC Compiler (use -pc99 on compile line )   */\r
108   #define __STATIC_INLINE  static inline\r
109 \r
110 #endif\r
111 \r
112 /** __FPU_USED indicates whether an FPU is used or not.\r
113     For this, __FPU_PRESENT has to be checked prior to making use of FPU specific registers and functions.\r
114 */\r
115 #if defined ( __CC_ARM )\r
116   #if defined __TARGET_FPU_VFP\r
117     #if (__FPU_PRESENT == 1)\r
118       #define __FPU_USED       1\r
119     #else\r
120       #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
121       #define __FPU_USED       0\r
122     #endif\r
123   #else\r
124     #define __FPU_USED         0\r
125   #endif\r
126 \r
127 #elif defined ( __GNUC__ )\r
128   #if defined (__VFP_FP__) && !defined(__SOFTFP__)\r
129     #if (__FPU_PRESENT == 1)\r
130       #define __FPU_USED       1\r
131     #else\r
132       #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
133       #define __FPU_USED       0\r
134     #endif\r
135   #else\r
136     #define __FPU_USED         0\r
137   #endif\r
138 \r
139 #elif defined ( __ICCARM__ )\r
140   #if defined __ARMVFP__\r
141     #if (__FPU_PRESENT == 1)\r
142       #define __FPU_USED       1\r
143     #else\r
144       #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
145       #define __FPU_USED       0\r
146     #endif\r
147   #else\r
148     #define __FPU_USED         0\r
149   #endif\r
150 \r
151 #elif defined ( __TMS470__ )\r
152   #if defined __TI_VFP_SUPPORT__\r
153     #if (__FPU_PRESENT == 1)\r
154       #define __FPU_USED       1\r
155     #else\r
156       #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
157       #define __FPU_USED       0\r
158     #endif\r
159   #else\r
160     #define __FPU_USED         0\r
161   #endif\r
162 \r
163 #elif defined ( __TASKING__ )\r
164   #if defined __FPU_VFP__\r
165     #if (__FPU_PRESENT == 1)\r
166       #define __FPU_USED       1\r
167     #else\r
168       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
169       #define __FPU_USED       0\r
170     #endif\r
171   #else\r
172     #define __FPU_USED         0\r
173   #endif\r
174 \r
175 #elif defined ( __CSMC__ )              /* Cosmic */\r
176   #if ( __CSMC__ & 0x400)               // FPU present for parser\r
177     #if (__FPU_PRESENT == 1)\r
178       #define __FPU_USED       1\r
179     #else\r
180       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
181       #define __FPU_USED       0\r
182     #endif\r
183   #else\r
184     #define __FPU_USED         0\r
185   #endif\r
186 #endif\r
187 \r
188 #include <stdint.h>                      /* standard types definitions                      */\r
189 #include <core_cmInstr.h>                /* Core Instruction Access                         */\r
190 #include <core_cmFunc.h>                 /* Core Function Access                            */\r
191 #include <core_cmSimd.h>                 /* Compiler specific SIMD Intrinsics               */\r
192 \r
193 #endif /* __CORE_CM7_H_GENERIC */\r
194 \r
195 #ifndef __CMSIS_GENERIC\r
196 \r
197 #ifndef __CORE_CM7_H_DEPENDANT\r
198 #define __CORE_CM7_H_DEPENDANT\r
199 \r
200 /* check device defines and use defaults */\r
201 #if defined __CHECK_DEVICE_DEFINES\r
202   #ifndef __CM7_REV\r
203     #define __CM7_REV               0x0000\r
204     #warning "__CM7_REV not defined in device header file; using default!"\r
205   #endif\r
206 \r
207   #ifndef __FPU_PRESENT\r
208     #define __FPU_PRESENT             0\r
209     #warning "__FPU_PRESENT not defined in device header file; using default!"\r
210   #endif\r
211 \r
212   #ifndef __MPU_PRESENT\r
213     #define __MPU_PRESENT             0\r
214     #warning "__MPU_PRESENT not defined in device header file; using default!"\r
215   #endif\r
216 \r
217   #ifndef __ICACHE_PRESENT\r
218     #define __ICACHE_PRESENT          0\r
219     #warning "__ICACHE_PRESENT not defined in device header file; using default!"\r
220   #endif\r
221 \r
222   #ifndef __DCACHE_PRESENT\r
223     #define __DCACHE_PRESENT          0\r
224     #warning "__DCACHE_PRESENT not defined in device header file; using default!"\r
225   #endif\r
226 \r
227   #ifndef __NVIC_PRIO_BITS\r
228     #define __NVIC_PRIO_BITS          3\r
229     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"\r
230   #endif\r
231 \r
232   #ifndef __Vendor_SysTickConfig\r
233     #define __Vendor_SysTickConfig    0\r
234     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"\r
235   #endif\r
236 #endif\r
237 \r
238 /* IO definitions (access restrictions to peripheral registers) */\r
239 /**\r
240     \defgroup CMSIS_glob_defs CMSIS Global Defines\r
241 \r
242     <strong>IO Type Qualifiers</strong> are used\r
243     \li to specify the access to peripheral variables.\r
244     \li for automatic generation of peripheral register debug information.\r
245 */\r
246 #ifdef __cplusplus\r
247   #define   __I     volatile             /*!< Defines 'read only' permissions                 */\r
248 #else\r
249   #define   __I     volatile const       /*!< Defines 'read only' permissions                 */\r
250 #endif\r
251 #define     __O     volatile             /*!< Defines 'write only' permissions                */\r
252 #define     __IO    volatile             /*!< Defines 'read / write' permissions              */\r
253 \r
254 /*@} end of group Cortex_M7 */\r
255 \r
256 \r
257 \r
258 /*******************************************************************************\r
259  *                 Register Abstraction\r
260   Core Register contain:\r
261   - Core Register\r
262   - Core NVIC Register\r
263   - Core SCB Register\r
264   - Core SysTick Register\r
265   - Core Debug Register\r
266   - Core MPU Register\r
267   - Core FPU Register\r
268  ******************************************************************************/\r
269 /** \defgroup CMSIS_core_register Defines and Type Definitions\r
270     \brief Type definitions and defines for Cortex-M processor based devices.\r
271 */\r
272 \r
273 /** \ingroup    CMSIS_core_register\r
274     \defgroup   CMSIS_CORE  Status and Control Registers\r
275     \brief  Core Register type definitions.\r
276   @{\r
277  */\r
278 \r
279 /** \brief  Union type to access the Application Program Status Register (APSR).\r
280  */\r
281 typedef union\r
282 {\r
283   struct\r
284   {\r
285 #if (__CORTEX_M != 0x07)\r
286     uint32_t _reserved0:27;              /*!< bit:  0..26  Reserved                           */\r
287 #else\r
288     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved                           */\r
289     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags        */\r
290     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved                           */\r
291 #endif\r
292     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag          */\r
293     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag       */\r
294     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag          */\r
295     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag           */\r
296     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag       */\r
297   } b;                                   /*!< Structure used for bit  access                  */\r
298   uint32_t w;                            /*!< Type      used for word access                  */\r
299 } APSR_Type;\r
300 \r
301 \r
302 /** \brief  Union type to access the Interrupt Program Status Register (IPSR).\r
303  */\r
304 typedef union\r
305 {\r
306   struct\r
307   {\r
308     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number                   */\r
309     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved                           */\r
310   } b;                                   /*!< Structure used for bit  access                  */\r
311   uint32_t w;                            /*!< Type      used for word access                  */\r
312 } IPSR_Type;\r
313 \r
314 \r
315 /** \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).\r
316  */\r
317 typedef union\r
318 {\r
319   struct\r
320   {\r
321     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number                   */\r
322 #if (__CORTEX_M != 0x07)\r
323     uint32_t _reserved0:15;              /*!< bit:  9..23  Reserved                           */\r
324 #else\r
325     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved                           */\r
326     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags        */\r
327     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved                           */\r
328 #endif\r
329     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0)          */\r
330     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0)          */\r
331     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag          */\r
332     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag       */\r
333     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag          */\r
334     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag           */\r
335     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag       */\r
336   } b;                                   /*!< Structure used for bit  access                  */\r
337   uint32_t w;                            /*!< Type      used for word access                  */\r
338 } xPSR_Type;\r
339 \r
340 \r
341 /** \brief  Union type to access the Control Registers (CONTROL).\r
342  */\r
343 typedef union\r
344 {\r
345   struct\r
346   {\r
347     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */\r
348     uint32_t SPSEL:1;                    /*!< bit:      1  Stack to be used                   */\r
349     uint32_t FPCA:1;                     /*!< bit:      2  FP extension active flag           */\r
350     uint32_t _reserved0:29;              /*!< bit:  3..31  Reserved                           */\r
351   } b;                                   /*!< Structure used for bit  access                  */\r
352   uint32_t w;                            /*!< Type      used for word access                  */\r
353 } CONTROL_Type;\r
354 \r
355 /*@} end of group CMSIS_CORE */\r
356 \r
357 \r
358 /** \ingroup    CMSIS_core_register\r
359     \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)\r
360     \brief      Type definitions for the NVIC Registers\r
361   @{\r
362  */\r
363 \r
364 /** \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).\r
365  */\r
366 typedef struct\r
367 {\r
368   __IO uint32_t ISER[8];                 /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register           */\r
369        uint32_t RESERVED0[24];\r
370   __IO uint32_t ICER[8];                 /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register         */\r
371        uint32_t RSERVED1[24];\r
372   __IO uint32_t ISPR[8];                 /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register          */\r
373        uint32_t RESERVED2[24];\r
374   __IO uint32_t ICPR[8];                 /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register        */\r
375        uint32_t RESERVED3[24];\r
376   __IO uint32_t IABR[8];                 /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register           */\r
377        uint32_t RESERVED4[56];\r
378   __IO uint8_t  IP[240];                 /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */\r
379        uint32_t RESERVED5[644];\r
380   __O  uint32_t STIR;                    /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register     */\r
381 }  NVIC_Type;\r
382 \r
383 /* Software Triggered Interrupt Register Definitions */\r
384 #define NVIC_STIR_INTID_Pos                 0                                          /*!< STIR: INTLINESNUM Position */\r
385 #define NVIC_STIR_INTID_Msk                (0x1FFUL << NVIC_STIR_INTID_Pos)            /*!< STIR: INTLINESNUM Mask */\r
386 \r
387 /*@} end of group CMSIS_NVIC */\r
388 \r
389 \r
390 /** \ingroup  CMSIS_core_register\r
391     \defgroup CMSIS_SCB     System Control Block (SCB)\r
392     \brief      Type definitions for the System Control Block Registers\r
393   @{\r
394  */\r
395 \r
396 /** \brief  Structure type to access the System Control Block (SCB).\r
397  */\r
398 typedef struct\r
399 {\r
400   __I  uint32_t CPUID;                   /*!< Offset: 0x000 (R/ )  CPUID Base Register                                   */\r
401   __IO uint32_t ICSR;                    /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register                  */\r
402   __IO uint32_t VTOR;                    /*!< Offset: 0x008 (R/W)  Vector Table Offset Register                          */\r
403   __IO uint32_t AIRCR;                   /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register      */\r
404   __IO uint32_t SCR;                     /*!< Offset: 0x010 (R/W)  System Control Register                               */\r
405   __IO uint32_t CCR;                     /*!< Offset: 0x014 (R/W)  Configuration Control Register                        */\r
406   __IO uint8_t  SHPR[12];                /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */\r
407   __IO uint32_t SHCSR;                   /*!< Offset: 0x024 (R/W)  System Handler Control and State Register             */\r
408   __IO uint32_t CFSR;                    /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register                    */\r
409   __IO uint32_t HFSR;                    /*!< Offset: 0x02C (R/W)  HardFault Status Register                             */\r
410   __IO uint32_t DFSR;                    /*!< Offset: 0x030 (R/W)  Debug Fault Status Register                           */\r
411   __IO uint32_t MMFAR;                   /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register                      */\r
412   __IO uint32_t BFAR;                    /*!< Offset: 0x038 (R/W)  BusFault Address Register                             */\r
413   __IO uint32_t AFSR;                    /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register                       */\r
414   __I  uint32_t ID_PFR[2];               /*!< Offset: 0x040 (R/ )  Processor Feature Register                            */\r
415   __I  uint32_t ID_DFR;                  /*!< Offset: 0x048 (R/ )  Debug Feature Register                                */\r
416   __I  uint32_t ID_AFR;                  /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register                            */\r
417   __I  uint32_t ID_MFR[4];               /*!< Offset: 0x050 (R/ )  Memory Model Feature Register                         */\r
418   __I  uint32_t ID_ISAR[5];              /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register                   */\r
419        uint32_t RESERVED0[1];\r
420   __I  uint32_t CLIDR;                   /*!< Offset: 0x078 (R/ )  Cache Level ID register                               */\r
421   __I  uint32_t CTR;                     /*!< Offset: 0x07C (R/ )  Cache Type register                                   */\r
422   __I  uint32_t CCSIDR;                  /*!< Offset: 0x080 (R/ )  Cache Size ID Register                                */\r
423   __IO uint32_t CSSELR;                  /*!< Offset: 0x084 (R/W)  Cache Size Selection Register                         */\r
424   __IO uint32_t CPACR;                   /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register                   */\r
425        uint32_t RESERVED3[93];\r
426   __O  uint32_t STIR;                    /*!< Offset: 0x200 ( /W)  Software Triggered Interrupt Register                 */\r
427        uint32_t RESERVED4[15];\r
428   __I  uint32_t MVFR0;                   /*!< Offset: 0x240 (R/ )  Media and VFP Feature Register 0                      */\r
429   __I  uint32_t MVFR1;                   /*!< Offset: 0x244 (R/ )  Media and VFP Feature Register 1                      */\r
430   __I  uint32_t MVFR2;                   /*!< Offset: 0x248 (R/ )  Media and VFP Feature Register 1                      */\r
431        uint32_t RESERVED5[1];\r
432   __O  uint32_t ICIALLU;                 /*!< Offset: 0x250 ( /W)  I-Cache Invalidate All to PoU                         */\r
433        uint32_t RESERVED6[1];\r
434   __O  uint32_t ICIMVAU;                 /*!< Offset: 0x258 ( /W)  I-Cache Invalidate by MVA to PoU                      */\r
435   __O  uint32_t DCIMVAU;                 /*!< Offset: 0x25C ( /W)  D-Cache Invalidate by MVA to PoC                      */\r
436   __O  uint32_t DCISW;                   /*!< Offset: 0x260 ( /W)  D-Cache Invalidate by Set-way                         */\r
437   __O  uint32_t DCCMVAU;                 /*!< Offset: 0x264 ( /W)  D-Cache Clean by MVA to PoU                           */\r
438   __O  uint32_t DCCMVAC;                 /*!< Offset: 0x268 ( /W)  D-Cache Clean by MVA to PoC                           */\r
439   __O  uint32_t DCCSW;                   /*!< Offset: 0x26C ( /W)  D-Cache Clean by Set-way                              */\r
440   __O  uint32_t DCCIMVAC;                /*!< Offset: 0x270 ( /W)  D-Cache Clean and Invalidate by MVA to PoC            */\r
441   __O  uint32_t DCCISW;                  /*!< Offset: 0x274 ( /W)  D-Cache Clean and Invalidate by Set-way               */\r
442        uint32_t RESERVED7[6];\r
443   __IO uint32_t ITCMCR;                  /*!< Offset: 0x290 (R/W)  Instruction Tightly-Coupled Memory Control Register   */\r
444   __IO uint32_t DTCMCR;                  /*!< Offset: 0x294 (R/W)  Data Tightly-Coupled Memory Control Registers         */\r
445   __IO uint32_t AHBPCR;                  /*!< Offset: 0x298 (R/W)  AHBP Control Register                                 */\r
446   __IO uint32_t CACR;                    /*!< Offset: 0x29C (R/W)  L1 Cache Control Register                             */\r
447   __IO uint32_t AHBSCR;                  /*!< Offset: 0x2A0 (R/W)  AHB Slave Control Register                            */\r
448        uint32_t RESERVED8[1];\r
449   __IO uint32_t ABFSR;                   /*!< Offset: 0x2A8 (R/W)  Auxiliary Bus Fault Status Register                   */\r
450 } SCB_Type;\r
451 \r
452 /* SCB CPUID Register Definitions */\r
453 #define SCB_CPUID_IMPLEMENTER_Pos          24                                             /*!< SCB CPUID: IMPLEMENTER Position */\r
454 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */\r
455 \r
456 #define SCB_CPUID_VARIANT_Pos              20                                             /*!< SCB CPUID: VARIANT Position */\r
457 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */\r
458 \r
459 #define SCB_CPUID_ARCHITECTURE_Pos         16                                             /*!< SCB CPUID: ARCHITECTURE Position */\r
460 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */\r
461 \r
462 #define SCB_CPUID_PARTNO_Pos                4                                             /*!< SCB CPUID: PARTNO Position */\r
463 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */\r
464 \r
465 #define SCB_CPUID_REVISION_Pos              0                                             /*!< SCB CPUID: REVISION Position */\r
466 #define SCB_CPUID_REVISION_Msk             (0xFUL << SCB_CPUID_REVISION_Pos)              /*!< SCB CPUID: REVISION Mask */\r
467 \r
468 /* SCB Interrupt Control State Register Definitions */\r
469 #define SCB_ICSR_NMIPENDSET_Pos            31                                             /*!< SCB ICSR: NMIPENDSET Position */\r
470 #define SCB_ICSR_NMIPENDSET_Msk            (1UL << SCB_ICSR_NMIPENDSET_Pos)               /*!< SCB ICSR: NMIPENDSET Mask */\r
471 \r
472 #define SCB_ICSR_PENDSVSET_Pos             28                                             /*!< SCB ICSR: PENDSVSET Position */\r
473 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */\r
474 \r
475 #define SCB_ICSR_PENDSVCLR_Pos             27                                             /*!< SCB ICSR: PENDSVCLR Position */\r
476 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */\r
477 \r
478 #define SCB_ICSR_PENDSTSET_Pos             26                                             /*!< SCB ICSR: PENDSTSET Position */\r
479 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */\r
480 \r
481 #define SCB_ICSR_PENDSTCLR_Pos             25                                             /*!< SCB ICSR: PENDSTCLR Position */\r
482 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */\r
483 \r
484 #define SCB_ICSR_ISRPREEMPT_Pos            23                                             /*!< SCB ICSR: ISRPREEMPT Position */\r
485 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */\r
486 \r
487 #define SCB_ICSR_ISRPENDING_Pos            22                                             /*!< SCB ICSR: ISRPENDING Position */\r
488 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */\r
489 \r
490 #define SCB_ICSR_VECTPENDING_Pos           12                                             /*!< SCB ICSR: VECTPENDING Position */\r
491 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */\r
492 \r
493 #define SCB_ICSR_RETTOBASE_Pos             11                                             /*!< SCB ICSR: RETTOBASE Position */\r
494 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */\r
495 \r
496 #define SCB_ICSR_VECTACTIVE_Pos             0                                             /*!< SCB ICSR: VECTACTIVE Position */\r
497 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL << SCB_ICSR_VECTACTIVE_Pos)           /*!< SCB ICSR: VECTACTIVE Mask */\r
498 \r
499 /* SCB Vector Table Offset Register Definitions */\r
500 #define SCB_VTOR_TBLOFF_Pos                 7                                             /*!< SCB VTOR: TBLOFF Position */\r
501 #define SCB_VTOR_TBLOFF_Msk                (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos)           /*!< SCB VTOR: TBLOFF Mask */\r
502 \r
503 /* SCB Application Interrupt and Reset Control Register Definitions */\r
504 #define SCB_AIRCR_VECTKEY_Pos              16                                             /*!< SCB AIRCR: VECTKEY Position */\r
505 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */\r
506 \r
507 #define SCB_AIRCR_VECTKEYSTAT_Pos          16                                             /*!< SCB AIRCR: VECTKEYSTAT Position */\r
508 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */\r
509 \r
510 #define SCB_AIRCR_ENDIANESS_Pos            15                                             /*!< SCB AIRCR: ENDIANESS Position */\r
511 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */\r
512 \r
513 #define SCB_AIRCR_PRIGROUP_Pos              8                                             /*!< SCB AIRCR: PRIGROUP Position */\r
514 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */\r
515 \r
516 #define SCB_AIRCR_SYSRESETREQ_Pos           2                                             /*!< SCB AIRCR: SYSRESETREQ Position */\r
517 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */\r
518 \r
519 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1                                             /*!< SCB AIRCR: VECTCLRACTIVE Position */\r
520 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */\r
521 \r
522 #define SCB_AIRCR_VECTRESET_Pos             0                                             /*!< SCB AIRCR: VECTRESET Position */\r
523 #define SCB_AIRCR_VECTRESET_Msk            (1UL << SCB_AIRCR_VECTRESET_Pos)               /*!< SCB AIRCR: VECTRESET Mask */\r
524 \r
525 /* SCB System Control Register Definitions */\r
526 #define SCB_SCR_SEVONPEND_Pos               4                                             /*!< SCB SCR: SEVONPEND Position */\r
527 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */\r
528 \r
529 #define SCB_SCR_SLEEPDEEP_Pos               2                                             /*!< SCB SCR: SLEEPDEEP Position */\r
530 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */\r
531 \r
532 #define SCB_SCR_SLEEPONEXIT_Pos             1                                             /*!< SCB SCR: SLEEPONEXIT Position */\r
533 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */\r
534 \r
535 /* SCB Configuration Control Register Definitions */\r
536 #define SCB_CCR_BP_Pos                      18                                            /*!< SCB CCR: Branch prediction enable bit Position */\r
537 #define SCB_CCR_BP_Msk                     (1UL << SCB_CCR_BP_Pos)                        /*!< SCB CCR: Branch prediction enable bit Mask */\r
538 \r
539 #define SCB_CCR_IC_Pos                      17                                            /*!< SCB CCR: Instruction cache enable bit Position */\r
540 #define SCB_CCR_IC_Msk                     (1UL << SCB_CCR_IC_Pos)                        /*!< SCB CCR: Instruction cache enable bit Mask */\r
541 \r
542 #define SCB_CCR_DC_Pos                      16                                            /*!< SCB CCR: Cache enable bit Position */\r
543 #define SCB_CCR_DC_Msk                     (1UL << SCB_CCR_DC_Pos)                        /*!< SCB CCR: Cache enable bit Mask */\r
544 \r
545 #define SCB_CCR_STKALIGN_Pos                9                                             /*!< SCB CCR: STKALIGN Position */\r
546 #define SCB_CCR_STKALIGN_Msk               (1UL << SCB_CCR_STKALIGN_Pos)                  /*!< SCB CCR: STKALIGN Mask */\r
547 \r
548 #define SCB_CCR_BFHFNMIGN_Pos               8                                             /*!< SCB CCR: BFHFNMIGN Position */\r
549 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */\r
550 \r
551 #define SCB_CCR_DIV_0_TRP_Pos               4                                             /*!< SCB CCR: DIV_0_TRP Position */\r
552 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */\r
553 \r
554 #define SCB_CCR_UNALIGN_TRP_Pos             3                                             /*!< SCB CCR: UNALIGN_TRP Position */\r
555 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */\r
556 \r
557 #define SCB_CCR_USERSETMPEND_Pos            1                                             /*!< SCB CCR: USERSETMPEND Position */\r
558 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */\r
559 \r
560 #define SCB_CCR_NONBASETHRDENA_Pos          0                                             /*!< SCB CCR: NONBASETHRDENA Position */\r
561 #define SCB_CCR_NONBASETHRDENA_Msk         (1UL << SCB_CCR_NONBASETHRDENA_Pos)            /*!< SCB CCR: NONBASETHRDENA Mask */\r
562 \r
563 /* SCB System Handler Control and State Register Definitions */\r
564 #define SCB_SHCSR_USGFAULTENA_Pos          18                                             /*!< SCB SHCSR: USGFAULTENA Position */\r
565 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */\r
566 \r
567 #define SCB_SHCSR_BUSFAULTENA_Pos          17                                             /*!< SCB SHCSR: BUSFAULTENA Position */\r
568 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */\r
569 \r
570 #define SCB_SHCSR_MEMFAULTENA_Pos          16                                             /*!< SCB SHCSR: MEMFAULTENA Position */\r
571 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */\r
572 \r
573 #define SCB_SHCSR_SVCALLPENDED_Pos         15                                             /*!< SCB SHCSR: SVCALLPENDED Position */\r
574 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */\r
575 \r
576 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14                                             /*!< SCB SHCSR: BUSFAULTPENDED Position */\r
577 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */\r
578 \r
579 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13                                             /*!< SCB SHCSR: MEMFAULTPENDED Position */\r
580 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */\r
581 \r
582 #define SCB_SHCSR_USGFAULTPENDED_Pos       12                                             /*!< SCB SHCSR: USGFAULTPENDED Position */\r
583 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */\r
584 \r
585 #define SCB_SHCSR_SYSTICKACT_Pos           11                                             /*!< SCB SHCSR: SYSTICKACT Position */\r
586 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */\r
587 \r
588 #define SCB_SHCSR_PENDSVACT_Pos            10                                             /*!< SCB SHCSR: PENDSVACT Position */\r
589 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */\r
590 \r
591 #define SCB_SHCSR_MONITORACT_Pos            8                                             /*!< SCB SHCSR: MONITORACT Position */\r
592 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */\r
593 \r
594 #define SCB_SHCSR_SVCALLACT_Pos             7                                             /*!< SCB SHCSR: SVCALLACT Position */\r
595 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */\r
596 \r
597 #define SCB_SHCSR_USGFAULTACT_Pos           3                                             /*!< SCB SHCSR: USGFAULTACT Position */\r
598 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */\r
599 \r
600 #define SCB_SHCSR_BUSFAULTACT_Pos           1                                             /*!< SCB SHCSR: BUSFAULTACT Position */\r
601 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */\r
602 \r
603 #define SCB_SHCSR_MEMFAULTACT_Pos           0                                             /*!< SCB SHCSR: MEMFAULTACT Position */\r
604 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL << SCB_SHCSR_MEMFAULTACT_Pos)             /*!< SCB SHCSR: MEMFAULTACT Mask */\r
605 \r
606 /* SCB Configurable Fault Status Registers Definitions */\r
607 #define SCB_CFSR_USGFAULTSR_Pos            16                                             /*!< SCB CFSR: Usage Fault Status Register Position */\r
608 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */\r
609 \r
610 #define SCB_CFSR_BUSFAULTSR_Pos             8                                             /*!< SCB CFSR: Bus Fault Status Register Position */\r
611 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */\r
612 \r
613 #define SCB_CFSR_MEMFAULTSR_Pos             0                                             /*!< SCB CFSR: Memory Manage Fault Status Register Position */\r
614 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL << SCB_CFSR_MEMFAULTSR_Pos)            /*!< SCB CFSR: Memory Manage Fault Status Register Mask */\r
615 \r
616 /* SCB Hard Fault Status Registers Definitions */\r
617 #define SCB_HFSR_DEBUGEVT_Pos              31                                             /*!< SCB HFSR: DEBUGEVT Position */\r
618 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */\r
619 \r
620 #define SCB_HFSR_FORCED_Pos                30                                             /*!< SCB HFSR: FORCED Position */\r
621 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */\r
622 \r
623 #define SCB_HFSR_VECTTBL_Pos                1                                             /*!< SCB HFSR: VECTTBL Position */\r
624 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */\r
625 \r
626 /* SCB Debug Fault Status Register Definitions */\r
627 #define SCB_DFSR_EXTERNAL_Pos               4                                             /*!< SCB DFSR: EXTERNAL Position */\r
628 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */\r
629 \r
630 #define SCB_DFSR_VCATCH_Pos                 3                                             /*!< SCB DFSR: VCATCH Position */\r
631 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */\r
632 \r
633 #define SCB_DFSR_DWTTRAP_Pos                2                                             /*!< SCB DFSR: DWTTRAP Position */\r
634 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */\r
635 \r
636 #define SCB_DFSR_BKPT_Pos                   1                                             /*!< SCB DFSR: BKPT Position */\r
637 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */\r
638 \r
639 #define SCB_DFSR_HALTED_Pos                 0                                             /*!< SCB DFSR: HALTED Position */\r
640 #define SCB_DFSR_HALTED_Msk                (1UL << SCB_DFSR_HALTED_Pos)                   /*!< SCB DFSR: HALTED Mask */\r
641 \r
642 /* Cache Level ID register */\r
643 #define SCB_CLIDR_LOUU_Pos                 27                                             /*!< SCB CLIDR: LoUU Position */\r
644 #define SCB_CLIDR_LOUU_Msk                 (7UL << SCB_CLIDR_LOUU_Pos)                    /*!< SCB CLIDR: LoUU Mask */\r
645 \r
646 #define SCB_CLIDR_LOC_Pos                  24                                             /*!< SCB CLIDR: LoC Position */\r
647 #define SCB_CLIDR_LOC_Msk                  (7UL << SCB_CLIDR_FORMAT_Pos)                  /*!< SCB CLIDR: LoC Mask */\r
648 \r
649 /* Cache Type register */\r
650 #define SCB_CTR_FORMAT_Pos                 29                                             /*!< SCB CTR: Format Position */\r
651 #define SCB_CTR_FORMAT_Msk                 (7UL << SCB_CTR_FORMAT_Pos)                    /*!< SCB CTR: Format Mask */\r
652 \r
653 #define SCB_CTR_CWG_Pos                    24                                             /*!< SCB CTR: CWG Position */\r
654 #define SCB_CTR_CWG_Msk                    (0xFUL << SCB_CTR_CWG_Pos)                     /*!< SCB CTR: CWG Mask */\r
655 \r
656 #define SCB_CTR_ERG_Pos                    20                                             /*!< SCB CTR: ERG Position */\r
657 #define SCB_CTR_ERG_Msk                    (0xFUL << SCB_CTR_ERG_Pos)                     /*!< SCB CTR: ERG Mask */\r
658 \r
659 #define SCB_CTR_DMINLINE_Pos               16                                             /*!< SCB CTR: DminLine Position */\r
660 #define SCB_CTR_DMINLINE_Msk               (0xFUL << SCB_CTR_DMINLINE_Pos)                /*!< SCB CTR: DminLine Mask */\r
661 \r
662 #define SCB_CTR_IMINLINE_Pos                0                                             /*!< SCB CTR: ImInLine Position */\r
663 #define SCB_CTR_IMINLINE_Msk               (0xFUL << SCB_CTR_IMINLINE_Pos)                /*!< SCB CTR: ImInLine Mask */\r
664 \r
665 /* Cache Size ID Register */\r
666 #define SCB_CCSIDR_WT_Pos                  31                                             /*!< SCB CCSIDR: WT Position */\r
667 #define SCB_CCSIDR_WT_Msk                  (7UL << SCB_CCSIDR_WT_Pos)                     /*!< SCB CCSIDR: WT Mask */\r
668 \r
669 #define SCB_CCSIDR_WB_Pos                  30                                             /*!< SCB CCSIDR: WB Position */\r
670 #define SCB_CCSIDR_WB_Msk                  (7UL << SCB_CCSIDR_WB_Pos)                     /*!< SCB CCSIDR: WB Mask */\r
671 \r
672 #define SCB_CCSIDR_RA_Pos                  29                                             /*!< SCB CCSIDR: RA Position */\r
673 #define SCB_CCSIDR_RA_Msk                  (7UL << SCB_CCSIDR_RA_Pos)                     /*!< SCB CCSIDR: RA Mask */\r
674 \r
675 #define SCB_CCSIDR_WA_Pos                  28                                             /*!< SCB CCSIDR: WA Position */\r
676 #define SCB_CCSIDR_WA_Msk                  (7UL << SCB_CCSIDR_WA_Pos)                     /*!< SCB CCSIDR: WA Mask */\r
677 \r
678 #define SCB_CCSIDR_NUMSETS_Pos             13                                             /*!< SCB CCSIDR: NumSets Position */\r
679 #define SCB_CCSIDR_NUMSETS_Msk             (0x7FFFUL << SCB_CCSIDR_NUMSETS_Pos)           /*!< SCB CCSIDR: NumSets Mask */\r
680 \r
681 #define SCB_CCSIDR_ASSOCIATIVITY_Pos        3                                             /*!< SCB CCSIDR: Associativity Position */\r
682 #define SCB_CCSIDR_ASSOCIATIVITY_Msk       (0x3FFUL << SCB_CCSIDR_ASSOCIATIVITY_Pos)      /*!< SCB CCSIDR: Associativity Mask */\r
683 \r
684 #define SCB_CCSIDR_LINESIZE_Pos             0                                             /*!< SCB CCSIDR: LineSize Position */\r
685 #define SCB_CCSIDR_LINESIZE_Msk            (7UL << SCB_CCSIDR_LINESIZE_Pos)               /*!< SCB CCSIDR: LineSize Mask */\r
686 \r
687 /* Cache Size Selection Register */\r
688 #define SCB_CSSELR_LEVEL_Pos                0                                             /*!< SCB CSSELR: Level Position */\r
689 #define SCB_CSSELR_LEVEL_Msk               (1UL << SCB_CSSELR_LEVEL_Pos)                    /*!< SCB CSSELR: Level Mask */\r
690 \r
691 #define SCB_CSSELR_IND_Pos                  0                                             /*!< SCB CSSELR: InD Position */\r
692 #define SCB_CSSELR_IND_Msk                 (1UL << SCB_CSSELR_IND_Pos)                    /*!< SCB CSSELR: InD Mask */\r
693 \r
694 /* SCB Software Triggered Interrupt Register */\r
695 #define SCB_STIR_INTID_Pos                  0                                             /*!< SCB STIR: INTID Position */\r
696 #define SCB_STIR_INTID_Msk                 (0x1FFUL << SCB_STIR_INTID_Pos)                /*!< SCB STIR: INTID Mask */\r
697 \r
698 /* Instruction Tightly-Coupled Memory Control Register*/\r
699 #define SCB_ITCMCR_SZ_Pos                   3                                             /*!< SCB ITCMCR: SZ Position */\r
700 #define SCB_ITCMCR_SZ_Msk                  (0xFUL << SCB_ITCMCR_SZ_Pos)                   /*!< SCB ITCMCR: SZ Mask */\r
701 \r
702 #define SCB_ITCMCR_RETEN_Pos                2                                             /*!< SCB ITCMCR: RETEN Position */\r
703 #define SCB_ITCMCR_RETEN_Msk               (1UL << SCB_ITCMCR_RETEN_Pos)                  /*!< SCB ITCMCR: RETEN Mask */\r
704 \r
705 #define SCB_ITCMCR_RMW_Pos                  1                                             /*!< SCB ITCMCR: RMW Position */\r
706 #define SCB_ITCMCR_RMW_Msk                 (1UL << SCB_ITCMCR_RMW_Pos)                    /*!< SCB ITCMCR: RMW Mask */\r
707 \r
708 #define SCB_ITCMCR_EN_Pos                   0                                             /*!< SCB ITCMCR: EN Position */\r
709 #define SCB_ITCMCR_EN_Msk                  (1UL << SCB_ITCMCR_EN_Pos)                     /*!< SCB ITCMCR: EN Mask */\r
710 \r
711 \r
712 /* Data Tightly-Coupled Memory Control Registers */\r
713 #define SCB_DTCMCR_SZ_Pos                   3                                             /*!< SCB DTCMCR: SZ Position */\r
714 #define SCB_DTCMCR_SZ_Msk                  (0xFUL << SCB_DTCMCR_SZ_Pos)                   /*!< SCB DTCMCR: SZ Mask */\r
715 \r
716 #define SCB_DTCMCR_RETEN_Pos                2                                             /*!< SCB DTCMCR: RETEN Position */\r
717 #define SCB_DTCMCR_RETEN_Msk               (1UL << SCB_DTCMCR_RETEN_Pos)                   /*!< SCB DTCMCR: RETEN Mask */\r
718 \r
719 #define SCB_DTCMCR_RMW_Pos                  1                                             /*!< SCB DTCMCR: RMW Position */\r
720 #define SCB_DTCMCR_RMW_Msk                 (1UL << SCB_DTCMCR_RMW_Pos)                    /*!< SCB DTCMCR: RMW Mask */\r
721 \r
722 #define SCB_DTCMCR_EN_Pos                   0                                             /*!< SCB DTCMCR: EN Position */\r
723 #define SCB_DTCMCR_EN_Msk                  (1UL << SCB_DTCMCR_EN_Pos)                     /*!< SCB DTCMCR: EN Mask */\r
724 \r
725 /* AHBP Control Register */\r
726 #define SCB_AHBPCR_SZ_Pos                   1                                             /*!< SCB AHBPCR: SZ Position */\r
727 #define SCB_AHBPCR_SZ_Msk                  (7UL << SCB_AHBPCR_SZ_Pos)                     /*!< SCB AHBPCR: SZ Mask */\r
728 \r
729 #define SCB_AHBPCR_EN_Pos                   0                                             /*!< SCB AHBPCR: EN Position */\r
730 #define SCB_AHBPCR_EN_Msk                  (1UL << SCB_AHBPCR_EN_Pos)                     /*!< SCB AHBPCR: EN Mask */\r
731 \r
732 /* L1 Cache Control Register */\r
733 #define SCB_CACR_FORCEWT_Pos                2                                             /*!< SCB CACR: FORCEWT Position */\r
734 #define SCB_CACR_FORCEWT_Msk               (1UL << SCB_CACR_FORCEWT_Pos)                  /*!< SCB CACR: FORCEWT Mask */\r
735 \r
736 #define SCB_CACR_ECCEN_Pos                  1                                             /*!< SCB CACR: ECCEN Position */\r
737 #define SCB_CACR_ECCEN_Msk                 (1UL << SCB_CACR_ECCEN_Pos)                    /*!< SCB CACR: ECCEN Mask */\r
738 \r
739 #define SCB_CACR_SIWT_Pos                   0                                             /*!< SCB CACR: SIWT Position */\r
740 #define SCB_CACR_SIWT_Msk                  (1UL << SCB_CACR_SIWT_Pos)                     /*!< SCB CACR: SIWT Mask */\r
741 \r
742 /* AHBSCR control register */\r
743 #define SCB_AHBSCR_INITCOUNT_Pos           11                                             /*!< SCB AHBSCR: INITCOUNT Position */\r
744 #define SCB_AHBSCR_INITCOUNT_Msk           (0x1FUL << SCB_AHBPCR_INITCOUNT_Pos)           /*!< SCB AHBSCR: INITCOUNT Mask */\r
745 \r
746 #define SCB_AHBSCR_TPRI_Pos                 2                                             /*!< SCB AHBSCR: TPRI Position */\r
747 #define SCB_AHBSCR_TPRI_Msk                (0x1FFUL << SCB_AHBPCR_TPRI_Pos)               /*!< SCB AHBSCR: TPRI Mask */\r
748 \r
749 #define SCB_AHBSCR_CTL_Pos                  0                                             /*!< SCB AHBSCR: CTL Position*/\r
750 #define SCB_AHBSCR_CTL_Msk                 (3UL << SCB_AHBPCR_CTL_Pos)                    /*!< SCB AHBSCR: CTL Mask */\r
751 \r
752 /* Auxiliary Bus Fault Status Register */\r
753 #define SCB_ABFSR_AXIMTYPE_Pos              8                                             /*!< SCB ABFSR: AXIMTYPE Position*/\r
754 #define SCB_ABFSR_AXIMTYPE_Msk             (3UL << SCB_ABFSR_AXIMTYPE_Pos)                /*!< SCB ABFSR: AXIMTYPE Mask */\r
755 \r
756 #define SCB_ABFSR_EPPB_Pos                  4                                             /*!< SCB ABFSR: EPPB Position*/\r
757 #define SCB_ABFSR_EPPB_Msk                 (1UL << SCB_ABFSR_EPPB_Pos)                    /*!< SCB ABFSR: EPPB Mask */\r
758 \r
759 #define SCB_ABFSR_AXIM_Pos                  3                                             /*!< SCB ABFSR: AXIM Position*/\r
760 #define SCB_ABFSR_AXIM_Msk                 (1UL << SCB_ABFSR_AXIM_Pos)                    /*!< SCB ABFSR: AXIM Mask */\r
761 \r
762 #define SCB_ABFSR_AHBP_Pos                  2                                             /*!< SCB ABFSR: AHBP Position*/\r
763 #define SCB_ABFSR_AHBP_Msk                 (1UL << SCB_ABFSR_AHBP_Pos)                    /*!< SCB ABFSR: AHBP Mask */\r
764 \r
765 #define SCB_ABFSR_DTCM_Pos                  1                                             /*!< SCB ABFSR: DTCM Position*/\r
766 #define SCB_ABFSR_DTCM_Msk                 (1UL << SCB_ABFSR_DTCM_Pos)                    /*!< SCB ABFSR: DTCM Mask */\r
767 \r
768 #define SCB_ABFSR_ITCM_Pos                  0                                             /*!< SCB ABFSR: ITCM Position*/\r
769 #define SCB_ABFSR_ITCM_Msk                 (1UL << SCB_ABFSR_ITCM_Pos)                    /*!< SCB ABFSR: ITCM Mask */\r
770 \r
771 /*@} end of group CMSIS_SCB */\r
772 \r
773 \r
774 /** \ingroup  CMSIS_core_register\r
775     \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)\r
776     \brief      Type definitions for the System Control and ID Register not in the SCB\r
777   @{\r
778  */\r
779 \r
780 /** \brief  Structure type to access the System Control and ID Register not in the SCB.\r
781  */\r
782 typedef struct\r
783 {\r
784        uint32_t RESERVED0[1];\r
785   __I  uint32_t ICTR;                    /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register      */\r
786   __IO uint32_t ACTLR;                   /*!< Offset: 0x008 (R/W)  Auxiliary Control Register              */\r
787 } SCnSCB_Type;\r
788 \r
789 /* Interrupt Controller Type Register Definitions */\r
790 #define SCnSCB_ICTR_INTLINESNUM_Pos         0                                          /*!< ICTR: INTLINESNUM Position */\r
791 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL << SCnSCB_ICTR_INTLINESNUM_Pos)      /*!< ICTR: INTLINESNUM Mask */\r
792 \r
793 /* Auxiliary Control Register Definitions */\r
794 #define SCnSCB_ACTLR_DISITMATBFLUSH_Pos    12                                          /*!< ACTLR: DISITMATBFLUSH Position */\r
795 #define SCnSCB_ACTLR_DISITMATBFLUSH_Msk    (1UL << SCnSCB_ACTLR_DISITMATBFLUSH_Pos)    /*!< ACTLR: DISITMATBFLUSH Mask */\r
796 \r
797 #define SCnSCB_ACTLR_DISRAMODE_Pos         11                                          /*!< ACTLR: DISRAMODE Position */\r
798 #define SCnSCB_ACTLR_DISRAMODE_Msk         (1UL << SCnSCB_ACTLR_DISRAMODE_Pos)         /*!< ACTLR: DISRAMODE Mask */\r
799 \r
800 #define SCnSCB_ACTLR_FPEXCODIS_Pos         10                                          /*!< ACTLR: FPEXCODIS Position */\r
801 #define SCnSCB_ACTLR_FPEXCODIS_Msk         (1UL << SCnSCB_ACTLR_FPEXCODIS_Pos)         /*!< ACTLR: FPEXCODIS Mask */\r
802 \r
803 #define SCnSCB_ACTLR_DISFOLD_Pos            2                                          /*!< ACTLR: DISFOLD Position */\r
804 #define SCnSCB_ACTLR_DISFOLD_Msk           (1UL << SCnSCB_ACTLR_DISFOLD_Pos)           /*!< ACTLR: DISFOLD Mask */\r
805 \r
806 #define SCnSCB_ACTLR_DISMCYCINT_Pos         0                                          /*!< ACTLR: DISMCYCINT Position */\r
807 #define SCnSCB_ACTLR_DISMCYCINT_Msk        (1UL << SCnSCB_ACTLR_DISMCYCINT_Pos)        /*!< ACTLR: DISMCYCINT Mask */\r
808 \r
809 /*@} end of group CMSIS_SCnotSCB */\r
810 \r
811 \r
812 /** \ingroup  CMSIS_core_register\r
813     \defgroup CMSIS_SysTick     System Tick Timer (SysTick)\r
814     \brief      Type definitions for the System Timer Registers.\r
815   @{\r
816  */\r
817 \r
818 /** \brief  Structure type to access the System Timer (SysTick).\r
819  */\r
820 typedef struct\r
821 {\r
822   __IO uint32_t CTRL;                    /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */\r
823   __IO uint32_t LOAD;                    /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register       */\r
824   __IO uint32_t VAL;                     /*!< Offset: 0x008 (R/W)  SysTick Current Value Register      */\r
825   __I  uint32_t CALIB;                   /*!< Offset: 0x00C (R/ )  SysTick Calibration Register        */\r
826 } SysTick_Type;\r
827 \r
828 /* SysTick Control / Status Register Definitions */\r
829 #define SysTick_CTRL_COUNTFLAG_Pos         16                                             /*!< SysTick CTRL: COUNTFLAG Position */\r
830 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */\r
831 \r
832 #define SysTick_CTRL_CLKSOURCE_Pos          2                                             /*!< SysTick CTRL: CLKSOURCE Position */\r
833 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */\r
834 \r
835 #define SysTick_CTRL_TICKINT_Pos            1                                             /*!< SysTick CTRL: TICKINT Position */\r
836 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */\r
837 \r
838 #define SysTick_CTRL_ENABLE_Pos             0                                             /*!< SysTick CTRL: ENABLE Position */\r
839 #define SysTick_CTRL_ENABLE_Msk            (1UL << SysTick_CTRL_ENABLE_Pos)               /*!< SysTick CTRL: ENABLE Mask */\r
840 \r
841 /* SysTick Reload Register Definitions */\r
842 #define SysTick_LOAD_RELOAD_Pos             0                                             /*!< SysTick LOAD: RELOAD Position */\r
843 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL << SysTick_LOAD_RELOAD_Pos)        /*!< SysTick LOAD: RELOAD Mask */\r
844 \r
845 /* SysTick Current Register Definitions */\r
846 #define SysTick_VAL_CURRENT_Pos             0                                             /*!< SysTick VAL: CURRENT Position */\r
847 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL << SysTick_VAL_CURRENT_Pos)        /*!< SysTick VAL: CURRENT Mask */\r
848 \r
849 /* SysTick Calibration Register Definitions */\r
850 #define SysTick_CALIB_NOREF_Pos            31                                             /*!< SysTick CALIB: NOREF Position */\r
851 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */\r
852 \r
853 #define SysTick_CALIB_SKEW_Pos             30                                             /*!< SysTick CALIB: SKEW Position */\r
854 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */\r
855 \r
856 #define SysTick_CALIB_TENMS_Pos             0                                             /*!< SysTick CALIB: TENMS Position */\r
857 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL << SysTick_VAL_CURRENT_Pos)        /*!< SysTick CALIB: TENMS Mask */\r
858 \r
859 /*@} end of group CMSIS_SysTick */\r
860 \r
861 \r
862 /** \ingroup  CMSIS_core_register\r
863     \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)\r
864     \brief      Type definitions for the Instrumentation Trace Macrocell (ITM)\r
865   @{\r
866  */\r
867 \r
868 /** \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).\r
869  */\r
870 typedef struct\r
871 {\r
872   __O  union\r
873   {\r
874     __O  uint8_t    u8;                  /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit                   */\r
875     __O  uint16_t   u16;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit                  */\r
876     __O  uint32_t   u32;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit                  */\r
877   }  PORT [32];                          /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers               */\r
878        uint32_t RESERVED0[864];\r
879   __IO uint32_t TER;                     /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register                 */\r
880        uint32_t RESERVED1[15];\r
881   __IO uint32_t TPR;                     /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register              */\r
882        uint32_t RESERVED2[15];\r
883   __IO uint32_t TCR;                     /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register                */\r
884        uint32_t RESERVED3[29];\r
885   __O  uint32_t IWR;                     /*!< Offset: 0xEF8 ( /W)  ITM Integration Write Register            */\r
886   __I  uint32_t IRR;                     /*!< Offset: 0xEFC (R/ )  ITM Integration Read Register             */\r
887   __IO uint32_t IMCR;                    /*!< Offset: 0xF00 (R/W)  ITM Integration Mode Control Register     */\r
888        uint32_t RESERVED4[43];\r
889   __O  uint32_t LAR;                     /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register                  */\r
890   __I  uint32_t LSR;                     /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register                  */\r
891        uint32_t RESERVED5[6];\r
892   __I  uint32_t PID4;                    /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */\r
893   __I  uint32_t PID5;                    /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */\r
894   __I  uint32_t PID6;                    /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */\r
895   __I  uint32_t PID7;                    /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */\r
896   __I  uint32_t PID0;                    /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */\r
897   __I  uint32_t PID1;                    /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */\r
898   __I  uint32_t PID2;                    /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */\r
899   __I  uint32_t PID3;                    /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */\r
900   __I  uint32_t CID0;                    /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */\r
901   __I  uint32_t CID1;                    /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */\r
902   __I  uint32_t CID2;                    /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */\r
903   __I  uint32_t CID3;                    /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */\r
904 } ITM_Type;\r
905 \r
906 /* ITM Trace Privilege Register Definitions */\r
907 #define ITM_TPR_PRIVMASK_Pos                0                                             /*!< ITM TPR: PRIVMASK Position */\r
908 #define ITM_TPR_PRIVMASK_Msk               (0xFUL << ITM_TPR_PRIVMASK_Pos)                /*!< ITM TPR: PRIVMASK Mask */\r
909 \r
910 /* ITM Trace Control Register Definitions */\r
911 #define ITM_TCR_BUSY_Pos                   23                                             /*!< ITM TCR: BUSY Position */\r
912 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */\r
913 \r
914 #define ITM_TCR_TraceBusID_Pos             16                                             /*!< ITM TCR: ATBID Position */\r
915 #define ITM_TCR_TraceBusID_Msk             (0x7FUL << ITM_TCR_TraceBusID_Pos)             /*!< ITM TCR: ATBID Mask */\r
916 \r
917 #define ITM_TCR_GTSFREQ_Pos                10                                             /*!< ITM TCR: Global timestamp frequency Position */\r
918 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */\r
919 \r
920 #define ITM_TCR_TSPrescale_Pos              8                                             /*!< ITM TCR: TSPrescale Position */\r
921 #define ITM_TCR_TSPrescale_Msk             (3UL << ITM_TCR_TSPrescale_Pos)                /*!< ITM TCR: TSPrescale Mask */\r
922 \r
923 #define ITM_TCR_SWOENA_Pos                  4                                             /*!< ITM TCR: SWOENA Position */\r
924 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */\r
925 \r
926 #define ITM_TCR_DWTENA_Pos                  3                                             /*!< ITM TCR: DWTENA Position */\r
927 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */\r
928 \r
929 #define ITM_TCR_SYNCENA_Pos                 2                                             /*!< ITM TCR: SYNCENA Position */\r
930 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */\r
931 \r
932 #define ITM_TCR_TSENA_Pos                   1                                             /*!< ITM TCR: TSENA Position */\r
933 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */\r
934 \r
935 #define ITM_TCR_ITMENA_Pos                  0                                             /*!< ITM TCR: ITM Enable bit Position */\r
936 #define ITM_TCR_ITMENA_Msk                 (1UL << ITM_TCR_ITMENA_Pos)                    /*!< ITM TCR: ITM Enable bit Mask */\r
937 \r
938 /* ITM Integration Write Register Definitions */\r
939 #define ITM_IWR_ATVALIDM_Pos                0                                             /*!< ITM IWR: ATVALIDM Position */\r
940 #define ITM_IWR_ATVALIDM_Msk               (1UL << ITM_IWR_ATVALIDM_Pos)                  /*!< ITM IWR: ATVALIDM Mask */\r
941 \r
942 /* ITM Integration Read Register Definitions */\r
943 #define ITM_IRR_ATREADYM_Pos                0                                             /*!< ITM IRR: ATREADYM Position */\r
944 #define ITM_IRR_ATREADYM_Msk               (1UL << ITM_IRR_ATREADYM_Pos)                  /*!< ITM IRR: ATREADYM Mask */\r
945 \r
946 /* ITM Integration Mode Control Register Definitions */\r
947 #define ITM_IMCR_INTEGRATION_Pos            0                                             /*!< ITM IMCR: INTEGRATION Position */\r
948 #define ITM_IMCR_INTEGRATION_Msk           (1UL << ITM_IMCR_INTEGRATION_Pos)              /*!< ITM IMCR: INTEGRATION Mask */\r
949 \r
950 /* ITM Lock Status Register Definitions */\r
951 #define ITM_LSR_ByteAcc_Pos                 2                                             /*!< ITM LSR: ByteAcc Position */\r
952 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */\r
953 \r
954 #define ITM_LSR_Access_Pos                  1                                             /*!< ITM LSR: Access Position */\r
955 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */\r
956 \r
957 #define ITM_LSR_Present_Pos                 0                                             /*!< ITM LSR: Present Position */\r
958 #define ITM_LSR_Present_Msk                (1UL << ITM_LSR_Present_Pos)                   /*!< ITM LSR: Present Mask */\r
959 \r
960 /*@}*/ /* end of group CMSIS_ITM */\r
961 \r
962 \r
963 /** \ingroup  CMSIS_core_register\r
964     \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)\r
965     \brief      Type definitions for the Data Watchpoint and Trace (DWT)\r
966   @{\r
967  */\r
968 \r
969 /** \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).\r
970  */\r
971 typedef struct\r
972 {\r
973   __IO uint32_t CTRL;                    /*!< Offset: 0x000 (R/W)  Control Register                          */\r
974   __IO uint32_t CYCCNT;                  /*!< Offset: 0x004 (R/W)  Cycle Count Register                      */\r
975   __IO uint32_t CPICNT;                  /*!< Offset: 0x008 (R/W)  CPI Count Register                        */\r
976   __IO uint32_t EXCCNT;                  /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register         */\r
977   __IO uint32_t SLEEPCNT;                /*!< Offset: 0x010 (R/W)  Sleep Count Register                      */\r
978   __IO uint32_t LSUCNT;                  /*!< Offset: 0x014 (R/W)  LSU Count Register                        */\r
979   __IO uint32_t FOLDCNT;                 /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register         */\r
980   __I  uint32_t PCSR;                    /*!< Offset: 0x01C (R/ )  Program Counter Sample Register           */\r
981   __IO uint32_t COMP0;                   /*!< Offset: 0x020 (R/W)  Comparator Register 0                     */\r
982   __IO uint32_t MASK0;                   /*!< Offset: 0x024 (R/W)  Mask Register 0                           */\r
983   __IO uint32_t FUNCTION0;               /*!< Offset: 0x028 (R/W)  Function Register 0                       */\r
984        uint32_t RESERVED0[1];\r
985   __IO uint32_t COMP1;                   /*!< Offset: 0x030 (R/W)  Comparator Register 1                     */\r
986   __IO uint32_t MASK1;                   /*!< Offset: 0x034 (R/W)  Mask Register 1                           */\r
987   __IO uint32_t FUNCTION1;               /*!< Offset: 0x038 (R/W)  Function Register 1                       */\r
988        uint32_t RESERVED1[1];\r
989   __IO uint32_t COMP2;                   /*!< Offset: 0x040 (R/W)  Comparator Register 2                     */\r
990   __IO uint32_t MASK2;                   /*!< Offset: 0x044 (R/W)  Mask Register 2                           */\r
991   __IO uint32_t FUNCTION2;               /*!< Offset: 0x048 (R/W)  Function Register 2                       */\r
992        uint32_t RESERVED2[1];\r
993   __IO uint32_t COMP3;                   /*!< Offset: 0x050 (R/W)  Comparator Register 3                     */\r
994   __IO uint32_t MASK3;                   /*!< Offset: 0x054 (R/W)  Mask Register 3                           */\r
995   __IO uint32_t FUNCTION3;               /*!< Offset: 0x058 (R/W)  Function Register 3                       */\r
996        uint32_t RESERVED3[981];\r
997   __O  uint32_t LAR;                     /*!< Offset: 0xFB0 (  W)  Lock Access Register                      */\r
998   __I  uint32_t LSR;                     /*!< Offset: 0xFB4 (R  )  Lock Status Register                      */\r
999 } DWT_Type;\r
1000 \r
1001 /* DWT Control Register Definitions */\r
1002 #define DWT_CTRL_NUMCOMP_Pos               28                                          /*!< DWT CTRL: NUMCOMP Position */\r
1003 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */\r
1004 \r
1005 #define DWT_CTRL_NOTRCPKT_Pos              27                                          /*!< DWT CTRL: NOTRCPKT Position */\r
1006 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */\r
1007 \r
1008 #define DWT_CTRL_NOEXTTRIG_Pos             26                                          /*!< DWT CTRL: NOEXTTRIG Position */\r
1009 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */\r
1010 \r
1011 #define DWT_CTRL_NOCYCCNT_Pos              25                                          /*!< DWT CTRL: NOCYCCNT Position */\r
1012 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */\r
1013 \r
1014 #define DWT_CTRL_NOPRFCNT_Pos              24                                          /*!< DWT CTRL: NOPRFCNT Position */\r
1015 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */\r
1016 \r
1017 #define DWT_CTRL_CYCEVTENA_Pos             22                                          /*!< DWT CTRL: CYCEVTENA Position */\r
1018 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */\r
1019 \r
1020 #define DWT_CTRL_FOLDEVTENA_Pos            21                                          /*!< DWT CTRL: FOLDEVTENA Position */\r
1021 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */\r
1022 \r
1023 #define DWT_CTRL_LSUEVTENA_Pos             20                                          /*!< DWT CTRL: LSUEVTENA Position */\r
1024 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */\r
1025 \r
1026 #define DWT_CTRL_SLEEPEVTENA_Pos           19                                          /*!< DWT CTRL: SLEEPEVTENA Position */\r
1027 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */\r
1028 \r
1029 #define DWT_CTRL_EXCEVTENA_Pos             18                                          /*!< DWT CTRL: EXCEVTENA Position */\r
1030 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */\r
1031 \r
1032 #define DWT_CTRL_CPIEVTENA_Pos             17                                          /*!< DWT CTRL: CPIEVTENA Position */\r
1033 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */\r
1034 \r
1035 #define DWT_CTRL_EXCTRCENA_Pos             16                                          /*!< DWT CTRL: EXCTRCENA Position */\r
1036 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */\r
1037 \r
1038 #define DWT_CTRL_PCSAMPLENA_Pos            12                                          /*!< DWT CTRL: PCSAMPLENA Position */\r
1039 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */\r
1040 \r
1041 #define DWT_CTRL_SYNCTAP_Pos               10                                          /*!< DWT CTRL: SYNCTAP Position */\r
1042 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */\r
1043 \r
1044 #define DWT_CTRL_CYCTAP_Pos                 9                                          /*!< DWT CTRL: CYCTAP Position */\r
1045 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */\r
1046 \r
1047 #define DWT_CTRL_POSTINIT_Pos               5                                          /*!< DWT CTRL: POSTINIT Position */\r
1048 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */\r
1049 \r
1050 #define DWT_CTRL_POSTPRESET_Pos             1                                          /*!< DWT CTRL: POSTPRESET Position */\r
1051 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */\r
1052 \r
1053 #define DWT_CTRL_CYCCNTENA_Pos              0                                          /*!< DWT CTRL: CYCCNTENA Position */\r
1054 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL << DWT_CTRL_CYCCNTENA_Pos)           /*!< DWT CTRL: CYCCNTENA Mask */\r
1055 \r
1056 /* DWT CPI Count Register Definitions */\r
1057 #define DWT_CPICNT_CPICNT_Pos               0                                          /*!< DWT CPICNT: CPICNT Position */\r
1058 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL << DWT_CPICNT_CPICNT_Pos)           /*!< DWT CPICNT: CPICNT Mask */\r
1059 \r
1060 /* DWT Exception Overhead Count Register Definitions */\r
1061 #define DWT_EXCCNT_EXCCNT_Pos               0                                          /*!< DWT EXCCNT: EXCCNT Position */\r
1062 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL << DWT_EXCCNT_EXCCNT_Pos)           /*!< DWT EXCCNT: EXCCNT Mask */\r
1063 \r
1064 /* DWT Sleep Count Register Definitions */\r
1065 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0                                          /*!< DWT SLEEPCNT: SLEEPCNT Position */\r
1066 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL << DWT_SLEEPCNT_SLEEPCNT_Pos)       /*!< DWT SLEEPCNT: SLEEPCNT Mask */\r
1067 \r
1068 /* DWT LSU Count Register Definitions */\r
1069 #define DWT_LSUCNT_LSUCNT_Pos               0                                          /*!< DWT LSUCNT: LSUCNT Position */\r
1070 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL << DWT_LSUCNT_LSUCNT_Pos)           /*!< DWT LSUCNT: LSUCNT Mask */\r
1071 \r
1072 /* DWT Folded-instruction Count Register Definitions */\r
1073 #define DWT_FOLDCNT_FOLDCNT_Pos             0                                          /*!< DWT FOLDCNT: FOLDCNT Position */\r
1074 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL << DWT_FOLDCNT_FOLDCNT_Pos)         /*!< DWT FOLDCNT: FOLDCNT Mask */\r
1075 \r
1076 /* DWT Comparator Mask Register Definitions */\r
1077 #define DWT_MASK_MASK_Pos                   0                                          /*!< DWT MASK: MASK Position */\r
1078 #define DWT_MASK_MASK_Msk                  (0x1FUL << DWT_MASK_MASK_Pos)               /*!< DWT MASK: MASK Mask */\r
1079 \r
1080 /* DWT Comparator Function Register Definitions */\r
1081 #define DWT_FUNCTION_MATCHED_Pos           24                                          /*!< DWT FUNCTION: MATCHED Position */\r
1082 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */\r
1083 \r
1084 #define DWT_FUNCTION_DATAVADDR1_Pos        16                                          /*!< DWT FUNCTION: DATAVADDR1 Position */\r
1085 #define DWT_FUNCTION_DATAVADDR1_Msk        (0xFUL << DWT_FUNCTION_DATAVADDR1_Pos)      /*!< DWT FUNCTION: DATAVADDR1 Mask */\r
1086 \r
1087 #define DWT_FUNCTION_DATAVADDR0_Pos        12                                          /*!< DWT FUNCTION: DATAVADDR0 Position */\r
1088 #define DWT_FUNCTION_DATAVADDR0_Msk        (0xFUL << DWT_FUNCTION_DATAVADDR0_Pos)      /*!< DWT FUNCTION: DATAVADDR0 Mask */\r
1089 \r
1090 #define DWT_FUNCTION_DATAVSIZE_Pos         10                                          /*!< DWT FUNCTION: DATAVSIZE Position */\r
1091 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */\r
1092 \r
1093 #define DWT_FUNCTION_LNK1ENA_Pos            9                                          /*!< DWT FUNCTION: LNK1ENA Position */\r
1094 #define DWT_FUNCTION_LNK1ENA_Msk           (0x1UL << DWT_FUNCTION_LNK1ENA_Pos)         /*!< DWT FUNCTION: LNK1ENA Mask */\r
1095 \r
1096 #define DWT_FUNCTION_DATAVMATCH_Pos         8                                          /*!< DWT FUNCTION: DATAVMATCH Position */\r
1097 #define DWT_FUNCTION_DATAVMATCH_Msk        (0x1UL << DWT_FUNCTION_DATAVMATCH_Pos)      /*!< DWT FUNCTION: DATAVMATCH Mask */\r
1098 \r
1099 #define DWT_FUNCTION_CYCMATCH_Pos           7                                          /*!< DWT FUNCTION: CYCMATCH Position */\r
1100 #define DWT_FUNCTION_CYCMATCH_Msk          (0x1UL << DWT_FUNCTION_CYCMATCH_Pos)        /*!< DWT FUNCTION: CYCMATCH Mask */\r
1101 \r
1102 #define DWT_FUNCTION_EMITRANGE_Pos          5                                          /*!< DWT FUNCTION: EMITRANGE Position */\r
1103 #define DWT_FUNCTION_EMITRANGE_Msk         (0x1UL << DWT_FUNCTION_EMITRANGE_Pos)       /*!< DWT FUNCTION: EMITRANGE Mask */\r
1104 \r
1105 #define DWT_FUNCTION_FUNCTION_Pos           0                                          /*!< DWT FUNCTION: FUNCTION Position */\r
1106 #define DWT_FUNCTION_FUNCTION_Msk          (0xFUL << DWT_FUNCTION_FUNCTION_Pos)        /*!< DWT FUNCTION: FUNCTION Mask */\r
1107 \r
1108 /*@}*/ /* end of group CMSIS_DWT */\r
1109 \r
1110 \r
1111 /** \ingroup  CMSIS_core_register\r
1112     \defgroup CMSIS_TPI     Trace Port Interface (TPI)\r
1113     \brief      Type definitions for the Trace Port Interface (TPI)\r
1114   @{\r
1115  */\r
1116 \r
1117 /** \brief  Structure type to access the Trace Port Interface Register (TPI).\r
1118  */\r
1119 typedef struct\r
1120 {\r
1121   __IO uint32_t SSPSR;                   /*!< Offset: 0x000 (R/ )  Supported Parallel Port Size Register     */\r
1122   __IO uint32_t CSPSR;                   /*!< Offset: 0x004 (R/W)  Current Parallel Port Size Register */\r
1123        uint32_t RESERVED0[2];\r
1124   __IO uint32_t ACPR;                    /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */\r
1125        uint32_t RESERVED1[55];\r
1126   __IO uint32_t SPPR;                    /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */\r
1127        uint32_t RESERVED2[131];\r
1128   __I  uint32_t FFSR;                    /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */\r
1129   __IO uint32_t FFCR;                    /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */\r
1130   __I  uint32_t FSCR;                    /*!< Offset: 0x308 (R/ )  Formatter Synchronization Counter Register */\r
1131        uint32_t RESERVED3[759];\r
1132   __I  uint32_t TRIGGER;                 /*!< Offset: 0xEE8 (R/ )  TRIGGER */\r
1133   __I  uint32_t FIFO0;                   /*!< Offset: 0xEEC (R/ )  Integration ETM Data */\r
1134   __I  uint32_t ITATBCTR2;               /*!< Offset: 0xEF0 (R/ )  ITATBCTR2 */\r
1135        uint32_t RESERVED4[1];\r
1136   __I  uint32_t ITATBCTR0;               /*!< Offset: 0xEF8 (R/ )  ITATBCTR0 */\r
1137   __I  uint32_t FIFO1;                   /*!< Offset: 0xEFC (R/ )  Integration ITM Data */\r
1138   __IO uint32_t ITCTRL;                  /*!< Offset: 0xF00 (R/W)  Integration Mode Control */\r
1139        uint32_t RESERVED5[39];\r
1140   __IO uint32_t CLAIMSET;                /*!< Offset: 0xFA0 (R/W)  Claim tag set */\r
1141   __IO uint32_t CLAIMCLR;                /*!< Offset: 0xFA4 (R/W)  Claim tag clear */\r
1142        uint32_t RESERVED7[8];\r
1143   __I  uint32_t DEVID;                   /*!< Offset: 0xFC8 (R/ )  TPIU_DEVID */\r
1144   __I  uint32_t DEVTYPE;                 /*!< Offset: 0xFCC (R/ )  TPIU_DEVTYPE */\r
1145 } TPI_Type;\r
1146 \r
1147 /* TPI Asynchronous Clock Prescaler Register Definitions */\r
1148 #define TPI_ACPR_PRESCALER_Pos              0                                          /*!< TPI ACPR: PRESCALER Position */\r
1149 #define TPI_ACPR_PRESCALER_Msk             (0x1FFFUL << TPI_ACPR_PRESCALER_Pos)        /*!< TPI ACPR: PRESCALER Mask */\r
1150 \r
1151 /* TPI Selected Pin Protocol Register Definitions */\r
1152 #define TPI_SPPR_TXMODE_Pos                 0                                          /*!< TPI SPPR: TXMODE Position */\r
1153 #define TPI_SPPR_TXMODE_Msk                (0x3UL << TPI_SPPR_TXMODE_Pos)              /*!< TPI SPPR: TXMODE Mask */\r
1154 \r
1155 /* TPI Formatter and Flush Status Register Definitions */\r
1156 #define TPI_FFSR_FtNonStop_Pos              3                                          /*!< TPI FFSR: FtNonStop Position */\r
1157 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */\r
1158 \r
1159 #define TPI_FFSR_TCPresent_Pos              2                                          /*!< TPI FFSR: TCPresent Position */\r
1160 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */\r
1161 \r
1162 #define TPI_FFSR_FtStopped_Pos              1                                          /*!< TPI FFSR: FtStopped Position */\r
1163 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */\r
1164 \r
1165 #define TPI_FFSR_FlInProg_Pos               0                                          /*!< TPI FFSR: FlInProg Position */\r
1166 #define TPI_FFSR_FlInProg_Msk              (0x1UL << TPI_FFSR_FlInProg_Pos)            /*!< TPI FFSR: FlInProg Mask */\r
1167 \r
1168 /* TPI Formatter and Flush Control Register Definitions */\r
1169 #define TPI_FFCR_TrigIn_Pos                 8                                          /*!< TPI FFCR: TrigIn Position */\r
1170 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */\r
1171 \r
1172 #define TPI_FFCR_EnFCont_Pos                1                                          /*!< TPI FFCR: EnFCont Position */\r
1173 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */\r
1174 \r
1175 /* TPI TRIGGER Register Definitions */\r
1176 #define TPI_TRIGGER_TRIGGER_Pos             0                                          /*!< TPI TRIGGER: TRIGGER Position */\r
1177 #define TPI_TRIGGER_TRIGGER_Msk            (0x1UL << TPI_TRIGGER_TRIGGER_Pos)          /*!< TPI TRIGGER: TRIGGER Mask */\r
1178 \r
1179 /* TPI Integration ETM Data Register Definitions (FIFO0) */\r
1180 #define TPI_FIFO0_ITM_ATVALID_Pos          29                                          /*!< TPI FIFO0: ITM_ATVALID Position */\r
1181 #define TPI_FIFO0_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ITM_ATVALID_Pos)        /*!< TPI FIFO0: ITM_ATVALID Mask */\r
1182 \r
1183 #define TPI_FIFO0_ITM_bytecount_Pos        27                                          /*!< TPI FIFO0: ITM_bytecount Position */\r
1184 #define TPI_FIFO0_ITM_bytecount_Msk        (0x3UL << TPI_FIFO0_ITM_bytecount_Pos)      /*!< TPI FIFO0: ITM_bytecount Mask */\r
1185 \r
1186 #define TPI_FIFO0_ETM_ATVALID_Pos          26                                          /*!< TPI FIFO0: ETM_ATVALID Position */\r
1187 #define TPI_FIFO0_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ETM_ATVALID_Pos)        /*!< TPI FIFO0: ETM_ATVALID Mask */\r
1188 \r
1189 #define TPI_FIFO0_ETM_bytecount_Pos        24                                          /*!< TPI FIFO0: ETM_bytecount Position */\r
1190 #define TPI_FIFO0_ETM_bytecount_Msk        (0x3UL << TPI_FIFO0_ETM_bytecount_Pos)      /*!< TPI FIFO0: ETM_bytecount Mask */\r
1191 \r
1192 #define TPI_FIFO0_ETM2_Pos                 16                                          /*!< TPI FIFO0: ETM2 Position */\r
1193 #define TPI_FIFO0_ETM2_Msk                 (0xFFUL << TPI_FIFO0_ETM2_Pos)              /*!< TPI FIFO0: ETM2 Mask */\r
1194 \r
1195 #define TPI_FIFO0_ETM1_Pos                  8                                          /*!< TPI FIFO0: ETM1 Position */\r
1196 #define TPI_FIFO0_ETM1_Msk                 (0xFFUL << TPI_FIFO0_ETM1_Pos)              /*!< TPI FIFO0: ETM1 Mask */\r
1197 \r
1198 #define TPI_FIFO0_ETM0_Pos                  0                                          /*!< TPI FIFO0: ETM0 Position */\r
1199 #define TPI_FIFO0_ETM0_Msk                 (0xFFUL << TPI_FIFO0_ETM0_Pos)              /*!< TPI FIFO0: ETM0 Mask */\r
1200 \r
1201 /* TPI ITATBCTR2 Register Definitions */\r
1202 #define TPI_ITATBCTR2_ATREADY_Pos           0                                          /*!< TPI ITATBCTR2: ATREADY Position */\r
1203 #define TPI_ITATBCTR2_ATREADY_Msk          (0x1UL << TPI_ITATBCTR2_ATREADY_Pos)        /*!< TPI ITATBCTR2: ATREADY Mask */\r
1204 \r
1205 /* TPI Integration ITM Data Register Definitions (FIFO1) */\r
1206 #define TPI_FIFO1_ITM_ATVALID_Pos          29                                          /*!< TPI FIFO1: ITM_ATVALID Position */\r
1207 #define TPI_FIFO1_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ITM_ATVALID_Pos)        /*!< TPI FIFO1: ITM_ATVALID Mask */\r
1208 \r
1209 #define TPI_FIFO1_ITM_bytecount_Pos        27                                          /*!< TPI FIFO1: ITM_bytecount Position */\r
1210 #define TPI_FIFO1_ITM_bytecount_Msk        (0x3UL << TPI_FIFO1_ITM_bytecount_Pos)      /*!< TPI FIFO1: ITM_bytecount Mask */\r
1211 \r
1212 #define TPI_FIFO1_ETM_ATVALID_Pos          26                                          /*!< TPI FIFO1: ETM_ATVALID Position */\r
1213 #define TPI_FIFO1_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ETM_ATVALID_Pos)        /*!< TPI FIFO1: ETM_ATVALID Mask */\r
1214 \r
1215 #define TPI_FIFO1_ETM_bytecount_Pos        24                                          /*!< TPI FIFO1: ETM_bytecount Position */\r
1216 #define TPI_FIFO1_ETM_bytecount_Msk        (0x3UL << TPI_FIFO1_ETM_bytecount_Pos)      /*!< TPI FIFO1: ETM_bytecount Mask */\r
1217 \r
1218 #define TPI_FIFO1_ITM2_Pos                 16                                          /*!< TPI FIFO1: ITM2 Position */\r
1219 #define TPI_FIFO1_ITM2_Msk                 (0xFFUL << TPI_FIFO1_ITM2_Pos)              /*!< TPI FIFO1: ITM2 Mask */\r
1220 \r
1221 #define TPI_FIFO1_ITM1_Pos                  8                                          /*!< TPI FIFO1: ITM1 Position */\r
1222 #define TPI_FIFO1_ITM1_Msk                 (0xFFUL << TPI_FIFO1_ITM1_Pos)              /*!< TPI FIFO1: ITM1 Mask */\r
1223 \r
1224 #define TPI_FIFO1_ITM0_Pos                  0                                          /*!< TPI FIFO1: ITM0 Position */\r
1225 #define TPI_FIFO1_ITM0_Msk                 (0xFFUL << TPI_FIFO1_ITM0_Pos)              /*!< TPI FIFO1: ITM0 Mask */\r
1226 \r
1227 /* TPI ITATBCTR0 Register Definitions */\r
1228 #define TPI_ITATBCTR0_ATREADY_Pos           0                                          /*!< TPI ITATBCTR0: ATREADY Position */\r
1229 #define TPI_ITATBCTR0_ATREADY_Msk          (0x1UL << TPI_ITATBCTR0_ATREADY_Pos)        /*!< TPI ITATBCTR0: ATREADY Mask */\r
1230 \r
1231 /* TPI Integration Mode Control Register Definitions */\r
1232 #define TPI_ITCTRL_Mode_Pos                 0                                          /*!< TPI ITCTRL: Mode Position */\r
1233 #define TPI_ITCTRL_Mode_Msk                (0x1UL << TPI_ITCTRL_Mode_Pos)              /*!< TPI ITCTRL: Mode Mask */\r
1234 \r
1235 /* TPI DEVID Register Definitions */\r
1236 #define TPI_DEVID_NRZVALID_Pos             11                                          /*!< TPI DEVID: NRZVALID Position */\r
1237 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */\r
1238 \r
1239 #define TPI_DEVID_MANCVALID_Pos            10                                          /*!< TPI DEVID: MANCVALID Position */\r
1240 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */\r
1241 \r
1242 #define TPI_DEVID_PTINVALID_Pos             9                                          /*!< TPI DEVID: PTINVALID Position */\r
1243 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */\r
1244 \r
1245 #define TPI_DEVID_MinBufSz_Pos              6                                          /*!< TPI DEVID: MinBufSz Position */\r
1246 #define TPI_DEVID_MinBufSz_Msk             (0x7UL << TPI_DEVID_MinBufSz_Pos)           /*!< TPI DEVID: MinBufSz Mask */\r
1247 \r
1248 #define TPI_DEVID_AsynClkIn_Pos             5                                          /*!< TPI DEVID: AsynClkIn Position */\r
1249 #define TPI_DEVID_AsynClkIn_Msk            (0x1UL << TPI_DEVID_AsynClkIn_Pos)          /*!< TPI DEVID: AsynClkIn Mask */\r
1250 \r
1251 #define TPI_DEVID_NrTraceInput_Pos          0                                          /*!< TPI DEVID: NrTraceInput Position */\r
1252 #define TPI_DEVID_NrTraceInput_Msk         (0x1FUL << TPI_DEVID_NrTraceInput_Pos)      /*!< TPI DEVID: NrTraceInput Mask */\r
1253 \r
1254 /* TPI DEVTYPE Register Definitions */\r
1255 #define TPI_DEVTYPE_SubType_Pos             0                                          /*!< TPI DEVTYPE: SubType Position */\r
1256 #define TPI_DEVTYPE_SubType_Msk            (0xFUL << TPI_DEVTYPE_SubType_Pos)          /*!< TPI DEVTYPE: SubType Mask */\r
1257 \r
1258 #define TPI_DEVTYPE_MajorType_Pos           4                                          /*!< TPI DEVTYPE: MajorType Position */\r
1259 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */\r
1260 \r
1261 /*@}*/ /* end of group CMSIS_TPI */\r
1262 \r
1263 \r
1264 #if (__MPU_PRESENT == 1)\r
1265 /** \ingroup  CMSIS_core_register\r
1266     \defgroup CMSIS_MPU     Memory Protection Unit (MPU)\r
1267     \brief      Type definitions for the Memory Protection Unit (MPU)\r
1268   @{\r
1269  */\r
1270 \r
1271 /** \brief  Structure type to access the Memory Protection Unit (MPU).\r
1272  */\r
1273 typedef struct\r
1274 {\r
1275   __I  uint32_t TYPE;                    /*!< Offset: 0x000 (R/ )  MPU Type Register                              */\r
1276   __IO uint32_t CTRL;                    /*!< Offset: 0x004 (R/W)  MPU Control Register                           */\r
1277   __IO uint32_t RNR;                     /*!< Offset: 0x008 (R/W)  MPU Region RNRber Register                     */\r
1278   __IO uint32_t RBAR;                    /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register               */\r
1279   __IO uint32_t RASR;                    /*!< Offset: 0x010 (R/W)  MPU Region Attribute and Size Register         */\r
1280   __IO uint32_t RBAR_A1;                 /*!< Offset: 0x014 (R/W)  MPU Alias 1 Region Base Address Register       */\r
1281   __IO uint32_t RASR_A1;                 /*!< Offset: 0x018 (R/W)  MPU Alias 1 Region Attribute and Size Register */\r
1282   __IO uint32_t RBAR_A2;                 /*!< Offset: 0x01C (R/W)  MPU Alias 2 Region Base Address Register       */\r
1283   __IO uint32_t RASR_A2;                 /*!< Offset: 0x020 (R/W)  MPU Alias 2 Region Attribute and Size Register */\r
1284   __IO uint32_t RBAR_A3;                 /*!< Offset: 0x024 (R/W)  MPU Alias 3 Region Base Address Register       */\r
1285   __IO uint32_t RASR_A3;                 /*!< Offset: 0x028 (R/W)  MPU Alias 3 Region Attribute and Size Register */\r
1286 } MPU_Type;\r
1287 \r
1288 /* MPU Type Register */\r
1289 #define MPU_TYPE_IREGION_Pos               16                                             /*!< MPU TYPE: IREGION Position */\r
1290 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */\r
1291 \r
1292 #define MPU_TYPE_DREGION_Pos                8                                             /*!< MPU TYPE: DREGION Position */\r
1293 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */\r
1294 \r
1295 #define MPU_TYPE_SEPARATE_Pos               0                                             /*!< MPU TYPE: SEPARATE Position */\r
1296 #define MPU_TYPE_SEPARATE_Msk              (1UL << MPU_TYPE_SEPARATE_Pos)                 /*!< MPU TYPE: SEPARATE Mask */\r
1297 \r
1298 /* MPU Control Register */\r
1299 #define MPU_CTRL_PRIVDEFENA_Pos             2                                             /*!< MPU CTRL: PRIVDEFENA Position */\r
1300 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */\r
1301 \r
1302 #define MPU_CTRL_HFNMIENA_Pos               1                                             /*!< MPU CTRL: HFNMIENA Position */\r
1303 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */\r
1304 \r
1305 #define MPU_CTRL_ENABLE_Pos                 0                                             /*!< MPU CTRL: ENABLE Position */\r
1306 #define MPU_CTRL_ENABLE_Msk                (1UL << MPU_CTRL_ENABLE_Pos)                   /*!< MPU CTRL: ENABLE Mask */\r
1307 \r
1308 /* MPU Region Number Register */\r
1309 #define MPU_RNR_REGION_Pos                  0                                             /*!< MPU RNR: REGION Position */\r
1310 #define MPU_RNR_REGION_Msk                 (0xFFUL << MPU_RNR_REGION_Pos)                 /*!< MPU RNR: REGION Mask */\r
1311 \r
1312 /* MPU Region Base Address Register */\r
1313 #define MPU_RBAR_ADDR_Pos                   5                                             /*!< MPU RBAR: ADDR Position */\r
1314 #define MPU_RBAR_ADDR_Msk                  (0x7FFFFFFUL << MPU_RBAR_ADDR_Pos)             /*!< MPU RBAR: ADDR Mask */\r
1315 \r
1316 #define MPU_RBAR_VALID_Pos                  4                                             /*!< MPU RBAR: VALID Position */\r
1317 #define MPU_RBAR_VALID_Msk                 (1UL << MPU_RBAR_VALID_Pos)                    /*!< MPU RBAR: VALID Mask */\r
1318 \r
1319 #define MPU_RBAR_REGION_Pos                 0                                             /*!< MPU RBAR: REGION Position */\r
1320 #define MPU_RBAR_REGION_Msk                (0xFUL << MPU_RBAR_REGION_Pos)                 /*!< MPU RBAR: REGION Mask */\r
1321 \r
1322 /* MPU Region Attribute and Size Register */\r
1323 #define MPU_RASR_ATTRS_Pos                 16                                             /*!< MPU RASR: MPU Region Attribute field Position */\r
1324 #define MPU_RASR_ATTRS_Msk                 (0xFFFFUL << MPU_RASR_ATTRS_Pos)               /*!< MPU RASR: MPU Region Attribute field Mask */\r
1325 \r
1326 #define MPU_RASR_XN_Pos                    28                                             /*!< MPU RASR: ATTRS.XN Position */\r
1327 #define MPU_RASR_XN_Msk                    (1UL << MPU_RASR_XN_Pos)                       /*!< MPU RASR: ATTRS.XN Mask */\r
1328 \r
1329 #define MPU_RASR_AP_Pos                    24                                             /*!< MPU RASR: ATTRS.AP Position */\r
1330 #define MPU_RASR_AP_Msk                    (0x7UL << MPU_RASR_AP_Pos)                     /*!< MPU RASR: ATTRS.AP Mask */\r
1331 \r
1332 #define MPU_RASR_TEX_Pos                   19                                             /*!< MPU RASR: ATTRS.TEX Position */\r
1333 #define MPU_RASR_TEX_Msk                   (0x7UL << MPU_RASR_TEX_Pos)                    /*!< MPU RASR: ATTRS.TEX Mask */\r
1334 \r
1335 #define MPU_RASR_S_Pos                     18                                             /*!< MPU RASR: ATTRS.S Position */\r
1336 #define MPU_RASR_S_Msk                     (1UL << MPU_RASR_S_Pos)                        /*!< MPU RASR: ATTRS.S Mask */\r
1337 \r
1338 #define MPU_RASR_C_Pos                     17                                             /*!< MPU RASR: ATTRS.C Position */\r
1339 #define MPU_RASR_C_Msk                     (1UL << MPU_RASR_C_Pos)                        /*!< MPU RASR: ATTRS.C Mask */\r
1340 \r
1341 #define MPU_RASR_B_Pos                     16                                             /*!< MPU RASR: ATTRS.B Position */\r
1342 #define MPU_RASR_B_Msk                     (1UL << MPU_RASR_B_Pos)                        /*!< MPU RASR: ATTRS.B Mask */\r
1343 \r
1344 #define MPU_RASR_SRD_Pos                    8                                             /*!< MPU RASR: Sub-Region Disable Position */\r
1345 #define MPU_RASR_SRD_Msk                   (0xFFUL << MPU_RASR_SRD_Pos)                   /*!< MPU RASR: Sub-Region Disable Mask */\r
1346 \r
1347 #define MPU_RASR_SIZE_Pos                   1                                             /*!< MPU RASR: Region Size Field Position */\r
1348 #define MPU_RASR_SIZE_Msk                  (0x1FUL << MPU_RASR_SIZE_Pos)                  /*!< MPU RASR: Region Size Field Mask */\r
1349 \r
1350 #define MPU_RASR_ENABLE_Pos                 0                                             /*!< MPU RASR: Region enable bit Position */\r
1351 #define MPU_RASR_ENABLE_Msk                (1UL << MPU_RASR_ENABLE_Pos)                   /*!< MPU RASR: Region enable bit Disable Mask */\r
1352 \r
1353 /*@} end of group CMSIS_MPU */\r
1354 #endif\r
1355 \r
1356 \r
1357 #if (__FPU_PRESENT == 1)\r
1358 /** \ingroup  CMSIS_core_register\r
1359     \defgroup CMSIS_FPU     Floating Point Unit (FPU)\r
1360     \brief      Type definitions for the Floating Point Unit (FPU)\r
1361   @{\r
1362  */\r
1363 \r
1364 /** \brief  Structure type to access the Floating Point Unit (FPU).\r
1365  */\r
1366 typedef struct\r
1367 {\r
1368        uint32_t RESERVED0[1];\r
1369   __IO uint32_t FPCCR;                   /*!< Offset: 0x004 (R/W)  Floating-Point Context Control Register               */\r
1370   __IO uint32_t FPCAR;                   /*!< Offset: 0x008 (R/W)  Floating-Point Context Address Register               */\r
1371   __IO uint32_t FPDSCR;                  /*!< Offset: 0x00C (R/W)  Floating-Point Default Status Control Register        */\r
1372   __I  uint32_t MVFR0;                   /*!< Offset: 0x010 (R/ )  Media and FP Feature Register 0                       */\r
1373   __I  uint32_t MVFR1;                   /*!< Offset: 0x014 (R/ )  Media and FP Feature Register 1                       */\r
1374 } FPU_Type;\r
1375 \r
1376 /* Floating-Point Context Control Register */\r
1377 #define FPU_FPCCR_ASPEN_Pos                31                                             /*!< FPCCR: ASPEN bit Position */\r
1378 #define FPU_FPCCR_ASPEN_Msk                (1UL << FPU_FPCCR_ASPEN_Pos)                   /*!< FPCCR: ASPEN bit Mask */\r
1379 \r
1380 #define FPU_FPCCR_LSPEN_Pos                30                                             /*!< FPCCR: LSPEN Position */\r
1381 #define FPU_FPCCR_LSPEN_Msk                (1UL << FPU_FPCCR_LSPEN_Pos)                   /*!< FPCCR: LSPEN bit Mask */\r
1382 \r
1383 #define FPU_FPCCR_MONRDY_Pos                8                                             /*!< FPCCR: MONRDY Position */\r
1384 #define FPU_FPCCR_MONRDY_Msk               (1UL << FPU_FPCCR_MONRDY_Pos)                  /*!< FPCCR: MONRDY bit Mask */\r
1385 \r
1386 #define FPU_FPCCR_BFRDY_Pos                 6                                             /*!< FPCCR: BFRDY Position */\r
1387 #define FPU_FPCCR_BFRDY_Msk                (1UL << FPU_FPCCR_BFRDY_Pos)                   /*!< FPCCR: BFRDY bit Mask */\r
1388 \r
1389 #define FPU_FPCCR_MMRDY_Pos                 5                                             /*!< FPCCR: MMRDY Position */\r
1390 #define FPU_FPCCR_MMRDY_Msk                (1UL << FPU_FPCCR_MMRDY_Pos)                   /*!< FPCCR: MMRDY bit Mask */\r
1391 \r
1392 #define FPU_FPCCR_HFRDY_Pos                 4                                             /*!< FPCCR: HFRDY Position */\r
1393 #define FPU_FPCCR_HFRDY_Msk                (1UL << FPU_FPCCR_HFRDY_Pos)                   /*!< FPCCR: HFRDY bit Mask */\r
1394 \r
1395 #define FPU_FPCCR_THREAD_Pos                3                                             /*!< FPCCR: processor mode bit Position */\r
1396 #define FPU_FPCCR_THREAD_Msk               (1UL << FPU_FPCCR_THREAD_Pos)                  /*!< FPCCR: processor mode active bit Mask */\r
1397 \r
1398 #define FPU_FPCCR_USER_Pos                  1                                             /*!< FPCCR: privilege level bit Position */\r
1399 #define FPU_FPCCR_USER_Msk                 (1UL << FPU_FPCCR_USER_Pos)                    /*!< FPCCR: privilege level bit Mask */\r
1400 \r
1401 #define FPU_FPCCR_LSPACT_Pos                0                                             /*!< FPCCR: Lazy state preservation active bit Position */\r
1402 #define FPU_FPCCR_LSPACT_Msk               (1UL << FPU_FPCCR_LSPACT_Pos)                  /*!< FPCCR: Lazy state preservation active bit Mask */\r
1403 \r
1404 /* Floating-Point Context Address Register */\r
1405 #define FPU_FPCAR_ADDRESS_Pos               3                                             /*!< FPCAR: ADDRESS bit Position */\r
1406 #define FPU_FPCAR_ADDRESS_Msk              (0x1FFFFFFFUL << FPU_FPCAR_ADDRESS_Pos)        /*!< FPCAR: ADDRESS bit Mask */\r
1407 \r
1408 /* Floating-Point Default Status Control Register */\r
1409 #define FPU_FPDSCR_AHP_Pos                 26                                             /*!< FPDSCR: AHP bit Position */\r
1410 #define FPU_FPDSCR_AHP_Msk                 (1UL << FPU_FPDSCR_AHP_Pos)                    /*!< FPDSCR: AHP bit Mask */\r
1411 \r
1412 #define FPU_FPDSCR_DN_Pos                  25                                             /*!< FPDSCR: DN bit Position */\r
1413 #define FPU_FPDSCR_DN_Msk                  (1UL << FPU_FPDSCR_DN_Pos)                     /*!< FPDSCR: DN bit Mask */\r
1414 \r
1415 #define FPU_FPDSCR_FZ_Pos                  24                                             /*!< FPDSCR: FZ bit Position */\r
1416 #define FPU_FPDSCR_FZ_Msk                  (1UL << FPU_FPDSCR_FZ_Pos)                     /*!< FPDSCR: FZ bit Mask */\r
1417 \r
1418 #define FPU_FPDSCR_RMode_Pos               22                                             /*!< FPDSCR: RMode bit Position */\r
1419 #define FPU_FPDSCR_RMode_Msk               (3UL << FPU_FPDSCR_RMode_Pos)                  /*!< FPDSCR: RMode bit Mask */\r
1420 \r
1421 /* Media and FP Feature Register 0 */\r
1422 #define FPU_MVFR0_FP_rounding_modes_Pos    28                                             /*!< MVFR0: FP rounding modes bits Position */\r
1423 #define FPU_MVFR0_FP_rounding_modes_Msk    (0xFUL << FPU_MVFR0_FP_rounding_modes_Pos)     /*!< MVFR0: FP rounding modes bits Mask */\r
1424 \r
1425 #define FPU_MVFR0_Short_vectors_Pos        24                                             /*!< MVFR0: Short vectors bits Position */\r
1426 #define FPU_MVFR0_Short_vectors_Msk        (0xFUL << FPU_MVFR0_Short_vectors_Pos)         /*!< MVFR0: Short vectors bits Mask */\r
1427 \r
1428 #define FPU_MVFR0_Square_root_Pos          20                                             /*!< MVFR0: Square root bits Position */\r
1429 #define FPU_MVFR0_Square_root_Msk          (0xFUL << FPU_MVFR0_Square_root_Pos)           /*!< MVFR0: Square root bits Mask */\r
1430 \r
1431 #define FPU_MVFR0_Divide_Pos               16                                             /*!< MVFR0: Divide bits Position */\r
1432 #define FPU_MVFR0_Divide_Msk               (0xFUL << FPU_MVFR0_Divide_Pos)                /*!< MVFR0: Divide bits Mask */\r
1433 \r
1434 #define FPU_MVFR0_FP_excep_trapping_Pos    12                                             /*!< MVFR0: FP exception trapping bits Position */\r
1435 #define FPU_MVFR0_FP_excep_trapping_Msk    (0xFUL << FPU_MVFR0_FP_excep_trapping_Pos)     /*!< MVFR0: FP exception trapping bits Mask */\r
1436 \r
1437 #define FPU_MVFR0_Double_precision_Pos      8                                             /*!< MVFR0: Double-precision bits Position */\r
1438 #define FPU_MVFR0_Double_precision_Msk     (0xFUL << FPU_MVFR0_Double_precision_Pos)      /*!< MVFR0: Double-precision bits Mask */\r
1439 \r
1440 #define FPU_MVFR0_Single_precision_Pos      4                                             /*!< MVFR0: Single-precision bits Position */\r
1441 #define FPU_MVFR0_Single_precision_Msk     (0xFUL << FPU_MVFR0_Single_precision_Pos)      /*!< MVFR0: Single-precision bits Mask */\r
1442 \r
1443 #define FPU_MVFR0_A_SIMD_registers_Pos      0                                             /*!< MVFR0: A_SIMD registers bits Position */\r
1444 #define FPU_MVFR0_A_SIMD_registers_Msk     (0xFUL << FPU_MVFR0_A_SIMD_registers_Pos)      /*!< MVFR0: A_SIMD registers bits Mask */\r
1445 \r
1446 /* Media and FP Feature Register 1 */\r
1447 #define FPU_MVFR1_FP_fused_MAC_Pos         28                                             /*!< MVFR1: FP fused MAC bits Position */\r
1448 #define FPU_MVFR1_FP_fused_MAC_Msk         (0xFUL << FPU_MVFR1_FP_fused_MAC_Pos)          /*!< MVFR1: FP fused MAC bits Mask */\r
1449 \r
1450 #define FPU_MVFR1_FP_HPFP_Pos              24                                             /*!< MVFR1: FP HPFP bits Position */\r
1451 #define FPU_MVFR1_FP_HPFP_Msk              (0xFUL << FPU_MVFR1_FP_HPFP_Pos)               /*!< MVFR1: FP HPFP bits Mask */\r
1452 \r
1453 #define FPU_MVFR1_D_NaN_mode_Pos            4                                             /*!< MVFR1: D_NaN mode bits Position */\r
1454 #define FPU_MVFR1_D_NaN_mode_Msk           (0xFUL << FPU_MVFR1_D_NaN_mode_Pos)            /*!< MVFR1: D_NaN mode bits Mask */\r
1455 \r
1456 #define FPU_MVFR1_FtZ_mode_Pos              0                                             /*!< MVFR1: FtZ mode bits Position */\r
1457 #define FPU_MVFR1_FtZ_mode_Msk             (0xFUL << FPU_MVFR1_FtZ_mode_Pos)              /*!< MVFR1: FtZ mode bits Mask */\r
1458 \r
1459 /*@} end of group CMSIS_FPU */\r
1460 #endif\r
1461 \r
1462 \r
1463 /** \ingroup  CMSIS_core_register\r
1464     \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)\r
1465     \brief      Type definitions for the Core Debug Registers\r
1466   @{\r
1467  */\r
1468 \r
1469 /** \brief  Structure type to access the Core Debug Register (CoreDebug).\r
1470  */\r
1471 typedef struct\r
1472 {\r
1473   __IO uint32_t DHCSR;                   /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register    */\r
1474   __O  uint32_t DCRSR;                   /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register        */\r
1475   __IO uint32_t DCRDR;                   /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register            */\r
1476   __IO uint32_t DEMCR;                   /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */\r
1477 } CoreDebug_Type;\r
1478 \r
1479 /* Debug Halting Control and Status Register */\r
1480 #define CoreDebug_DHCSR_DBGKEY_Pos         16                                             /*!< CoreDebug DHCSR: DBGKEY Position */\r
1481 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< CoreDebug DHCSR: DBGKEY Mask */\r
1482 \r
1483 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25                                             /*!< CoreDebug DHCSR: S_RESET_ST Position */\r
1484 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< CoreDebug DHCSR: S_RESET_ST Mask */\r
1485 \r
1486 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24                                             /*!< CoreDebug DHCSR: S_RETIRE_ST Position */\r
1487 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< CoreDebug DHCSR: S_RETIRE_ST Mask */\r
1488 \r
1489 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19                                             /*!< CoreDebug DHCSR: S_LOCKUP Position */\r
1490 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< CoreDebug DHCSR: S_LOCKUP Mask */\r
1491 \r
1492 #define CoreDebug_DHCSR_S_SLEEP_Pos        18                                             /*!< CoreDebug DHCSR: S_SLEEP Position */\r
1493 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< CoreDebug DHCSR: S_SLEEP Mask */\r
1494 \r
1495 #define CoreDebug_DHCSR_S_HALT_Pos         17                                             /*!< CoreDebug DHCSR: S_HALT Position */\r
1496 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< CoreDebug DHCSR: S_HALT Mask */\r
1497 \r
1498 #define CoreDebug_DHCSR_S_REGRDY_Pos       16                                             /*!< CoreDebug DHCSR: S_REGRDY Position */\r
1499 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< CoreDebug DHCSR: S_REGRDY Mask */\r
1500 \r
1501 #define CoreDebug_DHCSR_C_SNAPSTALL_Pos     5                                             /*!< CoreDebug DHCSR: C_SNAPSTALL Position */\r
1502 #define CoreDebug_DHCSR_C_SNAPSTALL_Msk    (1UL << CoreDebug_DHCSR_C_SNAPSTALL_Pos)       /*!< CoreDebug DHCSR: C_SNAPSTALL Mask */\r
1503 \r
1504 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3                                             /*!< CoreDebug DHCSR: C_MASKINTS Position */\r
1505 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< CoreDebug DHCSR: C_MASKINTS Mask */\r
1506 \r
1507 #define CoreDebug_DHCSR_C_STEP_Pos          2                                             /*!< CoreDebug DHCSR: C_STEP Position */\r
1508 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< CoreDebug DHCSR: C_STEP Mask */\r
1509 \r
1510 #define CoreDebug_DHCSR_C_HALT_Pos          1                                             /*!< CoreDebug DHCSR: C_HALT Position */\r
1511 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< CoreDebug DHCSR: C_HALT Mask */\r
1512 \r
1513 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0                                             /*!< CoreDebug DHCSR: C_DEBUGEN Position */\r
1514 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL << CoreDebug_DHCSR_C_DEBUGEN_Pos)         /*!< CoreDebug DHCSR: C_DEBUGEN Mask */\r
1515 \r
1516 /* Debug Core Register Selector Register */\r
1517 #define CoreDebug_DCRSR_REGWnR_Pos         16                                             /*!< CoreDebug DCRSR: REGWnR Position */\r
1518 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< CoreDebug DCRSR: REGWnR Mask */\r
1519 \r
1520 #define CoreDebug_DCRSR_REGSEL_Pos          0                                             /*!< CoreDebug DCRSR: REGSEL Position */\r
1521 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL << CoreDebug_DCRSR_REGSEL_Pos)         /*!< CoreDebug DCRSR: REGSEL Mask */\r
1522 \r
1523 /* Debug Exception and Monitor Control Register */\r
1524 #define CoreDebug_DEMCR_TRCENA_Pos         24                                             /*!< CoreDebug DEMCR: TRCENA Position */\r
1525 #define CoreDebug_DEMCR_TRCENA_Msk         (1UL << CoreDebug_DEMCR_TRCENA_Pos)            /*!< CoreDebug DEMCR: TRCENA Mask */\r
1526 \r
1527 #define CoreDebug_DEMCR_MON_REQ_Pos        19                                             /*!< CoreDebug DEMCR: MON_REQ Position */\r
1528 #define CoreDebug_DEMCR_MON_REQ_Msk        (1UL << CoreDebug_DEMCR_MON_REQ_Pos)           /*!< CoreDebug DEMCR: MON_REQ Mask */\r
1529 \r
1530 #define CoreDebug_DEMCR_MON_STEP_Pos       18                                             /*!< CoreDebug DEMCR: MON_STEP Position */\r
1531 #define CoreDebug_DEMCR_MON_STEP_Msk       (1UL << CoreDebug_DEMCR_MON_STEP_Pos)          /*!< CoreDebug DEMCR: MON_STEP Mask */\r
1532 \r
1533 #define CoreDebug_DEMCR_MON_PEND_Pos       17                                             /*!< CoreDebug DEMCR: MON_PEND Position */\r
1534 #define CoreDebug_DEMCR_MON_PEND_Msk       (1UL << CoreDebug_DEMCR_MON_PEND_Pos)          /*!< CoreDebug DEMCR: MON_PEND Mask */\r
1535 \r
1536 #define CoreDebug_DEMCR_MON_EN_Pos         16                                             /*!< CoreDebug DEMCR: MON_EN Position */\r
1537 #define CoreDebug_DEMCR_MON_EN_Msk         (1UL << CoreDebug_DEMCR_MON_EN_Pos)            /*!< CoreDebug DEMCR: MON_EN Mask */\r
1538 \r
1539 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10                                             /*!< CoreDebug DEMCR: VC_HARDERR Position */\r
1540 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< CoreDebug DEMCR: VC_HARDERR Mask */\r
1541 \r
1542 #define CoreDebug_DEMCR_VC_INTERR_Pos       9                                             /*!< CoreDebug DEMCR: VC_INTERR Position */\r
1543 #define CoreDebug_DEMCR_VC_INTERR_Msk      (1UL << CoreDebug_DEMCR_VC_INTERR_Pos)         /*!< CoreDebug DEMCR: VC_INTERR Mask */\r
1544 \r
1545 #define CoreDebug_DEMCR_VC_BUSERR_Pos       8                                             /*!< CoreDebug DEMCR: VC_BUSERR Position */\r
1546 #define CoreDebug_DEMCR_VC_BUSERR_Msk      (1UL << CoreDebug_DEMCR_VC_BUSERR_Pos)         /*!< CoreDebug DEMCR: VC_BUSERR Mask */\r
1547 \r
1548 #define CoreDebug_DEMCR_VC_STATERR_Pos      7                                             /*!< CoreDebug DEMCR: VC_STATERR Position */\r
1549 #define CoreDebug_DEMCR_VC_STATERR_Msk     (1UL << CoreDebug_DEMCR_VC_STATERR_Pos)        /*!< CoreDebug DEMCR: VC_STATERR Mask */\r
1550 \r
1551 #define CoreDebug_DEMCR_VC_CHKERR_Pos       6                                             /*!< CoreDebug DEMCR: VC_CHKERR Position */\r
1552 #define CoreDebug_DEMCR_VC_CHKERR_Msk      (1UL << CoreDebug_DEMCR_VC_CHKERR_Pos)         /*!< CoreDebug DEMCR: VC_CHKERR Mask */\r
1553 \r
1554 #define CoreDebug_DEMCR_VC_NOCPERR_Pos      5                                             /*!< CoreDebug DEMCR: VC_NOCPERR Position */\r
1555 #define CoreDebug_DEMCR_VC_NOCPERR_Msk     (1UL << CoreDebug_DEMCR_VC_NOCPERR_Pos)        /*!< CoreDebug DEMCR: VC_NOCPERR Mask */\r
1556 \r
1557 #define CoreDebug_DEMCR_VC_MMERR_Pos        4                                             /*!< CoreDebug DEMCR: VC_MMERR Position */\r
1558 #define CoreDebug_DEMCR_VC_MMERR_Msk       (1UL << CoreDebug_DEMCR_VC_MMERR_Pos)          /*!< CoreDebug DEMCR: VC_MMERR Mask */\r
1559 \r
1560 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0                                             /*!< CoreDebug DEMCR: VC_CORERESET Position */\r
1561 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL << CoreDebug_DEMCR_VC_CORERESET_Pos)      /*!< CoreDebug DEMCR: VC_CORERESET Mask */\r
1562 \r
1563 /*@} end of group CMSIS_CoreDebug */\r
1564 \r
1565 \r
1566 /** \ingroup    CMSIS_core_register\r
1567     \defgroup   CMSIS_core_base     Core Definitions\r
1568     \brief      Definitions for base addresses, unions, and structures.\r
1569   @{\r
1570  */\r
1571 \r
1572 /* Memory mapping of Cortex-M4 Hardware */\r
1573 #define SCS_BASE            (0xE000E000UL)                            /*!< System Control Space Base Address  */\r
1574 #define ITM_BASE            (0xE0000000UL)                            /*!< ITM Base Address                   */\r
1575 #define DWT_BASE            (0xE0001000UL)                            /*!< DWT Base Address                   */\r
1576 #define TPI_BASE            (0xE0040000UL)                            /*!< TPI Base Address                   */\r
1577 #define CoreDebug_BASE      (0xE000EDF0UL)                            /*!< Core Debug Base Address            */\r
1578 #define SysTick_BASE        (SCS_BASE +  0x0010UL)                    /*!< SysTick Base Address               */\r
1579 #define NVIC_BASE           (SCS_BASE +  0x0100UL)                    /*!< NVIC Base Address                  */\r
1580 #define SCB_BASE            (SCS_BASE +  0x0D00UL)                    /*!< System Control Block Base Address  */\r
1581 \r
1582 #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE      )   /*!< System control Register not in SCB */\r
1583 #define SCB                 ((SCB_Type       *)     SCB_BASE      )   /*!< SCB configuration struct           */\r
1584 #define SysTick             ((SysTick_Type   *)     SysTick_BASE  )   /*!< SysTick configuration struct       */\r
1585 #define NVIC                ((NVIC_Type      *)     NVIC_BASE     )   /*!< NVIC configuration struct          */\r
1586 #define ITM                 ((ITM_Type       *)     ITM_BASE      )   /*!< ITM configuration struct           */\r
1587 #define DWT                 ((DWT_Type       *)     DWT_BASE      )   /*!< DWT configuration struct           */\r
1588 #define TPI                 ((TPI_Type       *)     TPI_BASE      )   /*!< TPI configuration struct           */\r
1589 #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE)   /*!< Core Debug configuration struct    */\r
1590 \r
1591 #if (__MPU_PRESENT == 1)\r
1592   #define MPU_BASE          (SCS_BASE +  0x0D90UL)                    /*!< Memory Protection Unit             */\r
1593   #define MPU               ((MPU_Type       *)     MPU_BASE      )   /*!< Memory Protection Unit             */\r
1594 #endif\r
1595 \r
1596 #if (__FPU_PRESENT == 1)\r
1597   #define FPU_BASE          (SCS_BASE +  0x0F30UL)                    /*!< Floating Point Unit                */\r
1598   #define FPU               ((FPU_Type       *)     FPU_BASE      )   /*!< Floating Point Unit                */\r
1599 #endif\r
1600 \r
1601 /*@} */\r
1602 \r
1603 \r
1604 \r
1605 /*******************************************************************************\r
1606  *                Hardware Abstraction Layer\r
1607   Core Function Interface contains:\r
1608   - Core NVIC Functions\r
1609   - Core SysTick Functions\r
1610   - Core Debug Functions\r
1611   - Core Register Access Functions\r
1612  ******************************************************************************/\r
1613 /** \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference\r
1614 */\r
1615 \r
1616 \r
1617 \r
1618 /* ##########################   NVIC functions  #################################### */\r
1619 /** \ingroup  CMSIS_Core_FunctionInterface\r
1620     \defgroup CMSIS_Core_NVICFunctions NVIC Functions\r
1621     \brief      Functions that manage interrupts and exceptions via the NVIC.\r
1622     @{\r
1623  */\r
1624 \r
1625 /** \brief  Set Priority Grouping\r
1626 \r
1627   The function sets the priority grouping field using the required unlock sequence.\r
1628   The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.\r
1629   Only values from 0..7 are used.\r
1630   In case of a conflict between priority grouping and available\r
1631   priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.\r
1632 \r
1633     \param [in]      PriorityGroup  Priority grouping field.\r
1634  */\r
1635 __STATIC_INLINE void NVIC_SetPriorityGrouping(uint32_t PriorityGroup)\r
1636 {\r
1637   uint32_t reg_value;\r
1638   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07);               /* only values 0..7 are used          */\r
1639 \r
1640   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */\r
1641   reg_value &= ~(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk);             /* clear bits to change               */\r
1642   reg_value  =  (reg_value                                 |\r
1643                 ((uint32_t)0x5FA << SCB_AIRCR_VECTKEY_Pos) |\r
1644                 (PriorityGroupTmp << 8));                                     /* Insert write key and priorty group */\r
1645   SCB->AIRCR =  reg_value;\r
1646 }\r
1647 \r
1648 \r
1649 /** \brief  Get Priority Grouping\r
1650 \r
1651   The function reads the priority grouping field from the NVIC Interrupt Controller.\r
1652 \r
1653     \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).\r
1654  */\r
1655 __STATIC_INLINE uint32_t NVIC_GetPriorityGrouping(void)\r
1656 {\r
1657   return ((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos);   /* read priority grouping field */\r
1658 }\r
1659 \r
1660 \r
1661 /** \brief  Enable External Interrupt\r
1662 \r
1663     The function enables a device-specific interrupt in the NVIC interrupt controller.\r
1664 \r
1665     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
1666  */\r
1667 __STATIC_INLINE void NVIC_EnableIRQ(IRQn_Type IRQn)\r
1668 {\r
1669 /*  NVIC->ISER[((uint32_t)(IRQn) >> 5)] = (1 << ((uint32_t)(IRQn) & 0x1F));  enable interrupt */\r
1670   NVIC->ISER[(uint32_t)((int32_t)IRQn) >> 5] = (uint32_t)(1 << ((uint32_t)((int32_t)IRQn) & (uint32_t)0x1F)); /* enable interrupt */\r
1671 }\r
1672 \r
1673 \r
1674 /** \brief  Disable External Interrupt\r
1675 \r
1676     The function disables a device-specific interrupt in the NVIC interrupt controller.\r
1677 \r
1678     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
1679  */\r
1680 __STATIC_INLINE void NVIC_DisableIRQ(IRQn_Type IRQn)\r
1681 {\r
1682   NVIC->ICER[((uint32_t)(IRQn) >> 5)] = (1 << ((uint32_t)(IRQn) & 0x1F)); /* disable interrupt */\r
1683 }\r
1684 \r
1685 \r
1686 /** \brief  Get Pending Interrupt\r
1687 \r
1688     The function reads the pending register in the NVIC and returns the pending bit\r
1689     for the specified interrupt.\r
1690 \r
1691     \param [in]      IRQn  Interrupt number.\r
1692 \r
1693     \return             0  Interrupt status is not pending.\r
1694     \return             1  Interrupt status is pending.\r
1695  */\r
1696 __STATIC_INLINE uint32_t NVIC_GetPendingIRQ(IRQn_Type IRQn)\r
1697 {\r
1698   return((uint32_t) ((NVIC->ISPR[(uint32_t)(IRQn) >> 5] & (1 << ((uint32_t)(IRQn) & 0x1F)))?1:0)); /* Return 1 if pending else 0 */\r
1699 }\r
1700 \r
1701 \r
1702 /** \brief  Set Pending Interrupt\r
1703 \r
1704     The function sets the pending bit of an external interrupt.\r
1705 \r
1706     \param [in]      IRQn  Interrupt number. Value cannot be negative.\r
1707  */\r
1708 __STATIC_INLINE void NVIC_SetPendingIRQ(IRQn_Type IRQn)\r
1709 {\r
1710   NVIC->ISPR[((uint32_t)(IRQn) >> 5)] = (1 << ((uint32_t)(IRQn) & 0x1F)); /* set interrupt pending */\r
1711 }\r
1712 \r
1713 \r
1714 /** \brief  Clear Pending Interrupt\r
1715 \r
1716     The function clears the pending bit of an external interrupt.\r
1717 \r
1718     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
1719  */\r
1720 __STATIC_INLINE void NVIC_ClearPendingIRQ(IRQn_Type IRQn)\r
1721 {\r
1722   NVIC->ICPR[((uint32_t)(IRQn) >> 5)] = (1 << ((uint32_t)(IRQn) & 0x1F)); /* Clear pending interrupt */\r
1723 }\r
1724 \r
1725 \r
1726 /** \brief  Get Active Interrupt\r
1727 \r
1728     The function reads the active register in NVIC and returns the active bit.\r
1729 \r
1730     \param [in]      IRQn  Interrupt number.\r
1731 \r
1732     \return             0  Interrupt status is not active.\r
1733     \return             1  Interrupt status is active.\r
1734  */\r
1735 __STATIC_INLINE uint32_t NVIC_GetActive(IRQn_Type IRQn)\r
1736 {\r
1737   return((uint32_t)((NVIC->IABR[(uint32_t)(IRQn) >> 5] & (1 << ((uint32_t)(IRQn) & 0x1F)))?1:0)); /* Return 1 if active else 0 */\r
1738 }\r
1739 \r
1740 \r
1741 /** \brief  Set Interrupt Priority\r
1742 \r
1743     The function sets the priority of an interrupt.\r
1744 \r
1745     \note The priority cannot be set for every core interrupt.\r
1746 \r
1747     \param [in]      IRQn  Interrupt number.\r
1748     \param [in]  priority  Priority to set.\r
1749  */\r
1750 __STATIC_INLINE void NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)\r
1751 {\r
1752   if(IRQn < 0) {\r
1753     SCB->SHPR[((uint32_t)(IRQn) & 0xF)-4] = ((priority << (8 - __NVIC_PRIO_BITS)) & 0xff); } /* set Priority for Cortex-M  System Interrupts */\r
1754   else {\r
1755     NVIC->IP[(uint32_t)(IRQn)]            = ((priority << (8 - __NVIC_PRIO_BITS)) & 0xff); } /* set Priority for device specific Interrupts  */\r
1756 }\r
1757 \r
1758 \r
1759 /** \brief  Get Interrupt Priority\r
1760 \r
1761     The function reads the priority of an interrupt. The interrupt\r
1762     number can be positive to specify an external (device specific)\r
1763     interrupt, or negative to specify an internal (core) interrupt.\r
1764 \r
1765 \r
1766     \param [in]   IRQn  Interrupt number.\r
1767     \return             Interrupt Priority. Value is aligned automatically to the implemented\r
1768                         priority bits of the microcontroller.\r
1769  */\r
1770 __STATIC_INLINE uint32_t NVIC_GetPriority(IRQn_Type IRQn)\r
1771 {\r
1772 \r
1773   if(IRQn < 0) {\r
1774     return((uint32_t)(SCB->SHPR[((uint32_t)(IRQn) & 0xF)-4] >> (8 - __NVIC_PRIO_BITS)));  } /* get priority for Cortex-M  system interrupts */\r
1775   else {\r
1776     return((uint32_t)(NVIC->IP[(uint32_t)(IRQn)]            >> (8 - __NVIC_PRIO_BITS)));  } /* get priority for device specific interrupts  */\r
1777 }\r
1778 \r
1779 \r
1780 /** \brief  Encode Priority\r
1781 \r
1782     The function encodes the priority for an interrupt with the given priority group,\r
1783     preemptive priority value, and subpriority value.\r
1784     In case of a conflict between priority grouping and available\r
1785     priority bits (__NVIC_PRIO_BITS), the samllest possible priority group is set.\r
1786 \r
1787     \param [in]     PriorityGroup  Used priority group.\r
1788     \param [in]   PreemptPriority  Preemptive priority value (starting from 0).\r
1789     \param [in]       SubPriority  Subpriority value (starting from 0).\r
1790     \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().\r
1791  */\r
1792 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)\r
1793 {\r
1794   uint32_t PriorityGroupTmp = (PriorityGroup & 0x07);          /* only values 0..7 are used          */\r
1795   uint32_t PreemptPriorityBits;\r
1796   uint32_t SubPriorityBits;\r
1797 \r
1798   PreemptPriorityBits = ((7 - PriorityGroupTmp) > __NVIC_PRIO_BITS) ? __NVIC_PRIO_BITS : 7 - PriorityGroupTmp;\r
1799   SubPriorityBits     = ((PriorityGroupTmp + __NVIC_PRIO_BITS) < 7) ? 0 : PriorityGroupTmp - 7 + __NVIC_PRIO_BITS;\r
1800 \r
1801   return (\r
1802            ((PreemptPriority & ((1 << (PreemptPriorityBits)) - 1)) << SubPriorityBits) |\r
1803            ((SubPriority     & ((1 << (SubPriorityBits    )) - 1)))\r
1804          );\r
1805 }\r
1806 \r
1807 \r
1808 /** \brief  Decode Priority\r
1809 \r
1810     The function decodes an interrupt priority value with a given priority group to\r
1811     preemptive priority value and subpriority value.\r
1812     In case of a conflict between priority grouping and available\r
1813     priority bits (__NVIC_PRIO_BITS) the samllest possible priority group is set.\r
1814 \r
1815     \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().\r
1816     \param [in]     PriorityGroup  Used priority group.\r
1817     \param [out] pPreemptPriority  Preemptive priority value (starting from 0).\r
1818     \param [out]     pSubPriority  Subpriority value (starting from 0).\r
1819  */\r
1820 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* pPreemptPriority, uint32_t* pSubPriority)\r
1821 {\r
1822   uint32_t PriorityGroupTmp = (PriorityGroup & 0x07);          /* only values 0..7 are used          */\r
1823   uint32_t PreemptPriorityBits;\r
1824   uint32_t SubPriorityBits;\r
1825 \r
1826   PreemptPriorityBits = ((7 - PriorityGroupTmp) > __NVIC_PRIO_BITS) ? __NVIC_PRIO_BITS : 7 - PriorityGroupTmp;\r
1827   SubPriorityBits     = ((PriorityGroupTmp + __NVIC_PRIO_BITS) < 7) ? 0 : PriorityGroupTmp - 7 + __NVIC_PRIO_BITS;\r
1828 \r
1829   *pPreemptPriority = (Priority >> SubPriorityBits) & ((1 << (PreemptPriorityBits)) - 1);\r
1830   *pSubPriority     = (Priority                   ) & ((1 << (SubPriorityBits    )) - 1);\r
1831 }\r
1832 \r
1833 \r
1834 /** \brief  System Reset\r
1835 \r
1836     The function initiates a system reset request to reset the MCU.\r
1837  */\r
1838 __STATIC_INLINE void NVIC_SystemReset(void)\r
1839 {\r
1840   __DSB();                                                     /* Ensure all outstanding memory accesses included\r
1841                                                                   buffered write are completed before reset */\r
1842   SCB->AIRCR  = ((0x5FA << SCB_AIRCR_VECTKEY_Pos)      |\r
1843                  (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |\r
1844                  SCB_AIRCR_SYSRESETREQ_Msk);                   /* Keep priority group unchanged */\r
1845   __DSB();                                                     /* Ensure completion of memory access */\r
1846   while(1);                                                    /* wait until reset */\r
1847 }\r
1848 \r
1849 /*@} end of CMSIS_Core_NVICFunctions */\r
1850 \r
1851 \r
1852 /* ##########################  Cache functions  #################################### */\r
1853 /** \ingroup  CMSIS_Core_FunctionInterface\r
1854     \defgroup CMSIS_Core_CacheFunctions Cache Functions\r
1855     \brief      Functions that configure Instruction and Data cache.\r
1856     @{\r
1857  */\r
1858 \r
1859 /* Cache Size ID Register Macros */\r
1860 #define CCSIDR_WAYS(x)         (((x) & SCB_CCSIDR_ASSOCIATIVITY_Msk) >> SCB_CCSIDR_ASSOCIATIVITY_Pos)\r
1861 #define CCSIDR_SETS(x)         (((x) & SCB_CCSIDR_NUMSETS_Msk      ) >> SCB_CCSIDR_NUMSETS_Pos      )\r
1862 #define CCSIDR_LSSHIFT(x)      (((x) & SCB_CCSIDR_LINESIZE_Msk     ) >> SCB_CCSIDR_LINESIZE_Pos     )\r
1863 \r
1864 \r
1865 /** \brief Enable I-Cache\r
1866 \r
1867     The function turns on I-Cache\r
1868   */\r
1869 __STATIC_INLINE void SCB_EnableICache(void)\r
1870 {\r
1871   #if (__ICACHE_PRESENT == 1)\r
1872     __DSB();\r
1873     __ISB();\r
1874     SCB->ICIALLU = 0;                       // invalidate I-Cache\r
1875     SCB->CCR |=  SCB_CCR_IC_Msk;            // enable I-Cache\r
1876     __DSB();\r
1877     __ISB();\r
1878   #endif\r
1879 }\r
1880 \r
1881 \r
1882 /** \brief Disable I-Cache\r
1883 \r
1884     The function turns off I-Cache\r
1885   */\r
1886 __STATIC_INLINE void SCB_DisableICache(void)\r
1887 {\r
1888   #if (__ICACHE_PRESENT == 1)\r
1889     __DSB();\r
1890     __ISB();\r
1891     SCB->CCR &= ~SCB_CCR_IC_Msk;            // disable I-Cache\r
1892     SCB->ICIALLU = 0;                       // invalidate I-Cache\r
1893     __DSB();\r
1894     __ISB();\r
1895   #endif\r
1896 }\r
1897 \r
1898 \r
1899 /** \brief Invalidate I-Cache\r
1900 \r
1901     The function invalidates I-Cache\r
1902   */\r
1903 __STATIC_INLINE void SCB_InvalidateICache(void)\r
1904 {\r
1905   #if (__ICACHE_PRESENT == 1)\r
1906     __DSB();\r
1907     __ISB();\r
1908     SCB->ICIALLU = 0;\r
1909     __DSB();\r
1910     __ISB();\r
1911   #endif\r
1912 }\r
1913 \r
1914 \r
1915 /** \brief Enable D-Cache\r
1916 \r
1917     The function turns on D-Cache\r
1918   */\r
1919 __STATIC_INLINE void SCB_EnableDCache(void)\r
1920 {\r
1921   #if (__DCACHE_PRESENT == 1)\r
1922     uint32_t ccsidr, sshift, wshift, sw;\r
1923     uint32_t sets, ways;\r
1924 \r
1925     ccsidr  = SCB->CCSIDR;\r
1926     sets    = CCSIDR_SETS(ccsidr);\r
1927     sshift  = CCSIDR_LSSHIFT(ccsidr) + 4;\r
1928     ways    = CCSIDR_WAYS(ccsidr);\r
1929     wshift  = __CLZ(ways) & 0x1f;\r
1930 \r
1931     __DSB();\r
1932 \r
1933     do {                                    // invalidate D-Cache\r
1934          int32_t tmpways = ways;\r
1935          do {\r
1936               sw = ((tmpways << wshift) | (sets << sshift));\r
1937               SCB->DCISW = sw;\r
1938             } while(tmpways--);\r
1939         } while(sets--);\r
1940     __DSB();\r
1941 \r
1942     SCB->CCR |=  SCB_CCR_DC_Msk;            // enable D-Cache\r
1943 \r
1944     __DSB();\r
1945     __ISB();\r
1946   #endif\r
1947 }\r
1948 \r
1949 \r
1950 /** \brief Disable D-Cache\r
1951 \r
1952     The function turns off D-Cache\r
1953   */\r
1954 __STATIC_INLINE void SCB_DisableDCache(void)\r
1955 {\r
1956   #if (__DCACHE_PRESENT == 1)\r
1957     uint32_t ccsidr, sshift, wshift, sw;\r
1958     uint32_t sets, ways;\r
1959 \r
1960     ccsidr  = SCB->CCSIDR;\r
1961     sets    = CCSIDR_SETS(ccsidr);\r
1962     sshift  = CCSIDR_LSSHIFT(ccsidr) + 4;\r
1963     ways    = CCSIDR_WAYS(ccsidr);\r
1964     wshift  = __CLZ(ways) & 0x1f;\r
1965 \r
1966     __DSB();\r
1967 \r
1968     SCB->CCR &= ~SCB_CCR_DC_Msk;            // disable D-Cache\r
1969 \r
1970     do {                                    // clean & invalidate D-Cache\r
1971          int32_t tmpways = ways;\r
1972          do {\r
1973               sw = ((tmpways << wshift) | (sets << sshift));\r
1974               SCB->DCCISW = sw;\r
1975             } while(tmpways--);\r
1976         } while(sets--);\r
1977 \r
1978 \r
1979     __DSB();\r
1980     __ISB();\r
1981  #endif\r
1982 }\r
1983 \r
1984 \r
1985 /** \brief Invalidate D-Cache\r
1986 \r
1987     The function invalidates D-Cache\r
1988   */\r
1989 __STATIC_INLINE void SCB_InvalidateDCache(void)\r
1990 {\r
1991   #if (__DCACHE_PRESENT == 1)\r
1992     uint32_t ccsidr, sshift, wshift, sw;\r
1993     uint32_t sets, ways;\r
1994 \r
1995     ccsidr  = SCB->CCSIDR;\r
1996     sets    = CCSIDR_SETS(ccsidr);\r
1997     sshift  = CCSIDR_LSSHIFT(ccsidr) + 4;\r
1998     ways    = CCSIDR_WAYS(ccsidr);\r
1999     wshift  = __CLZ(ways) & 0x1f;\r
2000 \r
2001     __DSB();\r
2002 \r
2003     do {                                    // invalidate D-Cache\r
2004          int32_t tmpways = ways;\r
2005          do {\r
2006               sw = ((tmpways << wshift) | (sets << sshift));\r
2007               SCB->DCISW = sw;\r
2008             } while(tmpways--);\r
2009         } while(sets--);\r
2010 \r
2011     __DSB();\r
2012     __ISB();\r
2013  #endif\r
2014 }\r
2015 \r
2016 \r
2017 /** \brief Clean D-Cache\r
2018 \r
2019     The function cleans D-Cache\r
2020   */\r
2021 __STATIC_INLINE void SCB_CleanDCache(void)\r
2022 {\r
2023   #if (__DCACHE_PRESENT == 1)\r
2024     uint32_t ccsidr, sshift, wshift, sw;\r
2025     uint32_t sets, ways;\r
2026 \r
2027     ccsidr  = SCB->CCSIDR;\r
2028     sets    = CCSIDR_SETS(ccsidr);\r
2029     sshift  = CCSIDR_LSSHIFT(ccsidr) + 4;\r
2030     ways    = CCSIDR_WAYS(ccsidr);\r
2031     wshift  = __CLZ(ways) & 0x1f;\r
2032 \r
2033     __DSB();\r
2034 \r
2035     do {                                    // clean D-Cache\r
2036          int32_t tmpways = ways;\r
2037          do {\r
2038               sw = ((tmpways << wshift) | (sets << sshift));\r
2039               SCB->DCCSW = sw;\r
2040             } while(tmpways--);\r
2041         } while(sets--);\r
2042 \r
2043     __DSB();\r
2044     __ISB();\r
2045  #endif\r
2046 }\r
2047 \r
2048 \r
2049 /** \brief Clean & Invalidate D-Cache\r
2050 \r
2051     The function cleans and Invalidates D-Cache\r
2052   */\r
2053 __STATIC_INLINE void SCB_CleanInvalidateDCache(void)\r
2054 {\r
2055   #if (__DCACHE_PRESENT == 1)\r
2056     uint32_t ccsidr, sshift, wshift, sw;\r
2057     uint32_t sets, ways;\r
2058 \r
2059     ccsidr  = SCB->CCSIDR;\r
2060     sets    = CCSIDR_SETS(ccsidr);\r
2061     sshift  = CCSIDR_LSSHIFT(ccsidr) + 4;\r
2062     ways    = CCSIDR_WAYS(ccsidr);\r
2063     wshift  = __CLZ(ways) & 0x1f;\r
2064 \r
2065     __DSB();\r
2066 \r
2067     do {                                    // clean & invalidate D-Cache\r
2068          int32_t tmpways = ways;\r
2069          do {\r
2070               sw = ((tmpways << wshift) | (sets << sshift));\r
2071               SCB->DCCISW = sw;\r
2072             } while(tmpways--);\r
2073         } while(sets--);\r
2074 \r
2075     __DSB();\r
2076     __ISB();\r
2077  #endif\r
2078 }\r
2079 \r
2080 \r
2081 /*@} end of CMSIS_Core_CacheFunctions */\r
2082 \r
2083 \r
2084 \r
2085 /* ##################################    SysTick function  ############################################ */\r
2086 /** \ingroup  CMSIS_Core_FunctionInterface\r
2087     \defgroup CMSIS_Core_SysTickFunctions SysTick Functions\r
2088     \brief      Functions that configure the System.\r
2089   @{\r
2090  */\r
2091 \r
2092 #if (__Vendor_SysTickConfig == 0)\r
2093 \r
2094 /** \brief  System Tick Configuration\r
2095 \r
2096     The function initializes the System Timer and its interrupt, and starts the System Tick Timer.\r
2097     Counter is in free running mode to generate periodic interrupts.\r
2098 \r
2099     \param [in]  ticks  Number of ticks between two interrupts.\r
2100 \r
2101     \return          0  Function succeeded.\r
2102     \return          1  Function failed.\r
2103 \r
2104     \note     When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the\r
2105     function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>\r
2106     must contain a vendor-specific implementation of this function.\r
2107 \r
2108  */\r
2109 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)\r
2110 {\r
2111   if ((ticks - 1) > SysTick_LOAD_RELOAD_Msk)  return (1);      /* Reload value impossible */\r
2112 \r
2113   SysTick->LOAD  = ticks - 1;                                  /* set reload register */\r
2114   NVIC_SetPriority (SysTick_IRQn, (1<<__NVIC_PRIO_BITS) - 1);  /* set Priority for Systick Interrupt */\r
2115   SysTick->VAL   = 0;                                          /* Load the SysTick Counter Value */\r
2116   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |\r
2117                    SysTick_CTRL_TICKINT_Msk   |\r
2118                    SysTick_CTRL_ENABLE_Msk;                    /* Enable SysTick IRQ and SysTick Timer */\r
2119   return (0);                                                  /* Function successful */\r
2120 }\r
2121 \r
2122 #endif\r
2123 \r
2124 /*@} end of CMSIS_Core_SysTickFunctions */\r
2125 \r
2126 \r
2127 \r
2128 /* ##################################### Debug In/Output function ########################################### */\r
2129 /** \ingroup  CMSIS_Core_FunctionInterface\r
2130     \defgroup CMSIS_core_DebugFunctions ITM Functions\r
2131     \brief   Functions that access the ITM debug interface.\r
2132   @{\r
2133  */\r
2134 \r
2135 extern volatile int32_t ITM_RxBuffer;                    /*!< External variable to receive characters.                         */\r
2136 #define                 ITM_RXBUFFER_EMPTY    0x5AA55AA5 /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */\r
2137 \r
2138 \r
2139 /** \brief  ITM Send Character\r
2140 \r
2141     The function transmits a character via the ITM channel 0, and\r
2142     \li Just returns when no debugger is connected that has booked the output.\r
2143     \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.\r
2144 \r
2145     \param [in]     ch  Character to transmit.\r
2146 \r
2147     \returns            Character to transmit.\r
2148  */\r
2149 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)\r
2150 {\r
2151   if ((ITM->TCR & ITM_TCR_ITMENA_Msk)                  &&      /* ITM enabled */\r
2152       (ITM->TER & (1UL << 0)        )                    )     /* ITM Port #0 enabled */\r
2153   {\r
2154     while (ITM->PORT[0].u32 == 0);\r
2155     ITM->PORT[0].u8 = (uint8_t) ch;\r
2156   }\r
2157   return (ch);\r
2158 }\r
2159 \r
2160 \r
2161 /** \brief  ITM Receive Character\r
2162 \r
2163     The function inputs a character via the external variable \ref ITM_RxBuffer.\r
2164 \r
2165     \return             Received character.\r
2166     \return         -1  No character pending.\r
2167  */\r
2168 __STATIC_INLINE int32_t ITM_ReceiveChar (void) {\r
2169   int32_t ch = -1;                           /* no character available */\r
2170 \r
2171   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY) {\r
2172     ch = ITM_RxBuffer;\r
2173     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */\r
2174   }\r
2175 \r
2176   return (ch);\r
2177 }\r
2178 \r
2179 \r
2180 /** \brief  ITM Check Character\r
2181 \r
2182     The function checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.\r
2183 \r
2184     \return          0  No character available.\r
2185     \return          1  Character available.\r
2186  */\r
2187 __STATIC_INLINE int32_t ITM_CheckChar (void) {\r
2188 \r
2189   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY) {\r
2190     return (0);                                 /* no character available */\r
2191   } else {\r
2192     return (1);                                 /*    character available */\r
2193   }\r
2194 }\r
2195 \r
2196 /*@} end of CMSIS_core_DebugFunctions */\r
2197 \r
2198 #endif /* __CORE_CM7_H_DEPENDANT */\r
2199 \r
2200 #endif /* __CMSIS_GENERIC */\r
2201 \r
2202 #ifdef __cplusplus\r
2203 }\r
2204 #endif\r