]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_MPU_M33F_NXP_LPC55S69_MCUXpresso/NXP_Code/device/LPC55S69_cm33_core0.h
3c564e838a6e7fac79dde0a87a8d0c8cc49342d8
[freertos] / FreeRTOS / Demo / CORTEX_MPU_M33F_NXP_LPC55S69_MCUXpresso / NXP_Code / device / LPC55S69_cm33_core0.h
1 /*\r
2 ** ###################################################################\r
3 **     Processors:          LPC55S69JBD100_cm33_core0\r
4 **                          LPC55S69JET98_cm33_core0\r
5 **\r
6 **     Compilers:           GNU C Compiler\r
7 **                          IAR ANSI C/C++ Compiler for ARM\r
8 **                          Keil ARM C/C++ Compiler\r
9 **                          MCUXpresso Compiler\r
10 **\r
11 **     Reference manual:    LPC55xx/LPC55Sxx User manual Rev.0.4  25 Sep 2018\r
12 **     Version:             rev. 1.0, 2018-08-22\r
13 **     Build:               b190122\r
14 **\r
15 **     Abstract:\r
16 **         CMSIS Peripheral Access Layer for LPC55S69_cm33_core0\r
17 **\r
18 **     Copyright 1997-2016 Freescale Semiconductor, Inc.\r
19 **     Copyright 2016-2019 NXP\r
20 **     All rights reserved.\r
21 **\r
22 **     SPDX-License-Identifier: BSD-3-Clause\r
23 **\r
24 **     http:                 www.nxp.com\r
25 **     mail:                 support@nxp.com\r
26 **\r
27 **     Revisions:\r
28 **     - rev. 1.0 (2018-08-22)\r
29 **         Initial version based on v0.2UM\r
30 **\r
31 ** ###################################################################\r
32 */\r
33 \r
34 /*!\r
35  * @file LPC55S69_cm33_core0.h\r
36  * @version 1.0\r
37  * @date 2018-08-22\r
38  * @brief CMSIS Peripheral Access Layer for LPC55S69_cm33_core0\r
39  *\r
40  * CMSIS Peripheral Access Layer for LPC55S69_cm33_core0\r
41  */\r
42 \r
43 #ifndef _LPC55S69_CM33_CORE0_H_\r
44 #define _LPC55S69_CM33_CORE0_H_                  /**< Symbol preventing repeated inclusion */\r
45 \r
46 /** Memory map major version (memory maps with equal major version number are\r
47  * compatible) */\r
48 #define MCU_MEM_MAP_VERSION 0x0100U\r
49 /** Memory map minor version */\r
50 #define MCU_MEM_MAP_VERSION_MINOR 0x0000U\r
51 \r
52 \r
53 /* ----------------------------------------------------------------------------\r
54    -- Interrupt vector numbers\r
55    ---------------------------------------------------------------------------- */\r
56 \r
57 /*!\r
58  * @addtogroup Interrupt_vector_numbers Interrupt vector numbers\r
59  * @{\r
60  */\r
61 \r
62 /** Interrupt Number Definitions */\r
63 #define NUMBER_OF_INT_VECTORS 76                 /**< Number of interrupts in the Vector table */\r
64 \r
65 typedef enum IRQn {\r
66   /* Auxiliary constants */\r
67   NotAvail_IRQn                = -128,             /**< Not available device specific interrupt */\r
68 \r
69   /* Core interrupts */\r
70   NonMaskableInt_IRQn          = -14,              /**< Non Maskable Interrupt */\r
71   HardFault_IRQn               = -13,              /**< Cortex-M33 SV Hard Fault Interrupt */\r
72   MemoryManagement_IRQn        = -12,              /**< Cortex-M33 Memory Management Interrupt */\r
73   BusFault_IRQn                = -11,              /**< Cortex-M33 Bus Fault Interrupt */\r
74   UsageFault_IRQn              = -10,              /**< Cortex-M33 Usage Fault Interrupt */\r
75   SecureFault_IRQn             = -9,               /**< Cortex-M33 Secure Fault Interrupt */\r
76   SVCall_IRQn                  = -5,               /**< Cortex-M33 SV Call Interrupt */\r
77   DebugMonitor_IRQn            = -4,               /**< Cortex-M33 Debug Monitor Interrupt */\r
78   PendSV_IRQn                  = -2,               /**< Cortex-M33 Pend SV Interrupt */\r
79   SysTick_IRQn                 = -1,               /**< Cortex-M33 System Tick Interrupt */\r
80 \r
81   /* Device specific interrupts */\r
82   WDT_BOD_IRQn                 = 0,                /**< Windowed watchdog timer, Brownout detect, Flash interrupt */\r
83   DMA0_IRQn                    = 1,                /**< DMA0 controller */\r
84   GINT0_IRQn                   = 2,                /**< GPIO group 0 */\r
85   GINT1_IRQn                   = 3,                /**< GPIO group 1 */\r
86   PIN_INT0_IRQn                = 4,                /**< Pin interrupt 0 or pattern match engine slice 0 */\r
87   PIN_INT1_IRQn                = 5,                /**< Pin interrupt 1or pattern match engine slice 1 */\r
88   PIN_INT2_IRQn                = 6,                /**< Pin interrupt 2 or pattern match engine slice 2 */\r
89   PIN_INT3_IRQn                = 7,                /**< Pin interrupt 3 or pattern match engine slice 3 */\r
90   UTICK0_IRQn                  = 8,                /**< Micro-tick Timer */\r
91   MRT0_IRQn                    = 9,                /**< Multi-rate timer */\r
92   CTIMER0_IRQn                 = 10,               /**< Standard counter/timer CTIMER0 */\r
93   CTIMER1_IRQn                 = 11,               /**< Standard counter/timer CTIMER1 */\r
94   SCT0_IRQn                    = 12,               /**< SCTimer/PWM */\r
95   CTIMER3_IRQn                 = 13,               /**< Standard counter/timer CTIMER3 */\r
96   FLEXCOMM0_IRQn               = 14,               /**< Flexcomm Interface 0 (USART, SPI, I2C, I2S, FLEXCOMM) */\r
97   FLEXCOMM1_IRQn               = 15,               /**< Flexcomm Interface 1 (USART, SPI, I2C, I2S, FLEXCOMM) */\r
98   FLEXCOMM2_IRQn               = 16,               /**< Flexcomm Interface 2 (USART, SPI, I2C, I2S, FLEXCOMM) */\r
99   FLEXCOMM3_IRQn               = 17,               /**< Flexcomm Interface 3 (USART, SPI, I2C, I2S, FLEXCOMM) */\r
100   FLEXCOMM4_IRQn               = 18,               /**< Flexcomm Interface 4 (USART, SPI, I2C, I2S, FLEXCOMM) */\r
101   FLEXCOMM5_IRQn               = 19,               /**< Flexcomm Interface 5 (USART, SPI, I2C, I2S, FLEXCOMM) */\r
102   FLEXCOMM6_IRQn               = 20,               /**< Flexcomm Interface 6 (USART, SPI, I2C, I2S, FLEXCOMM) */\r
103   FLEXCOMM7_IRQn               = 21,               /**< Flexcomm Interface 7 (USART, SPI, I2C, I2S, FLEXCOMM) */\r
104   ADC0_IRQn                    = 22,               /**< ADC0  */\r
105   Reserved39_IRQn              = 23,               /**< Reserved interrupt */\r
106   ACMP_IRQn                    = 24,               /**< ACMP  interrupts */\r
107   Reserved41_IRQn              = 25,               /**< Reserved interrupt */\r
108   Reserved42_IRQn              = 26,               /**< Reserved interrupt */\r
109   USB0_NEEDCLK_IRQn            = 27,               /**< USB Activity Wake-up Interrupt */\r
110   USB0_IRQn                    = 28,               /**< USB device */\r
111   RTC_IRQn                     = 29,               /**< RTC alarm and wake-up interrupts */\r
112   Reserved46_IRQn              = 30,               /**< Reserved interrupt */\r
113   MAILBOX_IRQn                 = 31,               /**< WAKEUP,Mailbox interrupt (present on selected devices) */\r
114   PIN_INT4_IRQn                = 32,               /**< Pin interrupt 4 or pattern match engine slice 4 int */\r
115   PIN_INT5_IRQn                = 33,               /**< Pin interrupt 5 or pattern match engine slice 5 int */\r
116   PIN_INT6_IRQn                = 34,               /**< Pin interrupt 6 or pattern match engine slice 6 int */\r
117   PIN_INT7_IRQn                = 35,               /**< Pin interrupt 7 or pattern match engine slice 7 int */\r
118   CTIMER2_IRQn                 = 36,               /**< Standard counter/timer CTIMER2 */\r
119   CTIMER4_IRQn                 = 37,               /**< Standard counter/timer CTIMER4 */\r
120   OS_EVENT_IRQn                = 38,               /**< OSEVTIMER0 and OSEVTIMER0_WAKEUP interrupts */\r
121   Reserved55_IRQn              = 39,               /**< Reserved interrupt */\r
122   Reserved56_IRQn              = 40,               /**< Reserved interrupt */\r
123   Reserved57_IRQn              = 41,               /**< Reserved interrupt */\r
124   SDIO_IRQn                    = 42,               /**< SD/MMC  */\r
125   Reserved59_IRQn              = 43,               /**< Reserved interrupt */\r
126   Reserved60_IRQn              = 44,               /**< Reserved interrupt */\r
127   Reserved61_IRQn              = 45,               /**< Reserved interrupt */\r
128   USB1_UTMI_IRQn               = 46,               /**< USB1_UTMI */\r
129   USB1_IRQn                    = 47,               /**< USB1 interrupt */\r
130   USB1_NEEDCLK_IRQn            = 48,               /**< USB1 activity */\r
131   SEC_HYPERVISOR_CALL_IRQn     = 49,               /**< SEC_HYPERVISOR_CALL interrupt */\r
132   SEC_GPIO_INT0_IRQ0_IRQn      = 50,               /**< SEC_GPIO_INT0_IRQ0 interrupt */\r
133   SEC_GPIO_INT0_IRQ1_IRQn      = 51,               /**< SEC_GPIO_INT0_IRQ1 interrupt */\r
134   PLU_IRQn                     = 52,               /**< PLU interrupt */\r
135   SEC_VIO_IRQn                 = 53,               /**< SEC_VIO interrupt */\r
136   HASHCRYPT_IRQn               = 54,               /**< HASHCRYPT interrupt */\r
137   CASER_IRQn                   = 55,               /**< CASPER interrupt */\r
138   PUF_IRQn                     = 56,               /**< PUF interrupt */\r
139   PQ_IRQn                      = 57,               /**< PQ interrupt */\r
140   DMA1_IRQn                    = 58,               /**< DMA1 interrupt */\r
141   LSPI_HS_IRQn                 = 59                /**< Flexcomm Interface 8 (SPI, , FLEXCOMM) */\r
142 } IRQn_Type;\r
143 \r
144 /*!\r
145  * @}\r
146  */ /* end of group Interrupt_vector_numbers */\r
147 \r
148 \r
149 /* ----------------------------------------------------------------------------\r
150    -- Cortex M33 Core Configuration\r
151    ---------------------------------------------------------------------------- */\r
152 \r
153 /*!\r
154  * @addtogroup Cortex_Core_Configuration Cortex M33 Core Configuration\r
155  * @{\r
156  */\r
157 \r
158 #define __MPU_PRESENT                  1         /**< Defines if an MPU is present or not */\r
159 #define __NVIC_PRIO_BITS               3         /**< Number of priority bits implemented in the NVIC */\r
160 #define __Vendor_SysTickConfig         0         /**< Vendor specific implementation of SysTickConfig is defined */\r
161 #define __FPU_PRESENT                  1         /**< Defines if an FPU is present or not */\r
162 #define __DSP_PRESENT                  1         /**< Defines if Armv8-M Mainline core supports DSP instructions */\r
163 #define __SAUREGION_PRESENT            1         /**< Defines if an SAU is present or not */\r
164 \r
165 #include "core_cm33.h"                 /* Core Peripheral Access Layer */\r
166 #include "system_LPC55S69_cm33_core0.h" /* Device specific configuration file */\r
167 \r
168 /*!\r
169  * @}\r
170  */ /* end of group Cortex_Core_Configuration */\r
171 \r
172 \r
173 /* ----------------------------------------------------------------------------\r
174    -- Mapping Information\r
175    ---------------------------------------------------------------------------- */\r
176 \r
177 /*!\r
178  * @addtogroup Mapping_Information Mapping Information\r
179  * @{\r
180  */\r
181 \r
182 /** Mapping Information */\r
183 /*!\r
184  * @addtogroup dma_request\r
185  * @{\r
186  */\r
187 \r
188 /*******************************************************************************\r
189  * Definitions\r
190  ******************************************************************************/\r
191 \r
192 /*!\r
193  * @brief Structure for the DMA hardware request\r
194  *\r
195  * Defines the structure for the DMA hardware request collections. The user can configure the\r
196  * hardware request to trigger the DMA transfer accordingly. The index\r
197  * of the hardware request varies according  to the to SoC.\r
198  */\r
199 typedef enum _dma_request_source\r
200 {\r
201     kDma0RequestHashCrypt           = 0U,          /**< HashCrypt */\r
202     kDma1RequestHashCryptInput      = 0U,          /**< HashCrypt Input */\r
203     kDma0RequestNoDMARequest1       = 1U,          /**< No DMA request 1 */\r
204     kDma1RequestNoDMARequest1       = 1U,          /**< No DMA request 1 */\r
205     kDma0RequestFlexcomm8Rx         = 2U,          /**< Flexcomm Interface 8 RX */\r
206     kDma1RequestFlexcomm8Rx         = 2U,          /**< Flexcomm Interface 8 RX */\r
207     kDma0RequestFlexcomm8Tx         = 3U,          /**< Flexcomm Interface 8 TX */\r
208     kDma1RequestFlexcomm8Tx         = 3U,          /**< Flexcomm Interface 8 TX */\r
209     kDma0RequestFlexcomm0Rx         = 4U,          /**< Flexcomm Interface 0 RX/I2C Slave */\r
210     kDma1RequestFlexcomm0Rx         = 4U,          /**< Flexcomm Interface 0 RX/I2C Slave */\r
211     kDma0RequestFlexcomm0Tx         = 5U,          /**< Flexcomm Interface 0 TX/I2C Master */\r
212     kDma1RequestFlexcomm0Tx         = 5U,          /**< Flexcomm Interface 0 TX/I2C Master */\r
213     kDma0RequestFlexcomm1Rx         = 6U,          /**< Flexcomm Interface 1 RX/I2C Slave */\r
214     kDma1RequestFlexcomm1Rx         = 6U,          /**< Flexcomm Interface 1 RX/I2C Slave */\r
215     kDma0RequestFlexcomm1Tx         = 7U,          /**< Flexcomm Interface 1 TX/I2C Master */\r
216     kDma1RequestFlexcomm1Tx         = 7U,          /**< Flexcomm Interface 1 TX/I2C Master */\r
217     kDma0RequestFlexcomm2Rx         = 8U,          /**< Flexcomm Interface 2 RX/I2C Slave */\r
218     kDma1RequestFlexcomm2Rx         = 8U,          /**< Flexcomm Interface 2 RX/I2C Slave */\r
219     kDma0RequestFlexcomm2Tx         = 9U,          /**< Flexcomm Interface 2 TX/I2C Master */\r
220     kDma1RequestFlexcomm2Tx         = 9U,          /**< Flexcomm Interface 2 TX/I2C Master */\r
221     kDma0RequestFlexcomm3Rx         = 10U,         /**< Flexcomm Interface 3 RX/I2C Slave */\r
222     kDma0RequestFlexcomm3Tx         = 11U,         /**< Flexcomm Interface 3 TX/I2C Master */\r
223     kDma0RequestFlexcomm4Rx         = 12U,         /**< Flexcomm Interface 4 RX/I2C Slave */\r
224     kDma0RequestFlexcomm4Tx         = 13U,         /**< Flexcomm Interface 4 TX/I2C Master */\r
225     kDma0RequestFlexcomm5Rx         = 14U,         /**< Flexcomm Interface 5 RX/I2C Slave */\r
226     kDma0RequestFlexcomm5Tx         = 15U,         /**< Flexcomm Interface 5 TX/I2C Master */\r
227     kDma0RequestFlexcomm6Rx         = 16U,         /**< Flexcomm Interface 6 RX/I2C Slave */\r
228     kDma0RequestFlexcomm6Tx         = 17U,         /**< Flexcomm Interface 6 TX/I2C Master */\r
229     kDma0RequestFlexcomm7Rx         = 18U,         /**< Flexcomm Interface 7 RX/I2C Slave */\r
230     kDma0RequestFlexcomm7Tx         = 19U,         /**< Flexcomm Interface 7 TX/I2C Master */\r
231     kDma0RequestNoDMARequest20      = 20U,         /**< No DMA request 20 */\r
232     kDma0RequestADC0FIFO0           = 21U,         /**< ADC0 FIFO 0 */\r
233     kDma0RequestADC0FIFO1           = 22U,         /**< ADC0 FIFO 1 */\r
234 } dma_request_source_t;\r
235 \r
236 /* @} */\r
237 \r
238 \r
239 /*!\r
240  * @}\r
241  */ /* end of group Mapping_Information */\r
242 \r
243 \r
244 /* ----------------------------------------------------------------------------\r
245    -- Device Peripheral Access Layer\r
246    ---------------------------------------------------------------------------- */\r
247 \r
248 /*!\r
249  * @addtogroup Peripheral_access_layer Device Peripheral Access Layer\r
250  * @{\r
251  */\r
252 \r
253 \r
254 /*\r
255 ** Start of section using anonymous unions\r
256 */\r
257 \r
258 #if defined(__ARMCC_VERSION)\r
259   #if (__ARMCC_VERSION >= 6010050)\r
260     #pragma clang diagnostic push\r
261   #else\r
262     #pragma push\r
263     #pragma anon_unions\r
264   #endif\r
265 #elif defined(__GNUC__)\r
266   /* anonymous unions are enabled by default */\r
267 #elif defined(__IAR_SYSTEMS_ICC__)\r
268   #pragma language=extended\r
269 #else\r
270   #error Not supported compiler type\r
271 #endif\r
272 \r
273 /* ----------------------------------------------------------------------------\r
274    -- ADC Peripheral Access Layer\r
275    ---------------------------------------------------------------------------- */\r
276 \r
277 /*!\r
278  * @addtogroup ADC_Peripheral_Access_Layer ADC Peripheral Access Layer\r
279  * @{\r
280  */\r
281 \r
282 /** ADC - Register Layout Typedef */\r
283 typedef struct {\r
284   __I  uint32_t VERID;                             /**< Version ID Register, offset: 0x0 */\r
285   __I  uint32_t PARAM;                             /**< Parameter Register, offset: 0x4 */\r
286        uint8_t RESERVED_0[8];\r
287   __IO uint32_t CTRL;                              /**< ADC Control Register, offset: 0x10 */\r
288   __IO uint32_t STAT;                              /**< ADC Status Register, offset: 0x14 */\r
289   __IO uint32_t IE;                                /**< Interrupt Enable Register, offset: 0x18 */\r
290   __IO uint32_t DE;                                /**< DMA Enable Register, offset: 0x1C */\r
291   __IO uint32_t CFG;                               /**< ADC Configuration Register, offset: 0x20 */\r
292   __IO uint32_t PAUSE;                             /**< ADC Pause Register, offset: 0x24 */\r
293        uint8_t RESERVED_1[12];\r
294   __IO uint32_t SWTRIG;                            /**< Software Trigger Register, offset: 0x34 */\r
295   __IO uint32_t TSTAT;                             /**< Trigger Status Register, offset: 0x38 */\r
296        uint8_t RESERVED_2[4];\r
297   __IO uint32_t OFSTRIM;                           /**< ADC Offset Trim Register, offset: 0x40 */\r
298        uint8_t RESERVED_3[92];\r
299   __IO uint32_t TCTRL[16];                         /**< Trigger Control Register, array offset: 0xA0, array step: 0x4 */\r
300   __IO uint32_t FCTRL[2];                          /**< FIFO Control Register, array offset: 0xE0, array step: 0x4 */\r
301        uint8_t RESERVED_4[8];\r
302   __I  uint32_t GCC[2];                            /**< Gain Calibration Control, array offset: 0xF0, array step: 0x4 */\r
303   __IO uint32_t GCR[2];                            /**< Gain Calculation Result, array offset: 0xF8, array step: 0x4 */\r
304   struct {                                         /* offset: 0x100, array step: 0x8 */\r
305     __IO uint32_t CMDL;                              /**< ADC Command Low Buffer Register, array offset: 0x100, array step: 0x8 */\r
306     __IO uint32_t CMDH;                              /**< ADC Command High Buffer Register, array offset: 0x104, array step: 0x8 */\r
307   } CMD[15];\r
308        uint8_t RESERVED_5[136];\r
309   __IO uint32_t CV[4];                             /**< Compare Value Register, array offset: 0x200, array step: 0x4 */\r
310        uint8_t RESERVED_6[240];\r
311   __I  uint32_t RESFIFO[2];                        /**< ADC Data Result FIFO Register, array offset: 0x300, array step: 0x4 */\r
312        uint8_t RESERVED_7[248];\r
313   __IO uint32_t CAL_GAR[33];                       /**< Calibration General A-Side Registers, array offset: 0x400, array step: 0x4 */\r
314        uint8_t RESERVED_8[124];\r
315   __IO uint32_t CAL_GBR[33];                       /**< Calibration General B-Side Registers, array offset: 0x500, array step: 0x4 */\r
316        uint8_t RESERVED_9[2680];\r
317   __IO uint32_t TST;                               /**< ADC Test Register, offset: 0xFFC */\r
318 } ADC_Type;\r
319 \r
320 /* ----------------------------------------------------------------------------\r
321    -- ADC Register Masks\r
322    ---------------------------------------------------------------------------- */\r
323 \r
324 /*!\r
325  * @addtogroup ADC_Register_Masks ADC Register Masks\r
326  * @{\r
327  */\r
328 \r
329 /*! @name VERID - Version ID Register */\r
330 /*! @{ */\r
331 #define ADC_VERID_RES_MASK                       (0x1U)\r
332 #define ADC_VERID_RES_SHIFT                      (0U)\r
333 /*! RES - Resolution\r
334  *  0b0..Up to 13-bit differential/12-bit single ended resolution supported.\r
335  *  0b1..Up to 16-bit differential/16-bit single ended resolution supported.\r
336  */\r
337 #define ADC_VERID_RES(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_VERID_RES_SHIFT)) & ADC_VERID_RES_MASK)\r
338 #define ADC_VERID_DIFFEN_MASK                    (0x2U)\r
339 #define ADC_VERID_DIFFEN_SHIFT                   (1U)\r
340 /*! DIFFEN - Differential Supported\r
341  *  0b0..Differential operation not supported.\r
342  *  0b1..Differential operation supported. CMDLa[CTYPE] controls fields implemented.\r
343  */\r
344 #define ADC_VERID_DIFFEN(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_VERID_DIFFEN_SHIFT)) & ADC_VERID_DIFFEN_MASK)\r
345 #define ADC_VERID_MVI_MASK                       (0x8U)\r
346 #define ADC_VERID_MVI_SHIFT                      (3U)\r
347 /*! MVI - Multi Vref Implemented\r
348  *  0b0..Single voltage reference high (VREFH) input supported.\r
349  *  0b1..Multiple voltage reference high (VREFH) inputs supported.\r
350  */\r
351 #define ADC_VERID_MVI(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_VERID_MVI_SHIFT)) & ADC_VERID_MVI_MASK)\r
352 #define ADC_VERID_CSW_MASK                       (0x70U)\r
353 #define ADC_VERID_CSW_SHIFT                      (4U)\r
354 /*! CSW - Channel Scale Width\r
355  *  0b000..Channel scaling not supported.\r
356  *  0b001..Channel scaling supported. 1-bit CSCALE control field.\r
357  *  0b110..Channel scaling supported. 6-bit CSCALE control field.\r
358  */\r
359 #define ADC_VERID_CSW(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_VERID_CSW_SHIFT)) & ADC_VERID_CSW_MASK)\r
360 #define ADC_VERID_VR1RNGI_MASK                   (0x100U)\r
361 #define ADC_VERID_VR1RNGI_SHIFT                  (8U)\r
362 /*! VR1RNGI - Voltage Reference 1 Range Control Bit Implemented\r
363  *  0b0..Range control not required. CFG[VREF1RNG] is not implemented.\r
364  *  0b1..Range control required. CFG[VREF1RNG] is implemented.\r
365  */\r
366 #define ADC_VERID_VR1RNGI(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_VERID_VR1RNGI_SHIFT)) & ADC_VERID_VR1RNGI_MASK)\r
367 #define ADC_VERID_IADCKI_MASK                    (0x200U)\r
368 #define ADC_VERID_IADCKI_SHIFT                   (9U)\r
369 /*! IADCKI - Internal ADC Clock implemented\r
370  *  0b0..Internal clock source not implemented.\r
371  *  0b1..Internal clock source (and CFG[ADCKEN]) implemented.\r
372  */\r
373 #define ADC_VERID_IADCKI(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_VERID_IADCKI_SHIFT)) & ADC_VERID_IADCKI_MASK)\r
374 #define ADC_VERID_CALOFSI_MASK                   (0x400U)\r
375 #define ADC_VERID_CALOFSI_SHIFT                  (10U)\r
376 /*! CALOFSI - Calibration Function Implemented\r
377  *  0b0..Calibration Not Implemented.\r
378  *  0b1..Calibration Implemented.\r
379  */\r
380 #define ADC_VERID_CALOFSI(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_VERID_CALOFSI_SHIFT)) & ADC_VERID_CALOFSI_MASK)\r
381 #define ADC_VERID_NUM_SEC_MASK                   (0x800U)\r
382 #define ADC_VERID_NUM_SEC_SHIFT                  (11U)\r
383 /*! NUM_SEC - Number of Single Ended Outputs Supported\r
384  *  0b0..This design supports one single ended conversion at a time.\r
385  *  0b1..This design supports two simultanious single ended conversions.\r
386  */\r
387 #define ADC_VERID_NUM_SEC(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_VERID_NUM_SEC_SHIFT)) & ADC_VERID_NUM_SEC_MASK)\r
388 #define ADC_VERID_NUM_FIFO_MASK                  (0x7000U)\r
389 #define ADC_VERID_NUM_FIFO_SHIFT                 (12U)\r
390 /*! NUM_FIFO - Number of FIFOs\r
391  *  0b000..N/A\r
392  *  0b001..This design supports one result FIFO.\r
393  *  0b010..This design supports two result FIFOs.\r
394  *  0b011..This design supports three result FIFOs.\r
395  *  0b100..This design supports four result FIFOs.\r
396  */\r
397 #define ADC_VERID_NUM_FIFO(x)                    (((uint32_t)(((uint32_t)(x)) << ADC_VERID_NUM_FIFO_SHIFT)) & ADC_VERID_NUM_FIFO_MASK)\r
398 #define ADC_VERID_MINOR_MASK                     (0xFF0000U)\r
399 #define ADC_VERID_MINOR_SHIFT                    (16U)\r
400 #define ADC_VERID_MINOR(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_VERID_MINOR_SHIFT)) & ADC_VERID_MINOR_MASK)\r
401 #define ADC_VERID_MAJOR_MASK                     (0xFF000000U)\r
402 #define ADC_VERID_MAJOR_SHIFT                    (24U)\r
403 #define ADC_VERID_MAJOR(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_VERID_MAJOR_SHIFT)) & ADC_VERID_MAJOR_MASK)\r
404 /*! @} */\r
405 \r
406 /*! @name PARAM - Parameter Register */\r
407 /*! @{ */\r
408 #define ADC_PARAM_TRIG_NUM_MASK                  (0xFFU)\r
409 #define ADC_PARAM_TRIG_NUM_SHIFT                 (0U)\r
410 #define ADC_PARAM_TRIG_NUM(x)                    (((uint32_t)(((uint32_t)(x)) << ADC_PARAM_TRIG_NUM_SHIFT)) & ADC_PARAM_TRIG_NUM_MASK)\r
411 #define ADC_PARAM_FIFOSIZE_MASK                  (0xFF00U)\r
412 #define ADC_PARAM_FIFOSIZE_SHIFT                 (8U)\r
413 /*! FIFOSIZE - Result FIFO Depth\r
414  *  0b00000001..Result FIFO depth = 1 dataword.\r
415  *  0b00000100..Result FIFO depth = 4 datawords.\r
416  *  0b00001000..Result FIFO depth = 8 datawords.\r
417  *  0b00010000..Result FIFO depth = 16 datawords.\r
418  *  0b00100000..Result FIFO depth = 32 datawords.\r
419  *  0b01000000..Result FIFO depth = 64 datawords.\r
420  */\r
421 #define ADC_PARAM_FIFOSIZE(x)                    (((uint32_t)(((uint32_t)(x)) << ADC_PARAM_FIFOSIZE_SHIFT)) & ADC_PARAM_FIFOSIZE_MASK)\r
422 #define ADC_PARAM_CV_NUM_MASK                    (0xFF0000U)\r
423 #define ADC_PARAM_CV_NUM_SHIFT                   (16U)\r
424 #define ADC_PARAM_CV_NUM(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_PARAM_CV_NUM_SHIFT)) & ADC_PARAM_CV_NUM_MASK)\r
425 #define ADC_PARAM_CMD_NUM_MASK                   (0xFF000000U)\r
426 #define ADC_PARAM_CMD_NUM_SHIFT                  (24U)\r
427 #define ADC_PARAM_CMD_NUM(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_PARAM_CMD_NUM_SHIFT)) & ADC_PARAM_CMD_NUM_MASK)\r
428 /*! @} */\r
429 \r
430 /*! @name CTRL - ADC Control Register */\r
431 /*! @{ */\r
432 #define ADC_CTRL_ADCEN_MASK                      (0x1U)\r
433 #define ADC_CTRL_ADCEN_SHIFT                     (0U)\r
434 /*! ADCEN - ADC Enable\r
435  *  0b0..ADC is disabled.\r
436  *  0b1..ADC is enabled.\r
437  */\r
438 #define ADC_CTRL_ADCEN(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_CTRL_ADCEN_SHIFT)) & ADC_CTRL_ADCEN_MASK)\r
439 #define ADC_CTRL_RST_MASK                        (0x2U)\r
440 #define ADC_CTRL_RST_SHIFT                       (1U)\r
441 /*! RST - Software Reset\r
442  *  0b0..ADC logic is not reset.\r
443  *  0b1..ADC logic is reset.\r
444  */\r
445 #define ADC_CTRL_RST(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_CTRL_RST_SHIFT)) & ADC_CTRL_RST_MASK)\r
446 #define ADC_CTRL_DOZEN_MASK                      (0x4U)\r
447 #define ADC_CTRL_DOZEN_SHIFT                     (2U)\r
448 /*! DOZEN - Doze Enable\r
449  *  0b0..ADC is enabled in Doze mode.\r
450  *  0b1..ADC is disabled in Doze mode.\r
451  */\r
452 #define ADC_CTRL_DOZEN(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_CTRL_DOZEN_SHIFT)) & ADC_CTRL_DOZEN_MASK)\r
453 #define ADC_CTRL_CAL_REQ_MASK                    (0x8U)\r
454 #define ADC_CTRL_CAL_REQ_SHIFT                   (3U)\r
455 /*! CAL_REQ - Auto-Calibration Request\r
456  *  0b0..No request for auto-calibration has been made.\r
457  *  0b1..A request for auto-calibration has been made\r
458  */\r
459 #define ADC_CTRL_CAL_REQ(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_CTRL_CAL_REQ_SHIFT)) & ADC_CTRL_CAL_REQ_MASK)\r
460 #define ADC_CTRL_CALOFS_MASK                     (0x10U)\r
461 #define ADC_CTRL_CALOFS_SHIFT                    (4U)\r
462 /*! CALOFS - Configure for offset calibration function\r
463  *  0b0..Calibration function disabled\r
464  *  0b1..Request for offset calibration function\r
465  */\r
466 #define ADC_CTRL_CALOFS(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_CTRL_CALOFS_SHIFT)) & ADC_CTRL_CALOFS_MASK)\r
467 #define ADC_CTRL_RSTFIFO0_MASK                   (0x100U)\r
468 #define ADC_CTRL_RSTFIFO0_SHIFT                  (8U)\r
469 /*! RSTFIFO0 - Reset FIFO 0\r
470  *  0b0..No effect.\r
471  *  0b1..FIFO 0 is reset.\r
472  */\r
473 #define ADC_CTRL_RSTFIFO0(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_CTRL_RSTFIFO0_SHIFT)) & ADC_CTRL_RSTFIFO0_MASK)\r
474 #define ADC_CTRL_RSTFIFO1_MASK                   (0x200U)\r
475 #define ADC_CTRL_RSTFIFO1_SHIFT                  (9U)\r
476 /*! RSTFIFO1 - Reset FIFO 1\r
477  *  0b0..No effect.\r
478  *  0b1..FIFO 1 is reset.\r
479  */\r
480 #define ADC_CTRL_RSTFIFO1(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_CTRL_RSTFIFO1_SHIFT)) & ADC_CTRL_RSTFIFO1_MASK)\r
481 #define ADC_CTRL_CAL_AVGS_MASK                   (0x70000U)\r
482 #define ADC_CTRL_CAL_AVGS_SHIFT                  (16U)\r
483 /*! CAL_AVGS - Auto-Calibration Averages\r
484  *  0b000..Single conversion.\r
485  *  0b001..2 conversions averaged.\r
486  *  0b010..4 conversions averaged.\r
487  *  0b011..8 conversions averaged.\r
488  *  0b100..16 conversions averaged.\r
489  *  0b101..32 conversions averaged.\r
490  *  0b110..64 conversions averaged.\r
491  *  0b111..128 conversions averaged.\r
492  */\r
493 #define ADC_CTRL_CAL_AVGS(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_CTRL_CAL_AVGS_SHIFT)) & ADC_CTRL_CAL_AVGS_MASK)\r
494 /*! @} */\r
495 \r
496 /*! @name STAT - ADC Status Register */\r
497 /*! @{ */\r
498 #define ADC_STAT_RDY0_MASK                       (0x1U)\r
499 #define ADC_STAT_RDY0_SHIFT                      (0U)\r
500 /*! RDY0 - Result FIFO 0 Ready Flag\r
501  *  0b0..Result FIFO 0 data level not above watermark level.\r
502  *  0b1..Result FIFO 0 holding data above watermark level.\r
503  */\r
504 #define ADC_STAT_RDY0(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_STAT_RDY0_SHIFT)) & ADC_STAT_RDY0_MASK)\r
505 #define ADC_STAT_FOF0_MASK                       (0x2U)\r
506 #define ADC_STAT_FOF0_SHIFT                      (1U)\r
507 /*! FOF0 - Result FIFO 0 Overflow Flag\r
508  *  0b0..No result FIFO 0 overflow has occurred since the last time the flag was cleared.\r
509  *  0b1..At least one result FIFO 0 overflow has occurred since the last time the flag was cleared.\r
510  */\r
511 #define ADC_STAT_FOF0(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_STAT_FOF0_SHIFT)) & ADC_STAT_FOF0_MASK)\r
512 #define ADC_STAT_RDY1_MASK                       (0x4U)\r
513 #define ADC_STAT_RDY1_SHIFT                      (2U)\r
514 /*! RDY1 - Result FIFO1 Ready Flag\r
515  *  0b0..Result FIFO1 data level not above watermark level.\r
516  *  0b1..Result FIFO1 holding data above watermark level.\r
517  */\r
518 #define ADC_STAT_RDY1(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_STAT_RDY1_SHIFT)) & ADC_STAT_RDY1_MASK)\r
519 #define ADC_STAT_FOF1_MASK                       (0x8U)\r
520 #define ADC_STAT_FOF1_SHIFT                      (3U)\r
521 /*! FOF1 - Result FIFO1 Overflow Flag\r
522  *  0b0..No result FIFO1 overflow has occurred since the last time the flag was cleared.\r
523  *  0b1..At least one result FIFO1 overflow has occurred since the last time the flag was cleared.\r
524  */\r
525 #define ADC_STAT_FOF1(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_STAT_FOF1_SHIFT)) & ADC_STAT_FOF1_MASK)\r
526 #define ADC_STAT_TEXC_INT_MASK                   (0x100U)\r
527 #define ADC_STAT_TEXC_INT_SHIFT                  (8U)\r
528 /*! TEXC_INT - Interrupt Flag For High Priority Trigger Exception\r
529  *  0b0..No trigger exceptions have occurred.\r
530  *  0b1..A trigger exception has occurred and is pending acknowledgement.\r
531  */\r
532 #define ADC_STAT_TEXC_INT(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_STAT_TEXC_INT_SHIFT)) & ADC_STAT_TEXC_INT_MASK)\r
533 #define ADC_STAT_TCOMP_INT_MASK                  (0x200U)\r
534 #define ADC_STAT_TCOMP_INT_SHIFT                 (9U)\r
535 /*! TCOMP_INT - Interrupt Flag For Trigger Completion\r
536  *  0b0..Either IE[TCOMP_IE] is set to 0, or no trigger sequences have run to completion.\r
537  *  0b1..Trigger sequence has been completed and all data is stored in the associated FIFO.\r
538  */\r
539 #define ADC_STAT_TCOMP_INT(x)                    (((uint32_t)(((uint32_t)(x)) << ADC_STAT_TCOMP_INT_SHIFT)) & ADC_STAT_TCOMP_INT_MASK)\r
540 #define ADC_STAT_CAL_RDY_MASK                    (0x400U)\r
541 #define ADC_STAT_CAL_RDY_SHIFT                   (10U)\r
542 /*! CAL_RDY - Calibration Ready\r
543  *  0b0..Calibration is incomplete or hasn't been ran.\r
544  *  0b1..The ADC is calibrated.\r
545  */\r
546 #define ADC_STAT_CAL_RDY(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_STAT_CAL_RDY_SHIFT)) & ADC_STAT_CAL_RDY_MASK)\r
547 #define ADC_STAT_ADC_ACTIVE_MASK                 (0x800U)\r
548 #define ADC_STAT_ADC_ACTIVE_SHIFT                (11U)\r
549 /*! ADC_ACTIVE - ADC Active\r
550  *  0b0..The ADC is IDLE. There are no pending triggers to service and no active commands are being processed.\r
551  *  0b1..The ADC is processing a conversion, running through the power up delay, or servicing a trigger.\r
552  */\r
553 #define ADC_STAT_ADC_ACTIVE(x)                   (((uint32_t)(((uint32_t)(x)) << ADC_STAT_ADC_ACTIVE_SHIFT)) & ADC_STAT_ADC_ACTIVE_MASK)\r
554 #define ADC_STAT_TRGACT_MASK                     (0xF0000U)\r
555 #define ADC_STAT_TRGACT_SHIFT                    (16U)\r
556 /*! TRGACT - Trigger Active\r
557  *  0b0000..Command (sequence) associated with Trigger 0 currently being executed.\r
558  *  0b0001..Command (sequence) associated with Trigger 1 currently being executed.\r
559  *  0b0010..Command (sequence) associated with Trigger 2 currently being executed.\r
560  *  0b0011-0b1111..Command (sequence) from the associated Trigger number is currently being executed.\r
561  */\r
562 #define ADC_STAT_TRGACT(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_STAT_TRGACT_SHIFT)) & ADC_STAT_TRGACT_MASK)\r
563 #define ADC_STAT_CMDACT_MASK                     (0xF000000U)\r
564 #define ADC_STAT_CMDACT_SHIFT                    (24U)\r
565 /*! CMDACT - Command Active\r
566  *  0b0000..No command is currently in progress.\r
567  *  0b0001..Command 1 currently being executed.\r
568  *  0b0010..Command 2 currently being executed.\r
569  *  0b0011-0b1111..Associated command number is currently being executed.\r
570  */\r
571 #define ADC_STAT_CMDACT(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_STAT_CMDACT_SHIFT)) & ADC_STAT_CMDACT_MASK)\r
572 /*! @} */\r
573 \r
574 /*! @name IE - Interrupt Enable Register */\r
575 /*! @{ */\r
576 #define ADC_IE_FWMIE0_MASK                       (0x1U)\r
577 #define ADC_IE_FWMIE0_SHIFT                      (0U)\r
578 /*! FWMIE0 - FIFO 0 Watermark Interrupt Enable\r
579  *  0b0..FIFO 0 watermark interrupts are not enabled.\r
580  *  0b1..FIFO 0 watermark interrupts are enabled.\r
581  */\r
582 #define ADC_IE_FWMIE0(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_IE_FWMIE0_SHIFT)) & ADC_IE_FWMIE0_MASK)\r
583 #define ADC_IE_FOFIE0_MASK                       (0x2U)\r
584 #define ADC_IE_FOFIE0_SHIFT                      (1U)\r
585 /*! FOFIE0 - Result FIFO 0 Overflow Interrupt Enable\r
586  *  0b0..FIFO 0 overflow interrupts are not enabled.\r
587  *  0b1..FIFO 0 overflow interrupts are enabled.\r
588  */\r
589 #define ADC_IE_FOFIE0(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_IE_FOFIE0_SHIFT)) & ADC_IE_FOFIE0_MASK)\r
590 #define ADC_IE_FWMIE1_MASK                       (0x4U)\r
591 #define ADC_IE_FWMIE1_SHIFT                      (2U)\r
592 /*! FWMIE1 - FIFO1 Watermark Interrupt Enable\r
593  *  0b0..FIFO1 watermark interrupts are not enabled.\r
594  *  0b1..FIFO1 watermark interrupts are enabled.\r
595  */\r
596 #define ADC_IE_FWMIE1(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_IE_FWMIE1_SHIFT)) & ADC_IE_FWMIE1_MASK)\r
597 #define ADC_IE_FOFIE1_MASK                       (0x8U)\r
598 #define ADC_IE_FOFIE1_SHIFT                      (3U)\r
599 /*! FOFIE1 - Result FIFO1 Overflow Interrupt Enable\r
600  *  0b0..No result FIFO1 overflow has occurred since the last time the flag was cleared.\r
601  *  0b1..At least one result FIFO1 overflow has occurred since the last time the flag was cleared.\r
602  */\r
603 #define ADC_IE_FOFIE1(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_IE_FOFIE1_SHIFT)) & ADC_IE_FOFIE1_MASK)\r
604 #define ADC_IE_TEXC_IE_MASK                      (0x100U)\r
605 #define ADC_IE_TEXC_IE_SHIFT                     (8U)\r
606 /*! TEXC_IE - Trigger Exception Interrupt Enable\r
607  *  0b0..Trigger exception interrupts are disabled.\r
608  *  0b1..Trigger exception interrupts are enabled.\r
609  */\r
610 #define ADC_IE_TEXC_IE(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_IE_TEXC_IE_SHIFT)) & ADC_IE_TEXC_IE_MASK)\r
611 #define ADC_IE_TCOMP_IE_MASK                     (0xFFFF0000U)\r
612 #define ADC_IE_TCOMP_IE_SHIFT                    (16U)\r
613 /*! TCOMP_IE - Trigger Completion Interrupt Enable\r
614  *  0b0000000000000000..Trigger completion interrupts are disabled.\r
615  *  0b0000000000000001..Trigger completion interrupts are enabled for trigger source 0 only.\r
616  *  0b0000000000000010..Trigger completion interrupts are enabled for trigger source 1 only.\r
617  *  0b0000000000000011-0b1111111111111110..Associated trigger completion interrupts are enabled.\r
618  *  0b1111111111111111..Trigger completion interrupts are enabled for every trigger source.\r
619  */\r
620 #define ADC_IE_TCOMP_IE(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_IE_TCOMP_IE_SHIFT)) & ADC_IE_TCOMP_IE_MASK)\r
621 /*! @} */\r
622 \r
623 /*! @name DE - DMA Enable Register */\r
624 /*! @{ */\r
625 #define ADC_DE_FWMDE0_MASK                       (0x1U)\r
626 #define ADC_DE_FWMDE0_SHIFT                      (0U)\r
627 /*! FWMDE0 - FIFO 0 Watermark DMA Enable\r
628  *  0b0..DMA request disabled.\r
629  *  0b1..DMA request enabled.\r
630  */\r
631 #define ADC_DE_FWMDE0(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_DE_FWMDE0_SHIFT)) & ADC_DE_FWMDE0_MASK)\r
632 #define ADC_DE_FWMDE1_MASK                       (0x2U)\r
633 #define ADC_DE_FWMDE1_SHIFT                      (1U)\r
634 /*! FWMDE1 - FIFO1 Watermark DMA Enable\r
635  *  0b0..DMA request disabled.\r
636  *  0b1..DMA request enabled.\r
637  */\r
638 #define ADC_DE_FWMDE1(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_DE_FWMDE1_SHIFT)) & ADC_DE_FWMDE1_MASK)\r
639 /*! @} */\r
640 \r
641 /*! @name CFG - ADC Configuration Register */\r
642 /*! @{ */\r
643 #define ADC_CFG_TPRICTRL_MASK                    (0x3U)\r
644 #define ADC_CFG_TPRICTRL_SHIFT                   (0U)\r
645 /*! TPRICTRL - ADC trigger priority control\r
646  *  0b00..If a higher priority trigger is detected during command processing, the current conversion is aborted and the new command specified by the trigger is started.\r
647  *  0b01..If a higher priority trigger is received during command processing, the current command is stopped after after completing the current conversion. If averaging is enabled, the averaging loop will be completed. However, CMDHa[LOOP] will be ignored and the higher priority trigger will be serviced.\r
648  *  0b10..If a higher priority trigger is received during command processing, the current command will be completed (averaging, looping, compare) before servicing the higher priority trigger.\r
649  *  0b11..RESERVED\r
650  */\r
651 #define ADC_CFG_TPRICTRL(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_CFG_TPRICTRL_SHIFT)) & ADC_CFG_TPRICTRL_MASK)\r
652 #define ADC_CFG_PWRSEL_MASK                      (0x30U)\r
653 #define ADC_CFG_PWRSEL_SHIFT                     (4U)\r
654 /*! PWRSEL - Power Configuration Select\r
655  *  0b00..Lowest power setting.\r
656  *  0b01..Higher power setting than 0b0.\r
657  *  0b10..Higher power setting than 0b1.\r
658  *  0b11..Highest power setting.\r
659  */\r
660 #define ADC_CFG_PWRSEL(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_CFG_PWRSEL_SHIFT)) & ADC_CFG_PWRSEL_MASK)\r
661 #define ADC_CFG_REFSEL_MASK                      (0xC0U)\r
662 #define ADC_CFG_REFSEL_SHIFT                     (6U)\r
663 /*! REFSEL - Voltage Reference Selection\r
664  *  0b00..(Default) Option 1 setting.\r
665  *  0b01..Option 2 setting.\r
666  *  0b10..Option 3 setting.\r
667  *  0b11..Reserved\r
668  */\r
669 #define ADC_CFG_REFSEL(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_CFG_REFSEL_SHIFT)) & ADC_CFG_REFSEL_MASK)\r
670 #define ADC_CFG_TRES_MASK                        (0x100U)\r
671 #define ADC_CFG_TRES_SHIFT                       (8U)\r
672 /*! TRES - Trigger Resume Enable\r
673  *  0b0..Trigger sequences interrupted by a high priority trigger exception will not be automatically resumed or restarted.\r
674  *  0b1..Trigger sequences interrupted by a high priority trigger exception will be automatically resumed or restarted.\r
675  */\r
676 #define ADC_CFG_TRES(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_CFG_TRES_SHIFT)) & ADC_CFG_TRES_MASK)\r
677 #define ADC_CFG_TCMDRES_MASK                     (0x200U)\r
678 #define ADC_CFG_TCMDRES_SHIFT                    (9U)\r
679 /*! TCMDRES - Trigger Command Resume\r
680  *  0b0..Trigger sequences interrupted by a high priority trigger exception will be automatically restarted.\r
681  *  0b1..Trigger sequences interrupted by a high priority trigger exception will be resumed from the command executing before the exception.\r
682  */\r
683 #define ADC_CFG_TCMDRES(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_CFG_TCMDRES_SHIFT)) & ADC_CFG_TCMDRES_MASK)\r
684 #define ADC_CFG_HPT_EXDI_MASK                    (0x400U)\r
685 #define ADC_CFG_HPT_EXDI_SHIFT                   (10U)\r
686 /*! HPT_EXDI - High Priority Trigger Exception Disable\r
687  *  0b0..High priority trigger exceptions are enabled.\r
688  *  0b1..High priority trigger exceptions are disabled.\r
689  */\r
690 #define ADC_CFG_HPT_EXDI(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_CFG_HPT_EXDI_SHIFT)) & ADC_CFG_HPT_EXDI_MASK)\r
691 #define ADC_CFG_PUDLY_MASK                       (0xFF0000U)\r
692 #define ADC_CFG_PUDLY_SHIFT                      (16U)\r
693 #define ADC_CFG_PUDLY(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CFG_PUDLY_SHIFT)) & ADC_CFG_PUDLY_MASK)\r
694 #define ADC_CFG_PWREN_MASK                       (0x10000000U)\r
695 #define ADC_CFG_PWREN_SHIFT                      (28U)\r
696 /*! PWREN - ADC Analog Pre-Enable\r
697  *  0b0..ADC analog circuits are only enabled while conversions are active. Performance is affected due to analog startup delays.\r
698  *  0b1..ADC analog circuits are pre-enabled and ready to execute conversions without startup delays (at the cost of higher DC current consumption). A single power up delay (CFG[PUDLY]) is executed immediately once PWREN is set, and any detected trigger does not begin ADC operation until the power up delay time has passed. After this initial delay expires the analog will remain pre-enabled, and no additional delays will be executed.\r
699  */\r
700 #define ADC_CFG_PWREN(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CFG_PWREN_SHIFT)) & ADC_CFG_PWREN_MASK)\r
701 /*! @} */\r
702 \r
703 /*! @name PAUSE - ADC Pause Register */\r
704 /*! @{ */\r
705 #define ADC_PAUSE_PAUSEDLY_MASK                  (0x1FFU)\r
706 #define ADC_PAUSE_PAUSEDLY_SHIFT                 (0U)\r
707 #define ADC_PAUSE_PAUSEDLY(x)                    (((uint32_t)(((uint32_t)(x)) << ADC_PAUSE_PAUSEDLY_SHIFT)) & ADC_PAUSE_PAUSEDLY_MASK)\r
708 #define ADC_PAUSE_PAUSEEN_MASK                   (0x80000000U)\r
709 #define ADC_PAUSE_PAUSEEN_SHIFT                  (31U)\r
710 /*! PAUSEEN - PAUSE Option Enable\r
711  *  0b0..Pause operation disabled\r
712  *  0b1..Pause operation enabled\r
713  */\r
714 #define ADC_PAUSE_PAUSEEN(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_PAUSE_PAUSEEN_SHIFT)) & ADC_PAUSE_PAUSEEN_MASK)\r
715 /*! @} */\r
716 \r
717 /*! @name SWTRIG - Software Trigger Register */\r
718 /*! @{ */\r
719 #define ADC_SWTRIG_SWT0_MASK                     (0x1U)\r
720 #define ADC_SWTRIG_SWT0_SHIFT                    (0U)\r
721 /*! SWT0 - Software trigger 0 event\r
722  *  0b0..No trigger 0 event generated.\r
723  *  0b1..Trigger 0 event generated.\r
724  */\r
725 #define ADC_SWTRIG_SWT0(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT0_SHIFT)) & ADC_SWTRIG_SWT0_MASK)\r
726 #define ADC_SWTRIG_SWT1_MASK                     (0x2U)\r
727 #define ADC_SWTRIG_SWT1_SHIFT                    (1U)\r
728 /*! SWT1 - Software trigger 1 event\r
729  *  0b0..No trigger 1 event generated.\r
730  *  0b1..Trigger 1 event generated.\r
731  */\r
732 #define ADC_SWTRIG_SWT1(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT1_SHIFT)) & ADC_SWTRIG_SWT1_MASK)\r
733 #define ADC_SWTRIG_SWT2_MASK                     (0x4U)\r
734 #define ADC_SWTRIG_SWT2_SHIFT                    (2U)\r
735 /*! SWT2 - Software trigger 2 event\r
736  *  0b0..No trigger 2 event generated.\r
737  *  0b1..Trigger 2 event generated.\r
738  */\r
739 #define ADC_SWTRIG_SWT2(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT2_SHIFT)) & ADC_SWTRIG_SWT2_MASK)\r
740 #define ADC_SWTRIG_SWT3_MASK                     (0x8U)\r
741 #define ADC_SWTRIG_SWT3_SHIFT                    (3U)\r
742 /*! SWT3 - Software trigger 3 event\r
743  *  0b0..No trigger 3 event generated.\r
744  *  0b1..Trigger 3 event generated.\r
745  */\r
746 #define ADC_SWTRIG_SWT3(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT3_SHIFT)) & ADC_SWTRIG_SWT3_MASK)\r
747 #define ADC_SWTRIG_SWT4_MASK                     (0x10U)\r
748 #define ADC_SWTRIG_SWT4_SHIFT                    (4U)\r
749 /*! SWT4 - Software trigger 4 event\r
750  *  0b0..No trigger 4 event generated.\r
751  *  0b1..Trigger 4 event generated.\r
752  */\r
753 #define ADC_SWTRIG_SWT4(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT4_SHIFT)) & ADC_SWTRIG_SWT4_MASK)\r
754 #define ADC_SWTRIG_SWT5_MASK                     (0x20U)\r
755 #define ADC_SWTRIG_SWT5_SHIFT                    (5U)\r
756 /*! SWT5 - Software trigger 5 event\r
757  *  0b0..No trigger 5 event generated.\r
758  *  0b1..Trigger 5 event generated.\r
759  */\r
760 #define ADC_SWTRIG_SWT5(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT5_SHIFT)) & ADC_SWTRIG_SWT5_MASK)\r
761 #define ADC_SWTRIG_SWT6_MASK                     (0x40U)\r
762 #define ADC_SWTRIG_SWT6_SHIFT                    (6U)\r
763 /*! SWT6 - Software trigger 6 event\r
764  *  0b0..No trigger 6 event generated.\r
765  *  0b1..Trigger 6 event generated.\r
766  */\r
767 #define ADC_SWTRIG_SWT6(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT6_SHIFT)) & ADC_SWTRIG_SWT6_MASK)\r
768 #define ADC_SWTRIG_SWT7_MASK                     (0x80U)\r
769 #define ADC_SWTRIG_SWT7_SHIFT                    (7U)\r
770 /*! SWT7 - Software trigger 7 event\r
771  *  0b0..No trigger 7 event generated.\r
772  *  0b1..Trigger 7 event generated.\r
773  */\r
774 #define ADC_SWTRIG_SWT7(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT7_SHIFT)) & ADC_SWTRIG_SWT7_MASK)\r
775 #define ADC_SWTRIG_SWT8_MASK                     (0x100U)\r
776 #define ADC_SWTRIG_SWT8_SHIFT                    (8U)\r
777 /*! SWT8 - Software trigger 8 event\r
778  *  0b0..No trigger 8 event generated.\r
779  *  0b1..Trigger 8 event generated.\r
780  */\r
781 #define ADC_SWTRIG_SWT8(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT8_SHIFT)) & ADC_SWTRIG_SWT8_MASK)\r
782 #define ADC_SWTRIG_SWT9_MASK                     (0x200U)\r
783 #define ADC_SWTRIG_SWT9_SHIFT                    (9U)\r
784 /*! SWT9 - Software trigger 9 event\r
785  *  0b0..No trigger 9 event generated.\r
786  *  0b1..Trigger 9 event generated.\r
787  */\r
788 #define ADC_SWTRIG_SWT9(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT9_SHIFT)) & ADC_SWTRIG_SWT9_MASK)\r
789 #define ADC_SWTRIG_SWT10_MASK                    (0x400U)\r
790 #define ADC_SWTRIG_SWT10_SHIFT                   (10U)\r
791 /*! SWT10 - Software trigger 10 event\r
792  *  0b0..No trigger 10 event generated.\r
793  *  0b1..Trigger 10 event generated.\r
794  */\r
795 #define ADC_SWTRIG_SWT10(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT10_SHIFT)) & ADC_SWTRIG_SWT10_MASK)\r
796 #define ADC_SWTRIG_SWT11_MASK                    (0x800U)\r
797 #define ADC_SWTRIG_SWT11_SHIFT                   (11U)\r
798 /*! SWT11 - Software trigger 11 event\r
799  *  0b0..No trigger 11 event generated.\r
800  *  0b1..Trigger 11 event generated.\r
801  */\r
802 #define ADC_SWTRIG_SWT11(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT11_SHIFT)) & ADC_SWTRIG_SWT11_MASK)\r
803 #define ADC_SWTRIG_SWT12_MASK                    (0x1000U)\r
804 #define ADC_SWTRIG_SWT12_SHIFT                   (12U)\r
805 /*! SWT12 - Software trigger 12 event\r
806  *  0b0..No trigger 12 event generated.\r
807  *  0b1..Trigger 12 event generated.\r
808  */\r
809 #define ADC_SWTRIG_SWT12(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT12_SHIFT)) & ADC_SWTRIG_SWT12_MASK)\r
810 #define ADC_SWTRIG_SWT13_MASK                    (0x2000U)\r
811 #define ADC_SWTRIG_SWT13_SHIFT                   (13U)\r
812 /*! SWT13 - Software trigger 13 event\r
813  *  0b0..No trigger 13 event generated.\r
814  *  0b1..Trigger 13 event generated.\r
815  */\r
816 #define ADC_SWTRIG_SWT13(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT13_SHIFT)) & ADC_SWTRIG_SWT13_MASK)\r
817 #define ADC_SWTRIG_SWT14_MASK                    (0x4000U)\r
818 #define ADC_SWTRIG_SWT14_SHIFT                   (14U)\r
819 /*! SWT14 - Software trigger 14 event\r
820  *  0b0..No trigger 14 event generated.\r
821  *  0b1..Trigger 14 event generated.\r
822  */\r
823 #define ADC_SWTRIG_SWT14(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT14_SHIFT)) & ADC_SWTRIG_SWT14_MASK)\r
824 #define ADC_SWTRIG_SWT15_MASK                    (0x8000U)\r
825 #define ADC_SWTRIG_SWT15_SHIFT                   (15U)\r
826 /*! SWT15 - Software trigger 15 event\r
827  *  0b0..No trigger 15 event generated.\r
828  *  0b1..Trigger 15 event generated.\r
829  */\r
830 #define ADC_SWTRIG_SWT15(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_SWTRIG_SWT15_SHIFT)) & ADC_SWTRIG_SWT15_MASK)\r
831 /*! @} */\r
832 \r
833 /*! @name TSTAT - Trigger Status Register */\r
834 /*! @{ */\r
835 #define ADC_TSTAT_TEXC_NUM_MASK                  (0xFFFFU)\r
836 #define ADC_TSTAT_TEXC_NUM_SHIFT                 (0U)\r
837 /*! TEXC_NUM - Trigger Exception Number\r
838  *  0b0000000000000000..No triggers have been interrupted by a high priority exception. Or CFG[TRES] = 1.\r
839  *  0b0000000000000001..Trigger 0 has been interrupted by a high priority exception.\r
840  *  0b0000000000000010..Trigger 1 has been interrupted by a high priority exception.\r
841  *  0b0000000000000011-0b1111111111111110..Associated trigger sequence has interrupted by a high priority exception.\r
842  *  0b1111111111111111..Every trigger sequence has been interrupted by a high priority exception.\r
843  */\r
844 #define ADC_TSTAT_TEXC_NUM(x)                    (((uint32_t)(((uint32_t)(x)) << ADC_TSTAT_TEXC_NUM_SHIFT)) & ADC_TSTAT_TEXC_NUM_MASK)\r
845 #define ADC_TSTAT_TCOMP_FLAG_MASK                (0xFFFF0000U)\r
846 #define ADC_TSTAT_TCOMP_FLAG_SHIFT               (16U)\r
847 /*! TCOMP_FLAG - Trigger Completion Flag\r
848  *  0b0000000000000000..No triggers have been completed. Trigger completion interrupts are disabled.\r
849  *  0b0000000000000001..Trigger 0 has been completed and triger 0 has enabled completion interrupts.\r
850  *  0b0000000000000010..Trigger 1 has been completed and triger 1 has enabled completion interrupts.\r
851  *  0b0000000000000011-0b1111111111111110..Associated trigger sequence has completed and has enabled completion interrupts.\r
852  *  0b1111111111111111..Every trigger sequence has been completed and every trigger has enabled completion interrupts.\r
853  */\r
854 #define ADC_TSTAT_TCOMP_FLAG(x)                  (((uint32_t)(((uint32_t)(x)) << ADC_TSTAT_TCOMP_FLAG_SHIFT)) & ADC_TSTAT_TCOMP_FLAG_MASK)\r
855 /*! @} */\r
856 \r
857 /*! @name OFSTRIM - ADC Offset Trim Register */\r
858 /*! @{ */\r
859 #define ADC_OFSTRIM_OFSTRIM_A_MASK               (0x1FU)\r
860 #define ADC_OFSTRIM_OFSTRIM_A_SHIFT              (0U)\r
861 #define ADC_OFSTRIM_OFSTRIM_A(x)                 (((uint32_t)(((uint32_t)(x)) << ADC_OFSTRIM_OFSTRIM_A_SHIFT)) & ADC_OFSTRIM_OFSTRIM_A_MASK)\r
862 #define ADC_OFSTRIM_OFSTRIM_B_MASK               (0x1F0000U)\r
863 #define ADC_OFSTRIM_OFSTRIM_B_SHIFT              (16U)\r
864 #define ADC_OFSTRIM_OFSTRIM_B(x)                 (((uint32_t)(((uint32_t)(x)) << ADC_OFSTRIM_OFSTRIM_B_SHIFT)) & ADC_OFSTRIM_OFSTRIM_B_MASK)\r
865 /*! @} */\r
866 \r
867 /*! @name TCTRL - Trigger Control Register */\r
868 /*! @{ */\r
869 #define ADC_TCTRL_HTEN_MASK                      (0x1U)\r
870 #define ADC_TCTRL_HTEN_SHIFT                     (0U)\r
871 /*! HTEN - Trigger enable\r
872  *  0b0..Hardware trigger source disabled\r
873  *  0b1..Hardware trigger source enabled\r
874  */\r
875 #define ADC_TCTRL_HTEN(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_TCTRL_HTEN_SHIFT)) & ADC_TCTRL_HTEN_MASK)\r
876 #define ADC_TCTRL_FIFO_SEL_A_MASK                (0x2U)\r
877 #define ADC_TCTRL_FIFO_SEL_A_SHIFT               (1U)\r
878 /*! FIFO_SEL_A - SAR Result Destination For Channel A\r
879  *  0b0..Result written to FIFO 0\r
880  *  0b1..Result written to FIFO 1\r
881  */\r
882 #define ADC_TCTRL_FIFO_SEL_A(x)                  (((uint32_t)(((uint32_t)(x)) << ADC_TCTRL_FIFO_SEL_A_SHIFT)) & ADC_TCTRL_FIFO_SEL_A_MASK)\r
883 #define ADC_TCTRL_FIFO_SEL_B_MASK                (0x4U)\r
884 #define ADC_TCTRL_FIFO_SEL_B_SHIFT               (2U)\r
885 /*! FIFO_SEL_B - SAR Result Destination For Channel B\r
886  *  0b0..Result written to FIFO 0\r
887  *  0b1..Result written to FIFO 1\r
888  */\r
889 #define ADC_TCTRL_FIFO_SEL_B(x)                  (((uint32_t)(((uint32_t)(x)) << ADC_TCTRL_FIFO_SEL_B_SHIFT)) & ADC_TCTRL_FIFO_SEL_B_MASK)\r
890 #define ADC_TCTRL_TPRI_MASK                      (0xF00U)\r
891 #define ADC_TCTRL_TPRI_SHIFT                     (8U)\r
892 /*! TPRI - Trigger priority setting\r
893  *  0b0000..Set to highest priority, Level 1\r
894  *  0b0001-0b1110..Set to corresponding priority level\r
895  *  0b1111..Set to lowest priority, Level 16\r
896  */\r
897 #define ADC_TCTRL_TPRI(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_TCTRL_TPRI_SHIFT)) & ADC_TCTRL_TPRI_MASK)\r
898 #define ADC_TCTRL_RSYNC_MASK                     (0x8000U)\r
899 #define ADC_TCTRL_RSYNC_SHIFT                    (15U)\r
900 #define ADC_TCTRL_RSYNC(x)                       (((uint32_t)(((uint32_t)(x)) << ADC_TCTRL_RSYNC_SHIFT)) & ADC_TCTRL_RSYNC_MASK)\r
901 #define ADC_TCTRL_TDLY_MASK                      (0xF0000U)\r
902 #define ADC_TCTRL_TDLY_SHIFT                     (16U)\r
903 #define ADC_TCTRL_TDLY(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_TCTRL_TDLY_SHIFT)) & ADC_TCTRL_TDLY_MASK)\r
904 #define ADC_TCTRL_TCMD_MASK                      (0xF000000U)\r
905 #define ADC_TCTRL_TCMD_SHIFT                     (24U)\r
906 /*! TCMD - Trigger command select\r
907  *  0b0000..Not a valid selection from the command buffer. Trigger event is ignored.\r
908  *  0b0001..CMD1 is executed\r
909  *  0b0010-0b1110..Corresponding CMD is executed\r
910  *  0b1111..CMD15 is executed\r
911  */\r
912 #define ADC_TCTRL_TCMD(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_TCTRL_TCMD_SHIFT)) & ADC_TCTRL_TCMD_MASK)\r
913 /*! @} */\r
914 \r
915 /* The count of ADC_TCTRL */\r
916 #define ADC_TCTRL_COUNT                          (16U)\r
917 \r
918 /*! @name FCTRL - FIFO Control Register */\r
919 /*! @{ */\r
920 #define ADC_FCTRL_FCOUNT_MASK                    (0x1FU)\r
921 #define ADC_FCTRL_FCOUNT_SHIFT                   (0U)\r
922 #define ADC_FCTRL_FCOUNT(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_FCTRL_FCOUNT_SHIFT)) & ADC_FCTRL_FCOUNT_MASK)\r
923 #define ADC_FCTRL_FWMARK_MASK                    (0xF0000U)\r
924 #define ADC_FCTRL_FWMARK_SHIFT                   (16U)\r
925 #define ADC_FCTRL_FWMARK(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_FCTRL_FWMARK_SHIFT)) & ADC_FCTRL_FWMARK_MASK)\r
926 /*! @} */\r
927 \r
928 /* The count of ADC_FCTRL */\r
929 #define ADC_FCTRL_COUNT                          (2U)\r
930 \r
931 /*! @name GCC - Gain Calibration Control */\r
932 /*! @{ */\r
933 #define ADC_GCC_GAIN_CAL_MASK                    (0xFFFFU)\r
934 #define ADC_GCC_GAIN_CAL_SHIFT                   (0U)\r
935 #define ADC_GCC_GAIN_CAL(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_GCC_GAIN_CAL_SHIFT)) & ADC_GCC_GAIN_CAL_MASK)\r
936 #define ADC_GCC_RDY_MASK                         (0x1000000U)\r
937 #define ADC_GCC_RDY_SHIFT                        (24U)\r
938 /*! RDY - Gain Calibration Value Valid\r
939  *  0b0..The gain calibration value is invalid. Run the auto-calibration routine for this value to be written.\r
940  *  0b1..The gain calibration value is valid. It should be used to update the GCRa[GCALR] register field.\r
941  */\r
942 #define ADC_GCC_RDY(x)                           (((uint32_t)(((uint32_t)(x)) << ADC_GCC_RDY_SHIFT)) & ADC_GCC_RDY_MASK)\r
943 /*! @} */\r
944 \r
945 /* The count of ADC_GCC */\r
946 #define ADC_GCC_COUNT                            (2U)\r
947 \r
948 /*! @name GCR - Gain Calculation Result */\r
949 /*! @{ */\r
950 #define ADC_GCR_GCALR_MASK                       (0xFFFFU)\r
951 #define ADC_GCR_GCALR_SHIFT                      (0U)\r
952 #define ADC_GCR_GCALR(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_GCR_GCALR_SHIFT)) & ADC_GCR_GCALR_MASK)\r
953 #define ADC_GCR_RDY_MASK                         (0x1000000U)\r
954 #define ADC_GCR_RDY_SHIFT                        (24U)\r
955 /*! RDY - Gain Calculation Ready\r
956  *  0b0..The gain offset calculation value is invalid.\r
957  *  0b1..The gain calibration value is valid.\r
958  */\r
959 #define ADC_GCR_RDY(x)                           (((uint32_t)(((uint32_t)(x)) << ADC_GCR_RDY_SHIFT)) & ADC_GCR_RDY_MASK)\r
960 /*! @} */\r
961 \r
962 /* The count of ADC_GCR */\r
963 #define ADC_GCR_COUNT                            (2U)\r
964 \r
965 /*! @name CMDL - ADC Command Low Buffer Register */\r
966 /*! @{ */\r
967 #define ADC_CMDL_ADCH_MASK                       (0x1FU)\r
968 #define ADC_CMDL_ADCH_SHIFT                      (0U)\r
969 /*! ADCH - Input channel select\r
970  *  0b00000..Select CH0A or CH0B or CH0A/CH0B pair.\r
971  *  0b00001..Select CH1A or CH1B or CH1A/CH1B pair.\r
972  *  0b00010..Select CH2A or CH2B or CH2A/CH2B pair.\r
973  *  0b00011..Select CH3A or CH3B or CH3A/CH3B pair.\r
974  *  0b00100-0b11101..Select corresponding channel CHnA or CHnB or CHnA/CHnB pair.\r
975  *  0b11110..Select CH30A or CH30B or CH30A/CH30B pair.\r
976  *  0b11111..Select CH31A or CH31B or CH31A/CH31B pair.\r
977  */\r
978 #define ADC_CMDL_ADCH(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CMDL_ADCH_SHIFT)) & ADC_CMDL_ADCH_MASK)\r
979 #define ADC_CMDL_CTYPE_MASK                      (0x60U)\r
980 #define ADC_CMDL_CTYPE_SHIFT                     (5U)\r
981 /*! CTYPE - Conversion Type\r
982  *  0b00..Single-Ended Mode. Only A side channel is converted.\r
983  *  0b01..Single-Ended Mode. Only B side channel is converted.\r
984  *  0b10..Differential Mode. A-B.\r
985  *  0b11..Dual-Single-Ended Mode. Both A side and B side channels are converted independently.\r
986  */\r
987 #define ADC_CMDL_CTYPE(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_CMDL_CTYPE_SHIFT)) & ADC_CMDL_CTYPE_MASK)\r
988 #define ADC_CMDL_MODE_MASK                       (0x80U)\r
989 #define ADC_CMDL_MODE_SHIFT                      (7U)\r
990 /*! MODE - Select resolution of conversions\r
991  *  0b0..Standard resolution. Single-ended 12-bit conversion; Differential 13-bit conversion with 2's complement output.\r
992  *  0b1..High resolution. Single-ended 16-bit conversion; Differential 16-bit conversion with 2's complement output.\r
993  */\r
994 #define ADC_CMDL_MODE(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CMDL_MODE_SHIFT)) & ADC_CMDL_MODE_MASK)\r
995 /*! @} */\r
996 \r
997 /* The count of ADC_CMDL */\r
998 #define ADC_CMDL_COUNT                           (15U)\r
999 \r
1000 /*! @name CMDH - ADC Command High Buffer Register */\r
1001 /*! @{ */\r
1002 #define ADC_CMDH_CMPEN_MASK                      (0x3U)\r
1003 #define ADC_CMDH_CMPEN_SHIFT                     (0U)\r
1004 /*! CMPEN - Compare Function Enable\r
1005  *  0b00..Compare disabled.\r
1006  *  0b01..Reserved\r
1007  *  0b10..Compare enabled. Store on true.\r
1008  *  0b11..Compare enabled. Repeat channel acquisition (sample/convert/compare) until true.\r
1009  */\r
1010 #define ADC_CMDH_CMPEN(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_CMDH_CMPEN_SHIFT)) & ADC_CMDH_CMPEN_MASK)\r
1011 #define ADC_CMDH_WAIT_TRIG_MASK                  (0x4U)\r
1012 #define ADC_CMDH_WAIT_TRIG_SHIFT                 (2U)\r
1013 /*! WAIT_TRIG - Wait for trigger assertion before execution.\r
1014  *  0b0..This command will be automatically executed.\r
1015  *  0b1..The active trigger must be asserted again before executing this command.\r
1016  */\r
1017 #define ADC_CMDH_WAIT_TRIG(x)                    (((uint32_t)(((uint32_t)(x)) << ADC_CMDH_WAIT_TRIG_SHIFT)) & ADC_CMDH_WAIT_TRIG_MASK)\r
1018 #define ADC_CMDH_LWI_MASK                        (0x80U)\r
1019 #define ADC_CMDH_LWI_SHIFT                       (7U)\r
1020 /*! LWI - Loop with Increment\r
1021  *  0b0..Auto channel increment disabled\r
1022  *  0b1..Auto channel increment enabled\r
1023  */\r
1024 #define ADC_CMDH_LWI(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_CMDH_LWI_SHIFT)) & ADC_CMDH_LWI_MASK)\r
1025 #define ADC_CMDH_STS_MASK                        (0x700U)\r
1026 #define ADC_CMDH_STS_SHIFT                       (8U)\r
1027 /*! STS - Sample Time Select\r
1028  *  0b000..Minimum sample time of 3 ADCK cycles.\r
1029  *  0b001..3 + 21 ADCK cycles; 5 ADCK cycles total sample time.\r
1030  *  0b010..3 + 22 ADCK cycles; 7 ADCK cycles total sample time.\r
1031  *  0b011..3 + 23 ADCK cycles; 11 ADCK cycles total sample time.\r
1032  *  0b100..3 + 24 ADCK cycles; 19 ADCK cycles total sample time.\r
1033  *  0b101..3 + 25 ADCK cycles; 35 ADCK cycles total sample time.\r
1034  *  0b110..3 + 26 ADCK cycles; 67 ADCK cycles total sample time.\r
1035  *  0b111..3 + 27 ADCK cycles; 131 ADCK cycles total sample time.\r
1036  */\r
1037 #define ADC_CMDH_STS(x)                          (((uint32_t)(((uint32_t)(x)) << ADC_CMDH_STS_SHIFT)) & ADC_CMDH_STS_MASK)\r
1038 #define ADC_CMDH_AVGS_MASK                       (0x7000U)\r
1039 #define ADC_CMDH_AVGS_SHIFT                      (12U)\r
1040 /*! AVGS - Hardware Average Select\r
1041  *  0b000..Single conversion.\r
1042  *  0b001..2 conversions averaged.\r
1043  *  0b010..4 conversions averaged.\r
1044  *  0b011..8 conversions averaged.\r
1045  *  0b100..16 conversions averaged.\r
1046  *  0b101..32 conversions averaged.\r
1047  *  0b110..64 conversions averaged.\r
1048  *  0b111..128 conversions averaged.\r
1049  */\r
1050 #define ADC_CMDH_AVGS(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CMDH_AVGS_SHIFT)) & ADC_CMDH_AVGS_MASK)\r
1051 #define ADC_CMDH_LOOP_MASK                       (0xF0000U)\r
1052 #define ADC_CMDH_LOOP_SHIFT                      (16U)\r
1053 /*! LOOP - Loop Count Select\r
1054  *  0b0000..Looping not enabled. Command executes 1 time.\r
1055  *  0b0001..Loop 1 time. Command executes 2 times.\r
1056  *  0b0010..Loop 2 times. Command executes 3 times.\r
1057  *  0b0011-0b1110..Loop corresponding number of times. Command executes LOOP+1 times.\r
1058  *  0b1111..Loop 15 times. Command executes 16 times.\r
1059  */\r
1060 #define ADC_CMDH_LOOP(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CMDH_LOOP_SHIFT)) & ADC_CMDH_LOOP_MASK)\r
1061 #define ADC_CMDH_NEXT_MASK                       (0xF000000U)\r
1062 #define ADC_CMDH_NEXT_SHIFT                      (24U)\r
1063 /*! NEXT - Next Command Select\r
1064  *  0b0000..No next command defined. Terminate conversions at completion of current command. If lower priority trigger pending, begin command associated with lower priority trigger.\r
1065  *  0b0001..Select CMD1 command buffer register as next command.\r
1066  *  0b0010-0b1110..Select corresponding CMD command buffer register as next command\r
1067  *  0b1111..Select CMD15 command buffer register as next command.\r
1068  */\r
1069 #define ADC_CMDH_NEXT(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_CMDH_NEXT_SHIFT)) & ADC_CMDH_NEXT_MASK)\r
1070 /*! @} */\r
1071 \r
1072 /* The count of ADC_CMDH */\r
1073 #define ADC_CMDH_COUNT                           (15U)\r
1074 \r
1075 /*! @name CV - Compare Value Register */\r
1076 /*! @{ */\r
1077 #define ADC_CV_CVL_MASK                          (0xFFFFU)\r
1078 #define ADC_CV_CVL_SHIFT                         (0U)\r
1079 #define ADC_CV_CVL(x)                            (((uint32_t)(((uint32_t)(x)) << ADC_CV_CVL_SHIFT)) & ADC_CV_CVL_MASK)\r
1080 #define ADC_CV_CVH_MASK                          (0xFFFF0000U)\r
1081 #define ADC_CV_CVH_SHIFT                         (16U)\r
1082 #define ADC_CV_CVH(x)                            (((uint32_t)(((uint32_t)(x)) << ADC_CV_CVH_SHIFT)) & ADC_CV_CVH_MASK)\r
1083 /*! @} */\r
1084 \r
1085 /* The count of ADC_CV */\r
1086 #define ADC_CV_COUNT                             (4U)\r
1087 \r
1088 /*! @name RESFIFO - ADC Data Result FIFO Register */\r
1089 /*! @{ */\r
1090 #define ADC_RESFIFO_D_MASK                       (0xFFFFU)\r
1091 #define ADC_RESFIFO_D_SHIFT                      (0U)\r
1092 #define ADC_RESFIFO_D(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_RESFIFO_D_SHIFT)) & ADC_RESFIFO_D_MASK)\r
1093 #define ADC_RESFIFO_TSRC_MASK                    (0xF0000U)\r
1094 #define ADC_RESFIFO_TSRC_SHIFT                   (16U)\r
1095 /*! TSRC - Trigger Source\r
1096  *  0b0000..Trigger source 0 initiated this conversion.\r
1097  *  0b0001..Trigger source 1 initiated this conversion.\r
1098  *  0b0010-0b1110..Corresponding trigger source initiated this conversion.\r
1099  *  0b1111..Trigger source 15 initiated this conversion.\r
1100  */\r
1101 #define ADC_RESFIFO_TSRC(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_RESFIFO_TSRC_SHIFT)) & ADC_RESFIFO_TSRC_MASK)\r
1102 #define ADC_RESFIFO_LOOPCNT_MASK                 (0xF00000U)\r
1103 #define ADC_RESFIFO_LOOPCNT_SHIFT                (20U)\r
1104 /*! LOOPCNT - Loop count value\r
1105  *  0b0000..Result is from initial conversion in command.\r
1106  *  0b0001..Result is from second conversion in command.\r
1107  *  0b0010-0b1110..Result is from LOOPCNT+1 conversion in command.\r
1108  *  0b1111..Result is from 16th conversion in command.\r
1109  */\r
1110 #define ADC_RESFIFO_LOOPCNT(x)                   (((uint32_t)(((uint32_t)(x)) << ADC_RESFIFO_LOOPCNT_SHIFT)) & ADC_RESFIFO_LOOPCNT_MASK)\r
1111 #define ADC_RESFIFO_CMDSRC_MASK                  (0xF000000U)\r
1112 #define ADC_RESFIFO_CMDSRC_SHIFT                 (24U)\r
1113 /*! CMDSRC - Command Buffer Source\r
1114  *  0b0000..Not a valid value CMDSRC value for a dataword in RESFIFO. 0x0 is only found in initial FIFO state prior to an ADC conversion result dataword being stored to a RESFIFO buffer.\r
1115  *  0b0001..CMD1 buffer used as control settings for this conversion.\r
1116  *  0b0010-0b1110..Corresponding command buffer used as control settings for this conversion.\r
1117  *  0b1111..CMD15 buffer used as control settings for this conversion.\r
1118  */\r
1119 #define ADC_RESFIFO_CMDSRC(x)                    (((uint32_t)(((uint32_t)(x)) << ADC_RESFIFO_CMDSRC_SHIFT)) & ADC_RESFIFO_CMDSRC_MASK)\r
1120 #define ADC_RESFIFO_VALID_MASK                   (0x80000000U)\r
1121 #define ADC_RESFIFO_VALID_SHIFT                  (31U)\r
1122 /*! VALID - FIFO entry is valid\r
1123  *  0b0..FIFO is empty. Discard any read from RESFIFO.\r
1124  *  0b1..FIFO record read from RESFIFO is valid.\r
1125  */\r
1126 #define ADC_RESFIFO_VALID(x)                     (((uint32_t)(((uint32_t)(x)) << ADC_RESFIFO_VALID_SHIFT)) & ADC_RESFIFO_VALID_MASK)\r
1127 /*! @} */\r
1128 \r
1129 /* The count of ADC_RESFIFO */\r
1130 #define ADC_RESFIFO_COUNT                        (2U)\r
1131 \r
1132 /*! @name CAL_GAR - Calibration General A-Side Registers */\r
1133 /*! @{ */\r
1134 #define ADC_CAL_GAR_CAL_GAR_VAL_MASK             (0xFFFFU)\r
1135 #define ADC_CAL_GAR_CAL_GAR_VAL_SHIFT            (0U)\r
1136 #define ADC_CAL_GAR_CAL_GAR_VAL(x)               (((uint32_t)(((uint32_t)(x)) << ADC_CAL_GAR_CAL_GAR_VAL_SHIFT)) & ADC_CAL_GAR_CAL_GAR_VAL_MASK)\r
1137 /*! @} */\r
1138 \r
1139 /* The count of ADC_CAL_GAR */\r
1140 #define ADC_CAL_GAR_COUNT                        (33U)\r
1141 \r
1142 /*! @name CAL_GBR - Calibration General B-Side Registers */\r
1143 /*! @{ */\r
1144 #define ADC_CAL_GBR_CAL_GBR_VAL_MASK             (0xFFFFU)\r
1145 #define ADC_CAL_GBR_CAL_GBR_VAL_SHIFT            (0U)\r
1146 #define ADC_CAL_GBR_CAL_GBR_VAL(x)               (((uint32_t)(((uint32_t)(x)) << ADC_CAL_GBR_CAL_GBR_VAL_SHIFT)) & ADC_CAL_GBR_CAL_GBR_VAL_MASK)\r
1147 /*! @} */\r
1148 \r
1149 /* The count of ADC_CAL_GBR */\r
1150 #define ADC_CAL_GBR_COUNT                        (33U)\r
1151 \r
1152 /*! @name TST - ADC Test Register */\r
1153 /*! @{ */\r
1154 #define ADC_TST_CST_LONG_MASK                    (0x1U)\r
1155 #define ADC_TST_CST_LONG_SHIFT                   (0U)\r
1156 /*! CST_LONG - Calibration Sample Time Long\r
1157  *  0b0..Normal sample time. Minimum sample time of 3 ADCK cycles.\r
1158  *  0b1..Increased sample time. 67 ADCK cycles total sample time.\r
1159  */\r
1160 #define ADC_TST_CST_LONG(x)                      (((uint32_t)(((uint32_t)(x)) << ADC_TST_CST_LONG_SHIFT)) & ADC_TST_CST_LONG_MASK)\r
1161 #define ADC_TST_FOFFM_MASK                       (0x100U)\r
1162 #define ADC_TST_FOFFM_SHIFT                      (8U)\r
1163 /*! FOFFM - Force M-side positive offset\r
1164  *  0b0..Normal operation. No forced offset.\r
1165  *  0b1..Test configuration. Forced positive offset on MDAC.\r
1166  */\r
1167 #define ADC_TST_FOFFM(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_TST_FOFFM_SHIFT)) & ADC_TST_FOFFM_MASK)\r
1168 #define ADC_TST_FOFFP_MASK                       (0x200U)\r
1169 #define ADC_TST_FOFFP_SHIFT                      (9U)\r
1170 /*! FOFFP - Force P-side positive offset\r
1171  *  0b0..Normal operation. No forced offset.\r
1172  *  0b1..Test configuration. Forced positive offset on PDAC.\r
1173  */\r
1174 #define ADC_TST_FOFFP(x)                         (((uint32_t)(((uint32_t)(x)) << ADC_TST_FOFFP_SHIFT)) & ADC_TST_FOFFP_MASK)\r
1175 #define ADC_TST_FOFFM2_MASK                      (0x400U)\r
1176 #define ADC_TST_FOFFM2_SHIFT                     (10U)\r
1177 /*! FOFFM2 - Force M-side negative offset\r
1178  *  0b0..Normal operation. No forced offset.\r
1179  *  0b1..Test configuration. Forced negative offset on MDAC.\r
1180  */\r
1181 #define ADC_TST_FOFFM2(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_TST_FOFFM2_SHIFT)) & ADC_TST_FOFFM2_MASK)\r
1182 #define ADC_TST_FOFFP2_MASK                      (0x800U)\r
1183 #define ADC_TST_FOFFP2_SHIFT                     (11U)\r
1184 /*! FOFFP2 - Force P-side negative offset\r
1185  *  0b0..Normal operation. No forced offset.\r
1186  *  0b1..Test configuration. Forced negative offset on PDAC.\r
1187  */\r
1188 #define ADC_TST_FOFFP2(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_TST_FOFFP2_SHIFT)) & ADC_TST_FOFFP2_MASK)\r
1189 #define ADC_TST_TESTEN_MASK                      (0x800000U)\r
1190 #define ADC_TST_TESTEN_SHIFT                     (23U)\r
1191 /*! TESTEN - Enable test configuration\r
1192  *  0b0..Normal operation. Test configuration not enabled.\r
1193  *  0b1..Hardware BIST Test in progress.\r
1194  */\r
1195 #define ADC_TST_TESTEN(x)                        (((uint32_t)(((uint32_t)(x)) << ADC_TST_TESTEN_SHIFT)) & ADC_TST_TESTEN_MASK)\r
1196 /*! @} */\r
1197 \r
1198 \r
1199 /*!\r
1200  * @}\r
1201  */ /* end of group ADC_Register_Masks */\r
1202 \r
1203 \r
1204 /* ADC - Peripheral instance base addresses */\r
1205 #if (__ARM_FEATURE_CMSE & 0x2)\r
1206   /** Peripheral ADC0 base address */\r
1207   #define ADC0_BASE                                (0x500A0000u)\r
1208   /** Peripheral ADC0 base address */\r
1209   #define ADC0_BASE_NS                             (0x400A0000u)\r
1210   /** Peripheral ADC0 base pointer */\r
1211   #define ADC0                                     ((ADC_Type *)ADC0_BASE)\r
1212   /** Peripheral ADC0 base pointer */\r
1213   #define ADC0_NS                                  ((ADC_Type *)ADC0_BASE_NS)\r
1214   /** Array initializer of ADC peripheral base addresses */\r
1215   #define ADC_BASE_ADDRS                           { ADC0_BASE }\r
1216   /** Array initializer of ADC peripheral base pointers */\r
1217   #define ADC_BASE_PTRS                            { ADC0 }\r
1218   /** Array initializer of ADC peripheral base addresses */\r
1219   #define ADC_BASE_ADDRS_NS                        { ADC0_BASE_NS }\r
1220   /** Array initializer of ADC peripheral base pointers */\r
1221   #define ADC_BASE_PTRS_NS                         { ADC0_NS }\r
1222 #else\r
1223   /** Peripheral ADC0 base address */\r
1224   #define ADC0_BASE                                (0x400A0000u)\r
1225   /** Peripheral ADC0 base pointer */\r
1226   #define ADC0                                     ((ADC_Type *)ADC0_BASE)\r
1227   /** Array initializer of ADC peripheral base addresses */\r
1228   #define ADC_BASE_ADDRS                           { ADC0_BASE }\r
1229   /** Array initializer of ADC peripheral base pointers */\r
1230   #define ADC_BASE_PTRS                            { ADC0 }\r
1231 #endif\r
1232 /** Interrupt vectors for the ADC peripheral type */\r
1233 #define ADC_IRQS                                 { ADC0_IRQn }\r
1234 \r
1235 /*!\r
1236  * @}\r
1237  */ /* end of group ADC_Peripheral_Access_Layer */\r
1238 \r
1239 \r
1240 /* ----------------------------------------------------------------------------\r
1241    -- AHB_SECURE_CTRL Peripheral Access Layer\r
1242    ---------------------------------------------------------------------------- */\r
1243 \r
1244 /*!\r
1245  * @addtogroup AHB_SECURE_CTRL_Peripheral_Access_Layer AHB_SECURE_CTRL Peripheral Access Layer\r
1246  * @{\r
1247  */\r
1248 \r
1249 /** AHB_SECURE_CTRL - Register Layout Typedef */\r
1250 typedef struct {\r
1251   struct {                                         /* offset: 0x0, array step: 0x30 */\r
1252     __IO uint32_t SLAVE_RULE;                        /**< , array offset: 0x0, array step: 0x30 */\r
1253          uint8_t RESERVED_0[12];\r
1254     __IO uint32_t SEC_CTRL_FLASH_MEM_RULE[3];        /**< Security access rules for FLASH sector 0 to sector 20. Each Flash sector is 32 Kbytes. There are 20 FLASH sectors in total., array offset: 0x10, array step: index*0x30, index2*0x4 */\r
1255          uint8_t RESERVED_1[4];\r
1256     __IO uint32_t SEC_CTRL_ROM_MEM_RULE[4];          /**< Security access rules for ROM sector 0 to sector 31. Each ROM sector is 4 Kbytes. There are 32 ROM sectors in total., array offset: 0x20, array step: index*0x30, index2*0x4 */\r
1257   } SEC_CTRL_FLASH_ROM[1];\r
1258   struct {                                         /* offset: 0x30, array step: 0x14 */\r
1259     __IO uint32_t SLAVE_RULE;                        /**< Security access rules for RAMX slaves., array offset: 0x30, array step: 0x14 */\r
1260          uint8_t RESERVED_0[12];\r
1261     __IO uint32_t MEM_RULE[1];                       /**< , array offset: 0x40, array step: index*0x14, index2*0x4 */\r
1262   } SEC_CTRL_RAMX[1];\r
1263        uint8_t RESERVED_0[12];\r
1264   struct {                                         /* offset: 0x50, array step: 0x18 */\r
1265     __IO uint32_t SLAVE_RULE;                        /**< Security access rules for RAM0 slaves., array offset: 0x50, array step: 0x18 */\r
1266          uint8_t RESERVED_0[12];\r
1267     __IO uint32_t MEM_RULE[2];                       /**< , array offset: 0x60, array step: index*0x18, index2*0x4 */\r
1268   } SEC_CTRL_RAM0[1];\r
1269        uint8_t RESERVED_1[8];\r
1270   struct {                                         /* offset: 0x70, array step: 0x18 */\r
1271     __IO uint32_t SLAVE_RULE;                        /**< Security access rules for RAM1 slaves., array offset: 0x70, array step: 0x18 */\r
1272          uint8_t RESERVED_0[12];\r
1273     __IO uint32_t MEM_RULE[2];                       /**< , array offset: 0x80, array step: index*0x18, index2*0x4 */\r
1274   } SEC_CTRL_RAM1[1];\r
1275        uint8_t RESERVED_2[8];\r
1276   struct {                                         /* offset: 0x90, array step: 0x18 */\r
1277     __IO uint32_t SLAVE_RULE;                        /**< Security access rules for RAM2 slaves., array offset: 0x90, array step: 0x18 */\r
1278          uint8_t RESERVED_0[12];\r
1279     __IO uint32_t MEM_RULE[2];                       /**< , array offset: 0xA0, array step: index*0x18, index2*0x4 */\r
1280   } SEC_CTRL_RAM2[1];\r
1281        uint8_t RESERVED_3[8];\r
1282   struct {                                         /* offset: 0xB0, array step: 0x18 */\r
1283     __IO uint32_t SLAVE_RULE;                        /**< Security access rules for RAM3 slaves., array offset: 0xB0, array step: 0x18 */\r
1284          uint8_t RESERVED_0[12];\r
1285     __IO uint32_t MEM_RULE[2];                       /**< , array offset: 0xC0, array step: index*0x18, index2*0x4 */\r
1286   } SEC_CTRL_RAM3[1];\r
1287        uint8_t RESERVED_4[8];\r
1288   struct {                                         /* offset: 0xD0, array step: 0x14 */\r
1289     __IO uint32_t SLAVE_RULE;                        /**< Security access rules for RAM4 slaves., array offset: 0xD0, array step: 0x14 */\r
1290          uint8_t RESERVED_0[12];\r
1291     __IO uint32_t MEM_RULE[1];                       /**< , array offset: 0xE0, array step: index*0x14, index2*0x4 */\r
1292   } SEC_CTRL_RAM4[1];\r
1293        uint8_t RESERVED_5[12];\r
1294   struct {                                         /* offset: 0xF0, array step: 0x30 */\r
1295     __IO uint32_t SLAVE_RULE;                        /**< , array offset: 0xF0, array step: 0x30 */\r
1296          uint8_t RESERVED_0[12];\r
1297     __IO uint32_t SEC_CTRL_APB_BRIDGE0_MEM_CTRL0;    /**< Security access rules for APB Bridge 0 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 0 sectors in total., array offset: 0x100, array step: 0x30 */\r
1298     __IO uint32_t SEC_CTRL_APB_BRIDGE0_MEM_CTRL1;    /**< Security access rules for APB Bridge 0 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 0 sectors in total., array offset: 0x104, array step: 0x30 */\r
1299     __IO uint32_t SEC_CTRL_APB_BRIDGE0_MEM_CTRL2;    /**< Security access rules for APB Bridge 0 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 0 sectors in total., array offset: 0x108, array step: 0x30 */\r
1300     __IO uint32_t SEC_CTRL_APB_BRIDGE0_MEM_CTRL3;    /**< Security access rules for APB Bridge 0 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 0 sectors in total., array offset: 0x10C, array step: 0x30 */\r
1301     __IO uint32_t SEC_CTRL_APB_BRIDGE1_MEM_CTRL0;    /**< Security access rules for APB Bridge 1 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 1 sectors in total., array offset: 0x110, array step: 0x30 */\r
1302     __IO uint32_t SEC_CTRL_APB_BRIDGE1_MEM_CTRL1;    /**< Security access rules for APB Bridge 1 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 1 sectors in total., array offset: 0x114, array step: 0x30 */\r
1303     __IO uint32_t SEC_CTRL_APB_BRIDGE1_MEM_CTRL2;    /**< Security access rules for APB Bridge 1 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 1 sectors in total., array offset: 0x118, array step: 0x30 */\r
1304     __IO uint32_t SEC_CTRL_APB_BRIDGE1_MEM_CTRL3;    /**< Security access rules for APB Bridge 1 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 1 sectors in total., array offset: 0x11C, array step: 0x30 */\r
1305   } SEC_CTRL_APB_BRIDGE[1];\r
1306   __IO uint32_t SEC_CTRL_AHB0_0_SLAVE_RULE;        /**< Security access rules for AHB peripherals., offset: 0x120 */\r
1307   __IO uint32_t SEC_CTRL_AHB0_1_SLAVE_RULE;        /**< Security access rules for AHB peripherals., offset: 0x124 */\r
1308        uint8_t RESERVED_6[8];\r
1309   __IO uint32_t SEC_CTRL_AHB1_0_SLAVE_RULE;        /**< Security access rules for AHB peripherals., offset: 0x130 */\r
1310   __IO uint32_t SEC_CTRL_AHB1_1_SLAVE_RULE;        /**< Security access rules for AHB peripherals., offset: 0x134 */\r
1311        uint8_t RESERVED_7[12];\r
1312   struct {                                         /* offset: 0x144, array step: 0x14 */\r
1313     __IO uint32_t SEC_CTRL_AHB2_0_SLAVE_RULE;        /**< Security access rules for AHB peripherals., array offset: 0x144, array step: 0x14 */\r
1314     __IO uint32_t SEC_CTRL_AHB2_1_SLAVE_RULE;        /**< Security access rules for AHB peripherals., array offset: 0x148, array step: 0x14 */\r
1315          uint8_t RESERVED_0[8];\r
1316     __IO uint32_t SEC_CTRL_AHB2_0_MEM_RULE[1];       /**< , array offset: 0x154, array step: index*0x14, index2*0x4 */\r
1317   } SEC_CTRL_AHB2[1];\r
1318        uint8_t RESERVED_8[8];\r
1319   struct {                                         /* offset: 0x160, array step: 0x14 */\r
1320     __IO uint32_t SLAVE_RULE;                        /**< , array offset: 0x160, array step: 0x14 */\r
1321          uint8_t RESERVED_0[12];\r
1322     __IO uint32_t MEM_RULE[1];                       /**< , array offset: 0x170, array step: index*0x14, index2*0x4 */\r
1323   } SEC_CTRL_USB_HS[1];\r
1324        uint8_t RESERVED_9[3212];\r
1325   __I  uint32_t SEC_VIO_ADDR[18];                  /**< most recent security violation address for AHB layer n, array offset: 0xE00, array step: 0x4 */\r
1326        uint8_t RESERVED_10[56];\r
1327   __I  uint32_t SEC_VIO_MISC_INFO[18];             /**< most recent security violation miscellaneous information for AHB layer n, array offset: 0xE80, array step: 0x4 */\r
1328        uint8_t RESERVED_11[56];\r
1329   __IO uint32_t SEC_VIO_INFO_VALID;                /**< security violation address/information registers valid flags, offset: 0xF00 */\r
1330        uint8_t RESERVED_12[124];\r
1331   __IO uint32_t SEC_GPIO_MASK0;                    /**< Secure GPIO mask for port 0 pins. This register is used to block leakage of Secure interface (GPIOs, I2C, UART configured as secure peripherals) pin states to non-secure world., offset: 0xF80 */\r
1332   __IO uint32_t SEC_GPIO_MASK1;                    /**< Secure GPIO mask for port 1 pins., offset: 0xF84 */\r
1333   __IO uint32_t SEC_GPIO_MASK2;                    /**< Secure GPIO mask for port 2 pins., offset: 0xF88 */\r
1334   __IO uint32_t SEC_GPIO_MASK3;                    /**< Secure GPIO mask for port 3 pins., offset: 0xF8C */\r
1335   __IO uint32_t SEC_CPU_INT_MASK0;                 /**< Secure Interrupt mask for CPU1, offset: 0xF90 */\r
1336   __IO uint32_t SEC_CPU_INT_MASK1;                 /**< Secure Interrupt mask for CPU1, offset: 0xF94 */\r
1337        uint8_t RESERVED_13[36];\r
1338   __IO uint32_t SEC_MASK_LOCK;                     /**< Security General Purpose register access control., offset: 0xFBC */\r
1339        uint8_t RESERVED_14[16];\r
1340   __IO uint32_t MASTER_SEC_LEVEL;                  /**< master secure level register, offset: 0xFD0 */\r
1341   __IO uint32_t MASTER_SEC_ANTI_POL_REG;           /**< master secure level anti-pole register, offset: 0xFD4 */\r
1342        uint8_t RESERVED_15[20];\r
1343   __IO uint32_t CM33_LOCK_REG;                     /**< Miscalleneous control signals for in CM33 (CPU0), offset: 0xFEC */\r
1344   __IO uint32_t MCM33_LOCK_REG;                    /**< Miscalleneous control signals for in micro-CM33 (CPU1), offset: 0xFF0 */\r
1345        uint8_t RESERVED_16[4];\r
1346   __IO uint32_t MISC_CTRL_DP_REG;                  /**< secure control duplicate register, offset: 0xFF8 */\r
1347   __IO uint32_t MISC_CTRL_REG;                     /**< secure control register, offset: 0xFFC */\r
1348 } AHB_SECURE_CTRL_Type;\r
1349 \r
1350 /* ----------------------------------------------------------------------------\r
1351    -- AHB_SECURE_CTRL Register Masks\r
1352    ---------------------------------------------------------------------------- */\r
1353 \r
1354 /*!\r
1355  * @addtogroup AHB_SECURE_CTRL_Register_Masks AHB_SECURE_CTRL Register Masks\r
1356  * @{\r
1357  */\r
1358 \r
1359 /*! @name SEC_CTRL_FLASH_ROM_SLAVE_RULE -  */\r
1360 /*! @{ */\r
1361 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_FLASH_RULE_MASK (0x3U)\r
1362 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_FLASH_RULE_SHIFT (0U)\r
1363 /*! FLASH_RULE - Security access rules for the whole FLASH : 0x0000_0000 - 0x0009_FFFF\r
1364  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1365  *  0b01..Non-secure and Privilege access allowed.\r
1366  *  0b10..Secure and Non-priviledge user access allowed.\r
1367  *  0b11..Secure and Priviledge user access allowed.\r
1368  */\r
1369 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_FLASH_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_FLASH_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_FLASH_RULE_MASK)\r
1370 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_ROM_RULE_MASK (0x30U)\r
1371 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_ROM_RULE_SHIFT (4U)\r
1372 /*! ROM_RULE - Security access rules for the whole ROM : 0x0300_0000 - 0x0301_FFFF\r
1373  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1374  *  0b01..Non-secure and Privilege access allowed.\r
1375  *  0b10..Secure and Non-priviledge user access allowed.\r
1376  *  0b11..Secure and Priviledge user access allowed.\r
1377  */\r
1378 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_ROM_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_ROM_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_ROM_RULE_MASK)\r
1379 /*! @} */\r
1380 \r
1381 /* The count of AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE */\r
1382 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SLAVE_RULE_COUNT (1U)\r
1383 \r
1384 /*! @name SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE - Security access rules for FLASH sector 0 to sector 20. Each Flash sector is 32 Kbytes. There are 20 FLASH sectors in total. */\r
1385 /*! @{ */\r
1386 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE0_MASK (0x3U)\r
1387 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE0_SHIFT (0U)\r
1388 /*! RULE0 - secure control rule0. it can be set when check_reg's write_lock is '0'\r
1389  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1390  *  0b01..Non-secure and Privilege access allowed.\r
1391  *  0b10..Secure and Non-priviledge user access allowed.\r
1392  *  0b11..Secure and Priviledge user access allowed.\r
1393  */\r
1394 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE0_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE0_MASK)\r
1395 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE1_MASK (0x30U)\r
1396 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE1_SHIFT (4U)\r
1397 /*! RULE1 - secure control rule1. it can be set when check_reg's write_lock is '0'\r
1398  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1399  *  0b01..Non-secure and Privilege access allowed.\r
1400  *  0b10..Secure and Non-priviledge user access allowed.\r
1401  *  0b11..Secure and Priviledge user access allowed.\r
1402  */\r
1403 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE1_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE1_MASK)\r
1404 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE2_MASK (0x300U)\r
1405 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE2_SHIFT (8U)\r
1406 /*! RULE2 - secure control rule2. it can be set when check_reg's write_lock is '0'\r
1407  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1408  *  0b01..Non-secure and Privilege access allowed.\r
1409  *  0b10..Secure and Non-priviledge user access allowed.\r
1410  *  0b11..Secure and Priviledge user access allowed.\r
1411  */\r
1412 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE2_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE2_MASK)\r
1413 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE3_MASK (0x3000U)\r
1414 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE3_SHIFT (12U)\r
1415 /*! RULE3 - secure control rule3. it can be set when check_reg's write_lock is '0'\r
1416  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1417  *  0b01..Non-secure and Privilege access allowed.\r
1418  *  0b10..Secure and Non-priviledge user access allowed.\r
1419  *  0b11..Secure and Priviledge user access allowed.\r
1420  */\r
1421 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE3_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE3_MASK)\r
1422 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE4_MASK (0x30000U)\r
1423 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE4_SHIFT (16U)\r
1424 /*! RULE4 - secure control rule4. it can be set when check_reg's write_lock is '0'\r
1425  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1426  *  0b01..Non-secure and Privilege access allowed.\r
1427  *  0b10..Secure and Non-priviledge user access allowed.\r
1428  *  0b11..Secure and Priviledge user access allowed.\r
1429  */\r
1430 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE4_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE4_MASK)\r
1431 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE5_MASK (0x300000U)\r
1432 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE5_SHIFT (20U)\r
1433 /*! RULE5 - secure control rule5. it can be set when check_reg's write_lock is '0'\r
1434  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1435  *  0b01..Non-secure and Privilege access allowed.\r
1436  *  0b10..Secure and Non-priviledge user access allowed.\r
1437  *  0b11..Secure and Priviledge user access allowed.\r
1438  */\r
1439 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE5_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE5_MASK)\r
1440 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE6_MASK (0x3000000U)\r
1441 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE6_SHIFT (24U)\r
1442 /*! RULE6 - secure control rule6. it can be set when check_reg's write_lock is '0'\r
1443  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1444  *  0b01..Non-secure and Privilege access allowed.\r
1445  *  0b10..Secure and Non-priviledge user access allowed.\r
1446  *  0b11..Secure and Priviledge user access allowed.\r
1447  */\r
1448 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE6_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE6_MASK)\r
1449 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE7_MASK (0x30000000U)\r
1450 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE7_SHIFT (28U)\r
1451 /*! RULE7 - secure control rule7. it can be set when check_reg's write_lock is '0'\r
1452  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1453  *  0b01..Non-secure and Privilege access allowed.\r
1454  *  0b10..Secure and Non-priviledge user access allowed.\r
1455  *  0b11..Secure and Priviledge user access allowed.\r
1456  */\r
1457 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE7_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_RULE7_MASK)\r
1458 /*! @} */\r
1459 \r
1460 /* The count of AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE */\r
1461 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_COUNT (1U)\r
1462 \r
1463 /* The count of AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE */\r
1464 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_FLASH_MEM_RULE_COUNT2 (3U)\r
1465 \r
1466 /*! @name SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE - Security access rules for ROM sector 0 to sector 31. Each ROM sector is 4 Kbytes. There are 32 ROM sectors in total. */\r
1467 /*! @{ */\r
1468 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE0_MASK (0x3U)\r
1469 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE0_SHIFT (0U)\r
1470 /*! RULE0 - secure control rule0. it can be set when check_reg's write_lock is '0'\r
1471  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1472  *  0b01..Non-secure and Privilege access allowed.\r
1473  *  0b10..Secure and Non-priviledge user access allowed.\r
1474  *  0b11..Secure and Priviledge user access allowed.\r
1475  */\r
1476 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE0_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE0_MASK)\r
1477 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE1_MASK (0x30U)\r
1478 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE1_SHIFT (4U)\r
1479 /*! RULE1 - secure control rule1. it can be set when check_reg's write_lock is '0'\r
1480  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1481  *  0b01..Non-secure and Privilege access allowed.\r
1482  *  0b10..Secure and Non-priviledge user access allowed.\r
1483  *  0b11..Secure and Priviledge user access allowed.\r
1484  */\r
1485 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE1_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE1_MASK)\r
1486 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE2_MASK (0x300U)\r
1487 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE2_SHIFT (8U)\r
1488 /*! RULE2 - secure control rule2. it can be set when check_reg's write_lock is '0'\r
1489  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1490  *  0b01..Non-secure and Privilege access allowed.\r
1491  *  0b10..Secure and Non-priviledge user access allowed.\r
1492  *  0b11..Secure and Priviledge user access allowed.\r
1493  */\r
1494 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE2_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE2_MASK)\r
1495 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE3_MASK (0x3000U)\r
1496 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE3_SHIFT (12U)\r
1497 /*! RULE3 - secure control rule3. it can be set when check_reg's write_lock is '0'\r
1498  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1499  *  0b01..Non-secure and Privilege access allowed.\r
1500  *  0b10..Secure and Non-priviledge user access allowed.\r
1501  *  0b11..Secure and Priviledge user access allowed.\r
1502  */\r
1503 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE3_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE3_MASK)\r
1504 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE4_MASK (0x30000U)\r
1505 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE4_SHIFT (16U)\r
1506 /*! RULE4 - secure control rule4. it can be set when check_reg's write_lock is '0'\r
1507  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1508  *  0b01..Non-secure and Privilege access allowed.\r
1509  *  0b10..Secure and Non-priviledge user access allowed.\r
1510  *  0b11..Secure and Priviledge user access allowed.\r
1511  */\r
1512 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE4_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE4_MASK)\r
1513 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE5_MASK (0x300000U)\r
1514 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE5_SHIFT (20U)\r
1515 /*! RULE5 - secure control rule5. it can be set when check_reg's write_lock is '0'\r
1516  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1517  *  0b01..Non-secure and Privilege access allowed.\r
1518  *  0b10..Secure and Non-priviledge user access allowed.\r
1519  *  0b11..Secure and Priviledge user access allowed.\r
1520  */\r
1521 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE5_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE5_MASK)\r
1522 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE6_MASK (0x3000000U)\r
1523 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE6_SHIFT (24U)\r
1524 /*! RULE6 - secure control rule6. it can be set when check_reg's write_lock is '0'\r
1525  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1526  *  0b01..Non-secure and Privilege access allowed.\r
1527  *  0b10..Secure and Non-priviledge user access allowed.\r
1528  *  0b11..Secure and Priviledge user access allowed.\r
1529  */\r
1530 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE6_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE6_MASK)\r
1531 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE7_MASK (0x30000000U)\r
1532 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE7_SHIFT (28U)\r
1533 /*! RULE7 - secure control rule7. it can be set when check_reg's write_lock is '0'\r
1534  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1535  *  0b01..Non-secure and Privilege access allowed.\r
1536  *  0b10..Secure and Non-priviledge user access allowed.\r
1537  *  0b11..Secure and Priviledge user access allowed.\r
1538  */\r
1539 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE7_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_RULE7_MASK)\r
1540 /*! @} */\r
1541 \r
1542 /* The count of AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE */\r
1543 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_COUNT (1U)\r
1544 \r
1545 /* The count of AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE */\r
1546 #define AHB_SECURE_CTRL_SEC_CTRL_FLASH_ROM_SEC_CTRL_ROM_MEM_RULE_COUNT2 (4U)\r
1547 \r
1548 /*! @name SEC_CTRL_RAMX_SLAVE_RULE - Security access rules for RAMX slaves. */\r
1549 /*! @{ */\r
1550 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SLAVE_RULE_RAMX_RULE_MASK (0x3U)\r
1551 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SLAVE_RULE_RAMX_RULE_SHIFT (0U)\r
1552 /*! RAMX_RULE - Security access rules for the whole RAMX : 0x0400_0000 - 0x0400_7FFF\r
1553  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1554  *  0b01..Non-secure and Privilege access allowed.\r
1555  *  0b10..Secure and Non-priviledge user access allowed.\r
1556  *  0b11..Secure and Priviledge user access allowed.\r
1557  */\r
1558 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SLAVE_RULE_RAMX_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SLAVE_RULE_RAMX_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SLAVE_RULE_RAMX_RULE_MASK)\r
1559 /*! @} */\r
1560 \r
1561 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAMX_SLAVE_RULE */\r
1562 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SLAVE_RULE_COUNT (1U)\r
1563 \r
1564 /*! @name SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE -  */\r
1565 /*! @{ */\r
1566 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE0_MASK (0x3U)\r
1567 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE0_SHIFT (0U)\r
1568 /*! RULE0 - secure control rule0. it can be set when check_reg's write_lock is '0'\r
1569  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1570  *  0b01..Non-secure and Privilege access allowed.\r
1571  *  0b10..Secure and Non-priviledge user access allowed.\r
1572  *  0b11..Secure and Priviledge user access allowed.\r
1573  */\r
1574 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE0_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE0_MASK)\r
1575 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE1_MASK (0x30U)\r
1576 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE1_SHIFT (4U)\r
1577 /*! RULE1 - secure control rule1. it can be set when check_reg's write_lock is '0'\r
1578  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1579  *  0b01..Non-secure and Privilege access allowed.\r
1580  *  0b10..Secure and Non-priviledge user access allowed.\r
1581  *  0b11..Secure and Priviledge user access allowed.\r
1582  */\r
1583 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE1_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE1_MASK)\r
1584 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE2_MASK (0x300U)\r
1585 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE2_SHIFT (8U)\r
1586 /*! RULE2 - secure control rule2. it can be set when check_reg's write_lock is '0'\r
1587  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1588  *  0b01..Non-secure and Privilege access allowed.\r
1589  *  0b10..Secure and Non-priviledge user access allowed.\r
1590  *  0b11..Secure and Priviledge user access allowed.\r
1591  */\r
1592 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE2_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE2_MASK)\r
1593 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE3_MASK (0x3000U)\r
1594 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE3_SHIFT (12U)\r
1595 /*! RULE3 - secure control rule3. it can be set when check_reg's write_lock is '0'\r
1596  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1597  *  0b01..Non-secure and Privilege access allowed.\r
1598  *  0b10..Secure and Non-priviledge user access allowed.\r
1599  *  0b11..Secure and Priviledge user access allowed.\r
1600  */\r
1601 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE3_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE3_MASK)\r
1602 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE4_MASK (0x30000U)\r
1603 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE4_SHIFT (16U)\r
1604 /*! RULE4 - secure control rule4. it can be set when check_reg's write_lock is '0'\r
1605  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1606  *  0b01..Non-secure and Privilege access allowed.\r
1607  *  0b10..Secure and Non-priviledge user access allowed.\r
1608  *  0b11..Secure and Priviledge user access allowed.\r
1609  */\r
1610 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE4_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE4_MASK)\r
1611 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE5_MASK (0x300000U)\r
1612 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE5_SHIFT (20U)\r
1613 /*! RULE5 - secure control rule5. it can be set when check_reg's write_lock is '0'\r
1614  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1615  *  0b01..Non-secure and Privilege access allowed.\r
1616  *  0b10..Secure and Non-priviledge user access allowed.\r
1617  *  0b11..Secure and Priviledge user access allowed.\r
1618  */\r
1619 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE5_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE5_MASK)\r
1620 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE6_MASK (0x3000000U)\r
1621 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE6_SHIFT (24U)\r
1622 /*! RULE6 - secure control rule6. it can be set when check_reg's write_lock is '0'\r
1623  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1624  *  0b01..Non-secure and Privilege access allowed.\r
1625  *  0b10..Secure and Non-priviledge user access allowed.\r
1626  *  0b11..Secure and Priviledge user access allowed.\r
1627  */\r
1628 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE6_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE6_MASK)\r
1629 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE7_MASK (0x30000000U)\r
1630 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE7_SHIFT (28U)\r
1631 /*! RULE7 - secure control rule7. it can be set when check_reg's write_lock is '0'\r
1632  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1633  *  0b01..Non-secure and Privilege access allowed.\r
1634  *  0b10..Secure and Non-priviledge user access allowed.\r
1635  *  0b11..Secure and Priviledge user access allowed.\r
1636  */\r
1637 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE7_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_RULE7_MASK)\r
1638 /*! @} */\r
1639 \r
1640 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE */\r
1641 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_COUNT (1U)\r
1642 \r
1643 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE */\r
1644 #define AHB_SECURE_CTRL_SEC_CTRL_RAMX_SEC_CTRL_RAMX_MEM_RULE_MEM_RULE_COUNT2 (1U)\r
1645 \r
1646 /*! @name SEC_CTRL_RAM0_SLAVE_RULE - Security access rules for RAM0 slaves. */\r
1647 /*! @{ */\r
1648 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SLAVE_RULE_RAM0_RULE_MASK (0x3U)\r
1649 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SLAVE_RULE_RAM0_RULE_SHIFT (0U)\r
1650 /*! RAM0_RULE - Security access rules for the whole RAM0 : 0x2000_0000 - 0x2000_FFFF\r
1651  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1652  *  0b01..Non-secure and Privilege access allowed.\r
1653  *  0b10..Secure and Non-priviledge user access allowed.\r
1654  *  0b11..Secure and Priviledge user access allowed.\r
1655  */\r
1656 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SLAVE_RULE_RAM0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SLAVE_RULE_RAM0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SLAVE_RULE_RAM0_RULE_MASK)\r
1657 /*! @} */\r
1658 \r
1659 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM0_SLAVE_RULE */\r
1660 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SLAVE_RULE_COUNT (1U)\r
1661 \r
1662 /*! @name SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE -  */\r
1663 /*! @{ */\r
1664 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE0_MASK (0x3U)\r
1665 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE0_SHIFT (0U)\r
1666 /*! RULE0 - secure control rule0. it can be set when check_reg's write_lock is '0'\r
1667  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1668  *  0b01..Non-secure and Privilege access allowed.\r
1669  *  0b10..Secure and Non-priviledge user access allowed.\r
1670  *  0b11..Secure and Priviledge user access allowed.\r
1671  */\r
1672 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE0_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE0_MASK)\r
1673 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE1_MASK (0x30U)\r
1674 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE1_SHIFT (4U)\r
1675 /*! RULE1 - secure control rule1. it can be set when check_reg's write_lock is '0'\r
1676  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1677  *  0b01..Non-secure and Privilege access allowed.\r
1678  *  0b10..Secure and Non-priviledge user access allowed.\r
1679  *  0b11..Secure and Priviledge user access allowed.\r
1680  */\r
1681 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE1_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE1_MASK)\r
1682 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE2_MASK (0x300U)\r
1683 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE2_SHIFT (8U)\r
1684 /*! RULE2 - secure control rule2. it can be set when check_reg's write_lock is '0'\r
1685  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1686  *  0b01..Non-secure and Privilege access allowed.\r
1687  *  0b10..Secure and Non-priviledge user access allowed.\r
1688  *  0b11..Secure and Priviledge user access allowed.\r
1689  */\r
1690 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE2_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE2_MASK)\r
1691 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE3_MASK (0x3000U)\r
1692 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE3_SHIFT (12U)\r
1693 /*! RULE3 - secure control rule3. it can be set when check_reg's write_lock is '0'\r
1694  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1695  *  0b01..Non-secure and Privilege access allowed.\r
1696  *  0b10..Secure and Non-priviledge user access allowed.\r
1697  *  0b11..Secure and Priviledge user access allowed.\r
1698  */\r
1699 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE3_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE3_MASK)\r
1700 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE4_MASK (0x30000U)\r
1701 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE4_SHIFT (16U)\r
1702 /*! RULE4 - secure control rule4. it can be set when check_reg's write_lock is '0'\r
1703  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1704  *  0b01..Non-secure and Privilege access allowed.\r
1705  *  0b10..Secure and Non-priviledge user access allowed.\r
1706  *  0b11..Secure and Priviledge user access allowed.\r
1707  */\r
1708 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE4_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE4_MASK)\r
1709 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE5_MASK (0x300000U)\r
1710 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE5_SHIFT (20U)\r
1711 /*! RULE5 - secure control rule5. it can be set when check_reg's write_lock is '0'\r
1712  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1713  *  0b01..Non-secure and Privilege access allowed.\r
1714  *  0b10..Secure and Non-priviledge user access allowed.\r
1715  *  0b11..Secure and Priviledge user access allowed.\r
1716  */\r
1717 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE5_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE5_MASK)\r
1718 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE6_MASK (0x3000000U)\r
1719 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE6_SHIFT (24U)\r
1720 /*! RULE6 - secure control rule6. it can be set when check_reg's write_lock is '0'\r
1721  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1722  *  0b01..Non-secure and Privilege access allowed.\r
1723  *  0b10..Secure and Non-priviledge user access allowed.\r
1724  *  0b11..Secure and Priviledge user access allowed.\r
1725  */\r
1726 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE6_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE6_MASK)\r
1727 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE7_MASK (0x30000000U)\r
1728 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE7_SHIFT (28U)\r
1729 /*! RULE7 - secure control rule7. it can be set when check_reg's write_lock is '0'\r
1730  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1731  *  0b01..Non-secure and Privilege access allowed.\r
1732  *  0b10..Secure and Non-priviledge user access allowed.\r
1733  *  0b11..Secure and Priviledge user access allowed.\r
1734  */\r
1735 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE7_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_RULE7_MASK)\r
1736 /*! @} */\r
1737 \r
1738 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE */\r
1739 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_COUNT (1U)\r
1740 \r
1741 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE */\r
1742 #define AHB_SECURE_CTRL_SEC_CTRL_RAM0_SEC_CTRL_RAM0_MEM_RULE_MEM_RULE_COUNT2 (2U)\r
1743 \r
1744 /*! @name SEC_CTRL_RAM1_SLAVE_RULE - Security access rules for RAM1 slaves. */\r
1745 /*! @{ */\r
1746 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SLAVE_RULE_RAM0_RULE_MASK (0x3U)\r
1747 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SLAVE_RULE_RAM0_RULE_SHIFT (0U)\r
1748 /*! RAM0_RULE - Security access rules for the whole RAM1 : 0x2001_0000 - 0x2001_FFFF" name="0\r
1749  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1750  *  0b01..Non-secure and Privilege access allowed.\r
1751  *  0b10..Secure and Non-priviledge user access allowed.\r
1752  *  0b11..Secure and Priviledge user access allowed.\r
1753  */\r
1754 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SLAVE_RULE_RAM0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SLAVE_RULE_RAM0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SLAVE_RULE_RAM0_RULE_MASK)\r
1755 /*! @} */\r
1756 \r
1757 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM1_SLAVE_RULE */\r
1758 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SLAVE_RULE_COUNT (1U)\r
1759 \r
1760 /*! @name SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE -  */\r
1761 /*! @{ */\r
1762 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE0_MASK (0x3U)\r
1763 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE0_SHIFT (0U)\r
1764 /*! RULE0 - secure control rule0. it can be set when check_reg's write_lock is '0'\r
1765  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1766  *  0b01..Non-secure and Privilege access allowed.\r
1767  *  0b10..Secure and Non-priviledge user access allowed.\r
1768  *  0b11..Secure and Priviledge user access allowed.\r
1769  */\r
1770 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE0_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE0_MASK)\r
1771 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE1_MASK (0x30U)\r
1772 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE1_SHIFT (4U)\r
1773 /*! RULE1 - secure control rule1. it can be set when check_reg's write_lock is '0'\r
1774  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1775  *  0b01..Non-secure and Privilege access allowed.\r
1776  *  0b10..Secure and Non-priviledge user access allowed.\r
1777  *  0b11..Secure and Priviledge user access allowed.\r
1778  */\r
1779 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE1_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE1_MASK)\r
1780 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE2_MASK (0x300U)\r
1781 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE2_SHIFT (8U)\r
1782 /*! RULE2 - secure control rule2. it can be set when check_reg's write_lock is '0'\r
1783  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1784  *  0b01..Non-secure and Privilege access allowed.\r
1785  *  0b10..Secure and Non-priviledge user access allowed.\r
1786  *  0b11..Secure and Priviledge user access allowed.\r
1787  */\r
1788 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE2_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE2_MASK)\r
1789 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE3_MASK (0x3000U)\r
1790 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE3_SHIFT (12U)\r
1791 /*! RULE3 - secure control rule3. it can be set when check_reg's write_lock is '0'\r
1792  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1793  *  0b01..Non-secure and Privilege access allowed.\r
1794  *  0b10..Secure and Non-priviledge user access allowed.\r
1795  *  0b11..Secure and Priviledge user access allowed.\r
1796  */\r
1797 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE3_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE3_MASK)\r
1798 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE4_MASK (0x30000U)\r
1799 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE4_SHIFT (16U)\r
1800 /*! RULE4 - secure control rule4. it can be set when check_reg's write_lock is '0'\r
1801  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1802  *  0b01..Non-secure and Privilege access allowed.\r
1803  *  0b10..Secure and Non-priviledge user access allowed.\r
1804  *  0b11..Secure and Priviledge user access allowed.\r
1805  */\r
1806 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE4_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE4_MASK)\r
1807 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE5_MASK (0x300000U)\r
1808 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE5_SHIFT (20U)\r
1809 /*! RULE5 - secure control rule5. it can be set when check_reg's write_lock is '0'\r
1810  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1811  *  0b01..Non-secure and Privilege access allowed.\r
1812  *  0b10..Secure and Non-priviledge user access allowed.\r
1813  *  0b11..Secure and Priviledge user access allowed.\r
1814  */\r
1815 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE5_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE5_MASK)\r
1816 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE6_MASK (0x3000000U)\r
1817 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE6_SHIFT (24U)\r
1818 /*! RULE6 - secure control rule6. it can be set when check_reg's write_lock is '0'\r
1819  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1820  *  0b01..Non-secure and Privilege access allowed.\r
1821  *  0b10..Secure and Non-priviledge user access allowed.\r
1822  *  0b11..Secure and Priviledge user access allowed.\r
1823  */\r
1824 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE6_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE6_MASK)\r
1825 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE7_MASK (0x30000000U)\r
1826 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE7_SHIFT (28U)\r
1827 /*! RULE7 - secure control rule7. it can be set when check_reg's write_lock is '0'\r
1828  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1829  *  0b01..Non-secure and Privilege access allowed.\r
1830  *  0b10..Secure and Non-priviledge user access allowed.\r
1831  *  0b11..Secure and Priviledge user access allowed.\r
1832  */\r
1833 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE7_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_RULE7_MASK)\r
1834 /*! @} */\r
1835 \r
1836 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE */\r
1837 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_COUNT (1U)\r
1838 \r
1839 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE */\r
1840 #define AHB_SECURE_CTRL_SEC_CTRL_RAM1_SEC_CTRL_RAM1_MEM_RULE_MEM_RULE_COUNT2 (2U)\r
1841 \r
1842 /*! @name SEC_CTRL_RAM2_SLAVE_RULE - Security access rules for RAM2 slaves. */\r
1843 /*! @{ */\r
1844 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SLAVE_RULE_RAM2_RULE_MASK (0x3U)\r
1845 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SLAVE_RULE_RAM2_RULE_SHIFT (0U)\r
1846 /*! RAM2_RULE - Security access rules for the whole RAM2 : 0x2002_0000 - 0x2002_FFFF\r
1847  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1848  *  0b01..Non-secure and Privilege access allowed.\r
1849  *  0b10..Secure and Non-priviledge user access allowed.\r
1850  *  0b11..Secure and Priviledge user access allowed.\r
1851  */\r
1852 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SLAVE_RULE_RAM2_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SLAVE_RULE_RAM2_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SLAVE_RULE_RAM2_RULE_MASK)\r
1853 /*! @} */\r
1854 \r
1855 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM2_SLAVE_RULE */\r
1856 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SLAVE_RULE_COUNT (1U)\r
1857 \r
1858 /*! @name SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE -  */\r
1859 /*! @{ */\r
1860 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE0_MASK (0x3U)\r
1861 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE0_SHIFT (0U)\r
1862 /*! RULE0 - secure control rule0. it can be set when check_reg's write_lock is '0'\r
1863  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1864  *  0b01..Non-secure and Privilege access allowed.\r
1865  *  0b10..Secure and Non-priviledge user access allowed.\r
1866  *  0b11..Secure and Priviledge user access allowed.\r
1867  */\r
1868 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE0_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE0_MASK)\r
1869 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE1_MASK (0x30U)\r
1870 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE1_SHIFT (4U)\r
1871 /*! RULE1 - secure control rule1. it can be set when check_reg's write_lock is '0'\r
1872  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1873  *  0b01..Non-secure and Privilege access allowed.\r
1874  *  0b10..Secure and Non-priviledge user access allowed.\r
1875  *  0b11..Secure and Priviledge user access allowed.\r
1876  */\r
1877 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE1_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE1_MASK)\r
1878 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE2_MASK (0x300U)\r
1879 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE2_SHIFT (8U)\r
1880 /*! RULE2 - secure control rule2. it can be set when check_reg's write_lock is '0'\r
1881  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1882  *  0b01..Non-secure and Privilege access allowed.\r
1883  *  0b10..Secure and Non-priviledge user access allowed.\r
1884  *  0b11..Secure and Priviledge user access allowed.\r
1885  */\r
1886 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE2_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE2_MASK)\r
1887 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE3_MASK (0x3000U)\r
1888 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE3_SHIFT (12U)\r
1889 /*! RULE3 - secure control rule3. it can be set when check_reg's write_lock is '0'\r
1890  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1891  *  0b01..Non-secure and Privilege access allowed.\r
1892  *  0b10..Secure and Non-priviledge user access allowed.\r
1893  *  0b11..Secure and Priviledge user access allowed.\r
1894  */\r
1895 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE3_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE3_MASK)\r
1896 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE4_MASK (0x30000U)\r
1897 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE4_SHIFT (16U)\r
1898 /*! RULE4 - secure control rule4. it can be set when check_reg's write_lock is '0'\r
1899  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1900  *  0b01..Non-secure and Privilege access allowed.\r
1901  *  0b10..Secure and Non-priviledge user access allowed.\r
1902  *  0b11..Secure and Priviledge user access allowed.\r
1903  */\r
1904 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE4_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE4_MASK)\r
1905 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE5_MASK (0x300000U)\r
1906 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE5_SHIFT (20U)\r
1907 /*! RULE5 - secure control rule5. it can be set when check_reg's write_lock is '0'\r
1908  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1909  *  0b01..Non-secure and Privilege access allowed.\r
1910  *  0b10..Secure and Non-priviledge user access allowed.\r
1911  *  0b11..Secure and Priviledge user access allowed.\r
1912  */\r
1913 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE5_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE5_MASK)\r
1914 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE6_MASK (0x3000000U)\r
1915 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE6_SHIFT (24U)\r
1916 /*! RULE6 - secure control rule6. it can be set when check_reg's write_lock is '0'\r
1917  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1918  *  0b01..Non-secure and Privilege access allowed.\r
1919  *  0b10..Secure and Non-priviledge user access allowed.\r
1920  *  0b11..Secure and Priviledge user access allowed.\r
1921  */\r
1922 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE6_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE6_MASK)\r
1923 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE7_MASK (0x30000000U)\r
1924 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE7_SHIFT (28U)\r
1925 /*! RULE7 - secure control rule7. it can be set when check_reg's write_lock is '0'\r
1926  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1927  *  0b01..Non-secure and Privilege access allowed.\r
1928  *  0b10..Secure and Non-priviledge user access allowed.\r
1929  *  0b11..Secure and Priviledge user access allowed.\r
1930  */\r
1931 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE7_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_RULE7_MASK)\r
1932 /*! @} */\r
1933 \r
1934 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE */\r
1935 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_COUNT (1U)\r
1936 \r
1937 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE */\r
1938 #define AHB_SECURE_CTRL_SEC_CTRL_RAM2_SEC_CTRL_RAM2_MEM_RULE_MEM_RULE_COUNT2 (2U)\r
1939 \r
1940 /*! @name SEC_CTRL_RAM3_SLAVE_RULE - Security access rules for RAM3 slaves. */\r
1941 /*! @{ */\r
1942 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SLAVE_RULE_RAM3_RULE_MASK (0x3U)\r
1943 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SLAVE_RULE_RAM3_RULE_SHIFT (0U)\r
1944 /*! RAM3_RULE - Security access rules for the whole RAM3: 0x2003_0000 - 0x2003_FFFF\r
1945  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1946  *  0b01..Non-secure and Privilege access allowed.\r
1947  *  0b10..Secure and Non-priviledge user access allowed.\r
1948  *  0b11..Secure and Priviledge user access allowed.\r
1949  */\r
1950 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SLAVE_RULE_RAM3_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SLAVE_RULE_RAM3_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SLAVE_RULE_RAM3_RULE_MASK)\r
1951 /*! @} */\r
1952 \r
1953 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM3_SLAVE_RULE */\r
1954 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SLAVE_RULE_COUNT (1U)\r
1955 \r
1956 /*! @name SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE -  */\r
1957 /*! @{ */\r
1958 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE0_MASK (0x3U)\r
1959 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE0_SHIFT (0U)\r
1960 /*! RULE0 - secure control rule0. it can be set when check_reg's write_lock is '0'\r
1961  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1962  *  0b01..Non-secure and Privilege access allowed.\r
1963  *  0b10..Secure and Non-priviledge user access allowed.\r
1964  *  0b11..Secure and Priviledge user access allowed.\r
1965  */\r
1966 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE0_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE0_MASK)\r
1967 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE1_MASK (0x30U)\r
1968 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE1_SHIFT (4U)\r
1969 /*! RULE1 - secure control rule1. it can be set when check_reg's write_lock is '0'\r
1970  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1971  *  0b01..Non-secure and Privilege access allowed.\r
1972  *  0b10..Secure and Non-priviledge user access allowed.\r
1973  *  0b11..Secure and Priviledge user access allowed.\r
1974  */\r
1975 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE1_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE1_MASK)\r
1976 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE2_MASK (0x300U)\r
1977 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE2_SHIFT (8U)\r
1978 /*! RULE2 - secure control rule2. it can be set when check_reg's write_lock is '0'\r
1979  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1980  *  0b01..Non-secure and Privilege access allowed.\r
1981  *  0b10..Secure and Non-priviledge user access allowed.\r
1982  *  0b11..Secure and Priviledge user access allowed.\r
1983  */\r
1984 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE2_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE2_MASK)\r
1985 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE3_MASK (0x3000U)\r
1986 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE3_SHIFT (12U)\r
1987 /*! RULE3 - secure control rule3. it can be set when check_reg's write_lock is '0'\r
1988  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1989  *  0b01..Non-secure and Privilege access allowed.\r
1990  *  0b10..Secure and Non-priviledge user access allowed.\r
1991  *  0b11..Secure and Priviledge user access allowed.\r
1992  */\r
1993 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE3_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE3_MASK)\r
1994 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE4_MASK (0x30000U)\r
1995 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE4_SHIFT (16U)\r
1996 /*! RULE4 - secure control rule4. it can be set when check_reg's write_lock is '0'\r
1997  *  0b00..Non-secure and Non-priviledge user access allowed.\r
1998  *  0b01..Non-secure and Privilege access allowed.\r
1999  *  0b10..Secure and Non-priviledge user access allowed.\r
2000  *  0b11..Secure and Priviledge user access allowed.\r
2001  */\r
2002 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE4_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE4_MASK)\r
2003 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE5_MASK (0x300000U)\r
2004 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE5_SHIFT (20U)\r
2005 /*! RULE5 - secure control rule5. it can be set when check_reg's write_lock is '0'\r
2006  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2007  *  0b01..Non-secure and Privilege access allowed.\r
2008  *  0b10..Secure and Non-priviledge user access allowed.\r
2009  *  0b11..Secure and Priviledge user access allowed.\r
2010  */\r
2011 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE5_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE5_MASK)\r
2012 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE6_MASK (0x3000000U)\r
2013 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE6_SHIFT (24U)\r
2014 /*! RULE6 - secure control rule6. it can be set when check_reg's write_lock is '0'\r
2015  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2016  *  0b01..Non-secure and Privilege access allowed.\r
2017  *  0b10..Secure and Non-priviledge user access allowed.\r
2018  *  0b11..Secure and Priviledge user access allowed.\r
2019  */\r
2020 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE6_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE6_MASK)\r
2021 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE7_MASK (0x30000000U)\r
2022 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE7_SHIFT (28U)\r
2023 /*! RULE7 - secure control rule7. it can be set when check_reg's write_lock is '0'\r
2024  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2025  *  0b01..Non-secure and Privilege access allowed.\r
2026  *  0b10..Secure and Non-priviledge user access allowed.\r
2027  *  0b11..Secure and Priviledge user access allowed.\r
2028  */\r
2029 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE7_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_RULE7_MASK)\r
2030 /*! @} */\r
2031 \r
2032 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE */\r
2033 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_COUNT (1U)\r
2034 \r
2035 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE */\r
2036 #define AHB_SECURE_CTRL_SEC_CTRL_RAM3_SEC_CTRL_RAM3_MEM_RULE_MEM_RULE_COUNT2 (2U)\r
2037 \r
2038 /*! @name SEC_CTRL_RAM4_SLAVE_RULE - Security access rules for RAM4 slaves. */\r
2039 /*! @{ */\r
2040 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SLAVE_RULE_RAM4_RULE_MASK (0x3U)\r
2041 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SLAVE_RULE_RAM4_RULE_SHIFT (0U)\r
2042 /*! RAM4_RULE - Security access rules for the whole RAM4 : 0x2004_0000 - 0x2004_3FFF\r
2043  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2044  *  0b01..Non-secure and Privilege access allowed.\r
2045  *  0b10..Secure and Non-priviledge user access allowed.\r
2046  *  0b11..Secure and Priviledge user access allowed.\r
2047  */\r
2048 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SLAVE_RULE_RAM4_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM4_SLAVE_RULE_RAM4_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM4_SLAVE_RULE_RAM4_RULE_MASK)\r
2049 /*! @} */\r
2050 \r
2051 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM4_SLAVE_RULE */\r
2052 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SLAVE_RULE_COUNT (1U)\r
2053 \r
2054 /*! @name SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE -  */\r
2055 /*! @{ */\r
2056 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE0_MASK (0x3U)\r
2057 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE0_SHIFT (0U)\r
2058 /*! RULE0 - secure control rule0. it can be set when check_reg's write_lock is '0'\r
2059  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2060  *  0b01..Non-secure and Privilege access allowed.\r
2061  *  0b10..Secure and Non-priviledge user access allowed.\r
2062  *  0b11..Secure and Priviledge user access allowed.\r
2063  */\r
2064 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE0_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE0_MASK)\r
2065 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE1_MASK (0x30U)\r
2066 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE1_SHIFT (4U)\r
2067 /*! RULE1 - secure control rule1. it can be set when check_reg's write_lock is '0'\r
2068  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2069  *  0b01..Non-secure and Privilege access allowed.\r
2070  *  0b10..Secure and Non-priviledge user access allowed.\r
2071  *  0b11..Secure and Priviledge user access allowed.\r
2072  */\r
2073 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE1_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE1_MASK)\r
2074 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE2_MASK (0x300U)\r
2075 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE2_SHIFT (8U)\r
2076 /*! RULE2 - secure control rule2. it can be set when check_reg's write_lock is '0'\r
2077  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2078  *  0b01..Non-secure and Privilege access allowed.\r
2079  *  0b10..Secure and Non-priviledge user access allowed.\r
2080  *  0b11..Secure and Priviledge user access allowed.\r
2081  */\r
2082 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE2_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE2_MASK)\r
2083 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE3_MASK (0x3000U)\r
2084 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE3_SHIFT (12U)\r
2085 /*! RULE3 - secure control rule3. it can be set when check_reg's write_lock is '0'\r
2086  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2087  *  0b01..Non-secure and Privilege access allowed.\r
2088  *  0b10..Secure and Non-priviledge user access allowed.\r
2089  *  0b11..Secure and Priviledge user access allowed.\r
2090  */\r
2091 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE3_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_RULE3_MASK)\r
2092 /*! @} */\r
2093 \r
2094 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE */\r
2095 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_COUNT (1U)\r
2096 \r
2097 /* The count of AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE */\r
2098 #define AHB_SECURE_CTRL_SEC_CTRL_RAM4_SEC_CTRL_RAM4_MEM_RULE_MEM_RULE_COUNT2 (1U)\r
2099 \r
2100 /*! @name SEC_CTRL_APB_BRIDGE_SLAVE_RULE -  */\r
2101 /*! @{ */\r
2102 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE0_RULE_MASK (0x3U)\r
2103 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE0_RULE_SHIFT (0U)\r
2104 /*! APBBRIDGE0_RULE - Security access rules for the whole APB Bridge 0\r
2105  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2106  *  0b01..Non-secure and Privilege access allowed.\r
2107  *  0b10..Secure and Non-priviledge user access allowed.\r
2108  *  0b11..Secure and Priviledge user access allowed.\r
2109  */\r
2110 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE0_RULE_MASK)\r
2111 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE1_RULE_MASK (0x30U)\r
2112 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE1_RULE_SHIFT (4U)\r
2113 /*! APBBRIDGE1_RULE - Security access rules for the whole APB Bridge 1\r
2114  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2115  *  0b01..Non-secure and Privilege access allowed.\r
2116  *  0b10..Secure and Non-priviledge user access allowed.\r
2117  *  0b11..Secure and Priviledge user access allowed.\r
2118  */\r
2119 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE1_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE1_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_APBBRIDGE1_RULE_MASK)\r
2120 /*! @} */\r
2121 \r
2122 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE */\r
2123 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SLAVE_RULE_COUNT (1U)\r
2124 \r
2125 /*! @name SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0 - Security access rules for APB Bridge 0 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 0 sectors in total. */\r
2126 /*! @{ */\r
2127 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SYSCON_RULE_MASK (0x3U)\r
2128 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SYSCON_RULE_SHIFT (0U)\r
2129 /*! SYSCON_RULE - System Configuration\r
2130  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2131  *  0b01..Non-secure and Privilege access allowed.\r
2132  *  0b10..Secure and Non-priviledge user access allowed.\r
2133  *  0b11..Secure and Priviledge user access allowed.\r
2134  */\r
2135 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SYSCON_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SYSCON_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SYSCON_RULE_MASK)\r
2136 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_IOCON_RULE_MASK (0x30U)\r
2137 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_IOCON_RULE_SHIFT (4U)\r
2138 /*! IOCON_RULE - I/O Configuration\r
2139  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2140  *  0b01..Non-secure and Privilege access allowed.\r
2141  *  0b10..Secure and Non-priviledge user access allowed.\r
2142  *  0b11..Secure and Priviledge user access allowed.\r
2143  */\r
2144 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_IOCON_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_IOCON_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_IOCON_RULE_MASK)\r
2145 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT0_RULE_MASK (0x300U)\r
2146 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT0_RULE_SHIFT (8U)\r
2147 /*! GINT0_RULE - GPIO input Interrupt 0\r
2148  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2149  *  0b01..Non-secure and Privilege access allowed.\r
2150  *  0b10..Secure and Non-priviledge user access allowed.\r
2151  *  0b11..Secure and Priviledge user access allowed.\r
2152  */\r
2153 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT0_RULE_MASK)\r
2154 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT1_RULE_MASK (0x3000U)\r
2155 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT1_RULE_SHIFT (12U)\r
2156 /*! GINT1_RULE - GPIO input Interrupt 1\r
2157  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2158  *  0b01..Non-secure and Privilege access allowed.\r
2159  *  0b10..Secure and Non-priviledge user access allowed.\r
2160  *  0b11..Secure and Priviledge user access allowed.\r
2161  */\r
2162 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT1_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT1_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_GINT1_RULE_MASK)\r
2163 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PINT_RULE_MASK (0x30000U)\r
2164 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PINT_RULE_SHIFT (16U)\r
2165 /*! PINT_RULE - Pin Interrupt and Pattern match\r
2166  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2167  *  0b01..Non-secure and Privilege access allowed.\r
2168  *  0b10..Secure and Non-priviledge user access allowed.\r
2169  *  0b11..Secure and Priviledge user access allowed.\r
2170  */\r
2171 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PINT_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PINT_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PINT_RULE_MASK)\r
2172 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SEC_PINT_RULE_MASK (0x300000U)\r
2173 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SEC_PINT_RULE_SHIFT (20U)\r
2174 /*! SEC_PINT_RULE - Secure Pin Interrupt and Pattern match\r
2175  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2176  *  0b01..Non-secure and Privilege access allowed.\r
2177  *  0b10..Secure and Non-priviledge user access allowed.\r
2178  *  0b11..Secure and Priviledge user access allowed.\r
2179  */\r
2180 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SEC_PINT_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SEC_PINT_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_SEC_PINT_RULE_MASK)\r
2181 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PMUX_RULE_MASK (0x3000000U)\r
2182 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PMUX_RULE_SHIFT (24U)\r
2183 /*! PMUX_RULE - Peripherals mux\r
2184  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2185  *  0b01..Non-secure and Privilege access allowed.\r
2186  *  0b10..Secure and Non-priviledge user access allowed.\r
2187  *  0b11..Secure and Priviledge user access allowed.\r
2188  */\r
2189 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PMUX_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PMUX_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_PMUX_RULE_MASK)\r
2190 /*! @} */\r
2191 \r
2192 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0 */\r
2193 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL0_COUNT (1U)\r
2194 \r
2195 /*! @name SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1 - Security access rules for APB Bridge 0 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 0 sectors in total. */\r
2196 /*! @{ */\r
2197 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER0_RULE_MASK (0x3U)\r
2198 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER0_RULE_SHIFT (0U)\r
2199 /*! CTIMER0_RULE - Standard counter/Timer 0\r
2200  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2201  *  0b01..Non-secure and Privilege access allowed.\r
2202  *  0b10..Secure and Non-priviledge user access allowed.\r
2203  *  0b11..Secure and Priviledge user access allowed.\r
2204  */\r
2205 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER0_RULE_MASK)\r
2206 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER1_RULE_MASK (0x30U)\r
2207 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER1_RULE_SHIFT (4U)\r
2208 /*! CTIMER1_RULE - Standard counter/Timer 1\r
2209  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2210  *  0b01..Non-secure and Privilege access allowed.\r
2211  *  0b10..Secure and Non-priviledge user access allowed.\r
2212  *  0b11..Secure and Priviledge user access allowed.\r
2213  */\r
2214 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER1_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER1_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_CTIMER1_RULE_MASK)\r
2215 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_WWDT_RULE_MASK (0x30000U)\r
2216 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_WWDT_RULE_SHIFT (16U)\r
2217 /*! WWDT_RULE - Windiwed wtachdog Timer\r
2218  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2219  *  0b01..Non-secure and Privilege access allowed.\r
2220  *  0b10..Secure and Non-priviledge user access allowed.\r
2221  *  0b11..Secure and Priviledge user access allowed.\r
2222  */\r
2223 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_WWDT_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_WWDT_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_WWDT_RULE_MASK)\r
2224 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_MRT_RULE_MASK (0x300000U)\r
2225 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_MRT_RULE_SHIFT (20U)\r
2226 /*! MRT_RULE - Multi-rate Timer\r
2227  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2228  *  0b01..Non-secure and Privilege access allowed.\r
2229  *  0b10..Secure and Non-priviledge user access allowed.\r
2230  *  0b11..Secure and Priviledge user access allowed.\r
2231  */\r
2232 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_MRT_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_MRT_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_MRT_RULE_MASK)\r
2233 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_UTICK_RULE_MASK (0x3000000U)\r
2234 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_UTICK_RULE_SHIFT (24U)\r
2235 /*! UTICK_RULE - Micro-Timer\r
2236  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2237  *  0b01..Non-secure and Privilege access allowed.\r
2238  *  0b10..Secure and Non-priviledge user access allowed.\r
2239  *  0b11..Secure and Priviledge user access allowed.\r
2240  */\r
2241 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_UTICK_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_UTICK_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_UTICK_RULE_MASK)\r
2242 /*! @} */\r
2243 \r
2244 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1 */\r
2245 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL1_COUNT (1U)\r
2246 \r
2247 /*! @name SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2 - Security access rules for APB Bridge 0 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 0 sectors in total. */\r
2248 /*! @{ */\r
2249 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_ANACTRL_RULE_MASK (0x3000U)\r
2250 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_ANACTRL_RULE_SHIFT (12U)\r
2251 /*! ANACTRL_RULE - Analog Modules controller\r
2252  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2253  *  0b01..Non-secure and Privilege access allowed.\r
2254  *  0b10..Secure and Non-priviledge user access allowed.\r
2255  *  0b11..Secure and Priviledge user access allowed.\r
2256  */\r
2257 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_ANACTRL_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_ANACTRL_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_ANACTRL_RULE_MASK)\r
2258 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_EFUSE_RULE_MASK (0x300000U)\r
2259 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_EFUSE_RULE_SHIFT (20U)\r
2260 /*! EFUSE_RULE - eFUSE (One Time Programmable) memory controller\r
2261  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2262  *  0b01..Non-secure and Privilege access allowed.\r
2263  *  0b10..Secure and Non-priviledge user access allowed.\r
2264  *  0b11..Secure and Priviledge user access allowed.\r
2265  */\r
2266 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_EFUSE_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_EFUSE_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_EFUSE_RULE_MASK)\r
2267 /*! @} */\r
2268 \r
2269 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2 */\r
2270 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL2_COUNT (1U)\r
2271 \r
2272 /*! @name SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3 - Security access rules for APB Bridge 0 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 0 sectors in total. */\r
2273 /*! @{ */\r
2274 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_CAPTOUCH_RULE_MASK (0x300U)\r
2275 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_CAPTOUCH_RULE_SHIFT (8U)\r
2276 /*! CAPTOUCH_RULE - Capacitive Touch controller\r
2277  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2278  *  0b01..Non-secure and Privilege access allowed.\r
2279  *  0b10..Secure and Non-priviledge user access allowed.\r
2280  *  0b11..Secure and Priviledge user access allowed.\r
2281  */\r
2282 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_CAPTOUCH_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_CAPTOUCH_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_CAPTOUCH_RULE_MASK)\r
2283 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_EZH_RULE_MASK (0x300000U)\r
2284 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_EZH_RULE_SHIFT (20U)\r
2285 /*! EZH_RULE - EZH slave interface\r
2286  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2287  *  0b01..Non-secure and Privilege access allowed.\r
2288  *  0b10..Secure and Non-priviledge user access allowed.\r
2289  *  0b11..Secure and Priviledge user access allowed.\r
2290  */\r
2291 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_EZH_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_EZH_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_EZH_RULE_MASK)\r
2292 /*! @} */\r
2293 \r
2294 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3 */\r
2295 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE0_MEM_CTRL3_COUNT (1U)\r
2296 \r
2297 /*! @name SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0 - Security access rules for APB Bridge 1 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 1 sectors in total. */\r
2298 /*! @{ */\r
2299 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PMC_RULE_MASK (0x3U)\r
2300 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PMC_RULE_SHIFT (0U)\r
2301 /*! PMC_RULE - Power Management Controller\r
2302  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2303  *  0b01..Non-secure and Privilege access allowed.\r
2304  *  0b10..Secure and Non-priviledge user access allowed.\r
2305  *  0b11..Secure and Priviledge user access allowed.\r
2306  */\r
2307 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PMC_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PMC_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PMC_RULE_MASK)\r
2308 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PVT_RULE_MASK (0x300U)\r
2309 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PVT_RULE_SHIFT (8U)\r
2310 /*! PVT_RULE - Process and Voltage Monitoring controller\r
2311  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2312  *  0b01..Non-secure and Privilege access allowed.\r
2313  *  0b10..Secure and Non-priviledge user access allowed.\r
2314  *  0b11..Secure and Priviledge user access allowed.\r
2315  */\r
2316 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PVT_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PVT_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_PVT_RULE_MASK)\r
2317 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_SYSCTRL_RULE_MASK (0x3000U)\r
2318 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_SYSCTRL_RULE_SHIFT (12U)\r
2319 /*! SYSCTRL_RULE - System Controller\r
2320  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2321  *  0b01..Non-secure and Privilege access allowed.\r
2322  *  0b10..Secure and Non-priviledge user access allowed.\r
2323  *  0b11..Secure and Priviledge user access allowed.\r
2324  */\r
2325 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_SYSCTRL_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_SYSCTRL_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_SYSCTRL_RULE_MASK)\r
2326 /*! @} */\r
2327 \r
2328 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0 */\r
2329 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL0_COUNT (1U)\r
2330 \r
2331 /*! @name SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1 - Security access rules for APB Bridge 1 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 1 sectors in total. */\r
2332 /*! @{ */\r
2333 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER2_RULE_MASK (0x3U)\r
2334 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER2_RULE_SHIFT (0U)\r
2335 /*! CTIMER2_RULE - Standard counter/Timer 2\r
2336  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2337  *  0b01..Non-secure and Privilege access allowed.\r
2338  *  0b10..Secure and Non-priviledge user access allowed.\r
2339  *  0b11..Secure and Priviledge user access allowed.\r
2340  */\r
2341 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER2_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER2_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER2_RULE_MASK)\r
2342 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER3_RULE_MASK (0x30U)\r
2343 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER3_RULE_SHIFT (4U)\r
2344 /*! CTIMER3_RULE - Standard counter/Timer 3\r
2345  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2346  *  0b01..Non-secure and Privilege access allowed.\r
2347  *  0b10..Secure and Non-priviledge user access allowed.\r
2348  *  0b11..Secure and Priviledge user access allowed.\r
2349  */\r
2350 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER3_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER3_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER3_RULE_MASK)\r
2351 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER4_RULE_MASK (0x300U)\r
2352 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER4_RULE_SHIFT (8U)\r
2353 /*! CTIMER4_RULE - Standard counter/Timer 4\r
2354  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2355  *  0b01..Non-secure and Privilege access allowed.\r
2356  *  0b10..Secure and Non-priviledge user access allowed.\r
2357  *  0b11..Secure and Priviledge user access allowed.\r
2358  */\r
2359 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER4_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER4_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_CTIMER4_RULE_MASK)\r
2360 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_RTC_RULE_MASK (0x30000U)\r
2361 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_RTC_RULE_SHIFT (16U)\r
2362 /*! RTC_RULE - Real Time Counter\r
2363  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2364  *  0b01..Non-secure and Privilege access allowed.\r
2365  *  0b10..Secure and Non-priviledge user access allowed.\r
2366  *  0b11..Secure and Priviledge user access allowed.\r
2367  */\r
2368 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_RTC_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_RTC_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_RTC_RULE_MASK)\r
2369 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_OSEVENT_RULE_MASK (0x300000U)\r
2370 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_OSEVENT_RULE_SHIFT (20U)\r
2371 /*! OSEVENT_RULE - OS Event Timer\r
2372  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2373  *  0b01..Non-secure and Privilege access allowed.\r
2374  *  0b10..Secure and Non-priviledge user access allowed.\r
2375  *  0b11..Secure and Priviledge user access allowed.\r
2376  */\r
2377 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_OSEVENT_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_OSEVENT_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_OSEVENT_RULE_MASK)\r
2378 /*! @} */\r
2379 \r
2380 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1 */\r
2381 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL1_COUNT (1U)\r
2382 \r
2383 /*! @name SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2 - Security access rules for APB Bridge 1 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 1 sectors in total. */\r
2384 /*! @{ */\r
2385 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_FLASH_CTRL_RULE_MASK (0x30000U)\r
2386 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_FLASH_CTRL_RULE_SHIFT (16U)\r
2387 /*! FLASH_CTRL_RULE - Flash Controller\r
2388  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2389  *  0b01..Non-secure and Privilege access allowed.\r
2390  *  0b10..Secure and Non-priviledge user access allowed.\r
2391  *  0b11..Secure and Priviledge user access allowed.\r
2392  */\r
2393 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_FLASH_CTRL_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_FLASH_CTRL_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_FLASH_CTRL_RULE_MASK)\r
2394 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_PRINCE_RULE_MASK (0x300000U)\r
2395 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_PRINCE_RULE_SHIFT (20U)\r
2396 /*! PRINCE_RULE\r
2397  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2398  *  0b01..Non-secure and Privilege access allowed.\r
2399  *  0b10..Secure and Non-priviledge user access allowed.\r
2400  *  0b11..Secure and Priviledge user access allowed.\r
2401  */\r
2402 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_PRINCE_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_PRINCE_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_PRINCE_RULE_MASK)\r
2403 /*! @} */\r
2404 \r
2405 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2 */\r
2406 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL2_COUNT (1U)\r
2407 \r
2408 /*! @name SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3 - Security access rules for APB Bridge 1 peripherals. Each APB bridge sector is 4 Kbytes. There are 32 APB Bridge 1 sectors in total. */\r
2409 /*! @{ */\r
2410 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_USBHPHY_RULE_MASK (0x3U)\r
2411 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_USBHPHY_RULE_SHIFT (0U)\r
2412 /*! USBHPHY_RULE - USB High Speed Phy controller\r
2413  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2414  *  0b01..Non-secure and Privilege access allowed.\r
2415  *  0b10..Secure and Non-priviledge user access allowed.\r
2416  *  0b11..Secure and Priviledge user access allowed.\r
2417  */\r
2418 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_USBHPHY_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_USBHPHY_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_USBHPHY_RULE_MASK)\r
2419 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_RNG_RULE_MASK (0x300U)\r
2420 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_RNG_RULE_SHIFT (8U)\r
2421 /*! RNG_RULE - True Random Number Generator\r
2422  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2423  *  0b01..Non-secure and Privilege access allowed.\r
2424  *  0b10..Secure and Non-priviledge user access allowed.\r
2425  *  0b11..Secure and Priviledge user access allowed.\r
2426  */\r
2427 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_RNG_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_RNG_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_RNG_RULE_MASK)\r
2428 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PUFF_RULE_MASK (0x3000U)\r
2429 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PUFF_RULE_SHIFT (12U)\r
2430 /*! PUFF_RULE\r
2431  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2432  *  0b01..Non-secure and Privilege access allowed.\r
2433  *  0b10..Secure and Non-priviledge user access allowed.\r
2434  *  0b11..Secure and Priviledge user access allowed.\r
2435  */\r
2436 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PUFF_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PUFF_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PUFF_RULE_MASK)\r
2437 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PLU_RULE_MASK (0x300000U)\r
2438 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PLU_RULE_SHIFT (20U)\r
2439 /*! PLU_RULE - Programmable Look-Up logic\r
2440  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2441  *  0b01..Non-secure and Privilege access allowed.\r
2442  *  0b10..Secure and Non-priviledge user access allowed.\r
2443  *  0b11..Secure and Priviledge user access allowed.\r
2444  */\r
2445 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PLU_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PLU_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_PLU_RULE_MASK)\r
2446 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_ROMPC_RULE_MASK (0x3000000U)\r
2447 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_ROMPC_RULE_SHIFT (24U)\r
2448 /*! ROMPC_RULE - ROM patch controller\r
2449  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2450  *  0b01..Non-secure and Privilege access allowed.\r
2451  *  0b10..Secure and Non-priviledge user access allowed.\r
2452  *  0b11..Secure and Priviledge user access allowed.\r
2453  */\r
2454 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_ROMPC_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_ROMPC_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_ROMPC_RULE_MASK)\r
2455 /*! @} */\r
2456 \r
2457 /* The count of AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3 */\r
2458 #define AHB_SECURE_CTRL_SEC_CTRL_APB_BRIDGE_SEC_CTRL_APB_BRIDGE1_MEM_CTRL3_COUNT (1U)\r
2459 \r
2460 /*! @name SEC_CTRL_AHB0_0_SLAVE_RULE - Security access rules for AHB peripherals. */\r
2461 /*! @{ */\r
2462 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_DMA0_RULE_MASK (0x300U)\r
2463 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_DMA0_RULE_SHIFT (8U)\r
2464 /*! DMA0_RULE\r
2465  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2466  *  0b01..Non-secure and Privilege access allowed.\r
2467  *  0b10..Secure and Non-priviledge user access allowed.\r
2468  *  0b11..Secure and Priviledge user access allowed.\r
2469  */\r
2470 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_DMA0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_DMA0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_DMA0_RULE_MASK)\r
2471 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FS_USB_DEV_RULE_MASK (0x30000U)\r
2472 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FS_USB_DEV_RULE_SHIFT (16U)\r
2473 /*! FS_USB_DEV_RULE\r
2474  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2475  *  0b01..Non-secure and Privilege access allowed.\r
2476  *  0b10..Secure and Non-priviledge user access allowed.\r
2477  *  0b11..Secure and Priviledge user access allowed.\r
2478  */\r
2479 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FS_USB_DEV_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FS_USB_DEV_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FS_USB_DEV_RULE_MASK)\r
2480 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_SCT_RULE_MASK (0x300000U)\r
2481 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_SCT_RULE_SHIFT (20U)\r
2482 /*! SCT_RULE\r
2483  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2484  *  0b01..Non-secure and Privilege access allowed.\r
2485  *  0b10..Secure and Non-priviledge user access allowed.\r
2486  *  0b11..Secure and Priviledge user access allowed.\r
2487  */\r
2488 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_SCT_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_SCT_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_SCT_RULE_MASK)\r
2489 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM0_RULE_MASK (0x3000000U)\r
2490 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM0_RULE_SHIFT (24U)\r
2491 /*! FLEXCOMM0_RULE\r
2492  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2493  *  0b01..Non-secure and Privilege access allowed.\r
2494  *  0b10..Secure and Non-priviledge user access allowed.\r
2495  *  0b11..Secure and Priviledge user access allowed.\r
2496  */\r
2497 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM0_RULE_MASK)\r
2498 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM1_RULE_MASK (0x30000000U)\r
2499 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM1_RULE_SHIFT (28U)\r
2500 /*! FLEXCOMM1_RULE\r
2501  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2502  *  0b01..Non-secure and Privilege access allowed.\r
2503  *  0b10..Secure and Non-priviledge user access allowed.\r
2504  *  0b11..Secure and Priviledge user access allowed.\r
2505  */\r
2506 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM1_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM1_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_0_SLAVE_RULE_FLEXCOMM1_RULE_MASK)\r
2507 /*! @} */\r
2508 \r
2509 /*! @name SEC_CTRL_AHB0_1_SLAVE_RULE - Security access rules for AHB peripherals. */\r
2510 /*! @{ */\r
2511 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM2_RULE_MASK (0x3U)\r
2512 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM2_RULE_SHIFT (0U)\r
2513 /*! FLEXCOMM2_RULE\r
2514  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2515  *  0b01..Non-secure and Privilege access allowed.\r
2516  *  0b10..Secure and Non-priviledge user access allowed.\r
2517  *  0b11..Secure and Priviledge user access allowed.\r
2518  */\r
2519 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM2_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM2_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM2_RULE_MASK)\r
2520 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM3_RULE_MASK (0x30U)\r
2521 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM3_RULE_SHIFT (4U)\r
2522 /*! FLEXCOMM3_RULE\r
2523  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2524  *  0b01..Non-secure and Privilege access allowed.\r
2525  *  0b10..Secure and Non-priviledge user access allowed.\r
2526  *  0b11..Secure and Priviledge user access allowed.\r
2527  */\r
2528 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM3_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM3_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM3_RULE_MASK)\r
2529 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM4_RULE_MASK (0x300U)\r
2530 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM4_RULE_SHIFT (8U)\r
2531 /*! FLEXCOMM4_RULE\r
2532  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2533  *  0b01..Non-secure and Privilege access allowed.\r
2534  *  0b10..Secure and Non-priviledge user access allowed.\r
2535  *  0b11..Secure and Priviledge user access allowed.\r
2536  */\r
2537 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM4_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM4_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_FLEXCOMM4_RULE_MASK)\r
2538 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_MAILBOX_RULE_MASK (0x3000U)\r
2539 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_MAILBOX_RULE_SHIFT (12U)\r
2540 /*! MAILBOX_RULE\r
2541  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2542  *  0b01..Non-secure and Privilege access allowed.\r
2543  *  0b10..Secure and Non-priviledge user access allowed.\r
2544  *  0b11..Secure and Priviledge user access allowed.\r
2545  */\r
2546 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_MAILBOX_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_MAILBOX_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_MAILBOX_RULE_MASK)\r
2547 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_GPIO0_RULE_MASK (0x30000U)\r
2548 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_GPIO0_RULE_SHIFT (16U)\r
2549 /*! GPIO0_RULE - High Speed GPIO\r
2550  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2551  *  0b01..Non-secure and Privilege access allowed.\r
2552  *  0b10..Secure and Non-priviledge user access allowed.\r
2553  *  0b11..Secure and Priviledge user access allowed.\r
2554  */\r
2555 #define AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_GPIO0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_GPIO0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB0_1_SLAVE_RULE_GPIO0_RULE_MASK)\r
2556 /*! @} */\r
2557 \r
2558 /*! @name SEC_CTRL_AHB1_0_SLAVE_RULE - Security access rules for AHB peripherals. */\r
2559 /*! @{ */\r
2560 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_USB_HS_DEV_RULE_MASK (0x30000U)\r
2561 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_USB_HS_DEV_RULE_SHIFT (16U)\r
2562 /*! USB_HS_DEV_RULE - USB high Speed device registers\r
2563  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2564  *  0b01..Non-secure and Privilege access allowed.\r
2565  *  0b10..Secure and Non-priviledge user access allowed.\r
2566  *  0b11..Secure and Priviledge user access allowed.\r
2567  */\r
2568 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_USB_HS_DEV_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_USB_HS_DEV_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_USB_HS_DEV_RULE_MASK)\r
2569 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_CRC_RULE_MASK (0x300000U)\r
2570 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_CRC_RULE_SHIFT (20U)\r
2571 /*! CRC_RULE - CRC engine\r
2572  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2573  *  0b01..Non-secure and Privilege access allowed.\r
2574  *  0b10..Secure and Non-priviledge user access allowed.\r
2575  *  0b11..Secure and Priviledge user access allowed.\r
2576  */\r
2577 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_CRC_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_CRC_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_CRC_RULE_MASK)\r
2578 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM5_RULE_MASK (0x3000000U)\r
2579 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM5_RULE_SHIFT (24U)\r
2580 /*! FLEXCOMM5_RULE\r
2581  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2582  *  0b01..Non-secure and Privilege access allowed.\r
2583  *  0b10..Secure and Non-priviledge user access allowed.\r
2584  *  0b11..Secure and Priviledge user access allowed.\r
2585  */\r
2586 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM5_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM5_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM5_RULE_MASK)\r
2587 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM6_RULE_MASK (0x30000000U)\r
2588 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM6_RULE_SHIFT (28U)\r
2589 /*! FLEXCOMM6_RULE\r
2590  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2591  *  0b01..Non-secure and Privilege access allowed.\r
2592  *  0b10..Secure and Non-priviledge user access allowed.\r
2593  *  0b11..Secure and Priviledge user access allowed.\r
2594  */\r
2595 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM6_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM6_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB1_0_SLAVE_RULE_FLEXCOMM6_RULE_MASK)\r
2596 /*! @} */\r
2597 \r
2598 /*! @name SEC_CTRL_AHB1_1_SLAVE_RULE - Security access rules for AHB peripherals. */\r
2599 /*! @{ */\r
2600 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_FLEXCOMM7_RULE_MASK (0x3U)\r
2601 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_FLEXCOMM7_RULE_SHIFT (0U)\r
2602 /*! FLEXCOMM7_RULE\r
2603  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2604  *  0b01..Non-secure and Privilege access allowed.\r
2605  *  0b10..Secure and Non-priviledge user access allowed.\r
2606  *  0b11..Secure and Priviledge user access allowed.\r
2607  */\r
2608 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_FLEXCOMM7_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_FLEXCOMM7_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_FLEXCOMM7_RULE_MASK)\r
2609 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_SDIO_RULE_MASK (0x3000U)\r
2610 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_SDIO_RULE_SHIFT (12U)\r
2611 /*! SDIO_RULE\r
2612  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2613  *  0b01..Non-secure and Privilege access allowed.\r
2614  *  0b10..Secure and Non-priviledge user access allowed.\r
2615  *  0b11..Secure and Priviledge user access allowed.\r
2616  */\r
2617 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_SDIO_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_SDIO_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_SDIO_RULE_MASK)\r
2618 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_DBG_MAILBOX_RULE_MASK (0x30000U)\r
2619 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_DBG_MAILBOX_RULE_SHIFT (16U)\r
2620 /*! DBG_MAILBOX_RULE - Debug mailbox (aka ISP-AP)\r
2621  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2622  *  0b01..Non-secure and Privilege access allowed.\r
2623  *  0b10..Secure and Non-priviledge user access allowed.\r
2624  *  0b11..Secure and Priviledge user access allowed.\r
2625  */\r
2626 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_DBG_MAILBOX_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_DBG_MAILBOX_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_DBG_MAILBOX_RULE_MASK)\r
2627 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_HS_LSPI_RULE_MASK (0x30000000U)\r
2628 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_HS_LSPI_RULE_SHIFT (28U)\r
2629 /*! HS_LSPI_RULE - High Speed SPI\r
2630  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2631  *  0b01..Non-secure and Privilege access allowed.\r
2632  *  0b10..Secure and Non-priviledge user access allowed.\r
2633  *  0b11..Secure and Priviledge user access allowed.\r
2634  */\r
2635 #define AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_HS_LSPI_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_HS_LSPI_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB1_1_SLAVE_RULE_HS_LSPI_RULE_MASK)\r
2636 /*! @} */\r
2637 \r
2638 /*! @name SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE - Security access rules for AHB peripherals. */\r
2639 /*! @{ */\r
2640 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_ADC_RULE_MASK (0x3U)\r
2641 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_ADC_RULE_SHIFT (0U)\r
2642 /*! ADC_RULE - ADC\r
2643  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2644  *  0b01..Non-secure and Privilege access allowed.\r
2645  *  0b10..Secure and Non-priviledge user access allowed.\r
2646  *  0b11..Secure and Priviledge user access allowed.\r
2647  */\r
2648 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_ADC_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_ADC_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_ADC_RULE_MASK)\r
2649 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_FS_HOST_RULE_MASK (0x300U)\r
2650 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_FS_HOST_RULE_SHIFT (8U)\r
2651 /*! USB_FS_HOST_RULE - USB Full Speed Host registers.\r
2652  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2653  *  0b01..Non-secure and Privilege access allowed.\r
2654  *  0b10..Secure and Non-priviledge user access allowed.\r
2655  *  0b11..Secure and Priviledge user access allowed.\r
2656  */\r
2657 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_FS_HOST_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_FS_HOST_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_FS_HOST_RULE_MASK)\r
2658 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_HS_HOST_RULE_MASK (0x3000U)\r
2659 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_HS_HOST_RULE_SHIFT (12U)\r
2660 /*! USB_HS_HOST_RULE - USB High speed host registers\r
2661  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2662  *  0b01..Non-secure and Privilege access allowed.\r
2663  *  0b10..Secure and Non-priviledge user access allowed.\r
2664  *  0b11..Secure and Priviledge user access allowed.\r
2665  */\r
2666 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_HS_HOST_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_HS_HOST_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_USB_HS_HOST_RULE_MASK)\r
2667 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_HASH_RULE_MASK (0x30000U)\r
2668 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_HASH_RULE_SHIFT (16U)\r
2669 /*! HASH_RULE - SHA-2 crypto registers\r
2670  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2671  *  0b01..Non-secure and Privilege access allowed.\r
2672  *  0b10..Secure and Non-priviledge user access allowed.\r
2673  *  0b11..Secure and Priviledge user access allowed.\r
2674  */\r
2675 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_HASH_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_HASH_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_HASH_RULE_MASK)\r
2676 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_CASPER_RULE_MASK (0x300000U)\r
2677 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_CASPER_RULE_SHIFT (20U)\r
2678 /*! CASPER_RULE - RSA/ECC crypto accelerator\r
2679  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2680  *  0b01..Non-secure and Privilege access allowed.\r
2681  *  0b10..Secure and Non-priviledge user access allowed.\r
2682  *  0b11..Secure and Priviledge user access allowed.\r
2683  */\r
2684 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_CASPER_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_CASPER_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_CASPER_RULE_MASK)\r
2685 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_PQ_RULE_MASK (0x3000000U)\r
2686 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_PQ_RULE_SHIFT (24U)\r
2687 /*! PQ_RULE - Power Quad (CM33 processor hardware accelerator)\r
2688  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2689  *  0b01..Non-secure and Privilege access allowed.\r
2690  *  0b10..Secure and Non-priviledge user access allowed.\r
2691  *  0b11..Secure and Priviledge user access allowed.\r
2692  */\r
2693 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_PQ_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_PQ_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_PQ_RULE_MASK)\r
2694 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_DMA1_RULE_MASK (0x30000000U)\r
2695 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_DMA1_RULE_SHIFT (28U)\r
2696 /*! DMA1_RULE - DMA Controller (Secure)\r
2697  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2698  *  0b01..Non-secure and Privilege access allowed.\r
2699  *  0b10..Secure and Non-priviledge user access allowed.\r
2700  *  0b11..Secure and Priviledge user access allowed.\r
2701  */\r
2702 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_DMA1_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_DMA1_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_DMA1_RULE_MASK)\r
2703 /*! @} */\r
2704 \r
2705 /* The count of AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE */\r
2706 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_0_SLAVE_RULE_COUNT (1U)\r
2707 \r
2708 /*! @name SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE - Security access rules for AHB peripherals. */\r
2709 /*! @{ */\r
2710 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_GPIO1_RULE_MASK (0x3U)\r
2711 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_GPIO1_RULE_SHIFT (0U)\r
2712 /*! GPIO1_RULE - Secure High Speed GPIO\r
2713  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2714  *  0b01..Non-secure and Privilege access allowed.\r
2715  *  0b10..Secure and Non-priviledge user access allowed.\r
2716  *  0b11..Secure and Priviledge user access allowed.\r
2717  */\r
2718 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_GPIO1_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_GPIO1_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_GPIO1_RULE_MASK)\r
2719 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_AHB_SEC_CTRL_RULE_MASK (0x30U)\r
2720 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_AHB_SEC_CTRL_RULE_SHIFT (4U)\r
2721 /*! AHB_SEC_CTRL_RULE - AHB Secure Controller\r
2722  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2723  *  0b01..Non-secure and Privilege access allowed.\r
2724  *  0b10..Secure and Non-priviledge user access allowed.\r
2725  *  0b11..Secure and Priviledge user access allowed.\r
2726  */\r
2727 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_AHB_SEC_CTRL_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_AHB_SEC_CTRL_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_AHB_SEC_CTRL_RULE_MASK)\r
2728 /*! @} */\r
2729 \r
2730 /* The count of AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE */\r
2731 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_1_SLAVE_RULE_COUNT (1U)\r
2732 \r
2733 /*! @name SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE -  */\r
2734 /*! @{ */\r
2735 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_0_RULE_MASK (0x3U)\r
2736 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_0_RULE_SHIFT (0U)\r
2737 /*! AHB_SEC_CTRL_SECT_0_RULE - Address space: 0x400A_0000 - 0x400A_CFFF\r
2738  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2739  *  0b01..Non-secure and Privilege access allowed.\r
2740  *  0b10..Secure and Non-priviledge user access allowed.\r
2741  *  0b11..Secure and Priviledge user access allowed.\r
2742  */\r
2743 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_0_RULE_MASK)\r
2744 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_1_RULE_MASK (0x30U)\r
2745 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_1_RULE_SHIFT (4U)\r
2746 /*! AHB_SEC_CTRL_SECT_1_RULE - Address space: 0x400A_D000 - 0x400A_DFFF\r
2747  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2748  *  0b01..Non-secure and Privilege access allowed.\r
2749  *  0b10..Secure and Non-priviledge user access allowed.\r
2750  *  0b11..Secure and Priviledge user access allowed.\r
2751  */\r
2752 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_1_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_1_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_1_RULE_MASK)\r
2753 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_2_RULE_MASK (0x300U)\r
2754 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_2_RULE_SHIFT (8U)\r
2755 /*! AHB_SEC_CTRL_SECT_2_RULE - Address space: 0x400A_E000 - 0x400A_EFFF\r
2756  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2757  *  0b01..Non-secure and Privilege access allowed.\r
2758  *  0b10..Secure and Non-priviledge user access allowed.\r
2759  *  0b11..Secure and Priviledge user access allowed.\r
2760  */\r
2761 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_2_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_2_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_2_RULE_MASK)\r
2762 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_3_RULE_MASK (0x3000U)\r
2763 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_3_RULE_SHIFT (12U)\r
2764 /*! AHB_SEC_CTRL_SECT_3_RULE - Address space: 0x400A_F000 - 0x400A_FFFF\r
2765  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2766  *  0b01..Non-secure and Privilege access allowed.\r
2767  *  0b10..Secure and Non-priviledge user access allowed.\r
2768  *  0b11..Secure and Priviledge user access allowed.\r
2769  */\r
2770 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_3_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_3_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_AHB_SEC_CTRL_SECT_3_RULE_MASK)\r
2771 /*! @} */\r
2772 \r
2773 /* The count of AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE */\r
2774 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_COUNT (1U)\r
2775 \r
2776 /* The count of AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE */\r
2777 #define AHB_SECURE_CTRL_SEC_CTRL_AHB2_SEC_CTRL_AHB2_MEM_RULE_SEC_CTRL_AHB2_0_MEM_RULE_COUNT2 (1U)\r
2778 \r
2779 /*! @name SEC_CTRL_USB_HS_SLAVE_RULE -  */\r
2780 /*! @{ */\r
2781 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SLAVE_RULE_RAM_USB_HS_RULE_MASK (0x3U)\r
2782 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SLAVE_RULE_RAM_USB_HS_RULE_SHIFT (0U)\r
2783 /*! RAM_USB_HS_RULE - Security access rules for the whole USB High Speed RAM : 0x4010_0000 - 0x4010_3FFF\r
2784  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2785  *  0b01..Non-secure and Privilege access allowed.\r
2786  *  0b10..Secure and Non-priviledge user access allowed.\r
2787  *  0b11..Secure and Priviledge user access allowed.\r
2788  */\r
2789 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SLAVE_RULE_RAM_USB_HS_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SLAVE_RULE_RAM_USB_HS_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SLAVE_RULE_RAM_USB_HS_RULE_MASK)\r
2790 /*! @} */\r
2791 \r
2792 /* The count of AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SLAVE_RULE */\r
2793 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SLAVE_RULE_COUNT (1U)\r
2794 \r
2795 /*! @name SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE -  */\r
2796 /*! @{ */\r
2797 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_0_RULE_MASK (0x3U)\r
2798 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_0_RULE_SHIFT (0U)\r
2799 /*! SRAM_SECT_0_RULE - Address space: 0x4010_0000 - 0x4010_0FFF\r
2800  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2801  *  0b01..Non-secure and Privilege access allowed.\r
2802  *  0b10..Secure and Non-priviledge user access allowed.\r
2803  *  0b11..Secure and Priviledge user access allowed.\r
2804  */\r
2805 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_0_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_0_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_0_RULE_MASK)\r
2806 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_1_RULE_MASK (0x30U)\r
2807 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_1_RULE_SHIFT (4U)\r
2808 /*! SRAM_SECT_1_RULE - Address space: 0x4010_1000 - 0x4010_1FFF\r
2809  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2810  *  0b01..Non-secure and Privilege access allowed.\r
2811  *  0b10..Secure and Non-priviledge user access allowed.\r
2812  *  0b11..Secure and Priviledge user access allowed.\r
2813  */\r
2814 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_1_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_1_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_1_RULE_MASK)\r
2815 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_2_RULE_MASK (0x300U)\r
2816 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_2_RULE_SHIFT (8U)\r
2817 /*! SRAM_SECT_2_RULE - Address space: 0x4010_2000 - 0x4010_2FFF\r
2818  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2819  *  0b01..Non-secure and Privilege access allowed.\r
2820  *  0b10..Secure and Non-priviledge user access allowed.\r
2821  *  0b11..Secure and Priviledge user access allowed.\r
2822  */\r
2823 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_2_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_2_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_2_RULE_MASK)\r
2824 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_3_RULE_MASK (0x3000U)\r
2825 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_3_RULE_SHIFT (12U)\r
2826 /*! SRAM_SECT_3_RULE - Address space: 0x4010_3000 - 0x4010_3FFF\r
2827  *  0b00..Non-secure and Non-priviledge user access allowed.\r
2828  *  0b01..Non-secure and Privilege access allowed.\r
2829  *  0b10..Secure and Non-priviledge user access allowed.\r
2830  *  0b11..Secure and Priviledge user access allowed.\r
2831  */\r
2832 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_3_RULE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_3_RULE_SHIFT)) & AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_SRAM_SECT_3_RULE_MASK)\r
2833 /*! @} */\r
2834 \r
2835 /* The count of AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE */\r
2836 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_COUNT (1U)\r
2837 \r
2838 /* The count of AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE */\r
2839 #define AHB_SECURE_CTRL_SEC_CTRL_USB_HS_SEC_CTRL_USB_HS_MEM_RULE_MEM_RULE_COUNT2 (1U)\r
2840 \r
2841 /*! @name SEC_VIO_ADDR - most recent security violation address for AHB layer n */\r
2842 /*! @{ */\r
2843 #define AHB_SECURE_CTRL_SEC_VIO_ADDR_SEC_VIO_ADDR_MASK (0xFFFFFFFFU)\r
2844 #define AHB_SECURE_CTRL_SEC_VIO_ADDR_SEC_VIO_ADDR_SHIFT (0U)\r
2845 #define AHB_SECURE_CTRL_SEC_VIO_ADDR_SEC_VIO_ADDR(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_ADDR_SEC_VIO_ADDR_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_ADDR_SEC_VIO_ADDR_MASK)\r
2846 /*! @} */\r
2847 \r
2848 /* The count of AHB_SECURE_CTRL_SEC_VIO_ADDR */\r
2849 #define AHB_SECURE_CTRL_SEC_VIO_ADDR_COUNT       (18U)\r
2850 \r
2851 /*! @name SEC_VIO_MISC_INFO - most recent security violation miscellaneous information for AHB layer n */\r
2852 /*! @{ */\r
2853 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_WRITE_MASK (0x1U)\r
2854 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_WRITE_SHIFT (0U)\r
2855 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_WRITE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_WRITE_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_WRITE_MASK)\r
2856 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_DATA_ACCESS_MASK (0x2U)\r
2857 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_DATA_ACCESS_SHIFT (1U)\r
2858 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_DATA_ACCESS(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_DATA_ACCESS_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_DATA_ACCESS_MASK)\r
2859 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_SEC_LEVEL_MASK (0xF0U)\r
2860 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_SEC_LEVEL_SHIFT (4U)\r
2861 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_SEC_LEVEL(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_SEC_LEVEL_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_SEC_LEVEL_MASK)\r
2862 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_MASK (0xF00U)\r
2863 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_SHIFT (8U)\r
2864 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_SEC_VIO_INFO_MASTER_MASK)\r
2865 /*! @} */\r
2866 \r
2867 /* The count of AHB_SECURE_CTRL_SEC_VIO_MISC_INFO */\r
2868 #define AHB_SECURE_CTRL_SEC_VIO_MISC_INFO_COUNT  (18U)\r
2869 \r
2870 /*! @name SEC_VIO_INFO_VALID - security violation address/information registers valid flags */\r
2871 /*! @{ */\r
2872 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID0_MASK (0x1U)\r
2873 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID0_SHIFT (0U)\r
2874 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID0_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID0_MASK)\r
2875 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID1_MASK (0x2U)\r
2876 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID1_SHIFT (1U)\r
2877 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID1_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID1_MASK)\r
2878 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID2_MASK (0x4U)\r
2879 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID2_SHIFT (2U)\r
2880 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID2_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID2_MASK)\r
2881 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID3_MASK (0x8U)\r
2882 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID3_SHIFT (3U)\r
2883 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID3_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID3_MASK)\r
2884 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID4_MASK (0x10U)\r
2885 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID4_SHIFT (4U)\r
2886 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID4_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID4_MASK)\r
2887 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID5_MASK (0x20U)\r
2888 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID5_SHIFT (5U)\r
2889 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID5_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID5_MASK)\r
2890 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID6_MASK (0x40U)\r
2891 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID6_SHIFT (6U)\r
2892 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID6_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID6_MASK)\r
2893 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID7_MASK (0x80U)\r
2894 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID7_SHIFT (7U)\r
2895 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID7_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID7_MASK)\r
2896 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID8_MASK (0x100U)\r
2897 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID8_SHIFT (8U)\r
2898 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID8(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID8_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID8_MASK)\r
2899 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID9_MASK (0x200U)\r
2900 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID9_SHIFT (9U)\r
2901 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID9(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID9_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID9_MASK)\r
2902 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID10_MASK (0x400U)\r
2903 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID10_SHIFT (10U)\r
2904 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID10(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID10_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID10_MASK)\r
2905 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID11_MASK (0x800U)\r
2906 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID11_SHIFT (11U)\r
2907 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID11(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID11_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID11_MASK)\r
2908 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID12_MASK (0x1000U)\r
2909 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID12_SHIFT (12U)\r
2910 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID12(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID12_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID12_MASK)\r
2911 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID13_MASK (0x2000U)\r
2912 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID13_SHIFT (13U)\r
2913 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID13(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID13_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID13_MASK)\r
2914 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID14_MASK (0x4000U)\r
2915 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID14_SHIFT (14U)\r
2916 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID14(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID14_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID14_MASK)\r
2917 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID15_MASK (0x8000U)\r
2918 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID15_SHIFT (15U)\r
2919 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID15(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID15_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID15_MASK)\r
2920 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID16_MASK (0x10000U)\r
2921 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID16_SHIFT (16U)\r
2922 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID16(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID16_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID16_MASK)\r
2923 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID17_MASK (0x20000U)\r
2924 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID17_SHIFT (17U)\r
2925 #define AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID17(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID17_SHIFT)) & AHB_SECURE_CTRL_SEC_VIO_INFO_VALID_VIO_INFO_VALID17_MASK)\r
2926 /*! @} */\r
2927 \r
2928 /*! @name SEC_GPIO_MASK0 - Secure GPIO mask for port 0 pins. This register is used to block leakage of Secure interface (GPIOs, I2C, UART configured as secure peripherals) pin states to non-secure world. */\r
2929 /*! @{ */\r
2930 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN0_SEC_MASK_MASK (0x1U)\r
2931 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN0_SEC_MASK_SHIFT (0U)\r
2932 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN0_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN0_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN0_SEC_MASK_MASK)\r
2933 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN1_SEC_MASK_MASK (0x2U)\r
2934 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN1_SEC_MASK_SHIFT (1U)\r
2935 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN1_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN1_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN1_SEC_MASK_MASK)\r
2936 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN2_SEC_MASK_MASK (0x4U)\r
2937 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN2_SEC_MASK_SHIFT (2U)\r
2938 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN2_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN2_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN2_SEC_MASK_MASK)\r
2939 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN3_SEC_MASK_MASK (0x8U)\r
2940 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN3_SEC_MASK_SHIFT (3U)\r
2941 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN3_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN3_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN3_SEC_MASK_MASK)\r
2942 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN4_SEC_MASK_MASK (0x10U)\r
2943 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN4_SEC_MASK_SHIFT (4U)\r
2944 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN4_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN4_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN4_SEC_MASK_MASK)\r
2945 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN5_SEC_MASK_MASK (0x20U)\r
2946 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN5_SEC_MASK_SHIFT (5U)\r
2947 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN5_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN5_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN5_SEC_MASK_MASK)\r
2948 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN6_SEC_MASK_MASK (0x40U)\r
2949 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN6_SEC_MASK_SHIFT (6U)\r
2950 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN6_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN6_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN6_SEC_MASK_MASK)\r
2951 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN7_SEC_MASK_MASK (0x80U)\r
2952 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN7_SEC_MASK_SHIFT (7U)\r
2953 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN7_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN7_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN7_SEC_MASK_MASK)\r
2954 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN8_SEC_MASK_MASK (0x100U)\r
2955 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN8_SEC_MASK_SHIFT (8U)\r
2956 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN8_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN8_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN8_SEC_MASK_MASK)\r
2957 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN9_SEC_MASK_MASK (0x200U)\r
2958 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN9_SEC_MASK_SHIFT (9U)\r
2959 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN9_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN9_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN9_SEC_MASK_MASK)\r
2960 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN10_SEC_MASK_MASK (0x400U)\r
2961 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN10_SEC_MASK_SHIFT (10U)\r
2962 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN10_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN10_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN10_SEC_MASK_MASK)\r
2963 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN11_SEC_MASK_MASK (0x800U)\r
2964 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN11_SEC_MASK_SHIFT (11U)\r
2965 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN11_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN11_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN11_SEC_MASK_MASK)\r
2966 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN12_SEC_MASK_MASK (0x1000U)\r
2967 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN12_SEC_MASK_SHIFT (12U)\r
2968 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN12_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN12_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN12_SEC_MASK_MASK)\r
2969 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN13_SEC_MASK_MASK (0x2000U)\r
2970 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN13_SEC_MASK_SHIFT (13U)\r
2971 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN13_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN13_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN13_SEC_MASK_MASK)\r
2972 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN14_SEC_MASK_MASK (0x4000U)\r
2973 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN14_SEC_MASK_SHIFT (14U)\r
2974 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN14_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN14_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN14_SEC_MASK_MASK)\r
2975 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN15_SEC_MASK_MASK (0x8000U)\r
2976 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN15_SEC_MASK_SHIFT (15U)\r
2977 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN15_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN15_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN15_SEC_MASK_MASK)\r
2978 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN16_SEC_MASK_MASK (0x10000U)\r
2979 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN16_SEC_MASK_SHIFT (16U)\r
2980 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN16_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN16_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN16_SEC_MASK_MASK)\r
2981 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN17_SEC_MASK_MASK (0x20000U)\r
2982 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN17_SEC_MASK_SHIFT (17U)\r
2983 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN17_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN17_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN17_SEC_MASK_MASK)\r
2984 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN18_SEC_MASK_MASK (0x40000U)\r
2985 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN18_SEC_MASK_SHIFT (18U)\r
2986 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN18_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN18_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN18_SEC_MASK_MASK)\r
2987 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN19_SEC_MASK_MASK (0x80000U)\r
2988 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN19_SEC_MASK_SHIFT (19U)\r
2989 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN19_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN19_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN19_SEC_MASK_MASK)\r
2990 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN20_SEC_MASK_MASK (0x100000U)\r
2991 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN20_SEC_MASK_SHIFT (20U)\r
2992 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN20_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN20_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN20_SEC_MASK_MASK)\r
2993 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN21_SEC_MASK_MASK (0x200000U)\r
2994 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN21_SEC_MASK_SHIFT (21U)\r
2995 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN21_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN21_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN21_SEC_MASK_MASK)\r
2996 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN22_SEC_MASK_MASK (0x400000U)\r
2997 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN22_SEC_MASK_SHIFT (22U)\r
2998 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN22_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN22_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN22_SEC_MASK_MASK)\r
2999 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN23_SEC_MASK_MASK (0x800000U)\r
3000 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN23_SEC_MASK_SHIFT (23U)\r
3001 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN23_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN23_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN23_SEC_MASK_MASK)\r
3002 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN24_SEC_MASK_MASK (0x1000000U)\r
3003 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN24_SEC_MASK_SHIFT (24U)\r
3004 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN24_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN24_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN24_SEC_MASK_MASK)\r
3005 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN25_SEC_MASK_MASK (0x2000000U)\r
3006 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN25_SEC_MASK_SHIFT (25U)\r
3007 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN25_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN25_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN25_SEC_MASK_MASK)\r
3008 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN26_SEC_MASK_MASK (0x4000000U)\r
3009 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN26_SEC_MASK_SHIFT (26U)\r
3010 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN26_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN26_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN26_SEC_MASK_MASK)\r
3011 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN27_SEC_MASK_MASK (0x8000000U)\r
3012 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN27_SEC_MASK_SHIFT (27U)\r
3013 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN27_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN27_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN27_SEC_MASK_MASK)\r
3014 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN28_SEC_MASK_MASK (0x10000000U)\r
3015 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN28_SEC_MASK_SHIFT (28U)\r
3016 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN28_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN28_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN28_SEC_MASK_MASK)\r
3017 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN29_SEC_MASK_MASK (0x20000000U)\r
3018 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN29_SEC_MASK_SHIFT (29U)\r
3019 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN29_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN29_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN29_SEC_MASK_MASK)\r
3020 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN30_SEC_MASK_MASK (0x40000000U)\r
3021 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN30_SEC_MASK_SHIFT (30U)\r
3022 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN30_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN30_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN30_SEC_MASK_MASK)\r
3023 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN31_SEC_MASK_MASK (0x80000000U)\r
3024 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN31_SEC_MASK_SHIFT (31U)\r
3025 #define AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN31_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN31_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK0_PIO0_PIN31_SEC_MASK_MASK)\r
3026 /*! @} */\r
3027 \r
3028 /*! @name SEC_GPIO_MASK1 - Secure GPIO mask for port 1 pins. */\r
3029 /*! @{ */\r
3030 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN0_SEC_MASK_MASK (0x1U)\r
3031 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN0_SEC_MASK_SHIFT (0U)\r
3032 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN0_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN0_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN0_SEC_MASK_MASK)\r
3033 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN1_SEC_MASK_MASK (0x2U)\r
3034 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN1_SEC_MASK_SHIFT (1U)\r
3035 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN1_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN1_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN1_SEC_MASK_MASK)\r
3036 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN2_SEC_MASK_MASK (0x4U)\r
3037 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN2_SEC_MASK_SHIFT (2U)\r
3038 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN2_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN2_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN2_SEC_MASK_MASK)\r
3039 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN3_SEC_MASK_MASK (0x8U)\r
3040 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN3_SEC_MASK_SHIFT (3U)\r
3041 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN3_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN3_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN3_SEC_MASK_MASK)\r
3042 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN4_SEC_MASK_MASK (0x10U)\r
3043 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN4_SEC_MASK_SHIFT (4U)\r
3044 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN4_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN4_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN4_SEC_MASK_MASK)\r
3045 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN5_SEC_MASK_MASK (0x20U)\r
3046 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN5_SEC_MASK_SHIFT (5U)\r
3047 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN5_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN5_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN5_SEC_MASK_MASK)\r
3048 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN6_SEC_MASK_MASK (0x40U)\r
3049 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN6_SEC_MASK_SHIFT (6U)\r
3050 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN6_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN6_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN6_SEC_MASK_MASK)\r
3051 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN7_SEC_MASK_MASK (0x80U)\r
3052 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN7_SEC_MASK_SHIFT (7U)\r
3053 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN7_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN7_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN7_SEC_MASK_MASK)\r
3054 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN8_SEC_MASK_MASK (0x100U)\r
3055 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN8_SEC_MASK_SHIFT (8U)\r
3056 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN8_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN8_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN8_SEC_MASK_MASK)\r
3057 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN9_SEC_MASK_MASK (0x200U)\r
3058 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN9_SEC_MASK_SHIFT (9U)\r
3059 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN9_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN9_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN9_SEC_MASK_MASK)\r
3060 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN10_SEC_MASK_MASK (0x400U)\r
3061 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN10_SEC_MASK_SHIFT (10U)\r
3062 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN10_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN10_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN10_SEC_MASK_MASK)\r
3063 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN11_SEC_MASK_MASK (0x800U)\r
3064 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN11_SEC_MASK_SHIFT (11U)\r
3065 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN11_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN11_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN11_SEC_MASK_MASK)\r
3066 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN12_SEC_MASK_MASK (0x1000U)\r
3067 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN12_SEC_MASK_SHIFT (12U)\r
3068 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN12_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN12_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN12_SEC_MASK_MASK)\r
3069 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN13_SEC_MASK_MASK (0x2000U)\r
3070 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN13_SEC_MASK_SHIFT (13U)\r
3071 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN13_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN13_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN13_SEC_MASK_MASK)\r
3072 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN14_SEC_MASK_MASK (0x4000U)\r
3073 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN14_SEC_MASK_SHIFT (14U)\r
3074 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN14_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN14_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN14_SEC_MASK_MASK)\r
3075 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN15_SEC_MASK_MASK (0x8000U)\r
3076 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN15_SEC_MASK_SHIFT (15U)\r
3077 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN15_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN15_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN15_SEC_MASK_MASK)\r
3078 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN16_SEC_MASK_MASK (0x10000U)\r
3079 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN16_SEC_MASK_SHIFT (16U)\r
3080 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN16_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN16_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN16_SEC_MASK_MASK)\r
3081 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN17_SEC_MASK_MASK (0x20000U)\r
3082 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN17_SEC_MASK_SHIFT (17U)\r
3083 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN17_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN17_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN17_SEC_MASK_MASK)\r
3084 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN18_SEC_MASK_MASK (0x40000U)\r
3085 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN18_SEC_MASK_SHIFT (18U)\r
3086 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN18_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN18_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN18_SEC_MASK_MASK)\r
3087 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN19_SEC_MASK_MASK (0x80000U)\r
3088 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN19_SEC_MASK_SHIFT (19U)\r
3089 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN19_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN19_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN19_SEC_MASK_MASK)\r
3090 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN20_SEC_MASK_MASK (0x100000U)\r
3091 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN20_SEC_MASK_SHIFT (20U)\r
3092 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN20_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN20_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN20_SEC_MASK_MASK)\r
3093 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN21_SEC_MASK_MASK (0x200000U)\r
3094 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN21_SEC_MASK_SHIFT (21U)\r
3095 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN21_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN21_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN21_SEC_MASK_MASK)\r
3096 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN22_SEC_MASK_MASK (0x400000U)\r
3097 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN22_SEC_MASK_SHIFT (22U)\r
3098 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN22_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN22_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN22_SEC_MASK_MASK)\r
3099 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN23_SEC_MASK_MASK (0x800000U)\r
3100 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN23_SEC_MASK_SHIFT (23U)\r
3101 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN23_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN23_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN23_SEC_MASK_MASK)\r
3102 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN24_SEC_MASK_MASK (0x1000000U)\r
3103 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN24_SEC_MASK_SHIFT (24U)\r
3104 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN24_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN24_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN24_SEC_MASK_MASK)\r
3105 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN25_SEC_MASK_MASK (0x2000000U)\r
3106 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN25_SEC_MASK_SHIFT (25U)\r
3107 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN25_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN25_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN25_SEC_MASK_MASK)\r
3108 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN26_SEC_MASK_MASK (0x4000000U)\r
3109 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN26_SEC_MASK_SHIFT (26U)\r
3110 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN26_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN26_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN26_SEC_MASK_MASK)\r
3111 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN27_SEC_MASK_MASK (0x8000000U)\r
3112 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN27_SEC_MASK_SHIFT (27U)\r
3113 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN27_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN27_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN27_SEC_MASK_MASK)\r
3114 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN28_SEC_MASK_MASK (0x10000000U)\r
3115 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN28_SEC_MASK_SHIFT (28U)\r
3116 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN28_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN28_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN28_SEC_MASK_MASK)\r
3117 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN29_SEC_MASK_MASK (0x20000000U)\r
3118 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN29_SEC_MASK_SHIFT (29U)\r
3119 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN29_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN29_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN29_SEC_MASK_MASK)\r
3120 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN30_SEC_MASK_MASK (0x40000000U)\r
3121 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN30_SEC_MASK_SHIFT (30U)\r
3122 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN30_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN30_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN30_SEC_MASK_MASK)\r
3123 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN31_SEC_MASK_MASK (0x80000000U)\r
3124 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN31_SEC_MASK_SHIFT (31U)\r
3125 #define AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN31_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN31_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK1_PIO1_PIN31_SEC_MASK_MASK)\r
3126 /*! @} */\r
3127 \r
3128 /*! @name SEC_GPIO_MASK2 - Secure GPIO mask for port 2 pins. */\r
3129 /*! @{ */\r
3130 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN0_SEC_MASK_MASK (0x1U)\r
3131 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN0_SEC_MASK_SHIFT (0U)\r
3132 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN0_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN0_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN0_SEC_MASK_MASK)\r
3133 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN1_SEC_MASK_MASK (0x2U)\r
3134 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN1_SEC_MASK_SHIFT (1U)\r
3135 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN1_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN1_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN1_SEC_MASK_MASK)\r
3136 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN2_SEC_MASK_MASK (0x4U)\r
3137 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN2_SEC_MASK_SHIFT (2U)\r
3138 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN2_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN2_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN2_SEC_MASK_MASK)\r
3139 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN3_SEC_MASK_MASK (0x8U)\r
3140 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN3_SEC_MASK_SHIFT (3U)\r
3141 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN3_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN3_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN3_SEC_MASK_MASK)\r
3142 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN4_SEC_MASK_MASK (0x10U)\r
3143 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN4_SEC_MASK_SHIFT (4U)\r
3144 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN4_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN4_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN4_SEC_MASK_MASK)\r
3145 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN5_SEC_MASK_MASK (0x20U)\r
3146 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN5_SEC_MASK_SHIFT (5U)\r
3147 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN5_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN5_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN5_SEC_MASK_MASK)\r
3148 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN6_SEC_MASK_MASK (0x40U)\r
3149 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN6_SEC_MASK_SHIFT (6U)\r
3150 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN6_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN6_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN6_SEC_MASK_MASK)\r
3151 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN7_SEC_MASK_MASK (0x80U)\r
3152 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN7_SEC_MASK_SHIFT (7U)\r
3153 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN7_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN7_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN7_SEC_MASK_MASK)\r
3154 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN8_SEC_MASK_MASK (0x100U)\r
3155 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN8_SEC_MASK_SHIFT (8U)\r
3156 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN8_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN8_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN8_SEC_MASK_MASK)\r
3157 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN9_SEC_MASK_MASK (0x200U)\r
3158 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN9_SEC_MASK_SHIFT (9U)\r
3159 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN9_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN9_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN9_SEC_MASK_MASK)\r
3160 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN10_SEC_MASK_MASK (0x400U)\r
3161 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN10_SEC_MASK_SHIFT (10U)\r
3162 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN10_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN10_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN10_SEC_MASK_MASK)\r
3163 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN11_SEC_MASK_MASK (0x800U)\r
3164 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN11_SEC_MASK_SHIFT (11U)\r
3165 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN11_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN11_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN11_SEC_MASK_MASK)\r
3166 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN12_SEC_MASK_MASK (0x1000U)\r
3167 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN12_SEC_MASK_SHIFT (12U)\r
3168 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN12_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN12_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN12_SEC_MASK_MASK)\r
3169 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN13_SEC_MASK_MASK (0x2000U)\r
3170 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN13_SEC_MASK_SHIFT (13U)\r
3171 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN13_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN13_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN13_SEC_MASK_MASK)\r
3172 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN14_SEC_MASK_MASK (0x4000U)\r
3173 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN14_SEC_MASK_SHIFT (14U)\r
3174 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN14_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN14_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN14_SEC_MASK_MASK)\r
3175 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN15_SEC_MASK_MASK (0x8000U)\r
3176 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN15_SEC_MASK_SHIFT (15U)\r
3177 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN15_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN15_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN15_SEC_MASK_MASK)\r
3178 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN16_SEC_MASK_MASK (0x10000U)\r
3179 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN16_SEC_MASK_SHIFT (16U)\r
3180 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN16_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN16_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN16_SEC_MASK_MASK)\r
3181 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN17_SEC_MASK_MASK (0x20000U)\r
3182 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN17_SEC_MASK_SHIFT (17U)\r
3183 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN17_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN17_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN17_SEC_MASK_MASK)\r
3184 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN18_SEC_MASK_MASK (0x40000U)\r
3185 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN18_SEC_MASK_SHIFT (18U)\r
3186 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN18_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN18_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN18_SEC_MASK_MASK)\r
3187 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN19_SEC_MASK_MASK (0x80000U)\r
3188 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN19_SEC_MASK_SHIFT (19U)\r
3189 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN19_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN19_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN19_SEC_MASK_MASK)\r
3190 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN20_SEC_MASK_MASK (0x100000U)\r
3191 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN20_SEC_MASK_SHIFT (20U)\r
3192 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN20_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN20_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN20_SEC_MASK_MASK)\r
3193 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN21_SEC_MASK_MASK (0x200000U)\r
3194 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN21_SEC_MASK_SHIFT (21U)\r
3195 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN21_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN21_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN21_SEC_MASK_MASK)\r
3196 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN22_SEC_MASK_MASK (0x400000U)\r
3197 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN22_SEC_MASK_SHIFT (22U)\r
3198 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN22_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN22_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN22_SEC_MASK_MASK)\r
3199 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN23_SEC_MASK_MASK (0x800000U)\r
3200 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN23_SEC_MASK_SHIFT (23U)\r
3201 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN23_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN23_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN23_SEC_MASK_MASK)\r
3202 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN24_SEC_MASK_MASK (0x1000000U)\r
3203 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN24_SEC_MASK_SHIFT (24U)\r
3204 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN24_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN24_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN24_SEC_MASK_MASK)\r
3205 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN25_SEC_MASK_MASK (0x2000000U)\r
3206 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN25_SEC_MASK_SHIFT (25U)\r
3207 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN25_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN25_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN25_SEC_MASK_MASK)\r
3208 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN26_SEC_MASK_MASK (0x4000000U)\r
3209 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN26_SEC_MASK_SHIFT (26U)\r
3210 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN26_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN26_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN26_SEC_MASK_MASK)\r
3211 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN27_SEC_MASK_MASK (0x8000000U)\r
3212 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN27_SEC_MASK_SHIFT (27U)\r
3213 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN27_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN27_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN27_SEC_MASK_MASK)\r
3214 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN28_SEC_MASK_MASK (0x10000000U)\r
3215 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN28_SEC_MASK_SHIFT (28U)\r
3216 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN28_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN28_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN28_SEC_MASK_MASK)\r
3217 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN29_SEC_MASK_MASK (0x20000000U)\r
3218 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN29_SEC_MASK_SHIFT (29U)\r
3219 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN29_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN29_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN29_SEC_MASK_MASK)\r
3220 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN30_SEC_MASK_MASK (0x40000000U)\r
3221 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN30_SEC_MASK_SHIFT (30U)\r
3222 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN30_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN30_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN30_SEC_MASK_MASK)\r
3223 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN31_SEC_MASK_MASK (0x80000000U)\r
3224 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN31_SEC_MASK_SHIFT (31U)\r
3225 #define AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN31_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN31_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK2_PIO2_PIN31_SEC_MASK_MASK)\r
3226 /*! @} */\r
3227 \r
3228 /*! @name SEC_GPIO_MASK3 - Secure GPIO mask for port 3 pins. */\r
3229 /*! @{ */\r
3230 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN0_SEC_MASK_MASK (0x1U)\r
3231 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN0_SEC_MASK_SHIFT (0U)\r
3232 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN0_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN0_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN0_SEC_MASK_MASK)\r
3233 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN1_SEC_MASK_MASK (0x2U)\r
3234 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN1_SEC_MASK_SHIFT (1U)\r
3235 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN1_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN1_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN1_SEC_MASK_MASK)\r
3236 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN2_SEC_MASK_MASK (0x4U)\r
3237 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN2_SEC_MASK_SHIFT (2U)\r
3238 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN2_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN2_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN2_SEC_MASK_MASK)\r
3239 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN3_SEC_MASK_MASK (0x8U)\r
3240 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN3_SEC_MASK_SHIFT (3U)\r
3241 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN3_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN3_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN3_SEC_MASK_MASK)\r
3242 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN4_SEC_MASK_MASK (0x10U)\r
3243 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN4_SEC_MASK_SHIFT (4U)\r
3244 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN4_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN4_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN4_SEC_MASK_MASK)\r
3245 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN5_SEC_MASK_MASK (0x20U)\r
3246 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN5_SEC_MASK_SHIFT (5U)\r
3247 #define AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN5_SEC_MASK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN5_SEC_MASK_SHIFT)) & AHB_SECURE_CTRL_SEC_GPIO_MASK3_PIO3_PIN5_SEC_MASK_MASK)\r
3248 /*! @} */\r
3249 \r
3250 /*! @name SEC_CPU_INT_MASK0 - Secure Interrupt mask for CPU1 */\r
3251 /*! @{ */\r
3252 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SYS_IRQ_MASK (0x1U)\r
3253 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SYS_IRQ_SHIFT (0U)\r
3254 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SYS_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SYS_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SYS_IRQ_MASK)\r
3255 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SDMA0_IRQ_MASK (0x2U)\r
3256 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SDMA0_IRQ_SHIFT (1U)\r
3257 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SDMA0_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SDMA0_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SDMA0_IRQ_MASK)\r
3258 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT0_IRQ_MASK (0x4U)\r
3259 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT0_IRQ_SHIFT (2U)\r
3260 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT0_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT0_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT0_IRQ_MASK)\r
3261 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT1_IRQ_MASK (0x8U)\r
3262 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT1_IRQ_SHIFT (3U)\r
3263 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT1_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT1_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_GLOBALINT1_IRQ_MASK)\r
3264 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ0_MASK (0x10U)\r
3265 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ0_SHIFT (4U)\r
3266 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ0_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ0_MASK)\r
3267 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ1_MASK (0x20U)\r
3268 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ1_SHIFT (5U)\r
3269 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ1_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ1_MASK)\r
3270 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ2_MASK (0x40U)\r
3271 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ2_SHIFT (6U)\r
3272 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ2_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ2_MASK)\r
3273 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ3_MASK (0x80U)\r
3274 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ3_SHIFT (7U)\r
3275 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ3_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_GPIO_INT0_IRQ3_MASK)\r
3276 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_UTICK_IRQ_MASK (0x100U)\r
3277 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_UTICK_IRQ_SHIFT (8U)\r
3278 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_UTICK_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_UTICK_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_UTICK_IRQ_MASK)\r
3279 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MRT_IRQ_MASK (0x200U)\r
3280 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MRT_IRQ_SHIFT (9U)\r
3281 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MRT_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MRT_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MRT_IRQ_MASK)\r
3282 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER0_IRQ_MASK (0x400U)\r
3283 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER0_IRQ_SHIFT (10U)\r
3284 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER0_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER0_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER0_IRQ_MASK)\r
3285 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER1_IRQ_MASK (0x800U)\r
3286 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER1_IRQ_SHIFT (11U)\r
3287 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER1_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER1_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER1_IRQ_MASK)\r
3288 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SCT_IRQ_MASK (0x1000U)\r
3289 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SCT_IRQ_SHIFT (12U)\r
3290 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SCT_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SCT_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_SCT_IRQ_MASK)\r
3291 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER3_IRQ_MASK (0x2000U)\r
3292 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER3_IRQ_SHIFT (13U)\r
3293 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER3_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER3_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_CTIMER3_IRQ_MASK)\r
3294 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM0_IRQ_MASK (0x4000U)\r
3295 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM0_IRQ_SHIFT (14U)\r
3296 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM0_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM0_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM0_IRQ_MASK)\r
3297 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM1_IRQ_MASK (0x8000U)\r
3298 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM1_IRQ_SHIFT (15U)\r
3299 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM1_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM1_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM1_IRQ_MASK)\r
3300 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM2_IRQ_MASK (0x10000U)\r
3301 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM2_IRQ_SHIFT (16U)\r
3302 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM2_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM2_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM2_IRQ_MASK)\r
3303 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM3_IRQ_MASK (0x20000U)\r
3304 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM3_IRQ_SHIFT (17U)\r
3305 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM3_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM3_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM3_IRQ_MASK)\r
3306 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM4_IRQ_MASK (0x40000U)\r
3307 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM4_IRQ_SHIFT (18U)\r
3308 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM4_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM4_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM4_IRQ_MASK)\r
3309 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM5_IRQ_MASK (0x80000U)\r
3310 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM5_IRQ_SHIFT (19U)\r
3311 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM5_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM5_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM5_IRQ_MASK)\r
3312 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM6_IRQ_MASK (0x100000U)\r
3313 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM6_IRQ_SHIFT (20U)\r
3314 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM6_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM6_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM6_IRQ_MASK)\r
3315 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM7_IRQ_MASK (0x200000U)\r
3316 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM7_IRQ_SHIFT (21U)\r
3317 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM7_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM7_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_FLEXCOMM7_IRQ_MASK)\r
3318 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ADC_IRQ_MASK (0x400000U)\r
3319 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ADC_IRQ_SHIFT (22U)\r
3320 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ADC_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ADC_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ADC_IRQ_MASK)\r
3321 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED0_MASK (0x800000U)\r
3322 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED0_SHIFT (23U)\r
3323 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED0_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED0_MASK)\r
3324 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ACMP_CAPT0_IRQ_MASK (0x1000000U)\r
3325 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ACMP_CAPT0_IRQ_SHIFT (24U)\r
3326 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ACMP_CAPT0_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ACMP_CAPT0_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_ACMP_CAPT0_IRQ_MASK)\r
3327 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED1_MASK (0x2000000U)\r
3328 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED1_SHIFT (25U)\r
3329 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED1_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED1_MASK)\r
3330 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED2_MASK (0x4000000U)\r
3331 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED2_SHIFT (26U)\r
3332 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED2_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RESERVED2_MASK)\r
3333 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_NEEDCLK_MASK (0x8000000U)\r
3334 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_NEEDCLK_SHIFT (27U)\r
3335 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_NEEDCLK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_NEEDCLK_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_NEEDCLK_MASK)\r
3336 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_IRQ_MASK (0x10000000U)\r
3337 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_IRQ_SHIFT (28U)\r
3338 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_USB0_IRQ_MASK)\r
3339 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RTC_IRQ_MASK (0x20000000U)\r
3340 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RTC_IRQ_SHIFT (29U)\r
3341 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RTC_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RTC_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_RTC_IRQ_MASK)\r
3342 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_EZH_ARCH_B_IRQ_MASK (0x40000000U)\r
3343 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_EZH_ARCH_B_IRQ_SHIFT (30U)\r
3344 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_EZH_ARCH_B_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_EZH_ARCH_B_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_EZH_ARCH_B_IRQ_MASK)\r
3345 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MAILBOX_IRQ_MASK (0x80000000U)\r
3346 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MAILBOX_IRQ_SHIFT (31U)\r
3347 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MAILBOX_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MAILBOX_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK0_MAILBOX_IRQ_MASK)\r
3348 /*! @} */\r
3349 \r
3350 /*! @name SEC_CPU_INT_MASK1 - Secure Interrupt mask for CPU1 */\r
3351 /*! @{ */\r
3352 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ4_MASK (0x1U)\r
3353 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ4_SHIFT (0U)\r
3354 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ4_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ4_MASK)\r
3355 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ5_MASK (0x2U)\r
3356 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ5_SHIFT (1U)\r
3357 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ5_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ5_MASK)\r
3358 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ6_MASK (0x4U)\r
3359 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ6_SHIFT (2U)\r
3360 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ6(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ6_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ6_MASK)\r
3361 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ7_MASK (0x8U)\r
3362 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ7_SHIFT (3U)\r
3363 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ7(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ7_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_GPIO_INT0_IRQ7_MASK)\r
3364 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER2_IRQ_MASK (0x10U)\r
3365 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER2_IRQ_SHIFT (4U)\r
3366 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER2_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER2_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER2_IRQ_MASK)\r
3367 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER4_IRQ_MASK (0x20U)\r
3368 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER4_IRQ_SHIFT (5U)\r
3369 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER4_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER4_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CTIMER4_IRQ_MASK)\r
3370 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_OS_EVENT_TIMER_IRQ_MASK (0x40U)\r
3371 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_OS_EVENT_TIMER_IRQ_SHIFT (6U)\r
3372 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_OS_EVENT_TIMER_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_OS_EVENT_TIMER_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_OS_EVENT_TIMER_IRQ_MASK)\r
3373 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED0_MASK (0x80U)\r
3374 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED0_SHIFT (7U)\r
3375 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED0_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED0_MASK)\r
3376 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED1_MASK (0x100U)\r
3377 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED1_SHIFT (8U)\r
3378 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED1_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED1_MASK)\r
3379 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED2_MASK (0x200U)\r
3380 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED2_SHIFT (9U)\r
3381 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED2(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED2_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED2_MASK)\r
3382 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDIO_IRQ_MASK (0x400U)\r
3383 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDIO_IRQ_SHIFT (10U)\r
3384 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDIO_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDIO_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDIO_IRQ_MASK)\r
3385 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED3_MASK (0x800U)\r
3386 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED3_SHIFT (11U)\r
3387 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED3(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED3_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED3_MASK)\r
3388 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED4_MASK (0x1000U)\r
3389 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED4_SHIFT (12U)\r
3390 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED4(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED4_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED4_MASK)\r
3391 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED5_MASK (0x2000U)\r
3392 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED5_SHIFT (13U)\r
3393 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED5(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED5_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_RESERVED5_MASK)\r
3394 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_UTMI_IRQ_MASK (0x4000U)\r
3395 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_UTMI_IRQ_SHIFT (14U)\r
3396 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_UTMI_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_UTMI_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_UTMI_IRQ_MASK)\r
3397 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_IRQ_MASK (0x8000U)\r
3398 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_IRQ_SHIFT (15U)\r
3399 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_IRQ_MASK)\r
3400 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_NEEDCLK_MASK (0x10000U)\r
3401 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_NEEDCLK_SHIFT (16U)\r
3402 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_NEEDCLK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_NEEDCLK_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_USB1_NEEDCLK_MASK)\r
3403 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_HYPERVISOR_CALL_IRQ_MASK (0x20000U)\r
3404 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_HYPERVISOR_CALL_IRQ_SHIFT (17U)\r
3405 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_HYPERVISOR_CALL_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_HYPERVISOR_CALL_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_HYPERVISOR_CALL_IRQ_MASK)\r
3406 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ0_MASK (0x40000U)\r
3407 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ0_SHIFT (18U)\r
3408 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ0_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ0_MASK)\r
3409 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ1_MASK (0x80000U)\r
3410 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ1_SHIFT (19U)\r
3411 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ1_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_GPIO_INT0_IRQ1_MASK)\r
3412 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PLU_IRQ_MASK (0x100000U)\r
3413 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PLU_IRQ_SHIFT (20U)\r
3414 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PLU_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PLU_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PLU_IRQ_MASK)\r
3415 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_VIO_IRQ_MASK (0x200000U)\r
3416 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_VIO_IRQ_SHIFT (21U)\r
3417 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_VIO_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_VIO_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SEC_VIO_IRQ_MASK)\r
3418 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SHA_IRQ_MASK (0x400000U)\r
3419 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SHA_IRQ_SHIFT (22U)\r
3420 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SHA_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SHA_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SHA_IRQ_MASK)\r
3421 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CASPER_IRQ_MASK (0x800000U)\r
3422 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CASPER_IRQ_SHIFT (23U)\r
3423 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CASPER_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CASPER_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_CASPER_IRQ_MASK)\r
3424 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_QDDKEY_IRQ_MASK (0x1000000U)\r
3425 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_QDDKEY_IRQ_SHIFT (24U)\r
3426 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_QDDKEY_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_QDDKEY_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_QDDKEY_IRQ_MASK)\r
3427 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PQ_IRQ_MASK (0x2000000U)\r
3428 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PQ_IRQ_SHIFT (25U)\r
3429 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PQ_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PQ_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PQ_IRQ_MASK)\r
3430 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDMA1_IRQ_MASK (0x4000000U)\r
3431 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDMA1_IRQ_SHIFT (26U)\r
3432 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDMA1_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDMA1_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_SDMA1_IRQ_MASK)\r
3433 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_LSPI_HS_IRQ_MASK (0x8000000U)\r
3434 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_LSPI_HS_IRQ_SHIFT (27U)\r
3435 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_LSPI_HS_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_LSPI_HS_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_LSPI_HS_IRQ_MASK)\r
3436 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_AMBER_IRQ_MASK (0x10000000U)\r
3437 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_AMBER_IRQ_SHIFT (28U)\r
3438 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_AMBER_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_AMBER_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_AMBER_IRQ_MASK)\r
3439 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_RED_IRQ_MASK (0x20000000U)\r
3440 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_RED_IRQ_SHIFT (29U)\r
3441 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_RED_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_RED_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF0_RED_IRQ_MASK)\r
3442 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_AMBER_IRQ_MASK (0x40000000U)\r
3443 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_AMBER_IRQ_SHIFT (30U)\r
3444 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_AMBER_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_AMBER_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_AMBER_IRQ_MASK)\r
3445 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_RED_IRQ_MASK (0x80000000U)\r
3446 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_RED_IRQ_SHIFT (31U)\r
3447 #define AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_RED_IRQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_RED_IRQ_SHIFT)) & AHB_SECURE_CTRL_SEC_CPU_INT_MASK1_PVTVF1_RED_IRQ_MASK)\r
3448 /*! @} */\r
3449 \r
3450 /*! @name SEC_MASK_LOCK - Security General Purpose register access control. */\r
3451 /*! @{ */\r
3452 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK0_LOCK_MASK (0x3U)\r
3453 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK0_LOCK_SHIFT (0U)\r
3454 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK0_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK0_LOCK_SHIFT)) & AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK0_LOCK_MASK)\r
3455 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK1_LOCK_MASK (0xCU)\r
3456 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK1_LOCK_SHIFT (2U)\r
3457 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK1_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK1_LOCK_SHIFT)) & AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK1_LOCK_MASK)\r
3458 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK2_LOCK_MASK (0x30U)\r
3459 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK2_LOCK_SHIFT (4U)\r
3460 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK2_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK2_LOCK_SHIFT)) & AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK2_LOCK_MASK)\r
3461 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK3_LOCK_MASK (0xC0U)\r
3462 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK3_LOCK_SHIFT (6U)\r
3463 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK3_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK3_LOCK_SHIFT)) & AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_GPIO_MASK3_LOCK_MASK)\r
3464 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK0_LOCK_MASK (0x300U)\r
3465 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK0_LOCK_SHIFT (8U)\r
3466 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK0_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK0_LOCK_SHIFT)) & AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK0_LOCK_MASK)\r
3467 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK1_LOCK_MASK (0xC00U)\r
3468 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK1_LOCK_SHIFT (10U)\r
3469 #define AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK1_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK1_LOCK_SHIFT)) & AHB_SECURE_CTRL_SEC_MASK_LOCK_SEC_CPU1_INT_MASK1_LOCK_MASK)\r
3470 /*! @} */\r
3471 \r
3472 /*! @name MASTER_SEC_LEVEL - master secure level register */\r
3473 /*! @{ */\r
3474 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33C_MASK (0x30U)\r
3475 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33C_SHIFT (4U)\r
3476 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33C(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33C_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33C_MASK)\r
3477 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33S_MASK (0xC0U)\r
3478 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33S_SHIFT (6U)\r
3479 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33S(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33S_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MCM33S_MASK)\r
3480 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSD_MASK (0x300U)\r
3481 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSD_SHIFT (8U)\r
3482 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSD(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSD_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSD_MASK)\r
3483 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA0_MASK (0xC00U)\r
3484 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA0_SHIFT (10U)\r
3485 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA0_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA0_MASK)\r
3486 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_D_MASK (0x3000U)\r
3487 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_D_SHIFT (12U)\r
3488 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_D(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_D_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_D_MASK)\r
3489 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_I_MASK (0xC000U)\r
3490 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_I_SHIFT (14U)\r
3491 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_I(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_I_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_EZH_I_MASK)\r
3492 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDIO_MASK (0x30000U)\r
3493 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDIO_SHIFT (16U)\r
3494 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDIO(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDIO_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDIO_MASK)\r
3495 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_PQ_MASK (0xC0000U)\r
3496 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_PQ_SHIFT (18U)\r
3497 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_PQ(x)   (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_PQ_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_PQ_MASK)\r
3498 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_HASH_MASK (0x300000U)\r
3499 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_HASH_SHIFT (20U)\r
3500 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_HASH(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_HASH_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_HASH_MASK)\r
3501 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSH_MASK (0xC00000U)\r
3502 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSH_SHIFT (22U)\r
3503 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSH(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSH_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_USBFSH_MASK)\r
3504 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA1_MASK (0x3000000U)\r
3505 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA1_SHIFT (24U)\r
3506 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA1_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_SDMA1_MASK)\r
3507 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MASTER_SEC_LEVEL_LOCK_MASK (0xC0000000U)\r
3508 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MASTER_SEC_LEVEL_LOCK_SHIFT (30U)\r
3509 #define AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MASTER_SEC_LEVEL_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MASTER_SEC_LEVEL_LOCK_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_LEVEL_MASTER_SEC_LEVEL_LOCK_MASK)\r
3510 /*! @} */\r
3511 \r
3512 /*! @name MASTER_SEC_ANTI_POL_REG - master secure level anti-pole register */\r
3513 /*! @{ */\r
3514 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33C_MASK (0x30U)\r
3515 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33C_SHIFT (4U)\r
3516 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33C(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33C_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33C_MASK)\r
3517 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33S_MASK (0xC0U)\r
3518 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33S_SHIFT (6U)\r
3519 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33S(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33S_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MCM33S_MASK)\r
3520 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSD_MASK (0x300U)\r
3521 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSD_SHIFT (8U)\r
3522 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSD(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSD_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSD_MASK)\r
3523 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA0_MASK (0xC00U)\r
3524 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA0_SHIFT (10U)\r
3525 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA0(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA0_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA0_MASK)\r
3526 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_D_MASK (0x3000U)\r
3527 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_D_SHIFT (12U)\r
3528 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_D(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_D_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_D_MASK)\r
3529 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_I_MASK (0xC000U)\r
3530 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_I_SHIFT (14U)\r
3531 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_I(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_I_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_EZH_I_MASK)\r
3532 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDIO_MASK (0x30000U)\r
3533 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDIO_SHIFT (16U)\r
3534 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDIO(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDIO_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDIO_MASK)\r
3535 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_PQ_MASK (0xC0000U)\r
3536 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_PQ_SHIFT (18U)\r
3537 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_PQ(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_PQ_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_PQ_MASK)\r
3538 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_HASH_MASK (0x300000U)\r
3539 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_HASH_SHIFT (20U)\r
3540 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_HASH(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_HASH_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_HASH_MASK)\r
3541 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSH_MASK (0xC00000U)\r
3542 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSH_SHIFT (22U)\r
3543 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSH(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSH_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_USBFSH_MASK)\r
3544 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA1_MASK (0x3000000U)\r
3545 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA1_SHIFT (24U)\r
3546 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA1(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA1_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_SDMA1_MASK)\r
3547 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MASTER_SEC_LEVEL_ANTIPOL_LOCK_MASK (0xC0000000U)\r
3548 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MASTER_SEC_LEVEL_ANTIPOL_LOCK_SHIFT (30U)\r
3549 #define AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MASTER_SEC_LEVEL_ANTIPOL_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MASTER_SEC_LEVEL_ANTIPOL_LOCK_SHIFT)) & AHB_SECURE_CTRL_MASTER_SEC_ANTI_POL_REG_MASTER_SEC_LEVEL_ANTIPOL_LOCK_MASK)\r
3550 /*! @} */\r
3551 \r
3552 /*! @name CM33_LOCK_REG - Miscalleneous control signals for in CM33 (CPU0) */\r
3553 /*! @{ */\r
3554 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_VTOR_MASK (0x3U)\r
3555 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_VTOR_SHIFT (0U)\r
3556 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_VTOR(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_VTOR_SHIFT)) & AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_VTOR_MASK)\r
3557 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_MPU_MASK (0xCU)\r
3558 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_MPU_SHIFT (2U)\r
3559 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_MPU(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_MPU_SHIFT)) & AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_NS_MPU_MASK)\r
3560 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_VTAIRCR_MASK (0x30U)\r
3561 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_VTAIRCR_SHIFT (4U)\r
3562 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_VTAIRCR(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_VTAIRCR_SHIFT)) & AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_VTAIRCR_MASK)\r
3563 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_MPU_MASK (0xC0U)\r
3564 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_MPU_SHIFT (6U)\r
3565 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_MPU(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_MPU_SHIFT)) & AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_S_MPU_MASK)\r
3566 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_SAU_MASK (0x300U)\r
3567 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_SAU_SHIFT (8U)\r
3568 #define AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_SAU(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_SAU_SHIFT)) & AHB_SECURE_CTRL_CM33_LOCK_REG_LOCK_SAU_MASK)\r
3569 #define AHB_SECURE_CTRL_CM33_LOCK_REG_CM33_LOCK_REG_LOCK_MASK (0xC0000000U)\r
3570 #define AHB_SECURE_CTRL_CM33_LOCK_REG_CM33_LOCK_REG_LOCK_SHIFT (30U)\r
3571 #define AHB_SECURE_CTRL_CM33_LOCK_REG_CM33_LOCK_REG_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_CM33_LOCK_REG_CM33_LOCK_REG_LOCK_SHIFT)) & AHB_SECURE_CTRL_CM33_LOCK_REG_CM33_LOCK_REG_LOCK_MASK)\r
3572 /*! @} */\r
3573 \r
3574 /*! @name MCM33_LOCK_REG - Miscalleneous control signals for in micro-CM33 (CPU1) */\r
3575 /*! @{ */\r
3576 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_VTOR_MASK (0x3U)\r
3577 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_VTOR_SHIFT (0U)\r
3578 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_VTOR(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_VTOR_SHIFT)) & AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_VTOR_MASK)\r
3579 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_MPU_MASK (0xCU)\r
3580 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_MPU_SHIFT (2U)\r
3581 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_MPU(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_MPU_SHIFT)) & AHB_SECURE_CTRL_MCM33_LOCK_REG_LOCK_NS_MPU_MASK)\r
3582 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_MCM33_LOCK_REG_LOCK_MASK (0xC0000000U)\r
3583 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_MCM33_LOCK_REG_LOCK_SHIFT (30U)\r
3584 #define AHB_SECURE_CTRL_MCM33_LOCK_REG_MCM33_LOCK_REG_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MCM33_LOCK_REG_MCM33_LOCK_REG_LOCK_SHIFT)) & AHB_SECURE_CTRL_MCM33_LOCK_REG_MCM33_LOCK_REG_LOCK_MASK)\r
3585 /*! @} */\r
3586 \r
3587 /*! @name MISC_CTRL_DP_REG - secure control duplicate register */\r
3588 /*! @{ */\r
3589 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_WRITE_LOCK_MASK (0x3U)\r
3590 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_WRITE_LOCK_SHIFT (0U)\r
3591 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_WRITE_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_DP_REG_WRITE_LOCK_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_DP_REG_WRITE_LOCK_MASK)\r
3592 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_SECURE_CHECKING_MASK (0xCU)\r
3593 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_SECURE_CHECKING_SHIFT (2U)\r
3594 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_SECURE_CHECKING(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_SECURE_CHECKING_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_SECURE_CHECKING_MASK)\r
3595 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_S_PRIV_CHECK_MASK (0x30U)\r
3596 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_S_PRIV_CHECK_SHIFT (4U)\r
3597 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_S_PRIV_CHECK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_S_PRIV_CHECK_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_S_PRIV_CHECK_MASK)\r
3598 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_NS_PRIV_CHECK_MASK (0xC0U)\r
3599 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_NS_PRIV_CHECK_SHIFT (6U)\r
3600 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_NS_PRIV_CHECK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_NS_PRIV_CHECK_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_DP_REG_ENABLE_NS_PRIV_CHECK_MASK)\r
3601 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_VIOLATION_ABORT_MASK (0x300U)\r
3602 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_VIOLATION_ABORT_SHIFT (8U)\r
3603 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_VIOLATION_ABORT(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_VIOLATION_ABORT_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_VIOLATION_ABORT_MASK)\r
3604 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE_MASK (0xC00U)\r
3605 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE_SHIFT (10U)\r
3606 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE_MASK)\r
3607 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SMART_MASTER_STRICT_MODE_MASK (0x3000U)\r
3608 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SMART_MASTER_STRICT_MODE_SHIFT (12U)\r
3609 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SMART_MASTER_STRICT_MODE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SMART_MASTER_STRICT_MODE_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_DP_REG_DISABLE_SMART_MASTER_STRICT_MODE_MASK)\r
3610 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_IDAU_ALL_NS_MASK (0xC000U)\r
3611 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_IDAU_ALL_NS_SHIFT (14U)\r
3612 #define AHB_SECURE_CTRL_MISC_CTRL_DP_REG_IDAU_ALL_NS(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_DP_REG_IDAU_ALL_NS_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_DP_REG_IDAU_ALL_NS_MASK)\r
3613 /*! @} */\r
3614 \r
3615 /*! @name MISC_CTRL_REG - secure control register */\r
3616 /*! @{ */\r
3617 #define AHB_SECURE_CTRL_MISC_CTRL_REG_WRITE_LOCK_MASK (0x3U)\r
3618 #define AHB_SECURE_CTRL_MISC_CTRL_REG_WRITE_LOCK_SHIFT (0U)\r
3619 #define AHB_SECURE_CTRL_MISC_CTRL_REG_WRITE_LOCK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_REG_WRITE_LOCK_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_REG_WRITE_LOCK_MASK)\r
3620 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_SECURE_CHECKING_MASK (0xCU)\r
3621 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_SECURE_CHECKING_SHIFT (2U)\r
3622 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_SECURE_CHECKING(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_SECURE_CHECKING_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_SECURE_CHECKING_MASK)\r
3623 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_S_PRIV_CHECK_MASK (0x30U)\r
3624 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_S_PRIV_CHECK_SHIFT (4U)\r
3625 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_S_PRIV_CHECK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_S_PRIV_CHECK_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_S_PRIV_CHECK_MASK)\r
3626 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_NS_PRIV_CHECK_MASK (0xC0U)\r
3627 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_NS_PRIV_CHECK_SHIFT (6U)\r
3628 #define AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_NS_PRIV_CHECK(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_NS_PRIV_CHECK_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_REG_ENABLE_NS_PRIV_CHECK_MASK)\r
3629 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_VIOLATION_ABORT_MASK (0x300U)\r
3630 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_VIOLATION_ABORT_SHIFT (8U)\r
3631 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_VIOLATION_ABORT(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_VIOLATION_ABORT_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_VIOLATION_ABORT_MASK)\r
3632 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE_MASK (0xC00U)\r
3633 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE_SHIFT (10U)\r
3634 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SIMPLE_MASTER_STRICT_MODE_MASK)\r
3635 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SMART_MASTER_STRICT_MODE_MASK (0x3000U)\r
3636 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SMART_MASTER_STRICT_MODE_SHIFT (12U)\r
3637 #define AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SMART_MASTER_STRICT_MODE(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SMART_MASTER_STRICT_MODE_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_REG_DISABLE_SMART_MASTER_STRICT_MODE_MASK)\r
3638 #define AHB_SECURE_CTRL_MISC_CTRL_REG_IDAU_ALL_NS_MASK (0xC000U)\r
3639 #define AHB_SECURE_CTRL_MISC_CTRL_REG_IDAU_ALL_NS_SHIFT (14U)\r
3640 #define AHB_SECURE_CTRL_MISC_CTRL_REG_IDAU_ALL_NS(x) (((uint32_t)(((uint32_t)(x)) << AHB_SECURE_CTRL_MISC_CTRL_REG_IDAU_ALL_NS_SHIFT)) & AHB_SECURE_CTRL_MISC_CTRL_REG_IDAU_ALL_NS_MASK)\r
3641 /*! @} */\r
3642 \r
3643 \r
3644 /*!\r
3645  * @}\r
3646  */ /* end of group AHB_SECURE_CTRL_Register_Masks */\r
3647 \r
3648 \r
3649 /* AHB_SECURE_CTRL - Peripheral instance base addresses */\r
3650 #if (__ARM_FEATURE_CMSE & 0x2)\r
3651   /** Peripheral AHB_SECURE_CTRL base address */\r
3652   #define AHB_SECURE_CTRL_BASE                     (0x500AC000u)\r
3653   /** Peripheral AHB_SECURE_CTRL base address */\r
3654   #define AHB_SECURE_CTRL_BASE_NS                  (0x400AC000u)\r
3655   /** Peripheral AHB_SECURE_CTRL base pointer */\r
3656   #define AHB_SECURE_CTRL                          ((AHB_SECURE_CTRL_Type *)AHB_SECURE_CTRL_BASE)\r
3657   /** Peripheral AHB_SECURE_CTRL base pointer */\r
3658   #define AHB_SECURE_CTRL_NS                       ((AHB_SECURE_CTRL_Type *)AHB_SECURE_CTRL_BASE_NS)\r
3659   /** Array initializer of AHB_SECURE_CTRL peripheral base addresses */\r
3660   #define AHB_SECURE_CTRL_BASE_ADDRS               { AHB_SECURE_CTRL_BASE }\r
3661   /** Array initializer of AHB_SECURE_CTRL peripheral base pointers */\r
3662   #define AHB_SECURE_CTRL_BASE_PTRS                { AHB_SECURE_CTRL }\r
3663   /** Array initializer of AHB_SECURE_CTRL peripheral base addresses */\r
3664   #define AHB_SECURE_CTRL_BASE_ADDRS_NS            { AHB_SECURE_CTRL_BASE_NS }\r
3665   /** Array initializer of AHB_SECURE_CTRL peripheral base pointers */\r
3666   #define AHB_SECURE_CTRL_BASE_PTRS_NS             { AHB_SECURE_CTRL_NS }\r
3667 #else\r
3668   /** Peripheral AHB_SECURE_CTRL base address */\r
3669   #define AHB_SECURE_CTRL_BASE                     (0x400AC000u)\r
3670   /** Peripheral AHB_SECURE_CTRL base pointer */\r
3671   #define AHB_SECURE_CTRL                          ((AHB_SECURE_CTRL_Type *)AHB_SECURE_CTRL_BASE)\r
3672   /** Array initializer of AHB_SECURE_CTRL peripheral base addresses */\r
3673   #define AHB_SECURE_CTRL_BASE_ADDRS               { AHB_SECURE_CTRL_BASE }\r
3674   /** Array initializer of AHB_SECURE_CTRL peripheral base pointers */\r
3675   #define AHB_SECURE_CTRL_BASE_PTRS                { AHB_SECURE_CTRL }\r
3676 #endif\r
3677 \r
3678 /*!\r
3679  * @}\r
3680  */ /* end of group AHB_SECURE_CTRL_Peripheral_Access_Layer */\r
3681 \r
3682 \r
3683 /* ----------------------------------------------------------------------------\r
3684    -- ANACTRL Peripheral Access Layer\r
3685    ---------------------------------------------------------------------------- */\r
3686 \r
3687 /*!\r
3688  * @addtogroup ANACTRL_Peripheral_Access_Layer ANACTRL Peripheral Access Layer\r
3689  * @{\r
3690  */\r
3691 \r
3692 /** ANACTRL - Register Layout Typedef */\r
3693 typedef struct {\r
3694   __IO uint32_t ANALOG_CTRL_CFG;                   /**< Various Analog blocks configuration (like FRO 192MHz trimmings source ...), offset: 0x0 */\r
3695   __I  uint32_t ANALOG_CTRL_STATUS;                /**< Analog Macroblock Identity registers, Flash Status registers, offset: 0x4 */\r
3696        uint8_t RESERVED_0[4];\r
3697   __IO uint32_t FREQ_ME_CTRL;                      /**< Frequency Measure function control register, offset: 0xC */\r
3698   __IO uint32_t FRO192M_CTRL;                      /**< 192MHz Free Running OScillator (FRO) Control register, offset: 0x10 */\r
3699   __I  uint32_t FRO192M_STATUS;                    /**< 192MHz Free Running OScillator (FRO) Status register, offset: 0x14 */\r
3700   __IO uint32_t ADC_CTRL;                          /**< General Purpose ADC VBAT Divider branch control, offset: 0x18 */\r
3701        uint8_t RESERVED_1[4];\r
3702   __IO uint32_t XO32M_CTRL;                        /**< 32 MHz Crystal Oscillator Control register, offset: 0x20 */\r
3703   __I  uint32_t XO32M_STATUS;                      /**< 32 MHz Crystal Oscillator Status register, offset: 0x24 */\r
3704        uint8_t RESERVED_2[8];\r
3705   __IO uint32_t BOD_DCDC_INT_CTRL;                 /**< Brown Out Detectors (BoDs) & DCDC interrupts generation control register, offset: 0x30 */\r
3706   __I  uint32_t BOD_DCDC_INT_STATUS;               /**< BoDs & DCDC interrupts status register, offset: 0x34 */\r
3707        uint8_t RESERVED_3[8];\r
3708   __IO uint32_t RINGO0_CTRL;                       /**< First Ring Oscillator module control register., offset: 0x40 */\r
3709   __IO uint32_t RINGO1_CTRL;                       /**< Second Ring Oscillator module control register., offset: 0x44 */\r
3710   __IO uint32_t RINGO2_CTRL;                       /**< Third Ring Oscillator module control register., offset: 0x48 */\r
3711        uint8_t RESERVED_4[100];\r
3712   __IO uint32_t LDO_XO32M;                         /**< High Speed Crystal Oscillator (12 MHz - 32 MHz) Voltage Source Supply Control register, offset: 0xB0 */\r
3713        uint8_t RESERVED_5[12];\r
3714   __IO uint32_t XO_CAL_CFG;                        /**< All Crystal Oscillators (both the 32 KHz and the High speed) Capacitive Banks Calibration Configuration register, offset: 0xC0 */\r
3715   __IO uint32_t XO_CAL_CMD;                        /**< All Crystal Oscillators (both the 32 KHz and the High Speed) Capacitive Banks Calibration Command register., offset: 0xC4 */\r
3716   __I  uint32_t XO_CAL_STATUS;                     /**< All Crystal Oscillators (both the 32 KHz and the High speed) Capacitive Banks Calibration Status register., offset: 0xC8 */\r
3717        uint8_t RESERVED_6[52];\r
3718   __IO uint32_t USBHS_PHY_CTRL;                    /**< USB High Speed Phy Control, offset: 0x100 */\r
3719   __IO uint32_t USBHS_PHY_TRIM;                    /**< USB High Speed Phy Trim values, offset: 0x104 */\r
3720   __I  uint32_t USBHS_PHY_STATUS;                  /**< USB High Speed Phy Status, offset: 0x108 */\r
3721 } ANACTRL_Type;\r
3722 \r
3723 /* ----------------------------------------------------------------------------\r
3724    -- ANACTRL Register Masks\r
3725    ---------------------------------------------------------------------------- */\r
3726 \r
3727 /*!\r
3728  * @addtogroup ANACTRL_Register_Masks ANACTRL Register Masks\r
3729  * @{\r
3730  */\r
3731 \r
3732 /*! @name ANALOG_CTRL_CFG - Various Analog blocks configuration (like FRO 192MHz trimmings source ...) */\r
3733 /*! @{ */\r
3734 #define ANACTRL_ANALOG_CTRL_CFG_FRO192M_TRIM_SRC_MASK (0x1U)\r
3735 #define ANACTRL_ANALOG_CTRL_CFG_FRO192M_TRIM_SRC_SHIFT (0U)\r
3736 /*! FRO192M_TRIM_SRC - FRO192M trimming and 'Enable' source.\r
3737  *  0b0..FRO192M trimming and 'Enable' comes from eFUSE.\r
3738  *  0b1..FRO192M trimming and 'Enable' comes from FRO192M_CTRL registers.\r
3739  */\r
3740 #define ANACTRL_ANALOG_CTRL_CFG_FRO192M_TRIM_SRC(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_ANALOG_CTRL_CFG_FRO192M_TRIM_SRC_SHIFT)) & ANACTRL_ANALOG_CTRL_CFG_FRO192M_TRIM_SRC_MASK)\r
3741 /*! @} */\r
3742 \r
3743 /*! @name ANALOG_CTRL_STATUS - Analog Macroblock Identity registers, Flash Status registers */\r
3744 /*! @{ */\r
3745 #define ANACTRL_ANALOG_CTRL_STATUS_PMU_ID_MASK   (0x3FU)\r
3746 #define ANACTRL_ANALOG_CTRL_STATUS_PMU_ID_SHIFT  (0U)\r
3747 #define ANACTRL_ANALOG_CTRL_STATUS_PMU_ID(x)     (((uint32_t)(((uint32_t)(x)) << ANACTRL_ANALOG_CTRL_STATUS_PMU_ID_SHIFT)) & ANACTRL_ANALOG_CTRL_STATUS_PMU_ID_MASK)\r
3748 #define ANACTRL_ANALOG_CTRL_STATUS_OSC_ID_MASK   (0xFC0U)\r
3749 #define ANACTRL_ANALOG_CTRL_STATUS_OSC_ID_SHIFT  (6U)\r
3750 #define ANACTRL_ANALOG_CTRL_STATUS_OSC_ID(x)     (((uint32_t)(((uint32_t)(x)) << ANACTRL_ANALOG_CTRL_STATUS_OSC_ID_SHIFT)) & ANACTRL_ANALOG_CTRL_STATUS_OSC_ID_MASK)\r
3751 #define ANACTRL_ANALOG_CTRL_STATUS_FLASH_PWRDWN_MASK (0x1000U)\r
3752 #define ANACTRL_ANALOG_CTRL_STATUS_FLASH_PWRDWN_SHIFT (12U)\r
3753 /*! FLASH_PWRDWN - Flash Power Down status.\r
3754  *  0b0..Flash is not in power down mode.\r
3755  *  0b1..Flash is in power down mode.\r
3756  */\r
3757 #define ANACTRL_ANALOG_CTRL_STATUS_FLASH_PWRDWN(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_ANALOG_CTRL_STATUS_FLASH_PWRDWN_SHIFT)) & ANACTRL_ANALOG_CTRL_STATUS_FLASH_PWRDWN_MASK)\r
3758 #define ANACTRL_ANALOG_CTRL_STATUS_FLASH_INIT_ERROR_MASK (0x2000U)\r
3759 #define ANACTRL_ANALOG_CTRL_STATUS_FLASH_INIT_ERROR_SHIFT (13U)\r
3760 /*! FLASH_INIT_ERROR - Flash initialization error status.\r
3761  *  0b0..No error.\r
3762  *  0b1..At least one error occured during flash initialization..\r
3763  */\r
3764 #define ANACTRL_ANALOG_CTRL_STATUS_FLASH_INIT_ERROR(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_ANALOG_CTRL_STATUS_FLASH_INIT_ERROR_SHIFT)) & ANACTRL_ANALOG_CTRL_STATUS_FLASH_INIT_ERROR_MASK)\r
3765 #define ANACTRL_ANALOG_CTRL_STATUS_FINAL_TEST_DONE_VECT_MASK (0xF0000000U)\r
3766 #define ANACTRL_ANALOG_CTRL_STATUS_FINAL_TEST_DONE_VECT_SHIFT (28U)\r
3767 #define ANACTRL_ANALOG_CTRL_STATUS_FINAL_TEST_DONE_VECT(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_ANALOG_CTRL_STATUS_FINAL_TEST_DONE_VECT_SHIFT)) & ANACTRL_ANALOG_CTRL_STATUS_FINAL_TEST_DONE_VECT_MASK)\r
3768 /*! @} */\r
3769 \r
3770 /*! @name FREQ_ME_CTRL - Frequency Measure function control register */\r
3771 /*! @{ */\r
3772 #define ANACTRL_FREQ_ME_CTRL_CAPVAL_SCALE_MASK   (0x7FFFFFFFU)\r
3773 #define ANACTRL_FREQ_ME_CTRL_CAPVAL_SCALE_SHIFT  (0U)\r
3774 #define ANACTRL_FREQ_ME_CTRL_CAPVAL_SCALE(x)     (((uint32_t)(((uint32_t)(x)) << ANACTRL_FREQ_ME_CTRL_CAPVAL_SCALE_SHIFT)) & ANACTRL_FREQ_ME_CTRL_CAPVAL_SCALE_MASK)\r
3775 #define ANACTRL_FREQ_ME_CTRL_PROG_MASK           (0x80000000U)\r
3776 #define ANACTRL_FREQ_ME_CTRL_PROG_SHIFT          (31U)\r
3777 #define ANACTRL_FREQ_ME_CTRL_PROG(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_FREQ_ME_CTRL_PROG_SHIFT)) & ANACTRL_FREQ_ME_CTRL_PROG_MASK)\r
3778 /*! @} */\r
3779 \r
3780 /*! @name FRO192M_CTRL - 192MHz Free Running OScillator (FRO) Control register */\r
3781 /*! @{ */\r
3782 #define ANACTRL_FRO192M_CTRL_BIAS_TRIM_MASK      (0x3FU)\r
3783 #define ANACTRL_FRO192M_CTRL_BIAS_TRIM_SHIFT     (0U)\r
3784 #define ANACTRL_FRO192M_CTRL_BIAS_TRIM(x)        (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_BIAS_TRIM_SHIFT)) & ANACTRL_FRO192M_CTRL_BIAS_TRIM_MASK)\r
3785 #define ANACTRL_FRO192M_CTRL_TEMP_TRIM_MASK      (0x3F80U)\r
3786 #define ANACTRL_FRO192M_CTRL_TEMP_TRIM_SHIFT     (7U)\r
3787 #define ANACTRL_FRO192M_CTRL_TEMP_TRIM(x)        (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_TEMP_TRIM_SHIFT)) & ANACTRL_FRO192M_CTRL_TEMP_TRIM_MASK)\r
3788 #define ANACTRL_FRO192M_CTRL_ENA_12MHZCLK_MASK   (0x4000U)\r
3789 #define ANACTRL_FRO192M_CTRL_ENA_12MHZCLK_SHIFT  (14U)\r
3790 /*! ENA_12MHZCLK - 12 MHz clock control.\r
3791  *  0b0..12 MHz clock is disabled.\r
3792  *  0b1..12 MHz clock is enabled.\r
3793  */\r
3794 #define ANACTRL_FRO192M_CTRL_ENA_12MHZCLK(x)     (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_ENA_12MHZCLK_SHIFT)) & ANACTRL_FRO192M_CTRL_ENA_12MHZCLK_MASK)\r
3795 #define ANACTRL_FRO192M_CTRL_ENA_48MHZCLK_MASK   (0x8000U)\r
3796 #define ANACTRL_FRO192M_CTRL_ENA_48MHZCLK_SHIFT  (15U)\r
3797 /*! ENA_48MHZCLK - 48 MHz clock control.\r
3798  *  0b0..48 MHz clock is disabled.\r
3799  *  0b1..48 MHz clock is enabled.\r
3800  */\r
3801 #define ANACTRL_FRO192M_CTRL_ENA_48MHZCLK(x)     (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_ENA_48MHZCLK_SHIFT)) & ANACTRL_FRO192M_CTRL_ENA_48MHZCLK_MASK)\r
3802 #define ANACTRL_FRO192M_CTRL_DAC_TRIM_MASK       (0xFF0000U)\r
3803 #define ANACTRL_FRO192M_CTRL_DAC_TRIM_SHIFT      (16U)\r
3804 #define ANACTRL_FRO192M_CTRL_DAC_TRIM(x)         (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_DAC_TRIM_SHIFT)) & ANACTRL_FRO192M_CTRL_DAC_TRIM_MASK)\r
3805 #define ANACTRL_FRO192M_CTRL_USBCLKADJ_MASK      (0x1000000U)\r
3806 #define ANACTRL_FRO192M_CTRL_USBCLKADJ_SHIFT     (24U)\r
3807 #define ANACTRL_FRO192M_CTRL_USBCLKADJ(x)        (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_USBCLKADJ_SHIFT)) & ANACTRL_FRO192M_CTRL_USBCLKADJ_MASK)\r
3808 #define ANACTRL_FRO192M_CTRL_USBMODCHG_MASK      (0x2000000U)\r
3809 #define ANACTRL_FRO192M_CTRL_USBMODCHG_SHIFT     (25U)\r
3810 #define ANACTRL_FRO192M_CTRL_USBMODCHG(x)        (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_USBMODCHG_SHIFT)) & ANACTRL_FRO192M_CTRL_USBMODCHG_MASK)\r
3811 #define ANACTRL_FRO192M_CTRL_ATB_CTRL_MASK       (0x30000000U)\r
3812 #define ANACTRL_FRO192M_CTRL_ATB_CTRL_SHIFT      (28U)\r
3813 #define ANACTRL_FRO192M_CTRL_ATB_CTRL(x)         (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_ATB_CTRL_SHIFT)) & ANACTRL_FRO192M_CTRL_ATB_CTRL_MASK)\r
3814 #define ANACTRL_FRO192M_CTRL_ENA_96MHZCLK_MASK   (0x40000000U)\r
3815 #define ANACTRL_FRO192M_CTRL_ENA_96MHZCLK_SHIFT  (30U)\r
3816 /*! ENA_96MHZCLK - 96 MHz clock control.\r
3817  *  0b0..96 MHz clock is disabled.\r
3818  *  0b1..96 MHz clock is enabled.\r
3819  */\r
3820 #define ANACTRL_FRO192M_CTRL_ENA_96MHZCLK(x)     (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_ENA_96MHZCLK_SHIFT)) & ANACTRL_FRO192M_CTRL_ENA_96MHZCLK_MASK)\r
3821 #define ANACTRL_FRO192M_CTRL_WRTRIM_MASK         (0x80000000U)\r
3822 #define ANACTRL_FRO192M_CTRL_WRTRIM_SHIFT        (31U)\r
3823 #define ANACTRL_FRO192M_CTRL_WRTRIM(x)           (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_CTRL_WRTRIM_SHIFT)) & ANACTRL_FRO192M_CTRL_WRTRIM_MASK)\r
3824 /*! @} */\r
3825 \r
3826 /*! @name FRO192M_STATUS - 192MHz Free Running OScillator (FRO) Status register */\r
3827 /*! @{ */\r
3828 #define ANACTRL_FRO192M_STATUS_CLK_VALID_MASK    (0x1U)\r
3829 #define ANACTRL_FRO192M_STATUS_CLK_VALID_SHIFT   (0U)\r
3830 /*! CLK_VALID - Output clock valid signal. Indicates that CCO clock has settled.\r
3831  *  0b0..No output clock present (None of 12 MHz, 48 MHz or 96 MHz clock is available).\r
3832  *  0b1..Clock is present (12 MHz, 48 MHz or 96 MHz can be output if they are enable respectively by FRO192M_CTRL.ENA_12MHZCLK/ENA_48MHZCLK/ENA_96MHZCLK).\r
3833  */\r
3834 #define ANACTRL_FRO192M_STATUS_CLK_VALID(x)      (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_STATUS_CLK_VALID_SHIFT)) & ANACTRL_FRO192M_STATUS_CLK_VALID_MASK)\r
3835 #define ANACTRL_FRO192M_STATUS_ATB_VCTRL_MASK    (0x2U)\r
3836 #define ANACTRL_FRO192M_STATUS_ATB_VCTRL_SHIFT   (1U)\r
3837 #define ANACTRL_FRO192M_STATUS_ATB_VCTRL(x)      (((uint32_t)(((uint32_t)(x)) << ANACTRL_FRO192M_STATUS_ATB_VCTRL_SHIFT)) & ANACTRL_FRO192M_STATUS_ATB_VCTRL_MASK)\r
3838 /*! @} */\r
3839 \r
3840 /*! @name ADC_CTRL - General Purpose ADC VBAT Divider branch control */\r
3841 /*! @{ */\r
3842 #define ANACTRL_ADC_CTRL_VBATDIVENABLE_MASK      (0x1U)\r
3843 #define ANACTRL_ADC_CTRL_VBATDIVENABLE_SHIFT     (0U)\r
3844 /*! VBATDIVENABLE - Switch On/Off VBAT divider branch.\r
3845  *  0b0..VBAT divider branch is disabled.\r
3846  *  0b1..VBAT divider branch is enabled.\r
3847  */\r
3848 #define ANACTRL_ADC_CTRL_VBATDIVENABLE(x)        (((uint32_t)(((uint32_t)(x)) << ANACTRL_ADC_CTRL_VBATDIVENABLE_SHIFT)) & ANACTRL_ADC_CTRL_VBATDIVENABLE_MASK)\r
3849 /*! @} */\r
3850 \r
3851 /*! @name XO32M_CTRL - 32 MHz Crystal Oscillator Control register */\r
3852 /*! @{ */\r
3853 #define ANACTRL_XO32M_CTRL_GM_MASK               (0xEU)\r
3854 #define ANACTRL_XO32M_CTRL_GM_SHIFT              (1U)\r
3855 #define ANACTRL_XO32M_CTRL_GM(x)                 (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_GM_SHIFT)) & ANACTRL_XO32M_CTRL_GM_MASK)\r
3856 #define ANACTRL_XO32M_CTRL_SLAVE_MASK            (0x10U)\r
3857 #define ANACTRL_XO32M_CTRL_SLAVE_SHIFT           (4U)\r
3858 #define ANACTRL_XO32M_CTRL_SLAVE(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_SLAVE_SHIFT)) & ANACTRL_XO32M_CTRL_SLAVE_MASK)\r
3859 #define ANACTRL_XO32M_CTRL_AMP_MASK              (0xE0U)\r
3860 #define ANACTRL_XO32M_CTRL_AMP_SHIFT             (5U)\r
3861 #define ANACTRL_XO32M_CTRL_AMP(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_AMP_SHIFT)) & ANACTRL_XO32M_CTRL_AMP_MASK)\r
3862 #define ANACTRL_XO32M_CTRL_OSC_CAP_IN_MASK       (0x7F00U)\r
3863 #define ANACTRL_XO32M_CTRL_OSC_CAP_IN_SHIFT      (8U)\r
3864 #define ANACTRL_XO32M_CTRL_OSC_CAP_IN(x)         (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_OSC_CAP_IN_SHIFT)) & ANACTRL_XO32M_CTRL_OSC_CAP_IN_MASK)\r
3865 #define ANACTRL_XO32M_CTRL_OSC_CAP_OUT_MASK      (0x3F8000U)\r
3866 #define ANACTRL_XO32M_CTRL_OSC_CAP_OUT_SHIFT     (15U)\r
3867 #define ANACTRL_XO32M_CTRL_OSC_CAP_OUT(x)        (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_OSC_CAP_OUT_SHIFT)) & ANACTRL_XO32M_CTRL_OSC_CAP_OUT_MASK)\r
3868 #define ANACTRL_XO32M_CTRL_ACBUF_PASS_ENABLE_MASK (0x400000U)\r
3869 #define ANACTRL_XO32M_CTRL_ACBUF_PASS_ENABLE_SHIFT (22U)\r
3870 /*! ACBUF_PASS_ENABLE - Bypass enable of XO AC buffer enable in pll and top level.\r
3871  *  0b0..XO AC buffer bypass is disabled.\r
3872  *  0b1..XO AC buffer bypass is enabled.\r
3873  */\r
3874 #define ANACTRL_XO32M_CTRL_ACBUF_PASS_ENABLE(x)  (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_ACBUF_PASS_ENABLE_SHIFT)) & ANACTRL_XO32M_CTRL_ACBUF_PASS_ENABLE_MASK)\r
3875 #define ANACTRL_XO32M_CTRL_ENABLE_PLL_USB_OUT_MASK (0x800000U)\r
3876 #define ANACTRL_XO32M_CTRL_ENABLE_PLL_USB_OUT_SHIFT (23U)\r
3877 /*! ENABLE_PLL_USB_OUT - Enable XO 32 MHz output to USB HS PLL.\r
3878  *  0b0..XO 32 MHz output to USB HS PLL is disabled.\r
3879  *  0b1..XO 32 MHz output to USB HS PLL is enabled.\r
3880  */\r
3881 #define ANACTRL_XO32M_CTRL_ENABLE_PLL_USB_OUT(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_ENABLE_PLL_USB_OUT_SHIFT)) & ANACTRL_XO32M_CTRL_ENABLE_PLL_USB_OUT_MASK)\r
3882 #define ANACTRL_XO32M_CTRL_ENABLE_SYSTEM_CLK_OUT_MASK (0x1000000U)\r
3883 #define ANACTRL_XO32M_CTRL_ENABLE_SYSTEM_CLK_OUT_SHIFT (24U)\r
3884 /*! ENABLE_SYSTEM_CLK_OUT - Enable XO 32 MHz output to CPU system.\r
3885  *  0b0..XO 32 MHz output to CPU system is disabled.\r
3886  *  0b1..XO 32 MHz output to CPU system is enabled.\r
3887  */\r
3888 #define ANACTRL_XO32M_CTRL_ENABLE_SYSTEM_CLK_OUT(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_ENABLE_SYSTEM_CLK_OUT_SHIFT)) & ANACTRL_XO32M_CTRL_ENABLE_SYSTEM_CLK_OUT_MASK)\r
3889 #define ANACTRL_XO32M_CTRL_CAPTESTSTARTSRCSEL_MASK (0x2000000U)\r
3890 #define ANACTRL_XO32M_CTRL_CAPTESTSTARTSRCSEL_SHIFT (25U)\r
3891 /*! CAPTESTSTARTSRCSEL - Source selection for 'xo32k_captest_start' signal.\r
3892  *  0b0..Sourced from CAPTESTSTART.\r
3893  *  0b1..Sourced from calibration.\r
3894  */\r
3895 #define ANACTRL_XO32M_CTRL_CAPTESTSTARTSRCSEL(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_CAPTESTSTARTSRCSEL_SHIFT)) & ANACTRL_XO32M_CTRL_CAPTESTSTARTSRCSEL_MASK)\r
3896 #define ANACTRL_XO32M_CTRL_CAPTESTSTART_MASK     (0x4000000U)\r
3897 #define ANACTRL_XO32M_CTRL_CAPTESTSTART_SHIFT    (26U)\r
3898 #define ANACTRL_XO32M_CTRL_CAPTESTSTART(x)       (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_CAPTESTSTART_SHIFT)) & ANACTRL_XO32M_CTRL_CAPTESTSTART_MASK)\r
3899 #define ANACTRL_XO32M_CTRL_CAPTESTENABLE_MASK    (0x8000000U)\r
3900 #define ANACTRL_XO32M_CTRL_CAPTESTENABLE_SHIFT   (27U)\r
3901 /*! CAPTESTENABLE - Enable signal for captest.\r
3902  *  0b0..Captest is disabled.\r
3903  *  0b1..Captest is enabled.\r
3904  */\r
3905 #define ANACTRL_XO32M_CTRL_CAPTESTENABLE(x)      (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_CAPTESTENABLE_SHIFT)) & ANACTRL_XO32M_CTRL_CAPTESTENABLE_MASK)\r
3906 #define ANACTRL_XO32M_CTRL_CAPTESTOSCINSEL_MASK  (0x10000000U)\r
3907 #define ANACTRL_XO32M_CTRL_CAPTESTOSCINSEL_SHIFT (28U)\r
3908 /*! CAPTESTOSCINSEL - Select the input for test.\r
3909  *  0b0..osc_out (oscillator output) pin.\r
3910  *  0b1..osc_in (oscillator) pin.\r
3911  */\r
3912 #define ANACTRL_XO32M_CTRL_CAPTESTOSCINSEL(x)    (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_CTRL_CAPTESTOSCINSEL_SHIFT)) & ANACTRL_XO32M_CTRL_CAPTESTOSCINSEL_MASK)\r
3913 /*! @} */\r
3914 \r
3915 /*! @name XO32M_STATUS - 32 MHz Crystal Oscillator Status register */\r
3916 /*! @{ */\r
3917 #define ANACTRL_XO32M_STATUS_XO_READY_MASK       (0x1U)\r
3918 #define ANACTRL_XO32M_STATUS_XO_READY_SHIFT      (0U)\r
3919 /*! XO_READY - Indicates XO out frequency statibilty.\r
3920  *  0b0..XO output frequency is not yet stable.\r
3921  *  0b1..XO output frequency is stable.\r
3922  */\r
3923 #define ANACTRL_XO32M_STATUS_XO_READY(x)         (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO32M_STATUS_XO_READY_SHIFT)) & ANACTRL_XO32M_STATUS_XO_READY_MASK)\r
3924 /*! @} */\r
3925 \r
3926 /*! @name BOD_DCDC_INT_CTRL - Brown Out Detectors (BoDs) & DCDC interrupts generation control register */\r
3927 /*! @{ */\r
3928 #define ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_ENABLE_MASK (0x1U)\r
3929 #define ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_ENABLE_SHIFT (0U)\r
3930 /*! BODVBAT_INT_ENABLE - BOD VBAT interrupt control.\r
3931  *  0b0..BOD VBAT interrupt is disabled.\r
3932  *  0b1..BOD VBAT interrupt is enabled.\r
3933  */\r
3934 #define ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_ENABLE(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_ENABLE_SHIFT)) & ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_ENABLE_MASK)\r
3935 #define ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_CLEAR_MASK (0x2U)\r
3936 #define ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_CLEAR_SHIFT (1U)\r
3937 #define ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_CLEAR(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_CLEAR_SHIFT)) & ANACTRL_BOD_DCDC_INT_CTRL_BODVBAT_INT_CLEAR_MASK)\r
3938 #define ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_ENABLE_MASK (0x4U)\r
3939 #define ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_ENABLE_SHIFT (2U)\r
3940 /*! BODCORE_INT_ENABLE - BOD CORE interrupt control.\r
3941  *  0b0..BOD CORE interrupt is disabled.\r
3942  *  0b1..BOD CORE interrupt is enabled.\r
3943  */\r
3944 #define ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_ENABLE(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_ENABLE_SHIFT)) & ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_ENABLE_MASK)\r
3945 #define ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_CLEAR_MASK (0x8U)\r
3946 #define ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_CLEAR_SHIFT (3U)\r
3947 #define ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_CLEAR(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_CLEAR_SHIFT)) & ANACTRL_BOD_DCDC_INT_CTRL_BODCORE_INT_CLEAR_MASK)\r
3948 #define ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_ENABLE_MASK (0x10U)\r
3949 #define ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_ENABLE_SHIFT (4U)\r
3950 /*! DCDC_INT_ENABLE - DCDC interrupt control.\r
3951  *  0b0..DCDC interrupt is disabled.\r
3952  *  0b1..DCDC interrupt is enabled.\r
3953  */\r
3954 #define ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_ENABLE(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_ENABLE_SHIFT)) & ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_ENABLE_MASK)\r
3955 #define ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_CLEAR_MASK (0x20U)\r
3956 #define ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_CLEAR_SHIFT (5U)\r
3957 #define ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_CLEAR(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_CLEAR_SHIFT)) & ANACTRL_BOD_DCDC_INT_CTRL_DCDC_INT_CLEAR_MASK)\r
3958 /*! @} */\r
3959 \r
3960 /*! @name BOD_DCDC_INT_STATUS - BoDs & DCDC interrupts status register */\r
3961 /*! @{ */\r
3962 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_STATUS_MASK (0x1U)\r
3963 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_STATUS_SHIFT (0U)\r
3964 /*! BODVBAT_STATUS - BOD VBAT Interrupt status before Interrupt Enable.\r
3965  *  0b0..No interrupt pending..\r
3966  *  0b1..Interrupt pending..\r
3967  */\r
3968 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_STATUS(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_STATUS_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_STATUS_MASK)\r
3969 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_INT_STATUS_MASK (0x2U)\r
3970 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_INT_STATUS_SHIFT (1U)\r
3971 /*! BODVBAT_INT_STATUS - BOD VBAT Interrupt status after Interrupt Enable.\r
3972  *  0b0..No interrupt pending..\r
3973  *  0b1..Interrupt pending..\r
3974  */\r
3975 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_INT_STATUS(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_INT_STATUS_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_INT_STATUS_MASK)\r
3976 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_VAL_MASK (0x4U)\r
3977 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_VAL_SHIFT (2U)\r
3978 /*! BODVBAT_VAL - Current value of BOD VBAT power status output.\r
3979  *  0b0..VBAT voltage level is below the threshold.\r
3980  *  0b1..VBAT voltage level is above the threshold.\r
3981  */\r
3982 #define ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_VAL(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_VAL_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_BODVBAT_VAL_MASK)\r
3983 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_STATUS_MASK (0x8U)\r
3984 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_STATUS_SHIFT (3U)\r
3985 /*! BODCORE_STATUS - BOD CORE Interrupt status before Interrupt Enable.\r
3986  *  0b0..No interrupt pending..\r
3987  *  0b1..Interrupt pending..\r
3988  */\r
3989 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_STATUS(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_STATUS_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_STATUS_MASK)\r
3990 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_INT_STATUS_MASK (0x10U)\r
3991 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_INT_STATUS_SHIFT (4U)\r
3992 /*! BODCORE_INT_STATUS - BOD CORE Interrupt status after Interrupt Enable.\r
3993  *  0b0..No interrupt pending..\r
3994  *  0b1..Interrupt pending..\r
3995  */\r
3996 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_INT_STATUS(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_INT_STATUS_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_INT_STATUS_MASK)\r
3997 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_VAL_MASK (0x20U)\r
3998 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_VAL_SHIFT (5U)\r
3999 /*! BODCORE_VAL - Current value of BOD CORE power status output.\r
4000  *  0b0..CORE voltage level is below the threshold.\r
4001  *  0b1..CORE voltage level is above the threshold.\r
4002  */\r
4003 #define ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_VAL(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_VAL_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_BODCORE_VAL_MASK)\r
4004 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_STATUS_MASK (0x40U)\r
4005 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_STATUS_SHIFT (6U)\r
4006 /*! DCDC_STATUS - DCDC Interrupt status before Interrupt Enable.\r
4007  *  0b0..No interrupt pending..\r
4008  *  0b1..Interrupt pending..\r
4009  */\r
4010 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_STATUS(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_DCDC_STATUS_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_DCDC_STATUS_MASK)\r
4011 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_INT_STATUS_MASK (0x80U)\r
4012 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_INT_STATUS_SHIFT (7U)\r
4013 /*! DCDC_INT_STATUS - DCDC Interrupt status after Interrupt Enable.\r
4014  *  0b0..No interrupt pending..\r
4015  *  0b1..Interrupt pending..\r
4016  */\r
4017 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_INT_STATUS(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_DCDC_INT_STATUS_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_DCDC_INT_STATUS_MASK)\r
4018 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_VAL_MASK (0x100U)\r
4019 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_VAL_SHIFT (8U)\r
4020 /*! DCDC_VAL - Current value of DCDC power status output.\r
4021  *  0b0..DCDC output Voltage is below the targeted regulation level.\r
4022  *  0b1..DCDC output Voltage is above the targeted regulation level.\r
4023  */\r
4024 #define ANACTRL_BOD_DCDC_INT_STATUS_DCDC_VAL(x)  (((uint32_t)(((uint32_t)(x)) << ANACTRL_BOD_DCDC_INT_STATUS_DCDC_VAL_SHIFT)) & ANACTRL_BOD_DCDC_INT_STATUS_DCDC_VAL_MASK)\r
4025 /*! @} */\r
4026 \r
4027 /*! @name RINGO0_CTRL - First Ring Oscillator module control register. */\r
4028 /*! @{ */\r
4029 #define ANACTRL_RINGO0_CTRL_SL_MASK              (0x1U)\r
4030 #define ANACTRL_RINGO0_CTRL_SL_SHIFT             (0U)\r
4031 /*! SL - Select short or long ringo (for all ringos types).\r
4032  *  0b0..Select short ringo (few elements).\r
4033  *  0b1..Select long ringo (many elements).\r
4034  */\r
4035 #define ANACTRL_RINGO0_CTRL_SL(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_SL_SHIFT)) & ANACTRL_RINGO0_CTRL_SL_MASK)\r
4036 #define ANACTRL_RINGO0_CTRL_FS_MASK              (0x2U)\r
4037 #define ANACTRL_RINGO0_CTRL_FS_SHIFT             (1U)\r
4038 /*! FS - Ringo frequency output divider.\r
4039  *  0b0..High frequency output (frequency lower than 100 MHz).\r
4040  *  0b1..Low frequency output (frequency lower than 10 MHz).\r
4041  */\r
4042 #define ANACTRL_RINGO0_CTRL_FS(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_FS_SHIFT)) & ANACTRL_RINGO0_CTRL_FS_MASK)\r
4043 #define ANACTRL_RINGO0_CTRL_SWN_SWP_MASK         (0xCU)\r
4044 #define ANACTRL_RINGO0_CTRL_SWN_SWP_SHIFT        (2U)\r
4045 /*! SWN_SWP - PN-Ringos (P-Transistor and N-Transistor processing) control.\r
4046  *  0b00..Normal mode.\r
4047  *  0b01..P-Monitor mode. Measure with weak P transistor.\r
4048  *  0b10..P-Monitor mode. Measure with weak N transistor.\r
4049  *  0b11..Don't use.\r
4050  */\r
4051 #define ANACTRL_RINGO0_CTRL_SWN_SWP(x)           (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_SWN_SWP_SHIFT)) & ANACTRL_RINGO0_CTRL_SWN_SWP_MASK)\r
4052 #define ANACTRL_RINGO0_CTRL_PD_MASK              (0x10U)\r
4053 #define ANACTRL_RINGO0_CTRL_PD_SHIFT             (4U)\r
4054 /*! PD - Ringo module Power control.\r
4055  *  0b0..The Ringo module is enabled.\r
4056  *  0b1..The Ringo module is disabled.\r
4057  */\r
4058 #define ANACTRL_RINGO0_CTRL_PD(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_PD_SHIFT)) & ANACTRL_RINGO0_CTRL_PD_MASK)\r
4059 #define ANACTRL_RINGO0_CTRL_E_ND0_MASK           (0x20U)\r
4060 #define ANACTRL_RINGO0_CTRL_E_ND0_SHIFT          (5U)\r
4061 /*! E_ND0 - First NAND2-based ringo control.\r
4062  *  0b0..First NAND2-based ringo is disabled.\r
4063  *  0b1..First NAND2-based ringo is enabled.\r
4064  */\r
4065 #define ANACTRL_RINGO0_CTRL_E_ND0(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_E_ND0_SHIFT)) & ANACTRL_RINGO0_CTRL_E_ND0_MASK)\r
4066 #define ANACTRL_RINGO0_CTRL_E_ND1_MASK           (0x40U)\r
4067 #define ANACTRL_RINGO0_CTRL_E_ND1_SHIFT          (6U)\r
4068 /*! E_ND1 - Second NAND2-based ringo control.\r
4069  *  0b0..Second NAND2-based ringo is disabled.\r
4070  *  0b1..Second NAND2-based ringo is enabled.\r
4071  */\r
4072 #define ANACTRL_RINGO0_CTRL_E_ND1(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_E_ND1_SHIFT)) & ANACTRL_RINGO0_CTRL_E_ND1_MASK)\r
4073 #define ANACTRL_RINGO0_CTRL_E_NR0_MASK           (0x80U)\r
4074 #define ANACTRL_RINGO0_CTRL_E_NR0_SHIFT          (7U)\r
4075 /*! E_NR0 - First NOR2-based ringo control.\r
4076  *  0b0..First NOR2-based ringo is disabled.\r
4077  *  0b1..First NOR2-based ringo is enabled.\r
4078  */\r
4079 #define ANACTRL_RINGO0_CTRL_E_NR0(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_E_NR0_SHIFT)) & ANACTRL_RINGO0_CTRL_E_NR0_MASK)\r
4080 #define ANACTRL_RINGO0_CTRL_E_NR1_MASK           (0x100U)\r
4081 #define ANACTRL_RINGO0_CTRL_E_NR1_SHIFT          (8U)\r
4082 /*! E_NR1 - Second NOR2-based ringo control.\r
4083  *  0b0..Second NORD2-based ringo is disabled.\r
4084  *  0b1..Second NORD2-based ringo is enabled.\r
4085  */\r
4086 #define ANACTRL_RINGO0_CTRL_E_NR1(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_E_NR1_SHIFT)) & ANACTRL_RINGO0_CTRL_E_NR1_MASK)\r
4087 #define ANACTRL_RINGO0_CTRL_E_IV0_MASK           (0x200U)\r
4088 #define ANACTRL_RINGO0_CTRL_E_IV0_SHIFT          (9U)\r
4089 /*! E_IV0 - First Inverter-based ringo control.\r
4090  *  0b0..First INV-based ringo is disabled.\r
4091  *  0b1..First INV-based ringo is enabled.\r
4092  */\r
4093 #define ANACTRL_RINGO0_CTRL_E_IV0(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_E_IV0_SHIFT)) & ANACTRL_RINGO0_CTRL_E_IV0_MASK)\r
4094 #define ANACTRL_RINGO0_CTRL_E_IV1_MASK           (0x400U)\r
4095 #define ANACTRL_RINGO0_CTRL_E_IV1_SHIFT          (10U)\r
4096 /*! E_IV1 - Second Inverter-based ringo control.\r
4097  *  0b0..Second INV-based ringo is disabled.\r
4098  *  0b1..Second INV-based ringo is enabled.\r
4099  */\r
4100 #define ANACTRL_RINGO0_CTRL_E_IV1(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_E_IV1_SHIFT)) & ANACTRL_RINGO0_CTRL_E_IV1_MASK)\r
4101 #define ANACTRL_RINGO0_CTRL_E_PN0_MASK           (0x800U)\r
4102 #define ANACTRL_RINGO0_CTRL_E_PN0_SHIFT          (11U)\r
4103 /*! E_PN0 - First PN (P-Transistor and N-Transistor processing) monitor control.\r
4104  *  0b0..First PN-based ringo is disabled.\r
4105  *  0b1..First PN-based ringo is enabled.\r
4106  */\r
4107 #define ANACTRL_RINGO0_CTRL_E_PN0(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_E_PN0_SHIFT)) & ANACTRL_RINGO0_CTRL_E_PN0_MASK)\r
4108 #define ANACTRL_RINGO0_CTRL_E_PN1_MASK           (0x1000U)\r
4109 #define ANACTRL_RINGO0_CTRL_E_PN1_SHIFT          (12U)\r
4110 /*! E_PN1 - Second PN (P-Transistor and N-Transistor processing) monitor control.\r
4111  *  0b0..Second PN-based ringo is disabled.\r
4112  *  0b1..Second PN-based ringo is enabled.\r
4113  */\r
4114 #define ANACTRL_RINGO0_CTRL_E_PN1(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_E_PN1_SHIFT)) & ANACTRL_RINGO0_CTRL_E_PN1_MASK)\r
4115 #define ANACTRL_RINGO0_CTRL_DIVISOR_MASK         (0xF0000U)\r
4116 #define ANACTRL_RINGO0_CTRL_DIVISOR_SHIFT        (16U)\r
4117 #define ANACTRL_RINGO0_CTRL_DIVISOR(x)           (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_DIVISOR_SHIFT)) & ANACTRL_RINGO0_CTRL_DIVISOR_MASK)\r
4118 #define ANACTRL_RINGO0_CTRL_DIV_UPDATE_REQ_MASK  (0x80000000U)\r
4119 #define ANACTRL_RINGO0_CTRL_DIV_UPDATE_REQ_SHIFT (31U)\r
4120 #define ANACTRL_RINGO0_CTRL_DIV_UPDATE_REQ(x)    (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO0_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO0_CTRL_DIV_UPDATE_REQ_MASK)\r
4121 /*! @} */\r
4122 \r
4123 /*! @name RINGO1_CTRL - Second Ring Oscillator module control register. */\r
4124 /*! @{ */\r
4125 #define ANACTRL_RINGO1_CTRL_S_MASK               (0x1U)\r
4126 #define ANACTRL_RINGO1_CTRL_S_SHIFT              (0U)\r
4127 /*! S - Select short or long ringo (for all ringos types).\r
4128  *  0b0..Select short ringo (few elements).\r
4129  *  0b1..Select long ringo (many elements).\r
4130  */\r
4131 #define ANACTRL_RINGO1_CTRL_S(x)                 (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_S_SHIFT)) & ANACTRL_RINGO1_CTRL_S_MASK)\r
4132 #define ANACTRL_RINGO1_CTRL_FS_MASK              (0x2U)\r
4133 #define ANACTRL_RINGO1_CTRL_FS_SHIFT             (1U)\r
4134 /*! FS - Ringo frequency output divider.\r
4135  *  0b0..High frequency output (frequency lower than 100 MHz).\r
4136  *  0b1..Low frequency output (frequency lower than 10 MHz).\r
4137  */\r
4138 #define ANACTRL_RINGO1_CTRL_FS(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_FS_SHIFT)) & ANACTRL_RINGO1_CTRL_FS_MASK)\r
4139 #define ANACTRL_RINGO1_CTRL_PD_MASK              (0x4U)\r
4140 #define ANACTRL_RINGO1_CTRL_PD_SHIFT             (2U)\r
4141 /*! PD - Ringo module Power control.\r
4142  *  0b0..The Ringo module is enabled.\r
4143  *  0b1..The Ringo module is disabled.\r
4144  */\r
4145 #define ANACTRL_RINGO1_CTRL_PD(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_PD_SHIFT)) & ANACTRL_RINGO1_CTRL_PD_MASK)\r
4146 #define ANACTRL_RINGO1_CTRL_E_R24_MASK           (0x8U)\r
4147 #define ANACTRL_RINGO1_CTRL_E_R24_SHIFT          (3U)\r
4148 /*! E_R24 - .\r
4149  *  0b0..Ringo is disabled.\r
4150  *  0b1..Ringo is enabled.\r
4151  */\r
4152 #define ANACTRL_RINGO1_CTRL_E_R24(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_E_R24_SHIFT)) & ANACTRL_RINGO1_CTRL_E_R24_MASK)\r
4153 #define ANACTRL_RINGO1_CTRL_E_R35_MASK           (0x10U)\r
4154 #define ANACTRL_RINGO1_CTRL_E_R35_SHIFT          (4U)\r
4155 /*! E_R35 - .\r
4156  *  0b0..Ringo is disabled.\r
4157  *  0b1..Ringo is enabled.\r
4158  */\r
4159 #define ANACTRL_RINGO1_CTRL_E_R35(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_E_R35_SHIFT)) & ANACTRL_RINGO1_CTRL_E_R35_MASK)\r
4160 #define ANACTRL_RINGO1_CTRL_E_M2_MASK            (0x20U)\r
4161 #define ANACTRL_RINGO1_CTRL_E_M2_SHIFT           (5U)\r
4162 /*! E_M2 - Metal 2 (M2) monitor control.\r
4163  *  0b0..Ringo is disabled.\r
4164  *  0b1..Ringo is enabled.\r
4165  */\r
4166 #define ANACTRL_RINGO1_CTRL_E_M2(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_E_M2_SHIFT)) & ANACTRL_RINGO1_CTRL_E_M2_MASK)\r
4167 #define ANACTRL_RINGO1_CTRL_E_M3_MASK            (0x40U)\r
4168 #define ANACTRL_RINGO1_CTRL_E_M3_SHIFT           (6U)\r
4169 /*! E_M3 - Metal 3 (M3) monitor control.\r
4170  *  0b0..Ringo is disabled.\r
4171  *  0b1..Ringo is enabled.\r
4172  */\r
4173 #define ANACTRL_RINGO1_CTRL_E_M3(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_E_M3_SHIFT)) & ANACTRL_RINGO1_CTRL_E_M3_MASK)\r
4174 #define ANACTRL_RINGO1_CTRL_E_M4_MASK            (0x80U)\r
4175 #define ANACTRL_RINGO1_CTRL_E_M4_SHIFT           (7U)\r
4176 /*! E_M4 - Metal 4 (M4) monitor control.\r
4177  *  0b0..Ringo is disabled.\r
4178  *  0b1..Ringo is enabled.\r
4179  */\r
4180 #define ANACTRL_RINGO1_CTRL_E_M4(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_E_M4_SHIFT)) & ANACTRL_RINGO1_CTRL_E_M4_MASK)\r
4181 #define ANACTRL_RINGO1_CTRL_E_M5_MASK            (0x100U)\r
4182 #define ANACTRL_RINGO1_CTRL_E_M5_SHIFT           (8U)\r
4183 /*! E_M5 - Metal 5 (M5) monitor control.\r
4184  *  0b0..Ringo is disabled.\r
4185  *  0b1..Ringo is enabled.\r
4186  */\r
4187 #define ANACTRL_RINGO1_CTRL_E_M5(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_E_M5_SHIFT)) & ANACTRL_RINGO1_CTRL_E_M5_MASK)\r
4188 #define ANACTRL_RINGO1_CTRL_DIVISOR_MASK         (0xF0000U)\r
4189 #define ANACTRL_RINGO1_CTRL_DIVISOR_SHIFT        (16U)\r
4190 #define ANACTRL_RINGO1_CTRL_DIVISOR(x)           (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_DIVISOR_SHIFT)) & ANACTRL_RINGO1_CTRL_DIVISOR_MASK)\r
4191 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK  (0x80000000U)\r
4192 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT (31U)\r
4193 #define ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ(x)    (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO1_CTRL_DIV_UPDATE_REQ_MASK)\r
4194 /*! @} */\r
4195 \r
4196 /*! @name RINGO2_CTRL - Third Ring Oscillator module control register. */\r
4197 /*! @{ */\r
4198 #define ANACTRL_RINGO2_CTRL_S_MASK               (0x1U)\r
4199 #define ANACTRL_RINGO2_CTRL_S_SHIFT              (0U)\r
4200 /*! S - Select short or long ringo (for all ringos types).\r
4201  *  0b0..Select short ringo (few elements).\r
4202  *  0b1..Select long ringo (many elements).\r
4203  */\r
4204 #define ANACTRL_RINGO2_CTRL_S(x)                 (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_S_SHIFT)) & ANACTRL_RINGO2_CTRL_S_MASK)\r
4205 #define ANACTRL_RINGO2_CTRL_FS_MASK              (0x2U)\r
4206 #define ANACTRL_RINGO2_CTRL_FS_SHIFT             (1U)\r
4207 /*! FS - Ringo frequency output divider.\r
4208  *  0b0..High frequency output (frequency lower than 100 MHz).\r
4209  *  0b1..Low frequency output (frequency lower than 10 MHz).\r
4210  */\r
4211 #define ANACTRL_RINGO2_CTRL_FS(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_FS_SHIFT)) & ANACTRL_RINGO2_CTRL_FS_MASK)\r
4212 #define ANACTRL_RINGO2_CTRL_PD_MASK              (0x4U)\r
4213 #define ANACTRL_RINGO2_CTRL_PD_SHIFT             (2U)\r
4214 /*! PD - Ringo module Power control.\r
4215  *  0b0..The Ringo module is enabled.\r
4216  *  0b1..The Ringo module is disabled.\r
4217  */\r
4218 #define ANACTRL_RINGO2_CTRL_PD(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_PD_SHIFT)) & ANACTRL_RINGO2_CTRL_PD_MASK)\r
4219 #define ANACTRL_RINGO2_CTRL_E_R24_MASK           (0x8U)\r
4220 #define ANACTRL_RINGO2_CTRL_E_R24_SHIFT          (3U)\r
4221 /*! E_R24 - .\r
4222  *  0b0..Ringo is disabled.\r
4223  *  0b1..Ringo is enabled.\r
4224  */\r
4225 #define ANACTRL_RINGO2_CTRL_E_R24(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_E_R24_SHIFT)) & ANACTRL_RINGO2_CTRL_E_R24_MASK)\r
4226 #define ANACTRL_RINGO2_CTRL_E_R35_MASK           (0x10U)\r
4227 #define ANACTRL_RINGO2_CTRL_E_R35_SHIFT          (4U)\r
4228 /*! E_R35 - .\r
4229  *  0b0..Ringo is disabled.\r
4230  *  0b1..Ringo is enabled.\r
4231  */\r
4232 #define ANACTRL_RINGO2_CTRL_E_R35(x)             (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_E_R35_SHIFT)) & ANACTRL_RINGO2_CTRL_E_R35_MASK)\r
4233 #define ANACTRL_RINGO2_CTRL_E_M2_MASK            (0x20U)\r
4234 #define ANACTRL_RINGO2_CTRL_E_M2_SHIFT           (5U)\r
4235 /*! E_M2 - Metal 2 (M2) monitor control.\r
4236  *  0b0..Ringo is disabled.\r
4237  *  0b1..Ringo is enabled.\r
4238  */\r
4239 #define ANACTRL_RINGO2_CTRL_E_M2(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_E_M2_SHIFT)) & ANACTRL_RINGO2_CTRL_E_M2_MASK)\r
4240 #define ANACTRL_RINGO2_CTRL_E_M3_MASK            (0x40U)\r
4241 #define ANACTRL_RINGO2_CTRL_E_M3_SHIFT           (6U)\r
4242 /*! E_M3 - Metal 3 (M3) monitor control.\r
4243  *  0b0..Ringo is disabled.\r
4244  *  0b1..Ringo is enabled.\r
4245  */\r
4246 #define ANACTRL_RINGO2_CTRL_E_M3(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_E_M3_SHIFT)) & ANACTRL_RINGO2_CTRL_E_M3_MASK)\r
4247 #define ANACTRL_RINGO2_CTRL_E_M4_MASK            (0x80U)\r
4248 #define ANACTRL_RINGO2_CTRL_E_M4_SHIFT           (7U)\r
4249 /*! E_M4 - Metal 4 (M4) monitor control.\r
4250  *  0b0..Ringo is disabled.\r
4251  *  0b1..Ringo is enabled.\r
4252  */\r
4253 #define ANACTRL_RINGO2_CTRL_E_M4(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_E_M4_SHIFT)) & ANACTRL_RINGO2_CTRL_E_M4_MASK)\r
4254 #define ANACTRL_RINGO2_CTRL_E_M5_MASK            (0x100U)\r
4255 #define ANACTRL_RINGO2_CTRL_E_M5_SHIFT           (8U)\r
4256 /*! E_M5 - Metal 5 (M5) monitor control.\r
4257  *  0b0..Ringo is disabled.\r
4258  *  0b1..Ringo is enabled.\r
4259  */\r
4260 #define ANACTRL_RINGO2_CTRL_E_M5(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_E_M5_SHIFT)) & ANACTRL_RINGO2_CTRL_E_M5_MASK)\r
4261 #define ANACTRL_RINGO2_CTRL_DIVISOR_MASK         (0xF0000U)\r
4262 #define ANACTRL_RINGO2_CTRL_DIVISOR_SHIFT        (16U)\r
4263 #define ANACTRL_RINGO2_CTRL_DIVISOR(x)           (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_DIVISOR_SHIFT)) & ANACTRL_RINGO2_CTRL_DIVISOR_MASK)\r
4264 #define ANACTRL_RINGO2_CTRL_DIV_UPDATE_REQ_MASK  (0x80000000U)\r
4265 #define ANACTRL_RINGO2_CTRL_DIV_UPDATE_REQ_SHIFT (31U)\r
4266 #define ANACTRL_RINGO2_CTRL_DIV_UPDATE_REQ(x)    (((uint32_t)(((uint32_t)(x)) << ANACTRL_RINGO2_CTRL_DIV_UPDATE_REQ_SHIFT)) & ANACTRL_RINGO2_CTRL_DIV_UPDATE_REQ_MASK)\r
4267 /*! @} */\r
4268 \r
4269 /*! @name LDO_XO32M - High Speed Crystal Oscillator (12 MHz - 32 MHz) Voltage Source Supply Control register */\r
4270 /*! @{ */\r
4271 #define ANACTRL_LDO_XO32M_BYPASS_MASK            (0x2U)\r
4272 #define ANACTRL_LDO_XO32M_BYPASS_SHIFT           (1U)\r
4273 /*! BYPASS - Activate LDO bypass.\r
4274  *  0b0..Disable bypass mode (for normal operations).\r
4275  *  0b1..Activate LDO bypass.\r
4276  */\r
4277 #define ANACTRL_LDO_XO32M_BYPASS(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_LDO_XO32M_BYPASS_SHIFT)) & ANACTRL_LDO_XO32M_BYPASS_MASK)\r
4278 #define ANACTRL_LDO_XO32M_HIGHZ_MASK             (0x4U)\r
4279 #define ANACTRL_LDO_XO32M_HIGHZ_SHIFT            (2U)\r
4280 /*! HIGHZ - .\r
4281  *  0b0..Output in High normal state.\r
4282  *  0b1..Output in High Impedance state.\r
4283  */\r
4284 #define ANACTRL_LDO_XO32M_HIGHZ(x)               (((uint32_t)(((uint32_t)(x)) << ANACTRL_LDO_XO32M_HIGHZ_SHIFT)) & ANACTRL_LDO_XO32M_HIGHZ_MASK)\r
4285 #define ANACTRL_LDO_XO32M_VOUT_MASK              (0x38U)\r
4286 #define ANACTRL_LDO_XO32M_VOUT_SHIFT             (3U)\r
4287 /*! VOUT - Sets the LDO output level.\r
4288  *  0b000..0.750 V.\r
4289  *  0b001..0.775 V.\r
4290  *  0b010..0.800 V.\r
4291  *  0b011..0.825 V.\r
4292  *  0b100..0.850 V.\r
4293  *  0b101..0.875 V.\r
4294  *  0b110..0.900 V.\r
4295  *  0b111..0.925 V.\r
4296  */\r
4297 #define ANACTRL_LDO_XO32M_VOUT(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_LDO_XO32M_VOUT_SHIFT)) & ANACTRL_LDO_XO32M_VOUT_MASK)\r
4298 #define ANACTRL_LDO_XO32M_IBIAS_MASK             (0xC0U)\r
4299 #define ANACTRL_LDO_XO32M_IBIAS_SHIFT            (6U)\r
4300 #define ANACTRL_LDO_XO32M_IBIAS(x)               (((uint32_t)(((uint32_t)(x)) << ANACTRL_LDO_XO32M_IBIAS_SHIFT)) & ANACTRL_LDO_XO32M_IBIAS_MASK)\r
4301 #define ANACTRL_LDO_XO32M_STABMODE_MASK          (0x300U)\r
4302 #define ANACTRL_LDO_XO32M_STABMODE_SHIFT         (8U)\r
4303 #define ANACTRL_LDO_XO32M_STABMODE(x)            (((uint32_t)(((uint32_t)(x)) << ANACTRL_LDO_XO32M_STABMODE_SHIFT)) & ANACTRL_LDO_XO32M_STABMODE_MASK)\r
4304 /*! @} */\r
4305 \r
4306 /*! @name XO_CAL_CFG - All Crystal Oscillators (both the 32 KHz and the High speed) Capacitive Banks Calibration Configuration register */\r
4307 /*! @{ */\r
4308 #define ANACTRL_XO_CAL_CFG_START_INV_MASK        (0x1U)\r
4309 #define ANACTRL_XO_CAL_CFG_START_INV_SHIFT       (0U)\r
4310 #define ANACTRL_XO_CAL_CFG_START_INV(x)          (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CFG_START_INV_SHIFT)) & ANACTRL_XO_CAL_CFG_START_INV_MASK)\r
4311 #define ANACTRL_XO_CAL_CFG_START_OVR_MASK        (0x2U)\r
4312 #define ANACTRL_XO_CAL_CFG_START_OVR_SHIFT       (1U)\r
4313 #define ANACTRL_XO_CAL_CFG_START_OVR(x)          (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CFG_START_OVR_SHIFT)) & ANACTRL_XO_CAL_CFG_START_OVR_MASK)\r
4314 #define ANACTRL_XO_CAL_CFG_START_MASK            (0x4U)\r
4315 #define ANACTRL_XO_CAL_CFG_START_SHIFT           (2U)\r
4316 #define ANACTRL_XO_CAL_CFG_START(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CFG_START_SHIFT)) & ANACTRL_XO_CAL_CFG_START_MASK)\r
4317 #define ANACTRL_XO_CAL_CFG_STOP_INV_MASK         (0x8U)\r
4318 #define ANACTRL_XO_CAL_CFG_STOP_INV_SHIFT        (3U)\r
4319 #define ANACTRL_XO_CAL_CFG_STOP_INV(x)           (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CFG_STOP_INV_SHIFT)) & ANACTRL_XO_CAL_CFG_STOP_INV_MASK)\r
4320 #define ANACTRL_XO_CAL_CFG_STOP_CNTR_END_MASK    (0x10U)\r
4321 #define ANACTRL_XO_CAL_CFG_STOP_CNTR_END_SHIFT   (4U)\r
4322 #define ANACTRL_XO_CAL_CFG_STOP_CNTR_END(x)      (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CFG_STOP_CNTR_END_SHIFT)) & ANACTRL_XO_CAL_CFG_STOP_CNTR_END_MASK)\r
4323 #define ANACTRL_XO_CAL_CFG_XO32K_MODE_MASK       (0x20U)\r
4324 #define ANACTRL_XO_CAL_CFG_XO32K_MODE_SHIFT      (5U)\r
4325 /*! XO32K_MODE - When 0 : High speed crystal oscillator calibration is used. When 1 : 32 kHz crystal oscillator calibration is used.\r
4326  *  0b0..High speed crystal oscillator (12 MHz- 32 MHz) is used\r
4327  *  0b1..32 kHz crystal oscillator calibration is used.\r
4328  */\r
4329 #define ANACTRL_XO_CAL_CFG_XO32K_MODE(x)         (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CFG_XO32K_MODE_SHIFT)) & ANACTRL_XO_CAL_CFG_XO32K_MODE_MASK)\r
4330 /*! @} */\r
4331 \r
4332 /*! @name XO_CAL_CMD - All Crystal Oscillators (both the 32 KHz and the High Speed) Capacitive Banks Calibration Command register. */\r
4333 /*! @{ */\r
4334 #define ANACTRL_XO_CAL_CMD_START_MASK            (0x1U)\r
4335 #define ANACTRL_XO_CAL_CMD_START_SHIFT           (0U)\r
4336 #define ANACTRL_XO_CAL_CMD_START(x)              (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CMD_START_SHIFT)) & ANACTRL_XO_CAL_CMD_START_MASK)\r
4337 #define ANACTRL_XO_CAL_CMD_STOP_MASK             (0x2U)\r
4338 #define ANACTRL_XO_CAL_CMD_STOP_SHIFT            (1U)\r
4339 #define ANACTRL_XO_CAL_CMD_STOP(x)               (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CMD_STOP_SHIFT)) & ANACTRL_XO_CAL_CMD_STOP_MASK)\r
4340 #define ANACTRL_XO_CAL_CMD_OVR_MASK              (0x4U)\r
4341 #define ANACTRL_XO_CAL_CMD_OVR_SHIFT             (2U)\r
4342 #define ANACTRL_XO_CAL_CMD_OVR(x)                (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_CMD_OVR_SHIFT)) & ANACTRL_XO_CAL_CMD_OVR_MASK)\r
4343 /*! @} */\r
4344 \r
4345 /*! @name XO_CAL_STATUS - All Crystal Oscillators (both the 32 KHz and the High speed) Capacitive Banks Calibration Status register. */\r
4346 /*! @{ */\r
4347 #define ANACTRL_XO_CAL_STATUS_CAL_CNTR_MASK      (0xFFFFU)\r
4348 #define ANACTRL_XO_CAL_STATUS_CAL_CNTR_SHIFT     (0U)\r
4349 #define ANACTRL_XO_CAL_STATUS_CAL_CNTR(x)        (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_STATUS_CAL_CNTR_SHIFT)) & ANACTRL_XO_CAL_STATUS_CAL_CNTR_MASK)\r
4350 #define ANACTRL_XO_CAL_STATUS_DONE_MASK          (0x10000U)\r
4351 #define ANACTRL_XO_CAL_STATUS_DONE_SHIFT         (16U)\r
4352 #define ANACTRL_XO_CAL_STATUS_DONE(x)            (((uint32_t)(((uint32_t)(x)) << ANACTRL_XO_CAL_STATUS_DONE_SHIFT)) & ANACTRL_XO_CAL_STATUS_DONE_MASK)\r
4353 /*! @} */\r
4354 \r
4355 /*! @name USBHS_PHY_CTRL - USB High Speed Phy Control */\r
4356 /*! @{ */\r
4357 #define ANACTRL_USBHS_PHY_CTRL_usb_vbusvalid_ext_MASK (0x1U)\r
4358 #define ANACTRL_USBHS_PHY_CTRL_usb_vbusvalid_ext_SHIFT (0U)\r
4359 #define ANACTRL_USBHS_PHY_CTRL_usb_vbusvalid_ext(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_CTRL_usb_vbusvalid_ext_SHIFT)) & ANACTRL_USBHS_PHY_CTRL_usb_vbusvalid_ext_MASK)\r
4360 #define ANACTRL_USBHS_PHY_CTRL_usb_id_ext_MASK   (0x2U)\r
4361 #define ANACTRL_USBHS_PHY_CTRL_usb_id_ext_SHIFT  (1U)\r
4362 #define ANACTRL_USBHS_PHY_CTRL_usb_id_ext(x)     (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_CTRL_usb_id_ext_SHIFT)) & ANACTRL_USBHS_PHY_CTRL_usb_id_ext_MASK)\r
4363 #define ANACTRL_USBHS_PHY_CTRL_iso_atx_MASK      (0x8U)\r
4364 #define ANACTRL_USBHS_PHY_CTRL_iso_atx_SHIFT     (3U)\r
4365 #define ANACTRL_USBHS_PHY_CTRL_iso_atx(x)        (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_CTRL_iso_atx_SHIFT)) & ANACTRL_USBHS_PHY_CTRL_iso_atx_MASK)\r
4366 /*! @} */\r
4367 \r
4368 /*! @name USBHS_PHY_TRIM - USB High Speed Phy Trim values */\r
4369 /*! @{ */\r
4370 #define ANACTRL_USBHS_PHY_TRIM_trim_usb_reg_env_tail_adj_vd_MASK (0x3U)\r
4371 #define ANACTRL_USBHS_PHY_TRIM_trim_usb_reg_env_tail_adj_vd_SHIFT (0U)\r
4372 #define ANACTRL_USBHS_PHY_TRIM_trim_usb_reg_env_tail_adj_vd(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_TRIM_trim_usb_reg_env_tail_adj_vd_SHIFT)) & ANACTRL_USBHS_PHY_TRIM_trim_usb_reg_env_tail_adj_vd_MASK)\r
4373 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_d_cal_MASK (0x3CU)\r
4374 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_d_cal_SHIFT (2U)\r
4375 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_d_cal(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_d_cal_SHIFT)) & ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_d_cal_MASK)\r
4376 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dp_MASK (0x7C0U)\r
4377 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dp_SHIFT (6U)\r
4378 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dp(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dp_SHIFT)) & ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dp_MASK)\r
4379 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dm_MASK (0xF800U)\r
4380 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dm_SHIFT (11U)\r
4381 #define ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dm(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dm_SHIFT)) & ANACTRL_USBHS_PHY_TRIM_trim_usbphy_tx_cal45dm_MASK)\r
4382 #define ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_tst_MASK (0x30000U)\r
4383 #define ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_tst_SHIFT (16U)\r
4384 #define ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_tst(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_tst_SHIFT)) & ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_tst_MASK)\r
4385 #define ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_vbgadj_MASK (0x1C0000U)\r
4386 #define ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_vbgadj_SHIFT (18U)\r
4387 #define ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_vbgadj(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_vbgadj_SHIFT)) & ANACTRL_USBHS_PHY_TRIM_trim_usb2_refbias_vbgadj_MASK)\r
4388 #define ANACTRL_USBHS_PHY_TRIM_trim_pll_ctrl0_div_sel_MASK (0xE00000U)\r
4389 #define ANACTRL_USBHS_PHY_TRIM_trim_pll_ctrl0_div_sel_SHIFT (21U)\r
4390 #define ANACTRL_USBHS_PHY_TRIM_trim_pll_ctrl0_div_sel(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_TRIM_trim_pll_ctrl0_div_sel_SHIFT)) & ANACTRL_USBHS_PHY_TRIM_trim_pll_ctrl0_div_sel_MASK)\r
4391 /*! @} */\r
4392 \r
4393 /*! @name USBHS_PHY_STATUS - USB High Speed Phy Status */\r
4394 /*! @{ */\r
4395 #define ANACTRL_USBHS_PHY_STATUS_pfd_stable_MASK (0x1U)\r
4396 #define ANACTRL_USBHS_PHY_STATUS_pfd_stable_SHIFT (0U)\r
4397 #define ANACTRL_USBHS_PHY_STATUS_pfd_stable(x)   (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_STATUS_pfd_stable_SHIFT)) & ANACTRL_USBHS_PHY_STATUS_pfd_stable_MASK)\r
4398 #define ANACTRL_USBHS_PHY_STATUS_vbusvalid_3vdetect_1p8v_MASK (0x2U)\r
4399 #define ANACTRL_USBHS_PHY_STATUS_vbusvalid_3vdetect_1p8v_SHIFT (1U)\r
4400 #define ANACTRL_USBHS_PHY_STATUS_vbusvalid_3vdetect_1p8v(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_STATUS_vbusvalid_3vdetect_1p8v_SHIFT)) & ANACTRL_USBHS_PHY_STATUS_vbusvalid_3vdetect_1p8v_MASK)\r
4401 #define ANACTRL_USBHS_PHY_STATUS_sess_vld_1p8v_MASK (0x4U)\r
4402 #define ANACTRL_USBHS_PHY_STATUS_sess_vld_1p8v_SHIFT (2U)\r
4403 #define ANACTRL_USBHS_PHY_STATUS_sess_vld_1p8v(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_STATUS_sess_vld_1p8v_SHIFT)) & ANACTRL_USBHS_PHY_STATUS_sess_vld_1p8v_MASK)\r
4404 #define ANACTRL_USBHS_PHY_STATUS_usb2_rx_vpin_fs_1p8v_MASK (0x8U)\r
4405 #define ANACTRL_USBHS_PHY_STATUS_usb2_rx_vpin_fs_1p8v_SHIFT (3U)\r
4406 #define ANACTRL_USBHS_PHY_STATUS_usb2_rx_vpin_fs_1p8v(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_STATUS_usb2_rx_vpin_fs_1p8v_SHIFT)) & ANACTRL_USBHS_PHY_STATUS_usb2_rx_vpin_fs_1p8v_MASK)\r
4407 #define ANACTRL_USBHS_PHY_STATUS_usb2_rx_vmin_fs_1p8v_MASK (0x10U)\r
4408 #define ANACTRL_USBHS_PHY_STATUS_usb2_rx_vmin_fs_1p8v_SHIFT (4U)\r
4409 #define ANACTRL_USBHS_PHY_STATUS_usb2_rx_vmin_fs_1p8v(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_STATUS_usb2_rx_vmin_fs_1p8v_SHIFT)) & ANACTRL_USBHS_PHY_STATUS_usb2_rx_vmin_fs_1p8v_MASK)\r
4410 #define ANACTRL_USBHS_PHY_STATUS_usb2_plugged_in_1p8v_MASK (0x20U)\r
4411 #define ANACTRL_USBHS_PHY_STATUS_usb2_plugged_in_1p8v_SHIFT (5U)\r
4412 #define ANACTRL_USBHS_PHY_STATUS_usb2_plugged_in_1p8v(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_STATUS_usb2_plugged_in_1p8v_SHIFT)) & ANACTRL_USBHS_PHY_STATUS_usb2_plugged_in_1p8v_MASK)\r
4413 #define ANACTRL_USBHS_PHY_STATUS_usb2_iddig_1p8v_MASK (0x40U)\r
4414 #define ANACTRL_USBHS_PHY_STATUS_usb2_iddig_1p8v_SHIFT (6U)\r
4415 #define ANACTRL_USBHS_PHY_STATUS_usb2_iddig_1p8v(x) (((uint32_t)(((uint32_t)(x)) << ANACTRL_USBHS_PHY_STATUS_usb2_iddig_1p8v_SHIFT)) & ANACTRL_USBHS_PHY_STATUS_usb2_iddig_1p8v_MASK)\r
4416 /*! @} */\r
4417 \r
4418 \r
4419 /*!\r
4420  * @}\r
4421  */ /* end of group ANACTRL_Register_Masks */\r
4422 \r
4423 \r
4424 /* ANACTRL - Peripheral instance base addresses */\r
4425 #if (__ARM_FEATURE_CMSE & 0x2)\r
4426   /** Peripheral ANACTRL base address */\r
4427   #define ANACTRL_BASE                             (0x50013000u)\r
4428   /** Peripheral ANACTRL base address */\r
4429   #define ANACTRL_BASE_NS                          (0x40013000u)\r
4430   /** Peripheral ANACTRL base pointer */\r
4431   #define ANACTRL                                  ((ANACTRL_Type *)ANACTRL_BASE)\r
4432   /** Peripheral ANACTRL base pointer */\r
4433   #define ANACTRL_NS                               ((ANACTRL_Type *)ANACTRL_BASE_NS)\r
4434   /** Array initializer of ANACTRL peripheral base addresses */\r
4435   #define ANACTRL_BASE_ADDRS                       { ANACTRL_BASE }\r
4436   /** Array initializer of ANACTRL peripheral base pointers */\r
4437   #define ANACTRL_BASE_PTRS                        { ANACTRL }\r
4438   /** Array initializer of ANACTRL peripheral base addresses */\r
4439   #define ANACTRL_BASE_ADDRS_NS                    { ANACTRL_BASE_NS }\r
4440   /** Array initializer of ANACTRL peripheral base pointers */\r
4441   #define ANACTRL_BASE_PTRS_NS                     { ANACTRL_NS }\r
4442 #else\r
4443   /** Peripheral ANACTRL base address */\r
4444   #define ANACTRL_BASE                             (0x40013000u)\r
4445   /** Peripheral ANACTRL base pointer */\r
4446   #define ANACTRL                                  ((ANACTRL_Type *)ANACTRL_BASE)\r
4447   /** Array initializer of ANACTRL peripheral base addresses */\r
4448   #define ANACTRL_BASE_ADDRS                       { ANACTRL_BASE }\r
4449   /** Array initializer of ANACTRL peripheral base pointers */\r
4450   #define ANACTRL_BASE_PTRS                        { ANACTRL }\r
4451 #endif\r
4452 \r
4453 /*!\r
4454  * @}\r
4455  */ /* end of group ANACTRL_Peripheral_Access_Layer */\r
4456 \r
4457 \r
4458 /* ----------------------------------------------------------------------------\r
4459    -- CASPER Peripheral Access Layer\r
4460    ---------------------------------------------------------------------------- */\r
4461 \r
4462 /*!\r
4463  * @addtogroup CASPER_Peripheral_Access_Layer CASPER Peripheral Access Layer\r
4464  * @{\r
4465  */\r
4466 \r
4467 /** CASPER - Register Layout Typedef */\r
4468 typedef struct {\r
4469   __IO uint32_t CTRL0;                             /**< Contains the offsets of AB and CD in the RAM., offset: 0x0 */\r
4470   __IO uint32_t CTRL1;                             /**< Contains the opcode mode, iteration count, and result offset (in RAM) and also launches the accelerator. Note: with CP version: CTRL0 and CRTL1 can be written in one go with MCRR., offset: 0x4 */\r
4471   __IO uint32_t LOADER;                            /**< Contains an optional loader to load into CTRL0/1 in steps to perform a set of operations., offset: 0x8 */\r
4472   __IO uint32_t STATUS;                            /**< Indicates operational status and would contain the carry bit if used., offset: 0xC */\r
4473   __IO uint32_t INTENSET;                          /**< Sets interrupts, offset: 0x10 */\r
4474   __IO uint32_t INTENCLR;                          /**< Clears interrupts, offset: 0x14 */\r
4475   __I  uint32_t INTSTAT;                           /**< Interrupt status bits (mask of INTENSET and STATUS), offset: 0x18 */\r
4476        uint8_t RESERVED_0[4];\r
4477   __IO uint32_t AREG;                              /**< A register, offset: 0x20 */\r
4478   __IO uint32_t BREG;                              /**< B register, offset: 0x24 */\r
4479   __IO uint32_t CREG;                              /**< C register, offset: 0x28 */\r
4480   __IO uint32_t DREG;                              /**< D register, offset: 0x2C */\r
4481   __IO uint32_t RES0;                              /**< Result register 0, offset: 0x30 */\r
4482   __IO uint32_t RES1;                              /**< Result register 1, offset: 0x34 */\r
4483   __IO uint32_t RES2;                              /**< Result register 2, offset: 0x38 */\r
4484   __IO uint32_t RES3;                              /**< Result register 3, offset: 0x3C */\r
4485        uint8_t RESERVED_1[32];\r
4486   __IO uint32_t MASK;                              /**< Optional mask register, offset: 0x60 */\r
4487   __IO uint32_t REMASK;                            /**< Optional re-mask register, offset: 0x64 */\r
4488        uint8_t RESERVED_2[24];\r
4489   __IO uint32_t LOCK;                              /**< Security lock register, offset: 0x80 */\r
4490 } CASPER_Type;\r
4491 \r
4492 /* ----------------------------------------------------------------------------\r
4493    -- CASPER Register Masks\r
4494    ---------------------------------------------------------------------------- */\r
4495 \r
4496 /*!\r
4497  * @addtogroup CASPER_Register_Masks CASPER Register Masks\r
4498  * @{\r
4499  */\r
4500 \r
4501 /*! @name CTRL0 - Contains the offsets of AB and CD in the RAM. */\r
4502 /*! @{ */\r
4503 #define CASPER_CTRL0_ABBPAIR_MASK                (0x1U)\r
4504 #define CASPER_CTRL0_ABBPAIR_SHIFT               (0U)\r
4505 /*! ABBPAIR - Which bank-pair the offset ABOFF is within. This must be 0 if only 2-up\r
4506  *  0b0..Bank-pair 0 (1st)\r
4507  *  0b1..Bank-pair 1 (2nd)\r
4508  */\r
4509 #define CASPER_CTRL0_ABBPAIR(x)                  (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL0_ABBPAIR_SHIFT)) & CASPER_CTRL0_ABBPAIR_MASK)\r
4510 #define CASPER_CTRL0_ABOFF_MASK                  (0x4U)\r
4511 #define CASPER_CTRL0_ABOFF_SHIFT                 (2U)\r
4512 #define CASPER_CTRL0_ABOFF(x)                    (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL0_ABOFF_SHIFT)) & CASPER_CTRL0_ABOFF_MASK)\r
4513 #define CASPER_CTRL0_CDBPAIR_MASK                (0x10000U)\r
4514 #define CASPER_CTRL0_CDBPAIR_SHIFT               (16U)\r
4515 /*! CDBPAIR - Which bank-pair the offset CDOFF is within. This must be 0 if only 2-up\r
4516  *  0b0..Bank-pair 0 (1st)\r
4517  *  0b1..Bank-pair 1 (2nd)\r
4518  */\r
4519 #define CASPER_CTRL0_CDBPAIR(x)                  (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL0_CDBPAIR_SHIFT)) & CASPER_CTRL0_CDBPAIR_MASK)\r
4520 #define CASPER_CTRL0_CDOFF_MASK                  (0x1FFC0000U)\r
4521 #define CASPER_CTRL0_CDOFF_SHIFT                 (18U)\r
4522 #define CASPER_CTRL0_CDOFF(x)                    (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL0_CDOFF_SHIFT)) & CASPER_CTRL0_CDOFF_MASK)\r
4523 /*! @} */\r
4524 \r
4525 /*! @name CTRL1 - Contains the opcode mode, iteration count, and result offset (in RAM) and also launches the accelerator. Note: with CP version: CTRL0 and CRTL1 can be written in one go with MCRR. */\r
4526 /*! @{ */\r
4527 #define CASPER_CTRL1_ITER_MASK                   (0xFFU)\r
4528 #define CASPER_CTRL1_ITER_SHIFT                  (0U)\r
4529 #define CASPER_CTRL1_ITER(x)                     (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL1_ITER_SHIFT)) & CASPER_CTRL1_ITER_MASK)\r
4530 #define CASPER_CTRL1_MODE_MASK                   (0xFF00U)\r
4531 #define CASPER_CTRL1_MODE_SHIFT                  (8U)\r
4532 #define CASPER_CTRL1_MODE(x)                     (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL1_MODE_SHIFT)) & CASPER_CTRL1_MODE_MASK)\r
4533 #define CASPER_CTRL1_RESBPAIR_MASK               (0x10000U)\r
4534 #define CASPER_CTRL1_RESBPAIR_SHIFT              (16U)\r
4535 /*! RESBPAIR - Which bank-pair the offset RESOFF is within. This must be 0 if only 2-up. Ideally this is not the same bank as ABBPAIR (when 4-up supported)\r
4536  *  0b0..Bank-pair 0 (1st)\r
4537  *  0b1..Bank-pair 1 (2nd)\r
4538  */\r
4539 #define CASPER_CTRL1_RESBPAIR(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL1_RESBPAIR_SHIFT)) & CASPER_CTRL1_RESBPAIR_MASK)\r
4540 #define CASPER_CTRL1_RESOFF_MASK                 (0x1FFC0000U)\r
4541 #define CASPER_CTRL1_RESOFF_SHIFT                (18U)\r
4542 #define CASPER_CTRL1_RESOFF(x)                   (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL1_RESOFF_SHIFT)) & CASPER_CTRL1_RESOFF_MASK)\r
4543 #define CASPER_CTRL1_CSKIP_MASK                  (0xC0000000U)\r
4544 #define CASPER_CTRL1_CSKIP_SHIFT                 (30U)\r
4545 /*! CSKIP - Skip rules on Carry if needed. This operation will be skipped based on Carry value (from previous operation) if not 0:\r
4546  *  0b00..No Skip\r
4547  *  0b01..Skip if Carry is 1\r
4548  *  0b10..Skip if Carry is 0\r
4549  *  0b11..Set CTRLOFF to CDOFF and Skip\r
4550  */\r
4551 #define CASPER_CTRL1_CSKIP(x)                    (((uint32_t)(((uint32_t)(x)) << CASPER_CTRL1_CSKIP_SHIFT)) & CASPER_CTRL1_CSKIP_MASK)\r
4552 /*! @} */\r
4553 \r
4554 /*! @name LOADER - Contains an optional loader to load into CTRL0/1 in steps to perform a set of operations. */\r
4555 /*! @{ */\r
4556 #define CASPER_LOADER_COUNT_MASK                 (0xFFU)\r
4557 #define CASPER_LOADER_COUNT_SHIFT                (0U)\r
4558 #define CASPER_LOADER_COUNT(x)                   (((uint32_t)(((uint32_t)(x)) << CASPER_LOADER_COUNT_SHIFT)) & CASPER_LOADER_COUNT_MASK)\r
4559 #define CASPER_LOADER_CTRLBPAIR_MASK             (0x10000U)\r
4560 #define CASPER_LOADER_CTRLBPAIR_SHIFT            (16U)\r
4561 /*! CTRLBPAIR - Which bank-pair the offset CTRLOFF is within. This must be 0 if only 2-up. Does not matter which bank is used as this is loaded when not performing an operation.\r
4562  *  0b0..Bank-pair 0 (1st)\r
4563  *  0b1..Bank-pair 1 (2nd)\r
4564  */\r
4565 #define CASPER_LOADER_CTRLBPAIR(x)               (((uint32_t)(((uint32_t)(x)) << CASPER_LOADER_CTRLBPAIR_SHIFT)) & CASPER_LOADER_CTRLBPAIR_MASK)\r
4566 #define CASPER_LOADER_CTRLOFF_MASK               (0x1FFC0000U)\r
4567 #define CASPER_LOADER_CTRLOFF_SHIFT              (18U)\r
4568 #define CASPER_LOADER_CTRLOFF(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_LOADER_CTRLOFF_SHIFT)) & CASPER_LOADER_CTRLOFF_MASK)\r
4569 /*! @} */\r
4570 \r
4571 /*! @name STATUS - Indicates operational status and would contain the carry bit if used. */\r
4572 /*! @{ */\r
4573 #define CASPER_STATUS_DONE_MASK                  (0x1U)\r
4574 #define CASPER_STATUS_DONE_SHIFT                 (0U)\r
4575 /*! DONE - Indicates if the accelerator has finished an operation. Write 1 to clear, or write CTRL1 to clear.\r
4576  *  0b0..Busy or just cleared\r
4577  *  0b1..Completed last operation\r
4578  */\r
4579 #define CASPER_STATUS_DONE(x)                    (((uint32_t)(((uint32_t)(x)) << CASPER_STATUS_DONE_SHIFT)) & CASPER_STATUS_DONE_MASK)\r
4580 #define CASPER_STATUS_CARRY_MASK                 (0x10U)\r
4581 #define CASPER_STATUS_CARRY_SHIFT                (4U)\r
4582 /*! CARRY - Last carry value if operation produced a carry bit\r
4583  *  0b0..Carry was 0 or no carry\r
4584  *  0b1..Carry was 1\r
4585  */\r
4586 #define CASPER_STATUS_CARRY(x)                   (((uint32_t)(((uint32_t)(x)) << CASPER_STATUS_CARRY_SHIFT)) & CASPER_STATUS_CARRY_MASK)\r
4587 #define CASPER_STATUS_BUSY_MASK                  (0x20U)\r
4588 #define CASPER_STATUS_BUSY_SHIFT                 (5U)\r
4589 /*! BUSY - Indicates if the accelerator is busy performing an operation\r
4590  *  0b0..Not busy - is idle\r
4591  *  0b1..Is busy\r
4592  */\r
4593 #define CASPER_STATUS_BUSY(x)                    (((uint32_t)(((uint32_t)(x)) << CASPER_STATUS_BUSY_SHIFT)) & CASPER_STATUS_BUSY_MASK)\r
4594 /*! @} */\r
4595 \r
4596 /*! @name INTENSET - Sets interrupts */\r
4597 /*! @{ */\r
4598 #define CASPER_INTENSET_DONE_MASK                (0x1U)\r
4599 #define CASPER_INTENSET_DONE_SHIFT               (0U)\r
4600 /*! DONE - Set if the accelerator should interrupt when done.\r
4601  *  0b0..Do not interrupt when done\r
4602  *  0b1..Interrupt when done\r
4603  */\r
4604 #define CASPER_INTENSET_DONE(x)                  (((uint32_t)(((uint32_t)(x)) << CASPER_INTENSET_DONE_SHIFT)) & CASPER_INTENSET_DONE_MASK)\r
4605 /*! @} */\r
4606 \r
4607 /*! @name INTENCLR - Clears interrupts */\r
4608 /*! @{ */\r
4609 #define CASPER_INTENCLR_DONE_MASK                (0x1U)\r
4610 #define CASPER_INTENCLR_DONE_SHIFT               (0U)\r
4611 /*! DONE - Written to clear an interrupt set with INTENSET.\r
4612  *  0b0..If written 0, ignored\r
4613  *  0b1..If written 1, do not Interrupt when done\r
4614  */\r
4615 #define CASPER_INTENCLR_DONE(x)                  (((uint32_t)(((uint32_t)(x)) << CASPER_INTENCLR_DONE_SHIFT)) & CASPER_INTENCLR_DONE_MASK)\r
4616 /*! @} */\r
4617 \r
4618 /*! @name INTSTAT - Interrupt status bits (mask of INTENSET and STATUS) */\r
4619 /*! @{ */\r
4620 #define CASPER_INTSTAT_DONE_MASK                 (0x1U)\r
4621 #define CASPER_INTSTAT_DONE_SHIFT                (0U)\r
4622 /*! DONE - If set, interrupt is caused by accelerator being done.\r
4623  *  0b0..Not caused by accelerator being done\r
4624  *  0b1..Caused by accelerator being done\r
4625  */\r
4626 #define CASPER_INTSTAT_DONE(x)                   (((uint32_t)(((uint32_t)(x)) << CASPER_INTSTAT_DONE_SHIFT)) & CASPER_INTSTAT_DONE_MASK)\r
4627 /*! @} */\r
4628 \r
4629 /*! @name AREG - A register */\r
4630 /*! @{ */\r
4631 #define CASPER_AREG_REG_VALUE_MASK               (0xFFFFFFFFU)\r
4632 #define CASPER_AREG_REG_VALUE_SHIFT              (0U)\r
4633 #define CASPER_AREG_REG_VALUE(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_AREG_REG_VALUE_SHIFT)) & CASPER_AREG_REG_VALUE_MASK)\r
4634 /*! @} */\r
4635 \r
4636 /*! @name BREG - B register */\r
4637 /*! @{ */\r
4638 #define CASPER_BREG_REG_VALUE_MASK               (0xFFFFFFFFU)\r
4639 #define CASPER_BREG_REG_VALUE_SHIFT              (0U)\r
4640 #define CASPER_BREG_REG_VALUE(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_BREG_REG_VALUE_SHIFT)) & CASPER_BREG_REG_VALUE_MASK)\r
4641 /*! @} */\r
4642 \r
4643 /*! @name CREG - C register */\r
4644 /*! @{ */\r
4645 #define CASPER_CREG_REG_VALUE_MASK               (0xFFFFFFFFU)\r
4646 #define CASPER_CREG_REG_VALUE_SHIFT              (0U)\r
4647 #define CASPER_CREG_REG_VALUE(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_CREG_REG_VALUE_SHIFT)) & CASPER_CREG_REG_VALUE_MASK)\r
4648 /*! @} */\r
4649 \r
4650 /*! @name DREG - D register */\r
4651 /*! @{ */\r
4652 #define CASPER_DREG_REG_VALUE_MASK               (0xFFFFFFFFU)\r
4653 #define CASPER_DREG_REG_VALUE_SHIFT              (0U)\r
4654 #define CASPER_DREG_REG_VALUE(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_DREG_REG_VALUE_SHIFT)) & CASPER_DREG_REG_VALUE_MASK)\r
4655 /*! @} */\r
4656 \r
4657 /*! @name RES0 - Result register 0 */\r
4658 /*! @{ */\r
4659 #define CASPER_RES0_REG_VALUE_MASK               (0xFFFFFFFFU)\r
4660 #define CASPER_RES0_REG_VALUE_SHIFT              (0U)\r
4661 #define CASPER_RES0_REG_VALUE(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_RES0_REG_VALUE_SHIFT)) & CASPER_RES0_REG_VALUE_MASK)\r
4662 /*! @} */\r
4663 \r
4664 /*! @name RES1 - Result register 1 */\r
4665 /*! @{ */\r
4666 #define CASPER_RES1_REG_VALUE_MASK               (0xFFFFFFFFU)\r
4667 #define CASPER_RES1_REG_VALUE_SHIFT              (0U)\r
4668 #define CASPER_RES1_REG_VALUE(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_RES1_REG_VALUE_SHIFT)) & CASPER_RES1_REG_VALUE_MASK)\r
4669 /*! @} */\r
4670 \r
4671 /*! @name RES2 - Result register 2 */\r
4672 /*! @{ */\r
4673 #define CASPER_RES2_REG_VALUE_MASK               (0xFFFFFFFFU)\r
4674 #define CASPER_RES2_REG_VALUE_SHIFT              (0U)\r
4675 #define CASPER_RES2_REG_VALUE(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_RES2_REG_VALUE_SHIFT)) & CASPER_RES2_REG_VALUE_MASK)\r
4676 /*! @} */\r
4677 \r
4678 /*! @name RES3 - Result register 3 */\r
4679 /*! @{ */\r
4680 #define CASPER_RES3_REG_VALUE_MASK               (0xFFFFFFFFU)\r
4681 #define CASPER_RES3_REG_VALUE_SHIFT              (0U)\r
4682 #define CASPER_RES3_REG_VALUE(x)                 (((uint32_t)(((uint32_t)(x)) << CASPER_RES3_REG_VALUE_SHIFT)) & CASPER_RES3_REG_VALUE_MASK)\r
4683 /*! @} */\r
4684 \r
4685 /*! @name MASK - Optional mask register */\r
4686 /*! @{ */\r
4687 #define CASPER_MASK_MASK_MASK                    (0xFFFFFFFFU)\r
4688 #define CASPER_MASK_MASK_SHIFT                   (0U)\r
4689 #define CASPER_MASK_MASK(x)                      (((uint32_t)(((uint32_t)(x)) << CASPER_MASK_MASK_SHIFT)) & CASPER_MASK_MASK_MASK)\r
4690 /*! @} */\r
4691 \r
4692 /*! @name REMASK - Optional re-mask register */\r
4693 /*! @{ */\r
4694 #define CASPER_REMASK_MASK_MASK                  (0xFFFFFFFFU)\r
4695 #define CASPER_REMASK_MASK_SHIFT                 (0U)\r
4696 #define CASPER_REMASK_MASK(x)                    (((uint32_t)(((uint32_t)(x)) << CASPER_REMASK_MASK_SHIFT)) & CASPER_REMASK_MASK_MASK)\r
4697 /*! @} */\r
4698 \r
4699 /*! @name LOCK - Security lock register */\r
4700 /*! @{ */\r
4701 #define CASPER_LOCK_LOCK_MASK                    (0x1U)\r
4702 #define CASPER_LOCK_LOCK_SHIFT                   (0U)\r
4703 /*! LOCK - Reads back with security level locked to, or 0. Writes as 0 to unlock, 1 to lock.\r
4704  *  0b0..unlock\r
4705  *  0b1..Lock to current security level\r
4706  */\r
4707 #define CASPER_LOCK_LOCK(x)                      (((uint32_t)(((uint32_t)(x)) << CASPER_LOCK_LOCK_SHIFT)) & CASPER_LOCK_LOCK_MASK)\r
4708 #define CASPER_LOCK_KEY_MASK                     (0x1FFF0U)\r
4709 #define CASPER_LOCK_KEY_SHIFT                    (4U)\r
4710 /*! KEY - Must be written as 0x73D to change the register.\r
4711  *  0b0011100111101..If set during write, will allow lock or unlock\r
4712  */\r
4713 #define CASPER_LOCK_KEY(x)                       (((uint32_t)(((uint32_t)(x)) << CASPER_LOCK_KEY_SHIFT)) & CASPER_LOCK_KEY_MASK)\r
4714 /*! @} */\r
4715 \r
4716 \r
4717 /*!\r
4718  * @}\r
4719  */ /* end of group CASPER_Register_Masks */\r
4720 \r
4721 \r
4722 /* CASPER - Peripheral instance base addresses */\r
4723 #if (__ARM_FEATURE_CMSE & 0x2)\r
4724   /** Peripheral CASPER base address */\r
4725   #define CASPER_BASE                              (0x500A5000u)\r
4726   /** Peripheral CASPER base address */\r
4727   #define CASPER_BASE_NS                           (0x400A5000u)\r
4728   /** Peripheral CASPER base pointer */\r
4729   #define CASPER                                   ((CASPER_Type *)CASPER_BASE)\r
4730   /** Peripheral CASPER base pointer */\r
4731   #define CASPER_NS                                ((CASPER_Type *)CASPER_BASE_NS)\r
4732   /** Array initializer of CASPER peripheral base addresses */\r
4733   #define CASPER_BASE_ADDRS                        { CASPER_BASE }\r
4734   /** Array initializer of CASPER peripheral base pointers */\r
4735   #define CASPER_BASE_PTRS                         { CASPER }\r
4736   /** Array initializer of CASPER peripheral base addresses */\r
4737   #define CASPER_BASE_ADDRS_NS                     { CASPER_BASE_NS }\r
4738   /** Array initializer of CASPER peripheral base pointers */\r
4739   #define CASPER_BASE_PTRS_NS                      { CASPER_NS }\r
4740 #else\r
4741   /** Peripheral CASPER base address */\r
4742   #define CASPER_BASE                              (0x400A5000u)\r
4743   /** Peripheral CASPER base pointer */\r
4744   #define CASPER                                   ((CASPER_Type *)CASPER_BASE)\r
4745   /** Array initializer of CASPER peripheral base addresses */\r
4746   #define CASPER_BASE_ADDRS                        { CASPER_BASE }\r
4747   /** Array initializer of CASPER peripheral base pointers */\r
4748   #define CASPER_BASE_PTRS                         { CASPER }\r
4749 #endif\r
4750 \r
4751 /*!\r
4752  * @}\r
4753  */ /* end of group CASPER_Peripheral_Access_Layer */\r
4754 \r
4755 \r
4756 /* ----------------------------------------------------------------------------\r
4757    -- CRC Peripheral Access Layer\r
4758    ---------------------------------------------------------------------------- */\r
4759 \r
4760 /*!\r
4761  * @addtogroup CRC_Peripheral_Access_Layer CRC Peripheral Access Layer\r
4762  * @{\r
4763  */\r
4764 \r
4765 /** CRC - Register Layout Typedef */\r
4766 typedef struct {\r
4767   __IO uint32_t MODE;                              /**< CRC mode register, offset: 0x0 */\r
4768   __IO uint32_t SEED;                              /**< CRC seed register, offset: 0x4 */\r
4769   union {                                          /* offset: 0x8 */\r
4770     __I  uint32_t SUM;                               /**< CRC checksum register, offset: 0x8 */\r
4771     __O  uint32_t WR_DATA;                           /**< CRC data register, offset: 0x8 */\r
4772   };\r
4773 } CRC_Type;\r
4774 \r
4775 /* ----------------------------------------------------------------------------\r
4776    -- CRC Register Masks\r
4777    ---------------------------------------------------------------------------- */\r
4778 \r
4779 /*!\r
4780  * @addtogroup CRC_Register_Masks CRC Register Masks\r
4781  * @{\r
4782  */\r
4783 \r
4784 /*! @name MODE - CRC mode register */\r
4785 /*! @{ */\r
4786 #define CRC_MODE_CRC_POLY_MASK                   (0x3U)\r
4787 #define CRC_MODE_CRC_POLY_SHIFT                  (0U)\r
4788 #define CRC_MODE_CRC_POLY(x)                     (((uint32_t)(((uint32_t)(x)) << CRC_MODE_CRC_POLY_SHIFT)) & CRC_MODE_CRC_POLY_MASK)\r
4789 #define CRC_MODE_BIT_RVS_WR_MASK                 (0x4U)\r
4790 #define CRC_MODE_BIT_RVS_WR_SHIFT                (2U)\r
4791 #define CRC_MODE_BIT_RVS_WR(x)                   (((uint32_t)(((uint32_t)(x)) << CRC_MODE_BIT_RVS_WR_SHIFT)) & CRC_MODE_BIT_RVS_WR_MASK)\r
4792 #define CRC_MODE_CMPL_WR_MASK                    (0x8U)\r
4793 #define CRC_MODE_CMPL_WR_SHIFT                   (3U)\r
4794 #define CRC_MODE_CMPL_WR(x)                      (((uint32_t)(((uint32_t)(x)) << CRC_MODE_CMPL_WR_SHIFT)) & CRC_MODE_CMPL_WR_MASK)\r
4795 #define CRC_MODE_BIT_RVS_SUM_MASK                (0x10U)\r
4796 #define CRC_MODE_BIT_RVS_SUM_SHIFT               (4U)\r
4797 #define CRC_MODE_BIT_RVS_SUM(x)                  (((uint32_t)(((uint32_t)(x)) << CRC_MODE_BIT_RVS_SUM_SHIFT)) & CRC_MODE_BIT_RVS_SUM_MASK)\r
4798 #define CRC_MODE_CMPL_SUM_MASK                   (0x20U)\r
4799 #define CRC_MODE_CMPL_SUM_SHIFT                  (5U)\r
4800 #define CRC_MODE_CMPL_SUM(x)                     (((uint32_t)(((uint32_t)(x)) << CRC_MODE_CMPL_SUM_SHIFT)) & CRC_MODE_CMPL_SUM_MASK)\r
4801 /*! @} */\r
4802 \r
4803 /*! @name SEED - CRC seed register */\r
4804 /*! @{ */\r
4805 #define CRC_SEED_CRC_SEED_MASK                   (0xFFFFFFFFU)\r
4806 #define CRC_SEED_CRC_SEED_SHIFT                  (0U)\r
4807 #define CRC_SEED_CRC_SEED(x)                     (((uint32_t)(((uint32_t)(x)) << CRC_SEED_CRC_SEED_SHIFT)) & CRC_SEED_CRC_SEED_MASK)\r
4808 /*! @} */\r
4809 \r
4810 /*! @name SUM - CRC checksum register */\r
4811 /*! @{ */\r
4812 #define CRC_SUM_CRC_SUM_MASK                     (0xFFFFFFFFU)\r
4813 #define CRC_SUM_CRC_SUM_SHIFT                    (0U)\r
4814 #define CRC_SUM_CRC_SUM(x)                       (((uint32_t)(((uint32_t)(x)) << CRC_SUM_CRC_SUM_SHIFT)) & CRC_SUM_CRC_SUM_MASK)\r
4815 /*! @} */\r
4816 \r
4817 /*! @name WR_DATA - CRC data register */\r
4818 /*! @{ */\r
4819 #define CRC_WR_DATA_CRC_WR_DATA_MASK             (0xFFFFFFFFU)\r
4820 #define CRC_WR_DATA_CRC_WR_DATA_SHIFT            (0U)\r
4821 #define CRC_WR_DATA_CRC_WR_DATA(x)               (((uint32_t)(((uint32_t)(x)) << CRC_WR_DATA_CRC_WR_DATA_SHIFT)) & CRC_WR_DATA_CRC_WR_DATA_MASK)\r
4822 /*! @} */\r
4823 \r
4824 \r
4825 /*!\r
4826  * @}\r
4827  */ /* end of group CRC_Register_Masks */\r
4828 \r
4829 \r
4830 /* CRC - Peripheral instance base addresses */\r
4831 #if (__ARM_FEATURE_CMSE & 0x2)\r
4832   /** Peripheral CRC_ENGINE base address */\r
4833   #define CRC_ENGINE_BASE                          (0x50095000u)\r
4834   /** Peripheral CRC_ENGINE base address */\r
4835   #define CRC_ENGINE_BASE_NS                       (0x40095000u)\r
4836   /** Peripheral CRC_ENGINE base pointer */\r
4837   #define CRC_ENGINE                               ((CRC_Type *)CRC_ENGINE_BASE)\r
4838   /** Peripheral CRC_ENGINE base pointer */\r
4839   #define CRC_ENGINE_NS                            ((CRC_Type *)CRC_ENGINE_BASE_NS)\r
4840   /** Array initializer of CRC peripheral base addresses */\r
4841   #define CRC_BASE_ADDRS                           { CRC_ENGINE_BASE }\r
4842   /** Array initializer of CRC peripheral base pointers */\r
4843   #define CRC_BASE_PTRS                            { CRC_ENGINE }\r
4844   /** Array initializer of CRC peripheral base addresses */\r
4845   #define CRC_BASE_ADDRS_NS                        { CRC_ENGINE_BASE_NS }\r
4846   /** Array initializer of CRC peripheral base pointers */\r
4847   #define CRC_BASE_PTRS_NS                         { CRC_ENGINE_NS }\r
4848 #else\r
4849   /** Peripheral CRC_ENGINE base address */\r
4850   #define CRC_ENGINE_BASE                          (0x40095000u)\r
4851   /** Peripheral CRC_ENGINE base pointer */\r
4852   #define CRC_ENGINE                               ((CRC_Type *)CRC_ENGINE_BASE)\r
4853   /** Array initializer of CRC peripheral base addresses */\r
4854   #define CRC_BASE_ADDRS                           { CRC_ENGINE_BASE }\r
4855   /** Array initializer of CRC peripheral base pointers */\r
4856   #define CRC_BASE_PTRS                            { CRC_ENGINE }\r
4857 #endif\r
4858 \r
4859 /*!\r
4860  * @}\r
4861  */ /* end of group CRC_Peripheral_Access_Layer */\r
4862 \r
4863 \r
4864 /* ----------------------------------------------------------------------------\r
4865    -- CTIMER Peripheral Access Layer\r
4866    ---------------------------------------------------------------------------- */\r
4867 \r
4868 /*!\r
4869  * @addtogroup CTIMER_Peripheral_Access_Layer CTIMER Peripheral Access Layer\r
4870  * @{\r
4871  */\r
4872 \r
4873 /** CTIMER - Register Layout Typedef */\r
4874 typedef struct {\r
4875   __IO uint32_t IR;                                /**< Interrupt Register. The IR can be written to clear interrupts. The IR can be read to identify which of eight possible interrupt sources are pending., offset: 0x0 */\r
4876   __IO uint32_t TCR;                               /**< Timer Control Register. The TCR is used to control the Timer Counter functions. The Timer Counter can be disabled or reset through the TCR., offset: 0x4 */\r
4877   __IO uint32_t TC;                                /**< Timer Counter, offset: 0x8 */\r
4878   __IO uint32_t PR;                                /**< Prescale Register, offset: 0xC */\r
4879   __IO uint32_t PC;                                /**< Prescale Counter, offset: 0x10 */\r
4880   __IO uint32_t MCR;                               /**< Match Control Register, offset: 0x14 */\r
4881   __IO uint32_t MR[4];                             /**< Match Register . MR can be enabled through the MCR to reset the TC, stop both the TC and PC, and/or generate an interrupt every time MR matches the TC., array offset: 0x18, array step: 0x4 */\r
4882   __IO uint32_t CCR;                               /**< Capture Control Register. The CCR controls which edges of the capture inputs are used to load the Capture Registers and whether or not an interrupt is generated when a capture takes place., offset: 0x28 */\r
4883   __I  uint32_t CR[4];                             /**< Capture Register . CR is loaded with the value of TC when there is an event on the CAPn. input., array offset: 0x2C, array step: 0x4 */\r
4884   __IO uint32_t EMR;                               /**< External Match Register. The EMR controls the match function and the external match pins., offset: 0x3C */\r
4885        uint8_t RESERVED_0[48];\r
4886   __IO uint32_t CTCR;                              /**< Count Control Register. The CTCR selects between Timer and Counter mode, and in Counter mode selects the signal and edge(s) for counting., offset: 0x70 */\r
4887   __IO uint32_t PWMC;                              /**< PWM Control Register. This register enables PWM mode for the external match pins., offset: 0x74 */\r
4888   __IO uint32_t MSR[4];                            /**< Match Shadow Register, array offset: 0x78, array step: 0x4 */\r
4889 } CTIMER_Type;\r
4890 \r
4891 /* ----------------------------------------------------------------------------\r
4892    -- CTIMER Register Masks\r
4893    ---------------------------------------------------------------------------- */\r
4894 \r
4895 /*!\r
4896  * @addtogroup CTIMER_Register_Masks CTIMER Register Masks\r
4897  * @{\r
4898  */\r
4899 \r
4900 /*! @name IR - Interrupt Register. The IR can be written to clear interrupts. The IR can be read to identify which of eight possible interrupt sources are pending. */\r
4901 /*! @{ */\r
4902 #define CTIMER_IR_MR0INT_MASK                    (0x1U)\r
4903 #define CTIMER_IR_MR0INT_SHIFT                   (0U)\r
4904 #define CTIMER_IR_MR0INT(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_IR_MR0INT_SHIFT)) & CTIMER_IR_MR0INT_MASK)\r
4905 #define CTIMER_IR_MR1INT_MASK                    (0x2U)\r
4906 #define CTIMER_IR_MR1INT_SHIFT                   (1U)\r
4907 #define CTIMER_IR_MR1INT(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_IR_MR1INT_SHIFT)) & CTIMER_IR_MR1INT_MASK)\r
4908 #define CTIMER_IR_MR2INT_MASK                    (0x4U)\r
4909 #define CTIMER_IR_MR2INT_SHIFT                   (2U)\r
4910 #define CTIMER_IR_MR2INT(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_IR_MR2INT_SHIFT)) & CTIMER_IR_MR2INT_MASK)\r
4911 #define CTIMER_IR_MR3INT_MASK                    (0x8U)\r
4912 #define CTIMER_IR_MR3INT_SHIFT                   (3U)\r
4913 #define CTIMER_IR_MR3INT(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_IR_MR3INT_SHIFT)) & CTIMER_IR_MR3INT_MASK)\r
4914 #define CTIMER_IR_CR0INT_MASK                    (0x10U)\r
4915 #define CTIMER_IR_CR0INT_SHIFT                   (4U)\r
4916 #define CTIMER_IR_CR0INT(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_IR_CR0INT_SHIFT)) & CTIMER_IR_CR0INT_MASK)\r
4917 #define CTIMER_IR_CR1INT_MASK                    (0x20U)\r
4918 #define CTIMER_IR_CR1INT_SHIFT                   (5U)\r
4919 #define CTIMER_IR_CR1INT(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_IR_CR1INT_SHIFT)) & CTIMER_IR_CR1INT_MASK)\r
4920 #define CTIMER_IR_CR2INT_MASK                    (0x40U)\r
4921 #define CTIMER_IR_CR2INT_SHIFT                   (6U)\r
4922 #define CTIMER_IR_CR2INT(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_IR_CR2INT_SHIFT)) & CTIMER_IR_CR2INT_MASK)\r
4923 #define CTIMER_IR_CR3INT_MASK                    (0x80U)\r
4924 #define CTIMER_IR_CR3INT_SHIFT                   (7U)\r
4925 #define CTIMER_IR_CR3INT(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_IR_CR3INT_SHIFT)) & CTIMER_IR_CR3INT_MASK)\r
4926 /*! @} */\r
4927 \r
4928 /*! @name TCR - Timer Control Register. The TCR is used to control the Timer Counter functions. The Timer Counter can be disabled or reset through the TCR. */\r
4929 /*! @{ */\r
4930 #define CTIMER_TCR_CEN_MASK                      (0x1U)\r
4931 #define CTIMER_TCR_CEN_SHIFT                     (0U)\r
4932 /*! CEN - Counter enable.\r
4933  *  0b0..Disabled.The counters are disabled.\r
4934  *  0b1..Enabled. The Timer Counter and Prescale Counter are enabled.\r
4935  */\r
4936 #define CTIMER_TCR_CEN(x)                        (((uint32_t)(((uint32_t)(x)) << CTIMER_TCR_CEN_SHIFT)) & CTIMER_TCR_CEN_MASK)\r
4937 #define CTIMER_TCR_CRST_MASK                     (0x2U)\r
4938 #define CTIMER_TCR_CRST_SHIFT                    (1U)\r
4939 /*! CRST - Counter reset.\r
4940  *  0b0..Disabled. Do nothing.\r
4941  *  0b1..Enabled. The Timer Counter and the Prescale Counter are synchronously reset on the next positive edge of the APB bus clock. The counters remain reset until TCR[1] is returned to zero.\r
4942  */\r
4943 #define CTIMER_TCR_CRST(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_TCR_CRST_SHIFT)) & CTIMER_TCR_CRST_MASK)\r
4944 /*! @} */\r
4945 \r
4946 /*! @name TC - Timer Counter */\r
4947 /*! @{ */\r
4948 #define CTIMER_TC_TCVAL_MASK                     (0xFFFFFFFFU)\r
4949 #define CTIMER_TC_TCVAL_SHIFT                    (0U)\r
4950 #define CTIMER_TC_TCVAL(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_TC_TCVAL_SHIFT)) & CTIMER_TC_TCVAL_MASK)\r
4951 /*! @} */\r
4952 \r
4953 /*! @name PR - Prescale Register */\r
4954 /*! @{ */\r
4955 #define CTIMER_PR_PRVAL_MASK                     (0xFFFFFFFFU)\r
4956 #define CTIMER_PR_PRVAL_SHIFT                    (0U)\r
4957 #define CTIMER_PR_PRVAL(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_PR_PRVAL_SHIFT)) & CTIMER_PR_PRVAL_MASK)\r
4958 /*! @} */\r
4959 \r
4960 /*! @name PC - Prescale Counter */\r
4961 /*! @{ */\r
4962 #define CTIMER_PC_PCVAL_MASK                     (0xFFFFFFFFU)\r
4963 #define CTIMER_PC_PCVAL_SHIFT                    (0U)\r
4964 #define CTIMER_PC_PCVAL(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_PC_PCVAL_SHIFT)) & CTIMER_PC_PCVAL_MASK)\r
4965 /*! @} */\r
4966 \r
4967 /*! @name MCR - Match Control Register */\r
4968 /*! @{ */\r
4969 #define CTIMER_MCR_MR0I_MASK                     (0x1U)\r
4970 #define CTIMER_MCR_MR0I_SHIFT                    (0U)\r
4971 #define CTIMER_MCR_MR0I(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR0I_SHIFT)) & CTIMER_MCR_MR0I_MASK)\r
4972 #define CTIMER_MCR_MR0R_MASK                     (0x2U)\r
4973 #define CTIMER_MCR_MR0R_SHIFT                    (1U)\r
4974 #define CTIMER_MCR_MR0R(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR0R_SHIFT)) & CTIMER_MCR_MR0R_MASK)\r
4975 #define CTIMER_MCR_MR0S_MASK                     (0x4U)\r
4976 #define CTIMER_MCR_MR0S_SHIFT                    (2U)\r
4977 #define CTIMER_MCR_MR0S(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR0S_SHIFT)) & CTIMER_MCR_MR0S_MASK)\r
4978 #define CTIMER_MCR_MR1I_MASK                     (0x8U)\r
4979 #define CTIMER_MCR_MR1I_SHIFT                    (3U)\r
4980 #define CTIMER_MCR_MR1I(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR1I_SHIFT)) & CTIMER_MCR_MR1I_MASK)\r
4981 #define CTIMER_MCR_MR1R_MASK                     (0x10U)\r
4982 #define CTIMER_MCR_MR1R_SHIFT                    (4U)\r
4983 #define CTIMER_MCR_MR1R(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR1R_SHIFT)) & CTIMER_MCR_MR1R_MASK)\r
4984 #define CTIMER_MCR_MR1S_MASK                     (0x20U)\r
4985 #define CTIMER_MCR_MR1S_SHIFT                    (5U)\r
4986 #define CTIMER_MCR_MR1S(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR1S_SHIFT)) & CTIMER_MCR_MR1S_MASK)\r
4987 #define CTIMER_MCR_MR2I_MASK                     (0x40U)\r
4988 #define CTIMER_MCR_MR2I_SHIFT                    (6U)\r
4989 #define CTIMER_MCR_MR2I(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR2I_SHIFT)) & CTIMER_MCR_MR2I_MASK)\r
4990 #define CTIMER_MCR_MR2R_MASK                     (0x80U)\r
4991 #define CTIMER_MCR_MR2R_SHIFT                    (7U)\r
4992 #define CTIMER_MCR_MR2R(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR2R_SHIFT)) & CTIMER_MCR_MR2R_MASK)\r
4993 #define CTIMER_MCR_MR2S_MASK                     (0x100U)\r
4994 #define CTIMER_MCR_MR2S_SHIFT                    (8U)\r
4995 #define CTIMER_MCR_MR2S(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR2S_SHIFT)) & CTIMER_MCR_MR2S_MASK)\r
4996 #define CTIMER_MCR_MR3I_MASK                     (0x200U)\r
4997 #define CTIMER_MCR_MR3I_SHIFT                    (9U)\r
4998 #define CTIMER_MCR_MR3I(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR3I_SHIFT)) & CTIMER_MCR_MR3I_MASK)\r
4999 #define CTIMER_MCR_MR3R_MASK                     (0x400U)\r
5000 #define CTIMER_MCR_MR3R_SHIFT                    (10U)\r
5001 #define CTIMER_MCR_MR3R(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR3R_SHIFT)) & CTIMER_MCR_MR3R_MASK)\r
5002 #define CTIMER_MCR_MR3S_MASK                     (0x800U)\r
5003 #define CTIMER_MCR_MR3S_SHIFT                    (11U)\r
5004 #define CTIMER_MCR_MR3S(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR3S_SHIFT)) & CTIMER_MCR_MR3S_MASK)\r
5005 #define CTIMER_MCR_MR0RL_MASK                    (0x1000000U)\r
5006 #define CTIMER_MCR_MR0RL_SHIFT                   (24U)\r
5007 #define CTIMER_MCR_MR0RL(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR0RL_SHIFT)) & CTIMER_MCR_MR0RL_MASK)\r
5008 #define CTIMER_MCR_MR1RL_MASK                    (0x2000000U)\r
5009 #define CTIMER_MCR_MR1RL_SHIFT                   (25U)\r
5010 #define CTIMER_MCR_MR1RL(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR1RL_SHIFT)) & CTIMER_MCR_MR1RL_MASK)\r
5011 #define CTIMER_MCR_MR2RL_MASK                    (0x4000000U)\r
5012 #define CTIMER_MCR_MR2RL_SHIFT                   (26U)\r
5013 #define CTIMER_MCR_MR2RL(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR2RL_SHIFT)) & CTIMER_MCR_MR2RL_MASK)\r
5014 #define CTIMER_MCR_MR3RL_MASK                    (0x8000000U)\r
5015 #define CTIMER_MCR_MR3RL_SHIFT                   (27U)\r
5016 #define CTIMER_MCR_MR3RL(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_MCR_MR3RL_SHIFT)) & CTIMER_MCR_MR3RL_MASK)\r
5017 /*! @} */\r
5018 \r
5019 /*! @name MR - Match Register . MR can be enabled through the MCR to reset the TC, stop both the TC and PC, and/or generate an interrupt every time MR matches the TC. */\r
5020 /*! @{ */\r
5021 #define CTIMER_MR_MATCH_MASK                     (0xFFFFFFFFU)\r
5022 #define CTIMER_MR_MATCH_SHIFT                    (0U)\r
5023 #define CTIMER_MR_MATCH(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_MR_MATCH_SHIFT)) & CTIMER_MR_MATCH_MASK)\r
5024 /*! @} */\r
5025 \r
5026 /* The count of CTIMER_MR */\r
5027 #define CTIMER_MR_COUNT                          (4U)\r
5028 \r
5029 /*! @name CCR - Capture Control Register. The CCR controls which edges of the capture inputs are used to load the Capture Registers and whether or not an interrupt is generated when a capture takes place. */\r
5030 /*! @{ */\r
5031 #define CTIMER_CCR_CAP0RE_MASK                   (0x1U)\r
5032 #define CTIMER_CCR_CAP0RE_SHIFT                  (0U)\r
5033 #define CTIMER_CCR_CAP0RE(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP0RE_SHIFT)) & CTIMER_CCR_CAP0RE_MASK)\r
5034 #define CTIMER_CCR_CAP0FE_MASK                   (0x2U)\r
5035 #define CTIMER_CCR_CAP0FE_SHIFT                  (1U)\r
5036 #define CTIMER_CCR_CAP0FE(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP0FE_SHIFT)) & CTIMER_CCR_CAP0FE_MASK)\r
5037 #define CTIMER_CCR_CAP0I_MASK                    (0x4U)\r
5038 #define CTIMER_CCR_CAP0I_SHIFT                   (2U)\r
5039 #define CTIMER_CCR_CAP0I(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP0I_SHIFT)) & CTIMER_CCR_CAP0I_MASK)\r
5040 #define CTIMER_CCR_CAP1RE_MASK                   (0x8U)\r
5041 #define CTIMER_CCR_CAP1RE_SHIFT                  (3U)\r
5042 #define CTIMER_CCR_CAP1RE(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP1RE_SHIFT)) & CTIMER_CCR_CAP1RE_MASK)\r
5043 #define CTIMER_CCR_CAP1FE_MASK                   (0x10U)\r
5044 #define CTIMER_CCR_CAP1FE_SHIFT                  (4U)\r
5045 #define CTIMER_CCR_CAP1FE(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP1FE_SHIFT)) & CTIMER_CCR_CAP1FE_MASK)\r
5046 #define CTIMER_CCR_CAP1I_MASK                    (0x20U)\r
5047 #define CTIMER_CCR_CAP1I_SHIFT                   (5U)\r
5048 #define CTIMER_CCR_CAP1I(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP1I_SHIFT)) & CTIMER_CCR_CAP1I_MASK)\r
5049 #define CTIMER_CCR_CAP2RE_MASK                   (0x40U)\r
5050 #define CTIMER_CCR_CAP2RE_SHIFT                  (6U)\r
5051 #define CTIMER_CCR_CAP2RE(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP2RE_SHIFT)) & CTIMER_CCR_CAP2RE_MASK)\r
5052 #define CTIMER_CCR_CAP2FE_MASK                   (0x80U)\r
5053 #define CTIMER_CCR_CAP2FE_SHIFT                  (7U)\r
5054 #define CTIMER_CCR_CAP2FE(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP2FE_SHIFT)) & CTIMER_CCR_CAP2FE_MASK)\r
5055 #define CTIMER_CCR_CAP2I_MASK                    (0x100U)\r
5056 #define CTIMER_CCR_CAP2I_SHIFT                   (8U)\r
5057 #define CTIMER_CCR_CAP2I(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP2I_SHIFT)) & CTIMER_CCR_CAP2I_MASK)\r
5058 #define CTIMER_CCR_CAP3RE_MASK                   (0x200U)\r
5059 #define CTIMER_CCR_CAP3RE_SHIFT                  (9U)\r
5060 #define CTIMER_CCR_CAP3RE(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP3RE_SHIFT)) & CTIMER_CCR_CAP3RE_MASK)\r
5061 #define CTIMER_CCR_CAP3FE_MASK                   (0x400U)\r
5062 #define CTIMER_CCR_CAP3FE_SHIFT                  (10U)\r
5063 #define CTIMER_CCR_CAP3FE(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP3FE_SHIFT)) & CTIMER_CCR_CAP3FE_MASK)\r
5064 #define CTIMER_CCR_CAP3I_MASK                    (0x800U)\r
5065 #define CTIMER_CCR_CAP3I_SHIFT                   (11U)\r
5066 #define CTIMER_CCR_CAP3I(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_CCR_CAP3I_SHIFT)) & CTIMER_CCR_CAP3I_MASK)\r
5067 /*! @} */\r
5068 \r
5069 /*! @name CR - Capture Register . CR is loaded with the value of TC when there is an event on the CAPn. input. */\r
5070 /*! @{ */\r
5071 #define CTIMER_CR_CAP_MASK                       (0xFFFFFFFFU)\r
5072 #define CTIMER_CR_CAP_SHIFT                      (0U)\r
5073 #define CTIMER_CR_CAP(x)                         (((uint32_t)(((uint32_t)(x)) << CTIMER_CR_CAP_SHIFT)) & CTIMER_CR_CAP_MASK)\r
5074 /*! @} */\r
5075 \r
5076 /* The count of CTIMER_CR */\r
5077 #define CTIMER_CR_COUNT                          (4U)\r
5078 \r
5079 /*! @name EMR - External Match Register. The EMR controls the match function and the external match pins. */\r
5080 /*! @{ */\r
5081 #define CTIMER_EMR_EM0_MASK                      (0x1U)\r
5082 #define CTIMER_EMR_EM0_SHIFT                     (0U)\r
5083 #define CTIMER_EMR_EM0(x)                        (((uint32_t)(((uint32_t)(x)) << CTIMER_EMR_EM0_SHIFT)) & CTIMER_EMR_EM0_MASK)\r
5084 #define CTIMER_EMR_EM1_MASK                      (0x2U)\r
5085 #define CTIMER_EMR_EM1_SHIFT                     (1U)\r
5086 #define CTIMER_EMR_EM1(x)                        (((uint32_t)(((uint32_t)(x)) << CTIMER_EMR_EM1_SHIFT)) & CTIMER_EMR_EM1_MASK)\r
5087 #define CTIMER_EMR_EM2_MASK                      (0x4U)\r
5088 #define CTIMER_EMR_EM2_SHIFT                     (2U)\r
5089 #define CTIMER_EMR_EM2(x)                        (((uint32_t)(((uint32_t)(x)) << CTIMER_EMR_EM2_SHIFT)) & CTIMER_EMR_EM2_MASK)\r
5090 #define CTIMER_EMR_EM3_MASK                      (0x8U)\r
5091 #define CTIMER_EMR_EM3_SHIFT                     (3U)\r
5092 #define CTIMER_EMR_EM3(x)                        (((uint32_t)(((uint32_t)(x)) << CTIMER_EMR_EM3_SHIFT)) & CTIMER_EMR_EM3_MASK)\r
5093 #define CTIMER_EMR_EMC0_MASK                     (0x30U)\r
5094 #define CTIMER_EMR_EMC0_SHIFT                    (4U)\r
5095 /*! EMC0 - External Match Control 0. Determines the functionality of External Match 0.\r
5096  *  0b00..Do Nothing.\r
5097  *  0b01..Clear. Clear the corresponding External Match bit/output to 0 (MAT0 pin is LOW if pinned out).\r
5098  *  0b10..Set. Set the corresponding External Match bit/output to 1 (MAT0 pin is HIGH if pinned out).\r
5099  *  0b11..Toggle. Toggle the corresponding External Match bit/output.\r
5100  */\r
5101 #define CTIMER_EMR_EMC0(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_EMR_EMC0_SHIFT)) & CTIMER_EMR_EMC0_MASK)\r
5102 #define CTIMER_EMR_EMC1_MASK                     (0xC0U)\r
5103 #define CTIMER_EMR_EMC1_SHIFT                    (6U)\r
5104 /*! EMC1 - External Match Control 1. Determines the functionality of External Match 1.\r
5105  *  0b00..Do Nothing.\r
5106  *  0b01..Clear. Clear the corresponding External Match bit/output to 0 (MAT1 pin is LOW if pinned out).\r
5107  *  0b10..Set. Set the corresponding External Match bit/output to 1 (MAT1 pin is HIGH if pinned out).\r
5108  *  0b11..Toggle. Toggle the corresponding External Match bit/output.\r
5109  */\r
5110 #define CTIMER_EMR_EMC1(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_EMR_EMC1_SHIFT)) & CTIMER_EMR_EMC1_MASK)\r
5111 #define CTIMER_EMR_EMC2_MASK                     (0x300U)\r
5112 #define CTIMER_EMR_EMC2_SHIFT                    (8U)\r
5113 /*! EMC2 - External Match Control 2. Determines the functionality of External Match 2.\r
5114  *  0b00..Do Nothing.\r
5115  *  0b01..Clear. Clear the corresponding External Match bit/output to 0 (MAT2 pin is LOW if pinned out).\r
5116  *  0b10..Set. Set the corresponding External Match bit/output to 1 (MAT2 pin is HIGH if pinned out).\r
5117  *  0b11..Toggle. Toggle the corresponding External Match bit/output.\r
5118  */\r
5119 #define CTIMER_EMR_EMC2(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_EMR_EMC2_SHIFT)) & CTIMER_EMR_EMC2_MASK)\r
5120 #define CTIMER_EMR_EMC3_MASK                     (0xC00U)\r
5121 #define CTIMER_EMR_EMC3_SHIFT                    (10U)\r
5122 /*! EMC3 - External Match Control 3. Determines the functionality of External Match 3.\r
5123  *  0b00..Do Nothing.\r
5124  *  0b01..Clear. Clear the corresponding External Match bit/output to 0 (MAT3 pin is LOW if pinned out).\r
5125  *  0b10..Set. Set the corresponding External Match bit/output to 1 (MAT3 pin is HIGH if pinned out).\r
5126  *  0b11..Toggle. Toggle the corresponding External Match bit/output.\r
5127  */\r
5128 #define CTIMER_EMR_EMC3(x)                       (((uint32_t)(((uint32_t)(x)) << CTIMER_EMR_EMC3_SHIFT)) & CTIMER_EMR_EMC3_MASK)\r
5129 /*! @} */\r
5130 \r
5131 /*! @name CTCR - Count Control Register. The CTCR selects between Timer and Counter mode, and in Counter mode selects the signal and edge(s) for counting. */\r
5132 /*! @{ */\r
5133 #define CTIMER_CTCR_CTMODE_MASK                  (0x3U)\r
5134 #define CTIMER_CTCR_CTMODE_SHIFT                 (0U)\r
5135 /*! CTMODE - Counter/Timer Mode This field selects which rising APB bus clock edges can increment Timer's Prescale Counter (PC), or clear PC and increment Timer Counter (TC). Timer Mode: the TC is incremented when the Prescale Counter matches the Prescale Register.\r
5136  *  0b00..Timer Mode. Incremented every rising APB bus clock edge.\r
5137  *  0b01..Counter Mode rising edge. TC is incremented on rising edges on the CAP input selected by bits 3:2.\r
5138  *  0b10..Counter Mode falling edge. TC is incremented on falling edges on the CAP input selected by bits 3:2.\r
5139  *  0b11..Counter Mode dual edge. TC is incremented on both edges on the CAP input selected by bits 3:2.\r
5140  */\r
5141 #define CTIMER_CTCR_CTMODE(x)                    (((uint32_t)(((uint32_t)(x)) << CTIMER_CTCR_CTMODE_SHIFT)) & CTIMER_CTCR_CTMODE_MASK)\r
5142 #define CTIMER_CTCR_CINSEL_MASK                  (0xCU)\r
5143 #define CTIMER_CTCR_CINSEL_SHIFT                 (2U)\r
5144 /*! CINSEL - Count Input Select When bits 1:0 in this register are not 00, these bits select which CAP pin is sampled for clocking. Note: If Counter mode is selected for a particular CAPn input in the CTCR, the 3 bits for that input in the Capture Control Register (CCR) must be programmed as 000. However, capture and/or interrupt can be selected for the other 3 CAPn inputs in the same timer.\r
5145  *  0b00..Channel 0. CAPn.0 for CTIMERn\r
5146  *  0b01..Channel 1. CAPn.1 for CTIMERn\r
5147  *  0b10..Channel 2. CAPn.2 for CTIMERn\r
5148  *  0b11..Channel 3. CAPn.3 for CTIMERn\r
5149  */\r
5150 #define CTIMER_CTCR_CINSEL(x)                    (((uint32_t)(((uint32_t)(x)) << CTIMER_CTCR_CINSEL_SHIFT)) & CTIMER_CTCR_CINSEL_MASK)\r
5151 #define CTIMER_CTCR_ENCC_MASK                    (0x10U)\r
5152 #define CTIMER_CTCR_ENCC_SHIFT                   (4U)\r
5153 #define CTIMER_CTCR_ENCC(x)                      (((uint32_t)(((uint32_t)(x)) << CTIMER_CTCR_ENCC_SHIFT)) & CTIMER_CTCR_ENCC_MASK)\r
5154 #define CTIMER_CTCR_SELCC_MASK                   (0xE0U)\r
5155 #define CTIMER_CTCR_SELCC_SHIFT                  (5U)\r
5156 /*! SELCC - Edge select. When bit 4 is 1, these bits select which capture input edge will cause the timer and prescaler to be cleared. These bits have no effect when bit 4 is low. Values 0x2 to 0x3 and 0x6 to 0x7 are reserved.\r
5157  *  0b000..Channel 0 Rising Edge. Rising edge of the signal on capture channel 0 clears the timer (if bit 4 is set).\r
5158  *  0b001..Channel 0 Falling Edge. Falling edge of the signal on capture channel 0 clears the timer (if bit 4 is set).\r
5159  *  0b010..Channel 1 Rising Edge. Rising edge of the signal on capture channel 1 clears the timer (if bit 4 is set).\r
5160  *  0b011..Channel 1 Falling Edge. Falling edge of the signal on capture channel 1 clears the timer (if bit 4 is set).\r
5161  *  0b100..Channel 2 Rising Edge. Rising edge of the signal on capture channel 2 clears the timer (if bit 4 is set).\r
5162  *  0b101..Channel 2 Falling Edge. Falling edge of the signal on capture channel 2 clears the timer (if bit 4 is set).\r
5163  */\r
5164 #define CTIMER_CTCR_SELCC(x)                     (((uint32_t)(((uint32_t)(x)) << CTIMER_CTCR_SELCC_SHIFT)) & CTIMER_CTCR_SELCC_MASK)\r
5165 /*! @} */\r
5166 \r
5167 /*! @name PWMC - PWM Control Register. This register enables PWM mode for the external match pins. */\r
5168 /*! @{ */\r
5169 #define CTIMER_PWMC_PWMEN0_MASK                  (0x1U)\r
5170 #define CTIMER_PWMC_PWMEN0_SHIFT                 (0U)\r
5171 /*! PWMEN0 - PWM mode enable for channel0.\r
5172  *  0b0..Match. CTIMERn_MAT0 is controlled by EM0.\r
5173  *  0b1..PWM. PWM mode is enabled for CTIMERn_MAT0.\r
5174  */\r
5175 #define CTIMER_PWMC_PWMEN0(x)                    (((uint32_t)(((uint32_t)(x)) << CTIMER_PWMC_PWMEN0_SHIFT)) & CTIMER_PWMC_PWMEN0_MASK)\r
5176 #define CTIMER_PWMC_PWMEN1_MASK                  (0x2U)\r
5177 #define CTIMER_PWMC_PWMEN1_SHIFT                 (1U)\r
5178 /*! PWMEN1 - PWM mode enable for channel1.\r
5179  *  0b0..Match. CTIMERn_MAT01 is controlled by EM1.\r
5180  *  0b1..PWM. PWM mode is enabled for CTIMERn_MAT1.\r
5181  */\r
5182 #define CTIMER_PWMC_PWMEN1(x)                    (((uint32_t)(((uint32_t)(x)) << CTIMER_PWMC_PWMEN1_SHIFT)) & CTIMER_PWMC_PWMEN1_MASK)\r
5183 #define CTIMER_PWMC_PWMEN2_MASK                  (0x4U)\r
5184 #define CTIMER_PWMC_PWMEN2_SHIFT                 (2U)\r
5185 /*! PWMEN2 - PWM mode enable for channel2.\r
5186  *  0b0..Match. CTIMERn_MAT2 is controlled by EM2.\r
5187  *  0b1..PWM. PWM mode is enabled for CTIMERn_MAT2.\r
5188  */\r
5189 #define CTIMER_PWMC_PWMEN2(x)                    (((uint32_t)(((uint32_t)(x)) << CTIMER_PWMC_PWMEN2_SHIFT)) & CTIMER_PWMC_PWMEN2_MASK)\r
5190 #define CTIMER_PWMC_PWMEN3_MASK                  (0x8U)\r
5191 #define CTIMER_PWMC_PWMEN3_SHIFT                 (3U)\r
5192 /*! PWMEN3 - PWM mode enable for channel3. Note: It is recommended to use match channel 3 to set the PWM cycle.\r
5193  *  0b0..Match. CTIMERn_MAT3 is controlled by EM3.\r
5194  *  0b1..PWM. PWM mode is enabled for CT132Bn_MAT3.\r
5195  */\r
5196 #define CTIMER_PWMC_PWMEN3(x)                    (((uint32_t)(((uint32_t)(x)) << CTIMER_PWMC_PWMEN3_SHIFT)) & CTIMER_PWMC_PWMEN3_MASK)\r
5197 /*! @} */\r
5198 \r
5199 /*! @name MSR - Match Shadow Register */\r
5200 /*! @{ */\r
5201 #define CTIMER_MSR_SHADOWW_MASK                  (0xFFFFFFFFU)\r
5202 #define CTIMER_MSR_SHADOWW_SHIFT                 (0U)\r
5203 #define CTIMER_MSR_SHADOWW(x)                    (((uint32_t)(((uint32_t)(x)) << CTIMER_MSR_SHADOWW_SHIFT)) & CTIMER_MSR_SHADOWW_MASK)\r
5204 /*! @} */\r
5205 \r
5206 /* The count of CTIMER_MSR */\r
5207 #define CTIMER_MSR_COUNT                         (4U)\r
5208 \r
5209 \r
5210 /*!\r
5211  * @}\r
5212  */ /* end of group CTIMER_Register_Masks */\r
5213 \r
5214 \r
5215 /* CTIMER - Peripheral instance base addresses */\r
5216 #if (__ARM_FEATURE_CMSE & 0x2)\r
5217   /** Peripheral CTIMER0 base address */\r
5218   #define CTIMER0_BASE                             (0x50008000u)\r
5219   /** Peripheral CTIMER0 base address */\r
5220   #define CTIMER0_BASE_NS                          (0x40008000u)\r
5221   /** Peripheral CTIMER0 base pointer */\r
5222   #define CTIMER0                                  ((CTIMER_Type *)CTIMER0_BASE)\r
5223   /** Peripheral CTIMER0 base pointer */\r
5224   #define CTIMER0_NS                               ((CTIMER_Type *)CTIMER0_BASE_NS)\r
5225   /** Peripheral CTIMER1 base address */\r
5226   #define CTIMER1_BASE                             (0x50009000u)\r
5227   /** Peripheral CTIMER1 base address */\r
5228   #define CTIMER1_BASE_NS                          (0x40009000u)\r
5229   /** Peripheral CTIMER1 base pointer */\r
5230   #define CTIMER1                                  ((CTIMER_Type *)CTIMER1_BASE)\r
5231   /** Peripheral CTIMER1 base pointer */\r
5232   #define CTIMER1_NS                               ((CTIMER_Type *)CTIMER1_BASE_NS)\r
5233   /** Peripheral CTIMER2 base address */\r
5234   #define CTIMER2_BASE                             (0x50028000u)\r
5235   /** Peripheral CTIMER2 base address */\r
5236   #define CTIMER2_BASE_NS                          (0x40028000u)\r
5237   /** Peripheral CTIMER2 base pointer */\r
5238   #define CTIMER2                                  ((CTIMER_Type *)CTIMER2_BASE)\r
5239   /** Peripheral CTIMER2 base pointer */\r
5240   #define CTIMER2_NS                               ((CTIMER_Type *)CTIMER2_BASE_NS)\r
5241   /** Peripheral CTIMER3 base address */\r
5242   #define CTIMER3_BASE                             (0x50029000u)\r
5243   /** Peripheral CTIMER3 base address */\r
5244   #define CTIMER3_BASE_NS                          (0x40029000u)\r
5245   /** Peripheral CTIMER3 base pointer */\r
5246   #define CTIMER3                                  ((CTIMER_Type *)CTIMER3_BASE)\r
5247   /** Peripheral CTIMER3 base pointer */\r
5248   #define CTIMER3_NS                               ((CTIMER_Type *)CTIMER3_BASE_NS)\r
5249   /** Peripheral CTIMER4 base address */\r
5250   #define CTIMER4_BASE                             (0x5002A000u)\r
5251   /** Peripheral CTIMER4 base address */\r
5252   #define CTIMER4_BASE_NS                          (0x4002A000u)\r
5253   /** Peripheral CTIMER4 base pointer */\r
5254   #define CTIMER4                                  ((CTIMER_Type *)CTIMER4_BASE)\r
5255   /** Peripheral CTIMER4 base pointer */\r
5256   #define CTIMER4_NS                               ((CTIMER_Type *)CTIMER4_BASE_NS)\r
5257   /** Array initializer of CTIMER peripheral base addresses */\r
5258   #define CTIMER_BASE_ADDRS                        { CTIMER0_BASE, CTIMER1_BASE, CTIMER2_BASE, CTIMER3_BASE, CTIMER4_BASE }\r
5259   /** Array initializer of CTIMER peripheral base pointers */\r
5260   #define CTIMER_BASE_PTRS                         { CTIMER0, CTIMER1, CTIMER2, CTIMER3, CTIMER4 }\r
5261   /** Array initializer of CTIMER peripheral base addresses */\r
5262   #define CTIMER_BASE_ADDRS_NS                     { CTIMER0_BASE_NS, CTIMER1_BASE_NS, CTIMER2_BASE_NS, CTIMER3_BASE_NS, CTIMER4_BASE_NS }\r
5263   /** Array initializer of CTIMER peripheral base pointers */\r
5264   #define CTIMER_BASE_PTRS_NS                      { CTIMER0_NS, CTIMER1_NS, CTIMER2_NS, CTIMER3_NS, CTIMER4_NS }\r
5265 #else\r
5266   /** Peripheral CTIMER0 base address */\r
5267   #define CTIMER0_BASE                             (0x40008000u)\r
5268   /** Peripheral CTIMER0 base pointer */\r
5269   #define CTIMER0                                  ((CTIMER_Type *)CTIMER0_BASE)\r
5270   /** Peripheral CTIMER1 base address */\r
5271   #define CTIMER1_BASE                             (0x40009000u)\r
5272   /** Peripheral CTIMER1 base pointer */\r
5273   #define CTIMER1                                  ((CTIMER_Type *)CTIMER1_BASE)\r
5274   /** Peripheral CTIMER2 base address */\r
5275   #define CTIMER2_BASE                             (0x40028000u)\r
5276   /** Peripheral CTIMER2 base pointer */\r
5277   #define CTIMER2                                  ((CTIMER_Type *)CTIMER2_BASE)\r
5278   /** Peripheral CTIMER3 base address */\r
5279   #define CTIMER3_BASE                             (0x40029000u)\r
5280   /** Peripheral CTIMER3 base pointer */\r
5281   #define CTIMER3                                  ((CTIMER_Type *)CTIMER3_BASE)\r
5282   /** Peripheral CTIMER4 base address */\r
5283   #define CTIMER4_BASE                             (0x4002A000u)\r
5284   /** Peripheral CTIMER4 base pointer */\r
5285   #define CTIMER4                                  ((CTIMER_Type *)CTIMER4_BASE)\r
5286   /** Array initializer of CTIMER peripheral base addresses */\r
5287   #define CTIMER_BASE_ADDRS                        { CTIMER0_BASE, CTIMER1_BASE, CTIMER2_BASE, CTIMER3_BASE, CTIMER4_BASE }\r
5288   /** Array initializer of CTIMER peripheral base pointers */\r
5289   #define CTIMER_BASE_PTRS                         { CTIMER0, CTIMER1, CTIMER2, CTIMER3, CTIMER4 }\r
5290 #endif\r
5291 /** Interrupt vectors for the CTIMER peripheral type */\r
5292 #define CTIMER_IRQS                              { CTIMER0_IRQn, CTIMER1_IRQn, CTIMER2_IRQn, CTIMER3_IRQn, CTIMER4_IRQn }\r
5293 \r
5294 /*!\r
5295  * @}\r
5296  */ /* end of group CTIMER_Peripheral_Access_Layer */\r
5297 \r
5298 \r
5299 /* ----------------------------------------------------------------------------\r
5300    -- DGBMAILBOX Peripheral Access Layer\r
5301    ---------------------------------------------------------------------------- */\r
5302 \r
5303 /*!\r
5304  * @addtogroup DGBMAILBOX_Peripheral_Access_Layer DGBMAILBOX Peripheral Access Layer\r
5305  * @{\r
5306  */\r
5307 \r
5308 /** DGBMAILBOX - Register Layout Typedef */\r
5309 typedef struct {\r
5310   __IO uint32_t CSW;                               /**< CRC mode register, offset: 0x0 */\r
5311   __IO uint32_t REQUEST;                           /**< CRC seed register, offset: 0x4 */\r
5312   __IO uint32_t RETURN;                            /**< Return value from ROM., offset: 0x8 */\r
5313        uint8_t RESERVED_0[240];\r
5314   __I  uint32_t ID;                                /**< Identification register, offset: 0xFC */\r
5315 } DGBMAILBOX_Type;\r
5316 \r
5317 /* ----------------------------------------------------------------------------\r
5318    -- DGBMAILBOX Register Masks\r
5319    ---------------------------------------------------------------------------- */\r
5320 \r
5321 /*!\r
5322  * @addtogroup DGBMAILBOX_Register_Masks DGBMAILBOX Register Masks\r
5323  * @{\r
5324  */\r
5325 \r
5326 /*! @name CSW - CRC mode register */\r
5327 /*! @{ */\r
5328 #define DGBMAILBOX_CSW_RESYNCH_REQ_MASK          (0x1U)\r
5329 #define DGBMAILBOX_CSW_RESYNCH_REQ_SHIFT         (0U)\r
5330 #define DGBMAILBOX_CSW_RESYNCH_REQ(x)            (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_CSW_RESYNCH_REQ_SHIFT)) & DGBMAILBOX_CSW_RESYNCH_REQ_MASK)\r
5331 #define DGBMAILBOX_CSW_REQ_PENDING_MASK          (0x2U)\r
5332 #define DGBMAILBOX_CSW_REQ_PENDING_SHIFT         (1U)\r
5333 #define DGBMAILBOX_CSW_REQ_PENDING(x)            (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_CSW_REQ_PENDING_SHIFT)) & DGBMAILBOX_CSW_REQ_PENDING_MASK)\r
5334 #define DGBMAILBOX_CSW_DBG_OR_ERR_MASK           (0x4U)\r
5335 #define DGBMAILBOX_CSW_DBG_OR_ERR_SHIFT          (2U)\r
5336 #define DGBMAILBOX_CSW_DBG_OR_ERR(x)             (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_CSW_DBG_OR_ERR_SHIFT)) & DGBMAILBOX_CSW_DBG_OR_ERR_MASK)\r
5337 #define DGBMAILBOX_CSW_AHB_OR_ERR_MASK           (0x8U)\r
5338 #define DGBMAILBOX_CSW_AHB_OR_ERR_SHIFT          (3U)\r
5339 #define DGBMAILBOX_CSW_AHB_OR_ERR(x)             (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_CSW_AHB_OR_ERR_SHIFT)) & DGBMAILBOX_CSW_AHB_OR_ERR_MASK)\r
5340 #define DGBMAILBOX_CSW_SOFT_RESET_MASK           (0x10U)\r
5341 #define DGBMAILBOX_CSW_SOFT_RESET_SHIFT          (4U)\r
5342 #define DGBMAILBOX_CSW_SOFT_RESET(x)             (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_CSW_SOFT_RESET_SHIFT)) & DGBMAILBOX_CSW_SOFT_RESET_MASK)\r
5343 #define DGBMAILBOX_CSW_CHIP_RESET_REQ_MASK       (0x20U)\r
5344 #define DGBMAILBOX_CSW_CHIP_RESET_REQ_SHIFT      (5U)\r
5345 #define DGBMAILBOX_CSW_CHIP_RESET_REQ(x)         (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_CSW_CHIP_RESET_REQ_SHIFT)) & DGBMAILBOX_CSW_CHIP_RESET_REQ_MASK)\r
5346 /*! @} */\r
5347 \r
5348 /*! @name REQUEST - CRC seed register */\r
5349 /*! @{ */\r
5350 #define DGBMAILBOX_REQUEST_REQ_MASK              (0xFFFFFFFFU)\r
5351 #define DGBMAILBOX_REQUEST_REQ_SHIFT             (0U)\r
5352 #define DGBMAILBOX_REQUEST_REQ(x)                (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_REQUEST_REQ_SHIFT)) & DGBMAILBOX_REQUEST_REQ_MASK)\r
5353 /*! @} */\r
5354 \r
5355 /*! @name RETURN - Return value from ROM. */\r
5356 /*! @{ */\r
5357 #define DGBMAILBOX_RETURN_RET_MASK               (0xFFFFFFFFU)\r
5358 #define DGBMAILBOX_RETURN_RET_SHIFT              (0U)\r
5359 #define DGBMAILBOX_RETURN_RET(x)                 (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_RETURN_RET_SHIFT)) & DGBMAILBOX_RETURN_RET_MASK)\r
5360 /*! @} */\r
5361 \r
5362 /*! @name ID - Identification register */\r
5363 /*! @{ */\r
5364 #define DGBMAILBOX_ID_ID_MASK                    (0xFFFFFFFFU)\r
5365 #define DGBMAILBOX_ID_ID_SHIFT                   (0U)\r
5366 #define DGBMAILBOX_ID_ID(x)                      (((uint32_t)(((uint32_t)(x)) << DGBMAILBOX_ID_ID_SHIFT)) & DGBMAILBOX_ID_ID_MASK)\r
5367 /*! @} */\r
5368 \r
5369 \r
5370 /*!\r
5371  * @}\r
5372  */ /* end of group DGBMAILBOX_Register_Masks */\r
5373 \r
5374 \r
5375 /* DGBMAILBOX - Peripheral instance base addresses */\r
5376 #if (__ARM_FEATURE_CMSE & 0x2)\r
5377   /** Peripheral DGBMAILBOX base address */\r
5378   #define DGBMAILBOX_BASE                          (0x5009C000u)\r
5379   /** Peripheral DGBMAILBOX base address */\r
5380   #define DGBMAILBOX_BASE_NS                       (0x4009C000u)\r
5381   /** Peripheral DGBMAILBOX base pointer */\r
5382   #define DGBMAILBOX                               ((DGBMAILBOX_Type *)DGBMAILBOX_BASE)\r
5383   /** Peripheral DGBMAILBOX base pointer */\r
5384   #define DGBMAILBOX_NS                            ((DGBMAILBOX_Type *)DGBMAILBOX_BASE_NS)\r
5385   /** Array initializer of DGBMAILBOX peripheral base addresses */\r
5386   #define DGBMAILBOX_BASE_ADDRS                    { DGBMAILBOX_BASE }\r
5387   /** Array initializer of DGBMAILBOX peripheral base pointers */\r
5388   #define DGBMAILBOX_BASE_PTRS                     { DGBMAILBOX }\r
5389   /** Array initializer of DGBMAILBOX peripheral base addresses */\r
5390   #define DGBMAILBOX_BASE_ADDRS_NS                 { DGBMAILBOX_BASE_NS }\r
5391   /** Array initializer of DGBMAILBOX peripheral base pointers */\r
5392   #define DGBMAILBOX_BASE_PTRS_NS                  { DGBMAILBOX_NS }\r
5393 #else\r
5394   /** Peripheral DGBMAILBOX base address */\r
5395   #define DGBMAILBOX_BASE                          (0x4009C000u)\r
5396   /** Peripheral DGBMAILBOX base pointer */\r
5397   #define DGBMAILBOX                               ((DGBMAILBOX_Type *)DGBMAILBOX_BASE)\r
5398   /** Array initializer of DGBMAILBOX peripheral base addresses */\r
5399   #define DGBMAILBOX_BASE_ADDRS                    { DGBMAILBOX_BASE }\r
5400   /** Array initializer of DGBMAILBOX peripheral base pointers */\r
5401   #define DGBMAILBOX_BASE_PTRS                     { DGBMAILBOX }\r
5402 #endif\r
5403 \r
5404 /*!\r
5405  * @}\r
5406  */ /* end of group DGBMAILBOX_Peripheral_Access_Layer */\r
5407 \r
5408 \r
5409 /* ----------------------------------------------------------------------------\r
5410    -- DMA Peripheral Access Layer\r
5411    ---------------------------------------------------------------------------- */\r
5412 \r
5413 /*!\r
5414  * @addtogroup DMA_Peripheral_Access_Layer DMA Peripheral Access Layer\r
5415  * @{\r
5416  */\r
5417 \r
5418 /** DMA - Register Layout Typedef */\r
5419 typedef struct {\r
5420   __IO uint32_t CTRL;                              /**< DMA control., offset: 0x0 */\r
5421   __I  uint32_t INTSTAT;                           /**< Interrupt status., offset: 0x4 */\r
5422   __IO uint32_t SRAMBASE;                          /**< SRAM address of the channel configuration table., offset: 0x8 */\r
5423        uint8_t RESERVED_0[20];\r
5424   struct {                                         /* offset: 0x20, array step: 0x5C */\r
5425     __IO uint32_t ENABLESET;                         /**< Channel Enable read and Set for all DMA channels., array offset: 0x20, array step: 0x5C */\r
5426          uint8_t RESERVED_0[4];\r
5427     __O  uint32_t ENABLECLR;                         /**< Channel Enable Clear for all DMA channels., array offset: 0x28, array step: 0x5C */\r
5428          uint8_t RESERVED_1[4];\r
5429     __I  uint32_t ACTIVE;                            /**< Channel Active status for all DMA channels., array offset: 0x30, array step: 0x5C */\r
5430          uint8_t RESERVED_2[4];\r
5431     __I  uint32_t BUSY;                              /**< Channel Busy status for all DMA channels., array offset: 0x38, array step: 0x5C */\r
5432          uint8_t RESERVED_3[4];\r
5433     __IO uint32_t ERRINT;                            /**< Error Interrupt status for all DMA channels., array offset: 0x40, array step: 0x5C */\r
5434          uint8_t RESERVED_4[4];\r
5435     __IO uint32_t INTENSET;                          /**< Interrupt Enable read and Set for all DMA channels., array offset: 0x48, array step: 0x5C */\r
5436          uint8_t RESERVED_5[4];\r
5437     __O  uint32_t INTENCLR;                          /**< Interrupt Enable Clear for all DMA channels., array offset: 0x50, array step: 0x5C */\r
5438          uint8_t RESERVED_6[4];\r
5439     __IO uint32_t INTA;                              /**< Interrupt A status for all DMA channels., array offset: 0x58, array step: 0x5C */\r
5440          uint8_t RESERVED_7[4];\r
5441     __IO uint32_t INTB;                              /**< Interrupt B status for all DMA channels., array offset: 0x60, array step: 0x5C */\r
5442          uint8_t RESERVED_8[4];\r
5443     __O  uint32_t SETVALID;                          /**< Set ValidPending control bits for all DMA channels., array offset: 0x68, array step: 0x5C */\r
5444          uint8_t RESERVED_9[4];\r
5445     __O  uint32_t SETTRIG;                           /**< Set Trigger control bits for all DMA channels., array offset: 0x70, array step: 0x5C */\r
5446          uint8_t RESERVED_10[4];\r
5447     __O  uint32_t ABORT;                             /**< Channel Abort control for all DMA channels., array offset: 0x78, array step: 0x5C */\r
5448   } COMMON[1];\r
5449        uint8_t RESERVED_1[900];\r
5450   struct {                                         /* offset: 0x400, array step: 0x10 */\r
5451     __IO uint32_t CFG;                               /**< Configuration register for DMA channel ., array offset: 0x400, array step: 0x10 */\r
5452     __I  uint32_t CTLSTAT;                           /**< Control and status register for DMA channel ., array offset: 0x404, array step: 0x10 */\r
5453     __IO uint32_t XFERCFG;                           /**< Transfer configuration register for DMA channel ., array offset: 0x408, array step: 0x10 */\r
5454          uint8_t RESERVED_0[4];\r
5455   } CHANNEL[30];\r
5456 } DMA_Type;\r
5457 \r
5458 /* ----------------------------------------------------------------------------\r
5459    -- DMA Register Masks\r
5460    ---------------------------------------------------------------------------- */\r
5461 \r
5462 /*!\r
5463  * @addtogroup DMA_Register_Masks DMA Register Masks\r
5464  * @{\r
5465  */\r
5466 \r
5467 /*! @name CTRL - DMA control. */\r
5468 /*! @{ */\r
5469 #define DMA_CTRL_ENABLE_MASK                     (0x1U)\r
5470 #define DMA_CTRL_ENABLE_SHIFT                    (0U)\r
5471 /*! ENABLE - DMA controller master enable.\r
5472  *  0b0..Disabled. The DMA controller is disabled. This clears any triggers that were asserted at the point when disabled, but does not prevent re-triggering when the DMA controller is re-enabled.\r
5473  *  0b1..Enabled. The DMA controller is enabled.\r
5474  */\r
5475 #define DMA_CTRL_ENABLE(x)                       (((uint32_t)(((uint32_t)(x)) << DMA_CTRL_ENABLE_SHIFT)) & DMA_CTRL_ENABLE_MASK)\r
5476 /*! @} */\r
5477 \r
5478 /*! @name INTSTAT - Interrupt status. */\r
5479 /*! @{ */\r
5480 #define DMA_INTSTAT_ACTIVEINT_MASK               (0x2U)\r
5481 #define DMA_INTSTAT_ACTIVEINT_SHIFT              (1U)\r
5482 /*! ACTIVEINT - Summarizes whether any enabled interrupts (other than error interrupts) are pending.\r
5483  *  0b0..Not pending. No enabled interrupts are pending.\r
5484  *  0b1..Pending. At least one enabled interrupt is pending.\r
5485  */\r
5486 #define DMA_INTSTAT_ACTIVEINT(x)                 (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEINT_SHIFT)) & DMA_INTSTAT_ACTIVEINT_MASK)\r
5487 #define DMA_INTSTAT_ACTIVEERRINT_MASK            (0x4U)\r
5488 #define DMA_INTSTAT_ACTIVEERRINT_SHIFT           (2U)\r
5489 /*! ACTIVEERRINT - Summarizes whether any error interrupts are pending.\r
5490  *  0b0..Not pending. No error interrupts are pending.\r
5491  *  0b1..Pending. At least one error interrupt is pending.\r
5492  */\r
5493 #define DMA_INTSTAT_ACTIVEERRINT(x)              (((uint32_t)(((uint32_t)(x)) << DMA_INTSTAT_ACTIVEERRINT_SHIFT)) & DMA_INTSTAT_ACTIVEERRINT_MASK)\r
5494 /*! @} */\r
5495 \r
5496 /*! @name SRAMBASE - SRAM address of the channel configuration table. */\r
5497 /*! @{ */\r
5498 #define DMA_SRAMBASE_OFFSET_MASK                 (0xFFFFFE00U)\r
5499 #define DMA_SRAMBASE_OFFSET_SHIFT                (9U)\r
5500 #define DMA_SRAMBASE_OFFSET(x)                   (((uint32_t)(((uint32_t)(x)) << DMA_SRAMBASE_OFFSET_SHIFT)) & DMA_SRAMBASE_OFFSET_MASK)\r
5501 /*! @} */\r
5502 \r
5503 /*! @name COMMON_ENABLESET - Channel Enable read and Set for all DMA channels. */\r
5504 /*! @{ */\r
5505 #define DMA_COMMON_ENABLESET_ENA_MASK            (0xFFFFFFFFU)\r
5506 #define DMA_COMMON_ENABLESET_ENA_SHIFT           (0U)\r
5507 #define DMA_COMMON_ENABLESET_ENA(x)              (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLESET_ENA_SHIFT)) & DMA_COMMON_ENABLESET_ENA_MASK)\r
5508 /*! @} */\r
5509 \r
5510 /* The count of DMA_COMMON_ENABLESET */\r
5511 #define DMA_COMMON_ENABLESET_COUNT               (1U)\r
5512 \r
5513 /*! @name COMMON_ENABLECLR - Channel Enable Clear for all DMA channels. */\r
5514 /*! @{ */\r
5515 #define DMA_COMMON_ENABLECLR_CLR_MASK            (0xFFFFFFFFU)\r
5516 #define DMA_COMMON_ENABLECLR_CLR_SHIFT           (0U)\r
5517 #define DMA_COMMON_ENABLECLR_CLR(x)              (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ENABLECLR_CLR_SHIFT)) & DMA_COMMON_ENABLECLR_CLR_MASK)\r
5518 /*! @} */\r
5519 \r
5520 /* The count of DMA_COMMON_ENABLECLR */\r
5521 #define DMA_COMMON_ENABLECLR_COUNT               (1U)\r
5522 \r
5523 /*! @name COMMON_ACTIVE - Channel Active status for all DMA channels. */\r
5524 /*! @{ */\r
5525 #define DMA_COMMON_ACTIVE_ACT_MASK               (0xFFFFFFFFU)\r
5526 #define DMA_COMMON_ACTIVE_ACT_SHIFT              (0U)\r
5527 #define DMA_COMMON_ACTIVE_ACT(x)                 (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ACTIVE_ACT_SHIFT)) & DMA_COMMON_ACTIVE_ACT_MASK)\r
5528 /*! @} */\r
5529 \r
5530 /* The count of DMA_COMMON_ACTIVE */\r
5531 #define DMA_COMMON_ACTIVE_COUNT                  (1U)\r
5532 \r
5533 /*! @name COMMON_BUSY - Channel Busy status for all DMA channels. */\r
5534 /*! @{ */\r
5535 #define DMA_COMMON_BUSY_BSY_MASK                 (0xFFFFFFFFU)\r
5536 #define DMA_COMMON_BUSY_BSY_SHIFT                (0U)\r
5537 #define DMA_COMMON_BUSY_BSY(x)                   (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_BUSY_BSY_SHIFT)) & DMA_COMMON_BUSY_BSY_MASK)\r
5538 /*! @} */\r
5539 \r
5540 /* The count of DMA_COMMON_BUSY */\r
5541 #define DMA_COMMON_BUSY_COUNT                    (1U)\r
5542 \r
5543 /*! @name COMMON_ERRINT - Error Interrupt status for all DMA channels. */\r
5544 /*! @{ */\r
5545 #define DMA_COMMON_ERRINT_ERR_MASK               (0xFFFFFFFFU)\r
5546 #define DMA_COMMON_ERRINT_ERR_SHIFT              (0U)\r
5547 #define DMA_COMMON_ERRINT_ERR(x)                 (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ERRINT_ERR_SHIFT)) & DMA_COMMON_ERRINT_ERR_MASK)\r
5548 /*! @} */\r
5549 \r
5550 /* The count of DMA_COMMON_ERRINT */\r
5551 #define DMA_COMMON_ERRINT_COUNT                  (1U)\r
5552 \r
5553 /*! @name COMMON_INTENSET - Interrupt Enable read and Set for all DMA channels. */\r
5554 /*! @{ */\r
5555 #define DMA_COMMON_INTENSET_INTEN_MASK           (0xFFFFFFFFU)\r
5556 #define DMA_COMMON_INTENSET_INTEN_SHIFT          (0U)\r
5557 #define DMA_COMMON_INTENSET_INTEN(x)             (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_INTENSET_INTEN_SHIFT)) & DMA_COMMON_INTENSET_INTEN_MASK)\r
5558 /*! @} */\r
5559 \r
5560 /* The count of DMA_COMMON_INTENSET */\r
5561 #define DMA_COMMON_INTENSET_COUNT                (1U)\r
5562 \r
5563 /*! @name COMMON_INTENCLR - Interrupt Enable Clear for all DMA channels. */\r
5564 /*! @{ */\r
5565 #define DMA_COMMON_INTENCLR_CLR_MASK             (0xFFFFFFFFU)\r
5566 #define DMA_COMMON_INTENCLR_CLR_SHIFT            (0U)\r
5567 #define DMA_COMMON_INTENCLR_CLR(x)               (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_INTENCLR_CLR_SHIFT)) & DMA_COMMON_INTENCLR_CLR_MASK)\r
5568 /*! @} */\r
5569 \r
5570 /* The count of DMA_COMMON_INTENCLR */\r
5571 #define DMA_COMMON_INTENCLR_COUNT                (1U)\r
5572 \r
5573 /*! @name COMMON_INTA - Interrupt A status for all DMA channels. */\r
5574 /*! @{ */\r
5575 #define DMA_COMMON_INTA_IA_MASK                  (0xFFFFFFFFU)\r
5576 #define DMA_COMMON_INTA_IA_SHIFT                 (0U)\r
5577 #define DMA_COMMON_INTA_IA(x)                    (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_INTA_IA_SHIFT)) & DMA_COMMON_INTA_IA_MASK)\r
5578 /*! @} */\r
5579 \r
5580 /* The count of DMA_COMMON_INTA */\r
5581 #define DMA_COMMON_INTA_COUNT                    (1U)\r
5582 \r
5583 /*! @name COMMON_INTB - Interrupt B status for all DMA channels. */\r
5584 /*! @{ */\r
5585 #define DMA_COMMON_INTB_IB_MASK                  (0xFFFFFFFFU)\r
5586 #define DMA_COMMON_INTB_IB_SHIFT                 (0U)\r
5587 #define DMA_COMMON_INTB_IB(x)                    (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_INTB_IB_SHIFT)) & DMA_COMMON_INTB_IB_MASK)\r
5588 /*! @} */\r
5589 \r
5590 /* The count of DMA_COMMON_INTB */\r
5591 #define DMA_COMMON_INTB_COUNT                    (1U)\r
5592 \r
5593 /*! @name COMMON_SETVALID - Set ValidPending control bits for all DMA channels. */\r
5594 /*! @{ */\r
5595 #define DMA_COMMON_SETVALID_SV_MASK              (0xFFFFFFFFU)\r
5596 #define DMA_COMMON_SETVALID_SV_SHIFT             (0U)\r
5597 #define DMA_COMMON_SETVALID_SV(x)                (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_SETVALID_SV_SHIFT)) & DMA_COMMON_SETVALID_SV_MASK)\r
5598 /*! @} */\r
5599 \r
5600 /* The count of DMA_COMMON_SETVALID */\r
5601 #define DMA_COMMON_SETVALID_COUNT                (1U)\r
5602 \r
5603 /*! @name COMMON_SETTRIG - Set Trigger control bits for all DMA channels. */\r
5604 /*! @{ */\r
5605 #define DMA_COMMON_SETTRIG_TRIG_MASK             (0xFFFFFFFFU)\r
5606 #define DMA_COMMON_SETTRIG_TRIG_SHIFT            (0U)\r
5607 #define DMA_COMMON_SETTRIG_TRIG(x)               (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_SETTRIG_TRIG_SHIFT)) & DMA_COMMON_SETTRIG_TRIG_MASK)\r
5608 /*! @} */\r
5609 \r
5610 /* The count of DMA_COMMON_SETTRIG */\r
5611 #define DMA_COMMON_SETTRIG_COUNT                 (1U)\r
5612 \r
5613 /*! @name COMMON_ABORT - Channel Abort control for all DMA channels. */\r
5614 /*! @{ */\r
5615 #define DMA_COMMON_ABORT_ABORTCTRL_MASK          (0xFFFFFFFFU)\r
5616 #define DMA_COMMON_ABORT_ABORTCTRL_SHIFT         (0U)\r
5617 #define DMA_COMMON_ABORT_ABORTCTRL(x)            (((uint32_t)(((uint32_t)(x)) << DMA_COMMON_ABORT_ABORTCTRL_SHIFT)) & DMA_COMMON_ABORT_ABORTCTRL_MASK)\r
5618 /*! @} */\r
5619 \r
5620 /* The count of DMA_COMMON_ABORT */\r
5621 #define DMA_COMMON_ABORT_COUNT                   (1U)\r
5622 \r
5623 /*! @name CHANNEL_CFG - Configuration register for DMA channel . */\r
5624 /*! @{ */\r
5625 #define DMA_CHANNEL_CFG_PERIPHREQEN_MASK         (0x1U)\r
5626 #define DMA_CHANNEL_CFG_PERIPHREQEN_SHIFT        (0U)\r
5627 /*! PERIPHREQEN - Peripheral request Enable. If a DMA channel is used to perform a memory-to-memory move, any peripheral DMA request associated with that channel can be disabled to prevent any interaction between the peripheral and the DMA controller.\r
5628  *  0b0..Disabled. Peripheral DMA requests are disabled.\r
5629  *  0b1..Enabled. Peripheral DMA requests are enabled.\r
5630  */\r
5631 #define DMA_CHANNEL_CFG_PERIPHREQEN(x)           (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_PERIPHREQEN_SHIFT)) & DMA_CHANNEL_CFG_PERIPHREQEN_MASK)\r
5632 #define DMA_CHANNEL_CFG_HWTRIGEN_MASK            (0x2U)\r
5633 #define DMA_CHANNEL_CFG_HWTRIGEN_SHIFT           (1U)\r
5634 /*! HWTRIGEN - Hardware Triggering Enable for this channel.\r
5635  *  0b0..Disabled. Hardware triggering is not used.\r
5636  *  0b1..Enabled. Use hardware triggering.\r
5637  */\r
5638 #define DMA_CHANNEL_CFG_HWTRIGEN(x)              (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_HWTRIGEN_SHIFT)) & DMA_CHANNEL_CFG_HWTRIGEN_MASK)\r
5639 #define DMA_CHANNEL_CFG_TRIGPOL_MASK             (0x10U)\r
5640 #define DMA_CHANNEL_CFG_TRIGPOL_SHIFT            (4U)\r
5641 /*! TRIGPOL - Trigger Polarity. Selects the polarity of a hardware trigger for this channel.\r
5642  *  0b0..Active low - falling edge. Hardware trigger is active low or falling edge triggered, based on TRIGTYPE.\r
5643  *  0b1..Active high - rising edge. Hardware trigger is active high or rising edge triggered, based on TRIGTYPE.\r
5644  */\r
5645 #define DMA_CHANNEL_CFG_TRIGPOL(x)               (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_TRIGPOL_SHIFT)) & DMA_CHANNEL_CFG_TRIGPOL_MASK)\r
5646 #define DMA_CHANNEL_CFG_TRIGTYPE_MASK            (0x20U)\r
5647 #define DMA_CHANNEL_CFG_TRIGTYPE_SHIFT           (5U)\r
5648 /*! TRIGTYPE - Trigger Type. Selects hardware trigger as edge triggered or level triggered.\r
5649  *  0b0..Edge. Hardware trigger is edge triggered. Transfers will be initiated and completed, as specified for a single trigger.\r
5650  *  0b1..Level. Hardware trigger is level triggered. Note that when level triggering without burst (BURSTPOWER = 0) is selected, only hardware triggers should be used on that channel. Transfers continue as long as the trigger level is asserted. Once the trigger is de-asserted, the transfer will be paused until the trigger is, again, asserted. However, the transfer will not be paused until any remaining transfers within the current BURSTPOWER length are completed.\r
5651  */\r
5652 #define DMA_CHANNEL_CFG_TRIGTYPE(x)              (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_TRIGTYPE_SHIFT)) & DMA_CHANNEL_CFG_TRIGTYPE_MASK)\r
5653 #define DMA_CHANNEL_CFG_TRIGBURST_MASK           (0x40U)\r
5654 #define DMA_CHANNEL_CFG_TRIGBURST_SHIFT          (6U)\r
5655 /*! TRIGBURST - Trigger Burst. Selects whether hardware triggers cause a single or burst transfer.\r
5656  *  0b0..Single transfer. Hardware trigger causes a single transfer.\r
5657  *  0b1..Burst transfer. When the trigger for this channel is set to edge triggered, a hardware trigger causes a burst transfer, as defined by BURSTPOWER. When the trigger for this channel is set to level triggered, a hardware trigger causes transfers to continue as long as the trigger is asserted, unless the transfer is complete.\r
5658  */\r
5659 #define DMA_CHANNEL_CFG_TRIGBURST(x)             (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_TRIGBURST_SHIFT)) & DMA_CHANNEL_CFG_TRIGBURST_MASK)\r
5660 #define DMA_CHANNEL_CFG_BURSTPOWER_MASK          (0xF00U)\r
5661 #define DMA_CHANNEL_CFG_BURSTPOWER_SHIFT         (8U)\r
5662 #define DMA_CHANNEL_CFG_BURSTPOWER(x)            (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_BURSTPOWER_SHIFT)) & DMA_CHANNEL_CFG_BURSTPOWER_MASK)\r
5663 #define DMA_CHANNEL_CFG_SRCBURSTWRAP_MASK        (0x4000U)\r
5664 #define DMA_CHANNEL_CFG_SRCBURSTWRAP_SHIFT       (14U)\r
5665 /*! SRCBURSTWRAP - Source Burst Wrap. When enabled, the source data address for the DMA is 'wrapped', meaning that the source address range for each burst will be the same. As an example, this could be used to read several sequential registers from a peripheral for each DMA burst, reading the same registers again for each burst.\r
5666  *  0b0..Disabled. Source burst wrapping is not enabled for this DMA channel.\r
5667  *  0b1..Enabled. Source burst wrapping is enabled for this DMA channel.\r
5668  */\r
5669 #define DMA_CHANNEL_CFG_SRCBURSTWRAP(x)          (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_SRCBURSTWRAP_SHIFT)) & DMA_CHANNEL_CFG_SRCBURSTWRAP_MASK)\r
5670 #define DMA_CHANNEL_CFG_DSTBURSTWRAP_MASK        (0x8000U)\r
5671 #define DMA_CHANNEL_CFG_DSTBURSTWRAP_SHIFT       (15U)\r
5672 /*! DSTBURSTWRAP - Destination Burst Wrap. When enabled, the destination data address for the DMA is 'wrapped', meaning that the destination address range for each burst will be the same. As an example, this could be used to write several sequential registers to a peripheral for each DMA burst, writing the same registers again for each burst.\r
5673  *  0b0..Disabled. Destination burst wrapping is not enabled for this DMA channel.\r
5674  *  0b1..Enabled. Destination burst wrapping is enabled for this DMA channel.\r
5675  */\r
5676 #define DMA_CHANNEL_CFG_DSTBURSTWRAP(x)          (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_DSTBURSTWRAP_SHIFT)) & DMA_CHANNEL_CFG_DSTBURSTWRAP_MASK)\r
5677 #define DMA_CHANNEL_CFG_CHPRIORITY_MASK          (0x70000U)\r
5678 #define DMA_CHANNEL_CFG_CHPRIORITY_SHIFT         (16U)\r
5679 #define DMA_CHANNEL_CFG_CHPRIORITY(x)            (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CFG_CHPRIORITY_SHIFT)) & DMA_CHANNEL_CFG_CHPRIORITY_MASK)\r
5680 /*! @} */\r
5681 \r
5682 /* The count of DMA_CHANNEL_CFG */\r
5683 #define DMA_CHANNEL_CFG_COUNT                    (30U)\r
5684 \r
5685 /*! @name CHANNEL_CTLSTAT - Control and status register for DMA channel . */\r
5686 /*! @{ */\r
5687 #define DMA_CHANNEL_CTLSTAT_VALIDPENDING_MASK    (0x1U)\r
5688 #define DMA_CHANNEL_CTLSTAT_VALIDPENDING_SHIFT   (0U)\r
5689 /*! VALIDPENDING - Valid pending flag for this channel. This bit is set when a 1 is written to the corresponding bit in the related SETVALID register when CFGVALID = 1 for the same channel.\r
5690  *  0b0..No effect. No effect on DMA operation.\r
5691  *  0b1..Valid pending.\r
5692  */\r
5693 #define DMA_CHANNEL_CTLSTAT_VALIDPENDING(x)      (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CTLSTAT_VALIDPENDING_SHIFT)) & DMA_CHANNEL_CTLSTAT_VALIDPENDING_MASK)\r
5694 #define DMA_CHANNEL_CTLSTAT_TRIG_MASK            (0x4U)\r
5695 #define DMA_CHANNEL_CTLSTAT_TRIG_SHIFT           (2U)\r
5696 /*! TRIG - Trigger flag. Indicates that the trigger for this channel is currently set. This bit is cleared at the end of an entire transfer or upon reload when CLRTRIG = 1.\r
5697  *  0b0..Not triggered. The trigger for this DMA channel is not set. DMA operations will not be carried out.\r
5698  *  0b1..Triggered. The trigger for this DMA channel is set. DMA operations will be carried out.\r
5699  */\r
5700 #define DMA_CHANNEL_CTLSTAT_TRIG(x)              (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_CTLSTAT_TRIG_SHIFT)) & DMA_CHANNEL_CTLSTAT_TRIG_MASK)\r
5701 /*! @} */\r
5702 \r
5703 /* The count of DMA_CHANNEL_CTLSTAT */\r
5704 #define DMA_CHANNEL_CTLSTAT_COUNT                (30U)\r
5705 \r
5706 /*! @name CHANNEL_XFERCFG - Transfer configuration register for DMA channel . */\r
5707 /*! @{ */\r
5708 #define DMA_CHANNEL_XFERCFG_CFGVALID_MASK        (0x1U)\r
5709 #define DMA_CHANNEL_XFERCFG_CFGVALID_SHIFT       (0U)\r
5710 /*! CFGVALID - Configuration Valid flag. This bit indicates whether the current channel descriptor is valid and can potentially be acted upon, if all other activation criteria are fulfilled.\r
5711  *  0b0..Not valid. The channel descriptor is not considered valid until validated by an associated SETVALID0 setting.\r
5712  *  0b1..Valid. The current channel descriptor is considered valid.\r
5713  */\r
5714 #define DMA_CHANNEL_XFERCFG_CFGVALID(x)          (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_CFGVALID_SHIFT)) & DMA_CHANNEL_XFERCFG_CFGVALID_MASK)\r
5715 #define DMA_CHANNEL_XFERCFG_RELOAD_MASK          (0x2U)\r
5716 #define DMA_CHANNEL_XFERCFG_RELOAD_SHIFT         (1U)\r
5717 /*! RELOAD - Indicates whether the channel's control structure will be reloaded when the current descriptor is exhausted. Reloading allows ping-pong and linked transfers.\r
5718  *  0b0..Disabled. Do not reload the channels' control structure when the current descriptor is exhausted.\r
5719  *  0b1..Enabled. Reload the channels' control structure when the current descriptor is exhausted.\r
5720  */\r
5721 #define DMA_CHANNEL_XFERCFG_RELOAD(x)            (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_RELOAD_SHIFT)) & DMA_CHANNEL_XFERCFG_RELOAD_MASK)\r
5722 #define DMA_CHANNEL_XFERCFG_SWTRIG_MASK          (0x4U)\r
5723 #define DMA_CHANNEL_XFERCFG_SWTRIG_SHIFT         (2U)\r
5724 /*! SWTRIG - Software Trigger.\r
5725  *  0b0..Not set. When written by software, the trigger for this channel is not set. A new trigger, as defined by the HWTRIGEN, TRIGPOL, and TRIGTYPE will be needed to start the channel.\r
5726  *  0b1..Set. When written by software, the trigger for this channel is set immediately. This feature should not be used with level triggering when TRIGBURST = 0.\r
5727  */\r
5728 #define DMA_CHANNEL_XFERCFG_SWTRIG(x)            (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_SWTRIG_SHIFT)) & DMA_CHANNEL_XFERCFG_SWTRIG_MASK)\r
5729 #define DMA_CHANNEL_XFERCFG_CLRTRIG_MASK         (0x8U)\r
5730 #define DMA_CHANNEL_XFERCFG_CLRTRIG_SHIFT        (3U)\r
5731 /*! CLRTRIG - Clear Trigger.\r
5732  *  0b0..Not cleared. The trigger is not cleared when this descriptor is exhausted. If there is a reload, the next descriptor will be started.\r
5733  *  0b1..Cleared. The trigger is cleared when this descriptor is exhausted\r
5734  */\r
5735 #define DMA_CHANNEL_XFERCFG_CLRTRIG(x)           (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_CLRTRIG_SHIFT)) & DMA_CHANNEL_XFERCFG_CLRTRIG_MASK)\r
5736 #define DMA_CHANNEL_XFERCFG_SETINTA_MASK         (0x10U)\r
5737 #define DMA_CHANNEL_XFERCFG_SETINTA_SHIFT        (4U)\r
5738 /*! SETINTA - Set Interrupt flag A for this channel. There is no hardware distinction between interrupt A and B. They can be used by software to assist with more complex descriptor usage. By convention, interrupt A may be used when only one interrupt flag is needed.\r
5739  *  0b0..No effect.\r
5740  *  0b1..Set. The INTA flag for this channel will be set when the current descriptor is exhausted.\r
5741  */\r
5742 #define DMA_CHANNEL_XFERCFG_SETINTA(x)           (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_SETINTA_SHIFT)) & DMA_CHANNEL_XFERCFG_SETINTA_MASK)\r
5743 #define DMA_CHANNEL_XFERCFG_SETINTB_MASK         (0x20U)\r
5744 #define DMA_CHANNEL_XFERCFG_SETINTB_SHIFT        (5U)\r
5745 /*! SETINTB - Set Interrupt flag B for this channel. There is no hardware distinction between interrupt A and B. They can be used by software to assist with more complex descriptor usage. By convention, interrupt A may be used when only one interrupt flag is needed.\r
5746  *  0b0..No effect.\r
5747  *  0b1..Set. The INTB flag for this channel will be set when the current descriptor is exhausted.\r
5748  */\r
5749 #define DMA_CHANNEL_XFERCFG_SETINTB(x)           (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_SETINTB_SHIFT)) & DMA_CHANNEL_XFERCFG_SETINTB_MASK)\r
5750 #define DMA_CHANNEL_XFERCFG_WIDTH_MASK           (0x300U)\r
5751 #define DMA_CHANNEL_XFERCFG_WIDTH_SHIFT          (8U)\r
5752 /*! WIDTH - Transfer width used for this DMA channel.\r
5753  *  0b00..8-bit. 8-bit transfers are performed (8-bit source reads and destination writes).\r
5754  *  0b01..16-bit. 6-bit transfers are performed (16-bit source reads and destination writes).\r
5755  *  0b10..32-bit. 32-bit transfers are performed (32-bit source reads and destination writes).\r
5756  *  0b11..Reserved. Reserved setting, do not use.\r
5757  */\r
5758 #define DMA_CHANNEL_XFERCFG_WIDTH(x)             (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_WIDTH_SHIFT)) & DMA_CHANNEL_XFERCFG_WIDTH_MASK)\r
5759 #define DMA_CHANNEL_XFERCFG_SRCINC_MASK          (0x3000U)\r
5760 #define DMA_CHANNEL_XFERCFG_SRCINC_SHIFT         (12U)\r
5761 /*! SRCINC - Determines whether the source address is incremented for each DMA transfer.\r
5762  *  0b00..No increment. The source address is not incremented for each transfer. This is the usual case when the source is a peripheral device.\r
5763  *  0b01..1 x width. The source address is incremented by the amount specified by Width for each transfer. This is the usual case when the source is memory.\r
5764  *  0b10..2 x width. The source address is incremented by 2 times the amount specified by Width for each transfer.\r
5765  *  0b11..4 x width. The source address is incremented by 4 times the amount specified by Width for each transfer.\r
5766  */\r
5767 #define DMA_CHANNEL_XFERCFG_SRCINC(x)            (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_SRCINC_SHIFT)) & DMA_CHANNEL_XFERCFG_SRCINC_MASK)\r
5768 #define DMA_CHANNEL_XFERCFG_DSTINC_MASK          (0xC000U)\r
5769 #define DMA_CHANNEL_XFERCFG_DSTINC_SHIFT         (14U)\r
5770 /*! DSTINC - Determines whether the destination address is incremented for each DMA transfer.\r
5771  *  0b00..No increment. The destination address is not incremented for each transfer. This is the usual case when the destination is a peripheral device.\r
5772  *  0b01..1 x width. The destination address is incremented by the amount specified by Width for each transfer. This is the usual case when the destination is memory.\r
5773  *  0b10..2 x width. The destination address is incremented by 2 times the amount specified by Width for each transfer.\r
5774  *  0b11..4 x width. The destination address is incremented by 4 times the amount specified by Width for each transfer.\r
5775  */\r
5776 #define DMA_CHANNEL_XFERCFG_DSTINC(x)            (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_DSTINC_SHIFT)) & DMA_CHANNEL_XFERCFG_DSTINC_MASK)\r
5777 #define DMA_CHANNEL_XFERCFG_XFERCOUNT_MASK       (0x3FF0000U)\r
5778 #define DMA_CHANNEL_XFERCFG_XFERCOUNT_SHIFT      (16U)\r
5779 #define DMA_CHANNEL_XFERCFG_XFERCOUNT(x)         (((uint32_t)(((uint32_t)(x)) << DMA_CHANNEL_XFERCFG_XFERCOUNT_SHIFT)) & DMA_CHANNEL_XFERCFG_XFERCOUNT_MASK)\r
5780 /*! @} */\r
5781 \r
5782 /* The count of DMA_CHANNEL_XFERCFG */\r
5783 #define DMA_CHANNEL_XFERCFG_COUNT                (30U)\r
5784 \r
5785 \r
5786 /*!\r
5787  * @}\r
5788  */ /* end of group DMA_Register_Masks */\r
5789 \r
5790 \r
5791 /* DMA - Peripheral instance base addresses */\r
5792 #if (__ARM_FEATURE_CMSE & 0x2)\r
5793   /** Peripheral DMA0 base address */\r
5794   #define DMA0_BASE                                (0x50082000u)\r
5795   /** Peripheral DMA0 base address */\r
5796   #define DMA0_BASE_NS                             (0x40082000u)\r
5797   /** Peripheral DMA0 base pointer */\r
5798   #define DMA0                                     ((DMA_Type *)DMA0_BASE)\r
5799   /** Peripheral DMA0 base pointer */\r
5800   #define DMA0_NS                                  ((DMA_Type *)DMA0_BASE_NS)\r
5801   /** Peripheral DMA1 base address */\r
5802   #define DMA1_BASE                                (0x500A7000u)\r
5803   /** Peripheral DMA1 base address */\r
5804   #define DMA1_BASE_NS                             (0x400A7000u)\r
5805   /** Peripheral DMA1 base pointer */\r
5806   #define DMA1                                     ((DMA_Type *)DMA1_BASE)\r
5807   /** Peripheral DMA1 base pointer */\r
5808   #define DMA1_NS                                  ((DMA_Type *)DMA1_BASE_NS)\r
5809   /** Array initializer of DMA peripheral base addresses */\r
5810   #define DMA_BASE_ADDRS                           { DMA0_BASE, DMA1_BASE }\r
5811   /** Array initializer of DMA peripheral base pointers */\r
5812   #define DMA_BASE_PTRS                            { DMA0, DMA1 }\r
5813   /** Array initializer of DMA peripheral base addresses */\r
5814   #define DMA_BASE_ADDRS_NS                        { DMA0_BASE_NS, DMA1_BASE_NS }\r
5815   /** Array initializer of DMA peripheral base pointers */\r
5816   #define DMA_BASE_PTRS_NS                         { DMA0_NS, DMA1_NS }\r
5817 #else\r
5818   /** Peripheral DMA0 base address */\r
5819   #define DMA0_BASE                                (0x40082000u)\r
5820   /** Peripheral DMA0 base pointer */\r
5821   #define DMA0                                     ((DMA_Type *)DMA0_BASE)\r
5822   /** Peripheral DMA1 base address */\r
5823   #define DMA1_BASE                                (0x400A7000u)\r
5824   /** Peripheral DMA1 base pointer */\r
5825   #define DMA1                                     ((DMA_Type *)DMA1_BASE)\r
5826   /** Array initializer of DMA peripheral base addresses */\r
5827   #define DMA_BASE_ADDRS                           { DMA0_BASE, DMA1_BASE }\r
5828   /** Array initializer of DMA peripheral base pointers */\r
5829   #define DMA_BASE_PTRS                            { DMA0, DMA1 }\r
5830 #endif\r
5831 /** Interrupt vectors for the DMA peripheral type */\r
5832 #define DMA_IRQS                                 { DMA0_IRQn, DMA1_IRQn }\r
5833 \r
5834 /*!\r
5835  * @}\r
5836  */ /* end of group DMA_Peripheral_Access_Layer */\r
5837 \r
5838 \r
5839 /* ----------------------------------------------------------------------------\r
5840    -- FLASH Peripheral Access Layer\r
5841    ---------------------------------------------------------------------------- */\r
5842 \r
5843 /*!\r
5844  * @addtogroup FLASH_Peripheral_Access_Layer FLASH Peripheral Access Layer\r
5845  * @{\r
5846  */\r
5847 \r
5848 /** FLASH - Register Layout Typedef */\r
5849 typedef struct {\r
5850   __O  uint32_t CMD;                               /**< command register, offset: 0x0 */\r
5851   __O  uint32_t EVENT;                             /**< event register, offset: 0x4 */\r
5852   __IO uint32_t BURST;                             /**< read burst register, offset: 0x8 */\r
5853        uint8_t RESERVED_0[4];\r
5854   __IO uint32_t STARTA;                            /**< start (or only) address for next flash command, offset: 0x10 */\r
5855   __IO uint32_t STOPA;                             /**< end address for next flash command, if command operates on address ranges, offset: 0x14 */\r
5856        uint8_t RESERVED_1[104];\r
5857   __IO uint32_t DATAW[8];                          /**< data register, word 0-7; Memory data, or command parameter, or command result., array offset: 0x80, array step: 0x4 */\r
5858        uint8_t RESERVED_2[3896];\r
5859   __O  uint32_t INT_CLR_ENABLE;                    /**< Clear interrupt enable bits, offset: 0xFD8 */\r
5860   __O  uint32_t INT_SET_ENABLE;                    /**< Set interrupt enable bits, offset: 0xFDC */\r
5861   __I  uint32_t INT_STATUS;                        /**< Interrupt status bits, offset: 0xFE0 */\r
5862   __I  uint32_t INT_ENABLE;                        /**< Interrupt enable bits, offset: 0xFE4 */\r
5863   __O  uint32_t INT_CLR_STATUS;                    /**< Clear interrupt status bits, offset: 0xFE8 */\r
5864   __O  uint32_t INT_SET_STATUS;                    /**< Set interrupt status bits, offset: 0xFEC */\r
5865        uint8_t RESERVED_3[12];\r
5866   __I  uint32_t MODULE_ID;                         /**< Controller+Memory module identification, offset: 0xFFC */\r
5867 } FLASH_Type;\r
5868 \r
5869 /* ----------------------------------------------------------------------------\r
5870    -- FLASH Register Masks\r
5871    ---------------------------------------------------------------------------- */\r
5872 \r
5873 /*!\r
5874  * @addtogroup FLASH_Register_Masks FLASH Register Masks\r
5875  * @{\r
5876  */\r
5877 \r
5878 /*! @name CMD - command register */\r
5879 /*! @{ */\r
5880 #define FLASH_CMD_CMD_MASK                       (0xFFFFFFFFU)\r
5881 #define FLASH_CMD_CMD_SHIFT                      (0U)\r
5882 #define FLASH_CMD_CMD(x)                         (((uint32_t)(((uint32_t)(x)) << FLASH_CMD_CMD_SHIFT)) & FLASH_CMD_CMD_MASK)\r
5883 /*! @} */\r
5884 \r
5885 /*! @name EVENT - event register */\r
5886 /*! @{ */\r
5887 #define FLASH_EVENT_RST_MASK                     (0x1U)\r
5888 #define FLASH_EVENT_RST_SHIFT                    (0U)\r
5889 #define FLASH_EVENT_RST(x)                       (((uint32_t)(((uint32_t)(x)) << FLASH_EVENT_RST_SHIFT)) & FLASH_EVENT_RST_MASK)\r
5890 #define FLASH_EVENT_WAKEUP_MASK                  (0x2U)\r
5891 #define FLASH_EVENT_WAKEUP_SHIFT                 (1U)\r
5892 #define FLASH_EVENT_WAKEUP(x)                    (((uint32_t)(((uint32_t)(x)) << FLASH_EVENT_WAKEUP_SHIFT)) & FLASH_EVENT_WAKEUP_MASK)\r
5893 #define FLASH_EVENT_ABORT_MASK                   (0x4U)\r
5894 #define FLASH_EVENT_ABORT_SHIFT                  (2U)\r
5895 #define FLASH_EVENT_ABORT(x)                     (((uint32_t)(((uint32_t)(x)) << FLASH_EVENT_ABORT_SHIFT)) & FLASH_EVENT_ABORT_MASK)\r
5896 /*! @} */\r
5897 \r
5898 /*! @name BURST - read burst register */\r
5899 /*! @{ */\r
5900 #define FLASH_BURST_XOR_MASK_MASK                (0xFFFFFU)\r
5901 #define FLASH_BURST_XOR_MASK_SHIFT               (0U)\r
5902 #define FLASH_BURST_XOR_MASK(x)                  (((uint32_t)(((uint32_t)(x)) << FLASH_BURST_XOR_MASK_SHIFT)) & FLASH_BURST_XOR_MASK_MASK)\r
5903 #define FLASH_BURST_DESCR1_MASK                  (0xF00000U)\r
5904 #define FLASH_BURST_DESCR1_SHIFT                 (20U)\r
5905 #define FLASH_BURST_DESCR1(x)                    (((uint32_t)(((uint32_t)(x)) << FLASH_BURST_DESCR1_SHIFT)) & FLASH_BURST_DESCR1_MASK)\r
5906 #define FLASH_BURST_DESCR2_MASK                  (0xF000000U)\r
5907 #define FLASH_BURST_DESCR2_SHIFT                 (24U)\r
5908 #define FLASH_BURST_DESCR2(x)                    (((uint32_t)(((uint32_t)(x)) << FLASH_BURST_DESCR2_SHIFT)) & FLASH_BURST_DESCR2_MASK)\r
5909 #define FLASH_BURST_DESCR3_MASK                  (0xF0000000U)\r
5910 #define FLASH_BURST_DESCR3_SHIFT                 (28U)\r
5911 #define FLASH_BURST_DESCR3(x)                    (((uint32_t)(((uint32_t)(x)) << FLASH_BURST_DESCR3_SHIFT)) & FLASH_BURST_DESCR3_MASK)\r
5912 /*! @} */\r
5913 \r
5914 /*! @name STARTA - start (or only) address for next flash command */\r
5915 /*! @{ */\r
5916 #define FLASH_STARTA_STARTA_MASK                 (0x3FFFFU)\r
5917 #define FLASH_STARTA_STARTA_SHIFT                (0U)\r
5918 #define FLASH_STARTA_STARTA(x)                   (((uint32_t)(((uint32_t)(x)) << FLASH_STARTA_STARTA_SHIFT)) & FLASH_STARTA_STARTA_MASK)\r
5919 /*! @} */\r
5920 \r
5921 /*! @name STOPA - end address for next flash command, if command operates on address ranges */\r
5922 /*! @{ */\r
5923 #define FLASH_STOPA_STOPA_MASK                   (0x3FFFFU)\r
5924 #define FLASH_STOPA_STOPA_SHIFT                  (0U)\r
5925 #define FLASH_STOPA_STOPA(x)                     (((uint32_t)(((uint32_t)(x)) << FLASH_STOPA_STOPA_SHIFT)) & FLASH_STOPA_STOPA_MASK)\r
5926 /*! @} */\r
5927 \r
5928 /*! @name DATAW - data register, word 0-7; Memory data, or command parameter, or command result. */\r
5929 /*! @{ */\r
5930 #define FLASH_DATAW_DATAW_MASK                   (0xFFFFFFFFU)\r
5931 #define FLASH_DATAW_DATAW_SHIFT                  (0U)\r
5932 #define FLASH_DATAW_DATAW(x)                     (((uint32_t)(((uint32_t)(x)) << FLASH_DATAW_DATAW_SHIFT)) & FLASH_DATAW_DATAW_MASK)\r
5933 /*! @} */\r
5934 \r
5935 /* The count of FLASH_DATAW */\r
5936 #define FLASH_DATAW_COUNT                        (8U)\r
5937 \r
5938 /*! @name INT_CLR_ENABLE - Clear interrupt enable bits */\r
5939 /*! @{ */\r
5940 #define FLASH_INT_CLR_ENABLE_FAIL_MASK           (0x1U)\r
5941 #define FLASH_INT_CLR_ENABLE_FAIL_SHIFT          (0U)\r
5942 #define FLASH_INT_CLR_ENABLE_FAIL(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_INT_CLR_ENABLE_FAIL_SHIFT)) & FLASH_INT_CLR_ENABLE_FAIL_MASK)\r
5943 #define FLASH_INT_CLR_ENABLE_ERR_MASK            (0x2U)\r
5944 #define FLASH_INT_CLR_ENABLE_ERR_SHIFT           (1U)\r
5945 #define FLASH_INT_CLR_ENABLE_ERR(x)              (((uint32_t)(((uint32_t)(x)) << FLASH_INT_CLR_ENABLE_ERR_SHIFT)) & FLASH_INT_CLR_ENABLE_ERR_MASK)\r
5946 #define FLASH_INT_CLR_ENABLE_DONE_MASK           (0x4U)\r
5947 #define FLASH_INT_CLR_ENABLE_DONE_SHIFT          (2U)\r
5948 #define FLASH_INT_CLR_ENABLE_DONE(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_INT_CLR_ENABLE_DONE_SHIFT)) & FLASH_INT_CLR_ENABLE_DONE_MASK)\r
5949 #define FLASH_INT_CLR_ENABLE_ECC_ERR_MASK        (0x8U)\r
5950 #define FLASH_INT_CLR_ENABLE_ECC_ERR_SHIFT       (3U)\r
5951 #define FLASH_INT_CLR_ENABLE_ECC_ERR(x)          (((uint32_t)(((uint32_t)(x)) << FLASH_INT_CLR_ENABLE_ECC_ERR_SHIFT)) & FLASH_INT_CLR_ENABLE_ECC_ERR_MASK)\r
5952 /*! @} */\r
5953 \r
5954 /*! @name INT_SET_ENABLE - Set interrupt enable bits */\r
5955 /*! @{ */\r
5956 #define FLASH_INT_SET_ENABLE_FAIL_MASK           (0x1U)\r
5957 #define FLASH_INT_SET_ENABLE_FAIL_SHIFT          (0U)\r
5958 #define FLASH_INT_SET_ENABLE_FAIL(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_INT_SET_ENABLE_FAIL_SHIFT)) & FLASH_INT_SET_ENABLE_FAIL_MASK)\r
5959 #define FLASH_INT_SET_ENABLE_ERR_MASK            (0x2U)\r
5960 #define FLASH_INT_SET_ENABLE_ERR_SHIFT           (1U)\r
5961 #define FLASH_INT_SET_ENABLE_ERR(x)              (((uint32_t)(((uint32_t)(x)) << FLASH_INT_SET_ENABLE_ERR_SHIFT)) & FLASH_INT_SET_ENABLE_ERR_MASK)\r
5962 #define FLASH_INT_SET_ENABLE_DONE_MASK           (0x4U)\r
5963 #define FLASH_INT_SET_ENABLE_DONE_SHIFT          (2U)\r
5964 #define FLASH_INT_SET_ENABLE_DONE(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_INT_SET_ENABLE_DONE_SHIFT)) & FLASH_INT_SET_ENABLE_DONE_MASK)\r
5965 #define FLASH_INT_SET_ENABLE_ECC_ERR_MASK        (0x8U)\r
5966 #define FLASH_INT_SET_ENABLE_ECC_ERR_SHIFT       (3U)\r
5967 #define FLASH_INT_SET_ENABLE_ECC_ERR(x)          (((uint32_t)(((uint32_t)(x)) << FLASH_INT_SET_ENABLE_ECC_ERR_SHIFT)) & FLASH_INT_SET_ENABLE_ECC_ERR_MASK)\r
5968 /*! @} */\r
5969 \r
5970 /*! @name INT_STATUS - Interrupt status bits */\r
5971 /*! @{ */\r
5972 #define FLASH_INT_STATUS_FAIL_MASK               (0x1U)\r
5973 #define FLASH_INT_STATUS_FAIL_SHIFT              (0U)\r
5974 #define FLASH_INT_STATUS_FAIL(x)                 (((uint32_t)(((uint32_t)(x)) << FLASH_INT_STATUS_FAIL_SHIFT)) & FLASH_INT_STATUS_FAIL_MASK)\r
5975 #define FLASH_INT_STATUS_ERR_MASK                (0x2U)\r
5976 #define FLASH_INT_STATUS_ERR_SHIFT               (1U)\r
5977 #define FLASH_INT_STATUS_ERR(x)                  (((uint32_t)(((uint32_t)(x)) << FLASH_INT_STATUS_ERR_SHIFT)) & FLASH_INT_STATUS_ERR_MASK)\r
5978 #define FLASH_INT_STATUS_DONE_MASK               (0x4U)\r
5979 #define FLASH_INT_STATUS_DONE_SHIFT              (2U)\r
5980 #define FLASH_INT_STATUS_DONE(x)                 (((uint32_t)(((uint32_t)(x)) << FLASH_INT_STATUS_DONE_SHIFT)) & FLASH_INT_STATUS_DONE_MASK)\r
5981 #define FLASH_INT_STATUS_ECC_ERR_MASK            (0x8U)\r
5982 #define FLASH_INT_STATUS_ECC_ERR_SHIFT           (3U)\r
5983 #define FLASH_INT_STATUS_ECC_ERR(x)              (((uint32_t)(((uint32_t)(x)) << FLASH_INT_STATUS_ECC_ERR_SHIFT)) & FLASH_INT_STATUS_ECC_ERR_MASK)\r
5984 /*! @} */\r
5985 \r
5986 /*! @name INT_ENABLE - Interrupt enable bits */\r
5987 /*! @{ */\r
5988 #define FLASH_INT_ENABLE_FAIL_MASK               (0x1U)\r
5989 #define FLASH_INT_ENABLE_FAIL_SHIFT              (0U)\r
5990 #define FLASH_INT_ENABLE_FAIL(x)                 (((uint32_t)(((uint32_t)(x)) << FLASH_INT_ENABLE_FAIL_SHIFT)) & FLASH_INT_ENABLE_FAIL_MASK)\r
5991 #define FLASH_INT_ENABLE_ERR_MASK                (0x2U)\r
5992 #define FLASH_INT_ENABLE_ERR_SHIFT               (1U)\r
5993 #define FLASH_INT_ENABLE_ERR(x)                  (((uint32_t)(((uint32_t)(x)) << FLASH_INT_ENABLE_ERR_SHIFT)) & FLASH_INT_ENABLE_ERR_MASK)\r
5994 #define FLASH_INT_ENABLE_DONE_MASK               (0x4U)\r
5995 #define FLASH_INT_ENABLE_DONE_SHIFT              (2U)\r
5996 #define FLASH_INT_ENABLE_DONE(x)                 (((uint32_t)(((uint32_t)(x)) << FLASH_INT_ENABLE_DONE_SHIFT)) & FLASH_INT_ENABLE_DONE_MASK)\r
5997 #define FLASH_INT_ENABLE_ECC_ERR_MASK            (0x8U)\r
5998 #define FLASH_INT_ENABLE_ECC_ERR_SHIFT           (3U)\r
5999 #define FLASH_INT_ENABLE_ECC_ERR(x)              (((uint32_t)(((uint32_t)(x)) << FLASH_INT_ENABLE_ECC_ERR_SHIFT)) & FLASH_INT_ENABLE_ECC_ERR_MASK)\r
6000 /*! @} */\r
6001 \r
6002 /*! @name INT_CLR_STATUS - Clear interrupt status bits */\r
6003 /*! @{ */\r
6004 #define FLASH_INT_CLR_STATUS_FAIL_MASK           (0x1U)\r
6005 #define FLASH_INT_CLR_STATUS_FAIL_SHIFT          (0U)\r
6006 #define FLASH_INT_CLR_STATUS_FAIL(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_INT_CLR_STATUS_FAIL_SHIFT)) & FLASH_INT_CLR_STATUS_FAIL_MASK)\r
6007 #define FLASH_INT_CLR_STATUS_ERR_MASK            (0x2U)\r
6008 #define FLASH_INT_CLR_STATUS_ERR_SHIFT           (1U)\r
6009 #define FLASH_INT_CLR_STATUS_ERR(x)              (((uint32_t)(((uint32_t)(x)) << FLASH_INT_CLR_STATUS_ERR_SHIFT)) & FLASH_INT_CLR_STATUS_ERR_MASK)\r
6010 #define FLASH_INT_CLR_STATUS_DONE_MASK           (0x4U)\r
6011 #define FLASH_INT_CLR_STATUS_DONE_SHIFT          (2U)\r
6012 #define FLASH_INT_CLR_STATUS_DONE(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_INT_CLR_STATUS_DONE_SHIFT)) & FLASH_INT_CLR_STATUS_DONE_MASK)\r
6013 #define FLASH_INT_CLR_STATUS_ECC_ERR_MASK        (0x8U)\r
6014 #define FLASH_INT_CLR_STATUS_ECC_ERR_SHIFT       (3U)\r
6015 #define FLASH_INT_CLR_STATUS_ECC_ERR(x)          (((uint32_t)(((uint32_t)(x)) << FLASH_INT_CLR_STATUS_ECC_ERR_SHIFT)) & FLASH_INT_CLR_STATUS_ECC_ERR_MASK)\r
6016 /*! @} */\r
6017 \r
6018 /*! @name INT_SET_STATUS - Set interrupt status bits */\r
6019 /*! @{ */\r
6020 #define FLASH_INT_SET_STATUS_FAIL_MASK           (0x1U)\r
6021 #define FLASH_INT_SET_STATUS_FAIL_SHIFT          (0U)\r
6022 #define FLASH_INT_SET_STATUS_FAIL(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_INT_SET_STATUS_FAIL_SHIFT)) & FLASH_INT_SET_STATUS_FAIL_MASK)\r
6023 #define FLASH_INT_SET_STATUS_ERR_MASK            (0x2U)\r
6024 #define FLASH_INT_SET_STATUS_ERR_SHIFT           (1U)\r
6025 #define FLASH_INT_SET_STATUS_ERR(x)              (((uint32_t)(((uint32_t)(x)) << FLASH_INT_SET_STATUS_ERR_SHIFT)) & FLASH_INT_SET_STATUS_ERR_MASK)\r
6026 #define FLASH_INT_SET_STATUS_DONE_MASK           (0x4U)\r
6027 #define FLASH_INT_SET_STATUS_DONE_SHIFT          (2U)\r
6028 #define FLASH_INT_SET_STATUS_DONE(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_INT_SET_STATUS_DONE_SHIFT)) & FLASH_INT_SET_STATUS_DONE_MASK)\r
6029 #define FLASH_INT_SET_STATUS_ECC_ERR_MASK        (0x8U)\r
6030 #define FLASH_INT_SET_STATUS_ECC_ERR_SHIFT       (3U)\r
6031 #define FLASH_INT_SET_STATUS_ECC_ERR(x)          (((uint32_t)(((uint32_t)(x)) << FLASH_INT_SET_STATUS_ECC_ERR_SHIFT)) & FLASH_INT_SET_STATUS_ECC_ERR_MASK)\r
6032 /*! @} */\r
6033 \r
6034 /*! @name MODULE_ID - Controller+Memory module identification */\r
6035 /*! @{ */\r
6036 #define FLASH_MODULE_ID_APERTURE_MASK            (0xFFU)\r
6037 #define FLASH_MODULE_ID_APERTURE_SHIFT           (0U)\r
6038 #define FLASH_MODULE_ID_APERTURE(x)              (((uint32_t)(((uint32_t)(x)) << FLASH_MODULE_ID_APERTURE_SHIFT)) & FLASH_MODULE_ID_APERTURE_MASK)\r
6039 #define FLASH_MODULE_ID_MINOR_REV_MASK           (0xF00U)\r
6040 #define FLASH_MODULE_ID_MINOR_REV_SHIFT          (8U)\r
6041 #define FLASH_MODULE_ID_MINOR_REV(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_MODULE_ID_MINOR_REV_SHIFT)) & FLASH_MODULE_ID_MINOR_REV_MASK)\r
6042 #define FLASH_MODULE_ID_MAJOR_REV_MASK           (0xF000U)\r
6043 #define FLASH_MODULE_ID_MAJOR_REV_SHIFT          (12U)\r
6044 #define FLASH_MODULE_ID_MAJOR_REV(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_MODULE_ID_MAJOR_REV_SHIFT)) & FLASH_MODULE_ID_MAJOR_REV_MASK)\r
6045 #define FLASH_MODULE_ID_ID_MASK                  (0xFFFF0000U)\r
6046 #define FLASH_MODULE_ID_ID_SHIFT                 (16U)\r
6047 #define FLASH_MODULE_ID_ID(x)                    (((uint32_t)(((uint32_t)(x)) << FLASH_MODULE_ID_ID_SHIFT)) & FLASH_MODULE_ID_ID_MASK)\r
6048 /*! @} */\r
6049 \r
6050 \r
6051 /*!\r
6052  * @}\r
6053  */ /* end of group FLASH_Register_Masks */\r
6054 \r
6055 \r
6056 /* FLASH - Peripheral instance base addresses */\r
6057 #if (__ARM_FEATURE_CMSE & 0x2)\r
6058   /** Peripheral FLASH base address */\r
6059   #define FLASH_BASE                               (0x50034000u)\r
6060   /** Peripheral FLASH base address */\r
6061   #define FLASH_BASE_NS                            (0x40034000u)\r
6062   /** Peripheral FLASH base pointer */\r
6063   #define FLASH                                    ((FLASH_Type *)FLASH_BASE)\r
6064   /** Peripheral FLASH base pointer */\r
6065   #define FLASH_NS                                 ((FLASH_Type *)FLASH_BASE_NS)\r
6066   /** Array initializer of FLASH peripheral base addresses */\r
6067   #define FLASH_BASE_ADDRS                         { FLASH_BASE }\r
6068   /** Array initializer of FLASH peripheral base pointers */\r
6069   #define FLASH_BASE_PTRS                          { FLASH }\r
6070   /** Array initializer of FLASH peripheral base addresses */\r
6071   #define FLASH_BASE_ADDRS_NS                      { FLASH_BASE_NS }\r
6072   /** Array initializer of FLASH peripheral base pointers */\r
6073   #define FLASH_BASE_PTRS_NS                       { FLASH_NS }\r
6074 #else\r
6075   /** Peripheral FLASH base address */\r
6076   #define FLASH_BASE                               (0x40034000u)\r
6077   /** Peripheral FLASH base pointer */\r
6078   #define FLASH                                    ((FLASH_Type *)FLASH_BASE)\r
6079   /** Array initializer of FLASH peripheral base addresses */\r
6080   #define FLASH_BASE_ADDRS                         { FLASH_BASE }\r
6081   /** Array initializer of FLASH peripheral base pointers */\r
6082   #define FLASH_BASE_PTRS                          { FLASH }\r
6083 #endif\r
6084 \r
6085 /*!\r
6086  * @}\r
6087  */ /* end of group FLASH_Peripheral_Access_Layer */\r
6088 \r
6089 \r
6090 /* ----------------------------------------------------------------------------\r
6091    -- FLASH_CFPA Peripheral Access Layer\r
6092    ---------------------------------------------------------------------------- */\r
6093 \r
6094 /*!\r
6095  * @addtogroup FLASH_CFPA_Peripheral_Access_Layer FLASH_CFPA Peripheral Access Layer\r
6096  * @{\r
6097  */\r
6098 \r
6099 /** FLASH_CFPA - Register Layout Typedef */\r
6100 typedef struct {\r
6101   __IO uint32_t HEADER;                            /**< ., offset: 0x0 */\r
6102   __IO uint32_t VERSION;                           /**< ., offset: 0x4 */\r
6103   __IO uint32_t S_FW_VERSION;                      /**< Secure firmware version (Monotonic counter), offset: 0x8 */\r
6104   __IO uint32_t NS_FW_VERSION;                     /**< Non-Secure firmware version (Monotonic counter), offset: 0xC */\r
6105   __IO uint32_t IMAGE_KEY_REVOKE;                  /**< Image key revocation ID (Monotonic counter), offset: 0x10 */\r
6106        uint8_t RESERVED_0[4];\r
6107   __IO uint32_t ROTKH_REVOKE;                      /**< ., offset: 0x18 */\r
6108   __IO uint32_t VENDOR_USAGE;                      /**< ., offset: 0x1C */\r
6109   __IO uint32_t DCFG_CC_SOCU_PIN;                  /**< With TZ-M, the part can be sold by level 1 customers (secure code developer) to level-2 customers who develops non-secure code only. - In this scenario, or easy of development, Level-I customer releases the part to always allow non-secure debug. - To allow level-2 customers to further seal the part DCFG_CC_SOCU_NS is used. - ROM will use this word to further restrict the debug access., offset: 0x20 */\r
6110   __IO uint32_t DCFG_CC_SOCU_DFLT;                 /**< With TZ-M, the part can be sold by level 1 customers (secure code developer) to level-2 customers who develops non-secure code only. - In this scenario, or easy of development, Level-I customer releases the part to always allow non-secure debug. - To allow level-2 customers to further seal the part DCFG_CC_SOCU_NS is used. - ROM will use this word to further restrict the debug access., offset: 0x24 */\r
6111   __IO uint32_t ENABLE_FA_MODE;                    /**< Enable FA mode. SET_FA_MODE Command should write 0xC33CA55A to this word to indicate boot ROM to enter FA mode., offset: 0x28 */\r
6112   __IO uint32_t CMPA_PROG_IN_PROGRESS;             /**< CMPA Page programming on going. This field shall be set to 0x5CC55AA5 in the active CFPA page each time CMPA page programming is going on. It shall always be set to 0x00000000 in the CFPA scratch area., offset: 0x2C */\r
6113   union {                                          /* offset: 0x30 */\r
6114     __IO uint32_t PRINCE_REGION0_IV_CODE[14];        /**< ., array offset: 0x30, array step: 0x4 */\r
6115     struct {                                         /* offset: 0x30 */\r
6116       __IO uint32_t PRINCE_REGION0_IV_HEADER0;         /**< ., offset: 0x30 */\r
6117       __IO uint32_t PRINCE_REGION0_IV_HEADER1;         /**< ., offset: 0x34 */\r
6118       __IO uint32_t PRINCE_REGION0_IV_BODY[12];        /**< ., array offset: 0x38, array step: 0x4 */\r
6119     } PRINCE_REGION0_IV_CODE_CORE;\r
6120   };\r
6121   union {                                          /* offset: 0x68 */\r
6122     __IO uint32_t PRINCE_REGION1_IV_CODE[14];        /**< ., array offset: 0x68, array step: 0x4 */\r
6123     struct {                                         /* offset: 0x68 */\r
6124       __IO uint32_t PRINCE_REGION1_IV_HEADER0;         /**< ., offset: 0x68 */\r
6125       __IO uint32_t PRINCE_REGION1_IV_HEADER1;         /**< ., offset: 0x6C */\r
6126       __IO uint32_t PRINCE_REGION1_IV_BODY[12];        /**< ., array offset: 0x70, array step: 0x4 */\r
6127     } PRINCE_REGION1_IV_CODE_CORE;\r
6128   };\r
6129   union {                                          /* offset: 0xA0 */\r
6130     __IO uint32_t PRINCE_REGION2_IV_CODE[14];        /**< ., array offset: 0xA0, array step: 0x4 */\r
6131     struct {                                         /* offset: 0xA0 */\r
6132       __IO uint32_t PRINCE_REGION2_IV_HEADER0;         /**< ., offset: 0xA0 */\r
6133       __IO uint32_t PRINCE_REGION2_IV_HEADER1;         /**< ., offset: 0xA4 */\r
6134       __IO uint32_t PRINCE_REGION2_IV_BODY[12];        /**< ., array offset: 0xA8, array step: 0x4 */\r
6135     } PRINCE_REGION2_IV_CODE_CORE;\r
6136   };\r
6137        uint8_t RESERVED_1[40];\r
6138   __IO uint32_t CUSTOMER_DEFINED[56];              /**< Customer Defined (Programable through ROM API), array offset: 0x100, array step: 0x4 */\r
6139   __IO uint32_t SHA256_DIGEST[8];                  /**< SHA256_DIGEST0 for DIGEST[31:0] SHA256_DIGEST1 for DIGEST[63:32] SHA256_DIGEST2 for DIGEST[95:64] SHA256_DIGEST3 for DIGEST[127:96] SHA256_DIGEST4 for DIGEST[159:128] SHA256_DIGEST5 for DIGEST[191:160] SHA256_DIGEST6 for DIGEST[223:192] SHA256_DIGEST7 for DIGEST[255:224], array offset: 0x1E0, array step: 0x4 */\r
6140 } FLASH_CFPA_Type;\r
6141 \r
6142 /* ----------------------------------------------------------------------------\r
6143    -- FLASH_CFPA Register Masks\r
6144    ---------------------------------------------------------------------------- */\r
6145 \r
6146 /*!\r
6147  * @addtogroup FLASH_CFPA_Register_Masks FLASH_CFPA Register Masks\r
6148  * @{\r
6149  */\r
6150 \r
6151 /*! @name HEADER - . */\r
6152 /*! @{ */\r
6153 #define FLASH_CFPA_HEADER_FIELD_MASK             (0xFFFFFFFFU)\r
6154 #define FLASH_CFPA_HEADER_FIELD_SHIFT            (0U)\r
6155 #define FLASH_CFPA_HEADER_FIELD(x)               (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_HEADER_FIELD_SHIFT)) & FLASH_CFPA_HEADER_FIELD_MASK)\r
6156 /*! @} */\r
6157 \r
6158 /*! @name VERSION - . */\r
6159 /*! @{ */\r
6160 #define FLASH_CFPA_VERSION_FIELD_MASK            (0xFFFFFFFFU)\r
6161 #define FLASH_CFPA_VERSION_FIELD_SHIFT           (0U)\r
6162 #define FLASH_CFPA_VERSION_FIELD(x)              (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_VERSION_FIELD_SHIFT)) & FLASH_CFPA_VERSION_FIELD_MASK)\r
6163 /*! @} */\r
6164 \r
6165 /*! @name S_FW_VERSION - Secure firmware version (Monotonic counter) */\r
6166 /*! @{ */\r
6167 #define FLASH_CFPA_S_FW_VERSION_FIELD_MASK       (0xFFFFFFFFU)\r
6168 #define FLASH_CFPA_S_FW_VERSION_FIELD_SHIFT      (0U)\r
6169 #define FLASH_CFPA_S_FW_VERSION_FIELD(x)         (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_S_FW_VERSION_FIELD_SHIFT)) & FLASH_CFPA_S_FW_VERSION_FIELD_MASK)\r
6170 /*! @} */\r
6171 \r
6172 /*! @name NS_FW_VERSION - Non-Secure firmware version (Monotonic counter) */\r
6173 /*! @{ */\r
6174 #define FLASH_CFPA_NS_FW_VERSION_FIELD_MASK      (0xFFFFFFFFU)\r
6175 #define FLASH_CFPA_NS_FW_VERSION_FIELD_SHIFT     (0U)\r
6176 #define FLASH_CFPA_NS_FW_VERSION_FIELD(x)        (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_NS_FW_VERSION_FIELD_SHIFT)) & FLASH_CFPA_NS_FW_VERSION_FIELD_MASK)\r
6177 /*! @} */\r
6178 \r
6179 /*! @name IMAGE_KEY_REVOKE - Image key revocation ID (Monotonic counter) */\r
6180 /*! @{ */\r
6181 #define FLASH_CFPA_IMAGE_KEY_REVOKE_FIELD_MASK   (0xFFFFFFFFU)\r
6182 #define FLASH_CFPA_IMAGE_KEY_REVOKE_FIELD_SHIFT  (0U)\r
6183 #define FLASH_CFPA_IMAGE_KEY_REVOKE_FIELD(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_IMAGE_KEY_REVOKE_FIELD_SHIFT)) & FLASH_CFPA_IMAGE_KEY_REVOKE_FIELD_MASK)\r
6184 /*! @} */\r
6185 \r
6186 /*! @name ROTKH_REVOKE - . */\r
6187 /*! @{ */\r
6188 #define FLASH_CFPA_ROTKH_REVOKE_RoTK0_EN_MASK    (0x3U)\r
6189 #define FLASH_CFPA_ROTKH_REVOKE_RoTK0_EN_SHIFT   (0U)\r
6190 #define FLASH_CFPA_ROTKH_REVOKE_RoTK0_EN(x)      (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_ROTKH_REVOKE_RoTK0_EN_SHIFT)) & FLASH_CFPA_ROTKH_REVOKE_RoTK0_EN_MASK)\r
6191 #define FLASH_CFPA_ROTKH_REVOKE_RoTK1_EN_MASK    (0xCU)\r
6192 #define FLASH_CFPA_ROTKH_REVOKE_RoTK1_EN_SHIFT   (2U)\r
6193 #define FLASH_CFPA_ROTKH_REVOKE_RoTK1_EN(x)      (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_ROTKH_REVOKE_RoTK1_EN_SHIFT)) & FLASH_CFPA_ROTKH_REVOKE_RoTK1_EN_MASK)\r
6194 #define FLASH_CFPA_ROTKH_REVOKE_RoTK2_EN_MASK    (0x30U)\r
6195 #define FLASH_CFPA_ROTKH_REVOKE_RoTK2_EN_SHIFT   (4U)\r
6196 #define FLASH_CFPA_ROTKH_REVOKE_RoTK2_EN(x)      (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_ROTKH_REVOKE_RoTK2_EN_SHIFT)) & FLASH_CFPA_ROTKH_REVOKE_RoTK2_EN_MASK)\r
6197 /*! @} */\r
6198 \r
6199 /*! @name VENDOR_USAGE - . */\r
6200 /*! @{ */\r
6201 #define FLASH_CFPA_VENDOR_USAGE_DBG_VENDOR_USAGE_MASK (0xFFFFU)\r
6202 #define FLASH_CFPA_VENDOR_USAGE_DBG_VENDOR_USAGE_SHIFT (0U)\r
6203 #define FLASH_CFPA_VENDOR_USAGE_DBG_VENDOR_USAGE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_VENDOR_USAGE_DBG_VENDOR_USAGE_SHIFT)) & FLASH_CFPA_VENDOR_USAGE_DBG_VENDOR_USAGE_MASK)\r
6204 #define FLASH_CFPA_VENDOR_USAGE_INVERSE_VALUE_MASK (0xFFFF0000U)\r
6205 #define FLASH_CFPA_VENDOR_USAGE_INVERSE_VALUE_SHIFT (16U)\r
6206 #define FLASH_CFPA_VENDOR_USAGE_INVERSE_VALUE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_VENDOR_USAGE_INVERSE_VALUE_SHIFT)) & FLASH_CFPA_VENDOR_USAGE_INVERSE_VALUE_MASK)\r
6207 /*! @} */\r
6208 \r
6209 /*! @name DCFG_CC_SOCU_PIN - With TZ-M, the part can be sold by level 1 customers (secure code developer) to level-2 customers who develops non-secure code only. - In this scenario, or easy of development, Level-I customer releases the part to always allow non-secure debug. - To allow level-2 customers to further seal the part DCFG_CC_SOCU_NS is used. - ROM will use this word to further restrict the debug access. */\r
6210 /*! @{ */\r
6211 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_NIDEN_MASK   (0x1U)\r
6212 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_NIDEN_SHIFT  (0U)\r
6213 /*! NIDEN - Non Secure non-invasive debug enable\r
6214  *  0b0..Use DAP to enable\r
6215  *  0b1..Fixed state\r
6216  */\r
6217 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_NIDEN(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_NIDEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_NIDEN_MASK)\r
6218 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_DBGEN_MASK   (0x2U)\r
6219 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_DBGEN_SHIFT  (1U)\r
6220 /*! DBGEN - Non Secure debug enable\r
6221  *  0b0..Use DAP to enable\r
6222  *  0b1..Fixed state\r
6223  */\r
6224 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_DBGEN(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_DBGEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_DBGEN_MASK)\r
6225 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_SPNIDEN_MASK (0x4U)\r
6226 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_SPNIDEN_SHIFT (2U)\r
6227 /*! SPNIDEN - Secure non-invasive debug enable\r
6228  *  0b0..Use DAP to enable\r
6229  *  0b1..Fixed state\r
6230  */\r
6231 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_SPNIDEN(x)   (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_SPNIDEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_SPNIDEN_MASK)\r
6232 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_SPIDEN_MASK  (0x8U)\r
6233 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_SPIDEN_SHIFT (3U)\r
6234 /*! SPIDEN - Secure invasive debug enable\r
6235  *  0b0..Use DAP to enable\r
6236  *  0b1..Fixed state\r
6237  */\r
6238 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_SPIDEN(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_SPIDEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_SPIDEN_MASK)\r
6239 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_TAPEN_MASK   (0x10U)\r
6240 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_TAPEN_SHIFT  (4U)\r
6241 /*! TAPEN - JTAG TAP enable\r
6242  *  0b0..Use DAP to enable\r
6243  *  0b1..Fixed state\r
6244  */\r
6245 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_TAPEN(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_TAPEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_TAPEN_MASK)\r
6246 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN_MASK (0x20U)\r
6247 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN_SHIFT (5U)\r
6248 /*! MCM33_DBGEN - Micro CM33 invasive debug enable\r
6249  *  0b0..Use DAP to enable\r
6250  *  0b1..Fixed state\r
6251  */\r
6252 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN_MASK)\r
6253 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN_MASK (0x40U)\r
6254 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN_SHIFT (6U)\r
6255 /*! ISP_CMD_EN - ISP Boot Command enable\r
6256  *  0b0..Use DAP to enable\r
6257  *  0b1..Fixed state\r
6258  */\r
6259 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN_MASK)\r
6260 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_FA_CMD_EN_MASK (0x80U)\r
6261 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_FA_CMD_EN_SHIFT (7U)\r
6262 /*! FA_CMD_EN - FA Command enable\r
6263  *  0b0..Use DAP to enable\r
6264  *  0b1..Fixed state\r
6265  */\r
6266 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_FA_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_FA_CMD_EN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_FA_CMD_EN_MASK)\r
6267 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_ME_CMD_EN_MASK (0x100U)\r
6268 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_ME_CMD_EN_SHIFT (8U)\r
6269 /*! ME_CMD_EN - Flash Mass Erase Command enable\r
6270  *  0b0..Use DAP to enable\r
6271  *  0b1..Fixed state\r
6272  */\r
6273 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_ME_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_ME_CMD_EN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_ME_CMD_EN_MASK)\r
6274 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN_MASK (0x200U)\r
6275 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN_SHIFT (9U)\r
6276 /*! MCM33_NIDEN - Micro CM33 non-invasive debug enable\r
6277  *  0b0..Use DAP to enable\r
6278  *  0b1..Fixed state\r
6279  */\r
6280 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN_MASK)\r
6281 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_UUID_CHECK_MASK (0x8000U)\r
6282 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_UUID_CHECK_SHIFT (15U)\r
6283 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_UUID_CHECK(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_UUID_CHECK_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_UUID_CHECK_MASK)\r
6284 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE_MASK (0xFFFF0000U)\r
6285 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE_SHIFT (16U)\r
6286 #define FLASH_CFPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE_MASK)\r
6287 /*! @} */\r
6288 \r
6289 /*! @name DCFG_CC_SOCU_DFLT - With TZ-M, the part can be sold by level 1 customers (secure code developer) to level-2 customers who develops non-secure code only. - In this scenario, or easy of development, Level-I customer releases the part to always allow non-secure debug. - To allow level-2 customers to further seal the part DCFG_CC_SOCU_NS is used. - ROM will use this word to further restrict the debug access. */\r
6290 /*! @{ */\r
6291 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_NIDEN_MASK  (0x1U)\r
6292 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_NIDEN_SHIFT (0U)\r
6293 /*! NIDEN - Non Secure non-invasive debug fixed state\r
6294  *  0b0..Disable\r
6295  *  0b1..Enable\r
6296  */\r
6297 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_NIDEN(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_NIDEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_NIDEN_MASK)\r
6298 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_DBGEN_MASK  (0x2U)\r
6299 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_DBGEN_SHIFT (1U)\r
6300 /*! DBGEN - Non Secure debug fixed state\r
6301  *  0b0..Disable\r
6302  *  0b1..Enable\r
6303  */\r
6304 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_DBGEN(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_DBGEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_DBGEN_MASK)\r
6305 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPNIDEN_MASK (0x4U)\r
6306 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPNIDEN_SHIFT (2U)\r
6307 /*! SPNIDEN - Secure non-invasive debug fixed state\r
6308  *  0b0..Disable\r
6309  *  0b1..Enable\r
6310  */\r
6311 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPNIDEN(x)  (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPNIDEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPNIDEN_MASK)\r
6312 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPIDEN_MASK (0x8U)\r
6313 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPIDEN_SHIFT (3U)\r
6314 /*! SPIDEN - Secure invasive debug fixed state\r
6315  *  0b0..Disable\r
6316  *  0b1..Enable\r
6317  */\r
6318 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPIDEN(x)   (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPIDEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_SPIDEN_MASK)\r
6319 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_TAPEN_MASK  (0x10U)\r
6320 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_TAPEN_SHIFT (4U)\r
6321 /*! TAPEN - JTAG TAP fixed state\r
6322  *  0b0..Disable\r
6323  *  0b1..Enable\r
6324  */\r
6325 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_TAPEN(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_TAPEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_TAPEN_MASK)\r
6326 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN_MASK (0x20U)\r
6327 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN_SHIFT (5U)\r
6328 /*! MCM33_DBGEN - Micro CM33 invasive debug fixed state\r
6329  *  0b0..Disable\r
6330  *  0b1..Enable\r
6331  */\r
6332 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN_MASK)\r
6333 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN_MASK (0x40U)\r
6334 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN_SHIFT (6U)\r
6335 /*! ISP_CMD_EN - ISP Boot Command fixed state\r
6336  *  0b0..Disable\r
6337  *  0b1..Enable\r
6338  */\r
6339 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN_MASK)\r
6340 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN_MASK (0x80U)\r
6341 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN_SHIFT (7U)\r
6342 /*! FA_CMD_EN - FA Command fixed state\r
6343  *  0b0..Disable\r
6344  *  0b1..Enable\r
6345  */\r
6346 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN_MASK)\r
6347 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN_MASK (0x100U)\r
6348 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN_SHIFT (8U)\r
6349 /*! ME_CMD_EN - Flash Mass Erase Command fixed state\r
6350  *  0b0..Disable\r
6351  *  0b1..Enable\r
6352  */\r
6353 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN_MASK)\r
6354 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN_MASK (0x200U)\r
6355 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN_SHIFT (9U)\r
6356 /*! MCM33_NIDEN - Micro CM33 non-invasive debug fixed state\r
6357  *  0b0..Disable\r
6358  *  0b1..Enable\r
6359  */\r
6360 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN_MASK)\r
6361 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE_MASK (0xFFFF0000U)\r
6362 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE_SHIFT (16U)\r
6363 #define FLASH_CFPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE_SHIFT)) & FLASH_CFPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE_MASK)\r
6364 /*! @} */\r
6365 \r
6366 /*! @name ENABLE_FA_MODE - Enable FA mode. SET_FA_MODE Command should write 0xC33CA55A to this word to indicate boot ROM to enter FA mode. */\r
6367 /*! @{ */\r
6368 #define FLASH_CFPA_ENABLE_FA_MODE_FIELD_MASK     (0xFFFFFFFFU)\r
6369 #define FLASH_CFPA_ENABLE_FA_MODE_FIELD_SHIFT    (0U)\r
6370 #define FLASH_CFPA_ENABLE_FA_MODE_FIELD(x)       (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_ENABLE_FA_MODE_FIELD_SHIFT)) & FLASH_CFPA_ENABLE_FA_MODE_FIELD_MASK)\r
6371 /*! @} */\r
6372 \r
6373 /*! @name CMPA_PROG_IN_PROGRESS - CMPA Page programming on going. This field shall be set to 0x5CC55AA5 in the active CFPA page each time CMPA page programming is going on. It shall always be set to 0x00000000 in the CFPA scratch area. */\r
6374 /*! @{ */\r
6375 #define FLASH_CFPA_CMPA_PROG_IN_PROGRESS_FIELD_MASK (0xFFFFFFFFU)\r
6376 #define FLASH_CFPA_CMPA_PROG_IN_PROGRESS_FIELD_SHIFT (0U)\r
6377 #define FLASH_CFPA_CMPA_PROG_IN_PROGRESS_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_CMPA_PROG_IN_PROGRESS_FIELD_SHIFT)) & FLASH_CFPA_CMPA_PROG_IN_PROGRESS_FIELD_MASK)\r
6378 /*! @} */\r
6379 \r
6380 /*! @name PRINCE_REGION0_IV_CODE - . */\r
6381 /*! @{ */\r
6382 #define FLASH_CFPA_PRINCE_REGION0_IV_CODE_FIELD_MASK (0xFFFFFFFFU)\r
6383 #define FLASH_CFPA_PRINCE_REGION0_IV_CODE_FIELD_SHIFT (0U)\r
6384 #define FLASH_CFPA_PRINCE_REGION0_IV_CODE_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION0_IV_CODE_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION0_IV_CODE_FIELD_MASK)\r
6385 /*! @} */\r
6386 \r
6387 /* The count of FLASH_CFPA_PRINCE_REGION0_IV_CODE */\r
6388 #define FLASH_CFPA_PRINCE_REGION0_IV_CODE_COUNT  (14U)\r
6389 \r
6390 /*! @name PRINCE_REGION0_IV_HEADER0 - . */\r
6391 /*! @{ */\r
6392 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER0_FIELD_MASK (0xFFFFFFFFU)\r
6393 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER0_FIELD_SHIFT (0U)\r
6394 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER0_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION0_IV_HEADER0_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION0_IV_HEADER0_FIELD_MASK)\r
6395 /*! @} */\r
6396 \r
6397 /*! @name PRINCE_REGION0_IV_HEADER1 - . */\r
6398 /*! @{ */\r
6399 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_TYPE_MASK (0x3U)\r
6400 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_TYPE_SHIFT (0U)\r
6401 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_TYPE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_TYPE_SHIFT)) & FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_TYPE_MASK)\r
6402 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_INDEX_MASK (0xF00U)\r
6403 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_INDEX_SHIFT (8U)\r
6404 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_INDEX(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_INDEX_SHIFT)) & FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_INDEX_MASK)\r
6405 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_SIZE_MASK (0x3F000000U)\r
6406 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_SIZE_SHIFT (24U)\r
6407 #define FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_SIZE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_SIZE_SHIFT)) & FLASH_CFPA_PRINCE_REGION0_IV_HEADER1_SIZE_MASK)\r
6408 /*! @} */\r
6409 \r
6410 /*! @name PRINCE_REGION0_IV_BODY - . */\r
6411 /*! @{ */\r
6412 #define FLASH_CFPA_PRINCE_REGION0_IV_BODY_FIELD_MASK (0xFFFFFFFFU)\r
6413 #define FLASH_CFPA_PRINCE_REGION0_IV_BODY_FIELD_SHIFT (0U)\r
6414 #define FLASH_CFPA_PRINCE_REGION0_IV_BODY_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION0_IV_BODY_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION0_IV_BODY_FIELD_MASK)\r
6415 /*! @} */\r
6416 \r
6417 /* The count of FLASH_CFPA_PRINCE_REGION0_IV_BODY */\r
6418 #define FLASH_CFPA_PRINCE_REGION0_IV_BODY_COUNT  (12U)\r
6419 \r
6420 /*! @name PRINCE_REGION1_IV_CODE - . */\r
6421 /*! @{ */\r
6422 #define FLASH_CFPA_PRINCE_REGION1_IV_CODE_FIELD_MASK (0xFFFFFFFFU)\r
6423 #define FLASH_CFPA_PRINCE_REGION1_IV_CODE_FIELD_SHIFT (0U)\r
6424 #define FLASH_CFPA_PRINCE_REGION1_IV_CODE_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION1_IV_CODE_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION1_IV_CODE_FIELD_MASK)\r
6425 /*! @} */\r
6426 \r
6427 /* The count of FLASH_CFPA_PRINCE_REGION1_IV_CODE */\r
6428 #define FLASH_CFPA_PRINCE_REGION1_IV_CODE_COUNT  (14U)\r
6429 \r
6430 /*! @name PRINCE_REGION1_IV_HEADER0 - . */\r
6431 /*! @{ */\r
6432 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER0_FIELD_MASK (0xFFFFFFFFU)\r
6433 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER0_FIELD_SHIFT (0U)\r
6434 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER0_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION1_IV_HEADER0_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION1_IV_HEADER0_FIELD_MASK)\r
6435 /*! @} */\r
6436 \r
6437 /*! @name PRINCE_REGION1_IV_HEADER1 - . */\r
6438 /*! @{ */\r
6439 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_TYPE_MASK (0x3U)\r
6440 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_TYPE_SHIFT (0U)\r
6441 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_TYPE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_TYPE_SHIFT)) & FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_TYPE_MASK)\r
6442 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_INDEX_MASK (0xF00U)\r
6443 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_INDEX_SHIFT (8U)\r
6444 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_INDEX(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_INDEX_SHIFT)) & FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_INDEX_MASK)\r
6445 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_SIZE_MASK (0x3F000000U)\r
6446 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_SIZE_SHIFT (24U)\r
6447 #define FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_SIZE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_SIZE_SHIFT)) & FLASH_CFPA_PRINCE_REGION1_IV_HEADER1_SIZE_MASK)\r
6448 /*! @} */\r
6449 \r
6450 /*! @name PRINCE_REGION1_IV_BODY - . */\r
6451 /*! @{ */\r
6452 #define FLASH_CFPA_PRINCE_REGION1_IV_BODY_FIELD_MASK (0xFFFFFFFFU)\r
6453 #define FLASH_CFPA_PRINCE_REGION1_IV_BODY_FIELD_SHIFT (0U)\r
6454 #define FLASH_CFPA_PRINCE_REGION1_IV_BODY_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION1_IV_BODY_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION1_IV_BODY_FIELD_MASK)\r
6455 /*! @} */\r
6456 \r
6457 /* The count of FLASH_CFPA_PRINCE_REGION1_IV_BODY */\r
6458 #define FLASH_CFPA_PRINCE_REGION1_IV_BODY_COUNT  (12U)\r
6459 \r
6460 /*! @name PRINCE_REGION2_IV_CODE - . */\r
6461 /*! @{ */\r
6462 #define FLASH_CFPA_PRINCE_REGION2_IV_CODE_FIELD_MASK (0xFFFFFFFFU)\r
6463 #define FLASH_CFPA_PRINCE_REGION2_IV_CODE_FIELD_SHIFT (0U)\r
6464 #define FLASH_CFPA_PRINCE_REGION2_IV_CODE_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION2_IV_CODE_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION2_IV_CODE_FIELD_MASK)\r
6465 /*! @} */\r
6466 \r
6467 /* The count of FLASH_CFPA_PRINCE_REGION2_IV_CODE */\r
6468 #define FLASH_CFPA_PRINCE_REGION2_IV_CODE_COUNT  (14U)\r
6469 \r
6470 /*! @name PRINCE_REGION2_IV_HEADER0 - . */\r
6471 /*! @{ */\r
6472 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER0_FIELD_MASK (0xFFFFFFFFU)\r
6473 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER0_FIELD_SHIFT (0U)\r
6474 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER0_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION2_IV_HEADER0_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION2_IV_HEADER0_FIELD_MASK)\r
6475 /*! @} */\r
6476 \r
6477 /*! @name PRINCE_REGION2_IV_HEADER1 - . */\r
6478 /*! @{ */\r
6479 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_TYPE_MASK (0x3U)\r
6480 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_TYPE_SHIFT (0U)\r
6481 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_TYPE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_TYPE_SHIFT)) & FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_TYPE_MASK)\r
6482 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_INDEX_MASK (0xF00U)\r
6483 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_INDEX_SHIFT (8U)\r
6484 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_INDEX(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_INDEX_SHIFT)) & FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_INDEX_MASK)\r
6485 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_SIZE_MASK (0x3F000000U)\r
6486 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_SIZE_SHIFT (24U)\r
6487 #define FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_SIZE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_SIZE_SHIFT)) & FLASH_CFPA_PRINCE_REGION2_IV_HEADER1_SIZE_MASK)\r
6488 /*! @} */\r
6489 \r
6490 /*! @name PRINCE_REGION2_IV_BODY - . */\r
6491 /*! @{ */\r
6492 #define FLASH_CFPA_PRINCE_REGION2_IV_BODY_FIELD_MASK (0xFFFFFFFFU)\r
6493 #define FLASH_CFPA_PRINCE_REGION2_IV_BODY_FIELD_SHIFT (0U)\r
6494 #define FLASH_CFPA_PRINCE_REGION2_IV_BODY_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_PRINCE_REGION2_IV_BODY_FIELD_SHIFT)) & FLASH_CFPA_PRINCE_REGION2_IV_BODY_FIELD_MASK)\r
6495 /*! @} */\r
6496 \r
6497 /* The count of FLASH_CFPA_PRINCE_REGION2_IV_BODY */\r
6498 #define FLASH_CFPA_PRINCE_REGION2_IV_BODY_COUNT  (12U)\r
6499 \r
6500 /*! @name CUSTOMER_DEFINED - Customer Defined (Programable through ROM API) */\r
6501 /*! @{ */\r
6502 #define FLASH_CFPA_CUSTOMER_DEFINED_FIELD_MASK   (0xFFFFFFFFU)\r
6503 #define FLASH_CFPA_CUSTOMER_DEFINED_FIELD_SHIFT  (0U)\r
6504 #define FLASH_CFPA_CUSTOMER_DEFINED_FIELD(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_CUSTOMER_DEFINED_FIELD_SHIFT)) & FLASH_CFPA_CUSTOMER_DEFINED_FIELD_MASK)\r
6505 /*! @} */\r
6506 \r
6507 /* The count of FLASH_CFPA_CUSTOMER_DEFINED */\r
6508 #define FLASH_CFPA_CUSTOMER_DEFINED_COUNT        (56U)\r
6509 \r
6510 /*! @name SHA256_DIGEST - SHA256_DIGEST0 for DIGEST[31:0] SHA256_DIGEST1 for DIGEST[63:32] SHA256_DIGEST2 for DIGEST[95:64] SHA256_DIGEST3 for DIGEST[127:96] SHA256_DIGEST4 for DIGEST[159:128] SHA256_DIGEST5 for DIGEST[191:160] SHA256_DIGEST6 for DIGEST[223:192] SHA256_DIGEST7 for DIGEST[255:224] */\r
6511 /*! @{ */\r
6512 #define FLASH_CFPA_SHA256_DIGEST_FIELD_MASK      (0xFFFFFFFFU)\r
6513 #define FLASH_CFPA_SHA256_DIGEST_FIELD_SHIFT     (0U)\r
6514 #define FLASH_CFPA_SHA256_DIGEST_FIELD(x)        (((uint32_t)(((uint32_t)(x)) << FLASH_CFPA_SHA256_DIGEST_FIELD_SHIFT)) & FLASH_CFPA_SHA256_DIGEST_FIELD_MASK)\r
6515 /*! @} */\r
6516 \r
6517 /* The count of FLASH_CFPA_SHA256_DIGEST */\r
6518 #define FLASH_CFPA_SHA256_DIGEST_COUNT           (8U)\r
6519 \r
6520 \r
6521 /*!\r
6522  * @}\r
6523  */ /* end of group FLASH_CFPA_Register_Masks */\r
6524 \r
6525 \r
6526 /* FLASH_CFPA - Peripheral instance base addresses */\r
6527 #if (__ARM_FEATURE_CMSE & 0x2)\r
6528   /** Peripheral FLASH_CFPA0 base address */\r
6529   #define FLASH_CFPA0_BASE                         (0x1009E000u)\r
6530   /** Peripheral FLASH_CFPA0 base address */\r
6531   #define FLASH_CFPA0_BASE_NS                      (0x9E000u)\r
6532   /** Peripheral FLASH_CFPA0 base pointer */\r
6533   #define FLASH_CFPA0                              ((FLASH_CFPA_Type *)FLASH_CFPA0_BASE)\r
6534   /** Peripheral FLASH_CFPA0 base pointer */\r
6535   #define FLASH_CFPA0_NS                           ((FLASH_CFPA_Type *)FLASH_CFPA0_BASE_NS)\r
6536   /** Peripheral FLASH_CFPA1 base address */\r
6537   #define FLASH_CFPA1_BASE                         (0x1009E200u)\r
6538   /** Peripheral FLASH_CFPA1 base address */\r
6539   #define FLASH_CFPA1_BASE_NS                      (0x9E200u)\r
6540   /** Peripheral FLASH_CFPA1 base pointer */\r
6541   #define FLASH_CFPA1                              ((FLASH_CFPA_Type *)FLASH_CFPA1_BASE)\r
6542   /** Peripheral FLASH_CFPA1 base pointer */\r
6543   #define FLASH_CFPA1_NS                           ((FLASH_CFPA_Type *)FLASH_CFPA1_BASE_NS)\r
6544   /** Peripheral FLASH_CFPA_SCRATCH base address */\r
6545   #define FLASH_CFPA_SCRATCH_BASE                  (0x1009DE00u)\r
6546   /** Peripheral FLASH_CFPA_SCRATCH base address */\r
6547   #define FLASH_CFPA_SCRATCH_BASE_NS               (0x9DE00u)\r
6548   /** Peripheral FLASH_CFPA_SCRATCH base pointer */\r
6549   #define FLASH_CFPA_SCRATCH                       ((FLASH_CFPA_Type *)FLASH_CFPA_SCRATCH_BASE)\r
6550   /** Peripheral FLASH_CFPA_SCRATCH base pointer */\r
6551   #define FLASH_CFPA_SCRATCH_NS                    ((FLASH_CFPA_Type *)FLASH_CFPA_SCRATCH_BASE_NS)\r
6552   /** Array initializer of FLASH_CFPA peripheral base addresses */\r
6553   #define FLASH_CFPA_BASE_ADDRS                    { FLASH_CFPA0_BASE, FLASH_CFPA1_BASE, FLASH_CFPA_SCRATCH_BASE }\r
6554   /** Array initializer of FLASH_CFPA peripheral base pointers */\r
6555   #define FLASH_CFPA_BASE_PTRS                     { FLASH_CFPA0, FLASH_CFPA1, FLASH_CFPA_SCRATCH }\r
6556   /** Array initializer of FLASH_CFPA peripheral base addresses */\r
6557   #define FLASH_CFPA_BASE_ADDRS_NS                 { FLASH_CFPA0_BASE_NS, FLASH_CFPA1_BASE_NS, FLASH_CFPA_SCRATCH_BASE_NS }\r
6558   /** Array initializer of FLASH_CFPA peripheral base pointers */\r
6559   #define FLASH_CFPA_BASE_PTRS_NS                  { FLASH_CFPA0_NS, FLASH_CFPA1_NS, FLASH_CFPA_SCRATCH_NS }\r
6560 #else\r
6561   /** Peripheral FLASH_CFPA0 base address */\r
6562   #define FLASH_CFPA0_BASE                         (0x9E000u)\r
6563   /** Peripheral FLASH_CFPA0 base pointer */\r
6564   #define FLASH_CFPA0                              ((FLASH_CFPA_Type *)FLASH_CFPA0_BASE)\r
6565   /** Peripheral FLASH_CFPA1 base address */\r
6566   #define FLASH_CFPA1_BASE                         (0x9E200u)\r
6567   /** Peripheral FLASH_CFPA1 base pointer */\r
6568   #define FLASH_CFPA1                              ((FLASH_CFPA_Type *)FLASH_CFPA1_BASE)\r
6569   /** Peripheral FLASH_CFPA_SCRATCH base address */\r
6570   #define FLASH_CFPA_SCRATCH_BASE                  (0x9DE00u)\r
6571   /** Peripheral FLASH_CFPA_SCRATCH base pointer */\r
6572   #define FLASH_CFPA_SCRATCH                       ((FLASH_CFPA_Type *)FLASH_CFPA_SCRATCH_BASE)\r
6573   /** Array initializer of FLASH_CFPA peripheral base addresses */\r
6574   #define FLASH_CFPA_BASE_ADDRS                    { FLASH_CFPA0_BASE, FLASH_CFPA1_BASE, FLASH_CFPA_SCRATCH_BASE }\r
6575   /** Array initializer of FLASH_CFPA peripheral base pointers */\r
6576   #define FLASH_CFPA_BASE_PTRS                     { FLASH_CFPA0, FLASH_CFPA1, FLASH_CFPA_SCRATCH }\r
6577 #endif\r
6578 \r
6579 /*!\r
6580  * @}\r
6581  */ /* end of group FLASH_CFPA_Peripheral_Access_Layer */\r
6582 \r
6583 \r
6584 /* ----------------------------------------------------------------------------\r
6585    -- FLASH_CMPA Peripheral Access Layer\r
6586    ---------------------------------------------------------------------------- */\r
6587 \r
6588 /*!\r
6589  * @addtogroup FLASH_CMPA_Peripheral_Access_Layer FLASH_CMPA Peripheral Access Layer\r
6590  * @{\r
6591  */\r
6592 \r
6593 /** FLASH_CMPA - Register Layout Typedef */\r
6594 typedef struct {\r
6595   __IO uint32_t BOOT_CFG;                          /**< ., offset: 0x0 */\r
6596   __IO uint32_t SPI_FLASH_CFG;                     /**< ., offset: 0x4 */\r
6597   __IO uint32_t USB_ID;                            /**< ., offset: 0x8 */\r
6598   __IO uint32_t SDIO_CFG;                          /**< ., offset: 0xC */\r
6599   __IO uint32_t DCFG_CC_SOCU_PIN;                  /**< ., offset: 0x10 */\r
6600   __IO uint32_t DCFG_CC_SOCU_DFLT;                 /**< ., offset: 0x14 */\r
6601   __IO uint32_t DAP_VENDOR_USAGE_FIXED;            /**< ., offset: 0x18 */\r
6602   __IO uint32_t SECURE_BOOT_CFG;                   /**< ., offset: 0x1C */\r
6603   __IO uint32_t PRINCE_BASE_ADDR;                  /**< ., offset: 0x20 */\r
6604   __IO uint32_t PRINCE_SR_0;                       /**< Region 0, sub-region enable, offset: 0x24 */\r
6605   __IO uint32_t PRINCE_SR_1;                       /**< Region 1, sub-region enable, offset: 0x28 */\r
6606   __IO uint32_t PRINCE_SR_2;                       /**< Region 2, sub-region enable, offset: 0x2C */\r
6607        uint8_t RESERVED_0[32];\r
6608   __IO uint32_t ROTKH[8];                          /**< ROTKH0 for Root of Trust Keys Table hash[255:224] ROTKH1 for Root of Trust Keys Table hash[223:192] ROTKH2 for Root of Trust Keys Table hash[191:160] ROTKH3 for Root of Trust Keys Table hash[159:128] ROTKH4 for Root of Trust Keys Table hash[127:96] ROTKH5 for Root of Trust Keys Table hash[95:64] ROTKH6 for Root of Trust Keys Table hash[63:32] ROTKH7 for Root of Trust Keys Table hash[31:0], array offset: 0x50, array step: 0x4 */\r
6609        uint8_t RESERVED_1[144];\r
6610   __IO uint32_t CUSTOMER_DEFINED[56];              /**< Customer Defined (Programable through ROM API), array offset: 0x100, array step: 0x4 */\r
6611   __IO uint32_t SHA256_DIGEST[8];                  /**< SHA256_DIGEST0 for DIGEST[31:0] SHA256_DIGEST1 for DIGEST[63:32] SHA256_DIGEST2 for DIGEST[95:64] SHA256_DIGEST3 for DIGEST[127:96] SHA256_DIGEST4 for DIGEST[159:128] SHA256_DIGEST5 for DIGEST[191:160] SHA256_DIGEST6 for DIGEST[223:192] SHA256_DIGEST7 for DIGEST[255:224], array offset: 0x1E0, array step: 0x4 */\r
6612 } FLASH_CMPA_Type;\r
6613 \r
6614 /* ----------------------------------------------------------------------------\r
6615    -- FLASH_CMPA Register Masks\r
6616    ---------------------------------------------------------------------------- */\r
6617 \r
6618 /*!\r
6619  * @addtogroup FLASH_CMPA_Register_Masks FLASH_CMPA Register Masks\r
6620  * @{\r
6621  */\r
6622 \r
6623 /*! @name BOOT_CFG - . */\r
6624 /*! @{ */\r
6625 #define FLASH_CMPA_BOOT_CFG_DEFAULT_ISP_MODE_MASK (0x70U)\r
6626 #define FLASH_CMPA_BOOT_CFG_DEFAULT_ISP_MODE_SHIFT (4U)\r
6627 /*! DEFAULT_ISP_MODE - Default ISP mode:\r
6628  *  0b000..Auto ISP\r
6629  *  0b001..USB_HID_MSC\r
6630  *  0b010..SPI Slave ISP\r
6631  *  0b011..I2C Slave ISP\r
6632  *  0b111..Disable ISP fall through\r
6633  */\r
6634 #define FLASH_CMPA_BOOT_CFG_DEFAULT_ISP_MODE(x)  (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_BOOT_CFG_DEFAULT_ISP_MODE_SHIFT)) & FLASH_CMPA_BOOT_CFG_DEFAULT_ISP_MODE_MASK)\r
6635 #define FLASH_CMPA_BOOT_CFG_BOOT_SPEED_MASK      (0x180U)\r
6636 #define FLASH_CMPA_BOOT_CFG_BOOT_SPEED_SHIFT     (7U)\r
6637 /*! BOOT_SPEED - Core clock:\r
6638  *  0b00..Defined by NMPA.SYSTEM_SPEED_CODE\r
6639  *  0b01..48MHz FRO\r
6640  *  0b10..96MHz FRO\r
6641  */\r
6642 #define FLASH_CMPA_BOOT_CFG_BOOT_SPEED(x)        (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_BOOT_CFG_BOOT_SPEED_SHIFT)) & FLASH_CMPA_BOOT_CFG_BOOT_SPEED_MASK)\r
6643 #define FLASH_CMPA_BOOT_CFG_BOOT_FAILURE_PIN_MASK (0xFF000000U)\r
6644 #define FLASH_CMPA_BOOT_CFG_BOOT_FAILURE_PIN_SHIFT (24U)\r
6645 #define FLASH_CMPA_BOOT_CFG_BOOT_FAILURE_PIN(x)  (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_BOOT_CFG_BOOT_FAILURE_PIN_SHIFT)) & FLASH_CMPA_BOOT_CFG_BOOT_FAILURE_PIN_MASK)\r
6646 /*! @} */\r
6647 \r
6648 /*! @name SPI_FLASH_CFG - . */\r
6649 /*! @{ */\r
6650 #define FLASH_CMPA_SPI_FLASH_CFG_FIELD_MASK      (0xFFFFFFFFU)\r
6651 #define FLASH_CMPA_SPI_FLASH_CFG_FIELD_SHIFT     (0U)\r
6652 #define FLASH_CMPA_SPI_FLASH_CFG_FIELD(x)        (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SPI_FLASH_CFG_FIELD_SHIFT)) & FLASH_CMPA_SPI_FLASH_CFG_FIELD_MASK)\r
6653 /*! @} */\r
6654 \r
6655 /*! @name USB_ID - . */\r
6656 /*! @{ */\r
6657 #define FLASH_CMPA_USB_ID_USB_VENDOR_ID_MASK     (0xFFFFU)\r
6658 #define FLASH_CMPA_USB_ID_USB_VENDOR_ID_SHIFT    (0U)\r
6659 #define FLASH_CMPA_USB_ID_USB_VENDOR_ID(x)       (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_USB_ID_USB_VENDOR_ID_SHIFT)) & FLASH_CMPA_USB_ID_USB_VENDOR_ID_MASK)\r
6660 #define FLASH_CMPA_USB_ID_USB_PRODUCT_ID_MASK    (0xFFFF0000U)\r
6661 #define FLASH_CMPA_USB_ID_USB_PRODUCT_ID_SHIFT   (16U)\r
6662 #define FLASH_CMPA_USB_ID_USB_PRODUCT_ID(x)      (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_USB_ID_USB_PRODUCT_ID_SHIFT)) & FLASH_CMPA_USB_ID_USB_PRODUCT_ID_MASK)\r
6663 /*! @} */\r
6664 \r
6665 /*! @name SDIO_CFG - . */\r
6666 /*! @{ */\r
6667 #define FLASH_CMPA_SDIO_CFG_FIELD_MASK           (0xFFFFFFFFU)\r
6668 #define FLASH_CMPA_SDIO_CFG_FIELD_SHIFT          (0U)\r
6669 #define FLASH_CMPA_SDIO_CFG_FIELD(x)             (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SDIO_CFG_FIELD_SHIFT)) & FLASH_CMPA_SDIO_CFG_FIELD_MASK)\r
6670 /*! @} */\r
6671 \r
6672 /*! @name DCFG_CC_SOCU_PIN - . */\r
6673 /*! @{ */\r
6674 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_NIDEN_MASK   (0x1U)\r
6675 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_NIDEN_SHIFT  (0U)\r
6676 /*! NIDEN - Non Secure non-invasive debug enable\r
6677  *  0b0..Use DAP to enable\r
6678  *  0b1..Fixed state\r
6679  */\r
6680 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_NIDEN(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_NIDEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_NIDEN_MASK)\r
6681 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_DBGEN_MASK   (0x2U)\r
6682 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_DBGEN_SHIFT  (1U)\r
6683 /*! DBGEN - Non Secure debug enable\r
6684  *  0b0..Use DAP to enable\r
6685  *  0b1..Fixed state\r
6686  */\r
6687 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_DBGEN(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_DBGEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_DBGEN_MASK)\r
6688 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_SPNIDEN_MASK (0x4U)\r
6689 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_SPNIDEN_SHIFT (2U)\r
6690 /*! SPNIDEN - Secure non-invasive debug enable\r
6691  *  0b0..Use DAP to enable\r
6692  *  0b1..Fixed state\r
6693  */\r
6694 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_SPNIDEN(x)   (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_SPNIDEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_SPNIDEN_MASK)\r
6695 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_SPIDEN_MASK  (0x8U)\r
6696 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_SPIDEN_SHIFT (3U)\r
6697 /*! SPIDEN - Secure invasive debug enable\r
6698  *  0b0..Use DAP to enable\r
6699  *  0b1..Fixed state\r
6700  */\r
6701 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_SPIDEN(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_SPIDEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_SPIDEN_MASK)\r
6702 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_TAPEN_MASK   (0x10U)\r
6703 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_TAPEN_SHIFT  (4U)\r
6704 /*! TAPEN - JTAG TAP enable\r
6705  *  0b0..Use DAP to enable\r
6706  *  0b1..Fixed state\r
6707  */\r
6708 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_TAPEN(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_TAPEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_TAPEN_MASK)\r
6709 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN_MASK (0x20U)\r
6710 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN_SHIFT (5U)\r
6711 /*! MCM33_DBGEN - Micro CM33 invasive debug enable\r
6712  *  0b0..Use DAP to enable\r
6713  *  0b1..Fixed state\r
6714  */\r
6715 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_DBGEN_MASK)\r
6716 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN_MASK (0x40U)\r
6717 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN_SHIFT (6U)\r
6718 /*! ISP_CMD_EN - ISP Boot Command enable\r
6719  *  0b0..Use DAP to enable\r
6720  *  0b1..Fixed state\r
6721  */\r
6722 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_ISP_CMD_EN_MASK)\r
6723 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_FA_CMD_EN_MASK (0x80U)\r
6724 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_FA_CMD_EN_SHIFT (7U)\r
6725 /*! FA_CMD_EN - FA Command enable\r
6726  *  0b0..Use DAP to enable\r
6727  *  0b1..Fixed state\r
6728  */\r
6729 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_FA_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_FA_CMD_EN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_FA_CMD_EN_MASK)\r
6730 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_ME_CMD_EN_MASK (0x100U)\r
6731 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_ME_CMD_EN_SHIFT (8U)\r
6732 /*! ME_CMD_EN - Flash Mass Erase Command enable\r
6733  *  0b0..Use DAP to enable\r
6734  *  0b1..Fixed state\r
6735  */\r
6736 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_ME_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_ME_CMD_EN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_ME_CMD_EN_MASK)\r
6737 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN_MASK (0x200U)\r
6738 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN_SHIFT (9U)\r
6739 /*! MCM33_NIDEN - Micro CM33 non-invasive debug enable\r
6740  *  0b0..Use DAP to enable\r
6741  *  0b1..Fixed state\r
6742  */\r
6743 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_MCM33_NIDEN_MASK)\r
6744 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_UUID_CHECK_MASK (0x8000U)\r
6745 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_UUID_CHECK_SHIFT (15U)\r
6746 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_UUID_CHECK(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_UUID_CHECK_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_UUID_CHECK_MASK)\r
6747 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE_MASK (0xFFFF0000U)\r
6748 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE_SHIFT (16U)\r
6749 #define FLASH_CMPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_PIN_INVERSE_VALUE_MASK)\r
6750 /*! @} */\r
6751 \r
6752 /*! @name DCFG_CC_SOCU_DFLT - . */\r
6753 /*! @{ */\r
6754 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_NIDEN_MASK  (0x1U)\r
6755 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_NIDEN_SHIFT (0U)\r
6756 /*! NIDEN - Non Secure non-invasive debug fixed state\r
6757  *  0b0..Disable\r
6758  *  0b1..Enable\r
6759  */\r
6760 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_NIDEN(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_NIDEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_NIDEN_MASK)\r
6761 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_DBGEN_MASK  (0x2U)\r
6762 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_DBGEN_SHIFT (1U)\r
6763 /*! DBGEN - Non Secure debug fixed state\r
6764  *  0b0..Disable\r
6765  *  0b1..Enable\r
6766  */\r
6767 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_DBGEN(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_DBGEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_DBGEN_MASK)\r
6768 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPNIDEN_MASK (0x4U)\r
6769 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPNIDEN_SHIFT (2U)\r
6770 /*! SPNIDEN - Secure non-invasive debug fixed state\r
6771  *  0b0..Disable\r
6772  *  0b1..Enable\r
6773  */\r
6774 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPNIDEN(x)  (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPNIDEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPNIDEN_MASK)\r
6775 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPIDEN_MASK (0x8U)\r
6776 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPIDEN_SHIFT (3U)\r
6777 /*! SPIDEN - Secure invasive debug fixed state\r
6778  *  0b0..Disable\r
6779  *  0b1..Enable\r
6780  */\r
6781 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPIDEN(x)   (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPIDEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_SPIDEN_MASK)\r
6782 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_TAPEN_MASK  (0x10U)\r
6783 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_TAPEN_SHIFT (4U)\r
6784 /*! TAPEN - JTAG TAP fixed state\r
6785  *  0b0..Disable\r
6786  *  0b1..Enable\r
6787  */\r
6788 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_TAPEN(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_TAPEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_TAPEN_MASK)\r
6789 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN_MASK (0x20U)\r
6790 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN_SHIFT (5U)\r
6791 /*! MCM33_DBGEN - Micro CM33 invasive debug fixed state\r
6792  *  0b0..Disable\r
6793  *  0b1..Enable\r
6794  */\r
6795 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_DBGEN_MASK)\r
6796 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN_MASK (0x40U)\r
6797 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN_SHIFT (6U)\r
6798 /*! ISP_CMD_EN - ISP Boot Command fixed state\r
6799  *  0b0..Disable\r
6800  *  0b1..Enable\r
6801  */\r
6802 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_ISP_CMD_EN_MASK)\r
6803 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN_MASK (0x80U)\r
6804 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN_SHIFT (7U)\r
6805 /*! FA_CMD_EN - FA Command fixed state\r
6806  *  0b0..Disable\r
6807  *  0b1..Enable\r
6808  */\r
6809 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_FA_CMD_EN_MASK)\r
6810 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN_MASK (0x100U)\r
6811 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN_SHIFT (8U)\r
6812 /*! ME_CMD_EN - Flash Mass Erase Command fixed state\r
6813  *  0b0..Disable\r
6814  *  0b1..Enable\r
6815  */\r
6816 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_ME_CMD_EN_MASK)\r
6817 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN_MASK (0x200U)\r
6818 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN_SHIFT (9U)\r
6819 /*! MCM33_NIDEN - Micro CM33 non-invasive debug fixed state\r
6820  *  0b0..Disable\r
6821  *  0b1..Enable\r
6822  */\r
6823 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_MCM33_NIDEN_MASK)\r
6824 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE_MASK (0xFFFF0000U)\r
6825 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE_SHIFT (16U)\r
6826 #define FLASH_CMPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE_SHIFT)) & FLASH_CMPA_DCFG_CC_SOCU_DFLT_INVERSE_VALUE_MASK)\r
6827 /*! @} */\r
6828 \r
6829 /*! @name DAP_VENDOR_USAGE_FIXED - . */\r
6830 /*! @{ */\r
6831 #define FLASH_CMPA_DAP_VENDOR_USAGE_FIXED_VENDOR_USAGE_MASK (0xFFFF0000U)\r
6832 #define FLASH_CMPA_DAP_VENDOR_USAGE_FIXED_VENDOR_USAGE_SHIFT (16U)\r
6833 #define FLASH_CMPA_DAP_VENDOR_USAGE_FIXED_VENDOR_USAGE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_DAP_VENDOR_USAGE_FIXED_VENDOR_USAGE_SHIFT)) & FLASH_CMPA_DAP_VENDOR_USAGE_FIXED_VENDOR_USAGE_MASK)\r
6834 /*! @} */\r
6835 \r
6836 /*! @name SECURE_BOOT_CFG - . */\r
6837 /*! @{ */\r
6838 #define FLASH_CMPA_SECURE_BOOT_CFG_RSA4K_MASK    (0x3U)\r
6839 #define FLASH_CMPA_SECURE_BOOT_CFG_RSA4K_SHIFT   (0U)\r
6840 #define FLASH_CMPA_SECURE_BOOT_CFG_RSA4K(x)      (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SECURE_BOOT_CFG_RSA4K_SHIFT)) & FLASH_CMPA_SECURE_BOOT_CFG_RSA4K_MASK)\r
6841 #define FLASH_CMPA_SECURE_BOOT_CFG_DICE_ENC_NXP_CFG_MASK (0xCU)\r
6842 #define FLASH_CMPA_SECURE_BOOT_CFG_DICE_ENC_NXP_CFG_SHIFT (2U)\r
6843 #define FLASH_CMPA_SECURE_BOOT_CFG_DICE_ENC_NXP_CFG(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SECURE_BOOT_CFG_DICE_ENC_NXP_CFG_SHIFT)) & FLASH_CMPA_SECURE_BOOT_CFG_DICE_ENC_NXP_CFG_MASK)\r
6844 #define FLASH_CMPA_SECURE_BOOT_CFG_DICE_CUST_CFG_MASK (0x30U)\r
6845 #define FLASH_CMPA_SECURE_BOOT_CFG_DICE_CUST_CFG_SHIFT (4U)\r
6846 #define FLASH_CMPA_SECURE_BOOT_CFG_DICE_CUST_CFG(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SECURE_BOOT_CFG_DICE_CUST_CFG_SHIFT)) & FLASH_CMPA_SECURE_BOOT_CFG_DICE_CUST_CFG_MASK)\r
6847 #define FLASH_CMPA_SECURE_BOOT_CFG_SKIP_DICE_MASK (0xC0U)\r
6848 #define FLASH_CMPA_SECURE_BOOT_CFG_SKIP_DICE_SHIFT (6U)\r
6849 #define FLASH_CMPA_SECURE_BOOT_CFG_SKIP_DICE(x)  (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SECURE_BOOT_CFG_SKIP_DICE_SHIFT)) & FLASH_CMPA_SECURE_BOOT_CFG_SKIP_DICE_MASK)\r
6850 #define FLASH_CMPA_SECURE_BOOT_CFG_TZM_IMAGE_TYPE_MASK (0x300U)\r
6851 #define FLASH_CMPA_SECURE_BOOT_CFG_TZM_IMAGE_TYPE_SHIFT (8U)\r
6852 #define FLASH_CMPA_SECURE_BOOT_CFG_TZM_IMAGE_TYPE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SECURE_BOOT_CFG_TZM_IMAGE_TYPE_SHIFT)) & FLASH_CMPA_SECURE_BOOT_CFG_TZM_IMAGE_TYPE_MASK)\r
6853 #define FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_SET_KEY_MASK (0xC00U)\r
6854 #define FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_SET_KEY_SHIFT (10U)\r
6855 #define FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_SET_KEY(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_SET_KEY_SHIFT)) & FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_SET_KEY_MASK)\r
6856 #define FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_ENROLL_MASK (0x3000U)\r
6857 #define FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_ENROLL_SHIFT (12U)\r
6858 #define FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_ENROLL(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_ENROLL_SHIFT)) & FLASH_CMPA_SECURE_BOOT_CFG_BLOCK_ENROLL_MASK)\r
6859 #define FLASH_CMPA_SECURE_BOOT_CFG_SEC_BOOT_EN_MASK (0xC0000000U)\r
6860 #define FLASH_CMPA_SECURE_BOOT_CFG_SEC_BOOT_EN_SHIFT (30U)\r
6861 #define FLASH_CMPA_SECURE_BOOT_CFG_SEC_BOOT_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SECURE_BOOT_CFG_SEC_BOOT_EN_SHIFT)) & FLASH_CMPA_SECURE_BOOT_CFG_SEC_BOOT_EN_MASK)\r
6862 /*! @} */\r
6863 \r
6864 /*! @name PRINCE_BASE_ADDR - . */\r
6865 /*! @{ */\r
6866 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR0_PRG_MASK (0xFU)\r
6867 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR0_PRG_SHIFT (0U)\r
6868 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR0_PRG(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_ADDR0_PRG_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_ADDR0_PRG_MASK)\r
6869 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR1_PRG_MASK (0xF0U)\r
6870 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR1_PRG_SHIFT (4U)\r
6871 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR1_PRG(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_ADDR1_PRG_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_ADDR1_PRG_MASK)\r
6872 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR2_PRG_MASK (0xF00U)\r
6873 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR2_PRG_SHIFT (8U)\r
6874 #define FLASH_CMPA_PRINCE_BASE_ADDR_ADDR2_PRG(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_ADDR2_PRG_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_ADDR2_PRG_MASK)\r
6875 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG0_MASK (0x30000U)\r
6876 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG0_SHIFT (16U)\r
6877 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG0(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG0_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG0_MASK)\r
6878 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG1_MASK (0xC0000U)\r
6879 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG1_SHIFT (18U)\r
6880 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG1(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG1_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG1_MASK)\r
6881 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG2_MASK (0x300000U)\r
6882 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG2_SHIFT (20U)\r
6883 #define FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG2(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG2_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_LOCK_REG2_MASK)\r
6884 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG0_ERASE_CHECK_EN_MASK (0x3000000U)\r
6885 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG0_ERASE_CHECK_EN_SHIFT (24U)\r
6886 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG0_ERASE_CHECK_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_REG0_ERASE_CHECK_EN_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_REG0_ERASE_CHECK_EN_MASK)\r
6887 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG1_ERASE_CHECK_EN_MASK (0xC000000U)\r
6888 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG1_ERASE_CHECK_EN_SHIFT (26U)\r
6889 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG1_ERASE_CHECK_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_REG1_ERASE_CHECK_EN_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_REG1_ERASE_CHECK_EN_MASK)\r
6890 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG2_ERASE_CHECK_EN_MASK (0x30000000U)\r
6891 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG2_ERASE_CHECK_EN_SHIFT (28U)\r
6892 #define FLASH_CMPA_PRINCE_BASE_ADDR_REG2_ERASE_CHECK_EN(x) (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_BASE_ADDR_REG2_ERASE_CHECK_EN_SHIFT)) & FLASH_CMPA_PRINCE_BASE_ADDR_REG2_ERASE_CHECK_EN_MASK)\r
6893 /*! @} */\r
6894 \r
6895 /*! @name PRINCE_SR_0 - Region 0, sub-region enable */\r
6896 /*! @{ */\r
6897 #define FLASH_CMPA_PRINCE_SR_0_FIELD_MASK        (0xFFFFFFFFU)\r
6898 #define FLASH_CMPA_PRINCE_SR_0_FIELD_SHIFT       (0U)\r
6899 #define FLASH_CMPA_PRINCE_SR_0_FIELD(x)          (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_SR_0_FIELD_SHIFT)) & FLASH_CMPA_PRINCE_SR_0_FIELD_MASK)\r
6900 /*! @} */\r
6901 \r
6902 /*! @name PRINCE_SR_1 - Region 1, sub-region enable */\r
6903 /*! @{ */\r
6904 #define FLASH_CMPA_PRINCE_SR_1_FIELD_MASK        (0xFFFFFFFFU)\r
6905 #define FLASH_CMPA_PRINCE_SR_1_FIELD_SHIFT       (0U)\r
6906 #define FLASH_CMPA_PRINCE_SR_1_FIELD(x)          (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_SR_1_FIELD_SHIFT)) & FLASH_CMPA_PRINCE_SR_1_FIELD_MASK)\r
6907 /*! @} */\r
6908 \r
6909 /*! @name PRINCE_SR_2 - Region 2, sub-region enable */\r
6910 /*! @{ */\r
6911 #define FLASH_CMPA_PRINCE_SR_2_FIELD_MASK        (0xFFFFFFFFU)\r
6912 #define FLASH_CMPA_PRINCE_SR_2_FIELD_SHIFT       (0U)\r
6913 #define FLASH_CMPA_PRINCE_SR_2_FIELD(x)          (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_PRINCE_SR_2_FIELD_SHIFT)) & FLASH_CMPA_PRINCE_SR_2_FIELD_MASK)\r
6914 /*! @} */\r
6915 \r
6916 /*! @name ROTKH - ROTKH0 for Root of Trust Keys Table hash[255:224] ROTKH1 for Root of Trust Keys Table hash[223:192] ROTKH2 for Root of Trust Keys Table hash[191:160] ROTKH3 for Root of Trust Keys Table hash[159:128] ROTKH4 for Root of Trust Keys Table hash[127:96] ROTKH5 for Root of Trust Keys Table hash[95:64] ROTKH6 for Root of Trust Keys Table hash[63:32] ROTKH7 for Root of Trust Keys Table hash[31:0] */\r
6917 /*! @{ */\r
6918 #define FLASH_CMPA_ROTKH_FIELD_MASK              (0xFFFFFFFFU)\r
6919 #define FLASH_CMPA_ROTKH_FIELD_SHIFT             (0U)\r
6920 #define FLASH_CMPA_ROTKH_FIELD(x)                (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_ROTKH_FIELD_SHIFT)) & FLASH_CMPA_ROTKH_FIELD_MASK)\r
6921 /*! @} */\r
6922 \r
6923 /* The count of FLASH_CMPA_ROTKH */\r
6924 #define FLASH_CMPA_ROTKH_COUNT                   (8U)\r
6925 \r
6926 /*! @name CUSTOMER_DEFINED - Customer Defined (Programable through ROM API) */\r
6927 /*! @{ */\r
6928 #define FLASH_CMPA_CUSTOMER_DEFINED_FIELD_MASK   (0xFFFFFFFFU)\r
6929 #define FLASH_CMPA_CUSTOMER_DEFINED_FIELD_SHIFT  (0U)\r
6930 #define FLASH_CMPA_CUSTOMER_DEFINED_FIELD(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_CUSTOMER_DEFINED_FIELD_SHIFT)) & FLASH_CMPA_CUSTOMER_DEFINED_FIELD_MASK)\r
6931 /*! @} */\r
6932 \r
6933 /* The count of FLASH_CMPA_CUSTOMER_DEFINED */\r
6934 #define FLASH_CMPA_CUSTOMER_DEFINED_COUNT        (56U)\r
6935 \r
6936 /*! @name SHA256_DIGEST - SHA256_DIGEST0 for DIGEST[31:0] SHA256_DIGEST1 for DIGEST[63:32] SHA256_DIGEST2 for DIGEST[95:64] SHA256_DIGEST3 for DIGEST[127:96] SHA256_DIGEST4 for DIGEST[159:128] SHA256_DIGEST5 for DIGEST[191:160] SHA256_DIGEST6 for DIGEST[223:192] SHA256_DIGEST7 for DIGEST[255:224] */\r
6937 /*! @{ */\r
6938 #define FLASH_CMPA_SHA256_DIGEST_FIELD_MASK      (0xFFFFFFFFU)\r
6939 #define FLASH_CMPA_SHA256_DIGEST_FIELD_SHIFT     (0U)\r
6940 #define FLASH_CMPA_SHA256_DIGEST_FIELD(x)        (((uint32_t)(((uint32_t)(x)) << FLASH_CMPA_SHA256_DIGEST_FIELD_SHIFT)) & FLASH_CMPA_SHA256_DIGEST_FIELD_MASK)\r
6941 /*! @} */\r
6942 \r
6943 /* The count of FLASH_CMPA_SHA256_DIGEST */\r
6944 #define FLASH_CMPA_SHA256_DIGEST_COUNT           (8U)\r
6945 \r
6946 \r
6947 /*!\r
6948  * @}\r
6949  */ /* end of group FLASH_CMPA_Register_Masks */\r
6950 \r
6951 \r
6952 /* FLASH_CMPA - Peripheral instance base addresses */\r
6953 #if (__ARM_FEATURE_CMSE & 0x2)\r
6954   /** Peripheral FLASH_CMPA base address */\r
6955   #define FLASH_CMPA_BASE                          (0x1009E400u)\r
6956   /** Peripheral FLASH_CMPA base address */\r
6957   #define FLASH_CMPA_BASE_NS                       (0x9E400u)\r
6958   /** Peripheral FLASH_CMPA base pointer */\r
6959   #define FLASH_CMPA                               ((FLASH_CMPA_Type *)FLASH_CMPA_BASE)\r
6960   /** Peripheral FLASH_CMPA base pointer */\r
6961   #define FLASH_CMPA_NS                            ((FLASH_CMPA_Type *)FLASH_CMPA_BASE_NS)\r
6962   /** Array initializer of FLASH_CMPA peripheral base addresses */\r
6963   #define FLASH_CMPA_BASE_ADDRS                    { FLASH_CMPA_BASE }\r
6964   /** Array initializer of FLASH_CMPA peripheral base pointers */\r
6965   #define FLASH_CMPA_BASE_PTRS                     { FLASH_CMPA }\r
6966   /** Array initializer of FLASH_CMPA peripheral base addresses */\r
6967   #define FLASH_CMPA_BASE_ADDRS_NS                 { FLASH_CMPA_BASE_NS }\r
6968   /** Array initializer of FLASH_CMPA peripheral base pointers */\r
6969   #define FLASH_CMPA_BASE_PTRS_NS                  { FLASH_CMPA_NS }\r
6970 #else\r
6971   /** Peripheral FLASH_CMPA base address */\r
6972   #define FLASH_CMPA_BASE                          (0x9E400u)\r
6973   /** Peripheral FLASH_CMPA base pointer */\r
6974   #define FLASH_CMPA                               ((FLASH_CMPA_Type *)FLASH_CMPA_BASE)\r
6975   /** Array initializer of FLASH_CMPA peripheral base addresses */\r
6976   #define FLASH_CMPA_BASE_ADDRS                    { FLASH_CMPA_BASE }\r
6977   /** Array initializer of FLASH_CMPA peripheral base pointers */\r
6978   #define FLASH_CMPA_BASE_PTRS                     { FLASH_CMPA }\r
6979 #endif\r
6980 \r
6981 /*!\r
6982  * @}\r
6983  */ /* end of group FLASH_CMPA_Peripheral_Access_Layer */\r
6984 \r
6985 \r
6986 /* ----------------------------------------------------------------------------\r
6987    -- FLASH_KEY_STORE Peripheral Access Layer\r
6988    ---------------------------------------------------------------------------- */\r
6989 \r
6990 /*!\r
6991  * @addtogroup FLASH_KEY_STORE_Peripheral_Access_Layer FLASH_KEY_STORE Peripheral Access Layer\r
6992  * @{\r
6993  */\r
6994 \r
6995 /** FLASH_KEY_STORE - Register Layout Typedef */\r
6996 typedef struct {\r
6997   struct {                                         /* offset: 0x0 */\r
6998     __IO uint32_t HEADER;                            /**< Valid Key Sore Header : 0x95959595, offset: 0x0 */\r
6999     __IO uint32_t PUF_DISCHARGE_TIME_IN_MS;          /**< puf discharge time in ms., offset: 0x4 */\r
7000   } KEY_STORE_HEADER;\r
7001   __IO uint32_t ACTIVATION_CODE[298];              /**< ., array offset: 0x8, array step: 0x4 */\r
7002   union {                                          /* offset: 0x4B0 */\r
7003     __IO uint32_t SBKEY_KEY_CODE[14];                /**< ., array offset: 0x4B0, array step: 0x4 */\r
7004     struct {                                         /* offset: 0x4B0 */\r
7005       __IO uint32_t SBKEY_HEADER0;                     /**< ., offset: 0x4B0 */\r
7006       __IO uint32_t SBKEY_HEADER1;                     /**< ., offset: 0x4B4 */\r
7007       __IO uint32_t SBKEY_BODY[12];                    /**< ., array offset: 0x4B8, array step: 0x4 */\r
7008     } SBKEY_KEY_CODE_CORE;\r
7009   };\r
7010   union {                                          /* offset: 0x4E8 */\r
7011     __IO uint32_t USER_KEK_KEY_CODE[14];             /**< ., array offset: 0x4E8, array step: 0x4 */\r
7012     struct {                                         /* offset: 0x4E8 */\r
7013       __IO uint32_t USER_KEK_HEADER0;                  /**< ., offset: 0x4E8 */\r
7014       __IO uint32_t USER_KEK_HEADER1;                  /**< ., offset: 0x4EC */\r
7015       __IO uint32_t USER_KEK_BODY[12];                 /**< ., array offset: 0x4F0, array step: 0x4 */\r
7016     } USER_KEK_KEY_CODE_CORE;\r
7017   };\r
7018   union {                                          /* offset: 0x520 */\r
7019     __IO uint32_t UDS_KEY_CODE[14];                  /**< ., array offset: 0x520, array step: 0x4 */\r
7020     struct {                                         /* offset: 0x520 */\r
7021       __IO uint32_t UDS_HEADER0;                       /**< ., offset: 0x520 */\r
7022       __IO uint32_t UDS_HEADER1;                       /**< ., offset: 0x524 */\r
7023       __IO uint32_t UDS_BODY[12];                      /**< ., array offset: 0x528, array step: 0x4 */\r
7024     } UDS_KEY_CODE_CORE;\r
7025   };\r
7026   union {                                          /* offset: 0x558 */\r
7027     __IO uint32_t PRINCE_REGION0_KEY_CODE[14];       /**< ., array offset: 0x558, array step: 0x4 */\r
7028     struct {                                         /* offset: 0x558 */\r
7029       __IO uint32_t PRINCE_REGION0_HEADER0;            /**< ., offset: 0x558 */\r
7030       __IO uint32_t PRINCE_REGION0_HEADER1;            /**< ., offset: 0x55C */\r
7031       __IO uint32_t PRINCE_REGION0_BODY[12];           /**< ., array offset: 0x560, array step: 0x4 */\r
7032     } PRINCE_REGION0_KEY_CODE_CORE;\r
7033   };\r
7034   union {                                          /* offset: 0x590 */\r
7035     __IO uint32_t PRINCE_REGION1_KEY_CODE[14];       /**< ., array offset: 0x590, array step: 0x4 */\r
7036     struct {                                         /* offset: 0x590 */\r
7037       __IO uint32_t PRINCE_REGION1_HEADER0;            /**< ., offset: 0x590 */\r
7038       __IO uint32_t PRINCE_REGION1_HEADER1;            /**< ., offset: 0x594 */\r
7039       __IO uint32_t PRINCE_REGION1_BODY[12];           /**< ., array offset: 0x598, array step: 0x4 */\r
7040     } PRINCE_REGION1_KEY_CODE_CORE;\r
7041   };\r
7042   union {                                          /* offset: 0x5C8 */\r
7043     __IO uint32_t PRINCE_REGION2_KEY_CODE[14];       /**< ., array offset: 0x5C8, array step: 0x4 */\r
7044     struct {                                         /* offset: 0x5C8 */\r
7045       __IO uint32_t PRINCE_REGION2_HEADER0;            /**< ., offset: 0x5C8 */\r
7046       __IO uint32_t PRINCE_REGION2_HEADER1;            /**< ., offset: 0x5CC */\r
7047       __IO uint32_t PRINCE_REGION2_BODY[12];           /**< ., array offset: 0x5D0, array step: 0x4 */\r
7048     } PRINCE_REGION2_KEY_CODE_CORE;\r
7049   };\r
7050 } FLASH_KEY_STORE_Type;\r
7051 \r
7052 /* ----------------------------------------------------------------------------\r
7053    -- FLASH_KEY_STORE Register Masks\r
7054    ---------------------------------------------------------------------------- */\r
7055 \r
7056 /*!\r
7057  * @addtogroup FLASH_KEY_STORE_Register_Masks FLASH_KEY_STORE Register Masks\r
7058  * @{\r
7059  */\r
7060 \r
7061 /*! @name HEADER - Valid Key Sore Header : 0x95959595 */\r
7062 /*! @{ */\r
7063 #define FLASH_KEY_STORE_HEADER_FIELD_MASK        (0xFFFFFFFFU)\r
7064 #define FLASH_KEY_STORE_HEADER_FIELD_SHIFT       (0U)\r
7065 #define FLASH_KEY_STORE_HEADER_FIELD(x)          (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_HEADER_FIELD_SHIFT)) & FLASH_KEY_STORE_HEADER_FIELD_MASK)\r
7066 /*! @} */\r
7067 \r
7068 /*! @name PUF_DISCHARGE_TIME_IN_MS - puf discharge time in ms. */\r
7069 /*! @{ */\r
7070 #define FLASH_KEY_STORE_PUF_DISCHARGE_TIME_IN_MS_FIELD_MASK (0xFFFFFFFFU)\r
7071 #define FLASH_KEY_STORE_PUF_DISCHARGE_TIME_IN_MS_FIELD_SHIFT (0U)\r
7072 #define FLASH_KEY_STORE_PUF_DISCHARGE_TIME_IN_MS_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PUF_DISCHARGE_TIME_IN_MS_FIELD_SHIFT)) & FLASH_KEY_STORE_PUF_DISCHARGE_TIME_IN_MS_FIELD_MASK)\r
7073 /*! @} */\r
7074 \r
7075 /*! @name ACTIVATION_CODE - . */\r
7076 /*! @{ */\r
7077 #define FLASH_KEY_STORE_ACTIVATION_CODE_FIELD_MASK (0xFFFFFFFFU)\r
7078 #define FLASH_KEY_STORE_ACTIVATION_CODE_FIELD_SHIFT (0U)\r
7079 #define FLASH_KEY_STORE_ACTIVATION_CODE_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_ACTIVATION_CODE_FIELD_SHIFT)) & FLASH_KEY_STORE_ACTIVATION_CODE_FIELD_MASK)\r
7080 /*! @} */\r
7081 \r
7082 /* The count of FLASH_KEY_STORE_ACTIVATION_CODE */\r
7083 #define FLASH_KEY_STORE_ACTIVATION_CODE_COUNT    (298U)\r
7084 \r
7085 /*! @name SBKEY_KEY_CODE - . */\r
7086 /*! @{ */\r
7087 #define FLASH_KEY_STORE_SBKEY_KEY_CODE_FIELD_MASK (0xFFFFFFFFU)\r
7088 #define FLASH_KEY_STORE_SBKEY_KEY_CODE_FIELD_SHIFT (0U)\r
7089 #define FLASH_KEY_STORE_SBKEY_KEY_CODE_FIELD(x)  (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_SBKEY_KEY_CODE_FIELD_SHIFT)) & FLASH_KEY_STORE_SBKEY_KEY_CODE_FIELD_MASK)\r
7090 /*! @} */\r
7091 \r
7092 /* The count of FLASH_KEY_STORE_SBKEY_KEY_CODE */\r
7093 #define FLASH_KEY_STORE_SBKEY_KEY_CODE_COUNT     (14U)\r
7094 \r
7095 /*! @name SBKEY_HEADER0 - . */\r
7096 /*! @{ */\r
7097 #define FLASH_KEY_STORE_SBKEY_HEADER0_FIELD_MASK (0xFFFFFFFFU)\r
7098 #define FLASH_KEY_STORE_SBKEY_HEADER0_FIELD_SHIFT (0U)\r
7099 #define FLASH_KEY_STORE_SBKEY_HEADER0_FIELD(x)   (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_SBKEY_HEADER0_FIELD_SHIFT)) & FLASH_KEY_STORE_SBKEY_HEADER0_FIELD_MASK)\r
7100 /*! @} */\r
7101 \r
7102 /*! @name SBKEY_HEADER1 - . */\r
7103 /*! @{ */\r
7104 #define FLASH_KEY_STORE_SBKEY_HEADER1_TYPE_MASK  (0x3U)\r
7105 #define FLASH_KEY_STORE_SBKEY_HEADER1_TYPE_SHIFT (0U)\r
7106 #define FLASH_KEY_STORE_SBKEY_HEADER1_TYPE(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_SBKEY_HEADER1_TYPE_SHIFT)) & FLASH_KEY_STORE_SBKEY_HEADER1_TYPE_MASK)\r
7107 #define FLASH_KEY_STORE_SBKEY_HEADER1_INDEX_MASK (0xF00U)\r
7108 #define FLASH_KEY_STORE_SBKEY_HEADER1_INDEX_SHIFT (8U)\r
7109 #define FLASH_KEY_STORE_SBKEY_HEADER1_INDEX(x)   (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_SBKEY_HEADER1_INDEX_SHIFT)) & FLASH_KEY_STORE_SBKEY_HEADER1_INDEX_MASK)\r
7110 #define FLASH_KEY_STORE_SBKEY_HEADER1_SIZE_MASK  (0x3F000000U)\r
7111 #define FLASH_KEY_STORE_SBKEY_HEADER1_SIZE_SHIFT (24U)\r
7112 #define FLASH_KEY_STORE_SBKEY_HEADER1_SIZE(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_SBKEY_HEADER1_SIZE_SHIFT)) & FLASH_KEY_STORE_SBKEY_HEADER1_SIZE_MASK)\r
7113 /*! @} */\r
7114 \r
7115 /*! @name SBKEY_BODY - . */\r
7116 /*! @{ */\r
7117 #define FLASH_KEY_STORE_SBKEY_BODY_FIELD_MASK    (0xFFFFFFFFU)\r
7118 #define FLASH_KEY_STORE_SBKEY_BODY_FIELD_SHIFT   (0U)\r
7119 #define FLASH_KEY_STORE_SBKEY_BODY_FIELD(x)      (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_SBKEY_BODY_FIELD_SHIFT)) & FLASH_KEY_STORE_SBKEY_BODY_FIELD_MASK)\r
7120 /*! @} */\r
7121 \r
7122 /* The count of FLASH_KEY_STORE_SBKEY_BODY */\r
7123 #define FLASH_KEY_STORE_SBKEY_BODY_COUNT         (12U)\r
7124 \r
7125 /*! @name USER_KEK_KEY_CODE - . */\r
7126 /*! @{ */\r
7127 #define FLASH_KEY_STORE_USER_KEK_KEY_CODE_FIELD_MASK (0xFFFFFFFFU)\r
7128 #define FLASH_KEY_STORE_USER_KEK_KEY_CODE_FIELD_SHIFT (0U)\r
7129 #define FLASH_KEY_STORE_USER_KEK_KEY_CODE_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_USER_KEK_KEY_CODE_FIELD_SHIFT)) & FLASH_KEY_STORE_USER_KEK_KEY_CODE_FIELD_MASK)\r
7130 /*! @} */\r
7131 \r
7132 /* The count of FLASH_KEY_STORE_USER_KEK_KEY_CODE */\r
7133 #define FLASH_KEY_STORE_USER_KEK_KEY_CODE_COUNT  (14U)\r
7134 \r
7135 /*! @name USER_KEK_HEADER0 - . */\r
7136 /*! @{ */\r
7137 #define FLASH_KEY_STORE_USER_KEK_HEADER0_FIELD_MASK (0xFFFFFFFFU)\r
7138 #define FLASH_KEY_STORE_USER_KEK_HEADER0_FIELD_SHIFT (0U)\r
7139 #define FLASH_KEY_STORE_USER_KEK_HEADER0_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_USER_KEK_HEADER0_FIELD_SHIFT)) & FLASH_KEY_STORE_USER_KEK_HEADER0_FIELD_MASK)\r
7140 /*! @} */\r
7141 \r
7142 /*! @name USER_KEK_HEADER1 - . */\r
7143 /*! @{ */\r
7144 #define FLASH_KEY_STORE_USER_KEK_HEADER1_TYPE_MASK (0x3U)\r
7145 #define FLASH_KEY_STORE_USER_KEK_HEADER1_TYPE_SHIFT (0U)\r
7146 #define FLASH_KEY_STORE_USER_KEK_HEADER1_TYPE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_USER_KEK_HEADER1_TYPE_SHIFT)) & FLASH_KEY_STORE_USER_KEK_HEADER1_TYPE_MASK)\r
7147 #define FLASH_KEY_STORE_USER_KEK_HEADER1_INDEX_MASK (0xF00U)\r
7148 #define FLASH_KEY_STORE_USER_KEK_HEADER1_INDEX_SHIFT (8U)\r
7149 #define FLASH_KEY_STORE_USER_KEK_HEADER1_INDEX(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_USER_KEK_HEADER1_INDEX_SHIFT)) & FLASH_KEY_STORE_USER_KEK_HEADER1_INDEX_MASK)\r
7150 #define FLASH_KEY_STORE_USER_KEK_HEADER1_SIZE_MASK (0x3F000000U)\r
7151 #define FLASH_KEY_STORE_USER_KEK_HEADER1_SIZE_SHIFT (24U)\r
7152 #define FLASH_KEY_STORE_USER_KEK_HEADER1_SIZE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_USER_KEK_HEADER1_SIZE_SHIFT)) & FLASH_KEY_STORE_USER_KEK_HEADER1_SIZE_MASK)\r
7153 /*! @} */\r
7154 \r
7155 /*! @name USER_KEK_BODY - . */\r
7156 /*! @{ */\r
7157 #define FLASH_KEY_STORE_USER_KEK_BODY_FIELD_MASK (0xFFFFFFFFU)\r
7158 #define FLASH_KEY_STORE_USER_KEK_BODY_FIELD_SHIFT (0U)\r
7159 #define FLASH_KEY_STORE_USER_KEK_BODY_FIELD(x)   (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_USER_KEK_BODY_FIELD_SHIFT)) & FLASH_KEY_STORE_USER_KEK_BODY_FIELD_MASK)\r
7160 /*! @} */\r
7161 \r
7162 /* The count of FLASH_KEY_STORE_USER_KEK_BODY */\r
7163 #define FLASH_KEY_STORE_USER_KEK_BODY_COUNT      (12U)\r
7164 \r
7165 /*! @name UDS_KEY_CODE - . */\r
7166 /*! @{ */\r
7167 #define FLASH_KEY_STORE_UDS_KEY_CODE_FIELD_MASK  (0xFFFFFFFFU)\r
7168 #define FLASH_KEY_STORE_UDS_KEY_CODE_FIELD_SHIFT (0U)\r
7169 #define FLASH_KEY_STORE_UDS_KEY_CODE_FIELD(x)    (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_UDS_KEY_CODE_FIELD_SHIFT)) & FLASH_KEY_STORE_UDS_KEY_CODE_FIELD_MASK)\r
7170 /*! @} */\r
7171 \r
7172 /* The count of FLASH_KEY_STORE_UDS_KEY_CODE */\r
7173 #define FLASH_KEY_STORE_UDS_KEY_CODE_COUNT       (14U)\r
7174 \r
7175 /*! @name UDS_HEADER0 - . */\r
7176 /*! @{ */\r
7177 #define FLASH_KEY_STORE_UDS_HEADER0_FIELD_MASK   (0xFFFFFFFFU)\r
7178 #define FLASH_KEY_STORE_UDS_HEADER0_FIELD_SHIFT  (0U)\r
7179 #define FLASH_KEY_STORE_UDS_HEADER0_FIELD(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_UDS_HEADER0_FIELD_SHIFT)) & FLASH_KEY_STORE_UDS_HEADER0_FIELD_MASK)\r
7180 /*! @} */\r
7181 \r
7182 /*! @name UDS_HEADER1 - . */\r
7183 /*! @{ */\r
7184 #define FLASH_KEY_STORE_UDS_HEADER1_TYPE_MASK    (0x3U)\r
7185 #define FLASH_KEY_STORE_UDS_HEADER1_TYPE_SHIFT   (0U)\r
7186 #define FLASH_KEY_STORE_UDS_HEADER1_TYPE(x)      (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_UDS_HEADER1_TYPE_SHIFT)) & FLASH_KEY_STORE_UDS_HEADER1_TYPE_MASK)\r
7187 #define FLASH_KEY_STORE_UDS_HEADER1_INDEX_MASK   (0xF00U)\r
7188 #define FLASH_KEY_STORE_UDS_HEADER1_INDEX_SHIFT  (8U)\r
7189 #define FLASH_KEY_STORE_UDS_HEADER1_INDEX(x)     (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_UDS_HEADER1_INDEX_SHIFT)) & FLASH_KEY_STORE_UDS_HEADER1_INDEX_MASK)\r
7190 #define FLASH_KEY_STORE_UDS_HEADER1_SIZE_MASK    (0x3F000000U)\r
7191 #define FLASH_KEY_STORE_UDS_HEADER1_SIZE_SHIFT   (24U)\r
7192 #define FLASH_KEY_STORE_UDS_HEADER1_SIZE(x)      (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_UDS_HEADER1_SIZE_SHIFT)) & FLASH_KEY_STORE_UDS_HEADER1_SIZE_MASK)\r
7193 /*! @} */\r
7194 \r
7195 /*! @name UDS_BODY - . */\r
7196 /*! @{ */\r
7197 #define FLASH_KEY_STORE_UDS_BODY_FIELD_MASK      (0xFFFFFFFFU)\r
7198 #define FLASH_KEY_STORE_UDS_BODY_FIELD_SHIFT     (0U)\r
7199 #define FLASH_KEY_STORE_UDS_BODY_FIELD(x)        (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_UDS_BODY_FIELD_SHIFT)) & FLASH_KEY_STORE_UDS_BODY_FIELD_MASK)\r
7200 /*! @} */\r
7201 \r
7202 /* The count of FLASH_KEY_STORE_UDS_BODY */\r
7203 #define FLASH_KEY_STORE_UDS_BODY_COUNT           (12U)\r
7204 \r
7205 /*! @name PRINCE_REGION0_KEY_CODE - . */\r
7206 /*! @{ */\r
7207 #define FLASH_KEY_STORE_PRINCE_REGION0_KEY_CODE_FIELD_MASK (0xFFFFFFFFU)\r
7208 #define FLASH_KEY_STORE_PRINCE_REGION0_KEY_CODE_FIELD_SHIFT (0U)\r
7209 #define FLASH_KEY_STORE_PRINCE_REGION0_KEY_CODE_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION0_KEY_CODE_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION0_KEY_CODE_FIELD_MASK)\r
7210 /*! @} */\r
7211 \r
7212 /* The count of FLASH_KEY_STORE_PRINCE_REGION0_KEY_CODE */\r
7213 #define FLASH_KEY_STORE_PRINCE_REGION0_KEY_CODE_COUNT (14U)\r
7214 \r
7215 /*! @name PRINCE_REGION0_HEADER0 - . */\r
7216 /*! @{ */\r
7217 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER0_FIELD_MASK (0xFFFFFFFFU)\r
7218 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER0_FIELD_SHIFT (0U)\r
7219 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER0_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION0_HEADER0_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION0_HEADER0_FIELD_MASK)\r
7220 /*! @} */\r
7221 \r
7222 /*! @name PRINCE_REGION0_HEADER1 - . */\r
7223 /*! @{ */\r
7224 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_TYPE_MASK (0x3U)\r
7225 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_TYPE_SHIFT (0U)\r
7226 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_TYPE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_TYPE_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_TYPE_MASK)\r
7227 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_INDEX_MASK (0xF00U)\r
7228 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_INDEX_SHIFT (8U)\r
7229 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_INDEX(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_INDEX_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_INDEX_MASK)\r
7230 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_SIZE_MASK (0x3F000000U)\r
7231 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_SIZE_SHIFT (24U)\r
7232 #define FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_SIZE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_SIZE_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION0_HEADER1_SIZE_MASK)\r
7233 /*! @} */\r
7234 \r
7235 /*! @name PRINCE_REGION0_BODY - . */\r
7236 /*! @{ */\r
7237 #define FLASH_KEY_STORE_PRINCE_REGION0_BODY_FIELD_MASK (0xFFFFFFFFU)\r
7238 #define FLASH_KEY_STORE_PRINCE_REGION0_BODY_FIELD_SHIFT (0U)\r
7239 #define FLASH_KEY_STORE_PRINCE_REGION0_BODY_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION0_BODY_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION0_BODY_FIELD_MASK)\r
7240 /*! @} */\r
7241 \r
7242 /* The count of FLASH_KEY_STORE_PRINCE_REGION0_BODY */\r
7243 #define FLASH_KEY_STORE_PRINCE_REGION0_BODY_COUNT (12U)\r
7244 \r
7245 /*! @name PRINCE_REGION1_KEY_CODE - . */\r
7246 /*! @{ */\r
7247 #define FLASH_KEY_STORE_PRINCE_REGION1_KEY_CODE_FIELD_MASK (0xFFFFFFFFU)\r
7248 #define FLASH_KEY_STORE_PRINCE_REGION1_KEY_CODE_FIELD_SHIFT (0U)\r
7249 #define FLASH_KEY_STORE_PRINCE_REGION1_KEY_CODE_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION1_KEY_CODE_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION1_KEY_CODE_FIELD_MASK)\r
7250 /*! @} */\r
7251 \r
7252 /* The count of FLASH_KEY_STORE_PRINCE_REGION1_KEY_CODE */\r
7253 #define FLASH_KEY_STORE_PRINCE_REGION1_KEY_CODE_COUNT (14U)\r
7254 \r
7255 /*! @name PRINCE_REGION1_HEADER0 - . */\r
7256 /*! @{ */\r
7257 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER0_FIELD_MASK (0xFFFFFFFFU)\r
7258 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER0_FIELD_SHIFT (0U)\r
7259 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER0_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION1_HEADER0_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION1_HEADER0_FIELD_MASK)\r
7260 /*! @} */\r
7261 \r
7262 /*! @name PRINCE_REGION1_HEADER1 - . */\r
7263 /*! @{ */\r
7264 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_TYPE_MASK (0x3U)\r
7265 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_TYPE_SHIFT (0U)\r
7266 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_TYPE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_TYPE_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_TYPE_MASK)\r
7267 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_INDEX_MASK (0xF00U)\r
7268 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_INDEX_SHIFT (8U)\r
7269 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_INDEX(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_INDEX_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_INDEX_MASK)\r
7270 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_SIZE_MASK (0x3F000000U)\r
7271 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_SIZE_SHIFT (24U)\r
7272 #define FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_SIZE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_SIZE_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION1_HEADER1_SIZE_MASK)\r
7273 /*! @} */\r
7274 \r
7275 /*! @name PRINCE_REGION1_BODY - . */\r
7276 /*! @{ */\r
7277 #define FLASH_KEY_STORE_PRINCE_REGION1_BODY_FIELD_MASK (0xFFFFFFFFU)\r
7278 #define FLASH_KEY_STORE_PRINCE_REGION1_BODY_FIELD_SHIFT (0U)\r
7279 #define FLASH_KEY_STORE_PRINCE_REGION1_BODY_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION1_BODY_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION1_BODY_FIELD_MASK)\r
7280 /*! @} */\r
7281 \r
7282 /* The count of FLASH_KEY_STORE_PRINCE_REGION1_BODY */\r
7283 #define FLASH_KEY_STORE_PRINCE_REGION1_BODY_COUNT (12U)\r
7284 \r
7285 /*! @name PRINCE_REGION2_KEY_CODE - . */\r
7286 /*! @{ */\r
7287 #define FLASH_KEY_STORE_PRINCE_REGION2_KEY_CODE_FIELD_MASK (0xFFFFFFFFU)\r
7288 #define FLASH_KEY_STORE_PRINCE_REGION2_KEY_CODE_FIELD_SHIFT (0U)\r
7289 #define FLASH_KEY_STORE_PRINCE_REGION2_KEY_CODE_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION2_KEY_CODE_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION2_KEY_CODE_FIELD_MASK)\r
7290 /*! @} */\r
7291 \r
7292 /* The count of FLASH_KEY_STORE_PRINCE_REGION2_KEY_CODE */\r
7293 #define FLASH_KEY_STORE_PRINCE_REGION2_KEY_CODE_COUNT (14U)\r
7294 \r
7295 /*! @name PRINCE_REGION2_HEADER0 - . */\r
7296 /*! @{ */\r
7297 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER0_FIELD_MASK (0xFFFFFFFFU)\r
7298 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER0_FIELD_SHIFT (0U)\r
7299 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER0_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION2_HEADER0_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION2_HEADER0_FIELD_MASK)\r
7300 /*! @} */\r
7301 \r
7302 /*! @name PRINCE_REGION2_HEADER1 - . */\r
7303 /*! @{ */\r
7304 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_TYPE_MASK (0x3U)\r
7305 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_TYPE_SHIFT (0U)\r
7306 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_TYPE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_TYPE_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_TYPE_MASK)\r
7307 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_INDEX_MASK (0xF00U)\r
7308 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_INDEX_SHIFT (8U)\r
7309 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_INDEX(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_INDEX_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_INDEX_MASK)\r
7310 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_SIZE_MASK (0x3F000000U)\r
7311 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_SIZE_SHIFT (24U)\r
7312 #define FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_SIZE(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_SIZE_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION2_HEADER1_SIZE_MASK)\r
7313 /*! @} */\r
7314 \r
7315 /*! @name PRINCE_REGION2_BODY - . */\r
7316 /*! @{ */\r
7317 #define FLASH_KEY_STORE_PRINCE_REGION2_BODY_FIELD_MASK (0xFFFFFFFFU)\r
7318 #define FLASH_KEY_STORE_PRINCE_REGION2_BODY_FIELD_SHIFT (0U)\r
7319 #define FLASH_KEY_STORE_PRINCE_REGION2_BODY_FIELD(x) (((uint32_t)(((uint32_t)(x)) << FLASH_KEY_STORE_PRINCE_REGION2_BODY_FIELD_SHIFT)) & FLASH_KEY_STORE_PRINCE_REGION2_BODY_FIELD_MASK)\r
7320 /*! @} */\r
7321 \r
7322 /* The count of FLASH_KEY_STORE_PRINCE_REGION2_BODY */\r
7323 #define FLASH_KEY_STORE_PRINCE_REGION2_BODY_COUNT (12U)\r
7324 \r
7325 \r
7326 /*!\r
7327  * @}\r
7328  */ /* end of group FLASH_KEY_STORE_Register_Masks */\r
7329 \r
7330 \r
7331 /* FLASH_KEY_STORE - Peripheral instance base addresses */\r
7332 #if (__ARM_FEATURE_CMSE & 0x2)\r
7333   /** Peripheral FLASH_KEY_STORE base address */\r
7334   #define FLASH_KEY_STORE_BASE                     (0x1009E600u)\r
7335   /** Peripheral FLASH_KEY_STORE base address */\r
7336   #define FLASH_KEY_STORE_BASE_NS                  (0x9E600u)\r
7337   /** Peripheral FLASH_KEY_STORE base pointer */\r
7338   #define FLASH_KEY_STORE                          ((FLASH_KEY_STORE_Type *)FLASH_KEY_STORE_BASE)\r
7339   /** Peripheral FLASH_KEY_STORE base pointer */\r
7340   #define FLASH_KEY_STORE_NS                       ((FLASH_KEY_STORE_Type *)FLASH_KEY_STORE_BASE_NS)\r
7341   /** Array initializer of FLASH_KEY_STORE peripheral base addresses */\r
7342   #define FLASH_KEY_STORE_BASE_ADDRS               { FLASH_KEY_STORE_BASE }\r
7343   /** Array initializer of FLASH_KEY_STORE peripheral base pointers */\r
7344   #define FLASH_KEY_STORE_BASE_PTRS                { FLASH_KEY_STORE }\r
7345   /** Array initializer of FLASH_KEY_STORE peripheral base addresses */\r
7346   #define FLASH_KEY_STORE_BASE_ADDRS_NS            { FLASH_KEY_STORE_BASE_NS }\r
7347   /** Array initializer of FLASH_KEY_STORE peripheral base pointers */\r
7348   #define FLASH_KEY_STORE_BASE_PTRS_NS             { FLASH_KEY_STORE_NS }\r
7349 #else\r
7350   /** Peripheral FLASH_KEY_STORE base address */\r
7351   #define FLASH_KEY_STORE_BASE                     (0x9E600u)\r
7352   /** Peripheral FLASH_KEY_STORE base pointer */\r
7353   #define FLASH_KEY_STORE                          ((FLASH_KEY_STORE_Type *)FLASH_KEY_STORE_BASE)\r
7354   /** Array initializer of FLASH_KEY_STORE peripheral base addresses */\r
7355   #define FLASH_KEY_STORE_BASE_ADDRS               { FLASH_KEY_STORE_BASE }\r
7356   /** Array initializer of FLASH_KEY_STORE peripheral base pointers */\r
7357   #define FLASH_KEY_STORE_BASE_PTRS                { FLASH_KEY_STORE }\r
7358 #endif\r
7359 \r
7360 /*!\r
7361  * @}\r
7362  */ /* end of group FLASH_KEY_STORE_Peripheral_Access_Layer */\r
7363 \r
7364 \r
7365 /* ----------------------------------------------------------------------------\r
7366    -- FLEXCOMM Peripheral Access Layer\r
7367    ---------------------------------------------------------------------------- */\r
7368 \r
7369 /*!\r
7370  * @addtogroup FLEXCOMM_Peripheral_Access_Layer FLEXCOMM Peripheral Access Layer\r
7371  * @{\r
7372  */\r
7373 \r
7374 /** FLEXCOMM - Register Layout Typedef */\r
7375 typedef struct {\r
7376        uint8_t RESERVED_0[4088];\r
7377   __IO uint32_t PSELID;                            /**< Peripheral Select and Flexcomm ID register., offset: 0xFF8 */\r
7378   __I  uint32_t PID;                               /**< Peripheral identification register., offset: 0xFFC */\r
7379 } FLEXCOMM_Type;\r
7380 \r
7381 /* ----------------------------------------------------------------------------\r
7382    -- FLEXCOMM Register Masks\r
7383    ---------------------------------------------------------------------------- */\r
7384 \r
7385 /*!\r
7386  * @addtogroup FLEXCOMM_Register_Masks FLEXCOMM Register Masks\r
7387  * @{\r
7388  */\r
7389 \r
7390 /*! @name PSELID - Peripheral Select and Flexcomm ID register. */\r
7391 /*! @{ */\r
7392 #define FLEXCOMM_PSELID_PERSEL_MASK              (0x7U)\r
7393 #define FLEXCOMM_PSELID_PERSEL_SHIFT             (0U)\r
7394 /*! PERSEL - Peripheral Select. This field is writable by software.\r
7395  *  0b000..No peripheral selected.\r
7396  *  0b001..USART function selected.\r
7397  *  0b010..SPI function selected.\r
7398  *  0b011..I2C function selected.\r
7399  *  0b100..I2S transmit function selected.\r
7400  *  0b101..I2S receive function selected.\r
7401  *  0b110..Reserved\r
7402  *  0b111..Reserved\r
7403  */\r
7404 #define FLEXCOMM_PSELID_PERSEL(x)                (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PSELID_PERSEL_SHIFT)) & FLEXCOMM_PSELID_PERSEL_MASK)\r
7405 #define FLEXCOMM_PSELID_LOCK_MASK                (0x8U)\r
7406 #define FLEXCOMM_PSELID_LOCK_SHIFT               (3U)\r
7407 /*! LOCK - Lock the peripheral select. This field is writable by software.\r
7408  *  0b0..Peripheral select can be changed by software.\r
7409  *  0b1..Peripheral select is locked and cannot be changed until this Flexcomm or the entire device is reset.\r
7410  */\r
7411 #define FLEXCOMM_PSELID_LOCK(x)                  (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PSELID_LOCK_SHIFT)) & FLEXCOMM_PSELID_LOCK_MASK)\r
7412 #define FLEXCOMM_PSELID_USARTPRESENT_MASK        (0x10U)\r
7413 #define FLEXCOMM_PSELID_USARTPRESENT_SHIFT       (4U)\r
7414 /*! USARTPRESENT - USART present indicator. This field is Read-only.\r
7415  *  0b0..This Flexcomm does not include the USART function.\r
7416  *  0b1..This Flexcomm includes the USART function.\r
7417  */\r
7418 #define FLEXCOMM_PSELID_USARTPRESENT(x)          (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PSELID_USARTPRESENT_SHIFT)) & FLEXCOMM_PSELID_USARTPRESENT_MASK)\r
7419 #define FLEXCOMM_PSELID_SPIPRESENT_MASK          (0x20U)\r
7420 #define FLEXCOMM_PSELID_SPIPRESENT_SHIFT         (5U)\r
7421 /*! SPIPRESENT - SPI present indicator. This field is Read-only.\r
7422  *  0b0..This Flexcomm does not include the SPI function.\r
7423  *  0b1..This Flexcomm includes the SPI function.\r
7424  */\r
7425 #define FLEXCOMM_PSELID_SPIPRESENT(x)            (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PSELID_SPIPRESENT_SHIFT)) & FLEXCOMM_PSELID_SPIPRESENT_MASK)\r
7426 #define FLEXCOMM_PSELID_I2CPRESENT_MASK          (0x40U)\r
7427 #define FLEXCOMM_PSELID_I2CPRESENT_SHIFT         (6U)\r
7428 /*! I2CPRESENT - I2C present indicator. This field is Read-only.\r
7429  *  0b0..This Flexcomm does not include the I2C function.\r
7430  *  0b1..This Flexcomm includes the I2C function.\r
7431  */\r
7432 #define FLEXCOMM_PSELID_I2CPRESENT(x)            (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PSELID_I2CPRESENT_SHIFT)) & FLEXCOMM_PSELID_I2CPRESENT_MASK)\r
7433 #define FLEXCOMM_PSELID_I2SPRESENT_MASK          (0x80U)\r
7434 #define FLEXCOMM_PSELID_I2SPRESENT_SHIFT         (7U)\r
7435 /*! I2SPRESENT - I 2S present indicator. This field is Read-only.\r
7436  *  0b0..This Flexcomm does not include the I2S function.\r
7437  *  0b1..This Flexcomm includes the I2S function.\r
7438  */\r
7439 #define FLEXCOMM_PSELID_I2SPRESENT(x)            (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PSELID_I2SPRESENT_SHIFT)) & FLEXCOMM_PSELID_I2SPRESENT_MASK)\r
7440 #define FLEXCOMM_PSELID_ID_MASK                  (0xFFFFF000U)\r
7441 #define FLEXCOMM_PSELID_ID_SHIFT                 (12U)\r
7442 #define FLEXCOMM_PSELID_ID(x)                    (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PSELID_ID_SHIFT)) & FLEXCOMM_PSELID_ID_MASK)\r
7443 /*! @} */\r
7444 \r
7445 /*! @name PID - Peripheral identification register. */\r
7446 /*! @{ */\r
7447 #define FLEXCOMM_PID_Aperture_MASK               (0xFFU)\r
7448 #define FLEXCOMM_PID_Aperture_SHIFT              (0U)\r
7449 #define FLEXCOMM_PID_Aperture(x)                 (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PID_Aperture_SHIFT)) & FLEXCOMM_PID_Aperture_MASK)\r
7450 #define FLEXCOMM_PID_Minor_Rev_MASK              (0xF00U)\r
7451 #define FLEXCOMM_PID_Minor_Rev_SHIFT             (8U)\r
7452 #define FLEXCOMM_PID_Minor_Rev(x)                (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PID_Minor_Rev_SHIFT)) & FLEXCOMM_PID_Minor_Rev_MASK)\r
7453 #define FLEXCOMM_PID_Major_Rev_MASK              (0xF000U)\r
7454 #define FLEXCOMM_PID_Major_Rev_SHIFT             (12U)\r
7455 #define FLEXCOMM_PID_Major_Rev(x)                (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PID_Major_Rev_SHIFT)) & FLEXCOMM_PID_Major_Rev_MASK)\r
7456 #define FLEXCOMM_PID_ID_MASK                     (0xFFFF0000U)\r
7457 #define FLEXCOMM_PID_ID_SHIFT                    (16U)\r
7458 #define FLEXCOMM_PID_ID(x)                       (((uint32_t)(((uint32_t)(x)) << FLEXCOMM_PID_ID_SHIFT)) & FLEXCOMM_PID_ID_MASK)\r
7459 /*! @} */\r
7460 \r
7461 \r
7462 /*!\r
7463  * @}\r
7464  */ /* end of group FLEXCOMM_Register_Masks */\r
7465 \r
7466 \r
7467 /* FLEXCOMM - Peripheral instance base addresses */\r
7468 #if (__ARM_FEATURE_CMSE & 0x2)\r
7469   /** Peripheral FLEXCOMM0 base address */\r
7470   #define FLEXCOMM0_BASE                           (0x50086000u)\r
7471   /** Peripheral FLEXCOMM0 base address */\r
7472   #define FLEXCOMM0_BASE_NS                        (0x40086000u)\r
7473   /** Peripheral FLEXCOMM0 base pointer */\r
7474   #define FLEXCOMM0                                ((FLEXCOMM_Type *)FLEXCOMM0_BASE)\r
7475   /** Peripheral FLEXCOMM0 base pointer */\r
7476   #define FLEXCOMM0_NS                             ((FLEXCOMM_Type *)FLEXCOMM0_BASE_NS)\r
7477   /** Peripheral FLEXCOMM1 base address */\r
7478   #define FLEXCOMM1_BASE                           (0x50087000u)\r
7479   /** Peripheral FLEXCOMM1 base address */\r
7480   #define FLEXCOMM1_BASE_NS                        (0x40087000u)\r
7481   /** Peripheral FLEXCOMM1 base pointer */\r
7482   #define FLEXCOMM1                                ((FLEXCOMM_Type *)FLEXCOMM1_BASE)\r
7483   /** Peripheral FLEXCOMM1 base pointer */\r
7484   #define FLEXCOMM1_NS                             ((FLEXCOMM_Type *)FLEXCOMM1_BASE_NS)\r
7485   /** Peripheral FLEXCOMM2 base address */\r
7486   #define FLEXCOMM2_BASE                           (0x50088000u)\r
7487   /** Peripheral FLEXCOMM2 base address */\r
7488   #define FLEXCOMM2_BASE_NS                        (0x40088000u)\r
7489   /** Peripheral FLEXCOMM2 base pointer */\r
7490   #define FLEXCOMM2                                ((FLEXCOMM_Type *)FLEXCOMM2_BASE)\r
7491   /** Peripheral FLEXCOMM2 base pointer */\r
7492   #define FLEXCOMM2_NS                             ((FLEXCOMM_Type *)FLEXCOMM2_BASE_NS)\r
7493   /** Peripheral FLEXCOMM3 base address */\r
7494   #define FLEXCOMM3_BASE                           (0x50089000u)\r
7495   /** Peripheral FLEXCOMM3 base address */\r
7496   #define FLEXCOMM3_BASE_NS                        (0x40089000u)\r
7497   /** Peripheral FLEXCOMM3 base pointer */\r
7498   #define FLEXCOMM3                                ((FLEXCOMM_Type *)FLEXCOMM3_BASE)\r
7499   /** Peripheral FLEXCOMM3 base pointer */\r
7500   #define FLEXCOMM3_NS                             ((FLEXCOMM_Type *)FLEXCOMM3_BASE_NS)\r
7501   /** Peripheral FLEXCOMM4 base address */\r
7502   #define FLEXCOMM4_BASE                           (0x5008A000u)\r
7503   /** Peripheral FLEXCOMM4 base address */\r
7504   #define FLEXCOMM4_BASE_NS                        (0x4008A000u)\r
7505   /** Peripheral FLEXCOMM4 base pointer */\r
7506   #define FLEXCOMM4                                ((FLEXCOMM_Type *)FLEXCOMM4_BASE)\r
7507   /** Peripheral FLEXCOMM4 base pointer */\r
7508   #define FLEXCOMM4_NS                             ((FLEXCOMM_Type *)FLEXCOMM4_BASE_NS)\r
7509   /** Peripheral FLEXCOMM5 base address */\r
7510   #define FLEXCOMM5_BASE                           (0x50096000u)\r
7511   /** Peripheral FLEXCOMM5 base address */\r
7512   #define FLEXCOMM5_BASE_NS                        (0x40096000u)\r
7513   /** Peripheral FLEXCOMM5 base pointer */\r
7514   #define FLEXCOMM5                                ((FLEXCOMM_Type *)FLEXCOMM5_BASE)\r
7515   /** Peripheral FLEXCOMM5 base pointer */\r
7516   #define FLEXCOMM5_NS                             ((FLEXCOMM_Type *)FLEXCOMM5_BASE_NS)\r
7517   /** Peripheral FLEXCOMM6 base address */\r
7518   #define FLEXCOMM6_BASE                           (0x50097000u)\r
7519   /** Peripheral FLEXCOMM6 base address */\r
7520   #define FLEXCOMM6_BASE_NS                        (0x40097000u)\r
7521   /** Peripheral FLEXCOMM6 base pointer */\r
7522   #define FLEXCOMM6                                ((FLEXCOMM_Type *)FLEXCOMM6_BASE)\r
7523   /** Peripheral FLEXCOMM6 base pointer */\r
7524   #define FLEXCOMM6_NS                             ((FLEXCOMM_Type *)FLEXCOMM6_BASE_NS)\r
7525   /** Peripheral FLEXCOMM7 base address */\r
7526   #define FLEXCOMM7_BASE                           (0x50098000u)\r
7527   /** Peripheral FLEXCOMM7 base address */\r
7528   #define FLEXCOMM7_BASE_NS                        (0x40098000u)\r
7529   /** Peripheral FLEXCOMM7 base pointer */\r
7530   #define FLEXCOMM7                                ((FLEXCOMM_Type *)FLEXCOMM7_BASE)\r
7531   /** Peripheral FLEXCOMM7 base pointer */\r
7532   #define FLEXCOMM7_NS                             ((FLEXCOMM_Type *)FLEXCOMM7_BASE_NS)\r
7533   /** Peripheral FLEXCOMM8 base address */\r
7534   #define FLEXCOMM8_BASE                           (0x5009F000u)\r
7535   /** Peripheral FLEXCOMM8 base address */\r
7536   #define FLEXCOMM8_BASE_NS                        (0x4009F000u)\r
7537   /** Peripheral FLEXCOMM8 base pointer */\r
7538   #define FLEXCOMM8                                ((FLEXCOMM_Type *)FLEXCOMM8_BASE)\r
7539   /** Peripheral FLEXCOMM8 base pointer */\r
7540   #define FLEXCOMM8_NS                             ((FLEXCOMM_Type *)FLEXCOMM8_BASE_NS)\r
7541   /** Array initializer of FLEXCOMM peripheral base addresses */\r
7542   #define FLEXCOMM_BASE_ADDRS                      { FLEXCOMM0_BASE, FLEXCOMM1_BASE, FLEXCOMM2_BASE, FLEXCOMM3_BASE, FLEXCOMM4_BASE, FLEXCOMM5_BASE, FLEXCOMM6_BASE, FLEXCOMM7_BASE, FLEXCOMM8_BASE }\r
7543   /** Array initializer of FLEXCOMM peripheral base pointers */\r
7544   #define FLEXCOMM_BASE_PTRS                       { FLEXCOMM0, FLEXCOMM1, FLEXCOMM2, FLEXCOMM3, FLEXCOMM4, FLEXCOMM5, FLEXCOMM6, FLEXCOMM7, FLEXCOMM8 }\r
7545   /** Array initializer of FLEXCOMM peripheral base addresses */\r
7546   #define FLEXCOMM_BASE_ADDRS_NS                   { FLEXCOMM0_BASE_NS, FLEXCOMM1_BASE_NS, FLEXCOMM2_BASE_NS, FLEXCOMM3_BASE_NS, FLEXCOMM4_BASE_NS, FLEXCOMM5_BASE_NS, FLEXCOMM6_BASE_NS, FLEXCOMM7_BASE_NS, FLEXCOMM8_BASE_NS }\r
7547   /** Array initializer of FLEXCOMM peripheral base pointers */\r
7548   #define FLEXCOMM_BASE_PTRS_NS                    { FLEXCOMM0_NS, FLEXCOMM1_NS, FLEXCOMM2_NS, FLEXCOMM3_NS, FLEXCOMM4_NS, FLEXCOMM5_NS, FLEXCOMM6_NS, FLEXCOMM7_NS, FLEXCOMM8_NS }\r
7549 #else\r
7550   /** Peripheral FLEXCOMM0 base address */\r
7551   #define FLEXCOMM0_BASE                           (0x40086000u)\r
7552   /** Peripheral FLEXCOMM0 base pointer */\r
7553   #define FLEXCOMM0                                ((FLEXCOMM_Type *)FLEXCOMM0_BASE)\r
7554   /** Peripheral FLEXCOMM1 base address */\r
7555   #define FLEXCOMM1_BASE                           (0x40087000u)\r
7556   /** Peripheral FLEXCOMM1 base pointer */\r
7557   #define FLEXCOMM1                                ((FLEXCOMM_Type *)FLEXCOMM1_BASE)\r
7558   /** Peripheral FLEXCOMM2 base address */\r
7559   #define FLEXCOMM2_BASE                           (0x40088000u)\r
7560   /** Peripheral FLEXCOMM2 base pointer */\r
7561   #define FLEXCOMM2                                ((FLEXCOMM_Type *)FLEXCOMM2_BASE)\r
7562   /** Peripheral FLEXCOMM3 base address */\r
7563   #define FLEXCOMM3_BASE                           (0x40089000u)\r
7564   /** Peripheral FLEXCOMM3 base pointer */\r
7565   #define FLEXCOMM3                                ((FLEXCOMM_Type *)FLEXCOMM3_BASE)\r
7566   /** Peripheral FLEXCOMM4 base address */\r
7567   #define FLEXCOMM4_BASE                           (0x4008A000u)\r
7568   /** Peripheral FLEXCOMM4 base pointer */\r
7569   #define FLEXCOMM4                                ((FLEXCOMM_Type *)FLEXCOMM4_BASE)\r
7570   /** Peripheral FLEXCOMM5 base address */\r
7571   #define FLEXCOMM5_BASE                           (0x40096000u)\r
7572   /** Peripheral FLEXCOMM5 base pointer */\r
7573   #define FLEXCOMM5                                ((FLEXCOMM_Type *)FLEXCOMM5_BASE)\r
7574   /** Peripheral FLEXCOMM6 base address */\r
7575   #define FLEXCOMM6_BASE                           (0x40097000u)\r
7576   /** Peripheral FLEXCOMM6 base pointer */\r
7577   #define FLEXCOMM6                                ((FLEXCOMM_Type *)FLEXCOMM6_BASE)\r
7578   /** Peripheral FLEXCOMM7 base address */\r
7579   #define FLEXCOMM7_BASE                           (0x40098000u)\r
7580   /** Peripheral FLEXCOMM7 base pointer */\r
7581   #define FLEXCOMM7                                ((FLEXCOMM_Type *)FLEXCOMM7_BASE)\r
7582   /** Peripheral FLEXCOMM8 base address */\r
7583   #define FLEXCOMM8_BASE                           (0x4009F000u)\r
7584   /** Peripheral FLEXCOMM8 base pointer */\r
7585   #define FLEXCOMM8                                ((FLEXCOMM_Type *)FLEXCOMM8_BASE)\r
7586   /** Array initializer of FLEXCOMM peripheral base addresses */\r
7587   #define FLEXCOMM_BASE_ADDRS                      { FLEXCOMM0_BASE, FLEXCOMM1_BASE, FLEXCOMM2_BASE, FLEXCOMM3_BASE, FLEXCOMM4_BASE, FLEXCOMM5_BASE, FLEXCOMM6_BASE, FLEXCOMM7_BASE, FLEXCOMM8_BASE }\r
7588   /** Array initializer of FLEXCOMM peripheral base pointers */\r
7589   #define FLEXCOMM_BASE_PTRS                       { FLEXCOMM0, FLEXCOMM1, FLEXCOMM2, FLEXCOMM3, FLEXCOMM4, FLEXCOMM5, FLEXCOMM6, FLEXCOMM7, FLEXCOMM8 }\r
7590 #endif\r
7591 /** Interrupt vectors for the FLEXCOMM peripheral type */\r
7592 #define FLEXCOMM_IRQS                            { FLEXCOMM0_IRQn, FLEXCOMM1_IRQn, FLEXCOMM2_IRQn, FLEXCOMM3_IRQn, FLEXCOMM4_IRQn, FLEXCOMM5_IRQn, FLEXCOMM6_IRQn, FLEXCOMM7_IRQn, LSPI_HS_IRQn }\r
7593 \r
7594 /*!\r
7595  * @}\r
7596  */ /* end of group FLEXCOMM_Peripheral_Access_Layer */\r
7597 \r
7598 \r
7599 /* ----------------------------------------------------------------------------\r
7600    -- GINT Peripheral Access Layer\r
7601    ---------------------------------------------------------------------------- */\r
7602 \r
7603 /*!\r
7604  * @addtogroup GINT_Peripheral_Access_Layer GINT Peripheral Access Layer\r
7605  * @{\r
7606  */\r
7607 \r
7608 /** GINT - Register Layout Typedef */\r
7609 typedef struct {\r
7610   __IO uint32_t CTRL;                              /**< GPIO grouped interrupt control register, offset: 0x0 */\r
7611        uint8_t RESERVED_0[28];\r
7612   __IO uint32_t PORT_POL[2];                       /**< GPIO grouped interrupt port 0 polarity register, array offset: 0x20, array step: 0x4 */\r
7613        uint8_t RESERVED_1[24];\r
7614   __IO uint32_t PORT_ENA[2];                       /**< GPIO grouped interrupt port 0 enable register, array offset: 0x40, array step: 0x4 */\r
7615 } GINT_Type;\r
7616 \r
7617 /* ----------------------------------------------------------------------------\r
7618    -- GINT Register Masks\r
7619    ---------------------------------------------------------------------------- */\r
7620 \r
7621 /*!\r
7622  * @addtogroup GINT_Register_Masks GINT Register Masks\r
7623  * @{\r
7624  */\r
7625 \r
7626 /*! @name CTRL - GPIO grouped interrupt control register */\r
7627 /*! @{ */\r
7628 #define GINT_CTRL_INT_MASK                       (0x1U)\r
7629 #define GINT_CTRL_INT_SHIFT                      (0U)\r
7630 /*! INT - Group interrupt status. This bit is cleared by writing a one to it. Writing zero has no effect.\r
7631  *  0b0..No request. No interrupt request is pending.\r
7632  *  0b1..Request active. Interrupt request is active.\r
7633  */\r
7634 #define GINT_CTRL_INT(x)                         (((uint32_t)(((uint32_t)(x)) << GINT_CTRL_INT_SHIFT)) & GINT_CTRL_INT_MASK)\r
7635 #define GINT_CTRL_COMB_MASK                      (0x2U)\r
7636 #define GINT_CTRL_COMB_SHIFT                     (1U)\r
7637 /*! COMB - Combine enabled inputs for group interrupt\r
7638  *  0b0..Or. OR functionality: A grouped interrupt is generated when any one of the enabled inputs is active (based on its programmed polarity).\r
7639  *  0b1..And. AND functionality: An interrupt is generated when all enabled bits are active (based on their programmed polarity).\r
7640  */\r
7641 #define GINT_CTRL_COMB(x)                        (((uint32_t)(((uint32_t)(x)) << GINT_CTRL_COMB_SHIFT)) & GINT_CTRL_COMB_MASK)\r
7642 #define GINT_CTRL_TRIG_MASK                      (0x4U)\r
7643 #define GINT_CTRL_TRIG_SHIFT                     (2U)\r
7644 /*! TRIG - Group interrupt trigger\r
7645  *  0b0..Edge-triggered.\r
7646  *  0b1..Level-triggered.\r
7647  */\r
7648 #define GINT_CTRL_TRIG(x)                        (((uint32_t)(((uint32_t)(x)) << GINT_CTRL_TRIG_SHIFT)) & GINT_CTRL_TRIG_MASK)\r
7649 /*! @} */\r
7650 \r
7651 /*! @name PORT_POL - GPIO grouped interrupt port 0 polarity register */\r
7652 /*! @{ */\r
7653 #define GINT_PORT_POL_POL_MASK                   (0xFFFFFFFFU)\r
7654 #define GINT_PORT_POL_POL_SHIFT                  (0U)\r
7655 #define GINT_PORT_POL_POL(x)                     (((uint32_t)(((uint32_t)(x)) << GINT_PORT_POL_POL_SHIFT)) & GINT_PORT_POL_POL_MASK)\r
7656 /*! @} */\r
7657 \r
7658 /* The count of GINT_PORT_POL */\r
7659 #define GINT_PORT_POL_COUNT                      (2U)\r
7660 \r
7661 /*! @name PORT_ENA - GPIO grouped interrupt port 0 enable register */\r
7662 /*! @{ */\r
7663 #define GINT_PORT_ENA_ENA_MASK                   (0xFFFFFFFFU)\r
7664 #define GINT_PORT_ENA_ENA_SHIFT                  (0U)\r
7665 #define GINT_PORT_ENA_ENA(x)                     (((uint32_t)(((uint32_t)(x)) << GINT_PORT_ENA_ENA_SHIFT)) & GINT_PORT_ENA_ENA_MASK)\r
7666 /*! @} */\r
7667 \r
7668 /* The count of GINT_PORT_ENA */\r
7669 #define GINT_PORT_ENA_COUNT                      (2U)\r
7670 \r
7671 \r
7672 /*!\r
7673  * @}\r
7674  */ /* end of group GINT_Register_Masks */\r
7675 \r
7676 \r
7677 /* GINT - Peripheral instance base addresses */\r
7678 #if (__ARM_FEATURE_CMSE & 0x2)\r
7679   /** Peripheral GINT0 base address */\r
7680   #define GINT0_BASE                               (0x50002000u)\r
7681   /** Peripheral GINT0 base address */\r
7682   #define GINT0_BASE_NS                            (0x40002000u)\r
7683   /** Peripheral GINT0 base pointer */\r
7684   #define GINT0                                    ((GINT_Type *)GINT0_BASE)\r
7685   /** Peripheral GINT0 base pointer */\r
7686   #define GINT0_NS                                 ((GINT_Type *)GINT0_BASE_NS)\r
7687   /** Peripheral GINT1 base address */\r
7688   #define GINT1_BASE                               (0x50003000u)\r
7689   /** Peripheral GINT1 base address */\r
7690   #define GINT1_BASE_NS                            (0x40003000u)\r
7691   /** Peripheral GINT1 base pointer */\r
7692   #define GINT1                                    ((GINT_Type *)GINT1_BASE)\r
7693   /** Peripheral GINT1 base pointer */\r
7694   #define GINT1_NS                                 ((GINT_Type *)GINT1_BASE_NS)\r
7695   /** Array initializer of GINT peripheral base addresses */\r
7696   #define GINT_BASE_ADDRS                          { GINT0_BASE, GINT1_BASE }\r
7697   /** Array initializer of GINT peripheral base pointers */\r
7698   #define GINT_BASE_PTRS                           { GINT0, GINT1 }\r
7699   /** Array initializer of GINT peripheral base addresses */\r
7700   #define GINT_BASE_ADDRS_NS                       { GINT0_BASE_NS, GINT1_BASE_NS }\r
7701   /** Array initializer of GINT peripheral base pointers */\r
7702   #define GINT_BASE_PTRS_NS                        { GINT0_NS, GINT1_NS }\r
7703 #else\r
7704   /** Peripheral GINT0 base address */\r
7705   #define GINT0_BASE                               (0x40002000u)\r
7706   /** Peripheral GINT0 base pointer */\r
7707   #define GINT0                                    ((GINT_Type *)GINT0_BASE)\r
7708   /** Peripheral GINT1 base address */\r
7709   #define GINT1_BASE                               (0x40003000u)\r
7710   /** Peripheral GINT1 base pointer */\r
7711   #define GINT1                                    ((GINT_Type *)GINT1_BASE)\r
7712   /** Array initializer of GINT peripheral base addresses */\r
7713   #define GINT_BASE_ADDRS                          { GINT0_BASE, GINT1_BASE }\r
7714   /** Array initializer of GINT peripheral base pointers */\r
7715   #define GINT_BASE_PTRS                           { GINT0, GINT1 }\r
7716 #endif\r
7717 /** Interrupt vectors for the GINT peripheral type */\r
7718 #define GINT_IRQS                                { GINT0_IRQn, GINT1_IRQn }\r
7719 \r
7720 /*!\r
7721  * @}\r
7722  */ /* end of group GINT_Peripheral_Access_Layer */\r
7723 \r
7724 \r
7725 /* ----------------------------------------------------------------------------\r
7726    -- GPIO Peripheral Access Layer\r
7727    ---------------------------------------------------------------------------- */\r
7728 \r
7729 /*!\r
7730  * @addtogroup GPIO_Peripheral_Access_Layer GPIO Peripheral Access Layer\r
7731  * @{\r
7732  */\r
7733 \r
7734 /** GPIO - Register Layout Typedef */\r
7735 typedef struct {\r
7736   __IO uint8_t B[4][32];                           /**< Byte pin registers for all port GPIO pins, array offset: 0x0, array step: index*0x20, index2*0x1 */\r
7737        uint8_t RESERVED_0[3968];\r
7738   __IO uint32_t W[4][32];                          /**< Word pin registers for all port GPIO pins, array offset: 0x1000, array step: index*0x80, index2*0x4 */\r
7739        uint8_t RESERVED_1[3584];\r
7740   __IO uint32_t DIR[4];                            /**< Direction registers for all port GPIO pins, array offset: 0x2000, array step: 0x4 */\r
7741        uint8_t RESERVED_2[112];\r
7742   __IO uint32_t MASK[4];                           /**< Mask register for all port GPIO pins, array offset: 0x2080, array step: 0x4 */\r
7743        uint8_t RESERVED_3[112];\r
7744   __IO uint32_t PIN[4];                            /**< Port pin register for all port GPIO pins, array offset: 0x2100, array step: 0x4 */\r
7745        uint8_t RESERVED_4[112];\r
7746   __IO uint32_t MPIN[4];                           /**< Masked port register for all port GPIO pins, array offset: 0x2180, array step: 0x4 */\r
7747        uint8_t RESERVED_5[112];\r
7748   __IO uint32_t SET[4];                            /**< Write: Set register for port. Read: output bits for port, array offset: 0x2200, array step: 0x4 */\r
7749        uint8_t RESERVED_6[112];\r
7750   __O  uint32_t CLR[4];                            /**< Clear port for all port GPIO pins, array offset: 0x2280, array step: 0x4 */\r
7751        uint8_t RESERVED_7[112];\r
7752   __O  uint32_t NOT[4];                            /**< Toggle port for all port GPIO pins, array offset: 0x2300, array step: 0x4 */\r
7753        uint8_t RESERVED_8[112];\r
7754   __O  uint32_t DIRSET[4];                         /**< Set pin direction bits for port, array offset: 0x2380, array step: 0x4 */\r
7755        uint8_t RESERVED_9[112];\r
7756   __O  uint32_t DIRCLR[4];                         /**< Clear pin direction bits for port, array offset: 0x2400, array step: 0x4 */\r
7757        uint8_t RESERVED_10[112];\r
7758   __O  uint32_t DIRNOT[4];                         /**< Toggle pin direction bits for port, array offset: 0x2480, array step: 0x4 */\r
7759 } GPIO_Type;\r
7760 \r
7761 /* ----------------------------------------------------------------------------\r
7762    -- GPIO Register Masks\r
7763    ---------------------------------------------------------------------------- */\r
7764 \r
7765 /*!\r
7766  * @addtogroup GPIO_Register_Masks GPIO Register Masks\r
7767  * @{\r
7768  */\r
7769 \r
7770 /*! @name B - Byte pin registers for all port GPIO pins */\r
7771 /*! @{ */\r
7772 #define GPIO_B_PBYTE_MASK                        (0x1U)\r
7773 #define GPIO_B_PBYTE_SHIFT                       (0U)\r
7774 #define GPIO_B_PBYTE(x)                          (((uint8_t)(((uint8_t)(x)) << GPIO_B_PBYTE_SHIFT)) & GPIO_B_PBYTE_MASK)\r
7775 /*! @} */\r
7776 \r
7777 /* The count of GPIO_B */\r
7778 #define GPIO_B_COUNT                             (4U)\r
7779 \r
7780 /* The count of GPIO_B */\r
7781 #define GPIO_B_COUNT2                            (32U)\r
7782 \r
7783 /*! @name W - Word pin registers for all port GPIO pins */\r
7784 /*! @{ */\r
7785 #define GPIO_W_PWORD_MASK                        (0xFFFFFFFFU)\r
7786 #define GPIO_W_PWORD_SHIFT                       (0U)\r
7787 #define GPIO_W_PWORD(x)                          (((uint32_t)(((uint32_t)(x)) << GPIO_W_PWORD_SHIFT)) & GPIO_W_PWORD_MASK)\r
7788 /*! @} */\r
7789 \r
7790 /* The count of GPIO_W */\r
7791 #define GPIO_W_COUNT                             (4U)\r
7792 \r
7793 /* The count of GPIO_W */\r
7794 #define GPIO_W_COUNT2                            (32U)\r
7795 \r
7796 /*! @name DIR - Direction registers for all port GPIO pins */\r
7797 /*! @{ */\r
7798 #define GPIO_DIR_DIRP_MASK                       (0xFFFFFFFFU)\r
7799 #define GPIO_DIR_DIRP_SHIFT                      (0U)\r
7800 #define GPIO_DIR_DIRP(x)                         (((uint32_t)(((uint32_t)(x)) << GPIO_DIR_DIRP_SHIFT)) & GPIO_DIR_DIRP_MASK)\r
7801 /*! @} */\r
7802 \r
7803 /* The count of GPIO_DIR */\r
7804 #define GPIO_DIR_COUNT                           (4U)\r
7805 \r
7806 /*! @name MASK - Mask register for all port GPIO pins */\r
7807 /*! @{ */\r
7808 #define GPIO_MASK_MASKP_MASK                     (0xFFFFFFFFU)\r
7809 #define GPIO_MASK_MASKP_SHIFT                    (0U)\r
7810 #define GPIO_MASK_MASKP(x)                       (((uint32_t)(((uint32_t)(x)) << GPIO_MASK_MASKP_SHIFT)) & GPIO_MASK_MASKP_MASK)\r
7811 /*! @} */\r
7812 \r
7813 /* The count of GPIO_MASK */\r
7814 #define GPIO_MASK_COUNT                          (4U)\r
7815 \r
7816 /*! @name PIN - Port pin register for all port GPIO pins */\r
7817 /*! @{ */\r
7818 #define GPIO_PIN_PORT_MASK                       (0xFFFFFFFFU)\r
7819 #define GPIO_PIN_PORT_SHIFT                      (0U)\r
7820 #define GPIO_PIN_PORT(x)                         (((uint32_t)(((uint32_t)(x)) << GPIO_PIN_PORT_SHIFT)) & GPIO_PIN_PORT_MASK)\r
7821 /*! @} */\r
7822 \r
7823 /* The count of GPIO_PIN */\r
7824 #define GPIO_PIN_COUNT                           (4U)\r
7825 \r
7826 /*! @name MPIN - Masked port register for all port GPIO pins */\r
7827 /*! @{ */\r
7828 #define GPIO_MPIN_MPORTP_MASK                    (0xFFFFFFFFU)\r
7829 #define GPIO_MPIN_MPORTP_SHIFT                   (0U)\r
7830 #define GPIO_MPIN_MPORTP(x)                      (((uint32_t)(((uint32_t)(x)) << GPIO_MPIN_MPORTP_SHIFT)) & GPIO_MPIN_MPORTP_MASK)\r
7831 /*! @} */\r
7832 \r
7833 /* The count of GPIO_MPIN */\r
7834 #define GPIO_MPIN_COUNT                          (4U)\r
7835 \r
7836 /*! @name SET - Write: Set register for port. Read: output bits for port */\r
7837 /*! @{ */\r
7838 #define GPIO_SET_SETP_MASK                       (0xFFFFFFFFU)\r
7839 #define GPIO_SET_SETP_SHIFT                      (0U)\r
7840 #define GPIO_SET_SETP(x)                         (((uint32_t)(((uint32_t)(x)) << GPIO_SET_SETP_SHIFT)) & GPIO_SET_SETP_MASK)\r
7841 /*! @} */\r
7842 \r
7843 /* The count of GPIO_SET */\r
7844 #define GPIO_SET_COUNT                           (4U)\r
7845 \r
7846 /*! @name CLR - Clear port for all port GPIO pins */\r
7847 /*! @{ */\r
7848 #define GPIO_CLR_CLRP_MASK                       (0xFFFFFFFFU)\r
7849 #define GPIO_CLR_CLRP_SHIFT                      (0U)\r
7850 #define GPIO_CLR_CLRP(x)                         (((uint32_t)(((uint32_t)(x)) << GPIO_CLR_CLRP_SHIFT)) & GPIO_CLR_CLRP_MASK)\r
7851 /*! @} */\r
7852 \r
7853 /* The count of GPIO_CLR */\r
7854 #define GPIO_CLR_COUNT                           (4U)\r
7855 \r
7856 /*! @name NOT - Toggle port for all port GPIO pins */\r
7857 /*! @{ */\r
7858 #define GPIO_NOT_NOTP_MASK                       (0xFFFFFFFFU)\r
7859 #define GPIO_NOT_NOTP_SHIFT                      (0U)\r
7860 #define GPIO_NOT_NOTP(x)                         (((uint32_t)(((uint32_t)(x)) << GPIO_NOT_NOTP_SHIFT)) & GPIO_NOT_NOTP_MASK)\r
7861 /*! @} */\r
7862 \r
7863 /* The count of GPIO_NOT */\r
7864 #define GPIO_NOT_COUNT                           (4U)\r
7865 \r
7866 /*! @name DIRSET - Set pin direction bits for port */\r
7867 /*! @{ */\r
7868 #define GPIO_DIRSET_DIRSETP_MASK                 (0x1FFFFFFFU)\r
7869 #define GPIO_DIRSET_DIRSETP_SHIFT                (0U)\r
7870 #define GPIO_DIRSET_DIRSETP(x)                   (((uint32_t)(((uint32_t)(x)) << GPIO_DIRSET_DIRSETP_SHIFT)) & GPIO_DIRSET_DIRSETP_MASK)\r
7871 /*! @} */\r
7872 \r
7873 /* The count of GPIO_DIRSET */\r
7874 #define GPIO_DIRSET_COUNT                        (4U)\r
7875 \r
7876 /*! @name DIRCLR - Clear pin direction bits for port */\r
7877 /*! @{ */\r
7878 #define GPIO_DIRCLR_DIRCLRP_MASK                 (0x1FFFFFFFU)\r
7879 #define GPIO_DIRCLR_DIRCLRP_SHIFT                (0U)\r
7880 #define GPIO_DIRCLR_DIRCLRP(x)                   (((uint32_t)(((uint32_t)(x)) << GPIO_DIRCLR_DIRCLRP_SHIFT)) & GPIO_DIRCLR_DIRCLRP_MASK)\r
7881 /*! @} */\r
7882 \r
7883 /* The count of GPIO_DIRCLR */\r
7884 #define GPIO_DIRCLR_COUNT                        (4U)\r
7885 \r
7886 /*! @name DIRNOT - Toggle pin direction bits for port */\r
7887 /*! @{ */\r
7888 #define GPIO_DIRNOT_DIRNOTP_MASK                 (0x1FFFFFFFU)\r
7889 #define GPIO_DIRNOT_DIRNOTP_SHIFT                (0U)\r
7890 #define GPIO_DIRNOT_DIRNOTP(x)                   (((uint32_t)(((uint32_t)(x)) << GPIO_DIRNOT_DIRNOTP_SHIFT)) & GPIO_DIRNOT_DIRNOTP_MASK)\r
7891 /*! @} */\r
7892 \r
7893 /* The count of GPIO_DIRNOT */\r
7894 #define GPIO_DIRNOT_COUNT                        (4U)\r
7895 \r
7896 \r
7897 /*!\r
7898  * @}\r
7899  */ /* end of group GPIO_Register_Masks */\r
7900 \r
7901 \r
7902 /* GPIO - Peripheral instance base addresses */\r
7903 #if (__ARM_FEATURE_CMSE & 0x2)\r
7904   /** Peripheral GPIO base address */\r
7905   #define GPIO_BASE                                (0x5008C000u)\r
7906   /** Peripheral GPIO base address */\r
7907   #define GPIO_BASE_NS                             (0x4008C000u)\r
7908   /** Peripheral GPIO base pointer */\r
7909   #define GPIO                                     ((GPIO_Type *)GPIO_BASE)\r
7910   /** Peripheral GPIO base pointer */\r
7911   #define GPIO_NS                                  ((GPIO_Type *)GPIO_BASE_NS)\r
7912   /** Peripheral SECGPIO base address */\r
7913   #define SECGPIO_BASE                             (0x500A8000u)\r
7914   /** Peripheral SECGPIO base address */\r
7915   #define SECGPIO_BASE_NS                          (0x400A8000u)\r
7916   /** Peripheral SECGPIO base pointer */\r
7917   #define SECGPIO                                  ((GPIO_Type *)SECGPIO_BASE)\r
7918   /** Peripheral SECGPIO base pointer */\r
7919   #define SECGPIO_NS                               ((GPIO_Type *)SECGPIO_BASE_NS)\r
7920   /** Array initializer of GPIO peripheral base addresses */\r
7921   #define GPIO_BASE_ADDRS                          { GPIO_BASE, SECGPIO_BASE }\r
7922   /** Array initializer of GPIO peripheral base pointers */\r
7923   #define GPIO_BASE_PTRS                           { GPIO, SECGPIO }\r
7924   /** Array initializer of GPIO peripheral base addresses */\r
7925   #define GPIO_BASE_ADDRS_NS                       { GPIO_BASE_NS, SECGPIO_BASE_NS }\r
7926   /** Array initializer of GPIO peripheral base pointers */\r
7927   #define GPIO_BASE_PTRS_NS                        { GPIO_NS, SECGPIO_NS }\r
7928 #else\r
7929   /** Peripheral GPIO base address */\r
7930   #define GPIO_BASE                                (0x4008C000u)\r
7931   /** Peripheral GPIO base pointer */\r
7932   #define GPIO                                     ((GPIO_Type *)GPIO_BASE)\r
7933   /** Peripheral SECGPIO base address */\r
7934   #define SECGPIO_BASE                             (0x400A8000u)\r
7935   /** Peripheral SECGPIO base pointer */\r
7936   #define SECGPIO                                  ((GPIO_Type *)SECGPIO_BASE)\r
7937   /** Array initializer of GPIO peripheral base addresses */\r
7938   #define GPIO_BASE_ADDRS                          { GPIO_BASE, SECGPIO_BASE }\r
7939   /** Array initializer of GPIO peripheral base pointers */\r
7940   #define GPIO_BASE_PTRS                           { GPIO, SECGPIO }\r
7941 #endif\r
7942 \r
7943 /*!\r
7944  * @}\r
7945  */ /* end of group GPIO_Peripheral_Access_Layer */\r
7946 \r
7947 \r
7948 /* ----------------------------------------------------------------------------\r
7949    -- HASHCRYPT Peripheral Access Layer\r
7950    ---------------------------------------------------------------------------- */\r
7951 \r
7952 /*!\r
7953  * @addtogroup HASHCRYPT_Peripheral_Access_Layer HASHCRYPT Peripheral Access Layer\r
7954  * @{\r
7955  */\r
7956 \r
7957 /** HASHCRYPT - Register Layout Typedef */\r
7958 typedef struct {\r
7959   __IO uint32_t CTRL;                              /**< Is control register to enable and operate Hash and Crypto, offset: 0x0 */\r
7960   __IO uint32_t STATUS;                            /**< Indicates status of Hash peripheral., offset: 0x4 */\r
7961   __IO uint32_t INTENSET;                          /**< Write 1 to enable interrupts; reads back with which are set., offset: 0x8 */\r
7962   __IO uint32_t INTENCLR;                          /**< Write 1 to clear interrupts., offset: 0xC */\r
7963   __IO uint32_t MEMCTRL;                           /**< Setup Master to access memory (if available), offset: 0x10 */\r
7964   __IO uint32_t MEMADDR;                           /**< Address to start memory access from (if available)., offset: 0x14 */\r
7965        uint8_t RESERVED_0[8];\r
7966   __O  uint32_t INDATA;                            /**< Input of 16 words at a time to load up buffer., offset: 0x20 */\r
7967   __O  uint32_t ALIAS[7];                          /**< , array offset: 0x24, array step: 0x4 */\r
7968   __I  uint32_t OUTDATA0[8];                       /**< , array offset: 0x40, array step: 0x4 */\r
7969   __I  uint32_t OUTDATA1[8];                       /**< , array offset: 0x60, array step: 0x4 */\r
7970   __IO uint32_t CRYPTCFG;                          /**< Crypto settings for AES and Salsa and ChaCha, offset: 0x80 */\r
7971   __I  uint32_t CONFIG;                            /**< Returns the configuration of this block in this chip - indicates what services are available., offset: 0x84 */\r
7972        uint8_t RESERVED_1[4];\r
7973   __IO uint32_t LOCK;                              /**< Lock register allows locking to the current security level or unlocking by the lock holding level., offset: 0x8C */\r
7974   __O  uint32_t MASK[4];                           /**< , array offset: 0x90, array step: 0x4 */\r
7975 } HASHCRYPT_Type;\r
7976 \r
7977 /* ----------------------------------------------------------------------------\r
7978    -- HASHCRYPT Register Masks\r
7979    ---------------------------------------------------------------------------- */\r
7980 \r
7981 /*!\r
7982  * @addtogroup HASHCRYPT_Register_Masks HASHCRYPT Register Masks\r
7983  * @{\r
7984  */\r
7985 \r
7986 /*! @name CTRL - Is control register to enable and operate Hash and Crypto */\r
7987 /*! @{ */\r
7988 #define HASHCRYPT_CTRL_MODE_MASK                 (0x7U)\r
7989 #define HASHCRYPT_CTRL_MODE_SHIFT                (0U)\r
7990 /*! Mode - The operational mode to use, or 0 if none. Note that the CONFIG register will indicate if specific modes beyond SHA1 and SHA2-256 are available.\r
7991  *  0b000..Disabled\r
7992  *  0b001..SHA1 is enabled\r
7993  *  0b010..SHA2-256 is enabled\r
7994  *  0b011..SHA2-512 is enabled (if available)\r
7995  *  0b100..AES if available (see also CRYPTCFG register for more controls)\r
7996  *  0b101..ICB-AES if available (see also CRYPTCFG register for more controls)\r
7997  *  0b110..Salsa20/20 if available (including XSalsa - see also CRYPTCFG register)\r
7998  *  0b111..ChaCha20 if available (see also CRYPTCFG register for more controls)\r
7999  */\r
8000 #define HASHCRYPT_CTRL_MODE(x)                   (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CTRL_MODE_SHIFT)) & HASHCRYPT_CTRL_MODE_MASK)\r
8001 #define HASHCRYPT_CTRL_NEW_HASH_MASK             (0x10U)\r
8002 #define HASHCRYPT_CTRL_NEW_HASH_SHIFT            (4U)\r
8003 /*! New_Hash - Written with 1 when starting a new Hash/Crypto. It self clears. Note that the WAITING Status bit will clear for a cycle during the initialization from New=1.\r
8004  *  0b1..Starts a new Hash/Crypto and initializes the Digest/Result.\r
8005  */\r
8006 #define HASHCRYPT_CTRL_NEW_HASH(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CTRL_NEW_HASH_SHIFT)) & HASHCRYPT_CTRL_NEW_HASH_MASK)\r
8007 #define HASHCRYPT_CTRL_DMA_I_MASK                (0x100U)\r
8008 #define HASHCRYPT_CTRL_DMA_I_SHIFT               (8U)\r
8009 /*! DMA_I - Written with 1 to use DMA to fill INDATA. If Hash, will request from DMA for 16 words and then will process the Hash. If Cryptographic, it will load as many words as needed, including key if not already loaded. It will then request again. Normal model is that the DMA interrupts the processor when its length expires. Note that if the processor will write the key and optionally IV, it should not enable this until it has done so. Otherwise, the DMA will be expected to load those for the 1st block (when needed).\r
8010  *  0b0..DMA is not used. Processor writes the necessary words when WAITING is set (interrupts), unless AHB Master is used.\r
8011  *  0b1..DMA will push in the data.\r
8012  */\r
8013 #define HASHCRYPT_CTRL_DMA_I(x)                  (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CTRL_DMA_I_SHIFT)) & HASHCRYPT_CTRL_DMA_I_MASK)\r
8014 #define HASHCRYPT_CTRL_DMA_O_MASK                (0x200U)\r
8015 #define HASHCRYPT_CTRL_DMA_O_SHIFT               (9U)\r
8016 /*! DMA_O - Written to 1 to use DMA to drain the digest/output. If both DMA_I and DMA_O are set, the DMA has to know to switch direction and the locations. This can be used for crypto uses.\r
8017  *  0b0..DMA is not used. Processor reads the digest/output in response to DIGEST interrupt.\r
8018  */\r
8019 #define HASHCRYPT_CTRL_DMA_O(x)                  (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CTRL_DMA_O_SHIFT)) & HASHCRYPT_CTRL_DMA_O_MASK)\r
8020 #define HASHCRYPT_CTRL_HASHSWPB_MASK             (0x1000U)\r
8021 #define HASHCRYPT_CTRL_HASHSWPB_SHIFT            (12U)\r
8022 #define HASHCRYPT_CTRL_HASHSWPB(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CTRL_HASHSWPB_SHIFT)) & HASHCRYPT_CTRL_HASHSWPB_MASK)\r
8023 /*! @} */\r
8024 \r
8025 /*! @name STATUS - Indicates status of Hash peripheral. */\r
8026 /*! @{ */\r
8027 #define HASHCRYPT_STATUS_WAITING_MASK            (0x1U)\r
8028 #define HASHCRYPT_STATUS_WAITING_SHIFT           (0U)\r
8029 /*! WAITING - If 1, the block is waiting for more data to process.\r
8030  *  0b0..Not waiting for data - may be disabled or may be busy. Note that for cryptographic uses, this is not set if IsLast is set nor will it set until at least 1 word is read of the output.\r
8031  *  0b1..Waiting for data to be written in (16 words)\r
8032  */\r
8033 #define HASHCRYPT_STATUS_WAITING(x)              (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_STATUS_WAITING_SHIFT)) & HASHCRYPT_STATUS_WAITING_MASK)\r
8034 #define HASHCRYPT_STATUS_DIGEST_AKA_OUTDATA_MASK (0x2U)\r
8035 #define HASHCRYPT_STATUS_DIGEST_AKA_OUTDATA_SHIFT (1U)\r
8036 /*! DIGEST_aka_OUTDATA - For Hash, if 1 then a DIGEST is ready and waiting and there is no active next block already started. For Cryptographic uses, this will be set for each block processed, indicating OUTDATA (and OUTDATA2 if larger output) contains the next value to read out. This is cleared when any data is written, when New is written, for Cryptographic uses when the last word is read out, or when the block is disabled.\r
8037  *  0b0..No Digest is ready\r
8038  *  0b1..Digest is ready. Application may read it or may write more data\r
8039  */\r
8040 #define HASHCRYPT_STATUS_DIGEST_AKA_OUTDATA(x)   (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_STATUS_DIGEST_AKA_OUTDATA_SHIFT)) & HASHCRYPT_STATUS_DIGEST_AKA_OUTDATA_MASK)\r
8041 #define HASHCRYPT_STATUS_ERROR_MASK              (0x4U)\r
8042 #define HASHCRYPT_STATUS_ERROR_SHIFT             (2U)\r
8043 /*! ERROR - If 1, an error occurred. For normal uses, this is due to an attempted overrun: INDATA was written when it was not appropriate. For Master cases, this is an AHB bus error; the COUNT field will indicate which block it was on.\r
8044  *  0b0..No error.\r
8045  *  0b1..An error occurred since last cleared (written 1 to clear).\r
8046  */\r
8047 #define HASHCRYPT_STATUS_ERROR(x)                (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_STATUS_ERROR_SHIFT)) & HASHCRYPT_STATUS_ERROR_MASK)\r
8048 #define HASHCRYPT_STATUS_NEEDKEY_MASK            (0x10U)\r
8049 #define HASHCRYPT_STATUS_NEEDKEY_SHIFT           (4U)\r
8050 /*! NEEDKEY - Indicates the block wants the key to be written in (set along with WAITING)\r
8051  *  0b0..No Key is needed and writes will not be treated as Key\r
8052  *  0b1..Key is needed and INDATA/ALIAS will be accepted as Key. Will also set WAITING.\r
8053  */\r
8054 #define HASHCRYPT_STATUS_NEEDKEY(x)              (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_STATUS_NEEDKEY_SHIFT)) & HASHCRYPT_STATUS_NEEDKEY_MASK)\r
8055 #define HASHCRYPT_STATUS_NEEDIV_MASK             (0x20U)\r
8056 #define HASHCRYPT_STATUS_NEEDIV_SHIFT            (5U)\r
8057 /*! NEEDIV - Indicates the block wants an IV/NONE to be written in (set along with WAITING)\r
8058  *  0b0..No IV/Nonce is needed, either because written already or because not needed.\r
8059  *  0b1..IV/Nonce is needed and INDATA/ALIAS will be accepted as IV/Nonce. Will also set WAITING.\r
8060  */\r
8061 #define HASHCRYPT_STATUS_NEEDIV(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_STATUS_NEEDIV_SHIFT)) & HASHCRYPT_STATUS_NEEDIV_MASK)\r
8062 #define HASHCRYPT_STATUS_ICBIDX_MASK             (0x3F0000U)\r
8063 #define HASHCRYPT_STATUS_ICBIDX_SHIFT            (16U)\r
8064 #define HASHCRYPT_STATUS_ICBIDX(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_STATUS_ICBIDX_SHIFT)) & HASHCRYPT_STATUS_ICBIDX_MASK)\r
8065 /*! @} */\r
8066 \r
8067 /*! @name INTENSET - Write 1 to enable interrupts; reads back with which are set. */\r
8068 /*! @{ */\r
8069 #define HASHCRYPT_INTENSET_WAITING_MASK          (0x1U)\r
8070 #define HASHCRYPT_INTENSET_WAITING_SHIFT         (0U)\r
8071 /*! WAITING - Indicates if should interrupt when waiting for data input.\r
8072  *  0b0..Will not interrupt when waiting.\r
8073  *  0b1..Will interrupt when waiting\r
8074  */\r
8075 #define HASHCRYPT_INTENSET_WAITING(x)            (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_INTENSET_WAITING_SHIFT)) & HASHCRYPT_INTENSET_WAITING_MASK)\r
8076 #define HASHCRYPT_INTENSET_DIGEST_MASK           (0x2U)\r
8077 #define HASHCRYPT_INTENSET_DIGEST_SHIFT          (1U)\r
8078 /*! DIGEST - Indicates if should interrupt when Digest (or Outdata) is ready (completed a hash/crypto or completed a full sequence).\r
8079  *  0b0..Will not interrupt when Digest is ready\r
8080  *  0b1..Will interrupt when Digest is ready. Interrupt cleared by writing more data, starting a new Hash, or disabling (done).\r
8081  */\r
8082 #define HASHCRYPT_INTENSET_DIGEST(x)             (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_INTENSET_DIGEST_SHIFT)) & HASHCRYPT_INTENSET_DIGEST_MASK)\r
8083 #define HASHCRYPT_INTENSET_ERROR_MASK            (0x4U)\r
8084 #define HASHCRYPT_INTENSET_ERROR_SHIFT           (2U)\r
8085 /*! ERROR - Indicates if should interrupt on an ERROR (as defined in Status)\r
8086  *  0b0..Will not interrupt on Error.\r
8087  *  0b1..Will interrupt on Error (until cleared).\r
8088  */\r
8089 #define HASHCRYPT_INTENSET_ERROR(x)              (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_INTENSET_ERROR_SHIFT)) & HASHCRYPT_INTENSET_ERROR_MASK)\r
8090 /*! @} */\r
8091 \r
8092 /*! @name INTENCLR - Write 1 to clear interrupts. */\r
8093 /*! @{ */\r
8094 #define HASHCRYPT_INTENCLR_WAITING_MASK          (0x1U)\r
8095 #define HASHCRYPT_INTENCLR_WAITING_SHIFT         (0U)\r
8096 #define HASHCRYPT_INTENCLR_WAITING(x)            (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_INTENCLR_WAITING_SHIFT)) & HASHCRYPT_INTENCLR_WAITING_MASK)\r
8097 #define HASHCRYPT_INTENCLR_DIGEST_MASK           (0x2U)\r
8098 #define HASHCRYPT_INTENCLR_DIGEST_SHIFT          (1U)\r
8099 #define HASHCRYPT_INTENCLR_DIGEST(x)             (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_INTENCLR_DIGEST_SHIFT)) & HASHCRYPT_INTENCLR_DIGEST_MASK)\r
8100 #define HASHCRYPT_INTENCLR_ERROR_MASK            (0x4U)\r
8101 #define HASHCRYPT_INTENCLR_ERROR_SHIFT           (2U)\r
8102 #define HASHCRYPT_INTENCLR_ERROR(x)              (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_INTENCLR_ERROR_SHIFT)) & HASHCRYPT_INTENCLR_ERROR_MASK)\r
8103 /*! @} */\r
8104 \r
8105 /*! @name MEMCTRL - Setup Master to access memory (if available) */\r
8106 /*! @{ */\r
8107 #define HASHCRYPT_MEMCTRL_MASTER_MASK            (0x1U)\r
8108 #define HASHCRYPT_MEMCTRL_MASTER_SHIFT           (0U)\r
8109 /*! MASTER\r
8110  *  0b0..Mastering is not used and the normal DMA or Interrupt based model is used with INDATA.\r
8111  *  0b1..Mastering is enabled and DMA and INDATA should not be used.\r
8112  */\r
8113 #define HASHCRYPT_MEMCTRL_MASTER(x)              (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMCTRL_MASTER_SHIFT)) & HASHCRYPT_MEMCTRL_MASTER_MASK)\r
8114 #define HASHCRYPT_MEMCTRL_COUNT_MASK             (0x7FF0000U)\r
8115 #define HASHCRYPT_MEMCTRL_COUNT_SHIFT            (16U)\r
8116 #define HASHCRYPT_MEMCTRL_COUNT(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMCTRL_COUNT_SHIFT)) & HASHCRYPT_MEMCTRL_COUNT_MASK)\r
8117 /*! @} */\r
8118 \r
8119 /*! @name MEMADDR - Address to start memory access from (if available). */\r
8120 /*! @{ */\r
8121 #define HASHCRYPT_MEMADDR_BASE_MASK              (0xFFFFFFFFU)\r
8122 #define HASHCRYPT_MEMADDR_BASE_SHIFT             (0U)\r
8123 #define HASHCRYPT_MEMADDR_BASE(x)                (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MEMADDR_BASE_SHIFT)) & HASHCRYPT_MEMADDR_BASE_MASK)\r
8124 /*! @} */\r
8125 \r
8126 /*! @name INDATA - Input of 16 words at a time to load up buffer. */\r
8127 /*! @{ */\r
8128 #define HASHCRYPT_INDATA_DATA_MASK               (0xFFFFFFFFU)\r
8129 #define HASHCRYPT_INDATA_DATA_SHIFT              (0U)\r
8130 #define HASHCRYPT_INDATA_DATA(x)                 (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_INDATA_DATA_SHIFT)) & HASHCRYPT_INDATA_DATA_MASK)\r
8131 /*! @} */\r
8132 \r
8133 /*! @name ALIAS -  */\r
8134 /*! @{ */\r
8135 #define HASHCRYPT_ALIAS_DATA_MASK                (0xFFFFFFFFU)\r
8136 #define HASHCRYPT_ALIAS_DATA_SHIFT               (0U)\r
8137 #define HASHCRYPT_ALIAS_DATA(x)                  (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_ALIAS_DATA_SHIFT)) & HASHCRYPT_ALIAS_DATA_MASK)\r
8138 /*! @} */\r
8139 \r
8140 /* The count of HASHCRYPT_ALIAS */\r
8141 #define HASHCRYPT_ALIAS_COUNT                    (7U)\r
8142 \r
8143 /*! @name OUTDATA0 -  */\r
8144 /*! @{ */\r
8145 #define HASHCRYPT_OUTDATA0_DIGEST_OUTPUT_MASK    (0xFFFFFFFFU)\r
8146 #define HASHCRYPT_OUTDATA0_DIGEST_OUTPUT_SHIFT   (0U)\r
8147 #define HASHCRYPT_OUTDATA0_DIGEST_OUTPUT(x)      (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_OUTDATA0_DIGEST_OUTPUT_SHIFT)) & HASHCRYPT_OUTDATA0_DIGEST_OUTPUT_MASK)\r
8148 /*! @} */\r
8149 \r
8150 /* The count of HASHCRYPT_OUTDATA0 */\r
8151 #define HASHCRYPT_OUTDATA0_COUNT                 (8U)\r
8152 \r
8153 /*! @name OUTDATA1 -  */\r
8154 /*! @{ */\r
8155 #define HASHCRYPT_OUTDATA1_OUTPUT_MASK           (0xFFFFFFFFU)\r
8156 #define HASHCRYPT_OUTDATA1_OUTPUT_SHIFT          (0U)\r
8157 #define HASHCRYPT_OUTDATA1_OUTPUT(x)             (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_OUTDATA1_OUTPUT_SHIFT)) & HASHCRYPT_OUTDATA1_OUTPUT_MASK)\r
8158 /*! @} */\r
8159 \r
8160 /* The count of HASHCRYPT_OUTDATA1 */\r
8161 #define HASHCRYPT_OUTDATA1_COUNT                 (8U)\r
8162 \r
8163 /*! @name CRYPTCFG - Crypto settings for AES and Salsa and ChaCha */\r
8164 /*! @{ */\r
8165 #define HASHCRYPT_CRYPTCFG_MSW1ST_OUT_MASK       (0x1U)\r
8166 #define HASHCRYPT_CRYPTCFG_MSW1ST_OUT_SHIFT      (0U)\r
8167 #define HASHCRYPT_CRYPTCFG_MSW1ST_OUT(x)         (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_MSW1ST_OUT_SHIFT)) & HASHCRYPT_CRYPTCFG_MSW1ST_OUT_MASK)\r
8168 #define HASHCRYPT_CRYPTCFG_SWAPKEY_MASK          (0x2U)\r
8169 #define HASHCRYPT_CRYPTCFG_SWAPKEY_SHIFT         (1U)\r
8170 #define HASHCRYPT_CRYPTCFG_SWAPKEY(x)            (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_SWAPKEY_SHIFT)) & HASHCRYPT_CRYPTCFG_SWAPKEY_MASK)\r
8171 #define HASHCRYPT_CRYPTCFG_SWAPDAT_MASK          (0x4U)\r
8172 #define HASHCRYPT_CRYPTCFG_SWAPDAT_SHIFT         (2U)\r
8173 #define HASHCRYPT_CRYPTCFG_SWAPDAT(x)            (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_SWAPDAT_SHIFT)) & HASHCRYPT_CRYPTCFG_SWAPDAT_MASK)\r
8174 #define HASHCRYPT_CRYPTCFG_MSW1ST_MASK           (0x8U)\r
8175 #define HASHCRYPT_CRYPTCFG_MSW1ST_SHIFT          (3U)\r
8176 #define HASHCRYPT_CRYPTCFG_MSW1ST(x)             (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_MSW1ST_SHIFT)) & HASHCRYPT_CRYPTCFG_MSW1ST_MASK)\r
8177 #define HASHCRYPT_CRYPTCFG_AESMODE_MASK          (0x30U)\r
8178 #define HASHCRYPT_CRYPTCFG_AESMODE_SHIFT         (4U)\r
8179 /*! AESMODE - AES Cipher mode to use if plain AES\r
8180  *  0b00..ECB - used as is\r
8181  *  0b01..CBC mode (see details on IV/nonce)\r
8182  *  0b10..CTR mode (see details on IV/nonce). See also AESCTRPOS.\r
8183  *  0b11..reserved\r
8184  */\r
8185 #define HASHCRYPT_CRYPTCFG_AESMODE(x)            (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_AESMODE_SHIFT)) & HASHCRYPT_CRYPTCFG_AESMODE_MASK)\r
8186 #define HASHCRYPT_CRYPTCFG_AESDECRYPT_MASK       (0x40U)\r
8187 #define HASHCRYPT_CRYPTCFG_AESDECRYPT_SHIFT      (6U)\r
8188 /*! AESDECRYPT - AES ECB direction. Only encryption used if CTR mode or manual modes such as CFB\r
8189  *  0b0..Encrypt\r
8190  *  0b1..Decrypt\r
8191  */\r
8192 #define HASHCRYPT_CRYPTCFG_AESDECRYPT(x)         (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_AESDECRYPT_SHIFT)) & HASHCRYPT_CRYPTCFG_AESDECRYPT_MASK)\r
8193 #define HASHCRYPT_CRYPTCFG_AESSECRET_MASK        (0x80U)\r
8194 #define HASHCRYPT_CRYPTCFG_AESSECRET_SHIFT       (7U)\r
8195 /*! AESSECRET - Selects the Hidden Secret key vs. User key, if provided. If security levels are used, only the highest level is permitted to select this.\r
8196  *  0b0..User key provided in normal way\r
8197  *  0b1..Secret key provided in hidden way by HW\r
8198  */\r
8199 #define HASHCRYPT_CRYPTCFG_AESSECRET(x)          (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_AESSECRET_SHIFT)) & HASHCRYPT_CRYPTCFG_AESSECRET_MASK)\r
8200 #define HASHCRYPT_CRYPTCFG_AESKEYSZ_MASK         (0x300U)\r
8201 #define HASHCRYPT_CRYPTCFG_AESKEYSZ_SHIFT        (8U)\r
8202 /*! AESKEYSZ - Sets the AES key size\r
8203  *  0b00..128 bit key\r
8204  *  0b01..192 bit key\r
8205  *  0b10..256 bit key\r
8206  *  0b11..reserved\r
8207  */\r
8208 #define HASHCRYPT_CRYPTCFG_AESKEYSZ(x)           (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_AESKEYSZ_SHIFT)) & HASHCRYPT_CRYPTCFG_AESKEYSZ_MASK)\r
8209 #define HASHCRYPT_CRYPTCFG_AESCTRPOS_MASK        (0x1C00U)\r
8210 #define HASHCRYPT_CRYPTCFG_AESCTRPOS_SHIFT       (10U)\r
8211 #define HASHCRYPT_CRYPTCFG_AESCTRPOS(x)          (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_AESCTRPOS_SHIFT)) & HASHCRYPT_CRYPTCFG_AESCTRPOS_MASK)\r
8212 #define HASHCRYPT_CRYPTCFG_STREAMLAST_MASK       (0x10000U)\r
8213 #define HASHCRYPT_CRYPTCFG_STREAMLAST_SHIFT      (16U)\r
8214 #define HASHCRYPT_CRYPTCFG_STREAMLAST(x)         (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_STREAMLAST_SHIFT)) & HASHCRYPT_CRYPTCFG_STREAMLAST_MASK)\r
8215 #define HASHCRYPT_CRYPTCFG_XSALSA_MASK           (0x20000U)\r
8216 #define HASHCRYPT_CRYPTCFG_XSALSA_SHIFT          (17U)\r
8217 #define HASHCRYPT_CRYPTCFG_XSALSA(x)             (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_XSALSA_SHIFT)) & HASHCRYPT_CRYPTCFG_XSALSA_MASK)\r
8218 #define HASHCRYPT_CRYPTCFG_ICBSZ_MASK            (0x300000U)\r
8219 #define HASHCRYPT_CRYPTCFG_ICBSZ_SHIFT           (20U)\r
8220 /*! ICBSZ - This sets the ICB size between 32 and 128 bits, using the following rules. Note that the counter is assumed to occupy the low order bits of the IV.\r
8221  *  0b00..32 bits of the IV/ctr are used (from 127:96)\r
8222  *  0b01..64 bits of the IV/ctr are used (from 127:64)\r
8223  *  0b10..96 bits of the IV/ctr are used (from 127:32)\r
8224  *  0b11..All 128 bits of the IV/ctr are used\r
8225  */\r
8226 #define HASHCRYPT_CRYPTCFG_ICBSZ(x)              (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_ICBSZ_SHIFT)) & HASHCRYPT_CRYPTCFG_ICBSZ_MASK)\r
8227 #define HASHCRYPT_CRYPTCFG_ICBSTRM_MASK          (0xC00000U)\r
8228 #define HASHCRYPT_CRYPTCFG_ICBSTRM_SHIFT         (22U)\r
8229 /*! ICBSTRM - The size of the ICB-AES stream that can be pushed before needing to compute a new IV/ctr (counter start). This optimizes the performance of the stream of blocks after the 1st.\r
8230  *  0b00..8 blocks\r
8231  *  0b01..16 blocks\r
8232  *  0b10..32 blocks\r
8233  *  0b11..64 blocks\r
8234  */\r
8235 #define HASHCRYPT_CRYPTCFG_ICBSTRM(x)            (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CRYPTCFG_ICBSTRM_SHIFT)) & HASHCRYPT_CRYPTCFG_ICBSTRM_MASK)\r
8236 /*! @} */\r
8237 \r
8238 /*! @name CONFIG - Returns the configuration of this block in this chip - indicates what services are available. */\r
8239 /*! @{ */\r
8240 #define HASHCRYPT_CONFIG_DUAL_MASK               (0x1U)\r
8241 #define HASHCRYPT_CONFIG_DUAL_SHIFT              (0U)\r
8242 #define HASHCRYPT_CONFIG_DUAL(x)                 (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_DUAL_SHIFT)) & HASHCRYPT_CONFIG_DUAL_MASK)\r
8243 #define HASHCRYPT_CONFIG_DMA_MASK                (0x2U)\r
8244 #define HASHCRYPT_CONFIG_DMA_SHIFT               (1U)\r
8245 #define HASHCRYPT_CONFIG_DMA(x)                  (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_DMA_SHIFT)) & HASHCRYPT_CONFIG_DMA_MASK)\r
8246 #define HASHCRYPT_CONFIG_AHB_MASK                (0x8U)\r
8247 #define HASHCRYPT_CONFIG_AHB_SHIFT               (3U)\r
8248 #define HASHCRYPT_CONFIG_AHB(x)                  (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_AHB_SHIFT)) & HASHCRYPT_CONFIG_AHB_MASK)\r
8249 #define HASHCRYPT_CONFIG_SHA512_MASK             (0x20U)\r
8250 #define HASHCRYPT_CONFIG_SHA512_SHIFT            (5U)\r
8251 #define HASHCRYPT_CONFIG_SHA512(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_SHA512_SHIFT)) & HASHCRYPT_CONFIG_SHA512_MASK)\r
8252 #define HASHCRYPT_CONFIG_AES_MASK                (0x40U)\r
8253 #define HASHCRYPT_CONFIG_AES_SHIFT               (6U)\r
8254 #define HASHCRYPT_CONFIG_AES(x)                  (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_AES_SHIFT)) & HASHCRYPT_CONFIG_AES_MASK)\r
8255 #define HASHCRYPT_CONFIG_AESKEY_MASK             (0x80U)\r
8256 #define HASHCRYPT_CONFIG_AESKEY_SHIFT            (7U)\r
8257 #define HASHCRYPT_CONFIG_AESKEY(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_AESKEY_SHIFT)) & HASHCRYPT_CONFIG_AESKEY_MASK)\r
8258 #define HASHCRYPT_CONFIG_SECRET_MASK             (0x100U)\r
8259 #define HASHCRYPT_CONFIG_SECRET_SHIFT            (8U)\r
8260 #define HASHCRYPT_CONFIG_SECRET(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_SECRET_SHIFT)) & HASHCRYPT_CONFIG_SECRET_MASK)\r
8261 #define HASHCRYPT_CONFIG_SALSA_MASK              (0x200U)\r
8262 #define HASHCRYPT_CONFIG_SALSA_SHIFT             (9U)\r
8263 #define HASHCRYPT_CONFIG_SALSA(x)                (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_SALSA_SHIFT)) & HASHCRYPT_CONFIG_SALSA_MASK)\r
8264 #define HASHCRYPT_CONFIG_CHACHA_MASK             (0x400U)\r
8265 #define HASHCRYPT_CONFIG_CHACHA_SHIFT            (10U)\r
8266 #define HASHCRYPT_CONFIG_CHACHA(x)               (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_CHACHA_SHIFT)) & HASHCRYPT_CONFIG_CHACHA_MASK)\r
8267 #define HASHCRYPT_CONFIG_ICB_MASK                (0x800U)\r
8268 #define HASHCRYPT_CONFIG_ICB_SHIFT               (11U)\r
8269 #define HASHCRYPT_CONFIG_ICB(x)                  (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_CONFIG_ICB_SHIFT)) & HASHCRYPT_CONFIG_ICB_MASK)\r
8270 /*! @} */\r
8271 \r
8272 /*! @name LOCK - Lock register allows locking to the current security level or unlocking by the lock holding level. */\r
8273 /*! @{ */\r
8274 #define HASHCRYPT_LOCK_SECLOCK_MASK              (0x3U)\r
8275 #define HASHCRYPT_LOCK_SECLOCK_SHIFT             (0U)\r
8276 /*! SECLOCK - Write 1 to secure-lock this block (if running in a security state). Write 0 to unlock. If locked already, may only write if at same or higher security level as lock. Reads as: 0 if unlocked, else 1, 2, 3 to indicate security level it is locked at. NOTE: this and ID are the only readable registers if locked and current state is lower than lock level.\r
8277  *  0b00..Unlocks, so block is open to all. But, AHB Master will only issue non-secure requests.\r
8278  *  0b01..Locks to the current security level. AHB Master will issue requests at this level.\r
8279  */\r
8280 #define HASHCRYPT_LOCK_SECLOCK(x)                (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_LOCK_SECLOCK_SHIFT)) & HASHCRYPT_LOCK_SECLOCK_MASK)\r
8281 #define HASHCRYPT_LOCK_PATTERN_MASK              (0xFFF0U)\r
8282 #define HASHCRYPT_LOCK_PATTERN_SHIFT             (4U)\r
8283 #define HASHCRYPT_LOCK_PATTERN(x)                (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_LOCK_PATTERN_SHIFT)) & HASHCRYPT_LOCK_PATTERN_MASK)\r
8284 /*! @} */\r
8285 \r
8286 /*! @name MASK -  */\r
8287 /*! @{ */\r
8288 #define HASHCRYPT_MASK_MASK_MASK                 (0xFFFFFFFFU)\r
8289 #define HASHCRYPT_MASK_MASK_SHIFT                (0U)\r
8290 #define HASHCRYPT_MASK_MASK(x)                   (((uint32_t)(((uint32_t)(x)) << HASHCRYPT_MASK_MASK_SHIFT)) & HASHCRYPT_MASK_MASK_MASK)\r
8291 /*! @} */\r
8292 \r
8293 /* The count of HASHCRYPT_MASK */\r
8294 #define HASHCRYPT_MASK_COUNT                     (4U)\r
8295 \r
8296 \r
8297 /*!\r
8298  * @}\r
8299  */ /* end of group HASHCRYPT_Register_Masks */\r
8300 \r
8301 \r
8302 /* HASHCRYPT - Peripheral instance base addresses */\r
8303 #if (__ARM_FEATURE_CMSE & 0x2)\r
8304   /** Peripheral HASHCRYPT base address */\r
8305   #define HASHCRYPT_BASE                           (0x500A4000u)\r
8306   /** Peripheral HASHCRYPT base address */\r
8307   #define HASHCRYPT_BASE_NS                        (0x400A4000u)\r
8308   /** Peripheral HASHCRYPT base pointer */\r
8309   #define HASHCRYPT                                ((HASHCRYPT_Type *)HASHCRYPT_BASE)\r
8310   /** Peripheral HASHCRYPT base pointer */\r
8311   #define HASHCRYPT_NS                             ((HASHCRYPT_Type *)HASHCRYPT_BASE_NS)\r
8312   /** Array initializer of HASHCRYPT peripheral base addresses */\r
8313   #define HASHCRYPT_BASE_ADDRS                     { HASHCRYPT_BASE }\r
8314   /** Array initializer of HASHCRYPT peripheral base pointers */\r
8315   #define HASHCRYPT_BASE_PTRS                      { HASHCRYPT }\r
8316   /** Array initializer of HASHCRYPT peripheral base addresses */\r
8317   #define HASHCRYPT_BASE_ADDRS_NS                  { HASHCRYPT_BASE_NS }\r
8318   /** Array initializer of HASHCRYPT peripheral base pointers */\r
8319   #define HASHCRYPT_BASE_PTRS_NS                   { HASHCRYPT_NS }\r
8320 #else\r
8321   /** Peripheral HASHCRYPT base address */\r
8322   #define HASHCRYPT_BASE                           (0x400A4000u)\r
8323   /** Peripheral HASHCRYPT base pointer */\r
8324   #define HASHCRYPT                                ((HASHCRYPT_Type *)HASHCRYPT_BASE)\r
8325   /** Array initializer of HASHCRYPT peripheral base addresses */\r
8326   #define HASHCRYPT_BASE_ADDRS                     { HASHCRYPT_BASE }\r
8327   /** Array initializer of HASHCRYPT peripheral base pointers */\r
8328   #define HASHCRYPT_BASE_PTRS                      { HASHCRYPT }\r
8329 #endif\r
8330 \r
8331 /*!\r
8332  * @}\r
8333  */ /* end of group HASHCRYPT_Peripheral_Access_Layer */\r
8334 \r
8335 \r
8336 /* ----------------------------------------------------------------------------\r
8337    -- I2C Peripheral Access Layer\r
8338    ---------------------------------------------------------------------------- */\r
8339 \r
8340 /*!\r
8341  * @addtogroup I2C_Peripheral_Access_Layer I2C Peripheral Access Layer\r
8342  * @{\r
8343  */\r
8344 \r
8345 /** I2C - Register Layout Typedef */\r
8346 typedef struct {\r
8347        uint8_t RESERVED_0[2048];\r
8348   __IO uint32_t CFG;                               /**< Configuration for shared functions., offset: 0x800 */\r
8349   __IO uint32_t STAT;                              /**< Status register for Master, Slave, and Monitor functions., offset: 0x804 */\r
8350   __IO uint32_t INTENSET;                          /**< Interrupt Enable Set and read register., offset: 0x808 */\r
8351   __O  uint32_t INTENCLR;                          /**< Interrupt Enable Clear register., offset: 0x80C */\r
8352   __IO uint32_t TIMEOUT;                           /**< Time-out value register., offset: 0x810 */\r
8353   __IO uint32_t CLKDIV;                            /**< Clock pre-divider for the entire I2C interface. This determines what time increments are used for the MSTTIME register, and controls some timing of the Slave function., offset: 0x814 */\r
8354   __I  uint32_t INTSTAT;                           /**< Interrupt Status register for Master, Slave, and Monitor functions., offset: 0x818 */\r
8355        uint8_t RESERVED_1[4];\r
8356   __IO uint32_t MSTCTL;                            /**< Master control register., offset: 0x820 */\r
8357   __IO uint32_t MSTTIME;                           /**< Master timing configuration., offset: 0x824 */\r
8358   __IO uint32_t MSTDAT;                            /**< Combined Master receiver and transmitter data register., offset: 0x828 */\r
8359        uint8_t RESERVED_2[20];\r
8360   __IO uint32_t SLVCTL;                            /**< Slave control register., offset: 0x840 */\r
8361   __IO uint32_t SLVDAT;                            /**< Combined Slave receiver and transmitter data register., offset: 0x844 */\r
8362   __IO uint32_t SLVADR[4];                         /**< Slave address register., array offset: 0x848, array step: 0x4 */\r
8363   __IO uint32_t SLVQUAL0;                          /**< Slave Qualification for address 0., offset: 0x858 */\r
8364        uint8_t RESERVED_3[36];\r
8365   __I  uint32_t MONRXDAT;                          /**< Monitor receiver data register., offset: 0x880 */\r
8366        uint8_t RESERVED_4[1912];\r
8367   __I  uint32_t ID;                                /**< Peripheral identification register., offset: 0xFFC */\r
8368 } I2C_Type;\r
8369 \r
8370 /* ----------------------------------------------------------------------------\r
8371    -- I2C Register Masks\r
8372    ---------------------------------------------------------------------------- */\r
8373 \r
8374 /*!\r
8375  * @addtogroup I2C_Register_Masks I2C Register Masks\r
8376  * @{\r
8377  */\r
8378 \r
8379 /*! @name CFG - Configuration for shared functions. */\r
8380 /*! @{ */\r
8381 #define I2C_CFG_MSTEN_MASK                       (0x1U)\r
8382 #define I2C_CFG_MSTEN_SHIFT                      (0U)\r
8383 /*! MSTEN - Master Enable. When disabled, configurations settings for the Master function are not changed, but the Master function is internally reset.\r
8384  *  0b0..Disabled. The I2C Master function is disabled.\r
8385  *  0b1..Enabled. The I2C Master function is enabled.\r
8386  */\r
8387 #define I2C_CFG_MSTEN(x)                         (((uint32_t)(((uint32_t)(x)) << I2C_CFG_MSTEN_SHIFT)) & I2C_CFG_MSTEN_MASK)\r
8388 #define I2C_CFG_SLVEN_MASK                       (0x2U)\r
8389 #define I2C_CFG_SLVEN_SHIFT                      (1U)\r
8390 /*! SLVEN - Slave Enable. When disabled, configurations settings for the Slave function are not changed, but the Slave function is internally reset.\r
8391  *  0b0..Disabled. The I2C slave function is disabled.\r
8392  *  0b1..Enabled. The I2C slave function is enabled.\r
8393  */\r
8394 #define I2C_CFG_SLVEN(x)                         (((uint32_t)(((uint32_t)(x)) << I2C_CFG_SLVEN_SHIFT)) & I2C_CFG_SLVEN_MASK)\r
8395 #define I2C_CFG_MONEN_MASK                       (0x4U)\r
8396 #define I2C_CFG_MONEN_SHIFT                      (2U)\r
8397 /*! MONEN - Monitor Enable. When disabled, configurations settings for the Monitor function are not changed, but the Monitor function is internally reset.\r
8398  *  0b0..Disabled. The I2C Monitor function is disabled.\r
8399  *  0b1..Enabled. The I2C Monitor function is enabled.\r
8400  */\r
8401 #define I2C_CFG_MONEN(x)                         (((uint32_t)(((uint32_t)(x)) << I2C_CFG_MONEN_SHIFT)) & I2C_CFG_MONEN_MASK)\r
8402 #define I2C_CFG_TIMEOUTEN_MASK                   (0x8U)\r
8403 #define I2C_CFG_TIMEOUTEN_SHIFT                  (3U)\r
8404 /*! TIMEOUTEN - I2C bus Time-out Enable. When disabled, the time-out function is internally reset.\r
8405  *  0b0..Disabled. Time-out function is disabled.\r
8406  *  0b1..Enabled. Time-out function is enabled. Both types of time-out flags will be generated and will cause interrupts if they are enabled. Typically, only one time-out will be used in a system.\r
8407  */\r
8408 #define I2C_CFG_TIMEOUTEN(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_CFG_TIMEOUTEN_SHIFT)) & I2C_CFG_TIMEOUTEN_MASK)\r
8409 #define I2C_CFG_MONCLKSTR_MASK                   (0x10U)\r
8410 #define I2C_CFG_MONCLKSTR_SHIFT                  (4U)\r
8411 /*! MONCLKSTR - Monitor function Clock Stretching.\r
8412  *  0b0..Disabled. The Monitor function will not perform clock stretching. Software or DMA may not always be able to read data provided by the Monitor function before it is overwritten. This mode may be used when non-invasive monitoring is critical.\r
8413  *  0b1..Enabled. The Monitor function will perform clock stretching in order to ensure that software or DMA can read all incoming data supplied by the Monitor function.\r
8414  */\r
8415 #define I2C_CFG_MONCLKSTR(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_CFG_MONCLKSTR_SHIFT)) & I2C_CFG_MONCLKSTR_MASK)\r
8416 #define I2C_CFG_HSCAPABLE_MASK                   (0x20U)\r
8417 #define I2C_CFG_HSCAPABLE_SHIFT                  (5U)\r
8418 /*! HSCAPABLE - High-speed mode Capable enable. Since High Speed mode alters the way I2C pins drive and filter, as well as the timing for certain I2C signalling, enabling High-speed mode applies to all functions: Master, Slave, and Monitor.\r
8419  *  0b0..Fast-mode plus. The I 2C interface will support Standard-mode, Fast-mode, and Fast-mode Plus, to the extent that the pin electronics support these modes. Any changes that need to be made to the pin controls, such as changing the drive strength or filtering, must be made by software via the IOCON register associated with each I2C pin,\r
8420  *  0b1..High-speed. In addition to Standard-mode, Fast-mode, and Fast-mode Plus, the I 2C interface will support High-speed mode to the extent that the pin electronics support these modes. See Section 25.7.2.2 for more information.\r
8421  */\r
8422 #define I2C_CFG_HSCAPABLE(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_CFG_HSCAPABLE_SHIFT)) & I2C_CFG_HSCAPABLE_MASK)\r
8423 /*! @} */\r
8424 \r
8425 /*! @name STAT - Status register for Master, Slave, and Monitor functions. */\r
8426 /*! @{ */\r
8427 #define I2C_STAT_MSTPENDING_MASK                 (0x1U)\r
8428 #define I2C_STAT_MSTPENDING_SHIFT                (0U)\r
8429 /*! MSTPENDING - Master Pending. Indicates that the Master is waiting to continue communication on the I2C-bus (pending) or is idle. When the master is pending, the MSTSTATE bits indicate what type of software service if any the master expects. This flag will cause an interrupt when set if, enabled via the INTENSET register. The MSTPENDING flag is not set when the DMA is handling an event (if the MSTDMA bit in the MSTCTL register is set). If the master is in the idle state, and no communication is needed, mask this interrupt.\r
8430  *  0b0..In progress. Communication is in progress and the Master function is busy and cannot currently accept a command.\r
8431  *  0b1..Pending. The Master function needs software service or is in the idle state. If the master is not in the idle state, it is waiting to receive or transmit data or the NACK bit.\r
8432  */\r
8433 #define I2C_STAT_MSTPENDING(x)                   (((uint32_t)(((uint32_t)(x)) << I2C_STAT_MSTPENDING_SHIFT)) & I2C_STAT_MSTPENDING_MASK)\r
8434 #define I2C_STAT_MSTSTATE_MASK                   (0xEU)\r
8435 #define I2C_STAT_MSTSTATE_SHIFT                  (1U)\r
8436 /*! MSTSTATE - Master State code. The master state code reflects the master state when the MSTPENDING bit is set, that is the master is pending or in the idle state. Each value of this field indicates a specific required service for the Master function. All other values are reserved. See Table 400 for details of state values and appropriate responses.\r
8437  *  0b000..Idle. The Master function is available to be used for a new transaction.\r
8438  *  0b001..Receive ready. Received data available (Master Receiver mode). Address plus Read was previously sent and Acknowledged by slave.\r
8439  *  0b010..Transmit ready. Data can be transmitted (Master Transmitter mode). Address plus Write was previously sent and Acknowledged by slave.\r
8440  *  0b011..NACK Address. Slave NACKed address.\r
8441  *  0b100..NACK Data. Slave NACKed transmitted data.\r
8442  */\r
8443 #define I2C_STAT_MSTSTATE(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_STAT_MSTSTATE_SHIFT)) & I2C_STAT_MSTSTATE_MASK)\r
8444 #define I2C_STAT_MSTARBLOSS_MASK                 (0x10U)\r
8445 #define I2C_STAT_MSTARBLOSS_SHIFT                (4U)\r
8446 /*! MSTARBLOSS - Master Arbitration Loss flag. This flag can be cleared by software writing a 1 to this bit. It is also cleared automatically a 1 is written to MSTCONTINUE.\r
8447  *  0b0..No Arbitration Loss has occurred.\r
8448  *  0b1..Arbitration loss. The Master function has experienced an Arbitration Loss. At this point, the Master function has already stopped driving the bus and gone to an idle state. Software can respond by doing nothing, or by sending a Start in order to attempt to gain control of the bus when it next becomes idle.\r
8449  */\r
8450 #define I2C_STAT_MSTARBLOSS(x)                   (((uint32_t)(((uint32_t)(x)) << I2C_STAT_MSTARBLOSS_SHIFT)) & I2C_STAT_MSTARBLOSS_MASK)\r
8451 #define I2C_STAT_MSTSTSTPERR_MASK                (0x40U)\r
8452 #define I2C_STAT_MSTSTSTPERR_SHIFT               (6U)\r
8453 /*! MSTSTSTPERR - Master Start/Stop Error flag. This flag can be cleared by software writing a 1 to this bit. It is also cleared automatically a 1 is written to MSTCONTINUE.\r
8454  *  0b0..No Start/Stop Error has occurred.\r
8455  *  0b1..The Master function has experienced a Start/Stop Error. A Start or Stop was detected at a time when it is not allowed by the I2C specification. The Master interface has stopped driving the bus and gone to an idle state, no action is required. A request for a Start could be made, or software could attempt to insure that the bus has not stalled.\r
8456  */\r
8457 #define I2C_STAT_MSTSTSTPERR(x)                  (((uint32_t)(((uint32_t)(x)) << I2C_STAT_MSTSTSTPERR_SHIFT)) & I2C_STAT_MSTSTSTPERR_MASK)\r
8458 #define I2C_STAT_SLVPENDING_MASK                 (0x100U)\r
8459 #define I2C_STAT_SLVPENDING_SHIFT                (8U)\r
8460 /*! SLVPENDING - Slave Pending. Indicates that the Slave function is waiting to continue communication on the I2C-bus and needs software service. This flag will cause an interrupt when set if enabled via INTENSET. The SLVPENDING flag is not set when the DMA is handling an event (if the SLVDMA bit in the SLVCTL register is set). The SLVPENDING flag is read-only and is automatically cleared when a 1 is written to the SLVCONTINUE bit in the SLVCTL register. The point in time when SlvPending is set depends on whether the I2C interface is in HSCAPABLE mode. See Section 25.7.2.2.2. When the I2C interface is configured to be HSCAPABLE, HS master codes are detected automatically. Due to the requirements of the HS I2C specification, slave addresses must also be detected automatically, since the address must be acknowledged before the clock can be stretched.\r
8461  *  0b0..In progress. The Slave function does not currently need service.\r
8462  *  0b1..Pending. The Slave function needs service. Information on what is needed can be found in the adjacent SLVSTATE field.\r
8463  */\r
8464 #define I2C_STAT_SLVPENDING(x)                   (((uint32_t)(((uint32_t)(x)) << I2C_STAT_SLVPENDING_SHIFT)) & I2C_STAT_SLVPENDING_MASK)\r
8465 #define I2C_STAT_SLVSTATE_MASK                   (0x600U)\r
8466 #define I2C_STAT_SLVSTATE_SHIFT                  (9U)\r
8467 /*! SLVSTATE - Slave State code. Each value of this field indicates a specific required service for the Slave function. All other values are reserved. See Table 401 for state values and actions. note that the occurrence of some states and how they are handled are affected by DMA mode and Automatic Operation modes.\r
8468  *  0b00..Slave address. Address plus R/W received. At least one of the four slave addresses has been matched by hardware.\r
8469  *  0b01..Slave receive. Received data is available (Slave Receiver mode).\r
8470  *  0b10..Slave transmit. Data can be transmitted (Slave Transmitter mode).\r
8471  */\r
8472 #define I2C_STAT_SLVSTATE(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_STAT_SLVSTATE_SHIFT)) & I2C_STAT_SLVSTATE_MASK)\r
8473 #define I2C_STAT_SLVNOTSTR_MASK                  (0x800U)\r
8474 #define I2C_STAT_SLVNOTSTR_SHIFT                 (11U)\r
8475 /*! SLVNOTSTR - Slave Not Stretching. Indicates when the slave function is stretching the I2C clock. This is needed in order to gracefully invoke Deep Sleep or Power-down modes during slave operation. This read-only flag reflects the slave function status in real time.\r
8476  *  0b0..Stretching. The slave function is currently stretching the I2C bus clock. Deep-Sleep or Power-down mode cannot be entered at this time.\r
8477  *  0b1..Not stretching. The slave function is not currently stretching the I 2C bus clock. Deep-sleep or Power-down mode could be entered at this time.\r
8478  */\r
8479 #define I2C_STAT_SLVNOTSTR(x)                    (((uint32_t)(((uint32_t)(x)) << I2C_STAT_SLVNOTSTR_SHIFT)) & I2C_STAT_SLVNOTSTR_MASK)\r
8480 #define I2C_STAT_SLVIDX_MASK                     (0x3000U)\r
8481 #define I2C_STAT_SLVIDX_SHIFT                    (12U)\r
8482 /*! SLVIDX - Slave address match Index. This field is valid when the I2C slave function has been selected by receiving an address that matches one of the slave addresses defined by any enabled slave address registers, and provides an identification of the address that was matched. It is possible that more than one address could be matched, but only one match can be reported here.\r
8483  *  0b00..Address 0. Slave address 0 was matched.\r
8484  *  0b01..Address 1. Slave address 1 was matched.\r
8485  *  0b10..Address 2. Slave address 2 was matched.\r
8486  *  0b11..Address 3. Slave address 3 was matched.\r
8487  */\r
8488 #define I2C_STAT_SLVIDX(x)                       (((uint32_t)(((uint32_t)(x)) << I2C_STAT_SLVIDX_SHIFT)) & I2C_STAT_SLVIDX_MASK)\r
8489 #define I2C_STAT_SLVSEL_MASK                     (0x4000U)\r
8490 #define I2C_STAT_SLVSEL_SHIFT                    (14U)\r
8491 /*! SLVSEL - Slave selected flag. SLVSEL is set after an address match when software tells the Slave function to acknowledge the address, or when the address has been automatically acknowledged. It is cleared when another address cycle presents an address that does not match an enabled address on the Slave function, when slave software decides to NACK a matched address, when there is a Stop detected on the bus, when the master NACKs slave data, and in some combinations of Automatic Operation. SLVSEL is not cleared if software NACKs data.\r
8492  *  0b0..Not selected. The Slave function is not currently selected.\r
8493  *  0b1..Selected. The Slave function is currently selected.\r
8494  */\r
8495 #define I2C_STAT_SLVSEL(x)                       (((uint32_t)(((uint32_t)(x)) << I2C_STAT_SLVSEL_SHIFT)) & I2C_STAT_SLVSEL_MASK)\r
8496 #define I2C_STAT_SLVDESEL_MASK                   (0x8000U)\r
8497 #define I2C_STAT_SLVDESEL_SHIFT                  (15U)\r
8498 /*! SLVDESEL - Slave Deselected flag. This flag will cause an interrupt when set if enabled via INTENSET. This flag can be cleared by writing a 1 to this bit.\r
8499  *  0b0..Not deselected. The Slave function has not become deselected. This does not mean that it is currently selected. That information can be found in the SLVSEL flag.\r
8500  *  0b1..Deselected. The Slave function has become deselected. This is specifically caused by the SLVSEL flag changing from 1 to 0. See the description of SLVSEL for details on when that event occurs.\r
8501  */\r
8502 #define I2C_STAT_SLVDESEL(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_STAT_SLVDESEL_SHIFT)) & I2C_STAT_SLVDESEL_MASK)\r
8503 #define I2C_STAT_MONRDY_MASK                     (0x10000U)\r
8504 #define I2C_STAT_MONRDY_SHIFT                    (16U)\r
8505 /*! MONRDY - Monitor Ready. This flag is cleared when the MONRXDAT register is read.\r
8506  *  0b0..No data. The Monitor function does not currently have data available.\r
8507  *  0b1..Data waiting. The Monitor function has data waiting to be read.\r
8508  */\r
8509 #define I2C_STAT_MONRDY(x)                       (((uint32_t)(((uint32_t)(x)) << I2C_STAT_MONRDY_SHIFT)) & I2C_STAT_MONRDY_MASK)\r
8510 #define I2C_STAT_MONOV_MASK                      (0x20000U)\r
8511 #define I2C_STAT_MONOV_SHIFT                     (17U)\r
8512 /*! MONOV - Monitor Overflow flag.\r
8513  *  0b0..No overrun. Monitor data has not overrun.\r
8514  *  0b1..Overrun. A Monitor data overrun has occurred. This can only happen when Monitor clock stretching not enabled via the MONCLKSTR bit in the CFG register. Writing 1 to this bit clears the flag.\r
8515  */\r
8516 #define I2C_STAT_MONOV(x)                        (((uint32_t)(((uint32_t)(x)) << I2C_STAT_MONOV_SHIFT)) & I2C_STAT_MONOV_MASK)\r
8517 #define I2C_STAT_MONACTIVE_MASK                  (0x40000U)\r
8518 #define I2C_STAT_MONACTIVE_SHIFT                 (18U)\r
8519 /*! MONACTIVE - Monitor Active flag. Indicates when the Monitor function considers the I 2C bus to be active. Active is defined here as when some Master is on the bus: a bus Start has occurred more recently than a bus Stop.\r
8520  *  0b0..Inactive. The Monitor function considers the I2C bus to be inactive.\r
8521  *  0b1..Active. The Monitor function considers the I2C bus to be active.\r
8522  */\r
8523 #define I2C_STAT_MONACTIVE(x)                    (((uint32_t)(((uint32_t)(x)) << I2C_STAT_MONACTIVE_SHIFT)) & I2C_STAT_MONACTIVE_MASK)\r
8524 #define I2C_STAT_MONIDLE_MASK                    (0x80000U)\r
8525 #define I2C_STAT_MONIDLE_SHIFT                   (19U)\r
8526 /*! MONIDLE - Monitor Idle flag. This flag is set when the Monitor function sees the I2C bus change from active to inactive. This can be used by software to decide when to process data accumulated by the Monitor function. This flag will cause an interrupt when set if enabled via the INTENSET register. The flag can be cleared by writing a 1 to this bit.\r
8527  *  0b0..Not idle. The I2C bus is not idle, or this flag has been cleared by software.\r
8528  *  0b1..Idle. The I2C bus has gone idle at least once since the last time this flag was cleared by software.\r
8529  */\r
8530 #define I2C_STAT_MONIDLE(x)                      (((uint32_t)(((uint32_t)(x)) << I2C_STAT_MONIDLE_SHIFT)) & I2C_STAT_MONIDLE_MASK)\r
8531 #define I2C_STAT_EVENTTIMEOUT_MASK               (0x1000000U)\r
8532 #define I2C_STAT_EVENTTIMEOUT_SHIFT              (24U)\r
8533 /*! EVENTTIMEOUT - Event Time-out Interrupt flag. Indicates when the time between events has been longer than the time specified by the TIMEOUT register. Events include Start, Stop, and clock edges. The flag is cleared by writing a 1 to this bit. No time-out is created when the I2C-bus is idle.\r
8534  *  0b0..No time-out. I2C bus events have not caused a time-out.\r
8535  *  0b1..Event time-out. The time between I2C bus events has been longer than the time specified by the TIMEOUT register.\r
8536  */\r
8537 #define I2C_STAT_EVENTTIMEOUT(x)                 (((uint32_t)(((uint32_t)(x)) << I2C_STAT_EVENTTIMEOUT_SHIFT)) & I2C_STAT_EVENTTIMEOUT_MASK)\r
8538 #define I2C_STAT_SCLTIMEOUT_MASK                 (0x2000000U)\r
8539 #define I2C_STAT_SCLTIMEOUT_SHIFT                (25U)\r
8540 /*! SCLTIMEOUT - SCL Time-out Interrupt flag. Indicates when SCL has remained low longer than the time specific by the TIMEOUT register. The flag is cleared by writing a 1 to this bit.\r
8541  *  0b0..No time-out. SCL low time has not caused a time-out.\r
8542  *  0b1..Time-out. SCL low time has caused a time-out.\r
8543  */\r
8544 #define I2C_STAT_SCLTIMEOUT(x)                   (((uint32_t)(((uint32_t)(x)) << I2C_STAT_SCLTIMEOUT_SHIFT)) & I2C_STAT_SCLTIMEOUT_MASK)\r
8545 /*! @} */\r
8546 \r
8547 /*! @name INTENSET - Interrupt Enable Set and read register. */\r
8548 /*! @{ */\r
8549 #define I2C_INTENSET_MSTPENDINGEN_MASK           (0x1U)\r
8550 #define I2C_INTENSET_MSTPENDINGEN_SHIFT          (0U)\r
8551 /*! MSTPENDINGEN - Master Pending interrupt Enable.\r
8552  *  0b0..Disabled. The MstPending interrupt is disabled.\r
8553  *  0b1..Enabled. The MstPending interrupt is enabled.\r
8554  */\r
8555 #define I2C_INTENSET_MSTPENDINGEN(x)             (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_MSTPENDINGEN_SHIFT)) & I2C_INTENSET_MSTPENDINGEN_MASK)\r
8556 #define I2C_INTENSET_MSTARBLOSSEN_MASK           (0x10U)\r
8557 #define I2C_INTENSET_MSTARBLOSSEN_SHIFT          (4U)\r
8558 /*! MSTARBLOSSEN - Master Arbitration Loss interrupt Enable.\r
8559  *  0b0..Disabled. The MstArbLoss interrupt is disabled.\r
8560  *  0b1..Enabled. The MstArbLoss interrupt is enabled.\r
8561  */\r
8562 #define I2C_INTENSET_MSTARBLOSSEN(x)             (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_MSTARBLOSSEN_SHIFT)) & I2C_INTENSET_MSTARBLOSSEN_MASK)\r
8563 #define I2C_INTENSET_MSTSTSTPERREN_MASK          (0x40U)\r
8564 #define I2C_INTENSET_MSTSTSTPERREN_SHIFT         (6U)\r
8565 /*! MSTSTSTPERREN - Master Start/Stop Error interrupt Enable.\r
8566  *  0b0..Disabled. The MstStStpErr interrupt is disabled.\r
8567  *  0b1..Enabled. The MstStStpErr interrupt is enabled.\r
8568  */\r
8569 #define I2C_INTENSET_MSTSTSTPERREN(x)            (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_MSTSTSTPERREN_SHIFT)) & I2C_INTENSET_MSTSTSTPERREN_MASK)\r
8570 #define I2C_INTENSET_SLVPENDINGEN_MASK           (0x100U)\r
8571 #define I2C_INTENSET_SLVPENDINGEN_SHIFT          (8U)\r
8572 /*! SLVPENDINGEN - Slave Pending interrupt Enable.\r
8573  *  0b0..Disabled. The SlvPending interrupt is disabled.\r
8574  *  0b1..Enabled. The SlvPending interrupt is enabled.\r
8575  */\r
8576 #define I2C_INTENSET_SLVPENDINGEN(x)             (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_SLVPENDINGEN_SHIFT)) & I2C_INTENSET_SLVPENDINGEN_MASK)\r
8577 #define I2C_INTENSET_SLVNOTSTREN_MASK            (0x800U)\r
8578 #define I2C_INTENSET_SLVNOTSTREN_SHIFT           (11U)\r
8579 /*! SLVNOTSTREN - Slave Not Stretching interrupt Enable.\r
8580  *  0b0..Disabled. The SlvNotStr interrupt is disabled.\r
8581  *  0b1..Enabled. The SlvNotStr interrupt is enabled.\r
8582  */\r
8583 #define I2C_INTENSET_SLVNOTSTREN(x)              (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_SLVNOTSTREN_SHIFT)) & I2C_INTENSET_SLVNOTSTREN_MASK)\r
8584 #define I2C_INTENSET_SLVDESELEN_MASK             (0x8000U)\r
8585 #define I2C_INTENSET_SLVDESELEN_SHIFT            (15U)\r
8586 /*! SLVDESELEN - Slave Deselect interrupt Enable.\r
8587  *  0b0..Disabled. The SlvDeSel interrupt is disabled.\r
8588  *  0b1..Enabled. The SlvDeSel interrupt is enabled.\r
8589  */\r
8590 #define I2C_INTENSET_SLVDESELEN(x)               (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_SLVDESELEN_SHIFT)) & I2C_INTENSET_SLVDESELEN_MASK)\r
8591 #define I2C_INTENSET_MONRDYEN_MASK               (0x10000U)\r
8592 #define I2C_INTENSET_MONRDYEN_SHIFT              (16U)\r
8593 /*! MONRDYEN - Monitor data Ready interrupt Enable.\r
8594  *  0b0..Disabled. The MonRdy interrupt is disabled.\r
8595  *  0b1..Enabled. The MonRdy interrupt is enabled.\r
8596  */\r
8597 #define I2C_INTENSET_MONRDYEN(x)                 (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_MONRDYEN_SHIFT)) & I2C_INTENSET_MONRDYEN_MASK)\r
8598 #define I2C_INTENSET_MONOVEN_MASK                (0x20000U)\r
8599 #define I2C_INTENSET_MONOVEN_SHIFT               (17U)\r
8600 /*! MONOVEN - Monitor Overrun interrupt Enable.\r
8601  *  0b0..Disabled. The MonOv interrupt is disabled.\r
8602  *  0b1..Enabled. The MonOv interrupt is enabled.\r
8603  */\r
8604 #define I2C_INTENSET_MONOVEN(x)                  (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_MONOVEN_SHIFT)) & I2C_INTENSET_MONOVEN_MASK)\r
8605 #define I2C_INTENSET_MONIDLEEN_MASK              (0x80000U)\r
8606 #define I2C_INTENSET_MONIDLEEN_SHIFT             (19U)\r
8607 /*! MONIDLEEN - Monitor Idle interrupt Enable.\r
8608  *  0b0..Disabled. The MonIdle interrupt is disabled.\r
8609  *  0b1..Enabled. The MonIdle interrupt is enabled.\r
8610  */\r
8611 #define I2C_INTENSET_MONIDLEEN(x)                (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_MONIDLEEN_SHIFT)) & I2C_INTENSET_MONIDLEEN_MASK)\r
8612 #define I2C_INTENSET_EVENTTIMEOUTEN_MASK         (0x1000000U)\r
8613 #define I2C_INTENSET_EVENTTIMEOUTEN_SHIFT        (24U)\r
8614 /*! EVENTTIMEOUTEN - Event time-out interrupt Enable.\r
8615  *  0b0..Disabled. The Event time-out interrupt is disabled.\r
8616  *  0b1..Enabled. The Event time-out interrupt is enabled.\r
8617  */\r
8618 #define I2C_INTENSET_EVENTTIMEOUTEN(x)           (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_EVENTTIMEOUTEN_SHIFT)) & I2C_INTENSET_EVENTTIMEOUTEN_MASK)\r
8619 #define I2C_INTENSET_SCLTIMEOUTEN_MASK           (0x2000000U)\r
8620 #define I2C_INTENSET_SCLTIMEOUTEN_SHIFT          (25U)\r
8621 /*! SCLTIMEOUTEN - SCL time-out interrupt Enable.\r
8622  *  0b0..Disabled. The SCL time-out interrupt is disabled.\r
8623  *  0b1..Enabled. The SCL time-out interrupt is enabled.\r
8624  */\r
8625 #define I2C_INTENSET_SCLTIMEOUTEN(x)             (((uint32_t)(((uint32_t)(x)) << I2C_INTENSET_SCLTIMEOUTEN_SHIFT)) & I2C_INTENSET_SCLTIMEOUTEN_MASK)\r
8626 /*! @} */\r
8627 \r
8628 /*! @name INTENCLR - Interrupt Enable Clear register. */\r
8629 /*! @{ */\r
8630 #define I2C_INTENCLR_MSTPENDINGCLR_MASK          (0x1U)\r
8631 #define I2C_INTENCLR_MSTPENDINGCLR_SHIFT         (0U)\r
8632 #define I2C_INTENCLR_MSTPENDINGCLR(x)            (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_MSTPENDINGCLR_SHIFT)) & I2C_INTENCLR_MSTPENDINGCLR_MASK)\r
8633 #define I2C_INTENCLR_MSTARBLOSSCLR_MASK          (0x10U)\r
8634 #define I2C_INTENCLR_MSTARBLOSSCLR_SHIFT         (4U)\r
8635 #define I2C_INTENCLR_MSTARBLOSSCLR(x)            (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_MSTARBLOSSCLR_SHIFT)) & I2C_INTENCLR_MSTARBLOSSCLR_MASK)\r
8636 #define I2C_INTENCLR_MSTSTSTPERRCLR_MASK         (0x40U)\r
8637 #define I2C_INTENCLR_MSTSTSTPERRCLR_SHIFT        (6U)\r
8638 #define I2C_INTENCLR_MSTSTSTPERRCLR(x)           (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_MSTSTSTPERRCLR_SHIFT)) & I2C_INTENCLR_MSTSTSTPERRCLR_MASK)\r
8639 #define I2C_INTENCLR_SLVPENDINGCLR_MASK          (0x100U)\r
8640 #define I2C_INTENCLR_SLVPENDINGCLR_SHIFT         (8U)\r
8641 #define I2C_INTENCLR_SLVPENDINGCLR(x)            (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_SLVPENDINGCLR_SHIFT)) & I2C_INTENCLR_SLVPENDINGCLR_MASK)\r
8642 #define I2C_INTENCLR_SLVNOTSTRCLR_MASK           (0x800U)\r
8643 #define I2C_INTENCLR_SLVNOTSTRCLR_SHIFT          (11U)\r
8644 #define I2C_INTENCLR_SLVNOTSTRCLR(x)             (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_SLVNOTSTRCLR_SHIFT)) & I2C_INTENCLR_SLVNOTSTRCLR_MASK)\r
8645 #define I2C_INTENCLR_SLVDESELCLR_MASK            (0x8000U)\r
8646 #define I2C_INTENCLR_SLVDESELCLR_SHIFT           (15U)\r
8647 #define I2C_INTENCLR_SLVDESELCLR(x)              (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_SLVDESELCLR_SHIFT)) & I2C_INTENCLR_SLVDESELCLR_MASK)\r
8648 #define I2C_INTENCLR_MONRDYCLR_MASK              (0x10000U)\r
8649 #define I2C_INTENCLR_MONRDYCLR_SHIFT             (16U)\r
8650 #define I2C_INTENCLR_MONRDYCLR(x)                (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_MONRDYCLR_SHIFT)) & I2C_INTENCLR_MONRDYCLR_MASK)\r
8651 #define I2C_INTENCLR_MONOVCLR_MASK               (0x20000U)\r
8652 #define I2C_INTENCLR_MONOVCLR_SHIFT              (17U)\r
8653 #define I2C_INTENCLR_MONOVCLR(x)                 (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_MONOVCLR_SHIFT)) & I2C_INTENCLR_MONOVCLR_MASK)\r
8654 #define I2C_INTENCLR_MONIDLECLR_MASK             (0x80000U)\r
8655 #define I2C_INTENCLR_MONIDLECLR_SHIFT            (19U)\r
8656 #define I2C_INTENCLR_MONIDLECLR(x)               (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_MONIDLECLR_SHIFT)) & I2C_INTENCLR_MONIDLECLR_MASK)\r
8657 #define I2C_INTENCLR_EVENTTIMEOUTCLR_MASK        (0x1000000U)\r
8658 #define I2C_INTENCLR_EVENTTIMEOUTCLR_SHIFT       (24U)\r
8659 #define I2C_INTENCLR_EVENTTIMEOUTCLR(x)          (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_EVENTTIMEOUTCLR_SHIFT)) & I2C_INTENCLR_EVENTTIMEOUTCLR_MASK)\r
8660 #define I2C_INTENCLR_SCLTIMEOUTCLR_MASK          (0x2000000U)\r
8661 #define I2C_INTENCLR_SCLTIMEOUTCLR_SHIFT         (25U)\r
8662 #define I2C_INTENCLR_SCLTIMEOUTCLR(x)            (((uint32_t)(((uint32_t)(x)) << I2C_INTENCLR_SCLTIMEOUTCLR_SHIFT)) & I2C_INTENCLR_SCLTIMEOUTCLR_MASK)\r
8663 /*! @} */\r
8664 \r
8665 /*! @name TIMEOUT - Time-out value register. */\r
8666 /*! @{ */\r
8667 #define I2C_TIMEOUT_TOMIN_MASK                   (0xFU)\r
8668 #define I2C_TIMEOUT_TOMIN_SHIFT                  (0U)\r
8669 #define I2C_TIMEOUT_TOMIN(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_TIMEOUT_TOMIN_SHIFT)) & I2C_TIMEOUT_TOMIN_MASK)\r
8670 #define I2C_TIMEOUT_TO_MASK                      (0xFFF0U)\r
8671 #define I2C_TIMEOUT_TO_SHIFT                     (4U)\r
8672 #define I2C_TIMEOUT_TO(x)                        (((uint32_t)(((uint32_t)(x)) << I2C_TIMEOUT_TO_SHIFT)) & I2C_TIMEOUT_TO_MASK)\r
8673 /*! @} */\r
8674 \r
8675 /*! @name CLKDIV - Clock pre-divider for the entire I2C interface. This determines what time increments are used for the MSTTIME register, and controls some timing of the Slave function. */\r
8676 /*! @{ */\r
8677 #define I2C_CLKDIV_DIVVAL_MASK                   (0xFFFFU)\r
8678 #define I2C_CLKDIV_DIVVAL_SHIFT                  (0U)\r
8679 #define I2C_CLKDIV_DIVVAL(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_CLKDIV_DIVVAL_SHIFT)) & I2C_CLKDIV_DIVVAL_MASK)\r
8680 /*! @} */\r
8681 \r
8682 /*! @name INTSTAT - Interrupt Status register for Master, Slave, and Monitor functions. */\r
8683 /*! @{ */\r
8684 #define I2C_INTSTAT_MSTPENDING_MASK              (0x1U)\r
8685 #define I2C_INTSTAT_MSTPENDING_SHIFT             (0U)\r
8686 #define I2C_INTSTAT_MSTPENDING(x)                (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_MSTPENDING_SHIFT)) & I2C_INTSTAT_MSTPENDING_MASK)\r
8687 #define I2C_INTSTAT_MSTARBLOSS_MASK              (0x10U)\r
8688 #define I2C_INTSTAT_MSTARBLOSS_SHIFT             (4U)\r
8689 #define I2C_INTSTAT_MSTARBLOSS(x)                (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_MSTARBLOSS_SHIFT)) & I2C_INTSTAT_MSTARBLOSS_MASK)\r
8690 #define I2C_INTSTAT_MSTSTSTPERR_MASK             (0x40U)\r
8691 #define I2C_INTSTAT_MSTSTSTPERR_SHIFT            (6U)\r
8692 #define I2C_INTSTAT_MSTSTSTPERR(x)               (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_MSTSTSTPERR_SHIFT)) & I2C_INTSTAT_MSTSTSTPERR_MASK)\r
8693 #define I2C_INTSTAT_SLVPENDING_MASK              (0x100U)\r
8694 #define I2C_INTSTAT_SLVPENDING_SHIFT             (8U)\r
8695 #define I2C_INTSTAT_SLVPENDING(x)                (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_SLVPENDING_SHIFT)) & I2C_INTSTAT_SLVPENDING_MASK)\r
8696 #define I2C_INTSTAT_SLVNOTSTR_MASK               (0x800U)\r
8697 #define I2C_INTSTAT_SLVNOTSTR_SHIFT              (11U)\r
8698 #define I2C_INTSTAT_SLVNOTSTR(x)                 (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_SLVNOTSTR_SHIFT)) & I2C_INTSTAT_SLVNOTSTR_MASK)\r
8699 #define I2C_INTSTAT_SLVDESEL_MASK                (0x8000U)\r
8700 #define I2C_INTSTAT_SLVDESEL_SHIFT               (15U)\r
8701 #define I2C_INTSTAT_SLVDESEL(x)                  (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_SLVDESEL_SHIFT)) & I2C_INTSTAT_SLVDESEL_MASK)\r
8702 #define I2C_INTSTAT_MONRDY_MASK                  (0x10000U)\r
8703 #define I2C_INTSTAT_MONRDY_SHIFT                 (16U)\r
8704 #define I2C_INTSTAT_MONRDY(x)                    (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_MONRDY_SHIFT)) & I2C_INTSTAT_MONRDY_MASK)\r
8705 #define I2C_INTSTAT_MONOV_MASK                   (0x20000U)\r
8706 #define I2C_INTSTAT_MONOV_SHIFT                  (17U)\r
8707 #define I2C_INTSTAT_MONOV(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_MONOV_SHIFT)) & I2C_INTSTAT_MONOV_MASK)\r
8708 #define I2C_INTSTAT_MONIDLE_MASK                 (0x80000U)\r
8709 #define I2C_INTSTAT_MONIDLE_SHIFT                (19U)\r
8710 #define I2C_INTSTAT_MONIDLE(x)                   (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_MONIDLE_SHIFT)) & I2C_INTSTAT_MONIDLE_MASK)\r
8711 #define I2C_INTSTAT_EVENTTIMEOUT_MASK            (0x1000000U)\r
8712 #define I2C_INTSTAT_EVENTTIMEOUT_SHIFT           (24U)\r
8713 #define I2C_INTSTAT_EVENTTIMEOUT(x)              (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_EVENTTIMEOUT_SHIFT)) & I2C_INTSTAT_EVENTTIMEOUT_MASK)\r
8714 #define I2C_INTSTAT_SCLTIMEOUT_MASK              (0x2000000U)\r
8715 #define I2C_INTSTAT_SCLTIMEOUT_SHIFT             (25U)\r
8716 #define I2C_INTSTAT_SCLTIMEOUT(x)                (((uint32_t)(((uint32_t)(x)) << I2C_INTSTAT_SCLTIMEOUT_SHIFT)) & I2C_INTSTAT_SCLTIMEOUT_MASK)\r
8717 /*! @} */\r
8718 \r
8719 /*! @name MSTCTL - Master control register. */\r
8720 /*! @{ */\r
8721 #define I2C_MSTCTL_MSTCONTINUE_MASK              (0x1U)\r
8722 #define I2C_MSTCTL_MSTCONTINUE_SHIFT             (0U)\r
8723 /*! MSTCONTINUE - Master Continue. This bit is write-only.\r
8724  *  0b0..No effect.\r
8725  *  0b1..Continue. Informs the Master function to continue to the next operation. This must done after writing transmit data, reading received data, or any other housekeeping related to the next bus operation.\r
8726  */\r
8727 #define I2C_MSTCTL_MSTCONTINUE(x)                (((uint32_t)(((uint32_t)(x)) << I2C_MSTCTL_MSTCONTINUE_SHIFT)) & I2C_MSTCTL_MSTCONTINUE_MASK)\r
8728 #define I2C_MSTCTL_MSTSTART_MASK                 (0x2U)\r
8729 #define I2C_MSTCTL_MSTSTART_SHIFT                (1U)\r
8730 /*! MSTSTART - Master Start control. This bit is write-only.\r
8731  *  0b0..No effect.\r
8732  *  0b1..Start. A Start will be generated on the I2C bus at the next allowed time.\r
8733  */\r
8734 #define I2C_MSTCTL_MSTSTART(x)                   (((uint32_t)(((uint32_t)(x)) << I2C_MSTCTL_MSTSTART_SHIFT)) & I2C_MSTCTL_MSTSTART_MASK)\r
8735 #define I2C_MSTCTL_MSTSTOP_MASK                  (0x4U)\r
8736 #define I2C_MSTCTL_MSTSTOP_SHIFT                 (2U)\r
8737 /*! MSTSTOP - Master Stop control. This bit is write-only.\r
8738  *  0b0..No effect.\r
8739  *  0b1..Stop. A Stop will be generated on the I2C bus at the next allowed time, preceded by a NACK to the slave if the master is receiving data from the slave (Master Receiver mode).\r
8740  */\r
8741 #define I2C_MSTCTL_MSTSTOP(x)                    (((uint32_t)(((uint32_t)(x)) << I2C_MSTCTL_MSTSTOP_SHIFT)) & I2C_MSTCTL_MSTSTOP_MASK)\r
8742 #define I2C_MSTCTL_MSTDMA_MASK                   (0x8U)\r
8743 #define I2C_MSTCTL_MSTDMA_SHIFT                  (3U)\r
8744 /*! MSTDMA - Master DMA enable. Data operations of the I2C can be performed with DMA. Protocol type operations such as Start, address, Stop, and address match must always be done with software, typically via an interrupt. Address acknowledgement must also be done by software except when the I2C is configured to be HSCAPABLE (and address acknowledgement is handled entirely by hardware) or when Automatic Operation is enabled. When a DMA data transfer is complete, MSTDMA must be cleared prior to beginning the next operation, typically a Start or Stop.This bit is read/write.\r
8745  *  0b0..Disable. No DMA requests are generated for master operation.\r
8746  *  0b1..Enable. A DMA request is generated for I2C master data operations. When this I2C master is generating Acknowledge bits in Master Receiver mode, the acknowledge is generated automatically.\r
8747  */\r
8748 #define I2C_MSTCTL_MSTDMA(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_MSTCTL_MSTDMA_SHIFT)) & I2C_MSTCTL_MSTDMA_MASK)\r
8749 /*! @} */\r
8750 \r
8751 /*! @name MSTTIME - Master timing configuration. */\r
8752 /*! @{ */\r
8753 #define I2C_MSTTIME_MSTSCLLOW_MASK               (0x7U)\r
8754 #define I2C_MSTTIME_MSTSCLLOW_SHIFT              (0U)\r
8755 /*! MSTSCLLOW - Master SCL Low time. Specifies the minimum low time that will be asserted by this master on SCL. Other devices on the bus (masters or slaves) could lengthen this time. This corresponds to the parameter t LOW in the I2C bus specification. I2C bus specification parameters tBUF and tSU;STA have the same values and are also controlled by MSTSCLLOW.\r
8756  *  0b000..2 clocks. Minimum SCL low time is 2 clocks of the I2C clock pre-divider.\r
8757  *  0b001..3 clocks. Minimum SCL low time is 3 clocks of the I2C clock pre-divider.\r
8758  *  0b010..4 clocks. Minimum SCL low time is 4 clocks of the I2C clock pre-divider.\r
8759  *  0b011..5 clocks. Minimum SCL low time is 5 clocks of the I2C clock pre-divider.\r
8760  *  0b100..6 clocks. Minimum SCL low time is 6 clocks of the I2C clock pre-divider.\r
8761  *  0b101..7 clocks. Minimum SCL low time is 7 clocks of the I2C clock pre-divider.\r
8762  *  0b110..8 clocks. Minimum SCL low time is 8 clocks of the I2C clock pre-divider.\r
8763  *  0b111..9 clocks. Minimum SCL low time is 9 clocks of the I2C clock pre-divider.\r
8764  */\r
8765 #define I2C_MSTTIME_MSTSCLLOW(x)                 (((uint32_t)(((uint32_t)(x)) << I2C_MSTTIME_MSTSCLLOW_SHIFT)) & I2C_MSTTIME_MSTSCLLOW_MASK)\r
8766 #define I2C_MSTTIME_MSTSCLHIGH_MASK              (0x70U)\r
8767 #define I2C_MSTTIME_MSTSCLHIGH_SHIFT             (4U)\r
8768 /*! MSTSCLHIGH - Master SCL High time. Specifies the minimum high time that will be asserted by this master on SCL. Other masters in a multi-master system could shorten this time. This corresponds to the parameter tHIGH in the I2C bus specification. I2C bus specification parameters tSU;STO and tHD;STA have the same values and are also controlled by MSTSCLHIGH.\r
8769  *  0b000..2 clocks. Minimum SCL high time is 2 clock of the I2C clock pre-divider.\r
8770  *  0b001..3 clocks. Minimum SCL high time is 3 clocks of the I2C clock pre-divider .\r
8771  *  0b010..4 clocks. Minimum SCL high time is 4 clock of the I2C clock pre-divider.\r
8772  *  0b011..5 clocks. Minimum SCL high time is 5 clock of the I2C clock pre-divider.\r
8773  *  0b100..6 clocks. Minimum SCL high time is 6 clock of the I2C clock pre-divider.\r
8774  *  0b101..7 clocks. Minimum SCL high time is 7 clock of the I2C clock pre-divider.\r
8775  *  0b110..8 clocks. Minimum SCL high time is 8 clock of the I2C clock pre-divider.\r
8776  *  0b111..9 clocks. Minimum SCL high time is 9 clocks of the I2C clock pre-divider.\r
8777  */\r
8778 #define I2C_MSTTIME_MSTSCLHIGH(x)                (((uint32_t)(((uint32_t)(x)) << I2C_MSTTIME_MSTSCLHIGH_SHIFT)) & I2C_MSTTIME_MSTSCLHIGH_MASK)\r
8779 /*! @} */\r
8780 \r
8781 /*! @name MSTDAT - Combined Master receiver and transmitter data register. */\r
8782 /*! @{ */\r
8783 #define I2C_MSTDAT_DATA_MASK                     (0xFFU)\r
8784 #define I2C_MSTDAT_DATA_SHIFT                    (0U)\r
8785 #define I2C_MSTDAT_DATA(x)                       (((uint32_t)(((uint32_t)(x)) << I2C_MSTDAT_DATA_SHIFT)) & I2C_MSTDAT_DATA_MASK)\r
8786 /*! @} */\r
8787 \r
8788 /*! @name SLVCTL - Slave control register. */\r
8789 /*! @{ */\r
8790 #define I2C_SLVCTL_SLVCONTINUE_MASK              (0x1U)\r
8791 #define I2C_SLVCTL_SLVCONTINUE_SHIFT             (0U)\r
8792 /*! SLVCONTINUE - Slave Continue.\r
8793  *  0b0..No effect.\r
8794  *  0b1..Continue. Informs the Slave function to continue to the next operation, by clearing the SLVPENDING flag in the STAT register. This must be done after writing transmit data, reading received data, or any other housekeeping related to the next bus operation. Automatic Operation has different requirements. SLVCONTINUE should not be set unless SLVPENDING = 1.\r
8795  */\r
8796 #define I2C_SLVCTL_SLVCONTINUE(x)                (((uint32_t)(((uint32_t)(x)) << I2C_SLVCTL_SLVCONTINUE_SHIFT)) & I2C_SLVCTL_SLVCONTINUE_MASK)\r
8797 #define I2C_SLVCTL_SLVNACK_MASK                  (0x2U)\r
8798 #define I2C_SLVCTL_SLVNACK_SHIFT                 (1U)\r
8799 /*! SLVNACK - Slave NACK.\r
8800  *  0b0..No effect.\r
8801  *  0b1..NACK. Causes the Slave function to NACK the master when the slave is receiving data from the master (Slave Receiver mode).\r
8802  */\r
8803 #define I2C_SLVCTL_SLVNACK(x)                    (((uint32_t)(((uint32_t)(x)) << I2C_SLVCTL_SLVNACK_SHIFT)) & I2C_SLVCTL_SLVNACK_MASK)\r
8804 #define I2C_SLVCTL_SLVDMA_MASK                   (0x8U)\r
8805 #define I2C_SLVCTL_SLVDMA_SHIFT                  (3U)\r
8806 /*! SLVDMA - Slave DMA enable.\r
8807  *  0b0..Disabled. No DMA requests are issued for Slave mode operation.\r
8808  *  0b1..Enabled. DMA requests are issued for I2C slave data transmission and reception.\r
8809  */\r
8810 #define I2C_SLVCTL_SLVDMA(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_SLVCTL_SLVDMA_SHIFT)) & I2C_SLVCTL_SLVDMA_MASK)\r
8811 #define I2C_SLVCTL_AUTOACK_MASK                  (0x100U)\r
8812 #define I2C_SLVCTL_AUTOACK_SHIFT                 (8U)\r
8813 /*! AUTOACK - Automatic Acknowledge.When this bit is set, it will cause an I2C header which matches SLVADR0 and the direction set by AUTOMATCHREAD to be ACKed immediately; this is used with DMA to allow processing of the data without intervention. If this bit is clear and a header matches SLVADR0, the behavior is controlled by AUTONACK in the SLVADR0 register: allowing NACK or interrupt.\r
8814  *  0b0..Normal, non-automatic operation. If AUTONACK = 0, an SlvPending interrupt is generated when a matching address is received. If AUTONACK = 1, received addresses are NACKed (ignored).\r
8815  *  0b1..A header with matching SLVADR0 and matching direction as set by AUTOMATCHREAD will be ACKed immediately, allowing the master to move on to the data bytes. If the address matches SLVADR0, but the direction does not match AUTOMATCHREAD, the behavior will depend on the AUTONACK bit in the SLVADR0 register: if AUTONACK is set, then it will be Nacked; else if AUTONACK is clear, then a SlvPending interrupt is generated.\r
8816  */\r
8817 #define I2C_SLVCTL_AUTOACK(x)                    (((uint32_t)(((uint32_t)(x)) << I2C_SLVCTL_AUTOACK_SHIFT)) & I2C_SLVCTL_AUTOACK_MASK)\r
8818 #define I2C_SLVCTL_AUTOMATCHREAD_MASK            (0x200U)\r
8819 #define I2C_SLVCTL_AUTOMATCHREAD_SHIFT           (9U)\r
8820 /*! AUTOMATCHREAD - When AUTOACK is set, this bit controls whether it matches a read or write request on the next header with an address matching SLVADR0. Since DMA needs to be configured to match the transfer direction, the direction needs to be specified. This bit allows a direction to be chosen for the next operation.\r
8821  *  0b0..The expected next operation in Automatic Mode is an I2C write.\r
8822  *  0b1..The expected next operation in Automatic Mode is an I2C read.\r
8823  */\r
8824 #define I2C_SLVCTL_AUTOMATCHREAD(x)              (((uint32_t)(((uint32_t)(x)) << I2C_SLVCTL_AUTOMATCHREAD_SHIFT)) & I2C_SLVCTL_AUTOMATCHREAD_MASK)\r
8825 /*! @} */\r
8826 \r
8827 /*! @name SLVDAT - Combined Slave receiver and transmitter data register. */\r
8828 /*! @{ */\r
8829 #define I2C_SLVDAT_DATA_MASK                     (0xFFU)\r
8830 #define I2C_SLVDAT_DATA_SHIFT                    (0U)\r
8831 #define I2C_SLVDAT_DATA(x)                       (((uint32_t)(((uint32_t)(x)) << I2C_SLVDAT_DATA_SHIFT)) & I2C_SLVDAT_DATA_MASK)\r
8832 /*! @} */\r
8833 \r
8834 /*! @name SLVADR - Slave address register. */\r
8835 /*! @{ */\r
8836 #define I2C_SLVADR_SADISABLE_MASK                (0x1U)\r
8837 #define I2C_SLVADR_SADISABLE_SHIFT               (0U)\r
8838 /*! SADISABLE - Slave Address n Disable.\r
8839  *  0b0..Enabled. Slave Address n is enabled.\r
8840  *  0b1..Ignored Slave Address n is ignored.\r
8841  */\r
8842 #define I2C_SLVADR_SADISABLE(x)                  (((uint32_t)(((uint32_t)(x)) << I2C_SLVADR_SADISABLE_SHIFT)) & I2C_SLVADR_SADISABLE_MASK)\r
8843 #define I2C_SLVADR_SLVADR_MASK                   (0xFEU)\r
8844 #define I2C_SLVADR_SLVADR_SHIFT                  (1U)\r
8845 #define I2C_SLVADR_SLVADR(x)                     (((uint32_t)(((uint32_t)(x)) << I2C_SLVADR_SLVADR_SHIFT)) & I2C_SLVADR_SLVADR_MASK)\r
8846 #define I2C_SLVADR_AUTONACK_MASK                 (0x8000U)\r
8847 #define I2C_SLVADR_AUTONACK_SHIFT                (15U)\r
8848 /*! AUTONACK - Automatic NACK operation. Used in conjunction with AUTOACK and AUTOMATCHREAD, allows software to ignore I2C traffic while handling previous I2C data or other operations.\r
8849  *  0b0..Normal operation, matching I2C addresses are not ignored.\r
8850  *  0b1..Automatic-only mode. All incoming addresses are ignored (NACKed), unless AUTOACK is set, it matches SLVADRn, and AUTOMATCHREAD matches the direction.\r
8851  */\r
8852 #define I2C_SLVADR_AUTONACK(x)                   (((uint32_t)(((uint32_t)(x)) << I2C_SLVADR_AUTONACK_SHIFT)) & I2C_SLVADR_AUTONACK_MASK)\r
8853 /*! @} */\r
8854 \r
8855 /* The count of I2C_SLVADR */\r
8856 #define I2C_SLVADR_COUNT                         (4U)\r
8857 \r
8858 /*! @name SLVQUAL0 - Slave Qualification for address 0. */\r
8859 /*! @{ */\r
8860 #define I2C_SLVQUAL0_QUALMODE0_MASK              (0x1U)\r
8861 #define I2C_SLVQUAL0_QUALMODE0_SHIFT             (0U)\r
8862 /*! QUALMODE0 - Qualify mode for slave address 0.\r
8863  *  0b0..Mask. The SLVQUAL0 field is used as a logical mask for matching address 0.\r
8864  *  0b1..Extend. The SLVQUAL0 field is used to extend address 0 matching in a range of addresses.\r
8865  */\r
8866 #define I2C_SLVQUAL0_QUALMODE0(x)                (((uint32_t)(((uint32_t)(x)) << I2C_SLVQUAL0_QUALMODE0_SHIFT)) & I2C_SLVQUAL0_QUALMODE0_MASK)\r
8867 #define I2C_SLVQUAL0_SLVQUAL0_MASK               (0xFEU)\r
8868 #define I2C_SLVQUAL0_SLVQUAL0_SHIFT              (1U)\r
8869 #define I2C_SLVQUAL0_SLVQUAL0(x)                 (((uint32_t)(((uint32_t)(x)) << I2C_SLVQUAL0_SLVQUAL0_SHIFT)) & I2C_SLVQUAL0_SLVQUAL0_MASK)\r
8870 /*! @} */\r
8871 \r
8872 /*! @name MONRXDAT - Monitor receiver data register. */\r
8873 /*! @{ */\r
8874 #define I2C_MONRXDAT_MONRXDAT_MASK               (0xFFU)\r
8875 #define I2C_MONRXDAT_MONRXDAT_SHIFT              (0U)\r
8876 #define I2C_MONRXDAT_MONRXDAT(x)                 (((uint32_t)(((uint32_t)(x)) << I2C_MONRXDAT_MONRXDAT_SHIFT)) & I2C_MONRXDAT_MONRXDAT_MASK)\r
8877 #define I2C_MONRXDAT_MONSTART_MASK               (0x100U)\r
8878 #define I2C_MONRXDAT_MONSTART_SHIFT              (8U)\r
8879 /*! MONSTART - Monitor Received Start.\r
8880  *  0b0..No start detected. The Monitor function has not detected a Start event on the I2C bus.\r
8881  *  0b1..Start detected. The Monitor function has detected a Start event on the I2C bus.\r
8882  */\r
8883 #define I2C_MONRXDAT_MONSTART(x)                 (((uint32_t)(((uint32_t)(x)) << I2C_MONRXDAT_MONSTART_SHIFT)) & I2C_MONRXDAT_MONSTART_MASK)\r
8884 #define I2C_MONRXDAT_MONRESTART_MASK             (0x200U)\r
8885 #define I2C_MONRXDAT_MONRESTART_SHIFT            (9U)\r
8886 /*! MONRESTART - Monitor Received Repeated Start.\r
8887  *  0b0..No repeated start detected. The Monitor function has not detected a Repeated Start event on the I2C bus.\r
8888  *  0b1..Repeated start detected. The Monitor function has detected a Repeated Start event on the I2C bus.\r
8889  */\r
8890 #define I2C_MONRXDAT_MONRESTART(x)               (((uint32_t)(((uint32_t)(x)) << I2C_MONRXDAT_MONRESTART_SHIFT)) & I2C_MONRXDAT_MONRESTART_MASK)\r
8891 #define I2C_MONRXDAT_MONNACK_MASK                (0x400U)\r
8892 #define I2C_MONRXDAT_MONNACK_SHIFT               (10U)\r
8893 /*! MONNACK - Monitor Received NACK.\r
8894  *  0b0..Acknowledged. The data currently being provided by the Monitor function was acknowledged by at least one master or slave receiver.\r
8895  *  0b1..Not acknowledged. The data currently being provided by the Monitor function was not acknowledged by any receiver.\r
8896  */\r
8897 #define I2C_MONRXDAT_MONNACK(x)                  (((uint32_t)(((uint32_t)(x)) << I2C_MONRXDAT_MONNACK_SHIFT)) & I2C_MONRXDAT_MONNACK_MASK)\r
8898 /*! @} */\r
8899 \r
8900 /*! @name ID - Peripheral identification register. */\r
8901 /*! @{ */\r
8902 #define I2C_ID_APERTURE_MASK                     (0xFFU)\r
8903 #define I2C_ID_APERTURE_SHIFT                    (0U)\r
8904 #define I2C_ID_APERTURE(x)                       (((uint32_t)(((uint32_t)(x)) << I2C_ID_APERTURE_SHIFT)) & I2C_ID_APERTURE_MASK)\r
8905 #define I2C_ID_MINOR_REV_MASK                    (0xF00U)\r
8906 #define I2C_ID_MINOR_REV_SHIFT                   (8U)\r
8907 #define I2C_ID_MINOR_REV(x)                      (((uint32_t)(((uint32_t)(x)) << I2C_ID_MINOR_REV_SHIFT)) & I2C_ID_MINOR_REV_MASK)\r
8908 #define I2C_ID_MAJOR_REV_MASK                    (0xF000U)\r
8909 #define I2C_ID_MAJOR_REV_SHIFT                   (12U)\r
8910 #define I2C_ID_MAJOR_REV(x)                      (((uint32_t)(((uint32_t)(x)) << I2C_ID_MAJOR_REV_SHIFT)) & I2C_ID_MAJOR_REV_MASK)\r
8911 #define I2C_ID_ID_MASK                           (0xFFFF0000U)\r
8912 #define I2C_ID_ID_SHIFT                          (16U)\r
8913 #define I2C_ID_ID(x)                             (((uint32_t)(((uint32_t)(x)) << I2C_ID_ID_SHIFT)) & I2C_ID_ID_MASK)\r
8914 /*! @} */\r
8915 \r
8916 \r
8917 /*!\r
8918  * @}\r
8919  */ /* end of group I2C_Register_Masks */\r
8920 \r
8921 \r
8922 /* I2C - Peripheral instance base addresses */\r
8923 #if (__ARM_FEATURE_CMSE & 0x2)\r
8924   /** Peripheral I2C0 base address */\r
8925   #define I2C0_BASE                                (0x50086000u)\r
8926   /** Peripheral I2C0 base address */\r
8927   #define I2C0_BASE_NS                             (0x40086000u)\r
8928   /** Peripheral I2C0 base pointer */\r
8929   #define I2C0                                     ((I2C_Type *)I2C0_BASE)\r
8930   /** Peripheral I2C0 base pointer */\r
8931   #define I2C0_NS                                  ((I2C_Type *)I2C0_BASE_NS)\r
8932   /** Peripheral I2C1 base address */\r
8933   #define I2C1_BASE                                (0x50087000u)\r
8934   /** Peripheral I2C1 base address */\r
8935   #define I2C1_BASE_NS                             (0x40087000u)\r
8936   /** Peripheral I2C1 base pointer */\r
8937   #define I2C1                                     ((I2C_Type *)I2C1_BASE)\r
8938   /** Peripheral I2C1 base pointer */\r
8939   #define I2C1_NS                                  ((I2C_Type *)I2C1_BASE_NS)\r
8940   /** Peripheral I2C2 base address */\r
8941   #define I2C2_BASE                                (0x50088000u)\r
8942   /** Peripheral I2C2 base address */\r
8943   #define I2C2_BASE_NS                             (0x40088000u)\r
8944   /** Peripheral I2C2 base pointer */\r
8945   #define I2C2                                     ((I2C_Type *)I2C2_BASE)\r
8946   /** Peripheral I2C2 base pointer */\r
8947   #define I2C2_NS                                  ((I2C_Type *)I2C2_BASE_NS)\r
8948   /** Peripheral I2C3 base address */\r
8949   #define I2C3_BASE                                (0x50089000u)\r
8950   /** Peripheral I2C3 base address */\r
8951   #define I2C3_BASE_NS                             (0x40089000u)\r
8952   /** Peripheral I2C3 base pointer */\r
8953   #define I2C3                                     ((I2C_Type *)I2C3_BASE)\r
8954   /** Peripheral I2C3 base pointer */\r
8955   #define I2C3_NS                                  ((I2C_Type *)I2C3_BASE_NS)\r
8956   /** Peripheral I2C4 base address */\r
8957   #define I2C4_BASE                                (0x5008A000u)\r
8958   /** Peripheral I2C4 base address */\r
8959   #define I2C4_BASE_NS                             (0x4008A000u)\r
8960   /** Peripheral I2C4 base pointer */\r
8961   #define I2C4                                     ((I2C_Type *)I2C4_BASE)\r
8962   /** Peripheral I2C4 base pointer */\r
8963   #define I2C4_NS                                  ((I2C_Type *)I2C4_BASE_NS)\r
8964   /** Peripheral I2C5 base address */\r
8965   #define I2C5_BASE                                (0x50096000u)\r
8966   /** Peripheral I2C5 base address */\r
8967   #define I2C5_BASE_NS                             (0x40096000u)\r
8968   /** Peripheral I2C5 base pointer */\r
8969   #define I2C5                                     ((I2C_Type *)I2C5_BASE)\r
8970   /** Peripheral I2C5 base pointer */\r
8971   #define I2C5_NS                                  ((I2C_Type *)I2C5_BASE_NS)\r
8972   /** Peripheral I2C6 base address */\r
8973   #define I2C6_BASE                                (0x50097000u)\r
8974   /** Peripheral I2C6 base address */\r
8975   #define I2C6_BASE_NS                             (0x40097000u)\r
8976   /** Peripheral I2C6 base pointer */\r
8977   #define I2C6                                     ((I2C_Type *)I2C6_BASE)\r
8978   /** Peripheral I2C6 base pointer */\r
8979   #define I2C6_NS                                  ((I2C_Type *)I2C6_BASE_NS)\r
8980   /** Peripheral I2C7 base address */\r
8981   #define I2C7_BASE                                (0x50098000u)\r
8982   /** Peripheral I2C7 base address */\r
8983   #define I2C7_BASE_NS                             (0x40098000u)\r
8984   /** Peripheral I2C7 base pointer */\r
8985   #define I2C7                                     ((I2C_Type *)I2C7_BASE)\r
8986   /** Peripheral I2C7 base pointer */\r
8987   #define I2C7_NS                                  ((I2C_Type *)I2C7_BASE_NS)\r
8988   /** Array initializer of I2C peripheral base addresses */\r
8989   #define I2C_BASE_ADDRS                           { I2C0_BASE, I2C1_BASE, I2C2_BASE, I2C3_BASE, I2C4_BASE, I2C5_BASE, I2C6_BASE, I2C7_BASE }\r
8990   /** Array initializer of I2C peripheral base pointers */\r
8991   #define I2C_BASE_PTRS                            { I2C0, I2C1, I2C2, I2C3, I2C4, I2C5, I2C6, I2C7 }\r
8992   /** Array initializer of I2C peripheral base addresses */\r
8993   #define I2C_BASE_ADDRS_NS                        { I2C0_BASE_NS, I2C1_BASE_NS, I2C2_BASE_NS, I2C3_BASE_NS, I2C4_BASE_NS, I2C5_BASE_NS, I2C6_BASE_NS, I2C7_BASE_NS }\r
8994   /** Array initializer of I2C peripheral base pointers */\r
8995   #define I2C_BASE_PTRS_NS                         { I2C0_NS, I2C1_NS, I2C2_NS, I2C3_NS, I2C4_NS, I2C5_NS, I2C6_NS, I2C7_NS }\r
8996 #else\r
8997   /** Peripheral I2C0 base address */\r
8998   #define I2C0_BASE                                (0x40086000u)\r
8999   /** Peripheral I2C0 base pointer */\r
9000   #define I2C0                                     ((I2C_Type *)I2C0_BASE)\r
9001   /** Peripheral I2C1 base address */\r
9002   #define I2C1_BASE                                (0x40087000u)\r
9003   /** Peripheral I2C1 base pointer */\r
9004   #define I2C1                                     ((I2C_Type *)I2C1_BASE)\r
9005   /** Peripheral I2C2 base address */\r
9006   #define I2C2_BASE                                (0x40088000u)\r
9007   /** Peripheral I2C2 base pointer */\r
9008   #define I2C2                                     ((I2C_Type *)I2C2_BASE)\r
9009   /** Peripheral I2C3 base address */\r
9010   #define I2C3_BASE                                (0x40089000u)\r
9011   /** Peripheral I2C3 base pointer */\r
9012   #define I2C3                                     ((I2C_Type *)I2C3_BASE)\r
9013   /** Peripheral I2C4 base address */\r
9014   #define I2C4_BASE                                (0x4008A000u)\r
9015   /** Peripheral I2C4 base pointer */\r
9016   #define I2C4                                     ((I2C_Type *)I2C4_BASE)\r
9017   /** Peripheral I2C5 base address */\r
9018   #define I2C5_BASE                                (0x40096000u)\r
9019   /** Peripheral I2C5 base pointer */\r
9020   #define I2C5                                     ((I2C_Type *)I2C5_BASE)\r
9021   /** Peripheral I2C6 base address */\r
9022   #define I2C6_BASE                                (0x40097000u)\r
9023   /** Peripheral I2C6 base pointer */\r
9024   #define I2C6                                     ((I2C_Type *)I2C6_BASE)\r
9025   /** Peripheral I2C7 base address */\r
9026   #define I2C7_BASE                                (0x40098000u)\r
9027   /** Peripheral I2C7 base pointer */\r
9028   #define I2C7                                     ((I2C_Type *)I2C7_BASE)\r
9029   /** Array initializer of I2C peripheral base addresses */\r
9030   #define I2C_BASE_ADDRS                           { I2C0_BASE, I2C1_BASE, I2C2_BASE, I2C3_BASE, I2C4_BASE, I2C5_BASE, I2C6_BASE, I2C7_BASE }\r
9031   /** Array initializer of I2C peripheral base pointers */\r
9032   #define I2C_BASE_PTRS                            { I2C0, I2C1, I2C2, I2C3, I2C4, I2C5, I2C6, I2C7 }\r
9033 #endif\r
9034 /** Interrupt vectors for the I2C peripheral type */\r
9035 #define I2C_IRQS                                 { FLEXCOMM0_IRQn, FLEXCOMM1_IRQn, FLEXCOMM2_IRQn, FLEXCOMM3_IRQn, FLEXCOMM4_IRQn, FLEXCOMM5_IRQn, FLEXCOMM6_IRQn, FLEXCOMM7_IRQn }\r
9036 \r
9037 /*!\r
9038  * @}\r
9039  */ /* end of group I2C_Peripheral_Access_Layer */\r
9040 \r
9041 \r
9042 /* ----------------------------------------------------------------------------\r
9043    -- I2S Peripheral Access Layer\r
9044    ---------------------------------------------------------------------------- */\r
9045 \r
9046 /*!\r
9047  * @addtogroup I2S_Peripheral_Access_Layer I2S Peripheral Access Layer\r
9048  * @{\r
9049  */\r
9050 \r
9051 /** I2S - Register Layout Typedef */\r
9052 typedef struct {\r
9053        uint8_t RESERVED_0[3072];\r
9054   __IO uint32_t CFG1;                              /**< Configuration register 1 for the primary channel pair., offset: 0xC00 */\r
9055   __IO uint32_t CFG2;                              /**< Configuration register 2 for the primary channel pair., offset: 0xC04 */\r
9056   __IO uint32_t STAT;                              /**< Status register for the primary channel pair., offset: 0xC08 */\r
9057        uint8_t RESERVED_1[16];\r
9058   __IO uint32_t DIV;                               /**< Clock divider, used by all channel pairs., offset: 0xC1C */\r
9059   struct {                                         /* offset: 0xC20, array step: 0x20 */\r
9060     __IO uint32_t PCFG1;                             /**< Configuration register 1 for channel pair, array offset: 0xC20, array step: 0x20 */\r
9061     __IO uint32_t PCFG2;                             /**< Configuration register 2 for channel pair, array offset: 0xC24, array step: 0x20 */\r
9062     __IO uint32_t PSTAT;                             /**< Status register for channel pair, array offset: 0xC28, array step: 0x20 */\r
9063          uint8_t RESERVED_0[20];\r
9064   } SECCHANNEL[3];\r
9065        uint8_t RESERVED_2[384];\r
9066   __IO uint32_t FIFOCFG;                           /**< FIFO configuration and enable register., offset: 0xE00 */\r
9067   __IO uint32_t FIFOSTAT;                          /**< FIFO status register., offset: 0xE04 */\r
9068   __IO uint32_t FIFOTRIG;                          /**< FIFO trigger settings for interrupt and DMA request., offset: 0xE08 */\r
9069        uint8_t RESERVED_3[4];\r
9070   __IO uint32_t FIFOINTENSET;                      /**< FIFO interrupt enable set (enable) and read register., offset: 0xE10 */\r
9071   __IO uint32_t FIFOINTENCLR;                      /**< FIFO interrupt enable clear (disable) and read register., offset: 0xE14 */\r
9072   __I  uint32_t FIFOINTSTAT;                       /**< FIFO interrupt status register., offset: 0xE18 */\r
9073        uint8_t RESERVED_4[4];\r
9074   __O  uint32_t FIFOWR;                            /**< FIFO write data., offset: 0xE20 */\r
9075   __O  uint32_t FIFOWR48H;                         /**< FIFO write data for upper data bits. May only be used if the I2S is configured for 2x 24-bit data and not using DMA., offset: 0xE24 */\r
9076        uint8_t RESERVED_5[8];\r
9077   __I  uint32_t FIFORD;                            /**< FIFO read data., offset: 0xE30 */\r
9078   __I  uint32_t FIFORD48H;                         /**< FIFO read data for upper data bits. May only be used if the I2S is configured for 2x 24-bit data and not using DMA., offset: 0xE34 */\r
9079        uint8_t RESERVED_6[8];\r
9080   __I  uint32_t FIFORDNOPOP;                       /**< FIFO data read with no FIFO pop., offset: 0xE40 */\r
9081   __I  uint32_t FIFORD48HNOPOP;                    /**< FIFO data read for upper data bits with no FIFO pop. May only be used if the I2S is configured for 2x 24-bit data and not using DMA., offset: 0xE44 */\r
9082        uint8_t RESERVED_7[436];\r
9083   __I  uint32_t ID;                                /**< I2S Module identification, offset: 0xFFC */\r
9084 } I2S_Type;\r
9085 \r
9086 /* ----------------------------------------------------------------------------\r
9087    -- I2S Register Masks\r
9088    ---------------------------------------------------------------------------- */\r
9089 \r
9090 /*!\r
9091  * @addtogroup I2S_Register_Masks I2S Register Masks\r
9092  * @{\r
9093  */\r
9094 \r
9095 /*! @name CFG1 - Configuration register 1 for the primary channel pair. */\r
9096 /*! @{ */\r
9097 #define I2S_CFG1_MAINENABLE_MASK                 (0x1U)\r
9098 #define I2S_CFG1_MAINENABLE_SHIFT                (0U)\r
9099 /*! MAINENABLE - Main enable for I 2S function in this Flexcomm\r
9100  *  0b0..All I 2S channel pairs in this Flexcomm are disabled and the internal state machines, counters, and flags are reset. No other channel pairs can be enabled.\r
9101  *  0b1..This I 2S channel pair is enabled. Other channel pairs in this Flexcomm may be enabled in their individual PAIRENABLE bits.\r
9102  */\r
9103 #define I2S_CFG1_MAINENABLE(x)                   (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_MAINENABLE_SHIFT)) & I2S_CFG1_MAINENABLE_MASK)\r
9104 #define I2S_CFG1_DATAPAUSE_MASK                  (0x2U)\r
9105 #define I2S_CFG1_DATAPAUSE_SHIFT                 (1U)\r
9106 /*! DATAPAUSE - Data flow Pause. Allows pausing data flow between the I2S serializer/deserializer and the FIFO. This could be done in order to change streams, or while restarting after a data underflow or overflow. When paused, FIFO operations can be done without corrupting data that is in the process of being sent or received. Once a data pause has been requested, the interface may need to complete sending data that was in progress before interrupting the flow of data. Software must check that the pause is actually in effect before taking action. This is done by monitoring the DATAPAUSED flag in the STAT register. When DATAPAUSE is cleared, data transfer will resume at the beginning of the next frame.\r
9107  *  0b0..Normal operation, or resuming normal operation at the next frame if the I2S has already been paused.\r
9108  *  0b1..A pause in the data flow is being requested. It is in effect when DATAPAUSED in STAT = 1.\r
9109  */\r
9110 #define I2S_CFG1_DATAPAUSE(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_DATAPAUSE_SHIFT)) & I2S_CFG1_DATAPAUSE_MASK)\r
9111 #define I2S_CFG1_PAIRCOUNT_MASK                  (0xCU)\r
9112 #define I2S_CFG1_PAIRCOUNT_SHIFT                 (2U)\r
9113 /*! PAIRCOUNT - Provides the number of I2S channel pairs in this Flexcomm This is a read-only field whose value may be different in other Flexcomms. 00 = there is 1 I2S channel pair in this Flexcomm. 01 = there are 2 I2S channel pairs in this Flexcomm. 10 = there are 3 I2S channel pairs in this Flexcomm. 11 = there are 4 I2S channel pairs in this Flexcomm.\r
9114  *  0b00..1 I2S channel pairs in this flexcomm\r
9115  *  0b01..2 I2S channel pairs in this flexcomm\r
9116  *  0b10..3 I2S channel pairs in this flexcomm\r
9117  *  0b11..4 I2S channel pairs in this flexcomm\r
9118  */\r
9119 #define I2S_CFG1_PAIRCOUNT(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_PAIRCOUNT_SHIFT)) & I2S_CFG1_PAIRCOUNT_MASK)\r
9120 #define I2S_CFG1_MSTSLVCFG_MASK                  (0x30U)\r
9121 #define I2S_CFG1_MSTSLVCFG_SHIFT                 (4U)\r
9122 /*! MSTSLVCFG - Master / slave configuration selection, determining how SCK and WS are used by all channel pairs in this Flexcomm.\r
9123  *  0b00..Normal slave mode, the default mode. SCK and WS are received from a master and used to transmit or receive data.\r
9124  *  0b01..WS synchronized master. WS is received from another master and used to synchronize the generation of SCK, when divided from the Flexcomm function clock.\r
9125  *  0b10..Master using an existing SCK. SCK is received and used directly to generate WS, as well as transmitting or receiving data.\r
9126  *  0b11..Normal master mode. SCK and WS are generated so they can be sent to one or more slave devices.\r
9127  */\r
9128 #define I2S_CFG1_MSTSLVCFG(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_MSTSLVCFG_SHIFT)) & I2S_CFG1_MSTSLVCFG_MASK)\r
9129 #define I2S_CFG1_MODE_MASK                       (0xC0U)\r
9130 #define I2S_CFG1_MODE_SHIFT                      (6U)\r
9131 /*! MODE - Selects the basic I2S operating mode. Other configurations modify this to obtain all supported cases. See Formats and modes for examples.\r
9132  *  0b00..I2S mode a.k.a. 'classic' mode. WS has a 50% duty cycle, with (for each enabled channel pair) one piece of left channel data occurring during the first phase, and one pieces of right channel data occurring during the second phase. In this mode, the data region begins one clock after the leading WS edge for the frame. For a 50% WS duty cycle, FRAMELEN must define an even number of I2S clocks for the frame. If FRAMELEN defines an odd number of clocks per frame, the extra clock will occur on the right.\r
9133  *  0b01..DSP mode where WS has a 50% duty cycle. See remark for mode 0.\r
9134  *  0b10..DSP mode where WS has a one clock long pulse at the beginning of each data frame.\r
9135  *  0b11..DSP mode where WS has a one data slot long pulse at the beginning of each data frame.\r
9136  */\r
9137 #define I2S_CFG1_MODE(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_MODE_SHIFT)) & I2S_CFG1_MODE_MASK)\r
9138 #define I2S_CFG1_RIGHTLOW_MASK                   (0x100U)\r
9139 #define I2S_CFG1_RIGHTLOW_SHIFT                  (8U)\r
9140 /*! RIGHTLOW - Right channel data is in the Low portion of FIFO data. Essentially, this swaps left and right channel data as it is transferred to or from the FIFO. This bit is not used if the data width is greater than 24 bits or if PDMDATA = 1. Note that if the ONECHANNEL field (bit 10 of this register) = 1, the one channel to be used is the nominally the left channel. POSITION can still place that data in the frame where right channel data is normally located. if all enabled channel pairs have ONECHANNEL = 1, then RIGHTLOW = 1 is not allowed.\r
9141  *  0b0..The right channel is taken from the high part of the FIFO data. For example, when data is 16 bits, FIFO bits 31:16 are used for the right channel.\r
9142  *  0b1..The right channel is taken from the low part of the FIFO data. For example, when data is 16 bits, FIFO bits 15:0 are used for the right channel.\r
9143  */\r
9144 #define I2S_CFG1_RIGHTLOW(x)                     (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_RIGHTLOW_SHIFT)) & I2S_CFG1_RIGHTLOW_MASK)\r
9145 #define I2S_CFG1_LEFTJUST_MASK                   (0x200U)\r
9146 #define I2S_CFG1_LEFTJUST_SHIFT                  (9U)\r
9147 /*! LEFTJUST - Left Justify data.\r
9148  *  0b0..Data is transferred between the FIFO and the I2S serializer/deserializer right justified, i.e. starting from bit 0 and continuing to the position defined by DATALEN. This would correspond to right justified data in the stream on the data bus.\r
9149  *  0b1..Data is transferred between the FIFO and the I2S serializer/deserializer left justified, i.e. starting from the MSB of the FIFO entry and continuing for the number of bits defined by DATALEN. This would correspond to left justified data in the stream on the data bus.\r
9150  */\r
9151 #define I2S_CFG1_LEFTJUST(x)                     (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_LEFTJUST_SHIFT)) & I2S_CFG1_LEFTJUST_MASK)\r
9152 #define I2S_CFG1_ONECHANNEL_MASK                 (0x400U)\r
9153 #define I2S_CFG1_ONECHANNEL_SHIFT                (10U)\r
9154 /*! ONECHANNEL - Single channel mode. Applies to both transmit and receive. This configuration bit applies only to the first I2S channel pair. Other channel pairs may select this mode independently in their separate CFG1 registers.\r
9155  *  0b0..I2S data for this channel pair is treated as left and right channels.\r
9156  *  0b1..I2S data for this channel pair is treated as a single channel, functionally the left channel for this pair. In mode 0 only, the right side of the frame begins at POSITION = 0x100. This is because mode 0 makes a clear distinction between the left and right sides of the frame. When ONECHANNEL = 1, the single channel of data may be placed on the right by setting POSITION to 0x100 + the data position within the right side (e.g. 0x108 would place data starting at the 8th clock after the middle of the frame). In other modes, data for the single channel of data is placed at the clock defined by POSITION.\r
9157  */\r
9158 #define I2S_CFG1_ONECHANNEL(x)                   (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_ONECHANNEL_SHIFT)) & I2S_CFG1_ONECHANNEL_MASK)\r
9159 #define I2S_CFG1_PDMDATA_MASK                    (0x800U)\r
9160 #define I2S_CFG1_PDMDATA_SHIFT                   (11U)\r
9161 /*! PDMDATA - PDM Data selection. This bit controls the data source for I2S transmit, and cannot be set in Rx mode. This bit only has an effect if the device the Flexcomm resides in includes a D-Mic subsystem. For the LPC55xx, this bit applies only to Flexcomm 6,7.\r
9162  *  0b0..Normal operation, data is transferred to or from the Flexcomm FIFO.\r
9163  *  0b1..The data source is the D-Mic subsystem. When PDMDATA = 1, only the primary channel pair can be used in this Flexcomm. If ONECHANNEL = 1, only the PDM left data is used. the WS rate must match the Fs (sample rate) of the D-Mic decimator. A rate mismatch will at some point cause the I2S to overrun or underrun.\r
9164  */\r
9165 #define I2S_CFG1_PDMDATA(x)                      (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_PDMDATA_SHIFT)) & I2S_CFG1_PDMDATA_MASK)\r
9166 #define I2S_CFG1_SCK_POL_MASK                    (0x1000U)\r
9167 #define I2S_CFG1_SCK_POL_SHIFT                   (12U)\r
9168 /*! SCK_POL - SCK polarity.\r
9169  *  0b0..Data is launched on SCK falling edges and sampled on SCK rising edges (standard for I2S).\r
9170  *  0b1..Data is launched on SCK rising edges and sampled on SCK falling edges.\r
9171  */\r
9172 #define I2S_CFG1_SCK_POL(x)                      (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_SCK_POL_SHIFT)) & I2S_CFG1_SCK_POL_MASK)\r
9173 #define I2S_CFG1_WS_POL_MASK                     (0x2000U)\r
9174 #define I2S_CFG1_WS_POL_SHIFT                    (13U)\r
9175 /*! WS_POL - WS polarity.\r
9176  *  0b0..Data frames begin at a falling edge of WS (standard for classic I2S).\r
9177  *  0b1..WS is inverted, resulting in a data frame beginning at a rising edge of WS (standard for most 'non-classic' variations of I2S).\r
9178  */\r
9179 #define I2S_CFG1_WS_POL(x)                       (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_WS_POL_SHIFT)) & I2S_CFG1_WS_POL_MASK)\r
9180 #define I2S_CFG1_DATALEN_MASK                    (0x1F0000U)\r
9181 #define I2S_CFG1_DATALEN_SHIFT                   (16U)\r
9182 #define I2S_CFG1_DATALEN(x)                      (((uint32_t)(((uint32_t)(x)) << I2S_CFG1_DATALEN_SHIFT)) & I2S_CFG1_DATALEN_MASK)\r
9183 /*! @} */\r
9184 \r
9185 /*! @name CFG2 - Configuration register 2 for the primary channel pair. */\r
9186 /*! @{ */\r
9187 #define I2S_CFG2_FRAMELEN_MASK                   (0x1FFU)\r
9188 #define I2S_CFG2_FRAMELEN_SHIFT                  (0U)\r
9189 #define I2S_CFG2_FRAMELEN(x)                     (((uint32_t)(((uint32_t)(x)) << I2S_CFG2_FRAMELEN_SHIFT)) & I2S_CFG2_FRAMELEN_MASK)\r
9190 #define I2S_CFG2_POSITION_MASK                   (0x1FF0000U)\r
9191 #define I2S_CFG2_POSITION_SHIFT                  (16U)\r
9192 #define I2S_CFG2_POSITION(x)                     (((uint32_t)(((uint32_t)(x)) << I2S_CFG2_POSITION_SHIFT)) & I2S_CFG2_POSITION_MASK)\r
9193 /*! @} */\r
9194 \r
9195 /*! @name STAT - Status register for the primary channel pair. */\r
9196 /*! @{ */\r
9197 #define I2S_STAT_BUSY_MASK                       (0x1U)\r
9198 #define I2S_STAT_BUSY_SHIFT                      (0U)\r
9199 /*! BUSY - Busy status for the primary channel pair. Other BUSY flags may be found in the STAT register for each channel pair.\r
9200  *  0b0..The transmitter/receiver for channel pair is currently idle.\r
9201  *  0b1..The transmitter/receiver for channel pair is currently processing data.\r
9202  */\r
9203 #define I2S_STAT_BUSY(x)                         (((uint32_t)(((uint32_t)(x)) << I2S_STAT_BUSY_SHIFT)) & I2S_STAT_BUSY_MASK)\r
9204 #define I2S_STAT_SLVFRMERR_MASK                  (0x2U)\r
9205 #define I2S_STAT_SLVFRMERR_SHIFT                 (1U)\r
9206 /*! SLVFRMERR - Slave Frame Error flag. This applies when at least one channel pair is operating as a slave. An error indicates that the incoming WS signal did not transition as expected due to a mismatch between FRAMELEN and the actual incoming I2S stream.\r
9207  *  0b0..No error has been recorded.\r
9208  *  0b1..An error has been recorded for some channel pair that is operating in slave mode. ERROR is cleared by writing a 1 to this bit position.\r
9209  */\r
9210 #define I2S_STAT_SLVFRMERR(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_STAT_SLVFRMERR_SHIFT)) & I2S_STAT_SLVFRMERR_MASK)\r
9211 #define I2S_STAT_LR_MASK                         (0x4U)\r
9212 #define I2S_STAT_LR_SHIFT                        (2U)\r
9213 /*! LR - Left/Right indication. This flag is considered to be a debugging aid and is not expected to be used by an I2S driver. Valid when one channel pair is busy. Indicates left or right data being processed for the currently busy channel pair.\r
9214  *  0b0..Left channel.\r
9215  *  0b1..Right channel.\r
9216  */\r
9217 #define I2S_STAT_LR(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_STAT_LR_SHIFT)) & I2S_STAT_LR_MASK)\r
9218 #define I2S_STAT_DATAPAUSED_MASK                 (0x8U)\r
9219 #define I2S_STAT_DATAPAUSED_SHIFT                (3U)\r
9220 /*! DATAPAUSED - Data Paused status flag. Applies to all I2S channels\r
9221  *  0b0..Data is not currently paused. A data pause may have been requested but is not yet in force, waiting for an allowed pause point. Refer to the description of the DATAPAUSE control bit in the CFG1 register.\r
9222  *  0b1..A data pause has been requested and is now in force.\r
9223  */\r
9224 #define I2S_STAT_DATAPAUSED(x)                   (((uint32_t)(((uint32_t)(x)) << I2S_STAT_DATAPAUSED_SHIFT)) & I2S_STAT_DATAPAUSED_MASK)\r
9225 /*! @} */\r
9226 \r
9227 /*! @name DIV - Clock divider, used by all channel pairs. */\r
9228 /*! @{ */\r
9229 #define I2S_DIV_DIV_MASK                         (0xFFFU)\r
9230 #define I2S_DIV_DIV_SHIFT                        (0U)\r
9231 #define I2S_DIV_DIV(x)                           (((uint32_t)(((uint32_t)(x)) << I2S_DIV_DIV_SHIFT)) & I2S_DIV_DIV_MASK)\r
9232 /*! @} */\r
9233 \r
9234 /*! @name SECCHANNEL_PCFG1 - Configuration register 1 for channel pair */\r
9235 /*! @{ */\r
9236 #define I2S_SECCHANNEL_PCFG1_PAIRENABLE_MASK     (0x1U)\r
9237 #define I2S_SECCHANNEL_PCFG1_PAIRENABLE_SHIFT    (0U)\r
9238 #define I2S_SECCHANNEL_PCFG1_PAIRENABLE(x)       (((uint32_t)(((uint32_t)(x)) << I2S_SECCHANNEL_PCFG1_PAIRENABLE_SHIFT)) & I2S_SECCHANNEL_PCFG1_PAIRENABLE_MASK)\r
9239 #define I2S_SECCHANNEL_PCFG1_ONECHANNEL_MASK     (0x400U)\r
9240 #define I2S_SECCHANNEL_PCFG1_ONECHANNEL_SHIFT    (10U)\r
9241 #define I2S_SECCHANNEL_PCFG1_ONECHANNEL(x)       (((uint32_t)(((uint32_t)(x)) << I2S_SECCHANNEL_PCFG1_ONECHANNEL_SHIFT)) & I2S_SECCHANNEL_PCFG1_ONECHANNEL_MASK)\r
9242 /*! @} */\r
9243 \r
9244 /* The count of I2S_SECCHANNEL_PCFG1 */\r
9245 #define I2S_SECCHANNEL_PCFG1_COUNT               (3U)\r
9246 \r
9247 /*! @name SECCHANNEL_PCFG2 - Configuration register 2 for channel pair */\r
9248 /*! @{ */\r
9249 #define I2S_SECCHANNEL_PCFG2_POSITION_MASK       (0x1FF0000U)\r
9250 #define I2S_SECCHANNEL_PCFG2_POSITION_SHIFT      (16U)\r
9251 #define I2S_SECCHANNEL_PCFG2_POSITION(x)         (((uint32_t)(((uint32_t)(x)) << I2S_SECCHANNEL_PCFG2_POSITION_SHIFT)) & I2S_SECCHANNEL_PCFG2_POSITION_MASK)\r
9252 /*! @} */\r
9253 \r
9254 /* The count of I2S_SECCHANNEL_PCFG2 */\r
9255 #define I2S_SECCHANNEL_PCFG2_COUNT               (3U)\r
9256 \r
9257 /*! @name SECCHANNEL_PSTAT - Status register for channel pair */\r
9258 /*! @{ */\r
9259 #define I2S_SECCHANNEL_PSTAT_BUSY_MASK           (0x1U)\r
9260 #define I2S_SECCHANNEL_PSTAT_BUSY_SHIFT          (0U)\r
9261 #define I2S_SECCHANNEL_PSTAT_BUSY(x)             (((uint32_t)(((uint32_t)(x)) << I2S_SECCHANNEL_PSTAT_BUSY_SHIFT)) & I2S_SECCHANNEL_PSTAT_BUSY_MASK)\r
9262 #define I2S_SECCHANNEL_PSTAT_SLVFRMERR_MASK      (0x2U)\r
9263 #define I2S_SECCHANNEL_PSTAT_SLVFRMERR_SHIFT     (1U)\r
9264 #define I2S_SECCHANNEL_PSTAT_SLVFRMERR(x)        (((uint32_t)(((uint32_t)(x)) << I2S_SECCHANNEL_PSTAT_SLVFRMERR_SHIFT)) & I2S_SECCHANNEL_PSTAT_SLVFRMERR_MASK)\r
9265 #define I2S_SECCHANNEL_PSTAT_LR_MASK             (0x4U)\r
9266 #define I2S_SECCHANNEL_PSTAT_LR_SHIFT            (2U)\r
9267 #define I2S_SECCHANNEL_PSTAT_LR(x)               (((uint32_t)(((uint32_t)(x)) << I2S_SECCHANNEL_PSTAT_LR_SHIFT)) & I2S_SECCHANNEL_PSTAT_LR_MASK)\r
9268 #define I2S_SECCHANNEL_PSTAT_DATAPAUSED_MASK     (0x8U)\r
9269 #define I2S_SECCHANNEL_PSTAT_DATAPAUSED_SHIFT    (3U)\r
9270 #define I2S_SECCHANNEL_PSTAT_DATAPAUSED(x)       (((uint32_t)(((uint32_t)(x)) << I2S_SECCHANNEL_PSTAT_DATAPAUSED_SHIFT)) & I2S_SECCHANNEL_PSTAT_DATAPAUSED_MASK)\r
9271 /*! @} */\r
9272 \r
9273 /* The count of I2S_SECCHANNEL_PSTAT */\r
9274 #define I2S_SECCHANNEL_PSTAT_COUNT               (3U)\r
9275 \r
9276 /*! @name FIFOCFG - FIFO configuration and enable register. */\r
9277 /*! @{ */\r
9278 #define I2S_FIFOCFG_ENABLETX_MASK                (0x1U)\r
9279 #define I2S_FIFOCFG_ENABLETX_SHIFT               (0U)\r
9280 /*! ENABLETX - Enable the transmit FIFO.\r
9281  *  0b0..The transmit FIFO is not enabled.\r
9282  *  0b1..The transmit FIFO is enabled.\r
9283  */\r
9284 #define I2S_FIFOCFG_ENABLETX(x)                  (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_ENABLETX_SHIFT)) & I2S_FIFOCFG_ENABLETX_MASK)\r
9285 #define I2S_FIFOCFG_ENABLERX_MASK                (0x2U)\r
9286 #define I2S_FIFOCFG_ENABLERX_SHIFT               (1U)\r
9287 /*! ENABLERX - Enable the receive FIFO.\r
9288  *  0b0..The receive FIFO is not enabled.\r
9289  *  0b1..The receive FIFO is enabled.\r
9290  */\r
9291 #define I2S_FIFOCFG_ENABLERX(x)                  (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_ENABLERX_SHIFT)) & I2S_FIFOCFG_ENABLERX_MASK)\r
9292 #define I2S_FIFOCFG_TXI2SE0_MASK                 (0x4U)\r
9293 #define I2S_FIFOCFG_TXI2SE0_SHIFT                (2U)\r
9294 /*! TXI2SE0 - Transmit I2S empty 0. Determines the value sent by the I2S in transmit mode if the TX FIFO becomes empty. This value is sent repeatedly until the I2S is paused, the error is cleared, new data is provided, and the I2S is un-paused.\r
9295  *  0b0..If the TX FIFO becomes empty, the last value is sent. This setting may be used when the data length is 24 bits or less, or when MONO = 1 for this channel pair.\r
9296  *  0b1..If the TX FIFO becomes empty, 0 is sent. Use if the data length is greater than 24 bits or if zero fill is preferred.\r
9297  */\r
9298 #define I2S_FIFOCFG_TXI2SE0(x)                   (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_TXI2SE0_SHIFT)) & I2S_FIFOCFG_TXI2SE0_MASK)\r
9299 #define I2S_FIFOCFG_PACK48_MASK                  (0x8U)\r
9300 #define I2S_FIFOCFG_PACK48_SHIFT                 (3U)\r
9301 /*! PACK48 - Packing format for 48-bit data. This relates to how data is entered into or taken from the FIFO by software or DMA.\r
9302  *  0b0..48-bit I2S FIFO entries are handled as all 24-bit values.\r
9303  *  0b1..48-bit I2S FIFO entries are handled as alternating 32-bit and 16-bit values.\r
9304  */\r
9305 #define I2S_FIFOCFG_PACK48(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_PACK48_SHIFT)) & I2S_FIFOCFG_PACK48_MASK)\r
9306 #define I2S_FIFOCFG_SIZE_MASK                    (0x30U)\r
9307 #define I2S_FIFOCFG_SIZE_SHIFT                   (4U)\r
9308 #define I2S_FIFOCFG_SIZE(x)                      (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_SIZE_SHIFT)) & I2S_FIFOCFG_SIZE_MASK)\r
9309 #define I2S_FIFOCFG_DMATX_MASK                   (0x1000U)\r
9310 #define I2S_FIFOCFG_DMATX_SHIFT                  (12U)\r
9311 /*! DMATX - DMA configuration for transmit.\r
9312  *  0b0..DMA is not used for the transmit function.\r
9313  *  0b1..Trigger DMA for the transmit function if the FIFO is not full. Generally, data interrupts would be disabled if DMA is enabled.\r
9314  */\r
9315 #define I2S_FIFOCFG_DMATX(x)                     (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_DMATX_SHIFT)) & I2S_FIFOCFG_DMATX_MASK)\r
9316 #define I2S_FIFOCFG_DMARX_MASK                   (0x2000U)\r
9317 #define I2S_FIFOCFG_DMARX_SHIFT                  (13U)\r
9318 /*! DMARX - DMA configuration for receive.\r
9319  *  0b0..DMA is not used for the receive function.\r
9320  *  0b1..Trigger DMA for the receive function if the FIFO is not empty. Generally, data interrupts would be disabled if DMA is enabled.\r
9321  */\r
9322 #define I2S_FIFOCFG_DMARX(x)                     (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_DMARX_SHIFT)) & I2S_FIFOCFG_DMARX_MASK)\r
9323 #define I2S_FIFOCFG_WAKETX_MASK                  (0x4000U)\r
9324 #define I2S_FIFOCFG_WAKETX_SHIFT                 (14U)\r
9325 /*! WAKETX - Wake-up for transmit FIFO level. This allows the device to be woken from reduced power modes (up to power-down, as long as the peripheral function works in that power mode) without enabling the TXLVL interrupt. Only DMA wakes up, processes data, and goes back to sleep. The CPU will remain stopped until woken by another cause, such as DMA completion. See Hardware Wake-up control register.\r
9326  *  0b0..Only enabled interrupts will wake up the device form reduced power modes.\r
9327  *  0b1..A device wake-up for DMA will occur if the transmit FIFO level reaches the value specified by TXLVL in FIFOTRIG, even when the TXLVL interrupt is not enabled.\r
9328  */\r
9329 #define I2S_FIFOCFG_WAKETX(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_WAKETX_SHIFT)) & I2S_FIFOCFG_WAKETX_MASK)\r
9330 #define I2S_FIFOCFG_WAKERX_MASK                  (0x8000U)\r
9331 #define I2S_FIFOCFG_WAKERX_SHIFT                 (15U)\r
9332 /*! WAKERX - Wake-up for receive FIFO level. This allows the device to be woken from reduced power modes (up to power-down, as long as the peripheral function works in that power mode) without enabling the TXLVL interrupt. Only DMA wakes up, processes data, and goes back to sleep. The CPU will remain stopped until woken by another cause, such as DMA completion. See Hardware Wake-up control register.\r
9333  *  0b0..Only enabled interrupts will wake up the device form reduced power modes.\r
9334  *  0b1..A device wake-up for DMA will occur if the receive FIFO level reaches the value specified by RXLVL in FIFOTRIG, even when the RXLVL interrupt is not enabled.\r
9335  */\r
9336 #define I2S_FIFOCFG_WAKERX(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_WAKERX_SHIFT)) & I2S_FIFOCFG_WAKERX_MASK)\r
9337 #define I2S_FIFOCFG_EMPTYTX_MASK                 (0x10000U)\r
9338 #define I2S_FIFOCFG_EMPTYTX_SHIFT                (16U)\r
9339 #define I2S_FIFOCFG_EMPTYTX(x)                   (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_EMPTYTX_SHIFT)) & I2S_FIFOCFG_EMPTYTX_MASK)\r
9340 #define I2S_FIFOCFG_EMPTYRX_MASK                 (0x20000U)\r
9341 #define I2S_FIFOCFG_EMPTYRX_SHIFT                (17U)\r
9342 #define I2S_FIFOCFG_EMPTYRX(x)                   (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_EMPTYRX_SHIFT)) & I2S_FIFOCFG_EMPTYRX_MASK)\r
9343 #define I2S_FIFOCFG_POPDBG_MASK                  (0x40000U)\r
9344 #define I2S_FIFOCFG_POPDBG_SHIFT                 (18U)\r
9345 /*! POPDBG - Pop FIFO for debug reads.\r
9346  *  0b0..Debug reads of the FIFO do not pop the FIFO.\r
9347  *  0b1..A debug read will cause the FIFO to pop.\r
9348  */\r
9349 #define I2S_FIFOCFG_POPDBG(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOCFG_POPDBG_SHIFT)) & I2S_FIFOCFG_POPDBG_MASK)\r
9350 /*! @} */\r
9351 \r
9352 /*! @name FIFOSTAT - FIFO status register. */\r
9353 /*! @{ */\r
9354 #define I2S_FIFOSTAT_TXERR_MASK                  (0x1U)\r
9355 #define I2S_FIFOSTAT_TXERR_SHIFT                 (0U)\r
9356 #define I2S_FIFOSTAT_TXERR(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_TXERR_SHIFT)) & I2S_FIFOSTAT_TXERR_MASK)\r
9357 #define I2S_FIFOSTAT_RXERR_MASK                  (0x2U)\r
9358 #define I2S_FIFOSTAT_RXERR_SHIFT                 (1U)\r
9359 #define I2S_FIFOSTAT_RXERR(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_RXERR_SHIFT)) & I2S_FIFOSTAT_RXERR_MASK)\r
9360 #define I2S_FIFOSTAT_PERINT_MASK                 (0x8U)\r
9361 #define I2S_FIFOSTAT_PERINT_SHIFT                (3U)\r
9362 #define I2S_FIFOSTAT_PERINT(x)                   (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_PERINT_SHIFT)) & I2S_FIFOSTAT_PERINT_MASK)\r
9363 #define I2S_FIFOSTAT_TXEMPTY_MASK                (0x10U)\r
9364 #define I2S_FIFOSTAT_TXEMPTY_SHIFT               (4U)\r
9365 #define I2S_FIFOSTAT_TXEMPTY(x)                  (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_TXEMPTY_SHIFT)) & I2S_FIFOSTAT_TXEMPTY_MASK)\r
9366 #define I2S_FIFOSTAT_TXNOTFULL_MASK              (0x20U)\r
9367 #define I2S_FIFOSTAT_TXNOTFULL_SHIFT             (5U)\r
9368 #define I2S_FIFOSTAT_TXNOTFULL(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_TXNOTFULL_SHIFT)) & I2S_FIFOSTAT_TXNOTFULL_MASK)\r
9369 #define I2S_FIFOSTAT_RXNOTEMPTY_MASK             (0x40U)\r
9370 #define I2S_FIFOSTAT_RXNOTEMPTY_SHIFT            (6U)\r
9371 #define I2S_FIFOSTAT_RXNOTEMPTY(x)               (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_RXNOTEMPTY_SHIFT)) & I2S_FIFOSTAT_RXNOTEMPTY_MASK)\r
9372 #define I2S_FIFOSTAT_RXFULL_MASK                 (0x80U)\r
9373 #define I2S_FIFOSTAT_RXFULL_SHIFT                (7U)\r
9374 #define I2S_FIFOSTAT_RXFULL(x)                   (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_RXFULL_SHIFT)) & I2S_FIFOSTAT_RXFULL_MASK)\r
9375 #define I2S_FIFOSTAT_TXLVL_MASK                  (0x1F00U)\r
9376 #define I2S_FIFOSTAT_TXLVL_SHIFT                 (8U)\r
9377 #define I2S_FIFOSTAT_TXLVL(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_TXLVL_SHIFT)) & I2S_FIFOSTAT_TXLVL_MASK)\r
9378 #define I2S_FIFOSTAT_RXLVL_MASK                  (0x1F0000U)\r
9379 #define I2S_FIFOSTAT_RXLVL_SHIFT                 (16U)\r
9380 #define I2S_FIFOSTAT_RXLVL(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOSTAT_RXLVL_SHIFT)) & I2S_FIFOSTAT_RXLVL_MASK)\r
9381 /*! @} */\r
9382 \r
9383 /*! @name FIFOTRIG - FIFO trigger settings for interrupt and DMA request. */\r
9384 /*! @{ */\r
9385 #define I2S_FIFOTRIG_TXLVLENA_MASK               (0x1U)\r
9386 #define I2S_FIFOTRIG_TXLVLENA_SHIFT              (0U)\r
9387 /*! TXLVLENA - Transmit FIFO level trigger enable. This trigger will become an interrupt if enabled in FIFOINTENSET, or a DMA trigger if DMATX in FIFOCFG is set.\r
9388  *  0b0..Transmit FIFO level does not generate a FIFO level trigger.\r
9389  *  0b1..An trigger will be generated if the transmit FIFO level reaches the value specified by the TXLVL field in this register.\r
9390  */\r
9391 #define I2S_FIFOTRIG_TXLVLENA(x)                 (((uint32_t)(((uint32_t)(x)) << I2S_FIFOTRIG_TXLVLENA_SHIFT)) & I2S_FIFOTRIG_TXLVLENA_MASK)\r
9392 #define I2S_FIFOTRIG_RXLVLENA_MASK               (0x2U)\r
9393 #define I2S_FIFOTRIG_RXLVLENA_SHIFT              (1U)\r
9394 /*! RXLVLENA - Receive FIFO level trigger enable. This trigger will become an interrupt if enabled in FIFOINTENSET, or a DMA trigger if DMARX in FIFOCFG is set.\r
9395  *  0b0..Receive FIFO level does not generate a FIFO level trigger.\r
9396  *  0b1..An trigger will be generated if the receive FIFO level reaches the value specified by the RXLVL field in this register.\r
9397  */\r
9398 #define I2S_FIFOTRIG_RXLVLENA(x)                 (((uint32_t)(((uint32_t)(x)) << I2S_FIFOTRIG_RXLVLENA_SHIFT)) & I2S_FIFOTRIG_RXLVLENA_MASK)\r
9399 #define I2S_FIFOTRIG_TXLVL_MASK                  (0xF00U)\r
9400 #define I2S_FIFOTRIG_TXLVL_SHIFT                 (8U)\r
9401 #define I2S_FIFOTRIG_TXLVL(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOTRIG_TXLVL_SHIFT)) & I2S_FIFOTRIG_TXLVL_MASK)\r
9402 #define I2S_FIFOTRIG_RXLVL_MASK                  (0xF0000U)\r
9403 #define I2S_FIFOTRIG_RXLVL_SHIFT                 (16U)\r
9404 #define I2S_FIFOTRIG_RXLVL(x)                    (((uint32_t)(((uint32_t)(x)) << I2S_FIFOTRIG_RXLVL_SHIFT)) & I2S_FIFOTRIG_RXLVL_MASK)\r
9405 /*! @} */\r
9406 \r
9407 /*! @name FIFOINTENSET - FIFO interrupt enable set (enable) and read register. */\r
9408 /*! @{ */\r
9409 #define I2S_FIFOINTENSET_TXERR_MASK              (0x1U)\r
9410 #define I2S_FIFOINTENSET_TXERR_SHIFT             (0U)\r
9411 /*! TXERR - Determines whether an interrupt occurs when a transmit error occurs, based on the TXERR flag in the FIFOSTAT register.\r
9412  *  0b0..No interrupt will be generated for a transmit error.\r
9413  *  0b1..An interrupt will be generated when a transmit error occurs.\r
9414  */\r
9415 #define I2S_FIFOINTENSET_TXERR(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTENSET_TXERR_SHIFT)) & I2S_FIFOINTENSET_TXERR_MASK)\r
9416 #define I2S_FIFOINTENSET_RXERR_MASK              (0x2U)\r
9417 #define I2S_FIFOINTENSET_RXERR_SHIFT             (1U)\r
9418 /*! RXERR - Determines whether an interrupt occurs when a receive error occurs, based on the RXERR flag in the FIFOSTAT register.\r
9419  *  0b0..No interrupt will be generated for a receive error.\r
9420  *  0b1..An interrupt will be generated when a receive error occurs.\r
9421  */\r
9422 #define I2S_FIFOINTENSET_RXERR(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTENSET_RXERR_SHIFT)) & I2S_FIFOINTENSET_RXERR_MASK)\r
9423 #define I2S_FIFOINTENSET_TXLVL_MASK              (0x4U)\r
9424 #define I2S_FIFOINTENSET_TXLVL_SHIFT             (2U)\r
9425 /*! TXLVL - Determines whether an interrupt occurs when a the transmit FIFO reaches the level specified by the TXLVL field in the FIFOTRIG register.\r
9426  *  0b0..No interrupt will be generated based on the TX FIFO level.\r
9427  *  0b1..If TXLVLENA in the FIFOTRIG register = 1, an interrupt will be generated when the TX FIFO level decreases to the level specified by TXLVL in the FIFOTRIG register.\r
9428  */\r
9429 #define I2S_FIFOINTENSET_TXLVL(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTENSET_TXLVL_SHIFT)) & I2S_FIFOINTENSET_TXLVL_MASK)\r
9430 #define I2S_FIFOINTENSET_RXLVL_MASK              (0x8U)\r
9431 #define I2S_FIFOINTENSET_RXLVL_SHIFT             (3U)\r
9432 /*! RXLVL - Determines whether an interrupt occurs when a the receive FIFO reaches the level specified by the TXLVL field in the FIFOTRIG register.\r
9433  *  0b0..No interrupt will be generated based on the RX FIFO level.\r
9434  *  0b1..If RXLVLENA in the FIFOTRIG register = 1, an interrupt will be generated when the when the RX FIFO level increases to the level specified by RXLVL in the FIFOTRIG register.\r
9435  */\r
9436 #define I2S_FIFOINTENSET_RXLVL(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTENSET_RXLVL_SHIFT)) & I2S_FIFOINTENSET_RXLVL_MASK)\r
9437 /*! @} */\r
9438 \r
9439 /*! @name FIFOINTENCLR - FIFO interrupt enable clear (disable) and read register. */\r
9440 /*! @{ */\r
9441 #define I2S_FIFOINTENCLR_TXERR_MASK              (0x1U)\r
9442 #define I2S_FIFOINTENCLR_TXERR_SHIFT             (0U)\r
9443 #define I2S_FIFOINTENCLR_TXERR(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTENCLR_TXERR_SHIFT)) & I2S_FIFOINTENCLR_TXERR_MASK)\r
9444 #define I2S_FIFOINTENCLR_RXERR_MASK              (0x2U)\r
9445 #define I2S_FIFOINTENCLR_RXERR_SHIFT             (1U)\r
9446 #define I2S_FIFOINTENCLR_RXERR(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTENCLR_RXERR_SHIFT)) & I2S_FIFOINTENCLR_RXERR_MASK)\r
9447 #define I2S_FIFOINTENCLR_TXLVL_MASK              (0x4U)\r
9448 #define I2S_FIFOINTENCLR_TXLVL_SHIFT             (2U)\r
9449 #define I2S_FIFOINTENCLR_TXLVL(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTENCLR_TXLVL_SHIFT)) & I2S_FIFOINTENCLR_TXLVL_MASK)\r
9450 #define I2S_FIFOINTENCLR_RXLVL_MASK              (0x8U)\r
9451 #define I2S_FIFOINTENCLR_RXLVL_SHIFT             (3U)\r
9452 #define I2S_FIFOINTENCLR_RXLVL(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTENCLR_RXLVL_SHIFT)) & I2S_FIFOINTENCLR_RXLVL_MASK)\r
9453 /*! @} */\r
9454 \r
9455 /*! @name FIFOINTSTAT - FIFO interrupt status register. */\r
9456 /*! @{ */\r
9457 #define I2S_FIFOINTSTAT_TXERR_MASK               (0x1U)\r
9458 #define I2S_FIFOINTSTAT_TXERR_SHIFT              (0U)\r
9459 #define I2S_FIFOINTSTAT_TXERR(x)                 (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTSTAT_TXERR_SHIFT)) & I2S_FIFOINTSTAT_TXERR_MASK)\r
9460 #define I2S_FIFOINTSTAT_RXERR_MASK               (0x2U)\r
9461 #define I2S_FIFOINTSTAT_RXERR_SHIFT              (1U)\r
9462 #define I2S_FIFOINTSTAT_RXERR(x)                 (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTSTAT_RXERR_SHIFT)) & I2S_FIFOINTSTAT_RXERR_MASK)\r
9463 #define I2S_FIFOINTSTAT_TXLVL_MASK               (0x4U)\r
9464 #define I2S_FIFOINTSTAT_TXLVL_SHIFT              (2U)\r
9465 #define I2S_FIFOINTSTAT_TXLVL(x)                 (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTSTAT_TXLVL_SHIFT)) & I2S_FIFOINTSTAT_TXLVL_MASK)\r
9466 #define I2S_FIFOINTSTAT_RXLVL_MASK               (0x8U)\r
9467 #define I2S_FIFOINTSTAT_RXLVL_SHIFT              (3U)\r
9468 #define I2S_FIFOINTSTAT_RXLVL(x)                 (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTSTAT_RXLVL_SHIFT)) & I2S_FIFOINTSTAT_RXLVL_MASK)\r
9469 #define I2S_FIFOINTSTAT_PERINT_MASK              (0x10U)\r
9470 #define I2S_FIFOINTSTAT_PERINT_SHIFT             (4U)\r
9471 #define I2S_FIFOINTSTAT_PERINT(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFOINTSTAT_PERINT_SHIFT)) & I2S_FIFOINTSTAT_PERINT_MASK)\r
9472 /*! @} */\r
9473 \r
9474 /*! @name FIFOWR - FIFO write data. */\r
9475 /*! @{ */\r
9476 #define I2S_FIFOWR_TXDATA_MASK                   (0xFFFFFFFFU)\r
9477 #define I2S_FIFOWR_TXDATA_SHIFT                  (0U)\r
9478 #define I2S_FIFOWR_TXDATA(x)                     (((uint32_t)(((uint32_t)(x)) << I2S_FIFOWR_TXDATA_SHIFT)) & I2S_FIFOWR_TXDATA_MASK)\r
9479 /*! @} */\r
9480 \r
9481 /*! @name FIFOWR48H - FIFO write data for upper data bits. May only be used if the I2S is configured for 2x 24-bit data and not using DMA. */\r
9482 /*! @{ */\r
9483 #define I2S_FIFOWR48H_TXDATA_MASK                (0xFFFFFFU)\r
9484 #define I2S_FIFOWR48H_TXDATA_SHIFT               (0U)\r
9485 #define I2S_FIFOWR48H_TXDATA(x)                  (((uint32_t)(((uint32_t)(x)) << I2S_FIFOWR48H_TXDATA_SHIFT)) & I2S_FIFOWR48H_TXDATA_MASK)\r
9486 /*! @} */\r
9487 \r
9488 /*! @name FIFORD - FIFO read data. */\r
9489 /*! @{ */\r
9490 #define I2S_FIFORD_RXDATA_MASK                   (0xFFFFFFFFU)\r
9491 #define I2S_FIFORD_RXDATA_SHIFT                  (0U)\r
9492 #define I2S_FIFORD_RXDATA(x)                     (((uint32_t)(((uint32_t)(x)) << I2S_FIFORD_RXDATA_SHIFT)) & I2S_FIFORD_RXDATA_MASK)\r
9493 /*! @} */\r
9494 \r
9495 /*! @name FIFORD48H - FIFO read data for upper data bits. May only be used if the I2S is configured for 2x 24-bit data and not using DMA. */\r
9496 /*! @{ */\r
9497 #define I2S_FIFORD48H_RXDATA_MASK                (0xFFFFFFU)\r
9498 #define I2S_FIFORD48H_RXDATA_SHIFT               (0U)\r
9499 #define I2S_FIFORD48H_RXDATA(x)                  (((uint32_t)(((uint32_t)(x)) << I2S_FIFORD48H_RXDATA_SHIFT)) & I2S_FIFORD48H_RXDATA_MASK)\r
9500 /*! @} */\r
9501 \r
9502 /*! @name FIFORDNOPOP - FIFO data read with no FIFO pop. */\r
9503 /*! @{ */\r
9504 #define I2S_FIFORDNOPOP_RXDATA_MASK              (0xFFFFFFFFU)\r
9505 #define I2S_FIFORDNOPOP_RXDATA_SHIFT             (0U)\r
9506 #define I2S_FIFORDNOPOP_RXDATA(x)                (((uint32_t)(((uint32_t)(x)) << I2S_FIFORDNOPOP_RXDATA_SHIFT)) & I2S_FIFORDNOPOP_RXDATA_MASK)\r
9507 /*! @} */\r
9508 \r
9509 /*! @name FIFORD48HNOPOP - FIFO data read for upper data bits with no FIFO pop. May only be used if the I2S is configured for 2x 24-bit data and not using DMA. */\r
9510 /*! @{ */\r
9511 #define I2S_FIFORD48HNOPOP_RXDATA_MASK           (0xFFFFFFU)\r
9512 #define I2S_FIFORD48HNOPOP_RXDATA_SHIFT          (0U)\r
9513 #define I2S_FIFORD48HNOPOP_RXDATA(x)             (((uint32_t)(((uint32_t)(x)) << I2S_FIFORD48HNOPOP_RXDATA_SHIFT)) & I2S_FIFORD48HNOPOP_RXDATA_MASK)\r
9514 /*! @} */\r
9515 \r
9516 /*! @name ID - I2S Module identification */\r
9517 /*! @{ */\r
9518 #define I2S_ID_Aperture_MASK                     (0xFFU)\r
9519 #define I2S_ID_Aperture_SHIFT                    (0U)\r
9520 #define I2S_ID_Aperture(x)                       (((uint32_t)(((uint32_t)(x)) << I2S_ID_Aperture_SHIFT)) & I2S_ID_Aperture_MASK)\r
9521 #define I2S_ID_Minor_Rev_MASK                    (0xF00U)\r
9522 #define I2S_ID_Minor_Rev_SHIFT                   (8U)\r
9523 #define I2S_ID_Minor_Rev(x)                      (((uint32_t)(((uint32_t)(x)) << I2S_ID_Minor_Rev_SHIFT)) & I2S_ID_Minor_Rev_MASK)\r
9524 #define I2S_ID_Major_Rev_MASK                    (0xF000U)\r
9525 #define I2S_ID_Major_Rev_SHIFT                   (12U)\r
9526 #define I2S_ID_Major_Rev(x)                      (((uint32_t)(((uint32_t)(x)) << I2S_ID_Major_Rev_SHIFT)) & I2S_ID_Major_Rev_MASK)\r
9527 #define I2S_ID_ID_MASK                           (0xFFFF0000U)\r
9528 #define I2S_ID_ID_SHIFT                          (16U)\r
9529 #define I2S_ID_ID(x)                             (((uint32_t)(((uint32_t)(x)) << I2S_ID_ID_SHIFT)) & I2S_ID_ID_MASK)\r
9530 /*! @} */\r
9531 \r
9532 \r
9533 /*!\r
9534  * @}\r
9535  */ /* end of group I2S_Register_Masks */\r
9536 \r
9537 \r
9538 /* I2S - Peripheral instance base addresses */\r
9539 #if (__ARM_FEATURE_CMSE & 0x2)\r
9540   /** Peripheral I2S0 base address */\r
9541   #define I2S0_BASE                                (0x50086000u)\r
9542   /** Peripheral I2S0 base address */\r
9543   #define I2S0_BASE_NS                             (0x40086000u)\r
9544   /** Peripheral I2S0 base pointer */\r
9545   #define I2S0                                     ((I2S_Type *)I2S0_BASE)\r
9546   /** Peripheral I2S0 base pointer */\r
9547   #define I2S0_NS                                  ((I2S_Type *)I2S0_BASE_NS)\r
9548   /** Peripheral I2S1 base address */\r
9549   #define I2S1_BASE                                (0x50087000u)\r
9550   /** Peripheral I2S1 base address */\r
9551   #define I2S1_BASE_NS                             (0x40087000u)\r
9552   /** Peripheral I2S1 base pointer */\r
9553   #define I2S1                                     ((I2S_Type *)I2S1_BASE)\r
9554   /** Peripheral I2S1 base pointer */\r
9555   #define I2S1_NS                                  ((I2S_Type *)I2S1_BASE_NS)\r
9556   /** Peripheral I2S2 base address */\r
9557   #define I2S2_BASE                                (0x50088000u)\r
9558   /** Peripheral I2S2 base address */\r
9559   #define I2S2_BASE_NS                             (0x40088000u)\r
9560   /** Peripheral I2S2 base pointer */\r
9561   #define I2S2                                     ((I2S_Type *)I2S2_BASE)\r
9562   /** Peripheral I2S2 base pointer */\r
9563   #define I2S2_NS                                  ((I2S_Type *)I2S2_BASE_NS)\r
9564   /** Peripheral I2S3 base address */\r
9565   #define I2S3_BASE                                (0x50089000u)\r
9566   /** Peripheral I2S3 base address */\r
9567   #define I2S3_BASE_NS                             (0x40089000u)\r
9568   /** Peripheral I2S3 base pointer */\r
9569   #define I2S3                                     ((I2S_Type *)I2S3_BASE)\r
9570   /** Peripheral I2S3 base pointer */\r
9571   #define I2S3_NS                                  ((I2S_Type *)I2S3_BASE_NS)\r
9572   /** Peripheral I2S4 base address */\r
9573   #define I2S4_BASE                                (0x5008A000u)\r
9574   /** Peripheral I2S4 base address */\r
9575   #define I2S4_BASE_NS                             (0x4008A000u)\r
9576   /** Peripheral I2S4 base pointer */\r
9577   #define I2S4                                     ((I2S_Type *)I2S4_BASE)\r
9578   /** Peripheral I2S4 base pointer */\r
9579   #define I2S4_NS                                  ((I2S_Type *)I2S4_BASE_NS)\r
9580   /** Peripheral I2S5 base address */\r
9581   #define I2S5_BASE                                (0x50096000u)\r
9582   /** Peripheral I2S5 base address */\r
9583   #define I2S5_BASE_NS                             (0x40096000u)\r
9584   /** Peripheral I2S5 base pointer */\r
9585   #define I2S5                                     ((I2S_Type *)I2S5_BASE)\r
9586   /** Peripheral I2S5 base pointer */\r
9587   #define I2S5_NS                                  ((I2S_Type *)I2S5_BASE_NS)\r
9588   /** Peripheral I2S6 base address */\r
9589   #define I2S6_BASE                                (0x50097000u)\r
9590   /** Peripheral I2S6 base address */\r
9591   #define I2S6_BASE_NS                             (0x40097000u)\r
9592   /** Peripheral I2S6 base pointer */\r
9593   #define I2S6                                     ((I2S_Type *)I2S6_BASE)\r
9594   /** Peripheral I2S6 base pointer */\r
9595   #define I2S6_NS                                  ((I2S_Type *)I2S6_BASE_NS)\r
9596   /** Peripheral I2S7 base address */\r
9597   #define I2S7_BASE                                (0x50098000u)\r
9598   /** Peripheral I2S7 base address */\r
9599   #define I2S7_BASE_NS                             (0x40098000u)\r
9600   /** Peripheral I2S7 base pointer */\r
9601   #define I2S7                                     ((I2S_Type *)I2S7_BASE)\r
9602   /** Peripheral I2S7 base pointer */\r
9603   #define I2S7_NS                                  ((I2S_Type *)I2S7_BASE_NS)\r
9604   /** Array initializer of I2S peripheral base addresses */\r
9605   #define I2S_BASE_ADDRS                           { I2S0_BASE, I2S1_BASE, I2S2_BASE, I2S3_BASE, I2S4_BASE, I2S5_BASE, I2S6_BASE, I2S7_BASE }\r
9606   /** Array initializer of I2S peripheral base pointers */\r
9607   #define I2S_BASE_PTRS                            { I2S0, I2S1, I2S2, I2S3, I2S4, I2S5, I2S6, I2S7 }\r
9608   /** Array initializer of I2S peripheral base addresses */\r
9609   #define I2S_BASE_ADDRS_NS                        { I2S0_BASE_NS, I2S1_BASE_NS, I2S2_BASE_NS, I2S3_BASE_NS, I2S4_BASE_NS, I2S5_BASE_NS, I2S6_BASE_NS, I2S7_BASE_NS }\r
9610   /** Array initializer of I2S peripheral base pointers */\r
9611   #define I2S_BASE_PTRS_NS                         { I2S0_NS, I2S1_NS, I2S2_NS, I2S3_NS, I2S4_NS, I2S5_NS, I2S6_NS, I2S7_NS }\r
9612 #else\r
9613   /** Peripheral I2S0 base address */\r
9614   #define I2S0_BASE                                (0x40086000u)\r
9615   /** Peripheral I2S0 base pointer */\r
9616   #define I2S0                                     ((I2S_Type *)I2S0_BASE)\r
9617   /** Peripheral I2S1 base address */\r
9618   #define I2S1_BASE                                (0x40087000u)\r
9619   /** Peripheral I2S1 base pointer */\r
9620   #define I2S1                                     ((I2S_Type *)I2S1_BASE)\r
9621   /** Peripheral I2S2 base address */\r
9622   #define I2S2_BASE                                (0x40088000u)\r
9623   /** Peripheral I2S2 base pointer */\r
9624   #define I2S2                                     ((I2S_Type *)I2S2_BASE)\r
9625   /** Peripheral I2S3 base address */\r
9626   #define I2S3_BASE                                (0x40089000u)\r
9627   /** Peripheral I2S3 base pointer */\r
9628   #define I2S3                                     ((I2S_Type *)I2S3_BASE)\r
9629   /** Peripheral I2S4 base address */\r
9630   #define I2S4_BASE                                (0x4008A000u)\r
9631   /** Peripheral I2S4 base pointer */\r
9632   #define I2S4                                     ((I2S_Type *)I2S4_BASE)\r
9633   /** Peripheral I2S5 base address */\r
9634   #define I2S5_BASE                                (0x40096000u)\r
9635   /** Peripheral I2S5 base pointer */\r
9636   #define I2S5                                     ((I2S_Type *)I2S5_BASE)\r
9637   /** Peripheral I2S6 base address */\r
9638   #define I2S6_BASE                                (0x40097000u)\r
9639   /** Peripheral I2S6 base pointer */\r
9640   #define I2S6                                     ((I2S_Type *)I2S6_BASE)\r
9641   /** Peripheral I2S7 base address */\r
9642   #define I2S7_BASE                                (0x40098000u)\r
9643   /** Peripheral I2S7 base pointer */\r
9644   #define I2S7                                     ((I2S_Type *)I2S7_BASE)\r
9645   /** Array initializer of I2S peripheral base addresses */\r
9646   #define I2S_BASE_ADDRS                           { I2S0_BASE, I2S1_BASE, I2S2_BASE, I2S3_BASE, I2S4_BASE, I2S5_BASE, I2S6_BASE, I2S7_BASE }\r
9647   /** Array initializer of I2S peripheral base pointers */\r
9648   #define I2S_BASE_PTRS                            { I2S0, I2S1, I2S2, I2S3, I2S4, I2S5, I2S6, I2S7 }\r
9649 #endif\r
9650 /** Interrupt vectors for the I2S peripheral type */\r
9651 #define I2S_IRQS                                 { FLEXCOMM0_IRQn, FLEXCOMM1_IRQn, FLEXCOMM2_IRQn, FLEXCOMM3_IRQn, FLEXCOMM4_IRQn, FLEXCOMM5_IRQn, FLEXCOMM6_IRQn, FLEXCOMM7_IRQn }\r
9652 \r
9653 /*!\r
9654  * @}\r
9655  */ /* end of group I2S_Peripheral_Access_Layer */\r
9656 \r
9657 \r
9658 /* ----------------------------------------------------------------------------\r
9659    -- INPUTMUX Peripheral Access Layer\r
9660    ---------------------------------------------------------------------------- */\r
9661 \r
9662 /*!\r
9663  * @addtogroup INPUTMUX_Peripheral_Access_Layer INPUTMUX Peripheral Access Layer\r
9664  * @{\r
9665  */\r
9666 \r
9667 /** INPUTMUX - Register Layout Typedef */\r
9668 typedef struct {\r
9669   __IO uint32_t SCT0_INMUX[7];                     /**< Input mux register for SCT0 input, array offset: 0x0, array step: 0x4 */\r
9670        uint8_t RESERVED_0[4];\r
9671   __IO uint32_t TIMER0CAPTSEL[4];                  /**< Capture select registers for TIMER0 inputs, array offset: 0x20, array step: 0x4 */\r
9672        uint8_t RESERVED_1[16];\r
9673   __IO uint32_t TIMER1CAPTSEL[4];                  /**< Capture select registers for TIMER1 inputs, array offset: 0x40, array step: 0x4 */\r
9674        uint8_t RESERVED_2[16];\r
9675   __IO uint32_t TIMER2CAPTSEL[4];                  /**< Capture select registers for TIMER2 inputs, array offset: 0x60, array step: 0x4 */\r
9676        uint8_t RESERVED_3[80];\r
9677   __IO uint32_t PINTSEL[8];                        /**< Pin interrupt select register, array offset: 0xC0, array step: 0x4 */\r
9678   __IO uint32_t DMA0_ITRIG_INMUX[23];              /**< Trigger select register for DMA0 channel, array offset: 0xE0, array step: 0x4 */\r
9679        uint8_t RESERVED_4[36];\r
9680   __IO uint32_t DMA0_OTRIG_INMUX[4];               /**< DMA0 output trigger selection to become DMA0 trigger, array offset: 0x160, array step: 0x4 */\r
9681        uint8_t RESERVED_5[16];\r
9682   __IO uint32_t FREQMEAS_REF;                      /**< Selection for frequency measurement reference clock, offset: 0x180 */\r
9683   __IO uint32_t FREQMEAS_TARGET;                   /**< Selection for frequency measurement target clock, offset: 0x184 */\r
9684        uint8_t RESERVED_6[24];\r
9685   __IO uint32_t TIMER3CAPTSEL[4];                  /**< Capture select registers for TIMER3 inputs, array offset: 0x1A0, array step: 0x4 */\r
9686        uint8_t RESERVED_7[16];\r
9687   __IO uint32_t TIMER4CAPTSEL[4];                  /**< Capture select registers for TIMER4 inputs, array offset: 0x1C0, array step: 0x4 */\r
9688        uint8_t RESERVED_8[16];\r
9689   __IO uint32_t PINTSECSEL[2];                     /**< Pin interrupt secure select register, array offset: 0x1E0, array step: 0x4 */\r
9690        uint8_t RESERVED_9[24];\r
9691   __IO uint32_t DMA1_ITRIG_INMUX[10];              /**< Trigger select register for DMA1 channel, array offset: 0x200, array step: 0x4 */\r
9692        uint8_t RESERVED_10[24];\r
9693   __IO uint32_t DMA1_OTRIG_INMUX[4];               /**< DMA1 output trigger selection to become DMA1 trigger, array offset: 0x240, array step: 0x4 */\r
9694        uint8_t RESERVED_11[1264];\r
9695   __IO uint32_t DMA0_REQ_ENA;                      /**< Enable DMA0 requests, offset: 0x740 */\r
9696        uint8_t RESERVED_12[4];\r
9697   __O  uint32_t DMA0_REQ_ENA_SET;                  /**< Set one or several bits in DMA0_REQ_ENA register, offset: 0x748 */\r
9698        uint8_t RESERVED_13[4];\r
9699   __O  uint32_t DMA0_REQ_ENA_CLR;                  /**< Clear one or several bits in DMA0_REQ_ENA register, offset: 0x750 */\r
9700        uint8_t RESERVED_14[12];\r
9701   __IO uint32_t DMA1_REQ_ENA;                      /**< Enable DMA1 requests, offset: 0x760 */\r
9702        uint8_t RESERVED_15[4];\r
9703   __O  uint32_t DMA1_REQ_ENA_SET;                  /**< Set one or several bits in DMA1_REQ_ENA register, offset: 0x768 */\r
9704        uint8_t RESERVED_16[4];\r
9705   __O  uint32_t DMA1_REQ_ENA_CLR;                  /**< Clear one or several bits in DMA1_REQ_ENA register, offset: 0x770 */\r
9706        uint8_t RESERVED_17[12];\r
9707   __IO uint32_t DMA0_ITRIG_ENA;                    /**< Enable DMA0 triggers, offset: 0x780 */\r
9708        uint8_t RESERVED_18[4];\r
9709   __O  uint32_t DMA0_ITRIG_ENA_SET;                /**< Set one or several bits in DMA0_ITRIG_ENA register, offset: 0x788 */\r
9710        uint8_t RESERVED_19[4];\r
9711   __O  uint32_t DMA0_ITRIG_ENA_CLR;                /**< Clear one or several bits in DMA0_ITRIG_ENA register, offset: 0x790 */\r
9712        uint8_t RESERVED_20[12];\r
9713   __IO uint32_t DMA1_ITRIG_ENA;                    /**< Enable DMA1 triggers, offset: 0x7A0 */\r
9714        uint8_t RESERVED_21[4];\r
9715   __O  uint32_t DMA1_ITRIG_ENA_SET;                /**< Set one or several bits in DMA1_ITRIG_ENA register, offset: 0x7A8 */\r
9716        uint8_t RESERVED_22[4];\r
9717   __O  uint32_t DMA1_ITRIG_ENA_CLR;                /**< Clear one or several bits in DMA1_ITRIG_ENA register, offset: 0x7B0 */\r
9718 } INPUTMUX_Type;\r
9719 \r
9720 /* ----------------------------------------------------------------------------\r
9721    -- INPUTMUX Register Masks\r
9722    ---------------------------------------------------------------------------- */\r
9723 \r
9724 /*!\r
9725  * @addtogroup INPUTMUX_Register_Masks INPUTMUX Register Masks\r
9726  * @{\r
9727  */\r
9728 \r
9729 /*! @name SCT0_INMUX - Input mux register for SCT0 input */\r
9730 /*! @{ */\r
9731 #define INPUTMUX_SCT0_INMUX_INP_N_MASK           (0x1FU)\r
9732 #define INPUTMUX_SCT0_INMUX_INP_N_SHIFT          (0U)\r
9733 /*! INP_N - Input number to SCT0 inputs 0 to 6..\r
9734  *  0b00000..SCT_GPI0 function selected from IOCON register\r
9735  *  0b00001..SCT_GPI1 function selected from IOCON register\r
9736  *  0b00010..SCT_GPI2 function selected from IOCON register\r
9737  *  0b00011..SCT_GPI3 function selected from IOCON register\r
9738  *  0b00100..SCT_GPI4 function selected from IOCON register\r
9739  *  0b00101..SCT_GPI5 function selected from IOCON register\r
9740  *  0b00110..SCT_GPI6 function selected from IOCON register\r
9741  *  0b00111..SCT_GPI7 function selected from IOCON register\r
9742  *  0b01000..T0_OUT0 ctimer 0 match[0] output\r
9743  *  0b01001..T1_OUT0 ctimer 1 match[0] output\r
9744  *  0b01010..T2_OUT0 ctimer 2 match[0] output\r
9745  *  0b01011..T3_OUT0 ctimer 3 match[0] output\r
9746  *  0b01100..T4_OUT0 ctimer 4 match[0] output\r
9747  *  0b01101..ADC_IRQ interrupt request from ADC\r
9748  *  0b01110..GPIOINT_BMATCH\r
9749  *  0b01111..USB0_FRAME_TOGGLE\r
9750  *  0b10000..USB1_FRAME_TOGGLE\r
9751  *  0b10001..COMP_OUTPUT output from analog comparator\r
9752  *  0b10010..I2S_SHARED_SCK[0] output from I2S pin sharing\r
9753  *  0b10011..I2S_SHARED_SCK[1] output from I2S pin sharing\r
9754  *  0b10100..I2S_SHARED_WS[0] output from I2S pin sharing\r
9755  *  0b10101..I2S_SHARED_WS[1] output from I2S pin sharing\r
9756  *  0b10110..ARM_TXEV interrupt event from cpu0 or cpu1\r
9757  *  0b10111..DEBUG_HALTED from cpu0 or cpu1\r
9758  *  0b11000-0b11111..None\r
9759  */\r
9760 #define INPUTMUX_SCT0_INMUX_INP_N(x)             (((uint32_t)(((uint32_t)(x)) << INPUTMUX_SCT0_INMUX_INP_N_SHIFT)) & INPUTMUX_SCT0_INMUX_INP_N_MASK)\r
9761 /*! @} */\r
9762 \r
9763 /* The count of INPUTMUX_SCT0_INMUX */\r
9764 #define INPUTMUX_SCT0_INMUX_COUNT                (7U)\r
9765 \r
9766 /*! @name TIMER0CAPTSEL - Capture select registers for TIMER0 inputs */\r
9767 /*! @{ */\r
9768 #define INPUTMUX_TIMER0CAPTSEL_CAPTSEL_MASK      (0x1FU)\r
9769 #define INPUTMUX_TIMER0CAPTSEL_CAPTSEL_SHIFT     (0U)\r
9770 /*! CAPTSEL - Input number to TIMER0 capture inputs 0 to 4\r
9771  *  0b00000..CT_INP0 function selected from IOCON register\r
9772  *  0b00001..CT_INP1 function selected from IOCON register\r
9773  *  0b00010..CT_INP2 function selected from IOCON register\r
9774  *  0b00011..CT_INP3 function selected from IOCON register\r
9775  *  0b00100..CT_INP4 function selected from IOCON register\r
9776  *  0b00101..CT_INP5 function selected from IOCON register\r
9777  *  0b00110..CT_INP6 function selected from IOCON register\r
9778  *  0b00111..CT_INP7 function selected from IOCON register\r
9779  *  0b01000..CT_INP8 function selected from IOCON register\r
9780  *  0b01001..CT_INP9 function selected from IOCON register\r
9781  *  0b01010..CT_INP10 function selected from IOCON register\r
9782  *  0b01011..CT_INP11 function selected from IOCON register\r
9783  *  0b01100..CT_INP12 function selected from IOCON register\r
9784  *  0b01101..CT_INP13 function selected from IOCON register\r
9785  *  0b01110..CT_INP14 function selected from IOCON register\r
9786  *  0b01111..CT_INP15 function selected from IOCON register\r
9787  *  0b10000..CT_INP16 function selected from IOCON register\r
9788  *  0b10001..CT_INP17 function selected from IOCON register\r
9789  *  0b10010..CT_INP18 function selected from IOCON register\r
9790  *  0b10011..CT_INP19 function selected from IOCON register\r
9791  *  0b10100..USB0_FRAME_TOGGLE\r
9792  *  0b10101..USB1_FRAME_TOGGLE\r
9793  *  0b10110..COMP_OUTPUT output from analog comparator\r
9794  *  0b10111..I2S_SHARED_WS[0] output from I2S pin sharing\r
9795  *  0b11000..I2S_SHARED_WS[1] output from I2S pin sharing\r
9796  *  0b11001-0b11111..None\r
9797  */\r
9798 #define INPUTMUX_TIMER0CAPTSEL_CAPTSEL(x)        (((uint32_t)(((uint32_t)(x)) << INPUTMUX_TIMER0CAPTSEL_CAPTSEL_SHIFT)) & INPUTMUX_TIMER0CAPTSEL_CAPTSEL_MASK)\r
9799 /*! @} */\r
9800 \r
9801 /* The count of INPUTMUX_TIMER0CAPTSEL */\r
9802 #define INPUTMUX_TIMER0CAPTSEL_COUNT             (4U)\r
9803 \r
9804 /*! @name TIMER1CAPTSEL - Capture select registers for TIMER1 inputs */\r
9805 /*! @{ */\r
9806 #define INPUTMUX_TIMER1CAPTSEL_CAPTSEL_MASK      (0x1FU)\r
9807 #define INPUTMUX_TIMER1CAPTSEL_CAPTSEL_SHIFT     (0U)\r
9808 /*! CAPTSEL - Input number to TIMER1 capture inputs 0 to 4\r
9809  *  0b00000..CT_INP0 function selected from IOCON register\r
9810  *  0b00001..CT_INP1 function selected from IOCON register\r
9811  *  0b00010..CT_INP2 function selected from IOCON register\r
9812  *  0b00011..CT_INP3 function selected from IOCON register\r
9813  *  0b00100..CT_INP4 function selected from IOCON register\r
9814  *  0b00101..CT_INP5 function selected from IOCON register\r
9815  *  0b00110..CT_INP6 function selected from IOCON register\r
9816  *  0b00111..CT_INP7 function selected from IOCON register\r
9817  *  0b01000..CT_INP8 function selected from IOCON register\r
9818  *  0b01001..CT_INP9 function selected from IOCON register\r
9819  *  0b01010..CT_INP10 function selected from IOCON register\r
9820  *  0b01011..CT_INP11 function selected from IOCON register\r
9821  *  0b01100..CT_INP12 function selected from IOCON register\r
9822  *  0b01101..CT_INP13 function selected from IOCON register\r
9823  *  0b01110..CT_INP14 function selected from IOCON register\r
9824  *  0b01111..CT_INP15 function selected from IOCON register\r
9825  *  0b10000..CT_INP16 function selected from IOCON register\r
9826  *  0b10001..CT_INP17 function selected from IOCON register\r
9827  *  0b10010..CT_INP18 function selected from IOCON register\r
9828  *  0b10011..CT_INP19 function selected from IOCON register\r
9829  *  0b10100..USB0_FRAME_TOGGLE\r
9830  *  0b10101..USB1_FRAME_TOGGLE\r
9831  *  0b10110..COMP_OUTPUT output from analog comparator\r
9832  *  0b10111..I2S_SHARED_WS[0] output from I2S pin sharing\r
9833  *  0b11000..I2S_SHARED_WS[1] output from I2S pin sharing\r
9834  *  0b11001-0b11111..None\r
9835  */\r
9836 #define INPUTMUX_TIMER1CAPTSEL_CAPTSEL(x)        (((uint32_t)(((uint32_t)(x)) << INPUTMUX_TIMER1CAPTSEL_CAPTSEL_SHIFT)) & INPUTMUX_TIMER1CAPTSEL_CAPTSEL_MASK)\r
9837 /*! @} */\r
9838 \r
9839 /* The count of INPUTMUX_TIMER1CAPTSEL */\r
9840 #define INPUTMUX_TIMER1CAPTSEL_COUNT             (4U)\r
9841 \r
9842 /*! @name TIMER2CAPTSEL - Capture select registers for TIMER2 inputs */\r
9843 /*! @{ */\r
9844 #define INPUTMUX_TIMER2CAPTSEL_CAPTSEL_MASK      (0x1FU)\r
9845 #define INPUTMUX_TIMER2CAPTSEL_CAPTSEL_SHIFT     (0U)\r
9846 /*! CAPTSEL - Input number to TIMER2 capture inputs 0 to 4\r
9847  *  0b00000..CT_INP0 function selected from IOCON register\r
9848  *  0b00001..CT_INP1 function selected from IOCON register\r
9849  *  0b00010..CT_INP2 function selected from IOCON register\r
9850  *  0b00011..CT_INP3 function selected from IOCON register\r
9851  *  0b00100..CT_INP4 function selected from IOCON register\r
9852  *  0b00101..CT_INP5 function selected from IOCON register\r
9853  *  0b00110..CT_INP6 function selected from IOCON register\r
9854  *  0b00111..CT_INP7 function selected from IOCON register\r
9855  *  0b01000..CT_INP8 function selected from IOCON register\r
9856  *  0b01001..CT_INP9 function selected from IOCON register\r
9857  *  0b01010..CT_INP10 function selected from IOCON register\r
9858  *  0b01011..CT_INP11 function selected from IOCON register\r
9859  *  0b01100..CT_INP12 function selected from IOCON register\r
9860  *  0b01101..CT_INP13 function selected from IOCON register\r
9861  *  0b01110..CT_INP14 function selected from IOCON register\r
9862  *  0b01111..CT_INP15 function selected from IOCON register\r
9863  *  0b10000..CT_INP16 function selected from IOCON register\r
9864  *  0b10001..CT_INP17 function selected from IOCON register\r
9865  *  0b10010..CT_INP18 function selected from IOCON register\r
9866  *  0b10011..CT_INP19 function selected from IOCON register\r
9867  *  0b10100..USB0_FRAME_TOGGLE\r
9868  *  0b10101..USB1_FRAME_TOGGLE\r
9869  *  0b10110..COMP_OUTPUT output from analog comparator\r
9870  *  0b10111..I2S_SHARED_WS[0] output from I2S pin sharing\r
9871  *  0b11000..I2S_SHARED_WS[1] output from I2S pin sharing\r
9872  *  0b11001-0b11111..None\r
9873  */\r
9874 #define INPUTMUX_TIMER2CAPTSEL_CAPTSEL(x)        (((uint32_t)(((uint32_t)(x)) << INPUTMUX_TIMER2CAPTSEL_CAPTSEL_SHIFT)) & INPUTMUX_TIMER2CAPTSEL_CAPTSEL_MASK)\r
9875 /*! @} */\r
9876 \r
9877 /* The count of INPUTMUX_TIMER2CAPTSEL */\r
9878 #define INPUTMUX_TIMER2CAPTSEL_COUNT             (4U)\r
9879 \r
9880 /*! @name PINTSEL - Pin interrupt select register */\r
9881 /*! @{ */\r
9882 #define INPUTMUX_PINTSEL_INTPIN_MASK             (0x7FU)\r
9883 #define INPUTMUX_PINTSEL_INTPIN_SHIFT            (0U)\r
9884 #define INPUTMUX_PINTSEL_INTPIN(x)               (((uint32_t)(((uint32_t)(x)) << INPUTMUX_PINTSEL_INTPIN_SHIFT)) & INPUTMUX_PINTSEL_INTPIN_MASK)\r
9885 /*! @} */\r
9886 \r
9887 /* The count of INPUTMUX_PINTSEL */\r
9888 #define INPUTMUX_PINTSEL_COUNT                   (8U)\r
9889 \r
9890 /*! @name DMA0_ITRIG_INMUX - Trigger select register for DMA0 channel */\r
9891 /*! @{ */\r
9892 #define INPUTMUX_DMA0_ITRIG_INMUX_INP_MASK       (0x1FU)\r
9893 #define INPUTMUX_DMA0_ITRIG_INMUX_INP_SHIFT      (0U)\r
9894 /*! INP - Trigger input number (decimal value) for DMA channel n (n = 0 to 22).\r
9895  *  0b00000..Pin interrupt 0\r
9896  *  0b00001..Pin interrupt 1\r
9897  *  0b00010..Pin interrupt 2\r
9898  *  0b00011..Pin interrupt 3\r
9899  *  0b00100..Timer CTIMER0 Match 0\r
9900  *  0b00101..Timer CTIMER0 Match 1\r
9901  *  0b00110..Timer CTIMER1 Match 0\r
9902  *  0b00111..Timer CTIMER1 Match 1\r
9903  *  0b01000..Timer CTIMER2 Match 0\r
9904  *  0b01001..Timer CTIMER2 Match 1\r
9905  *  0b01010..Timer CTIMER3 Match 0\r
9906  *  0b01011..Timer CTIMER3 Match 1\r
9907  *  0b01100..Timer CTIMER4 Match 0\r
9908  *  0b01101..Timer CTIMER4 Match 1\r
9909  *  0b01110..COMP_OUTPUT\r
9910  *  0b01111..DMA0 output trigger mux 0\r
9911  *  0b10000..DMA0 output trigger mux 1\r
9912  *  0b10001..DMA0 output trigger mux 1\r
9913  *  0b10010..DMA0 output trigger mux 3\r
9914  *  0b10011..SCT0 DMA request 0\r
9915  *  0b10100..SCT0 DMA request 1\r
9916  *  0b10101..HASH DMA RX trigger\r
9917  *  0b10110-0b11111..None\r
9918  */\r
9919 #define INPUTMUX_DMA0_ITRIG_INMUX_INP(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA0_ITRIG_INMUX_INP_SHIFT)) & INPUTMUX_DMA0_ITRIG_INMUX_INP_MASK)\r
9920 /*! @} */\r
9921 \r
9922 /* The count of INPUTMUX_DMA0_ITRIG_INMUX */\r
9923 #define INPUTMUX_DMA0_ITRIG_INMUX_COUNT          (23U)\r
9924 \r
9925 /*! @name DMA0_OTRIG_INMUX - DMA0 output trigger selection to become DMA0 trigger */\r
9926 /*! @{ */\r
9927 #define INPUTMUX_DMA0_OTRIG_INMUX_INP_MASK       (0x1FU)\r
9928 #define INPUTMUX_DMA0_OTRIG_INMUX_INP_SHIFT      (0U)\r
9929 #define INPUTMUX_DMA0_OTRIG_INMUX_INP(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA0_OTRIG_INMUX_INP_SHIFT)) & INPUTMUX_DMA0_OTRIG_INMUX_INP_MASK)\r
9930 /*! @} */\r
9931 \r
9932 /* The count of INPUTMUX_DMA0_OTRIG_INMUX */\r
9933 #define INPUTMUX_DMA0_OTRIG_INMUX_COUNT          (4U)\r
9934 \r
9935 /*! @name FREQMEAS_REF - Selection for frequency measurement reference clock */\r
9936 /*! @{ */\r
9937 #define INPUTMUX_FREQMEAS_REF_CLKIN_MASK         (0x1FU)\r
9938 #define INPUTMUX_FREQMEAS_REF_CLKIN_SHIFT        (0U)\r
9939 #define INPUTMUX_FREQMEAS_REF_CLKIN(x)           (((uint32_t)(((uint32_t)(x)) << INPUTMUX_FREQMEAS_REF_CLKIN_SHIFT)) & INPUTMUX_FREQMEAS_REF_CLKIN_MASK)\r
9940 /*! @} */\r
9941 \r
9942 /*! @name FREQMEAS_TARGET - Selection for frequency measurement target clock */\r
9943 /*! @{ */\r
9944 #define INPUTMUX_FREQMEAS_TARGET_CLKIN_MASK      (0x1FU)\r
9945 #define INPUTMUX_FREQMEAS_TARGET_CLKIN_SHIFT     (0U)\r
9946 #define INPUTMUX_FREQMEAS_TARGET_CLKIN(x)        (((uint32_t)(((uint32_t)(x)) << INPUTMUX_FREQMEAS_TARGET_CLKIN_SHIFT)) & INPUTMUX_FREQMEAS_TARGET_CLKIN_MASK)\r
9947 /*! @} */\r
9948 \r
9949 /*! @name TIMER3CAPTSEL - Capture select registers for TIMER3 inputs */\r
9950 /*! @{ */\r
9951 #define INPUTMUX_TIMER3CAPTSEL_CAPTSEL_MASK      (0x1FU)\r
9952 #define INPUTMUX_TIMER3CAPTSEL_CAPTSEL_SHIFT     (0U)\r
9953 /*! CAPTSEL - Input number to TIMER3 capture inputs 0 to 4\r
9954  *  0b00000..CT_INP0 function selected from IOCON register\r
9955  *  0b00001..CT_INP1 function selected from IOCON register\r
9956  *  0b00010..CT_INP2 function selected from IOCON register\r
9957  *  0b00011..CT_INP3 function selected from IOCON register\r
9958  *  0b00100..CT_INP4 function selected from IOCON register\r
9959  *  0b00101..CT_INP5 function selected from IOCON register\r
9960  *  0b00110..CT_INP6 function selected from IOCON register\r
9961  *  0b00111..CT_INP7 function selected from IOCON register\r
9962  *  0b01000..CT_INP8 function selected from IOCON register\r
9963  *  0b01001..CT_INP9 function selected from IOCON register\r
9964  *  0b01010..CT_INP10 function selected from IOCON register\r
9965  *  0b01011..CT_INP11 function selected from IOCON register\r
9966  *  0b01100..CT_INP12 function selected from IOCON register\r
9967  *  0b01101..CT_INP13 function selected from IOCON register\r
9968  *  0b01110..CT_INP14 function selected from IOCON register\r
9969  *  0b01111..CT_INP15 function selected from IOCON register\r
9970  *  0b10000..CT_INP16 function selected from IOCON register\r
9971  *  0b10001..CT_INP17 function selected from IOCON register\r
9972  *  0b10010..CT_INP18 function selected from IOCON register\r
9973  *  0b10011..CT_INP19 function selected from IOCON register\r
9974  *  0b10100..USB0_FRAME_TOGGLE\r
9975  *  0b10101..USB1_FRAME_TOGGLE\r
9976  *  0b10110..COMP_OUTPUT output from analog comparator\r
9977  *  0b10111..I2S_SHARED_WS[0] output from I2S pin sharing\r
9978  *  0b11000..I2S_SHARED_WS[1] output from I2S pin sharing\r
9979  *  0b11001-0b11111..None\r
9980  */\r
9981 #define INPUTMUX_TIMER3CAPTSEL_CAPTSEL(x)        (((uint32_t)(((uint32_t)(x)) << INPUTMUX_TIMER3CAPTSEL_CAPTSEL_SHIFT)) & INPUTMUX_TIMER3CAPTSEL_CAPTSEL_MASK)\r
9982 /*! @} */\r
9983 \r
9984 /* The count of INPUTMUX_TIMER3CAPTSEL */\r
9985 #define INPUTMUX_TIMER3CAPTSEL_COUNT             (4U)\r
9986 \r
9987 /*! @name TIMER4CAPTSEL - Capture select registers for TIMER4 inputs */\r
9988 /*! @{ */\r
9989 #define INPUTMUX_TIMER4CAPTSEL_CAPTSEL_MASK      (0x1FU)\r
9990 #define INPUTMUX_TIMER4CAPTSEL_CAPTSEL_SHIFT     (0U)\r
9991 /*! CAPTSEL - Input number to TIMER4 capture inputs 0 to 4\r
9992  *  0b00000..CT_INP0 function selected from IOCON register\r
9993  *  0b00001..CT_INP1 function selected from IOCON register\r
9994  *  0b00010..CT_INP2 function selected from IOCON register\r
9995  *  0b00011..CT_INP3 function selected from IOCON register\r
9996  *  0b00100..CT_INP4 function selected from IOCON register\r
9997  *  0b00101..CT_INP5 function selected from IOCON register\r
9998  *  0b00110..CT_INP6 function selected from IOCON register\r
9999  *  0b00111..CT_INP7 function selected from IOCON register\r
10000  *  0b01000..CT_INP8 function selected from IOCON register\r
10001  *  0b01001..CT_INP9 function selected from IOCON register\r
10002  *  0b01010..CT_INP10 function selected from IOCON register\r
10003  *  0b01011..CT_INP11 function selected from IOCON register\r
10004  *  0b01100..CT_INP12 function selected from IOCON register\r
10005  *  0b01101..CT_INP13 function selected from IOCON register\r
10006  *  0b01110..CT_INP14 function selected from IOCON register\r
10007  *  0b01111..CT_INP15 function selected from IOCON register\r
10008  *  0b10000..CT_INP16 function selected from IOCON register\r
10009  *  0b10001..CT_INP17 function selected from IOCON register\r
10010  *  0b10010..CT_INP18 function selected from IOCON register\r
10011  *  0b10011..CT_INP19 function selected from IOCON register\r
10012  *  0b10100..USB0_FRAME_TOGGLE\r
10013  *  0b10101..USB1_FRAME_TOGGLE\r
10014  *  0b10110..COMP_OUTPUT output from analog comparator\r
10015  *  0b10111..I2S_SHARED_WS[0] output from I2S pin sharing\r
10016  *  0b11000..I2S_SHARED_WS[1] output from I2S pin sharing\r
10017  *  0b11001-0b11111..None\r
10018  */\r
10019 #define INPUTMUX_TIMER4CAPTSEL_CAPTSEL(x)        (((uint32_t)(((uint32_t)(x)) << INPUTMUX_TIMER4CAPTSEL_CAPTSEL_SHIFT)) & INPUTMUX_TIMER4CAPTSEL_CAPTSEL_MASK)\r
10020 /*! @} */\r
10021 \r
10022 /* The count of INPUTMUX_TIMER4CAPTSEL */\r
10023 #define INPUTMUX_TIMER4CAPTSEL_COUNT             (4U)\r
10024 \r
10025 /*! @name PINTSECSEL - Pin interrupt secure select register */\r
10026 /*! @{ */\r
10027 #define INPUTMUX_PINTSECSEL_INTPIN_MASK          (0x3FU)\r
10028 #define INPUTMUX_PINTSECSEL_INTPIN_SHIFT         (0U)\r
10029 #define INPUTMUX_PINTSECSEL_INTPIN(x)            (((uint32_t)(((uint32_t)(x)) << INPUTMUX_PINTSECSEL_INTPIN_SHIFT)) & INPUTMUX_PINTSECSEL_INTPIN_MASK)\r
10030 /*! @} */\r
10031 \r
10032 /* The count of INPUTMUX_PINTSECSEL */\r
10033 #define INPUTMUX_PINTSECSEL_COUNT                (2U)\r
10034 \r
10035 /*! @name DMA1_ITRIG_INMUX - Trigger select register for DMA1 channel */\r
10036 /*! @{ */\r
10037 #define INPUTMUX_DMA1_ITRIG_INMUX_INP_MASK       (0xFU)\r
10038 #define INPUTMUX_DMA1_ITRIG_INMUX_INP_SHIFT      (0U)\r
10039 /*! INP - Trigger input number (decimal value) for DMA channel n (n = 0 to 9).\r
10040  *  0b0000..Pin interrupt 0\r
10041  *  0b0001..Pin interrupt 1\r
10042  *  0b0010..Pin interrupt 2\r
10043  *  0b0011..Pin interrupt 3\r
10044  *  0b0100..Timer CTIMER0 Match 0\r
10045  *  0b0101..Timer CTIMER0 Match 1\r
10046  *  0b0110..Timer CTIMER2 Match 0\r
10047  *  0b0111..Timer CTIMER4 Match 0\r
10048  *  0b1000..DMA1 output trigger mux 0\r
10049  *  0b1001..DMA1 output trigger mux 1\r
10050  *  0b1010..DMA1 output trigger mux 2\r
10051  *  0b1011..DMA1 output trigger mux 3\r
10052  *  0b1100..SCT0 DMA request 0\r
10053  *  0b1101..SCT0 DMA request 1\r
10054  *  0b1110..HASH DMA RX trigger\r
10055  *  0b1111..None\r
10056  */\r
10057 #define INPUTMUX_DMA1_ITRIG_INMUX_INP(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA1_ITRIG_INMUX_INP_SHIFT)) & INPUTMUX_DMA1_ITRIG_INMUX_INP_MASK)\r
10058 /*! @} */\r
10059 \r
10060 /* The count of INPUTMUX_DMA1_ITRIG_INMUX */\r
10061 #define INPUTMUX_DMA1_ITRIG_INMUX_COUNT          (10U)\r
10062 \r
10063 /*! @name DMA1_OTRIG_INMUX - DMA1 output trigger selection to become DMA1 trigger */\r
10064 /*! @{ */\r
10065 #define INPUTMUX_DMA1_OTRIG_INMUX_INP_MASK       (0xFU)\r
10066 #define INPUTMUX_DMA1_OTRIG_INMUX_INP_SHIFT      (0U)\r
10067 #define INPUTMUX_DMA1_OTRIG_INMUX_INP(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA1_OTRIG_INMUX_INP_SHIFT)) & INPUTMUX_DMA1_OTRIG_INMUX_INP_MASK)\r
10068 /*! @} */\r
10069 \r
10070 /* The count of INPUTMUX_DMA1_OTRIG_INMUX */\r
10071 #define INPUTMUX_DMA1_OTRIG_INMUX_COUNT          (4U)\r
10072 \r
10073 /*! @name DMA0_REQ_ENA - Enable DMA0 requests */\r
10074 /*! @{ */\r
10075 #define INPUTMUX_DMA0_REQ_ENA_REQ_ENA_MASK       (0x7FFFFFU)\r
10076 #define INPUTMUX_DMA0_REQ_ENA_REQ_ENA_SHIFT      (0U)\r
10077 #define INPUTMUX_DMA0_REQ_ENA_REQ_ENA(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA0_REQ_ENA_REQ_ENA_SHIFT)) & INPUTMUX_DMA0_REQ_ENA_REQ_ENA_MASK)\r
10078 /*! @} */\r
10079 \r
10080 /*! @name DMA0_REQ_ENA_SET - Set one or several bits in DMA0_REQ_ENA register */\r
10081 /*! @{ */\r
10082 #define INPUTMUX_DMA0_REQ_ENA_SET_SET_MASK       (0x7FFFFFU)\r
10083 #define INPUTMUX_DMA0_REQ_ENA_SET_SET_SHIFT      (0U)\r
10084 #define INPUTMUX_DMA0_REQ_ENA_SET_SET(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA0_REQ_ENA_SET_SET_SHIFT)) & INPUTMUX_DMA0_REQ_ENA_SET_SET_MASK)\r
10085 /*! @} */\r
10086 \r
10087 /*! @name DMA0_REQ_ENA_CLR - Clear one or several bits in DMA0_REQ_ENA register */\r
10088 /*! @{ */\r
10089 #define INPUTMUX_DMA0_REQ_ENA_CLR_CLR_MASK       (0x7FFFFFU)\r
10090 #define INPUTMUX_DMA0_REQ_ENA_CLR_CLR_SHIFT      (0U)\r
10091 #define INPUTMUX_DMA0_REQ_ENA_CLR_CLR(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA0_REQ_ENA_CLR_CLR_SHIFT)) & INPUTMUX_DMA0_REQ_ENA_CLR_CLR_MASK)\r
10092 /*! @} */\r
10093 \r
10094 /*! @name DMA1_REQ_ENA - Enable DMA1 requests */\r
10095 /*! @{ */\r
10096 #define INPUTMUX_DMA1_REQ_ENA_REQ_ENA_MASK       (0x3FFU)\r
10097 #define INPUTMUX_DMA1_REQ_ENA_REQ_ENA_SHIFT      (0U)\r
10098 #define INPUTMUX_DMA1_REQ_ENA_REQ_ENA(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA1_REQ_ENA_REQ_ENA_SHIFT)) & INPUTMUX_DMA1_REQ_ENA_REQ_ENA_MASK)\r
10099 /*! @} */\r
10100 \r
10101 /*! @name DMA1_REQ_ENA_SET - Set one or several bits in DMA1_REQ_ENA register */\r
10102 /*! @{ */\r
10103 #define INPUTMUX_DMA1_REQ_ENA_SET_SET_MASK       (0x3FFU)\r
10104 #define INPUTMUX_DMA1_REQ_ENA_SET_SET_SHIFT      (0U)\r
10105 #define INPUTMUX_DMA1_REQ_ENA_SET_SET(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA1_REQ_ENA_SET_SET_SHIFT)) & INPUTMUX_DMA1_REQ_ENA_SET_SET_MASK)\r
10106 /*! @} */\r
10107 \r
10108 /*! @name DMA1_REQ_ENA_CLR - Clear one or several bits in DMA1_REQ_ENA register */\r
10109 /*! @{ */\r
10110 #define INPUTMUX_DMA1_REQ_ENA_CLR_CLR_MASK       (0x3FFU)\r
10111 #define INPUTMUX_DMA1_REQ_ENA_CLR_CLR_SHIFT      (0U)\r
10112 #define INPUTMUX_DMA1_REQ_ENA_CLR_CLR(x)         (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA1_REQ_ENA_CLR_CLR_SHIFT)) & INPUTMUX_DMA1_REQ_ENA_CLR_CLR_MASK)\r
10113 /*! @} */\r
10114 \r
10115 /*! @name DMA0_ITRIG_ENA - Enable DMA0 triggers */\r
10116 /*! @{ */\r
10117 #define INPUTMUX_DMA0_ITRIG_ENA_ITRIG_ENA_MASK   (0x3FFFFFU)\r
10118 #define INPUTMUX_DMA0_ITRIG_ENA_ITRIG_ENA_SHIFT  (0U)\r
10119 #define INPUTMUX_DMA0_ITRIG_ENA_ITRIG_ENA(x)     (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA0_ITRIG_ENA_ITRIG_ENA_SHIFT)) & INPUTMUX_DMA0_ITRIG_ENA_ITRIG_ENA_MASK)\r
10120 /*! @} */\r
10121 \r
10122 /*! @name DMA0_ITRIG_ENA_SET - Set one or several bits in DMA0_ITRIG_ENA register */\r
10123 /*! @{ */\r
10124 #define INPUTMUX_DMA0_ITRIG_ENA_SET_SET_MASK     (0x3FFFFFU)\r
10125 #define INPUTMUX_DMA0_ITRIG_ENA_SET_SET_SHIFT    (0U)\r
10126 #define INPUTMUX_DMA0_ITRIG_ENA_SET_SET(x)       (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA0_ITRIG_ENA_SET_SET_SHIFT)) & INPUTMUX_DMA0_ITRIG_ENA_SET_SET_MASK)\r
10127 /*! @} */\r
10128 \r
10129 /*! @name DMA0_ITRIG_ENA_CLR - Clear one or several bits in DMA0_ITRIG_ENA register */\r
10130 /*! @{ */\r
10131 #define INPUTMUX_DMA0_ITRIG_ENA_CLR_CLR_MASK     (0x3FFFFFU)\r
10132 #define INPUTMUX_DMA0_ITRIG_ENA_CLR_CLR_SHIFT    (0U)\r
10133 #define INPUTMUX_DMA0_ITRIG_ENA_CLR_CLR(x)       (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA0_ITRIG_ENA_CLR_CLR_SHIFT)) & INPUTMUX_DMA0_ITRIG_ENA_CLR_CLR_MASK)\r
10134 /*! @} */\r
10135 \r
10136 /*! @name DMA1_ITRIG_ENA - Enable DMA1 triggers */\r
10137 /*! @{ */\r
10138 #define INPUTMUX_DMA1_ITRIG_ENA_ITRIG_ENA_MASK   (0x7FFFU)\r
10139 #define INPUTMUX_DMA1_ITRIG_ENA_ITRIG_ENA_SHIFT  (0U)\r
10140 #define INPUTMUX_DMA1_ITRIG_ENA_ITRIG_ENA(x)     (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA1_ITRIG_ENA_ITRIG_ENA_SHIFT)) & INPUTMUX_DMA1_ITRIG_ENA_ITRIG_ENA_MASK)\r
10141 /*! @} */\r
10142 \r
10143 /*! @name DMA1_ITRIG_ENA_SET - Set one or several bits in DMA1_ITRIG_ENA register */\r
10144 /*! @{ */\r
10145 #define INPUTMUX_DMA1_ITRIG_ENA_SET_SET_MASK     (0x7FFFU)\r
10146 #define INPUTMUX_DMA1_ITRIG_ENA_SET_SET_SHIFT    (0U)\r
10147 #define INPUTMUX_DMA1_ITRIG_ENA_SET_SET(x)       (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA1_ITRIG_ENA_SET_SET_SHIFT)) & INPUTMUX_DMA1_ITRIG_ENA_SET_SET_MASK)\r
10148 /*! @} */\r
10149 \r
10150 /*! @name DMA1_ITRIG_ENA_CLR - Clear one or several bits in DMA1_ITRIG_ENA register */\r
10151 /*! @{ */\r
10152 #define INPUTMUX_DMA1_ITRIG_ENA_CLR_CLR_MASK     (0x7FFFU)\r
10153 #define INPUTMUX_DMA1_ITRIG_ENA_CLR_CLR_SHIFT    (0U)\r
10154 #define INPUTMUX_DMA1_ITRIG_ENA_CLR_CLR(x)       (((uint32_t)(((uint32_t)(x)) << INPUTMUX_DMA1_ITRIG_ENA_CLR_CLR_SHIFT)) & INPUTMUX_DMA1_ITRIG_ENA_CLR_CLR_MASK)\r
10155 /*! @} */\r
10156 \r
10157 \r
10158 /*!\r
10159  * @}\r
10160  */ /* end of group INPUTMUX_Register_Masks */\r
10161 \r
10162 \r
10163 /* INPUTMUX - Peripheral instance base addresses */\r
10164 #if (__ARM_FEATURE_CMSE & 0x2)\r
10165   /** Peripheral INPUTMUX base address */\r
10166   #define INPUTMUX_BASE                            (0x50006000u)\r
10167   /** Peripheral INPUTMUX base address */\r
10168   #define INPUTMUX_BASE_NS                         (0x40006000u)\r
10169   /** Peripheral INPUTMUX base pointer */\r
10170   #define INPUTMUX                                 ((INPUTMUX_Type *)INPUTMUX_BASE)\r
10171   /** Peripheral INPUTMUX base pointer */\r
10172   #define INPUTMUX_NS                              ((INPUTMUX_Type *)INPUTMUX_BASE_NS)\r
10173   /** Array initializer of INPUTMUX peripheral base addresses */\r
10174   #define INPUTMUX_BASE_ADDRS                      { INPUTMUX_BASE }\r
10175   /** Array initializer of INPUTMUX peripheral base pointers */\r
10176   #define INPUTMUX_BASE_PTRS                       { INPUTMUX }\r
10177   /** Array initializer of INPUTMUX peripheral base addresses */\r
10178   #define INPUTMUX_BASE_ADDRS_NS                   { INPUTMUX_BASE_NS }\r
10179   /** Array initializer of INPUTMUX peripheral base pointers */\r
10180   #define INPUTMUX_BASE_PTRS_NS                    { INPUTMUX_NS }\r
10181 #else\r
10182   /** Peripheral INPUTMUX base address */\r
10183   #define INPUTMUX_BASE                            (0x40006000u)\r
10184   /** Peripheral INPUTMUX base pointer */\r
10185   #define INPUTMUX                                 ((INPUTMUX_Type *)INPUTMUX_BASE)\r
10186   /** Array initializer of INPUTMUX peripheral base addresses */\r
10187   #define INPUTMUX_BASE_ADDRS                      { INPUTMUX_BASE }\r
10188   /** Array initializer of INPUTMUX peripheral base pointers */\r
10189   #define INPUTMUX_BASE_PTRS                       { INPUTMUX }\r
10190 #endif\r
10191 \r
10192 /*!\r
10193  * @}\r
10194  */ /* end of group INPUTMUX_Peripheral_Access_Layer */\r
10195 \r
10196 \r
10197 /* ----------------------------------------------------------------------------\r
10198    -- IOCON Peripheral Access Layer\r
10199    ---------------------------------------------------------------------------- */\r
10200 \r
10201 /*!\r
10202  * @addtogroup IOCON_Peripheral_Access_Layer IOCON Peripheral Access Layer\r
10203  * @{\r
10204  */\r
10205 \r
10206 /** IOCON - Register Layout Typedef */\r
10207 typedef struct {\r
10208   __IO uint32_t PIO[2][32];                        /**< Digital I/O control for port 0 pins PIO0_0..Digital I/O control for port 1 pins PIO1_31, array offset: 0x0, array step: index*0x80, index2*0x4 */\r
10209 } IOCON_Type;\r
10210 \r
10211 /* ----------------------------------------------------------------------------\r
10212    -- IOCON Register Masks\r
10213    ---------------------------------------------------------------------------- */\r
10214 \r
10215 /*!\r
10216  * @addtogroup IOCON_Register_Masks IOCON Register Masks\r
10217  * @{\r
10218  */\r
10219 \r
10220 /*! @name PIO - Digital I/O control for port 0 pins PIO0_0..Digital I/O control for port 1 pins PIO1_31 */\r
10221 /*! @{ */\r
10222 #define IOCON_PIO_FUNC_MASK                      (0xFU)\r
10223 #define IOCON_PIO_FUNC_SHIFT                     (0U)\r
10224 /*! FUNC - Selects pin function.\r
10225  *  0b0000..Alternative connection 0.\r
10226  *  0b0001..Alternative connection 1.\r
10227  *  0b0010..Alternative connection 2.\r
10228  *  0b0011..Alternative connection 3.\r
10229  *  0b0100..Alternative connection 4.\r
10230  *  0b0101..Alternative connection 5.\r
10231  *  0b0110..Alternative connection 6.\r
10232  *  0b0111..Alternative connection 7.\r
10233  */\r
10234 #define IOCON_PIO_FUNC(x)                        (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_FUNC_SHIFT)) & IOCON_PIO_FUNC_MASK)\r
10235 #define IOCON_PIO_MODE_MASK                      (0x30U)\r
10236 #define IOCON_PIO_MODE_SHIFT                     (4U)\r
10237 /*! MODE - Selects function mode (on-chip pull-up/pull-down resistor control).\r
10238  *  0b00..Inactive. Inactive (no pull-down/pull-up resistor enabled).\r
10239  *  0b01..Pull-down. Pull-down resistor enabled.\r
10240  *  0b10..Pull-up. Pull-up resistor enabled.\r
10241  *  0b11..Repeater. Repeater mode.\r
10242  */\r
10243 #define IOCON_PIO_MODE(x)                        (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_MODE_SHIFT)) & IOCON_PIO_MODE_MASK)\r
10244 #define IOCON_PIO_SLEW_MASK                      (0x40U)\r
10245 #define IOCON_PIO_SLEW_SHIFT                     (6U)\r
10246 /*! SLEW - Driver slew rate.\r
10247  *  0b0..Standard mode, output slew rate control is enabled. More outputs can be switched simultaneously.\r
10248  *  0b1..Fast mode, slew rate control is disabled. Refer to the appropriate specific device data sheet for details.\r
10249  */\r
10250 #define IOCON_PIO_SLEW(x)                        (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_SLEW_SHIFT)) & IOCON_PIO_SLEW_MASK)\r
10251 #define IOCON_PIO_INVERT_MASK                    (0x80U)\r
10252 #define IOCON_PIO_INVERT_SHIFT                   (7U)\r
10253 /*! INVERT - Input polarity.\r
10254  *  0b0..Disabled. Input function is not inverted.\r
10255  *  0b1..Enabled. Input is function inverted.\r
10256  */\r
10257 #define IOCON_PIO_INVERT(x)                      (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_INVERT_SHIFT)) & IOCON_PIO_INVERT_MASK)\r
10258 #define IOCON_PIO_DIGIMODE_MASK                  (0x100U)\r
10259 #define IOCON_PIO_DIGIMODE_SHIFT                 (8U)\r
10260 /*! DIGIMODE - Select Digital mode.\r
10261  *  0b0..Analog mode, digital input is disabled.\r
10262  *  0b1..Digital mode, digital input is enabled.\r
10263  */\r
10264 #define IOCON_PIO_DIGIMODE(x)                    (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_DIGIMODE_SHIFT)) & IOCON_PIO_DIGIMODE_MASK)\r
10265 #define IOCON_PIO_OD_MASK                        (0x200U)\r
10266 #define IOCON_PIO_OD_SHIFT                       (9U)\r
10267 /*! OD - Controls open-drain mode.\r
10268  *  0b0..Normal. Normal push-pull output\r
10269  *  0b1..Open-drain. Simulated open-drain output (high drive disabled).\r
10270  */\r
10271 #define IOCON_PIO_OD(x)                          (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_OD_SHIFT)) & IOCON_PIO_OD_MASK)\r
10272 #define IOCON_PIO_ASW_MASK                       (0x400U)\r
10273 #define IOCON_PIO_ASW_SHIFT                      (10U)\r
10274 /*! ASW - Analog switch input control. Usable only if DIGIMODE = 0b0\r
10275  *  0b0..Analog switch is open.\r
10276  *  0b1..Analog switch is closed.\r
10277  */\r
10278 #define IOCON_PIO_ASW(x)                         (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_ASW_SHIFT)) & IOCON_PIO_ASW_MASK)\r
10279 #define IOCON_PIO_SSEL_MASK                      (0x800U)\r
10280 #define IOCON_PIO_SSEL_SHIFT                     (11U)\r
10281 /*! SSEL - Supply Selection bit.\r
10282  *  0b0..3V3 Signaling in I2C Mode.\r
10283  *  0b1..1V8 Signaling in I2C Mode.\r
10284  */\r
10285 #define IOCON_PIO_SSEL(x)                        (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_SSEL_SHIFT)) & IOCON_PIO_SSEL_MASK)\r
10286 #define IOCON_PIO_FILTEROFF_MASK                 (0x1000U)\r
10287 #define IOCON_PIO_FILTEROFF_SHIFT                (12U)\r
10288 /*! FILTEROFF - Controls input glitch filter.\r
10289  *  0b0..Filter enabled. Noise pulses below approximately 10 ns are filtered out.\r
10290  *  0b1..Filter disabled. No input filtering is done.\r
10291  */\r
10292 #define IOCON_PIO_FILTEROFF(x)                   (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_FILTEROFF_SHIFT)) & IOCON_PIO_FILTEROFF_MASK)\r
10293 #define IOCON_PIO_ECS_MASK                       (0x2000U)\r
10294 #define IOCON_PIO_ECS_SHIFT                      (13U)\r
10295 /*! ECS - Pull-up current source enable in IIC mode.\r
10296  *  0b1..Enabled. Pull resistor is conencted.\r
10297  *  0b0..Disabled. IO is in open drain.\r
10298  */\r
10299 #define IOCON_PIO_ECS(x)                         (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_ECS_SHIFT)) & IOCON_PIO_ECS_MASK)\r
10300 #define IOCON_PIO_EGP_MASK                       (0x4000U)\r
10301 #define IOCON_PIO_EGP_SHIFT                      (14U)\r
10302 /*! EGP - Controls slew rate of I2C pad.\r
10303  *  0b0..I2C mode.\r
10304  *  0b1..GPIO mode.\r
10305  */\r
10306 #define IOCON_PIO_EGP(x)                         (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_EGP_SHIFT)) & IOCON_PIO_EGP_MASK)\r
10307 #define IOCON_PIO_I2CFILTER_MASK                 (0x8000U)\r
10308 #define IOCON_PIO_I2CFILTER_SHIFT                (15U)\r
10309 /*! I2CFILTER - Configures I2C features for standard mode, fast mode, and Fast Mode Plus operation.\r
10310  *  0b0..I2C 50 ns glitch filter enabled. Typically used for Fast-mode and Fast-mode Plus I2C.\r
10311  *  0b1..I2C 10 ns glitch filter enabled. Typically used for Standard-mode I2C.\r
10312  */\r
10313 #define IOCON_PIO_I2CFILTER(x)                   (((uint32_t)(((uint32_t)(x)) << IOCON_PIO_I2CFILTER_SHIFT)) & IOCON_PIO_I2CFILTER_MASK)\r
10314 /*! @} */\r
10315 \r
10316 /* The count of IOCON_PIO */\r
10317 #define IOCON_PIO_COUNT                          (2U)\r
10318 \r
10319 /* The count of IOCON_PIO */\r
10320 #define IOCON_PIO_COUNT2                         (32U)\r
10321 \r
10322 \r
10323 /*!\r
10324  * @}\r
10325  */ /* end of group IOCON_Register_Masks */\r
10326 \r
10327 \r
10328 /* IOCON - Peripheral instance base addresses */\r
10329 #if (__ARM_FEATURE_CMSE & 0x2)\r
10330   /** Peripheral IOCON base address */\r
10331   #define IOCON_BASE                               (0x50001000u)\r
10332   /** Peripheral IOCON base address */\r
10333   #define IOCON_BASE_NS                            (0x40001000u)\r
10334   /** Peripheral IOCON base pointer */\r
10335   #define IOCON                                    ((IOCON_Type *)IOCON_BASE)\r
10336   /** Peripheral IOCON base pointer */\r
10337   #define IOCON_NS                                 ((IOCON_Type *)IOCON_BASE_NS)\r
10338   /** Array initializer of IOCON peripheral base addresses */\r
10339   #define IOCON_BASE_ADDRS                         { IOCON_BASE }\r
10340   /** Array initializer of IOCON peripheral base pointers */\r
10341   #define IOCON_BASE_PTRS                          { IOCON }\r
10342   /** Array initializer of IOCON peripheral base addresses */\r
10343   #define IOCON_BASE_ADDRS_NS                      { IOCON_BASE_NS }\r
10344   /** Array initializer of IOCON peripheral base pointers */\r
10345   #define IOCON_BASE_PTRS_NS                       { IOCON_NS }\r
10346 #else\r
10347   /** Peripheral IOCON base address */\r
10348   #define IOCON_BASE                               (0x40001000u)\r
10349   /** Peripheral IOCON base pointer */\r
10350   #define IOCON                                    ((IOCON_Type *)IOCON_BASE)\r
10351   /** Array initializer of IOCON peripheral base addresses */\r
10352   #define IOCON_BASE_ADDRS                         { IOCON_BASE }\r
10353   /** Array initializer of IOCON peripheral base pointers */\r
10354   #define IOCON_BASE_PTRS                          { IOCON }\r
10355 #endif\r
10356 \r
10357 /*!\r
10358  * @}\r
10359  */ /* end of group IOCON_Peripheral_Access_Layer */\r
10360 \r
10361 \r
10362 /* ----------------------------------------------------------------------------\r
10363    -- MAILBOX Peripheral Access Layer\r
10364    ---------------------------------------------------------------------------- */\r
10365 \r
10366 /*!\r
10367  * @addtogroup MAILBOX_Peripheral_Access_Layer MAILBOX Peripheral Access Layer\r
10368  * @{\r
10369  */\r
10370 \r
10371 /** MAILBOX - Register Layout Typedef */\r
10372 typedef struct {\r
10373   struct {                                         /* offset: 0x0, array step: 0x10 */\r
10374     __IO uint32_t IRQ;                               /**< Interrupt request register for the Cortex-M0+ CPU., array offset: 0x0, array step: 0x10 */\r
10375     __O  uint32_t IRQSET;                            /**< Set bits in IRQ0, array offset: 0x4, array step: 0x10 */\r
10376     __O  uint32_t IRQCLR;                            /**< Clear bits in IRQ0, array offset: 0x8, array step: 0x10 */\r
10377          uint8_t RESERVED_0[4];\r
10378   } MBOXIRQ[2];\r
10379        uint8_t RESERVED_0[216];\r
10380   __IO uint32_t MUTEX;                             /**< Mutual exclusion register[1], offset: 0xF8 */\r
10381 } MAILBOX_Type;\r
10382 \r
10383 /* ----------------------------------------------------------------------------\r
10384    -- MAILBOX Register Masks\r
10385    ---------------------------------------------------------------------------- */\r
10386 \r
10387 /*!\r
10388  * @addtogroup MAILBOX_Register_Masks MAILBOX Register Masks\r
10389  * @{\r
10390  */\r
10391 \r
10392 /*! @name MBOXIRQ_IRQ - Interrupt request register for the Cortex-M0+ CPU. */\r
10393 /*! @{ */\r
10394 #define MAILBOX_MBOXIRQ_IRQ_INTREQ_MASK          (0xFFFFFFFFU)\r
10395 #define MAILBOX_MBOXIRQ_IRQ_INTREQ_SHIFT         (0U)\r
10396 #define MAILBOX_MBOXIRQ_IRQ_INTREQ(x)            (((uint32_t)(((uint32_t)(x)) << MAILBOX_MBOXIRQ_IRQ_INTREQ_SHIFT)) & MAILBOX_MBOXIRQ_IRQ_INTREQ_MASK)\r
10397 /*! @} */\r
10398 \r
10399 /* The count of MAILBOX_MBOXIRQ_IRQ */\r
10400 #define MAILBOX_MBOXIRQ_IRQ_COUNT                (2U)\r
10401 \r
10402 /*! @name MBOXIRQ_IRQSET - Set bits in IRQ0 */\r
10403 /*! @{ */\r
10404 #define MAILBOX_MBOXIRQ_IRQSET_INTREQSET_MASK    (0xFFFFFFFFU)\r
10405 #define MAILBOX_MBOXIRQ_IRQSET_INTREQSET_SHIFT   (0U)\r
10406 #define MAILBOX_MBOXIRQ_IRQSET_INTREQSET(x)      (((uint32_t)(((uint32_t)(x)) << MAILBOX_MBOXIRQ_IRQSET_INTREQSET_SHIFT)) & MAILBOX_MBOXIRQ_IRQSET_INTREQSET_MASK)\r
10407 /*! @} */\r
10408 \r
10409 /* The count of MAILBOX_MBOXIRQ_IRQSET */\r
10410 #define MAILBOX_MBOXIRQ_IRQSET_COUNT             (2U)\r
10411 \r
10412 /*! @name MBOXIRQ_IRQCLR - Clear bits in IRQ0 */\r
10413 /*! @{ */\r
10414 #define MAILBOX_MBOXIRQ_IRQCLR_INTREQCLR_MASK    (0xFFFFFFFFU)\r
10415 #define MAILBOX_MBOXIRQ_IRQCLR_INTREQCLR_SHIFT   (0U)\r
10416 #define MAILBOX_MBOXIRQ_IRQCLR_INTREQCLR(x)      (((uint32_t)(((uint32_t)(x)) << MAILBOX_MBOXIRQ_IRQCLR_INTREQCLR_SHIFT)) & MAILBOX_MBOXIRQ_IRQCLR_INTREQCLR_MASK)\r
10417 /*! @} */\r
10418 \r
10419 /* The count of MAILBOX_MBOXIRQ_IRQCLR */\r
10420 #define MAILBOX_MBOXIRQ_IRQCLR_COUNT             (2U)\r
10421 \r
10422 /*! @name MUTEX - Mutual exclusion register[1] */\r
10423 /*! @{ */\r
10424 #define MAILBOX_MUTEX_EX_MASK                    (0x1U)\r
10425 #define MAILBOX_MUTEX_EX_SHIFT                   (0U)\r
10426 #define MAILBOX_MUTEX_EX(x)                      (((uint32_t)(((uint32_t)(x)) << MAILBOX_MUTEX_EX_SHIFT)) & MAILBOX_MUTEX_EX_MASK)\r
10427 /*! @} */\r
10428 \r
10429 \r
10430 /*!\r
10431  * @}\r
10432  */ /* end of group MAILBOX_Register_Masks */\r
10433 \r
10434 \r
10435 /* MAILBOX - Peripheral instance base addresses */\r
10436 #if (__ARM_FEATURE_CMSE & 0x2)\r
10437   /** Peripheral MAILBOX base address */\r
10438   #define MAILBOX_BASE                             (0x5008B000u)\r
10439   /** Peripheral MAILBOX base address */\r
10440   #define MAILBOX_BASE_NS                          (0x4008B000u)\r
10441   /** Peripheral MAILBOX base pointer */\r
10442   #define MAILBOX                                  ((MAILBOX_Type *)MAILBOX_BASE)\r
10443   /** Peripheral MAILBOX base pointer */\r
10444   #define MAILBOX_NS                               ((MAILBOX_Type *)MAILBOX_BASE_NS)\r
10445   /** Array initializer of MAILBOX peripheral base addresses */\r
10446   #define MAILBOX_BASE_ADDRS                       { MAILBOX_BASE }\r
10447   /** Array initializer of MAILBOX peripheral base pointers */\r
10448   #define MAILBOX_BASE_PTRS                        { MAILBOX }\r
10449   /** Array initializer of MAILBOX peripheral base addresses */\r
10450   #define MAILBOX_BASE_ADDRS_NS                    { MAILBOX_BASE_NS }\r
10451   /** Array initializer of MAILBOX peripheral base pointers */\r
10452   #define MAILBOX_BASE_PTRS_NS                     { MAILBOX_NS }\r
10453 #else\r
10454   /** Peripheral MAILBOX base address */\r
10455   #define MAILBOX_BASE                             (0x4008B000u)\r
10456   /** Peripheral MAILBOX base pointer */\r
10457   #define MAILBOX                                  ((MAILBOX_Type *)MAILBOX_BASE)\r
10458   /** Array initializer of MAILBOX peripheral base addresses */\r
10459   #define MAILBOX_BASE_ADDRS                       { MAILBOX_BASE }\r
10460   /** Array initializer of MAILBOX peripheral base pointers */\r
10461   #define MAILBOX_BASE_PTRS                        { MAILBOX }\r
10462 #endif\r
10463 /** Interrupt vectors for the MAILBOX peripheral type */\r
10464 #define MAILBOX_IRQS                             { MAILBOX_IRQn }\r
10465 \r
10466 /*!\r
10467  * @}\r
10468  */ /* end of group MAILBOX_Peripheral_Access_Layer */\r
10469 \r
10470 \r
10471 /* ----------------------------------------------------------------------------\r
10472    -- MRT Peripheral Access Layer\r
10473    ---------------------------------------------------------------------------- */\r
10474 \r
10475 /*!\r
10476  * @addtogroup MRT_Peripheral_Access_Layer MRT Peripheral Access Layer\r
10477  * @{\r
10478  */\r
10479 \r
10480 /** MRT - Register Layout Typedef */\r
10481 typedef struct {\r
10482   struct {                                         /* offset: 0x0, array step: 0x10 */\r
10483     __IO uint32_t INTVAL;                            /**< MRT Time interval value register. This value is loaded into the TIMER register., array offset: 0x0, array step: 0x10 */\r
10484     __I  uint32_t TIMER;                             /**< MRT Timer register. This register reads the value of the down-counter., array offset: 0x4, array step: 0x10 */\r
10485     __IO uint32_t CTRL;                              /**< MRT Control register. This register controls the MRT modes., array offset: 0x8, array step: 0x10 */\r
10486     __IO uint32_t STAT;                              /**< MRT Status register., array offset: 0xC, array step: 0x10 */\r
10487   } CHANNEL[4];\r
10488        uint8_t RESERVED_0[176];\r
10489   __IO uint32_t MODCFG;                            /**< Module Configuration register. This register provides information about this particular MRT instance, and allows choosing an overall mode for the idle channel feature., offset: 0xF0 */\r
10490   __I  uint32_t IDLE_CH;                           /**< Idle channel register. This register returns the number of the first idle channel., offset: 0xF4 */\r
10491   __IO uint32_t IRQ_FLAG;                          /**< Global interrupt flag register, offset: 0xF8 */\r
10492 } MRT_Type;\r
10493 \r
10494 /* ----------------------------------------------------------------------------\r
10495    -- MRT Register Masks\r
10496    ---------------------------------------------------------------------------- */\r
10497 \r
10498 /*!\r
10499  * @addtogroup MRT_Register_Masks MRT Register Masks\r
10500  * @{\r
10501  */\r
10502 \r
10503 /*! @name CHANNEL_INTVAL - MRT Time interval value register. This value is loaded into the TIMER register. */\r
10504 /*! @{ */\r
10505 #define MRT_CHANNEL_INTVAL_IVALUE_MASK           (0xFFFFFFU)\r
10506 #define MRT_CHANNEL_INTVAL_IVALUE_SHIFT          (0U)\r
10507 #define MRT_CHANNEL_INTVAL_IVALUE(x)             (((uint32_t)(((uint32_t)(x)) << MRT_CHANNEL_INTVAL_IVALUE_SHIFT)) & MRT_CHANNEL_INTVAL_IVALUE_MASK)\r
10508 #define MRT_CHANNEL_INTVAL_LOAD_MASK             (0x80000000U)\r
10509 #define MRT_CHANNEL_INTVAL_LOAD_SHIFT            (31U)\r
10510 /*! LOAD - Determines how the timer interval value IVALUE -1 is loaded into the TIMERn register. This bit is write-only. Reading this bit always returns 0.\r
10511  *  0b0..No force load. The load from the INTVALn register to the TIMERn register is processed at the end of the time interval if the repeat mode is selected.\r
10512  *  0b1..Force load. The INTVALn interval value IVALUE -1 is immediately loaded into the TIMERn register while TIMERn is running.\r
10513  */\r
10514 #define MRT_CHANNEL_INTVAL_LOAD(x)               (((uint32_t)(((uint32_t)(x)) << MRT_CHANNEL_INTVAL_LOAD_SHIFT)) & MRT_CHANNEL_INTVAL_LOAD_MASK)\r
10515 /*! @} */\r
10516 \r
10517 /* The count of MRT_CHANNEL_INTVAL */\r
10518 #define MRT_CHANNEL_INTVAL_COUNT                 (4U)\r
10519 \r
10520 /*! @name CHANNEL_TIMER - MRT Timer register. This register reads the value of the down-counter. */\r
10521 /*! @{ */\r
10522 #define MRT_CHANNEL_TIMER_VALUE_MASK             (0xFFFFFFU)\r
10523 #define MRT_CHANNEL_TIMER_VALUE_SHIFT            (0U)\r
10524 #define MRT_CHANNEL_TIMER_VALUE(x)               (((uint32_t)(((uint32_t)(x)) << MRT_CHANNEL_TIMER_VALUE_SHIFT)) & MRT_CHANNEL_TIMER_VALUE_MASK)\r
10525 /*! @} */\r
10526 \r
10527 /* The count of MRT_CHANNEL_TIMER */\r
10528 #define MRT_CHANNEL_TIMER_COUNT                  (4U)\r
10529 \r
10530 /*! @name CHANNEL_CTRL - MRT Control register. This register controls the MRT modes. */\r
10531 /*! @{ */\r
10532 #define MRT_CHANNEL_CTRL_INTEN_MASK              (0x1U)\r
10533 #define MRT_CHANNEL_CTRL_INTEN_SHIFT             (0U)\r
10534 /*! INTEN - Enable the TIMERn interrupt.\r
10535  *  0b0..Disabled. TIMERn interrupt is disabled.\r
10536  *  0b1..Enabled. TIMERn interrupt is enabled.\r
10537  */\r
10538 #define MRT_CHANNEL_CTRL_INTEN(x)                (((uint32_t)(((uint32_t)(x)) << MRT_CHANNEL_CTRL_INTEN_SHIFT)) & MRT_CHANNEL_CTRL_INTEN_MASK)\r
10539 #define MRT_CHANNEL_CTRL_MODE_MASK               (0x6U)\r
10540 #define MRT_CHANNEL_CTRL_MODE_SHIFT              (1U)\r
10541 /*! MODE - Selects timer mode.\r
10542  *  0b00..Repeat interrupt mode.\r
10543  *  0b01..One-shot interrupt mode.\r
10544  *  0b10..One-shot stall mode.\r
10545  *  0b11..Reserved.\r
10546  */\r
10547 #define MRT_CHANNEL_CTRL_MODE(x)                 (((uint32_t)(((uint32_t)(x)) << MRT_CHANNEL_CTRL_MODE_SHIFT)) & MRT_CHANNEL_CTRL_MODE_MASK)\r
10548 /*! @} */\r
10549 \r
10550 /* The count of MRT_CHANNEL_CTRL */\r
10551 #define MRT_CHANNEL_CTRL_COUNT                   (4U)\r
10552 \r
10553 /*! @name CHANNEL_STAT - MRT Status register. */\r
10554 /*! @{ */\r
10555 #define MRT_CHANNEL_STAT_INTFLAG_MASK            (0x1U)\r
10556 #define MRT_CHANNEL_STAT_INTFLAG_SHIFT           (0U)\r
10557 /*! INTFLAG - Monitors the interrupt flag.\r
10558  *  0b0..No pending interrupt. Writing a zero is equivalent to no operation.\r
10559  *  0b1..Pending interrupt. The interrupt is pending because TIMERn has reached the end of the time interval. If the INTEN bit in the CONTROLn is also set to 1, the interrupt for timer channel n and the global interrupt are raised. Writing a 1 to this bit clears the interrupt request.\r
10560  */\r
10561 #define MRT_CHANNEL_STAT_INTFLAG(x)              (((uint32_t)(((uint32_t)(x)) << MRT_CHANNEL_STAT_INTFLAG_SHIFT)) & MRT_CHANNEL_STAT_INTFLAG_MASK)\r
10562 #define MRT_CHANNEL_STAT_RUN_MASK                (0x2U)\r
10563 #define MRT_CHANNEL_STAT_RUN_SHIFT               (1U)\r
10564 /*! RUN - Indicates the state of TIMERn. This bit is read-only.\r
10565  *  0b0..Idle state. TIMERn is stopped.\r
10566  *  0b1..Running. TIMERn is running.\r
10567  */\r
10568 #define MRT_CHANNEL_STAT_RUN(x)                  (((uint32_t)(((uint32_t)(x)) << MRT_CHANNEL_STAT_RUN_SHIFT)) & MRT_CHANNEL_STAT_RUN_MASK)\r
10569 #define MRT_CHANNEL_STAT_INUSE_MASK              (0x4U)\r
10570 #define MRT_CHANNEL_STAT_INUSE_SHIFT             (2U)\r
10571 /*! INUSE - Channel In Use flag. Operating details depend on the MULTITASK bit in the MODCFG register, and affects the use of IDLE_CH. See Idle channel register for details of the two operating modes.\r
10572  *  0b0..This channel is not in use.\r
10573  *  0b1..This channel is in use.\r
10574  */\r
10575 #define MRT_CHANNEL_STAT_INUSE(x)                (((uint32_t)(((uint32_t)(x)) << MRT_CHANNEL_STAT_INUSE_SHIFT)) & MRT_CHANNEL_STAT_INUSE_MASK)\r
10576 /*! @} */\r
10577 \r
10578 /* The count of MRT_CHANNEL_STAT */\r
10579 #define MRT_CHANNEL_STAT_COUNT                   (4U)\r
10580 \r
10581 /*! @name MODCFG - Module Configuration register. This register provides information about this particular MRT instance, and allows choosing an overall mode for the idle channel feature. */\r
10582 /*! @{ */\r
10583 #define MRT_MODCFG_NOC_MASK                      (0xFU)\r
10584 #define MRT_MODCFG_NOC_SHIFT                     (0U)\r
10585 #define MRT_MODCFG_NOC(x)                        (((uint32_t)(((uint32_t)(x)) << MRT_MODCFG_NOC_SHIFT)) & MRT_MODCFG_NOC_MASK)\r
10586 #define MRT_MODCFG_NOB_MASK                      (0x1F0U)\r
10587 #define MRT_MODCFG_NOB_SHIFT                     (4U)\r
10588 #define MRT_MODCFG_NOB(x)                        (((uint32_t)(((uint32_t)(x)) << MRT_MODCFG_NOB_SHIFT)) & MRT_MODCFG_NOB_MASK)\r
10589 #define MRT_MODCFG_MULTITASK_MASK                (0x80000000U)\r
10590 #define MRT_MODCFG_MULTITASK_SHIFT               (31U)\r
10591 /*! MULTITASK - Selects the operating mode for the INUSE flags and the IDLE_CH register.\r
10592  *  0b0..Hardware status mode. In this mode, the INUSE(n) flags for all channels are reset.\r
10593  *  0b1..Multi-task mode.\r
10594  */\r
10595 #define MRT_MODCFG_MULTITASK(x)                  (((uint32_t)(((uint32_t)(x)) << MRT_MODCFG_MULTITASK_SHIFT)) & MRT_MODCFG_MULTITASK_MASK)\r
10596 /*! @} */\r
10597 \r
10598 /*! @name IDLE_CH - Idle channel register. This register returns the number of the first idle channel. */\r
10599 /*! @{ */\r
10600 #define MRT_IDLE_CH_CHAN_MASK                    (0xF0U)\r
10601 #define MRT_IDLE_CH_CHAN_SHIFT                   (4U)\r
10602 #define MRT_IDLE_CH_CHAN(x)                      (((uint32_t)(((uint32_t)(x)) << MRT_IDLE_CH_CHAN_SHIFT)) & MRT_IDLE_CH_CHAN_MASK)\r
10603 /*! @} */\r
10604 \r
10605 /*! @name IRQ_FLAG - Global interrupt flag register */\r
10606 /*! @{ */\r
10607 #define MRT_IRQ_FLAG_GFLAG0_MASK                 (0x1U)\r
10608 #define MRT_IRQ_FLAG_GFLAG0_SHIFT                (0U)\r
10609 /*! GFLAG0 - Monitors the interrupt flag of TIMER0.\r
10610  *  0b0..No pending interrupt. Writing a zero is equivalent to no operation.\r
10611  *  0b1..Pending interrupt. The interrupt is pending because TIMER0 has reached the end of the time interval. If the INTEN bit in the CONTROL0 register is also set to 1, the interrupt for timer channel 0 and the global interrupt are raised. Writing a 1 to this bit clears the interrupt request.\r
10612  */\r
10613 #define MRT_IRQ_FLAG_GFLAG0(x)                   (((uint32_t)(((uint32_t)(x)) << MRT_IRQ_FLAG_GFLAG0_SHIFT)) & MRT_IRQ_FLAG_GFLAG0_MASK)\r
10614 #define MRT_IRQ_FLAG_GFLAG1_MASK                 (0x2U)\r
10615 #define MRT_IRQ_FLAG_GFLAG1_SHIFT                (1U)\r
10616 #define MRT_IRQ_FLAG_GFLAG1(x)                   (((uint32_t)(((uint32_t)(x)) << MRT_IRQ_FLAG_GFLAG1_SHIFT)) & MRT_IRQ_FLAG_GFLAG1_MASK)\r
10617 #define MRT_IRQ_FLAG_GFLAG2_MASK                 (0x4U)\r
10618 #define MRT_IRQ_FLAG_GFLAG2_SHIFT                (2U)\r
10619 #define MRT_IRQ_FLAG_GFLAG2(x)                   (((uint32_t)(((uint32_t)(x)) << MRT_IRQ_FLAG_GFLAG2_SHIFT)) & MRT_IRQ_FLAG_GFLAG2_MASK)\r
10620 #define MRT_IRQ_FLAG_GFLAG3_MASK                 (0x8U)\r
10621 #define MRT_IRQ_FLAG_GFLAG3_SHIFT                (3U)\r
10622 #define MRT_IRQ_FLAG_GFLAG3(x)                   (((uint32_t)(((uint32_t)(x)) << MRT_IRQ_FLAG_GFLAG3_SHIFT)) & MRT_IRQ_FLAG_GFLAG3_MASK)\r
10623 /*! @} */\r
10624 \r
10625 \r
10626 /*!\r
10627  * @}\r
10628  */ /* end of group MRT_Register_Masks */\r
10629 \r
10630 \r
10631 /* MRT - Peripheral instance base addresses */\r
10632 #if (__ARM_FEATURE_CMSE & 0x2)\r
10633   /** Peripheral MRT0 base address */\r
10634   #define MRT0_BASE                                (0x5000D000u)\r
10635   /** Peripheral MRT0 base address */\r
10636   #define MRT0_BASE_NS                             (0x4000D000u)\r
10637   /** Peripheral MRT0 base pointer */\r
10638   #define MRT0                                     ((MRT_Type *)MRT0_BASE)\r
10639   /** Peripheral MRT0 base pointer */\r
10640   #define MRT0_NS                                  ((MRT_Type *)MRT0_BASE_NS)\r
10641   /** Array initializer of MRT peripheral base addresses */\r
10642   #define MRT_BASE_ADDRS                           { MRT0_BASE }\r
10643   /** Array initializer of MRT peripheral base pointers */\r
10644   #define MRT_BASE_PTRS                            { MRT0 }\r
10645   /** Array initializer of MRT peripheral base addresses */\r
10646   #define MRT_BASE_ADDRS_NS                        { MRT0_BASE_NS }\r
10647   /** Array initializer of MRT peripheral base pointers */\r
10648   #define MRT_BASE_PTRS_NS                         { MRT0_NS }\r
10649 #else\r
10650   /** Peripheral MRT0 base address */\r
10651   #define MRT0_BASE                                (0x4000D000u)\r
10652   /** Peripheral MRT0 base pointer */\r
10653   #define MRT0                                     ((MRT_Type *)MRT0_BASE)\r
10654   /** Array initializer of MRT peripheral base addresses */\r
10655   #define MRT_BASE_ADDRS                           { MRT0_BASE }\r
10656   /** Array initializer of MRT peripheral base pointers */\r
10657   #define MRT_BASE_PTRS                            { MRT0 }\r
10658 #endif\r
10659 /** Interrupt vectors for the MRT peripheral type */\r
10660 #define MRT_IRQS                                 { MRT0_IRQn }\r
10661 \r
10662 /*!\r
10663  * @}\r
10664  */ /* end of group MRT_Peripheral_Access_Layer */\r
10665 \r
10666 \r
10667 /* ----------------------------------------------------------------------------\r
10668    -- OSTIMER Peripheral Access Layer\r
10669    ---------------------------------------------------------------------------- */\r
10670 \r
10671 /*!\r
10672  * @addtogroup OSTIMER_Peripheral_Access_Layer OSTIMER Peripheral Access Layer\r
10673  * @{\r
10674  */\r
10675 \r
10676 /** OSTIMER - Register Layout Typedef */\r
10677 typedef struct {\r
10678   __I  uint32_t EVTIMERL;                          /**< EVTIMER Low Register, offset: 0x0 */\r
10679   __I  uint32_t EVTIMERH;                          /**< EVTIMER High Register, offset: 0x4 */\r
10680   __I  uint32_t CAPTUREN_L;                        /**< Local Capture Low Register for CPUn, offset: 0x8 */\r
10681   __I  uint32_t CAPTUREN_H;                        /**< Local Capture High Register for CPUn, offset: 0xC */\r
10682   __IO uint32_t MATCHN_L;                          /**< Local Match Low Register for CPUn, offset: 0x10 */\r
10683   __IO uint32_t MATCHN_H;                          /**< Match High Register for CPUn, offset: 0x14 */\r
10684        uint8_t RESERVED_0[4];\r
10685   __IO uint32_t OSEVENT_CTRL;                      /**< OS_EVENT TIMER Control Register for CPUn, offset: 0x1C */\r
10686 } OSTIMER_Type;\r
10687 \r
10688 /* ----------------------------------------------------------------------------\r
10689    -- OSTIMER Register Masks\r
10690    ---------------------------------------------------------------------------- */\r
10691 \r
10692 /*!\r
10693  * @addtogroup OSTIMER_Register_Masks OSTIMER Register Masks\r
10694  * @{\r
10695  */\r
10696 \r
10697 /*! @name EVTIMERL - EVTIMER Low Register */\r
10698 /*! @{ */\r
10699 #define OSTIMER_EVTIMERL_EVTIMER_COUNT_VALUE_MASK (0xFFFFFFFFU)\r
10700 #define OSTIMER_EVTIMERL_EVTIMER_COUNT_VALUE_SHIFT (0U)\r
10701 #define OSTIMER_EVTIMERL_EVTIMER_COUNT_VALUE(x)  (((uint32_t)(((uint32_t)(x)) << OSTIMER_EVTIMERL_EVTIMER_COUNT_VALUE_SHIFT)) & OSTIMER_EVTIMERL_EVTIMER_COUNT_VALUE_MASK)\r
10702 /*! @} */\r
10703 \r
10704 /*! @name EVTIMERH - EVTIMER High Register */\r
10705 /*! @{ */\r
10706 #define OSTIMER_EVTIMERH_EVTIMER_COUNT_VALUE_MASK (0xFFFFFFFFU)\r
10707 #define OSTIMER_EVTIMERH_EVTIMER_COUNT_VALUE_SHIFT (0U)\r
10708 #define OSTIMER_EVTIMERH_EVTIMER_COUNT_VALUE(x)  (((uint32_t)(((uint32_t)(x)) << OSTIMER_EVTIMERH_EVTIMER_COUNT_VALUE_SHIFT)) & OSTIMER_EVTIMERH_EVTIMER_COUNT_VALUE_MASK)\r
10709 /*! @} */\r
10710 \r
10711 /*! @name CAPTUREN_L - Local Capture Low Register for CPUn */\r
10712 /*! @{ */\r
10713 #define OSTIMER_CAPTUREN_L_CAPTUREn_VALUE_MASK   (0xFFFFFFFFU)\r
10714 #define OSTIMER_CAPTUREN_L_CAPTUREn_VALUE_SHIFT  (0U)\r
10715 #define OSTIMER_CAPTUREN_L_CAPTUREn_VALUE(x)     (((uint32_t)(((uint32_t)(x)) << OSTIMER_CAPTUREN_L_CAPTUREn_VALUE_SHIFT)) & OSTIMER_CAPTUREN_L_CAPTUREn_VALUE_MASK)\r
10716 /*! @} */\r
10717 \r
10718 /*! @name CAPTUREN_H - Local Capture High Register for CPUn */\r
10719 /*! @{ */\r
10720 #define OSTIMER_CAPTUREN_H_CAPTUREn_VALUE_MASK   (0xFFFFFFFFU)\r
10721 #define OSTIMER_CAPTUREN_H_CAPTUREn_VALUE_SHIFT  (0U)\r
10722 #define OSTIMER_CAPTUREN_H_CAPTUREn_VALUE(x)     (((uint32_t)(((uint32_t)(x)) << OSTIMER_CAPTUREN_H_CAPTUREn_VALUE_SHIFT)) & OSTIMER_CAPTUREN_H_CAPTUREn_VALUE_MASK)\r
10723 /*! @} */\r
10724 \r
10725 /*! @name MATCHN_L - Local Match Low Register for CPUn */\r
10726 /*! @{ */\r
10727 #define OSTIMER_MATCHN_L_MATCHn_VALUE_MASK       (0xFFFFFFFFU)\r
10728 #define OSTIMER_MATCHN_L_MATCHn_VALUE_SHIFT      (0U)\r
10729 #define OSTIMER_MATCHN_L_MATCHn_VALUE(x)         (((uint32_t)(((uint32_t)(x)) << OSTIMER_MATCHN_L_MATCHn_VALUE_SHIFT)) & OSTIMER_MATCHN_L_MATCHn_VALUE_MASK)\r
10730 /*! @} */\r
10731 \r
10732 /*! @name MATCHN_H - Match High Register for CPUn */\r
10733 /*! @{ */\r
10734 #define OSTIMER_MATCHN_H_MATCHn_VALUE_MASK       (0xFFFFFFFFU)\r
10735 #define OSTIMER_MATCHN_H_MATCHn_VALUE_SHIFT      (0U)\r
10736 #define OSTIMER_MATCHN_H_MATCHn_VALUE(x)         (((uint32_t)(((uint32_t)(x)) << OSTIMER_MATCHN_H_MATCHn_VALUE_SHIFT)) & OSTIMER_MATCHN_H_MATCHn_VALUE_MASK)\r
10737 /*! @} */\r
10738 \r
10739 /*! @name OSEVENT_CTRL - OS_EVENT TIMER Control Register for CPUn */\r
10740 /*! @{ */\r
10741 #define OSTIMER_OSEVENT_CTRL_OSTIMER_INTRFLAG_MASK (0x1U)\r
10742 #define OSTIMER_OSEVENT_CTRL_OSTIMER_INTRFLAG_SHIFT (0U)\r
10743 #define OSTIMER_OSEVENT_CTRL_OSTIMER_INTRFLAG(x) (((uint32_t)(((uint32_t)(x)) << OSTIMER_OSEVENT_CTRL_OSTIMER_INTRFLAG_SHIFT)) & OSTIMER_OSEVENT_CTRL_OSTIMER_INTRFLAG_MASK)\r
10744 #define OSTIMER_OSEVENT_CTRL_OSTIMER_INTENA_MASK (0x2U)\r
10745 #define OSTIMER_OSEVENT_CTRL_OSTIMER_INTENA_SHIFT (1U)\r
10746 #define OSTIMER_OSEVENT_CTRL_OSTIMER_INTENA(x)   (((uint32_t)(((uint32_t)(x)) << OSTIMER_OSEVENT_CTRL_OSTIMER_INTENA_SHIFT)) & OSTIMER_OSEVENT_CTRL_OSTIMER_INTENA_MASK)\r
10747 /*! @} */\r
10748 \r
10749 \r
10750 /*!\r
10751  * @}\r
10752  */ /* end of group OSTIMER_Register_Masks */\r
10753 \r
10754 \r
10755 /* OSTIMER - Peripheral instance base addresses */\r
10756 #if (__ARM_FEATURE_CMSE & 0x2)\r
10757   /** Peripheral OSTIMER base address */\r
10758   #define OSTIMER_BASE                             (0x5002D000u)\r
10759   /** Peripheral OSTIMER base address */\r
10760   #define OSTIMER_BASE_NS                          (0x4002D000u)\r
10761   /** Peripheral OSTIMER base pointer */\r
10762   #define OSTIMER                                  ((OSTIMER_Type *)OSTIMER_BASE)\r
10763   /** Peripheral OSTIMER base pointer */\r
10764   #define OSTIMER_NS                               ((OSTIMER_Type *)OSTIMER_BASE_NS)\r
10765   /** Array initializer of OSTIMER peripheral base addresses */\r
10766   #define OSTIMER_BASE_ADDRS                       { OSTIMER_BASE }\r
10767   /** Array initializer of OSTIMER peripheral base pointers */\r
10768   #define OSTIMER_BASE_PTRS                        { OSTIMER }\r
10769   /** Array initializer of OSTIMER peripheral base addresses */\r
10770   #define OSTIMER_BASE_ADDRS_NS                    { OSTIMER_BASE_NS }\r
10771   /** Array initializer of OSTIMER peripheral base pointers */\r
10772   #define OSTIMER_BASE_PTRS_NS                     { OSTIMER_NS }\r
10773 #else\r
10774   /** Peripheral OSTIMER base address */\r
10775   #define OSTIMER_BASE                             (0x4002D000u)\r
10776   /** Peripheral OSTIMER base pointer */\r
10777   #define OSTIMER                                  ((OSTIMER_Type *)OSTIMER_BASE)\r
10778   /** Array initializer of OSTIMER peripheral base addresses */\r
10779   #define OSTIMER_BASE_ADDRS                       { OSTIMER_BASE }\r
10780   /** Array initializer of OSTIMER peripheral base pointers */\r
10781   #define OSTIMER_BASE_PTRS                        { OSTIMER }\r
10782 #endif\r
10783 /** Interrupt vectors for the OSTIMER peripheral type */\r
10784 #define OSTIMER_IRQS                             { OS_EVENT_IRQn }\r
10785 \r
10786 /*!\r
10787  * @}\r
10788  */ /* end of group OSTIMER_Peripheral_Access_Layer */\r
10789 \r
10790 \r
10791 /* ----------------------------------------------------------------------------\r
10792    -- PINT Peripheral Access Layer\r
10793    ---------------------------------------------------------------------------- */\r
10794 \r
10795 /*!\r
10796  * @addtogroup PINT_Peripheral_Access_Layer PINT Peripheral Access Layer\r
10797  * @{\r
10798  */\r
10799 \r
10800 /** PINT - Register Layout Typedef */\r
10801 typedef struct {\r
10802   __IO uint32_t ISEL;                              /**< Pin Interrupt Mode register, offset: 0x0 */\r
10803   __IO uint32_t IENR;                              /**< Pin interrupt level or rising edge interrupt enable register, offset: 0x4 */\r
10804   __O  uint32_t SIENR;                             /**< Pin interrupt level or rising edge interrupt set register, offset: 0x8 */\r
10805   __O  uint32_t CIENR;                             /**< Pin interrupt level (rising edge interrupt) clear register, offset: 0xC */\r
10806   __IO uint32_t IENF;                              /**< Pin interrupt active level or falling edge interrupt enable register, offset: 0x10 */\r
10807   __O  uint32_t SIENF;                             /**< Pin interrupt active level or falling edge interrupt set register, offset: 0x14 */\r
10808   __O  uint32_t CIENF;                             /**< Pin interrupt active level or falling edge interrupt clear register, offset: 0x18 */\r
10809   __IO uint32_t RISE;                              /**< Pin interrupt rising edge register, offset: 0x1C */\r
10810   __IO uint32_t FALL;                              /**< Pin interrupt falling edge register, offset: 0x20 */\r
10811   __IO uint32_t IST;                               /**< Pin interrupt status register, offset: 0x24 */\r
10812   __IO uint32_t PMCTRL;                            /**< Pattern match interrupt control register, offset: 0x28 */\r
10813   __IO uint32_t PMSRC;                             /**< Pattern match interrupt bit-slice source register, offset: 0x2C */\r
10814   __IO uint32_t PMCFG;                             /**< Pattern match interrupt bit slice configuration register, offset: 0x30 */\r
10815 } PINT_Type;\r
10816 \r
10817 /* ----------------------------------------------------------------------------\r
10818    -- PINT Register Masks\r
10819    ---------------------------------------------------------------------------- */\r
10820 \r
10821 /*!\r
10822  * @addtogroup PINT_Register_Masks PINT Register Masks\r
10823  * @{\r
10824  */\r
10825 \r
10826 /*! @name ISEL - Pin Interrupt Mode register */\r
10827 /*! @{ */\r
10828 #define PINT_ISEL_PMODE_MASK                     (0xFFU)\r
10829 #define PINT_ISEL_PMODE_SHIFT                    (0U)\r
10830 #define PINT_ISEL_PMODE(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_ISEL_PMODE_SHIFT)) & PINT_ISEL_PMODE_MASK)\r
10831 /*! @} */\r
10832 \r
10833 /*! @name IENR - Pin interrupt level or rising edge interrupt enable register */\r
10834 /*! @{ */\r
10835 #define PINT_IENR_ENRL_MASK                      (0xFFU)\r
10836 #define PINT_IENR_ENRL_SHIFT                     (0U)\r
10837 #define PINT_IENR_ENRL(x)                        (((uint32_t)(((uint32_t)(x)) << PINT_IENR_ENRL_SHIFT)) & PINT_IENR_ENRL_MASK)\r
10838 /*! @} */\r
10839 \r
10840 /*! @name SIENR - Pin interrupt level or rising edge interrupt set register */\r
10841 /*! @{ */\r
10842 #define PINT_SIENR_SETENRL_MASK                  (0xFFU)\r
10843 #define PINT_SIENR_SETENRL_SHIFT                 (0U)\r
10844 #define PINT_SIENR_SETENRL(x)                    (((uint32_t)(((uint32_t)(x)) << PINT_SIENR_SETENRL_SHIFT)) & PINT_SIENR_SETENRL_MASK)\r
10845 /*! @} */\r
10846 \r
10847 /*! @name CIENR - Pin interrupt level (rising edge interrupt) clear register */\r
10848 /*! @{ */\r
10849 #define PINT_CIENR_CENRL_MASK                    (0xFFU)\r
10850 #define PINT_CIENR_CENRL_SHIFT                   (0U)\r
10851 #define PINT_CIENR_CENRL(x)                      (((uint32_t)(((uint32_t)(x)) << PINT_CIENR_CENRL_SHIFT)) & PINT_CIENR_CENRL_MASK)\r
10852 /*! @} */\r
10853 \r
10854 /*! @name IENF - Pin interrupt active level or falling edge interrupt enable register */\r
10855 /*! @{ */\r
10856 #define PINT_IENF_ENAF_MASK                      (0xFFU)\r
10857 #define PINT_IENF_ENAF_SHIFT                     (0U)\r
10858 #define PINT_IENF_ENAF(x)                        (((uint32_t)(((uint32_t)(x)) << PINT_IENF_ENAF_SHIFT)) & PINT_IENF_ENAF_MASK)\r
10859 /*! @} */\r
10860 \r
10861 /*! @name SIENF - Pin interrupt active level or falling edge interrupt set register */\r
10862 /*! @{ */\r
10863 #define PINT_SIENF_SETENAF_MASK                  (0xFFU)\r
10864 #define PINT_SIENF_SETENAF_SHIFT                 (0U)\r
10865 #define PINT_SIENF_SETENAF(x)                    (((uint32_t)(((uint32_t)(x)) << PINT_SIENF_SETENAF_SHIFT)) & PINT_SIENF_SETENAF_MASK)\r
10866 /*! @} */\r
10867 \r
10868 /*! @name CIENF - Pin interrupt active level or falling edge interrupt clear register */\r
10869 /*! @{ */\r
10870 #define PINT_CIENF_CENAF_MASK                    (0xFFU)\r
10871 #define PINT_CIENF_CENAF_SHIFT                   (0U)\r
10872 #define PINT_CIENF_CENAF(x)                      (((uint32_t)(((uint32_t)(x)) << PINT_CIENF_CENAF_SHIFT)) & PINT_CIENF_CENAF_MASK)\r
10873 /*! @} */\r
10874 \r
10875 /*! @name RISE - Pin interrupt rising edge register */\r
10876 /*! @{ */\r
10877 #define PINT_RISE_RDET_MASK                      (0xFFU)\r
10878 #define PINT_RISE_RDET_SHIFT                     (0U)\r
10879 #define PINT_RISE_RDET(x)                        (((uint32_t)(((uint32_t)(x)) << PINT_RISE_RDET_SHIFT)) & PINT_RISE_RDET_MASK)\r
10880 /*! @} */\r
10881 \r
10882 /*! @name FALL - Pin interrupt falling edge register */\r
10883 /*! @{ */\r
10884 #define PINT_FALL_FDET_MASK                      (0xFFU)\r
10885 #define PINT_FALL_FDET_SHIFT                     (0U)\r
10886 #define PINT_FALL_FDET(x)                        (((uint32_t)(((uint32_t)(x)) << PINT_FALL_FDET_SHIFT)) & PINT_FALL_FDET_MASK)\r
10887 /*! @} */\r
10888 \r
10889 /*! @name IST - Pin interrupt status register */\r
10890 /*! @{ */\r
10891 #define PINT_IST_PSTAT_MASK                      (0xFFU)\r
10892 #define PINT_IST_PSTAT_SHIFT                     (0U)\r
10893 #define PINT_IST_PSTAT(x)                        (((uint32_t)(((uint32_t)(x)) << PINT_IST_PSTAT_SHIFT)) & PINT_IST_PSTAT_MASK)\r
10894 /*! @} */\r
10895 \r
10896 /*! @name PMCTRL - Pattern match interrupt control register */\r
10897 /*! @{ */\r
10898 #define PINT_PMCTRL_SEL_PMATCH_MASK              (0x1U)\r
10899 #define PINT_PMCTRL_SEL_PMATCH_SHIFT             (0U)\r
10900 /*! SEL_PMATCH - Specifies whether the 8 pin interrupts are controlled by the pin interrupt function or by the pattern match function.\r
10901  *  0b0..Pin interrupt. Interrupts are driven in response to the standard pin interrupt function.\r
10902  *  0b1..Pattern match. Interrupts are driven in response to pattern matches.\r
10903  */\r
10904 #define PINT_PMCTRL_SEL_PMATCH(x)                (((uint32_t)(((uint32_t)(x)) << PINT_PMCTRL_SEL_PMATCH_SHIFT)) & PINT_PMCTRL_SEL_PMATCH_MASK)\r
10905 #define PINT_PMCTRL_ENA_RXEV_MASK                (0x2U)\r
10906 #define PINT_PMCTRL_ENA_RXEV_SHIFT               (1U)\r
10907 /*! ENA_RXEV - Enables the RXEV output to the CPU and/or to a GPIO output when the specified boolean expression evaluates to true.\r
10908  *  0b0..Disabled. RXEV output to the CPU is disabled.\r
10909  *  0b1..Enabled. RXEV output to the CPU is enabled.\r
10910  */\r
10911 #define PINT_PMCTRL_ENA_RXEV(x)                  (((uint32_t)(((uint32_t)(x)) << PINT_PMCTRL_ENA_RXEV_SHIFT)) & PINT_PMCTRL_ENA_RXEV_MASK)\r
10912 #define PINT_PMCTRL_PMAT_MASK                    (0xFF000000U)\r
10913 #define PINT_PMCTRL_PMAT_SHIFT                   (24U)\r
10914 #define PINT_PMCTRL_PMAT(x)                      (((uint32_t)(((uint32_t)(x)) << PINT_PMCTRL_PMAT_SHIFT)) & PINT_PMCTRL_PMAT_MASK)\r
10915 /*! @} */\r
10916 \r
10917 /*! @name PMSRC - Pattern match interrupt bit-slice source register */\r
10918 /*! @{ */\r
10919 #define PINT_PMSRC_SRC0_MASK                     (0x700U)\r
10920 #define PINT_PMSRC_SRC0_SHIFT                    (8U)\r
10921 /*! SRC0 - Selects the input source for bit slice 0\r
10922  *  0b000..Input 0. Selects the pin selected in the PINTSEL0 register as the source to bit slice 0.\r
10923  *  0b001..Input 1. Selects the pin selected in the PINTSEL1 register as the source to bit slice 0.\r
10924  *  0b010..Input 2. Selects the pin selected in the PINTSEL2 register as the source to bit slice 0.\r
10925  *  0b011..Input 3. Selects the pin selected in the PINTSEL3 register as the source to bit slice 0.\r
10926  *  0b100..Input 4. Selects the pin selected in the PINTSEL4 register as the source to bit slice 0.\r
10927  *  0b101..Input 5. Selects the pin selected in the PINTSEL5 register as the source to bit slice 0.\r
10928  *  0b110..Input 6. Selects the pin selected in the PINTSEL6 register as the source to bit slice 0.\r
10929  *  0b111..Input 7. Selects the pin selected in the PINTSEL7 register as the source to bit slice 0.\r
10930  */\r
10931 #define PINT_PMSRC_SRC0(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMSRC_SRC0_SHIFT)) & PINT_PMSRC_SRC0_MASK)\r
10932 #define PINT_PMSRC_SRC1_MASK                     (0x3800U)\r
10933 #define PINT_PMSRC_SRC1_SHIFT                    (11U)\r
10934 /*! SRC1 - Selects the input source for bit slice 1\r
10935  *  0b000..Input 0. Selects the pin selected in the PINTSEL0 register as the source to bit slice 1.\r
10936  *  0b001..Input 1. Selects the pin selected in the PINTSEL1 register as the source to bit slice 1.\r
10937  *  0b010..Input 2. Selects the pin selected in the PINTSEL2 register as the source to bit slice 1.\r
10938  *  0b011..Input 3. Selects the pin selected in the PINTSEL3 register as the source to bit slice 1.\r
10939  *  0b100..Input 4. Selects the pin selected in the PINTSEL4 register as the source to bit slice 1.\r
10940  *  0b101..Input 5. Selects the pin selected in the PINTSEL5 register as the source to bit slice 1.\r
10941  *  0b110..Input 6. Selects the pin selected in the PINTSEL6 register as the source to bit slice 1.\r
10942  *  0b111..Input 7. Selects the pin selected in the PINTSEL7 register as the source to bit slice 1.\r
10943  */\r
10944 #define PINT_PMSRC_SRC1(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMSRC_SRC1_SHIFT)) & PINT_PMSRC_SRC1_MASK)\r
10945 #define PINT_PMSRC_SRC2_MASK                     (0x1C000U)\r
10946 #define PINT_PMSRC_SRC2_SHIFT                    (14U)\r
10947 /*! SRC2 - Selects the input source for bit slice 2\r
10948  *  0b000..Input 0. Selects the pin selected in the PINTSEL0 register as the source to bit slice 2.\r
10949  *  0b001..Input 1. Selects the pin selected in the PINTSEL1 register as the source to bit slice 2.\r
10950  *  0b010..Input 2. Selects the pin selected in the PINTSEL2 register as the source to bit slice 2.\r
10951  *  0b011..Input 3. Selects the pin selected in the PINTSEL3 register as the source to bit slice 2.\r
10952  *  0b100..Input 4. Selects the pin selected in the PINTSEL4 register as the source to bit slice 2.\r
10953  *  0b101..Input 5. Selects the pin selected in the PINTSEL5 register as the source to bit slice 2.\r
10954  *  0b110..Input 6. Selects the pin selected in the PINTSEL6 register as the source to bit slice 2.\r
10955  *  0b111..Input 7. Selects the pin selected in the PINTSEL7 register as the source to bit slice 2.\r
10956  */\r
10957 #define PINT_PMSRC_SRC2(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMSRC_SRC2_SHIFT)) & PINT_PMSRC_SRC2_MASK)\r
10958 #define PINT_PMSRC_SRC3_MASK                     (0xE0000U)\r
10959 #define PINT_PMSRC_SRC3_SHIFT                    (17U)\r
10960 /*! SRC3 - Selects the input source for bit slice 3\r
10961  *  0b000..Input 0. Selects the pin selected in the PINTSEL0 register as the source to bit slice 3.\r
10962  *  0b001..Input 1. Selects the pin selected in the PINTSEL1 register as the source to bit slice 3.\r
10963  *  0b010..Input 2. Selects the pin selected in the PINTSEL2 register as the source to bit slice 3.\r
10964  *  0b011..Input 3. Selects the pin selected in the PINTSEL3 register as the source to bit slice 3.\r
10965  *  0b100..Input 4. Selects the pin selected in the PINTSEL4 register as the source to bit slice 3.\r
10966  *  0b101..Input 5. Selects the pin selected in the PINTSEL5 register as the source to bit slice 3.\r
10967  *  0b110..Input 6. Selects the pin selected in the PINTSEL6 register as the source to bit slice 3.\r
10968  *  0b111..Input 7. Selects the pin selected in the PINTSEL7 register as the source to bit slice 3.\r
10969  */\r
10970 #define PINT_PMSRC_SRC3(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMSRC_SRC3_SHIFT)) & PINT_PMSRC_SRC3_MASK)\r
10971 #define PINT_PMSRC_SRC4_MASK                     (0x700000U)\r
10972 #define PINT_PMSRC_SRC4_SHIFT                    (20U)\r
10973 /*! SRC4 - Selects the input source for bit slice 4\r
10974  *  0b000..Input 0. Selects the pin selected in the PINTSEL0 register as the source to bit slice 4.\r
10975  *  0b001..Input 1. Selects the pin selected in the PINTSEL1 register as the source to bit slice 4.\r
10976  *  0b010..Input 2. Selects the pin selected in the PINTSEL2 register as the source to bit slice 4.\r
10977  *  0b011..Input 3. Selects the pin selected in the PINTSEL3 register as the source to bit slice 4.\r
10978  *  0b100..Input 4. Selects the pin selected in the PINTSEL4 register as the source to bit slice 4.\r
10979  *  0b101..Input 5. Selects the pin selected in the PINTSEL5 register as the source to bit slice 4.\r
10980  *  0b110..Input 6. Selects the pin selected in the PINTSEL6 register as the source to bit slice 4.\r
10981  *  0b111..Input 7. Selects the pin selected in the PINTSEL7 register as the source to bit slice 4.\r
10982  */\r
10983 #define PINT_PMSRC_SRC4(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMSRC_SRC4_SHIFT)) & PINT_PMSRC_SRC4_MASK)\r
10984 #define PINT_PMSRC_SRC5_MASK                     (0x3800000U)\r
10985 #define PINT_PMSRC_SRC5_SHIFT                    (23U)\r
10986 /*! SRC5 - Selects the input source for bit slice 5\r
10987  *  0b000..Input 0. Selects the pin selected in the PINTSEL0 register as the source to bit slice 5.\r
10988  *  0b001..Input 1. Selects the pin selected in the PINTSEL1 register as the source to bit slice 5.\r
10989  *  0b010..Input 2. Selects the pin selected in the PINTSEL2 register as the source to bit slice 5.\r
10990  *  0b011..Input 3. Selects the pin selected in the PINTSEL3 register as the source to bit slice 5.\r
10991  *  0b100..Input 4. Selects the pin selected in the PINTSEL4 register as the source to bit slice 5.\r
10992  *  0b101..Input 5. Selects the pin selected in the PINTSEL5 register as the source to bit slice 5.\r
10993  *  0b110..Input 6. Selects the pin selected in the PINTSEL6 register as the source to bit slice 5.\r
10994  *  0b111..Input 7. Selects the pin selected in the PINTSEL7 register as the source to bit slice 5.\r
10995  */\r
10996 #define PINT_PMSRC_SRC5(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMSRC_SRC5_SHIFT)) & PINT_PMSRC_SRC5_MASK)\r
10997 #define PINT_PMSRC_SRC6_MASK                     (0x1C000000U)\r
10998 #define PINT_PMSRC_SRC6_SHIFT                    (26U)\r
10999 /*! SRC6 - Selects the input source for bit slice 6\r
11000  *  0b000..Input 0. Selects the pin selected in the PINTSEL0 register as the source to bit slice 6.\r
11001  *  0b001..Input 1. Selects the pin selected in the PINTSEL1 register as the source to bit slice 6.\r
11002  *  0b010..Input 2. Selects the pin selected in the PINTSEL2 register as the source to bit slice 6.\r
11003  *  0b011..Input 3. Selects the pin selected in the PINTSEL3 register as the source to bit slice 6.\r
11004  *  0b100..Input 4. Selects the pin selected in the PINTSEL4 register as the source to bit slice 6.\r
11005  *  0b101..Input 5. Selects the pin selected in the PINTSEL5 register as the source to bit slice 6.\r
11006  *  0b110..Input 6. Selects the pin selected in the PINTSEL6 register as the source to bit slice 6.\r
11007  *  0b111..Input 7. Selects the pin selected in the PINTSEL7 register as the source to bit slice 6.\r
11008  */\r
11009 #define PINT_PMSRC_SRC6(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMSRC_SRC6_SHIFT)) & PINT_PMSRC_SRC6_MASK)\r
11010 #define PINT_PMSRC_SRC7_MASK                     (0xE0000000U)\r
11011 #define PINT_PMSRC_SRC7_SHIFT                    (29U)\r
11012 /*! SRC7 - Selects the input source for bit slice 7\r
11013  *  0b000..Input 0. Selects the pin selected in the PINTSEL0 register as the source to bit slice 7.\r
11014  *  0b001..Input 1. Selects the pin selected in the PINTSEL1 register as the source to bit slice 7.\r
11015  *  0b010..Input 2. Selects the pin selected in the PINTSEL2 register as the source to bit slice 7.\r
11016  *  0b011..Input 3. Selects the pin selected in the PINTSEL3 register as the source to bit slice 7.\r
11017  *  0b100..Input 4. Selects the pin selected in the PINTSEL4 register as the source to bit slice 7.\r
11018  *  0b101..Input 5. Selects the pin selected in the PINTSEL5 register as the source to bit slice 7.\r
11019  *  0b110..Input 6. Selects the pin selected in the PINTSEL6 register as the source to bit slice 7.\r
11020  *  0b111..Input 7. Selects the pin selected in the PINTSEL7 register as the source to bit slice 7.\r
11021  */\r
11022 #define PINT_PMSRC_SRC7(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMSRC_SRC7_SHIFT)) & PINT_PMSRC_SRC7_MASK)\r
11023 /*! @} */\r
11024 \r
11025 /*! @name PMCFG - Pattern match interrupt bit slice configuration register */\r
11026 /*! @{ */\r
11027 #define PINT_PMCFG_PROD_ENDPTS0_MASK             (0x1U)\r
11028 #define PINT_PMCFG_PROD_ENDPTS0_SHIFT            (0U)\r
11029 /*! PROD_ENDPTS0 - Determines whether slice 0 is an endpoint.\r
11030  *  0b0..No effect. Slice 0 is not an endpoint.\r
11031  *  0b1..endpoint. Slice 0 is the endpoint of a product term (minterm). Pin interrupt 0 in the NVIC is raised if the minterm evaluates as true.\r
11032  */\r
11033 #define PINT_PMCFG_PROD_ENDPTS0(x)               (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_PROD_ENDPTS0_SHIFT)) & PINT_PMCFG_PROD_ENDPTS0_MASK)\r
11034 #define PINT_PMCFG_PROD_ENDPTS1_MASK             (0x2U)\r
11035 #define PINT_PMCFG_PROD_ENDPTS1_SHIFT            (1U)\r
11036 /*! PROD_ENDPTS1 - Determines whether slice 1 is an endpoint.\r
11037  *  0b0..No effect. Slice 1 is not an endpoint.\r
11038  *  0b1..endpoint. Slice 1 is the endpoint of a product term (minterm). Pin interrupt 1 in the NVIC is raised if the minterm evaluates as true.\r
11039  */\r
11040 #define PINT_PMCFG_PROD_ENDPTS1(x)               (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_PROD_ENDPTS1_SHIFT)) & PINT_PMCFG_PROD_ENDPTS1_MASK)\r
11041 #define PINT_PMCFG_PROD_ENDPTS2_MASK             (0x4U)\r
11042 #define PINT_PMCFG_PROD_ENDPTS2_SHIFT            (2U)\r
11043 /*! PROD_ENDPTS2 - Determines whether slice 2 is an endpoint.\r
11044  *  0b0..No effect. Slice 2 is not an endpoint.\r
11045  *  0b1..endpoint. Slice 2 is the endpoint of a product term (minterm). Pin interrupt 2 in the NVIC is raised if the minterm evaluates as true.\r
11046  */\r
11047 #define PINT_PMCFG_PROD_ENDPTS2(x)               (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_PROD_ENDPTS2_SHIFT)) & PINT_PMCFG_PROD_ENDPTS2_MASK)\r
11048 #define PINT_PMCFG_PROD_ENDPTS3_MASK             (0x8U)\r
11049 #define PINT_PMCFG_PROD_ENDPTS3_SHIFT            (3U)\r
11050 /*! PROD_ENDPTS3 - Determines whether slice 3 is an endpoint.\r
11051  *  0b0..No effect. Slice 3 is not an endpoint.\r
11052  *  0b1..endpoint. Slice 3 is the endpoint of a product term (minterm). Pin interrupt 3 in the NVIC is raised if the minterm evaluates as true.\r
11053  */\r
11054 #define PINT_PMCFG_PROD_ENDPTS3(x)               (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_PROD_ENDPTS3_SHIFT)) & PINT_PMCFG_PROD_ENDPTS3_MASK)\r
11055 #define PINT_PMCFG_PROD_ENDPTS4_MASK             (0x10U)\r
11056 #define PINT_PMCFG_PROD_ENDPTS4_SHIFT            (4U)\r
11057 /*! PROD_ENDPTS4 - Determines whether slice 4 is an endpoint.\r
11058  *  0b0..No effect. Slice 4 is not an endpoint.\r
11059  *  0b1..endpoint. Slice 4 is the endpoint of a product term (minterm). Pin interrupt 4 in the NVIC is raised if the minterm evaluates as true.\r
11060  */\r
11061 #define PINT_PMCFG_PROD_ENDPTS4(x)               (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_PROD_ENDPTS4_SHIFT)) & PINT_PMCFG_PROD_ENDPTS4_MASK)\r
11062 #define PINT_PMCFG_PROD_ENDPTS5_MASK             (0x20U)\r
11063 #define PINT_PMCFG_PROD_ENDPTS5_SHIFT            (5U)\r
11064 /*! PROD_ENDPTS5 - Determines whether slice 5 is an endpoint.\r
11065  *  0b0..No effect. Slice 5 is not an endpoint.\r
11066  *  0b1..endpoint. Slice 5 is the endpoint of a product term (minterm). Pin interrupt 5 in the NVIC is raised if the minterm evaluates as true.\r
11067  */\r
11068 #define PINT_PMCFG_PROD_ENDPTS5(x)               (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_PROD_ENDPTS5_SHIFT)) & PINT_PMCFG_PROD_ENDPTS5_MASK)\r
11069 #define PINT_PMCFG_PROD_ENDPTS6_MASK             (0x40U)\r
11070 #define PINT_PMCFG_PROD_ENDPTS6_SHIFT            (6U)\r
11071 /*! PROD_ENDPTS6 - Determines whether slice 6 is an endpoint.\r
11072  *  0b0..No effect. Slice 6 is not an endpoint.\r
11073  *  0b1..endpoint. Slice 6 is the endpoint of a product term (minterm). Pin interrupt 6 in the NVIC is raised if the minterm evaluates as true.\r
11074  */\r
11075 #define PINT_PMCFG_PROD_ENDPTS6(x)               (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_PROD_ENDPTS6_SHIFT)) & PINT_PMCFG_PROD_ENDPTS6_MASK)\r
11076 #define PINT_PMCFG_CFG0_MASK                     (0x700U)\r
11077 #define PINT_PMCFG_CFG0_SHIFT                    (8U)\r
11078 /*! CFG0 - Specifies the match contribution condition for bit slice 0.\r
11079  *  0b000..Constant HIGH. This bit slice always contributes to a product term match.\r
11080  *  0b001..Sticky rising edge. Match occurs if a rising edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11081  *  0b010..Sticky falling edge. Match occurs if a falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11082  *  0b011..Sticky rising or falling edge. Match occurs if either a rising or falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11083  *  0b100..High level. Match (for this bit slice) occurs when there is a high level on the input specified for this bit slice in the PMSRC register.\r
11084  *  0b101..Low level. Match occurs when there is a low level on the specified input.\r
11085  *  0b110..Constant 0. This bit slice never contributes to a match (should be used to disable any unused bit slices).\r
11086  *  0b111..Event. Non-sticky rising or falling edge. Match occurs on an event - i.e. when either a rising or falling edge is first detected on the specified input (this is a non-sticky version of value 0x3) . This bit is cleared after one clock cycle.\r
11087  */\r
11088 #define PINT_PMCFG_CFG0(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_CFG0_SHIFT)) & PINT_PMCFG_CFG0_MASK)\r
11089 #define PINT_PMCFG_CFG1_MASK                     (0x3800U)\r
11090 #define PINT_PMCFG_CFG1_SHIFT                    (11U)\r
11091 /*! CFG1 - Specifies the match contribution condition for bit slice 1.\r
11092  *  0b000..Constant HIGH. This bit slice always contributes to a product term match.\r
11093  *  0b001..Sticky rising edge. Match occurs if a rising edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11094  *  0b010..Sticky falling edge. Match occurs if a falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11095  *  0b011..Sticky rising or falling edge. Match occurs if either a rising or falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11096  *  0b100..High level. Match (for this bit slice) occurs when there is a high level on the input specified for this bit slice in the PMSRC register.\r
11097  *  0b101..Low level. Match occurs when there is a low level on the specified input.\r
11098  *  0b110..Constant 0. This bit slice never contributes to a match (should be used to disable any unused bit slices).\r
11099  *  0b111..Event. Non-sticky rising or falling edge. Match occurs on an event - i.e. when either a rising or falling edge is first detected on the specified input (this is a non-sticky version of value 0x3) . This bit is cleared after one clock cycle.\r
11100  */\r
11101 #define PINT_PMCFG_CFG1(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_CFG1_SHIFT)) & PINT_PMCFG_CFG1_MASK)\r
11102 #define PINT_PMCFG_CFG2_MASK                     (0x1C000U)\r
11103 #define PINT_PMCFG_CFG2_SHIFT                    (14U)\r
11104 /*! CFG2 - Specifies the match contribution condition for bit slice 2.\r
11105  *  0b000..Constant HIGH. This bit slice always contributes to a product term match.\r
11106  *  0b001..Sticky rising edge. Match occurs if a rising edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11107  *  0b010..Sticky falling edge. Match occurs if a falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11108  *  0b011..Sticky rising or falling edge. Match occurs if either a rising or falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11109  *  0b100..High level. Match (for this bit slice) occurs when there is a high level on the input specified for this bit slice in the PMSRC register.\r
11110  *  0b101..Low level. Match occurs when there is a low level on the specified input.\r
11111  *  0b110..Constant 0. This bit slice never contributes to a match (should be used to disable any unused bit slices).\r
11112  *  0b111..Event. Non-sticky rising or falling edge. Match occurs on an event - i.e. when either a rising or falling edge is first detected on the specified input (this is a non-sticky version of value 0x3) . This bit is cleared after one clock cycle.\r
11113  */\r
11114 #define PINT_PMCFG_CFG2(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_CFG2_SHIFT)) & PINT_PMCFG_CFG2_MASK)\r
11115 #define PINT_PMCFG_CFG3_MASK                     (0xE0000U)\r
11116 #define PINT_PMCFG_CFG3_SHIFT                    (17U)\r
11117 /*! CFG3 - Specifies the match contribution condition for bit slice 3.\r
11118  *  0b000..Constant HIGH. This bit slice always contributes to a product term match.\r
11119  *  0b001..Sticky rising edge. Match occurs if a rising edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11120  *  0b010..Sticky falling edge. Match occurs if a falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11121  *  0b011..Sticky rising or falling edge. Match occurs if either a rising or falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11122  *  0b100..High level. Match (for this bit slice) occurs when there is a high level on the input specified for this bit slice in the PMSRC register.\r
11123  *  0b101..Low level. Match occurs when there is a low level on the specified input.\r
11124  *  0b110..Constant 0. This bit slice never contributes to a match (should be used to disable any unused bit slices).\r
11125  *  0b111..Event. Non-sticky rising or falling edge. Match occurs on an event - i.e. when either a rising or falling edge is first detected on the specified input (this is a non-sticky version of value 0x3) . This bit is cleared after one clock cycle.\r
11126  */\r
11127 #define PINT_PMCFG_CFG3(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_CFG3_SHIFT)) & PINT_PMCFG_CFG3_MASK)\r
11128 #define PINT_PMCFG_CFG4_MASK                     (0x700000U)\r
11129 #define PINT_PMCFG_CFG4_SHIFT                    (20U)\r
11130 /*! CFG4 - Specifies the match contribution condition for bit slice 4.\r
11131  *  0b000..Constant HIGH. This bit slice always contributes to a product term match.\r
11132  *  0b001..Sticky rising edge. Match occurs if a rising edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11133  *  0b010..Sticky falling edge. Match occurs if a falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11134  *  0b011..Sticky rising or falling edge. Match occurs if either a rising or falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11135  *  0b100..High level. Match (for this bit slice) occurs when there is a high level on the input specified for this bit slice in the PMSRC register.\r
11136  *  0b101..Low level. Match occurs when there is a low level on the specified input.\r
11137  *  0b110..Constant 0. This bit slice never contributes to a match (should be used to disable any unused bit slices).\r
11138  *  0b111..Event. Non-sticky rising or falling edge. Match occurs on an event - i.e. when either a rising or falling edge is first detected on the specified input (this is a non-sticky version of value 0x3) . This bit is cleared after one clock cycle.\r
11139  */\r
11140 #define PINT_PMCFG_CFG4(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_CFG4_SHIFT)) & PINT_PMCFG_CFG4_MASK)\r
11141 #define PINT_PMCFG_CFG5_MASK                     (0x3800000U)\r
11142 #define PINT_PMCFG_CFG5_SHIFT                    (23U)\r
11143 /*! CFG5 - Specifies the match contribution condition for bit slice 5.\r
11144  *  0b000..Constant HIGH. This bit slice always contributes to a product term match.\r
11145  *  0b001..Sticky rising edge. Match occurs if a rising edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11146  *  0b010..Sticky falling edge. Match occurs if a falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11147  *  0b011..Sticky rising or falling edge. Match occurs if either a rising or falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11148  *  0b100..High level. Match (for this bit slice) occurs when there is a high level on the input specified for this bit slice in the PMSRC register.\r
11149  *  0b101..Low level. Match occurs when there is a low level on the specified input.\r
11150  *  0b110..Constant 0. This bit slice never contributes to a match (should be used to disable any unused bit slices).\r
11151  *  0b111..Event. Non-sticky rising or falling edge. Match occurs on an event - i.e. when either a rising or falling edge is first detected on the specified input (this is a non-sticky version of value 0x3) . This bit is cleared after one clock cycle.\r
11152  */\r
11153 #define PINT_PMCFG_CFG5(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_CFG5_SHIFT)) & PINT_PMCFG_CFG5_MASK)\r
11154 #define PINT_PMCFG_CFG6_MASK                     (0x1C000000U)\r
11155 #define PINT_PMCFG_CFG6_SHIFT                    (26U)\r
11156 /*! CFG6 - Specifies the match contribution condition for bit slice 6.\r
11157  *  0b000..Constant HIGH. This bit slice always contributes to a product term match.\r
11158  *  0b001..Sticky rising edge. Match occurs if a rising edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11159  *  0b010..Sticky falling edge. Match occurs if a falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11160  *  0b011..Sticky rising or falling edge. Match occurs if either a rising or falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11161  *  0b100..High level. Match (for this bit slice) occurs when there is a high level on the input specified for this bit slice in the PMSRC register.\r
11162  *  0b101..Low level. Match occurs when there is a low level on the specified input.\r
11163  *  0b110..Constant 0. This bit slice never contributes to a match (should be used to disable any unused bit slices).\r
11164  *  0b111..Event. Non-sticky rising or falling edge. Match occurs on an event - i.e. when either a rising or falling edge is first detected on the specified input (this is a non-sticky version of value 0x3) . This bit is cleared after one clock cycle.\r
11165  */\r
11166 #define PINT_PMCFG_CFG6(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_CFG6_SHIFT)) & PINT_PMCFG_CFG6_MASK)\r
11167 #define PINT_PMCFG_CFG7_MASK                     (0xE0000000U)\r
11168 #define PINT_PMCFG_CFG7_SHIFT                    (29U)\r
11169 /*! CFG7 - Specifies the match contribution condition for bit slice 7.\r
11170  *  0b000..Constant HIGH. This bit slice always contributes to a product term match.\r
11171  *  0b001..Sticky rising edge. Match occurs if a rising edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11172  *  0b010..Sticky falling edge. Match occurs if a falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11173  *  0b011..Sticky rising or falling edge. Match occurs if either a rising or falling edge on the specified input has occurred since the last time the edge detection for this bit slice was cleared. This bit is only cleared when the PMCFG or the PMSRC registers are written to.\r
11174  *  0b100..High level. Match (for this bit slice) occurs when there is a high level on the input specified for this bit slice in the PMSRC register.\r
11175  *  0b101..Low level. Match occurs when there is a low level on the specified input.\r
11176  *  0b110..Constant 0. This bit slice never contributes to a match (should be used to disable any unused bit slices).\r
11177  *  0b111..Event. Non-sticky rising or falling edge. Match occurs on an event - i.e. when either a rising or falling edge is first detected on the specified input (this is a non-sticky version of value 0x3) . This bit is cleared after one clock cycle.\r
11178  */\r
11179 #define PINT_PMCFG_CFG7(x)                       (((uint32_t)(((uint32_t)(x)) << PINT_PMCFG_CFG7_SHIFT)) & PINT_PMCFG_CFG7_MASK)\r
11180 /*! @} */\r
11181 \r
11182 \r
11183 /*!\r
11184  * @}\r
11185  */ /* end of group PINT_Register_Masks */\r
11186 \r
11187 \r
11188 /* PINT - Peripheral instance base addresses */\r
11189 #if (__ARM_FEATURE_CMSE & 0x2)\r
11190   /** Peripheral PINT base address */\r
11191   #define PINT_BASE                                (0x50004000u)\r
11192   /** Peripheral PINT base address */\r
11193   #define PINT_BASE_NS                             (0x40004000u)\r
11194   /** Peripheral PINT base pointer */\r
11195   #define PINT                                     ((PINT_Type *)PINT_BASE)\r
11196   /** Peripheral PINT base pointer */\r
11197   #define PINT_NS                                  ((PINT_Type *)PINT_BASE_NS)\r
11198   /** Peripheral SECPINT base address */\r
11199   #define SECPINT_BASE                             (0x50005000u)\r
11200   /** Peripheral SECPINT base address */\r
11201   #define SECPINT_BASE_NS                          (0x40005000u)\r
11202   /** Peripheral SECPINT base pointer */\r
11203   #define SECPINT                                  ((PINT_Type *)SECPINT_BASE)\r
11204   /** Peripheral SECPINT base pointer */\r
11205   #define SECPINT_NS                               ((PINT_Type *)SECPINT_BASE_NS)\r
11206   /** Array initializer of PINT peripheral base addresses */\r
11207   #define PINT_BASE_ADDRS                          { PINT_BASE, SECPINT_BASE }\r
11208   /** Array initializer of PINT peripheral base pointers */\r
11209   #define PINT_BASE_PTRS                           { PINT, SECPINT }\r
11210   /** Array initializer of PINT peripheral base addresses */\r
11211   #define PINT_BASE_ADDRS_NS                       { PINT_BASE_NS, SECPINT_BASE_NS }\r
11212   /** Array initializer of PINT peripheral base pointers */\r
11213   #define PINT_BASE_PTRS_NS                        { PINT_NS, SECPINT_NS }\r
11214 #else\r
11215   /** Peripheral PINT base address */\r
11216   #define PINT_BASE                                (0x40004000u)\r
11217   /** Peripheral PINT base pointer */\r
11218   #define PINT                                     ((PINT_Type *)PINT_BASE)\r
11219   /** Peripheral SECPINT base address */\r
11220   #define SECPINT_BASE                             (0x40005000u)\r
11221   /** Peripheral SECPINT base pointer */\r
11222   #define SECPINT                                  ((PINT_Type *)SECPINT_BASE)\r
11223   /** Array initializer of PINT peripheral base addresses */\r
11224   #define PINT_BASE_ADDRS                          { PINT_BASE, SECPINT_BASE }\r
11225   /** Array initializer of PINT peripheral base pointers */\r
11226   #define PINT_BASE_PTRS                           { PINT, SECPINT }\r
11227 #endif\r
11228 /** Interrupt vectors for the PINT peripheral type */\r
11229 #define PINT_IRQS                                { PIN_INT0_IRQn, PIN_INT1_IRQn, PIN_INT2_IRQn, PIN_INT3_IRQn, PIN_INT4_IRQn, PIN_INT5_IRQn, PIN_INT6_IRQn, PIN_INT7_IRQn, SEC_GPIO_INT0_IRQ0_IRQn, SEC_GPIO_INT0_IRQ1_IRQn }\r
11230 \r
11231 /*!\r
11232  * @}\r
11233  */ /* end of group PINT_Peripheral_Access_Layer */\r
11234 \r
11235 \r
11236 /* ----------------------------------------------------------------------------\r
11237    -- PLU Peripheral Access Layer\r
11238    ---------------------------------------------------------------------------- */\r
11239 \r
11240 /*!\r
11241  * @addtogroup PLU_Peripheral_Access_Layer PLU Peripheral Access Layer\r
11242  * @{\r
11243  */\r
11244 \r
11245 /** PLU - Register Layout Typedef */\r
11246 typedef struct {\r
11247   struct {                                         /* offset: 0x0, array step: 0x20 */\r
11248     __IO uint32_t INP[5];                            /**< LUT0 input 0 MUX..LUT25 input 4 MUX, array offset: 0x0, array step: index*0x20, index2*0x4 */\r
11249          uint8_t RESERVED_0[12];\r
11250   } LUT[26];\r
11251        uint8_t RESERVED_0[1216];\r
11252   __IO uint32_t LUT_TRUTH[26];                     /**< Specifies the Truth Table contents for LUT0..Specifies the Truth Table contents for LUT25, array offset: 0x800, array step: 0x4 */\r
11253        uint8_t RESERVED_1[152];\r
11254   __I  uint32_t OUTPUTS;                           /**< Provides the current state of the 8 designated PLU Outputs., offset: 0x900 */\r
11255   __IO uint32_t WAKEINT;                           /**< Wakeup interrupt control for PLU, offset: 0x904 */\r
11256        uint8_t RESERVED_2[760];\r
11257   __IO uint32_t OUTPUT_MUX[8];                     /**< Selects the source to be connected to PLU Output 0..Selects the source to be connected to PLU Output 7, array offset: 0xC00, array step: 0x4 */\r
11258 } PLU_Type;\r
11259 \r
11260 /* ----------------------------------------------------------------------------\r
11261    -- PLU Register Masks\r
11262    ---------------------------------------------------------------------------- */\r
11263 \r
11264 /*!\r
11265  * @addtogroup PLU_Register_Masks PLU Register Masks\r
11266  * @{\r
11267  */\r
11268 \r
11269 /*! @name LUT_INP - LUT0 input 0 MUX..LUT25 input 4 MUX */\r
11270 /*! @{ */\r
11271 #define PLU_LUT_INP_LUT_INP_MASK                 (0x3FU)\r
11272 #define PLU_LUT_INP_LUT_INP_SHIFT                (0U)\r
11273 /*! LUT_INP - Selects the input source to be connected to LUT25 input4.\r
11274  *  0b000000..The PLU primary inputs 0.\r
11275  *  0b000001..The PLU primary inputs 1.\r
11276  *  0b000010..The PLU primary inputs 2.\r
11277  *  0b000011..The PLU primary inputs 3.\r
11278  *  0b000100..The PLU primary inputs 4.\r
11279  *  0b000101..The PLU primary inputs 5.\r
11280  *  0b000110..Tie low.\r
11281  *  0b000111..The output of LUT1.\r
11282  *  0b001000..The output of LUT2.\r
11283  *  0b001001..The output of LUT3.\r
11284  *  0b001010..The output of LUT4.\r
11285  *  0b001011..The output of LUT5.\r
11286  *  0b001100..The output of LUT6.\r
11287  *  0b001101..The output of LUT7.\r
11288  *  0b001110..The output of LUT8.\r
11289  *  0b001111..The output of LUT9.\r
11290  *  0b010000..The output of LUT10.\r
11291  *  0b010001..The output of LUT11.\r
11292  *  0b010010..The output of LUT12.\r
11293  *  0b010011..The output of LUT13.\r
11294  *  0b010100..The output of LUT14.\r
11295  *  0b010101..The output of LUT15.\r
11296  *  0b010110..The output of LUT16.\r
11297  *  0b010111..The output of LUT17.\r
11298  *  0b011000..The output of LUT18.\r
11299  *  0b011001..The output of LUT19.\r
11300  *  0b011010..The output of LUT20.\r
11301  *  0b011011..The output of LUT21.\r
11302  *  0b011100..The output of LUT22.\r
11303  *  0b011101..The output of LUT23.\r
11304  *  0b011110..The output of LUT24.\r
11305  *  0b011111..The output of LUT25.\r
11306  *  0b100000..state(0).\r
11307  *  0b100001..state(1).\r
11308  *  0b100010..state(2).\r
11309  *  0b100011..state(3).\r
11310  */\r
11311 #define PLU_LUT_INP_LUT_INP(x)                   (((uint32_t)(((uint32_t)(x)) << PLU_LUT_INP_LUT_INP_SHIFT)) & PLU_LUT_INP_LUT_INP_MASK)\r
11312 /*! @} */\r
11313 \r
11314 /* The count of PLU_LUT_INP */\r
11315 #define PLU_LUT_INP_COUNT                        (26U)\r
11316 \r
11317 /* The count of PLU_LUT_INP */\r
11318 #define PLU_LUT_INP_COUNT2                       (5U)\r
11319 \r
11320 /*! @name LUT_T_LUT_TRUTH - Specifies the Truth Table contents for LUT0..Specifies the Truth Table contents for LUT25 */\r
11321 /*! @{ */\r
11322 #define PLU_LUT_T_LUT_TRUTH_TRUTH_TABLE_MASK     (0xFFFFFFFFU)\r
11323 #define PLU_LUT_T_LUT_TRUTH_TRUTH_TABLE_SHIFT    (0U)\r
11324 #define PLU_LUT_T_LUT_TRUTH_TRUTH_TABLE(x)       (((uint32_t)(((uint32_t)(x)) << PLU_LUT_T_LUT_TRUTH_TRUTH_TABLE_SHIFT)) & PLU_LUT_T_LUT_TRUTH_TRUTH_TABLE_MASK)\r
11325 /*! @} */\r
11326 \r
11327 /* The count of PLU_LUT_T_LUT_TRUTH */\r
11328 #define PLU_LUT_T_LUT_TRUTH_COUNT                (26U)\r
11329 \r
11330 /*! @name OUTPUTS - Provides the current state of the 8 designated PLU Outputs. */\r
11331 /*! @{ */\r
11332 #define PLU_OUTPUTS_OUTPUT_STATE_MASK            (0xFFU)\r
11333 #define PLU_OUTPUTS_OUTPUT_STATE_SHIFT           (0U)\r
11334 #define PLU_OUTPUTS_OUTPUT_STATE(x)              (((uint32_t)(((uint32_t)(x)) << PLU_OUTPUTS_OUTPUT_STATE_SHIFT)) & PLU_OUTPUTS_OUTPUT_STATE_MASK)\r
11335 /*! @} */\r
11336 \r
11337 /*! @name WAKEINT - Wakeup interrupt control for PLU */\r
11338 /*! @{ */\r
11339 #define PLU_WAKEINT_MASK_MASK                    (0xFFU)\r
11340 #define PLU_WAKEINT_MASK_SHIFT                   (0U)\r
11341 #define PLU_WAKEINT_MASK(x)                      (((uint32_t)(((uint32_t)(x)) << PLU_WAKEINT_MASK_SHIFT)) & PLU_WAKEINT_MASK_MASK)\r
11342 #define PLU_WAKEINT_FILTER_MODE_MASK             (0x300U)\r
11343 #define PLU_WAKEINT_FILTER_MODE_SHIFT            (8U)\r
11344 /*! FILTER_MODE - control input of the PLU, add filtering for glitch\r
11345  *  0b00..Bypass mode.\r
11346  *  0b01..Filter 1 clock period.\r
11347  *  0b10..Filter 2 clock period.\r
11348  *  0b11..Filter 3 clock period.\r
11349  */\r
11350 #define PLU_WAKEINT_FILTER_MODE(x)               (((uint32_t)(((uint32_t)(x)) << PLU_WAKEINT_FILTER_MODE_SHIFT)) & PLU_WAKEINT_FILTER_MODE_MASK)\r
11351 #define PLU_WAKEINT_FILTER_CLKSEL_MASK           (0xC00U)\r
11352 #define PLU_WAKEINT_FILTER_CLKSEL_SHIFT          (10U)\r
11353 #define PLU_WAKEINT_FILTER_CLKSEL(x)             (((uint32_t)(((uint32_t)(x)) << PLU_WAKEINT_FILTER_CLKSEL_SHIFT)) & PLU_WAKEINT_FILTER_CLKSEL_MASK)\r
11354 #define PLU_WAKEINT_LATCH_ENABLE_MASK            (0x1000U)\r
11355 #define PLU_WAKEINT_LATCH_ENABLE_SHIFT           (12U)\r
11356 #define PLU_WAKEINT_LATCH_ENABLE(x)              (((uint32_t)(((uint32_t)(x)) << PLU_WAKEINT_LATCH_ENABLE_SHIFT)) & PLU_WAKEINT_LATCH_ENABLE_MASK)\r
11357 #define PLU_WAKEINT_INTR_CLEAR_MASK              (0x2000U)\r
11358 #define PLU_WAKEINT_INTR_CLEAR_SHIFT             (13U)\r
11359 #define PLU_WAKEINT_INTR_CLEAR(x)                (((uint32_t)(((uint32_t)(x)) << PLU_WAKEINT_INTR_CLEAR_SHIFT)) & PLU_WAKEINT_INTR_CLEAR_MASK)\r
11360 /*! @} */\r
11361 \r
11362 /*! @name OUTPUT_MUX - Selects the source to be connected to PLU Output 0..Selects the source to be connected to PLU Output 7 */\r
11363 /*! @{ */\r
11364 #define PLU_OUTPUT_MUX_OUTPUTn_MASK              (0x1FU)\r
11365 #define PLU_OUTPUT_MUX_OUTPUTn_SHIFT             (0U)\r
11366 /*! OUTPUTn - Selects the source to be connected to PLU Output 7.\r
11367  *  0b00000..The PLU output 0.\r
11368  *  0b00001..The PLU output 1.\r
11369  *  0b00010..The PLU output 2.\r
11370  *  0b00011..The PLU output 3.\r
11371  *  0b00100..The PLU output 4.\r
11372  *  0b00101..The PLU output 5.\r
11373  *  0b00110..The PLU output 6.\r
11374  *  0b00111..The PLU output 7.\r
11375  *  0b01000..The PLU output 8.\r
11376  *  0b01001..The PLU output 9.\r
11377  *  0b01010..The PLU output 10.\r
11378  *  0b01011..The PLU output 11.\r
11379  *  0b01100..The PLU output 12.\r
11380  *  0b01101..The PLU output 13.\r
11381  *  0b01110..The PLU output 14.\r
11382  *  0b01111..The PLU output 15.\r
11383  *  0b10000..The PLU output 16.\r
11384  *  0b10001..The PLU output 17.\r
11385  *  0b10010..The PLU output 18.\r
11386  *  0b10011..The PLU output 19.\r
11387  *  0b10100..The PLU output 20.\r
11388  *  0b10101..The PLU output 21.\r
11389  *  0b10110..The PLU output 22.\r
11390  *  0b10111..The PLU output 23.\r
11391  *  0b11000..The PLU output 24.\r
11392  *  0b11001..The PLU output 25.\r
11393  *  0b11010..state(0).\r
11394  *  0b11011..state(1).\r
11395  *  0b11100..state(2).\r
11396  *  0b11101..state(3).\r
11397  */\r
11398 #define PLU_OUTPUT_MUX_OUTPUTn(x)                (((uint32_t)(((uint32_t)(x)) << PLU_OUTPUT_MUX_OUTPUTn_SHIFT)) & PLU_OUTPUT_MUX_OUTPUTn_MASK)\r
11399 /*! @} */\r
11400 \r
11401 /* The count of PLU_OUTPUT_MUX */\r
11402 #define PLU_OUTPUT_MUX_COUNT                     (8U)\r
11403 \r
11404 \r
11405 /*!\r
11406  * @}\r
11407  */ /* end of group PLU_Register_Masks */\r
11408 \r
11409 \r
11410 /* PLU - Peripheral instance base addresses */\r
11411 #if (__ARM_FEATURE_CMSE & 0x2)\r
11412   /** Peripheral PLU base address */\r
11413   #define PLU_BASE                                 (0x5003D000u)\r
11414   /** Peripheral PLU base address */\r
11415   #define PLU_BASE_NS                              (0x4003D000u)\r
11416   /** Peripheral PLU base pointer */\r
11417   #define PLU                                      ((PLU_Type *)PLU_BASE)\r
11418   /** Peripheral PLU base pointer */\r
11419   #define PLU_NS                                   ((PLU_Type *)PLU_BASE_NS)\r
11420   /** Array initializer of PLU peripheral base addresses */\r
11421   #define PLU_BASE_ADDRS                           { PLU_BASE }\r
11422   /** Array initializer of PLU peripheral base pointers */\r
11423   #define PLU_BASE_PTRS                            { PLU }\r
11424   /** Array initializer of PLU peripheral base addresses */\r
11425   #define PLU_BASE_ADDRS_NS                        { PLU_BASE_NS }\r
11426   /** Array initializer of PLU peripheral base pointers */\r
11427   #define PLU_BASE_PTRS_NS                         { PLU_NS }\r
11428 #else\r
11429   /** Peripheral PLU base address */\r
11430   #define PLU_BASE                                 (0x4003D000u)\r
11431   /** Peripheral PLU base pointer */\r
11432   #define PLU                                      ((PLU_Type *)PLU_BASE)\r
11433   /** Array initializer of PLU peripheral base addresses */\r
11434   #define PLU_BASE_ADDRS                           { PLU_BASE }\r
11435   /** Array initializer of PLU peripheral base pointers */\r
11436   #define PLU_BASE_PTRS                            { PLU }\r
11437 #endif\r
11438 \r
11439 /*!\r
11440  * @}\r
11441  */ /* end of group PLU_Peripheral_Access_Layer */\r
11442 \r
11443 \r
11444 /* ----------------------------------------------------------------------------\r
11445    -- PMC Peripheral Access Layer\r
11446    ---------------------------------------------------------------------------- */\r
11447 \r
11448 /*!\r
11449  * @addtogroup PMC_Peripheral_Access_Layer PMC Peripheral Access Layer\r
11450  * @{\r
11451  */\r
11452 \r
11453 /** PMC - Register Layout Typedef */\r
11454 typedef struct {\r
11455        uint8_t RESERVED_0[8];\r
11456   __IO uint32_t RESETCTRL;                         /**< Reset Control [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset], offset: 0x8 */\r
11457   __IO uint32_t RESETCAUSE;                        /**< Reset Cause register [Reset by: PoR], offset: 0xC */\r
11458        uint8_t RESERVED_1[32];\r
11459   __IO uint32_t BODVBAT;                           /**< VBAT Brown Out Dectector (BoD) control register [Reset by: PoR, Pin Reset, Software Reset], offset: 0x30 */\r
11460        uint8_t RESERVED_2[4];\r
11461   __IO uint32_t BODCORE;                           /**< Digital Core logic Brown Out Dectector control register [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset], offset: 0x38 */\r
11462        uint8_t RESERVED_3[8];\r
11463   __IO uint32_t FRO1M;                             /**< 1 MHz Free Running Oscillator control register [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset], offset: 0x44 */\r
11464   __IO uint32_t FRO32K;                            /**< 32 KHz Free Running Oscillator (FRO) control register [Reset by: PoR, Brown Out Detectors Reset], offset: 0x48 */\r
11465   __IO uint32_t XTAL32K;                           /**< 32 KHz Crystal oscillator (XTAL) control register [Reset by: PoR, Brown Out Detectors Reset], offset: 0x4C */\r
11466   __IO uint32_t COMP;                              /**< Analog Comparator control register [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset], offset: 0x50 */\r
11467        uint8_t RESERVED_4[20];\r
11468   __IO uint32_t WAKEIOCAUSE;                       /**< Allows to identify the Wake-up I/O source from Deep Power Down mode, offset: 0x68 */\r
11469        uint8_t RESERVED_5[8];\r
11470   __IO uint32_t STATUSCLK;                         /**< FRO and XTAL status register [Reset by: PoR, Brown Out Detectors Reset], offset: 0x74 */\r
11471        uint8_t RESERVED_6[12];\r
11472   __IO uint32_t AOREG1;                            /**< General purpose always on domain data storage [Reset by: PoR, Brown Out Detectors Reset], offset: 0x84 */\r
11473        uint8_t RESERVED_7[16];\r
11474   __IO uint32_t RTCOSC32K;                         /**< RTC 1 KHZ and 1 Hz clocks source control register [Reset by: PoR, Brown Out Detectors Reset], offset: 0x98 */\r
11475   __IO uint32_t OSTIMERr;                          /**< OS Timer control register [Reset by: PoR, Brown Out Detectors Reset], offset: 0x9C */\r
11476        uint8_t RESERVED_8[16];\r
11477   __IO uint32_t PDSLEEPCFG0;                       /**< Controls the power to various modules during Low Power modes - DEEP SLEEP, POWER DOWN and DEEP POWER DOWN [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Software Reset], offset: 0xB0 */\r
11478        uint8_t RESERVED_9[4];\r
11479   __IO uint32_t PDRUNCFG0;                         /**< Controls the power to various analog blocks [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset], offset: 0xB8 */\r
11480        uint8_t RESERVED_10[4];\r
11481   __O  uint32_t PDRUNCFGSET0;                      /**< Controls the power to various analog blocks [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset], offset: 0xC0 */\r
11482        uint8_t RESERVED_11[4];\r
11483   __O  uint32_t PDRUNCFGCLR0;                      /**< Controls the power to various analog blocks [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset], offset: 0xC8 */\r
11484 } PMC_Type;\r
11485 \r
11486 /* ----------------------------------------------------------------------------\r
11487    -- PMC Register Masks\r
11488    ---------------------------------------------------------------------------- */\r
11489 \r
11490 /*!\r
11491  * @addtogroup PMC_Register_Masks PMC Register Masks\r
11492  * @{\r
11493  */\r
11494 \r
11495 /*! @name RESETCTRL - Reset Control [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset] */\r
11496 /*! @{ */\r
11497 #define PMC_RESETCTRL_DPDWAKEUPRESETENABLE_MASK  (0x1U)\r
11498 #define PMC_RESETCTRL_DPDWAKEUPRESETENABLE_SHIFT (0U)\r
11499 /*! DPDWAKEUPRESETENABLE - Wake-up from DEEP POWER DOWN reset event (either from wake up I/O or RTC or OS Event Timer).\r
11500  *  0b0..Reset event from DEEP POWER DOWN mode is disable.\r
11501  *  0b1..Reset event from DEEP POWER DOWN mode is enable.\r
11502  */\r
11503 #define PMC_RESETCTRL_DPDWAKEUPRESETENABLE(x)    (((uint32_t)(((uint32_t)(x)) << PMC_RESETCTRL_DPDWAKEUPRESETENABLE_SHIFT)) & PMC_RESETCTRL_DPDWAKEUPRESETENABLE_MASK)\r
11504 #define PMC_RESETCTRL_BODVBATRESETENABLE_MASK    (0x2U)\r
11505 #define PMC_RESETCTRL_BODVBATRESETENABLE_SHIFT   (1U)\r
11506 /*! BODVBATRESETENABLE - BOD VBAT reset enable.\r
11507  *  0b0..BOD VBAT reset is disable.\r
11508  *  0b1..BOD VBAT reset is enable.\r
11509  */\r
11510 #define PMC_RESETCTRL_BODVBATRESETENABLE(x)      (((uint32_t)(((uint32_t)(x)) << PMC_RESETCTRL_BODVBATRESETENABLE_SHIFT)) & PMC_RESETCTRL_BODVBATRESETENABLE_MASK)\r
11511 #define PMC_RESETCTRL_BODCORERESETENABLE_MASK    (0x4U)\r
11512 #define PMC_RESETCTRL_BODCORERESETENABLE_SHIFT   (2U)\r
11513 /*! BODCORERESETENABLE - BOD CORE reset enable.\r
11514  *  0b0..BOD CORE reset is disable.\r
11515  *  0b1..BOD CORE reset is enable.\r
11516  */\r
11517 #define PMC_RESETCTRL_BODCORERESETENABLE(x)      (((uint32_t)(((uint32_t)(x)) << PMC_RESETCTRL_BODCORERESETENABLE_SHIFT)) & PMC_RESETCTRL_BODCORERESETENABLE_MASK)\r
11518 #define PMC_RESETCTRL_SWRRESETENABLE_MASK        (0x8U)\r
11519 #define PMC_RESETCTRL_SWRRESETENABLE_SHIFT       (3U)\r
11520 /*! SWRRESETENABLE - Software reset enable.\r
11521  *  0b0..Software reset is disable.\r
11522  *  0b1..Software reset is enable.\r
11523  */\r
11524 #define PMC_RESETCTRL_SWRRESETENABLE(x)          (((uint32_t)(((uint32_t)(x)) << PMC_RESETCTRL_SWRRESETENABLE_SHIFT)) & PMC_RESETCTRL_SWRRESETENABLE_MASK)\r
11525 /*! @} */\r
11526 \r
11527 /*! @name RESETCAUSE - Reset Cause register [Reset by: PoR] */\r
11528 /*! @{ */\r
11529 #define PMC_RESETCAUSE_POR_MASK                  (0x1U)\r
11530 #define PMC_RESETCAUSE_POR_SHIFT                 (0U)\r
11531 #define PMC_RESETCAUSE_POR(x)                    (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_POR_SHIFT)) & PMC_RESETCAUSE_POR_MASK)\r
11532 #define PMC_RESETCAUSE_PADRESET_MASK             (0x2U)\r
11533 #define PMC_RESETCAUSE_PADRESET_SHIFT            (1U)\r
11534 #define PMC_RESETCAUSE_PADRESET(x)               (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_PADRESET_SHIFT)) & PMC_RESETCAUSE_PADRESET_MASK)\r
11535 #define PMC_RESETCAUSE_BODRESET_MASK             (0x4U)\r
11536 #define PMC_RESETCAUSE_BODRESET_SHIFT            (2U)\r
11537 #define PMC_RESETCAUSE_BODRESET(x)               (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_BODRESET_SHIFT)) & PMC_RESETCAUSE_BODRESET_MASK)\r
11538 #define PMC_RESETCAUSE_SYSTEMRESET_MASK          (0x8U)\r
11539 #define PMC_RESETCAUSE_SYSTEMRESET_SHIFT         (3U)\r
11540 #define PMC_RESETCAUSE_SYSTEMRESET(x)            (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_SYSTEMRESET_SHIFT)) & PMC_RESETCAUSE_SYSTEMRESET_MASK)\r
11541 #define PMC_RESETCAUSE_WDTRESET_MASK             (0x10U)\r
11542 #define PMC_RESETCAUSE_WDTRESET_SHIFT            (4U)\r
11543 #define PMC_RESETCAUSE_WDTRESET(x)               (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_WDTRESET_SHIFT)) & PMC_RESETCAUSE_WDTRESET_MASK)\r
11544 #define PMC_RESETCAUSE_SWRRESET_MASK             (0x20U)\r
11545 #define PMC_RESETCAUSE_SWRRESET_SHIFT            (5U)\r
11546 #define PMC_RESETCAUSE_SWRRESET(x)               (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_SWRRESET_SHIFT)) & PMC_RESETCAUSE_SWRRESET_MASK)\r
11547 #define PMC_RESETCAUSE_DPDRESET_WAKEUPIO_MASK    (0x40U)\r
11548 #define PMC_RESETCAUSE_DPDRESET_WAKEUPIO_SHIFT   (6U)\r
11549 #define PMC_RESETCAUSE_DPDRESET_WAKEUPIO(x)      (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_DPDRESET_WAKEUPIO_SHIFT)) & PMC_RESETCAUSE_DPDRESET_WAKEUPIO_MASK)\r
11550 #define PMC_RESETCAUSE_DPDRESET_RTC_MASK         (0x80U)\r
11551 #define PMC_RESETCAUSE_DPDRESET_RTC_SHIFT        (7U)\r
11552 #define PMC_RESETCAUSE_DPDRESET_RTC(x)           (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_DPDRESET_RTC_SHIFT)) & PMC_RESETCAUSE_DPDRESET_RTC_MASK)\r
11553 #define PMC_RESETCAUSE_DPDRESET_OSTIMER_MASK     (0x100U)\r
11554 #define PMC_RESETCAUSE_DPDRESET_OSTIMER_SHIFT    (8U)\r
11555 #define PMC_RESETCAUSE_DPDRESET_OSTIMER(x)       (((uint32_t)(((uint32_t)(x)) << PMC_RESETCAUSE_DPDRESET_OSTIMER_SHIFT)) & PMC_RESETCAUSE_DPDRESET_OSTIMER_MASK)\r
11556 /*! @} */\r
11557 \r
11558 /*! @name BODVBAT - VBAT Brown Out Dectector (BoD) control register [Reset by: PoR, Pin Reset, Software Reset] */\r
11559 /*! @{ */\r
11560 #define PMC_BODVBAT_TRIGLVL_MASK                 (0x1FU)\r
11561 #define PMC_BODVBAT_TRIGLVL_SHIFT                (0U)\r
11562 /*! TRIGLVL - BoD trigger level.\r
11563  *  0b00000..1.00 V.\r
11564  *  0b00001..1.10 V.\r
11565  *  0b00010..1.20 V.\r
11566  *  0b00011..1.30 V.\r
11567  *  0b00100..1.40 V.\r
11568  *  0b00101..1.50 V.\r
11569  *  0b00110..1.60 V.\r
11570  *  0b00111..1.65 V.\r
11571  *  0b01000..1.70 V.\r
11572  *  0b01001..1.75 V.\r
11573  *  0b01010..1.80 V.\r
11574  *  0b01011..1.90 V.\r
11575  *  0b01100..2.00 V.\r
11576  *  0b01101..2.10 V.\r
11577  *  0b01110..2.20 V.\r
11578  *  0b01111..2.30 V.\r
11579  *  0b10000..2.40 V.\r
11580  *  0b10001..2.50 V.\r
11581  *  0b10010..2.60 V.\r
11582  *  0b10011..2.70 V.\r
11583  *  0b10100..2.806 V.\r
11584  *  0b10101..2.90 V.\r
11585  *  0b10110..3.00 V.\r
11586  *  0b10111..3.10 V.\r
11587  *  0b11000..3.20 V.\r
11588  *  0b11001..3.30 V.\r
11589  *  0b11010..3.30 V.\r
11590  *  0b11011..3.30 V.\r
11591  *  0b11100..3.30 V.\r
11592  *  0b11101..3.30 V.\r
11593  *  0b11110..3.30 V.\r
11594  *  0b11111..3.30 V.\r
11595  */\r
11596 #define PMC_BODVBAT_TRIGLVL(x)                   (((uint32_t)(((uint32_t)(x)) << PMC_BODVBAT_TRIGLVL_SHIFT)) & PMC_BODVBAT_TRIGLVL_MASK)\r
11597 #define PMC_BODVBAT_HYST_MASK                    (0x60U)\r
11598 #define PMC_BODVBAT_HYST_SHIFT                   (5U)\r
11599 /*! HYST - BoD Hysteresis control.\r
11600  *  0b00..25 mV.\r
11601  *  0b01..50 mV.\r
11602  *  0b10..75 mV.\r
11603  *  0b11..100 mV.\r
11604  */\r
11605 #define PMC_BODVBAT_HYST(x)                      (((uint32_t)(((uint32_t)(x)) << PMC_BODVBAT_HYST_SHIFT)) & PMC_BODVBAT_HYST_MASK)\r
11606 /*! @} */\r
11607 \r
11608 /*! @name BODCORE - Digital Core logic Brown Out Dectector control register [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset] */\r
11609 /*! @{ */\r
11610 #define PMC_BODCORE_TRIGLVL_MASK                 (0x7U)\r
11611 #define PMC_BODCORE_TRIGLVL_SHIFT                (0U)\r
11612 /*! TRIGLVL - BoD trigger level.\r
11613  *  0b000..0.60 V.\r
11614  *  0b001..0.65 V.\r
11615  *  0b010..0.70 V.\r
11616  *  0b011..0.75 V.\r
11617  *  0b100..0.80 V.\r
11618  *  0b101..0.85 V.\r
11619  *  0b110..0.90 V.\r
11620  *  0b111..0.95 V.\r
11621  */\r
11622 #define PMC_BODCORE_TRIGLVL(x)                   (((uint32_t)(((uint32_t)(x)) << PMC_BODCORE_TRIGLVL_SHIFT)) & PMC_BODCORE_TRIGLVL_MASK)\r
11623 #define PMC_BODCORE_HYST_MASK                    (0x30U)\r
11624 #define PMC_BODCORE_HYST_SHIFT                   (4U)\r
11625 /*! HYST - BoD Core Hysteresis control.\r
11626  *  0b00..25 mV.\r
11627  *  0b01..50 mV.\r
11628  *  0b10..75 mV.\r
11629  *  0b11..100 mV.\r
11630  */\r
11631 #define PMC_BODCORE_HYST(x)                      (((uint32_t)(((uint32_t)(x)) << PMC_BODCORE_HYST_SHIFT)) & PMC_BODCORE_HYST_MASK)\r
11632 /*! @} */\r
11633 \r
11634 /*! @name FRO1M - 1 MHz Free Running Oscillator control register [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset] */\r
11635 /*! @{ */\r
11636 #define PMC_FRO1M_FREQSEL_MASK                   (0x7FU)\r
11637 #define PMC_FRO1M_FREQSEL_SHIFT                  (0U)\r
11638 #define PMC_FRO1M_FREQSEL(x)                     (((uint32_t)(((uint32_t)(x)) << PMC_FRO1M_FREQSEL_SHIFT)) & PMC_FRO1M_FREQSEL_MASK)\r
11639 #define PMC_FRO1M_ATBCTRL_MASK                   (0x180U)\r
11640 #define PMC_FRO1M_ATBCTRL_SHIFT                  (7U)\r
11641 #define PMC_FRO1M_ATBCTRL(x)                     (((uint32_t)(((uint32_t)(x)) << PMC_FRO1M_ATBCTRL_SHIFT)) & PMC_FRO1M_ATBCTRL_MASK)\r
11642 #define PMC_FRO1M_DIVSEL_MASK                    (0x3E00U)\r
11643 #define PMC_FRO1M_DIVSEL_SHIFT                   (9U)\r
11644 /*! DIVSEL - Divider selection bits.\r
11645  *  0b00000..2.0.\r
11646  *  0b00001..4.0.\r
11647  *  0b00010..6.0.\r
11648  *  0b00011..8.0.\r
11649  *  0b00100..10.0.\r
11650  *  0b00101..12.0.\r
11651  *  0b00110..14.0.\r
11652  *  0b00111..16.0.\r
11653  *  0b01000..18.0.\r
11654  *  0b01001..20.0.\r
11655  *  0b01010..22.0.\r
11656  *  0b01011..24.0.\r
11657  *  0b01100..26.0.\r
11658  *  0b01101..28.0.\r
11659  *  0b01110..30.0.\r
11660  *  0b01111..32.0.\r
11661  *  0b10000..34.0.\r
11662  *  0b10001..36.0.\r
11663  *  0b10010..38.0.\r
11664  *  0b10011..40.0.\r
11665  *  0b10100..42.0.\r
11666  *  0b10101..44.0.\r
11667  *  0b10110..46.0.\r
11668  *  0b10111..48.0.\r
11669  *  0b11000..50.0.\r
11670  *  0b11001..52.0.\r
11671  *  0b11010..54.0.\r
11672  *  0b11011..56.0.\r
11673  *  0b11100..58.0.\r
11674  *  0b11101..60.0.\r
11675  *  0b11110..62.0.\r
11676  *  0b11111..1.0.\r
11677  */\r
11678 #define PMC_FRO1M_DIVSEL(x)                      (((uint32_t)(((uint32_t)(x)) << PMC_FRO1M_DIVSEL_SHIFT)) & PMC_FRO1M_DIVSEL_MASK)\r
11679 /*! @} */\r
11680 \r
11681 /*! @name FRO32K - 32 KHz Free Running Oscillator (FRO) control register [Reset by: PoR, Brown Out Detectors Reset] */\r
11682 /*! @{ */\r
11683 #define PMC_FRO32K_NTAT_MASK                     (0xEU)\r
11684 #define PMC_FRO32K_NTAT_SHIFT                    (1U)\r
11685 #define PMC_FRO32K_NTAT(x)                       (((uint32_t)(((uint32_t)(x)) << PMC_FRO32K_NTAT_SHIFT)) & PMC_FRO32K_NTAT_MASK)\r
11686 #define PMC_FRO32K_PTAT_MASK                     (0x70U)\r
11687 #define PMC_FRO32K_PTAT_SHIFT                    (4U)\r
11688 #define PMC_FRO32K_PTAT(x)                       (((uint32_t)(((uint32_t)(x)) << PMC_FRO32K_PTAT_SHIFT)) & PMC_FRO32K_PTAT_MASK)\r
11689 #define PMC_FRO32K_CAPCAL_MASK                   (0xFF80U)\r
11690 #define PMC_FRO32K_CAPCAL_SHIFT                  (7U)\r
11691 #define PMC_FRO32K_CAPCAL(x)                     (((uint32_t)(((uint32_t)(x)) << PMC_FRO32K_CAPCAL_SHIFT)) & PMC_FRO32K_CAPCAL_MASK)\r
11692 #define PMC_FRO32K_ATBCTRL_MASK                  (0x30000U)\r
11693 #define PMC_FRO32K_ATBCTRL_SHIFT                 (16U)\r
11694 #define PMC_FRO32K_ATBCTRL(x)                    (((uint32_t)(((uint32_t)(x)) << PMC_FRO32K_ATBCTRL_SHIFT)) & PMC_FRO32K_ATBCTRL_MASK)\r
11695 /*! @} */\r
11696 \r
11697 /*! @name XTAL32K - 32 KHz Crystal oscillator (XTAL) control register [Reset by: PoR, Brown Out Detectors Reset] */\r
11698 /*! @{ */\r
11699 #define PMC_XTAL32K_IREF_MASK                    (0x6U)\r
11700 #define PMC_XTAL32K_IREF_SHIFT                   (1U)\r
11701 #define PMC_XTAL32K_IREF(x)                      (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_IREF_SHIFT)) & PMC_XTAL32K_IREF_MASK)\r
11702 #define PMC_XTAL32K_TEST_MASK                    (0x8U)\r
11703 #define PMC_XTAL32K_TEST_SHIFT                   (3U)\r
11704 #define PMC_XTAL32K_TEST(x)                      (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_TEST_SHIFT)) & PMC_XTAL32K_TEST_MASK)\r
11705 #define PMC_XTAL32K_IBIAS_MASK                   (0x30U)\r
11706 #define PMC_XTAL32K_IBIAS_SHIFT                  (4U)\r
11707 #define PMC_XTAL32K_IBIAS(x)                     (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_IBIAS_SHIFT)) & PMC_XTAL32K_IBIAS_MASK)\r
11708 #define PMC_XTAL32K_AMPL_MASK                    (0xC0U)\r
11709 #define PMC_XTAL32K_AMPL_SHIFT                   (6U)\r
11710 #define PMC_XTAL32K_AMPL(x)                      (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_AMPL_SHIFT)) & PMC_XTAL32K_AMPL_MASK)\r
11711 #define PMC_XTAL32K_CAPBANKIN_MASK               (0x7F00U)\r
11712 #define PMC_XTAL32K_CAPBANKIN_SHIFT              (8U)\r
11713 #define PMC_XTAL32K_CAPBANKIN(x)                 (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_CAPBANKIN_SHIFT)) & PMC_XTAL32K_CAPBANKIN_MASK)\r
11714 #define PMC_XTAL32K_CAPBANKOUT_MASK              (0x3F8000U)\r
11715 #define PMC_XTAL32K_CAPBANKOUT_SHIFT             (15U)\r
11716 #define PMC_XTAL32K_CAPBANKOUT(x)                (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_CAPBANKOUT_SHIFT)) & PMC_XTAL32K_CAPBANKOUT_MASK)\r
11717 #define PMC_XTAL32K_CAPTESTSTARTSRCSEL_MASK      (0x400000U)\r
11718 #define PMC_XTAL32K_CAPTESTSTARTSRCSEL_SHIFT     (22U)\r
11719 /*! CAPTESTSTARTSRCSEL - Source selection for xo32k_captest_start_ao_set.\r
11720  *  0b0..Sourced from CAPTESTSTART.\r
11721  *  0b1..Sourced from calibration.\r
11722  */\r
11723 #define PMC_XTAL32K_CAPTESTSTARTSRCSEL(x)        (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_CAPTESTSTARTSRCSEL_SHIFT)) & PMC_XTAL32K_CAPTESTSTARTSRCSEL_MASK)\r
11724 #define PMC_XTAL32K_CAPTESTSTART_MASK            (0x800000U)\r
11725 #define PMC_XTAL32K_CAPTESTSTART_SHIFT           (23U)\r
11726 #define PMC_XTAL32K_CAPTESTSTART(x)              (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_CAPTESTSTART_SHIFT)) & PMC_XTAL32K_CAPTESTSTART_MASK)\r
11727 #define PMC_XTAL32K_CAPTESTENABLE_MASK           (0x1000000U)\r
11728 #define PMC_XTAL32K_CAPTESTENABLE_SHIFT          (24U)\r
11729 #define PMC_XTAL32K_CAPTESTENABLE(x)             (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_CAPTESTENABLE_SHIFT)) & PMC_XTAL32K_CAPTESTENABLE_MASK)\r
11730 #define PMC_XTAL32K_CAPTESTOSCINSEL_MASK         (0x2000000U)\r
11731 #define PMC_XTAL32K_CAPTESTOSCINSEL_SHIFT        (25U)\r
11732 /*! CAPTESTOSCINSEL - Select the input for test.\r
11733  *  0b0..Oscillator output pin (osc_out).\r
11734  *  0b1..Oscillator input pin (osc_in).\r
11735  */\r
11736 #define PMC_XTAL32K_CAPTESTOSCINSEL(x)           (((uint32_t)(((uint32_t)(x)) << PMC_XTAL32K_CAPTESTOSCINSEL_SHIFT)) & PMC_XTAL32K_CAPTESTOSCINSEL_MASK)\r
11737 /*! @} */\r
11738 \r
11739 /*! @name COMP - Analog Comparator control register [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset] */\r
11740 /*! @{ */\r
11741 #define PMC_COMP_HYST_MASK                       (0x2U)\r
11742 #define PMC_COMP_HYST_SHIFT                      (1U)\r
11743 /*! HYST - Hysteris when hyst = '1'.\r
11744  *  0b0..Hysteresis is disable.\r
11745  *  0b1..Hysteresis is enable.\r
11746  */\r
11747 #define PMC_COMP_HYST(x)                         (((uint32_t)(((uint32_t)(x)) << PMC_COMP_HYST_SHIFT)) & PMC_COMP_HYST_MASK)\r
11748 #define PMC_COMP_VREFINPUT_MASK                  (0x4U)\r
11749 #define PMC_COMP_VREFINPUT_SHIFT                 (2U)\r
11750 /*! VREFINPUT - Dedicated control bit to select between internal VREF and VDDA (for the resistive ladder).\r
11751  *  0b0..Select internal VREF.\r
11752  *  0b1..Select VDDA.\r
11753  */\r
11754 #define PMC_COMP_VREFINPUT(x)                    (((uint32_t)(((uint32_t)(x)) << PMC_COMP_VREFINPUT_SHIFT)) & PMC_COMP_VREFINPUT_MASK)\r
11755 #define PMC_COMP_LOWPOWER_MASK                   (0x8U)\r
11756 #define PMC_COMP_LOWPOWER_SHIFT                  (3U)\r
11757 /*! LOWPOWER - Low power mode.\r
11758  *  0b0..High speed mode.\r
11759  *  0b1..Low power mode (Low speed).\r
11760  */\r
11761 #define PMC_COMP_LOWPOWER(x)                     (((uint32_t)(((uint32_t)(x)) << PMC_COMP_LOWPOWER_SHIFT)) & PMC_COMP_LOWPOWER_MASK)\r
11762 #define PMC_COMP_PMUX_MASK                       (0x70U)\r
11763 #define PMC_COMP_PMUX_SHIFT                      (4U)\r
11764 /*! PMUX - Control word for P multiplexer:.\r
11765  *  0b000..VREF (See fiedl VREFINPUT).\r
11766  *  0b001..Pin P0_0.\r
11767  *  0b010..Pin P0_9.\r
11768  *  0b011..Pin P0_18.\r
11769  *  0b100..Pin P1_14.\r
11770  *  0b101..Pin P2_23.\r
11771  */\r
11772 #define PMC_COMP_PMUX(x)                         (((uint32_t)(((uint32_t)(x)) << PMC_COMP_PMUX_SHIFT)) & PMC_COMP_PMUX_MASK)\r
11773 #define PMC_COMP_NMUX_MASK                       (0x380U)\r
11774 #define PMC_COMP_NMUX_SHIFT                      (7U)\r
11775 /*! NMUX - Control word for N multiplexer:.\r
11776  *  0b000..VREF (See field VREFINPUT).\r
11777  *  0b001..Pin P0_0.\r
11778  *  0b010..Pin P0_9.\r
11779  *  0b011..Pin P0_18.\r
11780  *  0b100..Pin P1_14.\r
11781  *  0b101..Pin P2_23.\r
11782  */\r
11783 #define PMC_COMP_NMUX(x)                         (((uint32_t)(((uint32_t)(x)) << PMC_COMP_NMUX_SHIFT)) & PMC_COMP_NMUX_MASK)\r
11784 #define PMC_COMP_VREF_MASK                       (0x7C00U)\r
11785 #define PMC_COMP_VREF_SHIFT                      (10U)\r
11786 #define PMC_COMP_VREF(x)                         (((uint32_t)(((uint32_t)(x)) << PMC_COMP_VREF_SHIFT)) & PMC_COMP_VREF_MASK)\r
11787 #define PMC_COMP_FILTERCGF_SAMPLEMODE_MASK       (0x30000U)\r
11788 #define PMC_COMP_FILTERCGF_SAMPLEMODE_SHIFT      (16U)\r
11789 #define PMC_COMP_FILTERCGF_SAMPLEMODE(x)         (((uint32_t)(((uint32_t)(x)) << PMC_COMP_FILTERCGF_SAMPLEMODE_SHIFT)) & PMC_COMP_FILTERCGF_SAMPLEMODE_MASK)\r
11790 #define PMC_COMP_FILTERCGF_CLKDIV_MASK           (0x1C0000U)\r
11791 #define PMC_COMP_FILTERCGF_CLKDIV_SHIFT          (18U)\r
11792 #define PMC_COMP_FILTERCGF_CLKDIV(x)             (((uint32_t)(((uint32_t)(x)) << PMC_COMP_FILTERCGF_CLKDIV_SHIFT)) & PMC_COMP_FILTERCGF_CLKDIV_MASK)\r
11793 #define PMC_COMP_PMUXCAPT_MASK                   (0xE00000U)\r
11794 #define PMC_COMP_PMUXCAPT_SHIFT                  (21U)\r
11795 #define PMC_COMP_PMUXCAPT(x)                     (((uint32_t)(((uint32_t)(x)) << PMC_COMP_PMUXCAPT_SHIFT)) & PMC_COMP_PMUXCAPT_MASK)\r
11796 /*! @} */\r
11797 \r
11798 /*! @name WAKEIOCAUSE - Allows to identify the Wake-up I/O source from Deep Power Down mode */\r
11799 /*! @{ */\r
11800 #define PMC_WAKEIOCAUSE_WAKEUP0_MASK             (0x1U)\r
11801 #define PMC_WAKEIOCAUSE_WAKEUP0_SHIFT            (0U)\r
11802 /*! WAKEUP0 - Allows to identify Wake up I/O 0 as the wake-up source from Deep Power Down mode.\r
11803  *  0b0..Last wake up from Deep Power down mode was NOT triggred by wake up I/O 0.\r
11804  *  0b1..Last wake up from Deep Power down mode was triggred by wake up I/O 0.\r
11805  */\r
11806 #define PMC_WAKEIOCAUSE_WAKEUP0(x)               (((uint32_t)(((uint32_t)(x)) << PMC_WAKEIOCAUSE_WAKEUP0_SHIFT)) & PMC_WAKEIOCAUSE_WAKEUP0_MASK)\r
11807 #define PMC_WAKEIOCAUSE_WAKEUP1_MASK             (0x2U)\r
11808 #define PMC_WAKEIOCAUSE_WAKEUP1_SHIFT            (1U)\r
11809 /*! WAKEUP1 - Allows to identify Wake up I/O 1 as the wake-up source from Deep Power Down mode.\r
11810  *  0b0..Last wake up from Deep Power down mode was NOT triggred by wake up I/O 1.\r
11811  *  0b1..Last wake up from Deep Power down mode was triggred by wake up I/O 1.\r
11812  */\r
11813 #define PMC_WAKEIOCAUSE_WAKEUP1(x)               (((uint32_t)(((uint32_t)(x)) << PMC_WAKEIOCAUSE_WAKEUP1_SHIFT)) & PMC_WAKEIOCAUSE_WAKEUP1_MASK)\r
11814 #define PMC_WAKEIOCAUSE_WAKEUP2_MASK             (0x4U)\r
11815 #define PMC_WAKEIOCAUSE_WAKEUP2_SHIFT            (2U)\r
11816 /*! WAKEUP2 - Allows to identify Wake up I/O 2 as the wake-up source from Deep Power Down mode.\r
11817  *  0b0..Last wake up from Deep Power down mode was NOT triggred by wake up I/O 2.\r
11818  *  0b1..Last wake up from Deep Power down mode was triggred by wake up I/O 2.\r
11819  */\r
11820 #define PMC_WAKEIOCAUSE_WAKEUP2(x)               (((uint32_t)(((uint32_t)(x)) << PMC_WAKEIOCAUSE_WAKEUP2_SHIFT)) & PMC_WAKEIOCAUSE_WAKEUP2_MASK)\r
11821 #define PMC_WAKEIOCAUSE_WAKEUP3_MASK             (0x8U)\r
11822 #define PMC_WAKEIOCAUSE_WAKEUP3_SHIFT            (3U)\r
11823 /*! WAKEUP3 - Allows to identify Wake up I/O 3 as the wake-up source from Deep Power Down mode.\r
11824  *  0b0..Last wake up from Deep Power down mode was NOT triggred by wake up I/O 3.\r
11825  *  0b1..Last wake up from Deep Power down mode was triggred by wake up I/O 3.\r
11826  */\r
11827 #define PMC_WAKEIOCAUSE_WAKEUP3(x)               (((uint32_t)(((uint32_t)(x)) << PMC_WAKEIOCAUSE_WAKEUP3_SHIFT)) & PMC_WAKEIOCAUSE_WAKEUP3_MASK)\r
11828 /*! @} */\r
11829 \r
11830 /*! @name STATUSCLK - FRO and XTAL status register [Reset by: PoR, Brown Out Detectors Reset] */\r
11831 /*! @{ */\r
11832 #define PMC_STATUSCLK_XTAL32KOK_MASK             (0x1U)\r
11833 #define PMC_STATUSCLK_XTAL32KOK_SHIFT            (0U)\r
11834 #define PMC_STATUSCLK_XTAL32KOK(x)               (((uint32_t)(((uint32_t)(x)) << PMC_STATUSCLK_XTAL32KOK_SHIFT)) & PMC_STATUSCLK_XTAL32KOK_MASK)\r
11835 #define PMC_STATUSCLK_FRO1MCLKVALID_MASK         (0x2U)\r
11836 #define PMC_STATUSCLK_FRO1MCLKVALID_SHIFT        (1U)\r
11837 #define PMC_STATUSCLK_FRO1MCLKVALID(x)           (((uint32_t)(((uint32_t)(x)) << PMC_STATUSCLK_FRO1MCLKVALID_SHIFT)) & PMC_STATUSCLK_FRO1MCLKVALID_MASK)\r
11838 #define PMC_STATUSCLK_XTAL32KOSCFAILURE_MASK     (0x4U)\r
11839 #define PMC_STATUSCLK_XTAL32KOSCFAILURE_SHIFT    (2U)\r
11840 /*! XTAL32KOSCFAILURE - XTAL32 KHZ oscillator oscillation failure detection indicator.\r
11841  *  0b0..No oscillation failure has been detetced since the last time this bit has been cleared..\r
11842  *  0b1..At least one oscillation failure has been detetced since the last time this bit has been cleared..\r
11843  */\r
11844 #define PMC_STATUSCLK_XTAL32KOSCFAILURE(x)       (((uint32_t)(((uint32_t)(x)) << PMC_STATUSCLK_XTAL32KOSCFAILURE_SHIFT)) & PMC_STATUSCLK_XTAL32KOSCFAILURE_MASK)\r
11845 /*! @} */\r
11846 \r
11847 /*! @name AOREG1 - General purpose always on domain data storage [Reset by: PoR, Brown Out Detectors Reset] */\r
11848 /*! @{ */\r
11849 #define PMC_AOREG1_DATA31_0_MASK                 (0xFFFFFFFFU)\r
11850 #define PMC_AOREG1_DATA31_0_SHIFT                (0U)\r
11851 #define PMC_AOREG1_DATA31_0(x)                   (((uint32_t)(((uint32_t)(x)) << PMC_AOREG1_DATA31_0_SHIFT)) & PMC_AOREG1_DATA31_0_MASK)\r
11852 /*! @} */\r
11853 \r
11854 /*! @name RTCOSC32K - RTC 1 KHZ and 1 Hz clocks source control register [Reset by: PoR, Brown Out Detectors Reset] */\r
11855 /*! @{ */\r
11856 #define PMC_RTCOSC32K_SEL_MASK                   (0x1U)\r
11857 #define PMC_RTCOSC32K_SEL_SHIFT                  (0U)\r
11858 /*! SEL - Select the 32K oscillator to be used in Deep Power Down Mode for the RTC (either XTAL32KHz or FRO32KHz) .\r
11859  *  0b0..FRO 32 KHz.\r
11860  *  0b1..XTAL 32KHz.\r
11861  */\r
11862 #define PMC_RTCOSC32K_SEL(x)                     (((uint32_t)(((uint32_t)(x)) << PMC_RTCOSC32K_SEL_SHIFT)) & PMC_RTCOSC32K_SEL_MASK)\r
11863 #define PMC_RTCOSC32K_CLK1KHZDIV_MASK            (0xEU)\r
11864 #define PMC_RTCOSC32K_CLK1KHZDIV_SHIFT           (1U)\r
11865 #define PMC_RTCOSC32K_CLK1KHZDIV(x)              (((uint32_t)(((uint32_t)(x)) << PMC_RTCOSC32K_CLK1KHZDIV_SHIFT)) & PMC_RTCOSC32K_CLK1KHZDIV_MASK)\r
11866 #define PMC_RTCOSC32K_CLK1KHZDIVUPDATEREQ_MASK   (0x8000U)\r
11867 #define PMC_RTCOSC32K_CLK1KHZDIVUPDATEREQ_SHIFT  (15U)\r
11868 #define PMC_RTCOSC32K_CLK1KHZDIVUPDATEREQ(x)     (((uint32_t)(((uint32_t)(x)) << PMC_RTCOSC32K_CLK1KHZDIVUPDATEREQ_SHIFT)) & PMC_RTCOSC32K_CLK1KHZDIVUPDATEREQ_MASK)\r
11869 #define PMC_RTCOSC32K_CLK1HZDIV_MASK             (0x7FF0000U)\r
11870 #define PMC_RTCOSC32K_CLK1HZDIV_SHIFT            (16U)\r
11871 #define PMC_RTCOSC32K_CLK1HZDIV(x)               (((uint32_t)(((uint32_t)(x)) << PMC_RTCOSC32K_CLK1HZDIV_SHIFT)) & PMC_RTCOSC32K_CLK1HZDIV_MASK)\r
11872 #define PMC_RTCOSC32K_CLK1HZDIVHALT_MASK         (0x40000000U)\r
11873 #define PMC_RTCOSC32K_CLK1HZDIVHALT_SHIFT        (30U)\r
11874 #define PMC_RTCOSC32K_CLK1HZDIVHALT(x)           (((uint32_t)(((uint32_t)(x)) << PMC_RTCOSC32K_CLK1HZDIVHALT_SHIFT)) & PMC_RTCOSC32K_CLK1HZDIVHALT_MASK)\r
11875 #define PMC_RTCOSC32K_CLK1HZDIVUPDATEREQ_MASK    (0x80000000U)\r
11876 #define PMC_RTCOSC32K_CLK1HZDIVUPDATEREQ_SHIFT   (31U)\r
11877 #define PMC_RTCOSC32K_CLK1HZDIVUPDATEREQ(x)      (((uint32_t)(((uint32_t)(x)) << PMC_RTCOSC32K_CLK1HZDIVUPDATEREQ_SHIFT)) & PMC_RTCOSC32K_CLK1HZDIVUPDATEREQ_MASK)\r
11878 /*! @} */\r
11879 \r
11880 /*! @name OSTIMER - OS Timer control register [Reset by: PoR, Brown Out Detectors Reset] */\r
11881 /*! @{ */\r
11882 #define PMC_OSTIMER_SOFTRESET_MASK               (0x1U)\r
11883 #define PMC_OSTIMER_SOFTRESET_SHIFT              (0U)\r
11884 #define PMC_OSTIMER_SOFTRESET(x)                 (((uint32_t)(((uint32_t)(x)) << PMC_OSTIMER_SOFTRESET_SHIFT)) & PMC_OSTIMER_SOFTRESET_MASK)\r
11885 #define PMC_OSTIMER_CLOCKENABLE_MASK             (0x2U)\r
11886 #define PMC_OSTIMER_CLOCKENABLE_SHIFT            (1U)\r
11887 #define PMC_OSTIMER_CLOCKENABLE(x)               (((uint32_t)(((uint32_t)(x)) << PMC_OSTIMER_CLOCKENABLE_SHIFT)) & PMC_OSTIMER_CLOCKENABLE_MASK)\r
11888 #define PMC_OSTIMER_DPDWAKEUPENABLE_MASK         (0x4U)\r
11889 #define PMC_OSTIMER_DPDWAKEUPENABLE_SHIFT        (2U)\r
11890 #define PMC_OSTIMER_DPDWAKEUPENABLE(x)           (((uint32_t)(((uint32_t)(x)) << PMC_OSTIMER_DPDWAKEUPENABLE_SHIFT)) & PMC_OSTIMER_DPDWAKEUPENABLE_MASK)\r
11891 #define PMC_OSTIMER_OSC32KPD_MASK                (0x8U)\r
11892 #define PMC_OSTIMER_OSC32KPD_SHIFT               (3U)\r
11893 #define PMC_OSTIMER_OSC32KPD(x)                  (((uint32_t)(((uint32_t)(x)) << PMC_OSTIMER_OSC32KPD_SHIFT)) & PMC_OSTIMER_OSC32KPD_MASK)\r
11894 /*! @} */\r
11895 \r
11896 /*! @name PDSLEEPCFG0 - Controls the power to various modules during Low Power modes - DEEP SLEEP, POWER DOWN and DEEP POWER DOWN [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Software Reset] */\r
11897 /*! @{ */\r
11898 #define PMC_PDSLEEPCFG0_PDEN_DCDC_MASK           (0x1U)\r
11899 #define PMC_PDSLEEPCFG0_PDEN_DCDC_SHIFT          (0U)\r
11900 /*! PDEN_DCDC - Controls DCDC power during DEEP SLEEP (DCDC is always shut down during POWER DOWN and DEEP POWER DOWN).\r
11901  *  0b0..DCDC is powered on during low power mode..\r
11902  *  0b1..DCDC is powered off during low power mode..\r
11903  */\r
11904 #define PMC_PDSLEEPCFG0_PDEN_DCDC(x)             (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_DCDC_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_DCDC_MASK)\r
11905 #define PMC_PDSLEEPCFG0_PDEN_BIAS_MASK           (0x2U)\r
11906 #define PMC_PDSLEEPCFG0_PDEN_BIAS_SHIFT          (1U)\r
11907 /*! PDEN_BIAS - Controls Analog Bias power during DEEP SLEEP and POWER DOWN (always shut down during DEEP POWER DOWN).\r
11908  *  0b0..Analog Bias is powered on during low power mode..\r
11909  *  0b1..Analog Bias is powered off during low power mode..\r
11910  */\r
11911 #define PMC_PDSLEEPCFG0_PDEN_BIAS(x)             (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_BIAS_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_BIAS_MASK)\r
11912 #define PMC_PDSLEEPCFG0_PDEN_BODCORE_MASK        (0x4U)\r
11913 #define PMC_PDSLEEPCFG0_PDEN_BODCORE_SHIFT       (2U)\r
11914 /*! PDEN_BODCORE - Controls Core Logic BoD power during DEEP SLEEP and POWER DOWN (always shut down during DEEP POWER DOWN).\r
11915  *  0b0..BOD CORE is powered on during low power mode..\r
11916  *  0b1..BOD CORE is powered off during low power mode..\r
11917  */\r
11918 #define PMC_PDSLEEPCFG0_PDEN_BODCORE(x)          (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_BODCORE_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_BODCORE_MASK)\r
11919 #define PMC_PDSLEEPCFG0_PDEN_BODVBAT_MASK        (0x8U)\r
11920 #define PMC_PDSLEEPCFG0_PDEN_BODVBAT_SHIFT       (3U)\r
11921 /*! PDEN_BODVBAT - Controls VBAT BoD power during DEEP SLEEP and POWER DOWN (always shut down during DEEP POWER DOWN).\r
11922  *  0b0..BOD VBAT is powered on during low power mode..\r
11923  *  0b1..BOD VBAT is powered off during low power mode..\r
11924  */\r
11925 #define PMC_PDSLEEPCFG0_PDEN_BODVBAT(x)          (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_BODVBAT_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_BODVBAT_MASK)\r
11926 #define PMC_PDSLEEPCFG0_PDEN_FRO1M_MASK          (0x10U)\r
11927 #define PMC_PDSLEEPCFG0_PDEN_FRO1M_SHIFT         (4U)\r
11928 /*! PDEN_FRO1M - Controls 1 MHz Free Running Oscillator power during DEEP SLEEP, POWER DOWN and DEEP POWER DOWN.\r
11929  *  0b0..FRO 1MHz is powered on during low power mode..\r
11930  *  0b1..FRO 1MHz is powered off during low power mode..\r
11931  */\r
11932 #define PMC_PDSLEEPCFG0_PDEN_FRO1M(x)            (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_FRO1M_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_FRO1M_MASK)\r
11933 #define PMC_PDSLEEPCFG0_PDEN_FRO192M_MASK        (0x20U)\r
11934 #define PMC_PDSLEEPCFG0_PDEN_FRO192M_SHIFT       (5U)\r
11935 /*! PDEN_FRO192M - Controls 192MHz Free Running Oscillator power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
11936  *  0b0..FRO 192 MHz is powered on during low power mode..\r
11937  *  0b1..FRO 192 MHz is powered off during low power mode..\r
11938  */\r
11939 #define PMC_PDSLEEPCFG0_PDEN_FRO192M(x)          (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_FRO192M_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_FRO192M_MASK)\r
11940 #define PMC_PDSLEEPCFG0_PDEN_FRO32K_MASK         (0x40U)\r
11941 #define PMC_PDSLEEPCFG0_PDEN_FRO32K_SHIFT        (6U)\r
11942 /*! PDEN_FRO32K - Controls power during DEEP SLEEP, POWER DOWN and DEEP POWER DOWN.\r
11943  *  0b0..FRO 32 KHz is powered on during low power mode..\r
11944  *  0b1..FRO 32 KHz is powered off during low power mode..\r
11945  */\r
11946 #define PMC_PDSLEEPCFG0_PDEN_FRO32K(x)           (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_FRO32K_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_FRO32K_MASK)\r
11947 #define PMC_PDSLEEPCFG0_PDEN_XTAL32K_MASK        (0x80U)\r
11948 #define PMC_PDSLEEPCFG0_PDEN_XTAL32K_SHIFT       (7U)\r
11949 /*! PDEN_XTAL32K - Controls crystal 32 KHz power during DEEP SLEEP, POWER DOWN and DEEP POWER DOWN.\r
11950  *  0b0..crystal 32 KHz is powered on during low power mode..\r
11951  *  0b1..crystal 32 KHz is powered off during low power mode..\r
11952  */\r
11953 #define PMC_PDSLEEPCFG0_PDEN_XTAL32K(x)          (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_XTAL32K_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_XTAL32K_MASK)\r
11954 #define PMC_PDSLEEPCFG0_PDEN_XTAL32M_MASK        (0x100U)\r
11955 #define PMC_PDSLEEPCFG0_PDEN_XTAL32M_SHIFT       (8U)\r
11956 /*! PDEN_XTAL32M - Controls crystal 32 MHz power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
11957  *  0b0..crystal 32 MHz is powered on during low power mode..\r
11958  *  0b1..crystal 32 MHz is powered off during low power mode..\r
11959  */\r
11960 #define PMC_PDSLEEPCFG0_PDEN_XTAL32M(x)          (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_XTAL32M_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_XTAL32M_MASK)\r
11961 #define PMC_PDSLEEPCFG0_PDEN_PLL0_MASK           (0x200U)\r
11962 #define PMC_PDSLEEPCFG0_PDEN_PLL0_SHIFT          (9U)\r
11963 /*! PDEN_PLL0 - Controls System PLL (also refered as PLL0) power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
11964  *  0b0..System PLL (also refered as PLL0) is powered on during low power mode..\r
11965  *  0b1..System PLL (also refered as PLL0) is powered off during low power mode..\r
11966  */\r
11967 #define PMC_PDSLEEPCFG0_PDEN_PLL0(x)             (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_PLL0_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_PLL0_MASK)\r
11968 #define PMC_PDSLEEPCFG0_PDEN_PLL1_MASK           (0x400U)\r
11969 #define PMC_PDSLEEPCFG0_PDEN_PLL1_SHIFT          (10U)\r
11970 /*! PDEN_PLL1 - Controls USB PLL (also refered as PLL1) power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
11971  *  0b0..USB PLL (also refered as PLL1) is powered on during low power mode..\r
11972  *  0b1..USB PLL (also refered as PLL1) is powered off during low power mode..\r
11973  */\r
11974 #define PMC_PDSLEEPCFG0_PDEN_PLL1(x)             (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_PLL1_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_PLL1_MASK)\r
11975 #define PMC_PDSLEEPCFG0_PDEN_USBFSPHY_MASK       (0x800U)\r
11976 #define PMC_PDSLEEPCFG0_PDEN_USBFSPHY_SHIFT      (11U)\r
11977 /*! PDEN_USBFSPHY - Controls USB Full Speed phy power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
11978  *  0b0..USB Full Speed phy is powered on during low power mode..\r
11979  *  0b1..USB Full Speed phy is powered off during low power mode..\r
11980  */\r
11981 #define PMC_PDSLEEPCFG0_PDEN_USBFSPHY(x)         (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_USBFSPHY_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_USBFSPHY_MASK)\r
11982 #define PMC_PDSLEEPCFG0_PDEN_USBHSPHY_MASK       (0x1000U)\r
11983 #define PMC_PDSLEEPCFG0_PDEN_USBHSPHY_SHIFT      (12U)\r
11984 /*! PDEN_USBHSPHY - Controls USB High Speed Phy power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
11985  *  0b0..USB High Speed Phy is powered on during low power mode..\r
11986  *  0b1..USB High Speed Phy is powered off during low power mode..\r
11987  */\r
11988 #define PMC_PDSLEEPCFG0_PDEN_USBHSPHY(x)         (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_USBHSPHY_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_USBHSPHY_MASK)\r
11989 #define PMC_PDSLEEPCFG0_PDEN_COMP_MASK           (0x2000U)\r
11990 #define PMC_PDSLEEPCFG0_PDEN_COMP_SHIFT          (13U)\r
11991 /*! PDEN_COMP - Controls Analog Comparator power during DEEP SLEEP and POWER DOWN (always shut down during DEEP POWER DOWN).\r
11992  *  0b0..Analog Comparator is powered on during low power mode..\r
11993  *  0b1..Analog Comparator is powered off during low power mode..\r
11994  */\r
11995 #define PMC_PDSLEEPCFG0_PDEN_COMP(x)             (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_COMP_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_COMP_MASK)\r
11996 #define PMC_PDSLEEPCFG0_PDEN_TEMPSENS_MASK       (0x4000U)\r
11997 #define PMC_PDSLEEPCFG0_PDEN_TEMPSENS_SHIFT      (14U)\r
11998 /*! PDEN_TEMPSENS - Controls Temperature Sensor power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
11999  *  0b0..Temperature Sensor is powered on during low power mode..\r
12000  *  0b1..Temperature Sensor is powered off during low power mode..\r
12001  */\r
12002 #define PMC_PDSLEEPCFG0_PDEN_TEMPSENS(x)         (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_TEMPSENS_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_TEMPSENS_MASK)\r
12003 #define PMC_PDSLEEPCFG0_PDEN_GPADC_MASK          (0x8000U)\r
12004 #define PMC_PDSLEEPCFG0_PDEN_GPADC_SHIFT         (15U)\r
12005 /*! PDEN_GPADC - Controls General Purpose ADC (GPADC) power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
12006  *  0b0..General Purpose ADC (GPADC) is powered on during low power mode..\r
12007  *  0b1..General Purpose ADC (GPADC) is powered off during low power mode..\r
12008  */\r
12009 #define PMC_PDSLEEPCFG0_PDEN_GPADC(x)            (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_GPADC_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_GPADC_MASK)\r
12010 #define PMC_PDSLEEPCFG0_PDEN_LDOMEM_MASK         (0x10000U)\r
12011 #define PMC_PDSLEEPCFG0_PDEN_LDOMEM_SHIFT        (16U)\r
12012 /*! PDEN_LDOMEM - Controls Memories LDO power during DEEP SLEEP, POWER DOWN and DEEP POWER DOWN.\r
12013  *  0b0..Memories LDO is powered on during low power mode..\r
12014  *  0b1..Memories LDO is powered off during low power mode..\r
12015  */\r
12016 #define PMC_PDSLEEPCFG0_PDEN_LDOMEM(x)           (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_LDOMEM_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_LDOMEM_MASK)\r
12017 #define PMC_PDSLEEPCFG0_PDEN_LDODEEPSLEEP_MASK   (0x20000U)\r
12018 #define PMC_PDSLEEPCFG0_PDEN_LDODEEPSLEEP_SHIFT  (17U)\r
12019 /*! PDEN_LDODEEPSLEEP - Controls Deep Sleep LDO power during DEEP SLEEP and POWER DOWN (always shut down during DEEP POWER DOWN).\r
12020  *  0b0..Deep Sleep LDO is powered on during low power mode..\r
12021  *  0b1..Deep Sleep LDO is powered off during low power mode..\r
12022  */\r
12023 #define PMC_PDSLEEPCFG0_PDEN_LDODEEPSLEEP(x)     (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_LDODEEPSLEEP_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_LDODEEPSLEEP_MASK)\r
12024 #define PMC_PDSLEEPCFG0_PDEN_LDOUSBHS_MASK       (0x40000U)\r
12025 #define PMC_PDSLEEPCFG0_PDEN_LDOUSBHS_SHIFT      (18U)\r
12026 /*! PDEN_LDOUSBHS - Controls USB high speed LDO power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
12027  *  0b0..USB high speed LDO is powered on during low power mode..\r
12028  *  0b1..USB high speed LDO is powered off during low power mode..\r
12029  */\r
12030 #define PMC_PDSLEEPCFG0_PDEN_LDOUSBHS(x)         (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_LDOUSBHS_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_LDOUSBHS_MASK)\r
12031 #define PMC_PDSLEEPCFG0_PDEN_AUXBIAS_MASK        (0x80000U)\r
12032 #define PMC_PDSLEEPCFG0_PDEN_AUXBIAS_SHIFT       (19U)\r
12033 /*! PDEN_AUXBIAS - during DEEP SLEEP and POWER DOWN (always shut down during DEEP POWER DOWN).\r
12034  *  0b0..is powered on during low power mode..\r
12035  *  0b1..is powered off during low power mode..\r
12036  */\r
12037 #define PMC_PDSLEEPCFG0_PDEN_AUXBIAS(x)          (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_AUXBIAS_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_AUXBIAS_MASK)\r
12038 #define PMC_PDSLEEPCFG0_PDEN_LDOXO32M_MASK       (0x100000U)\r
12039 #define PMC_PDSLEEPCFG0_PDEN_LDOXO32M_SHIFT      (20U)\r
12040 /*! PDEN_LDOXO32M - Controls crystal 32 MHz LDO power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
12041  *  0b0..crystal 32 MHz LDO is powered on during low power mode..\r
12042  *  0b1..crystal 32 MHz LDO is powered off during low power mode..\r
12043  */\r
12044 #define PMC_PDSLEEPCFG0_PDEN_LDOXO32M(x)         (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_LDOXO32M_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_LDOXO32M_MASK)\r
12045 #define PMC_PDSLEEPCFG0_PDEN_LDOFLASHNV_MASK     (0x200000U)\r
12046 #define PMC_PDSLEEPCFG0_PDEN_LDOFLASHNV_SHIFT    (21U)\r
12047 /*! PDEN_LDOFLASHNV - Controls Flash NV (high voltage) LDO power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
12048  *  0b0..Flash NV (high voltage) is powered on during low power mode..\r
12049  *  0b1..Flash NV (high voltage) is powered off during low power mode..\r
12050  */\r
12051 #define PMC_PDSLEEPCFG0_PDEN_LDOFLASHNV(x)       (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_LDOFLASHNV_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_LDOFLASHNV_MASK)\r
12052 #define PMC_PDSLEEPCFG0_PDEN_RNG_MASK            (0x400000U)\r
12053 #define PMC_PDSLEEPCFG0_PDEN_RNG_SHIFT           (22U)\r
12054 /*! PDEN_RNG - Controls True Random Number Genetaor (TRNG) clock sources power during DEEP SLEEP (always shut down during POWER DOWN and DEEP POWER DOWN).\r
12055  *  0b0..True Random Number Genetaor (TRNG) clock sources are powered on during low power mode..\r
12056  *  0b1..True Random Number Genetaor (TRNG) clock sources are powered off during low power mode..\r
12057  */\r
12058 #define PMC_PDSLEEPCFG0_PDEN_RNG(x)              (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_RNG_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_RNG_MASK)\r
12059 #define PMC_PDSLEEPCFG0_PDEN_PLL0_SSCG_MASK      (0x800000U)\r
12060 #define PMC_PDSLEEPCFG0_PDEN_PLL0_SSCG_SHIFT     (23U)\r
12061 /*! PDEN_PLL0_SSCG - Controls PLL0 Spread Sprectrum module power during DEEP SLEEP (PLL0 Spread Spectrum is always shut down during POWER DOWN and DEEP POWER DOWN).\r
12062  *  0b0..PLL0 Spread Sprectrum module is powered on during low power mode..\r
12063  *  0b1..PLL0 Spread Sprectrum module is powered off during low power mode..\r
12064  */\r
12065 #define PMC_PDSLEEPCFG0_PDEN_PLL0_SSCG(x)        (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_PLL0_SSCG_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_PLL0_SSCG_MASK)\r
12066 #define PMC_PDSLEEPCFG0_PDEN_ROM_MASK            (0x1000000U)\r
12067 #define PMC_PDSLEEPCFG0_PDEN_ROM_SHIFT           (24U)\r
12068 /*! PDEN_ROM - Controls ROM power during DEEP SLEEP (ROM is always shut down during POWER DOWN and DEEP POWER DOWN).\r
12069  *  0b0..ROM is powered on during low power mode..\r
12070  *  0b1..ROM is powered off during low power mode..\r
12071  */\r
12072 #define PMC_PDSLEEPCFG0_PDEN_ROM(x)              (((uint32_t)(((uint32_t)(x)) << PMC_PDSLEEPCFG0_PDEN_ROM_SHIFT)) & PMC_PDSLEEPCFG0_PDEN_ROM_MASK)\r
12073 /*! @} */\r
12074 \r
12075 /*! @name PDRUNCFG0 - Controls the power to various analog blocks [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset] */\r
12076 /*! @{ */\r
12077 #define PMC_PDRUNCFG0_PDEN_DCDC_MASK             (0x1U)\r
12078 #define PMC_PDRUNCFG0_PDEN_DCDC_SHIFT            (0U)\r
12079 /*! PDEN_DCDC - Controls power to Bulk DCDC Converter.\r
12080  *  0b0..DCDC is powered.\r
12081  *  0b1..DCDC is powered down.\r
12082  */\r
12083 #define PMC_PDRUNCFG0_PDEN_DCDC(x)               (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_DCDC_SHIFT)) & PMC_PDRUNCFG0_PDEN_DCDC_MASK)\r
12084 #define PMC_PDRUNCFG0_PDEN_BIAS_MASK             (0x2U)\r
12085 #define PMC_PDRUNCFG0_PDEN_BIAS_SHIFT            (1U)\r
12086 /*! PDEN_BIAS - Controls power to .\r
12087  *  0b0..Analog Bias is powered.\r
12088  *  0b1..Analog Bias is powered down.\r
12089  */\r
12090 #define PMC_PDRUNCFG0_PDEN_BIAS(x)               (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_BIAS_SHIFT)) & PMC_PDRUNCFG0_PDEN_BIAS_MASK)\r
12091 #define PMC_PDRUNCFG0_PDEN_BODCORE_MASK          (0x4U)\r
12092 #define PMC_PDRUNCFG0_PDEN_BODCORE_SHIFT         (2U)\r
12093 /*! PDEN_BODCORE - Controls power to Core Brown Out Detector (BOD).\r
12094  *  0b0..BOD CORE is powered.\r
12095  *  0b1..BOD CORE is powered down.\r
12096  */\r
12097 #define PMC_PDRUNCFG0_PDEN_BODCORE(x)            (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_BODCORE_SHIFT)) & PMC_PDRUNCFG0_PDEN_BODCORE_MASK)\r
12098 #define PMC_PDRUNCFG0_PDEN_BODVBAT_MASK          (0x8U)\r
12099 #define PMC_PDRUNCFG0_PDEN_BODVBAT_SHIFT         (3U)\r
12100 /*! PDEN_BODVBAT - Controls power to VBAT Brown Out Detector (BOD).\r
12101  *  0b0..BOD VBAT is powered.\r
12102  *  0b1..BOD VBAT is powered down.\r
12103  */\r
12104 #define PMC_PDRUNCFG0_PDEN_BODVBAT(x)            (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_BODVBAT_SHIFT)) & PMC_PDRUNCFG0_PDEN_BODVBAT_MASK)\r
12105 #define PMC_PDRUNCFG0_PDEN_FRO192M_MASK          (0x20U)\r
12106 #define PMC_PDRUNCFG0_PDEN_FRO192M_SHIFT         (5U)\r
12107 /*! PDEN_FRO192M - Controls power to the Free Running Oscillator (FRO) 192 MHz; The 12MHz, 48 MHz and 96 MHz clocks are derived from this FRO.\r
12108  *  0b0..FRO 192MHz is powered.\r
12109  *  0b1..FRO 192MHz is powered down.\r
12110  */\r
12111 #define PMC_PDRUNCFG0_PDEN_FRO192M(x)            (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_FRO192M_SHIFT)) & PMC_PDRUNCFG0_PDEN_FRO192M_MASK)\r
12112 #define PMC_PDRUNCFG0_PDEN_FRO32K_MASK           (0x40U)\r
12113 #define PMC_PDRUNCFG0_PDEN_FRO32K_SHIFT          (6U)\r
12114 /*! PDEN_FRO32K - Controls power to the Free Running Oscillator (FRO) 32 KHz.\r
12115  *  0b0..FRO32KHz is powered.\r
12116  *  0b1..FRO32KHz is powered down.\r
12117  */\r
12118 #define PMC_PDRUNCFG0_PDEN_FRO32K(x)             (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_FRO32K_SHIFT)) & PMC_PDRUNCFG0_PDEN_FRO32K_MASK)\r
12119 #define PMC_PDRUNCFG0_PDEN_XTAL32K_MASK          (0x80U)\r
12120 #define PMC_PDRUNCFG0_PDEN_XTAL32K_SHIFT         (7U)\r
12121 /*! PDEN_XTAL32K - Controls power to crystal 32 KHz.\r
12122  *  0b0..Crystal 32KHz is powered.\r
12123  *  0b1..Crystal 32KHz is powered down.\r
12124  */\r
12125 #define PMC_PDRUNCFG0_PDEN_XTAL32K(x)            (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_XTAL32K_SHIFT)) & PMC_PDRUNCFG0_PDEN_XTAL32K_MASK)\r
12126 #define PMC_PDRUNCFG0_PDEN_XTAL32M_MASK          (0x100U)\r
12127 #define PMC_PDRUNCFG0_PDEN_XTAL32M_SHIFT         (8U)\r
12128 /*! PDEN_XTAL32M - Controls power to crystal 32 MHz.\r
12129  *  0b0..Crystal 32MHz is powered.\r
12130  *  0b1..Crystal 32MHz is powered down.\r
12131  */\r
12132 #define PMC_PDRUNCFG0_PDEN_XTAL32M(x)            (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_XTAL32M_SHIFT)) & PMC_PDRUNCFG0_PDEN_XTAL32M_MASK)\r
12133 #define PMC_PDRUNCFG0_PDEN_PLL0_MASK             (0x200U)\r
12134 #define PMC_PDRUNCFG0_PDEN_PLL0_SHIFT            (9U)\r
12135 /*! PDEN_PLL0 - Controls power to System PLL (also refered as PLL0).\r
12136  *  0b0..PLL0 is powered.\r
12137  *  0b1..PLL0 is powered down.\r
12138  */\r
12139 #define PMC_PDRUNCFG0_PDEN_PLL0(x)               (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_PLL0_SHIFT)) & PMC_PDRUNCFG0_PDEN_PLL0_MASK)\r
12140 #define PMC_PDRUNCFG0_PDEN_PLL1_MASK             (0x400U)\r
12141 #define PMC_PDRUNCFG0_PDEN_PLL1_SHIFT            (10U)\r
12142 /*! PDEN_PLL1 - Controls power to USB PLL (also refered as PLL1).\r
12143  *  0b0..PLL1 is powered.\r
12144  *  0b1..PLL1 is powered down.\r
12145  */\r
12146 #define PMC_PDRUNCFG0_PDEN_PLL1(x)               (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_PLL1_SHIFT)) & PMC_PDRUNCFG0_PDEN_PLL1_MASK)\r
12147 #define PMC_PDRUNCFG0_PDEN_USBFSPHY_MASK         (0x800U)\r
12148 #define PMC_PDRUNCFG0_PDEN_USBFSPHY_SHIFT        (11U)\r
12149 /*! PDEN_USBFSPHY - Controls power to USB Full Speed phy.\r
12150  *  0b0..USB Full Speed phy is powered.\r
12151  *  0b1..USB Full Speed phy is powered down.\r
12152  */\r
12153 #define PMC_PDRUNCFG0_PDEN_USBFSPHY(x)           (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_USBFSPHY_SHIFT)) & PMC_PDRUNCFG0_PDEN_USBFSPHY_MASK)\r
12154 #define PMC_PDRUNCFG0_PDEN_USBHSPHY_MASK         (0x1000U)\r
12155 #define PMC_PDRUNCFG0_PDEN_USBHSPHY_SHIFT        (12U)\r
12156 /*! PDEN_USBHSPHY - Controls power to USB High Speed Phy.\r
12157  *  0b0..USB HS phy is powered.\r
12158  *  0b1..USB HS phy is powered down.\r
12159  */\r
12160 #define PMC_PDRUNCFG0_PDEN_USBHSPHY(x)           (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_USBHSPHY_SHIFT)) & PMC_PDRUNCFG0_PDEN_USBHSPHY_MASK)\r
12161 #define PMC_PDRUNCFG0_PDEN_COMP_MASK             (0x2000U)\r
12162 #define PMC_PDRUNCFG0_PDEN_COMP_SHIFT            (13U)\r
12163 /*! PDEN_COMP - Controls power to Analog Comparator.\r
12164  *  0b0..Analog Comparator is powered.\r
12165  *  0b1..Analog Comparator is powered down.\r
12166  */\r
12167 #define PMC_PDRUNCFG0_PDEN_COMP(x)               (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_COMP_SHIFT)) & PMC_PDRUNCFG0_PDEN_COMP_MASK)\r
12168 #define PMC_PDRUNCFG0_PDEN_TEMPSENS_MASK         (0x4000U)\r
12169 #define PMC_PDRUNCFG0_PDEN_TEMPSENS_SHIFT        (14U)\r
12170 /*! PDEN_TEMPSENS - Controls power to Temperature Sensor.\r
12171  *  0b0..Temperature Sensor is powered.\r
12172  *  0b1..Temperature Sensor is powered down.\r
12173  */\r
12174 #define PMC_PDRUNCFG0_PDEN_TEMPSENS(x)           (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_TEMPSENS_SHIFT)) & PMC_PDRUNCFG0_PDEN_TEMPSENS_MASK)\r
12175 #define PMC_PDRUNCFG0_PDEN_GPADC_MASK            (0x8000U)\r
12176 #define PMC_PDRUNCFG0_PDEN_GPADC_SHIFT           (15U)\r
12177 /*! PDEN_GPADC - Controls power to General Purpose ADC (GPADC).\r
12178  *  0b0..GPADC is powered.\r
12179  *  0b1..GPADC is powered down.\r
12180  */\r
12181 #define PMC_PDRUNCFG0_PDEN_GPADC(x)              (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_GPADC_SHIFT)) & PMC_PDRUNCFG0_PDEN_GPADC_MASK)\r
12182 #define PMC_PDRUNCFG0_PDEN_LDOMEM_MASK           (0x10000U)\r
12183 #define PMC_PDRUNCFG0_PDEN_LDOMEM_SHIFT          (16U)\r
12184 /*! PDEN_LDOMEM - Controls power to Memories LDO.\r
12185  *  0b0..Memories LDO is powered.\r
12186  *  0b1..Memories LDO is powered down.\r
12187  */\r
12188 #define PMC_PDRUNCFG0_PDEN_LDOMEM(x)             (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_LDOMEM_SHIFT)) & PMC_PDRUNCFG0_PDEN_LDOMEM_MASK)\r
12189 #define PMC_PDRUNCFG0_PDEN_LDODEEPSLEEP_MASK     (0x20000U)\r
12190 #define PMC_PDRUNCFG0_PDEN_LDODEEPSLEEP_SHIFT    (17U)\r
12191 /*! PDEN_LDODEEPSLEEP - Controls power to Deep Sleep LDO.\r
12192  *  0b0..Deep Sleep LDO is powered.\r
12193  *  0b1..Deep Sleep LDO is powered down.\r
12194  */\r
12195 #define PMC_PDRUNCFG0_PDEN_LDODEEPSLEEP(x)       (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_LDODEEPSLEEP_SHIFT)) & PMC_PDRUNCFG0_PDEN_LDODEEPSLEEP_MASK)\r
12196 #define PMC_PDRUNCFG0_PDEN_LDOUSBHS_MASK         (0x40000U)\r
12197 #define PMC_PDRUNCFG0_PDEN_LDOUSBHS_SHIFT        (18U)\r
12198 /*! PDEN_LDOUSBHS - Controls power to USB high speed LDO.\r
12199  *  0b0..USB high speed LDO is powered.\r
12200  *  0b1..USB high speed LDO is powered down.\r
12201  */\r
12202 #define PMC_PDRUNCFG0_PDEN_LDOUSBHS(x)           (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_LDOUSBHS_SHIFT)) & PMC_PDRUNCFG0_PDEN_LDOUSBHS_MASK)\r
12203 #define PMC_PDRUNCFG0_PDEN_AUXBIAS_MASK          (0x80000U)\r
12204 #define PMC_PDRUNCFG0_PDEN_AUXBIAS_SHIFT         (19U)\r
12205 /*! PDEN_AUXBIAS - Controls power to auxiliary biasing (AUXBIAS)\r
12206  *  0b0..auxiliary biasing is powered.\r
12207  *  0b1..auxiliary biasing is powered down.\r
12208  */\r
12209 #define PMC_PDRUNCFG0_PDEN_AUXBIAS(x)            (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_AUXBIAS_SHIFT)) & PMC_PDRUNCFG0_PDEN_AUXBIAS_MASK)\r
12210 #define PMC_PDRUNCFG0_PDEN_LDOXO32M_MASK         (0x100000U)\r
12211 #define PMC_PDRUNCFG0_PDEN_LDOXO32M_SHIFT        (20U)\r
12212 /*! PDEN_LDOXO32M - Controls power to crystal 32 MHz LDO.\r
12213  *  0b0..crystal 32 MHz LDO is powered.\r
12214  *  0b1..crystal 32 MHz LDO is powered down.\r
12215  */\r
12216 #define PMC_PDRUNCFG0_PDEN_LDOXO32M(x)           (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_LDOXO32M_SHIFT)) & PMC_PDRUNCFG0_PDEN_LDOXO32M_MASK)\r
12217 #define PMC_PDRUNCFG0_PDEN_LDOFLASHNV_MASK       (0x200000U)\r
12218 #define PMC_PDRUNCFG0_PDEN_LDOFLASHNV_SHIFT      (21U)\r
12219 /*! PDEN_LDOFLASHNV - Controls power to Flasn NV (high voltage) LDO.\r
12220  *  0b0..Flash NV LDO is powered.\r
12221  *  0b1..Flash NV LDO is powered down.\r
12222  */\r
12223 #define PMC_PDRUNCFG0_PDEN_LDOFLASHNV(x)         (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_LDOFLASHNV_SHIFT)) & PMC_PDRUNCFG0_PDEN_LDOFLASHNV_MASK)\r
12224 #define PMC_PDRUNCFG0_PDEN_RNG_MASK              (0x400000U)\r
12225 #define PMC_PDRUNCFG0_PDEN_RNG_SHIFT             (22U)\r
12226 /*! PDEN_RNG - Controls power to all True Random Number Genetaor (TRNG) clock sources.\r
12227  *  0b0..TRNG clocks are powered.\r
12228  *  0b1..TRNG clocks are powered down.\r
12229  */\r
12230 #define PMC_PDRUNCFG0_PDEN_RNG(x)                (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_RNG_SHIFT)) & PMC_PDRUNCFG0_PDEN_RNG_MASK)\r
12231 #define PMC_PDRUNCFG0_PDEN_PLL0_SSCG_MASK        (0x800000U)\r
12232 #define PMC_PDRUNCFG0_PDEN_PLL0_SSCG_SHIFT       (23U)\r
12233 /*! PDEN_PLL0_SSCG - Controls power to System PLL (PLL0) Spread Spectrum module.\r
12234  *  0b0..PLL0 Sread spectrum module is powered.\r
12235  *  0b1..PLL0 Sread spectrum module is powered down.\r
12236  */\r
12237 #define PMC_PDRUNCFG0_PDEN_PLL0_SSCG(x)          (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFG0_PDEN_PLL0_SSCG_SHIFT)) & PMC_PDRUNCFG0_PDEN_PLL0_SSCG_MASK)\r
12238 /*! @} */\r
12239 \r
12240 /*! @name PDRUNCFGSET0 - Controls the power to various analog blocks [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset] */\r
12241 /*! @{ */\r
12242 #define PMC_PDRUNCFGSET0_PDRUNCFGSET0_MASK       (0xFFFFFFFFU)\r
12243 #define PMC_PDRUNCFGSET0_PDRUNCFGSET0_SHIFT      (0U)\r
12244 #define PMC_PDRUNCFGSET0_PDRUNCFGSET0(x)         (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFGSET0_PDRUNCFGSET0_SHIFT)) & PMC_PDRUNCFGSET0_PDRUNCFGSET0_MASK)\r
12245 /*! @} */\r
12246 \r
12247 /*! @name PDRUNCFGCLR0 - Controls the power to various analog blocks [Reset by: PoR, Pin Reset, Brown Out Detectors Reset, Deep Power Down Reset, Software Reset] */\r
12248 /*! @{ */\r
12249 #define PMC_PDRUNCFGCLR0_PDRUNCFGCLR0_MASK       (0xFFFFFFFFU)\r
12250 #define PMC_PDRUNCFGCLR0_PDRUNCFGCLR0_SHIFT      (0U)\r
12251 #define PMC_PDRUNCFGCLR0_PDRUNCFGCLR0(x)         (((uint32_t)(((uint32_t)(x)) << PMC_PDRUNCFGCLR0_PDRUNCFGCLR0_SHIFT)) & PMC_PDRUNCFGCLR0_PDRUNCFGCLR0_MASK)\r
12252 /*! @} */\r
12253 \r
12254 \r
12255 /*!\r
12256  * @}\r
12257  */ /* end of group PMC_Register_Masks */\r
12258 \r
12259 \r
12260 /* PMC - Peripheral instance base addresses */\r
12261 #if (__ARM_FEATURE_CMSE & 0x2)\r
12262   /** Peripheral PMC base address */\r
12263   #define PMC_BASE                                 (0x50020000u)\r
12264   /** Peripheral PMC base address */\r
12265   #define PMC_BASE_NS                              (0x40020000u)\r
12266   /** Peripheral PMC base pointer */\r
12267   #define PMC                                      ((PMC_Type *)PMC_BASE)\r
12268   /** Peripheral PMC base pointer */\r
12269   #define PMC_NS                                   ((PMC_Type *)PMC_BASE_NS)\r
12270   /** Array initializer of PMC peripheral base addresses */\r
12271   #define PMC_BASE_ADDRS                           { PMC_BASE }\r
12272   /** Array initializer of PMC peripheral base pointers */\r
12273   #define PMC_BASE_PTRS                            { PMC }\r
12274   /** Array initializer of PMC peripheral base addresses */\r
12275   #define PMC_BASE_ADDRS_NS                        { PMC_BASE_NS }\r
12276   /** Array initializer of PMC peripheral base pointers */\r
12277   #define PMC_BASE_PTRS_NS                         { PMC_NS }\r
12278 #else\r
12279   /** Peripheral PMC base address */\r
12280   #define PMC_BASE                                 (0x40020000u)\r
12281   /** Peripheral PMC base pointer */\r
12282   #define PMC                                      ((PMC_Type *)PMC_BASE)\r
12283   /** Array initializer of PMC peripheral base addresses */\r
12284   #define PMC_BASE_ADDRS                           { PMC_BASE }\r
12285   /** Array initializer of PMC peripheral base pointers */\r
12286   #define PMC_BASE_PTRS                            { PMC }\r
12287 #endif\r
12288 \r
12289 /*!\r
12290  * @}\r
12291  */ /* end of group PMC_Peripheral_Access_Layer */\r
12292 \r
12293 \r
12294 /* ----------------------------------------------------------------------------\r
12295    -- POWERQUAD Peripheral Access Layer\r
12296    ---------------------------------------------------------------------------- */\r
12297 \r
12298 /*!\r
12299  * @addtogroup POWERQUAD_Peripheral_Access_Layer POWERQUAD Peripheral Access Layer\r
12300  * @{\r
12301  */\r
12302 \r
12303 /** POWERQUAD - Register Layout Typedef */\r
12304 typedef struct {\r
12305   __IO uint32_t OUTBASE;                           /**< Base address register for output region, offset: 0x0 */\r
12306   __IO uint32_t OUTFORMAT;                         /**< Output format, offset: 0x4 */\r
12307   __IO uint32_t TMPBASE;                           /**< Base address register for temp region, offset: 0x8 */\r
12308   __IO uint32_t TMPFORMAT;                         /**< Temp format, offset: 0xC */\r
12309   __IO uint32_t INABASE;                           /**< Base address register for input A region, offset: 0x10 */\r
12310   __IO uint32_t INAFORMAT;                         /**< Input A format, offset: 0x14 */\r
12311   __IO uint32_t INBBASE;                           /**< Base address register for input B region, offset: 0x18 */\r
12312   __IO uint32_t INBFORMAT;                         /**< Input B format, offset: 0x1C */\r
12313        uint8_t RESERVED_0[224];\r
12314   __IO uint32_t CONTROL;                           /**< PowerQuad Control register, offset: 0x100 */\r
12315   __IO uint32_t LENGTH;                            /**< Length register, offset: 0x104 */\r
12316   __IO uint32_t CPPRE;                             /**< Pre-scale register, offset: 0x108 */\r
12317   __IO uint32_t MISC;                              /**< Misc register, offset: 0x10C */\r
12318   __IO uint32_t CURSORY;                           /**< Cursory register, offset: 0x110 */\r
12319        uint8_t RESERVED_1[108];\r
12320   __IO uint32_t CORDIC_X;                          /**< Cordic input X register, offset: 0x180 */\r
12321   __IO uint32_t CORDIC_Y;                          /**< Cordic input Y register, offset: 0x184 */\r
12322   __IO uint32_t CORDIC_Z;                          /**< Cordic input Z register, offset: 0x188 */\r
12323   __IO uint32_t ERRSTAT;                           /**< Read/Write register where error statuses are captured (sticky), offset: 0x18C */\r
12324   __IO uint32_t INTREN;                            /**< INTERRUPT enable register, offset: 0x190 */\r
12325   __IO uint32_t EVENTEN;                           /**< Event Enable register, offset: 0x194 */\r
12326   __IO uint32_t INTRSTAT;                          /**< INTERRUPT STATUS register, offset: 0x198 */\r
12327        uint8_t RESERVED_2[100];\r
12328   __IO uint32_t GPREG[16];                         /**< General purpose register bank N., array offset: 0x200, array step: 0x4 */\r
12329   __IO uint32_t COMPREG[8];                        /**< Compute register bank, array offset: 0x240, array step: 0x4 */\r
12330 } POWERQUAD_Type;\r
12331 \r
12332 /* ----------------------------------------------------------------------------\r
12333    -- POWERQUAD Register Masks\r
12334    ---------------------------------------------------------------------------- */\r
12335 \r
12336 /*!\r
12337  * @addtogroup POWERQUAD_Register_Masks POWERQUAD Register Masks\r
12338  * @{\r
12339  */\r
12340 \r
12341 /*! @name OUTBASE - Base address register for output region */\r
12342 /*! @{ */\r
12343 #define POWERQUAD_OUTBASE_OUTBASE_MASK           (0xFFFFFFFFU)\r
12344 #define POWERQUAD_OUTBASE_OUTBASE_SHIFT          (0U)\r
12345 #define POWERQUAD_OUTBASE_OUTBASE(x)             (((uint32_t)(((uint32_t)(x)) << POWERQUAD_OUTBASE_OUTBASE_SHIFT)) & POWERQUAD_OUTBASE_OUTBASE_MASK)\r
12346 /*! @} */\r
12347 \r
12348 /*! @name OUTFORMAT - Output format */\r
12349 /*! @{ */\r
12350 #define POWERQUAD_OUTFORMAT_OUT_FORMATINT_MASK   (0x3U)\r
12351 #define POWERQUAD_OUTFORMAT_OUT_FORMATINT_SHIFT  (0U)\r
12352 #define POWERQUAD_OUTFORMAT_OUT_FORMATINT(x)     (((uint32_t)(((uint32_t)(x)) << POWERQUAD_OUTFORMAT_OUT_FORMATINT_SHIFT)) & POWERQUAD_OUTFORMAT_OUT_FORMATINT_MASK)\r
12353 #define POWERQUAD_OUTFORMAT_OUT_FORMATEXT_MASK   (0x30U)\r
12354 #define POWERQUAD_OUTFORMAT_OUT_FORMATEXT_SHIFT  (4U)\r
12355 #define POWERQUAD_OUTFORMAT_OUT_FORMATEXT(x)     (((uint32_t)(((uint32_t)(x)) << POWERQUAD_OUTFORMAT_OUT_FORMATEXT_SHIFT)) & POWERQUAD_OUTFORMAT_OUT_FORMATEXT_MASK)\r
12356 #define POWERQUAD_OUTFORMAT_OUT_SCALER_MASK      (0xFF00U)\r
12357 #define POWERQUAD_OUTFORMAT_OUT_SCALER_SHIFT     (8U)\r
12358 #define POWERQUAD_OUTFORMAT_OUT_SCALER(x)        (((uint32_t)(((uint32_t)(x)) << POWERQUAD_OUTFORMAT_OUT_SCALER_SHIFT)) & POWERQUAD_OUTFORMAT_OUT_SCALER_MASK)\r
12359 /*! @} */\r
12360 \r
12361 /*! @name TMPBASE - Base address register for temp region */\r
12362 /*! @{ */\r
12363 #define POWERQUAD_TMPBASE_TMPBASE_MASK           (0xFFFFFFFFU)\r
12364 #define POWERQUAD_TMPBASE_TMPBASE_SHIFT          (0U)\r
12365 #define POWERQUAD_TMPBASE_TMPBASE(x)             (((uint32_t)(((uint32_t)(x)) << POWERQUAD_TMPBASE_TMPBASE_SHIFT)) & POWERQUAD_TMPBASE_TMPBASE_MASK)\r
12366 /*! @} */\r
12367 \r
12368 /*! @name TMPFORMAT - Temp format */\r
12369 /*! @{ */\r
12370 #define POWERQUAD_TMPFORMAT_TMP_FORMATINT_MASK   (0x3U)\r
12371 #define POWERQUAD_TMPFORMAT_TMP_FORMATINT_SHIFT  (0U)\r
12372 #define POWERQUAD_TMPFORMAT_TMP_FORMATINT(x)     (((uint32_t)(((uint32_t)(x)) << POWERQUAD_TMPFORMAT_TMP_FORMATINT_SHIFT)) & POWERQUAD_TMPFORMAT_TMP_FORMATINT_MASK)\r
12373 #define POWERQUAD_TMPFORMAT_TMP_FORMATEXT_MASK   (0x30U)\r
12374 #define POWERQUAD_TMPFORMAT_TMP_FORMATEXT_SHIFT  (4U)\r
12375 #define POWERQUAD_TMPFORMAT_TMP_FORMATEXT(x)     (((uint32_t)(((uint32_t)(x)) << POWERQUAD_TMPFORMAT_TMP_FORMATEXT_SHIFT)) & POWERQUAD_TMPFORMAT_TMP_FORMATEXT_MASK)\r
12376 #define POWERQUAD_TMPFORMAT_TMP_SCALER_MASK      (0xFF00U)\r
12377 #define POWERQUAD_TMPFORMAT_TMP_SCALER_SHIFT     (8U)\r
12378 #define POWERQUAD_TMPFORMAT_TMP_SCALER(x)        (((uint32_t)(((uint32_t)(x)) << POWERQUAD_TMPFORMAT_TMP_SCALER_SHIFT)) & POWERQUAD_TMPFORMAT_TMP_SCALER_MASK)\r
12379 /*! @} */\r
12380 \r
12381 /*! @name INABASE - Base address register for input A region */\r
12382 /*! @{ */\r
12383 #define POWERQUAD_INABASE_INABASE_MASK           (0xFFFFFFFFU)\r
12384 #define POWERQUAD_INABASE_INABASE_SHIFT          (0U)\r
12385 #define POWERQUAD_INABASE_INABASE(x)             (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INABASE_INABASE_SHIFT)) & POWERQUAD_INABASE_INABASE_MASK)\r
12386 /*! @} */\r
12387 \r
12388 /*! @name INAFORMAT - Input A format */\r
12389 /*! @{ */\r
12390 #define POWERQUAD_INAFORMAT_INA_FORMATINT_MASK   (0x3U)\r
12391 #define POWERQUAD_INAFORMAT_INA_FORMATINT_SHIFT  (0U)\r
12392 #define POWERQUAD_INAFORMAT_INA_FORMATINT(x)     (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INAFORMAT_INA_FORMATINT_SHIFT)) & POWERQUAD_INAFORMAT_INA_FORMATINT_MASK)\r
12393 #define POWERQUAD_INAFORMAT_INA_FORMATEXT_MASK   (0x30U)\r
12394 #define POWERQUAD_INAFORMAT_INA_FORMATEXT_SHIFT  (4U)\r
12395 #define POWERQUAD_INAFORMAT_INA_FORMATEXT(x)     (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INAFORMAT_INA_FORMATEXT_SHIFT)) & POWERQUAD_INAFORMAT_INA_FORMATEXT_MASK)\r
12396 #define POWERQUAD_INAFORMAT_INA_SCALER_MASK      (0xFF00U)\r
12397 #define POWERQUAD_INAFORMAT_INA_SCALER_SHIFT     (8U)\r
12398 #define POWERQUAD_INAFORMAT_INA_SCALER(x)        (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INAFORMAT_INA_SCALER_SHIFT)) & POWERQUAD_INAFORMAT_INA_SCALER_MASK)\r
12399 /*! @} */\r
12400 \r
12401 /*! @name INBBASE - Base address register for input B region */\r
12402 /*! @{ */\r
12403 #define POWERQUAD_INBBASE_INBBASE_MASK           (0xFFFFFFFFU)\r
12404 #define POWERQUAD_INBBASE_INBBASE_SHIFT          (0U)\r
12405 #define POWERQUAD_INBBASE_INBBASE(x)             (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INBBASE_INBBASE_SHIFT)) & POWERQUAD_INBBASE_INBBASE_MASK)\r
12406 /*! @} */\r
12407 \r
12408 /*! @name INBFORMAT - Input B format */\r
12409 /*! @{ */\r
12410 #define POWERQUAD_INBFORMAT_INB_FORMATINT_MASK   (0x3U)\r
12411 #define POWERQUAD_INBFORMAT_INB_FORMATINT_SHIFT  (0U)\r
12412 #define POWERQUAD_INBFORMAT_INB_FORMATINT(x)     (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INBFORMAT_INB_FORMATINT_SHIFT)) & POWERQUAD_INBFORMAT_INB_FORMATINT_MASK)\r
12413 #define POWERQUAD_INBFORMAT_INB_FORMATEXT_MASK   (0x30U)\r
12414 #define POWERQUAD_INBFORMAT_INB_FORMATEXT_SHIFT  (4U)\r
12415 #define POWERQUAD_INBFORMAT_INB_FORMATEXT(x)     (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INBFORMAT_INB_FORMATEXT_SHIFT)) & POWERQUAD_INBFORMAT_INB_FORMATEXT_MASK)\r
12416 #define POWERQUAD_INBFORMAT_INB_SCALER_MASK      (0xFF00U)\r
12417 #define POWERQUAD_INBFORMAT_INB_SCALER_SHIFT     (8U)\r
12418 #define POWERQUAD_INBFORMAT_INB_SCALER(x)        (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INBFORMAT_INB_SCALER_SHIFT)) & POWERQUAD_INBFORMAT_INB_SCALER_MASK)\r
12419 /*! @} */\r
12420 \r
12421 /*! @name CONTROL - PowerQuad Control register */\r
12422 /*! @{ */\r
12423 #define POWERQUAD_CONTROL_DECODE_OPCODE_MASK     (0xFU)\r
12424 #define POWERQUAD_CONTROL_DECODE_OPCODE_SHIFT    (0U)\r
12425 #define POWERQUAD_CONTROL_DECODE_OPCODE(x)       (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CONTROL_DECODE_OPCODE_SHIFT)) & POWERQUAD_CONTROL_DECODE_OPCODE_MASK)\r
12426 #define POWERQUAD_CONTROL_DECODE_MACHINE_MASK    (0xF0U)\r
12427 #define POWERQUAD_CONTROL_DECODE_MACHINE_SHIFT   (4U)\r
12428 #define POWERQUAD_CONTROL_DECODE_MACHINE(x)      (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CONTROL_DECODE_MACHINE_SHIFT)) & POWERQUAD_CONTROL_DECODE_MACHINE_MASK)\r
12429 #define POWERQUAD_CONTROL_INST_BUSY_MASK         (0x80000000U)\r
12430 #define POWERQUAD_CONTROL_INST_BUSY_SHIFT        (31U)\r
12431 #define POWERQUAD_CONTROL_INST_BUSY(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CONTROL_INST_BUSY_SHIFT)) & POWERQUAD_CONTROL_INST_BUSY_MASK)\r
12432 /*! @} */\r
12433 \r
12434 /*! @name LENGTH - Length register */\r
12435 /*! @{ */\r
12436 #define POWERQUAD_LENGTH_INST_LENGTH_MASK        (0xFFFFFFFFU)\r
12437 #define POWERQUAD_LENGTH_INST_LENGTH_SHIFT       (0U)\r
12438 #define POWERQUAD_LENGTH_INST_LENGTH(x)          (((uint32_t)(((uint32_t)(x)) << POWERQUAD_LENGTH_INST_LENGTH_SHIFT)) & POWERQUAD_LENGTH_INST_LENGTH_MASK)\r
12439 /*! @} */\r
12440 \r
12441 /*! @name CPPRE - Pre-scale register */\r
12442 /*! @{ */\r
12443 #define POWERQUAD_CPPRE_CPPRE_IN_MASK            (0xFFU)\r
12444 #define POWERQUAD_CPPRE_CPPRE_IN_SHIFT           (0U)\r
12445 #define POWERQUAD_CPPRE_CPPRE_IN(x)              (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CPPRE_CPPRE_IN_SHIFT)) & POWERQUAD_CPPRE_CPPRE_IN_MASK)\r
12446 #define POWERQUAD_CPPRE_CPPRE_OUT_MASK           (0xFF00U)\r
12447 #define POWERQUAD_CPPRE_CPPRE_OUT_SHIFT          (8U)\r
12448 #define POWERQUAD_CPPRE_CPPRE_OUT(x)             (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CPPRE_CPPRE_OUT_SHIFT)) & POWERQUAD_CPPRE_CPPRE_OUT_MASK)\r
12449 #define POWERQUAD_CPPRE_CPPRE_SAT_MASK           (0x10000U)\r
12450 #define POWERQUAD_CPPRE_CPPRE_SAT_SHIFT          (16U)\r
12451 #define POWERQUAD_CPPRE_CPPRE_SAT(x)             (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CPPRE_CPPRE_SAT_SHIFT)) & POWERQUAD_CPPRE_CPPRE_SAT_MASK)\r
12452 #define POWERQUAD_CPPRE_CPPRE_SAT8_MASK          (0x20000U)\r
12453 #define POWERQUAD_CPPRE_CPPRE_SAT8_SHIFT         (17U)\r
12454 #define POWERQUAD_CPPRE_CPPRE_SAT8(x)            (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CPPRE_CPPRE_SAT8_SHIFT)) & POWERQUAD_CPPRE_CPPRE_SAT8_MASK)\r
12455 /*! @} */\r
12456 \r
12457 /*! @name MISC - Misc register */\r
12458 /*! @{ */\r
12459 #define POWERQUAD_MISC_INST_MISC_MASK            (0xFFFFFFFFU)\r
12460 #define POWERQUAD_MISC_INST_MISC_SHIFT           (0U)\r
12461 #define POWERQUAD_MISC_INST_MISC(x)              (((uint32_t)(((uint32_t)(x)) << POWERQUAD_MISC_INST_MISC_SHIFT)) & POWERQUAD_MISC_INST_MISC_MASK)\r
12462 /*! @} */\r
12463 \r
12464 /*! @name CURSORY - Cursory register */\r
12465 /*! @{ */\r
12466 #define POWERQUAD_CURSORY_CURSORY_MASK           (0x1U)\r
12467 #define POWERQUAD_CURSORY_CURSORY_SHIFT          (0U)\r
12468 #define POWERQUAD_CURSORY_CURSORY(x)             (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CURSORY_CURSORY_SHIFT)) & POWERQUAD_CURSORY_CURSORY_MASK)\r
12469 /*! @} */\r
12470 \r
12471 /*! @name CORDIC_X - Cordic input X register */\r
12472 /*! @{ */\r
12473 #define POWERQUAD_CORDIC_X_CORDIC_X_MASK         (0xFFFFFFFFU)\r
12474 #define POWERQUAD_CORDIC_X_CORDIC_X_SHIFT        (0U)\r
12475 #define POWERQUAD_CORDIC_X_CORDIC_X(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CORDIC_X_CORDIC_X_SHIFT)) & POWERQUAD_CORDIC_X_CORDIC_X_MASK)\r
12476 /*! @} */\r
12477 \r
12478 /*! @name CORDIC_Y - Cordic input Y register */\r
12479 /*! @{ */\r
12480 #define POWERQUAD_CORDIC_Y_CORDIC_Y_MASK         (0xFFFFFFFFU)\r
12481 #define POWERQUAD_CORDIC_Y_CORDIC_Y_SHIFT        (0U)\r
12482 #define POWERQUAD_CORDIC_Y_CORDIC_Y(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CORDIC_Y_CORDIC_Y_SHIFT)) & POWERQUAD_CORDIC_Y_CORDIC_Y_MASK)\r
12483 /*! @} */\r
12484 \r
12485 /*! @name CORDIC_Z - Cordic input Z register */\r
12486 /*! @{ */\r
12487 #define POWERQUAD_CORDIC_Z_CORDIC_Z_MASK         (0xFFFFFFFFU)\r
12488 #define POWERQUAD_CORDIC_Z_CORDIC_Z_SHIFT        (0U)\r
12489 #define POWERQUAD_CORDIC_Z_CORDIC_Z(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_CORDIC_Z_CORDIC_Z_SHIFT)) & POWERQUAD_CORDIC_Z_CORDIC_Z_MASK)\r
12490 /*! @} */\r
12491 \r
12492 /*! @name ERRSTAT - Read/Write register where error statuses are captured (sticky) */\r
12493 /*! @{ */\r
12494 #define POWERQUAD_ERRSTAT_OVERFLOW_MASK          (0x1U)\r
12495 #define POWERQUAD_ERRSTAT_OVERFLOW_SHIFT         (0U)\r
12496 #define POWERQUAD_ERRSTAT_OVERFLOW(x)            (((uint32_t)(((uint32_t)(x)) << POWERQUAD_ERRSTAT_OVERFLOW_SHIFT)) & POWERQUAD_ERRSTAT_OVERFLOW_MASK)\r
12497 #define POWERQUAD_ERRSTAT_NAN_MASK               (0x2U)\r
12498 #define POWERQUAD_ERRSTAT_NAN_SHIFT              (1U)\r
12499 #define POWERQUAD_ERRSTAT_NAN(x)                 (((uint32_t)(((uint32_t)(x)) << POWERQUAD_ERRSTAT_NAN_SHIFT)) & POWERQUAD_ERRSTAT_NAN_MASK)\r
12500 #define POWERQUAD_ERRSTAT_FIXEDOVERFLOW_MASK     (0x4U)\r
12501 #define POWERQUAD_ERRSTAT_FIXEDOVERFLOW_SHIFT    (2U)\r
12502 #define POWERQUAD_ERRSTAT_FIXEDOVERFLOW(x)       (((uint32_t)(((uint32_t)(x)) << POWERQUAD_ERRSTAT_FIXEDOVERFLOW_SHIFT)) & POWERQUAD_ERRSTAT_FIXEDOVERFLOW_MASK)\r
12503 #define POWERQUAD_ERRSTAT_UNDERFLOW_MASK         (0x8U)\r
12504 #define POWERQUAD_ERRSTAT_UNDERFLOW_SHIFT        (3U)\r
12505 #define POWERQUAD_ERRSTAT_UNDERFLOW(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_ERRSTAT_UNDERFLOW_SHIFT)) & POWERQUAD_ERRSTAT_UNDERFLOW_MASK)\r
12506 #define POWERQUAD_ERRSTAT_BUSERROR_MASK          (0x10U)\r
12507 #define POWERQUAD_ERRSTAT_BUSERROR_SHIFT         (4U)\r
12508 #define POWERQUAD_ERRSTAT_BUSERROR(x)            (((uint32_t)(((uint32_t)(x)) << POWERQUAD_ERRSTAT_BUSERROR_SHIFT)) & POWERQUAD_ERRSTAT_BUSERROR_MASK)\r
12509 /*! @} */\r
12510 \r
12511 /*! @name INTREN - INTERRUPT enable register */\r
12512 /*! @{ */\r
12513 #define POWERQUAD_INTREN_INTR_OFLOW_MASK         (0x1U)\r
12514 #define POWERQUAD_INTREN_INTR_OFLOW_SHIFT        (0U)\r
12515 #define POWERQUAD_INTREN_INTR_OFLOW(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INTREN_INTR_OFLOW_SHIFT)) & POWERQUAD_INTREN_INTR_OFLOW_MASK)\r
12516 #define POWERQUAD_INTREN_INTR_NAN_MASK           (0x2U)\r
12517 #define POWERQUAD_INTREN_INTR_NAN_SHIFT          (1U)\r
12518 #define POWERQUAD_INTREN_INTR_NAN(x)             (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INTREN_INTR_NAN_SHIFT)) & POWERQUAD_INTREN_INTR_NAN_MASK)\r
12519 #define POWERQUAD_INTREN_INTR_FIXED_MASK         (0x4U)\r
12520 #define POWERQUAD_INTREN_INTR_FIXED_SHIFT        (2U)\r
12521 #define POWERQUAD_INTREN_INTR_FIXED(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INTREN_INTR_FIXED_SHIFT)) & POWERQUAD_INTREN_INTR_FIXED_MASK)\r
12522 #define POWERQUAD_INTREN_INTR_UFLOW_MASK         (0x8U)\r
12523 #define POWERQUAD_INTREN_INTR_UFLOW_SHIFT        (3U)\r
12524 #define POWERQUAD_INTREN_INTR_UFLOW(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INTREN_INTR_UFLOW_SHIFT)) & POWERQUAD_INTREN_INTR_UFLOW_MASK)\r
12525 #define POWERQUAD_INTREN_INTR_BERR_MASK          (0x10U)\r
12526 #define POWERQUAD_INTREN_INTR_BERR_SHIFT         (4U)\r
12527 #define POWERQUAD_INTREN_INTR_BERR(x)            (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INTREN_INTR_BERR_SHIFT)) & POWERQUAD_INTREN_INTR_BERR_MASK)\r
12528 #define POWERQUAD_INTREN_INTR_COMP_MASK          (0x80U)\r
12529 #define POWERQUAD_INTREN_INTR_COMP_SHIFT         (7U)\r
12530 #define POWERQUAD_INTREN_INTR_COMP(x)            (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INTREN_INTR_COMP_SHIFT)) & POWERQUAD_INTREN_INTR_COMP_MASK)\r
12531 /*! @} */\r
12532 \r
12533 /*! @name EVENTEN - Event Enable register */\r
12534 /*! @{ */\r
12535 #define POWERQUAD_EVENTEN_EVENT_OFLOW_MASK       (0x1U)\r
12536 #define POWERQUAD_EVENTEN_EVENT_OFLOW_SHIFT      (0U)\r
12537 #define POWERQUAD_EVENTEN_EVENT_OFLOW(x)         (((uint32_t)(((uint32_t)(x)) << POWERQUAD_EVENTEN_EVENT_OFLOW_SHIFT)) & POWERQUAD_EVENTEN_EVENT_OFLOW_MASK)\r
12538 #define POWERQUAD_EVENTEN_EVENT_NAN_MASK         (0x2U)\r
12539 #define POWERQUAD_EVENTEN_EVENT_NAN_SHIFT        (1U)\r
12540 #define POWERQUAD_EVENTEN_EVENT_NAN(x)           (((uint32_t)(((uint32_t)(x)) << POWERQUAD_EVENTEN_EVENT_NAN_SHIFT)) & POWERQUAD_EVENTEN_EVENT_NAN_MASK)\r
12541 #define POWERQUAD_EVENTEN_EVENT_FIXED_MASK       (0x4U)\r
12542 #define POWERQUAD_EVENTEN_EVENT_FIXED_SHIFT      (2U)\r
12543 #define POWERQUAD_EVENTEN_EVENT_FIXED(x)         (((uint32_t)(((uint32_t)(x)) << POWERQUAD_EVENTEN_EVENT_FIXED_SHIFT)) & POWERQUAD_EVENTEN_EVENT_FIXED_MASK)\r
12544 #define POWERQUAD_EVENTEN_EVENT_UFLOW_MASK       (0x8U)\r
12545 #define POWERQUAD_EVENTEN_EVENT_UFLOW_SHIFT      (3U)\r
12546 #define POWERQUAD_EVENTEN_EVENT_UFLOW(x)         (((uint32_t)(((uint32_t)(x)) << POWERQUAD_EVENTEN_EVENT_UFLOW_SHIFT)) & POWERQUAD_EVENTEN_EVENT_UFLOW_MASK)\r
12547 #define POWERQUAD_EVENTEN_EVENT_BERR_MASK        (0x10U)\r
12548 #define POWERQUAD_EVENTEN_EVENT_BERR_SHIFT       (4U)\r
12549 #define POWERQUAD_EVENTEN_EVENT_BERR(x)          (((uint32_t)(((uint32_t)(x)) << POWERQUAD_EVENTEN_EVENT_BERR_SHIFT)) & POWERQUAD_EVENTEN_EVENT_BERR_MASK)\r
12550 #define POWERQUAD_EVENTEN_EVENT_COMP_MASK        (0x80U)\r
12551 #define POWERQUAD_EVENTEN_EVENT_COMP_SHIFT       (7U)\r
12552 #define POWERQUAD_EVENTEN_EVENT_COMP(x)          (((uint32_t)(((uint32_t)(x)) << POWERQUAD_EVENTEN_EVENT_COMP_SHIFT)) & POWERQUAD_EVENTEN_EVENT_COMP_MASK)\r
12553 /*! @} */\r
12554 \r
12555 /*! @name INTRSTAT - INTERRUPT STATUS register */\r
12556 /*! @{ */\r
12557 #define POWERQUAD_INTRSTAT_INTR_STAT_MASK        (0x1U)\r
12558 #define POWERQUAD_INTRSTAT_INTR_STAT_SHIFT       (0U)\r
12559 #define POWERQUAD_INTRSTAT_INTR_STAT(x)          (((uint32_t)(((uint32_t)(x)) << POWERQUAD_INTRSTAT_INTR_STAT_SHIFT)) & POWERQUAD_INTRSTAT_INTR_STAT_MASK)\r
12560 /*! @} */\r
12561 \r
12562 /*! @name GPREG - General purpose register bank N. */\r
12563 /*! @{ */\r
12564 #define POWERQUAD_GPREG_GPREG_MASK               (0xFFFFFFFFU)\r
12565 #define POWERQUAD_GPREG_GPREG_SHIFT              (0U)\r
12566 #define POWERQUAD_GPREG_GPREG(x)                 (((uint32_t)(((uint32_t)(x)) << POWERQUAD_GPREG_GPREG_SHIFT)) & POWERQUAD_GPREG_GPREG_MASK)\r
12567 /*! @} */\r
12568 \r
12569 /* The count of POWERQUAD_GPREG */\r
12570 #define POWERQUAD_GPREG_COUNT                    (16U)\r
12571 \r
12572 /*! @name COMPREGS_COMPREG - Compute register bank */\r
12573 /*! @{ */\r
12574 #define POWERQUAD_COMPREGS_COMPREG_COMPREG_MASK  (0xFFFFFFFFU)\r
12575 #define POWERQUAD_COMPREGS_COMPREG_COMPREG_SHIFT (0U)\r
12576 #define POWERQUAD_COMPREGS_COMPREG_COMPREG(x)    (((uint32_t)(((uint32_t)(x)) << POWERQUAD_COMPREGS_COMPREG_COMPREG_SHIFT)) & POWERQUAD_COMPREGS_COMPREG_COMPREG_MASK)\r
12577 /*! @} */\r
12578 \r
12579 /* The count of POWERQUAD_COMPREGS_COMPREG */\r
12580 #define POWERQUAD_COMPREGS_COMPREG_COUNT         (8U)\r
12581 \r
12582 \r
12583 /*!\r
12584  * @}\r
12585  */ /* end of group POWERQUAD_Register_Masks */\r
12586 \r
12587 \r
12588 /* POWERQUAD - Peripheral instance base addresses */\r
12589 #if (__ARM_FEATURE_CMSE & 0x2)\r
12590   /** Peripheral POWERQUAD base address */\r
12591   #define POWERQUAD_BASE                           (0x500A6000u)\r
12592   /** Peripheral POWERQUAD base address */\r
12593   #define POWERQUAD_BASE_NS                        (0x400A6000u)\r
12594   /** Peripheral POWERQUAD base pointer */\r
12595   #define POWERQUAD                                ((POWERQUAD_Type *)POWERQUAD_BASE)\r
12596   /** Peripheral POWERQUAD base pointer */\r
12597   #define POWERQUAD_NS                             ((POWERQUAD_Type *)POWERQUAD_BASE_NS)\r
12598   /** Array initializer of POWERQUAD peripheral base addresses */\r
12599   #define POWERQUAD_BASE_ADDRS                     { POWERQUAD_BASE }\r
12600   /** Array initializer of POWERQUAD peripheral base pointers */\r
12601   #define POWERQUAD_BASE_PTRS                      { POWERQUAD }\r
12602   /** Array initializer of POWERQUAD peripheral base addresses */\r
12603   #define POWERQUAD_BASE_ADDRS_NS                  { POWERQUAD_BASE_NS }\r
12604   /** Array initializer of POWERQUAD peripheral base pointers */\r
12605   #define POWERQUAD_BASE_PTRS_NS                   { POWERQUAD_NS }\r
12606 #else\r
12607   /** Peripheral POWERQUAD base address */\r
12608   #define POWERQUAD_BASE                           (0x400A6000u)\r
12609   /** Peripheral POWERQUAD base pointer */\r
12610   #define POWERQUAD                                ((POWERQUAD_Type *)POWERQUAD_BASE)\r
12611   /** Array initializer of POWERQUAD peripheral base addresses */\r
12612   #define POWERQUAD_BASE_ADDRS                     { POWERQUAD_BASE }\r
12613   /** Array initializer of POWERQUAD peripheral base pointers */\r
12614   #define POWERQUAD_BASE_PTRS                      { POWERQUAD }\r
12615 #endif\r
12616 \r
12617 /*!\r
12618  * @}\r
12619  */ /* end of group POWERQUAD_Peripheral_Access_Layer */\r
12620 \r
12621 \r
12622 /* ----------------------------------------------------------------------------\r
12623    -- PRINCE Peripheral Access Layer\r
12624    ---------------------------------------------------------------------------- */\r
12625 \r
12626 /*!\r
12627  * @addtogroup PRINCE_Peripheral_Access_Layer PRINCE Peripheral Access Layer\r
12628  * @{\r
12629  */\r
12630 \r
12631 /** PRINCE - Register Layout Typedef */\r
12632 typedef struct {\r
12633   __IO uint32_t ENC_ENABLE;                        /**< Encryption Enable register, offset: 0x0 */\r
12634   __O  uint32_t MASK_LSB;                          /**< Data Mask register, 32 Least Significant Bits, offset: 0x4 */\r
12635   __O  uint32_t MASK_MSB;                          /**< Data Mask register, 32 Most Significant Bits, offset: 0x8 */\r
12636   __IO uint32_t LOCK;                              /**< Lock register, offset: 0xC */\r
12637   __O  uint32_t IV_LSB0;                           /**< Initial Vector register for region 0, Least Significant Bits, offset: 0x10 */\r
12638   __O  uint32_t IV_MSB0;                           /**< Initial Vector register for region 0, Most Significant Bits, offset: 0x14 */\r
12639   __IO uint32_t BASE_ADDR0;                        /**< Base Address for region 0 register, offset: 0x18 */\r
12640   __IO uint32_t SR_ENABLE0;                        /**< Sub-Region Enable register for region 0, offset: 0x1C */\r
12641   __O  uint32_t IV_LSB1;                           /**< Initial Vector register for region 1, Least Significant Bits, offset: 0x20 */\r
12642   __O  uint32_t IV_MSB1;                           /**< Initial Vector register for region 1, Most Significant Bits, offset: 0x24 */\r
12643   __IO uint32_t BASE_ADDR1;                        /**< Base Address for region 1 register, offset: 0x28 */\r
12644   __IO uint32_t SR_ENABLE1;                        /**< Sub-Region Enable register for region 1, offset: 0x2C */\r
12645   __O  uint32_t IV_LSB2;                           /**< Initial Vector register for region 2, Least Significant Bits, offset: 0x30 */\r
12646   __O  uint32_t IV_MSB2;                           /**< Initial Vector register for region 2, Most Significant Bits, offset: 0x34 */\r
12647   __IO uint32_t BASE_ADDR2;                        /**< Base Address for region 2 register, offset: 0x38 */\r
12648   __IO uint32_t SR_ENABLE2;                        /**< Sub-Region Enable register for region 2, offset: 0x3C */\r
12649 } PRINCE_Type;\r
12650 \r
12651 /* ----------------------------------------------------------------------------\r
12652    -- PRINCE Register Masks\r
12653    ---------------------------------------------------------------------------- */\r
12654 \r
12655 /*!\r
12656  * @addtogroup PRINCE_Register_Masks PRINCE Register Masks\r
12657  * @{\r
12658  */\r
12659 \r
12660 /*! @name ENC_ENABLE - Encryption Enable register */\r
12661 /*! @{ */\r
12662 #define PRINCE_ENC_ENABLE_EN_MASK                (0x1U)\r
12663 #define PRINCE_ENC_ENABLE_EN_SHIFT               (0U)\r
12664 /*! EN - Encryption Enable.\r
12665  *  0b0..Encryption of writes to the flash controller DATAW* registers is disabled..\r
12666  *  0b1..Encryption of writes to the flash controller DATAW* registers is enabled..\r
12667  */\r
12668 #define PRINCE_ENC_ENABLE_EN(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_ENC_ENABLE_EN_SHIFT)) & PRINCE_ENC_ENABLE_EN_MASK)\r
12669 /*! @} */\r
12670 \r
12671 /*! @name MASK_LSB - Data Mask register, 32 Least Significant Bits */\r
12672 /*! @{ */\r
12673 #define PRINCE_MASK_LSB_MASKVAL_MASK             (0xFFFFFFFFU)\r
12674 #define PRINCE_MASK_LSB_MASKVAL_SHIFT            (0U)\r
12675 #define PRINCE_MASK_LSB_MASKVAL(x)               (((uint32_t)(((uint32_t)(x)) << PRINCE_MASK_LSB_MASKVAL_SHIFT)) & PRINCE_MASK_LSB_MASKVAL_MASK)\r
12676 /*! @} */\r
12677 \r
12678 /*! @name MASK_MSB - Data Mask register, 32 Most Significant Bits */\r
12679 /*! @{ */\r
12680 #define PRINCE_MASK_MSB_MASKVAL_MASK             (0xFFFFFFFFU)\r
12681 #define PRINCE_MASK_MSB_MASKVAL_SHIFT            (0U)\r
12682 #define PRINCE_MASK_MSB_MASKVAL(x)               (((uint32_t)(((uint32_t)(x)) << PRINCE_MASK_MSB_MASKVAL_SHIFT)) & PRINCE_MASK_MSB_MASKVAL_MASK)\r
12683 /*! @} */\r
12684 \r
12685 /*! @name LOCK - Lock register */\r
12686 /*! @{ */\r
12687 #define PRINCE_LOCK_LOCKREG0_MASK                (0x1U)\r
12688 #define PRINCE_LOCK_LOCKREG0_SHIFT               (0U)\r
12689 /*! LOCKREG0 - Lock Region 0 registers.\r
12690  *  0b0..Disabled. IV_LSB0, IV_MSB0, BASE_ADDR0, and SR_ENABLE0 are writable..\r
12691  *  0b1..Enabled. IV_LSB0, IV_MSB0, BASE_ADDR0, and SR_ENABLE0 are not writable..\r
12692  */\r
12693 #define PRINCE_LOCK_LOCKREG0(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_LOCK_LOCKREG0_SHIFT)) & PRINCE_LOCK_LOCKREG0_MASK)\r
12694 #define PRINCE_LOCK_LOCKREG1_MASK                (0x2U)\r
12695 #define PRINCE_LOCK_LOCKREG1_SHIFT               (1U)\r
12696 /*! LOCKREG1 - Lock Region 1 registers.\r
12697  *  0b0..Disabled. IV_LSB1, IV_MSB1, BASE_ADDR1, and SR_ENABLE1 are writable..\r
12698  *  0b1..Enabled. IV_LSB1, IV_MSB1, BASE_ADDR1, and SR_ENABLE1 are not writable..\r
12699  */\r
12700 #define PRINCE_LOCK_LOCKREG1(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_LOCK_LOCKREG1_SHIFT)) & PRINCE_LOCK_LOCKREG1_MASK)\r
12701 #define PRINCE_LOCK_LOCKREG2_MASK                (0x4U)\r
12702 #define PRINCE_LOCK_LOCKREG2_SHIFT               (2U)\r
12703 /*! LOCKREG2 - Lock Region 2 registers.\r
12704  *  0b0..Disabled. IV_LSB2, IV_MSB2, BASE_ADDR2, and SR_ENABLE2 are writable..\r
12705  *  0b1..Enabled. IV_LSB2, IV_MSB2, BASE_ADDR2, and SR_ENABLE2 are not writable..\r
12706  */\r
12707 #define PRINCE_LOCK_LOCKREG2(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_LOCK_LOCKREG2_SHIFT)) & PRINCE_LOCK_LOCKREG2_MASK)\r
12708 #define PRINCE_LOCK_LOCKMASK_MASK                (0x100U)\r
12709 #define PRINCE_LOCK_LOCKMASK_SHIFT               (8U)\r
12710 /*! LOCKMASK - Lock the Mask registers.\r
12711  *  0b0..Disabled. MASK_LSB, and MASK_MSB are writable..\r
12712  *  0b1..Enabled. MASK_LSB, and MASK_MSB are not writable..\r
12713  */\r
12714 #define PRINCE_LOCK_LOCKMASK(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_LOCK_LOCKMASK_SHIFT)) & PRINCE_LOCK_LOCKMASK_MASK)\r
12715 /*! @} */\r
12716 \r
12717 /*! @name IV_LSB0 - Initial Vector register for region 0, Least Significant Bits */\r
12718 /*! @{ */\r
12719 #define PRINCE_IV_LSB0_IVVAL_MASK                (0xFFFFFFFFU)\r
12720 #define PRINCE_IV_LSB0_IVVAL_SHIFT               (0U)\r
12721 #define PRINCE_IV_LSB0_IVVAL(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_IV_LSB0_IVVAL_SHIFT)) & PRINCE_IV_LSB0_IVVAL_MASK)\r
12722 /*! @} */\r
12723 \r
12724 /*! @name IV_MSB0 - Initial Vector register for region 0, Most Significant Bits */\r
12725 /*! @{ */\r
12726 #define PRINCE_IV_MSB0_IVVAL_MASK                (0xFFFFFFFFU)\r
12727 #define PRINCE_IV_MSB0_IVVAL_SHIFT               (0U)\r
12728 #define PRINCE_IV_MSB0_IVVAL(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_IV_MSB0_IVVAL_SHIFT)) & PRINCE_IV_MSB0_IVVAL_MASK)\r
12729 /*! @} */\r
12730 \r
12731 /*! @name BASE_ADDR0 - Base Address for region 0 register */\r
12732 /*! @{ */\r
12733 #define PRINCE_BASE_ADDR0_ADDR_FIXED_MASK        (0x3FFFFU)\r
12734 #define PRINCE_BASE_ADDR0_ADDR_FIXED_SHIFT       (0U)\r
12735 #define PRINCE_BASE_ADDR0_ADDR_FIXED(x)          (((uint32_t)(((uint32_t)(x)) << PRINCE_BASE_ADDR0_ADDR_FIXED_SHIFT)) & PRINCE_BASE_ADDR0_ADDR_FIXED_MASK)\r
12736 #define PRINCE_BASE_ADDR0_ADDR_PRG_MASK          (0xC0000U)\r
12737 #define PRINCE_BASE_ADDR0_ADDR_PRG_SHIFT         (18U)\r
12738 #define PRINCE_BASE_ADDR0_ADDR_PRG(x)            (((uint32_t)(((uint32_t)(x)) << PRINCE_BASE_ADDR0_ADDR_PRG_SHIFT)) & PRINCE_BASE_ADDR0_ADDR_PRG_MASK)\r
12739 /*! @} */\r
12740 \r
12741 /*! @name SR_ENABLE0 - Sub-Region Enable register for region 0 */\r
12742 /*! @{ */\r
12743 #define PRINCE_SR_ENABLE0_EN_MASK                (0xFFFFFFFFU)\r
12744 #define PRINCE_SR_ENABLE0_EN_SHIFT               (0U)\r
12745 #define PRINCE_SR_ENABLE0_EN(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_SR_ENABLE0_EN_SHIFT)) & PRINCE_SR_ENABLE0_EN_MASK)\r
12746 /*! @} */\r
12747 \r
12748 /*! @name IV_LSB1 - Initial Vector register for region 1, Least Significant Bits */\r
12749 /*! @{ */\r
12750 #define PRINCE_IV_LSB1_IVVAL_MASK                (0xFFFFFFFFU)\r
12751 #define PRINCE_IV_LSB1_IVVAL_SHIFT               (0U)\r
12752 #define PRINCE_IV_LSB1_IVVAL(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_IV_LSB1_IVVAL_SHIFT)) & PRINCE_IV_LSB1_IVVAL_MASK)\r
12753 /*! @} */\r
12754 \r
12755 /*! @name IV_MSB1 - Initial Vector register for region 1, Most Significant Bits */\r
12756 /*! @{ */\r
12757 #define PRINCE_IV_MSB1_IVVAL_MASK                (0xFFFFFFFFU)\r
12758 #define PRINCE_IV_MSB1_IVVAL_SHIFT               (0U)\r
12759 #define PRINCE_IV_MSB1_IVVAL(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_IV_MSB1_IVVAL_SHIFT)) & PRINCE_IV_MSB1_IVVAL_MASK)\r
12760 /*! @} */\r
12761 \r
12762 /*! @name BASE_ADDR1 - Base Address for region 1 register */\r
12763 /*! @{ */\r
12764 #define PRINCE_BASE_ADDR1_ADDR_FIXED_MASK        (0x3FFFFU)\r
12765 #define PRINCE_BASE_ADDR1_ADDR_FIXED_SHIFT       (0U)\r
12766 #define PRINCE_BASE_ADDR1_ADDR_FIXED(x)          (((uint32_t)(((uint32_t)(x)) << PRINCE_BASE_ADDR1_ADDR_FIXED_SHIFT)) & PRINCE_BASE_ADDR1_ADDR_FIXED_MASK)\r
12767 #define PRINCE_BASE_ADDR1_ADDR_PRG_MASK          (0xC0000U)\r
12768 #define PRINCE_BASE_ADDR1_ADDR_PRG_SHIFT         (18U)\r
12769 #define PRINCE_BASE_ADDR1_ADDR_PRG(x)            (((uint32_t)(((uint32_t)(x)) << PRINCE_BASE_ADDR1_ADDR_PRG_SHIFT)) & PRINCE_BASE_ADDR1_ADDR_PRG_MASK)\r
12770 /*! @} */\r
12771 \r
12772 /*! @name SR_ENABLE1 - Sub-Region Enable register for region 1 */\r
12773 /*! @{ */\r
12774 #define PRINCE_SR_ENABLE1_EN_MASK                (0xFFFFFFFFU)\r
12775 #define PRINCE_SR_ENABLE1_EN_SHIFT               (0U)\r
12776 #define PRINCE_SR_ENABLE1_EN(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_SR_ENABLE1_EN_SHIFT)) & PRINCE_SR_ENABLE1_EN_MASK)\r
12777 /*! @} */\r
12778 \r
12779 /*! @name IV_LSB2 - Initial Vector register for region 2, Least Significant Bits */\r
12780 /*! @{ */\r
12781 #define PRINCE_IV_LSB2_IVVAL_MASK                (0xFFFFFFFFU)\r
12782 #define PRINCE_IV_LSB2_IVVAL_SHIFT               (0U)\r
12783 #define PRINCE_IV_LSB2_IVVAL(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_IV_LSB2_IVVAL_SHIFT)) & PRINCE_IV_LSB2_IVVAL_MASK)\r
12784 /*! @} */\r
12785 \r
12786 /*! @name IV_MSB2 - Initial Vector register for region 2, Most Significant Bits */\r
12787 /*! @{ */\r
12788 #define PRINCE_IV_MSB2_IVVAL_MASK                (0xFFFFFFFFU)\r
12789 #define PRINCE_IV_MSB2_IVVAL_SHIFT               (0U)\r
12790 #define PRINCE_IV_MSB2_IVVAL(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_IV_MSB2_IVVAL_SHIFT)) & PRINCE_IV_MSB2_IVVAL_MASK)\r
12791 /*! @} */\r
12792 \r
12793 /*! @name BASE_ADDR2 - Base Address for region 2 register */\r
12794 /*! @{ */\r
12795 #define PRINCE_BASE_ADDR2_ADDR_FIXED_MASK        (0x3FFFFU)\r
12796 #define PRINCE_BASE_ADDR2_ADDR_FIXED_SHIFT       (0U)\r
12797 #define PRINCE_BASE_ADDR2_ADDR_FIXED(x)          (((uint32_t)(((uint32_t)(x)) << PRINCE_BASE_ADDR2_ADDR_FIXED_SHIFT)) & PRINCE_BASE_ADDR2_ADDR_FIXED_MASK)\r
12798 #define PRINCE_BASE_ADDR2_ADDR_PRG_MASK          (0xC0000U)\r
12799 #define PRINCE_BASE_ADDR2_ADDR_PRG_SHIFT         (18U)\r
12800 #define PRINCE_BASE_ADDR2_ADDR_PRG(x)            (((uint32_t)(((uint32_t)(x)) << PRINCE_BASE_ADDR2_ADDR_PRG_SHIFT)) & PRINCE_BASE_ADDR2_ADDR_PRG_MASK)\r
12801 /*! @} */\r
12802 \r
12803 /*! @name SR_ENABLE2 - Sub-Region Enable register for region 2 */\r
12804 /*! @{ */\r
12805 #define PRINCE_SR_ENABLE2_EN_MASK                (0xFFFFFFFFU)\r
12806 #define PRINCE_SR_ENABLE2_EN_SHIFT               (0U)\r
12807 #define PRINCE_SR_ENABLE2_EN(x)                  (((uint32_t)(((uint32_t)(x)) << PRINCE_SR_ENABLE2_EN_SHIFT)) & PRINCE_SR_ENABLE2_EN_MASK)\r
12808 /*! @} */\r
12809 \r
12810 \r
12811 /*!\r
12812  * @}\r
12813  */ /* end of group PRINCE_Register_Masks */\r
12814 \r
12815 \r
12816 /* PRINCE - Peripheral instance base addresses */\r
12817 #if (__ARM_FEATURE_CMSE & 0x2)\r
12818   /** Peripheral PRINCE base address */\r
12819   #define PRINCE_BASE                              (0x50035000u)\r
12820   /** Peripheral PRINCE base address */\r
12821   #define PRINCE_BASE_NS                           (0x40035000u)\r
12822   /** Peripheral PRINCE base pointer */\r
12823   #define PRINCE                                   ((PRINCE_Type *)PRINCE_BASE)\r
12824   /** Peripheral PRINCE base pointer */\r
12825   #define PRINCE_NS                                ((PRINCE_Type *)PRINCE_BASE_NS)\r
12826   /** Array initializer of PRINCE peripheral base addresses */\r
12827   #define PRINCE_BASE_ADDRS                        { PRINCE_BASE }\r
12828   /** Array initializer of PRINCE peripheral base pointers */\r
12829   #define PRINCE_BASE_PTRS                         { PRINCE }\r
12830   /** Array initializer of PRINCE peripheral base addresses */\r
12831   #define PRINCE_BASE_ADDRS_NS                     { PRINCE_BASE_NS }\r
12832   /** Array initializer of PRINCE peripheral base pointers */\r
12833   #define PRINCE_BASE_PTRS_NS                      { PRINCE_NS }\r
12834 #else\r
12835   /** Peripheral PRINCE base address */\r
12836   #define PRINCE_BASE                              (0x40035000u)\r
12837   /** Peripheral PRINCE base pointer */\r
12838   #define PRINCE                                   ((PRINCE_Type *)PRINCE_BASE)\r
12839   /** Array initializer of PRINCE peripheral base addresses */\r
12840   #define PRINCE_BASE_ADDRS                        { PRINCE_BASE }\r
12841   /** Array initializer of PRINCE peripheral base pointers */\r
12842   #define PRINCE_BASE_PTRS                         { PRINCE }\r
12843 #endif\r
12844 \r
12845 /*!\r
12846  * @}\r
12847  */ /* end of group PRINCE_Peripheral_Access_Layer */\r
12848 \r
12849 \r
12850 /* ----------------------------------------------------------------------------\r
12851    -- PUF Peripheral Access Layer\r
12852    ---------------------------------------------------------------------------- */\r
12853 \r
12854 /*!\r
12855  * @addtogroup PUF_Peripheral_Access_Layer PUF Peripheral Access Layer\r
12856  * @{\r
12857  */\r
12858 \r
12859 /** PUF - Register Layout Typedef */\r
12860 typedef struct {\r
12861   __IO uint32_t CTRL;                              /**< PUF Control register, offset: 0x0 */\r
12862   __IO uint32_t KEYINDEX;                          /**< PUF Key Index register, offset: 0x4 */\r
12863   __IO uint32_t KEYSIZE;                           /**< PUF Key Size register, offset: 0x8 */\r
12864        uint8_t RESERVED_0[20];\r
12865   __I  uint32_t STAT;                              /**< PUF Status register, offset: 0x20 */\r
12866        uint8_t RESERVED_1[4];\r
12867   __I  uint32_t ALLOW;                             /**< PUF Allow register, offset: 0x28 */\r
12868        uint8_t RESERVED_2[20];\r
12869   __O  uint32_t KEYINPUT;                          /**< PUF Key Input register, offset: 0x40 */\r
12870   __O  uint32_t CODEINPUT;                         /**< PUF Code Input register, offset: 0x44 */\r
12871   __I  uint32_t CODEOUTPUT;                        /**< PUF Code Output register, offset: 0x48 */\r
12872        uint8_t RESERVED_3[20];\r
12873   __I  uint32_t KEYOUTINDEX;                       /**< PUF Key Output Index register, offset: 0x60 */\r
12874   __I  uint32_t KEYOUTPUT;                         /**< PUF Key Output register, offset: 0x64 */\r
12875        uint8_t RESERVED_4[116];\r
12876   __IO uint32_t IFSTAT;                            /**< PUF Interface Status and clear register, offset: 0xDC */\r
12877        uint8_t RESERVED_5[28];\r
12878   __I  uint32_t VERSION;                           /**< PUF version register., offset: 0xFC */\r
12879   __IO uint32_t INTEN;                             /**< PUF Interrupt Enable, offset: 0x100 */\r
12880   __IO uint32_t INTSTAT;                           /**< PUF interrupt status, offset: 0x104 */\r
12881   __IO uint32_t PWRCTRL;                           /**< PUF RAM Power Control, offset: 0x108 */\r
12882   __IO uint32_t CFG;                               /**< PUF config register for block bits, offset: 0x10C */\r
12883        uint8_t RESERVED_6[240];\r
12884   __IO uint32_t KEYLOCK;                           /**< Only reset in case of full IC reset, offset: 0x200 */\r
12885   __IO uint32_t KEYENABLE;                         /**< , offset: 0x204 */\r
12886   __O  uint32_t KEYRESET;                          /**< Reinitialize Keys shift registers counters, offset: 0x208 */\r
12887   __IO uint32_t IDXBLK_L;                          /**< , offset: 0x20C */\r
12888   __IO uint32_t IDXBLK_H_DP;                       /**< , offset: 0x210 */\r
12889   __O  uint32_t KEYMASK[4];                        /**< Only reset in case of full IC reset, array offset: 0x214, array step: 0x4 */\r
12890        uint8_t RESERVED_7[48];\r
12891   __IO uint32_t IDXBLK_H;                          /**< , offset: 0x254 */\r
12892   __IO uint32_t IDXBLK_L_DP;                       /**< , offset: 0x258 */\r
12893   __I  uint32_t SHIFT_STATUS;                      /**< , offset: 0x25C */\r
12894 } PUF_Type;\r
12895 \r
12896 /* ----------------------------------------------------------------------------\r
12897    -- PUF Register Masks\r
12898    ---------------------------------------------------------------------------- */\r
12899 \r
12900 /*!\r
12901  * @addtogroup PUF_Register_Masks PUF Register Masks\r
12902  * @{\r
12903  */\r
12904 \r
12905 /*! @name CTRL - PUF Control register */\r
12906 /*! @{ */\r
12907 #define PUF_CTRL_ZEROIZE_MASK                    (0x1U)\r
12908 #define PUF_CTRL_ZEROIZE_SHIFT                   (0U)\r
12909 #define PUF_CTRL_ZEROIZE(x)                      (((uint32_t)(((uint32_t)(x)) << PUF_CTRL_ZEROIZE_SHIFT)) & PUF_CTRL_ZEROIZE_MASK)\r
12910 #define PUF_CTRL_ENROLL_MASK                     (0x2U)\r
12911 #define PUF_CTRL_ENROLL_SHIFT                    (1U)\r
12912 #define PUF_CTRL_ENROLL(x)                       (((uint32_t)(((uint32_t)(x)) << PUF_CTRL_ENROLL_SHIFT)) & PUF_CTRL_ENROLL_MASK)\r
12913 #define PUF_CTRL_START_MASK                      (0x4U)\r
12914 #define PUF_CTRL_START_SHIFT                     (2U)\r
12915 #define PUF_CTRL_START(x)                        (((uint32_t)(((uint32_t)(x)) << PUF_CTRL_START_SHIFT)) & PUF_CTRL_START_MASK)\r
12916 #define PUF_CTRL_GENERATEKEY_MASK                (0x8U)\r
12917 #define PUF_CTRL_GENERATEKEY_SHIFT               (3U)\r
12918 #define PUF_CTRL_GENERATEKEY(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_CTRL_GENERATEKEY_SHIFT)) & PUF_CTRL_GENERATEKEY_MASK)\r
12919 #define PUF_CTRL_SETKEY_MASK                     (0x10U)\r
12920 #define PUF_CTRL_SETKEY_SHIFT                    (4U)\r
12921 #define PUF_CTRL_SETKEY(x)                       (((uint32_t)(((uint32_t)(x)) << PUF_CTRL_SETKEY_SHIFT)) & PUF_CTRL_SETKEY_MASK)\r
12922 #define PUF_CTRL_GETKEY_MASK                     (0x40U)\r
12923 #define PUF_CTRL_GETKEY_SHIFT                    (6U)\r
12924 #define PUF_CTRL_GETKEY(x)                       (((uint32_t)(((uint32_t)(x)) << PUF_CTRL_GETKEY_SHIFT)) & PUF_CTRL_GETKEY_MASK)\r
12925 /*! @} */\r
12926 \r
12927 /*! @name KEYINDEX - PUF Key Index register */\r
12928 /*! @{ */\r
12929 #define PUF_KEYINDEX_KEYIDX_MASK                 (0xFU)\r
12930 #define PUF_KEYINDEX_KEYIDX_SHIFT                (0U)\r
12931 #define PUF_KEYINDEX_KEYIDX(x)                   (((uint32_t)(((uint32_t)(x)) << PUF_KEYINDEX_KEYIDX_SHIFT)) & PUF_KEYINDEX_KEYIDX_MASK)\r
12932 /*! @} */\r
12933 \r
12934 /*! @name KEYSIZE - PUF Key Size register */\r
12935 /*! @{ */\r
12936 #define PUF_KEYSIZE_KEYSIZE_MASK                 (0x3FU)\r
12937 #define PUF_KEYSIZE_KEYSIZE_SHIFT                (0U)\r
12938 #define PUF_KEYSIZE_KEYSIZE(x)                   (((uint32_t)(((uint32_t)(x)) << PUF_KEYSIZE_KEYSIZE_SHIFT)) & PUF_KEYSIZE_KEYSIZE_MASK)\r
12939 /*! @} */\r
12940 \r
12941 /*! @name STAT - PUF Status register */\r
12942 /*! @{ */\r
12943 #define PUF_STAT_BUSY_MASK                       (0x1U)\r
12944 #define PUF_STAT_BUSY_SHIFT                      (0U)\r
12945 #define PUF_STAT_BUSY(x)                         (((uint32_t)(((uint32_t)(x)) << PUF_STAT_BUSY_SHIFT)) & PUF_STAT_BUSY_MASK)\r
12946 #define PUF_STAT_SUCCESS_MASK                    (0x2U)\r
12947 #define PUF_STAT_SUCCESS_SHIFT                   (1U)\r
12948 #define PUF_STAT_SUCCESS(x)                      (((uint32_t)(((uint32_t)(x)) << PUF_STAT_SUCCESS_SHIFT)) & PUF_STAT_SUCCESS_MASK)\r
12949 #define PUF_STAT_ERROR_MASK                      (0x4U)\r
12950 #define PUF_STAT_ERROR_SHIFT                     (2U)\r
12951 #define PUF_STAT_ERROR(x)                        (((uint32_t)(((uint32_t)(x)) << PUF_STAT_ERROR_SHIFT)) & PUF_STAT_ERROR_MASK)\r
12952 #define PUF_STAT_KEYINREQ_MASK                   (0x10U)\r
12953 #define PUF_STAT_KEYINREQ_SHIFT                  (4U)\r
12954 #define PUF_STAT_KEYINREQ(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_STAT_KEYINREQ_SHIFT)) & PUF_STAT_KEYINREQ_MASK)\r
12955 #define PUF_STAT_KEYOUTAVAIL_MASK                (0x20U)\r
12956 #define PUF_STAT_KEYOUTAVAIL_SHIFT               (5U)\r
12957 #define PUF_STAT_KEYOUTAVAIL(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_STAT_KEYOUTAVAIL_SHIFT)) & PUF_STAT_KEYOUTAVAIL_MASK)\r
12958 #define PUF_STAT_CODEINREQ_MASK                  (0x40U)\r
12959 #define PUF_STAT_CODEINREQ_SHIFT                 (6U)\r
12960 #define PUF_STAT_CODEINREQ(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_STAT_CODEINREQ_SHIFT)) & PUF_STAT_CODEINREQ_MASK)\r
12961 #define PUF_STAT_CODEOUTAVAIL_MASK               (0x80U)\r
12962 #define PUF_STAT_CODEOUTAVAIL_SHIFT              (7U)\r
12963 #define PUF_STAT_CODEOUTAVAIL(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_STAT_CODEOUTAVAIL_SHIFT)) & PUF_STAT_CODEOUTAVAIL_MASK)\r
12964 /*! @} */\r
12965 \r
12966 /*! @name ALLOW - PUF Allow register */\r
12967 /*! @{ */\r
12968 #define PUF_ALLOW_ALLOWENROLL_MASK               (0x1U)\r
12969 #define PUF_ALLOW_ALLOWENROLL_SHIFT              (0U)\r
12970 #define PUF_ALLOW_ALLOWENROLL(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_ALLOW_ALLOWENROLL_SHIFT)) & PUF_ALLOW_ALLOWENROLL_MASK)\r
12971 #define PUF_ALLOW_ALLOWSTART_MASK                (0x2U)\r
12972 #define PUF_ALLOW_ALLOWSTART_SHIFT               (1U)\r
12973 #define PUF_ALLOW_ALLOWSTART(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_ALLOW_ALLOWSTART_SHIFT)) & PUF_ALLOW_ALLOWSTART_MASK)\r
12974 #define PUF_ALLOW_ALLOWSETKEY_MASK               (0x4U)\r
12975 #define PUF_ALLOW_ALLOWSETKEY_SHIFT              (2U)\r
12976 #define PUF_ALLOW_ALLOWSETKEY(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_ALLOW_ALLOWSETKEY_SHIFT)) & PUF_ALLOW_ALLOWSETKEY_MASK)\r
12977 #define PUF_ALLOW_ALLOWGETKEY_MASK               (0x8U)\r
12978 #define PUF_ALLOW_ALLOWGETKEY_SHIFT              (3U)\r
12979 #define PUF_ALLOW_ALLOWGETKEY(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_ALLOW_ALLOWGETKEY_SHIFT)) & PUF_ALLOW_ALLOWGETKEY_MASK)\r
12980 /*! @} */\r
12981 \r
12982 /*! @name KEYINPUT - PUF Key Input register */\r
12983 /*! @{ */\r
12984 #define PUF_KEYINPUT_KEYIN_MASK                  (0xFFFFFFFFU)\r
12985 #define PUF_KEYINPUT_KEYIN_SHIFT                 (0U)\r
12986 #define PUF_KEYINPUT_KEYIN(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_KEYINPUT_KEYIN_SHIFT)) & PUF_KEYINPUT_KEYIN_MASK)\r
12987 /*! @} */\r
12988 \r
12989 /*! @name CODEINPUT - PUF Code Input register */\r
12990 /*! @{ */\r
12991 #define PUF_CODEINPUT_CODEIN_MASK                (0xFFFFFFFFU)\r
12992 #define PUF_CODEINPUT_CODEIN_SHIFT               (0U)\r
12993 #define PUF_CODEINPUT_CODEIN(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_CODEINPUT_CODEIN_SHIFT)) & PUF_CODEINPUT_CODEIN_MASK)\r
12994 /*! @} */\r
12995 \r
12996 /*! @name CODEOUTPUT - PUF Code Output register */\r
12997 /*! @{ */\r
12998 #define PUF_CODEOUTPUT_CODEOUT_MASK              (0xFFFFFFFFU)\r
12999 #define PUF_CODEOUTPUT_CODEOUT_SHIFT             (0U)\r
13000 #define PUF_CODEOUTPUT_CODEOUT(x)                (((uint32_t)(((uint32_t)(x)) << PUF_CODEOUTPUT_CODEOUT_SHIFT)) & PUF_CODEOUTPUT_CODEOUT_MASK)\r
13001 /*! @} */\r
13002 \r
13003 /*! @name KEYOUTINDEX - PUF Key Output Index register */\r
13004 /*! @{ */\r
13005 #define PUF_KEYOUTINDEX_KEYOUTIDX_MASK           (0xFU)\r
13006 #define PUF_KEYOUTINDEX_KEYOUTIDX_SHIFT          (0U)\r
13007 #define PUF_KEYOUTINDEX_KEYOUTIDX(x)             (((uint32_t)(((uint32_t)(x)) << PUF_KEYOUTINDEX_KEYOUTIDX_SHIFT)) & PUF_KEYOUTINDEX_KEYOUTIDX_MASK)\r
13008 /*! @} */\r
13009 \r
13010 /*! @name KEYOUTPUT - PUF Key Output register */\r
13011 /*! @{ */\r
13012 #define PUF_KEYOUTPUT_KEYOUT_MASK                (0xFFFFFFFFU)\r
13013 #define PUF_KEYOUTPUT_KEYOUT_SHIFT               (0U)\r
13014 #define PUF_KEYOUTPUT_KEYOUT(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_KEYOUTPUT_KEYOUT_SHIFT)) & PUF_KEYOUTPUT_KEYOUT_MASK)\r
13015 /*! @} */\r
13016 \r
13017 /*! @name IFSTAT - PUF Interface Status and clear register */\r
13018 /*! @{ */\r
13019 #define PUF_IFSTAT_ERROR_MASK                    (0x1U)\r
13020 #define PUF_IFSTAT_ERROR_SHIFT                   (0U)\r
13021 #define PUF_IFSTAT_ERROR(x)                      (((uint32_t)(((uint32_t)(x)) << PUF_IFSTAT_ERROR_SHIFT)) & PUF_IFSTAT_ERROR_MASK)\r
13022 /*! @} */\r
13023 \r
13024 /*! @name VERSION - PUF version register. */\r
13025 /*! @{ */\r
13026 #define PUF_VERSION_KEYOUT_MASK                  (0xFFFFFFFFU)\r
13027 #define PUF_VERSION_KEYOUT_SHIFT                 (0U)\r
13028 #define PUF_VERSION_KEYOUT(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_VERSION_KEYOUT_SHIFT)) & PUF_VERSION_KEYOUT_MASK)\r
13029 /*! @} */\r
13030 \r
13031 /*! @name INTEN - PUF Interrupt Enable */\r
13032 /*! @{ */\r
13033 #define PUF_INTEN_READYEN_MASK                   (0x1U)\r
13034 #define PUF_INTEN_READYEN_SHIFT                  (0U)\r
13035 #define PUF_INTEN_READYEN(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_INTEN_READYEN_SHIFT)) & PUF_INTEN_READYEN_MASK)\r
13036 #define PUF_INTEN_SUCCESEN_MASK                  (0x2U)\r
13037 #define PUF_INTEN_SUCCESEN_SHIFT                 (1U)\r
13038 #define PUF_INTEN_SUCCESEN(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_INTEN_SUCCESEN_SHIFT)) & PUF_INTEN_SUCCESEN_MASK)\r
13039 #define PUF_INTEN_ERROREN_MASK                   (0x4U)\r
13040 #define PUF_INTEN_ERROREN_SHIFT                  (2U)\r
13041 #define PUF_INTEN_ERROREN(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_INTEN_ERROREN_SHIFT)) & PUF_INTEN_ERROREN_MASK)\r
13042 #define PUF_INTEN_KEYINREQEN_MASK                (0x10U)\r
13043 #define PUF_INTEN_KEYINREQEN_SHIFT               (4U)\r
13044 #define PUF_INTEN_KEYINREQEN(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_INTEN_KEYINREQEN_SHIFT)) & PUF_INTEN_KEYINREQEN_MASK)\r
13045 #define PUF_INTEN_KEYOUTAVAILEN_MASK             (0x20U)\r
13046 #define PUF_INTEN_KEYOUTAVAILEN_SHIFT            (5U)\r
13047 #define PUF_INTEN_KEYOUTAVAILEN(x)               (((uint32_t)(((uint32_t)(x)) << PUF_INTEN_KEYOUTAVAILEN_SHIFT)) & PUF_INTEN_KEYOUTAVAILEN_MASK)\r
13048 #define PUF_INTEN_CODEINREQEN_MASK               (0x40U)\r
13049 #define PUF_INTEN_CODEINREQEN_SHIFT              (6U)\r
13050 #define PUF_INTEN_CODEINREQEN(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_INTEN_CODEINREQEN_SHIFT)) & PUF_INTEN_CODEINREQEN_MASK)\r
13051 #define PUF_INTEN_CODEOUTAVAILEN_MASK            (0x80U)\r
13052 #define PUF_INTEN_CODEOUTAVAILEN_SHIFT           (7U)\r
13053 #define PUF_INTEN_CODEOUTAVAILEN(x)              (((uint32_t)(((uint32_t)(x)) << PUF_INTEN_CODEOUTAVAILEN_SHIFT)) & PUF_INTEN_CODEOUTAVAILEN_MASK)\r
13054 /*! @} */\r
13055 \r
13056 /*! @name INTSTAT - PUF interrupt status */\r
13057 /*! @{ */\r
13058 #define PUF_INTSTAT_READY_MASK                   (0x1U)\r
13059 #define PUF_INTSTAT_READY_SHIFT                  (0U)\r
13060 #define PUF_INTSTAT_READY(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_INTSTAT_READY_SHIFT)) & PUF_INTSTAT_READY_MASK)\r
13061 #define PUF_INTSTAT_SUCCESS_MASK                 (0x2U)\r
13062 #define PUF_INTSTAT_SUCCESS_SHIFT                (1U)\r
13063 #define PUF_INTSTAT_SUCCESS(x)                   (((uint32_t)(((uint32_t)(x)) << PUF_INTSTAT_SUCCESS_SHIFT)) & PUF_INTSTAT_SUCCESS_MASK)\r
13064 #define PUF_INTSTAT_ERROR_MASK                   (0x4U)\r
13065 #define PUF_INTSTAT_ERROR_SHIFT                  (2U)\r
13066 #define PUF_INTSTAT_ERROR(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_INTSTAT_ERROR_SHIFT)) & PUF_INTSTAT_ERROR_MASK)\r
13067 #define PUF_INTSTAT_KEYINREQ_MASK                (0x10U)\r
13068 #define PUF_INTSTAT_KEYINREQ_SHIFT               (4U)\r
13069 #define PUF_INTSTAT_KEYINREQ(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_INTSTAT_KEYINREQ_SHIFT)) & PUF_INTSTAT_KEYINREQ_MASK)\r
13070 #define PUF_INTSTAT_KEYOUTAVAIL_MASK             (0x20U)\r
13071 #define PUF_INTSTAT_KEYOUTAVAIL_SHIFT            (5U)\r
13072 #define PUF_INTSTAT_KEYOUTAVAIL(x)               (((uint32_t)(((uint32_t)(x)) << PUF_INTSTAT_KEYOUTAVAIL_SHIFT)) & PUF_INTSTAT_KEYOUTAVAIL_MASK)\r
13073 #define PUF_INTSTAT_CODEINREQ_MASK               (0x40U)\r
13074 #define PUF_INTSTAT_CODEINREQ_SHIFT              (6U)\r
13075 #define PUF_INTSTAT_CODEINREQ(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_INTSTAT_CODEINREQ_SHIFT)) & PUF_INTSTAT_CODEINREQ_MASK)\r
13076 #define PUF_INTSTAT_CODEOUTAVAIL_MASK            (0x80U)\r
13077 #define PUF_INTSTAT_CODEOUTAVAIL_SHIFT           (7U)\r
13078 #define PUF_INTSTAT_CODEOUTAVAIL(x)              (((uint32_t)(((uint32_t)(x)) << PUF_INTSTAT_CODEOUTAVAIL_SHIFT)) & PUF_INTSTAT_CODEOUTAVAIL_MASK)\r
13079 /*! @} */\r
13080 \r
13081 /*! @name PWRCTRL - PUF RAM Power Control */\r
13082 /*! @{ */\r
13083 #define PUF_PWRCTRL_RAMON_MASK                   (0x1U)\r
13084 #define PUF_PWRCTRL_RAMON_SHIFT                  (0U)\r
13085 #define PUF_PWRCTRL_RAMON(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_PWRCTRL_RAMON_SHIFT)) & PUF_PWRCTRL_RAMON_MASK)\r
13086 #define PUF_PWRCTRL_RAMSTAT_MASK                 (0x2U)\r
13087 #define PUF_PWRCTRL_RAMSTAT_SHIFT                (1U)\r
13088 #define PUF_PWRCTRL_RAMSTAT(x)                   (((uint32_t)(((uint32_t)(x)) << PUF_PWRCTRL_RAMSTAT_SHIFT)) & PUF_PWRCTRL_RAMSTAT_MASK)\r
13089 /*! @} */\r
13090 \r
13091 /*! @name CFG - PUF config register for block bits */\r
13092 /*! @{ */\r
13093 #define PUF_CFG_BLOCKENROLL_SETKEY_MASK          (0x1U)\r
13094 #define PUF_CFG_BLOCKENROLL_SETKEY_SHIFT         (0U)\r
13095 #define PUF_CFG_BLOCKENROLL_SETKEY(x)            (((uint32_t)(((uint32_t)(x)) << PUF_CFG_BLOCKENROLL_SETKEY_SHIFT)) & PUF_CFG_BLOCKENROLL_SETKEY_MASK)\r
13096 #define PUF_CFG_BLOCKKEYOUTPUT_MASK              (0x2U)\r
13097 #define PUF_CFG_BLOCKKEYOUTPUT_SHIFT             (1U)\r
13098 #define PUF_CFG_BLOCKKEYOUTPUT(x)                (((uint32_t)(((uint32_t)(x)) << PUF_CFG_BLOCKKEYOUTPUT_SHIFT)) & PUF_CFG_BLOCKKEYOUTPUT_MASK)\r
13099 /*! @} */\r
13100 \r
13101 /*! @name KEYLOCK - Only reset in case of full IC reset */\r
13102 /*! @{ */\r
13103 #define PUF_KEYLOCK_KEY0_MASK                    (0x3U)\r
13104 #define PUF_KEYLOCK_KEY0_SHIFT                   (0U)\r
13105 #define PUF_KEYLOCK_KEY0(x)                      (((uint32_t)(((uint32_t)(x)) << PUF_KEYLOCK_KEY0_SHIFT)) & PUF_KEYLOCK_KEY0_MASK)\r
13106 #define PUF_KEYLOCK_KEY1_MASK                    (0xCU)\r
13107 #define PUF_KEYLOCK_KEY1_SHIFT                   (2U)\r
13108 #define PUF_KEYLOCK_KEY1(x)                      (((uint32_t)(((uint32_t)(x)) << PUF_KEYLOCK_KEY1_SHIFT)) & PUF_KEYLOCK_KEY1_MASK)\r
13109 #define PUF_KEYLOCK_KEY2_MASK                    (0x30U)\r
13110 #define PUF_KEYLOCK_KEY2_SHIFT                   (4U)\r
13111 #define PUF_KEYLOCK_KEY2(x)                      (((uint32_t)(((uint32_t)(x)) << PUF_KEYLOCK_KEY2_SHIFT)) & PUF_KEYLOCK_KEY2_MASK)\r
13112 #define PUF_KEYLOCK_KEY3_MASK                    (0xC0U)\r
13113 #define PUF_KEYLOCK_KEY3_SHIFT                   (6U)\r
13114 #define PUF_KEYLOCK_KEY3(x)                      (((uint32_t)(((uint32_t)(x)) << PUF_KEYLOCK_KEY3_SHIFT)) & PUF_KEYLOCK_KEY3_MASK)\r
13115 /*! @} */\r
13116 \r
13117 /*! @name KEYENABLE -  */\r
13118 /*! @{ */\r
13119 #define PUF_KEYENABLE_KEY0_MASK                  (0x3U)\r
13120 #define PUF_KEYENABLE_KEY0_SHIFT                 (0U)\r
13121 #define PUF_KEYENABLE_KEY0(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_KEYENABLE_KEY0_SHIFT)) & PUF_KEYENABLE_KEY0_MASK)\r
13122 #define PUF_KEYENABLE_KEY1_MASK                  (0xCU)\r
13123 #define PUF_KEYENABLE_KEY1_SHIFT                 (2U)\r
13124 #define PUF_KEYENABLE_KEY1(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_KEYENABLE_KEY1_SHIFT)) & PUF_KEYENABLE_KEY1_MASK)\r
13125 #define PUF_KEYENABLE_KEY2_MASK                  (0x30U)\r
13126 #define PUF_KEYENABLE_KEY2_SHIFT                 (4U)\r
13127 #define PUF_KEYENABLE_KEY2(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_KEYENABLE_KEY2_SHIFT)) & PUF_KEYENABLE_KEY2_MASK)\r
13128 #define PUF_KEYENABLE_KEY3_MASK                  (0xC0U)\r
13129 #define PUF_KEYENABLE_KEY3_SHIFT                 (6U)\r
13130 #define PUF_KEYENABLE_KEY3(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_KEYENABLE_KEY3_SHIFT)) & PUF_KEYENABLE_KEY3_MASK)\r
13131 /*! @} */\r
13132 \r
13133 /*! @name KEYRESET - Reinitialize Keys shift registers counters */\r
13134 /*! @{ */\r
13135 #define PUF_KEYRESET_KEY0_MASK                   (0x3U)\r
13136 #define PUF_KEYRESET_KEY0_SHIFT                  (0U)\r
13137 #define PUF_KEYRESET_KEY0(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_KEYRESET_KEY0_SHIFT)) & PUF_KEYRESET_KEY0_MASK)\r
13138 #define PUF_KEYRESET_KEY1_MASK                   (0xCU)\r
13139 #define PUF_KEYRESET_KEY1_SHIFT                  (2U)\r
13140 #define PUF_KEYRESET_KEY1(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_KEYRESET_KEY1_SHIFT)) & PUF_KEYRESET_KEY1_MASK)\r
13141 #define PUF_KEYRESET_KEY2_MASK                   (0x30U)\r
13142 #define PUF_KEYRESET_KEY2_SHIFT                  (4U)\r
13143 #define PUF_KEYRESET_KEY2(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_KEYRESET_KEY2_SHIFT)) & PUF_KEYRESET_KEY2_MASK)\r
13144 #define PUF_KEYRESET_KEY3_MASK                   (0xC0U)\r
13145 #define PUF_KEYRESET_KEY3_SHIFT                  (6U)\r
13146 #define PUF_KEYRESET_KEY3(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_KEYRESET_KEY3_SHIFT)) & PUF_KEYRESET_KEY3_MASK)\r
13147 /*! @} */\r
13148 \r
13149 /*! @name IDXBLK_L -  */\r
13150 /*! @{ */\r
13151 #define PUF_IDXBLK_L_IDX0_MASK                   (0x3U)\r
13152 #define PUF_IDXBLK_L_IDX0_SHIFT                  (0U)\r
13153 #define PUF_IDXBLK_L_IDX0(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_IDX0_SHIFT)) & PUF_IDXBLK_L_IDX0_MASK)\r
13154 #define PUF_IDXBLK_L_IDX1_MASK                   (0xCU)\r
13155 #define PUF_IDXBLK_L_IDX1_SHIFT                  (2U)\r
13156 #define PUF_IDXBLK_L_IDX1(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_IDX1_SHIFT)) & PUF_IDXBLK_L_IDX1_MASK)\r
13157 #define PUF_IDXBLK_L_IDX2_MASK                   (0x30U)\r
13158 #define PUF_IDXBLK_L_IDX2_SHIFT                  (4U)\r
13159 #define PUF_IDXBLK_L_IDX2(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_IDX2_SHIFT)) & PUF_IDXBLK_L_IDX2_MASK)\r
13160 #define PUF_IDXBLK_L_IDX3_MASK                   (0xC0U)\r
13161 #define PUF_IDXBLK_L_IDX3_SHIFT                  (6U)\r
13162 #define PUF_IDXBLK_L_IDX3(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_IDX3_SHIFT)) & PUF_IDXBLK_L_IDX3_MASK)\r
13163 #define PUF_IDXBLK_L_IDX4_MASK                   (0x300U)\r
13164 #define PUF_IDXBLK_L_IDX4_SHIFT                  (8U)\r
13165 #define PUF_IDXBLK_L_IDX4(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_IDX4_SHIFT)) & PUF_IDXBLK_L_IDX4_MASK)\r
13166 #define PUF_IDXBLK_L_IDX5_MASK                   (0xC00U)\r
13167 #define PUF_IDXBLK_L_IDX5_SHIFT                  (10U)\r
13168 #define PUF_IDXBLK_L_IDX5(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_IDX5_SHIFT)) & PUF_IDXBLK_L_IDX5_MASK)\r
13169 #define PUF_IDXBLK_L_IDX6_MASK                   (0x3000U)\r
13170 #define PUF_IDXBLK_L_IDX6_SHIFT                  (12U)\r
13171 #define PUF_IDXBLK_L_IDX6(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_IDX6_SHIFT)) & PUF_IDXBLK_L_IDX6_MASK)\r
13172 #define PUF_IDXBLK_L_IDX7_MASK                   (0xC000U)\r
13173 #define PUF_IDXBLK_L_IDX7_SHIFT                  (14U)\r
13174 #define PUF_IDXBLK_L_IDX7(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_IDX7_SHIFT)) & PUF_IDXBLK_L_IDX7_MASK)\r
13175 #define PUF_IDXBLK_L_LOCK_IDX_MASK               (0xC0000000U)\r
13176 #define PUF_IDXBLK_L_LOCK_IDX_SHIFT              (30U)\r
13177 #define PUF_IDXBLK_L_LOCK_IDX(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_LOCK_IDX_SHIFT)) & PUF_IDXBLK_L_LOCK_IDX_MASK)\r
13178 /*! @} */\r
13179 \r
13180 /*! @name IDXBLK_H_DP -  */\r
13181 /*! @{ */\r
13182 #define PUF_IDXBLK_H_DP_IDX8_MASK                (0x3U)\r
13183 #define PUF_IDXBLK_H_DP_IDX8_SHIFT               (0U)\r
13184 #define PUF_IDXBLK_H_DP_IDX8(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_DP_IDX8_SHIFT)) & PUF_IDXBLK_H_DP_IDX8_MASK)\r
13185 #define PUF_IDXBLK_H_DP_IDX9_MASK                (0xCU)\r
13186 #define PUF_IDXBLK_H_DP_IDX9_SHIFT               (2U)\r
13187 #define PUF_IDXBLK_H_DP_IDX9(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_DP_IDX9_SHIFT)) & PUF_IDXBLK_H_DP_IDX9_MASK)\r
13188 #define PUF_IDXBLK_H_DP_IDX10_MASK               (0x30U)\r
13189 #define PUF_IDXBLK_H_DP_IDX10_SHIFT              (4U)\r
13190 #define PUF_IDXBLK_H_DP_IDX10(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_DP_IDX10_SHIFT)) & PUF_IDXBLK_H_DP_IDX10_MASK)\r
13191 #define PUF_IDXBLK_H_DP_IDX11_MASK               (0xC0U)\r
13192 #define PUF_IDXBLK_H_DP_IDX11_SHIFT              (6U)\r
13193 #define PUF_IDXBLK_H_DP_IDX11(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_DP_IDX11_SHIFT)) & PUF_IDXBLK_H_DP_IDX11_MASK)\r
13194 #define PUF_IDXBLK_H_DP_IDX12_MASK               (0x300U)\r
13195 #define PUF_IDXBLK_H_DP_IDX12_SHIFT              (8U)\r
13196 #define PUF_IDXBLK_H_DP_IDX12(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_DP_IDX12_SHIFT)) & PUF_IDXBLK_H_DP_IDX12_MASK)\r
13197 #define PUF_IDXBLK_H_DP_IDX13_MASK               (0xC00U)\r
13198 #define PUF_IDXBLK_H_DP_IDX13_SHIFT              (10U)\r
13199 #define PUF_IDXBLK_H_DP_IDX13(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_DP_IDX13_SHIFT)) & PUF_IDXBLK_H_DP_IDX13_MASK)\r
13200 #define PUF_IDXBLK_H_DP_IDX14_MASK               (0x3000U)\r
13201 #define PUF_IDXBLK_H_DP_IDX14_SHIFT              (12U)\r
13202 #define PUF_IDXBLK_H_DP_IDX14(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_DP_IDX14_SHIFT)) & PUF_IDXBLK_H_DP_IDX14_MASK)\r
13203 #define PUF_IDXBLK_H_DP_IDX15_MASK               (0xC000U)\r
13204 #define PUF_IDXBLK_H_DP_IDX15_SHIFT              (14U)\r
13205 #define PUF_IDXBLK_H_DP_IDX15(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_DP_IDX15_SHIFT)) & PUF_IDXBLK_H_DP_IDX15_MASK)\r
13206 /*! @} */\r
13207 \r
13208 /*! @name KEYMASK - Only reset in case of full IC reset */\r
13209 /*! @{ */\r
13210 #define PUF_KEYMASK_KEYMASK_MASK                 (0xFFFFFFFFU)\r
13211 #define PUF_KEYMASK_KEYMASK_SHIFT                (0U)\r
13212 #define PUF_KEYMASK_KEYMASK(x)                   (((uint32_t)(((uint32_t)(x)) << PUF_KEYMASK_KEYMASK_SHIFT)) & PUF_KEYMASK_KEYMASK_MASK)\r
13213 /*! @} */\r
13214 \r
13215 /* The count of PUF_KEYMASK */\r
13216 #define PUF_KEYMASK_COUNT                        (4U)\r
13217 \r
13218 /*! @name IDXBLK_H -  */\r
13219 /*! @{ */\r
13220 #define PUF_IDXBLK_H_IDX8_MASK                   (0x3U)\r
13221 #define PUF_IDXBLK_H_IDX8_SHIFT                  (0U)\r
13222 #define PUF_IDXBLK_H_IDX8(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_IDX8_SHIFT)) & PUF_IDXBLK_H_IDX8_MASK)\r
13223 #define PUF_IDXBLK_H_IDX9_MASK                   (0xCU)\r
13224 #define PUF_IDXBLK_H_IDX9_SHIFT                  (2U)\r
13225 #define PUF_IDXBLK_H_IDX9(x)                     (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_IDX9_SHIFT)) & PUF_IDXBLK_H_IDX9_MASK)\r
13226 #define PUF_IDXBLK_H_IDX10_MASK                  (0x30U)\r
13227 #define PUF_IDXBLK_H_IDX10_SHIFT                 (4U)\r
13228 #define PUF_IDXBLK_H_IDX10(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_IDX10_SHIFT)) & PUF_IDXBLK_H_IDX10_MASK)\r
13229 #define PUF_IDXBLK_H_IDX11_MASK                  (0xC0U)\r
13230 #define PUF_IDXBLK_H_IDX11_SHIFT                 (6U)\r
13231 #define PUF_IDXBLK_H_IDX11(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_IDX11_SHIFT)) & PUF_IDXBLK_H_IDX11_MASK)\r
13232 #define PUF_IDXBLK_H_IDX12_MASK                  (0x300U)\r
13233 #define PUF_IDXBLK_H_IDX12_SHIFT                 (8U)\r
13234 #define PUF_IDXBLK_H_IDX12(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_IDX12_SHIFT)) & PUF_IDXBLK_H_IDX12_MASK)\r
13235 #define PUF_IDXBLK_H_IDX13_MASK                  (0xC00U)\r
13236 #define PUF_IDXBLK_H_IDX13_SHIFT                 (10U)\r
13237 #define PUF_IDXBLK_H_IDX13(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_IDX13_SHIFT)) & PUF_IDXBLK_H_IDX13_MASK)\r
13238 #define PUF_IDXBLK_H_IDX14_MASK                  (0x3000U)\r
13239 #define PUF_IDXBLK_H_IDX14_SHIFT                 (12U)\r
13240 #define PUF_IDXBLK_H_IDX14(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_IDX14_SHIFT)) & PUF_IDXBLK_H_IDX14_MASK)\r
13241 #define PUF_IDXBLK_H_IDX15_MASK                  (0xC000U)\r
13242 #define PUF_IDXBLK_H_IDX15_SHIFT                 (14U)\r
13243 #define PUF_IDXBLK_H_IDX15(x)                    (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_IDX15_SHIFT)) & PUF_IDXBLK_H_IDX15_MASK)\r
13244 #define PUF_IDXBLK_H_LOCK_IDX_MASK               (0xC0000000U)\r
13245 #define PUF_IDXBLK_H_LOCK_IDX_SHIFT              (30U)\r
13246 #define PUF_IDXBLK_H_LOCK_IDX(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_H_LOCK_IDX_SHIFT)) & PUF_IDXBLK_H_LOCK_IDX_MASK)\r
13247 /*! @} */\r
13248 \r
13249 /*! @name IDXBLK_L_DP -  */\r
13250 /*! @{ */\r
13251 #define PUF_IDXBLK_L_DP_IDX0_MASK                (0x3U)\r
13252 #define PUF_IDXBLK_L_DP_IDX0_SHIFT               (0U)\r
13253 #define PUF_IDXBLK_L_DP_IDX0(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_DP_IDX0_SHIFT)) & PUF_IDXBLK_L_DP_IDX0_MASK)\r
13254 #define PUF_IDXBLK_L_DP_IDX1_MASK                (0xCU)\r
13255 #define PUF_IDXBLK_L_DP_IDX1_SHIFT               (2U)\r
13256 #define PUF_IDXBLK_L_DP_IDX1(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_DP_IDX1_SHIFT)) & PUF_IDXBLK_L_DP_IDX1_MASK)\r
13257 #define PUF_IDXBLK_L_DP_IDX2_MASK                (0x30U)\r
13258 #define PUF_IDXBLK_L_DP_IDX2_SHIFT               (4U)\r
13259 #define PUF_IDXBLK_L_DP_IDX2(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_DP_IDX2_SHIFT)) & PUF_IDXBLK_L_DP_IDX2_MASK)\r
13260 #define PUF_IDXBLK_L_DP_IDX3_MASK                (0xC0U)\r
13261 #define PUF_IDXBLK_L_DP_IDX3_SHIFT               (6U)\r
13262 #define PUF_IDXBLK_L_DP_IDX3(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_DP_IDX3_SHIFT)) & PUF_IDXBLK_L_DP_IDX3_MASK)\r
13263 #define PUF_IDXBLK_L_DP_IDX4_MASK                (0x300U)\r
13264 #define PUF_IDXBLK_L_DP_IDX4_SHIFT               (8U)\r
13265 #define PUF_IDXBLK_L_DP_IDX4(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_DP_IDX4_SHIFT)) & PUF_IDXBLK_L_DP_IDX4_MASK)\r
13266 #define PUF_IDXBLK_L_DP_IDX5_MASK                (0xC00U)\r
13267 #define PUF_IDXBLK_L_DP_IDX5_SHIFT               (10U)\r
13268 #define PUF_IDXBLK_L_DP_IDX5(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_DP_IDX5_SHIFT)) & PUF_IDXBLK_L_DP_IDX5_MASK)\r
13269 #define PUF_IDXBLK_L_DP_IDX6_MASK                (0x3000U)\r
13270 #define PUF_IDXBLK_L_DP_IDX6_SHIFT               (12U)\r
13271 #define PUF_IDXBLK_L_DP_IDX6(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_DP_IDX6_SHIFT)) & PUF_IDXBLK_L_DP_IDX6_MASK)\r
13272 #define PUF_IDXBLK_L_DP_IDX7_MASK                (0xC000U)\r
13273 #define PUF_IDXBLK_L_DP_IDX7_SHIFT               (14U)\r
13274 #define PUF_IDXBLK_L_DP_IDX7(x)                  (((uint32_t)(((uint32_t)(x)) << PUF_IDXBLK_L_DP_IDX7_SHIFT)) & PUF_IDXBLK_L_DP_IDX7_MASK)\r
13275 /*! @} */\r
13276 \r
13277 /*! @name SHIFT_STATUS -  */\r
13278 /*! @{ */\r
13279 #define PUF_SHIFT_STATUS_KEY0_MASK               (0xFU)\r
13280 #define PUF_SHIFT_STATUS_KEY0_SHIFT              (0U)\r
13281 #define PUF_SHIFT_STATUS_KEY0(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_SHIFT_STATUS_KEY0_SHIFT)) & PUF_SHIFT_STATUS_KEY0_MASK)\r
13282 #define PUF_SHIFT_STATUS_KEY1_MASK               (0xF0U)\r
13283 #define PUF_SHIFT_STATUS_KEY1_SHIFT              (4U)\r
13284 #define PUF_SHIFT_STATUS_KEY1(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_SHIFT_STATUS_KEY1_SHIFT)) & PUF_SHIFT_STATUS_KEY1_MASK)\r
13285 #define PUF_SHIFT_STATUS_KEY2_MASK               (0xF00U)\r
13286 #define PUF_SHIFT_STATUS_KEY2_SHIFT              (8U)\r
13287 #define PUF_SHIFT_STATUS_KEY2(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_SHIFT_STATUS_KEY2_SHIFT)) & PUF_SHIFT_STATUS_KEY2_MASK)\r
13288 #define PUF_SHIFT_STATUS_KEY3_MASK               (0xF000U)\r
13289 #define PUF_SHIFT_STATUS_KEY3_SHIFT              (12U)\r
13290 #define PUF_SHIFT_STATUS_KEY3(x)                 (((uint32_t)(((uint32_t)(x)) << PUF_SHIFT_STATUS_KEY3_SHIFT)) & PUF_SHIFT_STATUS_KEY3_MASK)\r
13291 /*! @} */\r
13292 \r
13293 \r
13294 /*!\r
13295  * @}\r
13296  */ /* end of group PUF_Register_Masks */\r
13297 \r
13298 \r
13299 /* PUF - Peripheral instance base addresses */\r
13300 #if (__ARM_FEATURE_CMSE & 0x2)\r
13301   /** Peripheral PUF base address */\r
13302   #define PUF_BASE                                 (0x5003B000u)\r
13303   /** Peripheral PUF base address */\r
13304   #define PUF_BASE_NS                              (0x4003B000u)\r
13305   /** Peripheral PUF base pointer */\r
13306   #define PUF                                      ((PUF_Type *)PUF_BASE)\r
13307   /** Peripheral PUF base pointer */\r
13308   #define PUF_NS                                   ((PUF_Type *)PUF_BASE_NS)\r
13309   /** Array initializer of PUF peripheral base addresses */\r
13310   #define PUF_BASE_ADDRS                           { PUF_BASE }\r
13311   /** Array initializer of PUF peripheral base pointers */\r
13312   #define PUF_BASE_PTRS                            { PUF }\r
13313   /** Array initializer of PUF peripheral base addresses */\r
13314   #define PUF_BASE_ADDRS_NS                        { PUF_BASE_NS }\r
13315   /** Array initializer of PUF peripheral base pointers */\r
13316   #define PUF_BASE_PTRS_NS                         { PUF_NS }\r
13317 #else\r
13318   /** Peripheral PUF base address */\r
13319   #define PUF_BASE                                 (0x4003B000u)\r
13320   /** Peripheral PUF base pointer */\r
13321   #define PUF                                      ((PUF_Type *)PUF_BASE)\r
13322   /** Array initializer of PUF peripheral base addresses */\r
13323   #define PUF_BASE_ADDRS                           { PUF_BASE }\r
13324   /** Array initializer of PUF peripheral base pointers */\r
13325   #define PUF_BASE_PTRS                            { PUF }\r
13326 #endif\r
13327 /** Interrupt vectors for the PUF peripheral type */\r
13328 #define PUF_IRQS                                 { PUF_IRQn }\r
13329 \r
13330 /*!\r
13331  * @}\r
13332  */ /* end of group PUF_Peripheral_Access_Layer */\r
13333 \r
13334 \r
13335 /* ----------------------------------------------------------------------------\r
13336    -- RNG Peripheral Access Layer\r
13337    ---------------------------------------------------------------------------- */\r
13338 \r
13339 /*!\r
13340  * @addtogroup RNG_Peripheral_Access_Layer RNG Peripheral Access Layer\r
13341  * @{\r
13342  */\r
13343 \r
13344 /** RNG - Register Layout Typedef */\r
13345 typedef struct {\r
13346   __I  uint32_t RANDOM_NUMBER;                     /**< This register contains a random 32 bit number which is computed on demand, at each time it is read, offset: 0x0 */\r
13347   __I  uint32_t ENCRYPTED_NUMBER;                  /**< This register contains a random 32 bit number which is pre-computed, offset: 0x4 */\r
13348   __I  uint32_t COUNTER_VAL;                       /**< , offset: 0x8 */\r
13349   __IO uint32_t COUNTER_CFG;                       /**< , offset: 0xC */\r
13350   __IO uint32_t ONLINE_TEST_CFG;                   /**< , offset: 0x10 */\r
13351   __I  uint32_t ONLINE_TEST_VAL;                   /**< , offset: 0x14 */\r
13352   __IO uint32_t MISC_CFG;                          /**< , offset: 0x18 */\r
13353        uint8_t RESERVED_0[4056];\r
13354   __IO uint32_t POWERDOWN;                         /**< Powerdown mode (standard but certainly useless here), offset: 0xFF4 */\r
13355        uint8_t RESERVED_1[4];\r
13356   __I  uint32_t MODULEID;                          /**< IP identifier, offset: 0xFFC */\r
13357 } RNG_Type;\r
13358 \r
13359 /* ----------------------------------------------------------------------------\r
13360    -- RNG Register Masks\r
13361    ---------------------------------------------------------------------------- */\r
13362 \r
13363 /*!\r
13364  * @addtogroup RNG_Register_Masks RNG Register Masks\r
13365  * @{\r
13366  */\r
13367 \r
13368 /*! @name RANDOM_NUMBER - This register contains a random 32 bit number which is computed on demand, at each time it is read */\r
13369 /*! @{ */\r
13370 #define RNG_RANDOM_NUMBER_RANDOM_NUMBER_MASK     (0xFFFFFFFFU)\r
13371 #define RNG_RANDOM_NUMBER_RANDOM_NUMBER_SHIFT    (0U)\r
13372 #define RNG_RANDOM_NUMBER_RANDOM_NUMBER(x)       (((uint32_t)(((uint32_t)(x)) << RNG_RANDOM_NUMBER_RANDOM_NUMBER_SHIFT)) & RNG_RANDOM_NUMBER_RANDOM_NUMBER_MASK)\r
13373 /*! @} */\r
13374 \r
13375 /*! @name ENCRYPTED_NUMBER - This register contains a random 32 bit number which is pre-computed */\r
13376 /*! @{ */\r
13377 #define RNG_ENCRYPTED_NUMBER_ENCRYPTED_NUMBER_MASK (0xFFFFFFFFU)\r
13378 #define RNG_ENCRYPTED_NUMBER_ENCRYPTED_NUMBER_SHIFT (0U)\r
13379 #define RNG_ENCRYPTED_NUMBER_ENCRYPTED_NUMBER(x) (((uint32_t)(((uint32_t)(x)) << RNG_ENCRYPTED_NUMBER_ENCRYPTED_NUMBER_SHIFT)) & RNG_ENCRYPTED_NUMBER_ENCRYPTED_NUMBER_MASK)\r
13380 /*! @} */\r
13381 \r
13382 /*! @name COUNTER_VAL -  */\r
13383 /*! @{ */\r
13384 #define RNG_COUNTER_VAL_CLK_RATIO_MASK           (0xFFU)\r
13385 #define RNG_COUNTER_VAL_CLK_RATIO_SHIFT          (0U)\r
13386 #define RNG_COUNTER_VAL_CLK_RATIO(x)             (((uint32_t)(((uint32_t)(x)) << RNG_COUNTER_VAL_CLK_RATIO_SHIFT)) & RNG_COUNTER_VAL_CLK_RATIO_MASK)\r
13387 #define RNG_COUNTER_VAL_REFRESH_CNT_MASK         (0x1F00U)\r
13388 #define RNG_COUNTER_VAL_REFRESH_CNT_SHIFT        (8U)\r
13389 #define RNG_COUNTER_VAL_REFRESH_CNT(x)           (((uint32_t)(((uint32_t)(x)) << RNG_COUNTER_VAL_REFRESH_CNT_SHIFT)) & RNG_COUNTER_VAL_REFRESH_CNT_MASK)\r
13390 /*! @} */\r
13391 \r
13392 /*! @name COUNTER_CFG -  */\r
13393 /*! @{ */\r
13394 #define RNG_COUNTER_CFG_MODE_MASK                (0x3U)\r
13395 #define RNG_COUNTER_CFG_MODE_SHIFT               (0U)\r
13396 #define RNG_COUNTER_CFG_MODE(x)                  (((uint32_t)(((uint32_t)(x)) << RNG_COUNTER_CFG_MODE_SHIFT)) & RNG_COUNTER_CFG_MODE_MASK)\r
13397 #define RNG_COUNTER_CFG_CLOCK_SEL_MASK           (0x1CU)\r
13398 #define RNG_COUNTER_CFG_CLOCK_SEL_SHIFT          (2U)\r
13399 #define RNG_COUNTER_CFG_CLOCK_SEL(x)             (((uint32_t)(((uint32_t)(x)) << RNG_COUNTER_CFG_CLOCK_SEL_SHIFT)) & RNG_COUNTER_CFG_CLOCK_SEL_MASK)\r
13400 #define RNG_COUNTER_CFG_SHIFT4X_MASK             (0xE0U)\r
13401 #define RNG_COUNTER_CFG_SHIFT4X_SHIFT            (5U)\r
13402 #define RNG_COUNTER_CFG_SHIFT4X(x)               (((uint32_t)(((uint32_t)(x)) << RNG_COUNTER_CFG_SHIFT4X_SHIFT)) & RNG_COUNTER_CFG_SHIFT4X_MASK)\r
13403 #define RNG_COUNTER_CFG_DIS_ENH_ENTR_REFILL_MASK (0x100U)\r
13404 #define RNG_COUNTER_CFG_DIS_ENH_ENTR_REFILL_SHIFT (8U)\r
13405 #define RNG_COUNTER_CFG_DIS_ENH_ENTR_REFILL(x)   (((uint32_t)(((uint32_t)(x)) << RNG_COUNTER_CFG_DIS_ENH_ENTR_REFILL_SHIFT)) & RNG_COUNTER_CFG_DIS_ENH_ENTR_REFILL_MASK)\r
13406 #define RNG_COUNTER_CFG_FORCE_ENTR_SPREADING_MASK (0x200U)\r
13407 #define RNG_COUNTER_CFG_FORCE_ENTR_SPREADING_SHIFT (9U)\r
13408 #define RNG_COUNTER_CFG_FORCE_ENTR_SPREADING(x)  (((uint32_t)(((uint32_t)(x)) << RNG_COUNTER_CFG_FORCE_ENTR_SPREADING_SHIFT)) & RNG_COUNTER_CFG_FORCE_ENTR_SPREADING_MASK)\r
13409 /*! @} */\r
13410 \r
13411 /*! @name ONLINE_TEST_CFG -  */\r
13412 /*! @{ */\r
13413 #define RNG_ONLINE_TEST_CFG_ACTIVATE_MASK        (0x1U)\r
13414 #define RNG_ONLINE_TEST_CFG_ACTIVATE_SHIFT       (0U)\r
13415 #define RNG_ONLINE_TEST_CFG_ACTIVATE(x)          (((uint32_t)(((uint32_t)(x)) << RNG_ONLINE_TEST_CFG_ACTIVATE_SHIFT)) & RNG_ONLINE_TEST_CFG_ACTIVATE_MASK)\r
13416 #define RNG_ONLINE_TEST_CFG_DATA_SEL_MASK        (0x6U)\r
13417 #define RNG_ONLINE_TEST_CFG_DATA_SEL_SHIFT       (1U)\r
13418 #define RNG_ONLINE_TEST_CFG_DATA_SEL(x)          (((uint32_t)(((uint32_t)(x)) << RNG_ONLINE_TEST_CFG_DATA_SEL_SHIFT)) & RNG_ONLINE_TEST_CFG_DATA_SEL_MASK)\r
13419 /*! @} */\r
13420 \r
13421 /*! @name ONLINE_TEST_VAL -  */\r
13422 /*! @{ */\r
13423 #define RNG_ONLINE_TEST_VAL_LIVE_CHI_SQUARED_MASK (0xFU)\r
13424 #define RNG_ONLINE_TEST_VAL_LIVE_CHI_SQUARED_SHIFT (0U)\r
13425 #define RNG_ONLINE_TEST_VAL_LIVE_CHI_SQUARED(x)  (((uint32_t)(((uint32_t)(x)) << RNG_ONLINE_TEST_VAL_LIVE_CHI_SQUARED_SHIFT)) & RNG_ONLINE_TEST_VAL_LIVE_CHI_SQUARED_MASK)\r
13426 #define RNG_ONLINE_TEST_VAL_MIN_CHI_SQUARED_MASK (0xF0U)\r
13427 #define RNG_ONLINE_TEST_VAL_MIN_CHI_SQUARED_SHIFT (4U)\r
13428 #define RNG_ONLINE_TEST_VAL_MIN_CHI_SQUARED(x)   (((uint32_t)(((uint32_t)(x)) << RNG_ONLINE_TEST_VAL_MIN_CHI_SQUARED_SHIFT)) & RNG_ONLINE_TEST_VAL_MIN_CHI_SQUARED_MASK)\r
13429 #define RNG_ONLINE_TEST_VAL_MAX_CHI_SQUARED_MASK (0xF00U)\r
13430 #define RNG_ONLINE_TEST_VAL_MAX_CHI_SQUARED_SHIFT (8U)\r
13431 #define RNG_ONLINE_TEST_VAL_MAX_CHI_SQUARED(x)   (((uint32_t)(((uint32_t)(x)) << RNG_ONLINE_TEST_VAL_MAX_CHI_SQUARED_SHIFT)) & RNG_ONLINE_TEST_VAL_MAX_CHI_SQUARED_MASK)\r
13432 /*! @} */\r
13433 \r
13434 /*! @name MISC_CFG -  */\r
13435 /*! @{ */\r
13436 #define RNG_MISC_CFG_AES_RESEED_MASK             (0x1U)\r
13437 #define RNG_MISC_CFG_AES_RESEED_SHIFT            (0U)\r
13438 #define RNG_MISC_CFG_AES_RESEED(x)               (((uint32_t)(((uint32_t)(x)) << RNG_MISC_CFG_AES_RESEED_SHIFT)) & RNG_MISC_CFG_AES_RESEED_MASK)\r
13439 #define RNG_MISC_CFG_AES_DT_CFG_MASK             (0x2U)\r
13440 #define RNG_MISC_CFG_AES_DT_CFG_SHIFT            (1U)\r
13441 #define RNG_MISC_CFG_AES_DT_CFG(x)               (((uint32_t)(((uint32_t)(x)) << RNG_MISC_CFG_AES_DT_CFG_SHIFT)) & RNG_MISC_CFG_AES_DT_CFG_MASK)\r
13442 /*! @} */\r
13443 \r
13444 /*! @name POWERDOWN - Powerdown mode (standard but certainly useless here) */\r
13445 /*! @{ */\r
13446 #define RNG_POWERDOWN_SOFT_RESET_MASK            (0x1U)\r
13447 #define RNG_POWERDOWN_SOFT_RESET_SHIFT           (0U)\r
13448 #define RNG_POWERDOWN_SOFT_RESET(x)              (((uint32_t)(((uint32_t)(x)) << RNG_POWERDOWN_SOFT_RESET_SHIFT)) & RNG_POWERDOWN_SOFT_RESET_MASK)\r
13449 #define RNG_POWERDOWN_FORCE_SOFT_RESET_MASK      (0x2U)\r
13450 #define RNG_POWERDOWN_FORCE_SOFT_RESET_SHIFT     (1U)\r
13451 #define RNG_POWERDOWN_FORCE_SOFT_RESET(x)        (((uint32_t)(((uint32_t)(x)) << RNG_POWERDOWN_FORCE_SOFT_RESET_SHIFT)) & RNG_POWERDOWN_FORCE_SOFT_RESET_MASK)\r
13452 #define RNG_POWERDOWN_POWERDOWN_MASK             (0x80000000U)\r
13453 #define RNG_POWERDOWN_POWERDOWN_SHIFT            (31U)\r
13454 #define RNG_POWERDOWN_POWERDOWN(x)               (((uint32_t)(((uint32_t)(x)) << RNG_POWERDOWN_POWERDOWN_SHIFT)) & RNG_POWERDOWN_POWERDOWN_MASK)\r
13455 /*! @} */\r
13456 \r
13457 /*! @name MODULEID - IP identifier */\r
13458 /*! @{ */\r
13459 #define RNG_MODULEID_APERTURE_MASK               (0xFFU)\r
13460 #define RNG_MODULEID_APERTURE_SHIFT              (0U)\r
13461 #define RNG_MODULEID_APERTURE(x)                 (((uint32_t)(((uint32_t)(x)) << RNG_MODULEID_APERTURE_SHIFT)) & RNG_MODULEID_APERTURE_MASK)\r
13462 #define RNG_MODULEID_MIN_REV_MASK                (0xF00U)\r
13463 #define RNG_MODULEID_MIN_REV_SHIFT               (8U)\r
13464 #define RNG_MODULEID_MIN_REV(x)                  (((uint32_t)(((uint32_t)(x)) << RNG_MODULEID_MIN_REV_SHIFT)) & RNG_MODULEID_MIN_REV_MASK)\r
13465 #define RNG_MODULEID_MAJ_REV_MASK                (0xF000U)\r
13466 #define RNG_MODULEID_MAJ_REV_SHIFT               (12U)\r
13467 #define RNG_MODULEID_MAJ_REV(x)                  (((uint32_t)(((uint32_t)(x)) << RNG_MODULEID_MAJ_REV_SHIFT)) & RNG_MODULEID_MAJ_REV_MASK)\r
13468 #define RNG_MODULEID_ID_MASK                     (0xFFFF0000U)\r
13469 #define RNG_MODULEID_ID_SHIFT                    (16U)\r
13470 #define RNG_MODULEID_ID(x)                       (((uint32_t)(((uint32_t)(x)) << RNG_MODULEID_ID_SHIFT)) & RNG_MODULEID_ID_MASK)\r
13471 /*! @} */\r
13472 \r
13473 \r
13474 /*!\r
13475  * @}\r
13476  */ /* end of group RNG_Register_Masks */\r
13477 \r
13478 \r
13479 /* RNG - Peripheral instance base addresses */\r
13480 #if (__ARM_FEATURE_CMSE & 0x2)\r
13481   /** Peripheral RNG base address */\r
13482   #define RNG_BASE                                 (0x5003A000u)\r
13483   /** Peripheral RNG base address */\r
13484   #define RNG_BASE_NS                              (0x4003A000u)\r
13485   /** Peripheral RNG base pointer */\r
13486   #define RNG                                      ((RNG_Type *)RNG_BASE)\r
13487   /** Peripheral RNG base pointer */\r
13488   #define RNG_NS                                   ((RNG_Type *)RNG_BASE_NS)\r
13489   /** Array initializer of RNG peripheral base addresses */\r
13490   #define RNG_BASE_ADDRS                           { RNG_BASE }\r
13491   /** Array initializer of RNG peripheral base pointers */\r
13492   #define RNG_BASE_PTRS                            { RNG }\r
13493   /** Array initializer of RNG peripheral base addresses */\r
13494   #define RNG_BASE_ADDRS_NS                        { RNG_BASE_NS }\r
13495   /** Array initializer of RNG peripheral base pointers */\r
13496   #define RNG_BASE_PTRS_NS                         { RNG_NS }\r
13497 #else\r
13498   /** Peripheral RNG base address */\r
13499   #define RNG_BASE                                 (0x4003A000u)\r
13500   /** Peripheral RNG base pointer */\r
13501   #define RNG                                      ((RNG_Type *)RNG_BASE)\r
13502   /** Array initializer of RNG peripheral base addresses */\r
13503   #define RNG_BASE_ADDRS                           { RNG_BASE }\r
13504   /** Array initializer of RNG peripheral base pointers */\r
13505   #define RNG_BASE_PTRS                            { RNG }\r
13506 #endif\r
13507 \r
13508 /*!\r
13509  * @}\r
13510  */ /* end of group RNG_Peripheral_Access_Layer */\r
13511 \r
13512 \r
13513 /* ----------------------------------------------------------------------------\r
13514    -- RTC Peripheral Access Layer\r
13515    ---------------------------------------------------------------------------- */\r
13516 \r
13517 /*!\r
13518  * @addtogroup RTC_Peripheral_Access_Layer RTC Peripheral Access Layer\r
13519  * @{\r
13520  */\r
13521 \r
13522 /** RTC - Register Layout Typedef */\r
13523 typedef struct {\r
13524   __IO uint32_t CTRL;                              /**< RTC control register, offset: 0x0 */\r
13525   __IO uint32_t MATCH;                             /**< RTC match register, offset: 0x4 */\r
13526   __IO uint32_t COUNT;                             /**< RTC counter register, offset: 0x8 */\r
13527   __IO uint32_t WAKE;                              /**< High-resolution/wake-up timer control register, offset: 0xC */\r
13528   __I  uint32_t SUBSEC;                            /**< RTC Sub-second Counter register, offset: 0x10 */\r
13529        uint8_t RESERVED_0[44];\r
13530   __IO uint32_t GPREG[8];                          /**< General Purpose register, array offset: 0x40, array step: 0x4 */\r
13531 } RTC_Type;\r
13532 \r
13533 /* ----------------------------------------------------------------------------\r
13534    -- RTC Register Masks\r
13535    ---------------------------------------------------------------------------- */\r
13536 \r
13537 /*!\r
13538  * @addtogroup RTC_Register_Masks RTC Register Masks\r
13539  * @{\r
13540  */\r
13541 \r
13542 /*! @name CTRL - RTC control register */\r
13543 /*! @{ */\r
13544 #define RTC_CTRL_SWRESET_MASK                    (0x1U)\r
13545 #define RTC_CTRL_SWRESET_SHIFT                   (0U)\r
13546 /*! SWRESET - Software reset control\r
13547  *  0b0..Not in reset. The RTC is not held in reset. This bit must be cleared prior to configuring or initiating any operation of the RTC.\r
13548  *  0b1..In reset. The RTC is held in reset. All register bits within the RTC will be forced to their reset value except the OFD bit. This bit must be cleared before writing to any register in the RTC - including writes to set any of the other bits within this register. Do not attempt to write to any bits of this register at the same time that the reset bit is being cleared.\r
13549  */\r
13550 #define RTC_CTRL_SWRESET(x)                      (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_SWRESET_SHIFT)) & RTC_CTRL_SWRESET_MASK)\r
13551 #define RTC_CTRL_ALARM1HZ_MASK                   (0x4U)\r
13552 #define RTC_CTRL_ALARM1HZ_SHIFT                  (2U)\r
13553 /*! ALARM1HZ - RTC 1 Hz timer alarm flag status.\r
13554  *  0b0..No match. No match has occurred on the 1 Hz RTC timer. Writing a 0 has no effect.\r
13555  *  0b1..Match. A match condition has occurred on the 1 Hz RTC timer. This flag generates an RTC alarm interrupt request RTC_ALARM which can also wake up the part from any low power mode. Writing a 1 clears this bit.\r
13556  */\r
13557 #define RTC_CTRL_ALARM1HZ(x)                     (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_ALARM1HZ_SHIFT)) & RTC_CTRL_ALARM1HZ_MASK)\r
13558 #define RTC_CTRL_WAKE1KHZ_MASK                   (0x8U)\r
13559 #define RTC_CTRL_WAKE1KHZ_SHIFT                  (3U)\r
13560 /*! WAKE1KHZ - RTC 1 kHz timer wake-up flag status.\r
13561  *  0b0..Run. The RTC 1 kHz timer is running. Writing a 0 has no effect.\r
13562  *  0b1..Time-out. The 1 kHz high-resolution/wake-up timer has timed out. This flag generates an RTC wake-up interrupt request RTC-WAKE which can also wake up the part from any low power mode. Writing a 1 clears this bit.\r
13563  */\r
13564 #define RTC_CTRL_WAKE1KHZ(x)                     (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_WAKE1KHZ_SHIFT)) & RTC_CTRL_WAKE1KHZ_MASK)\r
13565 #define RTC_CTRL_ALARMDPD_EN_MASK                (0x10U)\r
13566 #define RTC_CTRL_ALARMDPD_EN_SHIFT               (4U)\r
13567 /*! ALARMDPD_EN - RTC 1 Hz timer alarm enable for Deep power-down.\r
13568  *  0b0..Disable. A match on the 1 Hz RTC timer will not bring the part out of Deep power-down mode.\r
13569  *  0b1..Enable. A match on the 1 Hz RTC timer bring the part out of Deep power-down mode.\r
13570  */\r
13571 #define RTC_CTRL_ALARMDPD_EN(x)                  (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_ALARMDPD_EN_SHIFT)) & RTC_CTRL_ALARMDPD_EN_MASK)\r
13572 #define RTC_CTRL_WAKEDPD_EN_MASK                 (0x20U)\r
13573 #define RTC_CTRL_WAKEDPD_EN_SHIFT                (5U)\r
13574 /*! WAKEDPD_EN - RTC 1 kHz timer wake-up enable for Deep power-down.\r
13575  *  0b0..Disable. A match on the 1 kHz RTC timer will not bring the part out of Deep power-down mode.\r
13576  *  0b1..Enable. A match on the 1 kHz RTC timer bring the part out of Deep power-down mode.\r
13577  */\r
13578 #define RTC_CTRL_WAKEDPD_EN(x)                   (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_WAKEDPD_EN_SHIFT)) & RTC_CTRL_WAKEDPD_EN_MASK)\r
13579 #define RTC_CTRL_RTC1KHZ_EN_MASK                 (0x40U)\r
13580 #define RTC_CTRL_RTC1KHZ_EN_SHIFT                (6U)\r
13581 /*! RTC1KHZ_EN - RTC 1 kHz clock enable. This bit can be set to 0 to conserve power if the 1 kHz timer is not used. This bit has no effect when the RTC is disabled (bit 7 of this register is 0).\r
13582  *  0b0..Disable. A match on the 1 kHz RTC timer will not bring the part out of Deep power-down mode.\r
13583  *  0b1..Enable. The 1 kHz RTC timer is enabled.\r
13584  */\r
13585 #define RTC_CTRL_RTC1KHZ_EN(x)                   (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_RTC1KHZ_EN_SHIFT)) & RTC_CTRL_RTC1KHZ_EN_MASK)\r
13586 #define RTC_CTRL_RTC_EN_MASK                     (0x80U)\r
13587 #define RTC_CTRL_RTC_EN_SHIFT                    (7U)\r
13588 /*! RTC_EN - RTC enable.\r
13589  *  0b0..Disable. The RTC 1 Hz and 1 kHz clocks are shut down and the RTC operation is disabled. This bit should be 0 when writing to load a value in the RTC counter register.\r
13590  *  0b1..Enable. The 1 Hz RTC clock is running and RTC operation is enabled. This bit must be set to initiate operation of the RTC. The first clock to the RTC counter occurs 1 s after this bit is set. To also enable the high-resolution, 1 kHz clock, set bit 6 in this register.\r
13591  */\r
13592 #define RTC_CTRL_RTC_EN(x)                       (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_RTC_EN_SHIFT)) & RTC_CTRL_RTC_EN_MASK)\r
13593 #define RTC_CTRL_RTC_OSC_PD_MASK                 (0x100U)\r
13594 #define RTC_CTRL_RTC_OSC_PD_SHIFT                (8U)\r
13595 /*! RTC_OSC_PD - RTC oscillator power-down control.\r
13596  *  0b0..See RTC_OSC_BYPASS\r
13597  *  0b1..RTC oscillator is powered-down.\r
13598  */\r
13599 #define RTC_CTRL_RTC_OSC_PD(x)                   (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_RTC_OSC_PD_SHIFT)) & RTC_CTRL_RTC_OSC_PD_MASK)\r
13600 #define RTC_CTRL_RTC_OSC_BYPASS_MASK             (0x200U)\r
13601 #define RTC_CTRL_RTC_OSC_BYPASS_SHIFT            (9U)\r
13602 /*! RTC_OSC_BYPASS - RTC oscillator bypass control.\r
13603  *  0b0..The RTC Oscillator operates normally as a crystal oscillator with the crystal connected between the RTC_XTALIN and RTC_XTALOUT pins.\r
13604  *  0b1..The RTC Oscillator is in bypass mode. In this mode a clock can be directly input into the RTC_XTALIN pin.\r
13605  */\r
13606 #define RTC_CTRL_RTC_OSC_BYPASS(x)               (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_RTC_OSC_BYPASS_SHIFT)) & RTC_CTRL_RTC_OSC_BYPASS_MASK)\r
13607 #define RTC_CTRL_RTC_SUBSEC_ENA_MASK             (0x400U)\r
13608 #define RTC_CTRL_RTC_SUBSEC_ENA_SHIFT            (10U)\r
13609 /*! RTC_SUBSEC_ENA - RTC Sub-second counter control.\r
13610  *  0b0..The sub-second counter (if implemented) is disabled. This bit is cleared by a system-level POR or BOD reset as well as a by the RTC_ENA bit (bit 7 in this register). On modules not equipped with a sub-second counter, this bit will always read-back as a '0'.\r
13611  *  0b1..The 32 KHz sub-second counter is enabled (if implemented). Counting commences on the start of the first one-second interval after this bit is set. Note: This bit can only be set after the RTC_ENA bit (bit 7) is set by a previous write operation. Note: The RTC sub-second counter must be re-enabled whenever the chip exits deep power-down mode.\r
13612  */\r
13613 #define RTC_CTRL_RTC_SUBSEC_ENA(x)               (((uint32_t)(((uint32_t)(x)) << RTC_CTRL_RTC_SUBSEC_ENA_SHIFT)) & RTC_CTRL_RTC_SUBSEC_ENA_MASK)\r
13614 /*! @} */\r
13615 \r
13616 /*! @name MATCH - RTC match register */\r
13617 /*! @{ */\r
13618 #define RTC_MATCH_MATVAL_MASK                    (0xFFFFFFFFU)\r
13619 #define RTC_MATCH_MATVAL_SHIFT                   (0U)\r
13620 #define RTC_MATCH_MATVAL(x)                      (((uint32_t)(((uint32_t)(x)) << RTC_MATCH_MATVAL_SHIFT)) & RTC_MATCH_MATVAL_MASK)\r
13621 /*! @} */\r
13622 \r
13623 /*! @name COUNT - RTC counter register */\r
13624 /*! @{ */\r
13625 #define RTC_COUNT_VAL_MASK                       (0xFFFFFFFFU)\r
13626 #define RTC_COUNT_VAL_SHIFT                      (0U)\r
13627 #define RTC_COUNT_VAL(x)                         (((uint32_t)(((uint32_t)(x)) << RTC_COUNT_VAL_SHIFT)) & RTC_COUNT_VAL_MASK)\r
13628 /*! @} */\r
13629 \r
13630 /*! @name WAKE - High-resolution/wake-up timer control register */\r
13631 /*! @{ */\r
13632 #define RTC_WAKE_VAL_MASK                        (0xFFFFU)\r
13633 #define RTC_WAKE_VAL_SHIFT                       (0U)\r
13634 #define RTC_WAKE_VAL(x)                          (((uint32_t)(((uint32_t)(x)) << RTC_WAKE_VAL_SHIFT)) & RTC_WAKE_VAL_MASK)\r
13635 /*! @} */\r
13636 \r
13637 /*! @name SUBSEC - RTC Sub-second Counter register */\r
13638 /*! @{ */\r
13639 #define RTC_SUBSEC_SUBSEC_MASK                   (0x7FFFU)\r
13640 #define RTC_SUBSEC_SUBSEC_SHIFT                  (0U)\r
13641 #define RTC_SUBSEC_SUBSEC(x)                     (((uint32_t)(((uint32_t)(x)) << RTC_SUBSEC_SUBSEC_SHIFT)) & RTC_SUBSEC_SUBSEC_MASK)\r
13642 /*! @} */\r
13643 \r
13644 /*! @name GPREG - General Purpose register */\r
13645 /*! @{ */\r
13646 #define RTC_GPREG_GPDATA_MASK                    (0xFFFFFFFFU)\r
13647 #define RTC_GPREG_GPDATA_SHIFT                   (0U)\r
13648 #define RTC_GPREG_GPDATA(x)                      (((uint32_t)(((uint32_t)(x)) << RTC_GPREG_GPDATA_SHIFT)) & RTC_GPREG_GPDATA_MASK)\r
13649 /*! @} */\r
13650 \r
13651 /* The count of RTC_GPREG */\r
13652 #define RTC_GPREG_COUNT                          (8U)\r
13653 \r
13654 \r
13655 /*!\r
13656  * @}\r
13657  */ /* end of group RTC_Register_Masks */\r
13658 \r
13659 \r
13660 /* RTC - Peripheral instance base addresses */\r
13661 #if (__ARM_FEATURE_CMSE & 0x2)\r
13662   /** Peripheral RTC base address */\r
13663   #define RTC_BASE                                 (0x5002C000u)\r
13664   /** Peripheral RTC base address */\r
13665   #define RTC_BASE_NS                              (0x4002C000u)\r
13666   /** Peripheral RTC base pointer */\r
13667   #define RTC                                      ((RTC_Type *)RTC_BASE)\r
13668   /** Peripheral RTC base pointer */\r
13669   #define RTC_NS                                   ((RTC_Type *)RTC_BASE_NS)\r
13670   /** Array initializer of RTC peripheral base addresses */\r
13671   #define RTC_BASE_ADDRS                           { RTC_BASE }\r
13672   /** Array initializer of RTC peripheral base pointers */\r
13673   #define RTC_BASE_PTRS                            { RTC }\r
13674   /** Array initializer of RTC peripheral base addresses */\r
13675   #define RTC_BASE_ADDRS_NS                        { RTC_BASE_NS }\r
13676   /** Array initializer of RTC peripheral base pointers */\r
13677   #define RTC_BASE_PTRS_NS                         { RTC_NS }\r
13678 #else\r
13679   /** Peripheral RTC base address */\r
13680   #define RTC_BASE                                 (0x4002C000u)\r
13681   /** Peripheral RTC base pointer */\r
13682   #define RTC                                      ((RTC_Type *)RTC_BASE)\r
13683   /** Array initializer of RTC peripheral base addresses */\r
13684   #define RTC_BASE_ADDRS                           { RTC_BASE }\r
13685   /** Array initializer of RTC peripheral base pointers */\r
13686   #define RTC_BASE_PTRS                            { RTC }\r
13687 #endif\r
13688 /** Interrupt vectors for the RTC peripheral type */\r
13689 #define RTC_IRQS                                 { RTC_IRQn }\r
13690 \r
13691 /*!\r
13692  * @}\r
13693  */ /* end of group RTC_Peripheral_Access_Layer */\r
13694 \r
13695 \r
13696 /* ----------------------------------------------------------------------------\r
13697    -- SCT Peripheral Access Layer\r
13698    ---------------------------------------------------------------------------- */\r
13699 \r
13700 /*!\r
13701  * @addtogroup SCT_Peripheral_Access_Layer SCT Peripheral Access Layer\r
13702  * @{\r
13703  */\r
13704 \r
13705 /** SCT - Register Layout Typedef */\r
13706 typedef struct {\r
13707   __IO uint32_t CONFIG;                            /**< SCT configuration register, offset: 0x0 */\r
13708   __IO uint32_t CTRL;                              /**< SCT control register, offset: 0x4 */\r
13709   __IO uint32_t LIMIT;                             /**< SCT limit event select register, offset: 0x8 */\r
13710   __IO uint32_t HALT;                              /**< SCT halt event select register, offset: 0xC */\r
13711   __IO uint32_t STOP;                              /**< SCT stop event select register, offset: 0x10 */\r
13712   __IO uint32_t START;                             /**< SCT start event select register, offset: 0x14 */\r
13713        uint8_t RESERVED_0[40];\r
13714   __IO uint32_t COUNT;                             /**< SCT counter register, offset: 0x40 */\r
13715   __IO uint32_t STATE;                             /**< SCT state register, offset: 0x44 */\r
13716   __I  uint32_t INPUT;                             /**< SCT input register, offset: 0x48 */\r
13717   __IO uint32_t REGMODE;                           /**< SCT match/capture mode register, offset: 0x4C */\r
13718   __IO uint32_t OUTPUT;                            /**< SCT output register, offset: 0x50 */\r
13719   __IO uint32_t OUTPUTDIRCTRL;                     /**< SCT output counter direction control register, offset: 0x54 */\r
13720   __IO uint32_t RES;                               /**< SCT conflict resolution register, offset: 0x58 */\r
13721   __IO uint32_t DMA0REQUEST;                       /**< SCT DMA request 0 register, offset: 0x5C */\r
13722   __IO uint32_t DMA1REQUEST;                       /**< SCT DMA request 1 register, offset: 0x60 */\r
13723        uint8_t RESERVED_1[140];\r
13724   __IO uint32_t EVEN;                              /**< SCT event interrupt enable register, offset: 0xF0 */\r
13725   __IO uint32_t EVFLAG;                            /**< SCT event flag register, offset: 0xF4 */\r
13726   __IO uint32_t CONEN;                             /**< SCT conflict interrupt enable register, offset: 0xF8 */\r
13727   __IO uint32_t CONFLAG;                           /**< SCT conflict flag register, offset: 0xFC */\r
13728   union {                                          /* offset: 0x100 */\r
13729     __IO uint32_t SCTCAP[10];                        /**< SCT capture register of capture channel, array offset: 0x100, array step: 0x4 */\r
13730     __IO uint32_t SCTMATCH[10];                      /**< SCT match value register of match channels, array offset: 0x100, array step: 0x4 */\r
13731   };\r
13732        uint8_t RESERVED_2[216];\r
13733   union {                                          /* offset: 0x200 */\r
13734     __IO uint32_t SCTCAPCTRL[10];                    /**< SCT capture control register, array offset: 0x200, array step: 0x4 */\r
13735     __IO uint32_t SCTMATCHREL[10];                   /**< SCT match reload value register, array offset: 0x200, array step: 0x4 */\r
13736   };\r
13737        uint8_t RESERVED_3[216];\r
13738   struct {                                         /* offset: 0x300, array step: 0x8 */\r
13739     __IO uint32_t STATE;                             /**< SCT event state register 0, array offset: 0x300, array step: 0x8 */\r
13740     __IO uint32_t CTRL;                              /**< SCT event control register 0, array offset: 0x304, array step: 0x8 */\r
13741   } EVENT[10];\r
13742        uint8_t RESERVED_4[432];\r
13743   struct {                                         /* offset: 0x500, array step: 0x8 */\r
13744     __IO uint32_t SET;                               /**< SCT output 0 set register, array offset: 0x500, array step: 0x8 */\r
13745     __IO uint32_t CLR;                               /**< SCT output 0 clear register, array offset: 0x504, array step: 0x8 */\r
13746   } OUT[10];\r
13747 } SCT_Type;\r
13748 \r
13749 /* ----------------------------------------------------------------------------\r
13750    -- SCT Register Masks\r
13751    ---------------------------------------------------------------------------- */\r
13752 \r
13753 /*!\r
13754  * @addtogroup SCT_Register_Masks SCT Register Masks\r
13755  * @{\r
13756  */\r
13757 \r
13758 /*! @name CONFIG - SCT configuration register */\r
13759 /*! @{ */\r
13760 #define SCT_CONFIG_UNIFY_MASK                    (0x1U)\r
13761 #define SCT_CONFIG_UNIFY_SHIFT                   (0U)\r
13762 /*! UNIFY - SCT operation\r
13763  *  0b0..The SCT operates as two 16-bit counters named COUNTER_L and COUNTER_H.\r
13764  *  0b1..The SCT operates as a unified 32-bit counter.\r
13765  */\r
13766 #define SCT_CONFIG_UNIFY(x)                      (((uint32_t)(((uint32_t)(x)) << SCT_CONFIG_UNIFY_SHIFT)) & SCT_CONFIG_UNIFY_MASK)\r
13767 #define SCT_CONFIG_CLKMODE_MASK                  (0x6U)\r
13768 #define SCT_CONFIG_CLKMODE_SHIFT                 (1U)\r
13769 /*! CLKMODE - SCT clock mode\r
13770  *  0b00..System Clock Mode. The system clock clocks the entire SCT module including the counter(s) and counter prescalers.\r
13771  *  0b01..Sampled System Clock Mode. The system clock clocks the SCT module, but the counter and prescalers are only enabled to count when the designated edge is detected on the input selected by the CKSEL field. The minimum pulse width on the selected clock-gate input is 1 bus clock period. This mode is the high-performance, sampled-clock mode.\r
13772  *  0b10..SCT Input Clock Mode. The input/edge selected by the CKSEL field clocks the SCT module, including the counters and prescalers, after first being synchronized to the system clock. The minimum pulse width on the clock input is 1 bus clock period. This mode is the low-power, sampled-clock mode.\r
13773  *  0b11..Asynchronous Mode. The entire SCT module is clocked directly by the input/edge selected by the CKSEL field. In this mode, the SCT outputs are switched synchronously to the SCT input clock - not the system clock. The input clock rate must be at least half the system clock rate and can be the same or faster than the system clock.\r
13774  */\r
13775 #define SCT_CONFIG_CLKMODE(x)                    (((uint32_t)(((uint32_t)(x)) << SCT_CONFIG_CLKMODE_SHIFT)) & SCT_CONFIG_CLKMODE_MASK)\r
13776 #define SCT_CONFIG_CKSEL_MASK                    (0x78U)\r
13777 #define SCT_CONFIG_CKSEL_SHIFT                   (3U)\r
13778 /*! CKSEL - SCT clock select. The specific functionality of the designated input/edge is dependent on the CLKMODE bit selection in this register.\r
13779  *  0b0000..Rising edges on input 0.\r
13780  *  0b0001..Falling edges on input 0.\r
13781  *  0b0010..Rising edges on input 1.\r
13782  *  0b0011..Falling edges on input 1.\r
13783  *  0b0100..Rising edges on input 2.\r
13784  *  0b0101..Falling edges on input 2.\r
13785  *  0b0110..Rising edges on input 3.\r
13786  *  0b0111..Falling edges on input 3.\r
13787  */\r
13788 #define SCT_CONFIG_CKSEL(x)                      (((uint32_t)(((uint32_t)(x)) << SCT_CONFIG_CKSEL_SHIFT)) & SCT_CONFIG_CKSEL_MASK)\r
13789 #define SCT_CONFIG_NORELAOD_L_MASK               (0x80U)\r
13790 #define SCT_CONFIG_NORELAOD_L_SHIFT              (7U)\r
13791 #define SCT_CONFIG_NORELAOD_L(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_CONFIG_NORELAOD_L_SHIFT)) & SCT_CONFIG_NORELAOD_L_MASK)\r
13792 #define SCT_CONFIG_NORELOAD_H_MASK               (0x100U)\r
13793 #define SCT_CONFIG_NORELOAD_H_SHIFT              (8U)\r
13794 #define SCT_CONFIG_NORELOAD_H(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_CONFIG_NORELOAD_H_SHIFT)) & SCT_CONFIG_NORELOAD_H_MASK)\r
13795 #define SCT_CONFIG_INSYNC_MASK                   (0x1E00U)\r
13796 #define SCT_CONFIG_INSYNC_SHIFT                  (9U)\r
13797 #define SCT_CONFIG_INSYNC(x)                     (((uint32_t)(((uint32_t)(x)) << SCT_CONFIG_INSYNC_SHIFT)) & SCT_CONFIG_INSYNC_MASK)\r
13798 #define SCT_CONFIG_AUTOLIMIT_L_MASK              (0x20000U)\r
13799 #define SCT_CONFIG_AUTOLIMIT_L_SHIFT             (17U)\r
13800 #define SCT_CONFIG_AUTOLIMIT_L(x)                (((uint32_t)(((uint32_t)(x)) << SCT_CONFIG_AUTOLIMIT_L_SHIFT)) & SCT_CONFIG_AUTOLIMIT_L_MASK)\r
13801 #define SCT_CONFIG_AUTOLIMIT_H_MASK              (0x40000U)\r
13802 #define SCT_CONFIG_AUTOLIMIT_H_SHIFT             (18U)\r
13803 #define SCT_CONFIG_AUTOLIMIT_H(x)                (((uint32_t)(((uint32_t)(x)) << SCT_CONFIG_AUTOLIMIT_H_SHIFT)) & SCT_CONFIG_AUTOLIMIT_H_MASK)\r
13804 /*! @} */\r
13805 \r
13806 /*! @name CTRL - SCT control register */\r
13807 /*! @{ */\r
13808 #define SCT_CTRL_DOWN_L_MASK                     (0x1U)\r
13809 #define SCT_CTRL_DOWN_L_SHIFT                    (0U)\r
13810 #define SCT_CTRL_DOWN_L(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_DOWN_L_SHIFT)) & SCT_CTRL_DOWN_L_MASK)\r
13811 #define SCT_CTRL_STOP_L_MASK                     (0x2U)\r
13812 #define SCT_CTRL_STOP_L_SHIFT                    (1U)\r
13813 #define SCT_CTRL_STOP_L(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_STOP_L_SHIFT)) & SCT_CTRL_STOP_L_MASK)\r
13814 #define SCT_CTRL_HALT_L_MASK                     (0x4U)\r
13815 #define SCT_CTRL_HALT_L_SHIFT                    (2U)\r
13816 #define SCT_CTRL_HALT_L(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_HALT_L_SHIFT)) & SCT_CTRL_HALT_L_MASK)\r
13817 #define SCT_CTRL_CLRCTR_L_MASK                   (0x8U)\r
13818 #define SCT_CTRL_CLRCTR_L_SHIFT                  (3U)\r
13819 #define SCT_CTRL_CLRCTR_L(x)                     (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_CLRCTR_L_SHIFT)) & SCT_CTRL_CLRCTR_L_MASK)\r
13820 #define SCT_CTRL_BIDIR_L_MASK                    (0x10U)\r
13821 #define SCT_CTRL_BIDIR_L_SHIFT                   (4U)\r
13822 /*! BIDIR_L - L or unified counter direction select\r
13823  *  0b0..Up. The counter counts up to a limit condition, then is cleared to zero.\r
13824  *  0b1..Up-down. The counter counts up to a limit, then counts down to a limit condition or to 0.\r
13825  */\r
13826 #define SCT_CTRL_BIDIR_L(x)                      (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_BIDIR_L_SHIFT)) & SCT_CTRL_BIDIR_L_MASK)\r
13827 #define SCT_CTRL_PRE_L_MASK                      (0x1FE0U)\r
13828 #define SCT_CTRL_PRE_L_SHIFT                     (5U)\r
13829 #define SCT_CTRL_PRE_L(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_PRE_L_SHIFT)) & SCT_CTRL_PRE_L_MASK)\r
13830 #define SCT_CTRL_DOWN_H_MASK                     (0x10000U)\r
13831 #define SCT_CTRL_DOWN_H_SHIFT                    (16U)\r
13832 #define SCT_CTRL_DOWN_H(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_DOWN_H_SHIFT)) & SCT_CTRL_DOWN_H_MASK)\r
13833 #define SCT_CTRL_STOP_H_MASK                     (0x20000U)\r
13834 #define SCT_CTRL_STOP_H_SHIFT                    (17U)\r
13835 #define SCT_CTRL_STOP_H(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_STOP_H_SHIFT)) & SCT_CTRL_STOP_H_MASK)\r
13836 #define SCT_CTRL_HALT_H_MASK                     (0x40000U)\r
13837 #define SCT_CTRL_HALT_H_SHIFT                    (18U)\r
13838 #define SCT_CTRL_HALT_H(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_HALT_H_SHIFT)) & SCT_CTRL_HALT_H_MASK)\r
13839 #define SCT_CTRL_CLRCTR_H_MASK                   (0x80000U)\r
13840 #define SCT_CTRL_CLRCTR_H_SHIFT                  (19U)\r
13841 #define SCT_CTRL_CLRCTR_H(x)                     (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_CLRCTR_H_SHIFT)) & SCT_CTRL_CLRCTR_H_MASK)\r
13842 #define SCT_CTRL_BIDIR_H_MASK                    (0x100000U)\r
13843 #define SCT_CTRL_BIDIR_H_SHIFT                   (20U)\r
13844 /*! BIDIR_H - Direction select\r
13845  *  0b0..The H counter counts up to its limit condition, then is cleared to zero.\r
13846  *  0b1..The H counter counts up to its limit, then counts down to a limit condition or to 0.\r
13847  */\r
13848 #define SCT_CTRL_BIDIR_H(x)                      (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_BIDIR_H_SHIFT)) & SCT_CTRL_BIDIR_H_MASK)\r
13849 #define SCT_CTRL_PRE_H_MASK                      (0x1FE00000U)\r
13850 #define SCT_CTRL_PRE_H_SHIFT                     (21U)\r
13851 #define SCT_CTRL_PRE_H(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_CTRL_PRE_H_SHIFT)) & SCT_CTRL_PRE_H_MASK)\r
13852 /*! @} */\r
13853 \r
13854 /*! @name LIMIT - SCT limit event select register */\r
13855 /*! @{ */\r
13856 #define SCT_LIMIT_LIMMSK_L_MASK                  (0xFFFFU)\r
13857 #define SCT_LIMIT_LIMMSK_L_SHIFT                 (0U)\r
13858 #define SCT_LIMIT_LIMMSK_L(x)                    (((uint32_t)(((uint32_t)(x)) << SCT_LIMIT_LIMMSK_L_SHIFT)) & SCT_LIMIT_LIMMSK_L_MASK)\r
13859 #define SCT_LIMIT_LIMMSK_H_MASK                  (0xFFFF0000U)\r
13860 #define SCT_LIMIT_LIMMSK_H_SHIFT                 (16U)\r
13861 #define SCT_LIMIT_LIMMSK_H(x)                    (((uint32_t)(((uint32_t)(x)) << SCT_LIMIT_LIMMSK_H_SHIFT)) & SCT_LIMIT_LIMMSK_H_MASK)\r
13862 /*! @} */\r
13863 \r
13864 /*! @name HALT - SCT halt event select register */\r
13865 /*! @{ */\r
13866 #define SCT_HALT_HALTMSK_L_MASK                  (0xFFFFU)\r
13867 #define SCT_HALT_HALTMSK_L_SHIFT                 (0U)\r
13868 #define SCT_HALT_HALTMSK_L(x)                    (((uint32_t)(((uint32_t)(x)) << SCT_HALT_HALTMSK_L_SHIFT)) & SCT_HALT_HALTMSK_L_MASK)\r
13869 #define SCT_HALT_HALTMSK_H_MASK                  (0xFFFF0000U)\r
13870 #define SCT_HALT_HALTMSK_H_SHIFT                 (16U)\r
13871 #define SCT_HALT_HALTMSK_H(x)                    (((uint32_t)(((uint32_t)(x)) << SCT_HALT_HALTMSK_H_SHIFT)) & SCT_HALT_HALTMSK_H_MASK)\r
13872 /*! @} */\r
13873 \r
13874 /*! @name STOP - SCT stop event select register */\r
13875 /*! @{ */\r
13876 #define SCT_STOP_STOPMSK_L_MASK                  (0xFFFFU)\r
13877 #define SCT_STOP_STOPMSK_L_SHIFT                 (0U)\r
13878 #define SCT_STOP_STOPMSK_L(x)                    (((uint32_t)(((uint32_t)(x)) << SCT_STOP_STOPMSK_L_SHIFT)) & SCT_STOP_STOPMSK_L_MASK)\r
13879 #define SCT_STOP_STOPMSK_H_MASK                  (0xFFFF0000U)\r
13880 #define SCT_STOP_STOPMSK_H_SHIFT                 (16U)\r
13881 #define SCT_STOP_STOPMSK_H(x)                    (((uint32_t)(((uint32_t)(x)) << SCT_STOP_STOPMSK_H_SHIFT)) & SCT_STOP_STOPMSK_H_MASK)\r
13882 /*! @} */\r
13883 \r
13884 /*! @name START - SCT start event select register */\r
13885 /*! @{ */\r
13886 #define SCT_START_STARTMSK_L_MASK                (0xFFFFU)\r
13887 #define SCT_START_STARTMSK_L_SHIFT               (0U)\r
13888 #define SCT_START_STARTMSK_L(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_START_STARTMSK_L_SHIFT)) & SCT_START_STARTMSK_L_MASK)\r
13889 #define SCT_START_STARTMSK_H_MASK                (0xFFFF0000U)\r
13890 #define SCT_START_STARTMSK_H_SHIFT               (16U)\r
13891 #define SCT_START_STARTMSK_H(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_START_STARTMSK_H_SHIFT)) & SCT_START_STARTMSK_H_MASK)\r
13892 /*! @} */\r
13893 \r
13894 /*! @name COUNT - SCT counter register */\r
13895 /*! @{ */\r
13896 #define SCT_COUNT_CTR_L_MASK                     (0xFFFFU)\r
13897 #define SCT_COUNT_CTR_L_SHIFT                    (0U)\r
13898 #define SCT_COUNT_CTR_L(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_COUNT_CTR_L_SHIFT)) & SCT_COUNT_CTR_L_MASK)\r
13899 #define SCT_COUNT_CTR_H_MASK                     (0xFFFF0000U)\r
13900 #define SCT_COUNT_CTR_H_SHIFT                    (16U)\r
13901 #define SCT_COUNT_CTR_H(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_COUNT_CTR_H_SHIFT)) & SCT_COUNT_CTR_H_MASK)\r
13902 /*! @} */\r
13903 \r
13904 /*! @name STATE - SCT state register */\r
13905 /*! @{ */\r
13906 #define SCT_STATE_STATE_L_MASK                   (0x1FU)\r
13907 #define SCT_STATE_STATE_L_SHIFT                  (0U)\r
13908 #define SCT_STATE_STATE_L(x)                     (((uint32_t)(((uint32_t)(x)) << SCT_STATE_STATE_L_SHIFT)) & SCT_STATE_STATE_L_MASK)\r
13909 #define SCT_STATE_STATE_H_MASK                   (0x1F0000U)\r
13910 #define SCT_STATE_STATE_H_SHIFT                  (16U)\r
13911 #define SCT_STATE_STATE_H(x)                     (((uint32_t)(((uint32_t)(x)) << SCT_STATE_STATE_H_SHIFT)) & SCT_STATE_STATE_H_MASK)\r
13912 /*! @} */\r
13913 \r
13914 /*! @name INPUT - SCT input register */\r
13915 /*! @{ */\r
13916 #define SCT_INPUT_AIN0_MASK                      (0x1U)\r
13917 #define SCT_INPUT_AIN0_SHIFT                     (0U)\r
13918 #define SCT_INPUT_AIN0(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN0_SHIFT)) & SCT_INPUT_AIN0_MASK)\r
13919 #define SCT_INPUT_AIN1_MASK                      (0x2U)\r
13920 #define SCT_INPUT_AIN1_SHIFT                     (1U)\r
13921 #define SCT_INPUT_AIN1(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN1_SHIFT)) & SCT_INPUT_AIN1_MASK)\r
13922 #define SCT_INPUT_AIN2_MASK                      (0x4U)\r
13923 #define SCT_INPUT_AIN2_SHIFT                     (2U)\r
13924 #define SCT_INPUT_AIN2(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN2_SHIFT)) & SCT_INPUT_AIN2_MASK)\r
13925 #define SCT_INPUT_AIN3_MASK                      (0x8U)\r
13926 #define SCT_INPUT_AIN3_SHIFT                     (3U)\r
13927 #define SCT_INPUT_AIN3(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN3_SHIFT)) & SCT_INPUT_AIN3_MASK)\r
13928 #define SCT_INPUT_AIN4_MASK                      (0x10U)\r
13929 #define SCT_INPUT_AIN4_SHIFT                     (4U)\r
13930 #define SCT_INPUT_AIN4(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN4_SHIFT)) & SCT_INPUT_AIN4_MASK)\r
13931 #define SCT_INPUT_AIN5_MASK                      (0x20U)\r
13932 #define SCT_INPUT_AIN5_SHIFT                     (5U)\r
13933 #define SCT_INPUT_AIN5(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN5_SHIFT)) & SCT_INPUT_AIN5_MASK)\r
13934 #define SCT_INPUT_AIN6_MASK                      (0x40U)\r
13935 #define SCT_INPUT_AIN6_SHIFT                     (6U)\r
13936 #define SCT_INPUT_AIN6(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN6_SHIFT)) & SCT_INPUT_AIN6_MASK)\r
13937 #define SCT_INPUT_AIN7_MASK                      (0x80U)\r
13938 #define SCT_INPUT_AIN7_SHIFT                     (7U)\r
13939 #define SCT_INPUT_AIN7(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN7_SHIFT)) & SCT_INPUT_AIN7_MASK)\r
13940 #define SCT_INPUT_AIN8_MASK                      (0x100U)\r
13941 #define SCT_INPUT_AIN8_SHIFT                     (8U)\r
13942 #define SCT_INPUT_AIN8(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN8_SHIFT)) & SCT_INPUT_AIN8_MASK)\r
13943 #define SCT_INPUT_AIN9_MASK                      (0x200U)\r
13944 #define SCT_INPUT_AIN9_SHIFT                     (9U)\r
13945 #define SCT_INPUT_AIN9(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN9_SHIFT)) & SCT_INPUT_AIN9_MASK)\r
13946 #define SCT_INPUT_AIN10_MASK                     (0x400U)\r
13947 #define SCT_INPUT_AIN10_SHIFT                    (10U)\r
13948 #define SCT_INPUT_AIN10(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN10_SHIFT)) & SCT_INPUT_AIN10_MASK)\r
13949 #define SCT_INPUT_AIN11_MASK                     (0x800U)\r
13950 #define SCT_INPUT_AIN11_SHIFT                    (11U)\r
13951 #define SCT_INPUT_AIN11(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN11_SHIFT)) & SCT_INPUT_AIN11_MASK)\r
13952 #define SCT_INPUT_AIN12_MASK                     (0x1000U)\r
13953 #define SCT_INPUT_AIN12_SHIFT                    (12U)\r
13954 #define SCT_INPUT_AIN12(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN12_SHIFT)) & SCT_INPUT_AIN12_MASK)\r
13955 #define SCT_INPUT_AIN13_MASK                     (0x2000U)\r
13956 #define SCT_INPUT_AIN13_SHIFT                    (13U)\r
13957 #define SCT_INPUT_AIN13(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN13_SHIFT)) & SCT_INPUT_AIN13_MASK)\r
13958 #define SCT_INPUT_AIN14_MASK                     (0x4000U)\r
13959 #define SCT_INPUT_AIN14_SHIFT                    (14U)\r
13960 #define SCT_INPUT_AIN14(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN14_SHIFT)) & SCT_INPUT_AIN14_MASK)\r
13961 #define SCT_INPUT_AIN15_MASK                     (0x8000U)\r
13962 #define SCT_INPUT_AIN15_SHIFT                    (15U)\r
13963 #define SCT_INPUT_AIN15(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_AIN15_SHIFT)) & SCT_INPUT_AIN15_MASK)\r
13964 #define SCT_INPUT_SIN0_MASK                      (0x10000U)\r
13965 #define SCT_INPUT_SIN0_SHIFT                     (16U)\r
13966 #define SCT_INPUT_SIN0(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN0_SHIFT)) & SCT_INPUT_SIN0_MASK)\r
13967 #define SCT_INPUT_SIN1_MASK                      (0x20000U)\r
13968 #define SCT_INPUT_SIN1_SHIFT                     (17U)\r
13969 #define SCT_INPUT_SIN1(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN1_SHIFT)) & SCT_INPUT_SIN1_MASK)\r
13970 #define SCT_INPUT_SIN2_MASK                      (0x40000U)\r
13971 #define SCT_INPUT_SIN2_SHIFT                     (18U)\r
13972 #define SCT_INPUT_SIN2(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN2_SHIFT)) & SCT_INPUT_SIN2_MASK)\r
13973 #define SCT_INPUT_SIN3_MASK                      (0x80000U)\r
13974 #define SCT_INPUT_SIN3_SHIFT                     (19U)\r
13975 #define SCT_INPUT_SIN3(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN3_SHIFT)) & SCT_INPUT_SIN3_MASK)\r
13976 #define SCT_INPUT_SIN4_MASK                      (0x100000U)\r
13977 #define SCT_INPUT_SIN4_SHIFT                     (20U)\r
13978 #define SCT_INPUT_SIN4(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN4_SHIFT)) & SCT_INPUT_SIN4_MASK)\r
13979 #define SCT_INPUT_SIN5_MASK                      (0x200000U)\r
13980 #define SCT_INPUT_SIN5_SHIFT                     (21U)\r
13981 #define SCT_INPUT_SIN5(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN5_SHIFT)) & SCT_INPUT_SIN5_MASK)\r
13982 #define SCT_INPUT_SIN6_MASK                      (0x400000U)\r
13983 #define SCT_INPUT_SIN6_SHIFT                     (22U)\r
13984 #define SCT_INPUT_SIN6(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN6_SHIFT)) & SCT_INPUT_SIN6_MASK)\r
13985 #define SCT_INPUT_SIN7_MASK                      (0x800000U)\r
13986 #define SCT_INPUT_SIN7_SHIFT                     (23U)\r
13987 #define SCT_INPUT_SIN7(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN7_SHIFT)) & SCT_INPUT_SIN7_MASK)\r
13988 #define SCT_INPUT_SIN8_MASK                      (0x1000000U)\r
13989 #define SCT_INPUT_SIN8_SHIFT                     (24U)\r
13990 #define SCT_INPUT_SIN8(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN8_SHIFT)) & SCT_INPUT_SIN8_MASK)\r
13991 #define SCT_INPUT_SIN9_MASK                      (0x2000000U)\r
13992 #define SCT_INPUT_SIN9_SHIFT                     (25U)\r
13993 #define SCT_INPUT_SIN9(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN9_SHIFT)) & SCT_INPUT_SIN9_MASK)\r
13994 #define SCT_INPUT_SIN10_MASK                     (0x4000000U)\r
13995 #define SCT_INPUT_SIN10_SHIFT                    (26U)\r
13996 #define SCT_INPUT_SIN10(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN10_SHIFT)) & SCT_INPUT_SIN10_MASK)\r
13997 #define SCT_INPUT_SIN11_MASK                     (0x8000000U)\r
13998 #define SCT_INPUT_SIN11_SHIFT                    (27U)\r
13999 #define SCT_INPUT_SIN11(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN11_SHIFT)) & SCT_INPUT_SIN11_MASK)\r
14000 #define SCT_INPUT_SIN12_MASK                     (0x10000000U)\r
14001 #define SCT_INPUT_SIN12_SHIFT                    (28U)\r
14002 #define SCT_INPUT_SIN12(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN12_SHIFT)) & SCT_INPUT_SIN12_MASK)\r
14003 #define SCT_INPUT_SIN13_MASK                     (0x20000000U)\r
14004 #define SCT_INPUT_SIN13_SHIFT                    (29U)\r
14005 #define SCT_INPUT_SIN13(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN13_SHIFT)) & SCT_INPUT_SIN13_MASK)\r
14006 #define SCT_INPUT_SIN14_MASK                     (0x40000000U)\r
14007 #define SCT_INPUT_SIN14_SHIFT                    (30U)\r
14008 #define SCT_INPUT_SIN14(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN14_SHIFT)) & SCT_INPUT_SIN14_MASK)\r
14009 #define SCT_INPUT_SIN15_MASK                     (0x80000000U)\r
14010 #define SCT_INPUT_SIN15_SHIFT                    (31U)\r
14011 #define SCT_INPUT_SIN15(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_INPUT_SIN15_SHIFT)) & SCT_INPUT_SIN15_MASK)\r
14012 /*! @} */\r
14013 \r
14014 /*! @name REGMODE - SCT match/capture mode register */\r
14015 /*! @{ */\r
14016 #define SCT_REGMODE_REGMOD_L_MASK                (0xFFFFU)\r
14017 #define SCT_REGMODE_REGMOD_L_SHIFT               (0U)\r
14018 #define SCT_REGMODE_REGMOD_L(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_REGMODE_REGMOD_L_SHIFT)) & SCT_REGMODE_REGMOD_L_MASK)\r
14019 #define SCT_REGMODE_REGMOD_H_MASK                (0xFFFF0000U)\r
14020 #define SCT_REGMODE_REGMOD_H_SHIFT               (16U)\r
14021 #define SCT_REGMODE_REGMOD_H(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_REGMODE_REGMOD_H_SHIFT)) & SCT_REGMODE_REGMOD_H_MASK)\r
14022 /*! @} */\r
14023 \r
14024 /*! @name OUTPUT - SCT output register */\r
14025 /*! @{ */\r
14026 #define SCT_OUTPUT_OUT_MASK                      (0xFFFFU)\r
14027 #define SCT_OUTPUT_OUT_SHIFT                     (0U)\r
14028 #define SCT_OUTPUT_OUT(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUT_OUT_SHIFT)) & SCT_OUTPUT_OUT_MASK)\r
14029 /*! @} */\r
14030 \r
14031 /*! @name OUTPUTDIRCTRL - SCT output counter direction control register */\r
14032 /*! @{ */\r
14033 #define SCT_OUTPUTDIRCTRL_SETCLR0_MASK           (0x3U)\r
14034 #define SCT_OUTPUTDIRCTRL_SETCLR0_SHIFT          (0U)\r
14035 /*! SETCLR0 - Set/clear operation on output 0. Value 0x3 is reserved. Do not program this value.\r
14036  *  0b00..Set and clear do not depend on the direction of any counter.\r
14037  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14038  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14039  */\r
14040 #define SCT_OUTPUTDIRCTRL_SETCLR0(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR0_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR0_MASK)\r
14041 #define SCT_OUTPUTDIRCTRL_SETCLR1_MASK           (0xCU)\r
14042 #define SCT_OUTPUTDIRCTRL_SETCLR1_SHIFT          (2U)\r
14043 /*! SETCLR1 - Set/clear operation on output 1. Value 0x3 is reserved. Do not program this value.\r
14044  *  0b00..Set and clear do not depend on the direction of any counter.\r
14045  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14046  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14047  */\r
14048 #define SCT_OUTPUTDIRCTRL_SETCLR1(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR1_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR1_MASK)\r
14049 #define SCT_OUTPUTDIRCTRL_SETCLR2_MASK           (0x30U)\r
14050 #define SCT_OUTPUTDIRCTRL_SETCLR2_SHIFT          (4U)\r
14051 /*! SETCLR2 - Set/clear operation on output 2. Value 0x3 is reserved. Do not program this value.\r
14052  *  0b00..Set and clear do not depend on the direction of any counter.\r
14053  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14054  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14055  */\r
14056 #define SCT_OUTPUTDIRCTRL_SETCLR2(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR2_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR2_MASK)\r
14057 #define SCT_OUTPUTDIRCTRL_SETCLR3_MASK           (0xC0U)\r
14058 #define SCT_OUTPUTDIRCTRL_SETCLR3_SHIFT          (6U)\r
14059 /*! SETCLR3 - Set/clear operation on output 3. Value 0x3 is reserved. Do not program this value.\r
14060  *  0b00..Set and clear do not depend on the direction of any counter.\r
14061  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14062  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14063  */\r
14064 #define SCT_OUTPUTDIRCTRL_SETCLR3(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR3_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR3_MASK)\r
14065 #define SCT_OUTPUTDIRCTRL_SETCLR4_MASK           (0x300U)\r
14066 #define SCT_OUTPUTDIRCTRL_SETCLR4_SHIFT          (8U)\r
14067 /*! SETCLR4 - Set/clear operation on output 4. Value 0x3 is reserved. Do not program this value.\r
14068  *  0b00..Set and clear do not depend on the direction of any counter.\r
14069  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14070  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14071  */\r
14072 #define SCT_OUTPUTDIRCTRL_SETCLR4(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR4_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR4_MASK)\r
14073 #define SCT_OUTPUTDIRCTRL_SETCLR5_MASK           (0xC00U)\r
14074 #define SCT_OUTPUTDIRCTRL_SETCLR5_SHIFT          (10U)\r
14075 /*! SETCLR5 - Set/clear operation on output 5. Value 0x3 is reserved. Do not program this value.\r
14076  *  0b00..Set and clear do not depend on the direction of any counter.\r
14077  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14078  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14079  */\r
14080 #define SCT_OUTPUTDIRCTRL_SETCLR5(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR5_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR5_MASK)\r
14081 #define SCT_OUTPUTDIRCTRL_SETCLR6_MASK           (0x3000U)\r
14082 #define SCT_OUTPUTDIRCTRL_SETCLR6_SHIFT          (12U)\r
14083 /*! SETCLR6 - Set/clear operation on output 6. Value 0x3 is reserved. Do not program this value.\r
14084  *  0b00..Set and clear do not depend on the direction of any counter.\r
14085  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14086  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14087  */\r
14088 #define SCT_OUTPUTDIRCTRL_SETCLR6(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR6_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR6_MASK)\r
14089 #define SCT_OUTPUTDIRCTRL_SETCLR7_MASK           (0xC000U)\r
14090 #define SCT_OUTPUTDIRCTRL_SETCLR7_SHIFT          (14U)\r
14091 /*! SETCLR7 - Set/clear operation on output 7. Value 0x3 is reserved. Do not program this value.\r
14092  *  0b00..Set and clear do not depend on the direction of any counter.\r
14093  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14094  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14095  */\r
14096 #define SCT_OUTPUTDIRCTRL_SETCLR7(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR7_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR7_MASK)\r
14097 #define SCT_OUTPUTDIRCTRL_SETCLR8_MASK           (0x30000U)\r
14098 #define SCT_OUTPUTDIRCTRL_SETCLR8_SHIFT          (16U)\r
14099 /*! SETCLR8 - Set/clear operation on output 8. Value 0x3 is reserved. Do not program this value.\r
14100  *  0b00..Set and clear do not depend on the direction of any counter.\r
14101  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14102  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14103  */\r
14104 #define SCT_OUTPUTDIRCTRL_SETCLR8(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR8_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR8_MASK)\r
14105 #define SCT_OUTPUTDIRCTRL_SETCLR9_MASK           (0xC0000U)\r
14106 #define SCT_OUTPUTDIRCTRL_SETCLR9_SHIFT          (18U)\r
14107 /*! SETCLR9 - Set/clear operation on output 9. Value 0x3 is reserved. Do not program this value.\r
14108  *  0b00..Set and clear do not depend on the direction of any counter.\r
14109  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14110  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14111  */\r
14112 #define SCT_OUTPUTDIRCTRL_SETCLR9(x)             (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR9_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR9_MASK)\r
14113 #define SCT_OUTPUTDIRCTRL_SETCLR10_MASK          (0x300000U)\r
14114 #define SCT_OUTPUTDIRCTRL_SETCLR10_SHIFT         (20U)\r
14115 /*! SETCLR10 - Set/clear operation on output 10. Value 0x3 is reserved. Do not program this value.\r
14116  *  0b00..Set and clear do not depend on the direction of any counter.\r
14117  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14118  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14119  */\r
14120 #define SCT_OUTPUTDIRCTRL_SETCLR10(x)            (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR10_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR10_MASK)\r
14121 #define SCT_OUTPUTDIRCTRL_SETCLR11_MASK          (0xC00000U)\r
14122 #define SCT_OUTPUTDIRCTRL_SETCLR11_SHIFT         (22U)\r
14123 /*! SETCLR11 - Set/clear operation on output 11. Value 0x3 is reserved. Do not program this value.\r
14124  *  0b00..Set and clear do not depend on the direction of any counter.\r
14125  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14126  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14127  */\r
14128 #define SCT_OUTPUTDIRCTRL_SETCLR11(x)            (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR11_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR11_MASK)\r
14129 #define SCT_OUTPUTDIRCTRL_SETCLR12_MASK          (0x3000000U)\r
14130 #define SCT_OUTPUTDIRCTRL_SETCLR12_SHIFT         (24U)\r
14131 /*! SETCLR12 - Set/clear operation on output 12. Value 0x3 is reserved. Do not program this value.\r
14132  *  0b00..Set and clear do not depend on the direction of any counter.\r
14133  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14134  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14135  */\r
14136 #define SCT_OUTPUTDIRCTRL_SETCLR12(x)            (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR12_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR12_MASK)\r
14137 #define SCT_OUTPUTDIRCTRL_SETCLR13_MASK          (0xC000000U)\r
14138 #define SCT_OUTPUTDIRCTRL_SETCLR13_SHIFT         (26U)\r
14139 /*! SETCLR13 - Set/clear operation on output 13. Value 0x3 is reserved. Do not program this value.\r
14140  *  0b00..Set and clear do not depend on the direction of any counter.\r
14141  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14142  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14143  */\r
14144 #define SCT_OUTPUTDIRCTRL_SETCLR13(x)            (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR13_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR13_MASK)\r
14145 #define SCT_OUTPUTDIRCTRL_SETCLR14_MASK          (0x30000000U)\r
14146 #define SCT_OUTPUTDIRCTRL_SETCLR14_SHIFT         (28U)\r
14147 /*! SETCLR14 - Set/clear operation on output 14. Value 0x3 is reserved. Do not program this value.\r
14148  *  0b00..Set and clear do not depend on the direction of any counter.\r
14149  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14150  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14151  */\r
14152 #define SCT_OUTPUTDIRCTRL_SETCLR14(x)            (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR14_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR14_MASK)\r
14153 #define SCT_OUTPUTDIRCTRL_SETCLR15_MASK          (0xC0000000U)\r
14154 #define SCT_OUTPUTDIRCTRL_SETCLR15_SHIFT         (30U)\r
14155 /*! SETCLR15 - Set/clear operation on output 15. Value 0x3 is reserved. Do not program this value.\r
14156  *  0b00..Set and clear do not depend on the direction of any counter.\r
14157  *  0b01..Set and clear are reversed when counter L or the unified counter is counting down.\r
14158  *  0b10..Set and clear are reversed when counter H is counting down. Do not use if UNIFY = 1.\r
14159  */\r
14160 #define SCT_OUTPUTDIRCTRL_SETCLR15(x)            (((uint32_t)(((uint32_t)(x)) << SCT_OUTPUTDIRCTRL_SETCLR15_SHIFT)) & SCT_OUTPUTDIRCTRL_SETCLR15_MASK)\r
14161 /*! @} */\r
14162 \r
14163 /*! @name RES - SCT conflict resolution register */\r
14164 /*! @{ */\r
14165 #define SCT_RES_O0RES_MASK                       (0x3U)\r
14166 #define SCT_RES_O0RES_SHIFT                      (0U)\r
14167 /*! O0RES - Effect of simultaneous set and clear on output 0.\r
14168  *  0b00..No change.\r
14169  *  0b01..Set output (or clear based on the SETCLR0 field in the OUTPUTDIRCTRL register).\r
14170  *  0b10..Clear output (or set based on the SETCLR0 field).\r
14171  *  0b11..Toggle output.\r
14172  */\r
14173 #define SCT_RES_O0RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O0RES_SHIFT)) & SCT_RES_O0RES_MASK)\r
14174 #define SCT_RES_O1RES_MASK                       (0xCU)\r
14175 #define SCT_RES_O1RES_SHIFT                      (2U)\r
14176 /*! O1RES - Effect of simultaneous set and clear on output 1.\r
14177  *  0b00..No change.\r
14178  *  0b01..Set output (or clear based on the SETCLR1 field in the OUTPUTDIRCTRL register).\r
14179  *  0b10..Clear output (or set based on the SETCLR1 field).\r
14180  *  0b11..Toggle output.\r
14181  */\r
14182 #define SCT_RES_O1RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O1RES_SHIFT)) & SCT_RES_O1RES_MASK)\r
14183 #define SCT_RES_O2RES_MASK                       (0x30U)\r
14184 #define SCT_RES_O2RES_SHIFT                      (4U)\r
14185 /*! O2RES - Effect of simultaneous set and clear on output 2.\r
14186  *  0b00..No change.\r
14187  *  0b01..Set output (or clear based on the SETCLR2 field in the OUTPUTDIRCTRL register).\r
14188  *  0b10..Clear output n (or set based on the SETCLR2 field).\r
14189  *  0b11..Toggle output.\r
14190  */\r
14191 #define SCT_RES_O2RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O2RES_SHIFT)) & SCT_RES_O2RES_MASK)\r
14192 #define SCT_RES_O3RES_MASK                       (0xC0U)\r
14193 #define SCT_RES_O3RES_SHIFT                      (6U)\r
14194 /*! O3RES - Effect of simultaneous set and clear on output 3.\r
14195  *  0b00..No change.\r
14196  *  0b01..Set output (or clear based on the SETCLR3 field in the OUTPUTDIRCTRL register).\r
14197  *  0b10..Clear output (or set based on the SETCLR3 field).\r
14198  *  0b11..Toggle output.\r
14199  */\r
14200 #define SCT_RES_O3RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O3RES_SHIFT)) & SCT_RES_O3RES_MASK)\r
14201 #define SCT_RES_O4RES_MASK                       (0x300U)\r
14202 #define SCT_RES_O4RES_SHIFT                      (8U)\r
14203 /*! O4RES - Effect of simultaneous set and clear on output 4.\r
14204  *  0b00..No change.\r
14205  *  0b01..Set output (or clear based on the SETCLR4 field in the OUTPUTDIRCTRL register).\r
14206  *  0b10..Clear output (or set based on the SETCLR4 field).\r
14207  *  0b11..Toggle output.\r
14208  */\r
14209 #define SCT_RES_O4RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O4RES_SHIFT)) & SCT_RES_O4RES_MASK)\r
14210 #define SCT_RES_O5RES_MASK                       (0xC00U)\r
14211 #define SCT_RES_O5RES_SHIFT                      (10U)\r
14212 /*! O5RES - Effect of simultaneous set and clear on output 5.\r
14213  *  0b00..No change.\r
14214  *  0b01..Set output (or clear based on the SETCLR5 field in the OUTPUTDIRCTRL register).\r
14215  *  0b10..Clear output (or set based on the SETCLR5 field).\r
14216  *  0b11..Toggle output.\r
14217  */\r
14218 #define SCT_RES_O5RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O5RES_SHIFT)) & SCT_RES_O5RES_MASK)\r
14219 #define SCT_RES_O6RES_MASK                       (0x3000U)\r
14220 #define SCT_RES_O6RES_SHIFT                      (12U)\r
14221 /*! O6RES - Effect of simultaneous set and clear on output 6.\r
14222  *  0b00..No change.\r
14223  *  0b01..Set output (or clear based on the SETCLR6 field in the OUTPUTDIRCTRL register).\r
14224  *  0b10..Clear output (or set based on the SETCLR6 field).\r
14225  *  0b11..Toggle output.\r
14226  */\r
14227 #define SCT_RES_O6RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O6RES_SHIFT)) & SCT_RES_O6RES_MASK)\r
14228 #define SCT_RES_O7RES_MASK                       (0xC000U)\r
14229 #define SCT_RES_O7RES_SHIFT                      (14U)\r
14230 /*! O7RES - Effect of simultaneous set and clear on output 7.\r
14231  *  0b00..No change.\r
14232  *  0b01..Set output (or clear based on the SETCLR7 field in the OUTPUTDIRCTRL register).\r
14233  *  0b10..Clear output n (or set based on the SETCLR7 field).\r
14234  *  0b11..Toggle output.\r
14235  */\r
14236 #define SCT_RES_O7RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O7RES_SHIFT)) & SCT_RES_O7RES_MASK)\r
14237 #define SCT_RES_O8RES_MASK                       (0x30000U)\r
14238 #define SCT_RES_O8RES_SHIFT                      (16U)\r
14239 /*! O8RES - Effect of simultaneous set and clear on output 8.\r
14240  *  0b00..No change.\r
14241  *  0b01..Set output (or clear based on the SETCLR8 field in the OUTPUTDIRCTRL register).\r
14242  *  0b10..Clear output (or set based on the SETCLR8 field).\r
14243  *  0b11..Toggle output.\r
14244  */\r
14245 #define SCT_RES_O8RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O8RES_SHIFT)) & SCT_RES_O8RES_MASK)\r
14246 #define SCT_RES_O9RES_MASK                       (0xC0000U)\r
14247 #define SCT_RES_O9RES_SHIFT                      (18U)\r
14248 /*! O9RES - Effect of simultaneous set and clear on output 9.\r
14249  *  0b00..No change.\r
14250  *  0b01..Set output (or clear based on the SETCLR9 field in the OUTPUTDIRCTRL register).\r
14251  *  0b10..Clear output (or set based on the SETCLR9 field).\r
14252  *  0b11..Toggle output.\r
14253  */\r
14254 #define SCT_RES_O9RES(x)                         (((uint32_t)(((uint32_t)(x)) << SCT_RES_O9RES_SHIFT)) & SCT_RES_O9RES_MASK)\r
14255 #define SCT_RES_O10RES_MASK                      (0x300000U)\r
14256 #define SCT_RES_O10RES_SHIFT                     (20U)\r
14257 /*! O10RES - Effect of simultaneous set and clear on output 10.\r
14258  *  0b00..No change.\r
14259  *  0b01..Set output (or clear based on the SETCLR10 field in the OUTPUTDIRCTRL register).\r
14260  *  0b10..Clear output (or set based on the SETCLR10 field).\r
14261  *  0b11..Toggle output.\r
14262  */\r
14263 #define SCT_RES_O10RES(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_RES_O10RES_SHIFT)) & SCT_RES_O10RES_MASK)\r
14264 #define SCT_RES_O11RES_MASK                      (0xC00000U)\r
14265 #define SCT_RES_O11RES_SHIFT                     (22U)\r
14266 /*! O11RES - Effect of simultaneous set and clear on output 11.\r
14267  *  0b00..No change.\r
14268  *  0b01..Set output (or clear based on the SETCLR11 field in the OUTPUTDIRCTRL register).\r
14269  *  0b10..Clear output (or set based on the SETCLR11 field).\r
14270  *  0b11..Toggle output.\r
14271  */\r
14272 #define SCT_RES_O11RES(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_RES_O11RES_SHIFT)) & SCT_RES_O11RES_MASK)\r
14273 #define SCT_RES_O12RES_MASK                      (0x3000000U)\r
14274 #define SCT_RES_O12RES_SHIFT                     (24U)\r
14275 /*! O12RES - Effect of simultaneous set and clear on output 12.\r
14276  *  0b00..No change.\r
14277  *  0b01..Set output (or clear based on the SETCLR12 field in the OUTPUTDIRCTRL register).\r
14278  *  0b10..Clear output (or set based on the SETCLR12 field).\r
14279  *  0b11..Toggle output.\r
14280  */\r
14281 #define SCT_RES_O12RES(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_RES_O12RES_SHIFT)) & SCT_RES_O12RES_MASK)\r
14282 #define SCT_RES_O13RES_MASK                      (0xC000000U)\r
14283 #define SCT_RES_O13RES_SHIFT                     (26U)\r
14284 /*! O13RES - Effect of simultaneous set and clear on output 13.\r
14285  *  0b00..No change.\r
14286  *  0b01..Set output (or clear based on the SETCLR13 field in the OUTPUTDIRCTRL register).\r
14287  *  0b10..Clear output (or set based on the SETCLR13 field).\r
14288  *  0b11..Toggle output.\r
14289  */\r
14290 #define SCT_RES_O13RES(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_RES_O13RES_SHIFT)) & SCT_RES_O13RES_MASK)\r
14291 #define SCT_RES_O14RES_MASK                      (0x30000000U)\r
14292 #define SCT_RES_O14RES_SHIFT                     (28U)\r
14293 /*! O14RES - Effect of simultaneous set and clear on output 14.\r
14294  *  0b00..No change.\r
14295  *  0b01..Set output (or clear based on the SETCLR14 field in the OUTPUTDIRCTRL register).\r
14296  *  0b10..Clear output (or set based on the SETCLR14 field).\r
14297  *  0b11..Toggle output.\r
14298  */\r
14299 #define SCT_RES_O14RES(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_RES_O14RES_SHIFT)) & SCT_RES_O14RES_MASK)\r
14300 #define SCT_RES_O15RES_MASK                      (0xC0000000U)\r
14301 #define SCT_RES_O15RES_SHIFT                     (30U)\r
14302 /*! O15RES - Effect of simultaneous set and clear on output 15.\r
14303  *  0b00..No change.\r
14304  *  0b01..Set output (or clear based on the SETCLR15 field in the OUTPUTDIRCTRL register).\r
14305  *  0b10..Clear output (or set based on the SETCLR15 field).\r
14306  *  0b11..Toggle output.\r
14307  */\r
14308 #define SCT_RES_O15RES(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_RES_O15RES_SHIFT)) & SCT_RES_O15RES_MASK)\r
14309 /*! @} */\r
14310 \r
14311 /*! @name DMA0REQUEST - SCT DMA request 0 register */\r
14312 /*! @{ */\r
14313 #define SCT_DMA0REQUEST_DEV_0_MASK               (0xFFFFU)\r
14314 #define SCT_DMA0REQUEST_DEV_0_SHIFT              (0U)\r
14315 #define SCT_DMA0REQUEST_DEV_0(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_DMA0REQUEST_DEV_0_SHIFT)) & SCT_DMA0REQUEST_DEV_0_MASK)\r
14316 #define SCT_DMA0REQUEST_DRL0_MASK                (0x40000000U)\r
14317 #define SCT_DMA0REQUEST_DRL0_SHIFT               (30U)\r
14318 #define SCT_DMA0REQUEST_DRL0(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_DMA0REQUEST_DRL0_SHIFT)) & SCT_DMA0REQUEST_DRL0_MASK)\r
14319 #define SCT_DMA0REQUEST_DRQ0_MASK                (0x80000000U)\r
14320 #define SCT_DMA0REQUEST_DRQ0_SHIFT               (31U)\r
14321 #define SCT_DMA0REQUEST_DRQ0(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_DMA0REQUEST_DRQ0_SHIFT)) & SCT_DMA0REQUEST_DRQ0_MASK)\r
14322 /*! @} */\r
14323 \r
14324 /*! @name DMA1REQUEST - SCT DMA request 1 register */\r
14325 /*! @{ */\r
14326 #define SCT_DMA1REQUEST_DEV_1_MASK               (0xFFFFU)\r
14327 #define SCT_DMA1REQUEST_DEV_1_SHIFT              (0U)\r
14328 #define SCT_DMA1REQUEST_DEV_1(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_DMA1REQUEST_DEV_1_SHIFT)) & SCT_DMA1REQUEST_DEV_1_MASK)\r
14329 #define SCT_DMA1REQUEST_DRL1_MASK                (0x40000000U)\r
14330 #define SCT_DMA1REQUEST_DRL1_SHIFT               (30U)\r
14331 #define SCT_DMA1REQUEST_DRL1(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_DMA1REQUEST_DRL1_SHIFT)) & SCT_DMA1REQUEST_DRL1_MASK)\r
14332 #define SCT_DMA1REQUEST_DRQ1_MASK                (0x80000000U)\r
14333 #define SCT_DMA1REQUEST_DRQ1_SHIFT               (31U)\r
14334 #define SCT_DMA1REQUEST_DRQ1(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_DMA1REQUEST_DRQ1_SHIFT)) & SCT_DMA1REQUEST_DRQ1_MASK)\r
14335 /*! @} */\r
14336 \r
14337 /*! @name EVEN - SCT event interrupt enable register */\r
14338 /*! @{ */\r
14339 #define SCT_EVEN_IEN_MASK                        (0xFFFFU)\r
14340 #define SCT_EVEN_IEN_SHIFT                       (0U)\r
14341 #define SCT_EVEN_IEN(x)                          (((uint32_t)(((uint32_t)(x)) << SCT_EVEN_IEN_SHIFT)) & SCT_EVEN_IEN_MASK)\r
14342 /*! @} */\r
14343 \r
14344 /*! @name EVFLAG - SCT event flag register */\r
14345 /*! @{ */\r
14346 #define SCT_EVFLAG_FLAG_MASK                     (0xFFFFU)\r
14347 #define SCT_EVFLAG_FLAG_SHIFT                    (0U)\r
14348 #define SCT_EVFLAG_FLAG(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_EVFLAG_FLAG_SHIFT)) & SCT_EVFLAG_FLAG_MASK)\r
14349 /*! @} */\r
14350 \r
14351 /*! @name CONEN - SCT conflict interrupt enable register */\r
14352 /*! @{ */\r
14353 #define SCT_CONEN_NCEN_MASK                      (0xFFFFU)\r
14354 #define SCT_CONEN_NCEN_SHIFT                     (0U)\r
14355 #define SCT_CONEN_NCEN(x)                        (((uint32_t)(((uint32_t)(x)) << SCT_CONEN_NCEN_SHIFT)) & SCT_CONEN_NCEN_MASK)\r
14356 /*! @} */\r
14357 \r
14358 /*! @name CONFLAG - SCT conflict flag register */\r
14359 /*! @{ */\r
14360 #define SCT_CONFLAG_NCFLAG_MASK                  (0xFFFFU)\r
14361 #define SCT_CONFLAG_NCFLAG_SHIFT                 (0U)\r
14362 #define SCT_CONFLAG_NCFLAG(x)                    (((uint32_t)(((uint32_t)(x)) << SCT_CONFLAG_NCFLAG_SHIFT)) & SCT_CONFLAG_NCFLAG_MASK)\r
14363 #define SCT_CONFLAG_BUSERRL_MASK                 (0x40000000U)\r
14364 #define SCT_CONFLAG_BUSERRL_SHIFT                (30U)\r
14365 #define SCT_CONFLAG_BUSERRL(x)                   (((uint32_t)(((uint32_t)(x)) << SCT_CONFLAG_BUSERRL_SHIFT)) & SCT_CONFLAG_BUSERRL_MASK)\r
14366 #define SCT_CONFLAG_BUSERRH_MASK                 (0x80000000U)\r
14367 #define SCT_CONFLAG_BUSERRH_SHIFT                (31U)\r
14368 #define SCT_CONFLAG_BUSERRH(x)                   (((uint32_t)(((uint32_t)(x)) << SCT_CONFLAG_BUSERRH_SHIFT)) & SCT_CONFLAG_BUSERRH_MASK)\r
14369 /*! @} */\r
14370 \r
14371 /*! @name SCTCAP - SCT capture register of capture channel */\r
14372 /*! @{ */\r
14373 #define SCT_SCTCAP_CAPn_L_MASK                   (0xFFFFU)\r
14374 #define SCT_SCTCAP_CAPn_L_SHIFT                  (0U)\r
14375 #define SCT_SCTCAP_CAPn_L(x)                     (((uint32_t)(((uint32_t)(x)) << SCT_SCTCAP_CAPn_L_SHIFT)) & SCT_SCTCAP_CAPn_L_MASK)\r
14376 #define SCT_SCTCAP_CAPn_H_MASK                   (0xFFFF0000U)\r
14377 #define SCT_SCTCAP_CAPn_H_SHIFT                  (16U)\r
14378 #define SCT_SCTCAP_CAPn_H(x)                     (((uint32_t)(((uint32_t)(x)) << SCT_SCTCAP_CAPn_H_SHIFT)) & SCT_SCTCAP_CAPn_H_MASK)\r
14379 /*! @} */\r
14380 \r
14381 /* The count of SCT_SCTCAP */\r
14382 #define SCT_SCTCAP_COUNT                         (10U)\r
14383 \r
14384 /*! @name SCTMATCH - SCT match value register of match channels */\r
14385 /*! @{ */\r
14386 #define SCT_SCTMATCH_MATCHn_L_MASK               (0xFFFFU)\r
14387 #define SCT_SCTMATCH_MATCHn_L_SHIFT              (0U)\r
14388 #define SCT_SCTMATCH_MATCHn_L(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_SCTMATCH_MATCHn_L_SHIFT)) & SCT_SCTMATCH_MATCHn_L_MASK)\r
14389 #define SCT_SCTMATCH_MATCHn_H_MASK               (0xFFFF0000U)\r
14390 #define SCT_SCTMATCH_MATCHn_H_SHIFT              (16U)\r
14391 #define SCT_SCTMATCH_MATCHn_H(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_SCTMATCH_MATCHn_H_SHIFT)) & SCT_SCTMATCH_MATCHn_H_MASK)\r
14392 /*! @} */\r
14393 \r
14394 /* The count of SCT_SCTMATCH */\r
14395 #define SCT_SCTMATCH_COUNT                       (10U)\r
14396 \r
14397 /*! @name SCTCAPCTRL - SCT capture control register */\r
14398 /*! @{ */\r
14399 #define SCT_SCTCAPCTRL_CAPCONn_L_MASK            (0xFFFFU)\r
14400 #define SCT_SCTCAPCTRL_CAPCONn_L_SHIFT           (0U)\r
14401 #define SCT_SCTCAPCTRL_CAPCONn_L(x)              (((uint32_t)(((uint32_t)(x)) << SCT_SCTCAPCTRL_CAPCONn_L_SHIFT)) & SCT_SCTCAPCTRL_CAPCONn_L_MASK)\r
14402 #define SCT_SCTCAPCTRL_CAPCONn_H_MASK            (0xFFFF0000U)\r
14403 #define SCT_SCTCAPCTRL_CAPCONn_H_SHIFT           (16U)\r
14404 #define SCT_SCTCAPCTRL_CAPCONn_H(x)              (((uint32_t)(((uint32_t)(x)) << SCT_SCTCAPCTRL_CAPCONn_H_SHIFT)) & SCT_SCTCAPCTRL_CAPCONn_H_MASK)\r
14405 /*! @} */\r
14406 \r
14407 /* The count of SCT_SCTCAPCTRL */\r
14408 #define SCT_SCTCAPCTRL_COUNT                     (10U)\r
14409 \r
14410 /*! @name SCTMATCHREL - SCT match reload value register */\r
14411 /*! @{ */\r
14412 #define SCT_SCTMATCHREL_RELOADn_L_MASK           (0xFFFFU)\r
14413 #define SCT_SCTMATCHREL_RELOADn_L_SHIFT          (0U)\r
14414 #define SCT_SCTMATCHREL_RELOADn_L(x)             (((uint32_t)(((uint32_t)(x)) << SCT_SCTMATCHREL_RELOADn_L_SHIFT)) & SCT_SCTMATCHREL_RELOADn_L_MASK)\r
14415 #define SCT_SCTMATCHREL_RELOADn_H_MASK           (0xFFFF0000U)\r
14416 #define SCT_SCTMATCHREL_RELOADn_H_SHIFT          (16U)\r
14417 #define SCT_SCTMATCHREL_RELOADn_H(x)             (((uint32_t)(((uint32_t)(x)) << SCT_SCTMATCHREL_RELOADn_H_SHIFT)) & SCT_SCTMATCHREL_RELOADn_H_MASK)\r
14418 /*! @} */\r
14419 \r
14420 /* The count of SCT_SCTMATCHREL */\r
14421 #define SCT_SCTMATCHREL_COUNT                    (10U)\r
14422 \r
14423 /*! @name EVENT_STATE - SCT event state register 0 */\r
14424 /*! @{ */\r
14425 #define SCT_EVENT_STATE_STATEMSKn_MASK           (0xFFFFU)\r
14426 #define SCT_EVENT_STATE_STATEMSKn_SHIFT          (0U)\r
14427 #define SCT_EVENT_STATE_STATEMSKn(x)             (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_STATE_STATEMSKn_SHIFT)) & SCT_EVENT_STATE_STATEMSKn_MASK)\r
14428 /*! @} */\r
14429 \r
14430 /* The count of SCT_EVENT_STATE */\r
14431 #define SCT_EVENT_STATE_COUNT                    (10U)\r
14432 \r
14433 /*! @name EVENT_CTRL - SCT event control register 0 */\r
14434 /*! @{ */\r
14435 #define SCT_EVENT_CTRL_MATCHSEL_MASK             (0xFU)\r
14436 #define SCT_EVENT_CTRL_MATCHSEL_SHIFT            (0U)\r
14437 #define SCT_EVENT_CTRL_MATCHSEL(x)               (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_MATCHSEL_SHIFT)) & SCT_EVENT_CTRL_MATCHSEL_MASK)\r
14438 #define SCT_EVENT_CTRL_HEVENT_MASK               (0x10U)\r
14439 #define SCT_EVENT_CTRL_HEVENT_SHIFT              (4U)\r
14440 /*! HEVENT - Select L/H counter. Do not set this bit if UNIFY = 1.\r
14441  *  0b0..Selects the L state and the L match register selected by MATCHSEL.\r
14442  *  0b1..Selects the H state and the H match register selected by MATCHSEL.\r
14443  */\r
14444 #define SCT_EVENT_CTRL_HEVENT(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_HEVENT_SHIFT)) & SCT_EVENT_CTRL_HEVENT_MASK)\r
14445 #define SCT_EVENT_CTRL_OUTSEL_MASK               (0x20U)\r
14446 #define SCT_EVENT_CTRL_OUTSEL_SHIFT              (5U)\r
14447 /*! OUTSEL - Input/output select\r
14448  *  0b0..Selects the inputs selected by IOSEL.\r
14449  *  0b1..Selects the outputs selected by IOSEL.\r
14450  */\r
14451 #define SCT_EVENT_CTRL_OUTSEL(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_OUTSEL_SHIFT)) & SCT_EVENT_CTRL_OUTSEL_MASK)\r
14452 #define SCT_EVENT_CTRL_IOSEL_MASK                (0x3C0U)\r
14453 #define SCT_EVENT_CTRL_IOSEL_SHIFT               (6U)\r
14454 #define SCT_EVENT_CTRL_IOSEL(x)                  (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_IOSEL_SHIFT)) & SCT_EVENT_CTRL_IOSEL_MASK)\r
14455 #define SCT_EVENT_CTRL_IOCOND_MASK               (0xC00U)\r
14456 #define SCT_EVENT_CTRL_IOCOND_SHIFT              (10U)\r
14457 /*! IOCOND - Selects the I/O condition for event n. (The detection of edges on outputs lag the conditions that switch the outputs by one SCT clock). In order to guarantee proper edge/state detection, an input must have a minimum pulse width of at least one SCT clock period .\r
14458  *  0b00..LOW\r
14459  *  0b01..Rise\r
14460  *  0b10..Fall\r
14461  *  0b11..HIGH\r
14462  */\r
14463 #define SCT_EVENT_CTRL_IOCOND(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_IOCOND_SHIFT)) & SCT_EVENT_CTRL_IOCOND_MASK)\r
14464 #define SCT_EVENT_CTRL_COMBMODE_MASK             (0x3000U)\r
14465 #define SCT_EVENT_CTRL_COMBMODE_SHIFT            (12U)\r
14466 /*! COMBMODE - Selects how the specified match and I/O condition are used and combined.\r
14467  *  0b00..OR. The event occurs when either the specified match or I/O condition occurs.\r
14468  *  0b01..MATCH. Uses the specified match only.\r
14469  *  0b10..IO. Uses the specified I/O condition only.\r
14470  *  0b11..AND. The event occurs when the specified match and I/O condition occur simultaneously.\r
14471  */\r
14472 #define SCT_EVENT_CTRL_COMBMODE(x)               (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_COMBMODE_SHIFT)) & SCT_EVENT_CTRL_COMBMODE_MASK)\r
14473 #define SCT_EVENT_CTRL_STATELD_MASK              (0x4000U)\r
14474 #define SCT_EVENT_CTRL_STATELD_SHIFT             (14U)\r
14475 /*! STATELD - This bit controls how the STATEV value modifies the state selected by HEVENT when this event is the highest-numbered event occurring for that state.\r
14476  *  0b0..STATEV value is added into STATE (the carry-out is ignored).\r
14477  *  0b1..STATEV value is loaded into STATE.\r
14478  */\r
14479 #define SCT_EVENT_CTRL_STATELD(x)                (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_STATELD_SHIFT)) & SCT_EVENT_CTRL_STATELD_MASK)\r
14480 #define SCT_EVENT_CTRL_STATEV_MASK               (0xF8000U)\r
14481 #define SCT_EVENT_CTRL_STATEV_SHIFT              (15U)\r
14482 #define SCT_EVENT_CTRL_STATEV(x)                 (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_STATEV_SHIFT)) & SCT_EVENT_CTRL_STATEV_MASK)\r
14483 #define SCT_EVENT_CTRL_MATCHMEM_MASK             (0x100000U)\r
14484 #define SCT_EVENT_CTRL_MATCHMEM_SHIFT            (20U)\r
14485 #define SCT_EVENT_CTRL_MATCHMEM(x)               (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_MATCHMEM_SHIFT)) & SCT_EVENT_CTRL_MATCHMEM_MASK)\r
14486 #define SCT_EVENT_CTRL_DIRECTION_MASK            (0x600000U)\r
14487 #define SCT_EVENT_CTRL_DIRECTION_SHIFT           (21U)\r
14488 /*! DIRECTION - Direction qualifier for event generation. This field only applies when the counters are operating in BIDIR mode. If BIDIR = 0, the SCT ignores this field. Value 0x3 is reserved.\r
14489  *  0b00..Direction independent. This event is triggered regardless of the count direction.\r
14490  *  0b01..Counting up. This event is triggered only during up-counting when BIDIR = 1.\r
14491  *  0b10..Counting down. This event is triggered only during down-counting when BIDIR = 1.\r
14492  */\r
14493 #define SCT_EVENT_CTRL_DIRECTION(x)              (((uint32_t)(((uint32_t)(x)) << SCT_EVENT_CTRL_DIRECTION_SHIFT)) & SCT_EVENT_CTRL_DIRECTION_MASK)\r
14494 /*! @} */\r
14495 \r
14496 /* The count of SCT_EVENT_CTRL */\r
14497 #define SCT_EVENT_CTRL_COUNT                     (10U)\r
14498 \r
14499 /*! @name OUT_SET - SCT output 0 set register */\r
14500 /*! @{ */\r
14501 #define SCT_OUT_SET_SET_MASK                     (0xFFFFU)\r
14502 #define SCT_OUT_SET_SET_SHIFT                    (0U)\r
14503 #define SCT_OUT_SET_SET(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_OUT_SET_SET_SHIFT)) & SCT_OUT_SET_SET_MASK)\r
14504 /*! @} */\r
14505 \r
14506 /* The count of SCT_OUT_SET */\r
14507 #define SCT_OUT_SET_COUNT                        (10U)\r
14508 \r
14509 /*! @name OUT_CLR - SCT output 0 clear register */\r
14510 /*! @{ */\r
14511 #define SCT_OUT_CLR_CLR_MASK                     (0xFFFFU)\r
14512 #define SCT_OUT_CLR_CLR_SHIFT                    (0U)\r
14513 #define SCT_OUT_CLR_CLR(x)                       (((uint32_t)(((uint32_t)(x)) << SCT_OUT_CLR_CLR_SHIFT)) & SCT_OUT_CLR_CLR_MASK)\r
14514 /*! @} */\r
14515 \r
14516 /* The count of SCT_OUT_CLR */\r
14517 #define SCT_OUT_CLR_COUNT                        (10U)\r
14518 \r
14519 \r
14520 /*!\r
14521  * @}\r
14522  */ /* end of group SCT_Register_Masks */\r
14523 \r
14524 \r
14525 /* SCT - Peripheral instance base addresses */\r
14526 #if (__ARM_FEATURE_CMSE & 0x2)\r
14527   /** Peripheral SCT0 base address */\r
14528   #define SCT0_BASE                                (0x50085000u)\r
14529   /** Peripheral SCT0 base address */\r
14530   #define SCT0_BASE_NS                             (0x40085000u)\r
14531   /** Peripheral SCT0 base pointer */\r
14532   #define SCT0                                     ((SCT_Type *)SCT0_BASE)\r
14533   /** Peripheral SCT0 base pointer */\r
14534   #define SCT0_NS                                  ((SCT_Type *)SCT0_BASE_NS)\r
14535   /** Array initializer of SCT peripheral base addresses */\r
14536   #define SCT_BASE_ADDRS                           { SCT0_BASE }\r
14537   /** Array initializer of SCT peripheral base pointers */\r
14538   #define SCT_BASE_PTRS                            { SCT0 }\r
14539   /** Array initializer of SCT peripheral base addresses */\r
14540   #define SCT_BASE_ADDRS_NS                        { SCT0_BASE_NS }\r
14541   /** Array initializer of SCT peripheral base pointers */\r
14542   #define SCT_BASE_PTRS_NS                         { SCT0_NS }\r
14543 #else\r
14544   /** Peripheral SCT0 base address */\r
14545   #define SCT0_BASE                                (0x40085000u)\r
14546   /** Peripheral SCT0 base pointer */\r
14547   #define SCT0                                     ((SCT_Type *)SCT0_BASE)\r
14548   /** Array initializer of SCT peripheral base addresses */\r
14549   #define SCT_BASE_ADDRS                           { SCT0_BASE }\r
14550   /** Array initializer of SCT peripheral base pointers */\r
14551   #define SCT_BASE_PTRS                            { SCT0 }\r
14552 #endif\r
14553 /** Interrupt vectors for the SCT peripheral type */\r
14554 #define SCT_IRQS                                 { SCT0_IRQn }\r
14555 \r
14556 /*!\r
14557  * @}\r
14558  */ /* end of group SCT_Peripheral_Access_Layer */\r
14559 \r
14560 \r
14561 /* ----------------------------------------------------------------------------\r
14562    -- SDIF Peripheral Access Layer\r
14563    ---------------------------------------------------------------------------- */\r
14564 \r
14565 /*!\r
14566  * @addtogroup SDIF_Peripheral_Access_Layer SDIF Peripheral Access Layer\r
14567  * @{\r
14568  */\r
14569 \r
14570 /** SDIF - Register Layout Typedef */\r
14571 typedef struct {\r
14572   __IO uint32_t CTRL;                              /**< Control register, offset: 0x0 */\r
14573   __IO uint32_t PWREN;                             /**< Power Enable register, offset: 0x4 */\r
14574   __IO uint32_t CLKDIV;                            /**< Clock Divider register, offset: 0x8 */\r
14575        uint8_t RESERVED_0[4];\r
14576   __IO uint32_t CLKENA;                            /**< Clock Enable register, offset: 0x10 */\r
14577   __IO uint32_t TMOUT;                             /**< Time-out register, offset: 0x14 */\r
14578   __IO uint32_t CTYPE;                             /**< Card Type register, offset: 0x18 */\r
14579   __IO uint32_t BLKSIZ;                            /**< Block Size register, offset: 0x1C */\r
14580   __IO uint32_t BYTCNT;                            /**< Byte Count register, offset: 0x20 */\r
14581   __IO uint32_t INTMASK;                           /**< Interrupt Mask register, offset: 0x24 */\r
14582   __IO uint32_t CMDARG;                            /**< Command Argument register, offset: 0x28 */\r
14583   __IO uint32_t CMD;                               /**< Command register, offset: 0x2C */\r
14584   __IO uint32_t RESP[4];                           /**< Response register, array offset: 0x30, array step: 0x4 */\r
14585   __IO uint32_t MINTSTS;                           /**< Masked Interrupt Status register, offset: 0x40 */\r
14586   __IO uint32_t RINTSTS;                           /**< Raw Interrupt Status register, offset: 0x44 */\r
14587   __IO uint32_t STATUS;                            /**< Status register, offset: 0x48 */\r
14588   __IO uint32_t FIFOTH;                            /**< FIFO Threshold Watermark register, offset: 0x4C */\r
14589   __IO uint32_t CDETECT;                           /**< Card Detect register, offset: 0x50 */\r
14590   __IO uint32_t WRTPRT;                            /**< Write Protect register, offset: 0x54 */\r
14591        uint8_t RESERVED_1[4];\r
14592   __IO uint32_t TCBCNT;                            /**< Transferred CIU Card Byte Count register, offset: 0x5C */\r
14593   __IO uint32_t TBBCNT;                            /**< Transferred Host to BIU-FIFO Byte Count register, offset: 0x60 */\r
14594   __IO uint32_t DEBNCE;                            /**< Debounce Count register, offset: 0x64 */\r
14595        uint8_t RESERVED_2[16];\r
14596   __IO uint32_t RST_N;                             /**< Hardware Reset, offset: 0x78 */\r
14597        uint8_t RESERVED_3[4];\r
14598   __IO uint32_t BMOD;                              /**< Bus Mode register, offset: 0x80 */\r
14599   __IO uint32_t PLDMND;                            /**< Poll Demand register, offset: 0x84 */\r
14600   __IO uint32_t DBADDR;                            /**< Descriptor List Base Address register, offset: 0x88 */\r
14601   __IO uint32_t IDSTS;                             /**< Internal DMAC Status register, offset: 0x8C */\r
14602   __IO uint32_t IDINTEN;                           /**< Internal DMAC Interrupt Enable register, offset: 0x90 */\r
14603   __IO uint32_t DSCADDR;                           /**< Current Host Descriptor Address register, offset: 0x94 */\r
14604   __IO uint32_t BUFADDR;                           /**< Current Buffer Descriptor Address register, offset: 0x98 */\r
14605        uint8_t RESERVED_4[100];\r
14606   __IO uint32_t CARDTHRCTL;                        /**< Card Threshold Control, offset: 0x100 */\r
14607   __IO uint32_t BACKENDPWR;                        /**< Power control, offset: 0x104 */\r
14608        uint8_t RESERVED_5[248];\r
14609   __IO uint32_t FIFO[64];                          /**< SDIF FIFO, array offset: 0x200, array step: 0x4 */\r
14610 } SDIF_Type;\r
14611 \r
14612 /* ----------------------------------------------------------------------------\r
14613    -- SDIF Register Masks\r
14614    ---------------------------------------------------------------------------- */\r
14615 \r
14616 /*!\r
14617  * @addtogroup SDIF_Register_Masks SDIF Register Masks\r
14618  * @{\r
14619  */\r
14620 \r
14621 /*! @name CTRL - Control register */\r
14622 /*! @{ */\r
14623 #define SDIF_CTRL_CONTROLLER_RESET_MASK          (0x1U)\r
14624 #define SDIF_CTRL_CONTROLLER_RESET_SHIFT         (0U)\r
14625 #define SDIF_CTRL_CONTROLLER_RESET(x)            (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_CONTROLLER_RESET_SHIFT)) & SDIF_CTRL_CONTROLLER_RESET_MASK)\r
14626 #define SDIF_CTRL_FIFO_RESET_MASK                (0x2U)\r
14627 #define SDIF_CTRL_FIFO_RESET_SHIFT               (1U)\r
14628 #define SDIF_CTRL_FIFO_RESET(x)                  (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_FIFO_RESET_SHIFT)) & SDIF_CTRL_FIFO_RESET_MASK)\r
14629 #define SDIF_CTRL_DMA_RESET_MASK                 (0x4U)\r
14630 #define SDIF_CTRL_DMA_RESET_SHIFT                (2U)\r
14631 #define SDIF_CTRL_DMA_RESET(x)                   (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_DMA_RESET_SHIFT)) & SDIF_CTRL_DMA_RESET_MASK)\r
14632 #define SDIF_CTRL_INT_ENABLE_MASK                (0x10U)\r
14633 #define SDIF_CTRL_INT_ENABLE_SHIFT               (4U)\r
14634 #define SDIF_CTRL_INT_ENABLE(x)                  (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_INT_ENABLE_SHIFT)) & SDIF_CTRL_INT_ENABLE_MASK)\r
14635 #define SDIF_CTRL_READ_WAIT_MASK                 (0x40U)\r
14636 #define SDIF_CTRL_READ_WAIT_SHIFT                (6U)\r
14637 #define SDIF_CTRL_READ_WAIT(x)                   (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_READ_WAIT_SHIFT)) & SDIF_CTRL_READ_WAIT_MASK)\r
14638 #define SDIF_CTRL_SEND_IRQ_RESPONSE_MASK         (0x80U)\r
14639 #define SDIF_CTRL_SEND_IRQ_RESPONSE_SHIFT        (7U)\r
14640 #define SDIF_CTRL_SEND_IRQ_RESPONSE(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_SEND_IRQ_RESPONSE_SHIFT)) & SDIF_CTRL_SEND_IRQ_RESPONSE_MASK)\r
14641 #define SDIF_CTRL_ABORT_READ_DATA_MASK           (0x100U)\r
14642 #define SDIF_CTRL_ABORT_READ_DATA_SHIFT          (8U)\r
14643 #define SDIF_CTRL_ABORT_READ_DATA(x)             (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_ABORT_READ_DATA_SHIFT)) & SDIF_CTRL_ABORT_READ_DATA_MASK)\r
14644 #define SDIF_CTRL_SEND_CCSD_MASK                 (0x200U)\r
14645 #define SDIF_CTRL_SEND_CCSD_SHIFT                (9U)\r
14646 #define SDIF_CTRL_SEND_CCSD(x)                   (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_SEND_CCSD_SHIFT)) & SDIF_CTRL_SEND_CCSD_MASK)\r
14647 #define SDIF_CTRL_SEND_AUTO_STOP_CCSD_MASK       (0x400U)\r
14648 #define SDIF_CTRL_SEND_AUTO_STOP_CCSD_SHIFT      (10U)\r
14649 #define SDIF_CTRL_SEND_AUTO_STOP_CCSD(x)         (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_SEND_AUTO_STOP_CCSD_SHIFT)) & SDIF_CTRL_SEND_AUTO_STOP_CCSD_MASK)\r
14650 #define SDIF_CTRL_CEATA_DEVICE_INTERRUPT_STATUS_MASK (0x800U)\r
14651 #define SDIF_CTRL_CEATA_DEVICE_INTERRUPT_STATUS_SHIFT (11U)\r
14652 #define SDIF_CTRL_CEATA_DEVICE_INTERRUPT_STATUS(x) (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_CEATA_DEVICE_INTERRUPT_STATUS_SHIFT)) & SDIF_CTRL_CEATA_DEVICE_INTERRUPT_STATUS_MASK)\r
14653 #define SDIF_CTRL_CARD_VOLTAGE_A0_MASK           (0x10000U)\r
14654 #define SDIF_CTRL_CARD_VOLTAGE_A0_SHIFT          (16U)\r
14655 #define SDIF_CTRL_CARD_VOLTAGE_A0(x)             (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_CARD_VOLTAGE_A0_SHIFT)) & SDIF_CTRL_CARD_VOLTAGE_A0_MASK)\r
14656 #define SDIF_CTRL_CARD_VOLTAGE_A1_MASK           (0x20000U)\r
14657 #define SDIF_CTRL_CARD_VOLTAGE_A1_SHIFT          (17U)\r
14658 #define SDIF_CTRL_CARD_VOLTAGE_A1(x)             (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_CARD_VOLTAGE_A1_SHIFT)) & SDIF_CTRL_CARD_VOLTAGE_A1_MASK)\r
14659 #define SDIF_CTRL_CARD_VOLTAGE_A2_MASK           (0x40000U)\r
14660 #define SDIF_CTRL_CARD_VOLTAGE_A2_SHIFT          (18U)\r
14661 #define SDIF_CTRL_CARD_VOLTAGE_A2(x)             (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_CARD_VOLTAGE_A2_SHIFT)) & SDIF_CTRL_CARD_VOLTAGE_A2_MASK)\r
14662 #define SDIF_CTRL_USE_INTERNAL_DMAC_MASK         (0x2000000U)\r
14663 #define SDIF_CTRL_USE_INTERNAL_DMAC_SHIFT        (25U)\r
14664 #define SDIF_CTRL_USE_INTERNAL_DMAC(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_CTRL_USE_INTERNAL_DMAC_SHIFT)) & SDIF_CTRL_USE_INTERNAL_DMAC_MASK)\r
14665 /*! @} */\r
14666 \r
14667 /*! @name PWREN - Power Enable register */\r
14668 /*! @{ */\r
14669 #define SDIF_PWREN_POWER_ENABLE0_MASK            (0x1U)\r
14670 #define SDIF_PWREN_POWER_ENABLE0_SHIFT           (0U)\r
14671 #define SDIF_PWREN_POWER_ENABLE0(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_PWREN_POWER_ENABLE0_SHIFT)) & SDIF_PWREN_POWER_ENABLE0_MASK)\r
14672 #define SDIF_PWREN_POWER_ENABLE1_MASK            (0x2U)\r
14673 #define SDIF_PWREN_POWER_ENABLE1_SHIFT           (1U)\r
14674 #define SDIF_PWREN_POWER_ENABLE1(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_PWREN_POWER_ENABLE1_SHIFT)) & SDIF_PWREN_POWER_ENABLE1_MASK)\r
14675 /*! @} */\r
14676 \r
14677 /*! @name CLKDIV - Clock Divider register */\r
14678 /*! @{ */\r
14679 #define SDIF_CLKDIV_CLK_DIVIDER0_MASK            (0xFFU)\r
14680 #define SDIF_CLKDIV_CLK_DIVIDER0_SHIFT           (0U)\r
14681 #define SDIF_CLKDIV_CLK_DIVIDER0(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_CLKDIV_CLK_DIVIDER0_SHIFT)) & SDIF_CLKDIV_CLK_DIVIDER0_MASK)\r
14682 /*! @} */\r
14683 \r
14684 /*! @name CLKENA - Clock Enable register */\r
14685 /*! @{ */\r
14686 #define SDIF_CLKENA_CCLK0_ENABLE_MASK            (0x1U)\r
14687 #define SDIF_CLKENA_CCLK0_ENABLE_SHIFT           (0U)\r
14688 #define SDIF_CLKENA_CCLK0_ENABLE(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_CLKENA_CCLK0_ENABLE_SHIFT)) & SDIF_CLKENA_CCLK0_ENABLE_MASK)\r
14689 #define SDIF_CLKENA_CCLK1_ENABLE_MASK            (0x2U)\r
14690 #define SDIF_CLKENA_CCLK1_ENABLE_SHIFT           (1U)\r
14691 #define SDIF_CLKENA_CCLK1_ENABLE(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_CLKENA_CCLK1_ENABLE_SHIFT)) & SDIF_CLKENA_CCLK1_ENABLE_MASK)\r
14692 #define SDIF_CLKENA_CCLK0_LOW_POWER_MASK         (0x10000U)\r
14693 #define SDIF_CLKENA_CCLK0_LOW_POWER_SHIFT        (16U)\r
14694 #define SDIF_CLKENA_CCLK0_LOW_POWER(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_CLKENA_CCLK0_LOW_POWER_SHIFT)) & SDIF_CLKENA_CCLK0_LOW_POWER_MASK)\r
14695 #define SDIF_CLKENA_CCLK1_LOW_POWER_MASK         (0x20000U)\r
14696 #define SDIF_CLKENA_CCLK1_LOW_POWER_SHIFT        (17U)\r
14697 #define SDIF_CLKENA_CCLK1_LOW_POWER(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_CLKENA_CCLK1_LOW_POWER_SHIFT)) & SDIF_CLKENA_CCLK1_LOW_POWER_MASK)\r
14698 /*! @} */\r
14699 \r
14700 /*! @name TMOUT - Time-out register */\r
14701 /*! @{ */\r
14702 #define SDIF_TMOUT_RESPONSE_TIMEOUT_MASK         (0xFFU)\r
14703 #define SDIF_TMOUT_RESPONSE_TIMEOUT_SHIFT        (0U)\r
14704 #define SDIF_TMOUT_RESPONSE_TIMEOUT(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_TMOUT_RESPONSE_TIMEOUT_SHIFT)) & SDIF_TMOUT_RESPONSE_TIMEOUT_MASK)\r
14705 #define SDIF_TMOUT_DATA_TIMEOUT_MASK             (0xFFFFFF00U)\r
14706 #define SDIF_TMOUT_DATA_TIMEOUT_SHIFT            (8U)\r
14707 #define SDIF_TMOUT_DATA_TIMEOUT(x)               (((uint32_t)(((uint32_t)(x)) << SDIF_TMOUT_DATA_TIMEOUT_SHIFT)) & SDIF_TMOUT_DATA_TIMEOUT_MASK)\r
14708 /*! @} */\r
14709 \r
14710 /*! @name CTYPE - Card Type register */\r
14711 /*! @{ */\r
14712 #define SDIF_CTYPE_CARD0_WIDTH0_MASK             (0x1U)\r
14713 #define SDIF_CTYPE_CARD0_WIDTH0_SHIFT            (0U)\r
14714 #define SDIF_CTYPE_CARD0_WIDTH0(x)               (((uint32_t)(((uint32_t)(x)) << SDIF_CTYPE_CARD0_WIDTH0_SHIFT)) & SDIF_CTYPE_CARD0_WIDTH0_MASK)\r
14715 #define SDIF_CTYPE_CARD1_WIDTH0_MASK             (0x2U)\r
14716 #define SDIF_CTYPE_CARD1_WIDTH0_SHIFT            (1U)\r
14717 #define SDIF_CTYPE_CARD1_WIDTH0(x)               (((uint32_t)(((uint32_t)(x)) << SDIF_CTYPE_CARD1_WIDTH0_SHIFT)) & SDIF_CTYPE_CARD1_WIDTH0_MASK)\r
14718 #define SDIF_CTYPE_CARD0_WIDTH1_MASK             (0x10000U)\r
14719 #define SDIF_CTYPE_CARD0_WIDTH1_SHIFT            (16U)\r
14720 #define SDIF_CTYPE_CARD0_WIDTH1(x)               (((uint32_t)(((uint32_t)(x)) << SDIF_CTYPE_CARD0_WIDTH1_SHIFT)) & SDIF_CTYPE_CARD0_WIDTH1_MASK)\r
14721 #define SDIF_CTYPE_CARD1_WIDTH1_MASK             (0x20000U)\r
14722 #define SDIF_CTYPE_CARD1_WIDTH1_SHIFT            (17U)\r
14723 #define SDIF_CTYPE_CARD1_WIDTH1(x)               (((uint32_t)(((uint32_t)(x)) << SDIF_CTYPE_CARD1_WIDTH1_SHIFT)) & SDIF_CTYPE_CARD1_WIDTH1_MASK)\r
14724 /*! @} */\r
14725 \r
14726 /*! @name BLKSIZ - Block Size register */\r
14727 /*! @{ */\r
14728 #define SDIF_BLKSIZ_BLOCK_SIZE_MASK              (0xFFFFU)\r
14729 #define SDIF_BLKSIZ_BLOCK_SIZE_SHIFT             (0U)\r
14730 #define SDIF_BLKSIZ_BLOCK_SIZE(x)                (((uint32_t)(((uint32_t)(x)) << SDIF_BLKSIZ_BLOCK_SIZE_SHIFT)) & SDIF_BLKSIZ_BLOCK_SIZE_MASK)\r
14731 /*! @} */\r
14732 \r
14733 /*! @name BYTCNT - Byte Count register */\r
14734 /*! @{ */\r
14735 #define SDIF_BYTCNT_BYTE_COUNT_MASK              (0xFFFFFFFFU)\r
14736 #define SDIF_BYTCNT_BYTE_COUNT_SHIFT             (0U)\r
14737 #define SDIF_BYTCNT_BYTE_COUNT(x)                (((uint32_t)(((uint32_t)(x)) << SDIF_BYTCNT_BYTE_COUNT_SHIFT)) & SDIF_BYTCNT_BYTE_COUNT_MASK)\r
14738 /*! @} */\r
14739 \r
14740 /*! @name INTMASK - Interrupt Mask register */\r
14741 /*! @{ */\r
14742 #define SDIF_INTMASK_CDET_MASK                   (0x1U)\r
14743 #define SDIF_INTMASK_CDET_SHIFT                  (0U)\r
14744 #define SDIF_INTMASK_CDET(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_CDET_SHIFT)) & SDIF_INTMASK_CDET_MASK)\r
14745 #define SDIF_INTMASK_RE_MASK                     (0x2U)\r
14746 #define SDIF_INTMASK_RE_SHIFT                    (1U)\r
14747 #define SDIF_INTMASK_RE(x)                       (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_RE_SHIFT)) & SDIF_INTMASK_RE_MASK)\r
14748 #define SDIF_INTMASK_CDONE_MASK                  (0x4U)\r
14749 #define SDIF_INTMASK_CDONE_SHIFT                 (2U)\r
14750 #define SDIF_INTMASK_CDONE(x)                    (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_CDONE_SHIFT)) & SDIF_INTMASK_CDONE_MASK)\r
14751 #define SDIF_INTMASK_DTO_MASK                    (0x8U)\r
14752 #define SDIF_INTMASK_DTO_SHIFT                   (3U)\r
14753 #define SDIF_INTMASK_DTO(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_DTO_SHIFT)) & SDIF_INTMASK_DTO_MASK)\r
14754 #define SDIF_INTMASK_TXDR_MASK                   (0x10U)\r
14755 #define SDIF_INTMASK_TXDR_SHIFT                  (4U)\r
14756 #define SDIF_INTMASK_TXDR(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_TXDR_SHIFT)) & SDIF_INTMASK_TXDR_MASK)\r
14757 #define SDIF_INTMASK_RXDR_MASK                   (0x20U)\r
14758 #define SDIF_INTMASK_RXDR_SHIFT                  (5U)\r
14759 #define SDIF_INTMASK_RXDR(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_RXDR_SHIFT)) & SDIF_INTMASK_RXDR_MASK)\r
14760 #define SDIF_INTMASK_RCRC_MASK                   (0x40U)\r
14761 #define SDIF_INTMASK_RCRC_SHIFT                  (6U)\r
14762 #define SDIF_INTMASK_RCRC(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_RCRC_SHIFT)) & SDIF_INTMASK_RCRC_MASK)\r
14763 #define SDIF_INTMASK_DCRC_MASK                   (0x80U)\r
14764 #define SDIF_INTMASK_DCRC_SHIFT                  (7U)\r
14765 #define SDIF_INTMASK_DCRC(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_DCRC_SHIFT)) & SDIF_INTMASK_DCRC_MASK)\r
14766 #define SDIF_INTMASK_RTO_MASK                    (0x100U)\r
14767 #define SDIF_INTMASK_RTO_SHIFT                   (8U)\r
14768 #define SDIF_INTMASK_RTO(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_RTO_SHIFT)) & SDIF_INTMASK_RTO_MASK)\r
14769 #define SDIF_INTMASK_DRTO_MASK                   (0x200U)\r
14770 #define SDIF_INTMASK_DRTO_SHIFT                  (9U)\r
14771 #define SDIF_INTMASK_DRTO(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_DRTO_SHIFT)) & SDIF_INTMASK_DRTO_MASK)\r
14772 #define SDIF_INTMASK_HTO_MASK                    (0x400U)\r
14773 #define SDIF_INTMASK_HTO_SHIFT                   (10U)\r
14774 #define SDIF_INTMASK_HTO(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_HTO_SHIFT)) & SDIF_INTMASK_HTO_MASK)\r
14775 #define SDIF_INTMASK_FRUN_MASK                   (0x800U)\r
14776 #define SDIF_INTMASK_FRUN_SHIFT                  (11U)\r
14777 #define SDIF_INTMASK_FRUN(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_FRUN_SHIFT)) & SDIF_INTMASK_FRUN_MASK)\r
14778 #define SDIF_INTMASK_HLE_MASK                    (0x1000U)\r
14779 #define SDIF_INTMASK_HLE_SHIFT                   (12U)\r
14780 #define SDIF_INTMASK_HLE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_HLE_SHIFT)) & SDIF_INTMASK_HLE_MASK)\r
14781 #define SDIF_INTMASK_SBE_MASK                    (0x2000U)\r
14782 #define SDIF_INTMASK_SBE_SHIFT                   (13U)\r
14783 #define SDIF_INTMASK_SBE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_SBE_SHIFT)) & SDIF_INTMASK_SBE_MASK)\r
14784 #define SDIF_INTMASK_ACD_MASK                    (0x4000U)\r
14785 #define SDIF_INTMASK_ACD_SHIFT                   (14U)\r
14786 #define SDIF_INTMASK_ACD(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_ACD_SHIFT)) & SDIF_INTMASK_ACD_MASK)\r
14787 #define SDIF_INTMASK_EBE_MASK                    (0x8000U)\r
14788 #define SDIF_INTMASK_EBE_SHIFT                   (15U)\r
14789 #define SDIF_INTMASK_EBE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_EBE_SHIFT)) & SDIF_INTMASK_EBE_MASK)\r
14790 #define SDIF_INTMASK_SDIO_INT_MASK_MASK          (0x10000U)\r
14791 #define SDIF_INTMASK_SDIO_INT_MASK_SHIFT         (16U)\r
14792 #define SDIF_INTMASK_SDIO_INT_MASK(x)            (((uint32_t)(((uint32_t)(x)) << SDIF_INTMASK_SDIO_INT_MASK_SHIFT)) & SDIF_INTMASK_SDIO_INT_MASK_MASK)\r
14793 /*! @} */\r
14794 \r
14795 /*! @name CMDARG - Command Argument register */\r
14796 /*! @{ */\r
14797 #define SDIF_CMDARG_CMD_ARG_MASK                 (0xFFFFFFFFU)\r
14798 #define SDIF_CMDARG_CMD_ARG_SHIFT                (0U)\r
14799 #define SDIF_CMDARG_CMD_ARG(x)                   (((uint32_t)(((uint32_t)(x)) << SDIF_CMDARG_CMD_ARG_SHIFT)) & SDIF_CMDARG_CMD_ARG_MASK)\r
14800 /*! @} */\r
14801 \r
14802 /*! @name CMD - Command register */\r
14803 /*! @{ */\r
14804 #define SDIF_CMD_CMD_INDEX_MASK                  (0x3FU)\r
14805 #define SDIF_CMD_CMD_INDEX_SHIFT                 (0U)\r
14806 #define SDIF_CMD_CMD_INDEX(x)                    (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_CMD_INDEX_SHIFT)) & SDIF_CMD_CMD_INDEX_MASK)\r
14807 #define SDIF_CMD_RESPONSE_EXPECT_MASK            (0x40U)\r
14808 #define SDIF_CMD_RESPONSE_EXPECT_SHIFT           (6U)\r
14809 #define SDIF_CMD_RESPONSE_EXPECT(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_RESPONSE_EXPECT_SHIFT)) & SDIF_CMD_RESPONSE_EXPECT_MASK)\r
14810 #define SDIF_CMD_RESPONSE_LENGTH_MASK            (0x80U)\r
14811 #define SDIF_CMD_RESPONSE_LENGTH_SHIFT           (7U)\r
14812 #define SDIF_CMD_RESPONSE_LENGTH(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_RESPONSE_LENGTH_SHIFT)) & SDIF_CMD_RESPONSE_LENGTH_MASK)\r
14813 #define SDIF_CMD_CHECK_RESPONSE_CRC_MASK         (0x100U)\r
14814 #define SDIF_CMD_CHECK_RESPONSE_CRC_SHIFT        (8U)\r
14815 #define SDIF_CMD_CHECK_RESPONSE_CRC(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_CHECK_RESPONSE_CRC_SHIFT)) & SDIF_CMD_CHECK_RESPONSE_CRC_MASK)\r
14816 #define SDIF_CMD_DATA_EXPECTED_MASK              (0x200U)\r
14817 #define SDIF_CMD_DATA_EXPECTED_SHIFT             (9U)\r
14818 #define SDIF_CMD_DATA_EXPECTED(x)                (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_DATA_EXPECTED_SHIFT)) & SDIF_CMD_DATA_EXPECTED_MASK)\r
14819 #define SDIF_CMD_READ_WRITE_MASK                 (0x400U)\r
14820 #define SDIF_CMD_READ_WRITE_SHIFT                (10U)\r
14821 #define SDIF_CMD_READ_WRITE(x)                   (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_READ_WRITE_SHIFT)) & SDIF_CMD_READ_WRITE_MASK)\r
14822 #define SDIF_CMD_TRANSFER_MODE_MASK              (0x800U)\r
14823 #define SDIF_CMD_TRANSFER_MODE_SHIFT             (11U)\r
14824 #define SDIF_CMD_TRANSFER_MODE(x)                (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_TRANSFER_MODE_SHIFT)) & SDIF_CMD_TRANSFER_MODE_MASK)\r
14825 #define SDIF_CMD_SEND_AUTO_STOP_MASK             (0x1000U)\r
14826 #define SDIF_CMD_SEND_AUTO_STOP_SHIFT            (12U)\r
14827 #define SDIF_CMD_SEND_AUTO_STOP(x)               (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_SEND_AUTO_STOP_SHIFT)) & SDIF_CMD_SEND_AUTO_STOP_MASK)\r
14828 #define SDIF_CMD_WAIT_PRVDATA_COMPLETE_MASK      (0x2000U)\r
14829 #define SDIF_CMD_WAIT_PRVDATA_COMPLETE_SHIFT     (13U)\r
14830 #define SDIF_CMD_WAIT_PRVDATA_COMPLETE(x)        (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_WAIT_PRVDATA_COMPLETE_SHIFT)) & SDIF_CMD_WAIT_PRVDATA_COMPLETE_MASK)\r
14831 #define SDIF_CMD_STOP_ABORT_CMD_MASK             (0x4000U)\r
14832 #define SDIF_CMD_STOP_ABORT_CMD_SHIFT            (14U)\r
14833 #define SDIF_CMD_STOP_ABORT_CMD(x)               (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_STOP_ABORT_CMD_SHIFT)) & SDIF_CMD_STOP_ABORT_CMD_MASK)\r
14834 #define SDIF_CMD_SEND_INITIALIZATION_MASK        (0x8000U)\r
14835 #define SDIF_CMD_SEND_INITIALIZATION_SHIFT       (15U)\r
14836 #define SDIF_CMD_SEND_INITIALIZATION(x)          (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_SEND_INITIALIZATION_SHIFT)) & SDIF_CMD_SEND_INITIALIZATION_MASK)\r
14837 #define SDIF_CMD_CARD_NUMBER_MASK                (0x1F0000U)\r
14838 #define SDIF_CMD_CARD_NUMBER_SHIFT               (16U)\r
14839 /*! CARD_NUMBER - Specifies the card number of SDCARD for which the current Command is being executed\r
14840  *  0b00000..Command will be execute on SDCARD 0\r
14841  *  0b00001..Command will be execute on SDCARD 1\r
14842  */\r
14843 #define SDIF_CMD_CARD_NUMBER(x)                  (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_CARD_NUMBER_SHIFT)) & SDIF_CMD_CARD_NUMBER_MASK)\r
14844 #define SDIF_CMD_UPDATE_CLOCK_REGISTERS_ONLY_MASK (0x200000U)\r
14845 #define SDIF_CMD_UPDATE_CLOCK_REGISTERS_ONLY_SHIFT (21U)\r
14846 #define SDIF_CMD_UPDATE_CLOCK_REGISTERS_ONLY(x)  (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_UPDATE_CLOCK_REGISTERS_ONLY_SHIFT)) & SDIF_CMD_UPDATE_CLOCK_REGISTERS_ONLY_MASK)\r
14847 #define SDIF_CMD_READ_CEATA_DEVICE_MASK          (0x400000U)\r
14848 #define SDIF_CMD_READ_CEATA_DEVICE_SHIFT         (22U)\r
14849 #define SDIF_CMD_READ_CEATA_DEVICE(x)            (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_READ_CEATA_DEVICE_SHIFT)) & SDIF_CMD_READ_CEATA_DEVICE_MASK)\r
14850 #define SDIF_CMD_CCS_EXPECTED_MASK               (0x800000U)\r
14851 #define SDIF_CMD_CCS_EXPECTED_SHIFT              (23U)\r
14852 #define SDIF_CMD_CCS_EXPECTED(x)                 (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_CCS_EXPECTED_SHIFT)) & SDIF_CMD_CCS_EXPECTED_MASK)\r
14853 #define SDIF_CMD_ENABLE_BOOT_MASK                (0x1000000U)\r
14854 #define SDIF_CMD_ENABLE_BOOT_SHIFT               (24U)\r
14855 #define SDIF_CMD_ENABLE_BOOT(x)                  (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_ENABLE_BOOT_SHIFT)) & SDIF_CMD_ENABLE_BOOT_MASK)\r
14856 #define SDIF_CMD_EXPECT_BOOT_ACK_MASK            (0x2000000U)\r
14857 #define SDIF_CMD_EXPECT_BOOT_ACK_SHIFT           (25U)\r
14858 #define SDIF_CMD_EXPECT_BOOT_ACK(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_EXPECT_BOOT_ACK_SHIFT)) & SDIF_CMD_EXPECT_BOOT_ACK_MASK)\r
14859 #define SDIF_CMD_DISABLE_BOOT_MASK               (0x4000000U)\r
14860 #define SDIF_CMD_DISABLE_BOOT_SHIFT              (26U)\r
14861 #define SDIF_CMD_DISABLE_BOOT(x)                 (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_DISABLE_BOOT_SHIFT)) & SDIF_CMD_DISABLE_BOOT_MASK)\r
14862 #define SDIF_CMD_BOOT_MODE_MASK                  (0x8000000U)\r
14863 #define SDIF_CMD_BOOT_MODE_SHIFT                 (27U)\r
14864 #define SDIF_CMD_BOOT_MODE(x)                    (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_BOOT_MODE_SHIFT)) & SDIF_CMD_BOOT_MODE_MASK)\r
14865 #define SDIF_CMD_VOLT_SWITCH_MASK                (0x10000000U)\r
14866 #define SDIF_CMD_VOLT_SWITCH_SHIFT               (28U)\r
14867 #define SDIF_CMD_VOLT_SWITCH(x)                  (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_VOLT_SWITCH_SHIFT)) & SDIF_CMD_VOLT_SWITCH_MASK)\r
14868 #define SDIF_CMD_USE_HOLD_REG_MASK               (0x20000000U)\r
14869 #define SDIF_CMD_USE_HOLD_REG_SHIFT              (29U)\r
14870 #define SDIF_CMD_USE_HOLD_REG(x)                 (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_USE_HOLD_REG_SHIFT)) & SDIF_CMD_USE_HOLD_REG_MASK)\r
14871 #define SDIF_CMD_START_CMD_MASK                  (0x80000000U)\r
14872 #define SDIF_CMD_START_CMD_SHIFT                 (31U)\r
14873 #define SDIF_CMD_START_CMD(x)                    (((uint32_t)(((uint32_t)(x)) << SDIF_CMD_START_CMD_SHIFT)) & SDIF_CMD_START_CMD_MASK)\r
14874 /*! @} */\r
14875 \r
14876 /*! @name RESP - Response register */\r
14877 /*! @{ */\r
14878 #define SDIF_RESP_RESPONSE_MASK                  (0xFFFFFFFFU)\r
14879 #define SDIF_RESP_RESPONSE_SHIFT                 (0U)\r
14880 #define SDIF_RESP_RESPONSE(x)                    (((uint32_t)(((uint32_t)(x)) << SDIF_RESP_RESPONSE_SHIFT)) & SDIF_RESP_RESPONSE_MASK)\r
14881 /*! @} */\r
14882 \r
14883 /* The count of SDIF_RESP */\r
14884 #define SDIF_RESP_COUNT                          (4U)\r
14885 \r
14886 /*! @name MINTSTS - Masked Interrupt Status register */\r
14887 /*! @{ */\r
14888 #define SDIF_MINTSTS_CDET_MASK                   (0x1U)\r
14889 #define SDIF_MINTSTS_CDET_SHIFT                  (0U)\r
14890 #define SDIF_MINTSTS_CDET(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_CDET_SHIFT)) & SDIF_MINTSTS_CDET_MASK)\r
14891 #define SDIF_MINTSTS_RE_MASK                     (0x2U)\r
14892 #define SDIF_MINTSTS_RE_SHIFT                    (1U)\r
14893 #define SDIF_MINTSTS_RE(x)                       (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_RE_SHIFT)) & SDIF_MINTSTS_RE_MASK)\r
14894 #define SDIF_MINTSTS_CDONE_MASK                  (0x4U)\r
14895 #define SDIF_MINTSTS_CDONE_SHIFT                 (2U)\r
14896 #define SDIF_MINTSTS_CDONE(x)                    (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_CDONE_SHIFT)) & SDIF_MINTSTS_CDONE_MASK)\r
14897 #define SDIF_MINTSTS_DTO_MASK                    (0x8U)\r
14898 #define SDIF_MINTSTS_DTO_SHIFT                   (3U)\r
14899 #define SDIF_MINTSTS_DTO(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_DTO_SHIFT)) & SDIF_MINTSTS_DTO_MASK)\r
14900 #define SDIF_MINTSTS_TXDR_MASK                   (0x10U)\r
14901 #define SDIF_MINTSTS_TXDR_SHIFT                  (4U)\r
14902 #define SDIF_MINTSTS_TXDR(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_TXDR_SHIFT)) & SDIF_MINTSTS_TXDR_MASK)\r
14903 #define SDIF_MINTSTS_RXDR_MASK                   (0x20U)\r
14904 #define SDIF_MINTSTS_RXDR_SHIFT                  (5U)\r
14905 #define SDIF_MINTSTS_RXDR(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_RXDR_SHIFT)) & SDIF_MINTSTS_RXDR_MASK)\r
14906 #define SDIF_MINTSTS_RCRC_MASK                   (0x40U)\r
14907 #define SDIF_MINTSTS_RCRC_SHIFT                  (6U)\r
14908 #define SDIF_MINTSTS_RCRC(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_RCRC_SHIFT)) & SDIF_MINTSTS_RCRC_MASK)\r
14909 #define SDIF_MINTSTS_DCRC_MASK                   (0x80U)\r
14910 #define SDIF_MINTSTS_DCRC_SHIFT                  (7U)\r
14911 #define SDIF_MINTSTS_DCRC(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_DCRC_SHIFT)) & SDIF_MINTSTS_DCRC_MASK)\r
14912 #define SDIF_MINTSTS_RTO_MASK                    (0x100U)\r
14913 #define SDIF_MINTSTS_RTO_SHIFT                   (8U)\r
14914 #define SDIF_MINTSTS_RTO(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_RTO_SHIFT)) & SDIF_MINTSTS_RTO_MASK)\r
14915 #define SDIF_MINTSTS_DRTO_MASK                   (0x200U)\r
14916 #define SDIF_MINTSTS_DRTO_SHIFT                  (9U)\r
14917 #define SDIF_MINTSTS_DRTO(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_DRTO_SHIFT)) & SDIF_MINTSTS_DRTO_MASK)\r
14918 #define SDIF_MINTSTS_HTO_MASK                    (0x400U)\r
14919 #define SDIF_MINTSTS_HTO_SHIFT                   (10U)\r
14920 #define SDIF_MINTSTS_HTO(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_HTO_SHIFT)) & SDIF_MINTSTS_HTO_MASK)\r
14921 #define SDIF_MINTSTS_FRUN_MASK                   (0x800U)\r
14922 #define SDIF_MINTSTS_FRUN_SHIFT                  (11U)\r
14923 #define SDIF_MINTSTS_FRUN(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_FRUN_SHIFT)) & SDIF_MINTSTS_FRUN_MASK)\r
14924 #define SDIF_MINTSTS_HLE_MASK                    (0x1000U)\r
14925 #define SDIF_MINTSTS_HLE_SHIFT                   (12U)\r
14926 #define SDIF_MINTSTS_HLE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_HLE_SHIFT)) & SDIF_MINTSTS_HLE_MASK)\r
14927 #define SDIF_MINTSTS_SBE_MASK                    (0x2000U)\r
14928 #define SDIF_MINTSTS_SBE_SHIFT                   (13U)\r
14929 #define SDIF_MINTSTS_SBE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_SBE_SHIFT)) & SDIF_MINTSTS_SBE_MASK)\r
14930 #define SDIF_MINTSTS_ACD_MASK                    (0x4000U)\r
14931 #define SDIF_MINTSTS_ACD_SHIFT                   (14U)\r
14932 #define SDIF_MINTSTS_ACD(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_ACD_SHIFT)) & SDIF_MINTSTS_ACD_MASK)\r
14933 #define SDIF_MINTSTS_EBE_MASK                    (0x8000U)\r
14934 #define SDIF_MINTSTS_EBE_SHIFT                   (15U)\r
14935 #define SDIF_MINTSTS_EBE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_EBE_SHIFT)) & SDIF_MINTSTS_EBE_MASK)\r
14936 #define SDIF_MINTSTS_SDIO_INTERRUPT_MASK         (0x10000U)\r
14937 #define SDIF_MINTSTS_SDIO_INTERRUPT_SHIFT        (16U)\r
14938 #define SDIF_MINTSTS_SDIO_INTERRUPT(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_MINTSTS_SDIO_INTERRUPT_SHIFT)) & SDIF_MINTSTS_SDIO_INTERRUPT_MASK)\r
14939 /*! @} */\r
14940 \r
14941 /*! @name RINTSTS - Raw Interrupt Status register */\r
14942 /*! @{ */\r
14943 #define SDIF_RINTSTS_CDET_MASK                   (0x1U)\r
14944 #define SDIF_RINTSTS_CDET_SHIFT                  (0U)\r
14945 #define SDIF_RINTSTS_CDET(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_CDET_SHIFT)) & SDIF_RINTSTS_CDET_MASK)\r
14946 #define SDIF_RINTSTS_RE_MASK                     (0x2U)\r
14947 #define SDIF_RINTSTS_RE_SHIFT                    (1U)\r
14948 #define SDIF_RINTSTS_RE(x)                       (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_RE_SHIFT)) & SDIF_RINTSTS_RE_MASK)\r
14949 #define SDIF_RINTSTS_CDONE_MASK                  (0x4U)\r
14950 #define SDIF_RINTSTS_CDONE_SHIFT                 (2U)\r
14951 #define SDIF_RINTSTS_CDONE(x)                    (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_CDONE_SHIFT)) & SDIF_RINTSTS_CDONE_MASK)\r
14952 #define SDIF_RINTSTS_DTO_MASK                    (0x8U)\r
14953 #define SDIF_RINTSTS_DTO_SHIFT                   (3U)\r
14954 #define SDIF_RINTSTS_DTO(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_DTO_SHIFT)) & SDIF_RINTSTS_DTO_MASK)\r
14955 #define SDIF_RINTSTS_TXDR_MASK                   (0x10U)\r
14956 #define SDIF_RINTSTS_TXDR_SHIFT                  (4U)\r
14957 #define SDIF_RINTSTS_TXDR(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_TXDR_SHIFT)) & SDIF_RINTSTS_TXDR_MASK)\r
14958 #define SDIF_RINTSTS_RXDR_MASK                   (0x20U)\r
14959 #define SDIF_RINTSTS_RXDR_SHIFT                  (5U)\r
14960 #define SDIF_RINTSTS_RXDR(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_RXDR_SHIFT)) & SDIF_RINTSTS_RXDR_MASK)\r
14961 #define SDIF_RINTSTS_RCRC_MASK                   (0x40U)\r
14962 #define SDIF_RINTSTS_RCRC_SHIFT                  (6U)\r
14963 #define SDIF_RINTSTS_RCRC(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_RCRC_SHIFT)) & SDIF_RINTSTS_RCRC_MASK)\r
14964 #define SDIF_RINTSTS_DCRC_MASK                   (0x80U)\r
14965 #define SDIF_RINTSTS_DCRC_SHIFT                  (7U)\r
14966 #define SDIF_RINTSTS_DCRC(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_DCRC_SHIFT)) & SDIF_RINTSTS_DCRC_MASK)\r
14967 #define SDIF_RINTSTS_RTO_BAR_MASK                (0x100U)\r
14968 #define SDIF_RINTSTS_RTO_BAR_SHIFT               (8U)\r
14969 #define SDIF_RINTSTS_RTO_BAR(x)                  (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_RTO_BAR_SHIFT)) & SDIF_RINTSTS_RTO_BAR_MASK)\r
14970 #define SDIF_RINTSTS_DRTO_BDS_MASK               (0x200U)\r
14971 #define SDIF_RINTSTS_DRTO_BDS_SHIFT              (9U)\r
14972 #define SDIF_RINTSTS_DRTO_BDS(x)                 (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_DRTO_BDS_SHIFT)) & SDIF_RINTSTS_DRTO_BDS_MASK)\r
14973 #define SDIF_RINTSTS_HTO_MASK                    (0x400U)\r
14974 #define SDIF_RINTSTS_HTO_SHIFT                   (10U)\r
14975 #define SDIF_RINTSTS_HTO(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_HTO_SHIFT)) & SDIF_RINTSTS_HTO_MASK)\r
14976 #define SDIF_RINTSTS_FRUN_MASK                   (0x800U)\r
14977 #define SDIF_RINTSTS_FRUN_SHIFT                  (11U)\r
14978 #define SDIF_RINTSTS_FRUN(x)                     (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_FRUN_SHIFT)) & SDIF_RINTSTS_FRUN_MASK)\r
14979 #define SDIF_RINTSTS_HLE_MASK                    (0x1000U)\r
14980 #define SDIF_RINTSTS_HLE_SHIFT                   (12U)\r
14981 #define SDIF_RINTSTS_HLE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_HLE_SHIFT)) & SDIF_RINTSTS_HLE_MASK)\r
14982 #define SDIF_RINTSTS_SBE_MASK                    (0x2000U)\r
14983 #define SDIF_RINTSTS_SBE_SHIFT                   (13U)\r
14984 #define SDIF_RINTSTS_SBE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_SBE_SHIFT)) & SDIF_RINTSTS_SBE_MASK)\r
14985 #define SDIF_RINTSTS_ACD_MASK                    (0x4000U)\r
14986 #define SDIF_RINTSTS_ACD_SHIFT                   (14U)\r
14987 #define SDIF_RINTSTS_ACD(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_ACD_SHIFT)) & SDIF_RINTSTS_ACD_MASK)\r
14988 #define SDIF_RINTSTS_EBE_MASK                    (0x8000U)\r
14989 #define SDIF_RINTSTS_EBE_SHIFT                   (15U)\r
14990 #define SDIF_RINTSTS_EBE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_EBE_SHIFT)) & SDIF_RINTSTS_EBE_MASK)\r
14991 #define SDIF_RINTSTS_SDIO_INTERRUPT_MASK         (0x10000U)\r
14992 #define SDIF_RINTSTS_SDIO_INTERRUPT_SHIFT        (16U)\r
14993 #define SDIF_RINTSTS_SDIO_INTERRUPT(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_RINTSTS_SDIO_INTERRUPT_SHIFT)) & SDIF_RINTSTS_SDIO_INTERRUPT_MASK)\r
14994 /*! @} */\r
14995 \r
14996 /*! @name STATUS - Status register */\r
14997 /*! @{ */\r
14998 #define SDIF_STATUS_FIFO_RX_WATERMARK_MASK       (0x1U)\r
14999 #define SDIF_STATUS_FIFO_RX_WATERMARK_SHIFT      (0U)\r
15000 #define SDIF_STATUS_FIFO_RX_WATERMARK(x)         (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_FIFO_RX_WATERMARK_SHIFT)) & SDIF_STATUS_FIFO_RX_WATERMARK_MASK)\r
15001 #define SDIF_STATUS_FIFO_TX_WATERMARK_MASK       (0x2U)\r
15002 #define SDIF_STATUS_FIFO_TX_WATERMARK_SHIFT      (1U)\r
15003 #define SDIF_STATUS_FIFO_TX_WATERMARK(x)         (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_FIFO_TX_WATERMARK_SHIFT)) & SDIF_STATUS_FIFO_TX_WATERMARK_MASK)\r
15004 #define SDIF_STATUS_FIFO_EMPTY_MASK              (0x4U)\r
15005 #define SDIF_STATUS_FIFO_EMPTY_SHIFT             (2U)\r
15006 #define SDIF_STATUS_FIFO_EMPTY(x)                (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_FIFO_EMPTY_SHIFT)) & SDIF_STATUS_FIFO_EMPTY_MASK)\r
15007 #define SDIF_STATUS_FIFO_FULL_MASK               (0x8U)\r
15008 #define SDIF_STATUS_FIFO_FULL_SHIFT              (3U)\r
15009 #define SDIF_STATUS_FIFO_FULL(x)                 (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_FIFO_FULL_SHIFT)) & SDIF_STATUS_FIFO_FULL_MASK)\r
15010 #define SDIF_STATUS_CMDFSMSTATES_MASK            (0xF0U)\r
15011 #define SDIF_STATUS_CMDFSMSTATES_SHIFT           (4U)\r
15012 #define SDIF_STATUS_CMDFSMSTATES(x)              (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_CMDFSMSTATES_SHIFT)) & SDIF_STATUS_CMDFSMSTATES_MASK)\r
15013 #define SDIF_STATUS_DATA_3_STATUS_MASK           (0x100U)\r
15014 #define SDIF_STATUS_DATA_3_STATUS_SHIFT          (8U)\r
15015 #define SDIF_STATUS_DATA_3_STATUS(x)             (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_DATA_3_STATUS_SHIFT)) & SDIF_STATUS_DATA_3_STATUS_MASK)\r
15016 #define SDIF_STATUS_DATA_BUSY_MASK               (0x200U)\r
15017 #define SDIF_STATUS_DATA_BUSY_SHIFT              (9U)\r
15018 #define SDIF_STATUS_DATA_BUSY(x)                 (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_DATA_BUSY_SHIFT)) & SDIF_STATUS_DATA_BUSY_MASK)\r
15019 #define SDIF_STATUS_DATA_STATE_MC_BUSY_MASK      (0x400U)\r
15020 #define SDIF_STATUS_DATA_STATE_MC_BUSY_SHIFT     (10U)\r
15021 #define SDIF_STATUS_DATA_STATE_MC_BUSY(x)        (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_DATA_STATE_MC_BUSY_SHIFT)) & SDIF_STATUS_DATA_STATE_MC_BUSY_MASK)\r
15022 #define SDIF_STATUS_RESPONSE_INDEX_MASK          (0x1F800U)\r
15023 #define SDIF_STATUS_RESPONSE_INDEX_SHIFT         (11U)\r
15024 #define SDIF_STATUS_RESPONSE_INDEX(x)            (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_RESPONSE_INDEX_SHIFT)) & SDIF_STATUS_RESPONSE_INDEX_MASK)\r
15025 #define SDIF_STATUS_FIFO_COUNT_MASK              (0x3FFE0000U)\r
15026 #define SDIF_STATUS_FIFO_COUNT_SHIFT             (17U)\r
15027 #define SDIF_STATUS_FIFO_COUNT(x)                (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_FIFO_COUNT_SHIFT)) & SDIF_STATUS_FIFO_COUNT_MASK)\r
15028 #define SDIF_STATUS_DMA_ACK_MASK                 (0x40000000U)\r
15029 #define SDIF_STATUS_DMA_ACK_SHIFT                (30U)\r
15030 #define SDIF_STATUS_DMA_ACK(x)                   (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_DMA_ACK_SHIFT)) & SDIF_STATUS_DMA_ACK_MASK)\r
15031 #define SDIF_STATUS_DMA_REQ_MASK                 (0x80000000U)\r
15032 #define SDIF_STATUS_DMA_REQ_SHIFT                (31U)\r
15033 #define SDIF_STATUS_DMA_REQ(x)                   (((uint32_t)(((uint32_t)(x)) << SDIF_STATUS_DMA_REQ_SHIFT)) & SDIF_STATUS_DMA_REQ_MASK)\r
15034 /*! @} */\r
15035 \r
15036 /*! @name FIFOTH - FIFO Threshold Watermark register */\r
15037 /*! @{ */\r
15038 #define SDIF_FIFOTH_TX_WMARK_MASK                (0xFFFU)\r
15039 #define SDIF_FIFOTH_TX_WMARK_SHIFT               (0U)\r
15040 #define SDIF_FIFOTH_TX_WMARK(x)                  (((uint32_t)(((uint32_t)(x)) << SDIF_FIFOTH_TX_WMARK_SHIFT)) & SDIF_FIFOTH_TX_WMARK_MASK)\r
15041 #define SDIF_FIFOTH_RX_WMARK_MASK                (0xFFF0000U)\r
15042 #define SDIF_FIFOTH_RX_WMARK_SHIFT               (16U)\r
15043 #define SDIF_FIFOTH_RX_WMARK(x)                  (((uint32_t)(((uint32_t)(x)) << SDIF_FIFOTH_RX_WMARK_SHIFT)) & SDIF_FIFOTH_RX_WMARK_MASK)\r
15044 #define SDIF_FIFOTH_DMA_MTS_MASK                 (0x70000000U)\r
15045 #define SDIF_FIFOTH_DMA_MTS_SHIFT                (28U)\r
15046 #define SDIF_FIFOTH_DMA_MTS(x)                   (((uint32_t)(((uint32_t)(x)) << SDIF_FIFOTH_DMA_MTS_SHIFT)) & SDIF_FIFOTH_DMA_MTS_MASK)\r
15047 /*! @} */\r
15048 \r
15049 /*! @name CDETECT - Card Detect register */\r
15050 /*! @{ */\r
15051 #define SDIF_CDETECT_CARD0_DETECT_MASK           (0x1U)\r
15052 #define SDIF_CDETECT_CARD0_DETECT_SHIFT          (0U)\r
15053 #define SDIF_CDETECT_CARD0_DETECT(x)             (((uint32_t)(((uint32_t)(x)) << SDIF_CDETECT_CARD0_DETECT_SHIFT)) & SDIF_CDETECT_CARD0_DETECT_MASK)\r
15054 #define SDIF_CDETECT_CARD1_DETECT_MASK           (0x2U)\r
15055 #define SDIF_CDETECT_CARD1_DETECT_SHIFT          (1U)\r
15056 #define SDIF_CDETECT_CARD1_DETECT(x)             (((uint32_t)(((uint32_t)(x)) << SDIF_CDETECT_CARD1_DETECT_SHIFT)) & SDIF_CDETECT_CARD1_DETECT_MASK)\r
15057 /*! @} */\r
15058 \r
15059 /*! @name WRTPRT - Write Protect register */\r
15060 /*! @{ */\r
15061 #define SDIF_WRTPRT_WRITE_PROTECT_MASK           (0x1U)\r
15062 #define SDIF_WRTPRT_WRITE_PROTECT_SHIFT          (0U)\r
15063 #define SDIF_WRTPRT_WRITE_PROTECT(x)             (((uint32_t)(((uint32_t)(x)) << SDIF_WRTPRT_WRITE_PROTECT_SHIFT)) & SDIF_WRTPRT_WRITE_PROTECT_MASK)\r
15064 /*! @} */\r
15065 \r
15066 /*! @name TCBCNT - Transferred CIU Card Byte Count register */\r
15067 /*! @{ */\r
15068 #define SDIF_TCBCNT_TRANS_CARD_BYTE_COUNT_MASK   (0xFFFFFFFFU)\r
15069 #define SDIF_TCBCNT_TRANS_CARD_BYTE_COUNT_SHIFT  (0U)\r
15070 #define SDIF_TCBCNT_TRANS_CARD_BYTE_COUNT(x)     (((uint32_t)(((uint32_t)(x)) << SDIF_TCBCNT_TRANS_CARD_BYTE_COUNT_SHIFT)) & SDIF_TCBCNT_TRANS_CARD_BYTE_COUNT_MASK)\r
15071 /*! @} */\r
15072 \r
15073 /*! @name TBBCNT - Transferred Host to BIU-FIFO Byte Count register */\r
15074 /*! @{ */\r
15075 #define SDIF_TBBCNT_TRANS_FIFO_BYTE_COUNT_MASK   (0xFFFFFFFFU)\r
15076 #define SDIF_TBBCNT_TRANS_FIFO_BYTE_COUNT_SHIFT  (0U)\r
15077 #define SDIF_TBBCNT_TRANS_FIFO_BYTE_COUNT(x)     (((uint32_t)(((uint32_t)(x)) << SDIF_TBBCNT_TRANS_FIFO_BYTE_COUNT_SHIFT)) & SDIF_TBBCNT_TRANS_FIFO_BYTE_COUNT_MASK)\r
15078 /*! @} */\r
15079 \r
15080 /*! @name DEBNCE - Debounce Count register */\r
15081 /*! @{ */\r
15082 #define SDIF_DEBNCE_DEBOUNCE_COUNT_MASK          (0xFFFFFFU)\r
15083 #define SDIF_DEBNCE_DEBOUNCE_COUNT_SHIFT         (0U)\r
15084 #define SDIF_DEBNCE_DEBOUNCE_COUNT(x)            (((uint32_t)(((uint32_t)(x)) << SDIF_DEBNCE_DEBOUNCE_COUNT_SHIFT)) & SDIF_DEBNCE_DEBOUNCE_COUNT_MASK)\r
15085 /*! @} */\r
15086 \r
15087 /*! @name RST_N - Hardware Reset */\r
15088 /*! @{ */\r
15089 #define SDIF_RST_N_CARD_RESET_MASK               (0x1U)\r
15090 #define SDIF_RST_N_CARD_RESET_SHIFT              (0U)\r
15091 #define SDIF_RST_N_CARD_RESET(x)                 (((uint32_t)(((uint32_t)(x)) << SDIF_RST_N_CARD_RESET_SHIFT)) & SDIF_RST_N_CARD_RESET_MASK)\r
15092 /*! @} */\r
15093 \r
15094 /*! @name BMOD - Bus Mode register */\r
15095 /*! @{ */\r
15096 #define SDIF_BMOD_SWR_MASK                       (0x1U)\r
15097 #define SDIF_BMOD_SWR_SHIFT                      (0U)\r
15098 #define SDIF_BMOD_SWR(x)                         (((uint32_t)(((uint32_t)(x)) << SDIF_BMOD_SWR_SHIFT)) & SDIF_BMOD_SWR_MASK)\r
15099 #define SDIF_BMOD_FB_MASK                        (0x2U)\r
15100 #define SDIF_BMOD_FB_SHIFT                       (1U)\r
15101 #define SDIF_BMOD_FB(x)                          (((uint32_t)(((uint32_t)(x)) << SDIF_BMOD_FB_SHIFT)) & SDIF_BMOD_FB_MASK)\r
15102 #define SDIF_BMOD_DSL_MASK                       (0x7CU)\r
15103 #define SDIF_BMOD_DSL_SHIFT                      (2U)\r
15104 #define SDIF_BMOD_DSL(x)                         (((uint32_t)(((uint32_t)(x)) << SDIF_BMOD_DSL_SHIFT)) & SDIF_BMOD_DSL_MASK)\r
15105 #define SDIF_BMOD_DE_MASK                        (0x80U)\r
15106 #define SDIF_BMOD_DE_SHIFT                       (7U)\r
15107 #define SDIF_BMOD_DE(x)                          (((uint32_t)(((uint32_t)(x)) << SDIF_BMOD_DE_SHIFT)) & SDIF_BMOD_DE_MASK)\r
15108 #define SDIF_BMOD_PBL_MASK                       (0x700U)\r
15109 #define SDIF_BMOD_PBL_SHIFT                      (8U)\r
15110 #define SDIF_BMOD_PBL(x)                         (((uint32_t)(((uint32_t)(x)) << SDIF_BMOD_PBL_SHIFT)) & SDIF_BMOD_PBL_MASK)\r
15111 /*! @} */\r
15112 \r
15113 /*! @name PLDMND - Poll Demand register */\r
15114 /*! @{ */\r
15115 #define SDIF_PLDMND_PD_MASK                      (0xFFFFFFFFU)\r
15116 #define SDIF_PLDMND_PD_SHIFT                     (0U)\r
15117 #define SDIF_PLDMND_PD(x)                        (((uint32_t)(((uint32_t)(x)) << SDIF_PLDMND_PD_SHIFT)) & SDIF_PLDMND_PD_MASK)\r
15118 /*! @} */\r
15119 \r
15120 /*! @name DBADDR - Descriptor List Base Address register */\r
15121 /*! @{ */\r
15122 #define SDIF_DBADDR_SDL_MASK                     (0xFFFFFFFFU)\r
15123 #define SDIF_DBADDR_SDL_SHIFT                    (0U)\r
15124 #define SDIF_DBADDR_SDL(x)                       (((uint32_t)(((uint32_t)(x)) << SDIF_DBADDR_SDL_SHIFT)) & SDIF_DBADDR_SDL_MASK)\r
15125 /*! @} */\r
15126 \r
15127 /*! @name IDSTS - Internal DMAC Status register */\r
15128 /*! @{ */\r
15129 #define SDIF_IDSTS_TI_MASK                       (0x1U)\r
15130 #define SDIF_IDSTS_TI_SHIFT                      (0U)\r
15131 #define SDIF_IDSTS_TI(x)                         (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_TI_SHIFT)) & SDIF_IDSTS_TI_MASK)\r
15132 #define SDIF_IDSTS_RI_MASK                       (0x2U)\r
15133 #define SDIF_IDSTS_RI_SHIFT                      (1U)\r
15134 #define SDIF_IDSTS_RI(x)                         (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_RI_SHIFT)) & SDIF_IDSTS_RI_MASK)\r
15135 #define SDIF_IDSTS_FBE_MASK                      (0x4U)\r
15136 #define SDIF_IDSTS_FBE_SHIFT                     (2U)\r
15137 #define SDIF_IDSTS_FBE(x)                        (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_FBE_SHIFT)) & SDIF_IDSTS_FBE_MASK)\r
15138 #define SDIF_IDSTS_DU_MASK                       (0x10U)\r
15139 #define SDIF_IDSTS_DU_SHIFT                      (4U)\r
15140 #define SDIF_IDSTS_DU(x)                         (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_DU_SHIFT)) & SDIF_IDSTS_DU_MASK)\r
15141 #define SDIF_IDSTS_CES_MASK                      (0x20U)\r
15142 #define SDIF_IDSTS_CES_SHIFT                     (5U)\r
15143 #define SDIF_IDSTS_CES(x)                        (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_CES_SHIFT)) & SDIF_IDSTS_CES_MASK)\r
15144 #define SDIF_IDSTS_NIS_MASK                      (0x100U)\r
15145 #define SDIF_IDSTS_NIS_SHIFT                     (8U)\r
15146 #define SDIF_IDSTS_NIS(x)                        (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_NIS_SHIFT)) & SDIF_IDSTS_NIS_MASK)\r
15147 #define SDIF_IDSTS_AIS_MASK                      (0x200U)\r
15148 #define SDIF_IDSTS_AIS_SHIFT                     (9U)\r
15149 #define SDIF_IDSTS_AIS(x)                        (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_AIS_SHIFT)) & SDIF_IDSTS_AIS_MASK)\r
15150 #define SDIF_IDSTS_EB_MASK                       (0x1C00U)\r
15151 #define SDIF_IDSTS_EB_SHIFT                      (10U)\r
15152 #define SDIF_IDSTS_EB(x)                         (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_EB_SHIFT)) & SDIF_IDSTS_EB_MASK)\r
15153 #define SDIF_IDSTS_FSM_MASK                      (0x1E000U)\r
15154 #define SDIF_IDSTS_FSM_SHIFT                     (13U)\r
15155 #define SDIF_IDSTS_FSM(x)                        (((uint32_t)(((uint32_t)(x)) << SDIF_IDSTS_FSM_SHIFT)) & SDIF_IDSTS_FSM_MASK)\r
15156 /*! @} */\r
15157 \r
15158 /*! @name IDINTEN - Internal DMAC Interrupt Enable register */\r
15159 /*! @{ */\r
15160 #define SDIF_IDINTEN_TI_MASK                     (0x1U)\r
15161 #define SDIF_IDINTEN_TI_SHIFT                    (0U)\r
15162 #define SDIF_IDINTEN_TI(x)                       (((uint32_t)(((uint32_t)(x)) << SDIF_IDINTEN_TI_SHIFT)) & SDIF_IDINTEN_TI_MASK)\r
15163 #define SDIF_IDINTEN_RI_MASK                     (0x2U)\r
15164 #define SDIF_IDINTEN_RI_SHIFT                    (1U)\r
15165 #define SDIF_IDINTEN_RI(x)                       (((uint32_t)(((uint32_t)(x)) << SDIF_IDINTEN_RI_SHIFT)) & SDIF_IDINTEN_RI_MASK)\r
15166 #define SDIF_IDINTEN_FBE_MASK                    (0x4U)\r
15167 #define SDIF_IDINTEN_FBE_SHIFT                   (2U)\r
15168 #define SDIF_IDINTEN_FBE(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_IDINTEN_FBE_SHIFT)) & SDIF_IDINTEN_FBE_MASK)\r
15169 #define SDIF_IDINTEN_DU_MASK                     (0x10U)\r
15170 #define SDIF_IDINTEN_DU_SHIFT                    (4U)\r
15171 #define SDIF_IDINTEN_DU(x)                       (((uint32_t)(((uint32_t)(x)) << SDIF_IDINTEN_DU_SHIFT)) & SDIF_IDINTEN_DU_MASK)\r
15172 #define SDIF_IDINTEN_CES_MASK                    (0x20U)\r
15173 #define SDIF_IDINTEN_CES_SHIFT                   (5U)\r
15174 #define SDIF_IDINTEN_CES(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_IDINTEN_CES_SHIFT)) & SDIF_IDINTEN_CES_MASK)\r
15175 #define SDIF_IDINTEN_NIS_MASK                    (0x100U)\r
15176 #define SDIF_IDINTEN_NIS_SHIFT                   (8U)\r
15177 #define SDIF_IDINTEN_NIS(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_IDINTEN_NIS_SHIFT)) & SDIF_IDINTEN_NIS_MASK)\r
15178 #define SDIF_IDINTEN_AIS_MASK                    (0x200U)\r
15179 #define SDIF_IDINTEN_AIS_SHIFT                   (9U)\r
15180 #define SDIF_IDINTEN_AIS(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_IDINTEN_AIS_SHIFT)) & SDIF_IDINTEN_AIS_MASK)\r
15181 /*! @} */\r
15182 \r
15183 /*! @name DSCADDR - Current Host Descriptor Address register */\r
15184 /*! @{ */\r
15185 #define SDIF_DSCADDR_HDA_MASK                    (0xFFFFFFFFU)\r
15186 #define SDIF_DSCADDR_HDA_SHIFT                   (0U)\r
15187 #define SDIF_DSCADDR_HDA(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_DSCADDR_HDA_SHIFT)) & SDIF_DSCADDR_HDA_MASK)\r
15188 /*! @} */\r
15189 \r
15190 /*! @name BUFADDR - Current Buffer Descriptor Address register */\r
15191 /*! @{ */\r
15192 #define SDIF_BUFADDR_HBA_MASK                    (0xFFFFFFFFU)\r
15193 #define SDIF_BUFADDR_HBA_SHIFT                   (0U)\r
15194 #define SDIF_BUFADDR_HBA(x)                      (((uint32_t)(((uint32_t)(x)) << SDIF_BUFADDR_HBA_SHIFT)) & SDIF_BUFADDR_HBA_MASK)\r
15195 /*! @} */\r
15196 \r
15197 /*! @name CARDTHRCTL - Card Threshold Control */\r
15198 /*! @{ */\r
15199 #define SDIF_CARDTHRCTL_CARDRDTHREN_MASK         (0x1U)\r
15200 #define SDIF_CARDTHRCTL_CARDRDTHREN_SHIFT        (0U)\r
15201 #define SDIF_CARDTHRCTL_CARDRDTHREN(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_CARDTHRCTL_CARDRDTHREN_SHIFT)) & SDIF_CARDTHRCTL_CARDRDTHREN_MASK)\r
15202 #define SDIF_CARDTHRCTL_BSYCLRINTEN_MASK         (0x2U)\r
15203 #define SDIF_CARDTHRCTL_BSYCLRINTEN_SHIFT        (1U)\r
15204 #define SDIF_CARDTHRCTL_BSYCLRINTEN(x)           (((uint32_t)(((uint32_t)(x)) << SDIF_CARDTHRCTL_BSYCLRINTEN_SHIFT)) & SDIF_CARDTHRCTL_BSYCLRINTEN_MASK)\r
15205 #define SDIF_CARDTHRCTL_CARDTHRESHOLD_MASK       (0xFF0000U)\r
15206 #define SDIF_CARDTHRCTL_CARDTHRESHOLD_SHIFT      (16U)\r
15207 #define SDIF_CARDTHRCTL_CARDTHRESHOLD(x)         (((uint32_t)(((uint32_t)(x)) << SDIF_CARDTHRCTL_CARDTHRESHOLD_SHIFT)) & SDIF_CARDTHRCTL_CARDTHRESHOLD_MASK)\r
15208 /*! @} */\r
15209 \r
15210 /*! @name BACKENDPWR - Power control */\r
15211 /*! @{ */\r
15212 #define SDIF_BACKENDPWR_BACKENDPWR_MASK          (0x1U)\r
15213 #define SDIF_BACKENDPWR_BACKENDPWR_SHIFT         (0U)\r
15214 #define SDIF_BACKENDPWR_BACKENDPWR(x)            (((uint32_t)(((uint32_t)(x)) << SDIF_BACKENDPWR_BACKENDPWR_SHIFT)) & SDIF_BACKENDPWR_BACKENDPWR_MASK)\r
15215 /*! @} */\r
15216 \r
15217 /*! @name FIFO - SDIF FIFO */\r
15218 /*! @{ */\r
15219 #define SDIF_FIFO_DATA_MASK                      (0xFFFFFFFFU)\r
15220 #define SDIF_FIFO_DATA_SHIFT                     (0U)\r
15221 #define SDIF_FIFO_DATA(x)                        (((uint32_t)(((uint32_t)(x)) << SDIF_FIFO_DATA_SHIFT)) & SDIF_FIFO_DATA_MASK)\r
15222 /*! @} */\r
15223 \r
15224 /* The count of SDIF_FIFO */\r
15225 #define SDIF_FIFO_COUNT                          (64U)\r
15226 \r
15227 \r
15228 /*!\r
15229  * @}\r
15230  */ /* end of group SDIF_Register_Masks */\r
15231 \r
15232 \r
15233 /* SDIF - Peripheral instance base addresses */\r
15234 #if (__ARM_FEATURE_CMSE & 0x2)\r
15235   /** Peripheral SDIF base address */\r
15236   #define SDIF_BASE                                (0x5009B000u)\r
15237   /** Peripheral SDIF base address */\r
15238   #define SDIF_BASE_NS                             (0x4009B000u)\r
15239   /** Peripheral SDIF base pointer */\r
15240   #define SDIF                                     ((SDIF_Type *)SDIF_BASE)\r
15241   /** Peripheral SDIF base pointer */\r
15242   #define SDIF_NS                                  ((SDIF_Type *)SDIF_BASE_NS)\r
15243   /** Array initializer of SDIF peripheral base addresses */\r
15244   #define SDIF_BASE_ADDRS                          { SDIF_BASE }\r
15245   /** Array initializer of SDIF peripheral base pointers */\r
15246   #define SDIF_BASE_PTRS                           { SDIF }\r
15247   /** Array initializer of SDIF peripheral base addresses */\r
15248   #define SDIF_BASE_ADDRS_NS                       { SDIF_BASE_NS }\r
15249   /** Array initializer of SDIF peripheral base pointers */\r
15250   #define SDIF_BASE_PTRS_NS                        { SDIF_NS }\r
15251 #else\r
15252   /** Peripheral SDIF base address */\r
15253   #define SDIF_BASE                                (0x4009B000u)\r
15254   /** Peripheral SDIF base pointer */\r
15255   #define SDIF                                     ((SDIF_Type *)SDIF_BASE)\r
15256   /** Array initializer of SDIF peripheral base addresses */\r
15257   #define SDIF_BASE_ADDRS                          { SDIF_BASE }\r
15258   /** Array initializer of SDIF peripheral base pointers */\r
15259   #define SDIF_BASE_PTRS                           { SDIF }\r
15260 #endif\r
15261 /** Interrupt vectors for the SDIF peripheral type */\r
15262 #define SDIF_IRQS                                { SDIO_IRQn }\r
15263 \r
15264 /*!\r
15265  * @}\r
15266  */ /* end of group SDIF_Peripheral_Access_Layer */\r
15267 \r
15268 \r
15269 /* ----------------------------------------------------------------------------\r
15270    -- SPI Peripheral Access Layer\r
15271    ---------------------------------------------------------------------------- */\r
15272 \r
15273 /*!\r
15274  * @addtogroup SPI_Peripheral_Access_Layer SPI Peripheral Access Layer\r
15275  * @{\r
15276  */\r
15277 \r
15278 /** SPI - Register Layout Typedef */\r
15279 typedef struct {\r
15280        uint8_t RESERVED_0[1024];\r
15281   __IO uint32_t CFG;                               /**< SPI Configuration register, offset: 0x400 */\r
15282   __IO uint32_t DLY;                               /**< SPI Delay register, offset: 0x404 */\r
15283   __IO uint32_t STAT;                              /**< SPI Status. Some status flags can be cleared by writing a 1 to that bit position., offset: 0x408 */\r
15284   __IO uint32_t INTENSET;                          /**< SPI Interrupt Enable read and Set. A complete value may be read from this register. Writing a 1 to any implemented bit position causes that bit to be set., offset: 0x40C */\r
15285   __O  uint32_t INTENCLR;                          /**< SPI Interrupt Enable Clear. Writing a 1 to any implemented bit position causes the corresponding bit in INTENSET to be cleared., offset: 0x410 */\r
15286        uint8_t RESERVED_1[16];\r
15287   __IO uint32_t DIV;                               /**< SPI clock Divider, offset: 0x424 */\r
15288   __I  uint32_t INTSTAT;                           /**< SPI Interrupt Status, offset: 0x428 */\r
15289        uint8_t RESERVED_2[2516];\r
15290   __IO uint32_t FIFOCFG;                           /**< FIFO configuration and enable register., offset: 0xE00 */\r
15291   __IO uint32_t FIFOSTAT;                          /**< FIFO status register., offset: 0xE04 */\r
15292   __IO uint32_t FIFOTRIG;                          /**< FIFO trigger settings for interrupt and DMA request., offset: 0xE08 */\r
15293        uint8_t RESERVED_3[4];\r
15294   __IO uint32_t FIFOINTENSET;                      /**< FIFO interrupt enable set (enable) and read register., offset: 0xE10 */\r
15295   __IO uint32_t FIFOINTENCLR;                      /**< FIFO interrupt enable clear (disable) and read register., offset: 0xE14 */\r
15296   __I  uint32_t FIFOINTSTAT;                       /**< FIFO interrupt status register., offset: 0xE18 */\r
15297        uint8_t RESERVED_4[4];\r
15298   __O  uint32_t FIFOWR;                            /**< FIFO write data., offset: 0xE20 */\r
15299        uint8_t RESERVED_5[12];\r
15300   __I  uint32_t FIFORD;                            /**< FIFO read data., offset: 0xE30 */\r
15301        uint8_t RESERVED_6[12];\r
15302   __I  uint32_t FIFORDNOPOP;                       /**< FIFO data read with no FIFO pop., offset: 0xE40 */\r
15303        uint8_t RESERVED_7[440];\r
15304   __I  uint32_t ID;                                /**< Peripheral identification register., offset: 0xFFC */\r
15305 } SPI_Type;\r
15306 \r
15307 /* ----------------------------------------------------------------------------\r
15308    -- SPI Register Masks\r
15309    ---------------------------------------------------------------------------- */\r
15310 \r
15311 /*!\r
15312  * @addtogroup SPI_Register_Masks SPI Register Masks\r
15313  * @{\r
15314  */\r
15315 \r
15316 /*! @name CFG - SPI Configuration register */\r
15317 /*! @{ */\r
15318 #define SPI_CFG_ENABLE_MASK                      (0x1U)\r
15319 #define SPI_CFG_ENABLE_SHIFT                     (0U)\r
15320 /*! ENABLE - SPI enable.\r
15321  *  0b0..Disabled. The SPI is disabled and the internal state machine and counters are reset.\r
15322  *  0b1..Enabled. The SPI is enabled for operation.\r
15323  */\r
15324 #define SPI_CFG_ENABLE(x)                        (((uint32_t)(((uint32_t)(x)) << SPI_CFG_ENABLE_SHIFT)) & SPI_CFG_ENABLE_MASK)\r
15325 #define SPI_CFG_MASTER_MASK                      (0x4U)\r
15326 #define SPI_CFG_MASTER_SHIFT                     (2U)\r
15327 /*! MASTER - Master mode select.\r
15328  *  0b0..Slave mode. The SPI will operate in slave mode. SCK, MOSI, and the SSEL signals are inputs, MISO is an output.\r
15329  *  0b1..Master mode. The SPI will operate in master mode. SCK, MOSI, and the SSEL signals are outputs, MISO is an input.\r
15330  */\r
15331 #define SPI_CFG_MASTER(x)                        (((uint32_t)(((uint32_t)(x)) << SPI_CFG_MASTER_SHIFT)) & SPI_CFG_MASTER_MASK)\r
15332 #define SPI_CFG_LSBF_MASK                        (0x8U)\r
15333 #define SPI_CFG_LSBF_SHIFT                       (3U)\r
15334 /*! LSBF - LSB First mode enable.\r
15335  *  0b0..Standard. Data is transmitted and received in standard MSB first order.\r
15336  *  0b1..Reverse. Data is transmitted and received in reverse order (LSB first).\r
15337  */\r
15338 #define SPI_CFG_LSBF(x)                          (((uint32_t)(((uint32_t)(x)) << SPI_CFG_LSBF_SHIFT)) & SPI_CFG_LSBF_MASK)\r
15339 #define SPI_CFG_CPHA_MASK                        (0x10U)\r
15340 #define SPI_CFG_CPHA_SHIFT                       (4U)\r
15341 /*! CPHA - Clock Phase select.\r
15342  *  0b0..Change. The SPI captures serial data on the first clock transition of the transfer (when the clock changes away from the rest state). Data is changed on the following edge.\r
15343  *  0b1..Capture. The SPI changes serial data on the first clock transition of the transfer (when the clock changes away from the rest state). Data is captured on the following edge.\r
15344  */\r
15345 #define SPI_CFG_CPHA(x)                          (((uint32_t)(((uint32_t)(x)) << SPI_CFG_CPHA_SHIFT)) & SPI_CFG_CPHA_MASK)\r
15346 #define SPI_CFG_CPOL_MASK                        (0x20U)\r
15347 #define SPI_CFG_CPOL_SHIFT                       (5U)\r
15348 /*! CPOL - Clock Polarity select.\r
15349  *  0b0..Low. The rest state of the clock (between transfers) is low.\r
15350  *  0b1..High. The rest state of the clock (between transfers) is high.\r
15351  */\r
15352 #define SPI_CFG_CPOL(x)                          (((uint32_t)(((uint32_t)(x)) << SPI_CFG_CPOL_SHIFT)) & SPI_CFG_CPOL_MASK)\r
15353 #define SPI_CFG_LOOP_MASK                        (0x80U)\r
15354 #define SPI_CFG_LOOP_SHIFT                       (7U)\r
15355 /*! LOOP - Loopback mode enable. Loopback mode applies only to Master mode, and connects transmit and receive data connected together to allow simple software testing.\r
15356  *  0b0..Disabled.\r
15357  *  0b1..Enabled.\r
15358  */\r
15359 #define SPI_CFG_LOOP(x)                          (((uint32_t)(((uint32_t)(x)) << SPI_CFG_LOOP_SHIFT)) & SPI_CFG_LOOP_MASK)\r
15360 #define SPI_CFG_SPOL0_MASK                       (0x100U)\r
15361 #define SPI_CFG_SPOL0_SHIFT                      (8U)\r
15362 /*! SPOL0 - SSEL0 Polarity select.\r
15363  *  0b0..Low. The SSEL0 pin is active low.\r
15364  *  0b1..High. The SSEL0 pin is active high.\r
15365  */\r
15366 #define SPI_CFG_SPOL0(x)                         (((uint32_t)(((uint32_t)(x)) << SPI_CFG_SPOL0_SHIFT)) & SPI_CFG_SPOL0_MASK)\r
15367 #define SPI_CFG_SPOL1_MASK                       (0x200U)\r
15368 #define SPI_CFG_SPOL1_SHIFT                      (9U)\r
15369 /*! SPOL1 - SSEL1 Polarity select.\r
15370  *  0b0..Low. The SSEL1 pin is active low.\r
15371  *  0b1..High. The SSEL1 pin is active high.\r
15372  */\r
15373 #define SPI_CFG_SPOL1(x)                         (((uint32_t)(((uint32_t)(x)) << SPI_CFG_SPOL1_SHIFT)) & SPI_CFG_SPOL1_MASK)\r
15374 #define SPI_CFG_SPOL2_MASK                       (0x400U)\r
15375 #define SPI_CFG_SPOL2_SHIFT                      (10U)\r
15376 /*! SPOL2 - SSEL2 Polarity select.\r
15377  *  0b0..Low. The SSEL2 pin is active low.\r
15378  *  0b1..High. The SSEL2 pin is active high.\r
15379  */\r
15380 #define SPI_CFG_SPOL2(x)                         (((uint32_t)(((uint32_t)(x)) << SPI_CFG_SPOL2_SHIFT)) & SPI_CFG_SPOL2_MASK)\r
15381 #define SPI_CFG_SPOL3_MASK                       (0x800U)\r
15382 #define SPI_CFG_SPOL3_SHIFT                      (11U)\r
15383 /*! SPOL3 - SSEL3 Polarity select.\r
15384  *  0b0..Low. The SSEL3 pin is active low.\r
15385  *  0b1..High. The SSEL3 pin is active high.\r
15386  */\r
15387 #define SPI_CFG_SPOL3(x)                         (((uint32_t)(((uint32_t)(x)) << SPI_CFG_SPOL3_SHIFT)) & SPI_CFG_SPOL3_MASK)\r
15388 /*! @} */\r
15389 \r
15390 /*! @name DLY - SPI Delay register */\r
15391 /*! @{ */\r
15392 #define SPI_DLY_PRE_DELAY_MASK                   (0xFU)\r
15393 #define SPI_DLY_PRE_DELAY_SHIFT                  (0U)\r
15394 #define SPI_DLY_PRE_DELAY(x)                     (((uint32_t)(((uint32_t)(x)) << SPI_DLY_PRE_DELAY_SHIFT)) & SPI_DLY_PRE_DELAY_MASK)\r
15395 #define SPI_DLY_POST_DELAY_MASK                  (0xF0U)\r
15396 #define SPI_DLY_POST_DELAY_SHIFT                 (4U)\r
15397 #define SPI_DLY_POST_DELAY(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_DLY_POST_DELAY_SHIFT)) & SPI_DLY_POST_DELAY_MASK)\r
15398 #define SPI_DLY_FRAME_DELAY_MASK                 (0xF00U)\r
15399 #define SPI_DLY_FRAME_DELAY_SHIFT                (8U)\r
15400 #define SPI_DLY_FRAME_DELAY(x)                   (((uint32_t)(((uint32_t)(x)) << SPI_DLY_FRAME_DELAY_SHIFT)) & SPI_DLY_FRAME_DELAY_MASK)\r
15401 #define SPI_DLY_TRANSFER_DELAY_MASK              (0xF000U)\r
15402 #define SPI_DLY_TRANSFER_DELAY_SHIFT             (12U)\r
15403 #define SPI_DLY_TRANSFER_DELAY(x)                (((uint32_t)(((uint32_t)(x)) << SPI_DLY_TRANSFER_DELAY_SHIFT)) & SPI_DLY_TRANSFER_DELAY_MASK)\r
15404 /*! @} */\r
15405 \r
15406 /*! @name STAT - SPI Status. Some status flags can be cleared by writing a 1 to that bit position. */\r
15407 /*! @{ */\r
15408 #define SPI_STAT_SSA_MASK                        (0x10U)\r
15409 #define SPI_STAT_SSA_SHIFT                       (4U)\r
15410 #define SPI_STAT_SSA(x)                          (((uint32_t)(((uint32_t)(x)) << SPI_STAT_SSA_SHIFT)) & SPI_STAT_SSA_MASK)\r
15411 #define SPI_STAT_SSD_MASK                        (0x20U)\r
15412 #define SPI_STAT_SSD_SHIFT                       (5U)\r
15413 #define SPI_STAT_SSD(x)                          (((uint32_t)(((uint32_t)(x)) << SPI_STAT_SSD_SHIFT)) & SPI_STAT_SSD_MASK)\r
15414 #define SPI_STAT_STALLED_MASK                    (0x40U)\r
15415 #define SPI_STAT_STALLED_SHIFT                   (6U)\r
15416 #define SPI_STAT_STALLED(x)                      (((uint32_t)(((uint32_t)(x)) << SPI_STAT_STALLED_SHIFT)) & SPI_STAT_STALLED_MASK)\r
15417 #define SPI_STAT_ENDTRANSFER_MASK                (0x80U)\r
15418 #define SPI_STAT_ENDTRANSFER_SHIFT               (7U)\r
15419 #define SPI_STAT_ENDTRANSFER(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_STAT_ENDTRANSFER_SHIFT)) & SPI_STAT_ENDTRANSFER_MASK)\r
15420 #define SPI_STAT_MSTIDLE_MASK                    (0x100U)\r
15421 #define SPI_STAT_MSTIDLE_SHIFT                   (8U)\r
15422 #define SPI_STAT_MSTIDLE(x)                      (((uint32_t)(((uint32_t)(x)) << SPI_STAT_MSTIDLE_SHIFT)) & SPI_STAT_MSTIDLE_MASK)\r
15423 /*! @} */\r
15424 \r
15425 /*! @name INTENSET - SPI Interrupt Enable read and Set. A complete value may be read from this register. Writing a 1 to any implemented bit position causes that bit to be set. */\r
15426 /*! @{ */\r
15427 #define SPI_INTENSET_SSAEN_MASK                  (0x10U)\r
15428 #define SPI_INTENSET_SSAEN_SHIFT                 (4U)\r
15429 /*! SSAEN - Slave select assert interrupt enable. Determines whether an interrupt occurs when the Slave Select is asserted.\r
15430  *  0b0..Disabled. No interrupt will be generated when any Slave Select transitions from deasserted to asserted.\r
15431  *  0b1..Enabled. An interrupt will be generated when any Slave Select transitions from deasserted to asserted.\r
15432  */\r
15433 #define SPI_INTENSET_SSAEN(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_INTENSET_SSAEN_SHIFT)) & SPI_INTENSET_SSAEN_MASK)\r
15434 #define SPI_INTENSET_SSDEN_MASK                  (0x20U)\r
15435 #define SPI_INTENSET_SSDEN_SHIFT                 (5U)\r
15436 /*! SSDEN - Slave select deassert interrupt enable. Determines whether an interrupt occurs when the Slave Select is deasserted.\r
15437  *  0b0..Disabled. No interrupt will be generated when all asserted Slave Selects transition to deasserted.\r
15438  *  0b1..Enabled. An interrupt will be generated when all asserted Slave Selects transition to deasserted.\r
15439  */\r
15440 #define SPI_INTENSET_SSDEN(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_INTENSET_SSDEN_SHIFT)) & SPI_INTENSET_SSDEN_MASK)\r
15441 #define SPI_INTENSET_MSTIDLEEN_MASK              (0x100U)\r
15442 #define SPI_INTENSET_MSTIDLEEN_SHIFT             (8U)\r
15443 /*! MSTIDLEEN - Master idle interrupt enable.\r
15444  *  0b0..No interrupt will be generated when the SPI master function is idle.\r
15445  *  0b1..An interrupt will be generated when the SPI master function is fully idle.\r
15446  */\r
15447 #define SPI_INTENSET_MSTIDLEEN(x)                (((uint32_t)(((uint32_t)(x)) << SPI_INTENSET_MSTIDLEEN_SHIFT)) & SPI_INTENSET_MSTIDLEEN_MASK)\r
15448 /*! @} */\r
15449 \r
15450 /*! @name INTENCLR - SPI Interrupt Enable Clear. Writing a 1 to any implemented bit position causes the corresponding bit in INTENSET to be cleared. */\r
15451 /*! @{ */\r
15452 #define SPI_INTENCLR_SSAEN_MASK                  (0x10U)\r
15453 #define SPI_INTENCLR_SSAEN_SHIFT                 (4U)\r
15454 #define SPI_INTENCLR_SSAEN(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_INTENCLR_SSAEN_SHIFT)) & SPI_INTENCLR_SSAEN_MASK)\r
15455 #define SPI_INTENCLR_SSDEN_MASK                  (0x20U)\r
15456 #define SPI_INTENCLR_SSDEN_SHIFT                 (5U)\r
15457 #define SPI_INTENCLR_SSDEN(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_INTENCLR_SSDEN_SHIFT)) & SPI_INTENCLR_SSDEN_MASK)\r
15458 #define SPI_INTENCLR_MSTIDLE_MASK                (0x100U)\r
15459 #define SPI_INTENCLR_MSTIDLE_SHIFT               (8U)\r
15460 #define SPI_INTENCLR_MSTIDLE(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_INTENCLR_MSTIDLE_SHIFT)) & SPI_INTENCLR_MSTIDLE_MASK)\r
15461 /*! @} */\r
15462 \r
15463 /*! @name DIV - SPI clock Divider */\r
15464 /*! @{ */\r
15465 #define SPI_DIV_DIVVAL_MASK                      (0xFFFFU)\r
15466 #define SPI_DIV_DIVVAL_SHIFT                     (0U)\r
15467 #define SPI_DIV_DIVVAL(x)                        (((uint32_t)(((uint32_t)(x)) << SPI_DIV_DIVVAL_SHIFT)) & SPI_DIV_DIVVAL_MASK)\r
15468 /*! @} */\r
15469 \r
15470 /*! @name INTSTAT - SPI Interrupt Status */\r
15471 /*! @{ */\r
15472 #define SPI_INTSTAT_SSA_MASK                     (0x10U)\r
15473 #define SPI_INTSTAT_SSA_SHIFT                    (4U)\r
15474 #define SPI_INTSTAT_SSA(x)                       (((uint32_t)(((uint32_t)(x)) << SPI_INTSTAT_SSA_SHIFT)) & SPI_INTSTAT_SSA_MASK)\r
15475 #define SPI_INTSTAT_SSD_MASK                     (0x20U)\r
15476 #define SPI_INTSTAT_SSD_SHIFT                    (5U)\r
15477 #define SPI_INTSTAT_SSD(x)                       (((uint32_t)(((uint32_t)(x)) << SPI_INTSTAT_SSD_SHIFT)) & SPI_INTSTAT_SSD_MASK)\r
15478 #define SPI_INTSTAT_MSTIDLE_MASK                 (0x100U)\r
15479 #define SPI_INTSTAT_MSTIDLE_SHIFT                (8U)\r
15480 #define SPI_INTSTAT_MSTIDLE(x)                   (((uint32_t)(((uint32_t)(x)) << SPI_INTSTAT_MSTIDLE_SHIFT)) & SPI_INTSTAT_MSTIDLE_MASK)\r
15481 /*! @} */\r
15482 \r
15483 /*! @name FIFOCFG - FIFO configuration and enable register. */\r
15484 /*! @{ */\r
15485 #define SPI_FIFOCFG_ENABLETX_MASK                (0x1U)\r
15486 #define SPI_FIFOCFG_ENABLETX_SHIFT               (0U)\r
15487 /*! ENABLETX - Enable the transmit FIFO.\r
15488  *  0b0..The transmit FIFO is not enabled.\r
15489  *  0b1..The transmit FIFO is enabled.\r
15490  */\r
15491 #define SPI_FIFOCFG_ENABLETX(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_ENABLETX_SHIFT)) & SPI_FIFOCFG_ENABLETX_MASK)\r
15492 #define SPI_FIFOCFG_ENABLERX_MASK                (0x2U)\r
15493 #define SPI_FIFOCFG_ENABLERX_SHIFT               (1U)\r
15494 /*! ENABLERX - Enable the receive FIFO.\r
15495  *  0b0..The receive FIFO is not enabled.\r
15496  *  0b1..The receive FIFO is enabled.\r
15497  */\r
15498 #define SPI_FIFOCFG_ENABLERX(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_ENABLERX_SHIFT)) & SPI_FIFOCFG_ENABLERX_MASK)\r
15499 #define SPI_FIFOCFG_SIZE_MASK                    (0x30U)\r
15500 #define SPI_FIFOCFG_SIZE_SHIFT                   (4U)\r
15501 #define SPI_FIFOCFG_SIZE(x)                      (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_SIZE_SHIFT)) & SPI_FIFOCFG_SIZE_MASK)\r
15502 #define SPI_FIFOCFG_DMATX_MASK                   (0x1000U)\r
15503 #define SPI_FIFOCFG_DMATX_SHIFT                  (12U)\r
15504 /*! DMATX - DMA configuration for transmit.\r
15505  *  0b0..DMA is not used for the transmit function.\r
15506  *  0b1..Trigger DMA for the transmit function if the FIFO is not full. Generally, data interrupts would be disabled if DMA is enabled.\r
15507  */\r
15508 #define SPI_FIFOCFG_DMATX(x)                     (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_DMATX_SHIFT)) & SPI_FIFOCFG_DMATX_MASK)\r
15509 #define SPI_FIFOCFG_DMARX_MASK                   (0x2000U)\r
15510 #define SPI_FIFOCFG_DMARX_SHIFT                  (13U)\r
15511 /*! DMARX - DMA configuration for receive.\r
15512  *  0b0..DMA is not used for the receive function.\r
15513  *  0b1..Trigger DMA for the receive function if the FIFO is not empty. Generally, data interrupts would be disabled if DMA is enabled.\r
15514  */\r
15515 #define SPI_FIFOCFG_DMARX(x)                     (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_DMARX_SHIFT)) & SPI_FIFOCFG_DMARX_MASK)\r
15516 #define SPI_FIFOCFG_WAKETX_MASK                  (0x4000U)\r
15517 #define SPI_FIFOCFG_WAKETX_SHIFT                 (14U)\r
15518 /*! WAKETX - Wake-up for transmit FIFO level. This allows the device to be woken from reduced power modes (up to power-down, as long as the peripheral function works in that power mode) without enabling the TXLVL interrupt. Only DMA wakes up, processes data, and goes back to sleep. The CPU will remain stopped until woken by another cause, such as DMA completion. See Hardware Wake-up control register.\r
15519  *  0b0..Only enabled interrupts will wake up the device form reduced power modes.\r
15520  *  0b1..A device wake-up for DMA will occur if the transmit FIFO level reaches the value specified by TXLVL in FIFOTRIG, even when the TXLVL interrupt is not enabled.\r
15521  */\r
15522 #define SPI_FIFOCFG_WAKETX(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_WAKETX_SHIFT)) & SPI_FIFOCFG_WAKETX_MASK)\r
15523 #define SPI_FIFOCFG_WAKERX_MASK                  (0x8000U)\r
15524 #define SPI_FIFOCFG_WAKERX_SHIFT                 (15U)\r
15525 /*! WAKERX - Wake-up for receive FIFO level. This allows the device to be woken from reduced power modes (up to power-down, as long as the peripheral function works in that power mode) without enabling the TXLVL interrupt. Only DMA wakes up, processes data, and goes back to sleep. The CPU will remain stopped until woken by another cause, such as DMA completion. See Hardware Wake-up control register.\r
15526  *  0b0..Only enabled interrupts will wake up the device form reduced power modes.\r
15527  *  0b1..A device wake-up for DMA will occur if the receive FIFO level reaches the value specified by RXLVL in FIFOTRIG, even when the RXLVL interrupt is not enabled.\r
15528  */\r
15529 #define SPI_FIFOCFG_WAKERX(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_WAKERX_SHIFT)) & SPI_FIFOCFG_WAKERX_MASK)\r
15530 #define SPI_FIFOCFG_EMPTYTX_MASK                 (0x10000U)\r
15531 #define SPI_FIFOCFG_EMPTYTX_SHIFT                (16U)\r
15532 #define SPI_FIFOCFG_EMPTYTX(x)                   (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_EMPTYTX_SHIFT)) & SPI_FIFOCFG_EMPTYTX_MASK)\r
15533 #define SPI_FIFOCFG_EMPTYRX_MASK                 (0x20000U)\r
15534 #define SPI_FIFOCFG_EMPTYRX_SHIFT                (17U)\r
15535 #define SPI_FIFOCFG_EMPTYRX(x)                   (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_EMPTYRX_SHIFT)) & SPI_FIFOCFG_EMPTYRX_MASK)\r
15536 #define SPI_FIFOCFG_POPDBG_MASK                  (0x40000U)\r
15537 #define SPI_FIFOCFG_POPDBG_SHIFT                 (18U)\r
15538 /*! POPDBG - Pop FIFO for debug reads.\r
15539  *  0b0..Debug reads of the FIFO do not pop the FIFO.\r
15540  *  0b1..A debug read will cause the FIFO to pop.\r
15541  */\r
15542 #define SPI_FIFOCFG_POPDBG(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOCFG_POPDBG_SHIFT)) & SPI_FIFOCFG_POPDBG_MASK)\r
15543 /*! @} */\r
15544 \r
15545 /*! @name FIFOSTAT - FIFO status register. */\r
15546 /*! @{ */\r
15547 #define SPI_FIFOSTAT_TXERR_MASK                  (0x1U)\r
15548 #define SPI_FIFOSTAT_TXERR_SHIFT                 (0U)\r
15549 #define SPI_FIFOSTAT_TXERR(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_TXERR_SHIFT)) & SPI_FIFOSTAT_TXERR_MASK)\r
15550 #define SPI_FIFOSTAT_RXERR_MASK                  (0x2U)\r
15551 #define SPI_FIFOSTAT_RXERR_SHIFT                 (1U)\r
15552 #define SPI_FIFOSTAT_RXERR(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_RXERR_SHIFT)) & SPI_FIFOSTAT_RXERR_MASK)\r
15553 #define SPI_FIFOSTAT_PERINT_MASK                 (0x8U)\r
15554 #define SPI_FIFOSTAT_PERINT_SHIFT                (3U)\r
15555 #define SPI_FIFOSTAT_PERINT(x)                   (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_PERINT_SHIFT)) & SPI_FIFOSTAT_PERINT_MASK)\r
15556 #define SPI_FIFOSTAT_TXEMPTY_MASK                (0x10U)\r
15557 #define SPI_FIFOSTAT_TXEMPTY_SHIFT               (4U)\r
15558 #define SPI_FIFOSTAT_TXEMPTY(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_TXEMPTY_SHIFT)) & SPI_FIFOSTAT_TXEMPTY_MASK)\r
15559 #define SPI_FIFOSTAT_TXNOTFULL_MASK              (0x20U)\r
15560 #define SPI_FIFOSTAT_TXNOTFULL_SHIFT             (5U)\r
15561 #define SPI_FIFOSTAT_TXNOTFULL(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_TXNOTFULL_SHIFT)) & SPI_FIFOSTAT_TXNOTFULL_MASK)\r
15562 #define SPI_FIFOSTAT_RXNOTEMPTY_MASK             (0x40U)\r
15563 #define SPI_FIFOSTAT_RXNOTEMPTY_SHIFT            (6U)\r
15564 #define SPI_FIFOSTAT_RXNOTEMPTY(x)               (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_RXNOTEMPTY_SHIFT)) & SPI_FIFOSTAT_RXNOTEMPTY_MASK)\r
15565 #define SPI_FIFOSTAT_RXFULL_MASK                 (0x80U)\r
15566 #define SPI_FIFOSTAT_RXFULL_SHIFT                (7U)\r
15567 #define SPI_FIFOSTAT_RXFULL(x)                   (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_RXFULL_SHIFT)) & SPI_FIFOSTAT_RXFULL_MASK)\r
15568 #define SPI_FIFOSTAT_TXLVL_MASK                  (0x1F00U)\r
15569 #define SPI_FIFOSTAT_TXLVL_SHIFT                 (8U)\r
15570 #define SPI_FIFOSTAT_TXLVL(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_TXLVL_SHIFT)) & SPI_FIFOSTAT_TXLVL_MASK)\r
15571 #define SPI_FIFOSTAT_RXLVL_MASK                  (0x1F0000U)\r
15572 #define SPI_FIFOSTAT_RXLVL_SHIFT                 (16U)\r
15573 #define SPI_FIFOSTAT_RXLVL(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOSTAT_RXLVL_SHIFT)) & SPI_FIFOSTAT_RXLVL_MASK)\r
15574 /*! @} */\r
15575 \r
15576 /*! @name FIFOTRIG - FIFO trigger settings for interrupt and DMA request. */\r
15577 /*! @{ */\r
15578 #define SPI_FIFOTRIG_TXLVLENA_MASK               (0x1U)\r
15579 #define SPI_FIFOTRIG_TXLVLENA_SHIFT              (0U)\r
15580 /*! TXLVLENA - Transmit FIFO level trigger enable. This trigger will become an interrupt if enabled in FIFOINTENSET, or a DMA trigger if DMATX in FIFOCFG is set.\r
15581  *  0b0..Transmit FIFO level does not generate a FIFO level trigger.\r
15582  *  0b1..An trigger will be generated if the transmit FIFO level reaches the value specified by the TXLVL field in this register.\r
15583  */\r
15584 #define SPI_FIFOTRIG_TXLVLENA(x)                 (((uint32_t)(((uint32_t)(x)) << SPI_FIFOTRIG_TXLVLENA_SHIFT)) & SPI_FIFOTRIG_TXLVLENA_MASK)\r
15585 #define SPI_FIFOTRIG_RXLVLENA_MASK               (0x2U)\r
15586 #define SPI_FIFOTRIG_RXLVLENA_SHIFT              (1U)\r
15587 /*! RXLVLENA - Receive FIFO level trigger enable. This trigger will become an interrupt if enabled in FIFOINTENSET, or a DMA trigger if DMARX in FIFOCFG is set.\r
15588  *  0b0..Receive FIFO level does not generate a FIFO level trigger.\r
15589  *  0b1..An trigger will be generated if the receive FIFO level reaches the value specified by the RXLVL field in this register.\r
15590  */\r
15591 #define SPI_FIFOTRIG_RXLVLENA(x)                 (((uint32_t)(((uint32_t)(x)) << SPI_FIFOTRIG_RXLVLENA_SHIFT)) & SPI_FIFOTRIG_RXLVLENA_MASK)\r
15592 #define SPI_FIFOTRIG_TXLVL_MASK                  (0xF00U)\r
15593 #define SPI_FIFOTRIG_TXLVL_SHIFT                 (8U)\r
15594 #define SPI_FIFOTRIG_TXLVL(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOTRIG_TXLVL_SHIFT)) & SPI_FIFOTRIG_TXLVL_MASK)\r
15595 #define SPI_FIFOTRIG_RXLVL_MASK                  (0xF0000U)\r
15596 #define SPI_FIFOTRIG_RXLVL_SHIFT                 (16U)\r
15597 #define SPI_FIFOTRIG_RXLVL(x)                    (((uint32_t)(((uint32_t)(x)) << SPI_FIFOTRIG_RXLVL_SHIFT)) & SPI_FIFOTRIG_RXLVL_MASK)\r
15598 /*! @} */\r
15599 \r
15600 /*! @name FIFOINTENSET - FIFO interrupt enable set (enable) and read register. */\r
15601 /*! @{ */\r
15602 #define SPI_FIFOINTENSET_TXERR_MASK              (0x1U)\r
15603 #define SPI_FIFOINTENSET_TXERR_SHIFT             (0U)\r
15604 /*! TXERR - Determines whether an interrupt occurs when a transmit error occurs, based on the TXERR flag in the FIFOSTAT register.\r
15605  *  0b0..No interrupt will be generated for a transmit error.\r
15606  *  0b1..An interrupt will be generated when a transmit error occurs.\r
15607  */\r
15608 #define SPI_FIFOINTENSET_TXERR(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTENSET_TXERR_SHIFT)) & SPI_FIFOINTENSET_TXERR_MASK)\r
15609 #define SPI_FIFOINTENSET_RXERR_MASK              (0x2U)\r
15610 #define SPI_FIFOINTENSET_RXERR_SHIFT             (1U)\r
15611 /*! RXERR - Determines whether an interrupt occurs when a receive error occurs, based on the RXERR flag in the FIFOSTAT register.\r
15612  *  0b0..No interrupt will be generated for a receive error.\r
15613  *  0b1..An interrupt will be generated when a receive error occurs.\r
15614  */\r
15615 #define SPI_FIFOINTENSET_RXERR(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTENSET_RXERR_SHIFT)) & SPI_FIFOINTENSET_RXERR_MASK)\r
15616 #define SPI_FIFOINTENSET_TXLVL_MASK              (0x4U)\r
15617 #define SPI_FIFOINTENSET_TXLVL_SHIFT             (2U)\r
15618 /*! TXLVL - Determines whether an interrupt occurs when a the transmit FIFO reaches the level specified by the TXLVL field in the FIFOTRIG register.\r
15619  *  0b0..No interrupt will be generated based on the TX FIFO level.\r
15620  *  0b1..If TXLVLENA in the FIFOTRIG register = 1, an interrupt will be generated when the TX FIFO level decreases to the level specified by TXLVL in the FIFOTRIG register.\r
15621  */\r
15622 #define SPI_FIFOINTENSET_TXLVL(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTENSET_TXLVL_SHIFT)) & SPI_FIFOINTENSET_TXLVL_MASK)\r
15623 #define SPI_FIFOINTENSET_RXLVL_MASK              (0x8U)\r
15624 #define SPI_FIFOINTENSET_RXLVL_SHIFT             (3U)\r
15625 /*! RXLVL - Determines whether an interrupt occurs when a the receive FIFO reaches the level specified by the TXLVL field in the FIFOTRIG register.\r
15626  *  0b0..No interrupt will be generated based on the RX FIFO level.\r
15627  *  0b1..If RXLVLENA in the FIFOTRIG register = 1, an interrupt will be generated when the when the RX FIFO level increases to the level specified by RXLVL in the FIFOTRIG register.\r
15628  */\r
15629 #define SPI_FIFOINTENSET_RXLVL(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTENSET_RXLVL_SHIFT)) & SPI_FIFOINTENSET_RXLVL_MASK)\r
15630 /*! @} */\r
15631 \r
15632 /*! @name FIFOINTENCLR - FIFO interrupt enable clear (disable) and read register. */\r
15633 /*! @{ */\r
15634 #define SPI_FIFOINTENCLR_TXERR_MASK              (0x1U)\r
15635 #define SPI_FIFOINTENCLR_TXERR_SHIFT             (0U)\r
15636 #define SPI_FIFOINTENCLR_TXERR(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTENCLR_TXERR_SHIFT)) & SPI_FIFOINTENCLR_TXERR_MASK)\r
15637 #define SPI_FIFOINTENCLR_RXERR_MASK              (0x2U)\r
15638 #define SPI_FIFOINTENCLR_RXERR_SHIFT             (1U)\r
15639 #define SPI_FIFOINTENCLR_RXERR(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTENCLR_RXERR_SHIFT)) & SPI_FIFOINTENCLR_RXERR_MASK)\r
15640 #define SPI_FIFOINTENCLR_TXLVL_MASK              (0x4U)\r
15641 #define SPI_FIFOINTENCLR_TXLVL_SHIFT             (2U)\r
15642 #define SPI_FIFOINTENCLR_TXLVL(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTENCLR_TXLVL_SHIFT)) & SPI_FIFOINTENCLR_TXLVL_MASK)\r
15643 #define SPI_FIFOINTENCLR_RXLVL_MASK              (0x8U)\r
15644 #define SPI_FIFOINTENCLR_RXLVL_SHIFT             (3U)\r
15645 #define SPI_FIFOINTENCLR_RXLVL(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTENCLR_RXLVL_SHIFT)) & SPI_FIFOINTENCLR_RXLVL_MASK)\r
15646 /*! @} */\r
15647 \r
15648 /*! @name FIFOINTSTAT - FIFO interrupt status register. */\r
15649 /*! @{ */\r
15650 #define SPI_FIFOINTSTAT_TXERR_MASK               (0x1U)\r
15651 #define SPI_FIFOINTSTAT_TXERR_SHIFT              (0U)\r
15652 #define SPI_FIFOINTSTAT_TXERR(x)                 (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTSTAT_TXERR_SHIFT)) & SPI_FIFOINTSTAT_TXERR_MASK)\r
15653 #define SPI_FIFOINTSTAT_RXERR_MASK               (0x2U)\r
15654 #define SPI_FIFOINTSTAT_RXERR_SHIFT              (1U)\r
15655 #define SPI_FIFOINTSTAT_RXERR(x)                 (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTSTAT_RXERR_SHIFT)) & SPI_FIFOINTSTAT_RXERR_MASK)\r
15656 #define SPI_FIFOINTSTAT_TXLVL_MASK               (0x4U)\r
15657 #define SPI_FIFOINTSTAT_TXLVL_SHIFT              (2U)\r
15658 #define SPI_FIFOINTSTAT_TXLVL(x)                 (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTSTAT_TXLVL_SHIFT)) & SPI_FIFOINTSTAT_TXLVL_MASK)\r
15659 #define SPI_FIFOINTSTAT_RXLVL_MASK               (0x8U)\r
15660 #define SPI_FIFOINTSTAT_RXLVL_SHIFT              (3U)\r
15661 #define SPI_FIFOINTSTAT_RXLVL(x)                 (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTSTAT_RXLVL_SHIFT)) & SPI_FIFOINTSTAT_RXLVL_MASK)\r
15662 #define SPI_FIFOINTSTAT_PERINT_MASK              (0x10U)\r
15663 #define SPI_FIFOINTSTAT_PERINT_SHIFT             (4U)\r
15664 #define SPI_FIFOINTSTAT_PERINT(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFOINTSTAT_PERINT_SHIFT)) & SPI_FIFOINTSTAT_PERINT_MASK)\r
15665 /*! @} */\r
15666 \r
15667 /*! @name FIFOWR - FIFO write data. */\r
15668 /*! @{ */\r
15669 #define SPI_FIFOWR_TXDATA_MASK                   (0xFFFFU)\r
15670 #define SPI_FIFOWR_TXDATA_SHIFT                  (0U)\r
15671 #define SPI_FIFOWR_TXDATA(x)                     (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_TXDATA_SHIFT)) & SPI_FIFOWR_TXDATA_MASK)\r
15672 #define SPI_FIFOWR_TXSSEL0_N_MASK                (0x10000U)\r
15673 #define SPI_FIFOWR_TXSSEL0_N_SHIFT               (16U)\r
15674 /*! TXSSEL0_N - Transmit slave select. This field asserts SSEL0 in master mode. The output on the pin is active LOW by default.\r
15675  *  0b0..SSEL0 asserted.\r
15676  *  0b1..SSEL0 not asserted.\r
15677  */\r
15678 #define SPI_FIFOWR_TXSSEL0_N(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_TXSSEL0_N_SHIFT)) & SPI_FIFOWR_TXSSEL0_N_MASK)\r
15679 #define SPI_FIFOWR_TXSSEL1_N_MASK                (0x20000U)\r
15680 #define SPI_FIFOWR_TXSSEL1_N_SHIFT               (17U)\r
15681 /*! TXSSEL1_N - Transmit slave select. This field asserts SSEL1 in master mode. The output on the pin is active LOW by default.\r
15682  *  0b0..SSEL1 asserted.\r
15683  *  0b1..SSEL1 not asserted.\r
15684  */\r
15685 #define SPI_FIFOWR_TXSSEL1_N(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_TXSSEL1_N_SHIFT)) & SPI_FIFOWR_TXSSEL1_N_MASK)\r
15686 #define SPI_FIFOWR_TXSSEL2_N_MASK                (0x40000U)\r
15687 #define SPI_FIFOWR_TXSSEL2_N_SHIFT               (18U)\r
15688 /*! TXSSEL2_N - Transmit slave select. This field asserts SSEL2 in master mode. The output on the pin is active LOW by default.\r
15689  *  0b0..SSEL2 asserted.\r
15690  *  0b1..SSEL2 not asserted.\r
15691  */\r
15692 #define SPI_FIFOWR_TXSSEL2_N(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_TXSSEL2_N_SHIFT)) & SPI_FIFOWR_TXSSEL2_N_MASK)\r
15693 #define SPI_FIFOWR_TXSSEL3_N_MASK                (0x80000U)\r
15694 #define SPI_FIFOWR_TXSSEL3_N_SHIFT               (19U)\r
15695 /*! TXSSEL3_N - Transmit slave select. This field asserts SSEL3 in master mode. The output on the pin is active LOW by default.\r
15696  *  0b0..SSEL3 asserted.\r
15697  *  0b1..SSEL3 not asserted.\r
15698  */\r
15699 #define SPI_FIFOWR_TXSSEL3_N(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_TXSSEL3_N_SHIFT)) & SPI_FIFOWR_TXSSEL3_N_MASK)\r
15700 #define SPI_FIFOWR_EOT_MASK                      (0x100000U)\r
15701 #define SPI_FIFOWR_EOT_SHIFT                     (20U)\r
15702 /*! EOT - End of transfer. The asserted SSEL will be deasserted at the end of a transfer and remain so far at least the time specified by the Transfer_delay value in the DLY register.\r
15703  *  0b0..SSEL not deasserted. This piece of data is not treated as the end of a transfer. SSEL will not be deasserted at the end of this data.\r
15704  *  0b1..SSEL deasserted. This piece of data is treated as the end of a transfer. SSEL will be deasserted at the end of this piece of data.\r
15705  */\r
15706 #define SPI_FIFOWR_EOT(x)                        (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_EOT_SHIFT)) & SPI_FIFOWR_EOT_MASK)\r
15707 #define SPI_FIFOWR_EOF_MASK                      (0x200000U)\r
15708 #define SPI_FIFOWR_EOF_SHIFT                     (21U)\r
15709 /*! EOF - End of frame. Between frames, a delay may be inserted, as defined by the Frame_delay value in the DLY register. The end of a frame may not be particularly meaningful if the Frame_delay value = 0. This control can be used as part of the support for frame lengths greater than 16 bits.\r
15710  *  0b0..Data not EOF. This piece of data transmitted is not treated as the end of a frame.\r
15711  *  0b1..Data EOF. This piece of data is treated as the end of a frame, causing the Frame_delay time to be inserted before subsequent data is transmitted.\r
15712  */\r
15713 #define SPI_FIFOWR_EOF(x)                        (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_EOF_SHIFT)) & SPI_FIFOWR_EOF_MASK)\r
15714 #define SPI_FIFOWR_RXIGNORE_MASK                 (0x400000U)\r
15715 #define SPI_FIFOWR_RXIGNORE_SHIFT                (22U)\r
15716 /*! RXIGNORE - Receive Ignore. This allows data to be transmitted using the SPI without the need to read unneeded data from the receiver. Setting this bit simplifies the transmit process and can be used with the DMA.\r
15717  *  0b0..Read received data. Received data must be read in order to allow transmission to progress. SPI transmit will halt when the receive data FIFO is full. In slave mode, an overrun error will occur if received data is not read before new data is received.\r
15718  *  0b1..Ignore received data. Received data is ignored, allowing transmission without reading unneeded received data. No receiver flags are generated.\r
15719  */\r
15720 #define SPI_FIFOWR_RXIGNORE(x)                   (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_RXIGNORE_SHIFT)) & SPI_FIFOWR_RXIGNORE_MASK)\r
15721 #define SPI_FIFOWR_LEN_MASK                      (0xF000000U)\r
15722 #define SPI_FIFOWR_LEN_SHIFT                     (24U)\r
15723 #define SPI_FIFOWR_LEN(x)                        (((uint32_t)(((uint32_t)(x)) << SPI_FIFOWR_LEN_SHIFT)) & SPI_FIFOWR_LEN_MASK)\r
15724 /*! @} */\r
15725 \r
15726 /*! @name FIFORD - FIFO read data. */\r
15727 /*! @{ */\r
15728 #define SPI_FIFORD_RXDATA_MASK                   (0xFFFFU)\r
15729 #define SPI_FIFORD_RXDATA_SHIFT                  (0U)\r
15730 #define SPI_FIFORD_RXDATA(x)                     (((uint32_t)(((uint32_t)(x)) << SPI_FIFORD_RXDATA_SHIFT)) & SPI_FIFORD_RXDATA_MASK)\r
15731 #define SPI_FIFORD_RXSSEL0_N_MASK                (0x10000U)\r
15732 #define SPI_FIFORD_RXSSEL0_N_SHIFT               (16U)\r
15733 #define SPI_FIFORD_RXSSEL0_N(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFORD_RXSSEL0_N_SHIFT)) & SPI_FIFORD_RXSSEL0_N_MASK)\r
15734 #define SPI_FIFORD_RXSSEL1_N_MASK                (0x20000U)\r
15735 #define SPI_FIFORD_RXSSEL1_N_SHIFT               (17U)\r
15736 #define SPI_FIFORD_RXSSEL1_N(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFORD_RXSSEL1_N_SHIFT)) & SPI_FIFORD_RXSSEL1_N_MASK)\r
15737 #define SPI_FIFORD_RXSSEL2_N_MASK                (0x40000U)\r
15738 #define SPI_FIFORD_RXSSEL2_N_SHIFT               (18U)\r
15739 #define SPI_FIFORD_RXSSEL2_N(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFORD_RXSSEL2_N_SHIFT)) & SPI_FIFORD_RXSSEL2_N_MASK)\r
15740 #define SPI_FIFORD_RXSSEL3_N_MASK                (0x80000U)\r
15741 #define SPI_FIFORD_RXSSEL3_N_SHIFT               (19U)\r
15742 #define SPI_FIFORD_RXSSEL3_N(x)                  (((uint32_t)(((uint32_t)(x)) << SPI_FIFORD_RXSSEL3_N_SHIFT)) & SPI_FIFORD_RXSSEL3_N_MASK)\r
15743 #define SPI_FIFORD_SOT_MASK                      (0x100000U)\r
15744 #define SPI_FIFORD_SOT_SHIFT                     (20U)\r
15745 #define SPI_FIFORD_SOT(x)                        (((uint32_t)(((uint32_t)(x)) << SPI_FIFORD_SOT_SHIFT)) & SPI_FIFORD_SOT_MASK)\r
15746 /*! @} */\r
15747 \r
15748 /*! @name FIFORDNOPOP - FIFO data read with no FIFO pop. */\r
15749 /*! @{ */\r
15750 #define SPI_FIFORDNOPOP_RXDATA_MASK              (0xFFFFU)\r
15751 #define SPI_FIFORDNOPOP_RXDATA_SHIFT             (0U)\r
15752 #define SPI_FIFORDNOPOP_RXDATA(x)                (((uint32_t)(((uint32_t)(x)) << SPI_FIFORDNOPOP_RXDATA_SHIFT)) & SPI_FIFORDNOPOP_RXDATA_MASK)\r
15753 #define SPI_FIFORDNOPOP_RXSSEL0_N_MASK           (0x10000U)\r
15754 #define SPI_FIFORDNOPOP_RXSSEL0_N_SHIFT          (16U)\r
15755 #define SPI_FIFORDNOPOP_RXSSEL0_N(x)             (((uint32_t)(((uint32_t)(x)) << SPI_FIFORDNOPOP_RXSSEL0_N_SHIFT)) & SPI_FIFORDNOPOP_RXSSEL0_N_MASK)\r
15756 #define SPI_FIFORDNOPOP_RXSSEL1_N_MASK           (0x20000U)\r
15757 #define SPI_FIFORDNOPOP_RXSSEL1_N_SHIFT          (17U)\r
15758 #define SPI_FIFORDNOPOP_RXSSEL1_N(x)             (((uint32_t)(((uint32_t)(x)) << SPI_FIFORDNOPOP_RXSSEL1_N_SHIFT)) & SPI_FIFORDNOPOP_RXSSEL1_N_MASK)\r
15759 #define SPI_FIFORDNOPOP_RXSSEL2_N_MASK           (0x40000U)\r
15760 #define SPI_FIFORDNOPOP_RXSSEL2_N_SHIFT          (18U)\r
15761 #define SPI_FIFORDNOPOP_RXSSEL2_N(x)             (((uint32_t)(((uint32_t)(x)) << SPI_FIFORDNOPOP_RXSSEL2_N_SHIFT)) & SPI_FIFORDNOPOP_RXSSEL2_N_MASK)\r
15762 #define SPI_FIFORDNOPOP_RXSSEL3_N_MASK           (0x80000U)\r
15763 #define SPI_FIFORDNOPOP_RXSSEL3_N_SHIFT          (19U)\r
15764 #define SPI_FIFORDNOPOP_RXSSEL3_N(x)             (((uint32_t)(((uint32_t)(x)) << SPI_FIFORDNOPOP_RXSSEL3_N_SHIFT)) & SPI_FIFORDNOPOP_RXSSEL3_N_MASK)\r
15765 #define SPI_FIFORDNOPOP_SOT_MASK                 (0x100000U)\r
15766 #define SPI_FIFORDNOPOP_SOT_SHIFT                (20U)\r
15767 #define SPI_FIFORDNOPOP_SOT(x)                   (((uint32_t)(((uint32_t)(x)) << SPI_FIFORDNOPOP_SOT_SHIFT)) & SPI_FIFORDNOPOP_SOT_MASK)\r
15768 /*! @} */\r
15769 \r
15770 /*! @name ID - Peripheral identification register. */\r
15771 /*! @{ */\r
15772 #define SPI_ID_APERTURE_MASK                     (0xFFU)\r
15773 #define SPI_ID_APERTURE_SHIFT                    (0U)\r
15774 #define SPI_ID_APERTURE(x)                       (((uint32_t)(((uint32_t)(x)) << SPI_ID_APERTURE_SHIFT)) & SPI_ID_APERTURE_MASK)\r
15775 #define SPI_ID_MINOR_REV_MASK                    (0xF00U)\r
15776 #define SPI_ID_MINOR_REV_SHIFT                   (8U)\r
15777 #define SPI_ID_MINOR_REV(x)                      (((uint32_t)(((uint32_t)(x)) << SPI_ID_MINOR_REV_SHIFT)) & SPI_ID_MINOR_REV_MASK)\r
15778 #define SPI_ID_MAJOR_REV_MASK                    (0xF000U)\r
15779 #define SPI_ID_MAJOR_REV_SHIFT                   (12U)\r
15780 #define SPI_ID_MAJOR_REV(x)                      (((uint32_t)(((uint32_t)(x)) << SPI_ID_MAJOR_REV_SHIFT)) & SPI_ID_MAJOR_REV_MASK)\r
15781 #define SPI_ID_ID_MASK                           (0xFFFF0000U)\r
15782 #define SPI_ID_ID_SHIFT                          (16U)\r
15783 #define SPI_ID_ID(x)                             (((uint32_t)(((uint32_t)(x)) << SPI_ID_ID_SHIFT)) & SPI_ID_ID_MASK)\r
15784 /*! @} */\r
15785 \r
15786 \r
15787 /*!\r
15788  * @}\r
15789  */ /* end of group SPI_Register_Masks */\r
15790 \r
15791 \r
15792 /* SPI - Peripheral instance base addresses */\r
15793 #if (__ARM_FEATURE_CMSE & 0x2)\r
15794   /** Peripheral SPI0 base address */\r
15795   #define SPI0_BASE                                (0x50086000u)\r
15796   /** Peripheral SPI0 base address */\r
15797   #define SPI0_BASE_NS                             (0x40086000u)\r
15798   /** Peripheral SPI0 base pointer */\r
15799   #define SPI0                                     ((SPI_Type *)SPI0_BASE)\r
15800   /** Peripheral SPI0 base pointer */\r
15801   #define SPI0_NS                                  ((SPI_Type *)SPI0_BASE_NS)\r
15802   /** Peripheral SPI1 base address */\r
15803   #define SPI1_BASE                                (0x50087000u)\r
15804   /** Peripheral SPI1 base address */\r
15805   #define SPI1_BASE_NS                             (0x40087000u)\r
15806   /** Peripheral SPI1 base pointer */\r
15807   #define SPI1                                     ((SPI_Type *)SPI1_BASE)\r
15808   /** Peripheral SPI1 base pointer */\r
15809   #define SPI1_NS                                  ((SPI_Type *)SPI1_BASE_NS)\r
15810   /** Peripheral SPI2 base address */\r
15811   #define SPI2_BASE                                (0x50088000u)\r
15812   /** Peripheral SPI2 base address */\r
15813   #define SPI2_BASE_NS                             (0x40088000u)\r
15814   /** Peripheral SPI2 base pointer */\r
15815   #define SPI2                                     ((SPI_Type *)SPI2_BASE)\r
15816   /** Peripheral SPI2 base pointer */\r
15817   #define SPI2_NS                                  ((SPI_Type *)SPI2_BASE_NS)\r
15818   /** Peripheral SPI3 base address */\r
15819   #define SPI3_BASE                                (0x50089000u)\r
15820   /** Peripheral SPI3 base address */\r
15821   #define SPI3_BASE_NS                             (0x40089000u)\r
15822   /** Peripheral SPI3 base pointer */\r
15823   #define SPI3                                     ((SPI_Type *)SPI3_BASE)\r
15824   /** Peripheral SPI3 base pointer */\r
15825   #define SPI3_NS                                  ((SPI_Type *)SPI3_BASE_NS)\r
15826   /** Peripheral SPI4 base address */\r
15827   #define SPI4_BASE                                (0x5008A000u)\r
15828   /** Peripheral SPI4 base address */\r
15829   #define SPI4_BASE_NS                             (0x4008A000u)\r
15830   /** Peripheral SPI4 base pointer */\r
15831   #define SPI4                                     ((SPI_Type *)SPI4_BASE)\r
15832   /** Peripheral SPI4 base pointer */\r
15833   #define SPI4_NS                                  ((SPI_Type *)SPI4_BASE_NS)\r
15834   /** Peripheral SPI5 base address */\r
15835   #define SPI5_BASE                                (0x50096000u)\r
15836   /** Peripheral SPI5 base address */\r
15837   #define SPI5_BASE_NS                             (0x40096000u)\r
15838   /** Peripheral SPI5 base pointer */\r
15839   #define SPI5                                     ((SPI_Type *)SPI5_BASE)\r
15840   /** Peripheral SPI5 base pointer */\r
15841   #define SPI5_NS                                  ((SPI_Type *)SPI5_BASE_NS)\r
15842   /** Peripheral SPI6 base address */\r
15843   #define SPI6_BASE                                (0x50097000u)\r
15844   /** Peripheral SPI6 base address */\r
15845   #define SPI6_BASE_NS                             (0x40097000u)\r
15846   /** Peripheral SPI6 base pointer */\r
15847   #define SPI6                                     ((SPI_Type *)SPI6_BASE)\r
15848   /** Peripheral SPI6 base pointer */\r
15849   #define SPI6_NS                                  ((SPI_Type *)SPI6_BASE_NS)\r
15850   /** Peripheral SPI7 base address */\r
15851   #define SPI7_BASE                                (0x50098000u)\r
15852   /** Peripheral SPI7 base address */\r
15853   #define SPI7_BASE_NS                             (0x40098000u)\r
15854   /** Peripheral SPI7 base pointer */\r
15855   #define SPI7                                     ((SPI_Type *)SPI7_BASE)\r
15856   /** Peripheral SPI7 base pointer */\r
15857   #define SPI7_NS                                  ((SPI_Type *)SPI7_BASE_NS)\r
15858   /** Peripheral SPI8 base address */\r
15859   #define SPI8_BASE                                (0x5009F000u)\r
15860   /** Peripheral SPI8 base address */\r
15861   #define SPI8_BASE_NS                             (0x4009F000u)\r
15862   /** Peripheral SPI8 base pointer */\r
15863   #define SPI8                                     ((SPI_Type *)SPI8_BASE)\r
15864   /** Peripheral SPI8 base pointer */\r
15865   #define SPI8_NS                                  ((SPI_Type *)SPI8_BASE_NS)\r
15866   /** Array initializer of SPI peripheral base addresses */\r
15867   #define SPI_BASE_ADDRS                           { SPI0_BASE, SPI1_BASE, SPI2_BASE, SPI3_BASE, SPI4_BASE, SPI5_BASE, SPI6_BASE, SPI7_BASE, SPI8_BASE }\r
15868   /** Array initializer of SPI peripheral base pointers */\r
15869   #define SPI_BASE_PTRS                            { SPI0, SPI1, SPI2, SPI3, SPI4, SPI5, SPI6, SPI7, SPI8 }\r
15870   /** Array initializer of SPI peripheral base addresses */\r
15871   #define SPI_BASE_ADDRS_NS                        { SPI0_BASE_NS, SPI1_BASE_NS, SPI2_BASE_NS, SPI3_BASE_NS, SPI4_BASE_NS, SPI5_BASE_NS, SPI6_BASE_NS, SPI7_BASE_NS, SPI8_BASE_NS }\r
15872   /** Array initializer of SPI peripheral base pointers */\r
15873   #define SPI_BASE_PTRS_NS                         { SPI0_NS, SPI1_NS, SPI2_NS, SPI3_NS, SPI4_NS, SPI5_NS, SPI6_NS, SPI7_NS, SPI8_NS }\r
15874 #else\r
15875   /** Peripheral SPI0 base address */\r
15876   #define SPI0_BASE                                (0x40086000u)\r
15877   /** Peripheral SPI0 base pointer */\r
15878   #define SPI0                                     ((SPI_Type *)SPI0_BASE)\r
15879   /** Peripheral SPI1 base address */\r
15880   #define SPI1_BASE                                (0x40087000u)\r
15881   /** Peripheral SPI1 base pointer */\r
15882   #define SPI1                                     ((SPI_Type *)SPI1_BASE)\r
15883   /** Peripheral SPI2 base address */\r
15884   #define SPI2_BASE                                (0x40088000u)\r
15885   /** Peripheral SPI2 base pointer */\r
15886   #define SPI2                                     ((SPI_Type *)SPI2_BASE)\r
15887   /** Peripheral SPI3 base address */\r
15888   #define SPI3_BASE                                (0x40089000u)\r
15889   /** Peripheral SPI3 base pointer */\r
15890   #define SPI3                                     ((SPI_Type *)SPI3_BASE)\r
15891   /** Peripheral SPI4 base address */\r
15892   #define SPI4_BASE                                (0x4008A000u)\r
15893   /** Peripheral SPI4 base pointer */\r
15894   #define SPI4                                     ((SPI_Type *)SPI4_BASE)\r
15895   /** Peripheral SPI5 base address */\r
15896   #define SPI5_BASE                                (0x40096000u)\r
15897   /** Peripheral SPI5 base pointer */\r
15898   #define SPI5                                     ((SPI_Type *)SPI5_BASE)\r
15899   /** Peripheral SPI6 base address */\r
15900   #define SPI6_BASE                                (0x40097000u)\r
15901   /** Peripheral SPI6 base pointer */\r
15902   #define SPI6                                     ((SPI_Type *)SPI6_BASE)\r
15903   /** Peripheral SPI7 base address */\r
15904   #define SPI7_BASE                                (0x40098000u)\r
15905   /** Peripheral SPI7 base pointer */\r
15906   #define SPI7                                     ((SPI_Type *)SPI7_BASE)\r
15907   /** Peripheral SPI8 base address */\r
15908   #define SPI8_BASE                                (0x4009F000u)\r
15909   /** Peripheral SPI8 base pointer */\r
15910   #define SPI8                                     ((SPI_Type *)SPI8_BASE)\r
15911   /** Array initializer of SPI peripheral base addresses */\r
15912   #define SPI_BASE_ADDRS                           { SPI0_BASE, SPI1_BASE, SPI2_BASE, SPI3_BASE, SPI4_BASE, SPI5_BASE, SPI6_BASE, SPI7_BASE, SPI8_BASE }\r
15913   /** Array initializer of SPI peripheral base pointers */\r
15914   #define SPI_BASE_PTRS                            { SPI0, SPI1, SPI2, SPI3, SPI4, SPI5, SPI6, SPI7, SPI8 }\r
15915 #endif\r
15916 /** Interrupt vectors for the SPI peripheral type */\r
15917 #define SPI_IRQS                                 { FLEXCOMM0_IRQn, FLEXCOMM1_IRQn, FLEXCOMM2_IRQn, FLEXCOMM3_IRQn, FLEXCOMM4_IRQn, FLEXCOMM5_IRQn, FLEXCOMM6_IRQn, FLEXCOMM7_IRQn, LSPI_HS_IRQn }\r
15918 \r
15919 /*!\r
15920  * @}\r
15921  */ /* end of group SPI_Peripheral_Access_Layer */\r
15922 \r
15923 \r
15924 /* ----------------------------------------------------------------------------\r
15925    -- SYSCON Peripheral Access Layer\r
15926    ---------------------------------------------------------------------------- */\r
15927 \r
15928 /*!\r
15929  * @addtogroup SYSCON_Peripheral_Access_Layer SYSCON Peripheral Access Layer\r
15930  * @{\r
15931  */\r
15932 \r
15933 /** SYSCON - Register Layout Typedef */\r
15934 typedef struct {\r
15935   __IO uint32_t MEMORYREMAP;                       /**< Memory Remap control register, offset: 0x0 */\r
15936        uint8_t RESERVED_0[12];\r
15937   __IO uint32_t AHBMATPRIO;                        /**< AHB Matrix priority control register Priority values are 3 = highest, 0 = lowest, offset: 0x10 */\r
15938        uint8_t RESERVED_1[36];\r
15939   __IO uint32_t CPU0STCKCAL;                       /**< System tick calibration for secure part of CPU0, offset: 0x38 */\r
15940   __IO uint32_t CPU0NSTCKCAL;                      /**< System tick calibration for non-secure part of CPU0, offset: 0x3C */\r
15941   __IO uint32_t CPU1TCKCAL;                        /**< System tick calibration for CPU1, offset: 0x40 */\r
15942        uint8_t RESERVED_2[4];\r
15943   __IO uint32_t NMISRC;                            /**< NMI Source Select, offset: 0x48 */\r
15944        uint8_t RESERVED_3[180];\r
15945   union {                                          /* offset: 0x100 */\r
15946     struct {                                         /* offset: 0x100 */\r
15947       __IO uint32_t PRESETCTRL0;                       /**< Peripheral reset control 0, offset: 0x100 */\r
15948       __IO uint32_t PRESETCTRL1;                       /**< Peripheral reset control 1, offset: 0x104 */\r
15949       __IO uint32_t PRESETCTRL2;                       /**< Peripheral reset control 2, offset: 0x108 */\r
15950     } PRESETCTRL;\r
15951     __IO uint32_t PRESETCTRLX[3];                    /**< Peripheral reset control register, array offset: 0x100, array step: 0x4 */\r
15952   };\r
15953        uint8_t RESERVED_4[20];\r
15954   __IO uint32_t PRESETCTRLSET[3];                  /**< Peripheral reset control set register, array offset: 0x120, array step: 0x4 */\r
15955        uint8_t RESERVED_5[20];\r
15956   __IO uint32_t PRESETCTRLCLR[3];                  /**< Peripheral reset contro clearl register, array offset: 0x140, array step: 0x4 */\r
15957        uint8_t RESERVED_6[20];\r
15958   __O  uint32_t SWR_RESET;                         /**< generate a software_reset, offset: 0x160 */\r
15959        uint8_t RESERVED_7[156];\r
15960   union {                                          /* offset: 0x200 */\r
15961     struct {                                         /* offset: 0x200 */\r
15962       __IO uint32_t AHBCLKCTRL0;                       /**< AHB Clock control 0, offset: 0x200 */\r
15963       __IO uint32_t AHBCLKCTRL1;                       /**< AHB Clock control 1, offset: 0x204 */\r
15964       __IO uint32_t AHBCLKCTRL2;                       /**< AHB Clock control 2, offset: 0x208 */\r
15965     } AHBCLKCTRL;\r
15966     __IO uint32_t AHBCLKCTRLX[3];                    /**< Peripheral reset control register, array offset: 0x200, array step: 0x4 */\r
15967   };\r
15968        uint8_t RESERVED_8[20];\r
15969   __IO uint32_t AHBCLKCTRLSET[3];                  /**< Peripheral reset control register, array offset: 0x220, array step: 0x4 */\r
15970        uint8_t RESERVED_9[20];\r
15971   __IO uint32_t AHBCLKCTRLCLR[3];                  /**< Peripheral reset control register, array offset: 0x240, array step: 0x4 */\r
15972        uint8_t RESERVED_10[20];\r
15973   union {                                          /* offset: 0x260 */\r
15974     struct {                                         /* offset: 0x260 */\r
15975       __IO uint32_t SYSTICKCLKSEL0;                    /**< System Tick Timer for CPU0 source select, offset: 0x260 */\r
15976       __IO uint32_t SYSTICKCLKSEL1;                    /**< System Tick Timer for CPU1 source select, offset: 0x264 */\r
15977     } SYSTICKCLKSEL;\r
15978     __IO uint32_t SYSTICKCLKSELX[2];                 /**< Peripheral reset control register, array offset: 0x260, array step: 0x4 */\r
15979   };\r
15980   __IO uint32_t TRACECLKSEL;                       /**< Trace clock source select, offset: 0x268 */\r
15981   union {                                          /* offset: 0x26C */\r
15982     struct {                                         /* offset: 0x26C */\r
15983       __IO uint32_t CTIMERCLKSEL0;                     /**< CTimer 0 clock source select, offset: 0x26C */\r
15984       __IO uint32_t CTIMERCLKSEL1;                     /**< CTimer 1 clock source select, offset: 0x270 */\r
15985       __IO uint32_t CTIMERCLKSEL2;                     /**< CTimer 2 clock source select, offset: 0x274 */\r
15986       __IO uint32_t CTIMERCLKSEL3;                     /**< CTimer 3 clock source select, offset: 0x278 */\r
15987       __IO uint32_t CTIMERCLKSEL4;                     /**< CTimer 4 clock source select, offset: 0x27C */\r
15988     } CTIMERCLKSEL;\r
15989     __IO uint32_t CTIMERCLKSELX[5];                  /**< Peripheral reset control register, array offset: 0x26C, array step: 0x4 */\r
15990   };\r
15991   __IO uint32_t MAINCLKSELA;                       /**< Main clock A source select, offset: 0x280 */\r
15992   __IO uint32_t MAINCLKSELB;                       /**< Main clock source select, offset: 0x284 */\r
15993   __IO uint32_t CLKOUTSEL;                         /**< CLKOUT clock source select, offset: 0x288 */\r
15994        uint8_t RESERVED_11[4];\r
15995   __IO uint32_t PLL0CLKSEL;                        /**< PLL0 clock source select, offset: 0x290 */\r
15996   __IO uint32_t PLL1CLKSEL;                        /**< PLL1 clock source select, offset: 0x294 */\r
15997        uint8_t RESERVED_12[12];\r
15998   __IO uint32_t ADCCLKSEL;                         /**< ADC clock source select, offset: 0x2A4 */\r
15999   __IO uint32_t USB0CLKSEL;                        /**< FS USB clock source select, offset: 0x2A8 */\r
16000   __IO uint32_t USB1CLKSEL;                        /**< HS USB clock source select - NOT USED, offset: 0x2AC */\r
16001   union {                                          /* offset: 0x2B0 */\r
16002     struct {                                         /* offset: 0x2B0 */\r
16003       __IO uint32_t FCCLKSEL0;                         /**< Flexcomm Interface 0 clock source select for Fractional Rate Divider, offset: 0x2B0 */\r
16004       __IO uint32_t FCCLKSEL1;                         /**< Flexcomm Interface 1 clock source select for Fractional Rate Divider, offset: 0x2B4 */\r
16005       __IO uint32_t FCCLKSEL2;                         /**< Flexcomm Interface 2 clock source select for Fractional Rate Divider, offset: 0x2B8 */\r
16006       __IO uint32_t FCCLKSEL3;                         /**< Flexcomm Interface 3 clock source select for Fractional Rate Divider, offset: 0x2BC */\r
16007       __IO uint32_t FCCLKSEL4;                         /**< Flexcomm Interface 4 clock source select for Fractional Rate Divider, offset: 0x2C0 */\r
16008       __IO uint32_t FCCLKSEL5;                         /**< Flexcomm Interface 5 clock source select for Fractional Rate Divider, offset: 0x2C4 */\r
16009       __IO uint32_t FCCLKSEL6;                         /**< Flexcomm Interface 6 clock source select for Fractional Rate Divider, offset: 0x2C8 */\r
16010       __IO uint32_t FCCLKSEL7;                         /**< Flexcomm Interface 7 clock source select for Fractional Rate Divider, offset: 0x2CC */\r
16011     } FCCLKSEL;\r
16012     __IO uint32_t FCCLKSELX[8];                      /**< Peripheral reset control register, array offset: 0x2B0, array step: 0x4 */\r
16013   };\r
16014   __IO uint32_t HSLSPICLKSEL;                      /**< HS LSPI clock source select, offset: 0x2D0 */\r
16015        uint8_t RESERVED_13[12];\r
16016   __IO uint32_t MCLKCLKSEL;                        /**< MCLK clock source select, offset: 0x2E0 */\r
16017        uint8_t RESERVED_14[12];\r
16018   __IO uint32_t SCTCLKSEL;                         /**< SCTimer/PWM clock source select, offset: 0x2F0 */\r
16019        uint8_t RESERVED_15[4];\r
16020   __IO uint32_t SDIOCLKSEL;                        /**< SDIO clock source select, offset: 0x2F8 */\r
16021        uint8_t RESERVED_16[4];\r
16022   __IO uint32_t SYSTICKCLKDIV0;                    /**< System Tick Timer divider for CPU0, offset: 0x300 */\r
16023   __IO uint32_t SYSTICKCLKDIV1;                    /**< System Tick Timer divider for CPU1, offset: 0x304 */\r
16024   __IO uint32_t TRACECLKDIV;                       /**< TRACE clock divider, offset: 0x308 */\r
16025        uint8_t RESERVED_17[20];\r
16026   union {                                          /* offset: 0x320 */\r
16027     struct {                                         /* offset: 0x320 */\r
16028       __IO uint32_t FLEXFRG0CTRL;                      /**< Fractional rate divider for flexcomm 0, offset: 0x320 */\r
16029       __IO uint32_t FLEXFRG1CTRL;                      /**< Fractional rate divider for flexcomm 1, offset: 0x324 */\r
16030       __IO uint32_t FLEXFRG2CTRL;                      /**< Fractional rate divider for flexcomm 2, offset: 0x328 */\r
16031       __IO uint32_t FLEXFRG3CTRL;                      /**< Fractional rate divider for flexcomm 3, offset: 0x32C */\r
16032       __IO uint32_t FLEXFRG4CTRL;                      /**< Fractional rate divider for flexcomm 4, offset: 0x330 */\r
16033       __IO uint32_t FLEXFRG5CTRL;                      /**< Fractional rate divider for flexcomm 5, offset: 0x334 */\r
16034       __IO uint32_t FLEXFRG6CTRL;                      /**< Fractional rate divider for flexcomm 6, offset: 0x338 */\r
16035       __IO uint32_t FLEXFRG7CTRL;                      /**< Fractional rate divider for flexcomm 7, offset: 0x33C */\r
16036     } FLEXFRGCTRL;\r
16037     __IO uint32_t FLEXFRGXCTRL[8];                   /**< Peripheral reset control register, array offset: 0x320, array step: 0x4 */\r
16038   };\r
16039        uint8_t RESERVED_18[64];\r
16040   __IO uint32_t AHBCLKDIV;                         /**< System clock divider, offset: 0x380 */\r
16041   __IO uint32_t CLKOUTDIV;                         /**< CLKOUT clock divider, offset: 0x384 */\r
16042   __IO uint32_t FROHFDIV;                          /**< FRO_HF (96MHz) clock divider, offset: 0x388 */\r
16043   __IO uint32_t WDTCLKDIV;                         /**< WDT clock divider, offset: 0x38C */\r
16044        uint8_t RESERVED_19[4];\r
16045   __IO uint32_t ADCCLKDIV;                         /**< ADC clock divider, offset: 0x394 */\r
16046   __IO uint32_t USB0CLKDIV;                        /**< USB0 Clock divider, offset: 0x398 */\r
16047        uint8_t RESERVED_20[16];\r
16048   __IO uint32_t MCLKDIV;                           /**< I2S MCLK clock divider, offset: 0x3AC */\r
16049        uint8_t RESERVED_21[4];\r
16050   __IO uint32_t SCTCLKDIV;                         /**< SCT/PWM clock divider, offset: 0x3B4 */\r
16051        uint8_t RESERVED_22[4];\r
16052   __IO uint32_t SDIOCLKDIV;                        /**< SDIO clock divider, offset: 0x3BC */\r
16053        uint8_t RESERVED_23[4];\r
16054   __IO uint32_t PLL0CLKDIV;                        /**< PLL0 clock divider, offset: 0x3C4 */\r
16055        uint8_t RESERVED_24[52];\r
16056   __IO uint32_t CLOCKGENUPDATELOCKOUT;             /**< Control clock configuration registers access (like xxxDIV, xxxSEL), offset: 0x3FC */\r
16057   __IO uint32_t FMCCR;                             /**< FMC configuration register - INTERNAL USE ONLY, offset: 0x400 */\r
16058        uint8_t RESERVED_25[8];\r
16059   __IO uint32_t USB0CLKCTRL;                       /**< USB0 clock control, offset: 0x40C */\r
16060   __I  uint32_t USB0CLKSTAT;                       /**< USB0 clock status, offset: 0x410 */\r
16061        uint8_t RESERVED_26[8];\r
16062   __O  uint32_t FMCFLUSH;                          /**< FMCflush control, offset: 0x41C */\r
16063   __IO uint32_t MCLKIO;                            /**< MCLK control, offset: 0x420 */\r
16064   __IO uint32_t USB1CLKCTRL;                       /**< USB1 clock control, offset: 0x424 */\r
16065   __I  uint32_t USB1CLKSTAT;                       /**< USB1 clock status, offset: 0x428 */\r
16066        uint8_t RESERVED_27[36];\r
16067   __IO uint32_t FLASHBANKENABLE;                   /**< Flash Banks control, offset: 0x450 */\r
16068        uint8_t RESERVED_28[12];\r
16069   __IO uint32_t SDIOCLKCTRL;                       /**< SDIO CCLKIN phase and delay control, offset: 0x460 */\r
16070        uint8_t RESERVED_29[252];\r
16071   __IO uint32_t PLL1CTRL;                          /**< PLL1 550m control, offset: 0x560 */\r
16072   __I  uint32_t PLL1STAT;                          /**< PLL1 550m status, offset: 0x564 */\r
16073   __IO uint32_t PLL1NDEC;                          /**< PLL1 550m N divider, offset: 0x568 */\r
16074   __IO uint32_t PLL1MDEC;                          /**< PLL1 550m M divider, offset: 0x56C */\r
16075   __IO uint32_t PLL1PDEC;                          /**< PLL1 550m P divider, offset: 0x570 */\r
16076        uint8_t RESERVED_30[12];\r
16077   __IO uint32_t PLL0CTRL;                          /**< PLL0 550m control, offset: 0x580 */\r
16078   __I  uint32_t PLL0STAT;                          /**< PLL0 550m status, offset: 0x584 */\r
16079   __IO uint32_t PLL0NDEC;                          /**< PLL0 550m N divider, offset: 0x588 */\r
16080   __IO uint32_t PLL0PDEC;                          /**< PLL0 550m P divider, offset: 0x58C */\r
16081   __IO uint32_t PLL0SSCG0;                         /**< PLL0 Spread Spectrum Wrapper control register 0, offset: 0x590 */\r
16082   __IO uint32_t PLL0SSCG1;                         /**< PLL0 Spread Spectrum Wrapper control register 1, offset: 0x594 */\r
16083        uint8_t RESERVED_31[52];\r
16084   __IO uint32_t EFUSECLKCTRL;                      /**< eFUSE controller clock enable, offset: 0x5CC */\r
16085        uint8_t RESERVED_32[176];\r
16086   __IO uint32_t STARTER[2];                        /**< Start logic wake-up enable register, array offset: 0x680, array step: 0x4 */\r
16087        uint8_t RESERVED_33[24];\r
16088   __O  uint32_t STARTERSET[2];                     /**< Set bits in STARTER, array offset: 0x6A0, array step: 0x4 */\r
16089        uint8_t RESERVED_34[24];\r
16090   __O  uint32_t STARTERCLR[2];                     /**< Clear bits in STARTER, array offset: 0x6C0, array step: 0x4 */\r
16091        uint8_t RESERVED_35[184];\r
16092   __IO uint32_t HARDWARESLEEP;                     /**< Hardware Sleep control, offset: 0x780 */\r
16093        uint8_t RESERVED_36[124];\r
16094   __IO uint32_t CPUCTRL;                           /**< CPU Control for multiple processors, offset: 0x800 */\r
16095   __IO uint32_t CPBOOT;                            /**< Coprocessor Boot Address, offset: 0x804 */\r
16096   __IO uint32_t CPSTACK;                           /**< Coprocessor Stack Address, offset: 0x808 */\r
16097   __I  uint32_t CPSTAT;                            /**< CPU Status, offset: 0x80C */\r
16098        uint8_t RESERVED_37[240];\r
16099   __IO uint32_t DICE_REG0;                         /**< Composite Device Identifier, offset: 0x900 */\r
16100   __IO uint32_t DICE_REG1;                         /**< Composite Device Identifier, offset: 0x904 */\r
16101   __IO uint32_t DICE_REG2;                         /**< Composite Device Identifier, offset: 0x908 */\r
16102   __IO uint32_t DICE_REG3;                         /**< Composite Device Identifier, offset: 0x90C */\r
16103   __IO uint32_t DICE_REG4;                         /**< Composite Device Identifier, offset: 0x910 */\r
16104   __IO uint32_t DICE_REG5;                         /**< Composite Device Identifier, offset: 0x914 */\r
16105   __IO uint32_t DICE_REG6;                         /**< Composite Device Identifier, offset: 0x918 */\r
16106   __IO uint32_t DICE_REG7;                         /**< Composite Device Identifier, offset: 0x91C */\r
16107        uint8_t RESERVED_38[248];\r
16108   __IO uint32_t CLOCK_CTRL;                        /**< Various system clock controls : Flash clock (48 MHz) control, clocks to Frequency Measures, offset: 0xA18 */\r
16109        uint8_t RESERVED_39[244];\r
16110   __IO uint32_t COMP_INT_CTRL;                     /**< Comparator Interrupt control, offset: 0xB10 */\r
16111   __I  uint32_t COMP_INT_STATUS;                   /**< Comparator Interrupt status, offset: 0xB14 */\r
16112        uint8_t RESERVED_40[748];\r
16113   __IO uint32_t AUTOCLKGATEOVERRIDE;               /**< Control automatic clock gating, offset: 0xE04 */\r
16114   __IO uint32_t GPIOPSYNC;                         /**< Enable bypass of the first stage of synchonization inside GPIO_INT module, offset: 0xE08 */\r
16115        uint8_t RESERVED_41[404];\r
16116   __IO uint32_t DEBUG_LOCK_EN;                     /**< Control write access to security registers -- FOR INTERNAl USE ONLY, offset: 0xFA0 */\r
16117   __IO uint32_t DEBUG_FEATURES;                    /**< Cortex M33 (CPU0) and micro Cortex M33 (CPU1) debug features control -- FOR INTERNAl USE ONLY, offset: 0xFA4 */\r
16118   __IO uint32_t DEBUG_FEATURES_DP;                 /**< Cortex M33 (CPU0) and micro Cortex M33 (CPU1) debug features control DUPLICATE register -- FOR INTERNAl USE ONLY, offset: 0xFA8 */\r
16119        uint8_t RESERVED_42[4];\r
16120   __O  uint32_t CODESECURITYPROTTEST;              /**< Security code to allow test (Design for Testability) access -- FOR INTERNAl USE ONLY, offset: 0xFB0 */\r
16121   __O  uint32_t CODESECURITYPROTCPU0;              /**< Security code to allow CPU0 (CM33) Debug Access Port (DAP) -- FOR INTERNAl USE ONLY, offset: 0xFB4 */\r
16122   __O  uint32_t CODESECURITYPROTCPU1;              /**< Security code to allow CPU1 (Micro CM33) Debug Access Port (DAP) -- FOR INTERNAl USE ONLY, offset: 0xFB8 */\r
16123   __O  uint32_t KEY_BLOCK;                         /**< block quiddikey/PUF all index. -- FOR INTERNAL USE ONLY, offset: 0xFBC */\r
16124   __IO uint32_t DEBUG_AUTH_SCRATCH;                /**< Debug authentication scratch registers -- FOR INTERNAL USE ONLY, offset: 0xFC0 */\r
16125        uint8_t RESERVED_43[16];\r
16126   __IO uint32_t CPUCFG;                            /**< CPUs configuration register, offset: 0xFD4 */\r
16127        uint8_t RESERVED_44[20];\r
16128   __IO uint32_t PERIPHENCFG;                       /**< peripheral enable configuration -- FOR INTERNAL USE ONLY, offset: 0xFEC */\r
16129        uint8_t RESERVED_45[8];\r
16130   __I  uint32_t DEVICE_ID0;                        /**< Device ID, offset: 0xFF8 */\r
16131   __I  uint32_t DIEID;                             /**< Chip revision ID and Number, offset: 0xFFC */\r
16132 } SYSCON_Type;\r
16133 \r
16134 /* ----------------------------------------------------------------------------\r
16135    -- SYSCON Register Masks\r
16136    ---------------------------------------------------------------------------- */\r
16137 \r
16138 /*!\r
16139  * @addtogroup SYSCON_Register_Masks SYSCON Register Masks\r
16140  * @{\r
16141  */\r
16142 \r
16143 /*! @name MEMORYREMAP - Memory Remap control register */\r
16144 /*! @{ */\r
16145 #define SYSCON_MEMORYREMAP_MAP_MASK              (0x3U)\r
16146 #define SYSCON_MEMORYREMAP_MAP_SHIFT             (0U)\r
16147 /*! MAP - Select the location of the vector table :.\r
16148  *  0b00..Vector Table in ROM.\r
16149  *  0b01..Vector Table in RAM.\r
16150  *  0b10..Vector Table in Flash.\r
16151  *  0b11..Vector Table in Flash.\r
16152  */\r
16153 #define SYSCON_MEMORYREMAP_MAP(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_MEMORYREMAP_MAP_SHIFT)) & SYSCON_MEMORYREMAP_MAP_MASK)\r
16154 /*! @} */\r
16155 \r
16156 /*! @name AHBMATPRIO - AHB Matrix priority control register Priority values are 3 = highest, 0 = lowest */\r
16157 /*! @{ */\r
16158 #define SYSCON_AHBMATPRIO_PRI_TEAL_CBUS_MASK     (0x3U)\r
16159 #define SYSCON_AHBMATPRIO_PRI_TEAL_CBUS_SHIFT    (0U)\r
16160 #define SYSCON_AHBMATPRIO_PRI_TEAL_CBUS(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_TEAL_CBUS_SHIFT)) & SYSCON_AHBMATPRIO_PRI_TEAL_CBUS_MASK)\r
16161 #define SYSCON_AHBMATPRIO_PRI_TEAL_SBUS_MASK     (0xCU)\r
16162 #define SYSCON_AHBMATPRIO_PRI_TEAL_SBUS_SHIFT    (2U)\r
16163 #define SYSCON_AHBMATPRIO_PRI_TEAL_SBUS(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_TEAL_SBUS_SHIFT)) & SYSCON_AHBMATPRIO_PRI_TEAL_SBUS_MASK)\r
16164 #define SYSCON_AHBMATPRIO_PRI_UTEAL_CBUS_MASK    (0x30U)\r
16165 #define SYSCON_AHBMATPRIO_PRI_UTEAL_CBUS_SHIFT   (4U)\r
16166 #define SYSCON_AHBMATPRIO_PRI_UTEAL_CBUS(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_UTEAL_CBUS_SHIFT)) & SYSCON_AHBMATPRIO_PRI_UTEAL_CBUS_MASK)\r
16167 #define SYSCON_AHBMATPRIO_PRI_UTEAL_SBUS_MASK    (0xC0U)\r
16168 #define SYSCON_AHBMATPRIO_PRI_UTEAL_SBUS_SHIFT   (6U)\r
16169 #define SYSCON_AHBMATPRIO_PRI_UTEAL_SBUS(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_UTEAL_SBUS_SHIFT)) & SYSCON_AHBMATPRIO_PRI_UTEAL_SBUS_MASK)\r
16170 #define SYSCON_AHBMATPRIO_PRI_USB_FS_MASK        (0x300U)\r
16171 #define SYSCON_AHBMATPRIO_PRI_USB_FS_SHIFT       (8U)\r
16172 #define SYSCON_AHBMATPRIO_PRI_USB_FS(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_USB_FS_SHIFT)) & SYSCON_AHBMATPRIO_PRI_USB_FS_MASK)\r
16173 #define SYSCON_AHBMATPRIO_PRI_SDMA0_MASK         (0xC00U)\r
16174 #define SYSCON_AHBMATPRIO_PRI_SDMA0_SHIFT        (10U)\r
16175 #define SYSCON_AHBMATPRIO_PRI_SDMA0(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_SDMA0_SHIFT)) & SYSCON_AHBMATPRIO_PRI_SDMA0_MASK)\r
16176 #define SYSCON_AHBMATPRIO_PRI_EZH_B_D_MASK       (0x3000U)\r
16177 #define SYSCON_AHBMATPRIO_PRI_EZH_B_D_SHIFT      (12U)\r
16178 #define SYSCON_AHBMATPRIO_PRI_EZH_B_D(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_EZH_B_D_SHIFT)) & SYSCON_AHBMATPRIO_PRI_EZH_B_D_MASK)\r
16179 #define SYSCON_AHBMATPRIO_PRI_EZH_B_I_MASK       (0xC000U)\r
16180 #define SYSCON_AHBMATPRIO_PRI_EZH_B_I_SHIFT      (14U)\r
16181 #define SYSCON_AHBMATPRIO_PRI_EZH_B_I(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_EZH_B_I_SHIFT)) & SYSCON_AHBMATPRIO_PRI_EZH_B_I_MASK)\r
16182 #define SYSCON_AHBMATPRIO_PRI_SDIO_MASK          (0x30000U)\r
16183 #define SYSCON_AHBMATPRIO_PRI_SDIO_SHIFT         (16U)\r
16184 #define SYSCON_AHBMATPRIO_PRI_SDIO(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_SDIO_SHIFT)) & SYSCON_AHBMATPRIO_PRI_SDIO_MASK)\r
16185 #define SYSCON_AHBMATPRIO_PRI_PQ_MASK            (0xC0000U)\r
16186 #define SYSCON_AHBMATPRIO_PRI_PQ_SHIFT           (18U)\r
16187 #define SYSCON_AHBMATPRIO_PRI_PQ(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_PQ_SHIFT)) & SYSCON_AHBMATPRIO_PRI_PQ_MASK)\r
16188 #define SYSCON_AHBMATPRIO_PRI_SHA2_MASK          (0x300000U)\r
16189 #define SYSCON_AHBMATPRIO_PRI_SHA2_SHIFT         (20U)\r
16190 #define SYSCON_AHBMATPRIO_PRI_SHA2(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_SHA2_SHIFT)) & SYSCON_AHBMATPRIO_PRI_SHA2_MASK)\r
16191 #define SYSCON_AHBMATPRIO_PRI_USB_HS_MASK        (0xC00000U)\r
16192 #define SYSCON_AHBMATPRIO_PRI_USB_HS_SHIFT       (22U)\r
16193 #define SYSCON_AHBMATPRIO_PRI_USB_HS(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_USB_HS_SHIFT)) & SYSCON_AHBMATPRIO_PRI_USB_HS_MASK)\r
16194 #define SYSCON_AHBMATPRIO_PRI_SDMA1_MASK         (0x3000000U)\r
16195 #define SYSCON_AHBMATPRIO_PRI_SDMA1_SHIFT        (24U)\r
16196 #define SYSCON_AHBMATPRIO_PRI_SDMA1(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBMATPRIO_PRI_SDMA1_SHIFT)) & SYSCON_AHBMATPRIO_PRI_SDMA1_MASK)\r
16197 /*! @} */\r
16198 \r
16199 /*! @name CPU0STCKCAL - System tick calibration for secure part of CPU0 */\r
16200 /*! @{ */\r
16201 #define SYSCON_CPU0STCKCAL_CAL_MASK              (0xFFFFFFU)\r
16202 #define SYSCON_CPU0STCKCAL_CAL_SHIFT             (0U)\r
16203 #define SYSCON_CPU0STCKCAL_CAL(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU0STCKCAL_CAL_SHIFT)) & SYSCON_CPU0STCKCAL_CAL_MASK)\r
16204 #define SYSCON_CPU0STCKCAL_SKEW_MASK             (0x1000000U)\r
16205 #define SYSCON_CPU0STCKCAL_SKEW_SHIFT            (24U)\r
16206 #define SYSCON_CPU0STCKCAL_SKEW(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU0STCKCAL_SKEW_SHIFT)) & SYSCON_CPU0STCKCAL_SKEW_MASK)\r
16207 #define SYSCON_CPU0STCKCAL_NOREF_MASK            (0x2000000U)\r
16208 #define SYSCON_CPU0STCKCAL_NOREF_SHIFT           (25U)\r
16209 #define SYSCON_CPU0STCKCAL_NOREF(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU0STCKCAL_NOREF_SHIFT)) & SYSCON_CPU0STCKCAL_NOREF_MASK)\r
16210 /*! @} */\r
16211 \r
16212 /*! @name CPU0NSTCKCAL - System tick calibration for non-secure part of CPU0 */\r
16213 /*! @{ */\r
16214 #define SYSCON_CPU0NSTCKCAL_CAL_MASK             (0xFFFFFFU)\r
16215 #define SYSCON_CPU0NSTCKCAL_CAL_SHIFT            (0U)\r
16216 #define SYSCON_CPU0NSTCKCAL_CAL(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU0NSTCKCAL_CAL_SHIFT)) & SYSCON_CPU0NSTCKCAL_CAL_MASK)\r
16217 #define SYSCON_CPU0NSTCKCAL_SKEW_MASK            (0x1000000U)\r
16218 #define SYSCON_CPU0NSTCKCAL_SKEW_SHIFT           (24U)\r
16219 #define SYSCON_CPU0NSTCKCAL_SKEW(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU0NSTCKCAL_SKEW_SHIFT)) & SYSCON_CPU0NSTCKCAL_SKEW_MASK)\r
16220 #define SYSCON_CPU0NSTCKCAL_NOREF_MASK           (0x2000000U)\r
16221 #define SYSCON_CPU0NSTCKCAL_NOREF_SHIFT          (25U)\r
16222 #define SYSCON_CPU0NSTCKCAL_NOREF(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU0NSTCKCAL_NOREF_SHIFT)) & SYSCON_CPU0NSTCKCAL_NOREF_MASK)\r
16223 /*! @} */\r
16224 \r
16225 /*! @name CPU1TCKCAL - System tick calibration for CPU1 */\r
16226 /*! @{ */\r
16227 #define SYSCON_CPU1TCKCAL_CAL_MASK               (0xFFFFFFU)\r
16228 #define SYSCON_CPU1TCKCAL_CAL_SHIFT              (0U)\r
16229 #define SYSCON_CPU1TCKCAL_CAL(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU1TCKCAL_CAL_SHIFT)) & SYSCON_CPU1TCKCAL_CAL_MASK)\r
16230 #define SYSCON_CPU1TCKCAL_SKEW_MASK              (0x1000000U)\r
16231 #define SYSCON_CPU1TCKCAL_SKEW_SHIFT             (24U)\r
16232 #define SYSCON_CPU1TCKCAL_SKEW(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU1TCKCAL_SKEW_SHIFT)) & SYSCON_CPU1TCKCAL_SKEW_MASK)\r
16233 #define SYSCON_CPU1TCKCAL_NOREF_MASK             (0x2000000U)\r
16234 #define SYSCON_CPU1TCKCAL_NOREF_SHIFT            (25U)\r
16235 #define SYSCON_CPU1TCKCAL_NOREF(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_CPU1TCKCAL_NOREF_SHIFT)) & SYSCON_CPU1TCKCAL_NOREF_MASK)\r
16236 /*! @} */\r
16237 \r
16238 /*! @name NMISRC - NMI Source Select */\r
16239 /*! @{ */\r
16240 #define SYSCON_NMISRC_IRQCPU0_MASK               (0x3FU)\r
16241 #define SYSCON_NMISRC_IRQCPU0_SHIFT              (0U)\r
16242 #define SYSCON_NMISRC_IRQCPU0(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_NMISRC_IRQCPU0_SHIFT)) & SYSCON_NMISRC_IRQCPU0_MASK)\r
16243 #define SYSCON_NMISRC_IRQCPU1_MASK               (0x3F00U)\r
16244 #define SYSCON_NMISRC_IRQCPU1_SHIFT              (8U)\r
16245 #define SYSCON_NMISRC_IRQCPU1(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_NMISRC_IRQCPU1_SHIFT)) & SYSCON_NMISRC_IRQCPU1_MASK)\r
16246 #define SYSCON_NMISRC_NMIENCPU1_MASK             (0x40000000U)\r
16247 #define SYSCON_NMISRC_NMIENCPU1_SHIFT            (30U)\r
16248 #define SYSCON_NMISRC_NMIENCPU1(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_NMISRC_NMIENCPU1_SHIFT)) & SYSCON_NMISRC_NMIENCPU1_MASK)\r
16249 #define SYSCON_NMISRC_NMIENCPU0_MASK             (0x80000000U)\r
16250 #define SYSCON_NMISRC_NMIENCPU0_SHIFT            (31U)\r
16251 #define SYSCON_NMISRC_NMIENCPU0(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_NMISRC_NMIENCPU0_SHIFT)) & SYSCON_NMISRC_NMIENCPU0_MASK)\r
16252 /*! @} */\r
16253 \r
16254 /*! @name PRESETCTRL0 - Peripheral reset control 0 */\r
16255 /*! @{ */\r
16256 #define SYSCON_PRESETCTRL0_ROM_RST_MASK          (0x2U)\r
16257 #define SYSCON_PRESETCTRL0_ROM_RST_SHIFT         (1U)\r
16258 /*! ROM_RST - ROM reset control.\r
16259  *  0b1..Bloc is reset.\r
16260  *  0b0..Bloc is not reset.\r
16261  */\r
16262 #define SYSCON_PRESETCTRL0_ROM_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_ROM_RST_SHIFT)) & SYSCON_PRESETCTRL0_ROM_RST_MASK)\r
16263 #define SYSCON_PRESETCTRL0_SRAM_CTRL1_RST_MASK   (0x8U)\r
16264 #define SYSCON_PRESETCTRL0_SRAM_CTRL1_RST_SHIFT  (3U)\r
16265 /*! SRAM_CTRL1_RST - SRAM Controller 1 reset control.\r
16266  *  0b1..Bloc is reset.\r
16267  *  0b0..Bloc is not reset.\r
16268  */\r
16269 #define SYSCON_PRESETCTRL0_SRAM_CTRL1_RST(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_SRAM_CTRL1_RST_SHIFT)) & SYSCON_PRESETCTRL0_SRAM_CTRL1_RST_MASK)\r
16270 #define SYSCON_PRESETCTRL0_SRAM_CTRL2_RST_MASK   (0x10U)\r
16271 #define SYSCON_PRESETCTRL0_SRAM_CTRL2_RST_SHIFT  (4U)\r
16272 /*! SRAM_CTRL2_RST - SRAM Controller 2 reset control.\r
16273  *  0b1..Bloc is reset.\r
16274  *  0b0..Bloc is not reset.\r
16275  */\r
16276 #define SYSCON_PRESETCTRL0_SRAM_CTRL2_RST(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_SRAM_CTRL2_RST_SHIFT)) & SYSCON_PRESETCTRL0_SRAM_CTRL2_RST_MASK)\r
16277 #define SYSCON_PRESETCTRL0_SRAM_CTRL3_RST_MASK   (0x20U)\r
16278 #define SYSCON_PRESETCTRL0_SRAM_CTRL3_RST_SHIFT  (5U)\r
16279 /*! SRAM_CTRL3_RST - SRAM Controller 3 reset control.\r
16280  *  0b1..Bloc is reset.\r
16281  *  0b0..Bloc is not reset.\r
16282  */\r
16283 #define SYSCON_PRESETCTRL0_SRAM_CTRL3_RST(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_SRAM_CTRL3_RST_SHIFT)) & SYSCON_PRESETCTRL0_SRAM_CTRL3_RST_MASK)\r
16284 #define SYSCON_PRESETCTRL0_SRAM_CTRL4_RST_MASK   (0x40U)\r
16285 #define SYSCON_PRESETCTRL0_SRAM_CTRL4_RST_SHIFT  (6U)\r
16286 /*! SRAM_CTRL4_RST - SRAM Controller 4 reset control.\r
16287  *  0b1..Bloc is reset.\r
16288  *  0b0..Bloc is not reset.\r
16289  */\r
16290 #define SYSCON_PRESETCTRL0_SRAM_CTRL4_RST(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_SRAM_CTRL4_RST_SHIFT)) & SYSCON_PRESETCTRL0_SRAM_CTRL4_RST_MASK)\r
16291 #define SYSCON_PRESETCTRL0_FLASH_RST_MASK        (0x80U)\r
16292 #define SYSCON_PRESETCTRL0_FLASH_RST_SHIFT       (7U)\r
16293 /*! FLASH_RST - Flash controller reset control.\r
16294  *  0b1..Bloc is reset.\r
16295  *  0b0..Bloc is not reset.\r
16296  */\r
16297 #define SYSCON_PRESETCTRL0_FLASH_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_FLASH_RST_SHIFT)) & SYSCON_PRESETCTRL0_FLASH_RST_MASK)\r
16298 #define SYSCON_PRESETCTRL0_FMC_RST_MASK          (0x100U)\r
16299 #define SYSCON_PRESETCTRL0_FMC_RST_SHIFT         (8U)\r
16300 /*! FMC_RST - FMC controller reset control.\r
16301  *  0b1..Bloc is reset.\r
16302  *  0b0..Bloc is not reset.\r
16303  */\r
16304 #define SYSCON_PRESETCTRL0_FMC_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_FMC_RST_SHIFT)) & SYSCON_PRESETCTRL0_FMC_RST_MASK)\r
16305 #define SYSCON_PRESETCTRL0_MUX0_RST_MASK         (0x800U)\r
16306 #define SYSCON_PRESETCTRL0_MUX0_RST_SHIFT        (11U)\r
16307 /*! MUX0_RST - Input Mux 0 reset control.\r
16308  *  0b1..Bloc is reset.\r
16309  *  0b0..Bloc is not reset.\r
16310  */\r
16311 #define SYSCON_PRESETCTRL0_MUX0_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_MUX0_RST_SHIFT)) & SYSCON_PRESETCTRL0_MUX0_RST_MASK)\r
16312 #define SYSCON_PRESETCTRL0_IOCON_RST_MASK        (0x2000U)\r
16313 #define SYSCON_PRESETCTRL0_IOCON_RST_SHIFT       (13U)\r
16314 /*! IOCON_RST - I/O controller reset control.\r
16315  *  0b1..Bloc is reset.\r
16316  *  0b0..Bloc is not reset.\r
16317  */\r
16318 #define SYSCON_PRESETCTRL0_IOCON_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_IOCON_RST_SHIFT)) & SYSCON_PRESETCTRL0_IOCON_RST_MASK)\r
16319 #define SYSCON_PRESETCTRL0_GPIO0_RST_MASK        (0x4000U)\r
16320 #define SYSCON_PRESETCTRL0_GPIO0_RST_SHIFT       (14U)\r
16321 /*! GPIO0_RST - GPIO0 reset control.\r
16322  *  0b1..Bloc is reset.\r
16323  *  0b0..Bloc is not reset.\r
16324  */\r
16325 #define SYSCON_PRESETCTRL0_GPIO0_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_GPIO0_RST_SHIFT)) & SYSCON_PRESETCTRL0_GPIO0_RST_MASK)\r
16326 #define SYSCON_PRESETCTRL0_GPIO1_RST_MASK        (0x8000U)\r
16327 #define SYSCON_PRESETCTRL0_GPIO1_RST_SHIFT       (15U)\r
16328 /*! GPIO1_RST - GPIO1 reset control.\r
16329  *  0b1..Bloc is reset.\r
16330  *  0b0..Bloc is not reset.\r
16331  */\r
16332 #define SYSCON_PRESETCTRL0_GPIO1_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_GPIO1_RST_SHIFT)) & SYSCON_PRESETCTRL0_GPIO1_RST_MASK)\r
16333 #define SYSCON_PRESETCTRL0_GPIO2_RST_MASK        (0x10000U)\r
16334 #define SYSCON_PRESETCTRL0_GPIO2_RST_SHIFT       (16U)\r
16335 /*! GPIO2_RST - GPIO2 reset control.\r
16336  *  0b1..Bloc is reset.\r
16337  *  0b0..Bloc is not reset.\r
16338  */\r
16339 #define SYSCON_PRESETCTRL0_GPIO2_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_GPIO2_RST_SHIFT)) & SYSCON_PRESETCTRL0_GPIO2_RST_MASK)\r
16340 #define SYSCON_PRESETCTRL0_GPIO3_RST_MASK        (0x20000U)\r
16341 #define SYSCON_PRESETCTRL0_GPIO3_RST_SHIFT       (17U)\r
16342 /*! GPIO3_RST - GPIO3 reset control.\r
16343  *  0b1..Bloc is reset.\r
16344  *  0b0..Bloc is not reset.\r
16345  */\r
16346 #define SYSCON_PRESETCTRL0_GPIO3_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_GPIO3_RST_SHIFT)) & SYSCON_PRESETCTRL0_GPIO3_RST_MASK)\r
16347 #define SYSCON_PRESETCTRL0_PINT_RST_MASK         (0x40000U)\r
16348 #define SYSCON_PRESETCTRL0_PINT_RST_SHIFT        (18U)\r
16349 /*! PINT_RST - Pin interrupt (PINT) reset control.\r
16350  *  0b1..Bloc is reset.\r
16351  *  0b0..Bloc is not reset.\r
16352  */\r
16353 #define SYSCON_PRESETCTRL0_PINT_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_PINT_RST_SHIFT)) & SYSCON_PRESETCTRL0_PINT_RST_MASK)\r
16354 #define SYSCON_PRESETCTRL0_GINT_RST_MASK         (0x80000U)\r
16355 #define SYSCON_PRESETCTRL0_GINT_RST_SHIFT        (19U)\r
16356 /*! GINT_RST - Group interrupt (GINT) reset control.\r
16357  *  0b1..Bloc is reset.\r
16358  *  0b0..Bloc is not reset.\r
16359  */\r
16360 #define SYSCON_PRESETCTRL0_GINT_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_GINT_RST_SHIFT)) & SYSCON_PRESETCTRL0_GINT_RST_MASK)\r
16361 #define SYSCON_PRESETCTRL0_DMA0_RST_MASK         (0x100000U)\r
16362 #define SYSCON_PRESETCTRL0_DMA0_RST_SHIFT        (20U)\r
16363 /*! DMA0_RST - DMA0 reset control.\r
16364  *  0b1..Bloc is reset.\r
16365  *  0b0..Bloc is not reset.\r
16366  */\r
16367 #define SYSCON_PRESETCTRL0_DMA0_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_DMA0_RST_SHIFT)) & SYSCON_PRESETCTRL0_DMA0_RST_MASK)\r
16368 #define SYSCON_PRESETCTRL0_CRCGEN_RST_MASK       (0x200000U)\r
16369 #define SYSCON_PRESETCTRL0_CRCGEN_RST_SHIFT      (21U)\r
16370 /*! CRCGEN_RST - CRCGEN reset control.\r
16371  *  0b1..Bloc is reset.\r
16372  *  0b0..Bloc is not reset.\r
16373  */\r
16374 #define SYSCON_PRESETCTRL0_CRCGEN_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_CRCGEN_RST_SHIFT)) & SYSCON_PRESETCTRL0_CRCGEN_RST_MASK)\r
16375 #define SYSCON_PRESETCTRL0_WWDT_RST_MASK         (0x400000U)\r
16376 #define SYSCON_PRESETCTRL0_WWDT_RST_SHIFT        (22U)\r
16377 /*! WWDT_RST - Watchdog Timer reset control.\r
16378  *  0b1..Bloc is reset.\r
16379  *  0b0..Bloc is not reset.\r
16380  */\r
16381 #define SYSCON_PRESETCTRL0_WWDT_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_WWDT_RST_SHIFT)) & SYSCON_PRESETCTRL0_WWDT_RST_MASK)\r
16382 #define SYSCON_PRESETCTRL0_RTC_RST_MASK          (0x800000U)\r
16383 #define SYSCON_PRESETCTRL0_RTC_RST_SHIFT         (23U)\r
16384 /*! RTC_RST - Real Time Clock (RTC) reset control.\r
16385  *  0b1..Bloc is reset.\r
16386  *  0b0..Bloc is not reset.\r
16387  */\r
16388 #define SYSCON_PRESETCTRL0_RTC_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_RTC_RST_SHIFT)) & SYSCON_PRESETCTRL0_RTC_RST_MASK)\r
16389 #define SYSCON_PRESETCTRL0_MAILBOX_RST_MASK      (0x4000000U)\r
16390 #define SYSCON_PRESETCTRL0_MAILBOX_RST_SHIFT     (26U)\r
16391 /*! MAILBOX_RST - Inter CPU communication Mailbox reset control.\r
16392  *  0b1..Bloc is reset.\r
16393  *  0b0..Bloc is not reset.\r
16394  */\r
16395 #define SYSCON_PRESETCTRL0_MAILBOX_RST(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_MAILBOX_RST_SHIFT)) & SYSCON_PRESETCTRL0_MAILBOX_RST_MASK)\r
16396 #define SYSCON_PRESETCTRL0_ADC_RST_MASK          (0x8000000U)\r
16397 #define SYSCON_PRESETCTRL0_ADC_RST_SHIFT         (27U)\r
16398 /*! ADC_RST - ADC reset control.\r
16399  *  0b1..Bloc is reset.\r
16400  *  0b0..Bloc is not reset.\r
16401  */\r
16402 #define SYSCON_PRESETCTRL0_ADC_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL0_ADC_RST_SHIFT)) & SYSCON_PRESETCTRL0_ADC_RST_MASK)\r
16403 /*! @} */\r
16404 \r
16405 /*! @name PRESETCTRL1 - Peripheral reset control 1 */\r
16406 /*! @{ */\r
16407 #define SYSCON_PRESETCTRL1_MRT_RST_MASK          (0x1U)\r
16408 #define SYSCON_PRESETCTRL1_MRT_RST_SHIFT         (0U)\r
16409 /*! MRT_RST - MRT reset control.\r
16410  *  0b1..Bloc is reset.\r
16411  *  0b0..Bloc is not reset.\r
16412  */\r
16413 #define SYSCON_PRESETCTRL1_MRT_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_MRT_RST_SHIFT)) & SYSCON_PRESETCTRL1_MRT_RST_MASK)\r
16414 #define SYSCON_PRESETCTRL1_OSTIMER0_RST_MASK     (0x2U)\r
16415 #define SYSCON_PRESETCTRL1_OSTIMER0_RST_SHIFT    (1U)\r
16416 /*! OSTIMER0_RST - OS Timer 0 reset control.\r
16417  *  0b1..Bloc is reset.\r
16418  *  0b0..Bloc is not reset.\r
16419  */\r
16420 #define SYSCON_PRESETCTRL1_OSTIMER0_RST(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_OSTIMER0_RST_SHIFT)) & SYSCON_PRESETCTRL1_OSTIMER0_RST_MASK)\r
16421 #define SYSCON_PRESETCTRL1_SCT0_RST_MASK         (0x4U)\r
16422 #define SYSCON_PRESETCTRL1_SCT0_RST_SHIFT        (2U)\r
16423 /*! SCT0_RST - SCT0 reset control.\r
16424  *  0b1..Bloc is reset.\r
16425  *  0b0..Bloc is not reset.\r
16426  */\r
16427 #define SYSCON_PRESETCTRL1_SCT0_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_SCT0_RST_SHIFT)) & SYSCON_PRESETCTRL1_SCT0_RST_MASK)\r
16428 #define SYSCON_PRESETCTRL1_SCTIPU_RST_MASK       (0x40U)\r
16429 #define SYSCON_PRESETCTRL1_SCTIPU_RST_SHIFT      (6U)\r
16430 /*! SCTIPU_RST - SCTIPU reset control.\r
16431  *  0b1..Bloc is reset.\r
16432  *  0b0..Bloc is not reset.\r
16433  */\r
16434 #define SYSCON_PRESETCTRL1_SCTIPU_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_SCTIPU_RST_SHIFT)) & SYSCON_PRESETCTRL1_SCTIPU_RST_MASK)\r
16435 #define SYSCON_PRESETCTRL1_UTICK0_RST_MASK       (0x400U)\r
16436 #define SYSCON_PRESETCTRL1_UTICK0_RST_SHIFT      (10U)\r
16437 /*! UTICK0_RST - UTICK0 reset control.\r
16438  *  0b1..Bloc is reset.\r
16439  *  0b0..Bloc is not reset.\r
16440  */\r
16441 #define SYSCON_PRESETCTRL1_UTICK0_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_UTICK0_RST_SHIFT)) & SYSCON_PRESETCTRL1_UTICK0_RST_MASK)\r
16442 #define SYSCON_PRESETCTRL1_FC0_RST_MASK          (0x800U)\r
16443 #define SYSCON_PRESETCTRL1_FC0_RST_SHIFT         (11U)\r
16444 /*! FC0_RST - FC0 reset control.\r
16445  *  0b1..Bloc is reset.\r
16446  *  0b0..Bloc is not reset.\r
16447  */\r
16448 #define SYSCON_PRESETCTRL1_FC0_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_FC0_RST_SHIFT)) & SYSCON_PRESETCTRL1_FC0_RST_MASK)\r
16449 #define SYSCON_PRESETCTRL1_FC1_RST_MASK          (0x1000U)\r
16450 #define SYSCON_PRESETCTRL1_FC1_RST_SHIFT         (12U)\r
16451 /*! FC1_RST - FC1 reset control.\r
16452  *  0b1..Bloc is reset.\r
16453  *  0b0..Bloc is not reset.\r
16454  */\r
16455 #define SYSCON_PRESETCTRL1_FC1_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_FC1_RST_SHIFT)) & SYSCON_PRESETCTRL1_FC1_RST_MASK)\r
16456 #define SYSCON_PRESETCTRL1_FC2_RST_MASK          (0x2000U)\r
16457 #define SYSCON_PRESETCTRL1_FC2_RST_SHIFT         (13U)\r
16458 /*! FC2_RST - FC2 reset control.\r
16459  *  0b1..Bloc is reset.\r
16460  *  0b0..Bloc is not reset.\r
16461  */\r
16462 #define SYSCON_PRESETCTRL1_FC2_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_FC2_RST_SHIFT)) & SYSCON_PRESETCTRL1_FC2_RST_MASK)\r
16463 #define SYSCON_PRESETCTRL1_FC3_RST_MASK          (0x4000U)\r
16464 #define SYSCON_PRESETCTRL1_FC3_RST_SHIFT         (14U)\r
16465 /*! FC3_RST - FC3 reset control.\r
16466  *  0b1..Bloc is reset.\r
16467  *  0b0..Bloc is not reset.\r
16468  */\r
16469 #define SYSCON_PRESETCTRL1_FC3_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_FC3_RST_SHIFT)) & SYSCON_PRESETCTRL1_FC3_RST_MASK)\r
16470 #define SYSCON_PRESETCTRL1_FC4_RST_MASK          (0x8000U)\r
16471 #define SYSCON_PRESETCTRL1_FC4_RST_SHIFT         (15U)\r
16472 /*! FC4_RST - FC4 reset control.\r
16473  *  0b1..Bloc is reset.\r
16474  *  0b0..Bloc is not reset.\r
16475  */\r
16476 #define SYSCON_PRESETCTRL1_FC4_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_FC4_RST_SHIFT)) & SYSCON_PRESETCTRL1_FC4_RST_MASK)\r
16477 #define SYSCON_PRESETCTRL1_FC5_RST_MASK          (0x10000U)\r
16478 #define SYSCON_PRESETCTRL1_FC5_RST_SHIFT         (16U)\r
16479 /*! FC5_RST - FC5 reset control.\r
16480  *  0b1..Bloc is reset.\r
16481  *  0b0..Bloc is not reset.\r
16482  */\r
16483 #define SYSCON_PRESETCTRL1_FC5_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_FC5_RST_SHIFT)) & SYSCON_PRESETCTRL1_FC5_RST_MASK)\r
16484 #define SYSCON_PRESETCTRL1_FC6_RST_MASK          (0x20000U)\r
16485 #define SYSCON_PRESETCTRL1_FC6_RST_SHIFT         (17U)\r
16486 /*! FC6_RST - FC6 reset control.\r
16487  *  0b1..Bloc is reset.\r
16488  *  0b0..Bloc is not reset.\r
16489  */\r
16490 #define SYSCON_PRESETCTRL1_FC6_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_FC6_RST_SHIFT)) & SYSCON_PRESETCTRL1_FC6_RST_MASK)\r
16491 #define SYSCON_PRESETCTRL1_FC7_RST_MASK          (0x40000U)\r
16492 #define SYSCON_PRESETCTRL1_FC7_RST_SHIFT         (18U)\r
16493 /*! FC7_RST - FC7 reset control.\r
16494  *  0b1..Bloc is reset.\r
16495  *  0b0..Bloc is not reset.\r
16496  */\r
16497 #define SYSCON_PRESETCTRL1_FC7_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_FC7_RST_SHIFT)) & SYSCON_PRESETCTRL1_FC7_RST_MASK)\r
16498 #define SYSCON_PRESETCTRL1_TIMER2_RST_MASK       (0x400000U)\r
16499 #define SYSCON_PRESETCTRL1_TIMER2_RST_SHIFT      (22U)\r
16500 /*! TIMER2_RST - Timer 2 reset control.\r
16501  *  0b1..Bloc is reset.\r
16502  *  0b0..Bloc is not reset.\r
16503  */\r
16504 #define SYSCON_PRESETCTRL1_TIMER2_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_TIMER2_RST_SHIFT)) & SYSCON_PRESETCTRL1_TIMER2_RST_MASK)\r
16505 #define SYSCON_PRESETCTRL1_USB0_DEV_RST_MASK     (0x2000000U)\r
16506 #define SYSCON_PRESETCTRL1_USB0_DEV_RST_SHIFT    (25U)\r
16507 /*! USB0_DEV_RST - USB0 DEV reset control.\r
16508  *  0b1..Bloc is reset.\r
16509  *  0b0..Bloc is not reset.\r
16510  */\r
16511 #define SYSCON_PRESETCTRL1_USB0_DEV_RST(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_USB0_DEV_RST_SHIFT)) & SYSCON_PRESETCTRL1_USB0_DEV_RST_MASK)\r
16512 #define SYSCON_PRESETCTRL1_TIMER0_RST_MASK       (0x4000000U)\r
16513 #define SYSCON_PRESETCTRL1_TIMER0_RST_SHIFT      (26U)\r
16514 /*! TIMER0_RST - Timer 0 reset control.\r
16515  *  0b1..Bloc is reset.\r
16516  *  0b0..Bloc is not reset.\r
16517  */\r
16518 #define SYSCON_PRESETCTRL1_TIMER0_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_TIMER0_RST_SHIFT)) & SYSCON_PRESETCTRL1_TIMER0_RST_MASK)\r
16519 #define SYSCON_PRESETCTRL1_TIMER1_RST_MASK       (0x8000000U)\r
16520 #define SYSCON_PRESETCTRL1_TIMER1_RST_SHIFT      (27U)\r
16521 /*! TIMER1_RST - Timer 1 reset control.\r
16522  *  0b1..Bloc is reset.\r
16523  *  0b0..Bloc is not reset.\r
16524  */\r
16525 #define SYSCON_PRESETCTRL1_TIMER1_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_TIMER1_RST_SHIFT)) & SYSCON_PRESETCTRL1_TIMER1_RST_MASK)\r
16526 #define SYSCON_PRESETCTRL1_PVT_RST_MASK          (0x10000000U)\r
16527 #define SYSCON_PRESETCTRL1_PVT_RST_SHIFT         (28U)\r
16528 /*! PVT_RST - PVT reset control.\r
16529  *  0b1..Bloc is reset.\r
16530  *  0b0..Bloc is not reset.\r
16531  */\r
16532 #define SYSCON_PRESETCTRL1_PVT_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_PVT_RST_SHIFT)) & SYSCON_PRESETCTRL1_PVT_RST_MASK)\r
16533 #define SYSCON_PRESETCTRL1_EZHA_RST_MASK         (0x40000000U)\r
16534 #define SYSCON_PRESETCTRL1_EZHA_RST_SHIFT        (30U)\r
16535 /*! EZHA_RST - EZH a reset control.\r
16536  *  0b1..Bloc is reset.\r
16537  *  0b0..Bloc is not reset.\r
16538  */\r
16539 #define SYSCON_PRESETCTRL1_EZHA_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_EZHA_RST_SHIFT)) & SYSCON_PRESETCTRL1_EZHA_RST_MASK)\r
16540 #define SYSCON_PRESETCTRL1_EZHB_RST_MASK         (0x80000000U)\r
16541 #define SYSCON_PRESETCTRL1_EZHB_RST_SHIFT        (31U)\r
16542 /*! EZHB_RST - EZH b reset control.\r
16543  *  0b1..Bloc is reset.\r
16544  *  0b0..Bloc is not reset.\r
16545  */\r
16546 #define SYSCON_PRESETCTRL1_EZHB_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL1_EZHB_RST_SHIFT)) & SYSCON_PRESETCTRL1_EZHB_RST_MASK)\r
16547 /*! @} */\r
16548 \r
16549 /*! @name PRESETCTRL2 - Peripheral reset control 2 */\r
16550 /*! @{ */\r
16551 #define SYSCON_PRESETCTRL2_DMA1_RST_MASK         (0x2U)\r
16552 #define SYSCON_PRESETCTRL2_DMA1_RST_SHIFT        (1U)\r
16553 /*! DMA1_RST - DMA1 reset control.\r
16554  *  0b1..Bloc is reset.\r
16555  *  0b0..Bloc is not reset.\r
16556  */\r
16557 #define SYSCON_PRESETCTRL2_DMA1_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_DMA1_RST_SHIFT)) & SYSCON_PRESETCTRL2_DMA1_RST_MASK)\r
16558 #define SYSCON_PRESETCTRL2_COMP_RST_MASK         (0x4U)\r
16559 #define SYSCON_PRESETCTRL2_COMP_RST_SHIFT        (2U)\r
16560 /*! COMP_RST - Comparator reset control.\r
16561  *  0b1..Bloc is reset.\r
16562  *  0b0..Bloc is not reset.\r
16563  */\r
16564 #define SYSCON_PRESETCTRL2_COMP_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_COMP_RST_SHIFT)) & SYSCON_PRESETCTRL2_COMP_RST_MASK)\r
16565 #define SYSCON_PRESETCTRL2_SDIO_RST_MASK         (0x8U)\r
16566 #define SYSCON_PRESETCTRL2_SDIO_RST_SHIFT        (3U)\r
16567 /*! SDIO_RST - SDIO reset control.\r
16568  *  0b1..Bloc is reset.\r
16569  *  0b0..Bloc is not reset.\r
16570  */\r
16571 #define SYSCON_PRESETCTRL2_SDIO_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_SDIO_RST_SHIFT)) & SYSCON_PRESETCTRL2_SDIO_RST_MASK)\r
16572 #define SYSCON_PRESETCTRL2_USB1_HOST_RST_MASK    (0x10U)\r
16573 #define SYSCON_PRESETCTRL2_USB1_HOST_RST_SHIFT   (4U)\r
16574 /*! USB1_HOST_RST - USB1 Host reset control.\r
16575  *  0b1..Bloc is reset.\r
16576  *  0b0..Bloc is not reset.\r
16577  */\r
16578 #define SYSCON_PRESETCTRL2_USB1_HOST_RST(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_USB1_HOST_RST_SHIFT)) & SYSCON_PRESETCTRL2_USB1_HOST_RST_MASK)\r
16579 #define SYSCON_PRESETCTRL2_USB1_DEV_RST_MASK     (0x20U)\r
16580 #define SYSCON_PRESETCTRL2_USB1_DEV_RST_SHIFT    (5U)\r
16581 /*! USB1_DEV_RST - USB1 dev reset control.\r
16582  *  0b1..Bloc is reset.\r
16583  *  0b0..Bloc is not reset.\r
16584  */\r
16585 #define SYSCON_PRESETCTRL2_USB1_DEV_RST(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_USB1_DEV_RST_SHIFT)) & SYSCON_PRESETCTRL2_USB1_DEV_RST_MASK)\r
16586 #define SYSCON_PRESETCTRL2_USB1_RAM_RST_MASK     (0x40U)\r
16587 #define SYSCON_PRESETCTRL2_USB1_RAM_RST_SHIFT    (6U)\r
16588 /*! USB1_RAM_RST - USB1 RAM reset control.\r
16589  *  0b1..Bloc is reset.\r
16590  *  0b0..Bloc is not reset.\r
16591  */\r
16592 #define SYSCON_PRESETCTRL2_USB1_RAM_RST(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_USB1_RAM_RST_SHIFT)) & SYSCON_PRESETCTRL2_USB1_RAM_RST_MASK)\r
16593 #define SYSCON_PRESETCTRL2_USB1_PHY_RST_MASK     (0x80U)\r
16594 #define SYSCON_PRESETCTRL2_USB1_PHY_RST_SHIFT    (7U)\r
16595 /*! USB1_PHY_RST - USB1 PHY reset control.\r
16596  *  0b1..Bloc is reset.\r
16597  *  0b0..Bloc is not reset.\r
16598  */\r
16599 #define SYSCON_PRESETCTRL2_USB1_PHY_RST(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_USB1_PHY_RST_SHIFT)) & SYSCON_PRESETCTRL2_USB1_PHY_RST_MASK)\r
16600 #define SYSCON_PRESETCTRL2_FREQME_RST_MASK       (0x100U)\r
16601 #define SYSCON_PRESETCTRL2_FREQME_RST_SHIFT      (8U)\r
16602 /*! FREQME_RST - Frequency meter reset control.\r
16603  *  0b1..Bloc is reset.\r
16604  *  0b0..Bloc is not reset.\r
16605  */\r
16606 #define SYSCON_PRESETCTRL2_FREQME_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_FREQME_RST_SHIFT)) & SYSCON_PRESETCTRL2_FREQME_RST_MASK)\r
16607 #define SYSCON_PRESETCTRL2_GPIO4_RST_MASK        (0x200U)\r
16608 #define SYSCON_PRESETCTRL2_GPIO4_RST_SHIFT       (9U)\r
16609 /*! GPIO4_RST - GPIO4 reset control.\r
16610  *  0b1..Bloc is reset.\r
16611  *  0b0..Bloc is not reset.\r
16612  */\r
16613 #define SYSCON_PRESETCTRL2_GPIO4_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_GPIO4_RST_SHIFT)) & SYSCON_PRESETCTRL2_GPIO4_RST_MASK)\r
16614 #define SYSCON_PRESETCTRL2_GPIO5_RST_MASK        (0x400U)\r
16615 #define SYSCON_PRESETCTRL2_GPIO5_RST_SHIFT       (10U)\r
16616 /*! GPIO5_RST - GPIO5 reset control.\r
16617  *  0b1..Bloc is reset.\r
16618  *  0b0..Bloc is not reset.\r
16619  */\r
16620 #define SYSCON_PRESETCTRL2_GPIO5_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_GPIO5_RST_SHIFT)) & SYSCON_PRESETCTRL2_GPIO5_RST_MASK)\r
16621 #define SYSCON_PRESETCTRL2_OTP_RST_MASK          (0x1000U)\r
16622 #define SYSCON_PRESETCTRL2_OTP_RST_SHIFT         (12U)\r
16623 /*! OTP_RST - OTP reset control.\r
16624  *  0b1..Bloc is reset.\r
16625  *  0b0..Bloc is not reset.\r
16626  */\r
16627 #define SYSCON_PRESETCTRL2_OTP_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_OTP_RST_SHIFT)) & SYSCON_PRESETCTRL2_OTP_RST_MASK)\r
16628 #define SYSCON_PRESETCTRL2_RNG_RST_MASK          (0x2000U)\r
16629 #define SYSCON_PRESETCTRL2_RNG_RST_SHIFT         (13U)\r
16630 /*! RNG_RST - RNG reset control.\r
16631  *  0b1..Bloc is reset.\r
16632  *  0b0..Bloc is not reset.\r
16633  */\r
16634 #define SYSCON_PRESETCTRL2_RNG_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_RNG_RST_SHIFT)) & SYSCON_PRESETCTRL2_RNG_RST_MASK)\r
16635 #define SYSCON_PRESETCTRL2_MUX1_RST_MASK         (0x4000U)\r
16636 #define SYSCON_PRESETCTRL2_MUX1_RST_SHIFT        (14U)\r
16637 /*! MUX1_RST - Peripheral Input Mux 1 reset control.\r
16638  *  0b1..Bloc is reset.\r
16639  *  0b0..Bloc is not reset.\r
16640  */\r
16641 #define SYSCON_PRESETCTRL2_MUX1_RST(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_MUX1_RST_SHIFT)) & SYSCON_PRESETCTRL2_MUX1_RST_MASK)\r
16642 #define SYSCON_PRESETCTRL2_USB0_HOSTM_RST_MASK   (0x10000U)\r
16643 #define SYSCON_PRESETCTRL2_USB0_HOSTM_RST_SHIFT  (16U)\r
16644 /*! USB0_HOSTM_RST - USB0 Host Master reset control.\r
16645  *  0b1..Bloc is reset.\r
16646  *  0b0..Bloc is not reset.\r
16647  */\r
16648 #define SYSCON_PRESETCTRL2_USB0_HOSTM_RST(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_USB0_HOSTM_RST_SHIFT)) & SYSCON_PRESETCTRL2_USB0_HOSTM_RST_MASK)\r
16649 #define SYSCON_PRESETCTRL2_USB0_HOSTS_RST_MASK   (0x20000U)\r
16650 #define SYSCON_PRESETCTRL2_USB0_HOSTS_RST_SHIFT  (17U)\r
16651 /*! USB0_HOSTS_RST - USB0 Host Slave reset control.\r
16652  *  0b1..Bloc is reset.\r
16653  *  0b0..Bloc is not reset.\r
16654  */\r
16655 #define SYSCON_PRESETCTRL2_USB0_HOSTS_RST(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_USB0_HOSTS_RST_SHIFT)) & SYSCON_PRESETCTRL2_USB0_HOSTS_RST_MASK)\r
16656 #define SYSCON_PRESETCTRL2_HASH0_RST_MASK        (0x40000U)\r
16657 #define SYSCON_PRESETCTRL2_HASH0_RST_SHIFT       (18U)\r
16658 /*! HASH0_RST - HASH0 reset control.\r
16659  *  0b1..Bloc is reset.\r
16660  *  0b0..Bloc is not reset.\r
16661  */\r
16662 #define SYSCON_PRESETCTRL2_HASH0_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_HASH0_RST_SHIFT)) & SYSCON_PRESETCTRL2_HASH0_RST_MASK)\r
16663 #define SYSCON_PRESETCTRL2_PQ_RST_MASK           (0x80000U)\r
16664 #define SYSCON_PRESETCTRL2_PQ_RST_SHIFT          (19U)\r
16665 /*! PQ_RST - Power Quad reset control.\r
16666  *  0b1..Bloc is reset.\r
16667  *  0b0..Bloc is not reset.\r
16668  */\r
16669 #define SYSCON_PRESETCTRL2_PQ_RST(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_PQ_RST_SHIFT)) & SYSCON_PRESETCTRL2_PQ_RST_MASK)\r
16670 #define SYSCON_PRESETCTRL2_PLULUT_RST_MASK       (0x100000U)\r
16671 #define SYSCON_PRESETCTRL2_PLULUT_RST_SHIFT      (20U)\r
16672 /*! PLULUT_RST - PLU LUT reset control.\r
16673  *  0b1..Bloc is reset.\r
16674  *  0b0..Bloc is not reset.\r
16675  */\r
16676 #define SYSCON_PRESETCTRL2_PLULUT_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_PLULUT_RST_SHIFT)) & SYSCON_PRESETCTRL2_PLULUT_RST_MASK)\r
16677 #define SYSCON_PRESETCTRL2_TIMER3_RST_MASK       (0x200000U)\r
16678 #define SYSCON_PRESETCTRL2_TIMER3_RST_SHIFT      (21U)\r
16679 /*! TIMER3_RST - Timer 3 reset control.\r
16680  *  0b1..Bloc is reset.\r
16681  *  0b0..Bloc is not reset.\r
16682  */\r
16683 #define SYSCON_PRESETCTRL2_TIMER3_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_TIMER3_RST_SHIFT)) & SYSCON_PRESETCTRL2_TIMER3_RST_MASK)\r
16684 #define SYSCON_PRESETCTRL2_TIMER4_RST_MASK       (0x400000U)\r
16685 #define SYSCON_PRESETCTRL2_TIMER4_RST_SHIFT      (22U)\r
16686 /*! TIMER4_RST - Timer 4 reset control.\r
16687  *  0b1..Bloc is reset.\r
16688  *  0b0..Bloc is not reset.\r
16689  */\r
16690 #define SYSCON_PRESETCTRL2_TIMER4_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_TIMER4_RST_SHIFT)) & SYSCON_PRESETCTRL2_TIMER4_RST_MASK)\r
16691 #define SYSCON_PRESETCTRL2_PUF_RST_MASK          (0x800000U)\r
16692 #define SYSCON_PRESETCTRL2_PUF_RST_SHIFT         (23U)\r
16693 /*! PUF_RST - PUF reset control reset control.\r
16694  *  0b1..Bloc is reset.\r
16695  *  0b0..Bloc is not reset.\r
16696  */\r
16697 #define SYSCON_PRESETCTRL2_PUF_RST(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_PUF_RST_SHIFT)) & SYSCON_PRESETCTRL2_PUF_RST_MASK)\r
16698 #define SYSCON_PRESETCTRL2_CASPER_RST_MASK       (0x1000000U)\r
16699 #define SYSCON_PRESETCTRL2_CASPER_RST_SHIFT      (24U)\r
16700 /*! CASPER_RST - Casper reset control.\r
16701  *  0b1..Bloc is reset.\r
16702  *  0b0..Bloc is not reset.\r
16703  */\r
16704 #define SYSCON_PRESETCTRL2_CASPER_RST(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_CASPER_RST_SHIFT)) & SYSCON_PRESETCTRL2_CASPER_RST_MASK)\r
16705 #define SYSCON_PRESETCTRL2_CAPT0_RST_MASK        (0x2000000U)\r
16706 #define SYSCON_PRESETCTRL2_CAPT0_RST_SHIFT       (25U)\r
16707 /*! CAPT0_RST - CAPT0 reset control.\r
16708  *  0b1..Bloc is reset.\r
16709  *  0b0..Bloc is not reset.\r
16710  */\r
16711 #define SYSCON_PRESETCTRL2_CAPT0_RST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_CAPT0_RST_SHIFT)) & SYSCON_PRESETCTRL2_CAPT0_RST_MASK)\r
16712 #define SYSCON_PRESETCTRL2_ANALOG_CTRL_RST_MASK  (0x8000000U)\r
16713 #define SYSCON_PRESETCTRL2_ANALOG_CTRL_RST_SHIFT (27U)\r
16714 /*! ANALOG_CTRL_RST - analog control reset control.\r
16715  *  0b1..Bloc is reset.\r
16716  *  0b0..Bloc is not reset.\r
16717  */\r
16718 #define SYSCON_PRESETCTRL2_ANALOG_CTRL_RST(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_ANALOG_CTRL_RST_SHIFT)) & SYSCON_PRESETCTRL2_ANALOG_CTRL_RST_MASK)\r
16719 #define SYSCON_PRESETCTRL2_HS_LSPI_RST_MASK      (0x10000000U)\r
16720 #define SYSCON_PRESETCTRL2_HS_LSPI_RST_SHIFT     (28U)\r
16721 /*! HS_LSPI_RST - HS LSPI reset control.\r
16722  *  0b1..Bloc is reset.\r
16723  *  0b0..Bloc is not reset.\r
16724  */\r
16725 #define SYSCON_PRESETCTRL2_HS_LSPI_RST(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_HS_LSPI_RST_SHIFT)) & SYSCON_PRESETCTRL2_HS_LSPI_RST_MASK)\r
16726 #define SYSCON_PRESETCTRL2_GPIO_SEC_RST_MASK     (0x20000000U)\r
16727 #define SYSCON_PRESETCTRL2_GPIO_SEC_RST_SHIFT    (29U)\r
16728 /*! GPIO_SEC_RST - GPIO secure reset control.\r
16729  *  0b1..Bloc is reset.\r
16730  *  0b0..Bloc is not reset.\r
16731  */\r
16732 #define SYSCON_PRESETCTRL2_GPIO_SEC_RST(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_GPIO_SEC_RST_SHIFT)) & SYSCON_PRESETCTRL2_GPIO_SEC_RST_MASK)\r
16733 #define SYSCON_PRESETCTRL2_GPIO_SEC_INT_RST_MASK (0x40000000U)\r
16734 #define SYSCON_PRESETCTRL2_GPIO_SEC_INT_RST_SHIFT (30U)\r
16735 /*! GPIO_SEC_INT_RST - GPIO secure int reset control.\r
16736  *  0b1..Bloc is reset.\r
16737  *  0b0..Bloc is not reset.\r
16738  */\r
16739 #define SYSCON_PRESETCTRL2_GPIO_SEC_INT_RST(x)   (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRL2_GPIO_SEC_INT_RST_SHIFT)) & SYSCON_PRESETCTRL2_GPIO_SEC_INT_RST_MASK)\r
16740 /*! @} */\r
16741 \r
16742 /*! @name PRESETCTRLX - Peripheral reset control register */\r
16743 /*! @{ */\r
16744 #define SYSCON_PRESETCTRLX_DATA_MASK             (0xFFFFFFFFU)\r
16745 #define SYSCON_PRESETCTRLX_DATA_SHIFT            (0U)\r
16746 #define SYSCON_PRESETCTRLX_DATA(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRLX_DATA_SHIFT)) & SYSCON_PRESETCTRLX_DATA_MASK)\r
16747 /*! @} */\r
16748 \r
16749 /* The count of SYSCON_PRESETCTRLX */\r
16750 #define SYSCON_PRESETCTRLX_COUNT                 (3U)\r
16751 \r
16752 /*! @name PRESETCTRLSET - Peripheral reset control set register */\r
16753 /*! @{ */\r
16754 #define SYSCON_PRESETCTRLSET_DATA_MASK           (0xFFFFFFFFU)\r
16755 #define SYSCON_PRESETCTRLSET_DATA_SHIFT          (0U)\r
16756 #define SYSCON_PRESETCTRLSET_DATA(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRLSET_DATA_SHIFT)) & SYSCON_PRESETCTRLSET_DATA_MASK)\r
16757 /*! @} */\r
16758 \r
16759 /* The count of SYSCON_PRESETCTRLSET */\r
16760 #define SYSCON_PRESETCTRLSET_COUNT               (3U)\r
16761 \r
16762 /*! @name PRESETCTRLCLR - Peripheral reset contro clearl register */\r
16763 /*! @{ */\r
16764 #define SYSCON_PRESETCTRLCLR_DATA_MASK           (0xFFFFFFFFU)\r
16765 #define SYSCON_PRESETCTRLCLR_DATA_SHIFT          (0U)\r
16766 #define SYSCON_PRESETCTRLCLR_DATA(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PRESETCTRLCLR_DATA_SHIFT)) & SYSCON_PRESETCTRLCLR_DATA_MASK)\r
16767 /*! @} */\r
16768 \r
16769 /* The count of SYSCON_PRESETCTRLCLR */\r
16770 #define SYSCON_PRESETCTRLCLR_COUNT               (3U)\r
16771 \r
16772 /*! @name SWR_RESET - generate a software_reset */\r
16773 /*! @{ */\r
16774 #define SYSCON_SWR_RESET_SWR_RESET_MASK          (0xFFFFFFFFU)\r
16775 #define SYSCON_SWR_RESET_SWR_RESET_SHIFT         (0U)\r
16776 /*! SWR_RESET - Write 0x5A00_0001 to generate a software_reset.\r
16777  *  0b01011010000000000000000000000001..Generate a software reset.\r
16778  *  0b00000000000000000000000000000000..Bloc is not reset.\r
16779  */\r
16780 #define SYSCON_SWR_RESET_SWR_RESET(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_SWR_RESET_SWR_RESET_SHIFT)) & SYSCON_SWR_RESET_SWR_RESET_MASK)\r
16781 /*! @} */\r
16782 \r
16783 /*! @name AHBCLKCTRL0 - AHB Clock control 0 */\r
16784 /*! @{ */\r
16785 #define SYSCON_AHBCLKCTRL0_ROM_MASK              (0x2U)\r
16786 #define SYSCON_AHBCLKCTRL0_ROM_SHIFT             (1U)\r
16787 /*! ROM - Enables the clock for the ROM.\r
16788  *  0b1..Enable Clock.\r
16789  *  0b0..Disable Clock.\r
16790  */\r
16791 #define SYSCON_AHBCLKCTRL0_ROM(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_ROM_SHIFT)) & SYSCON_AHBCLKCTRL0_ROM_MASK)\r
16792 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL1_MASK       (0x8U)\r
16793 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL1_SHIFT      (3U)\r
16794 /*! SRAM_CTRL1 - Enables the clock for the SRAM Controller 1.\r
16795  *  0b1..Enable Clock.\r
16796  *  0b0..Disable Clock.\r
16797  */\r
16798 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL1(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_SRAM_CTRL1_SHIFT)) & SYSCON_AHBCLKCTRL0_SRAM_CTRL1_MASK)\r
16799 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL2_MASK       (0x10U)\r
16800 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL2_SHIFT      (4U)\r
16801 /*! SRAM_CTRL2 - Enables the clock for the SRAM Controller 2.\r
16802  *  0b1..Enable Clock.\r
16803  *  0b0..Disable Clock.\r
16804  */\r
16805 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL2(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_SRAM_CTRL2_SHIFT)) & SYSCON_AHBCLKCTRL0_SRAM_CTRL2_MASK)\r
16806 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL3_MASK       (0x20U)\r
16807 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL3_SHIFT      (5U)\r
16808 /*! SRAM_CTRL3 - Enables the clock for the SRAM Controller 3.\r
16809  *  0b1..Enable Clock.\r
16810  *  0b0..Disable Clock.\r
16811  */\r
16812 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL3(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_SRAM_CTRL3_SHIFT)) & SYSCON_AHBCLKCTRL0_SRAM_CTRL3_MASK)\r
16813 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL4_MASK       (0x40U)\r
16814 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL4_SHIFT      (6U)\r
16815 /*! SRAM_CTRL4 - Enables the clock for the SRAM Controller 4.\r
16816  *  0b1..Enable Clock.\r
16817  *  0b0..Disable Clock.\r
16818  */\r
16819 #define SYSCON_AHBCLKCTRL0_SRAM_CTRL4(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_SRAM_CTRL4_SHIFT)) & SYSCON_AHBCLKCTRL0_SRAM_CTRL4_MASK)\r
16820 #define SYSCON_AHBCLKCTRL0_FLASH_MASK            (0x80U)\r
16821 #define SYSCON_AHBCLKCTRL0_FLASH_SHIFT           (7U)\r
16822 /*! FLASH - Enables the clock for the Flash controller.\r
16823  *  0b1..Enable Clock.\r
16824  *  0b0..Disable Clock.\r
16825  */\r
16826 #define SYSCON_AHBCLKCTRL0_FLASH(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_FLASH_SHIFT)) & SYSCON_AHBCLKCTRL0_FLASH_MASK)\r
16827 #define SYSCON_AHBCLKCTRL0_FMC_MASK              (0x100U)\r
16828 #define SYSCON_AHBCLKCTRL0_FMC_SHIFT             (8U)\r
16829 /*! FMC - Enables the clock for the FMC controller.\r
16830  *  0b1..Enable Clock.\r
16831  *  0b0..Disable Clock.\r
16832  */\r
16833 #define SYSCON_AHBCLKCTRL0_FMC(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_FMC_SHIFT)) & SYSCON_AHBCLKCTRL0_FMC_MASK)\r
16834 #define SYSCON_AHBCLKCTRL0_MUX0_MASK             (0x800U)\r
16835 #define SYSCON_AHBCLKCTRL0_MUX0_SHIFT            (11U)\r
16836 /*! MUX0 - Enables the clock for the Input Mux 0.\r
16837  *  0b1..Enable Clock.\r
16838  *  0b0..Disable Clock.\r
16839  */\r
16840 #define SYSCON_AHBCLKCTRL0_MUX0(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_MUX0_SHIFT)) & SYSCON_AHBCLKCTRL0_MUX0_MASK)\r
16841 #define SYSCON_AHBCLKCTRL0_IOCON_MASK            (0x2000U)\r
16842 #define SYSCON_AHBCLKCTRL0_IOCON_SHIFT           (13U)\r
16843 /*! IOCON - Enables the clock for the I/O controller.\r
16844  *  0b1..Enable Clock.\r
16845  *  0b0..Disable Clock.\r
16846  */\r
16847 #define SYSCON_AHBCLKCTRL0_IOCON(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_IOCON_SHIFT)) & SYSCON_AHBCLKCTRL0_IOCON_MASK)\r
16848 #define SYSCON_AHBCLKCTRL0_GPIO0_MASK            (0x4000U)\r
16849 #define SYSCON_AHBCLKCTRL0_GPIO0_SHIFT           (14U)\r
16850 /*! GPIO0 - Enables the clock for the GPIO0.\r
16851  *  0b1..Enable Clock.\r
16852  *  0b0..Disable Clock.\r
16853  */\r
16854 #define SYSCON_AHBCLKCTRL0_GPIO0(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_GPIO0_SHIFT)) & SYSCON_AHBCLKCTRL0_GPIO0_MASK)\r
16855 #define SYSCON_AHBCLKCTRL0_GPIO1_MASK            (0x8000U)\r
16856 #define SYSCON_AHBCLKCTRL0_GPIO1_SHIFT           (15U)\r
16857 /*! GPIO1 - Enables the clock for the GPIO1.\r
16858  *  0b1..Enable Clock.\r
16859  *  0b0..Disable Clock.\r
16860  */\r
16861 #define SYSCON_AHBCLKCTRL0_GPIO1(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_GPIO1_SHIFT)) & SYSCON_AHBCLKCTRL0_GPIO1_MASK)\r
16862 #define SYSCON_AHBCLKCTRL0_GPIO2_MASK            (0x10000U)\r
16863 #define SYSCON_AHBCLKCTRL0_GPIO2_SHIFT           (16U)\r
16864 /*! GPIO2 - Enables the clock for the GPIO2.\r
16865  *  0b1..Enable Clock.\r
16866  *  0b0..Disable Clock.\r
16867  */\r
16868 #define SYSCON_AHBCLKCTRL0_GPIO2(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_GPIO2_SHIFT)) & SYSCON_AHBCLKCTRL0_GPIO2_MASK)\r
16869 #define SYSCON_AHBCLKCTRL0_GPIO3_MASK            (0x20000U)\r
16870 #define SYSCON_AHBCLKCTRL0_GPIO3_SHIFT           (17U)\r
16871 /*! GPIO3 - Enables the clock for the GPIO3.\r
16872  *  0b1..Enable Clock.\r
16873  *  0b0..Disable Clock.\r
16874  */\r
16875 #define SYSCON_AHBCLKCTRL0_GPIO3(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_GPIO3_SHIFT)) & SYSCON_AHBCLKCTRL0_GPIO3_MASK)\r
16876 #define SYSCON_AHBCLKCTRL0_PINT_MASK             (0x40000U)\r
16877 #define SYSCON_AHBCLKCTRL0_PINT_SHIFT            (18U)\r
16878 /*! PINT - Enables the clock for the Pin interrupt (PINT).\r
16879  *  0b1..Enable Clock.\r
16880  *  0b0..Disable Clock.\r
16881  */\r
16882 #define SYSCON_AHBCLKCTRL0_PINT(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_PINT_SHIFT)) & SYSCON_AHBCLKCTRL0_PINT_MASK)\r
16883 #define SYSCON_AHBCLKCTRL0_GINT_MASK             (0x80000U)\r
16884 #define SYSCON_AHBCLKCTRL0_GINT_SHIFT            (19U)\r
16885 /*! GINT - Enables the clock for the Group interrupt (GINT).\r
16886  *  0b1..Enable Clock.\r
16887  *  0b0..Disable Clock.\r
16888  */\r
16889 #define SYSCON_AHBCLKCTRL0_GINT(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_GINT_SHIFT)) & SYSCON_AHBCLKCTRL0_GINT_MASK)\r
16890 #define SYSCON_AHBCLKCTRL0_DMA0_MASK             (0x100000U)\r
16891 #define SYSCON_AHBCLKCTRL0_DMA0_SHIFT            (20U)\r
16892 /*! DMA0 - Enables the clock for the DMA0.\r
16893  *  0b1..Enable Clock.\r
16894  *  0b0..Disable Clock.\r
16895  */\r
16896 #define SYSCON_AHBCLKCTRL0_DMA0(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_DMA0_SHIFT)) & SYSCON_AHBCLKCTRL0_DMA0_MASK)\r
16897 #define SYSCON_AHBCLKCTRL0_CRCGEN_MASK           (0x200000U)\r
16898 #define SYSCON_AHBCLKCTRL0_CRCGEN_SHIFT          (21U)\r
16899 /*! CRCGEN - Enables the clock for the CRCGEN.\r
16900  *  0b1..Enable Clock.\r
16901  *  0b0..Disable Clock.\r
16902  */\r
16903 #define SYSCON_AHBCLKCTRL0_CRCGEN(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_CRCGEN_SHIFT)) & SYSCON_AHBCLKCTRL0_CRCGEN_MASK)\r
16904 #define SYSCON_AHBCLKCTRL0_WWDT_MASK             (0x400000U)\r
16905 #define SYSCON_AHBCLKCTRL0_WWDT_SHIFT            (22U)\r
16906 /*! WWDT - Enables the clock for the Watchdog Timer.\r
16907  *  0b1..Enable Clock.\r
16908  *  0b0..Disable Clock.\r
16909  */\r
16910 #define SYSCON_AHBCLKCTRL0_WWDT(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_WWDT_SHIFT)) & SYSCON_AHBCLKCTRL0_WWDT_MASK)\r
16911 #define SYSCON_AHBCLKCTRL0_RTC_MASK              (0x800000U)\r
16912 #define SYSCON_AHBCLKCTRL0_RTC_SHIFT             (23U)\r
16913 /*! RTC - Enables the clock for the Real Time Clock (RTC).\r
16914  *  0b1..Enable Clock.\r
16915  *  0b0..Disable Clock.\r
16916  */\r
16917 #define SYSCON_AHBCLKCTRL0_RTC(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_RTC_SHIFT)) & SYSCON_AHBCLKCTRL0_RTC_MASK)\r
16918 #define SYSCON_AHBCLKCTRL0_MAILBOX_MASK          (0x4000000U)\r
16919 #define SYSCON_AHBCLKCTRL0_MAILBOX_SHIFT         (26U)\r
16920 /*! MAILBOX - Enables the clock for the Inter CPU communication Mailbox.\r
16921  *  0b1..Enable Clock.\r
16922  *  0b0..Disable Clock.\r
16923  */\r
16924 #define SYSCON_AHBCLKCTRL0_MAILBOX(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_MAILBOX_SHIFT)) & SYSCON_AHBCLKCTRL0_MAILBOX_MASK)\r
16925 #define SYSCON_AHBCLKCTRL0_ADC_MASK              (0x8000000U)\r
16926 #define SYSCON_AHBCLKCTRL0_ADC_SHIFT             (27U)\r
16927 /*! ADC - Enables the clock for the ADC.\r
16928  *  0b1..Enable Clock.\r
16929  *  0b0..Disable Clock.\r
16930  */\r
16931 #define SYSCON_AHBCLKCTRL0_ADC(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL0_ADC_SHIFT)) & SYSCON_AHBCLKCTRL0_ADC_MASK)\r
16932 /*! @} */\r
16933 \r
16934 /*! @name AHBCLKCTRL1 - AHB Clock control 1 */\r
16935 /*! @{ */\r
16936 #define SYSCON_AHBCLKCTRL1_MRT_MASK              (0x1U)\r
16937 #define SYSCON_AHBCLKCTRL1_MRT_SHIFT             (0U)\r
16938 /*! MRT - Enables the clock for the MRT.\r
16939  *  0b1..Enable Clock.\r
16940  *  0b0..Disable Clock.\r
16941  */\r
16942 #define SYSCON_AHBCLKCTRL1_MRT(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_MRT_SHIFT)) & SYSCON_AHBCLKCTRL1_MRT_MASK)\r
16943 #define SYSCON_AHBCLKCTRL1_OSTIMER0_MASK         (0x2U)\r
16944 #define SYSCON_AHBCLKCTRL1_OSTIMER0_SHIFT        (1U)\r
16945 /*! OSTIMER0 - Enables the clock for the OS Timer 0.\r
16946  *  0b1..Enable Clock.\r
16947  *  0b0..Disable Clock.\r
16948  */\r
16949 #define SYSCON_AHBCLKCTRL1_OSTIMER0(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_OSTIMER0_SHIFT)) & SYSCON_AHBCLKCTRL1_OSTIMER0_MASK)\r
16950 #define SYSCON_AHBCLKCTRL1_SCT0_MASK             (0x4U)\r
16951 #define SYSCON_AHBCLKCTRL1_SCT0_SHIFT            (2U)\r
16952 /*! SCT0 - Enables the clock for the SCT0.\r
16953  *  0b1..Enable Clock.\r
16954  *  0b0..Disable Clock.\r
16955  */\r
16956 #define SYSCON_AHBCLKCTRL1_SCT0(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_SCT0_SHIFT)) & SYSCON_AHBCLKCTRL1_SCT0_MASK)\r
16957 #define SYSCON_AHBCLKCTRL1_SCTIPU_MASK           (0x40U)\r
16958 #define SYSCON_AHBCLKCTRL1_SCTIPU_SHIFT          (6U)\r
16959 /*! SCTIPU - Enables the clock for the SCTIPU.\r
16960  *  0b1..Enable Clock.\r
16961  *  0b0..Disable Clock.\r
16962  */\r
16963 #define SYSCON_AHBCLKCTRL1_SCTIPU(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_SCTIPU_SHIFT)) & SYSCON_AHBCLKCTRL1_SCTIPU_MASK)\r
16964 #define SYSCON_AHBCLKCTRL1_UTICK0_MASK           (0x400U)\r
16965 #define SYSCON_AHBCLKCTRL1_UTICK0_SHIFT          (10U)\r
16966 /*! UTICK0 - Enables the clock for the UTICK0.\r
16967  *  0b1..Enable Clock.\r
16968  *  0b0..Disable Clock.\r
16969  */\r
16970 #define SYSCON_AHBCLKCTRL1_UTICK0(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_UTICK0_SHIFT)) & SYSCON_AHBCLKCTRL1_UTICK0_MASK)\r
16971 #define SYSCON_AHBCLKCTRL1_FC0_MASK              (0x800U)\r
16972 #define SYSCON_AHBCLKCTRL1_FC0_SHIFT             (11U)\r
16973 /*! FC0 - Enables the clock for the FC0.\r
16974  *  0b1..Enable Clock.\r
16975  *  0b0..Disable Clock.\r
16976  */\r
16977 #define SYSCON_AHBCLKCTRL1_FC0(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_FC0_SHIFT)) & SYSCON_AHBCLKCTRL1_FC0_MASK)\r
16978 #define SYSCON_AHBCLKCTRL1_FC1_MASK              (0x1000U)\r
16979 #define SYSCON_AHBCLKCTRL1_FC1_SHIFT             (12U)\r
16980 /*! FC1 - Enables the clock for the FC1.\r
16981  *  0b1..Enable Clock.\r
16982  *  0b0..Disable Clock.\r
16983  */\r
16984 #define SYSCON_AHBCLKCTRL1_FC1(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_FC1_SHIFT)) & SYSCON_AHBCLKCTRL1_FC1_MASK)\r
16985 #define SYSCON_AHBCLKCTRL1_FC2_MASK              (0x2000U)\r
16986 #define SYSCON_AHBCLKCTRL1_FC2_SHIFT             (13U)\r
16987 /*! FC2 - Enables the clock for the FC2.\r
16988  *  0b1..Enable Clock.\r
16989  *  0b0..Disable Clock.\r
16990  */\r
16991 #define SYSCON_AHBCLKCTRL1_FC2(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_FC2_SHIFT)) & SYSCON_AHBCLKCTRL1_FC2_MASK)\r
16992 #define SYSCON_AHBCLKCTRL1_FC3_MASK              (0x4000U)\r
16993 #define SYSCON_AHBCLKCTRL1_FC3_SHIFT             (14U)\r
16994 /*! FC3 - Enables the clock for the FC3.\r
16995  *  0b1..Enable Clock.\r
16996  *  0b0..Disable Clock.\r
16997  */\r
16998 #define SYSCON_AHBCLKCTRL1_FC3(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_FC3_SHIFT)) & SYSCON_AHBCLKCTRL1_FC3_MASK)\r
16999 #define SYSCON_AHBCLKCTRL1_FC4_MASK              (0x8000U)\r
17000 #define SYSCON_AHBCLKCTRL1_FC4_SHIFT             (15U)\r
17001 /*! FC4 - Enables the clock for the FC4.\r
17002  *  0b1..Enable Clock.\r
17003  *  0b0..Disable Clock.\r
17004  */\r
17005 #define SYSCON_AHBCLKCTRL1_FC4(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_FC4_SHIFT)) & SYSCON_AHBCLKCTRL1_FC4_MASK)\r
17006 #define SYSCON_AHBCLKCTRL1_FC5_MASK              (0x10000U)\r
17007 #define SYSCON_AHBCLKCTRL1_FC5_SHIFT             (16U)\r
17008 /*! FC5 - Enables the clock for the FC5.\r
17009  *  0b1..Enable Clock.\r
17010  *  0b0..Disable Clock.\r
17011  */\r
17012 #define SYSCON_AHBCLKCTRL1_FC5(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_FC5_SHIFT)) & SYSCON_AHBCLKCTRL1_FC5_MASK)\r
17013 #define SYSCON_AHBCLKCTRL1_FC6_MASK              (0x20000U)\r
17014 #define SYSCON_AHBCLKCTRL1_FC6_SHIFT             (17U)\r
17015 /*! FC6 - Enables the clock for the FC6.\r
17016  *  0b1..Enable Clock.\r
17017  *  0b0..Disable Clock.\r
17018  */\r
17019 #define SYSCON_AHBCLKCTRL1_FC6(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_FC6_SHIFT)) & SYSCON_AHBCLKCTRL1_FC6_MASK)\r
17020 #define SYSCON_AHBCLKCTRL1_FC7_MASK              (0x40000U)\r
17021 #define SYSCON_AHBCLKCTRL1_FC7_SHIFT             (18U)\r
17022 /*! FC7 - Enables the clock for the FC7.\r
17023  *  0b1..Enable Clock.\r
17024  *  0b0..Disable Clock.\r
17025  */\r
17026 #define SYSCON_AHBCLKCTRL1_FC7(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_FC7_SHIFT)) & SYSCON_AHBCLKCTRL1_FC7_MASK)\r
17027 #define SYSCON_AHBCLKCTRL1_TIMER2_MASK           (0x400000U)\r
17028 #define SYSCON_AHBCLKCTRL1_TIMER2_SHIFT          (22U)\r
17029 /*! TIMER2 - Enables the clock for the Timer 2.\r
17030  *  0b1..Enable Clock.\r
17031  *  0b0..Disable Clock.\r
17032  */\r
17033 #define SYSCON_AHBCLKCTRL1_TIMER2(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_TIMER2_SHIFT)) & SYSCON_AHBCLKCTRL1_TIMER2_MASK)\r
17034 #define SYSCON_AHBCLKCTRL1_USB0_DEV_MASK         (0x2000000U)\r
17035 #define SYSCON_AHBCLKCTRL1_USB0_DEV_SHIFT        (25U)\r
17036 /*! USB0_DEV - Enables the clock for the USB0 DEV.\r
17037  *  0b1..Enable Clock.\r
17038  *  0b0..Disable Clock.\r
17039  */\r
17040 #define SYSCON_AHBCLKCTRL1_USB0_DEV(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_USB0_DEV_SHIFT)) & SYSCON_AHBCLKCTRL1_USB0_DEV_MASK)\r
17041 #define SYSCON_AHBCLKCTRL1_TIMER0_MASK           (0x4000000U)\r
17042 #define SYSCON_AHBCLKCTRL1_TIMER0_SHIFT          (26U)\r
17043 /*! TIMER0 - Enables the clock for the Timer 0.\r
17044  *  0b1..Enable Clock.\r
17045  *  0b0..Disable Clock.\r
17046  */\r
17047 #define SYSCON_AHBCLKCTRL1_TIMER0(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_TIMER0_SHIFT)) & SYSCON_AHBCLKCTRL1_TIMER0_MASK)\r
17048 #define SYSCON_AHBCLKCTRL1_TIMER1_MASK           (0x8000000U)\r
17049 #define SYSCON_AHBCLKCTRL1_TIMER1_SHIFT          (27U)\r
17050 /*! TIMER1 - Enables the clock for the Timer 1.\r
17051  *  0b1..Enable Clock.\r
17052  *  0b0..Disable Clock.\r
17053  */\r
17054 #define SYSCON_AHBCLKCTRL1_TIMER1(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_TIMER1_SHIFT)) & SYSCON_AHBCLKCTRL1_TIMER1_MASK)\r
17055 #define SYSCON_AHBCLKCTRL1_PVT_MASK              (0x10000000U)\r
17056 #define SYSCON_AHBCLKCTRL1_PVT_SHIFT             (28U)\r
17057 /*! PVT - Enables the clock for the PVT.\r
17058  *  0b1..Enable Clock.\r
17059  *  0b0..Disable Clock.\r
17060  */\r
17061 #define SYSCON_AHBCLKCTRL1_PVT(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_PVT_SHIFT)) & SYSCON_AHBCLKCTRL1_PVT_MASK)\r
17062 #define SYSCON_AHBCLKCTRL1_EZHA_MASK             (0x40000000U)\r
17063 #define SYSCON_AHBCLKCTRL1_EZHA_SHIFT            (30U)\r
17064 /*! EZHA - Enables the clock for the EZH a.\r
17065  *  0b1..Enable Clock.\r
17066  *  0b0..Disable Clock.\r
17067  */\r
17068 #define SYSCON_AHBCLKCTRL1_EZHA(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_EZHA_SHIFT)) & SYSCON_AHBCLKCTRL1_EZHA_MASK)\r
17069 #define SYSCON_AHBCLKCTRL1_EZHB_MASK             (0x80000000U)\r
17070 #define SYSCON_AHBCLKCTRL1_EZHB_SHIFT            (31U)\r
17071 /*! EZHB - Enables the clock for the EZH b.\r
17072  *  0b1..Enable Clock.\r
17073  *  0b0..Disable Clock.\r
17074  */\r
17075 #define SYSCON_AHBCLKCTRL1_EZHB(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL1_EZHB_SHIFT)) & SYSCON_AHBCLKCTRL1_EZHB_MASK)\r
17076 /*! @} */\r
17077 \r
17078 /*! @name AHBCLKCTRL2 - AHB Clock control 2 */\r
17079 /*! @{ */\r
17080 #define SYSCON_AHBCLKCTRL2_DMA1_MASK             (0x2U)\r
17081 #define SYSCON_AHBCLKCTRL2_DMA1_SHIFT            (1U)\r
17082 /*! DMA1 - Enables the clock for the DMA1.\r
17083  *  0b1..Enable Clock.\r
17084  *  0b0..Disable Clock.\r
17085  */\r
17086 #define SYSCON_AHBCLKCTRL2_DMA1(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_DMA1_SHIFT)) & SYSCON_AHBCLKCTRL2_DMA1_MASK)\r
17087 #define SYSCON_AHBCLKCTRL2_COMP_MASK             (0x4U)\r
17088 #define SYSCON_AHBCLKCTRL2_COMP_SHIFT            (2U)\r
17089 /*! COMP - Enables the clock for the Comparator.\r
17090  *  0b1..Enable Clock.\r
17091  *  0b0..Disable Clock.\r
17092  */\r
17093 #define SYSCON_AHBCLKCTRL2_COMP(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_COMP_SHIFT)) & SYSCON_AHBCLKCTRL2_COMP_MASK)\r
17094 #define SYSCON_AHBCLKCTRL2_SDIO_MASK             (0x8U)\r
17095 #define SYSCON_AHBCLKCTRL2_SDIO_SHIFT            (3U)\r
17096 /*! SDIO - Enables the clock for the SDIO.\r
17097  *  0b1..Enable Clock.\r
17098  *  0b0..Disable Clock.\r
17099  */\r
17100 #define SYSCON_AHBCLKCTRL2_SDIO(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_SDIO_SHIFT)) & SYSCON_AHBCLKCTRL2_SDIO_MASK)\r
17101 #define SYSCON_AHBCLKCTRL2_USB1_HOST_MASK        (0x10U)\r
17102 #define SYSCON_AHBCLKCTRL2_USB1_HOST_SHIFT       (4U)\r
17103 /*! USB1_HOST - Enables the clock for the USB1 Host.\r
17104  *  0b1..Enable Clock.\r
17105  *  0b0..Disable Clock.\r
17106  */\r
17107 #define SYSCON_AHBCLKCTRL2_USB1_HOST(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_USB1_HOST_SHIFT)) & SYSCON_AHBCLKCTRL2_USB1_HOST_MASK)\r
17108 #define SYSCON_AHBCLKCTRL2_USB1_DEV_MASK         (0x20U)\r
17109 #define SYSCON_AHBCLKCTRL2_USB1_DEV_SHIFT        (5U)\r
17110 /*! USB1_DEV - Enables the clock for the USB1 dev.\r
17111  *  0b1..Enable Clock.\r
17112  *  0b0..Disable Clock.\r
17113  */\r
17114 #define SYSCON_AHBCLKCTRL2_USB1_DEV(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_USB1_DEV_SHIFT)) & SYSCON_AHBCLKCTRL2_USB1_DEV_MASK)\r
17115 #define SYSCON_AHBCLKCTRL2_USB1_RAM_MASK         (0x40U)\r
17116 #define SYSCON_AHBCLKCTRL2_USB1_RAM_SHIFT        (6U)\r
17117 /*! USB1_RAM - Enables the clock for the USB1 RAM.\r
17118  *  0b1..Enable Clock.\r
17119  *  0b0..Disable Clock.\r
17120  */\r
17121 #define SYSCON_AHBCLKCTRL2_USB1_RAM(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_USB1_RAM_SHIFT)) & SYSCON_AHBCLKCTRL2_USB1_RAM_MASK)\r
17122 #define SYSCON_AHBCLKCTRL2_USB1_PHY_MASK         (0x80U)\r
17123 #define SYSCON_AHBCLKCTRL2_USB1_PHY_SHIFT        (7U)\r
17124 /*! USB1_PHY - Enables the clock for the USB1 PHY.\r
17125  *  0b1..Enable Clock.\r
17126  *  0b0..Disable Clock.\r
17127  */\r
17128 #define SYSCON_AHBCLKCTRL2_USB1_PHY(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_USB1_PHY_SHIFT)) & SYSCON_AHBCLKCTRL2_USB1_PHY_MASK)\r
17129 #define SYSCON_AHBCLKCTRL2_FREQME_MASK           (0x100U)\r
17130 #define SYSCON_AHBCLKCTRL2_FREQME_SHIFT          (8U)\r
17131 /*! FREQME - Enables the clock for the Frequency meter.\r
17132  *  0b1..Enable Clock.\r
17133  *  0b0..Disable Clock.\r
17134  */\r
17135 #define SYSCON_AHBCLKCTRL2_FREQME(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_FREQME_SHIFT)) & SYSCON_AHBCLKCTRL2_FREQME_MASK)\r
17136 #define SYSCON_AHBCLKCTRL2_GPIO4_MASK            (0x200U)\r
17137 #define SYSCON_AHBCLKCTRL2_GPIO4_SHIFT           (9U)\r
17138 /*! GPIO4 - Enables the clock for the GPIO4.\r
17139  *  0b1..Enable Clock.\r
17140  *  0b0..Disable Clock.\r
17141  */\r
17142 #define SYSCON_AHBCLKCTRL2_GPIO4(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_GPIO4_SHIFT)) & SYSCON_AHBCLKCTRL2_GPIO4_MASK)\r
17143 #define SYSCON_AHBCLKCTRL2_GPIO5_MASK            (0x400U)\r
17144 #define SYSCON_AHBCLKCTRL2_GPIO5_SHIFT           (10U)\r
17145 /*! GPIO5 - Enables the clock for the GPIO5.\r
17146  *  0b1..Enable Clock.\r
17147  *  0b0..Disable Clock.\r
17148  */\r
17149 #define SYSCON_AHBCLKCTRL2_GPIO5(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_GPIO5_SHIFT)) & SYSCON_AHBCLKCTRL2_GPIO5_MASK)\r
17150 #define SYSCON_AHBCLKCTRL2_OTP_MASK              (0x1000U)\r
17151 #define SYSCON_AHBCLKCTRL2_OTP_SHIFT             (12U)\r
17152 /*! OTP - Enables the clock for the OTP.\r
17153  *  0b1..Enable Clock.\r
17154  *  0b0..Disable Clock.\r
17155  */\r
17156 #define SYSCON_AHBCLKCTRL2_OTP(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_OTP_SHIFT)) & SYSCON_AHBCLKCTRL2_OTP_MASK)\r
17157 #define SYSCON_AHBCLKCTRL2_RNG_MASK              (0x2000U)\r
17158 #define SYSCON_AHBCLKCTRL2_RNG_SHIFT             (13U)\r
17159 /*! RNG - Enables the clock for the RNG.\r
17160  *  0b1..Enable Clock.\r
17161  *  0b0..Disable Clock.\r
17162  */\r
17163 #define SYSCON_AHBCLKCTRL2_RNG(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_RNG_SHIFT)) & SYSCON_AHBCLKCTRL2_RNG_MASK)\r
17164 #define SYSCON_AHBCLKCTRL2_MUX1_MASK             (0x4000U)\r
17165 #define SYSCON_AHBCLKCTRL2_MUX1_SHIFT            (14U)\r
17166 /*! MUX1 - Enables the clock for the Peripheral Input Mux 1.\r
17167  *  0b1..Enable Clock.\r
17168  *  0b0..Disable Clock.\r
17169  */\r
17170 #define SYSCON_AHBCLKCTRL2_MUX1(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_MUX1_SHIFT)) & SYSCON_AHBCLKCTRL2_MUX1_MASK)\r
17171 #define SYSCON_AHBCLKCTRL2_USB0_HOSTM_MASK       (0x10000U)\r
17172 #define SYSCON_AHBCLKCTRL2_USB0_HOSTM_SHIFT      (16U)\r
17173 /*! USB0_HOSTM - Enables the clock for the USB0 Host Master.\r
17174  *  0b1..Enable Clock.\r
17175  *  0b0..Disable Clock.\r
17176  */\r
17177 #define SYSCON_AHBCLKCTRL2_USB0_HOSTM(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_USB0_HOSTM_SHIFT)) & SYSCON_AHBCLKCTRL2_USB0_HOSTM_MASK)\r
17178 #define SYSCON_AHBCLKCTRL2_USB0_HOSTS_MASK       (0x20000U)\r
17179 #define SYSCON_AHBCLKCTRL2_USB0_HOSTS_SHIFT      (17U)\r
17180 /*! USB0_HOSTS - Enables the clock for the USB0 Host Slave.\r
17181  *  0b1..Enable Clock.\r
17182  *  0b0..Disable Clock.\r
17183  */\r
17184 #define SYSCON_AHBCLKCTRL2_USB0_HOSTS(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_USB0_HOSTS_SHIFT)) & SYSCON_AHBCLKCTRL2_USB0_HOSTS_MASK)\r
17185 #define SYSCON_AHBCLKCTRL2_HASH0_MASK            (0x40000U)\r
17186 #define SYSCON_AHBCLKCTRL2_HASH0_SHIFT           (18U)\r
17187 /*! HASH0 - Enables the clock for the HASH0.\r
17188  *  0b1..Enable Clock.\r
17189  *  0b0..Disable Clock.\r
17190  */\r
17191 #define SYSCON_AHBCLKCTRL2_HASH0(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_HASH0_SHIFT)) & SYSCON_AHBCLKCTRL2_HASH0_MASK)\r
17192 #define SYSCON_AHBCLKCTRL2_PQ_MASK               (0x80000U)\r
17193 #define SYSCON_AHBCLKCTRL2_PQ_SHIFT              (19U)\r
17194 /*! PQ - Enables the clock for the Power Quad.\r
17195  *  0b1..Enable Clock.\r
17196  *  0b0..Disable Clock.\r
17197  */\r
17198 #define SYSCON_AHBCLKCTRL2_PQ(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_PQ_SHIFT)) & SYSCON_AHBCLKCTRL2_PQ_MASK)\r
17199 #define SYSCON_AHBCLKCTRL2_PLULUT_MASK           (0x100000U)\r
17200 #define SYSCON_AHBCLKCTRL2_PLULUT_SHIFT          (20U)\r
17201 /*! PLULUT - Enables the clock for the PLU LUT.\r
17202  *  0b1..Enable Clock.\r
17203  *  0b0..Disable Clock.\r
17204  */\r
17205 #define SYSCON_AHBCLKCTRL2_PLULUT(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_PLULUT_SHIFT)) & SYSCON_AHBCLKCTRL2_PLULUT_MASK)\r
17206 #define SYSCON_AHBCLKCTRL2_TIMER3_MASK           (0x200000U)\r
17207 #define SYSCON_AHBCLKCTRL2_TIMER3_SHIFT          (21U)\r
17208 /*! TIMER3 - Enables the clock for the Timer 3.\r
17209  *  0b1..Enable Clock.\r
17210  *  0b0..Disable Clock.\r
17211  */\r
17212 #define SYSCON_AHBCLKCTRL2_TIMER3(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_TIMER3_SHIFT)) & SYSCON_AHBCLKCTRL2_TIMER3_MASK)\r
17213 #define SYSCON_AHBCLKCTRL2_TIMER4_MASK           (0x400000U)\r
17214 #define SYSCON_AHBCLKCTRL2_TIMER4_SHIFT          (22U)\r
17215 /*! TIMER4 - Enables the clock for the Timer 4.\r
17216  *  0b1..Enable Clock.\r
17217  *  0b0..Disable Clock.\r
17218  */\r
17219 #define SYSCON_AHBCLKCTRL2_TIMER4(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_TIMER4_SHIFT)) & SYSCON_AHBCLKCTRL2_TIMER4_MASK)\r
17220 #define SYSCON_AHBCLKCTRL2_PUF_MASK              (0x800000U)\r
17221 #define SYSCON_AHBCLKCTRL2_PUF_SHIFT             (23U)\r
17222 /*! PUF - Enables the clock for the PUF reset control.\r
17223  *  0b1..Enable Clock.\r
17224  *  0b0..Disable Clock.\r
17225  */\r
17226 #define SYSCON_AHBCLKCTRL2_PUF(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_PUF_SHIFT)) & SYSCON_AHBCLKCTRL2_PUF_MASK)\r
17227 #define SYSCON_AHBCLKCTRL2_CASPER_MASK           (0x1000000U)\r
17228 #define SYSCON_AHBCLKCTRL2_CASPER_SHIFT          (24U)\r
17229 /*! CASPER - Enables the clock for the Casper.\r
17230  *  0b1..Enable Clock.\r
17231  *  0b0..Disable Clock.\r
17232  */\r
17233 #define SYSCON_AHBCLKCTRL2_CASPER(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_CASPER_SHIFT)) & SYSCON_AHBCLKCTRL2_CASPER_MASK)\r
17234 #define SYSCON_AHBCLKCTRL2_CAPT0_MASK            (0x2000000U)\r
17235 #define SYSCON_AHBCLKCTRL2_CAPT0_SHIFT           (25U)\r
17236 /*! CAPT0 - Enables the clock for the CAPT0.\r
17237  *  0b1..Enable Clock.\r
17238  *  0b0..Disable Clock.\r
17239  */\r
17240 #define SYSCON_AHBCLKCTRL2_CAPT0(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_CAPT0_SHIFT)) & SYSCON_AHBCLKCTRL2_CAPT0_MASK)\r
17241 #define SYSCON_AHBCLKCTRL2_ANALOG_CTRL_MASK      (0x8000000U)\r
17242 #define SYSCON_AHBCLKCTRL2_ANALOG_CTRL_SHIFT     (27U)\r
17243 /*! ANALOG_CTRL - Enables the clock for the analog control.\r
17244  *  0b1..Enable Clock.\r
17245  *  0b0..Disable Clock.\r
17246  */\r
17247 #define SYSCON_AHBCLKCTRL2_ANALOG_CTRL(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_ANALOG_CTRL_SHIFT)) & SYSCON_AHBCLKCTRL2_ANALOG_CTRL_MASK)\r
17248 #define SYSCON_AHBCLKCTRL2_HS_LSPI_MASK          (0x10000000U)\r
17249 #define SYSCON_AHBCLKCTRL2_HS_LSPI_SHIFT         (28U)\r
17250 /*! HS_LSPI - Enables the clock for the HS LSPI.\r
17251  *  0b1..Enable Clock.\r
17252  *  0b0..Disable Clock.\r
17253  */\r
17254 #define SYSCON_AHBCLKCTRL2_HS_LSPI(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_HS_LSPI_SHIFT)) & SYSCON_AHBCLKCTRL2_HS_LSPI_MASK)\r
17255 #define SYSCON_AHBCLKCTRL2_GPIO_SEC_MASK         (0x20000000U)\r
17256 #define SYSCON_AHBCLKCTRL2_GPIO_SEC_SHIFT        (29U)\r
17257 /*! GPIO_SEC - Enables the clock for the GPIO secure.\r
17258  *  0b1..Enable Clock.\r
17259  *  0b0..Disable Clock.\r
17260  */\r
17261 #define SYSCON_AHBCLKCTRL2_GPIO_SEC(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_GPIO_SEC_SHIFT)) & SYSCON_AHBCLKCTRL2_GPIO_SEC_MASK)\r
17262 #define SYSCON_AHBCLKCTRL2_GPIO_SEC_INT_MASK     (0x40000000U)\r
17263 #define SYSCON_AHBCLKCTRL2_GPIO_SEC_INT_SHIFT    (30U)\r
17264 /*! GPIO_SEC_INT - Enables the clock for the GPIO secure int.\r
17265  *  0b1..Enable Clock.\r
17266  *  0b0..Disable Clock.\r
17267  */\r
17268 #define SYSCON_AHBCLKCTRL2_GPIO_SEC_INT(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRL2_GPIO_SEC_INT_SHIFT)) & SYSCON_AHBCLKCTRL2_GPIO_SEC_INT_MASK)\r
17269 /*! @} */\r
17270 \r
17271 /*! @name AHBCLKCTRLX - Peripheral reset control register */\r
17272 /*! @{ */\r
17273 #define SYSCON_AHBCLKCTRLX_DATA_MASK             (0xFFFFFFFFU)\r
17274 #define SYSCON_AHBCLKCTRLX_DATA_SHIFT            (0U)\r
17275 #define SYSCON_AHBCLKCTRLX_DATA(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRLX_DATA_SHIFT)) & SYSCON_AHBCLKCTRLX_DATA_MASK)\r
17276 /*! @} */\r
17277 \r
17278 /* The count of SYSCON_AHBCLKCTRLX */\r
17279 #define SYSCON_AHBCLKCTRLX_COUNT                 (3U)\r
17280 \r
17281 /*! @name AHBCLKCTRLSET - Peripheral reset control register */\r
17282 /*! @{ */\r
17283 #define SYSCON_AHBCLKCTRLSET_DATA_MASK           (0xFFFFFFFFU)\r
17284 #define SYSCON_AHBCLKCTRLSET_DATA_SHIFT          (0U)\r
17285 #define SYSCON_AHBCLKCTRLSET_DATA(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRLSET_DATA_SHIFT)) & SYSCON_AHBCLKCTRLSET_DATA_MASK)\r
17286 /*! @} */\r
17287 \r
17288 /* The count of SYSCON_AHBCLKCTRLSET */\r
17289 #define SYSCON_AHBCLKCTRLSET_COUNT               (3U)\r
17290 \r
17291 /*! @name AHBCLKCTRLCLR - Peripheral reset control register */\r
17292 /*! @{ */\r
17293 #define SYSCON_AHBCLKCTRLCLR_DATA_MASK           (0xFFFFFFFFU)\r
17294 #define SYSCON_AHBCLKCTRLCLR_DATA_SHIFT          (0U)\r
17295 #define SYSCON_AHBCLKCTRLCLR_DATA(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKCTRLCLR_DATA_SHIFT)) & SYSCON_AHBCLKCTRLCLR_DATA_MASK)\r
17296 /*! @} */\r
17297 \r
17298 /* The count of SYSCON_AHBCLKCTRLCLR */\r
17299 #define SYSCON_AHBCLKCTRLCLR_COUNT               (3U)\r
17300 \r
17301 /*! @name SYSTICKCLKSEL0 - System Tick Timer for CPU0 source select */\r
17302 /*! @{ */\r
17303 #define SYSCON_SYSTICKCLKSEL0_SEL_MASK           (0x7U)\r
17304 #define SYSCON_SYSTICKCLKSEL0_SEL_SHIFT          (0U)\r
17305 /*! SEL - System Tick Timer for CPU0 source select.\r
17306  *  0b000..System Tick 0 divided clock.\r
17307  *  0b001..FRO 1MHz clock.\r
17308  *  0b010..Oscillator 32 kHz clock.\r
17309  *  0b011..No clock.\r
17310  *  0b100..No clock.\r
17311  *  0b101..No clock.\r
17312  *  0b110..No clock.\r
17313  *  0b111..No clock.\r
17314  */\r
17315 #define SYSCON_SYSTICKCLKSEL0_SEL(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKSEL0_SEL_SHIFT)) & SYSCON_SYSTICKCLKSEL0_SEL_MASK)\r
17316 /*! @} */\r
17317 \r
17318 /*! @name SYSTICKCLKSEL1 - System Tick Timer for CPU1 source select */\r
17319 /*! @{ */\r
17320 #define SYSCON_SYSTICKCLKSEL1_SEL_MASK           (0x7U)\r
17321 #define SYSCON_SYSTICKCLKSEL1_SEL_SHIFT          (0U)\r
17322 /*! SEL - System Tick Timer for CPU1 source select.\r
17323  *  0b000..System Tick 1 divided clock.\r
17324  *  0b001..FRO 1MHz clock.\r
17325  *  0b010..Oscillator 32 kHz clock.\r
17326  *  0b011..No clock.\r
17327  *  0b100..No clock.\r
17328  *  0b101..No clock.\r
17329  *  0b110..No clock.\r
17330  *  0b111..No clock.\r
17331  */\r
17332 #define SYSCON_SYSTICKCLKSEL1_SEL(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKSEL1_SEL_SHIFT)) & SYSCON_SYSTICKCLKSEL1_SEL_MASK)\r
17333 /*! @} */\r
17334 \r
17335 /*! @name SYSTICKCLKSELX - Peripheral reset control register */\r
17336 /*! @{ */\r
17337 #define SYSCON_SYSTICKCLKSELX_DATA_MASK          (0xFFFFFFFFU)\r
17338 #define SYSCON_SYSTICKCLKSELX_DATA_SHIFT         (0U)\r
17339 #define SYSCON_SYSTICKCLKSELX_DATA(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKSELX_DATA_SHIFT)) & SYSCON_SYSTICKCLKSELX_DATA_MASK)\r
17340 /*! @} */\r
17341 \r
17342 /* The count of SYSCON_SYSTICKCLKSELX */\r
17343 #define SYSCON_SYSTICKCLKSELX_COUNT              (2U)\r
17344 \r
17345 /*! @name TRACECLKSEL - Trace clock source select */\r
17346 /*! @{ */\r
17347 #define SYSCON_TRACECLKSEL_SEL_MASK              (0x7U)\r
17348 #define SYSCON_TRACECLKSEL_SEL_SHIFT             (0U)\r
17349 /*! SEL - Trace clock source select.\r
17350  *  0b000..Trace divided clock.\r
17351  *  0b001..FRO 1MHz clock.\r
17352  *  0b010..Oscillator 32 kHz clock.\r
17353  *  0b011..No clock.\r
17354  *  0b100..No clock.\r
17355  *  0b101..No clock.\r
17356  *  0b110..No clock.\r
17357  *  0b111..No clock.\r
17358  */\r
17359 #define SYSCON_TRACECLKSEL_SEL(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_TRACECLKSEL_SEL_SHIFT)) & SYSCON_TRACECLKSEL_SEL_MASK)\r
17360 /*! @} */\r
17361 \r
17362 /*! @name CTIMERCLKSEL0 - CTimer 0 clock source select */\r
17363 /*! @{ */\r
17364 #define SYSCON_CTIMERCLKSEL0_SEL_MASK            (0x7U)\r
17365 #define SYSCON_CTIMERCLKSEL0_SEL_SHIFT           (0U)\r
17366 /*! SEL - CTimer 0 clock source select.\r
17367  *  0b000..Main clock.\r
17368  *  0b001..PLL0 clock.\r
17369  *  0b010..No clock.\r
17370  *  0b011..FRO 96 MHz clock.\r
17371  *  0b100..FRO 1MHz clock.\r
17372  *  0b101..MCLK clock.\r
17373  *  0b110..Oscillator 32kHz clock.\r
17374  *  0b111..No clock.\r
17375  */\r
17376 #define SYSCON_CTIMERCLKSEL0_SEL(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CTIMERCLKSEL0_SEL_SHIFT)) & SYSCON_CTIMERCLKSEL0_SEL_MASK)\r
17377 /*! @} */\r
17378 \r
17379 /*! @name CTIMERCLKSEL1 - CTimer 1 clock source select */\r
17380 /*! @{ */\r
17381 #define SYSCON_CTIMERCLKSEL1_SEL_MASK            (0x7U)\r
17382 #define SYSCON_CTIMERCLKSEL1_SEL_SHIFT           (0U)\r
17383 /*! SEL - CTimer 1 clock source select.\r
17384  *  0b000..Main clock.\r
17385  *  0b001..PLL0 clock.\r
17386  *  0b010..No clock.\r
17387  *  0b011..FRO 96 MHz clock.\r
17388  *  0b100..FRO 1MHz clock.\r
17389  *  0b101..MCLK clock.\r
17390  *  0b110..Oscillator 32kHz clock.\r
17391  *  0b111..No clock.\r
17392  */\r
17393 #define SYSCON_CTIMERCLKSEL1_SEL(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CTIMERCLKSEL1_SEL_SHIFT)) & SYSCON_CTIMERCLKSEL1_SEL_MASK)\r
17394 /*! @} */\r
17395 \r
17396 /*! @name CTIMERCLKSEL2 - CTimer 2 clock source select */\r
17397 /*! @{ */\r
17398 #define SYSCON_CTIMERCLKSEL2_SEL_MASK            (0x7U)\r
17399 #define SYSCON_CTIMERCLKSEL2_SEL_SHIFT           (0U)\r
17400 /*! SEL - CTimer 2 clock source select.\r
17401  *  0b000..Main clock.\r
17402  *  0b001..PLL0 clock.\r
17403  *  0b010..No clock.\r
17404  *  0b011..FRO 96 MHz clock.\r
17405  *  0b100..FRO 1MHz clock.\r
17406  *  0b101..MCLK clock.\r
17407  *  0b110..Oscillator 32kHz clock.\r
17408  *  0b111..No clock.\r
17409  */\r
17410 #define SYSCON_CTIMERCLKSEL2_SEL(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CTIMERCLKSEL2_SEL_SHIFT)) & SYSCON_CTIMERCLKSEL2_SEL_MASK)\r
17411 /*! @} */\r
17412 \r
17413 /*! @name CTIMERCLKSEL3 - CTimer 3 clock source select */\r
17414 /*! @{ */\r
17415 #define SYSCON_CTIMERCLKSEL3_SEL_MASK            (0x7U)\r
17416 #define SYSCON_CTIMERCLKSEL3_SEL_SHIFT           (0U)\r
17417 /*! SEL - CTimer 3 clock source select.\r
17418  *  0b000..Main clock.\r
17419  *  0b001..PLL0 clock.\r
17420  *  0b010..No clock.\r
17421  *  0b011..FRO 96 MHz clock.\r
17422  *  0b100..FRO 1MHz clock.\r
17423  *  0b101..MCLK clock.\r
17424  *  0b110..Oscillator 32kHz clock.\r
17425  *  0b111..No clock.\r
17426  */\r
17427 #define SYSCON_CTIMERCLKSEL3_SEL(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CTIMERCLKSEL3_SEL_SHIFT)) & SYSCON_CTIMERCLKSEL3_SEL_MASK)\r
17428 /*! @} */\r
17429 \r
17430 /*! @name CTIMERCLKSEL4 - CTimer 4 clock source select */\r
17431 /*! @{ */\r
17432 #define SYSCON_CTIMERCLKSEL4_SEL_MASK            (0x7U)\r
17433 #define SYSCON_CTIMERCLKSEL4_SEL_SHIFT           (0U)\r
17434 /*! SEL - CTimer 4 clock source select.\r
17435  *  0b000..Main clock.\r
17436  *  0b001..PLL0 clock.\r
17437  *  0b010..No clock.\r
17438  *  0b011..FRO 96 MHz clock.\r
17439  *  0b100..FRO 1MHz clock.\r
17440  *  0b101..MCLK clock.\r
17441  *  0b110..Oscillator 32kHz clock.\r
17442  *  0b111..No clock.\r
17443  */\r
17444 #define SYSCON_CTIMERCLKSEL4_SEL(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CTIMERCLKSEL4_SEL_SHIFT)) & SYSCON_CTIMERCLKSEL4_SEL_MASK)\r
17445 /*! @} */\r
17446 \r
17447 /*! @name CTIMERCLKSELX - Peripheral reset control register */\r
17448 /*! @{ */\r
17449 #define SYSCON_CTIMERCLKSELX_DATA_MASK           (0xFFFFFFFFU)\r
17450 #define SYSCON_CTIMERCLKSELX_DATA_SHIFT          (0U)\r
17451 #define SYSCON_CTIMERCLKSELX_DATA(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_CTIMERCLKSELX_DATA_SHIFT)) & SYSCON_CTIMERCLKSELX_DATA_MASK)\r
17452 /*! @} */\r
17453 \r
17454 /* The count of SYSCON_CTIMERCLKSELX */\r
17455 #define SYSCON_CTIMERCLKSELX_COUNT               (5U)\r
17456 \r
17457 /*! @name MAINCLKSELA - Main clock A source select */\r
17458 /*! @{ */\r
17459 #define SYSCON_MAINCLKSELA_SEL_MASK              (0x7U)\r
17460 #define SYSCON_MAINCLKSELA_SEL_SHIFT             (0U)\r
17461 /*! SEL - Main clock A source select.\r
17462  *  0b000..FRO 12 MHz clock.\r
17463  *  0b001..CLKIN clock.\r
17464  *  0b010..FRO 1MHz clock.\r
17465  *  0b011..FRO 96 MHz clock.\r
17466  *  0b100..No clock.\r
17467  *  0b101..No clock.\r
17468  *  0b110..No clock.\r
17469  *  0b111..No clock.\r
17470  */\r
17471 #define SYSCON_MAINCLKSELA_SEL(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_MAINCLKSELA_SEL_SHIFT)) & SYSCON_MAINCLKSELA_SEL_MASK)\r
17472 /*! @} */\r
17473 \r
17474 /*! @name MAINCLKSELB - Main clock source select */\r
17475 /*! @{ */\r
17476 #define SYSCON_MAINCLKSELB_SEL_MASK              (0x7U)\r
17477 #define SYSCON_MAINCLKSELB_SEL_SHIFT             (0U)\r
17478 /*! SEL - Main clock source select.\r
17479  *  0b000..Main Clock A.\r
17480  *  0b001..PLL0 clock.\r
17481  *  0b010..PLL1 clock.\r
17482  *  0b011..Oscillator 32 kHz clock.\r
17483  *  0b100..No clock.\r
17484  *  0b101..No clock.\r
17485  *  0b110..No clock.\r
17486  *  0b111..No clock.\r
17487  */\r
17488 #define SYSCON_MAINCLKSELB_SEL(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_MAINCLKSELB_SEL_SHIFT)) & SYSCON_MAINCLKSELB_SEL_MASK)\r
17489 /*! @} */\r
17490 \r
17491 /*! @name CLKOUTSEL - CLKOUT clock source select */\r
17492 /*! @{ */\r
17493 #define SYSCON_CLKOUTSEL_SEL_MASK                (0x7U)\r
17494 #define SYSCON_CLKOUTSEL_SEL_SHIFT               (0U)\r
17495 /*! SEL - CLKOUT clock source select.\r
17496  *  0b000..Main clock.\r
17497  *  0b001..PLL0 clock.\r
17498  *  0b010..CLKIN clock.\r
17499  *  0b011..FRO 96 MHz clock.\r
17500  *  0b100..FRO 1MHz clock.\r
17501  *  0b101..PLL1 clock.\r
17502  *  0b110..Oscillator 32kHz clock.\r
17503  *  0b111..No clock.\r
17504  */\r
17505 #define SYSCON_CLKOUTSEL_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_CLKOUTSEL_SEL_SHIFT)) & SYSCON_CLKOUTSEL_SEL_MASK)\r
17506 /*! @} */\r
17507 \r
17508 /*! @name PLL0CLKSEL - PLL0 clock source select */\r
17509 /*! @{ */\r
17510 #define SYSCON_PLL0CLKSEL_SEL_MASK               (0x7U)\r
17511 #define SYSCON_PLL0CLKSEL_SEL_SHIFT              (0U)\r
17512 /*! SEL - PLL0 clock source select.\r
17513  *  0b000..FRO 12 MHz clock.\r
17514  *  0b001..CLKIN clock.\r
17515  *  0b010..FRO 1MHz clock.\r
17516  *  0b011..Oscillator 32kHz clock.\r
17517  *  0b100..No clock.\r
17518  *  0b101..No clock.\r
17519  *  0b110..No clock.\r
17520  *  0b111..No clock.\r
17521  */\r
17522 #define SYSCON_PLL0CLKSEL_SEL(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CLKSEL_SEL_SHIFT)) & SYSCON_PLL0CLKSEL_SEL_MASK)\r
17523 /*! @} */\r
17524 \r
17525 /*! @name PLL1CLKSEL - PLL1 clock source select */\r
17526 /*! @{ */\r
17527 #define SYSCON_PLL1CLKSEL_SEL_MASK               (0x7U)\r
17528 #define SYSCON_PLL1CLKSEL_SEL_SHIFT              (0U)\r
17529 /*! SEL - PLL1 clock source select.\r
17530  *  0b000..FRO 12 MHz clock.\r
17531  *  0b001..CLKIN clock.\r
17532  *  0b010..FRO 1MHz clock.\r
17533  *  0b011..Oscillator 32kHz clock.\r
17534  *  0b100..No clock.\r
17535  *  0b101..No clock.\r
17536  *  0b110..No clock.\r
17537  *  0b111..No clock.\r
17538  */\r
17539 #define SYSCON_PLL1CLKSEL_SEL(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CLKSEL_SEL_SHIFT)) & SYSCON_PLL1CLKSEL_SEL_MASK)\r
17540 /*! @} */\r
17541 \r
17542 /*! @name ADCCLKSEL - ADC clock source select */\r
17543 /*! @{ */\r
17544 #define SYSCON_ADCCLKSEL_SEL_MASK                (0x7U)\r
17545 #define SYSCON_ADCCLKSEL_SEL_SHIFT               (0U)\r
17546 /*! SEL - ADC clock source select.\r
17547  *  0b000..Main clock.\r
17548  *  0b001..PLL0 clock.\r
17549  *  0b010..FRO 96 MHz clock.\r
17550  *  0b011..No clock.\r
17551  *  0b100..No clock.\r
17552  *  0b101..No clock.\r
17553  *  0b110..No clock.\r
17554  *  0b111..No clock.\r
17555  */\r
17556 #define SYSCON_ADCCLKSEL_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_ADCCLKSEL_SEL_SHIFT)) & SYSCON_ADCCLKSEL_SEL_MASK)\r
17557 /*! @} */\r
17558 \r
17559 /*! @name USB0CLKSEL - FS USB clock source select */\r
17560 /*! @{ */\r
17561 #define SYSCON_USB0CLKSEL_SEL_MASK               (0x7U)\r
17562 #define SYSCON_USB0CLKSEL_SEL_SHIFT              (0U)\r
17563 /*! SEL - FS USB clock source select.\r
17564  *  0b000..Main clock.\r
17565  *  0b001..PLL0 clock.\r
17566  *  0b010..No clock.\r
17567  *  0b011..FRO 96 MHz clock.\r
17568  *  0b100..No clock.\r
17569  *  0b101..PLL1 clock.\r
17570  *  0b110..No clock.\r
17571  *  0b111..No clock.\r
17572  */\r
17573 #define SYSCON_USB0CLKSEL_SEL(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKSEL_SEL_SHIFT)) & SYSCON_USB0CLKSEL_SEL_MASK)\r
17574 /*! @} */\r
17575 \r
17576 /*! @name USB1CLKSEL - HS USB clock source select - NOT USED */\r
17577 /*! @{ */\r
17578 #define SYSCON_USB1CLKSEL_SEL_MASK               (0x7U)\r
17579 #define SYSCON_USB1CLKSEL_SEL_SHIFT              (0U)\r
17580 /*! SEL - HS USB clock source select.\r
17581  *  0b000..Main clock.\r
17582  *  0b001..PLL0 clock.\r
17583  *  0b010..CLKIN clock.\r
17584  *  0b011..No clock.\r
17585  *  0b100..No clock.\r
17586  *  0b101..PLL1 clock.\r
17587  *  0b110..No clock.\r
17588  *  0b111..No clock.\r
17589  */\r
17590 #define SYSCON_USB1CLKSEL_SEL(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_USB1CLKSEL_SEL_SHIFT)) & SYSCON_USB1CLKSEL_SEL_MASK)\r
17591 /*! @} */\r
17592 \r
17593 /*! @name FCCLKSEL0 - Flexcomm Interface 0 clock source select for Fractional Rate Divider */\r
17594 /*! @{ */\r
17595 #define SYSCON_FCCLKSEL0_SEL_MASK                (0x7U)\r
17596 #define SYSCON_FCCLKSEL0_SEL_SHIFT               (0U)\r
17597 /*! SEL - Flexcomm Interface 0 clock source select for Fractional Rate Divider.\r
17598  *  0b000..Main clock.\r
17599  *  0b001..system PLL divided clock.\r
17600  *  0b010..FRO 12 MHz clock.\r
17601  *  0b011..FRO 96 MHz clock.\r
17602  *  0b100..FRO 1MHz clock.\r
17603  *  0b101..MCLK clock.\r
17604  *  0b110..Oscillator 32 kHz clock.\r
17605  *  0b111..No clock.\r
17606  */\r
17607 #define SYSCON_FCCLKSEL0_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSEL0_SEL_SHIFT)) & SYSCON_FCCLKSEL0_SEL_MASK)\r
17608 /*! @} */\r
17609 \r
17610 /*! @name FCCLKSEL1 - Flexcomm Interface 1 clock source select for Fractional Rate Divider */\r
17611 /*! @{ */\r
17612 #define SYSCON_FCCLKSEL1_SEL_MASK                (0x7U)\r
17613 #define SYSCON_FCCLKSEL1_SEL_SHIFT               (0U)\r
17614 /*! SEL - Flexcomm Interface 1 clock source select for Fractional Rate Divider.\r
17615  *  0b000..Main clock.\r
17616  *  0b001..system PLL divided clock.\r
17617  *  0b010..FRO 12 MHz clock.\r
17618  *  0b011..FRO 96 MHz clock.\r
17619  *  0b100..FRO 1MHz clock.\r
17620  *  0b101..MCLK clock.\r
17621  *  0b110..Oscillator 32 kHz clock.\r
17622  *  0b111..No clock.\r
17623  */\r
17624 #define SYSCON_FCCLKSEL1_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSEL1_SEL_SHIFT)) & SYSCON_FCCLKSEL1_SEL_MASK)\r
17625 /*! @} */\r
17626 \r
17627 /*! @name FCCLKSEL2 - Flexcomm Interface 2 clock source select for Fractional Rate Divider */\r
17628 /*! @{ */\r
17629 #define SYSCON_FCCLKSEL2_SEL_MASK                (0x7U)\r
17630 #define SYSCON_FCCLKSEL2_SEL_SHIFT               (0U)\r
17631 /*! SEL - Flexcomm Interface 2 clock source select for Fractional Rate Divider.\r
17632  *  0b000..Main clock.\r
17633  *  0b001..system PLL divided clock.\r
17634  *  0b010..FRO 12 MHz clock.\r
17635  *  0b011..FRO 96 MHz clock.\r
17636  *  0b100..FRO 1MHz clock.\r
17637  *  0b101..MCLK clock.\r
17638  *  0b110..Oscillator 32 kHz clock.\r
17639  *  0b111..No clock.\r
17640  */\r
17641 #define SYSCON_FCCLKSEL2_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSEL2_SEL_SHIFT)) & SYSCON_FCCLKSEL2_SEL_MASK)\r
17642 /*! @} */\r
17643 \r
17644 /*! @name FCCLKSEL3 - Flexcomm Interface 3 clock source select for Fractional Rate Divider */\r
17645 /*! @{ */\r
17646 #define SYSCON_FCCLKSEL3_SEL_MASK                (0x7U)\r
17647 #define SYSCON_FCCLKSEL3_SEL_SHIFT               (0U)\r
17648 /*! SEL - Flexcomm Interface 3 clock source select for Fractional Rate Divider.\r
17649  *  0b000..Main clock.\r
17650  *  0b001..system PLL divided clock.\r
17651  *  0b010..FRO 12 MHz clock.\r
17652  *  0b011..FRO 96 MHz clock.\r
17653  *  0b100..FRO 1MHz clock.\r
17654  *  0b101..MCLK clock.\r
17655  *  0b110..Oscillator 32 kHz clock.\r
17656  *  0b111..No clock.\r
17657  */\r
17658 #define SYSCON_FCCLKSEL3_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSEL3_SEL_SHIFT)) & SYSCON_FCCLKSEL3_SEL_MASK)\r
17659 /*! @} */\r
17660 \r
17661 /*! @name FCCLKSEL4 - Flexcomm Interface 4 clock source select for Fractional Rate Divider */\r
17662 /*! @{ */\r
17663 #define SYSCON_FCCLKSEL4_SEL_MASK                (0x7U)\r
17664 #define SYSCON_FCCLKSEL4_SEL_SHIFT               (0U)\r
17665 /*! SEL - Flexcomm Interface 4 clock source select for Fractional Rate Divider.\r
17666  *  0b000..Main clock.\r
17667  *  0b001..system PLL divided clock.\r
17668  *  0b010..FRO 12 MHz clock.\r
17669  *  0b011..FRO 96 MHz clock.\r
17670  *  0b100..FRO 1MHz clock.\r
17671  *  0b101..MCLK clock.\r
17672  *  0b110..Oscillator 32 kHz clock.\r
17673  *  0b111..No clock.\r
17674  */\r
17675 #define SYSCON_FCCLKSEL4_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSEL4_SEL_SHIFT)) & SYSCON_FCCLKSEL4_SEL_MASK)\r
17676 /*! @} */\r
17677 \r
17678 /*! @name FCCLKSEL5 - Flexcomm Interface 5 clock source select for Fractional Rate Divider */\r
17679 /*! @{ */\r
17680 #define SYSCON_FCCLKSEL5_SEL_MASK                (0x7U)\r
17681 #define SYSCON_FCCLKSEL5_SEL_SHIFT               (0U)\r
17682 /*! SEL - Flexcomm Interface 5 clock source select for Fractional Rate Divider.\r
17683  *  0b000..Main clock.\r
17684  *  0b001..system PLL divided clock.\r
17685  *  0b010..FRO 12 MHz clock.\r
17686  *  0b011..FRO 96 MHz clock.\r
17687  *  0b100..FRO 1MHz clock.\r
17688  *  0b101..MCLK clock.\r
17689  *  0b110..Oscillator 32 kHz clock.\r
17690  *  0b111..No clock.\r
17691  */\r
17692 #define SYSCON_FCCLKSEL5_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSEL5_SEL_SHIFT)) & SYSCON_FCCLKSEL5_SEL_MASK)\r
17693 /*! @} */\r
17694 \r
17695 /*! @name FCCLKSEL6 - Flexcomm Interface 6 clock source select for Fractional Rate Divider */\r
17696 /*! @{ */\r
17697 #define SYSCON_FCCLKSEL6_SEL_MASK                (0x7U)\r
17698 #define SYSCON_FCCLKSEL6_SEL_SHIFT               (0U)\r
17699 /*! SEL - Flexcomm Interface 6 clock source select for Fractional Rate Divider.\r
17700  *  0b000..Main clock.\r
17701  *  0b001..system PLL divided clock.\r
17702  *  0b010..FRO 12 MHz clock.\r
17703  *  0b011..FRO 96 MHz clock.\r
17704  *  0b100..FRO 1MHz clock.\r
17705  *  0b101..MCLK clock.\r
17706  *  0b110..Oscillator 32 kHz clock.\r
17707  *  0b111..No clock.\r
17708  */\r
17709 #define SYSCON_FCCLKSEL6_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSEL6_SEL_SHIFT)) & SYSCON_FCCLKSEL6_SEL_MASK)\r
17710 /*! @} */\r
17711 \r
17712 /*! @name FCCLKSEL7 - Flexcomm Interface 7 clock source select for Fractional Rate Divider */\r
17713 /*! @{ */\r
17714 #define SYSCON_FCCLKSEL7_SEL_MASK                (0x7U)\r
17715 #define SYSCON_FCCLKSEL7_SEL_SHIFT               (0U)\r
17716 /*! SEL - Flexcomm Interface 7 clock source select for Fractional Rate Divider.\r
17717  *  0b000..Main clock.\r
17718  *  0b001..system PLL divided clock.\r
17719  *  0b010..FRO 12 MHz clock.\r
17720  *  0b011..FRO 96 MHz clock.\r
17721  *  0b100..FRO 1MHz clock.\r
17722  *  0b101..MCLK clock.\r
17723  *  0b110..Oscillator 32 kHz clock.\r
17724  *  0b111..No clock.\r
17725  */\r
17726 #define SYSCON_FCCLKSEL7_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSEL7_SEL_SHIFT)) & SYSCON_FCCLKSEL7_SEL_MASK)\r
17727 /*! @} */\r
17728 \r
17729 /*! @name FCCLKSELX - Peripheral reset control register */\r
17730 /*! @{ */\r
17731 #define SYSCON_FCCLKSELX_DATA_MASK               (0xFFFFFFFFU)\r
17732 #define SYSCON_FCCLKSELX_DATA_SHIFT              (0U)\r
17733 #define SYSCON_FCCLKSELX_DATA(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_FCCLKSELX_DATA_SHIFT)) & SYSCON_FCCLKSELX_DATA_MASK)\r
17734 /*! @} */\r
17735 \r
17736 /* The count of SYSCON_FCCLKSELX */\r
17737 #define SYSCON_FCCLKSELX_COUNT                   (8U)\r
17738 \r
17739 /*! @name HSLSPICLKSEL - HS LSPI clock source select */\r
17740 /*! @{ */\r
17741 #define SYSCON_HSLSPICLKSEL_SEL_MASK             (0x7U)\r
17742 #define SYSCON_HSLSPICLKSEL_SEL_SHIFT            (0U)\r
17743 /*! SEL - HS LSPI clock source select.\r
17744  *  0b000..Main clock.\r
17745  *  0b001..system PLL divided clock.\r
17746  *  0b010..FRO 12 MHz clock.\r
17747  *  0b011..FRO 96 MHz clock.\r
17748  *  0b100..FRO 1MHz clock.\r
17749  *  0b101..No clock.\r
17750  *  0b110..Oscillator 32 kHz clock.\r
17751  *  0b111..No clock.\r
17752  */\r
17753 #define SYSCON_HSLSPICLKSEL_SEL(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_HSLSPICLKSEL_SEL_SHIFT)) & SYSCON_HSLSPICLKSEL_SEL_MASK)\r
17754 /*! @} */\r
17755 \r
17756 /*! @name MCLKCLKSEL - MCLK clock source select */\r
17757 /*! @{ */\r
17758 #define SYSCON_MCLKCLKSEL_SEL_MASK               (0x7U)\r
17759 #define SYSCON_MCLKCLKSEL_SEL_SHIFT              (0U)\r
17760 /*! SEL - MCLK clock source select.\r
17761  *  0b000..FRO 96 MHz clock.\r
17762  *  0b001..PLL0 clock.\r
17763  *  0b010..No clock.\r
17764  *  0b011..No clock.\r
17765  *  0b100..No clock.\r
17766  *  0b101..No clock.\r
17767  *  0b110..No clock.\r
17768  *  0b111..No clock.\r
17769  */\r
17770 #define SYSCON_MCLKCLKSEL_SEL(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_MCLKCLKSEL_SEL_SHIFT)) & SYSCON_MCLKCLKSEL_SEL_MASK)\r
17771 /*! @} */\r
17772 \r
17773 /*! @name SCTCLKSEL - SCTimer/PWM clock source select */\r
17774 /*! @{ */\r
17775 #define SYSCON_SCTCLKSEL_SEL_MASK                (0x7U)\r
17776 #define SYSCON_SCTCLKSEL_SEL_SHIFT               (0U)\r
17777 /*! SEL - SCTimer/PWM clock source select.\r
17778  *  0b000..Main clock.\r
17779  *  0b001..PLL0 clock.\r
17780  *  0b010..CLKIN clock.\r
17781  *  0b011..FRO 96 MHz clock.\r
17782  *  0b100..No clock.\r
17783  *  0b101..MCLK clock.\r
17784  *  0b110..No clock.\r
17785  *  0b111..No clock.\r
17786  */\r
17787 #define SYSCON_SCTCLKSEL_SEL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_SCTCLKSEL_SEL_SHIFT)) & SYSCON_SCTCLKSEL_SEL_MASK)\r
17788 /*! @} */\r
17789 \r
17790 /*! @name SDIOCLKSEL - SDIO clock source select */\r
17791 /*! @{ */\r
17792 #define SYSCON_SDIOCLKSEL_SEL_MASK               (0x7U)\r
17793 #define SYSCON_SDIOCLKSEL_SEL_SHIFT              (0U)\r
17794 /*! SEL - SDIO clock source select.\r
17795  *  0b000..Main clock.\r
17796  *  0b001..PLL0 clock.\r
17797  *  0b010..No clock.\r
17798  *  0b011..FRO 96 MHz clock.\r
17799  *  0b100..No clock.\r
17800  *  0b101..PLL1 clock.\r
17801  *  0b110..No clock.\r
17802  *  0b111..No clock.\r
17803  */\r
17804 #define SYSCON_SDIOCLKSEL_SEL(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKSEL_SEL_SHIFT)) & SYSCON_SDIOCLKSEL_SEL_MASK)\r
17805 /*! @} */\r
17806 \r
17807 /*! @name SYSTICKCLKDIV0 - System Tick Timer divider for CPU0 */\r
17808 /*! @{ */\r
17809 #define SYSCON_SYSTICKCLKDIV0_DIV_MASK           (0xFFU)\r
17810 #define SYSCON_SYSTICKCLKDIV0_DIV_SHIFT          (0U)\r
17811 #define SYSCON_SYSTICKCLKDIV0_DIV(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKDIV0_DIV_SHIFT)) & SYSCON_SYSTICKCLKDIV0_DIV_MASK)\r
17812 #define SYSCON_SYSTICKCLKDIV0_RESET_MASK         (0x20000000U)\r
17813 #define SYSCON_SYSTICKCLKDIV0_RESET_SHIFT        (29U)\r
17814 /*! RESET - Resets the divider counter.\r
17815  *  0b1..Divider is reset.\r
17816  *  0b0..Divider is not reset.\r
17817  */\r
17818 #define SYSCON_SYSTICKCLKDIV0_RESET(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKDIV0_RESET_SHIFT)) & SYSCON_SYSTICKCLKDIV0_RESET_MASK)\r
17819 #define SYSCON_SYSTICKCLKDIV0_HALT_MASK          (0x40000000U)\r
17820 #define SYSCON_SYSTICKCLKDIV0_HALT_SHIFT         (30U)\r
17821 /*! HALT - Halts the divider counter.\r
17822  *  0b1..Divider clock is stoped.\r
17823  *  0b0..Divider clock is running.\r
17824  */\r
17825 #define SYSCON_SYSTICKCLKDIV0_HALT(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKDIV0_HALT_SHIFT)) & SYSCON_SYSTICKCLKDIV0_HALT_MASK)\r
17826 #define SYSCON_SYSTICKCLKDIV0_REQFLAG_MASK       (0x80000000U)\r
17827 #define SYSCON_SYSTICKCLKDIV0_REQFLAG_SHIFT      (31U)\r
17828 /*! REQFLAG - Divider status flag.\r
17829  *  0b1..Clock frequency is not stable.\r
17830  *  0b0..Divider clock is stable.\r
17831  */\r
17832 #define SYSCON_SYSTICKCLKDIV0_REQFLAG(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKDIV0_REQFLAG_SHIFT)) & SYSCON_SYSTICKCLKDIV0_REQFLAG_MASK)\r
17833 /*! @} */\r
17834 \r
17835 /*! @name SYSTICKCLKDIV1 - System Tick Timer divider for CPU1 */\r
17836 /*! @{ */\r
17837 #define SYSCON_SYSTICKCLKDIV1_DIV_MASK           (0xFFU)\r
17838 #define SYSCON_SYSTICKCLKDIV1_DIV_SHIFT          (0U)\r
17839 #define SYSCON_SYSTICKCLKDIV1_DIV(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKDIV1_DIV_SHIFT)) & SYSCON_SYSTICKCLKDIV1_DIV_MASK)\r
17840 #define SYSCON_SYSTICKCLKDIV1_RESET_MASK         (0x20000000U)\r
17841 #define SYSCON_SYSTICKCLKDIV1_RESET_SHIFT        (29U)\r
17842 /*! RESET - Resets the divider counter.\r
17843  *  0b1..Divider is reset.\r
17844  *  0b0..Divider is not reset.\r
17845  */\r
17846 #define SYSCON_SYSTICKCLKDIV1_RESET(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKDIV1_RESET_SHIFT)) & SYSCON_SYSTICKCLKDIV1_RESET_MASK)\r
17847 #define SYSCON_SYSTICKCLKDIV1_HALT_MASK          (0x40000000U)\r
17848 #define SYSCON_SYSTICKCLKDIV1_HALT_SHIFT         (30U)\r
17849 /*! HALT - Halts the divider counter.\r
17850  *  0b1..Divider clock is stoped.\r
17851  *  0b0..Divider clock is running.\r
17852  */\r
17853 #define SYSCON_SYSTICKCLKDIV1_HALT(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKDIV1_HALT_SHIFT)) & SYSCON_SYSTICKCLKDIV1_HALT_MASK)\r
17854 #define SYSCON_SYSTICKCLKDIV1_REQFLAG_MASK       (0x80000000U)\r
17855 #define SYSCON_SYSTICKCLKDIV1_REQFLAG_SHIFT      (31U)\r
17856 /*! REQFLAG - Divider status flag.\r
17857  *  0b1..Clock frequency is not stable.\r
17858  *  0b0..Divider clock is stable.\r
17859  */\r
17860 #define SYSCON_SYSTICKCLKDIV1_REQFLAG(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_SYSTICKCLKDIV1_REQFLAG_SHIFT)) & SYSCON_SYSTICKCLKDIV1_REQFLAG_MASK)\r
17861 /*! @} */\r
17862 \r
17863 /*! @name TRACECLKDIV - TRACE clock divider */\r
17864 /*! @{ */\r
17865 #define SYSCON_TRACECLKDIV_DIV_MASK              (0xFFU)\r
17866 #define SYSCON_TRACECLKDIV_DIV_SHIFT             (0U)\r
17867 #define SYSCON_TRACECLKDIV_DIV(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_TRACECLKDIV_DIV_SHIFT)) & SYSCON_TRACECLKDIV_DIV_MASK)\r
17868 #define SYSCON_TRACECLKDIV_RESET_MASK            (0x20000000U)\r
17869 #define SYSCON_TRACECLKDIV_RESET_SHIFT           (29U)\r
17870 /*! RESET - Resets the divider counter.\r
17871  *  0b1..Divider is reset.\r
17872  *  0b0..Divider is not reset.\r
17873  */\r
17874 #define SYSCON_TRACECLKDIV_RESET(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_TRACECLKDIV_RESET_SHIFT)) & SYSCON_TRACECLKDIV_RESET_MASK)\r
17875 #define SYSCON_TRACECLKDIV_HALT_MASK             (0x40000000U)\r
17876 #define SYSCON_TRACECLKDIV_HALT_SHIFT            (30U)\r
17877 /*! HALT - Halts the divider counter.\r
17878  *  0b1..Divider clock is stoped.\r
17879  *  0b0..Divider clock is running.\r
17880  */\r
17881 #define SYSCON_TRACECLKDIV_HALT(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_TRACECLKDIV_HALT_SHIFT)) & SYSCON_TRACECLKDIV_HALT_MASK)\r
17882 #define SYSCON_TRACECLKDIV_REQFLAG_MASK          (0x80000000U)\r
17883 #define SYSCON_TRACECLKDIV_REQFLAG_SHIFT         (31U)\r
17884 /*! REQFLAG - Divider status flag.\r
17885  *  0b1..Clock frequency is not stable.\r
17886  *  0b0..Divider clock is stable.\r
17887  */\r
17888 #define SYSCON_TRACECLKDIV_REQFLAG(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_TRACECLKDIV_REQFLAG_SHIFT)) & SYSCON_TRACECLKDIV_REQFLAG_MASK)\r
17889 /*! @} */\r
17890 \r
17891 /*! @name FLEXFRG0CTRL - Fractional rate divider for flexcomm 0 */\r
17892 /*! @{ */\r
17893 #define SYSCON_FLEXFRG0CTRL_DIV_MASK             (0xFFU)\r
17894 #define SYSCON_FLEXFRG0CTRL_DIV_SHIFT            (0U)\r
17895 #define SYSCON_FLEXFRG0CTRL_DIV(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG0CTRL_DIV_SHIFT)) & SYSCON_FLEXFRG0CTRL_DIV_MASK)\r
17896 #define SYSCON_FLEXFRG0CTRL_MULT_MASK            (0xFF00U)\r
17897 #define SYSCON_FLEXFRG0CTRL_MULT_SHIFT           (8U)\r
17898 #define SYSCON_FLEXFRG0CTRL_MULT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG0CTRL_MULT_SHIFT)) & SYSCON_FLEXFRG0CTRL_MULT_MASK)\r
17899 /*! @} */\r
17900 \r
17901 /*! @name FLEXFRG1CTRL - Fractional rate divider for flexcomm 1 */\r
17902 /*! @{ */\r
17903 #define SYSCON_FLEXFRG1CTRL_DIV_MASK             (0xFFU)\r
17904 #define SYSCON_FLEXFRG1CTRL_DIV_SHIFT            (0U)\r
17905 #define SYSCON_FLEXFRG1CTRL_DIV(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG1CTRL_DIV_SHIFT)) & SYSCON_FLEXFRG1CTRL_DIV_MASK)\r
17906 #define SYSCON_FLEXFRG1CTRL_MULT_MASK            (0xFF00U)\r
17907 #define SYSCON_FLEXFRG1CTRL_MULT_SHIFT           (8U)\r
17908 #define SYSCON_FLEXFRG1CTRL_MULT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG1CTRL_MULT_SHIFT)) & SYSCON_FLEXFRG1CTRL_MULT_MASK)\r
17909 /*! @} */\r
17910 \r
17911 /*! @name FLEXFRG2CTRL - Fractional rate divider for flexcomm 2 */\r
17912 /*! @{ */\r
17913 #define SYSCON_FLEXFRG2CTRL_DIV_MASK             (0xFFU)\r
17914 #define SYSCON_FLEXFRG2CTRL_DIV_SHIFT            (0U)\r
17915 #define SYSCON_FLEXFRG2CTRL_DIV(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG2CTRL_DIV_SHIFT)) & SYSCON_FLEXFRG2CTRL_DIV_MASK)\r
17916 #define SYSCON_FLEXFRG2CTRL_MULT_MASK            (0xFF00U)\r
17917 #define SYSCON_FLEXFRG2CTRL_MULT_SHIFT           (8U)\r
17918 #define SYSCON_FLEXFRG2CTRL_MULT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG2CTRL_MULT_SHIFT)) & SYSCON_FLEXFRG2CTRL_MULT_MASK)\r
17919 /*! @} */\r
17920 \r
17921 /*! @name FLEXFRG3CTRL - Fractional rate divider for flexcomm 3 */\r
17922 /*! @{ */\r
17923 #define SYSCON_FLEXFRG3CTRL_DIV_MASK             (0xFFU)\r
17924 #define SYSCON_FLEXFRG3CTRL_DIV_SHIFT            (0U)\r
17925 #define SYSCON_FLEXFRG3CTRL_DIV(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG3CTRL_DIV_SHIFT)) & SYSCON_FLEXFRG3CTRL_DIV_MASK)\r
17926 #define SYSCON_FLEXFRG3CTRL_MULT_MASK            (0xFF00U)\r
17927 #define SYSCON_FLEXFRG3CTRL_MULT_SHIFT           (8U)\r
17928 #define SYSCON_FLEXFRG3CTRL_MULT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG3CTRL_MULT_SHIFT)) & SYSCON_FLEXFRG3CTRL_MULT_MASK)\r
17929 /*! @} */\r
17930 \r
17931 /*! @name FLEXFRG4CTRL - Fractional rate divider for flexcomm 4 */\r
17932 /*! @{ */\r
17933 #define SYSCON_FLEXFRG4CTRL_DIV_MASK             (0xFFU)\r
17934 #define SYSCON_FLEXFRG4CTRL_DIV_SHIFT            (0U)\r
17935 #define SYSCON_FLEXFRG4CTRL_DIV(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG4CTRL_DIV_SHIFT)) & SYSCON_FLEXFRG4CTRL_DIV_MASK)\r
17936 #define SYSCON_FLEXFRG4CTRL_MULT_MASK            (0xFF00U)\r
17937 #define SYSCON_FLEXFRG4CTRL_MULT_SHIFT           (8U)\r
17938 #define SYSCON_FLEXFRG4CTRL_MULT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG4CTRL_MULT_SHIFT)) & SYSCON_FLEXFRG4CTRL_MULT_MASK)\r
17939 /*! @} */\r
17940 \r
17941 /*! @name FLEXFRG5CTRL - Fractional rate divider for flexcomm 5 */\r
17942 /*! @{ */\r
17943 #define SYSCON_FLEXFRG5CTRL_DIV_MASK             (0xFFU)\r
17944 #define SYSCON_FLEXFRG5CTRL_DIV_SHIFT            (0U)\r
17945 #define SYSCON_FLEXFRG5CTRL_DIV(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG5CTRL_DIV_SHIFT)) & SYSCON_FLEXFRG5CTRL_DIV_MASK)\r
17946 #define SYSCON_FLEXFRG5CTRL_MULT_MASK            (0xFF00U)\r
17947 #define SYSCON_FLEXFRG5CTRL_MULT_SHIFT           (8U)\r
17948 #define SYSCON_FLEXFRG5CTRL_MULT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG5CTRL_MULT_SHIFT)) & SYSCON_FLEXFRG5CTRL_MULT_MASK)\r
17949 /*! @} */\r
17950 \r
17951 /*! @name FLEXFRG6CTRL - Fractional rate divider for flexcomm 6 */\r
17952 /*! @{ */\r
17953 #define SYSCON_FLEXFRG6CTRL_DIV_MASK             (0xFFU)\r
17954 #define SYSCON_FLEXFRG6CTRL_DIV_SHIFT            (0U)\r
17955 #define SYSCON_FLEXFRG6CTRL_DIV(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG6CTRL_DIV_SHIFT)) & SYSCON_FLEXFRG6CTRL_DIV_MASK)\r
17956 #define SYSCON_FLEXFRG6CTRL_MULT_MASK            (0xFF00U)\r
17957 #define SYSCON_FLEXFRG6CTRL_MULT_SHIFT           (8U)\r
17958 #define SYSCON_FLEXFRG6CTRL_MULT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG6CTRL_MULT_SHIFT)) & SYSCON_FLEXFRG6CTRL_MULT_MASK)\r
17959 /*! @} */\r
17960 \r
17961 /*! @name FLEXFRG7CTRL - Fractional rate divider for flexcomm 7 */\r
17962 /*! @{ */\r
17963 #define SYSCON_FLEXFRG7CTRL_DIV_MASK             (0xFFU)\r
17964 #define SYSCON_FLEXFRG7CTRL_DIV_SHIFT            (0U)\r
17965 #define SYSCON_FLEXFRG7CTRL_DIV(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG7CTRL_DIV_SHIFT)) & SYSCON_FLEXFRG7CTRL_DIV_MASK)\r
17966 #define SYSCON_FLEXFRG7CTRL_MULT_MASK            (0xFF00U)\r
17967 #define SYSCON_FLEXFRG7CTRL_MULT_SHIFT           (8U)\r
17968 #define SYSCON_FLEXFRG7CTRL_MULT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRG7CTRL_MULT_SHIFT)) & SYSCON_FLEXFRG7CTRL_MULT_MASK)\r
17969 /*! @} */\r
17970 \r
17971 /*! @name FLEXFRGXCTRL - Peripheral reset control register */\r
17972 /*! @{ */\r
17973 #define SYSCON_FLEXFRGXCTRL_DATA_MASK            (0xFFFFFFFFU)\r
17974 #define SYSCON_FLEXFRGXCTRL_DATA_SHIFT           (0U)\r
17975 #define SYSCON_FLEXFRGXCTRL_DATA(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_FLEXFRGXCTRL_DATA_SHIFT)) & SYSCON_FLEXFRGXCTRL_DATA_MASK)\r
17976 /*! @} */\r
17977 \r
17978 /* The count of SYSCON_FLEXFRGXCTRL */\r
17979 #define SYSCON_FLEXFRGXCTRL_COUNT                (8U)\r
17980 \r
17981 /*! @name AHBCLKDIV - System clock divider */\r
17982 /*! @{ */\r
17983 #define SYSCON_AHBCLKDIV_DIV_MASK                (0xFFU)\r
17984 #define SYSCON_AHBCLKDIV_DIV_SHIFT               (0U)\r
17985 #define SYSCON_AHBCLKDIV_DIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKDIV_DIV_SHIFT)) & SYSCON_AHBCLKDIV_DIV_MASK)\r
17986 #define SYSCON_AHBCLKDIV_RESET_MASK              (0x20000000U)\r
17987 #define SYSCON_AHBCLKDIV_RESET_SHIFT             (29U)\r
17988 /*! RESET - Resets the divider counter.\r
17989  *  0b1..Divider is reset.\r
17990  *  0b0..Divider is not reset.\r
17991  */\r
17992 #define SYSCON_AHBCLKDIV_RESET(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKDIV_RESET_SHIFT)) & SYSCON_AHBCLKDIV_RESET_MASK)\r
17993 #define SYSCON_AHBCLKDIV_HALT_MASK               (0x40000000U)\r
17994 #define SYSCON_AHBCLKDIV_HALT_SHIFT              (30U)\r
17995 /*! HALT - Halts the divider counter.\r
17996  *  0b1..Divider clock is stoped.\r
17997  *  0b0..Divider clock is running.\r
17998  */\r
17999 #define SYSCON_AHBCLKDIV_HALT(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKDIV_HALT_SHIFT)) & SYSCON_AHBCLKDIV_HALT_MASK)\r
18000 #define SYSCON_AHBCLKDIV_REQFLAG_MASK            (0x80000000U)\r
18001 #define SYSCON_AHBCLKDIV_REQFLAG_SHIFT           (31U)\r
18002 /*! REQFLAG - Divider status flag.\r
18003  *  0b1..Clock frequency is not stable.\r
18004  *  0b0..Divider clock is stable.\r
18005  */\r
18006 #define SYSCON_AHBCLKDIV_REQFLAG(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_AHBCLKDIV_REQFLAG_SHIFT)) & SYSCON_AHBCLKDIV_REQFLAG_MASK)\r
18007 /*! @} */\r
18008 \r
18009 /*! @name CLKOUTDIV - CLKOUT clock divider */\r
18010 /*! @{ */\r
18011 #define SYSCON_CLKOUTDIV_DIV_MASK                (0xFFU)\r
18012 #define SYSCON_CLKOUTDIV_DIV_SHIFT               (0U)\r
18013 #define SYSCON_CLKOUTDIV_DIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_CLKOUTDIV_DIV_SHIFT)) & SYSCON_CLKOUTDIV_DIV_MASK)\r
18014 #define SYSCON_CLKOUTDIV_RESET_MASK              (0x20000000U)\r
18015 #define SYSCON_CLKOUTDIV_RESET_SHIFT             (29U)\r
18016 /*! RESET - Resets the divider counter.\r
18017  *  0b1..Divider is reset.\r
18018  *  0b0..Divider is not reset.\r
18019  */\r
18020 #define SYSCON_CLKOUTDIV_RESET(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_CLKOUTDIV_RESET_SHIFT)) & SYSCON_CLKOUTDIV_RESET_MASK)\r
18021 #define SYSCON_CLKOUTDIV_HALT_MASK               (0x40000000U)\r
18022 #define SYSCON_CLKOUTDIV_HALT_SHIFT              (30U)\r
18023 /*! HALT - Halts the divider counter.\r
18024  *  0b1..Divider clock is stoped.\r
18025  *  0b0..Divider clock is running.\r
18026  */\r
18027 #define SYSCON_CLKOUTDIV_HALT(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_CLKOUTDIV_HALT_SHIFT)) & SYSCON_CLKOUTDIV_HALT_MASK)\r
18028 #define SYSCON_CLKOUTDIV_REQFLAG_MASK            (0x80000000U)\r
18029 #define SYSCON_CLKOUTDIV_REQFLAG_SHIFT           (31U)\r
18030 /*! REQFLAG - Divider status flag.\r
18031  *  0b1..Clock frequency is not stable.\r
18032  *  0b0..Divider clock is stable.\r
18033  */\r
18034 #define SYSCON_CLKOUTDIV_REQFLAG(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CLKOUTDIV_REQFLAG_SHIFT)) & SYSCON_CLKOUTDIV_REQFLAG_MASK)\r
18035 /*! @} */\r
18036 \r
18037 /*! @name FROHFDIV - FRO_HF (96MHz) clock divider */\r
18038 /*! @{ */\r
18039 #define SYSCON_FROHFDIV_DIV_MASK                 (0xFFU)\r
18040 #define SYSCON_FROHFDIV_DIV_SHIFT                (0U)\r
18041 #define SYSCON_FROHFDIV_DIV(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_FROHFDIV_DIV_SHIFT)) & SYSCON_FROHFDIV_DIV_MASK)\r
18042 #define SYSCON_FROHFDIV_RESET_MASK               (0x20000000U)\r
18043 #define SYSCON_FROHFDIV_RESET_SHIFT              (29U)\r
18044 /*! RESET - Resets the divider counter.\r
18045  *  0b1..Divider is reset.\r
18046  *  0b0..Divider is not reset.\r
18047  */\r
18048 #define SYSCON_FROHFDIV_RESET(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_FROHFDIV_RESET_SHIFT)) & SYSCON_FROHFDIV_RESET_MASK)\r
18049 #define SYSCON_FROHFDIV_HALT_MASK                (0x40000000U)\r
18050 #define SYSCON_FROHFDIV_HALT_SHIFT               (30U)\r
18051 /*! HALT - Halts the divider counter.\r
18052  *  0b1..Divider clock is stoped.\r
18053  *  0b0..Divider clock is running.\r
18054  */\r
18055 #define SYSCON_FROHFDIV_HALT(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FROHFDIV_HALT_SHIFT)) & SYSCON_FROHFDIV_HALT_MASK)\r
18056 #define SYSCON_FROHFDIV_REQFLAG_MASK             (0x80000000U)\r
18057 #define SYSCON_FROHFDIV_REQFLAG_SHIFT            (31U)\r
18058 /*! REQFLAG - Divider status flag.\r
18059  *  0b1..Clock frequency is not stable.\r
18060  *  0b0..Divider clock is stable.\r
18061  */\r
18062 #define SYSCON_FROHFDIV_REQFLAG(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_FROHFDIV_REQFLAG_SHIFT)) & SYSCON_FROHFDIV_REQFLAG_MASK)\r
18063 /*! @} */\r
18064 \r
18065 /*! @name WDTCLKDIV - WDT clock divider */\r
18066 /*! @{ */\r
18067 #define SYSCON_WDTCLKDIV_DIV_MASK                (0x3FU)\r
18068 #define SYSCON_WDTCLKDIV_DIV_SHIFT               (0U)\r
18069 #define SYSCON_WDTCLKDIV_DIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_WDTCLKDIV_DIV_SHIFT)) & SYSCON_WDTCLKDIV_DIV_MASK)\r
18070 #define SYSCON_WDTCLKDIV_RESET_MASK              (0x20000000U)\r
18071 #define SYSCON_WDTCLKDIV_RESET_SHIFT             (29U)\r
18072 /*! RESET - Resets the divider counter.\r
18073  *  0b1..Divider is reset.\r
18074  *  0b0..Divider is not reset.\r
18075  */\r
18076 #define SYSCON_WDTCLKDIV_RESET(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_WDTCLKDIV_RESET_SHIFT)) & SYSCON_WDTCLKDIV_RESET_MASK)\r
18077 #define SYSCON_WDTCLKDIV_HALT_MASK               (0x40000000U)\r
18078 #define SYSCON_WDTCLKDIV_HALT_SHIFT              (30U)\r
18079 /*! HALT - Halts the divider counter.\r
18080  *  0b1..Divider clock is stoped.\r
18081  *  0b0..Divider clock is running.\r
18082  */\r
18083 #define SYSCON_WDTCLKDIV_HALT(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_WDTCLKDIV_HALT_SHIFT)) & SYSCON_WDTCLKDIV_HALT_MASK)\r
18084 #define SYSCON_WDTCLKDIV_REQFLAG_MASK            (0x80000000U)\r
18085 #define SYSCON_WDTCLKDIV_REQFLAG_SHIFT           (31U)\r
18086 /*! REQFLAG - Divider status flag.\r
18087  *  0b1..Clock frequency is not stable.\r
18088  *  0b0..Divider clock is stable.\r
18089  */\r
18090 #define SYSCON_WDTCLKDIV_REQFLAG(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_WDTCLKDIV_REQFLAG_SHIFT)) & SYSCON_WDTCLKDIV_REQFLAG_MASK)\r
18091 /*! @} */\r
18092 \r
18093 /*! @name ADCCLKDIV - ADC clock divider */\r
18094 /*! @{ */\r
18095 #define SYSCON_ADCCLKDIV_DIV_MASK                (0x7U)\r
18096 #define SYSCON_ADCCLKDIV_DIV_SHIFT               (0U)\r
18097 #define SYSCON_ADCCLKDIV_DIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_ADCCLKDIV_DIV_SHIFT)) & SYSCON_ADCCLKDIV_DIV_MASK)\r
18098 #define SYSCON_ADCCLKDIV_RESET_MASK              (0x20000000U)\r
18099 #define SYSCON_ADCCLKDIV_RESET_SHIFT             (29U)\r
18100 /*! RESET - Resets the divider counter.\r
18101  *  0b1..Divider is reset.\r
18102  *  0b0..Divider is not reset.\r
18103  */\r
18104 #define SYSCON_ADCCLKDIV_RESET(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_ADCCLKDIV_RESET_SHIFT)) & SYSCON_ADCCLKDIV_RESET_MASK)\r
18105 #define SYSCON_ADCCLKDIV_HALT_MASK               (0x40000000U)\r
18106 #define SYSCON_ADCCLKDIV_HALT_SHIFT              (30U)\r
18107 /*! HALT - Halts the divider counter.\r
18108  *  0b1..Divider clock is stoped.\r
18109  *  0b0..Divider clock is running.\r
18110  */\r
18111 #define SYSCON_ADCCLKDIV_HALT(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_ADCCLKDIV_HALT_SHIFT)) & SYSCON_ADCCLKDIV_HALT_MASK)\r
18112 #define SYSCON_ADCCLKDIV_REQFLAG_MASK            (0x80000000U)\r
18113 #define SYSCON_ADCCLKDIV_REQFLAG_SHIFT           (31U)\r
18114 /*! REQFLAG - Divider status flag.\r
18115  *  0b1..Clock frequency is not stable.\r
18116  *  0b0..Divider clock is stable.\r
18117  */\r
18118 #define SYSCON_ADCCLKDIV_REQFLAG(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_ADCCLKDIV_REQFLAG_SHIFT)) & SYSCON_ADCCLKDIV_REQFLAG_MASK)\r
18119 /*! @} */\r
18120 \r
18121 /*! @name USB0CLKDIV - USB0 Clock divider */\r
18122 /*! @{ */\r
18123 #define SYSCON_USB0CLKDIV_DIV_MASK               (0xFFU)\r
18124 #define SYSCON_USB0CLKDIV_DIV_SHIFT              (0U)\r
18125 #define SYSCON_USB0CLKDIV_DIV(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKDIV_DIV_SHIFT)) & SYSCON_USB0CLKDIV_DIV_MASK)\r
18126 #define SYSCON_USB0CLKDIV_RESET_MASK             (0x20000000U)\r
18127 #define SYSCON_USB0CLKDIV_RESET_SHIFT            (29U)\r
18128 /*! RESET - Resets the divider counter.\r
18129  *  0b1..Divider is reset.\r
18130  *  0b0..Divider is not reset.\r
18131  */\r
18132 #define SYSCON_USB0CLKDIV_RESET(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKDIV_RESET_SHIFT)) & SYSCON_USB0CLKDIV_RESET_MASK)\r
18133 #define SYSCON_USB0CLKDIV_HALT_MASK              (0x40000000U)\r
18134 #define SYSCON_USB0CLKDIV_HALT_SHIFT             (30U)\r
18135 /*! HALT - Halts the divider counter.\r
18136  *  0b1..Divider clock is stoped.\r
18137  *  0b0..Divider clock is running.\r
18138  */\r
18139 #define SYSCON_USB0CLKDIV_HALT(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKDIV_HALT_SHIFT)) & SYSCON_USB0CLKDIV_HALT_MASK)\r
18140 #define SYSCON_USB0CLKDIV_REQFLAG_MASK           (0x80000000U)\r
18141 #define SYSCON_USB0CLKDIV_REQFLAG_SHIFT          (31U)\r
18142 /*! REQFLAG - Divider status flag.\r
18143  *  0b1..Clock frequency is not stable.\r
18144  *  0b0..Divider clock is stable.\r
18145  */\r
18146 #define SYSCON_USB0CLKDIV_REQFLAG(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKDIV_REQFLAG_SHIFT)) & SYSCON_USB0CLKDIV_REQFLAG_MASK)\r
18147 /*! @} */\r
18148 \r
18149 /*! @name MCLKDIV - I2S MCLK clock divider */\r
18150 /*! @{ */\r
18151 #define SYSCON_MCLKDIV_DIV_MASK                  (0xFFU)\r
18152 #define SYSCON_MCLKDIV_DIV_SHIFT                 (0U)\r
18153 #define SYSCON_MCLKDIV_DIV(x)                    (((uint32_t)(((uint32_t)(x)) << SYSCON_MCLKDIV_DIV_SHIFT)) & SYSCON_MCLKDIV_DIV_MASK)\r
18154 #define SYSCON_MCLKDIV_RESET_MASK                (0x20000000U)\r
18155 #define SYSCON_MCLKDIV_RESET_SHIFT               (29U)\r
18156 /*! RESET - Resets the divider counter.\r
18157  *  0b1..Divider is reset.\r
18158  *  0b0..Divider is not reset.\r
18159  */\r
18160 #define SYSCON_MCLKDIV_RESET(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_MCLKDIV_RESET_SHIFT)) & SYSCON_MCLKDIV_RESET_MASK)\r
18161 #define SYSCON_MCLKDIV_HALT_MASK                 (0x40000000U)\r
18162 #define SYSCON_MCLKDIV_HALT_SHIFT                (30U)\r
18163 /*! HALT - Halts the divider counter.\r
18164  *  0b1..Divider clock is stoped.\r
18165  *  0b0..Divider clock is running.\r
18166  */\r
18167 #define SYSCON_MCLKDIV_HALT(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_MCLKDIV_HALT_SHIFT)) & SYSCON_MCLKDIV_HALT_MASK)\r
18168 #define SYSCON_MCLKDIV_REQFLAG_MASK              (0x80000000U)\r
18169 #define SYSCON_MCLKDIV_REQFLAG_SHIFT             (31U)\r
18170 /*! REQFLAG - Divider status flag.\r
18171  *  0b1..Clock frequency is not stable.\r
18172  *  0b0..Divider clock is stable.\r
18173  */\r
18174 #define SYSCON_MCLKDIV_REQFLAG(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_MCLKDIV_REQFLAG_SHIFT)) & SYSCON_MCLKDIV_REQFLAG_MASK)\r
18175 /*! @} */\r
18176 \r
18177 /*! @name SCTCLKDIV - SCT/PWM clock divider */\r
18178 /*! @{ */\r
18179 #define SYSCON_SCTCLKDIV_DIV_MASK                (0xFFU)\r
18180 #define SYSCON_SCTCLKDIV_DIV_SHIFT               (0U)\r
18181 #define SYSCON_SCTCLKDIV_DIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_SCTCLKDIV_DIV_SHIFT)) & SYSCON_SCTCLKDIV_DIV_MASK)\r
18182 #define SYSCON_SCTCLKDIV_RESET_MASK              (0x20000000U)\r
18183 #define SYSCON_SCTCLKDIV_RESET_SHIFT             (29U)\r
18184 /*! RESET - Resets the divider counter.\r
18185  *  0b1..Divider is reset.\r
18186  *  0b0..Divider is not reset.\r
18187  */\r
18188 #define SYSCON_SCTCLKDIV_RESET(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_SCTCLKDIV_RESET_SHIFT)) & SYSCON_SCTCLKDIV_RESET_MASK)\r
18189 #define SYSCON_SCTCLKDIV_HALT_MASK               (0x40000000U)\r
18190 #define SYSCON_SCTCLKDIV_HALT_SHIFT              (30U)\r
18191 /*! HALT - Halts the divider counter.\r
18192  *  0b1..Divider clock is stoped.\r
18193  *  0b0..Divider clock is running.\r
18194  */\r
18195 #define SYSCON_SCTCLKDIV_HALT(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_SCTCLKDIV_HALT_SHIFT)) & SYSCON_SCTCLKDIV_HALT_MASK)\r
18196 #define SYSCON_SCTCLKDIV_REQFLAG_MASK            (0x80000000U)\r
18197 #define SYSCON_SCTCLKDIV_REQFLAG_SHIFT           (31U)\r
18198 /*! REQFLAG - Divider status flag.\r
18199  *  0b1..Clock frequency is not stable.\r
18200  *  0b0..Divider clock is stable.\r
18201  */\r
18202 #define SYSCON_SCTCLKDIV_REQFLAG(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_SCTCLKDIV_REQFLAG_SHIFT)) & SYSCON_SCTCLKDIV_REQFLAG_MASK)\r
18203 /*! @} */\r
18204 \r
18205 /*! @name SDIOCLKDIV - SDIO clock divider */\r
18206 /*! @{ */\r
18207 #define SYSCON_SDIOCLKDIV_DIV_MASK               (0xFFU)\r
18208 #define SYSCON_SDIOCLKDIV_DIV_SHIFT              (0U)\r
18209 #define SYSCON_SDIOCLKDIV_DIV(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKDIV_DIV_SHIFT)) & SYSCON_SDIOCLKDIV_DIV_MASK)\r
18210 #define SYSCON_SDIOCLKDIV_RESET_MASK             (0x20000000U)\r
18211 #define SYSCON_SDIOCLKDIV_RESET_SHIFT            (29U)\r
18212 /*! RESET - Resets the divider counter.\r
18213  *  0b1..Divider is reset.\r
18214  *  0b0..Divider is not reset.\r
18215  */\r
18216 #define SYSCON_SDIOCLKDIV_RESET(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKDIV_RESET_SHIFT)) & SYSCON_SDIOCLKDIV_RESET_MASK)\r
18217 #define SYSCON_SDIOCLKDIV_HALT_MASK              (0x40000000U)\r
18218 #define SYSCON_SDIOCLKDIV_HALT_SHIFT             (30U)\r
18219 /*! HALT - Halts the divider counter.\r
18220  *  0b1..Divider clock is stoped.\r
18221  *  0b0..Divider clock is running.\r
18222  */\r
18223 #define SYSCON_SDIOCLKDIV_HALT(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKDIV_HALT_SHIFT)) & SYSCON_SDIOCLKDIV_HALT_MASK)\r
18224 #define SYSCON_SDIOCLKDIV_REQFLAG_MASK           (0x80000000U)\r
18225 #define SYSCON_SDIOCLKDIV_REQFLAG_SHIFT          (31U)\r
18226 /*! REQFLAG - Divider status flag.\r
18227  *  0b1..Clock frequency is not stable.\r
18228  *  0b0..Divider clock is stable.\r
18229  */\r
18230 #define SYSCON_SDIOCLKDIV_REQFLAG(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKDIV_REQFLAG_SHIFT)) & SYSCON_SDIOCLKDIV_REQFLAG_MASK)\r
18231 /*! @} */\r
18232 \r
18233 /*! @name PLL0CLKDIV - PLL0 clock divider */\r
18234 /*! @{ */\r
18235 #define SYSCON_PLL0CLKDIV_DIV_MASK               (0xFFU)\r
18236 #define SYSCON_PLL0CLKDIV_DIV_SHIFT              (0U)\r
18237 #define SYSCON_PLL0CLKDIV_DIV(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CLKDIV_DIV_SHIFT)) & SYSCON_PLL0CLKDIV_DIV_MASK)\r
18238 #define SYSCON_PLL0CLKDIV_RESET_MASK             (0x20000000U)\r
18239 #define SYSCON_PLL0CLKDIV_RESET_SHIFT            (29U)\r
18240 /*! RESET - Resets the divider counter.\r
18241  *  0b1..Divider is reset.\r
18242  *  0b0..Divider is not reset.\r
18243  */\r
18244 #define SYSCON_PLL0CLKDIV_RESET(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CLKDIV_RESET_SHIFT)) & SYSCON_PLL0CLKDIV_RESET_MASK)\r
18245 #define SYSCON_PLL0CLKDIV_HALT_MASK              (0x40000000U)\r
18246 #define SYSCON_PLL0CLKDIV_HALT_SHIFT             (30U)\r
18247 /*! HALT - Halts the divider counter.\r
18248  *  0b1..Divider clock is stoped.\r
18249  *  0b0..Divider clock is running.\r
18250  */\r
18251 #define SYSCON_PLL0CLKDIV_HALT(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CLKDIV_HALT_SHIFT)) & SYSCON_PLL0CLKDIV_HALT_MASK)\r
18252 #define SYSCON_PLL0CLKDIV_REQFLAG_MASK           (0x80000000U)\r
18253 #define SYSCON_PLL0CLKDIV_REQFLAG_SHIFT          (31U)\r
18254 /*! REQFLAG - Divider status flag.\r
18255  *  0b1..Clock frequency is not stable.\r
18256  *  0b0..Divider clock is stable.\r
18257  */\r
18258 #define SYSCON_PLL0CLKDIV_REQFLAG(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CLKDIV_REQFLAG_SHIFT)) & SYSCON_PLL0CLKDIV_REQFLAG_MASK)\r
18259 /*! @} */\r
18260 \r
18261 /*! @name CLOCKGENUPDATELOCKOUT - Control clock configuration registers access (like xxxDIV, xxxSEL) */\r
18262 /*! @{ */\r
18263 #define SYSCON_CLOCKGENUPDATELOCKOUT_CLOCKGENUPDATELOCKOUT_MASK (0xFFFFFFFFU)\r
18264 #define SYSCON_CLOCKGENUPDATELOCKOUT_CLOCKGENUPDATELOCKOUT_SHIFT (0U)\r
18265 /*! CLOCKGENUPDATELOCKOUT - Control clock configuration registers access (like xxxDIV, xxxSEL).\r
18266  *  0b00000000000000000000000000000001..update all clock configuration.\r
18267  *  0b00000000000000000000000000000000..all hardware clock configruration are freeze.\r
18268  */\r
18269 #define SYSCON_CLOCKGENUPDATELOCKOUT_CLOCKGENUPDATELOCKOUT(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCKGENUPDATELOCKOUT_CLOCKGENUPDATELOCKOUT_SHIFT)) & SYSCON_CLOCKGENUPDATELOCKOUT_CLOCKGENUPDATELOCKOUT_MASK)\r
18270 /*! @} */\r
18271 \r
18272 /*! @name FMCCR - FMC configuration register - INTERNAL USE ONLY */\r
18273 /*! @{ */\r
18274 #define SYSCON_FMCCR_FETCHCTL_MASK               (0x3U)\r
18275 #define SYSCON_FMCCR_FETCHCTL_SHIFT              (0U)\r
18276 /*! FETCHCTL - Fetch control\r
18277  *  0b00..No buffering (bypass always used) for Fetch cycles\r
18278  *  0b01..One buffer is used for all Fetch cycles\r
18279  *  0b10..All buffers can be used for Fetch cycles\r
18280  */\r
18281 #define SYSCON_FMCCR_FETCHCTL(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_FETCHCTL_SHIFT)) & SYSCON_FMCCR_FETCHCTL_MASK)\r
18282 #define SYSCON_FMCCR_DATACTL_MASK                (0xCU)\r
18283 #define SYSCON_FMCCR_DATACTL_SHIFT               (2U)\r
18284 /*! DATACTL - Data control\r
18285  *  0b00..No buffering (bypass always used) for Data cycles\r
18286  *  0b01..One buffer is used for all Data cycles\r
18287  *  0b10..All buffers can be used for Data cycles\r
18288  */\r
18289 #define SYSCON_FMCCR_DATACTL(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_DATACTL_SHIFT)) & SYSCON_FMCCR_DATACTL_MASK)\r
18290 #define SYSCON_FMCCR_ACCEL_MASK                  (0x10U)\r
18291 #define SYSCON_FMCCR_ACCEL_SHIFT                 (4U)\r
18292 #define SYSCON_FMCCR_ACCEL(x)                    (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_ACCEL_SHIFT)) & SYSCON_FMCCR_ACCEL_MASK)\r
18293 #define SYSCON_FMCCR_PREFEN_MASK                 (0x20U)\r
18294 #define SYSCON_FMCCR_PREFEN_SHIFT                (5U)\r
18295 #define SYSCON_FMCCR_PREFEN(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_PREFEN_SHIFT)) & SYSCON_FMCCR_PREFEN_MASK)\r
18296 #define SYSCON_FMCCR_PREFOVR_MASK                (0x40U)\r
18297 #define SYSCON_FMCCR_PREFOVR_SHIFT               (6U)\r
18298 #define SYSCON_FMCCR_PREFOVR(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_PREFOVR_SHIFT)) & SYSCON_FMCCR_PREFOVR_MASK)\r
18299 #define SYSCON_FMCCR_PREFCRI_MASK                (0x700U)\r
18300 #define SYSCON_FMCCR_PREFCRI_SHIFT               (8U)\r
18301 #define SYSCON_FMCCR_PREFCRI(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_PREFCRI_SHIFT)) & SYSCON_FMCCR_PREFCRI_MASK)\r
18302 #define SYSCON_FMCCR_FMCTIM_MASK                 (0x1F000U)\r
18303 #define SYSCON_FMCCR_FMCTIM_SHIFT                (12U)\r
18304 #define SYSCON_FMCCR_FMCTIM(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_FMCTIM_SHIFT)) & SYSCON_FMCCR_FMCTIM_MASK)\r
18305 #define SYSCON_FMCCR_PFISLRU_MASK                (0x20000U)\r
18306 #define SYSCON_FMCCR_PFISLRU_SHIFT               (17U)\r
18307 #define SYSCON_FMCCR_PFISLRU(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_PFISLRU_SHIFT)) & SYSCON_FMCCR_PFISLRU_MASK)\r
18308 #define SYSCON_FMCCR_PFADAP_MASK                 (0x40000U)\r
18309 #define SYSCON_FMCCR_PFADAP_SHIFT                (18U)\r
18310 #define SYSCON_FMCCR_PFADAP(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCCR_PFADAP_SHIFT)) & SYSCON_FMCCR_PFADAP_MASK)\r
18311 /*! @} */\r
18312 \r
18313 /*! @name USB0CLKCTRL - USB0 clock control */\r
18314 /*! @{ */\r
18315 #define SYSCON_USB0CLKCTRL_AP_FS_DEV_CLK_MASK    (0x1U)\r
18316 #define SYSCON_USB0CLKCTRL_AP_FS_DEV_CLK_SHIFT   (0U)\r
18317 /*! AP_FS_DEV_CLK - USB0 Device USB0_NEEDCLK signal control:.\r
18318  *  0b0..Under hardware control.\r
18319  *  0b1..Forced high.\r
18320  */\r
18321 #define SYSCON_USB0CLKCTRL_AP_FS_DEV_CLK(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKCTRL_AP_FS_DEV_CLK_SHIFT)) & SYSCON_USB0CLKCTRL_AP_FS_DEV_CLK_MASK)\r
18322 #define SYSCON_USB0CLKCTRL_POL_FS_DEV_CLK_MASK   (0x2U)\r
18323 #define SYSCON_USB0CLKCTRL_POL_FS_DEV_CLK_SHIFT  (1U)\r
18324 /*! POL_FS_DEV_CLK - USB0 Device USB0_NEEDCLK polarity for triggering the USB0 wake-up interrupt:.\r
18325  *  0b0..Falling edge of device USB0_NEEDCLK triggers wake-up.\r
18326  *  0b1..Rising edge of device USB0_NEEDCLK triggers wake-up.\r
18327  */\r
18328 #define SYSCON_USB0CLKCTRL_POL_FS_DEV_CLK(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKCTRL_POL_FS_DEV_CLK_SHIFT)) & SYSCON_USB0CLKCTRL_POL_FS_DEV_CLK_MASK)\r
18329 #define SYSCON_USB0CLKCTRL_AP_FS_HOST_CLK_MASK   (0x4U)\r
18330 #define SYSCON_USB0CLKCTRL_AP_FS_HOST_CLK_SHIFT  (2U)\r
18331 /*! AP_FS_HOST_CLK - USB0 Host USB0_NEEDCLK signal control:.\r
18332  *  0b0..Under hardware control.\r
18333  *  0b1..Forced high.\r
18334  */\r
18335 #define SYSCON_USB0CLKCTRL_AP_FS_HOST_CLK(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKCTRL_AP_FS_HOST_CLK_SHIFT)) & SYSCON_USB0CLKCTRL_AP_FS_HOST_CLK_MASK)\r
18336 #define SYSCON_USB0CLKCTRL_POL_FS_HOST_CLK_MASK  (0x8U)\r
18337 #define SYSCON_USB0CLKCTRL_POL_FS_HOST_CLK_SHIFT (3U)\r
18338 /*! POL_FS_HOST_CLK - USB0 Host USB0_NEEDCLK polarity for triggering the USB0 wake-up interrupt:.\r
18339  *  0b0..Falling edge of device USB0_NEEDCLK triggers wake-up.\r
18340  *  0b1..Rising edge of device USB0_NEEDCLK triggers wake-up.\r
18341  */\r
18342 #define SYSCON_USB0CLKCTRL_POL_FS_HOST_CLK(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKCTRL_POL_FS_HOST_CLK_SHIFT)) & SYSCON_USB0CLKCTRL_POL_FS_HOST_CLK_MASK)\r
18343 #define SYSCON_USB0CLKCTRL_PU_DISABLE_MASK       (0x10U)\r
18344 #define SYSCON_USB0CLKCTRL_PU_DISABLE_SHIFT      (4U)\r
18345 /*! PU_DISABLE - Internal pull-up disable control.\r
18346  *  0b1..Internal pull-up disable.\r
18347  *  0b0..Internal pull-up enable.\r
18348  */\r
18349 #define SYSCON_USB0CLKCTRL_PU_DISABLE(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKCTRL_PU_DISABLE_SHIFT)) & SYSCON_USB0CLKCTRL_PU_DISABLE_MASK)\r
18350 /*! @} */\r
18351 \r
18352 /*! @name USB0CLKSTAT - USB0 clock status */\r
18353 /*! @{ */\r
18354 #define SYSCON_USB0CLKSTAT_DEV_NEED_CLKST_MASK   (0x1U)\r
18355 #define SYSCON_USB0CLKSTAT_DEV_NEED_CLKST_SHIFT  (0U)\r
18356 /*! DEV_NEED_CLKST - USB0 Device USB0_NEEDCLK signal status:.\r
18357  *  0b1..USB0 Device clock is high.\r
18358  *  0b0..USB0 Device clock is low.\r
18359  */\r
18360 #define SYSCON_USB0CLKSTAT_DEV_NEED_CLKST(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKSTAT_DEV_NEED_CLKST_SHIFT)) & SYSCON_USB0CLKSTAT_DEV_NEED_CLKST_MASK)\r
18361 #define SYSCON_USB0CLKSTAT_HOST_NEED_CLKST_MASK  (0x2U)\r
18362 #define SYSCON_USB0CLKSTAT_HOST_NEED_CLKST_SHIFT (1U)\r
18363 /*! HOST_NEED_CLKST - USB0 Host USB0_NEEDCLK signal status:.\r
18364  *  0b1..USB0 Host clock is high.\r
18365  *  0b0..USB0 Host clock is low.\r
18366  */\r
18367 #define SYSCON_USB0CLKSTAT_HOST_NEED_CLKST(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_USB0CLKSTAT_HOST_NEED_CLKST_SHIFT)) & SYSCON_USB0CLKSTAT_HOST_NEED_CLKST_MASK)\r
18368 /*! @} */\r
18369 \r
18370 /*! @name FMCFLUSH - FMCflush control */\r
18371 /*! @{ */\r
18372 #define SYSCON_FMCFLUSH_FLUSH_MASK               (0x1U)\r
18373 #define SYSCON_FMCFLUSH_FLUSH_SHIFT              (0U)\r
18374 #define SYSCON_FMCFLUSH_FLUSH(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_FMCFLUSH_FLUSH_SHIFT)) & SYSCON_FMCFLUSH_FLUSH_MASK)\r
18375 /*! @} */\r
18376 \r
18377 /*! @name MCLKIO - MCLK control */\r
18378 /*! @{ */\r
18379 #define SYSCON_MCLKIO_MCLKIO_MASK                (0xFFFFFFFFU)\r
18380 #define SYSCON_MCLKIO_MCLKIO_SHIFT               (0U)\r
18381 /*! MCLKIO - MCLK control.\r
18382  *  0b00000000000000000000000000000000..input mode.\r
18383  *  0b00000000000000000000000000000001..output mode.\r
18384  */\r
18385 #define SYSCON_MCLKIO_MCLKIO(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_MCLKIO_MCLKIO_SHIFT)) & SYSCON_MCLKIO_MCLKIO_MASK)\r
18386 /*! @} */\r
18387 \r
18388 /*! @name USB1CLKCTRL - USB1 clock control */\r
18389 /*! @{ */\r
18390 #define SYSCON_USB1CLKCTRL_AP_HS_DEV_CLK_MASK    (0x1U)\r
18391 #define SYSCON_USB1CLKCTRL_AP_HS_DEV_CLK_SHIFT   (0U)\r
18392 /*! AP_HS_DEV_CLK - USB1 Device need_clock signal control:.\r
18393  *  0b0..Under hardware control.\r
18394  *  0b1..Forced high.\r
18395  */\r
18396 #define SYSCON_USB1CLKCTRL_AP_HS_DEV_CLK(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_USB1CLKCTRL_AP_HS_DEV_CLK_SHIFT)) & SYSCON_USB1CLKCTRL_AP_HS_DEV_CLK_MASK)\r
18397 #define SYSCON_USB1CLKCTRL_POL_HS_DEV_CLK_MASK   (0x2U)\r
18398 #define SYSCON_USB1CLKCTRL_POL_HS_DEV_CLK_SHIFT  (1U)\r
18399 /*! POL_HS_DEV_CLK - USB1 Device need_clock polarity for triggering the USB1 wake-up interrupt:.\r
18400  *  0b0..Falling edge of device need_clock triggers wake-up.\r
18401  *  0b1..Rising edge of device need_clock triggers wake-up.\r
18402  */\r
18403 #define SYSCON_USB1CLKCTRL_POL_HS_DEV_CLK(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_USB1CLKCTRL_POL_HS_DEV_CLK_SHIFT)) & SYSCON_USB1CLKCTRL_POL_HS_DEV_CLK_MASK)\r
18404 #define SYSCON_USB1CLKCTRL_AP_HS_HOST_CLK_MASK   (0x4U)\r
18405 #define SYSCON_USB1CLKCTRL_AP_HS_HOST_CLK_SHIFT  (2U)\r
18406 /*! AP_HS_HOST_CLK - USB1 Host need_clock signal control:.\r
18407  *  0b0..Under hardware control.\r
18408  *  0b1..Forced high.\r
18409  */\r
18410 #define SYSCON_USB1CLKCTRL_AP_HS_HOST_CLK(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_USB1CLKCTRL_AP_HS_HOST_CLK_SHIFT)) & SYSCON_USB1CLKCTRL_AP_HS_HOST_CLK_MASK)\r
18411 #define SYSCON_USB1CLKCTRL_POL_HS_HOST_CLK_MASK  (0x8U)\r
18412 #define SYSCON_USB1CLKCTRL_POL_HS_HOST_CLK_SHIFT (3U)\r
18413 /*! POL_HS_HOST_CLK - USB1 Host need_clock polarity for triggering the USB1 wake-up interrupt: 0 Falling edge of device need_clock triggers wake-up.\r
18414  *  0b0..Falling edge of device need_clock triggers wake-up.\r
18415  *  0b1..Rising edge of device need_clock triggers wake-up.\r
18416  */\r
18417 #define SYSCON_USB1CLKCTRL_POL_HS_HOST_CLK(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_USB1CLKCTRL_POL_HS_HOST_CLK_SHIFT)) & SYSCON_USB1CLKCTRL_POL_HS_HOST_CLK_MASK)\r
18418 #define SYSCON_USB1CLKCTRL_HS_DEV_WAKEUP_N_MASK  (0x10U)\r
18419 #define SYSCON_USB1CLKCTRL_HS_DEV_WAKEUP_N_SHIFT (4U)\r
18420 /*! HS_DEV_WAKEUP_N - External user wake-up signal for device mode; asserting this signal (active low) will result in exiting the low power mode; input to synchronous control logic:.\r
18421  *  0b0..Forces USB1 PHY to wake-up.\r
18422  *  0b1..Normal USB1 PHY behavior.\r
18423  */\r
18424 #define SYSCON_USB1CLKCTRL_HS_DEV_WAKEUP_N(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_USB1CLKCTRL_HS_DEV_WAKEUP_N_SHIFT)) & SYSCON_USB1CLKCTRL_HS_DEV_WAKEUP_N_MASK)\r
18425 /*! @} */\r
18426 \r
18427 /*! @name USB1CLKSTAT - USB1 clock status */\r
18428 /*! @{ */\r
18429 #define SYSCON_USB1CLKSTAT_DEV_NEED_CLKST_MASK   (0x1U)\r
18430 #define SYSCON_USB1CLKSTAT_DEV_NEED_CLKST_SHIFT  (0U)\r
18431 /*! DEV_NEED_CLKST - USB1 Device need_clock signal status:.\r
18432  *  0b1..USB1 Device clock is high.\r
18433  *  0b0..USB1 Device clock is low.\r
18434  */\r
18435 #define SYSCON_USB1CLKSTAT_DEV_NEED_CLKST(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_USB1CLKSTAT_DEV_NEED_CLKST_SHIFT)) & SYSCON_USB1CLKSTAT_DEV_NEED_CLKST_MASK)\r
18436 #define SYSCON_USB1CLKSTAT_HOST_NEED_CLKST_MASK  (0x2U)\r
18437 #define SYSCON_USB1CLKSTAT_HOST_NEED_CLKST_SHIFT (1U)\r
18438 /*! HOST_NEED_CLKST - USB1 Host need_clock signal status:.\r
18439  *  0b1..USB1 Host clock is high.\r
18440  *  0b0..USB1 Host clock is low.\r
18441  */\r
18442 #define SYSCON_USB1CLKSTAT_HOST_NEED_CLKST(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_USB1CLKSTAT_HOST_NEED_CLKST_SHIFT)) & SYSCON_USB1CLKSTAT_HOST_NEED_CLKST_MASK)\r
18443 /*! @} */\r
18444 \r
18445 /*! @name FLASHBANKENABLE - Flash Banks control */\r
18446 /*! @{ */\r
18447 #define SYSCON_FLASHBANKENABLE_BANK0_MASK        (0xFU)\r
18448 #define SYSCON_FLASHBANKENABLE_BANK0_SHIFT       (0U)\r
18449 /*! BANK0 - Flash Bank0 control.\r
18450  *  0b0000..Flash BANK0 checker is enabled (all Flash pages inside this bank cannot be erased nor programmed).\r
18451  *  0b1010..1010: Flash BANK0 checker is disabled (all Flash pages inside this bank can be erased and programmed).\r
18452  */\r
18453 #define SYSCON_FLASHBANKENABLE_BANK0(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_FLASHBANKENABLE_BANK0_SHIFT)) & SYSCON_FLASHBANKENABLE_BANK0_MASK)\r
18454 #define SYSCON_FLASHBANKENABLE_BANK1_MASK        (0xF0U)\r
18455 #define SYSCON_FLASHBANKENABLE_BANK1_SHIFT       (4U)\r
18456 /*! BANK1 - Flash Bank1 control.\r
18457  *  0b0000..Flash BANK1 checker is enabled (all Flash pages inside this bank cannot be erased nor programmed).\r
18458  *  0b1010..1010: Flash BANK1 checker is disabled (all Flash pages inside this bank can be erased and programmed).\r
18459  */\r
18460 #define SYSCON_FLASHBANKENABLE_BANK1(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_FLASHBANKENABLE_BANK1_SHIFT)) & SYSCON_FLASHBANKENABLE_BANK1_MASK)\r
18461 #define SYSCON_FLASHBANKENABLE_BANK2_MASK        (0xF00U)\r
18462 #define SYSCON_FLASHBANKENABLE_BANK2_SHIFT       (8U)\r
18463 /*! BANK2 - Flash Bank2 control.\r
18464  *  0b0000..Flash BANK2 checker is enabled (all Flash pages inside this bank cannot be erased nor programmed).\r
18465  *  0b1010..1010: Flash BANK2 checker is disabled (all Flash pages inside this bank can be erased and programmed).\r
18466  */\r
18467 #define SYSCON_FLASHBANKENABLE_BANK2(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_FLASHBANKENABLE_BANK2_SHIFT)) & SYSCON_FLASHBANKENABLE_BANK2_MASK)\r
18468 /*! @} */\r
18469 \r
18470 /*! @name SDIOCLKCTRL - SDIO CCLKIN phase and delay control */\r
18471 /*! @{ */\r
18472 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_PHASE_MASK   (0x3U)\r
18473 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_PHASE_SHIFT  (0U)\r
18474 /*! CCLK_DRV_PHASE - Programmable delay value by which cclk_in_drv is phase-shifted with regard to cclk_in.\r
18475  *  0b00..0 degree shift.\r
18476  *  0b01..90 degree shift.\r
18477  *  0b10..180 degree shift.\r
18478  *  0b11..270 degree shift.\r
18479  */\r
18480 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_PHASE(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKCTRL_CCLK_DRV_PHASE_SHIFT)) & SYSCON_SDIOCLKCTRL_CCLK_DRV_PHASE_MASK)\r
18481 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_PHASE_MASK (0xCU)\r
18482 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_PHASE_SHIFT (2U)\r
18483 /*! CCLK_SAMPLE_PHASE - Programmable delay value by which cclk_in_sample is delayed with regard to cclk_in.\r
18484  *  0b00..0 degree shift.\r
18485  *  0b01..90 degree shift.\r
18486  *  0b10..180 degree shift.\r
18487  *  0b11..270 degree shift.\r
18488  */\r
18489 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_PHASE(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_PHASE_SHIFT)) & SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_PHASE_MASK)\r
18490 #define SYSCON_SDIOCLKCTRL_PHASE_ACTIVE_MASK     (0x80U)\r
18491 #define SYSCON_SDIOCLKCTRL_PHASE_ACTIVE_SHIFT    (7U)\r
18492 /*! PHASE_ACTIVE - Enables the delays CCLK_DRV_PHASE and CCLK_SAMPLE_PHASE.\r
18493  *  0b0..Bypassed.\r
18494  *  0b1..Activates phase shift logic. When active, the clock divider is active and phase delays are enabled.\r
18495  */\r
18496 #define SYSCON_SDIOCLKCTRL_PHASE_ACTIVE(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKCTRL_PHASE_ACTIVE_SHIFT)) & SYSCON_SDIOCLKCTRL_PHASE_ACTIVE_MASK)\r
18497 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_MASK   (0x1F0000U)\r
18498 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_SHIFT  (16U)\r
18499 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_SHIFT)) & SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_MASK)\r
18500 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_ACTIVE_MASK (0x800000U)\r
18501 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_ACTIVE_SHIFT (23U)\r
18502 /*! CCLK_DRV_DELAY_ACTIVE - Enables drive delay, as controlled by the CCLK_DRV_DELAY field.\r
18503  *  0b1..Enable drive delay.\r
18504  *  0b0..Disable drive delay.\r
18505  */\r
18506 #define SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_ACTIVE(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_ACTIVE_SHIFT)) & SYSCON_SDIOCLKCTRL_CCLK_DRV_DELAY_ACTIVE_MASK)\r
18507 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_MASK (0x1F000000U)\r
18508 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_SHIFT (24U)\r
18509 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_SHIFT)) & SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_MASK)\r
18510 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_ACTIVE_MASK (0x80000000U)\r
18511 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_ACTIVE_SHIFT (31U)\r
18512 /*! CCLK_SAMPLE_DELAY_ACTIVE - Enables sample delay, as controlled by the CCLK_SAMPLE_DELAY field.\r
18513  *  0b1..Enables sample delay.\r
18514  *  0b0..Disables sample delay.\r
18515  */\r
18516 #define SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_ACTIVE(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_ACTIVE_SHIFT)) & SYSCON_SDIOCLKCTRL_CCLK_SAMPLE_DELAY_ACTIVE_MASK)\r
18517 /*! @} */\r
18518 \r
18519 /*! @name PLL1CTRL - PLL1 550m control */\r
18520 /*! @{ */\r
18521 #define SYSCON_PLL1CTRL_SELR_MASK                (0xFU)\r
18522 #define SYSCON_PLL1CTRL_SELR_SHIFT               (0U)\r
18523 #define SYSCON_PLL1CTRL_SELR(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_SELR_SHIFT)) & SYSCON_PLL1CTRL_SELR_MASK)\r
18524 #define SYSCON_PLL1CTRL_SELI_MASK                (0x3F0U)\r
18525 #define SYSCON_PLL1CTRL_SELI_SHIFT               (4U)\r
18526 #define SYSCON_PLL1CTRL_SELI(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_SELI_SHIFT)) & SYSCON_PLL1CTRL_SELI_MASK)\r
18527 #define SYSCON_PLL1CTRL_SELP_MASK                (0x7C00U)\r
18528 #define SYSCON_PLL1CTRL_SELP_SHIFT               (10U)\r
18529 #define SYSCON_PLL1CTRL_SELP(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_SELP_SHIFT)) & SYSCON_PLL1CTRL_SELP_MASK)\r
18530 #define SYSCON_PLL1CTRL_BYPASSPLL_MASK           (0x8000U)\r
18531 #define SYSCON_PLL1CTRL_BYPASSPLL_SHIFT          (15U)\r
18532 /*! BYPASSPLL - Bypass PLL input clock is sent directly to the PLL output (default).\r
18533  *  0b1..PLL input clock is sent directly to the PLL output.\r
18534  *  0b0..use PLL.\r
18535  */\r
18536 #define SYSCON_PLL1CTRL_BYPASSPLL(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_BYPASSPLL_SHIFT)) & SYSCON_PLL1CTRL_BYPASSPLL_MASK)\r
18537 #define SYSCON_PLL1CTRL_BYPASSPOSTDIV2_MASK      (0x10000U)\r
18538 #define SYSCON_PLL1CTRL_BYPASSPOSTDIV2_SHIFT     (16U)\r
18539 /*! BYPASSPOSTDIV2 - bypass of the divide-by-2 divider in the post-divider.\r
18540  *  0b1..bypass of the divide-by-2 divider in the post-divider.\r
18541  *  0b0..use the divide-by-2 divider in the post-divider.\r
18542  */\r
18543 #define SYSCON_PLL1CTRL_BYPASSPOSTDIV2(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_BYPASSPOSTDIV2_SHIFT)) & SYSCON_PLL1CTRL_BYPASSPOSTDIV2_MASK)\r
18544 #define SYSCON_PLL1CTRL_LIMUPOFF_MASK            (0x20000U)\r
18545 #define SYSCON_PLL1CTRL_LIMUPOFF_SHIFT           (17U)\r
18546 #define SYSCON_PLL1CTRL_LIMUPOFF(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_LIMUPOFF_SHIFT)) & SYSCON_PLL1CTRL_LIMUPOFF_MASK)\r
18547 #define SYSCON_PLL1CTRL_BWDIRECT_MASK            (0x40000U)\r
18548 #define SYSCON_PLL1CTRL_BWDIRECT_SHIFT           (18U)\r
18549 /*! BWDIRECT - control of the bandwidth of the PLL.\r
18550  *  0b1..modify the bandwidth of the PLL directly.\r
18551  *  0b0..the bandwidth is changed synchronously with the feedback-divider.\r
18552  */\r
18553 #define SYSCON_PLL1CTRL_BWDIRECT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_BWDIRECT_SHIFT)) & SYSCON_PLL1CTRL_BWDIRECT_MASK)\r
18554 #define SYSCON_PLL1CTRL_BYPASSPREDIV_MASK        (0x80000U)\r
18555 #define SYSCON_PLL1CTRL_BYPASSPREDIV_SHIFT       (19U)\r
18556 /*! BYPASSPREDIV - bypass of the pre-divider.\r
18557  *  0b1..bypass of the pre-divider.\r
18558  *  0b0..use the pre-divider.\r
18559  */\r
18560 #define SYSCON_PLL1CTRL_BYPASSPREDIV(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_BYPASSPREDIV_SHIFT)) & SYSCON_PLL1CTRL_BYPASSPREDIV_MASK)\r
18561 #define SYSCON_PLL1CTRL_BYPASSPOSTDIV_MASK       (0x100000U)\r
18562 #define SYSCON_PLL1CTRL_BYPASSPOSTDIV_SHIFT      (20U)\r
18563 /*! BYPASSPOSTDIV - bypass of the post-divider.\r
18564  *  0b1..bypass of the post-divider.\r
18565  *  0b0..use the post-divider.\r
18566  */\r
18567 #define SYSCON_PLL1CTRL_BYPASSPOSTDIV(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_BYPASSPOSTDIV_SHIFT)) & SYSCON_PLL1CTRL_BYPASSPOSTDIV_MASK)\r
18568 #define SYSCON_PLL1CTRL_CLKEN_MASK               (0x200000U)\r
18569 #define SYSCON_PLL1CTRL_CLKEN_SHIFT              (21U)\r
18570 /*! CLKEN - enable the output clock.\r
18571  *  0b1..Enable the output clock.\r
18572  *  0b0..Disable the output clock.\r
18573  */\r
18574 #define SYSCON_PLL1CTRL_CLKEN(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_CLKEN_SHIFT)) & SYSCON_PLL1CTRL_CLKEN_MASK)\r
18575 #define SYSCON_PLL1CTRL_FRMEN_MASK               (0x400000U)\r
18576 #define SYSCON_PLL1CTRL_FRMEN_SHIFT              (22U)\r
18577 #define SYSCON_PLL1CTRL_FRMEN(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_FRMEN_SHIFT)) & SYSCON_PLL1CTRL_FRMEN_MASK)\r
18578 #define SYSCON_PLL1CTRL_FRMCLKSTABLE_MASK        (0x800000U)\r
18579 #define SYSCON_PLL1CTRL_FRMCLKSTABLE_SHIFT       (23U)\r
18580 #define SYSCON_PLL1CTRL_FRMCLKSTABLE(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_FRMCLKSTABLE_SHIFT)) & SYSCON_PLL1CTRL_FRMCLKSTABLE_MASK)\r
18581 #define SYSCON_PLL1CTRL_SKEWEN_MASK              (0x1000000U)\r
18582 #define SYSCON_PLL1CTRL_SKEWEN_SHIFT             (24U)\r
18583 /*! SKEWEN - Skew mode.\r
18584  *  0b1..skewmode is enable.\r
18585  *  0b0..skewmode is disable.\r
18586  */\r
18587 #define SYSCON_PLL1CTRL_SKEWEN(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1CTRL_SKEWEN_SHIFT)) & SYSCON_PLL1CTRL_SKEWEN_MASK)\r
18588 /*! @} */\r
18589 \r
18590 /*! @name PLL1STAT - PLL1 550m status */\r
18591 /*! @{ */\r
18592 #define SYSCON_PLL1STAT_LOCK_MASK                (0x1U)\r
18593 #define SYSCON_PLL1STAT_LOCK_SHIFT               (0U)\r
18594 #define SYSCON_PLL1STAT_LOCK(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1STAT_LOCK_SHIFT)) & SYSCON_PLL1STAT_LOCK_MASK)\r
18595 #define SYSCON_PLL1STAT_PREDIVACK_MASK           (0x2U)\r
18596 #define SYSCON_PLL1STAT_PREDIVACK_SHIFT          (1U)\r
18597 #define SYSCON_PLL1STAT_PREDIVACK(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1STAT_PREDIVACK_SHIFT)) & SYSCON_PLL1STAT_PREDIVACK_MASK)\r
18598 #define SYSCON_PLL1STAT_FEEDDIVACK_MASK          (0x4U)\r
18599 #define SYSCON_PLL1STAT_FEEDDIVACK_SHIFT         (2U)\r
18600 #define SYSCON_PLL1STAT_FEEDDIVACK(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1STAT_FEEDDIVACK_SHIFT)) & SYSCON_PLL1STAT_FEEDDIVACK_MASK)\r
18601 #define SYSCON_PLL1STAT_POSTDIVACK_MASK          (0x8U)\r
18602 #define SYSCON_PLL1STAT_POSTDIVACK_SHIFT         (3U)\r
18603 #define SYSCON_PLL1STAT_POSTDIVACK(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1STAT_POSTDIVACK_SHIFT)) & SYSCON_PLL1STAT_POSTDIVACK_MASK)\r
18604 #define SYSCON_PLL1STAT_FRMDET_MASK              (0x10U)\r
18605 #define SYSCON_PLL1STAT_FRMDET_SHIFT             (4U)\r
18606 #define SYSCON_PLL1STAT_FRMDET(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1STAT_FRMDET_SHIFT)) & SYSCON_PLL1STAT_FRMDET_MASK)\r
18607 /*! @} */\r
18608 \r
18609 /*! @name PLL1NDEC - PLL1 550m N divider */\r
18610 /*! @{ */\r
18611 #define SYSCON_PLL1NDEC_NDIV_MASK                (0xFFU)\r
18612 #define SYSCON_PLL1NDEC_NDIV_SHIFT               (0U)\r
18613 #define SYSCON_PLL1NDEC_NDIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1NDEC_NDIV_SHIFT)) & SYSCON_PLL1NDEC_NDIV_MASK)\r
18614 #define SYSCON_PLL1NDEC_NREQ_MASK                (0x100U)\r
18615 #define SYSCON_PLL1NDEC_NREQ_SHIFT               (8U)\r
18616 #define SYSCON_PLL1NDEC_NREQ(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1NDEC_NREQ_SHIFT)) & SYSCON_PLL1NDEC_NREQ_MASK)\r
18617 /*! @} */\r
18618 \r
18619 /*! @name PLL1MDEC - PLL1 550m M divider */\r
18620 /*! @{ */\r
18621 #define SYSCON_PLL1MDEC_MDIV_MASK                (0xFFFFU)\r
18622 #define SYSCON_PLL1MDEC_MDIV_SHIFT               (0U)\r
18623 #define SYSCON_PLL1MDEC_MDIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1MDEC_MDIV_SHIFT)) & SYSCON_PLL1MDEC_MDIV_MASK)\r
18624 #define SYSCON_PLL1MDEC_MREQ_MASK                (0x10000U)\r
18625 #define SYSCON_PLL1MDEC_MREQ_SHIFT               (16U)\r
18626 #define SYSCON_PLL1MDEC_MREQ(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1MDEC_MREQ_SHIFT)) & SYSCON_PLL1MDEC_MREQ_MASK)\r
18627 /*! @} */\r
18628 \r
18629 /*! @name PLL1PDEC - PLL1 550m P divider */\r
18630 /*! @{ */\r
18631 #define SYSCON_PLL1PDEC_PDIV_MASK                (0x1FU)\r
18632 #define SYSCON_PLL1PDEC_PDIV_SHIFT               (0U)\r
18633 #define SYSCON_PLL1PDEC_PDIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1PDEC_PDIV_SHIFT)) & SYSCON_PLL1PDEC_PDIV_MASK)\r
18634 #define SYSCON_PLL1PDEC_PREQ_MASK                (0x20U)\r
18635 #define SYSCON_PLL1PDEC_PREQ_SHIFT               (5U)\r
18636 #define SYSCON_PLL1PDEC_PREQ(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL1PDEC_PREQ_SHIFT)) & SYSCON_PLL1PDEC_PREQ_MASK)\r
18637 /*! @} */\r
18638 \r
18639 /*! @name PLL0CTRL - PLL0 550m control */\r
18640 /*! @{ */\r
18641 #define SYSCON_PLL0CTRL_SELR_MASK                (0xFU)\r
18642 #define SYSCON_PLL0CTRL_SELR_SHIFT               (0U)\r
18643 #define SYSCON_PLL0CTRL_SELR(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_SELR_SHIFT)) & SYSCON_PLL0CTRL_SELR_MASK)\r
18644 #define SYSCON_PLL0CTRL_SELI_MASK                (0x3F0U)\r
18645 #define SYSCON_PLL0CTRL_SELI_SHIFT               (4U)\r
18646 #define SYSCON_PLL0CTRL_SELI(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_SELI_SHIFT)) & SYSCON_PLL0CTRL_SELI_MASK)\r
18647 #define SYSCON_PLL0CTRL_SELP_MASK                (0x7C00U)\r
18648 #define SYSCON_PLL0CTRL_SELP_SHIFT               (10U)\r
18649 #define SYSCON_PLL0CTRL_SELP(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_SELP_SHIFT)) & SYSCON_PLL0CTRL_SELP_MASK)\r
18650 #define SYSCON_PLL0CTRL_BYPASSPLL_MASK           (0x8000U)\r
18651 #define SYSCON_PLL0CTRL_BYPASSPLL_SHIFT          (15U)\r
18652 /*! BYPASSPLL - Bypass PLL input clock is sent directly to the PLL output (default).\r
18653  *  0b1..Bypass PLL input clock is sent directly to the PLL output.\r
18654  *  0b0..use PLL.\r
18655  */\r
18656 #define SYSCON_PLL0CTRL_BYPASSPLL(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_BYPASSPLL_SHIFT)) & SYSCON_PLL0CTRL_BYPASSPLL_MASK)\r
18657 #define SYSCON_PLL0CTRL_BYPASSPOSTDIV2_MASK      (0x10000U)\r
18658 #define SYSCON_PLL0CTRL_BYPASSPOSTDIV2_SHIFT     (16U)\r
18659 /*! BYPASSPOSTDIV2 - bypass of the divide-by-2 divider in the post-divider.\r
18660  *  0b1..bypass of the divide-by-2 divider in the post-divider.\r
18661  *  0b0..use the divide-by-2 divider in the post-divider.\r
18662  */\r
18663 #define SYSCON_PLL0CTRL_BYPASSPOSTDIV2(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_BYPASSPOSTDIV2_SHIFT)) & SYSCON_PLL0CTRL_BYPASSPOSTDIV2_MASK)\r
18664 #define SYSCON_PLL0CTRL_LIMUPOFF_MASK            (0x20000U)\r
18665 #define SYSCON_PLL0CTRL_LIMUPOFF_SHIFT           (17U)\r
18666 #define SYSCON_PLL0CTRL_LIMUPOFF(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_LIMUPOFF_SHIFT)) & SYSCON_PLL0CTRL_LIMUPOFF_MASK)\r
18667 #define SYSCON_PLL0CTRL_BWDIRECT_MASK            (0x40000U)\r
18668 #define SYSCON_PLL0CTRL_BWDIRECT_SHIFT           (18U)\r
18669 /*! BWDIRECT - Control of the bandwidth of the PLL.\r
18670  *  0b1..modify the bandwidth of the PLL directly.\r
18671  *  0b0..the bandwidth is changed synchronously with the feedback-divider.\r
18672  */\r
18673 #define SYSCON_PLL0CTRL_BWDIRECT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_BWDIRECT_SHIFT)) & SYSCON_PLL0CTRL_BWDIRECT_MASK)\r
18674 #define SYSCON_PLL0CTRL_BYPASSPREDIV_MASK        (0x80000U)\r
18675 #define SYSCON_PLL0CTRL_BYPASSPREDIV_SHIFT       (19U)\r
18676 /*! BYPASSPREDIV - bypass of the pre-divider.\r
18677  *  0b1..bypass of the pre-divider.\r
18678  *  0b0..use the pre-divider.\r
18679  */\r
18680 #define SYSCON_PLL0CTRL_BYPASSPREDIV(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_BYPASSPREDIV_SHIFT)) & SYSCON_PLL0CTRL_BYPASSPREDIV_MASK)\r
18681 #define SYSCON_PLL0CTRL_BYPASSPOSTDIV_MASK       (0x100000U)\r
18682 #define SYSCON_PLL0CTRL_BYPASSPOSTDIV_SHIFT      (20U)\r
18683 /*! BYPASSPOSTDIV - bypass of the post-divider.\r
18684  *  0b1..bypass of the post-divider.\r
18685  *  0b0..use the post-divider.\r
18686  */\r
18687 #define SYSCON_PLL0CTRL_BYPASSPOSTDIV(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_BYPASSPOSTDIV_SHIFT)) & SYSCON_PLL0CTRL_BYPASSPOSTDIV_MASK)\r
18688 #define SYSCON_PLL0CTRL_CLKEN_MASK               (0x200000U)\r
18689 #define SYSCON_PLL0CTRL_CLKEN_SHIFT              (21U)\r
18690 /*! CLKEN - enable the output clock.\r
18691  *  0b1..enable the output clock.\r
18692  *  0b0..disable the output clock.\r
18693  */\r
18694 #define SYSCON_PLL0CTRL_CLKEN(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_CLKEN_SHIFT)) & SYSCON_PLL0CTRL_CLKEN_MASK)\r
18695 #define SYSCON_PLL0CTRL_FRMEN_MASK               (0x400000U)\r
18696 #define SYSCON_PLL0CTRL_FRMEN_SHIFT              (22U)\r
18697 /*! FRMEN - free running mode.\r
18698  *  0b1..free running mode is enable.\r
18699  *  0b0..free running mode is disable.\r
18700  */\r
18701 #define SYSCON_PLL0CTRL_FRMEN(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_FRMEN_SHIFT)) & SYSCON_PLL0CTRL_FRMEN_MASK)\r
18702 #define SYSCON_PLL0CTRL_FRMCLKSTABLE_MASK        (0x800000U)\r
18703 #define SYSCON_PLL0CTRL_FRMCLKSTABLE_SHIFT       (23U)\r
18704 #define SYSCON_PLL0CTRL_FRMCLKSTABLE(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_FRMCLKSTABLE_SHIFT)) & SYSCON_PLL0CTRL_FRMCLKSTABLE_MASK)\r
18705 #define SYSCON_PLL0CTRL_SKEWEN_MASK              (0x1000000U)\r
18706 #define SYSCON_PLL0CTRL_SKEWEN_SHIFT             (24U)\r
18707 /*! SKEWEN - skew mode.\r
18708  *  0b1..skew mode is enable.\r
18709  *  0b0..skew mode is disable.\r
18710  */\r
18711 #define SYSCON_PLL0CTRL_SKEWEN(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0CTRL_SKEWEN_SHIFT)) & SYSCON_PLL0CTRL_SKEWEN_MASK)\r
18712 /*! @} */\r
18713 \r
18714 /*! @name PLL0STAT - PLL0 550m status */\r
18715 /*! @{ */\r
18716 #define SYSCON_PLL0STAT_LOCK_MASK                (0x1U)\r
18717 #define SYSCON_PLL0STAT_LOCK_SHIFT               (0U)\r
18718 #define SYSCON_PLL0STAT_LOCK(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0STAT_LOCK_SHIFT)) & SYSCON_PLL0STAT_LOCK_MASK)\r
18719 #define SYSCON_PLL0STAT_PREDIVACK_MASK           (0x2U)\r
18720 #define SYSCON_PLL0STAT_PREDIVACK_SHIFT          (1U)\r
18721 #define SYSCON_PLL0STAT_PREDIVACK(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0STAT_PREDIVACK_SHIFT)) & SYSCON_PLL0STAT_PREDIVACK_MASK)\r
18722 #define SYSCON_PLL0STAT_FEEDDIVACK_MASK          (0x4U)\r
18723 #define SYSCON_PLL0STAT_FEEDDIVACK_SHIFT         (2U)\r
18724 #define SYSCON_PLL0STAT_FEEDDIVACK(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0STAT_FEEDDIVACK_SHIFT)) & SYSCON_PLL0STAT_FEEDDIVACK_MASK)\r
18725 #define SYSCON_PLL0STAT_POSTDIVACK_MASK          (0x8U)\r
18726 #define SYSCON_PLL0STAT_POSTDIVACK_SHIFT         (3U)\r
18727 #define SYSCON_PLL0STAT_POSTDIVACK(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0STAT_POSTDIVACK_SHIFT)) & SYSCON_PLL0STAT_POSTDIVACK_MASK)\r
18728 #define SYSCON_PLL0STAT_FRMDET_MASK              (0x10U)\r
18729 #define SYSCON_PLL0STAT_FRMDET_SHIFT             (4U)\r
18730 #define SYSCON_PLL0STAT_FRMDET(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0STAT_FRMDET_SHIFT)) & SYSCON_PLL0STAT_FRMDET_MASK)\r
18731 /*! @} */\r
18732 \r
18733 /*! @name PLL0NDEC - PLL0 550m N divider */\r
18734 /*! @{ */\r
18735 #define SYSCON_PLL0NDEC_NDIV_MASK                (0xFFU)\r
18736 #define SYSCON_PLL0NDEC_NDIV_SHIFT               (0U)\r
18737 #define SYSCON_PLL0NDEC_NDIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0NDEC_NDIV_SHIFT)) & SYSCON_PLL0NDEC_NDIV_MASK)\r
18738 #define SYSCON_PLL0NDEC_NREQ_MASK                (0x100U)\r
18739 #define SYSCON_PLL0NDEC_NREQ_SHIFT               (8U)\r
18740 #define SYSCON_PLL0NDEC_NREQ(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0NDEC_NREQ_SHIFT)) & SYSCON_PLL0NDEC_NREQ_MASK)\r
18741 /*! @} */\r
18742 \r
18743 /*! @name PLL0PDEC - PLL0 550m P divider */\r
18744 /*! @{ */\r
18745 #define SYSCON_PLL0PDEC_PDIV_MASK                (0x1FU)\r
18746 #define SYSCON_PLL0PDEC_PDIV_SHIFT               (0U)\r
18747 #define SYSCON_PLL0PDEC_PDIV(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0PDEC_PDIV_SHIFT)) & SYSCON_PLL0PDEC_PDIV_MASK)\r
18748 #define SYSCON_PLL0PDEC_PREQ_MASK                (0x20U)\r
18749 #define SYSCON_PLL0PDEC_PREQ_SHIFT               (5U)\r
18750 #define SYSCON_PLL0PDEC_PREQ(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0PDEC_PREQ_SHIFT)) & SYSCON_PLL0PDEC_PREQ_MASK)\r
18751 /*! @} */\r
18752 \r
18753 /*! @name PLL0SSCG0 - PLL0 Spread Spectrum Wrapper control register 0 */\r
18754 /*! @{ */\r
18755 #define SYSCON_PLL0SSCG0_MD_LBS_MASK             (0xFFFFFFFFU)\r
18756 #define SYSCON_PLL0SSCG0_MD_LBS_SHIFT            (0U)\r
18757 #define SYSCON_PLL0SSCG0_MD_LBS(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG0_MD_LBS_SHIFT)) & SYSCON_PLL0SSCG0_MD_LBS_MASK)\r
18758 /*! @} */\r
18759 \r
18760 /*! @name PLL0SSCG1 - PLL0 Spread Spectrum Wrapper control register 1 */\r
18761 /*! @{ */\r
18762 #define SYSCON_PLL0SSCG1_MD_MBS_MASK             (0x1U)\r
18763 #define SYSCON_PLL0SSCG1_MD_MBS_SHIFT            (0U)\r
18764 #define SYSCON_PLL0SSCG1_MD_MBS(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_MD_MBS_SHIFT)) & SYSCON_PLL0SSCG1_MD_MBS_MASK)\r
18765 #define SYSCON_PLL0SSCG1_MD_REQ_MASK             (0x2U)\r
18766 #define SYSCON_PLL0SSCG1_MD_REQ_SHIFT            (1U)\r
18767 #define SYSCON_PLL0SSCG1_MD_REQ(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_MD_REQ_SHIFT)) & SYSCON_PLL0SSCG1_MD_REQ_MASK)\r
18768 #define SYSCON_PLL0SSCG1_MF_MASK                 (0x1CU)\r
18769 #define SYSCON_PLL0SSCG1_MF_SHIFT                (2U)\r
18770 #define SYSCON_PLL0SSCG1_MF(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_MF_SHIFT)) & SYSCON_PLL0SSCG1_MF_MASK)\r
18771 #define SYSCON_PLL0SSCG1_MR_MASK                 (0xE0U)\r
18772 #define SYSCON_PLL0SSCG1_MR_SHIFT                (5U)\r
18773 #define SYSCON_PLL0SSCG1_MR(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_MR_SHIFT)) & SYSCON_PLL0SSCG1_MR_MASK)\r
18774 #define SYSCON_PLL0SSCG1_MC_MASK                 (0x300U)\r
18775 #define SYSCON_PLL0SSCG1_MC_SHIFT                (8U)\r
18776 #define SYSCON_PLL0SSCG1_MC(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_MC_SHIFT)) & SYSCON_PLL0SSCG1_MC_MASK)\r
18777 #define SYSCON_PLL0SSCG1_MDIV_EXT_MASK           (0x3FFFC00U)\r
18778 #define SYSCON_PLL0SSCG1_MDIV_EXT_SHIFT          (10U)\r
18779 #define SYSCON_PLL0SSCG1_MDIV_EXT(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_MDIV_EXT_SHIFT)) & SYSCON_PLL0SSCG1_MDIV_EXT_MASK)\r
18780 #define SYSCON_PLL0SSCG1_MREQ_MASK               (0x4000000U)\r
18781 #define SYSCON_PLL0SSCG1_MREQ_SHIFT              (26U)\r
18782 #define SYSCON_PLL0SSCG1_MREQ(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_MREQ_SHIFT)) & SYSCON_PLL0SSCG1_MREQ_MASK)\r
18783 #define SYSCON_PLL0SSCG1_DITHER_MASK             (0x8000000U)\r
18784 #define SYSCON_PLL0SSCG1_DITHER_SHIFT            (27U)\r
18785 #define SYSCON_PLL0SSCG1_DITHER(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_DITHER_SHIFT)) & SYSCON_PLL0SSCG1_DITHER_MASK)\r
18786 #define SYSCON_PLL0SSCG1_SEL_EXT_MASK            (0x10000000U)\r
18787 #define SYSCON_PLL0SSCG1_SEL_EXT_SHIFT           (28U)\r
18788 #define SYSCON_PLL0SSCG1_SEL_EXT(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_PLL0SSCG1_SEL_EXT_SHIFT)) & SYSCON_PLL0SSCG1_SEL_EXT_MASK)\r
18789 /*! @} */\r
18790 \r
18791 /*! @name EFUSECLKCTRL - eFUSE controller clock enable */\r
18792 /*! @{ */\r
18793 #define SYSCON_EFUSECLKCTRL_EFUSECLKENA_MASK     (0x1U)\r
18794 #define SYSCON_EFUSECLKCTRL_EFUSECLKENA_SHIFT    (0U)\r
18795 #define SYSCON_EFUSECLKCTRL_EFUSECLKENA(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_EFUSECLKCTRL_EFUSECLKENA_SHIFT)) & SYSCON_EFUSECLKCTRL_EFUSECLKENA_MASK)\r
18796 /*! @} */\r
18797 \r
18798 /*! @name STARTER - Start logic wake-up enable register */\r
18799 /*! @{ */\r
18800 #define SYSCON_STARTER_GPIO_INT04_MASK           (0x1U)\r
18801 #define SYSCON_STARTER_GPIO_INT04_SHIFT          (0U)\r
18802 /*! GPIO_INT04 - GPIO_INT04 interrupt wake-up.\r
18803  *  0b0..Wake-up disabled.\r
18804  *  0b1..Wake-up enabled.\r
18805  */\r
18806 #define SYSCON_STARTER_GPIO_INT04(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_GPIO_INT04_SHIFT)) & SYSCON_STARTER_GPIO_INT04_MASK)\r
18807 #define SYSCON_STARTER_SYS_MASK                  (0x1U)\r
18808 #define SYSCON_STARTER_SYS_SHIFT                 (0U)\r
18809 /*! SYS - SYS interrupt wake-up.\r
18810  *  0b0..Wake-up disabled.\r
18811  *  0b1..Wake-up enabled.\r
18812  */\r
18813 #define SYSCON_STARTER_SYS(x)                    (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SYS_SHIFT)) & SYSCON_STARTER_SYS_MASK)\r
18814 #define SYSCON_STARTER_GPIO_INT05_MASK           (0x2U)\r
18815 #define SYSCON_STARTER_GPIO_INT05_SHIFT          (1U)\r
18816 /*! GPIO_INT05 - GPIO_INT05 interrupt wake-up.\r
18817  *  0b0..Wake-up disabled.\r
18818  *  0b1..Wake-up enabled.\r
18819  */\r
18820 #define SYSCON_STARTER_GPIO_INT05(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_GPIO_INT05_SHIFT)) & SYSCON_STARTER_GPIO_INT05_MASK)\r
18821 #define SYSCON_STARTER_SDMA0_MASK                (0x2U)\r
18822 #define SYSCON_STARTER_SDMA0_SHIFT               (1U)\r
18823 /*! SDMA0 - SDMA0 interrupt wake-up.\r
18824  *  0b0..Wake-up disabled.\r
18825  *  0b1..Wake-up enabled.\r
18826  */\r
18827 #define SYSCON_STARTER_SDMA0(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SDMA0_SHIFT)) & SYSCON_STARTER_SDMA0_MASK)\r
18828 #define SYSCON_STARTER_GINT0_MASK                (0x4U)\r
18829 #define SYSCON_STARTER_GINT0_SHIFT               (2U)\r
18830 /*! GINT0 - GINT0 interrupt wake-up.\r
18831  *  0b0..Wake-up disabled.\r
18832  *  0b1..Wake-up enabled.\r
18833  */\r
18834 #define SYSCON_STARTER_GINT0(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_GINT0_SHIFT)) & SYSCON_STARTER_GINT0_MASK)\r
18835 #define SYSCON_STARTER_GPIO_INT06_MASK           (0x4U)\r
18836 #define SYSCON_STARTER_GPIO_INT06_SHIFT          (2U)\r
18837 /*! GPIO_INT06 - GPIO_INT06 interrupt wake-up.\r
18838  *  0b0..Wake-up disabled.\r
18839  *  0b1..Wake-up enabled.\r
18840  */\r
18841 #define SYSCON_STARTER_GPIO_INT06(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_GPIO_INT06_SHIFT)) & SYSCON_STARTER_GPIO_INT06_MASK)\r
18842 #define SYSCON_STARTER_GINT1_MASK                (0x8U)\r
18843 #define SYSCON_STARTER_GINT1_SHIFT               (3U)\r
18844 /*! GINT1 - GINT1 interrupt wake-up.\r
18845  *  0b0..Wake-up disabled.\r
18846  *  0b1..Wake-up enabled.\r
18847  */\r
18848 #define SYSCON_STARTER_GINT1(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_GINT1_SHIFT)) & SYSCON_STARTER_GINT1_MASK)\r
18849 #define SYSCON_STARTER_GPIO_INT07_MASK           (0x8U)\r
18850 #define SYSCON_STARTER_GPIO_INT07_SHIFT          (3U)\r
18851 /*! GPIO_INT07 - GPIO_INT07 interrupt wake-up.\r
18852  *  0b0..Wake-up disabled.\r
18853  *  0b1..Wake-up enabled.\r
18854  */\r
18855 #define SYSCON_STARTER_GPIO_INT07(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_GPIO_INT07_SHIFT)) & SYSCON_STARTER_GPIO_INT07_MASK)\r
18856 #define SYSCON_STARTER_CTIMER2_MASK              (0x10U)\r
18857 #define SYSCON_STARTER_CTIMER2_SHIFT             (4U)\r
18858 /*! CTIMER2 - CTIMER2 interrupt wake-up.\r
18859  *  0b0..Wake-up disabled.\r
18860  *  0b1..Wake-up enabled.\r
18861  */\r
18862 #define SYSCON_STARTER_CTIMER2(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_CTIMER2_SHIFT)) & SYSCON_STARTER_CTIMER2_MASK)\r
18863 #define SYSCON_STARTER_PIO_INT0_MASK             (0x10U)\r
18864 #define SYSCON_STARTER_PIO_INT0_SHIFT            (4U)\r
18865 /*! PIO_INT0 - PIO_INT0 interrupt wake-up.\r
18866  *  0b0..Wake-up disabled.\r
18867  *  0b1..Wake-up enabled.\r
18868  */\r
18869 #define SYSCON_STARTER_PIO_INT0(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_PIO_INT0_SHIFT)) & SYSCON_STARTER_PIO_INT0_MASK)\r
18870 #define SYSCON_STARTER_CTIMER4_MASK              (0x20U)\r
18871 #define SYSCON_STARTER_CTIMER4_SHIFT             (5U)\r
18872 /*! CTIMER4 - CTIMER4 interrupt wake-up.\r
18873  *  0b0..Wake-up disabled.\r
18874  *  0b1..Wake-up enabled.\r
18875  */\r
18876 #define SYSCON_STARTER_CTIMER4(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_CTIMER4_SHIFT)) & SYSCON_STARTER_CTIMER4_MASK)\r
18877 #define SYSCON_STARTER_PIO_INT1_MASK             (0x20U)\r
18878 #define SYSCON_STARTER_PIO_INT1_SHIFT            (5U)\r
18879 /*! PIO_INT1 - PIO_INT1 interrupt wake-up.\r
18880  *  0b0..Wake-up disabled.\r
18881  *  0b1..Wake-up enabled.\r
18882  */\r
18883 #define SYSCON_STARTER_PIO_INT1(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_PIO_INT1_SHIFT)) & SYSCON_STARTER_PIO_INT1_MASK)\r
18884 #define SYSCON_STARTER_OS_EVENT_MASK             (0x40U)\r
18885 #define SYSCON_STARTER_OS_EVENT_SHIFT            (6U)\r
18886 /*! OS_EVENT - OS_EVENT interrupt wake-up.\r
18887  *  0b0..Wake-up disabled.\r
18888  *  0b1..Wake-up enabled.\r
18889  */\r
18890 #define SYSCON_STARTER_OS_EVENT(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_OS_EVENT_SHIFT)) & SYSCON_STARTER_OS_EVENT_MASK)\r
18891 #define SYSCON_STARTER_PIO_INT2_MASK             (0x40U)\r
18892 #define SYSCON_STARTER_PIO_INT2_SHIFT            (6U)\r
18893 /*! PIO_INT2 - PIO_INT2 interrupt wake-up.\r
18894  *  0b0..Wake-up disabled.\r
18895  *  0b1..Wake-up enabled.\r
18896  */\r
18897 #define SYSCON_STARTER_PIO_INT2(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_PIO_INT2_SHIFT)) & SYSCON_STARTER_PIO_INT2_MASK)\r
18898 #define SYSCON_STARTER_PIO_INT3_MASK             (0x80U)\r
18899 #define SYSCON_STARTER_PIO_INT3_SHIFT            (7U)\r
18900 /*! PIO_INT3 - PIO_INT3 interrupt wake-up.\r
18901  *  0b0..Wake-up disabled.\r
18902  *  0b1..Wake-up enabled.\r
18903  */\r
18904 #define SYSCON_STARTER_PIO_INT3(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_PIO_INT3_SHIFT)) & SYSCON_STARTER_PIO_INT3_MASK)\r
18905 #define SYSCON_STARTER_UTICK0_MASK               (0x100U)\r
18906 #define SYSCON_STARTER_UTICK0_SHIFT              (8U)\r
18907 /*! UTICK0 - UTICK0 interrupt wake-up.\r
18908  *  0b0..Wake-up disabled.\r
18909  *  0b1..Wake-up enabled.\r
18910  */\r
18911 #define SYSCON_STARTER_UTICK0(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_UTICK0_SHIFT)) & SYSCON_STARTER_UTICK0_MASK)\r
18912 #define SYSCON_STARTER_MRT0_MASK                 (0x200U)\r
18913 #define SYSCON_STARTER_MRT0_SHIFT                (9U)\r
18914 /*! MRT0 - MRT0 interrupt wake-up.\r
18915  *  0b0..Wake-up disabled.\r
18916  *  0b1..Wake-up enabled.\r
18917  */\r
18918 #define SYSCON_STARTER_MRT0(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_MRT0_SHIFT)) & SYSCON_STARTER_MRT0_MASK)\r
18919 #define SYSCON_STARTER_CTIMER0_MASK              (0x400U)\r
18920 #define SYSCON_STARTER_CTIMER0_SHIFT             (10U)\r
18921 /*! CTIMER0 - CTIMER0 interrupt wake-up.\r
18922  *  0b0..Wake-up disabled.\r
18923  *  0b1..Wake-up enabled.\r
18924  */\r
18925 #define SYSCON_STARTER_CTIMER0(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_CTIMER0_SHIFT)) & SYSCON_STARTER_CTIMER0_MASK)\r
18926 #define SYSCON_STARTER_SDIO_MASK                 (0x400U)\r
18927 #define SYSCON_STARTER_SDIO_SHIFT                (10U)\r
18928 /*! SDIO - SDIO interrupt wake-up.\r
18929  *  0b0..Wake-up disabled.\r
18930  *  0b1..Wake-up enabled.\r
18931  */\r
18932 #define SYSCON_STARTER_SDIO(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SDIO_SHIFT)) & SYSCON_STARTER_SDIO_MASK)\r
18933 #define SYSCON_STARTER_CTIMER1_MASK              (0x800U)\r
18934 #define SYSCON_STARTER_CTIMER1_SHIFT             (11U)\r
18935 /*! CTIMER1 - CTIMER1 interrupt wake-up.\r
18936  *  0b0..Wake-up disabled.\r
18937  *  0b1..Wake-up enabled.\r
18938  */\r
18939 #define SYSCON_STARTER_CTIMER1(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_CTIMER1_SHIFT)) & SYSCON_STARTER_CTIMER1_MASK)\r
18940 #define SYSCON_STARTER_SCT0_MASK                 (0x1000U)\r
18941 #define SYSCON_STARTER_SCT0_SHIFT                (12U)\r
18942 /*! SCT0 - SCT0 interrupt wake-up.\r
18943  *  0b0..Wake-up disabled.\r
18944  *  0b1..Wake-up enabled.\r
18945  */\r
18946 #define SYSCON_STARTER_SCT0(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SCT0_SHIFT)) & SYSCON_STARTER_SCT0_MASK)\r
18947 #define SYSCON_STARTER_CTIMER3_MASK              (0x2000U)\r
18948 #define SYSCON_STARTER_CTIMER3_SHIFT             (13U)\r
18949 /*! CTIMER3 - CTIMER3 interrupt wake-up.\r
18950  *  0b0..Wake-up disabled.\r
18951  *  0b1..Wake-up enabled.\r
18952  */\r
18953 #define SYSCON_STARTER_CTIMER3(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_CTIMER3_SHIFT)) & SYSCON_STARTER_CTIMER3_MASK)\r
18954 #define SYSCON_STARTER_FLEXINT0_MASK             (0x4000U)\r
18955 #define SYSCON_STARTER_FLEXINT0_SHIFT            (14U)\r
18956 /*! FLEXINT0 - FLEXINT0 interrupt wake-up.\r
18957  *  0b0..Wake-up disabled.\r
18958  *  0b1..Wake-up enabled.\r
18959  */\r
18960 #define SYSCON_STARTER_FLEXINT0(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_FLEXINT0_SHIFT)) & SYSCON_STARTER_FLEXINT0_MASK)\r
18961 #define SYSCON_STARTER_FLEXINT1_MASK             (0x8000U)\r
18962 #define SYSCON_STARTER_FLEXINT1_SHIFT            (15U)\r
18963 /*! FLEXINT1 - FLEXINT1 interrupt wake-up.\r
18964  *  0b0..Wake-up disabled.\r
18965  *  0b1..Wake-up enabled.\r
18966  */\r
18967 #define SYSCON_STARTER_FLEXINT1(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_FLEXINT1_SHIFT)) & SYSCON_STARTER_FLEXINT1_MASK)\r
18968 #define SYSCON_STARTER_USB1_MASK                 (0x8000U)\r
18969 #define SYSCON_STARTER_USB1_SHIFT                (15U)\r
18970 /*! USB1 - USB1 interrupt wake-up.\r
18971  *  0b0..Wake-up disabled.\r
18972  *  0b1..Wake-up enabled.\r
18973  */\r
18974 #define SYSCON_STARTER_USB1(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_USB1_SHIFT)) & SYSCON_STARTER_USB1_MASK)\r
18975 #define SYSCON_STARTER_FLEXINT2_MASK             (0x10000U)\r
18976 #define SYSCON_STARTER_FLEXINT2_SHIFT            (16U)\r
18977 /*! FLEXINT2 - FLEXINT2 interrupt wake-up.\r
18978  *  0b0..Wake-up disabled.\r
18979  *  0b1..Wake-up enabled.\r
18980  */\r
18981 #define SYSCON_STARTER_FLEXINT2(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_FLEXINT2_SHIFT)) & SYSCON_STARTER_FLEXINT2_MASK)\r
18982 #define SYSCON_STARTER_USB1_NEEDCLK_MASK         (0x10000U)\r
18983 #define SYSCON_STARTER_USB1_NEEDCLK_SHIFT        (16U)\r
18984 /*! USB1_NEEDCLK - USB1_NEEDCLK interrupt wake-up.\r
18985  *  0b0..Wake-up disabled.\r
18986  *  0b1..Wake-up enabled.\r
18987  */\r
18988 #define SYSCON_STARTER_USB1_NEEDCLK(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_USB1_NEEDCLK_SHIFT)) & SYSCON_STARTER_USB1_NEEDCLK_MASK)\r
18989 #define SYSCON_STARTER_FLEXINT3_MASK             (0x20000U)\r
18990 #define SYSCON_STARTER_FLEXINT3_SHIFT            (17U)\r
18991 /*! FLEXINT3 - FLEXINT3 interrupt wake-up.\r
18992  *  0b0..Wake-up disabled.\r
18993  *  0b1..Wake-up enabled.\r
18994  */\r
18995 #define SYSCON_STARTER_FLEXINT3(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_FLEXINT3_SHIFT)) & SYSCON_STARTER_FLEXINT3_MASK)\r
18996 #define SYSCON_STARTER_SEC_HYPERVISOR_CALL_MASK  (0x20000U)\r
18997 #define SYSCON_STARTER_SEC_HYPERVISOR_CALL_SHIFT (17U)\r
18998 /*! SEC_HYPERVISOR_CALL - SEC_HYPERVISOR_CALL interrupt wake-up.\r
18999  *  0b0..Wake-up disabled.\r
19000  *  0b1..Wake-up enabled.\r
19001  */\r
19002 #define SYSCON_STARTER_SEC_HYPERVISOR_CALL(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SEC_HYPERVISOR_CALL_SHIFT)) & SYSCON_STARTER_SEC_HYPERVISOR_CALL_MASK)\r
19003 #define SYSCON_STARTER_FLEXINT4_MASK             (0x40000U)\r
19004 #define SYSCON_STARTER_FLEXINT4_SHIFT            (18U)\r
19005 /*! FLEXINT4 - FLEXINT4 interrupt wake-up.\r
19006  *  0b0..Wake-up disabled.\r
19007  *  0b1..Wake-up enabled.\r
19008  */\r
19009 #define SYSCON_STARTER_FLEXINT4(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_FLEXINT4_SHIFT)) & SYSCON_STARTER_FLEXINT4_MASK)\r
19010 #define SYSCON_STARTER_SEC_GPIO_INT00_MASK       (0x40000U)\r
19011 #define SYSCON_STARTER_SEC_GPIO_INT00_SHIFT      (18U)\r
19012 /*! SEC_GPIO_INT00 - SEC_GPIO_INT00 interrupt wake-up.\r
19013  *  0b0..Wake-up disabled.\r
19014  *  0b1..Wake-up enabled.\r
19015  */\r
19016 #define SYSCON_STARTER_SEC_GPIO_INT00(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SEC_GPIO_INT00_SHIFT)) & SYSCON_STARTER_SEC_GPIO_INT00_MASK)\r
19017 #define SYSCON_STARTER_FLEXINT5_MASK             (0x80000U)\r
19018 #define SYSCON_STARTER_FLEXINT5_SHIFT            (19U)\r
19019 /*! FLEXINT5 - FLEXINT5 interrupt wake-up.\r
19020  *  0b0..Wake-up disabled.\r
19021  *  0b1..Wake-up enabled.\r
19022  */\r
19023 #define SYSCON_STARTER_FLEXINT5(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_FLEXINT5_SHIFT)) & SYSCON_STARTER_FLEXINT5_MASK)\r
19024 #define SYSCON_STARTER_SEC_GPIO_INT01_MASK       (0x80000U)\r
19025 #define SYSCON_STARTER_SEC_GPIO_INT01_SHIFT      (19U)\r
19026 /*! SEC_GPIO_INT01 - SEC_GPIO_INT01 interrupt wake-up.\r
19027  *  0b0..Wake-up disabled.\r
19028  *  0b1..Wake-up enabled.\r
19029  */\r
19030 #define SYSCON_STARTER_SEC_GPIO_INT01(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SEC_GPIO_INT01_SHIFT)) & SYSCON_STARTER_SEC_GPIO_INT01_MASK)\r
19031 #define SYSCON_STARTER_FLEXINT6_MASK             (0x100000U)\r
19032 #define SYSCON_STARTER_FLEXINT6_SHIFT            (20U)\r
19033 /*! FLEXINT6 - FLEXINT6 interrupt wake-up.\r
19034  *  0b0..Wake-up disabled.\r
19035  *  0b1..Wake-up enabled.\r
19036  */\r
19037 #define SYSCON_STARTER_FLEXINT6(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_FLEXINT6_SHIFT)) & SYSCON_STARTER_FLEXINT6_MASK)\r
19038 #define SYSCON_STARTER_PLU_MASK                  (0x100000U)\r
19039 #define SYSCON_STARTER_PLU_SHIFT                 (20U)\r
19040 /*! PLU - PLU interrupt wake-up.\r
19041  *  0b0..Wake-up disabled.\r
19042  *  0b1..Wake-up enabled.\r
19043  */\r
19044 #define SYSCON_STARTER_PLU(x)                    (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_PLU_SHIFT)) & SYSCON_STARTER_PLU_MASK)\r
19045 #define SYSCON_STARTER_FLEXINT7_MASK             (0x200000U)\r
19046 #define SYSCON_STARTER_FLEXINT7_SHIFT            (21U)\r
19047 /*! FLEXINT7 - FLEXINT7 interrupt wake-up.\r
19048  *  0b0..Wake-up disabled.\r
19049  *  0b1..Wake-up enabled.\r
19050  */\r
19051 #define SYSCON_STARTER_FLEXINT7(x)               (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_FLEXINT7_SHIFT)) & SYSCON_STARTER_FLEXINT7_MASK)\r
19052 #define SYSCON_STARTER_SEC_VIO_MASK              (0x200000U)\r
19053 #define SYSCON_STARTER_SEC_VIO_SHIFT             (21U)\r
19054 /*! SEC_VIO - SEC_VIO interrupt wake-up.\r
19055  *  0b0..Wake-up disabled.\r
19056  *  0b1..Wake-up enabled.\r
19057  */\r
19058 #define SYSCON_STARTER_SEC_VIO(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SEC_VIO_SHIFT)) & SYSCON_STARTER_SEC_VIO_MASK)\r
19059 #define SYSCON_STARTER_ADC0_MASK                 (0x400000U)\r
19060 #define SYSCON_STARTER_ADC0_SHIFT                (22U)\r
19061 /*! ADC0 - ADC0 interrupt wake-up.\r
19062  *  0b0..Wake-up disabled.\r
19063  *  0b1..Wake-up enabled.\r
19064  */\r
19065 #define SYSCON_STARTER_ADC0(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_ADC0_SHIFT)) & SYSCON_STARTER_ADC0_MASK)\r
19066 #define SYSCON_STARTER_SHA_MASK                  (0x400000U)\r
19067 #define SYSCON_STARTER_SHA_SHIFT                 (22U)\r
19068 /*! SHA - SHA interrupt wake-up.\r
19069  *  0b0..Wake-up disabled.\r
19070  *  0b1..Wake-up enabled.\r
19071  */\r
19072 #define SYSCON_STARTER_SHA(x)                    (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SHA_SHIFT)) & SYSCON_STARTER_SHA_MASK)\r
19073 #define SYSCON_STARTER_CASER_MASK                (0x800000U)\r
19074 #define SYSCON_STARTER_CASER_SHIFT               (23U)\r
19075 /*! CASER - CASER interrupt wake-up.\r
19076  *  0b0..Wake-up disabled.\r
19077  *  0b1..Wake-up enabled.\r
19078  */\r
19079 #define SYSCON_STARTER_CASER(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_CASER_SHIFT)) & SYSCON_STARTER_CASER_MASK)\r
19080 #define SYSCON_STARTER_ADC0_THCMP_OVR_MASK       (0x1000000U)\r
19081 #define SYSCON_STARTER_ADC0_THCMP_OVR_SHIFT      (24U)\r
19082 /*! ADC0_THCMP_OVR - ADC0_THCMP_OVR interrupt wake-up.\r
19083  *  0b0..Wake-up disabled.\r
19084  *  0b1..Wake-up enabled.\r
19085  */\r
19086 #define SYSCON_STARTER_ADC0_THCMP_OVR(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_ADC0_THCMP_OVR_SHIFT)) & SYSCON_STARTER_ADC0_THCMP_OVR_MASK)\r
19087 #define SYSCON_STARTER_QDDKEY_MASK               (0x1000000U)\r
19088 #define SYSCON_STARTER_QDDKEY_SHIFT              (24U)\r
19089 /*! QDDKEY - QDDKEY interrupt wake-up.\r
19090  *  0b0..Wake-up disabled.\r
19091  *  0b1..Wake-up enabled.\r
19092  */\r
19093 #define SYSCON_STARTER_QDDKEY(x)                 (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_QDDKEY_SHIFT)) & SYSCON_STARTER_QDDKEY_MASK)\r
19094 #define SYSCON_STARTER_PQ_MASK                   (0x2000000U)\r
19095 #define SYSCON_STARTER_PQ_SHIFT                  (25U)\r
19096 /*! PQ - PQ interrupt wake-up.\r
19097  *  0b0..Wake-up disabled.\r
19098  *  0b1..Wake-up enabled.\r
19099  */\r
19100 #define SYSCON_STARTER_PQ(x)                     (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_PQ_SHIFT)) & SYSCON_STARTER_PQ_MASK)\r
19101 #define SYSCON_STARTER_SDMA1_MASK                (0x4000000U)\r
19102 #define SYSCON_STARTER_SDMA1_SHIFT               (26U)\r
19103 /*! SDMA1 - SDMA1 interrupt wake-up.\r
19104  *  0b0..Wake-up disabled.\r
19105  *  0b1..Wake-up enabled.\r
19106  */\r
19107 #define SYSCON_STARTER_SDMA1(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_SDMA1_SHIFT)) & SYSCON_STARTER_SDMA1_MASK)\r
19108 #define SYSCON_STARTER_LSPI_HS_MASK              (0x8000000U)\r
19109 #define SYSCON_STARTER_LSPI_HS_SHIFT             (27U)\r
19110 /*! LSPI_HS - LSPI_HS interrupt wake-up.\r
19111  *  0b0..Wake-up disabled.\r
19112  *  0b1..Wake-up enabled.\r
19113  */\r
19114 #define SYSCON_STARTER_LSPI_HS(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_LSPI_HS_SHIFT)) & SYSCON_STARTER_LSPI_HS_MASK)\r
19115 #define SYSCON_STARTER_USB0_NEEDCLK_MASK         (0x8000000U)\r
19116 #define SYSCON_STARTER_USB0_NEEDCLK_SHIFT        (27U)\r
19117 /*! USB0_NEEDCLK - USB0_NEEDCLK interrupt wake-up.\r
19118  *  0b0..Wake-up disabled.\r
19119  *  0b1..Wake-up enabled.\r
19120  */\r
19121 #define SYSCON_STARTER_USB0_NEEDCLK(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_USB0_NEEDCLK_SHIFT)) & SYSCON_STARTER_USB0_NEEDCLK_MASK)\r
19122 #define SYSCON_STARTER_USB0_MASK                 (0x10000000U)\r
19123 #define SYSCON_STARTER_USB0_SHIFT                (28U)\r
19124 /*! USB0 - USB0 interrupt wake-up.\r
19125  *  0b0..Wake-up disabled.\r
19126  *  0b1..Wake-up enabled.\r
19127  */\r
19128 #define SYSCON_STARTER_USB0(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_USB0_SHIFT)) & SYSCON_STARTER_USB0_MASK)\r
19129 #define SYSCON_STARTER_RTC_LITE0_MASK            (0x20000000U)\r
19130 #define SYSCON_STARTER_RTC_LITE0_SHIFT           (29U)\r
19131 /*! RTC_LITE0 - RTC_LITE0 interrupt wake-up.\r
19132  *  0b0..Wake-up disabled.\r
19133  *  0b1..Wake-up enabled.\r
19134  */\r
19135 #define SYSCON_STARTER_RTC_LITE0(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_RTC_LITE0_SHIFT)) & SYSCON_STARTER_RTC_LITE0_MASK)\r
19136 #define SYSCON_STARTER_EZH_ARCH_B0_MASK          (0x40000000U)\r
19137 #define SYSCON_STARTER_EZH_ARCH_B0_SHIFT         (30U)\r
19138 /*! EZH_ARCH_B0 - EZH_ARCH_B0 interrupt wake-up.\r
19139  *  0b0..Wake-up disabled.\r
19140  *  0b1..Wake-up enabled.\r
19141  */\r
19142 #define SYSCON_STARTER_EZH_ARCH_B0(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_EZH_ARCH_B0_SHIFT)) & SYSCON_STARTER_EZH_ARCH_B0_MASK)\r
19143 #define SYSCON_STARTER_WAKEUPPADS_MASK           (0x80000000U)\r
19144 #define SYSCON_STARTER_WAKEUPPADS_SHIFT          (31U)\r
19145 #define SYSCON_STARTER_WAKEUPPADS(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_WAKEUPPADS_SHIFT)) & SYSCON_STARTER_WAKEUPPADS_MASK)\r
19146 #define SYSCON_STARTER_WAKEUP_MAILBOX0_MASK      (0x80000000U)\r
19147 #define SYSCON_STARTER_WAKEUP_MAILBOX0_SHIFT     (31U)\r
19148 /*! WAKEUP_MAILBOX0 - WAKEUP_MAILBOX0 interrupt wake-up.\r
19149  *  0b0..Wake-up disabled.\r
19150  *  0b1..Wake-up enabled.\r
19151  */\r
19152 #define SYSCON_STARTER_WAKEUP_MAILBOX0(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTER_WAKEUP_MAILBOX0_SHIFT)) & SYSCON_STARTER_WAKEUP_MAILBOX0_MASK)\r
19153 /*! @} */\r
19154 \r
19155 /* The count of SYSCON_STARTER */\r
19156 #define SYSCON_STARTER_COUNT                     (2U)\r
19157 \r
19158 /*! @name STARTERSET - Set bits in STARTER */\r
19159 /*! @{ */\r
19160 #define SYSCON_STARTERSET_GPIO_INT04_SET_MASK    (0x1U)\r
19161 #define SYSCON_STARTERSET_GPIO_INT04_SET_SHIFT   (0U)\r
19162 #define SYSCON_STARTERSET_GPIO_INT04_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_INT04_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_INT04_SET_MASK)\r
19163 #define SYSCON_STARTERSET_SYS_SET_MASK           (0x1U)\r
19164 #define SYSCON_STARTERSET_SYS_SET_SHIFT          (0U)\r
19165 #define SYSCON_STARTERSET_SYS_SET(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SYS_SET_SHIFT)) & SYSCON_STARTERSET_SYS_SET_MASK)\r
19166 #define SYSCON_STARTERSET_GPIO_INT05_SET_MASK    (0x2U)\r
19167 #define SYSCON_STARTERSET_GPIO_INT05_SET_SHIFT   (1U)\r
19168 #define SYSCON_STARTERSET_GPIO_INT05_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_INT05_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_INT05_SET_MASK)\r
19169 #define SYSCON_STARTERSET_SDMA0_SET_MASK         (0x2U)\r
19170 #define SYSCON_STARTERSET_SDMA0_SET_SHIFT        (1U)\r
19171 #define SYSCON_STARTERSET_SDMA0_SET(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SDMA0_SET_SHIFT)) & SYSCON_STARTERSET_SDMA0_SET_MASK)\r
19172 #define SYSCON_STARTERSET_GPIO_GLOBALINT0_SET_MASK (0x4U)\r
19173 #define SYSCON_STARTERSET_GPIO_GLOBALINT0_SET_SHIFT (2U)\r
19174 #define SYSCON_STARTERSET_GPIO_GLOBALINT0_SET(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_GLOBALINT0_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_GLOBALINT0_SET_MASK)\r
19175 #define SYSCON_STARTERSET_GPIO_INT06_SET_MASK    (0x4U)\r
19176 #define SYSCON_STARTERSET_GPIO_INT06_SET_SHIFT   (2U)\r
19177 #define SYSCON_STARTERSET_GPIO_INT06_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_INT06_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_INT06_SET_MASK)\r
19178 #define SYSCON_STARTERSET_GPIO_GLOBALINT1_SET_MASK (0x8U)\r
19179 #define SYSCON_STARTERSET_GPIO_GLOBALINT1_SET_SHIFT (3U)\r
19180 #define SYSCON_STARTERSET_GPIO_GLOBALINT1_SET(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_GLOBALINT1_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_GLOBALINT1_SET_MASK)\r
19181 #define SYSCON_STARTERSET_GPIO_INT07_SET_MASK    (0x8U)\r
19182 #define SYSCON_STARTERSET_GPIO_INT07_SET_SHIFT   (3U)\r
19183 #define SYSCON_STARTERSET_GPIO_INT07_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_INT07_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_INT07_SET_MASK)\r
19184 #define SYSCON_STARTERSET_CTIMER2_SET_MASK       (0x10U)\r
19185 #define SYSCON_STARTERSET_CTIMER2_SET_SHIFT      (4U)\r
19186 #define SYSCON_STARTERSET_CTIMER2_SET(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_CTIMER2_SET_SHIFT)) & SYSCON_STARTERSET_CTIMER2_SET_MASK)\r
19187 #define SYSCON_STARTERSET_GPIO_INT00_SET_MASK    (0x10U)\r
19188 #define SYSCON_STARTERSET_GPIO_INT00_SET_SHIFT   (4U)\r
19189 #define SYSCON_STARTERSET_GPIO_INT00_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_INT00_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_INT00_SET_MASK)\r
19190 #define SYSCON_STARTERSET_CTIMER4_SET_MASK       (0x20U)\r
19191 #define SYSCON_STARTERSET_CTIMER4_SET_SHIFT      (5U)\r
19192 #define SYSCON_STARTERSET_CTIMER4_SET(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_CTIMER4_SET_SHIFT)) & SYSCON_STARTERSET_CTIMER4_SET_MASK)\r
19193 #define SYSCON_STARTERSET_GPIO_INT01_SET_MASK    (0x20U)\r
19194 #define SYSCON_STARTERSET_GPIO_INT01_SET_SHIFT   (5U)\r
19195 #define SYSCON_STARTERSET_GPIO_INT01_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_INT01_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_INT01_SET_MASK)\r
19196 #define SYSCON_STARTERSET_GPIO_INT02_SET_MASK    (0x40U)\r
19197 #define SYSCON_STARTERSET_GPIO_INT02_SET_SHIFT   (6U)\r
19198 #define SYSCON_STARTERSET_GPIO_INT02_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_INT02_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_INT02_SET_MASK)\r
19199 #define SYSCON_STARTERSET_OS_EVENT_SET_MASK      (0x40U)\r
19200 #define SYSCON_STARTERSET_OS_EVENT_SET_SHIFT     (6U)\r
19201 #define SYSCON_STARTERSET_OS_EVENT_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_OS_EVENT_SET_SHIFT)) & SYSCON_STARTERSET_OS_EVENT_SET_MASK)\r
19202 #define SYSCON_STARTERSET_GPIO_INT03_SET_MASK    (0x80U)\r
19203 #define SYSCON_STARTERSET_GPIO_INT03_SET_SHIFT   (7U)\r
19204 #define SYSCON_STARTERSET_GPIO_INT03_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_GPIO_INT03_SET_SHIFT)) & SYSCON_STARTERSET_GPIO_INT03_SET_MASK)\r
19205 #define SYSCON_STARTERSET_UTICK0_SET_MASK        (0x100U)\r
19206 #define SYSCON_STARTERSET_UTICK0_SET_SHIFT       (8U)\r
19207 #define SYSCON_STARTERSET_UTICK0_SET(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_UTICK0_SET_SHIFT)) & SYSCON_STARTERSET_UTICK0_SET_MASK)\r
19208 #define SYSCON_STARTERSET_MRT0_SET_MASK          (0x200U)\r
19209 #define SYSCON_STARTERSET_MRT0_SET_SHIFT         (9U)\r
19210 #define SYSCON_STARTERSET_MRT0_SET(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_MRT0_SET_SHIFT)) & SYSCON_STARTERSET_MRT0_SET_MASK)\r
19211 #define SYSCON_STARTERSET_CTIMER0_SET_MASK       (0x400U)\r
19212 #define SYSCON_STARTERSET_CTIMER0_SET_SHIFT      (10U)\r
19213 #define SYSCON_STARTERSET_CTIMER0_SET(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_CTIMER0_SET_SHIFT)) & SYSCON_STARTERSET_CTIMER0_SET_MASK)\r
19214 #define SYSCON_STARTERSET_SDIO_SET_MASK          (0x400U)\r
19215 #define SYSCON_STARTERSET_SDIO_SET_SHIFT         (10U)\r
19216 #define SYSCON_STARTERSET_SDIO_SET(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SDIO_SET_SHIFT)) & SYSCON_STARTERSET_SDIO_SET_MASK)\r
19217 #define SYSCON_STARTERSET_CTIMER1_SET_MASK       (0x800U)\r
19218 #define SYSCON_STARTERSET_CTIMER1_SET_SHIFT      (11U)\r
19219 #define SYSCON_STARTERSET_CTIMER1_SET(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_CTIMER1_SET_SHIFT)) & SYSCON_STARTERSET_CTIMER1_SET_MASK)\r
19220 #define SYSCON_STARTERSET_SCT0_SET_MASK          (0x1000U)\r
19221 #define SYSCON_STARTERSET_SCT0_SET_SHIFT         (12U)\r
19222 #define SYSCON_STARTERSET_SCT0_SET(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SCT0_SET_SHIFT)) & SYSCON_STARTERSET_SCT0_SET_MASK)\r
19223 #define SYSCON_STARTERSET_CTIMER3_SET_MASK       (0x2000U)\r
19224 #define SYSCON_STARTERSET_CTIMER3_SET_SHIFT      (13U)\r
19225 #define SYSCON_STARTERSET_CTIMER3_SET(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_CTIMER3_SET_SHIFT)) & SYSCON_STARTERSET_CTIMER3_SET_MASK)\r
19226 #define SYSCON_STARTERSET_FLEXINT0_SET_MASK      (0x4000U)\r
19227 #define SYSCON_STARTERSET_FLEXINT0_SET_SHIFT     (14U)\r
19228 #define SYSCON_STARTERSET_FLEXINT0_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_FLEXINT0_SET_SHIFT)) & SYSCON_STARTERSET_FLEXINT0_SET_MASK)\r
19229 #define SYSCON_STARTERSET_FLEXINT1_SET_MASK      (0x8000U)\r
19230 #define SYSCON_STARTERSET_FLEXINT1_SET_SHIFT     (15U)\r
19231 #define SYSCON_STARTERSET_FLEXINT1_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_FLEXINT1_SET_SHIFT)) & SYSCON_STARTERSET_FLEXINT1_SET_MASK)\r
19232 #define SYSCON_STARTERSET_USB1_SET_MASK          (0x8000U)\r
19233 #define SYSCON_STARTERSET_USB1_SET_SHIFT         (15U)\r
19234 #define SYSCON_STARTERSET_USB1_SET(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_USB1_SET_SHIFT)) & SYSCON_STARTERSET_USB1_SET_MASK)\r
19235 #define SYSCON_STARTERSET_FLEXINT2_SET_MASK      (0x10000U)\r
19236 #define SYSCON_STARTERSET_FLEXINT2_SET_SHIFT     (16U)\r
19237 #define SYSCON_STARTERSET_FLEXINT2_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_FLEXINT2_SET_SHIFT)) & SYSCON_STARTERSET_FLEXINT2_SET_MASK)\r
19238 #define SYSCON_STARTERSET_USB1_NEEDCLK_SET_MASK  (0x10000U)\r
19239 #define SYSCON_STARTERSET_USB1_NEEDCLK_SET_SHIFT (16U)\r
19240 #define SYSCON_STARTERSET_USB1_NEEDCLK_SET(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_USB1_NEEDCLK_SET_SHIFT)) & SYSCON_STARTERSET_USB1_NEEDCLK_SET_MASK)\r
19241 #define SYSCON_STARTERSET_FLEXINT3_SET_MASK      (0x20000U)\r
19242 #define SYSCON_STARTERSET_FLEXINT3_SET_SHIFT     (17U)\r
19243 #define SYSCON_STARTERSET_FLEXINT3_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_FLEXINT3_SET_SHIFT)) & SYSCON_STARTERSET_FLEXINT3_SET_MASK)\r
19244 #define SYSCON_STARTERSET_SEC_HYPERVISOR_CALL_SET_MASK (0x20000U)\r
19245 #define SYSCON_STARTERSET_SEC_HYPERVISOR_CALL_SET_SHIFT (17U)\r
19246 #define SYSCON_STARTERSET_SEC_HYPERVISOR_CALL_SET(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SEC_HYPERVISOR_CALL_SET_SHIFT)) & SYSCON_STARTERSET_SEC_HYPERVISOR_CALL_SET_MASK)\r
19247 #define SYSCON_STARTERSET_FLEXINT4_SET_MASK      (0x40000U)\r
19248 #define SYSCON_STARTERSET_FLEXINT4_SET_SHIFT     (18U)\r
19249 #define SYSCON_STARTERSET_FLEXINT4_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_FLEXINT4_SET_SHIFT)) & SYSCON_STARTERSET_FLEXINT4_SET_MASK)\r
19250 #define SYSCON_STARTERSET_SEC_GPIO_INT00_SET_MASK (0x40000U)\r
19251 #define SYSCON_STARTERSET_SEC_GPIO_INT00_SET_SHIFT (18U)\r
19252 #define SYSCON_STARTERSET_SEC_GPIO_INT00_SET(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SEC_GPIO_INT00_SET_SHIFT)) & SYSCON_STARTERSET_SEC_GPIO_INT00_SET_MASK)\r
19253 #define SYSCON_STARTERSET_FLEXINT5_SET_MASK      (0x80000U)\r
19254 #define SYSCON_STARTERSET_FLEXINT5_SET_SHIFT     (19U)\r
19255 #define SYSCON_STARTERSET_FLEXINT5_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_FLEXINT5_SET_SHIFT)) & SYSCON_STARTERSET_FLEXINT5_SET_MASK)\r
19256 #define SYSCON_STARTERSET_SEC_GPIO_INT01_SET_MASK (0x80000U)\r
19257 #define SYSCON_STARTERSET_SEC_GPIO_INT01_SET_SHIFT (19U)\r
19258 #define SYSCON_STARTERSET_SEC_GPIO_INT01_SET(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SEC_GPIO_INT01_SET_SHIFT)) & SYSCON_STARTERSET_SEC_GPIO_INT01_SET_MASK)\r
19259 #define SYSCON_STARTERSET_FLEXINT6_SET_MASK      (0x100000U)\r
19260 #define SYSCON_STARTERSET_FLEXINT6_SET_SHIFT     (20U)\r
19261 #define SYSCON_STARTERSET_FLEXINT6_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_FLEXINT6_SET_SHIFT)) & SYSCON_STARTERSET_FLEXINT6_SET_MASK)\r
19262 #define SYSCON_STARTERSET_PLU_SET_MASK           (0x100000U)\r
19263 #define SYSCON_STARTERSET_PLU_SET_SHIFT          (20U)\r
19264 #define SYSCON_STARTERSET_PLU_SET(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_PLU_SET_SHIFT)) & SYSCON_STARTERSET_PLU_SET_MASK)\r
19265 #define SYSCON_STARTERSET_FLEXINT7_SET_MASK      (0x200000U)\r
19266 #define SYSCON_STARTERSET_FLEXINT7_SET_SHIFT     (21U)\r
19267 #define SYSCON_STARTERSET_FLEXINT7_SET(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_FLEXINT7_SET_SHIFT)) & SYSCON_STARTERSET_FLEXINT7_SET_MASK)\r
19268 #define SYSCON_STARTERSET_SEC_VIO_SET_MASK       (0x200000U)\r
19269 #define SYSCON_STARTERSET_SEC_VIO_SET_SHIFT      (21U)\r
19270 #define SYSCON_STARTERSET_SEC_VIO_SET(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SEC_VIO_SET_SHIFT)) & SYSCON_STARTERSET_SEC_VIO_SET_MASK)\r
19271 #define SYSCON_STARTERSET_ADC0_SET_MASK          (0x400000U)\r
19272 #define SYSCON_STARTERSET_ADC0_SET_SHIFT         (22U)\r
19273 #define SYSCON_STARTERSET_ADC0_SET(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_ADC0_SET_SHIFT)) & SYSCON_STARTERSET_ADC0_SET_MASK)\r
19274 #define SYSCON_STARTERSET_SHA_SET_MASK           (0x400000U)\r
19275 #define SYSCON_STARTERSET_SHA_SET_SHIFT          (22U)\r
19276 #define SYSCON_STARTERSET_SHA_SET(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SHA_SET_SHIFT)) & SYSCON_STARTERSET_SHA_SET_MASK)\r
19277 #define SYSCON_STARTERSET_CASER_SET_MASK         (0x800000U)\r
19278 #define SYSCON_STARTERSET_CASER_SET_SHIFT        (23U)\r
19279 #define SYSCON_STARTERSET_CASER_SET(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_CASER_SET_SHIFT)) & SYSCON_STARTERSET_CASER_SET_MASK)\r
19280 #define SYSCON_STARTERSET_ADC0_THCMP_OVR_SET_MASK (0x1000000U)\r
19281 #define SYSCON_STARTERSET_ADC0_THCMP_OVR_SET_SHIFT (24U)\r
19282 #define SYSCON_STARTERSET_ADC0_THCMP_OVR_SET(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_ADC0_THCMP_OVR_SET_SHIFT)) & SYSCON_STARTERSET_ADC0_THCMP_OVR_SET_MASK)\r
19283 #define SYSCON_STARTERSET_QDDKEY_SET_MASK        (0x1000000U)\r
19284 #define SYSCON_STARTERSET_QDDKEY_SET_SHIFT       (24U)\r
19285 #define SYSCON_STARTERSET_QDDKEY_SET(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_QDDKEY_SET_SHIFT)) & SYSCON_STARTERSET_QDDKEY_SET_MASK)\r
19286 #define SYSCON_STARTERSET_PQ_SET_MASK            (0x2000000U)\r
19287 #define SYSCON_STARTERSET_PQ_SET_SHIFT           (25U)\r
19288 #define SYSCON_STARTERSET_PQ_SET(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_PQ_SET_SHIFT)) & SYSCON_STARTERSET_PQ_SET_MASK)\r
19289 #define SYSCON_STARTERSET_SDMA1_SET_MASK         (0x4000000U)\r
19290 #define SYSCON_STARTERSET_SDMA1_SET_SHIFT        (26U)\r
19291 #define SYSCON_STARTERSET_SDMA1_SET(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_SDMA1_SET_SHIFT)) & SYSCON_STARTERSET_SDMA1_SET_MASK)\r
19292 #define SYSCON_STARTERSET_LSPI_HS_SET_MASK       (0x8000000U)\r
19293 #define SYSCON_STARTERSET_LSPI_HS_SET_SHIFT      (27U)\r
19294 #define SYSCON_STARTERSET_LSPI_HS_SET(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_LSPI_HS_SET_SHIFT)) & SYSCON_STARTERSET_LSPI_HS_SET_MASK)\r
19295 #define SYSCON_STARTERSET_USB0_NEEDCLK_SET_MASK  (0x8000000U)\r
19296 #define SYSCON_STARTERSET_USB0_NEEDCLK_SET_SHIFT (27U)\r
19297 #define SYSCON_STARTERSET_USB0_NEEDCLK_SET(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_USB0_NEEDCLK_SET_SHIFT)) & SYSCON_STARTERSET_USB0_NEEDCLK_SET_MASK)\r
19298 #define SYSCON_STARTERSET_USB0_SET_MASK          (0x10000000U)\r
19299 #define SYSCON_STARTERSET_USB0_SET_SHIFT         (28U)\r
19300 #define SYSCON_STARTERSET_USB0_SET(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_USB0_SET_SHIFT)) & SYSCON_STARTERSET_USB0_SET_MASK)\r
19301 #define SYSCON_STARTERSET_RTC_LITE0_SET_MASK     (0x20000000U)\r
19302 #define SYSCON_STARTERSET_RTC_LITE0_SET_SHIFT    (29U)\r
19303 #define SYSCON_STARTERSET_RTC_LITE0_SET(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_RTC_LITE0_SET_SHIFT)) & SYSCON_STARTERSET_RTC_LITE0_SET_MASK)\r
19304 #define SYSCON_STARTERSET_EZH_ARCH_B0_SET_MASK   (0x40000000U)\r
19305 #define SYSCON_STARTERSET_EZH_ARCH_B0_SET_SHIFT  (30U)\r
19306 #define SYSCON_STARTERSET_EZH_ARCH_B0_SET(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_EZH_ARCH_B0_SET_SHIFT)) & SYSCON_STARTERSET_EZH_ARCH_B0_SET_MASK)\r
19307 #define SYSCON_STARTERSET_WAKEUPPADS_SET_MASK    (0x80000000U)\r
19308 #define SYSCON_STARTERSET_WAKEUPPADS_SET_SHIFT   (31U)\r
19309 #define SYSCON_STARTERSET_WAKEUPPADS_SET(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_WAKEUPPADS_SET_SHIFT)) & SYSCON_STARTERSET_WAKEUPPADS_SET_MASK)\r
19310 #define SYSCON_STARTERSET_WAKEUP_MAILBOX0_SET_MASK (0x80000000U)\r
19311 #define SYSCON_STARTERSET_WAKEUP_MAILBOX0_SET_SHIFT (31U)\r
19312 #define SYSCON_STARTERSET_WAKEUP_MAILBOX0_SET(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERSET_WAKEUP_MAILBOX0_SET_SHIFT)) & SYSCON_STARTERSET_WAKEUP_MAILBOX0_SET_MASK)\r
19313 /*! @} */\r
19314 \r
19315 /* The count of SYSCON_STARTERSET */\r
19316 #define SYSCON_STARTERSET_COUNT                  (2U)\r
19317 \r
19318 /*! @name STARTERCLR - Clear bits in STARTER */\r
19319 /*! @{ */\r
19320 #define SYSCON_STARTERCLR_GPIO_INT04_CLR_MASK    (0x1U)\r
19321 #define SYSCON_STARTERCLR_GPIO_INT04_CLR_SHIFT   (0U)\r
19322 #define SYSCON_STARTERCLR_GPIO_INT04_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_INT04_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_INT04_CLR_MASK)\r
19323 #define SYSCON_STARTERCLR_SYS_CLR_MASK           (0x1U)\r
19324 #define SYSCON_STARTERCLR_SYS_CLR_SHIFT          (0U)\r
19325 #define SYSCON_STARTERCLR_SYS_CLR(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SYS_CLR_SHIFT)) & SYSCON_STARTERCLR_SYS_CLR_MASK)\r
19326 #define SYSCON_STARTERCLR_GPIO_INT05_CLR_MASK    (0x2U)\r
19327 #define SYSCON_STARTERCLR_GPIO_INT05_CLR_SHIFT   (1U)\r
19328 #define SYSCON_STARTERCLR_GPIO_INT05_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_INT05_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_INT05_CLR_MASK)\r
19329 #define SYSCON_STARTERCLR_SDMA0_CLR_MASK         (0x2U)\r
19330 #define SYSCON_STARTERCLR_SDMA0_CLR_SHIFT        (1U)\r
19331 #define SYSCON_STARTERCLR_SDMA0_CLR(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SDMA0_CLR_SHIFT)) & SYSCON_STARTERCLR_SDMA0_CLR_MASK)\r
19332 #define SYSCON_STARTERCLR_GPIO_GLOBALINT0_CLR_MASK (0x4U)\r
19333 #define SYSCON_STARTERCLR_GPIO_GLOBALINT0_CLR_SHIFT (2U)\r
19334 #define SYSCON_STARTERCLR_GPIO_GLOBALINT0_CLR(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_GLOBALINT0_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_GLOBALINT0_CLR_MASK)\r
19335 #define SYSCON_STARTERCLR_GPIO_INT06_CLR_MASK    (0x4U)\r
19336 #define SYSCON_STARTERCLR_GPIO_INT06_CLR_SHIFT   (2U)\r
19337 #define SYSCON_STARTERCLR_GPIO_INT06_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_INT06_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_INT06_CLR_MASK)\r
19338 #define SYSCON_STARTERCLR_GPIO_GLOBALINT1_CLR_MASK (0x8U)\r
19339 #define SYSCON_STARTERCLR_GPIO_GLOBALINT1_CLR_SHIFT (3U)\r
19340 #define SYSCON_STARTERCLR_GPIO_GLOBALINT1_CLR(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_GLOBALINT1_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_GLOBALINT1_CLR_MASK)\r
19341 #define SYSCON_STARTERCLR_GPIO_INT07_CLR_MASK    (0x8U)\r
19342 #define SYSCON_STARTERCLR_GPIO_INT07_CLR_SHIFT   (3U)\r
19343 #define SYSCON_STARTERCLR_GPIO_INT07_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_INT07_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_INT07_CLR_MASK)\r
19344 #define SYSCON_STARTERCLR_CTIMER2_CLR_MASK       (0x10U)\r
19345 #define SYSCON_STARTERCLR_CTIMER2_CLR_SHIFT      (4U)\r
19346 #define SYSCON_STARTERCLR_CTIMER2_CLR(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_CTIMER2_CLR_SHIFT)) & SYSCON_STARTERCLR_CTIMER2_CLR_MASK)\r
19347 #define SYSCON_STARTERCLR_GPIO_INT00_CLR_MASK    (0x10U)\r
19348 #define SYSCON_STARTERCLR_GPIO_INT00_CLR_SHIFT   (4U)\r
19349 #define SYSCON_STARTERCLR_GPIO_INT00_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_INT00_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_INT00_CLR_MASK)\r
19350 #define SYSCON_STARTERCLR_CTIMER4_CLR_MASK       (0x20U)\r
19351 #define SYSCON_STARTERCLR_CTIMER4_CLR_SHIFT      (5U)\r
19352 #define SYSCON_STARTERCLR_CTIMER4_CLR(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_CTIMER4_CLR_SHIFT)) & SYSCON_STARTERCLR_CTIMER4_CLR_MASK)\r
19353 #define SYSCON_STARTERCLR_GPIO_INT01_CLR_MASK    (0x20U)\r
19354 #define SYSCON_STARTERCLR_GPIO_INT01_CLR_SHIFT   (5U)\r
19355 #define SYSCON_STARTERCLR_GPIO_INT01_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_INT01_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_INT01_CLR_MASK)\r
19356 #define SYSCON_STARTERCLR_GPIO_INT02_CLR_MASK    (0x40U)\r
19357 #define SYSCON_STARTERCLR_GPIO_INT02_CLR_SHIFT   (6U)\r
19358 #define SYSCON_STARTERCLR_GPIO_INT02_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_INT02_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_INT02_CLR_MASK)\r
19359 #define SYSCON_STARTERCLR_OS_EVENT_CLR_MASK      (0x40U)\r
19360 #define SYSCON_STARTERCLR_OS_EVENT_CLR_SHIFT     (6U)\r
19361 #define SYSCON_STARTERCLR_OS_EVENT_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_OS_EVENT_CLR_SHIFT)) & SYSCON_STARTERCLR_OS_EVENT_CLR_MASK)\r
19362 #define SYSCON_STARTERCLR_GPIO_INT03_CLR_MASK    (0x80U)\r
19363 #define SYSCON_STARTERCLR_GPIO_INT03_CLR_SHIFT   (7U)\r
19364 #define SYSCON_STARTERCLR_GPIO_INT03_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_GPIO_INT03_CLR_SHIFT)) & SYSCON_STARTERCLR_GPIO_INT03_CLR_MASK)\r
19365 #define SYSCON_STARTERCLR_UTICK0_CLR_MASK        (0x100U)\r
19366 #define SYSCON_STARTERCLR_UTICK0_CLR_SHIFT       (8U)\r
19367 #define SYSCON_STARTERCLR_UTICK0_CLR(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_UTICK0_CLR_SHIFT)) & SYSCON_STARTERCLR_UTICK0_CLR_MASK)\r
19368 #define SYSCON_STARTERCLR_MRT0_CLR_MASK          (0x200U)\r
19369 #define SYSCON_STARTERCLR_MRT0_CLR_SHIFT         (9U)\r
19370 #define SYSCON_STARTERCLR_MRT0_CLR(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_MRT0_CLR_SHIFT)) & SYSCON_STARTERCLR_MRT0_CLR_MASK)\r
19371 #define SYSCON_STARTERCLR_CTIMER0_CLR_MASK       (0x400U)\r
19372 #define SYSCON_STARTERCLR_CTIMER0_CLR_SHIFT      (10U)\r
19373 #define SYSCON_STARTERCLR_CTIMER0_CLR(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_CTIMER0_CLR_SHIFT)) & SYSCON_STARTERCLR_CTIMER0_CLR_MASK)\r
19374 #define SYSCON_STARTERCLR_SDIO_CLR_MASK          (0x400U)\r
19375 #define SYSCON_STARTERCLR_SDIO_CLR_SHIFT         (10U)\r
19376 #define SYSCON_STARTERCLR_SDIO_CLR(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SDIO_CLR_SHIFT)) & SYSCON_STARTERCLR_SDIO_CLR_MASK)\r
19377 #define SYSCON_STARTERCLR_CTIMER1_CLR_MASK       (0x800U)\r
19378 #define SYSCON_STARTERCLR_CTIMER1_CLR_SHIFT      (11U)\r
19379 #define SYSCON_STARTERCLR_CTIMER1_CLR(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_CTIMER1_CLR_SHIFT)) & SYSCON_STARTERCLR_CTIMER1_CLR_MASK)\r
19380 #define SYSCON_STARTERCLR_SCT0_CLR_MASK          (0x1000U)\r
19381 #define SYSCON_STARTERCLR_SCT0_CLR_SHIFT         (12U)\r
19382 #define SYSCON_STARTERCLR_SCT0_CLR(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SCT0_CLR_SHIFT)) & SYSCON_STARTERCLR_SCT0_CLR_MASK)\r
19383 #define SYSCON_STARTERCLR_CTIMER3_CLR_MASK       (0x2000U)\r
19384 #define SYSCON_STARTERCLR_CTIMER3_CLR_SHIFT      (13U)\r
19385 #define SYSCON_STARTERCLR_CTIMER3_CLR(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_CTIMER3_CLR_SHIFT)) & SYSCON_STARTERCLR_CTIMER3_CLR_MASK)\r
19386 #define SYSCON_STARTERCLR_FLEXINT0_CLR_MASK      (0x4000U)\r
19387 #define SYSCON_STARTERCLR_FLEXINT0_CLR_SHIFT     (14U)\r
19388 #define SYSCON_STARTERCLR_FLEXINT0_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_FLEXINT0_CLR_SHIFT)) & SYSCON_STARTERCLR_FLEXINT0_CLR_MASK)\r
19389 #define SYSCON_STARTERCLR_FLEXINT1_CLR_MASK      (0x8000U)\r
19390 #define SYSCON_STARTERCLR_FLEXINT1_CLR_SHIFT     (15U)\r
19391 #define SYSCON_STARTERCLR_FLEXINT1_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_FLEXINT1_CLR_SHIFT)) & SYSCON_STARTERCLR_FLEXINT1_CLR_MASK)\r
19392 #define SYSCON_STARTERCLR_USB1_CLR_MASK          (0x8000U)\r
19393 #define SYSCON_STARTERCLR_USB1_CLR_SHIFT         (15U)\r
19394 #define SYSCON_STARTERCLR_USB1_CLR(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_USB1_CLR_SHIFT)) & SYSCON_STARTERCLR_USB1_CLR_MASK)\r
19395 #define SYSCON_STARTERCLR_FLEXINT2_CLR_MASK      (0x10000U)\r
19396 #define SYSCON_STARTERCLR_FLEXINT2_CLR_SHIFT     (16U)\r
19397 #define SYSCON_STARTERCLR_FLEXINT2_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_FLEXINT2_CLR_SHIFT)) & SYSCON_STARTERCLR_FLEXINT2_CLR_MASK)\r
19398 #define SYSCON_STARTERCLR_USB1_NEEDCLK_CLR_MASK  (0x10000U)\r
19399 #define SYSCON_STARTERCLR_USB1_NEEDCLK_CLR_SHIFT (16U)\r
19400 #define SYSCON_STARTERCLR_USB1_NEEDCLK_CLR(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_USB1_NEEDCLK_CLR_SHIFT)) & SYSCON_STARTERCLR_USB1_NEEDCLK_CLR_MASK)\r
19401 #define SYSCON_STARTERCLR_FLEXINT3_CLR_MASK      (0x20000U)\r
19402 #define SYSCON_STARTERCLR_FLEXINT3_CLR_SHIFT     (17U)\r
19403 #define SYSCON_STARTERCLR_FLEXINT3_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_FLEXINT3_CLR_SHIFT)) & SYSCON_STARTERCLR_FLEXINT3_CLR_MASK)\r
19404 #define SYSCON_STARTERCLR_SEC_HYPERVISOR_CALL_CLR_MASK (0x20000U)\r
19405 #define SYSCON_STARTERCLR_SEC_HYPERVISOR_CALL_CLR_SHIFT (17U)\r
19406 #define SYSCON_STARTERCLR_SEC_HYPERVISOR_CALL_CLR(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SEC_HYPERVISOR_CALL_CLR_SHIFT)) & SYSCON_STARTERCLR_SEC_HYPERVISOR_CALL_CLR_MASK)\r
19407 #define SYSCON_STARTERCLR_FLEXINT4_CLR_MASK      (0x40000U)\r
19408 #define SYSCON_STARTERCLR_FLEXINT4_CLR_SHIFT     (18U)\r
19409 #define SYSCON_STARTERCLR_FLEXINT4_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_FLEXINT4_CLR_SHIFT)) & SYSCON_STARTERCLR_FLEXINT4_CLR_MASK)\r
19410 #define SYSCON_STARTERCLR_SEC_GPIO_INT00_CLR_MASK (0x40000U)\r
19411 #define SYSCON_STARTERCLR_SEC_GPIO_INT00_CLR_SHIFT (18U)\r
19412 #define SYSCON_STARTERCLR_SEC_GPIO_INT00_CLR(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SEC_GPIO_INT00_CLR_SHIFT)) & SYSCON_STARTERCLR_SEC_GPIO_INT00_CLR_MASK)\r
19413 #define SYSCON_STARTERCLR_FLEXINT5_CLR_MASK      (0x80000U)\r
19414 #define SYSCON_STARTERCLR_FLEXINT5_CLR_SHIFT     (19U)\r
19415 #define SYSCON_STARTERCLR_FLEXINT5_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_FLEXINT5_CLR_SHIFT)) & SYSCON_STARTERCLR_FLEXINT5_CLR_MASK)\r
19416 #define SYSCON_STARTERCLR_SEC_GPIO_INT01_CLR_MASK (0x80000U)\r
19417 #define SYSCON_STARTERCLR_SEC_GPIO_INT01_CLR_SHIFT (19U)\r
19418 #define SYSCON_STARTERCLR_SEC_GPIO_INT01_CLR(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SEC_GPIO_INT01_CLR_SHIFT)) & SYSCON_STARTERCLR_SEC_GPIO_INT01_CLR_MASK)\r
19419 #define SYSCON_STARTERCLR_FLEXINT6_CLR_MASK      (0x100000U)\r
19420 #define SYSCON_STARTERCLR_FLEXINT6_CLR_SHIFT     (20U)\r
19421 #define SYSCON_STARTERCLR_FLEXINT6_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_FLEXINT6_CLR_SHIFT)) & SYSCON_STARTERCLR_FLEXINT6_CLR_MASK)\r
19422 #define SYSCON_STARTERCLR_PLU_CLR_MASK           (0x100000U)\r
19423 #define SYSCON_STARTERCLR_PLU_CLR_SHIFT          (20U)\r
19424 #define SYSCON_STARTERCLR_PLU_CLR(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_PLU_CLR_SHIFT)) & SYSCON_STARTERCLR_PLU_CLR_MASK)\r
19425 #define SYSCON_STARTERCLR_FLEXINT7_CLR_MASK      (0x200000U)\r
19426 #define SYSCON_STARTERCLR_FLEXINT7_CLR_SHIFT     (21U)\r
19427 #define SYSCON_STARTERCLR_FLEXINT7_CLR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_FLEXINT7_CLR_SHIFT)) & SYSCON_STARTERCLR_FLEXINT7_CLR_MASK)\r
19428 #define SYSCON_STARTERCLR_SEC_VIO_CLR_MASK       (0x200000U)\r
19429 #define SYSCON_STARTERCLR_SEC_VIO_CLR_SHIFT      (21U)\r
19430 #define SYSCON_STARTERCLR_SEC_VIO_CLR(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SEC_VIO_CLR_SHIFT)) & SYSCON_STARTERCLR_SEC_VIO_CLR_MASK)\r
19431 #define SYSCON_STARTERCLR_ADC0_CLR_MASK          (0x400000U)\r
19432 #define SYSCON_STARTERCLR_ADC0_CLR_SHIFT         (22U)\r
19433 #define SYSCON_STARTERCLR_ADC0_CLR(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_ADC0_CLR_SHIFT)) & SYSCON_STARTERCLR_ADC0_CLR_MASK)\r
19434 #define SYSCON_STARTERCLR_SHA_CLR_MASK           (0x400000U)\r
19435 #define SYSCON_STARTERCLR_SHA_CLR_SHIFT          (22U)\r
19436 #define SYSCON_STARTERCLR_SHA_CLR(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SHA_CLR_SHIFT)) & SYSCON_STARTERCLR_SHA_CLR_MASK)\r
19437 #define SYSCON_STARTERCLR_CASER_CLR_MASK         (0x800000U)\r
19438 #define SYSCON_STARTERCLR_CASER_CLR_SHIFT        (23U)\r
19439 #define SYSCON_STARTERCLR_CASER_CLR(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_CASER_CLR_SHIFT)) & SYSCON_STARTERCLR_CASER_CLR_MASK)\r
19440 #define SYSCON_STARTERCLR_ADC0_THCMP_OVR_CLR_MASK (0x1000000U)\r
19441 #define SYSCON_STARTERCLR_ADC0_THCMP_OVR_CLR_SHIFT (24U)\r
19442 #define SYSCON_STARTERCLR_ADC0_THCMP_OVR_CLR(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_ADC0_THCMP_OVR_CLR_SHIFT)) & SYSCON_STARTERCLR_ADC0_THCMP_OVR_CLR_MASK)\r
19443 #define SYSCON_STARTERCLR_QDDKEY_CLR_MASK        (0x1000000U)\r
19444 #define SYSCON_STARTERCLR_QDDKEY_CLR_SHIFT       (24U)\r
19445 #define SYSCON_STARTERCLR_QDDKEY_CLR(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_QDDKEY_CLR_SHIFT)) & SYSCON_STARTERCLR_QDDKEY_CLR_MASK)\r
19446 #define SYSCON_STARTERCLR_PQ_CLR_MASK            (0x2000000U)\r
19447 #define SYSCON_STARTERCLR_PQ_CLR_SHIFT           (25U)\r
19448 #define SYSCON_STARTERCLR_PQ_CLR(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_PQ_CLR_SHIFT)) & SYSCON_STARTERCLR_PQ_CLR_MASK)\r
19449 #define SYSCON_STARTERCLR_SDMA1_CLR_MASK         (0x4000000U)\r
19450 #define SYSCON_STARTERCLR_SDMA1_CLR_SHIFT        (26U)\r
19451 #define SYSCON_STARTERCLR_SDMA1_CLR(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_SDMA1_CLR_SHIFT)) & SYSCON_STARTERCLR_SDMA1_CLR_MASK)\r
19452 #define SYSCON_STARTERCLR_LSPI_HS_CLR_MASK       (0x8000000U)\r
19453 #define SYSCON_STARTERCLR_LSPI_HS_CLR_SHIFT      (27U)\r
19454 #define SYSCON_STARTERCLR_LSPI_HS_CLR(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_LSPI_HS_CLR_SHIFT)) & SYSCON_STARTERCLR_LSPI_HS_CLR_MASK)\r
19455 #define SYSCON_STARTERCLR_USB0_NEEDCLK_CLR_MASK  (0x8000000U)\r
19456 #define SYSCON_STARTERCLR_USB0_NEEDCLK_CLR_SHIFT (27U)\r
19457 #define SYSCON_STARTERCLR_USB0_NEEDCLK_CLR(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_USB0_NEEDCLK_CLR_SHIFT)) & SYSCON_STARTERCLR_USB0_NEEDCLK_CLR_MASK)\r
19458 #define SYSCON_STARTERCLR_USB0_CLR_MASK          (0x10000000U)\r
19459 #define SYSCON_STARTERCLR_USB0_CLR_SHIFT         (28U)\r
19460 #define SYSCON_STARTERCLR_USB0_CLR(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_USB0_CLR_SHIFT)) & SYSCON_STARTERCLR_USB0_CLR_MASK)\r
19461 #define SYSCON_STARTERCLR_RTC_LITE0_CLR_MASK     (0x20000000U)\r
19462 #define SYSCON_STARTERCLR_RTC_LITE0_CLR_SHIFT    (29U)\r
19463 #define SYSCON_STARTERCLR_RTC_LITE0_CLR(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_RTC_LITE0_CLR_SHIFT)) & SYSCON_STARTERCLR_RTC_LITE0_CLR_MASK)\r
19464 #define SYSCON_STARTERCLR_EZH_ARCH_B0_CLR_MASK   (0x40000000U)\r
19465 #define SYSCON_STARTERCLR_EZH_ARCH_B0_CLR_SHIFT  (30U)\r
19466 #define SYSCON_STARTERCLR_EZH_ARCH_B0_CLR(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_EZH_ARCH_B0_CLR_SHIFT)) & SYSCON_STARTERCLR_EZH_ARCH_B0_CLR_MASK)\r
19467 #define SYSCON_STARTERCLR_WAKEUPPADS_CLR_MASK    (0x80000000U)\r
19468 #define SYSCON_STARTERCLR_WAKEUPPADS_CLR_SHIFT   (31U)\r
19469 #define SYSCON_STARTERCLR_WAKEUPPADS_CLR(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_WAKEUPPADS_CLR_SHIFT)) & SYSCON_STARTERCLR_WAKEUPPADS_CLR_MASK)\r
19470 #define SYSCON_STARTERCLR_WAKEUP_MAILBOX0_CLR_MASK (0x80000000U)\r
19471 #define SYSCON_STARTERCLR_WAKEUP_MAILBOX0_CLR_SHIFT (31U)\r
19472 #define SYSCON_STARTERCLR_WAKEUP_MAILBOX0_CLR(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_STARTERCLR_WAKEUP_MAILBOX0_CLR_SHIFT)) & SYSCON_STARTERCLR_WAKEUP_MAILBOX0_CLR_MASK)\r
19473 /*! @} */\r
19474 \r
19475 /* The count of SYSCON_STARTERCLR */\r
19476 #define SYSCON_STARTERCLR_COUNT                  (2U)\r
19477 \r
19478 /*! @name HARDWARESLEEP - Hardware Sleep control */\r
19479 /*! @{ */\r
19480 #define SYSCON_HARDWARESLEEP_FORCED_MASK         (0x1U)\r
19481 #define SYSCON_HARDWARESLEEP_FORCED_SHIFT        (0U)\r
19482 #define SYSCON_HARDWARESLEEP_FORCED(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_HARDWARESLEEP_FORCED_SHIFT)) & SYSCON_HARDWARESLEEP_FORCED_MASK)\r
19483 #define SYSCON_HARDWARESLEEP_PERIPHERALS_MASK    (0x2U)\r
19484 #define SYSCON_HARDWARESLEEP_PERIPHERALS_SHIFT   (1U)\r
19485 #define SYSCON_HARDWARESLEEP_PERIPHERALS(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_HARDWARESLEEP_PERIPHERALS_SHIFT)) & SYSCON_HARDWARESLEEP_PERIPHERALS_MASK)\r
19486 #define SYSCON_HARDWARESLEEP_SDMA0_MASK          (0x8U)\r
19487 #define SYSCON_HARDWARESLEEP_SDMA0_SHIFT         (3U)\r
19488 #define SYSCON_HARDWARESLEEP_SDMA0(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_HARDWARESLEEP_SDMA0_SHIFT)) & SYSCON_HARDWARESLEEP_SDMA0_MASK)\r
19489 #define SYSCON_HARDWARESLEEP_SDMA1_MASK          (0x20U)\r
19490 #define SYSCON_HARDWARESLEEP_SDMA1_SHIFT         (5U)\r
19491 #define SYSCON_HARDWARESLEEP_SDMA1(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_HARDWARESLEEP_SDMA1_SHIFT)) & SYSCON_HARDWARESLEEP_SDMA1_MASK)\r
19492 /*! @} */\r
19493 \r
19494 /*! @name CPUCTRL - CPU Control for multiple processors */\r
19495 /*! @{ */\r
19496 #define SYSCON_CPUCTRL_CPU1CLKEN_MASK            (0x8U)\r
19497 #define SYSCON_CPUCTRL_CPU1CLKEN_SHIFT           (3U)\r
19498 /*! CPU1CLKEN - CPU1 clock enable.\r
19499  *  0b1..The CPU1 clock is enabled.\r
19500  *  0b0..The CPU1 clock is not enabled.\r
19501  */\r
19502 #define SYSCON_CPUCTRL_CPU1CLKEN(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CPUCTRL_CPU1CLKEN_SHIFT)) & SYSCON_CPUCTRL_CPU1CLKEN_MASK)\r
19503 #define SYSCON_CPUCTRL_CPU1RSTEN_MASK            (0x20U)\r
19504 #define SYSCON_CPUCTRL_CPU1RSTEN_SHIFT           (5U)\r
19505 /*! CPU1RSTEN - CPU1 reset.\r
19506  *  0b1..The CPU1 is being reset.\r
19507  *  0b0..The CPU1 is not being reset.\r
19508  */\r
19509 #define SYSCON_CPUCTRL_CPU1RSTEN(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CPUCTRL_CPU1RSTEN_SHIFT)) & SYSCON_CPUCTRL_CPU1RSTEN_MASK)\r
19510 /*! @} */\r
19511 \r
19512 /*! @name CPBOOT - Coprocessor Boot Address */\r
19513 /*! @{ */\r
19514 #define SYSCON_CPBOOT_CPBOOT_MASK                (0xFFFFFFFFU)\r
19515 #define SYSCON_CPBOOT_CPBOOT_SHIFT               (0U)\r
19516 #define SYSCON_CPBOOT_CPBOOT(x)                  (((uint32_t)(((uint32_t)(x)) << SYSCON_CPBOOT_CPBOOT_SHIFT)) & SYSCON_CPBOOT_CPBOOT_MASK)\r
19517 /*! @} */\r
19518 \r
19519 /*! @name CPSTACK - Coprocessor Stack Address */\r
19520 /*! @{ */\r
19521 #define SYSCON_CPSTACK_CPSTACK_MASK              (0xFFFFFFFFU)\r
19522 #define SYSCON_CPSTACK_CPSTACK_SHIFT             (0U)\r
19523 #define SYSCON_CPSTACK_CPSTACK(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_CPSTACK_CPSTACK_SHIFT)) & SYSCON_CPSTACK_CPSTACK_MASK)\r
19524 /*! @} */\r
19525 \r
19526 /*! @name CPSTAT - CPU Status */\r
19527 /*! @{ */\r
19528 #define SYSCON_CPSTAT_CPU0SLEEPING_MASK          (0x1U)\r
19529 #define SYSCON_CPSTAT_CPU0SLEEPING_SHIFT         (0U)\r
19530 /*! CPU0SLEEPING - The CPU0 sleeping state.\r
19531  *  0b1..the CPU is sleeping.\r
19532  *  0b0..the CPU is not sleeping.\r
19533  */\r
19534 #define SYSCON_CPSTAT_CPU0SLEEPING(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_CPSTAT_CPU0SLEEPING_SHIFT)) & SYSCON_CPSTAT_CPU0SLEEPING_MASK)\r
19535 #define SYSCON_CPSTAT_CPU1SLEEPING_MASK          (0x2U)\r
19536 #define SYSCON_CPSTAT_CPU1SLEEPING_SHIFT         (1U)\r
19537 /*! CPU1SLEEPING - The CPU1 sleeping state.\r
19538  *  0b1..the CPU is sleeping.\r
19539  *  0b0..the CPU is not sleeping.\r
19540  */\r
19541 #define SYSCON_CPSTAT_CPU1SLEEPING(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_CPSTAT_CPU1SLEEPING_SHIFT)) & SYSCON_CPSTAT_CPU1SLEEPING_MASK)\r
19542 #define SYSCON_CPSTAT_CPU0LOCKUP_MASK            (0x4U)\r
19543 #define SYSCON_CPSTAT_CPU0LOCKUP_SHIFT           (2U)\r
19544 /*! CPU0LOCKUP - The CPU0 lockup state.\r
19545  *  0b1..the CPU is in lockup.\r
19546  *  0b0..the CPU is not in lockup.\r
19547  */\r
19548 #define SYSCON_CPSTAT_CPU0LOCKUP(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CPSTAT_CPU0LOCKUP_SHIFT)) & SYSCON_CPSTAT_CPU0LOCKUP_MASK)\r
19549 #define SYSCON_CPSTAT_CPU1LOCKUP_MASK            (0x8U)\r
19550 #define SYSCON_CPSTAT_CPU1LOCKUP_SHIFT           (3U)\r
19551 /*! CPU1LOCKUP - The CPU1 lockup state.\r
19552  *  0b1..the CPU is in lockup.\r
19553  *  0b0..the CPU is not in lockup.\r
19554  */\r
19555 #define SYSCON_CPSTAT_CPU1LOCKUP(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CPSTAT_CPU1LOCKUP_SHIFT)) & SYSCON_CPSTAT_CPU1LOCKUP_MASK)\r
19556 /*! @} */\r
19557 \r
19558 /*! @name DICE_REG0 - Composite Device Identifier */\r
19559 /*! @{ */\r
19560 #define SYSCON_DICE_REG0_DICE_REG0_MASK          (0xFFFFFFFFU)\r
19561 #define SYSCON_DICE_REG0_DICE_REG0_SHIFT         (0U)\r
19562 #define SYSCON_DICE_REG0_DICE_REG0(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_DICE_REG0_DICE_REG0_SHIFT)) & SYSCON_DICE_REG0_DICE_REG0_MASK)\r
19563 /*! @} */\r
19564 \r
19565 /*! @name DICE_REG1 - Composite Device Identifier */\r
19566 /*! @{ */\r
19567 #define SYSCON_DICE_REG1_DICE_REG1_MASK          (0xFFFFFFFFU)\r
19568 #define SYSCON_DICE_REG1_DICE_REG1_SHIFT         (0U)\r
19569 #define SYSCON_DICE_REG1_DICE_REG1(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_DICE_REG1_DICE_REG1_SHIFT)) & SYSCON_DICE_REG1_DICE_REG1_MASK)\r
19570 /*! @} */\r
19571 \r
19572 /*! @name DICE_REG2 - Composite Device Identifier */\r
19573 /*! @{ */\r
19574 #define SYSCON_DICE_REG2_DICE_REG2_MASK          (0xFFFFFFFFU)\r
19575 #define SYSCON_DICE_REG2_DICE_REG2_SHIFT         (0U)\r
19576 #define SYSCON_DICE_REG2_DICE_REG2(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_DICE_REG2_DICE_REG2_SHIFT)) & SYSCON_DICE_REG2_DICE_REG2_MASK)\r
19577 /*! @} */\r
19578 \r
19579 /*! @name DICE_REG3 - Composite Device Identifier */\r
19580 /*! @{ */\r
19581 #define SYSCON_DICE_REG3_DICE_REG3_MASK          (0xFFFFFFFFU)\r
19582 #define SYSCON_DICE_REG3_DICE_REG3_SHIFT         (0U)\r
19583 #define SYSCON_DICE_REG3_DICE_REG3(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_DICE_REG3_DICE_REG3_SHIFT)) & SYSCON_DICE_REG3_DICE_REG3_MASK)\r
19584 /*! @} */\r
19585 \r
19586 /*! @name DICE_REG4 - Composite Device Identifier */\r
19587 /*! @{ */\r
19588 #define SYSCON_DICE_REG4_DICE_REG4_MASK          (0xFFFFFFFFU)\r
19589 #define SYSCON_DICE_REG4_DICE_REG4_SHIFT         (0U)\r
19590 #define SYSCON_DICE_REG4_DICE_REG4(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_DICE_REG4_DICE_REG4_SHIFT)) & SYSCON_DICE_REG4_DICE_REG4_MASK)\r
19591 /*! @} */\r
19592 \r
19593 /*! @name DICE_REG5 - Composite Device Identifier */\r
19594 /*! @{ */\r
19595 #define SYSCON_DICE_REG5_DICE_REG5_MASK          (0xFFFFFFFFU)\r
19596 #define SYSCON_DICE_REG5_DICE_REG5_SHIFT         (0U)\r
19597 #define SYSCON_DICE_REG5_DICE_REG5(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_DICE_REG5_DICE_REG5_SHIFT)) & SYSCON_DICE_REG5_DICE_REG5_MASK)\r
19598 /*! @} */\r
19599 \r
19600 /*! @name DICE_REG6 - Composite Device Identifier */\r
19601 /*! @{ */\r
19602 #define SYSCON_DICE_REG6_DICE_REG6_MASK          (0xFFFFFFFFU)\r
19603 #define SYSCON_DICE_REG6_DICE_REG6_SHIFT         (0U)\r
19604 #define SYSCON_DICE_REG6_DICE_REG6(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_DICE_REG6_DICE_REG6_SHIFT)) & SYSCON_DICE_REG6_DICE_REG6_MASK)\r
19605 /*! @} */\r
19606 \r
19607 /*! @name DICE_REG7 - Composite Device Identifier */\r
19608 /*! @{ */\r
19609 #define SYSCON_DICE_REG7_DICE_REG7_MASK          (0xFFFFFFFFU)\r
19610 #define SYSCON_DICE_REG7_DICE_REG7_SHIFT         (0U)\r
19611 #define SYSCON_DICE_REG7_DICE_REG7(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_DICE_REG7_DICE_REG7_SHIFT)) & SYSCON_DICE_REG7_DICE_REG7_MASK)\r
19612 /*! @} */\r
19613 \r
19614 /*! @name CLOCK_CTRL - Various system clock controls : Flash clock (48 MHz) control, clocks to Frequency Measures */\r
19615 /*! @{ */\r
19616 #define SYSCON_CLOCK_CTRL_FLASH48MHZ_ENA_MASK    (0x1U)\r
19617 #define SYSCON_CLOCK_CTRL_FLASH48MHZ_ENA_SHIFT   (0U)\r
19618 /*! FLASH48MHZ_ENA - Enable Flash 48 MHz clock.\r
19619  *  0b1..The clock is enabled.\r
19620  *  0b0..The clock is not enabled.\r
19621  */\r
19622 #define SYSCON_CLOCK_CTRL_FLASH48MHZ_ENA(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_FLASH48MHZ_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_FLASH48MHZ_ENA_MASK)\r
19623 #define SYSCON_CLOCK_CTRL_XTAL32MHZ_FREQM_ENA_MASK (0x2U)\r
19624 #define SYSCON_CLOCK_CTRL_XTAL32MHZ_FREQM_ENA_SHIFT (1U)\r
19625 /*! XTAL32MHZ_FREQM_ENA - Enable XTAL32MHz clock for Frequency Measure module.\r
19626  *  0b1..The clock is enabled.\r
19627  *  0b0..The clock is not enabled.\r
19628  */\r
19629 #define SYSCON_CLOCK_CTRL_XTAL32MHZ_FREQM_ENA(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_XTAL32MHZ_FREQM_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_XTAL32MHZ_FREQM_ENA_MASK)\r
19630 #define SYSCON_CLOCK_CTRL_FRO1MHZ_UTICK_ENA_MASK (0x4U)\r
19631 #define SYSCON_CLOCK_CTRL_FRO1MHZ_UTICK_ENA_SHIFT (2U)\r
19632 /*! FRO1MHZ_UTICK_ENA - Enable FRO 1MHz clock for Frequency Measure module and for UTICK.\r
19633  *  0b1..The clock is enabled.\r
19634  *  0b0..The clock is not enabled.\r
19635  */\r
19636 #define SYSCON_CLOCK_CTRL_FRO1MHZ_UTICK_ENA(x)   (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_FRO1MHZ_UTICK_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_FRO1MHZ_UTICK_ENA_MASK)\r
19637 #define SYSCON_CLOCK_CTRL_FRO12MHZ_FREQM_ENA_MASK (0x8U)\r
19638 #define SYSCON_CLOCK_CTRL_FRO12MHZ_FREQM_ENA_SHIFT (3U)\r
19639 /*! FRO12MHZ_FREQM_ENA - Enable FRO 12MHz clock for Frequency Measure module.\r
19640  *  0b1..The clock is enabled.\r
19641  *  0b0..The clock is not enabled.\r
19642  */\r
19643 #define SYSCON_CLOCK_CTRL_FRO12MHZ_FREQM_ENA(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_FRO12MHZ_FREQM_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_FRO12MHZ_FREQM_ENA_MASK)\r
19644 #define SYSCON_CLOCK_CTRL_FRO_HF_FREQM_ENA_MASK  (0x10U)\r
19645 #define SYSCON_CLOCK_CTRL_FRO_HF_FREQM_ENA_SHIFT (4U)\r
19646 /*! FRO_HF_FREQM_ENA - Enable FRO 96MHz clock for Frequency Measure module.\r
19647  *  0b1..The clock is enabled.\r
19648  *  0b0..The clock is not enabled.\r
19649  */\r
19650 #define SYSCON_CLOCK_CTRL_FRO_HF_FREQM_ENA(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_FRO_HF_FREQM_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_FRO_HF_FREQM_ENA_MASK)\r
19651 #define SYSCON_CLOCK_CTRL_CLKIN_ENA_MASK         (0x20U)\r
19652 #define SYSCON_CLOCK_CTRL_CLKIN_ENA_SHIFT        (5U)\r
19653 /*! CLKIN_ENA - Enable clock_in clock for clock module.\r
19654  *  0b1..The clock is enabled.\r
19655  *  0b0..The clock is not enabled.\r
19656  */\r
19657 #define SYSCON_CLOCK_CTRL_CLKIN_ENA(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_CLKIN_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_CLKIN_ENA_MASK)\r
19658 #define SYSCON_CLOCK_CTRL_FRO1MHZ_CLK_ENA_MASK   (0x40U)\r
19659 #define SYSCON_CLOCK_CTRL_FRO1MHZ_CLK_ENA_SHIFT  (6U)\r
19660 /*! FRO1MHZ_CLK_ENA - Enable FRO 1MHz clock for clock muxing in clock gen.\r
19661  *  0b1..The clock is enabled.\r
19662  *  0b0..The clock is not enabled.\r
19663  */\r
19664 #define SYSCON_CLOCK_CTRL_FRO1MHZ_CLK_ENA(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_FRO1MHZ_CLK_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_FRO1MHZ_CLK_ENA_MASK)\r
19665 #define SYSCON_CLOCK_CTRL_ANA_FRO12M_CLK_ENA_MASK (0x80U)\r
19666 #define SYSCON_CLOCK_CTRL_ANA_FRO12M_CLK_ENA_SHIFT (7U)\r
19667 /*! ANA_FRO12M_CLK_ENA - Enable FRO 12MHz clock for analog control of the FRO 192MHz.\r
19668  *  0b1..The clock is enabled.\r
19669  *  0b0..The clock is not enabled.\r
19670  */\r
19671 #define SYSCON_CLOCK_CTRL_ANA_FRO12M_CLK_ENA(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_ANA_FRO12M_CLK_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_ANA_FRO12M_CLK_ENA_MASK)\r
19672 #define SYSCON_CLOCK_CTRL_XO_CAL_CLK_ENA_MASK    (0x100U)\r
19673 #define SYSCON_CLOCK_CTRL_XO_CAL_CLK_ENA_SHIFT   (8U)\r
19674 /*! XO_CAL_CLK_ENA - Enable clock for cristal oscilator calibration.\r
19675  *  0b1..The clock is enabled.\r
19676  *  0b0..The clock is not enabled.\r
19677  */\r
19678 #define SYSCON_CLOCK_CTRL_XO_CAL_CLK_ENA(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_XO_CAL_CLK_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_XO_CAL_CLK_ENA_MASK)\r
19679 #define SYSCON_CLOCK_CTRL_PLU_DEGLITCH_CLK_ENA_MASK (0x200U)\r
19680 #define SYSCON_CLOCK_CTRL_PLU_DEGLITCH_CLK_ENA_SHIFT (9U)\r
19681 /*! PLU_DEGLITCH_CLK_ENA - Enable clocks FRO_1MHz and FRO_12MHz for PLU deglitching.\r
19682  *  0b1..The clock is enabled.\r
19683  *  0b0..The clock is not enabled.\r
19684  */\r
19685 #define SYSCON_CLOCK_CTRL_PLU_DEGLITCH_CLK_ENA(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_CLOCK_CTRL_PLU_DEGLITCH_CLK_ENA_SHIFT)) & SYSCON_CLOCK_CTRL_PLU_DEGLITCH_CLK_ENA_MASK)\r
19686 /*! @} */\r
19687 \r
19688 /*! @name COMP_INT_CTRL - Comparator Interrupt control */\r
19689 /*! @{ */\r
19690 #define SYSCON_COMP_INT_CTRL_INT_ENABLE_MASK     (0x1U)\r
19691 #define SYSCON_COMP_INT_CTRL_INT_ENABLE_SHIFT    (0U)\r
19692 /*! INT_ENABLE - Analog Comparator interrupt enable control:.\r
19693  *  0b1..interrupt enable.\r
19694  *  0b0..interrupt disable.\r
19695  */\r
19696 #define SYSCON_COMP_INT_CTRL_INT_ENABLE(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_COMP_INT_CTRL_INT_ENABLE_SHIFT)) & SYSCON_COMP_INT_CTRL_INT_ENABLE_MASK)\r
19697 #define SYSCON_COMP_INT_CTRL_INT_CLEAR_MASK      (0x2U)\r
19698 #define SYSCON_COMP_INT_CTRL_INT_CLEAR_SHIFT     (1U)\r
19699 /*! INT_CLEAR - Analog Comparator interrupt clear.\r
19700  *  0b0..No effect.\r
19701  *  0b1..Clear the interrupt. Self-cleared bit.\r
19702  */\r
19703 #define SYSCON_COMP_INT_CTRL_INT_CLEAR(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_COMP_INT_CTRL_INT_CLEAR_SHIFT)) & SYSCON_COMP_INT_CTRL_INT_CLEAR_MASK)\r
19704 #define SYSCON_COMP_INT_CTRL_INT_CTRL_MASK       (0x1CU)\r
19705 #define SYSCON_COMP_INT_CTRL_INT_CTRL_SHIFT      (2U)\r
19706 /*! INT_CTRL - Comparator interrupt type selector:.\r
19707  *  0b000..The analog comparator interrupt edge sensitive is disabled.\r
19708  *  0b010..analog comparator interrupt is rising edge sensitive.\r
19709  *  0b100..analog comparator interrupt is falling edge sensitive.\r
19710  *  0b110..analog comparator interrupt is rising and falling edge sensitive.\r
19711  *  0b001..The analog comparator interrupt level sensitive is disabled.\r
19712  *  0b011..Analog Comparator interrupt is high level sensitive.\r
19713  *  0b101..Analog Comparator interrupt is low level sensitive.\r
19714  *  0b111..The analog comparator interrupt level sensitive is disabled.\r
19715  */\r
19716 #define SYSCON_COMP_INT_CTRL_INT_CTRL(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_COMP_INT_CTRL_INT_CTRL_SHIFT)) & SYSCON_COMP_INT_CTRL_INT_CTRL_MASK)\r
19717 #define SYSCON_COMP_INT_CTRL_INT_SOURCE_MASK     (0x20U)\r
19718 #define SYSCON_COMP_INT_CTRL_INT_SOURCE_SHIFT    (5U)\r
19719 /*! INT_SOURCE - Select which Analog comparator output (filtered our un-filtered) is used for interrupt detection.\r
19720  *  0b0..Select Analog Comparator filtered output as input for interrupt detection.\r
19721  *  0b1..Select Analog Comparator raw output (unfiltered) as input for interrupt detection. Must be used when Analog comparator is used as wake up source in Power down mode.\r
19722  */\r
19723 #define SYSCON_COMP_INT_CTRL_INT_SOURCE(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_COMP_INT_CTRL_INT_SOURCE_SHIFT)) & SYSCON_COMP_INT_CTRL_INT_SOURCE_MASK)\r
19724 /*! @} */\r
19725 \r
19726 /*! @name COMP_INT_STATUS - Comparator Interrupt status */\r
19727 /*! @{ */\r
19728 #define SYSCON_COMP_INT_STATUS_STATUS_MASK       (0x1U)\r
19729 #define SYSCON_COMP_INT_STATUS_STATUS_SHIFT      (0U)\r
19730 /*! STATUS - Interrupt status BEFORE Interrupt Enable.\r
19731  *  0b0..no interrupt pending.\r
19732  *  0b1..interrupt pending.\r
19733  */\r
19734 #define SYSCON_COMP_INT_STATUS_STATUS(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_COMP_INT_STATUS_STATUS_SHIFT)) & SYSCON_COMP_INT_STATUS_STATUS_MASK)\r
19735 #define SYSCON_COMP_INT_STATUS_INT_STATUS_MASK   (0x2U)\r
19736 #define SYSCON_COMP_INT_STATUS_INT_STATUS_SHIFT  (1U)\r
19737 /*! INT_STATUS - Interrupt status AFTER Interrupt Enable.\r
19738  *  0b0..no interrupt pending.\r
19739  *  0b1..interrupt pending.\r
19740  */\r
19741 #define SYSCON_COMP_INT_STATUS_INT_STATUS(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_COMP_INT_STATUS_INT_STATUS_SHIFT)) & SYSCON_COMP_INT_STATUS_INT_STATUS_MASK)\r
19742 #define SYSCON_COMP_INT_STATUS_VAL_MASK          (0x4U)\r
19743 #define SYSCON_COMP_INT_STATUS_VAL_SHIFT         (2U)\r
19744 /*! VAL - comparator analog output.\r
19745  *  0b1..P+ is greater than P-.\r
19746  *  0b0..P+ is smaller than P-.\r
19747  */\r
19748 #define SYSCON_COMP_INT_STATUS_VAL(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_COMP_INT_STATUS_VAL_SHIFT)) & SYSCON_COMP_INT_STATUS_VAL_MASK)\r
19749 /*! @} */\r
19750 \r
19751 /*! @name AUTOCLKGATEOVERRIDE - Control automatic clock gating */\r
19752 /*! @{ */\r
19753 #define SYSCON_AUTOCLKGATEOVERRIDE_ROM_MASK      (0x1U)\r
19754 #define SYSCON_AUTOCLKGATEOVERRIDE_ROM_SHIFT     (0U)\r
19755 /*! ROM - Control automatic clock gating of ROM controller.\r
19756  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19757  *  0b0..Automatic clock gating is not overridden.\r
19758  */\r
19759 #define SYSCON_AUTOCLKGATEOVERRIDE_ROM(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_ROM_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_ROM_MASK)\r
19760 #define SYSCON_AUTOCLKGATEOVERRIDE_RAMX_CTRL_MASK (0x2U)\r
19761 #define SYSCON_AUTOCLKGATEOVERRIDE_RAMX_CTRL_SHIFT (1U)\r
19762 /*! RAMX_CTRL - Control automatic clock gating of RAMX controller.\r
19763  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19764  *  0b0..Automatic clock gating is not overridden.\r
19765  */\r
19766 #define SYSCON_AUTOCLKGATEOVERRIDE_RAMX_CTRL(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_RAMX_CTRL_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_RAMX_CTRL_MASK)\r
19767 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM0_CTRL_MASK (0x4U)\r
19768 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM0_CTRL_SHIFT (2U)\r
19769 /*! RAM0_CTRL - Control automatic clock gating of RAM0 controller.\r
19770  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19771  *  0b0..Automatic clock gating is not overridden.\r
19772  */\r
19773 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM0_CTRL(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_RAM0_CTRL_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_RAM0_CTRL_MASK)\r
19774 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM1_CTRL_MASK (0x8U)\r
19775 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM1_CTRL_SHIFT (3U)\r
19776 /*! RAM1_CTRL - Control automatic clock gating of RAM1 controller.\r
19777  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19778  *  0b0..Automatic clock gating is not overridden.\r
19779  */\r
19780 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM1_CTRL(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_RAM1_CTRL_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_RAM1_CTRL_MASK)\r
19781 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM2_CTRL_MASK (0x10U)\r
19782 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM2_CTRL_SHIFT (4U)\r
19783 /*! RAM2_CTRL - Control automatic clock gating of RAM2 controller.\r
19784  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19785  *  0b0..Automatic clock gating is not overridden.\r
19786  */\r
19787 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM2_CTRL(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_RAM2_CTRL_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_RAM2_CTRL_MASK)\r
19788 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM3_CTRL_MASK (0x20U)\r
19789 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM3_CTRL_SHIFT (5U)\r
19790 /*! RAM3_CTRL - Control automatic clock gating of RAM3 controller.\r
19791  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19792  *  0b0..Automatic clock gating is not overridden.\r
19793  */\r
19794 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM3_CTRL(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_RAM3_CTRL_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_RAM3_CTRL_MASK)\r
19795 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM4_CTRL_MASK (0x40U)\r
19796 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM4_CTRL_SHIFT (6U)\r
19797 /*! RAM4_CTRL - Control automatic clock gating of RAM4 controller.\r
19798  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19799  *  0b0..Automatic clock gating is not overridden.\r
19800  */\r
19801 #define SYSCON_AUTOCLKGATEOVERRIDE_RAM4_CTRL(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_RAM4_CTRL_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_RAM4_CTRL_MASK)\r
19802 #define SYSCON_AUTOCLKGATEOVERRIDE_SYNC0_APB_MASK (0x80U)\r
19803 #define SYSCON_AUTOCLKGATEOVERRIDE_SYNC0_APB_SHIFT (7U)\r
19804 /*! SYNC0_APB - Control automatic clock gating of synchronous bridge controller 0.\r
19805  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19806  *  0b0..Automatic clock gating is not overridden.\r
19807  */\r
19808 #define SYSCON_AUTOCLKGATEOVERRIDE_SYNC0_APB(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_SYNC0_APB_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_SYNC0_APB_MASK)\r
19809 #define SYSCON_AUTOCLKGATEOVERRIDE_SYNC1_APB_MASK (0x100U)\r
19810 #define SYSCON_AUTOCLKGATEOVERRIDE_SYNC1_APB_SHIFT (8U)\r
19811 /*! SYNC1_APB - Control automatic clock gating of synchronous bridge controller 1.\r
19812  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19813  *  0b0..Automatic clock gating is not overridden.\r
19814  */\r
19815 #define SYSCON_AUTOCLKGATEOVERRIDE_SYNC1_APB(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_SYNC1_APB_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_SYNC1_APB_MASK)\r
19816 #define SYSCON_AUTOCLKGATEOVERRIDE_FLASH_MASK    (0x200U)\r
19817 #define SYSCON_AUTOCLKGATEOVERRIDE_FLASH_SHIFT   (9U)\r
19818 /*! FLASH - Control automatic clock gating of FLASH controller.\r
19819  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19820  *  0b0..Automatic clock gating is not overridden.\r
19821  */\r
19822 #define SYSCON_AUTOCLKGATEOVERRIDE_FLASH(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_FLASH_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_FLASH_MASK)\r
19823 #define SYSCON_AUTOCLKGATEOVERRIDE_FMC_MASK      (0x400U)\r
19824 #define SYSCON_AUTOCLKGATEOVERRIDE_FMC_SHIFT     (10U)\r
19825 /*! FMC - Control automatic clock gating of FMC controller.\r
19826  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19827  *  0b0..Automatic clock gating is not overridden.\r
19828  */\r
19829 #define SYSCON_AUTOCLKGATEOVERRIDE_FMC(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_FMC_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_FMC_MASK)\r
19830 #define SYSCON_AUTOCLKGATEOVERRIDE_CRCGEN_MASK   (0x800U)\r
19831 #define SYSCON_AUTOCLKGATEOVERRIDE_CRCGEN_SHIFT  (11U)\r
19832 /*! CRCGEN - Control automatic clock gating of CRCGEN controller.\r
19833  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19834  *  0b0..Automatic clock gating is not overridden.\r
19835  */\r
19836 #define SYSCON_AUTOCLKGATEOVERRIDE_CRCGEN(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_CRCGEN_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_CRCGEN_MASK)\r
19837 #define SYSCON_AUTOCLKGATEOVERRIDE_SDMA0_MASK    (0x1000U)\r
19838 #define SYSCON_AUTOCLKGATEOVERRIDE_SDMA0_SHIFT   (12U)\r
19839 /*! SDMA0 - Control automatic clock gating of DMA0 controller.\r
19840  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19841  *  0b0..Automatic clock gating is not overridden.\r
19842  */\r
19843 #define SYSCON_AUTOCLKGATEOVERRIDE_SDMA0(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_SDMA0_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_SDMA0_MASK)\r
19844 #define SYSCON_AUTOCLKGATEOVERRIDE_SDMA1_MASK    (0x2000U)\r
19845 #define SYSCON_AUTOCLKGATEOVERRIDE_SDMA1_SHIFT   (13U)\r
19846 /*! SDMA1 - Control automatic clock gating of DMA1 controller.\r
19847  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19848  *  0b0..Automatic clock gating is not overridden.\r
19849  */\r
19850 #define SYSCON_AUTOCLKGATEOVERRIDE_SDMA1(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_SDMA1_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_SDMA1_MASK)\r
19851 #define SYSCON_AUTOCLKGATEOVERRIDE_USB_MASK      (0x4000U)\r
19852 #define SYSCON_AUTOCLKGATEOVERRIDE_USB_SHIFT     (14U)\r
19853 /*! USB - Control automatic clock gating of USB controller.\r
19854  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19855  *  0b0..Automatic clock gating is not overridden.\r
19856  */\r
19857 #define SYSCON_AUTOCLKGATEOVERRIDE_USB(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_USB_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_USB_MASK)\r
19858 #define SYSCON_AUTOCLKGATEOVERRIDE_SYSCON_MASK   (0x8000U)\r
19859 #define SYSCON_AUTOCLKGATEOVERRIDE_SYSCON_SHIFT  (15U)\r
19860 /*! SYSCON - Control automatic clock gating of synchronous system controller registers bank.\r
19861  *  0b1..Automatic clock gating is overridden (Clock gating is disabled).\r
19862  *  0b0..Automatic clock gating is not overridden.\r
19863  */\r
19864 #define SYSCON_AUTOCLKGATEOVERRIDE_SYSCON(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_SYSCON_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_SYSCON_MASK)\r
19865 #define SYSCON_AUTOCLKGATEOVERRIDE_ENABLEUPDATE_MASK (0xFFFF0000U)\r
19866 #define SYSCON_AUTOCLKGATEOVERRIDE_ENABLEUPDATE_SHIFT (16U)\r
19867 /*! ENABLEUPDATE - The value 0xC0DE must be written for AUTOCLKGATEOVERRIDE registers fields updates to have effect.\r
19868  *  0b1100000011011110..Automatic clock gating is overridden (Clock gating is disabled).\r
19869  *  0b0000000000000000..Automatic clock gating is not overridden.\r
19870  */\r
19871 #define SYSCON_AUTOCLKGATEOVERRIDE_ENABLEUPDATE(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_AUTOCLKGATEOVERRIDE_ENABLEUPDATE_SHIFT)) & SYSCON_AUTOCLKGATEOVERRIDE_ENABLEUPDATE_MASK)\r
19872 /*! @} */\r
19873 \r
19874 /*! @name GPIOPSYNC - Enable bypass of the first stage of synchonization inside GPIO_INT module */\r
19875 /*! @{ */\r
19876 #define SYSCON_GPIOPSYNC_PSYNC_MASK              (0x1U)\r
19877 #define SYSCON_GPIOPSYNC_PSYNC_SHIFT             (0U)\r
19878 /*! PSYNC - Enable bypass of the first stage of synchonization inside GPIO_INT module.\r
19879  *  0b1..bypass of the first stage of synchonization inside GPIO_INT module.\r
19880  *  0b0..use the first stage of synchonization inside GPIO_INT module.\r
19881  */\r
19882 #define SYSCON_GPIOPSYNC_PSYNC(x)                (((uint32_t)(((uint32_t)(x)) << SYSCON_GPIOPSYNC_PSYNC_SHIFT)) & SYSCON_GPIOPSYNC_PSYNC_MASK)\r
19883 /*! @} */\r
19884 \r
19885 /*! @name DEBUG_LOCK_EN - Control write access to security registers -- FOR INTERNAl USE ONLY */\r
19886 /*! @{ */\r
19887 #define SYSCON_DEBUG_LOCK_EN_LOCK_ALL_MASK       (0xFU)\r
19888 #define SYSCON_DEBUG_LOCK_EN_LOCK_ALL_SHIFT      (0U)\r
19889 /*! LOCK_ALL - Control write access to CODESECURITYPROTTEST, CODESECURITYPROTCPU0, CODESECURITYPROTCPU1, CM33_DEBUG_FEATURES, MCM33_DEBUG_FEATURES and DBG_AUTH_SCRATCH registers.\r
19890  *  0b1010..1010: Enable write access to all 6 registers.\r
19891  *  0b0000..Any other value than b1010: disable write access to all 6 registers.\r
19892  */\r
19893 #define SYSCON_DEBUG_LOCK_EN_LOCK_ALL(x)         (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_LOCK_EN_LOCK_ALL_SHIFT)) & SYSCON_DEBUG_LOCK_EN_LOCK_ALL_MASK)\r
19894 /*! @} */\r
19895 \r
19896 /*! @name DEBUG_FEATURES - Cortex M33 (CPU0) and micro Cortex M33 (CPU1) debug features control -- FOR INTERNAl USE ONLY */\r
19897 /*! @{ */\r
19898 #define SYSCON_DEBUG_FEATURES_CM33_DBGEN_MASK    (0x3U)\r
19899 #define SYSCON_DEBUG_FEATURES_CM33_DBGEN_SHIFT   (0U)\r
19900 /*! CM33_DBGEN - CM33 (CPU0) Invasive debug control:.\r
19901  *  0b10..10: Invasive debug is enabled.\r
19902  *  0b01..Any other value than b10: invasive debug is disable.\r
19903  */\r
19904 #define SYSCON_DEBUG_FEATURES_CM33_DBGEN(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_CM33_DBGEN_SHIFT)) & SYSCON_DEBUG_FEATURES_CM33_DBGEN_MASK)\r
19905 #define SYSCON_DEBUG_FEATURES_CM33_NIDEN_MASK    (0xCU)\r
19906 #define SYSCON_DEBUG_FEATURES_CM33_NIDEN_SHIFT   (2U)\r
19907 /*! CM33_NIDEN - CM33 (CPU0) Non Invasive debug control:.\r
19908  *  0b10..10: Invasive debug is enabled.\r
19909  *  0b01..Any other value than b10: invasive debug is disable.\r
19910  */\r
19911 #define SYSCON_DEBUG_FEATURES_CM33_NIDEN(x)      (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_CM33_NIDEN_SHIFT)) & SYSCON_DEBUG_FEATURES_CM33_NIDEN_MASK)\r
19912 #define SYSCON_DEBUG_FEATURES_CM33_SPIDEN_MASK   (0x30U)\r
19913 #define SYSCON_DEBUG_FEATURES_CM33_SPIDEN_SHIFT  (4U)\r
19914 /*! CM33_SPIDEN - CM33 (CPU0) Secure Invasive debug control:.\r
19915  *  0b10..10: Invasive debug is enabled.\r
19916  *  0b01..Any other value than b10: invasive debug is disable.\r
19917  */\r
19918 #define SYSCON_DEBUG_FEATURES_CM33_SPIDEN(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_CM33_SPIDEN_SHIFT)) & SYSCON_DEBUG_FEATURES_CM33_SPIDEN_MASK)\r
19919 #define SYSCON_DEBUG_FEATURES_CM33_SPNIDEN_MASK  (0xC0U)\r
19920 #define SYSCON_DEBUG_FEATURES_CM33_SPNIDEN_SHIFT (6U)\r
19921 /*! CM33_SPNIDEN - CM33 (CPU0) Secure Non Invasive debug control:.\r
19922  *  0b10..10: Invasive debug is enabled.\r
19923  *  0b01..Any other value than b10: invasive debug is disable.\r
19924  */\r
19925 #define SYSCON_DEBUG_FEATURES_CM33_SPNIDEN(x)    (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_CM33_SPNIDEN_SHIFT)) & SYSCON_DEBUG_FEATURES_CM33_SPNIDEN_MASK)\r
19926 #define SYSCON_DEBUG_FEATURES_MCM33_DBGEN_MASK   (0x300U)\r
19927 #define SYSCON_DEBUG_FEATURES_MCM33_DBGEN_SHIFT  (8U)\r
19928 /*! MCM33_DBGEN - Micro-CM33 (CPU1) Invasive debug control:.\r
19929  *  0b10..10: Invasive debug is enabled.\r
19930  *  0b01..Any other value than b10: invasive debug is disable.\r
19931  */\r
19932 #define SYSCON_DEBUG_FEATURES_MCM33_DBGEN(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_MCM33_DBGEN_SHIFT)) & SYSCON_DEBUG_FEATURES_MCM33_DBGEN_MASK)\r
19933 #define SYSCON_DEBUG_FEATURES_MCM33_NIDEN_MASK   (0xC00U)\r
19934 #define SYSCON_DEBUG_FEATURES_MCM33_NIDEN_SHIFT  (10U)\r
19935 /*! MCM33_NIDEN - Micro-CM33 (CPU1) Non Invasive debug control:.\r
19936  *  0b10..10: Invasive debug is enabled.\r
19937  *  0b01..Any other value than b10: invasive debug is disable.\r
19938  */\r
19939 #define SYSCON_DEBUG_FEATURES_MCM33_NIDEN(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_MCM33_NIDEN_SHIFT)) & SYSCON_DEBUG_FEATURES_MCM33_NIDEN_MASK)\r
19940 /*! @} */\r
19941 \r
19942 /*! @name DEBUG_FEATURES_DP - Cortex M33 (CPU0) and micro Cortex M33 (CPU1) debug features control DUPLICATE register -- FOR INTERNAl USE ONLY */\r
19943 /*! @{ */\r
19944 #define SYSCON_DEBUG_FEATURES_DP_CM33_DBGEN_MASK (0x3U)\r
19945 #define SYSCON_DEBUG_FEATURES_DP_CM33_DBGEN_SHIFT (0U)\r
19946 /*! CM33_DBGEN - CM33 (CPU0) Invasive debug control:.\r
19947  *  0b10..10: Invasive debug is enabled.\r
19948  *  0b01..Any other value than b10: invasive debug is disable.\r
19949  */\r
19950 #define SYSCON_DEBUG_FEATURES_DP_CM33_DBGEN(x)   (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_DP_CM33_DBGEN_SHIFT)) & SYSCON_DEBUG_FEATURES_DP_CM33_DBGEN_MASK)\r
19951 #define SYSCON_DEBUG_FEATURES_DP_CM33_NIDEN_MASK (0xCU)\r
19952 #define SYSCON_DEBUG_FEATURES_DP_CM33_NIDEN_SHIFT (2U)\r
19953 /*! CM33_NIDEN - CM33 (CPU0) Non Invasive debug control:.\r
19954  *  0b10..10: Invasive debug is enabled.\r
19955  *  0b01..Any other value than b10: invasive debug is disable.\r
19956  */\r
19957 #define SYSCON_DEBUG_FEATURES_DP_CM33_NIDEN(x)   (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_DP_CM33_NIDEN_SHIFT)) & SYSCON_DEBUG_FEATURES_DP_CM33_NIDEN_MASK)\r
19958 #define SYSCON_DEBUG_FEATURES_DP_CM33_SPIDEN_MASK (0x30U)\r
19959 #define SYSCON_DEBUG_FEATURES_DP_CM33_SPIDEN_SHIFT (4U)\r
19960 /*! CM33_SPIDEN - CM33 (CPU0) Secure Invasive debug control:.\r
19961  *  0b10..10: Invasive debug is enabled.\r
19962  *  0b01..Any other value than b10: invasive debug is disable.\r
19963  */\r
19964 #define SYSCON_DEBUG_FEATURES_DP_CM33_SPIDEN(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_DP_CM33_SPIDEN_SHIFT)) & SYSCON_DEBUG_FEATURES_DP_CM33_SPIDEN_MASK)\r
19965 #define SYSCON_DEBUG_FEATURES_DP_CM33_SPNIDEN_MASK (0xC0U)\r
19966 #define SYSCON_DEBUG_FEATURES_DP_CM33_SPNIDEN_SHIFT (6U)\r
19967 /*! CM33_SPNIDEN - CM33 (CPU0) Secure Non Invasive debug control:.\r
19968  *  0b10..10: Invasive debug is enabled.\r
19969  *  0b01..Any other value than b10: invasive debug is disable.\r
19970  */\r
19971 #define SYSCON_DEBUG_FEATURES_DP_CM33_SPNIDEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_DP_CM33_SPNIDEN_SHIFT)) & SYSCON_DEBUG_FEATURES_DP_CM33_SPNIDEN_MASK)\r
19972 #define SYSCON_DEBUG_FEATURES_DP_MCM33_DBGEN_MASK (0x300U)\r
19973 #define SYSCON_DEBUG_FEATURES_DP_MCM33_DBGEN_SHIFT (8U)\r
19974 /*! MCM33_DBGEN - Micro-CM33 (CPU1) Invasive debug control:.\r
19975  *  0b10..10: Invasive debug is enabled.\r
19976  *  0b01..Any other value than b10: invasive debug is disable.\r
19977  */\r
19978 #define SYSCON_DEBUG_FEATURES_DP_MCM33_DBGEN(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_DP_MCM33_DBGEN_SHIFT)) & SYSCON_DEBUG_FEATURES_DP_MCM33_DBGEN_MASK)\r
19979 #define SYSCON_DEBUG_FEATURES_DP_MCM33_NIDEN_MASK (0xC00U)\r
19980 #define SYSCON_DEBUG_FEATURES_DP_MCM33_NIDEN_SHIFT (10U)\r
19981 /*! MCM33_NIDEN - Micro-CM33 (CPU1) Non Invasive debug control:.\r
19982  *  0b10..10: Invasive debug is enabled.\r
19983  *  0b01..Any other value than b10: invasive debug is disable.\r
19984  */\r
19985 #define SYSCON_DEBUG_FEATURES_DP_MCM33_NIDEN(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_FEATURES_DP_MCM33_NIDEN_SHIFT)) & SYSCON_DEBUG_FEATURES_DP_MCM33_NIDEN_MASK)\r
19986 /*! @} */\r
19987 \r
19988 /*! @name CODESECURITYPROTTEST - Security code to allow test (Design for Testability) access -- FOR INTERNAl USE ONLY */\r
19989 /*! @{ */\r
19990 #define SYSCON_CODESECURITYPROTTEST_SEC_CODE_MASK (0xFFFFFFFFU)\r
19991 #define SYSCON_CODESECURITYPROTTEST_SEC_CODE_SHIFT (0U)\r
19992 /*! SEC_CODE - Security code to allow test access : 0x12345678.\r
19993  *  0b00010010001101000101011001111000..Security code to allow test access.\r
19994  *  0b00000000000000000000000000000000..test access is not allowed.\r
19995  */\r
19996 #define SYSCON_CODESECURITYPROTTEST_SEC_CODE(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_CODESECURITYPROTTEST_SEC_CODE_SHIFT)) & SYSCON_CODESECURITYPROTTEST_SEC_CODE_MASK)\r
19997 /*! @} */\r
19998 \r
19999 /*! @name CODESECURITYPROTCPU0 - Security code to allow CPU0 (CM33) Debug Access Port (DAP) -- FOR INTERNAl USE ONLY */\r
20000 /*! @{ */\r
20001 #define SYSCON_CODESECURITYPROTCPU0_SEC_CODE_MASK (0xFFFFFFFFU)\r
20002 #define SYSCON_CODESECURITYPROTCPU0_SEC_CODE_SHIFT (0U)\r
20003 /*! SEC_CODE - Security code to allow CPU0 DAP: 0x12345678.\r
20004  *  0b00010010001101000101011001111000..Security code to allow CPU0 DAP.\r
20005  *  0b00000000000000000000000000000000..CPU0 DAP is not allowed.\r
20006  */\r
20007 #define SYSCON_CODESECURITYPROTCPU0_SEC_CODE(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_CODESECURITYPROTCPU0_SEC_CODE_SHIFT)) & SYSCON_CODESECURITYPROTCPU0_SEC_CODE_MASK)\r
20008 /*! @} */\r
20009 \r
20010 /*! @name CODESECURITYPROTCPU1 - Security code to allow CPU1 (Micro CM33) Debug Access Port (DAP) -- FOR INTERNAl USE ONLY */\r
20011 /*! @{ */\r
20012 #define SYSCON_CODESECURITYPROTCPU1_SEC_CODE_MASK (0xFFFFFFFFU)\r
20013 #define SYSCON_CODESECURITYPROTCPU1_SEC_CODE_SHIFT (0U)\r
20014 /*! SEC_CODE - Security code to allow CPU1 DAP: 0x12345678.\r
20015  *  0b00010010001101000101011001111000..Security code to allow CPU1 DAP.\r
20016  *  0b00000000000000000000000000000000..CPU1 DAP is not allowed.\r
20017  */\r
20018 #define SYSCON_CODESECURITYPROTCPU1_SEC_CODE(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_CODESECURITYPROTCPU1_SEC_CODE_SHIFT)) & SYSCON_CODESECURITYPROTCPU1_SEC_CODE_MASK)\r
20019 /*! @} */\r
20020 \r
20021 /*! @name KEY_BLOCK - block quiddikey/PUF all index. -- FOR INTERNAL USE ONLY */\r
20022 /*! @{ */\r
20023 #define SYSCON_KEY_BLOCK_KEY_BLOCK_MASK          (0xFFFFFFFFU)\r
20024 #define SYSCON_KEY_BLOCK_KEY_BLOCK_SHIFT         (0U)\r
20025 #define SYSCON_KEY_BLOCK_KEY_BLOCK(x)            (((uint32_t)(((uint32_t)(x)) << SYSCON_KEY_BLOCK_KEY_BLOCK_SHIFT)) & SYSCON_KEY_BLOCK_KEY_BLOCK_MASK)\r
20026 /*! @} */\r
20027 \r
20028 /*! @name DEBUG_AUTH_SCRATCH - Debug authentication scratch registers -- FOR INTERNAL USE ONLY */\r
20029 /*! @{ */\r
20030 #define SYSCON_DEBUG_AUTH_SCRATCH_SCRATCH_MASK   (0xFFFFFFFFU)\r
20031 #define SYSCON_DEBUG_AUTH_SCRATCH_SCRATCH_SHIFT  (0U)\r
20032 #define SYSCON_DEBUG_AUTH_SCRATCH_SCRATCH(x)     (((uint32_t)(((uint32_t)(x)) << SYSCON_DEBUG_AUTH_SCRATCH_SCRATCH_SHIFT)) & SYSCON_DEBUG_AUTH_SCRATCH_SCRATCH_MASK)\r
20033 /*! @} */\r
20034 \r
20035 /*! @name CPUCFG - CPUs configuration register */\r
20036 /*! @{ */\r
20037 #define SYSCON_CPUCFG_CPU1ENABLE_MASK            (0x4U)\r
20038 #define SYSCON_CPUCFG_CPU1ENABLE_SHIFT           (2U)\r
20039 /*! CPU1ENABLE - Enable CPU1.\r
20040  *  0b0..CPU1 is disable (Processor in reset).\r
20041  *  0b1..CPU1 is enable.\r
20042  */\r
20043 #define SYSCON_CPUCFG_CPU1ENABLE(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_CPUCFG_CPU1ENABLE_SHIFT)) & SYSCON_CPUCFG_CPU1ENABLE_MASK)\r
20044 /*! @} */\r
20045 \r
20046 /*! @name PERIPHENCFG - peripheral enable configuration -- FOR INTERNAL USE ONLY */\r
20047 /*! @{ */\r
20048 #define SYSCON_PERIPHENCFG_SCTEN_MASK            (0x1U)\r
20049 #define SYSCON_PERIPHENCFG_SCTEN_SHIFT           (0U)\r
20050 /*! SCTEN - SCT enable.\r
20051  *  0b1..peripheral is enable.\r
20052  *  0b0..peripheral is disable.\r
20053  */\r
20054 #define SYSCON_PERIPHENCFG_SCTEN(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_PERIPHENCFG_SCTEN_SHIFT)) & SYSCON_PERIPHENCFG_SCTEN_MASK)\r
20055 #define SYSCON_PERIPHENCFG_ADCEN_MASK            (0x2U)\r
20056 #define SYSCON_PERIPHENCFG_ADCEN_SHIFT           (1U)\r
20057 /*! ADCEN - ADC enable.\r
20058  *  0b1..peripheral is enable.\r
20059  *  0b0..peripheral is disable.\r
20060  */\r
20061 #define SYSCON_PERIPHENCFG_ADCEN(x)              (((uint32_t)(((uint32_t)(x)) << SYSCON_PERIPHENCFG_ADCEN_SHIFT)) & SYSCON_PERIPHENCFG_ADCEN_MASK)\r
20062 #define SYSCON_PERIPHENCFG_USB0EN_MASK           (0x4U)\r
20063 #define SYSCON_PERIPHENCFG_USB0EN_SHIFT          (2U)\r
20064 /*! USB0EN - USB0 enable.\r
20065  *  0b1..peripheral is enable.\r
20066  *  0b0..peripheral is disable.\r
20067  */\r
20068 #define SYSCON_PERIPHENCFG_USB0EN(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PERIPHENCFG_USB0EN_SHIFT)) & SYSCON_PERIPHENCFG_USB0EN_MASK)\r
20069 #define SYSCON_PERIPHENCFG_PUFFEN_MASK           (0x40U)\r
20070 #define SYSCON_PERIPHENCFG_PUFFEN_SHIFT          (6U)\r
20071 /*! PUFFEN - Puff enable.\r
20072  *  0b1..peripheral is enable.\r
20073  *  0b0..peripheral is disable.\r
20074  */\r
20075 #define SYSCON_PERIPHENCFG_PUFFEN(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PERIPHENCFG_PUFFEN_SHIFT)) & SYSCON_PERIPHENCFG_PUFFEN_MASK)\r
20076 #define SYSCON_PERIPHENCFG_USB1EN_MASK           (0x400U)\r
20077 #define SYSCON_PERIPHENCFG_USB1EN_SHIFT          (10U)\r
20078 /*! USB1EN - USB1 enable.\r
20079  *  0b1..peripheral is enable.\r
20080  *  0b0..peripheral is disable.\r
20081  */\r
20082 #define SYSCON_PERIPHENCFG_USB1EN(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PERIPHENCFG_USB1EN_SHIFT)) & SYSCON_PERIPHENCFG_USB1EN_MASK)\r
20083 #define SYSCON_PERIPHENCFG_SDIOEN_MASK           (0x800U)\r
20084 #define SYSCON_PERIPHENCFG_SDIOEN_SHIFT          (11U)\r
20085 /*! SDIOEN - SDIO enable.\r
20086  *  0b1..peripheral is enable.\r
20087  *  0b0..peripheral is disable.\r
20088  */\r
20089 #define SYSCON_PERIPHENCFG_SDIOEN(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PERIPHENCFG_SDIOEN_SHIFT)) & SYSCON_PERIPHENCFG_SDIOEN_MASK)\r
20090 #define SYSCON_PERIPHENCFG_HASHEN_MASK           (0x1000U)\r
20091 #define SYSCON_PERIPHENCFG_HASHEN_SHIFT          (12U)\r
20092 /*! HASHEN - HASH enable.\r
20093  *  0b1..peripheral is enable.\r
20094  *  0b0..peripheral is disable.\r
20095  */\r
20096 #define SYSCON_PERIPHENCFG_HASHEN(x)             (((uint32_t)(((uint32_t)(x)) << SYSCON_PERIPHENCFG_HASHEN_SHIFT)) & SYSCON_PERIPHENCFG_HASHEN_MASK)\r
20097 #define SYSCON_PERIPHENCFG_PRINCEEN_MASK         (0x4000U)\r
20098 #define SYSCON_PERIPHENCFG_PRINCEEN_SHIFT        (14U)\r
20099 /*! PRINCEEN - PRINCE enable.\r
20100  *  0b1..peripheral is enable.\r
20101  *  0b0..peripheral is disable.\r
20102  */\r
20103 #define SYSCON_PERIPHENCFG_PRINCEEN(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_PERIPHENCFG_PRINCEEN_SHIFT)) & SYSCON_PERIPHENCFG_PRINCEEN_MASK)\r
20104 /*! @} */\r
20105 \r
20106 /*! @name DEVICE_ID0 - Device ID */\r
20107 /*! @{ */\r
20108 #define SYSCON_DEVICE_ID0_PARTCONFIG_MASK        (0xFFU)\r
20109 #define SYSCON_DEVICE_ID0_PARTCONFIG_SHIFT       (0U)\r
20110 #define SYSCON_DEVICE_ID0_PARTCONFIG(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_DEVICE_ID0_PARTCONFIG_SHIFT)) & SYSCON_DEVICE_ID0_PARTCONFIG_MASK)\r
20111 #define SYSCON_DEVICE_ID0_SRAM_SIZE_MASK         (0xF00U)\r
20112 #define SYSCON_DEVICE_ID0_SRAM_SIZE_SHIFT        (8U)\r
20113 #define SYSCON_DEVICE_ID0_SRAM_SIZE(x)           (((uint32_t)(((uint32_t)(x)) << SYSCON_DEVICE_ID0_SRAM_SIZE_SHIFT)) & SYSCON_DEVICE_ID0_SRAM_SIZE_MASK)\r
20114 #define SYSCON_DEVICE_ID0_FLASH_SIZE_MASK        (0x7000U)\r
20115 #define SYSCON_DEVICE_ID0_FLASH_SIZE_SHIFT       (12U)\r
20116 #define SYSCON_DEVICE_ID0_FLASH_SIZE(x)          (((uint32_t)(((uint32_t)(x)) << SYSCON_DEVICE_ID0_FLASH_SIZE_SHIFT)) & SYSCON_DEVICE_ID0_FLASH_SIZE_MASK)\r
20117 #define SYSCON_DEVICE_ID0_ROM_REV_MINOR_MASK     (0xF00000U)\r
20118 #define SYSCON_DEVICE_ID0_ROM_REV_MINOR_SHIFT    (20U)\r
20119 #define SYSCON_DEVICE_ID0_ROM_REV_MINOR(x)       (((uint32_t)(((uint32_t)(x)) << SYSCON_DEVICE_ID0_ROM_REV_MINOR_SHIFT)) & SYSCON_DEVICE_ID0_ROM_REV_MINOR_MASK)\r
20120 #define SYSCON_DEVICE_ID0_MODELNUM_EXTENTION_MASK (0x7000000U)\r
20121 #define SYSCON_DEVICE_ID0_MODELNUM_EXTENTION_SHIFT (24U)\r
20122 #define SYSCON_DEVICE_ID0_MODELNUM_EXTENTION(x)  (((uint32_t)(((uint32_t)(x)) << SYSCON_DEVICE_ID0_MODELNUM_EXTENTION_SHIFT)) & SYSCON_DEVICE_ID0_MODELNUM_EXTENTION_MASK)\r
20123 /*! @} */\r
20124 \r
20125 /*! @name DIEID - Chip revision ID and Number */\r
20126 /*! @{ */\r
20127 #define SYSCON_DIEID_REV_ID_MASK                 (0xFU)\r
20128 #define SYSCON_DIEID_REV_ID_SHIFT                (0U)\r
20129 #define SYSCON_DIEID_REV_ID(x)                   (((uint32_t)(((uint32_t)(x)) << SYSCON_DIEID_REV_ID_SHIFT)) & SYSCON_DIEID_REV_ID_MASK)\r
20130 #define SYSCON_DIEID_MCO_NUM_IN_DIE_ID_MASK      (0xFFFFF0U)\r
20131 #define SYSCON_DIEID_MCO_NUM_IN_DIE_ID_SHIFT     (4U)\r
20132 #define SYSCON_DIEID_MCO_NUM_IN_DIE_ID(x)        (((uint32_t)(((uint32_t)(x)) << SYSCON_DIEID_MCO_NUM_IN_DIE_ID_SHIFT)) & SYSCON_DIEID_MCO_NUM_IN_DIE_ID_MASK)\r
20133 /*! @} */\r
20134 \r
20135 \r
20136 /*!\r
20137  * @}\r
20138  */ /* end of group SYSCON_Register_Masks */\r
20139 \r
20140 \r
20141 /* SYSCON - Peripheral instance base addresses */\r
20142 #if (__ARM_FEATURE_CMSE & 0x2)\r
20143   /** Peripheral SYSCON base address */\r
20144   #define SYSCON_BASE                              (0x50000000u)\r
20145   /** Peripheral SYSCON base address */\r
20146   #define SYSCON_BASE_NS                           (0x40000000u)\r
20147   /** Peripheral SYSCON base pointer */\r
20148   #define SYSCON                                   ((SYSCON_Type *)SYSCON_BASE)\r
20149   /** Peripheral SYSCON base pointer */\r
20150   #define SYSCON_NS                                ((SYSCON_Type *)SYSCON_BASE_NS)\r
20151   /** Array initializer of SYSCON peripheral base addresses */\r
20152   #define SYSCON_BASE_ADDRS                        { SYSCON_BASE }\r
20153   /** Array initializer of SYSCON peripheral base pointers */\r
20154   #define SYSCON_BASE_PTRS                         { SYSCON }\r
20155   /** Array initializer of SYSCON peripheral base addresses */\r
20156   #define SYSCON_BASE_ADDRS_NS                     { SYSCON_BASE_NS }\r
20157   /** Array initializer of SYSCON peripheral base pointers */\r
20158   #define SYSCON_BASE_PTRS_NS                      { SYSCON_NS }\r
20159 #else\r
20160   /** Peripheral SYSCON base address */\r
20161   #define SYSCON_BASE                              (0x40000000u)\r
20162   /** Peripheral SYSCON base pointer */\r
20163   #define SYSCON                                   ((SYSCON_Type *)SYSCON_BASE)\r
20164   /** Array initializer of SYSCON peripheral base addresses */\r
20165   #define SYSCON_BASE_ADDRS                        { SYSCON_BASE }\r
20166   /** Array initializer of SYSCON peripheral base pointers */\r
20167   #define SYSCON_BASE_PTRS                         { SYSCON }\r
20168 #endif\r
20169 \r
20170 /*!\r
20171  * @}\r
20172  */ /* end of group SYSCON_Peripheral_Access_Layer */\r
20173 \r
20174 \r
20175 /* ----------------------------------------------------------------------------\r
20176    -- SYSCTL Peripheral Access Layer\r
20177    ---------------------------------------------------------------------------- */\r
20178 \r
20179 /*!\r
20180  * @addtogroup SYSCTL_Peripheral_Access_Layer SYSCTL Peripheral Access Layer\r
20181  * @{\r
20182  */\r
20183 \r
20184 /** SYSCTL - Register Layout Typedef */\r
20185 typedef struct {\r
20186   __IO uint32_t UPDATELCKOUT;                      /**< update lock out control, offset: 0x0 */\r
20187        uint8_t RESERVED_0[60];\r
20188   __IO uint32_t FCCTRLSEL[8];                      /**< Selects the source for SCK going into Flexcomm 0..Selects the source for SCK going into Flexcomm 7, array offset: 0x40, array step: 0x4 */\r
20189        uint8_t RESERVED_1[32];\r
20190   __IO uint32_t SHAREDCTRLSET[2];                  /**< Selects sources and data combinations for shared signal set 0...Selects sources and data combinations for shared signal set 1., array offset: 0x80, array step: 0x4 */\r
20191        uint8_t RESERVED_2[120];\r
20192   __I  uint32_t USB_HS_STATUS;                     /**< Status register for USB HS, offset: 0x100 */\r
20193 } SYSCTL_Type;\r
20194 \r
20195 /* ----------------------------------------------------------------------------\r
20196    -- SYSCTL Register Masks\r
20197    ---------------------------------------------------------------------------- */\r
20198 \r
20199 /*!\r
20200  * @addtogroup SYSCTL_Register_Masks SYSCTL Register Masks\r
20201  * @{\r
20202  */\r
20203 \r
20204 /*! @name UPDATELCKOUT - update lock out control */\r
20205 /*! @{ */\r
20206 #define SYSCTL_UPDATELCKOUT_UPDATELCKOUT_MASK    (0x1U)\r
20207 #define SYSCTL_UPDATELCKOUT_UPDATELCKOUT_SHIFT   (0U)\r
20208 /*! UPDATELCKOUT - All Registers\r
20209  *  0b0..Normal Mode. Can be written to.\r
20210  *  0b1..Protected Mode. Cannot be written to.\r
20211  */\r
20212 #define SYSCTL_UPDATELCKOUT_UPDATELCKOUT(x)      (((uint32_t)(((uint32_t)(x)) << SYSCTL_UPDATELCKOUT_UPDATELCKOUT_SHIFT)) & SYSCTL_UPDATELCKOUT_UPDATELCKOUT_MASK)\r
20213 /*! @} */\r
20214 \r
20215 /*! @name FCCTRLSEL - Selects the source for SCK going into Flexcomm 0..Selects the source for SCK going into Flexcomm 7 */\r
20216 /*! @{ */\r
20217 #define SYSCTL_FCCTRLSEL_SCKINSEL_MASK           (0x3U)\r
20218 #define SYSCTL_FCCTRLSEL_SCKINSEL_SHIFT          (0U)\r
20219 /*! SCKINSEL - Selects the source for SCK going into this Flexcomm.\r
20220  *  0b00..Selects the dedicated FCn_SCK function for this Flexcomm.\r
20221  *  0b01..SCK is taken from shared signal set 0 (defined by SHAREDCTRLSET0).\r
20222  *  0b10..SCK is taken from shared signal set 1 (defined by SHAREDCTRLSET1).\r
20223  *  0b11..Reserved.\r
20224  */\r
20225 #define SYSCTL_FCCTRLSEL_SCKINSEL(x)             (((uint32_t)(((uint32_t)(x)) << SYSCTL_FCCTRLSEL_SCKINSEL_SHIFT)) & SYSCTL_FCCTRLSEL_SCKINSEL_MASK)\r
20226 #define SYSCTL_FCCTRLSEL_WSINSEL_MASK            (0x300U)\r
20227 #define SYSCTL_FCCTRLSEL_WSINSEL_SHIFT           (8U)\r
20228 /*! WSINSEL - Selects the source for WS going into this Flexcomm.\r
20229  *  0b00..Selects the dedicated (FCn_TXD_SCL_MISO_WS) function for this Flexcomm.\r
20230  *  0b01..WS is taken from shared signal set 0 (defined by SHAREDCTRLSET0).\r
20231  *  0b10..WS is taken from shared signal set 1 (defined by SHAREDCTRLSET1).\r
20232  *  0b11..Reserved.\r
20233  */\r
20234 #define SYSCTL_FCCTRLSEL_WSINSEL(x)              (((uint32_t)(((uint32_t)(x)) << SYSCTL_FCCTRLSEL_WSINSEL_SHIFT)) & SYSCTL_FCCTRLSEL_WSINSEL_MASK)\r
20235 #define SYSCTL_FCCTRLSEL_DATAINSEL_MASK          (0x30000U)\r
20236 #define SYSCTL_FCCTRLSEL_DATAINSEL_SHIFT         (16U)\r
20237 /*! DATAINSEL - Selects the source for DATA input to this Flexcomm.\r
20238  *  0b00..Selects the dedicated FCn_RXD_SDA_MOSI_DATA input for this Flexcomm.\r
20239  *  0b01..Input data is taken from shared signal set 0 (defined by SHAREDCTRLSET0).\r
20240  *  0b10..Input data is taken from shared signal set 1 (defined by SHAREDCTRLSET1).\r
20241  *  0b11..Reserved.\r
20242  */\r
20243 #define SYSCTL_FCCTRLSEL_DATAINSEL(x)            (((uint32_t)(((uint32_t)(x)) << SYSCTL_FCCTRLSEL_DATAINSEL_SHIFT)) & SYSCTL_FCCTRLSEL_DATAINSEL_MASK)\r
20244 #define SYSCTL_FCCTRLSEL_DATAOUTSEL_MASK         (0x3000000U)\r
20245 #define SYSCTL_FCCTRLSEL_DATAOUTSEL_SHIFT        (24U)\r
20246 /*! DATAOUTSEL - Selects the source for DATA output from this Flexcomm.\r
20247  *  0b00..Selects the dedicated FCn_RXD_SDA_MOSI_DATA output from this Flexcomm.\r
20248  *  0b01..Output data is taken from shared signal set 0 (defined by SHAREDCTRLSET0).\r
20249  *  0b10..Output data is taken from shared signal set 1 (defined by SHAREDCTRLSET1).\r
20250  *  0b11..Reserved.\r
20251  */\r
20252 #define SYSCTL_FCCTRLSEL_DATAOUTSEL(x)           (((uint32_t)(((uint32_t)(x)) << SYSCTL_FCCTRLSEL_DATAOUTSEL_SHIFT)) & SYSCTL_FCCTRLSEL_DATAOUTSEL_MASK)\r
20253 /*! @} */\r
20254 \r
20255 /* The count of SYSCTL_FCCTRLSEL */\r
20256 #define SYSCTL_FCCTRLSEL_COUNT                   (8U)\r
20257 \r
20258 /*! @name SHARECTRLSET_SHAREDCTRLSET - Selects sources and data combinations for shared signal set 0...Selects sources and data combinations for shared signal set 1. */\r
20259 /*! @{ */\r
20260 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDSCKSEL_MASK (0x7U)\r
20261 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDSCKSEL_SHIFT (0U)\r
20262 /*! SHAREDSCKSEL - Selects the source for SCK of this shared signal set.\r
20263  *  0b000..SCK for this shared signal set comes from Flexcomm 0.\r
20264  *  0b001..SCK for this shared signal set comes from Flexcomm 1.\r
20265  *  0b010..SCK for this shared signal set comes from Flexcomm 2.\r
20266  *  0b011..SCK for this shared signal set comes from Flexcomm 3.\r
20267  *  0b100..SCK for this shared signal set comes from Flexcomm 4.\r
20268  *  0b101..SCK for this shared signal set comes from Flexcomm 5.\r
20269  *  0b110..SCK for this shared signal set comes from Flexcomm 6.\r
20270  *  0b111..SCK for this shared signal set comes from Flexcomm 7.\r
20271  */\r
20272 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDSCKSEL(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDSCKSEL_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDSCKSEL_MASK)\r
20273 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDWSSEL_MASK (0x70U)\r
20274 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDWSSEL_SHIFT (4U)\r
20275 /*! SHAREDWSSEL - Selects the source for WS of this shared signal set.\r
20276  *  0b000..WS for this shared signal set comes from Flexcomm 0.\r
20277  *  0b001..WS for this shared signal set comes from Flexcomm 1.\r
20278  *  0b010..WS for this shared signal set comes from Flexcomm 2.\r
20279  *  0b011..WS for this shared signal set comes from Flexcomm 3.\r
20280  *  0b100..WS for this shared signal set comes from Flexcomm 4.\r
20281  *  0b101..WS for this shared signal set comes from Flexcomm 5.\r
20282  *  0b110..WS for this shared signal set comes from Flexcomm 6.\r
20283  *  0b111..WS for this shared signal set comes from Flexcomm 7.\r
20284  */\r
20285 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDWSSEL(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDWSSEL_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDWSSEL_MASK)\r
20286 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDDATASEL_MASK (0x700U)\r
20287 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDDATASEL_SHIFT (8U)\r
20288 /*! SHAREDDATASEL - Selects the source for DATA input for this shared signal set.\r
20289  *  0b000..DATA input for this shared signal set comes from Flexcomm 0.\r
20290  *  0b001..DATA input for this shared signal set comes from Flexcomm 1.\r
20291  *  0b010..DATA input for this shared signal set comes from Flexcomm 2.\r
20292  *  0b011..DATA input for this shared signal set comes from Flexcomm 3.\r
20293  *  0b100..DATA input for this shared signal set comes from Flexcomm 4.\r
20294  *  0b101..DATA input for this shared signal set comes from Flexcomm 5.\r
20295  *  0b110..DATA input for this shared signal set comes from Flexcomm 6.\r
20296  *  0b111..DATA input for this shared signal set comes from Flexcomm 7.\r
20297  */\r
20298 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDDATASEL(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDDATASEL_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_SHAREDDATASEL_MASK)\r
20299 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC0DATAOUTEN_MASK (0x10000U)\r
20300 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC0DATAOUTEN_SHIFT (16U)\r
20301 /*! FC0DATAOUTEN - Controls FC0 contribution to SHAREDDATAOUT for this shared set.\r
20302  *  0b0..Data output from FC0 does not contribute to this shared set.\r
20303  *  0b1..Data output from FC0 does contribute to this shared set.\r
20304  */\r
20305 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC0DATAOUTEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC0DATAOUTEN_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC0DATAOUTEN_MASK)\r
20306 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC1DATAOUTEN_MASK (0x20000U)\r
20307 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC1DATAOUTEN_SHIFT (17U)\r
20308 /*! FC1DATAOUTEN - Controls FC1 contribution to SHAREDDATAOUT for this shared set.\r
20309  *  0b0..Data output from FC1 does not contribute to this shared set.\r
20310  *  0b1..Data output from FC1 does contribute to this shared set.\r
20311  */\r
20312 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC1DATAOUTEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC1DATAOUTEN_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC1DATAOUTEN_MASK)\r
20313 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_F20DATAOUTEN_MASK (0x40000U)\r
20314 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_F20DATAOUTEN_SHIFT (18U)\r
20315 /*! F20DATAOUTEN - Controls FC2 contribution to SHAREDDATAOUT for this shared set.\r
20316  *  0b0..Data output from FC2 does not contribute to this shared set.\r
20317  *  0b1..Data output from FC2 does contribute to this shared set.\r
20318  */\r
20319 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_F20DATAOUTEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_F20DATAOUTEN_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_F20DATAOUTEN_MASK)\r
20320 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC3DATAOUTEN_MASK (0x80000U)\r
20321 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC3DATAOUTEN_SHIFT (19U)\r
20322 /*! FC3DATAOUTEN - Controls FC3 contribution to SHAREDDATAOUT for this shared set.\r
20323  *  0b0..Data output from FC3 does not contribute to this shared set.\r
20324  *  0b1..Data output from FC3 does contribute to this shared set.\r
20325  */\r
20326 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC3DATAOUTEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC3DATAOUTEN_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC3DATAOUTEN_MASK)\r
20327 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC4DATAOUTEN_MASK (0x100000U)\r
20328 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC4DATAOUTEN_SHIFT (20U)\r
20329 /*! FC4DATAOUTEN - Controls FC4 contribution to SHAREDDATAOUT for this shared set.\r
20330  *  0b0..Data output from FC4 does not contribute to this shared set.\r
20331  *  0b1..Data output from FC4 does contribute to this shared set.\r
20332  */\r
20333 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC4DATAOUTEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC4DATAOUTEN_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC4DATAOUTEN_MASK)\r
20334 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC5DATAOUTEN_MASK (0x200000U)\r
20335 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC5DATAOUTEN_SHIFT (21U)\r
20336 /*! FC5DATAOUTEN - Controls FC5 contribution to SHAREDDATAOUT for this shared set.\r
20337  *  0b0..Data output from FC5 does not contribute to this shared set.\r
20338  *  0b1..Data output from FC5 does contribute to this shared set.\r
20339  */\r
20340 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC5DATAOUTEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC5DATAOUTEN_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC5DATAOUTEN_MASK)\r
20341 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC6DATAOUTEN_MASK (0x400000U)\r
20342 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC6DATAOUTEN_SHIFT (22U)\r
20343 /*! FC6DATAOUTEN - Controls FC6 contribution to SHAREDDATAOUT for this shared set.\r
20344  *  0b0..Data output from FC6 does not contribute to this shared set.\r
20345  *  0b1..Data output from FC6 does contribute to this shared set.\r
20346  */\r
20347 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC6DATAOUTEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC6DATAOUTEN_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC6DATAOUTEN_MASK)\r
20348 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC7DATAOUTEN_MASK (0x800000U)\r
20349 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC7DATAOUTEN_SHIFT (23U)\r
20350 /*! FC7DATAOUTEN - Controls FC7 contribution to SHAREDDATAOUT for this shared set.\r
20351  *  0b0..Data output from FC7 does not contribute to this shared set.\r
20352  *  0b1..Data output from FC7 does contribute to this shared set.\r
20353  */\r
20354 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC7DATAOUTEN(x) (((uint32_t)(((uint32_t)(x)) << SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC7DATAOUTEN_SHIFT)) & SYSCTL_SHARECTRLSET_SHAREDCTRLSET_FC7DATAOUTEN_MASK)\r
20355 /*! @} */\r
20356 \r
20357 /* The count of SYSCTL_SHARECTRLSET_SHAREDCTRLSET */\r
20358 #define SYSCTL_SHARECTRLSET_SHAREDCTRLSET_COUNT  (2U)\r
20359 \r
20360 /*! @name USB_HS_STATUS - Status register for USB HS */\r
20361 /*! @{ */\r
20362 #define SYSCTL_USB_HS_STATUS_USBHS_3V_NOK_MASK   (0x1U)\r
20363 #define SYSCTL_USB_HS_STATUS_USBHS_3V_NOK_SHIFT  (0U)\r
20364 /*! USBHS_3V_NOK - USB_HS: Low voltage detection on 3.3V supply.\r
20365  *  0b0..3v3 supply is good.\r
20366  *  0b1..3v3 supply is too low.\r
20367  */\r
20368 #define SYSCTL_USB_HS_STATUS_USBHS_3V_NOK(x)     (((uint32_t)(((uint32_t)(x)) << SYSCTL_USB_HS_STATUS_USBHS_3V_NOK_SHIFT)) & SYSCTL_USB_HS_STATUS_USBHS_3V_NOK_MASK)\r
20369 /*! @} */\r
20370 \r
20371 \r
20372 /*!\r
20373  * @}\r
20374  */ /* end of group SYSCTL_Register_Masks */\r
20375 \r
20376 \r
20377 /* SYSCTL - Peripheral instance base addresses */\r
20378 #if (__ARM_FEATURE_CMSE & 0x2)\r
20379   /** Peripheral SYSCTL base address */\r
20380   #define SYSCTL_BASE                              (0x50023000u)\r
20381   /** Peripheral SYSCTL base address */\r
20382   #define SYSCTL_BASE_NS                           (0x40023000u)\r
20383   /** Peripheral SYSCTL base pointer */\r
20384   #define SYSCTL                                   ((SYSCTL_Type *)SYSCTL_BASE)\r
20385   /** Peripheral SYSCTL base pointer */\r
20386   #define SYSCTL_NS                                ((SYSCTL_Type *)SYSCTL_BASE_NS)\r
20387   /** Array initializer of SYSCTL peripheral base addresses */\r
20388   #define SYSCTL_BASE_ADDRS                        { SYSCTL_BASE }\r
20389   /** Array initializer of SYSCTL peripheral base pointers */\r
20390   #define SYSCTL_BASE_PTRS                         { SYSCTL }\r
20391   /** Array initializer of SYSCTL peripheral base addresses */\r
20392   #define SYSCTL_BASE_ADDRS_NS                     { SYSCTL_BASE_NS }\r
20393   /** Array initializer of SYSCTL peripheral base pointers */\r
20394   #define SYSCTL_BASE_PTRS_NS                      { SYSCTL_NS }\r
20395 #else\r
20396   /** Peripheral SYSCTL base address */\r
20397   #define SYSCTL_BASE                              (0x40023000u)\r
20398   /** Peripheral SYSCTL base pointer */\r
20399   #define SYSCTL                                   ((SYSCTL_Type *)SYSCTL_BASE)\r
20400   /** Array initializer of SYSCTL peripheral base addresses */\r
20401   #define SYSCTL_BASE_ADDRS                        { SYSCTL_BASE }\r
20402   /** Array initializer of SYSCTL peripheral base pointers */\r
20403   #define SYSCTL_BASE_PTRS                         { SYSCTL }\r
20404 #endif\r
20405 \r
20406 /*!\r
20407  * @}\r
20408  */ /* end of group SYSCTL_Peripheral_Access_Layer */\r
20409 \r
20410 \r
20411 /* ----------------------------------------------------------------------------\r
20412    -- USART Peripheral Access Layer\r
20413    ---------------------------------------------------------------------------- */\r
20414 \r
20415 /*!\r
20416  * @addtogroup USART_Peripheral_Access_Layer USART Peripheral Access Layer\r
20417  * @{\r
20418  */\r
20419 \r
20420 /** USART - Register Layout Typedef */\r
20421 typedef struct {\r
20422   __IO uint32_t CFG;                               /**< USART Configuration register. Basic USART configuration settings that typically are not changed during operation., offset: 0x0 */\r
20423   __IO uint32_t CTL;                               /**< USART Control register. USART control settings that are more likely to change during operation., offset: 0x4 */\r
20424   __IO uint32_t STAT;                              /**< USART Status register. The complete status value can be read here. Writing ones clears some bits in the register. Some bits can be cleared by writing a 1 to them., offset: 0x8 */\r
20425   __IO uint32_t INTENSET;                          /**< Interrupt Enable read and Set register for USART (not FIFO) status. Contains individual interrupt enable bits for each potential USART interrupt. A complete value may be read from this register. Writing a 1 to any implemented bit position causes that bit to be set., offset: 0xC */\r
20426   __O  uint32_t INTENCLR;                          /**< Interrupt Enable Clear register. Allows clearing any combination of bits in the INTENSET register. Writing a 1 to any implemented bit position causes the corresponding bit to be cleared., offset: 0x10 */\r
20427        uint8_t RESERVED_0[12];\r
20428   __IO uint32_t BRG;                               /**< Baud Rate Generator register. 16-bit integer baud rate divisor value., offset: 0x20 */\r
20429   __I  uint32_t INTSTAT;                           /**< Interrupt status register. Reflects interrupts that are currently enabled., offset: 0x24 */\r
20430   __IO uint32_t OSR;                               /**< Oversample selection register for asynchronous communication., offset: 0x28 */\r
20431   __IO uint32_t ADDR;                              /**< Address register for automatic address matching., offset: 0x2C */\r
20432        uint8_t RESERVED_1[3536];\r
20433   __IO uint32_t FIFOCFG;                           /**< FIFO configuration and enable register., offset: 0xE00 */\r
20434   __IO uint32_t FIFOSTAT;                          /**< FIFO status register., offset: 0xE04 */\r
20435   __IO uint32_t FIFOTRIG;                          /**< FIFO trigger settings for interrupt and DMA request., offset: 0xE08 */\r
20436        uint8_t RESERVED_2[4];\r
20437   __IO uint32_t FIFOINTENSET;                      /**< FIFO interrupt enable set (enable) and read register., offset: 0xE10 */\r
20438   __IO uint32_t FIFOINTENCLR;                      /**< FIFO interrupt enable clear (disable) and read register., offset: 0xE14 */\r
20439   __I  uint32_t FIFOINTSTAT;                       /**< FIFO interrupt status register., offset: 0xE18 */\r
20440        uint8_t RESERVED_3[4];\r
20441   __O  uint32_t FIFOWR;                            /**< FIFO write data., offset: 0xE20 */\r
20442        uint8_t RESERVED_4[12];\r
20443   __I  uint32_t FIFORD;                            /**< FIFO read data., offset: 0xE30 */\r
20444        uint8_t RESERVED_5[12];\r
20445   __I  uint32_t FIFORDNOPOP;                       /**< FIFO data read with no FIFO pop., offset: 0xE40 */\r
20446        uint8_t RESERVED_6[440];\r
20447   __I  uint32_t ID;                                /**< Peripheral identification register., offset: 0xFFC */\r
20448 } USART_Type;\r
20449 \r
20450 /* ----------------------------------------------------------------------------\r
20451    -- USART Register Masks\r
20452    ---------------------------------------------------------------------------- */\r
20453 \r
20454 /*!\r
20455  * @addtogroup USART_Register_Masks USART Register Masks\r
20456  * @{\r
20457  */\r
20458 \r
20459 /*! @name CFG - USART Configuration register. Basic USART configuration settings that typically are not changed during operation. */\r
20460 /*! @{ */\r
20461 #define USART_CFG_ENABLE_MASK                    (0x1U)\r
20462 #define USART_CFG_ENABLE_SHIFT                   (0U)\r
20463 /*! ENABLE - USART Enable.\r
20464  *  0b0..Disabled. The USART is disabled and the internal state machine and counters are reset. While Enable = 0, all USART interrupts and DMA transfers are disabled. When Enable is set again, CFG and most other control bits remain unchanged. When re-enabled, the USART will immediately be ready to transmit because the transmitter has been reset and is therefore available.\r
20465  *  0b1..Enabled. The USART is enabled for operation.\r
20466  */\r
20467 #define USART_CFG_ENABLE(x)                      (((uint32_t)(((uint32_t)(x)) << USART_CFG_ENABLE_SHIFT)) & USART_CFG_ENABLE_MASK)\r
20468 #define USART_CFG_DATALEN_MASK                   (0xCU)\r
20469 #define USART_CFG_DATALEN_SHIFT                  (2U)\r
20470 /*! DATALEN - Selects the data size for the USART.\r
20471  *  0b00..7 bit Data length.\r
20472  *  0b01..8 bit Data length.\r
20473  *  0b10..9 bit data length. The 9th bit is commonly used for addressing in multidrop mode. See the ADDRDET bit in the CTL register.\r
20474  *  0b11..Reserved.\r
20475  */\r
20476 #define USART_CFG_DATALEN(x)                     (((uint32_t)(((uint32_t)(x)) << USART_CFG_DATALEN_SHIFT)) & USART_CFG_DATALEN_MASK)\r
20477 #define USART_CFG_PARITYSEL_MASK                 (0x30U)\r
20478 #define USART_CFG_PARITYSEL_SHIFT                (4U)\r
20479 /*! PARITYSEL - Selects what type of parity is used by the USART.\r
20480  *  0b00..No parity.\r
20481  *  0b01..Reserved.\r
20482  *  0b10..Even parity. Adds a bit to each character such that the number of 1s in a transmitted character is even, and the number of 1s in a received character is expected to be even.\r
20483  *  0b11..Odd parity. Adds a bit to each character such that the number of 1s in a transmitted character is odd, and the number of 1s in a received character is expected to be odd.\r
20484  */\r
20485 #define USART_CFG_PARITYSEL(x)                   (((uint32_t)(((uint32_t)(x)) << USART_CFG_PARITYSEL_SHIFT)) & USART_CFG_PARITYSEL_MASK)\r
20486 #define USART_CFG_STOPLEN_MASK                   (0x40U)\r
20487 #define USART_CFG_STOPLEN_SHIFT                  (6U)\r
20488 /*! STOPLEN - Number of stop bits appended to transmitted data. Only a single stop bit is required for received data.\r
20489  *  0b0..1 stop bit.\r
20490  *  0b1..2 stop bits. This setting should only be used for asynchronous communication.\r
20491  */\r
20492 #define USART_CFG_STOPLEN(x)                     (((uint32_t)(((uint32_t)(x)) << USART_CFG_STOPLEN_SHIFT)) & USART_CFG_STOPLEN_MASK)\r
20493 #define USART_CFG_MODE32K_MASK                   (0x80U)\r
20494 #define USART_CFG_MODE32K_SHIFT                  (7U)\r
20495 /*! MODE32K - Selects standard or 32 kHz clocking mode.\r
20496  *  0b0..Disabled. USART uses standard clocking.\r
20497  *  0b1..Enabled. USART uses the 32 kHz clock from the RTC oscillator as the clock source to the BRG, and uses a special bit clocking scheme.\r
20498  */\r
20499 #define USART_CFG_MODE32K(x)                     (((uint32_t)(((uint32_t)(x)) << USART_CFG_MODE32K_SHIFT)) & USART_CFG_MODE32K_MASK)\r
20500 #define USART_CFG_LINMODE_MASK                   (0x100U)\r
20501 #define USART_CFG_LINMODE_SHIFT                  (8U)\r
20502 /*! LINMODE - LIN break mode enable.\r
20503  *  0b0..Disabled. Break detect and generate is configured for normal operation.\r
20504  *  0b1..Enabled. Break detect and generate is configured for LIN bus operation.\r
20505  */\r
20506 #define USART_CFG_LINMODE(x)                     (((uint32_t)(((uint32_t)(x)) << USART_CFG_LINMODE_SHIFT)) & USART_CFG_LINMODE_MASK)\r
20507 #define USART_CFG_CTSEN_MASK                     (0x200U)\r
20508 #define USART_CFG_CTSEN_SHIFT                    (9U)\r
20509 /*! CTSEN - CTS Enable. Determines whether CTS is used for flow control. CTS can be from the input pin, or from the USART's own RTS if loopback mode is enabled.\r
20510  *  0b0..No flow control. The transmitter does not receive any automatic flow control signal.\r
20511  *  0b1..Flow control enabled. The transmitter uses the CTS input (or RTS output in loopback mode) for flow control purposes.\r
20512  */\r
20513 #define USART_CFG_CTSEN(x)                       (((uint32_t)(((uint32_t)(x)) << USART_CFG_CTSEN_SHIFT)) & USART_CFG_CTSEN_MASK)\r
20514 #define USART_CFG_SYNCEN_MASK                    (0x800U)\r
20515 #define USART_CFG_SYNCEN_SHIFT                   (11U)\r
20516 /*! SYNCEN - Selects synchronous or asynchronous operation.\r
20517  *  0b0..Asynchronous mode.\r
20518  *  0b1..Synchronous mode.\r
20519  */\r
20520 #define USART_CFG_SYNCEN(x)                      (((uint32_t)(((uint32_t)(x)) << USART_CFG_SYNCEN_SHIFT)) & USART_CFG_SYNCEN_MASK)\r
20521 #define USART_CFG_CLKPOL_MASK                    (0x1000U)\r
20522 #define USART_CFG_CLKPOL_SHIFT                   (12U)\r
20523 /*! CLKPOL - Selects the clock polarity and sampling edge of received data in synchronous mode.\r
20524  *  0b0..Falling edge. Un_RXD is sampled on the falling edge of SCLK.\r
20525  *  0b1..Rising edge. Un_RXD is sampled on the rising edge of SCLK.\r
20526  */\r
20527 #define USART_CFG_CLKPOL(x)                      (((uint32_t)(((uint32_t)(x)) << USART_CFG_CLKPOL_SHIFT)) & USART_CFG_CLKPOL_MASK)\r
20528 #define USART_CFG_SYNCMST_MASK                   (0x4000U)\r
20529 #define USART_CFG_SYNCMST_SHIFT                  (14U)\r
20530 /*! SYNCMST - Synchronous mode Master select.\r
20531  *  0b0..Slave. When synchronous mode is enabled, the USART is a slave.\r
20532  *  0b1..Master. When synchronous mode is enabled, the USART is a master.\r
20533  */\r
20534 #define USART_CFG_SYNCMST(x)                     (((uint32_t)(((uint32_t)(x)) << USART_CFG_SYNCMST_SHIFT)) & USART_CFG_SYNCMST_MASK)\r
20535 #define USART_CFG_LOOP_MASK                      (0x8000U)\r
20536 #define USART_CFG_LOOP_SHIFT                     (15U)\r
20537 /*! LOOP - Selects data loopback mode.\r
20538  *  0b0..Normal operation.\r
20539  *  0b1..Loopback mode. This provides a mechanism to perform diagnostic loopback testing for USART data. Serial data from the transmitter (Un_TXD) is connected internally to serial input of the receive (Un_RXD). Un_TXD and Un_RTS activity will also appear on external pins if these functions are configured to appear on device pins. The receiver RTS signal is also looped back to CTS and performs flow control if enabled by CTSEN.\r
20540  */\r
20541 #define USART_CFG_LOOP(x)                        (((uint32_t)(((uint32_t)(x)) << USART_CFG_LOOP_SHIFT)) & USART_CFG_LOOP_MASK)\r
20542 #define USART_CFG_OETA_MASK                      (0x40000U)\r
20543 #define USART_CFG_OETA_SHIFT                     (18U)\r
20544 /*! OETA - Output Enable Turnaround time enable for RS-485 operation.\r
20545  *  0b0..Disabled. If selected by OESEL, the Output Enable signal deasserted at the end of the last stop bit of a transmission.\r
20546  *  0b1..Enabled. If selected by OESEL, the Output Enable signal remains asserted for one character time after the end of the last stop bit of a transmission. OE will also remain asserted if another transmit begins before it is deasserted.\r
20547  */\r
20548 #define USART_CFG_OETA(x)                        (((uint32_t)(((uint32_t)(x)) << USART_CFG_OETA_SHIFT)) & USART_CFG_OETA_MASK)\r
20549 #define USART_CFG_AUTOADDR_MASK                  (0x80000U)\r
20550 #define USART_CFG_AUTOADDR_SHIFT                 (19U)\r
20551 /*! AUTOADDR - Automatic Address matching enable.\r
20552  *  0b0..Disabled. When addressing is enabled by ADDRDET, address matching is done by software. This provides the possibility of versatile addressing (e.g. respond to more than one address).\r
20553  *  0b1..Enabled. When addressing is enabled by ADDRDET, address matching is done by hardware, using the value in the ADDR register as the address to match.\r
20554  */\r
20555 #define USART_CFG_AUTOADDR(x)                    (((uint32_t)(((uint32_t)(x)) << USART_CFG_AUTOADDR_SHIFT)) & USART_CFG_AUTOADDR_MASK)\r
20556 #define USART_CFG_OESEL_MASK                     (0x100000U)\r
20557 #define USART_CFG_OESEL_SHIFT                    (20U)\r
20558 /*! OESEL - Output Enable Select.\r
20559  *  0b0..Standard. The RTS signal is used as the standard flow control function.\r
20560  *  0b1..RS-485. The RTS signal configured to provide an output enable signal to control an RS-485 transceiver.\r
20561  */\r
20562 #define USART_CFG_OESEL(x)                       (((uint32_t)(((uint32_t)(x)) << USART_CFG_OESEL_SHIFT)) & USART_CFG_OESEL_MASK)\r
20563 #define USART_CFG_OEPOL_MASK                     (0x200000U)\r
20564 #define USART_CFG_OEPOL_SHIFT                    (21U)\r
20565 /*! OEPOL - Output Enable Polarity.\r
20566  *  0b0..Low. If selected by OESEL, the output enable is active low.\r
20567  *  0b1..High. If selected by OESEL, the output enable is active high.\r
20568  */\r
20569 #define USART_CFG_OEPOL(x)                       (((uint32_t)(((uint32_t)(x)) << USART_CFG_OEPOL_SHIFT)) & USART_CFG_OEPOL_MASK)\r
20570 #define USART_CFG_RXPOL_MASK                     (0x400000U)\r
20571 #define USART_CFG_RXPOL_SHIFT                    (22U)\r
20572 /*! RXPOL - Receive data polarity.\r
20573  *  0b0..Standard. The RX signal is used as it arrives from the pin. This means that the RX rest value is 1, start bit is 0, data is not inverted, and the stop bit is 1.\r
20574  *  0b1..Inverted. The RX signal is inverted before being used by the USART. This means that the RX rest value is 0, start bit is 1, data is inverted, and the stop bit is 0.\r
20575  */\r
20576 #define USART_CFG_RXPOL(x)                       (((uint32_t)(((uint32_t)(x)) << USART_CFG_RXPOL_SHIFT)) & USART_CFG_RXPOL_MASK)\r
20577 #define USART_CFG_TXPOL_MASK                     (0x800000U)\r
20578 #define USART_CFG_TXPOL_SHIFT                    (23U)\r
20579 /*! TXPOL - Transmit data polarity.\r
20580  *  0b0..Standard. The TX signal is sent out without change. This means that the TX rest value is 1, start bit is 0, data is not inverted, and the stop bit is 1.\r
20581  *  0b1..Inverted. The TX signal is inverted by the USART before being sent out. This means that the TX rest value is 0, start bit is 1, data is inverted, and the stop bit is 0.\r
20582  */\r
20583 #define USART_CFG_TXPOL(x)                       (((uint32_t)(((uint32_t)(x)) << USART_CFG_TXPOL_SHIFT)) & USART_CFG_TXPOL_MASK)\r
20584 /*! @} */\r
20585 \r
20586 /*! @name CTL - USART Control register. USART control settings that are more likely to change during operation. */\r
20587 /*! @{ */\r
20588 #define USART_CTL_TXBRKEN_MASK                   (0x2U)\r
20589 #define USART_CTL_TXBRKEN_SHIFT                  (1U)\r
20590 /*! TXBRKEN - Break Enable.\r
20591  *  0b0..Normal operation.\r
20592  *  0b1..Continuous break. Continuous break is sent immediately when this bit is set, and remains until this bit is cleared. A break may be sent without danger of corrupting any currently transmitting character if the transmitter is first disabled (TXDIS in CTL is set) and then waiting for the transmitter to be disabled (TXDISINT in STAT = 1) before writing 1 to TXBRKEN.\r
20593  */\r
20594 #define USART_CTL_TXBRKEN(x)                     (((uint32_t)(((uint32_t)(x)) << USART_CTL_TXBRKEN_SHIFT)) & USART_CTL_TXBRKEN_MASK)\r
20595 #define USART_CTL_ADDRDET_MASK                   (0x4U)\r
20596 #define USART_CTL_ADDRDET_SHIFT                  (2U)\r
20597 /*! ADDRDET - Enable address detect mode.\r
20598  *  0b0..Disabled. The USART presents all incoming data.\r
20599  *  0b1..Enabled. The USART receiver ignores incoming data that does not have the most significant bit of the data (typically the 9th bit) = 1. When the data MSB bit = 1, the receiver treats the incoming data normally, generating a received data interrupt. Software can then check the data to see if this is an address that should be handled. If it is, the ADDRDET bit is cleared by software and further incoming data is handled normally.\r
20600  */\r
20601 #define USART_CTL_ADDRDET(x)                     (((uint32_t)(((uint32_t)(x)) << USART_CTL_ADDRDET_SHIFT)) & USART_CTL_ADDRDET_MASK)\r
20602 #define USART_CTL_TXDIS_MASK                     (0x40U)\r
20603 #define USART_CTL_TXDIS_SHIFT                    (6U)\r
20604 /*! TXDIS - Transmit Disable.\r
20605  *  0b0..Not disabled. USART transmitter is not disabled.\r
20606  *  0b1..Disabled. USART transmitter is disabled after any character currently being transmitted is complete. This feature can be used to facilitate software flow control.\r
20607  */\r
20608 #define USART_CTL_TXDIS(x)                       (((uint32_t)(((uint32_t)(x)) << USART_CTL_TXDIS_SHIFT)) & USART_CTL_TXDIS_MASK)\r
20609 #define USART_CTL_CC_MASK                        (0x100U)\r
20610 #define USART_CTL_CC_SHIFT                       (8U)\r
20611 /*! CC - Continuous Clock generation. By default, SCLK is only output while data is being transmitted in synchronous mode.\r
20612  *  0b0..Clock on character. In synchronous mode, SCLK cycles only when characters are being sent on Un_TXD or to complete a character that is being received.\r
20613  *  0b1..Continuous clock. SCLK runs continuously in synchronous mode, allowing characters to be received on Un_RxD independently from transmission on Un_TXD).\r
20614  */\r
20615 #define USART_CTL_CC(x)                          (((uint32_t)(((uint32_t)(x)) << USART_CTL_CC_SHIFT)) & USART_CTL_CC_MASK)\r
20616 #define USART_CTL_CLRCCONRX_MASK                 (0x200U)\r
20617 #define USART_CTL_CLRCCONRX_SHIFT                (9U)\r
20618 /*! CLRCCONRX - Clear Continuous Clock.\r
20619  *  0b0..No effect. No effect on the CC bit.\r
20620  *  0b1..Auto-clear. The CC bit is automatically cleared when a complete character has been received. This bit is cleared at the same time.\r
20621  */\r
20622 #define USART_CTL_CLRCCONRX(x)                   (((uint32_t)(((uint32_t)(x)) << USART_CTL_CLRCCONRX_SHIFT)) & USART_CTL_CLRCCONRX_MASK)\r
20623 #define USART_CTL_AUTOBAUD_MASK                  (0x10000U)\r
20624 #define USART_CTL_AUTOBAUD_SHIFT                 (16U)\r
20625 /*! AUTOBAUD - Autobaud enable.\r
20626  *  0b0..Disabled. USART is in normal operating mode.\r
20627  *  0b1..Enabled. USART is in autobaud mode. This bit should only be set when the USART receiver is idle. The first start bit of RX is measured and used the update the BRG register to match the received data rate. AUTOBAUD is cleared once this process is complete, or if there is an AERR.\r
20628  */\r
20629 #define USART_CTL_AUTOBAUD(x)                    (((uint32_t)(((uint32_t)(x)) << USART_CTL_AUTOBAUD_SHIFT)) & USART_CTL_AUTOBAUD_MASK)\r
20630 /*! @} */\r
20631 \r
20632 /*! @name STAT - USART Status register. The complete status value can be read here. Writing ones clears some bits in the register. Some bits can be cleared by writing a 1 to them. */\r
20633 /*! @{ */\r
20634 #define USART_STAT_RXIDLE_MASK                   (0x2U)\r
20635 #define USART_STAT_RXIDLE_SHIFT                  (1U)\r
20636 #define USART_STAT_RXIDLE(x)                     (((uint32_t)(((uint32_t)(x)) << USART_STAT_RXIDLE_SHIFT)) & USART_STAT_RXIDLE_MASK)\r
20637 #define USART_STAT_TXIDLE_MASK                   (0x8U)\r
20638 #define USART_STAT_TXIDLE_SHIFT                  (3U)\r
20639 #define USART_STAT_TXIDLE(x)                     (((uint32_t)(((uint32_t)(x)) << USART_STAT_TXIDLE_SHIFT)) & USART_STAT_TXIDLE_MASK)\r
20640 #define USART_STAT_CTS_MASK                      (0x10U)\r
20641 #define USART_STAT_CTS_SHIFT                     (4U)\r
20642 #define USART_STAT_CTS(x)                        (((uint32_t)(((uint32_t)(x)) << USART_STAT_CTS_SHIFT)) & USART_STAT_CTS_MASK)\r
20643 #define USART_STAT_DELTACTS_MASK                 (0x20U)\r
20644 #define USART_STAT_DELTACTS_SHIFT                (5U)\r
20645 #define USART_STAT_DELTACTS(x)                   (((uint32_t)(((uint32_t)(x)) << USART_STAT_DELTACTS_SHIFT)) & USART_STAT_DELTACTS_MASK)\r
20646 #define USART_STAT_TXDISSTAT_MASK                (0x40U)\r
20647 #define USART_STAT_TXDISSTAT_SHIFT               (6U)\r
20648 #define USART_STAT_TXDISSTAT(x)                  (((uint32_t)(((uint32_t)(x)) << USART_STAT_TXDISSTAT_SHIFT)) & USART_STAT_TXDISSTAT_MASK)\r
20649 #define USART_STAT_RXBRK_MASK                    (0x400U)\r
20650 #define USART_STAT_RXBRK_SHIFT                   (10U)\r
20651 #define USART_STAT_RXBRK(x)                      (((uint32_t)(((uint32_t)(x)) << USART_STAT_RXBRK_SHIFT)) & USART_STAT_RXBRK_MASK)\r
20652 #define USART_STAT_DELTARXBRK_MASK               (0x800U)\r
20653 #define USART_STAT_DELTARXBRK_SHIFT              (11U)\r
20654 #define USART_STAT_DELTARXBRK(x)                 (((uint32_t)(((uint32_t)(x)) << USART_STAT_DELTARXBRK_SHIFT)) & USART_STAT_DELTARXBRK_MASK)\r
20655 #define USART_STAT_START_MASK                    (0x1000U)\r
20656 #define USART_STAT_START_SHIFT                   (12U)\r
20657 #define USART_STAT_START(x)                      (((uint32_t)(((uint32_t)(x)) << USART_STAT_START_SHIFT)) & USART_STAT_START_MASK)\r
20658 #define USART_STAT_FRAMERRINT_MASK               (0x2000U)\r
20659 #define USART_STAT_FRAMERRINT_SHIFT              (13U)\r
20660 #define USART_STAT_FRAMERRINT(x)                 (((uint32_t)(((uint32_t)(x)) << USART_STAT_FRAMERRINT_SHIFT)) & USART_STAT_FRAMERRINT_MASK)\r
20661 #define USART_STAT_PARITYERRINT_MASK             (0x4000U)\r
20662 #define USART_STAT_PARITYERRINT_SHIFT            (14U)\r
20663 #define USART_STAT_PARITYERRINT(x)               (((uint32_t)(((uint32_t)(x)) << USART_STAT_PARITYERRINT_SHIFT)) & USART_STAT_PARITYERRINT_MASK)\r
20664 #define USART_STAT_RXNOISEINT_MASK               (0x8000U)\r
20665 #define USART_STAT_RXNOISEINT_SHIFT              (15U)\r
20666 #define USART_STAT_RXNOISEINT(x)                 (((uint32_t)(((uint32_t)(x)) << USART_STAT_RXNOISEINT_SHIFT)) & USART_STAT_RXNOISEINT_MASK)\r
20667 #define USART_STAT_ABERR_MASK                    (0x10000U)\r
20668 #define USART_STAT_ABERR_SHIFT                   (16U)\r
20669 #define USART_STAT_ABERR(x)                      (((uint32_t)(((uint32_t)(x)) << USART_STAT_ABERR_SHIFT)) & USART_STAT_ABERR_MASK)\r
20670 /*! @} */\r
20671 \r
20672 /*! @name INTENSET - Interrupt Enable read and Set register for USART (not FIFO) status. Contains individual interrupt enable bits for each potential USART interrupt. A complete value may be read from this register. Writing a 1 to any implemented bit position causes that bit to be set. */\r
20673 /*! @{ */\r
20674 #define USART_INTENSET_TXIDLEEN_MASK             (0x8U)\r
20675 #define USART_INTENSET_TXIDLEEN_SHIFT            (3U)\r
20676 #define USART_INTENSET_TXIDLEEN(x)               (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_TXIDLEEN_SHIFT)) & USART_INTENSET_TXIDLEEN_MASK)\r
20677 #define USART_INTENSET_DELTACTSEN_MASK           (0x20U)\r
20678 #define USART_INTENSET_DELTACTSEN_SHIFT          (5U)\r
20679 #define USART_INTENSET_DELTACTSEN(x)             (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_DELTACTSEN_SHIFT)) & USART_INTENSET_DELTACTSEN_MASK)\r
20680 #define USART_INTENSET_TXDISEN_MASK              (0x40U)\r
20681 #define USART_INTENSET_TXDISEN_SHIFT             (6U)\r
20682 #define USART_INTENSET_TXDISEN(x)                (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_TXDISEN_SHIFT)) & USART_INTENSET_TXDISEN_MASK)\r
20683 #define USART_INTENSET_DELTARXBRKEN_MASK         (0x800U)\r
20684 #define USART_INTENSET_DELTARXBRKEN_SHIFT        (11U)\r
20685 #define USART_INTENSET_DELTARXBRKEN(x)           (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_DELTARXBRKEN_SHIFT)) & USART_INTENSET_DELTARXBRKEN_MASK)\r
20686 #define USART_INTENSET_STARTEN_MASK              (0x1000U)\r
20687 #define USART_INTENSET_STARTEN_SHIFT             (12U)\r
20688 #define USART_INTENSET_STARTEN(x)                (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_STARTEN_SHIFT)) & USART_INTENSET_STARTEN_MASK)\r
20689 #define USART_INTENSET_FRAMERREN_MASK            (0x2000U)\r
20690 #define USART_INTENSET_FRAMERREN_SHIFT           (13U)\r
20691 #define USART_INTENSET_FRAMERREN(x)              (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_FRAMERREN_SHIFT)) & USART_INTENSET_FRAMERREN_MASK)\r
20692 #define USART_INTENSET_PARITYERREN_MASK          (0x4000U)\r
20693 #define USART_INTENSET_PARITYERREN_SHIFT         (14U)\r
20694 #define USART_INTENSET_PARITYERREN(x)            (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_PARITYERREN_SHIFT)) & USART_INTENSET_PARITYERREN_MASK)\r
20695 #define USART_INTENSET_RXNOISEEN_MASK            (0x8000U)\r
20696 #define USART_INTENSET_RXNOISEEN_SHIFT           (15U)\r
20697 #define USART_INTENSET_RXNOISEEN(x)              (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_RXNOISEEN_SHIFT)) & USART_INTENSET_RXNOISEEN_MASK)\r
20698 #define USART_INTENSET_ABERREN_MASK              (0x10000U)\r
20699 #define USART_INTENSET_ABERREN_SHIFT             (16U)\r
20700 #define USART_INTENSET_ABERREN(x)                (((uint32_t)(((uint32_t)(x)) << USART_INTENSET_ABERREN_SHIFT)) & USART_INTENSET_ABERREN_MASK)\r
20701 /*! @} */\r
20702 \r
20703 /*! @name INTENCLR - Interrupt Enable Clear register. Allows clearing any combination of bits in the INTENSET register. Writing a 1 to any implemented bit position causes the corresponding bit to be cleared. */\r
20704 /*! @{ */\r
20705 #define USART_INTENCLR_TXIDLECLR_MASK            (0x8U)\r
20706 #define USART_INTENCLR_TXIDLECLR_SHIFT           (3U)\r
20707 #define USART_INTENCLR_TXIDLECLR(x)              (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_TXIDLECLR_SHIFT)) & USART_INTENCLR_TXIDLECLR_MASK)\r
20708 #define USART_INTENCLR_DELTACTSCLR_MASK          (0x20U)\r
20709 #define USART_INTENCLR_DELTACTSCLR_SHIFT         (5U)\r
20710 #define USART_INTENCLR_DELTACTSCLR(x)            (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_DELTACTSCLR_SHIFT)) & USART_INTENCLR_DELTACTSCLR_MASK)\r
20711 #define USART_INTENCLR_TXDISCLR_MASK             (0x40U)\r
20712 #define USART_INTENCLR_TXDISCLR_SHIFT            (6U)\r
20713 #define USART_INTENCLR_TXDISCLR(x)               (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_TXDISCLR_SHIFT)) & USART_INTENCLR_TXDISCLR_MASK)\r
20714 #define USART_INTENCLR_DELTARXBRKCLR_MASK        (0x800U)\r
20715 #define USART_INTENCLR_DELTARXBRKCLR_SHIFT       (11U)\r
20716 #define USART_INTENCLR_DELTARXBRKCLR(x)          (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_DELTARXBRKCLR_SHIFT)) & USART_INTENCLR_DELTARXBRKCLR_MASK)\r
20717 #define USART_INTENCLR_STARTCLR_MASK             (0x1000U)\r
20718 #define USART_INTENCLR_STARTCLR_SHIFT            (12U)\r
20719 #define USART_INTENCLR_STARTCLR(x)               (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_STARTCLR_SHIFT)) & USART_INTENCLR_STARTCLR_MASK)\r
20720 #define USART_INTENCLR_FRAMERRCLR_MASK           (0x2000U)\r
20721 #define USART_INTENCLR_FRAMERRCLR_SHIFT          (13U)\r
20722 #define USART_INTENCLR_FRAMERRCLR(x)             (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_FRAMERRCLR_SHIFT)) & USART_INTENCLR_FRAMERRCLR_MASK)\r
20723 #define USART_INTENCLR_PARITYERRCLR_MASK         (0x4000U)\r
20724 #define USART_INTENCLR_PARITYERRCLR_SHIFT        (14U)\r
20725 #define USART_INTENCLR_PARITYERRCLR(x)           (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_PARITYERRCLR_SHIFT)) & USART_INTENCLR_PARITYERRCLR_MASK)\r
20726 #define USART_INTENCLR_RXNOISECLR_MASK           (0x8000U)\r
20727 #define USART_INTENCLR_RXNOISECLR_SHIFT          (15U)\r
20728 #define USART_INTENCLR_RXNOISECLR(x)             (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_RXNOISECLR_SHIFT)) & USART_INTENCLR_RXNOISECLR_MASK)\r
20729 #define USART_INTENCLR_ABERRCLR_MASK             (0x10000U)\r
20730 #define USART_INTENCLR_ABERRCLR_SHIFT            (16U)\r
20731 #define USART_INTENCLR_ABERRCLR(x)               (((uint32_t)(((uint32_t)(x)) << USART_INTENCLR_ABERRCLR_SHIFT)) & USART_INTENCLR_ABERRCLR_MASK)\r
20732 /*! @} */\r
20733 \r
20734 /*! @name BRG - Baud Rate Generator register. 16-bit integer baud rate divisor value. */\r
20735 /*! @{ */\r
20736 #define USART_BRG_BRGVAL_MASK                    (0xFFFFU)\r
20737 #define USART_BRG_BRGVAL_SHIFT                   (0U)\r
20738 #define USART_BRG_BRGVAL(x)                      (((uint32_t)(((uint32_t)(x)) << USART_BRG_BRGVAL_SHIFT)) & USART_BRG_BRGVAL_MASK)\r
20739 /*! @} */\r
20740 \r
20741 /*! @name INTSTAT - Interrupt status register. Reflects interrupts that are currently enabled. */\r
20742 /*! @{ */\r
20743 #define USART_INTSTAT_TXIDLE_MASK                (0x8U)\r
20744 #define USART_INTSTAT_TXIDLE_SHIFT               (3U)\r
20745 #define USART_INTSTAT_TXIDLE(x)                  (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_TXIDLE_SHIFT)) & USART_INTSTAT_TXIDLE_MASK)\r
20746 #define USART_INTSTAT_DELTACTS_MASK              (0x20U)\r
20747 #define USART_INTSTAT_DELTACTS_SHIFT             (5U)\r
20748 #define USART_INTSTAT_DELTACTS(x)                (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_DELTACTS_SHIFT)) & USART_INTSTAT_DELTACTS_MASK)\r
20749 #define USART_INTSTAT_TXDISINT_MASK              (0x40U)\r
20750 #define USART_INTSTAT_TXDISINT_SHIFT             (6U)\r
20751 #define USART_INTSTAT_TXDISINT(x)                (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_TXDISINT_SHIFT)) & USART_INTSTAT_TXDISINT_MASK)\r
20752 #define USART_INTSTAT_DELTARXBRK_MASK            (0x800U)\r
20753 #define USART_INTSTAT_DELTARXBRK_SHIFT           (11U)\r
20754 #define USART_INTSTAT_DELTARXBRK(x)              (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_DELTARXBRK_SHIFT)) & USART_INTSTAT_DELTARXBRK_MASK)\r
20755 #define USART_INTSTAT_START_MASK                 (0x1000U)\r
20756 #define USART_INTSTAT_START_SHIFT                (12U)\r
20757 #define USART_INTSTAT_START(x)                   (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_START_SHIFT)) & USART_INTSTAT_START_MASK)\r
20758 #define USART_INTSTAT_FRAMERRINT_MASK            (0x2000U)\r
20759 #define USART_INTSTAT_FRAMERRINT_SHIFT           (13U)\r
20760 #define USART_INTSTAT_FRAMERRINT(x)              (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_FRAMERRINT_SHIFT)) & USART_INTSTAT_FRAMERRINT_MASK)\r
20761 #define USART_INTSTAT_PARITYERRINT_MASK          (0x4000U)\r
20762 #define USART_INTSTAT_PARITYERRINT_SHIFT         (14U)\r
20763 #define USART_INTSTAT_PARITYERRINT(x)            (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_PARITYERRINT_SHIFT)) & USART_INTSTAT_PARITYERRINT_MASK)\r
20764 #define USART_INTSTAT_RXNOISEINT_MASK            (0x8000U)\r
20765 #define USART_INTSTAT_RXNOISEINT_SHIFT           (15U)\r
20766 #define USART_INTSTAT_RXNOISEINT(x)              (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_RXNOISEINT_SHIFT)) & USART_INTSTAT_RXNOISEINT_MASK)\r
20767 #define USART_INTSTAT_ABERRINT_MASK              (0x10000U)\r
20768 #define USART_INTSTAT_ABERRINT_SHIFT             (16U)\r
20769 #define USART_INTSTAT_ABERRINT(x)                (((uint32_t)(((uint32_t)(x)) << USART_INTSTAT_ABERRINT_SHIFT)) & USART_INTSTAT_ABERRINT_MASK)\r
20770 /*! @} */\r
20771 \r
20772 /*! @name OSR - Oversample selection register for asynchronous communication. */\r
20773 /*! @{ */\r
20774 #define USART_OSR_OSRVAL_MASK                    (0xFU)\r
20775 #define USART_OSR_OSRVAL_SHIFT                   (0U)\r
20776 #define USART_OSR_OSRVAL(x)                      (((uint32_t)(((uint32_t)(x)) << USART_OSR_OSRVAL_SHIFT)) & USART_OSR_OSRVAL_MASK)\r
20777 /*! @} */\r
20778 \r
20779 /*! @name ADDR - Address register for automatic address matching. */\r
20780 /*! @{ */\r
20781 #define USART_ADDR_ADDRESS_MASK                  (0xFFU)\r
20782 #define USART_ADDR_ADDRESS_SHIFT                 (0U)\r
20783 #define USART_ADDR_ADDRESS(x)                    (((uint32_t)(((uint32_t)(x)) << USART_ADDR_ADDRESS_SHIFT)) & USART_ADDR_ADDRESS_MASK)\r
20784 /*! @} */\r
20785 \r
20786 /*! @name FIFOCFG - FIFO configuration and enable register. */\r
20787 /*! @{ */\r
20788 #define USART_FIFOCFG_ENABLETX_MASK              (0x1U)\r
20789 #define USART_FIFOCFG_ENABLETX_SHIFT             (0U)\r
20790 /*! ENABLETX - Enable the transmit FIFO.\r
20791  *  0b0..The transmit FIFO is not enabled.\r
20792  *  0b1..The transmit FIFO is enabled.\r
20793  */\r
20794 #define USART_FIFOCFG_ENABLETX(x)                (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_ENABLETX_SHIFT)) & USART_FIFOCFG_ENABLETX_MASK)\r
20795 #define USART_FIFOCFG_ENABLERX_MASK              (0x2U)\r
20796 #define USART_FIFOCFG_ENABLERX_SHIFT             (1U)\r
20797 /*! ENABLERX - Enable the receive FIFO.\r
20798  *  0b0..The receive FIFO is not enabled.\r
20799  *  0b1..The receive FIFO is enabled.\r
20800  */\r
20801 #define USART_FIFOCFG_ENABLERX(x)                (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_ENABLERX_SHIFT)) & USART_FIFOCFG_ENABLERX_MASK)\r
20802 #define USART_FIFOCFG_SIZE_MASK                  (0x30U)\r
20803 #define USART_FIFOCFG_SIZE_SHIFT                 (4U)\r
20804 #define USART_FIFOCFG_SIZE(x)                    (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_SIZE_SHIFT)) & USART_FIFOCFG_SIZE_MASK)\r
20805 #define USART_FIFOCFG_DMATX_MASK                 (0x1000U)\r
20806 #define USART_FIFOCFG_DMATX_SHIFT                (12U)\r
20807 /*! DMATX - DMA configuration for transmit.\r
20808  *  0b0..DMA is not used for the transmit function.\r
20809  *  0b1..Trigger DMA for the transmit function if the FIFO is not full. Generally, data interrupts would be disabled if DMA is enabled.\r
20810  */\r
20811 #define USART_FIFOCFG_DMATX(x)                   (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_DMATX_SHIFT)) & USART_FIFOCFG_DMATX_MASK)\r
20812 #define USART_FIFOCFG_DMARX_MASK                 (0x2000U)\r
20813 #define USART_FIFOCFG_DMARX_SHIFT                (13U)\r
20814 /*! DMARX - DMA configuration for receive.\r
20815  *  0b0..DMA is not used for the receive function.\r
20816  *  0b1..Trigger DMA for the receive function if the FIFO is not empty. Generally, data interrupts would be disabled if DMA is enabled.\r
20817  */\r
20818 #define USART_FIFOCFG_DMARX(x)                   (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_DMARX_SHIFT)) & USART_FIFOCFG_DMARX_MASK)\r
20819 #define USART_FIFOCFG_WAKETX_MASK                (0x4000U)\r
20820 #define USART_FIFOCFG_WAKETX_SHIFT               (14U)\r
20821 /*! WAKETX - Wake-up for transmit FIFO level. This allows the device to be woken from reduced power modes (up to power-down, as long as the peripheral function works in that power mode) without enabling the TXLVL interrupt. Only DMA wakes up, processes data, and goes back to sleep. The CPU will remain stopped until woken by another cause, such as DMA completion. See Hardware Wake-up control register.\r
20822  *  0b0..Only enabled interrupts will wake up the device form reduced power modes.\r
20823  *  0b1..A device wake-up for DMA will occur if the transmit FIFO level reaches the value specified by TXLVL in FIFOTRIG, even when the TXLVL interrupt is not enabled.\r
20824  */\r
20825 #define USART_FIFOCFG_WAKETX(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_WAKETX_SHIFT)) & USART_FIFOCFG_WAKETX_MASK)\r
20826 #define USART_FIFOCFG_WAKERX_MASK                (0x8000U)\r
20827 #define USART_FIFOCFG_WAKERX_SHIFT               (15U)\r
20828 /*! WAKERX - Wake-up for receive FIFO level. This allows the device to be woken from reduced power modes (up to power-down, as long as the peripheral function works in that power mode) without enabling the TXLVL interrupt. Only DMA wakes up, processes data, and goes back to sleep. The CPU will remain stopped until woken by another cause, such as DMA completion. See Hardware Wake-up control register.\r
20829  *  0b0..Only enabled interrupts will wake up the device form reduced power modes.\r
20830  *  0b1..A device wake-up for DMA will occur if the receive FIFO level reaches the value specified by RXLVL in FIFOTRIG, even when the RXLVL interrupt is not enabled.\r
20831  */\r
20832 #define USART_FIFOCFG_WAKERX(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_WAKERX_SHIFT)) & USART_FIFOCFG_WAKERX_MASK)\r
20833 #define USART_FIFOCFG_EMPTYTX_MASK               (0x10000U)\r
20834 #define USART_FIFOCFG_EMPTYTX_SHIFT              (16U)\r
20835 #define USART_FIFOCFG_EMPTYTX(x)                 (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_EMPTYTX_SHIFT)) & USART_FIFOCFG_EMPTYTX_MASK)\r
20836 #define USART_FIFOCFG_EMPTYRX_MASK               (0x20000U)\r
20837 #define USART_FIFOCFG_EMPTYRX_SHIFT              (17U)\r
20838 #define USART_FIFOCFG_EMPTYRX(x)                 (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_EMPTYRX_SHIFT)) & USART_FIFOCFG_EMPTYRX_MASK)\r
20839 #define USART_FIFOCFG_POPDBG_MASK                (0x40000U)\r
20840 #define USART_FIFOCFG_POPDBG_SHIFT               (18U)\r
20841 /*! POPDBG - Pop FIFO for debug reads.\r
20842  *  0b0..Debug reads of the FIFO do not pop the FIFO.\r
20843  *  0b1..A debug read will cause the FIFO to pop.\r
20844  */\r
20845 #define USART_FIFOCFG_POPDBG(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOCFG_POPDBG_SHIFT)) & USART_FIFOCFG_POPDBG_MASK)\r
20846 /*! @} */\r
20847 \r
20848 /*! @name FIFOSTAT - FIFO status register. */\r
20849 /*! @{ */\r
20850 #define USART_FIFOSTAT_TXERR_MASK                (0x1U)\r
20851 #define USART_FIFOSTAT_TXERR_SHIFT               (0U)\r
20852 #define USART_FIFOSTAT_TXERR(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_TXERR_SHIFT)) & USART_FIFOSTAT_TXERR_MASK)\r
20853 #define USART_FIFOSTAT_RXERR_MASK                (0x2U)\r
20854 #define USART_FIFOSTAT_RXERR_SHIFT               (1U)\r
20855 #define USART_FIFOSTAT_RXERR(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_RXERR_SHIFT)) & USART_FIFOSTAT_RXERR_MASK)\r
20856 #define USART_FIFOSTAT_PERINT_MASK               (0x8U)\r
20857 #define USART_FIFOSTAT_PERINT_SHIFT              (3U)\r
20858 #define USART_FIFOSTAT_PERINT(x)                 (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_PERINT_SHIFT)) & USART_FIFOSTAT_PERINT_MASK)\r
20859 #define USART_FIFOSTAT_TXEMPTY_MASK              (0x10U)\r
20860 #define USART_FIFOSTAT_TXEMPTY_SHIFT             (4U)\r
20861 #define USART_FIFOSTAT_TXEMPTY(x)                (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_TXEMPTY_SHIFT)) & USART_FIFOSTAT_TXEMPTY_MASK)\r
20862 #define USART_FIFOSTAT_TXNOTFULL_MASK            (0x20U)\r
20863 #define USART_FIFOSTAT_TXNOTFULL_SHIFT           (5U)\r
20864 #define USART_FIFOSTAT_TXNOTFULL(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_TXNOTFULL_SHIFT)) & USART_FIFOSTAT_TXNOTFULL_MASK)\r
20865 #define USART_FIFOSTAT_RXNOTEMPTY_MASK           (0x40U)\r
20866 #define USART_FIFOSTAT_RXNOTEMPTY_SHIFT          (6U)\r
20867 #define USART_FIFOSTAT_RXNOTEMPTY(x)             (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_RXNOTEMPTY_SHIFT)) & USART_FIFOSTAT_RXNOTEMPTY_MASK)\r
20868 #define USART_FIFOSTAT_RXFULL_MASK               (0x80U)\r
20869 #define USART_FIFOSTAT_RXFULL_SHIFT              (7U)\r
20870 #define USART_FIFOSTAT_RXFULL(x)                 (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_RXFULL_SHIFT)) & USART_FIFOSTAT_RXFULL_MASK)\r
20871 #define USART_FIFOSTAT_TXLVL_MASK                (0x1F00U)\r
20872 #define USART_FIFOSTAT_TXLVL_SHIFT               (8U)\r
20873 #define USART_FIFOSTAT_TXLVL(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_TXLVL_SHIFT)) & USART_FIFOSTAT_TXLVL_MASK)\r
20874 #define USART_FIFOSTAT_RXLVL_MASK                (0x1F0000U)\r
20875 #define USART_FIFOSTAT_RXLVL_SHIFT               (16U)\r
20876 #define USART_FIFOSTAT_RXLVL(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOSTAT_RXLVL_SHIFT)) & USART_FIFOSTAT_RXLVL_MASK)\r
20877 /*! @} */\r
20878 \r
20879 /*! @name FIFOTRIG - FIFO trigger settings for interrupt and DMA request. */\r
20880 /*! @{ */\r
20881 #define USART_FIFOTRIG_TXLVLENA_MASK             (0x1U)\r
20882 #define USART_FIFOTRIG_TXLVLENA_SHIFT            (0U)\r
20883 /*! TXLVLENA - Transmit FIFO level trigger enable. This trigger will become an interrupt if enabled in FIFOINTENSET, or a DMA trigger if DMATX in FIFOCFG is set.\r
20884  *  0b0..Transmit FIFO level does not generate a FIFO level trigger.\r
20885  *  0b1..An trigger will be generated if the transmit FIFO level reaches the value specified by the TXLVL field in this register.\r
20886  */\r
20887 #define USART_FIFOTRIG_TXLVLENA(x)               (((uint32_t)(((uint32_t)(x)) << USART_FIFOTRIG_TXLVLENA_SHIFT)) & USART_FIFOTRIG_TXLVLENA_MASK)\r
20888 #define USART_FIFOTRIG_RXLVLENA_MASK             (0x2U)\r
20889 #define USART_FIFOTRIG_RXLVLENA_SHIFT            (1U)\r
20890 /*! RXLVLENA - Receive FIFO level trigger enable. This trigger will become an interrupt if enabled in FIFOINTENSET, or a DMA trigger if DMARX in FIFOCFG is set.\r
20891  *  0b0..Receive FIFO level does not generate a FIFO level trigger.\r
20892  *  0b1..An trigger will be generated if the receive FIFO level reaches the value specified by the RXLVL field in this register.\r
20893  */\r
20894 #define USART_FIFOTRIG_RXLVLENA(x)               (((uint32_t)(((uint32_t)(x)) << USART_FIFOTRIG_RXLVLENA_SHIFT)) & USART_FIFOTRIG_RXLVLENA_MASK)\r
20895 #define USART_FIFOTRIG_TXLVL_MASK                (0xF00U)\r
20896 #define USART_FIFOTRIG_TXLVL_SHIFT               (8U)\r
20897 #define USART_FIFOTRIG_TXLVL(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOTRIG_TXLVL_SHIFT)) & USART_FIFOTRIG_TXLVL_MASK)\r
20898 #define USART_FIFOTRIG_RXLVL_MASK                (0xF0000U)\r
20899 #define USART_FIFOTRIG_RXLVL_SHIFT               (16U)\r
20900 #define USART_FIFOTRIG_RXLVL(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFOTRIG_RXLVL_SHIFT)) & USART_FIFOTRIG_RXLVL_MASK)\r
20901 /*! @} */\r
20902 \r
20903 /*! @name FIFOINTENSET - FIFO interrupt enable set (enable) and read register. */\r
20904 /*! @{ */\r
20905 #define USART_FIFOINTENSET_TXERR_MASK            (0x1U)\r
20906 #define USART_FIFOINTENSET_TXERR_SHIFT           (0U)\r
20907 /*! TXERR - Determines whether an interrupt occurs when a transmit error occurs, based on the TXERR flag in the FIFOSTAT register.\r
20908  *  0b0..No interrupt will be generated for a transmit error.\r
20909  *  0b1..An interrupt will be generated when a transmit error occurs.\r
20910  */\r
20911 #define USART_FIFOINTENSET_TXERR(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTENSET_TXERR_SHIFT)) & USART_FIFOINTENSET_TXERR_MASK)\r
20912 #define USART_FIFOINTENSET_RXERR_MASK            (0x2U)\r
20913 #define USART_FIFOINTENSET_RXERR_SHIFT           (1U)\r
20914 /*! RXERR - Determines whether an interrupt occurs when a receive error occurs, based on the RXERR flag in the FIFOSTAT register.\r
20915  *  0b0..No interrupt will be generated for a receive error.\r
20916  *  0b1..An interrupt will be generated when a receive error occurs.\r
20917  */\r
20918 #define USART_FIFOINTENSET_RXERR(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTENSET_RXERR_SHIFT)) & USART_FIFOINTENSET_RXERR_MASK)\r
20919 #define USART_FIFOINTENSET_TXLVL_MASK            (0x4U)\r
20920 #define USART_FIFOINTENSET_TXLVL_SHIFT           (2U)\r
20921 /*! TXLVL - Determines whether an interrupt occurs when a the transmit FIFO reaches the level specified by the TXLVL field in the FIFOTRIG register.\r
20922  *  0b0..No interrupt will be generated based on the TX FIFO level.\r
20923  *  0b1..If TXLVLENA in the FIFOTRIG register = 1, an interrupt will be generated when the TX FIFO level decreases to the level specified by TXLVL in the FIFOTRIG register.\r
20924  */\r
20925 #define USART_FIFOINTENSET_TXLVL(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTENSET_TXLVL_SHIFT)) & USART_FIFOINTENSET_TXLVL_MASK)\r
20926 #define USART_FIFOINTENSET_RXLVL_MASK            (0x8U)\r
20927 #define USART_FIFOINTENSET_RXLVL_SHIFT           (3U)\r
20928 /*! RXLVL - Determines whether an interrupt occurs when a the receive FIFO reaches the level specified by the TXLVL field in the FIFOTRIG register.\r
20929  *  0b0..No interrupt will be generated based on the RX FIFO level.\r
20930  *  0b1..If RXLVLENA in the FIFOTRIG register = 1, an interrupt will be generated when the when the RX FIFO level increases to the level specified by RXLVL in the FIFOTRIG register.\r
20931  */\r
20932 #define USART_FIFOINTENSET_RXLVL(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTENSET_RXLVL_SHIFT)) & USART_FIFOINTENSET_RXLVL_MASK)\r
20933 /*! @} */\r
20934 \r
20935 /*! @name FIFOINTENCLR - FIFO interrupt enable clear (disable) and read register. */\r
20936 /*! @{ */\r
20937 #define USART_FIFOINTENCLR_TXERR_MASK            (0x1U)\r
20938 #define USART_FIFOINTENCLR_TXERR_SHIFT           (0U)\r
20939 #define USART_FIFOINTENCLR_TXERR(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTENCLR_TXERR_SHIFT)) & USART_FIFOINTENCLR_TXERR_MASK)\r
20940 #define USART_FIFOINTENCLR_RXERR_MASK            (0x2U)\r
20941 #define USART_FIFOINTENCLR_RXERR_SHIFT           (1U)\r
20942 #define USART_FIFOINTENCLR_RXERR(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTENCLR_RXERR_SHIFT)) & USART_FIFOINTENCLR_RXERR_MASK)\r
20943 #define USART_FIFOINTENCLR_TXLVL_MASK            (0x4U)\r
20944 #define USART_FIFOINTENCLR_TXLVL_SHIFT           (2U)\r
20945 #define USART_FIFOINTENCLR_TXLVL(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTENCLR_TXLVL_SHIFT)) & USART_FIFOINTENCLR_TXLVL_MASK)\r
20946 #define USART_FIFOINTENCLR_RXLVL_MASK            (0x8U)\r
20947 #define USART_FIFOINTENCLR_RXLVL_SHIFT           (3U)\r
20948 #define USART_FIFOINTENCLR_RXLVL(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTENCLR_RXLVL_SHIFT)) & USART_FIFOINTENCLR_RXLVL_MASK)\r
20949 /*! @} */\r
20950 \r
20951 /*! @name FIFOINTSTAT - FIFO interrupt status register. */\r
20952 /*! @{ */\r
20953 #define USART_FIFOINTSTAT_TXERR_MASK             (0x1U)\r
20954 #define USART_FIFOINTSTAT_TXERR_SHIFT            (0U)\r
20955 #define USART_FIFOINTSTAT_TXERR(x)               (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTSTAT_TXERR_SHIFT)) & USART_FIFOINTSTAT_TXERR_MASK)\r
20956 #define USART_FIFOINTSTAT_RXERR_MASK             (0x2U)\r
20957 #define USART_FIFOINTSTAT_RXERR_SHIFT            (1U)\r
20958 #define USART_FIFOINTSTAT_RXERR(x)               (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTSTAT_RXERR_SHIFT)) & USART_FIFOINTSTAT_RXERR_MASK)\r
20959 #define USART_FIFOINTSTAT_TXLVL_MASK             (0x4U)\r
20960 #define USART_FIFOINTSTAT_TXLVL_SHIFT            (2U)\r
20961 #define USART_FIFOINTSTAT_TXLVL(x)               (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTSTAT_TXLVL_SHIFT)) & USART_FIFOINTSTAT_TXLVL_MASK)\r
20962 #define USART_FIFOINTSTAT_RXLVL_MASK             (0x8U)\r
20963 #define USART_FIFOINTSTAT_RXLVL_SHIFT            (3U)\r
20964 #define USART_FIFOINTSTAT_RXLVL(x)               (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTSTAT_RXLVL_SHIFT)) & USART_FIFOINTSTAT_RXLVL_MASK)\r
20965 #define USART_FIFOINTSTAT_PERINT_MASK            (0x10U)\r
20966 #define USART_FIFOINTSTAT_PERINT_SHIFT           (4U)\r
20967 #define USART_FIFOINTSTAT_PERINT(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFOINTSTAT_PERINT_SHIFT)) & USART_FIFOINTSTAT_PERINT_MASK)\r
20968 /*! @} */\r
20969 \r
20970 /*! @name FIFOWR - FIFO write data. */\r
20971 /*! @{ */\r
20972 #define USART_FIFOWR_TXDATA_MASK                 (0x1FFU)\r
20973 #define USART_FIFOWR_TXDATA_SHIFT                (0U)\r
20974 #define USART_FIFOWR_TXDATA(x)                   (((uint32_t)(((uint32_t)(x)) << USART_FIFOWR_TXDATA_SHIFT)) & USART_FIFOWR_TXDATA_MASK)\r
20975 /*! @} */\r
20976 \r
20977 /*! @name FIFORD - FIFO read data. */\r
20978 /*! @{ */\r
20979 #define USART_FIFORD_RXDATA_MASK                 (0x1FFU)\r
20980 #define USART_FIFORD_RXDATA_SHIFT                (0U)\r
20981 #define USART_FIFORD_RXDATA(x)                   (((uint32_t)(((uint32_t)(x)) << USART_FIFORD_RXDATA_SHIFT)) & USART_FIFORD_RXDATA_MASK)\r
20982 #define USART_FIFORD_FRAMERR_MASK                (0x2000U)\r
20983 #define USART_FIFORD_FRAMERR_SHIFT               (13U)\r
20984 #define USART_FIFORD_FRAMERR(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFORD_FRAMERR_SHIFT)) & USART_FIFORD_FRAMERR_MASK)\r
20985 #define USART_FIFORD_PARITYERR_MASK              (0x4000U)\r
20986 #define USART_FIFORD_PARITYERR_SHIFT             (14U)\r
20987 #define USART_FIFORD_PARITYERR(x)                (((uint32_t)(((uint32_t)(x)) << USART_FIFORD_PARITYERR_SHIFT)) & USART_FIFORD_PARITYERR_MASK)\r
20988 #define USART_FIFORD_RXNOISE_MASK                (0x8000U)\r
20989 #define USART_FIFORD_RXNOISE_SHIFT               (15U)\r
20990 #define USART_FIFORD_RXNOISE(x)                  (((uint32_t)(((uint32_t)(x)) << USART_FIFORD_RXNOISE_SHIFT)) & USART_FIFORD_RXNOISE_MASK)\r
20991 /*! @} */\r
20992 \r
20993 /*! @name FIFORDNOPOP - FIFO data read with no FIFO pop. */\r
20994 /*! @{ */\r
20995 #define USART_FIFORDNOPOP_RXDATA_MASK            (0x1FFU)\r
20996 #define USART_FIFORDNOPOP_RXDATA_SHIFT           (0U)\r
20997 #define USART_FIFORDNOPOP_RXDATA(x)              (((uint32_t)(((uint32_t)(x)) << USART_FIFORDNOPOP_RXDATA_SHIFT)) & USART_FIFORDNOPOP_RXDATA_MASK)\r
20998 #define USART_FIFORDNOPOP_FRAMERR_MASK           (0x2000U)\r
20999 #define USART_FIFORDNOPOP_FRAMERR_SHIFT          (13U)\r
21000 #define USART_FIFORDNOPOP_FRAMERR(x)             (((uint32_t)(((uint32_t)(x)) << USART_FIFORDNOPOP_FRAMERR_SHIFT)) & USART_FIFORDNOPOP_FRAMERR_MASK)\r
21001 #define USART_FIFORDNOPOP_PARITYERR_MASK         (0x4000U)\r
21002 #define USART_FIFORDNOPOP_PARITYERR_SHIFT        (14U)\r
21003 #define USART_FIFORDNOPOP_PARITYERR(x)           (((uint32_t)(((uint32_t)(x)) << USART_FIFORDNOPOP_PARITYERR_SHIFT)) & USART_FIFORDNOPOP_PARITYERR_MASK)\r
21004 #define USART_FIFORDNOPOP_RXNOISE_MASK           (0x8000U)\r
21005 #define USART_FIFORDNOPOP_RXNOISE_SHIFT          (15U)\r
21006 #define USART_FIFORDNOPOP_RXNOISE(x)             (((uint32_t)(((uint32_t)(x)) << USART_FIFORDNOPOP_RXNOISE_SHIFT)) & USART_FIFORDNOPOP_RXNOISE_MASK)\r
21007 /*! @} */\r
21008 \r
21009 /*! @name ID - Peripheral identification register. */\r
21010 /*! @{ */\r
21011 #define USART_ID_APERTURE_MASK                   (0xFFU)\r
21012 #define USART_ID_APERTURE_SHIFT                  (0U)\r
21013 #define USART_ID_APERTURE(x)                     (((uint32_t)(((uint32_t)(x)) << USART_ID_APERTURE_SHIFT)) & USART_ID_APERTURE_MASK)\r
21014 #define USART_ID_MINOR_REV_MASK                  (0xF00U)\r
21015 #define USART_ID_MINOR_REV_SHIFT                 (8U)\r
21016 #define USART_ID_MINOR_REV(x)                    (((uint32_t)(((uint32_t)(x)) << USART_ID_MINOR_REV_SHIFT)) & USART_ID_MINOR_REV_MASK)\r
21017 #define USART_ID_MAJOR_REV_MASK                  (0xF000U)\r
21018 #define USART_ID_MAJOR_REV_SHIFT                 (12U)\r
21019 #define USART_ID_MAJOR_REV(x)                    (((uint32_t)(((uint32_t)(x)) << USART_ID_MAJOR_REV_SHIFT)) & USART_ID_MAJOR_REV_MASK)\r
21020 #define USART_ID_ID_MASK                         (0xFFFF0000U)\r
21021 #define USART_ID_ID_SHIFT                        (16U)\r
21022 #define USART_ID_ID(x)                           (((uint32_t)(((uint32_t)(x)) << USART_ID_ID_SHIFT)) & USART_ID_ID_MASK)\r
21023 /*! @} */\r
21024 \r
21025 \r
21026 /*!\r
21027  * @}\r
21028  */ /* end of group USART_Register_Masks */\r
21029 \r
21030 \r
21031 /* USART - Peripheral instance base addresses */\r
21032 #if (__ARM_FEATURE_CMSE & 0x2)\r
21033   /** Peripheral USART0 base address */\r
21034   #define USART0_BASE                              (0x50086000u)\r
21035   /** Peripheral USART0 base address */\r
21036   #define USART0_BASE_NS                           (0x40086000u)\r
21037   /** Peripheral USART0 base pointer */\r
21038   #define USART0                                   ((USART_Type *)USART0_BASE)\r
21039   /** Peripheral USART0 base pointer */\r
21040   #define USART0_NS                                ((USART_Type *)USART0_BASE_NS)\r
21041   /** Peripheral USART1 base address */\r
21042   #define USART1_BASE                              (0x50087000u)\r
21043   /** Peripheral USART1 base address */\r
21044   #define USART1_BASE_NS                           (0x40087000u)\r
21045   /** Peripheral USART1 base pointer */\r
21046   #define USART1                                   ((USART_Type *)USART1_BASE)\r
21047   /** Peripheral USART1 base pointer */\r
21048   #define USART1_NS                                ((USART_Type *)USART1_BASE_NS)\r
21049   /** Peripheral USART2 base address */\r
21050   #define USART2_BASE                              (0x50088000u)\r
21051   /** Peripheral USART2 base address */\r
21052   #define USART2_BASE_NS                           (0x40088000u)\r
21053   /** Peripheral USART2 base pointer */\r
21054   #define USART2                                   ((USART_Type *)USART2_BASE)\r
21055   /** Peripheral USART2 base pointer */\r
21056   #define USART2_NS                                ((USART_Type *)USART2_BASE_NS)\r
21057   /** Peripheral USART3 base address */\r
21058   #define USART3_BASE                              (0x50089000u)\r
21059   /** Peripheral USART3 base address */\r
21060   #define USART3_BASE_NS                           (0x40089000u)\r
21061   /** Peripheral USART3 base pointer */\r
21062   #define USART3                                   ((USART_Type *)USART3_BASE)\r
21063   /** Peripheral USART3 base pointer */\r
21064   #define USART3_NS                                ((USART_Type *)USART3_BASE_NS)\r
21065   /** Peripheral USART4 base address */\r
21066   #define USART4_BASE                              (0x5008A000u)\r
21067   /** Peripheral USART4 base address */\r
21068   #define USART4_BASE_NS                           (0x4008A000u)\r
21069   /** Peripheral USART4 base pointer */\r
21070   #define USART4                                   ((USART_Type *)USART4_BASE)\r
21071   /** Peripheral USART4 base pointer */\r
21072   #define USART4_NS                                ((USART_Type *)USART4_BASE_NS)\r
21073   /** Peripheral USART5 base address */\r
21074   #define USART5_BASE                              (0x50096000u)\r
21075   /** Peripheral USART5 base address */\r
21076   #define USART5_BASE_NS                           (0x40096000u)\r
21077   /** Peripheral USART5 base pointer */\r
21078   #define USART5                                   ((USART_Type *)USART5_BASE)\r
21079   /** Peripheral USART5 base pointer */\r
21080   #define USART5_NS                                ((USART_Type *)USART5_BASE_NS)\r
21081   /** Peripheral USART6 base address */\r
21082   #define USART6_BASE                              (0x50097000u)\r
21083   /** Peripheral USART6 base address */\r
21084   #define USART6_BASE_NS                           (0x40097000u)\r
21085   /** Peripheral USART6 base pointer */\r
21086   #define USART6                                   ((USART_Type *)USART6_BASE)\r
21087   /** Peripheral USART6 base pointer */\r
21088   #define USART6_NS                                ((USART_Type *)USART6_BASE_NS)\r
21089   /** Peripheral USART7 base address */\r
21090   #define USART7_BASE                              (0x50098000u)\r
21091   /** Peripheral USART7 base address */\r
21092   #define USART7_BASE_NS                           (0x40098000u)\r
21093   /** Peripheral USART7 base pointer */\r
21094   #define USART7                                   ((USART_Type *)USART7_BASE)\r
21095   /** Peripheral USART7 base pointer */\r
21096   #define USART7_NS                                ((USART_Type *)USART7_BASE_NS)\r
21097   /** Array initializer of USART peripheral base addresses */\r
21098   #define USART_BASE_ADDRS                         { USART0_BASE, USART1_BASE, USART2_BASE, USART3_BASE, USART4_BASE, USART5_BASE, USART6_BASE, USART7_BASE }\r
21099   /** Array initializer of USART peripheral base pointers */\r
21100   #define USART_BASE_PTRS                          { USART0, USART1, USART2, USART3, USART4, USART5, USART6, USART7 }\r
21101   /** Array initializer of USART peripheral base addresses */\r
21102   #define USART_BASE_ADDRS_NS                      { USART0_BASE_NS, USART1_BASE_NS, USART2_BASE_NS, USART3_BASE_NS, USART4_BASE_NS, USART5_BASE_NS, USART6_BASE_NS, USART7_BASE_NS }\r
21103   /** Array initializer of USART peripheral base pointers */\r
21104   #define USART_BASE_PTRS_NS                       { USART0_NS, USART1_NS, USART2_NS, USART3_NS, USART4_NS, USART5_NS, USART6_NS, USART7_NS }\r
21105 #else\r
21106   /** Peripheral USART0 base address */\r
21107   #define USART0_BASE                              (0x40086000u)\r
21108   /** Peripheral USART0 base pointer */\r
21109   #define USART0                                   ((USART_Type *)USART0_BASE)\r
21110   /** Peripheral USART1 base address */\r
21111   #define USART1_BASE                              (0x40087000u)\r
21112   /** Peripheral USART1 base pointer */\r
21113   #define USART1                                   ((USART_Type *)USART1_BASE)\r
21114   /** Peripheral USART2 base address */\r
21115   #define USART2_BASE                              (0x40088000u)\r
21116   /** Peripheral USART2 base pointer */\r
21117   #define USART2                                   ((USART_Type *)USART2_BASE)\r
21118   /** Peripheral USART3 base address */\r
21119   #define USART3_BASE                              (0x40089000u)\r
21120   /** Peripheral USART3 base pointer */\r
21121   #define USART3                                   ((USART_Type *)USART3_BASE)\r
21122   /** Peripheral USART4 base address */\r
21123   #define USART4_BASE                              (0x4008A000u)\r
21124   /** Peripheral USART4 base pointer */\r
21125   #define USART4                                   ((USART_Type *)USART4_BASE)\r
21126   /** Peripheral USART5 base address */\r
21127   #define USART5_BASE                              (0x40096000u)\r
21128   /** Peripheral USART5 base pointer */\r
21129   #define USART5                                   ((USART_Type *)USART5_BASE)\r
21130   /** Peripheral USART6 base address */\r
21131   #define USART6_BASE                              (0x40097000u)\r
21132   /** Peripheral USART6 base pointer */\r
21133   #define USART6                                   ((USART_Type *)USART6_BASE)\r
21134   /** Peripheral USART7 base address */\r
21135   #define USART7_BASE                              (0x40098000u)\r
21136   /** Peripheral USART7 base pointer */\r
21137   #define USART7                                   ((USART_Type *)USART7_BASE)\r
21138   /** Array initializer of USART peripheral base addresses */\r
21139   #define USART_BASE_ADDRS                         { USART0_BASE, USART1_BASE, USART2_BASE, USART3_BASE, USART4_BASE, USART5_BASE, USART6_BASE, USART7_BASE }\r
21140   /** Array initializer of USART peripheral base pointers */\r
21141   #define USART_BASE_PTRS                          { USART0, USART1, USART2, USART3, USART4, USART5, USART6, USART7 }\r
21142 #endif\r
21143 /** Interrupt vectors for the USART peripheral type */\r
21144 #define USART_IRQS                               { FLEXCOMM0_IRQn, FLEXCOMM1_IRQn, FLEXCOMM2_IRQn, FLEXCOMM3_IRQn, FLEXCOMM4_IRQn, FLEXCOMM5_IRQn, FLEXCOMM6_IRQn, FLEXCOMM7_IRQn }\r
21145 \r
21146 /*!\r
21147  * @}\r
21148  */ /* end of group USART_Peripheral_Access_Layer */\r
21149 \r
21150 \r
21151 /* ----------------------------------------------------------------------------\r
21152    -- USB Peripheral Access Layer\r
21153    ---------------------------------------------------------------------------- */\r
21154 \r
21155 /*!\r
21156  * @addtogroup USB_Peripheral_Access_Layer USB Peripheral Access Layer\r
21157  * @{\r
21158  */\r
21159 \r
21160 /** USB - Register Layout Typedef */\r
21161 typedef struct {\r
21162   __IO uint32_t DEVCMDSTAT;                        /**< USB Device Command/Status register, offset: 0x0 */\r
21163   __IO uint32_t INFO;                              /**< USB Info register, offset: 0x4 */\r
21164   __IO uint32_t EPLISTSTART;                       /**< USB EP Command/Status List start address, offset: 0x8 */\r
21165   __IO uint32_t DATABUFSTART;                      /**< USB Data buffer start address, offset: 0xC */\r
21166   __IO uint32_t LPM;                               /**< USB Link Power Management register, offset: 0x10 */\r
21167   __IO uint32_t EPSKIP;                            /**< USB Endpoint skip, offset: 0x14 */\r
21168   __IO uint32_t EPINUSE;                           /**< USB Endpoint Buffer in use, offset: 0x18 */\r
21169   __IO uint32_t EPBUFCFG;                          /**< USB Endpoint Buffer Configuration register, offset: 0x1C */\r
21170   __IO uint32_t INTSTAT;                           /**< USB interrupt status register, offset: 0x20 */\r
21171   __IO uint32_t INTEN;                             /**< USB interrupt enable register, offset: 0x24 */\r
21172   __IO uint32_t INTSETSTAT;                        /**< USB set interrupt status register, offset: 0x28 */\r
21173        uint8_t RESERVED_0[8];\r
21174   __IO uint32_t EPTOGGLE;                          /**< USB Endpoint toggle register, offset: 0x34 */\r
21175 } USB_Type;\r
21176 \r
21177 /* ----------------------------------------------------------------------------\r
21178    -- USB Register Masks\r
21179    ---------------------------------------------------------------------------- */\r
21180 \r
21181 /*!\r
21182  * @addtogroup USB_Register_Masks USB Register Masks\r
21183  * @{\r
21184  */\r
21185 \r
21186 /*! @name DEVCMDSTAT - USB Device Command/Status register */\r
21187 /*! @{ */\r
21188 #define USB_DEVCMDSTAT_DEV_ADDR_MASK             (0x7FU)\r
21189 #define USB_DEVCMDSTAT_DEV_ADDR_SHIFT            (0U)\r
21190 #define USB_DEVCMDSTAT_DEV_ADDR(x)               (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_DEV_ADDR_SHIFT)) & USB_DEVCMDSTAT_DEV_ADDR_MASK)\r
21191 #define USB_DEVCMDSTAT_DEV_EN_MASK               (0x80U)\r
21192 #define USB_DEVCMDSTAT_DEV_EN_SHIFT              (7U)\r
21193 #define USB_DEVCMDSTAT_DEV_EN(x)                 (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_DEV_EN_SHIFT)) & USB_DEVCMDSTAT_DEV_EN_MASK)\r
21194 #define USB_DEVCMDSTAT_SETUP_MASK                (0x100U)\r
21195 #define USB_DEVCMDSTAT_SETUP_SHIFT               (8U)\r
21196 #define USB_DEVCMDSTAT_SETUP(x)                  (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_SETUP_SHIFT)) & USB_DEVCMDSTAT_SETUP_MASK)\r
21197 #define USB_DEVCMDSTAT_FORCE_NEEDCLK_MASK        (0x200U)\r
21198 #define USB_DEVCMDSTAT_FORCE_NEEDCLK_SHIFT       (9U)\r
21199 /*! FORCE_NEEDCLK - Forces the NEEDCLK output to always be on:\r
21200  *  0b0..USB_NEEDCLK has normal function.\r
21201  *  0b1..USB_NEEDCLK always 1. Clock will not be stopped in case of suspend.\r
21202  */\r
21203 #define USB_DEVCMDSTAT_FORCE_NEEDCLK(x)          (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_FORCE_NEEDCLK_SHIFT)) & USB_DEVCMDSTAT_FORCE_NEEDCLK_MASK)\r
21204 #define USB_DEVCMDSTAT_LPM_SUP_MASK              (0x800U)\r
21205 #define USB_DEVCMDSTAT_LPM_SUP_SHIFT             (11U)\r
21206 /*! LPM_SUP - LPM Supported:\r
21207  *  0b0..LPM not supported.\r
21208  *  0b1..LPM supported.\r
21209  */\r
21210 #define USB_DEVCMDSTAT_LPM_SUP(x)                (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_LPM_SUP_SHIFT)) & USB_DEVCMDSTAT_LPM_SUP_MASK)\r
21211 #define USB_DEVCMDSTAT_INTONNAK_AO_MASK          (0x1000U)\r
21212 #define USB_DEVCMDSTAT_INTONNAK_AO_SHIFT         (12U)\r
21213 /*! INTONNAK_AO - Interrupt on NAK for interrupt and bulk OUT EP\r
21214  *  0b0..Only acknowledged packets generate an interrupt\r
21215  *  0b1..Both acknowledged and NAKed packets generate interrupts.\r
21216  */\r
21217 #define USB_DEVCMDSTAT_INTONNAK_AO(x)            (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_INTONNAK_AO_SHIFT)) & USB_DEVCMDSTAT_INTONNAK_AO_MASK)\r
21218 #define USB_DEVCMDSTAT_INTONNAK_AI_MASK          (0x2000U)\r
21219 #define USB_DEVCMDSTAT_INTONNAK_AI_SHIFT         (13U)\r
21220 /*! INTONNAK_AI - Interrupt on NAK for interrupt and bulk IN EP\r
21221  *  0b0..Only acknowledged packets generate an interrupt\r
21222  *  0b1..Both acknowledged and NAKed packets generate interrupts.\r
21223  */\r
21224 #define USB_DEVCMDSTAT_INTONNAK_AI(x)            (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_INTONNAK_AI_SHIFT)) & USB_DEVCMDSTAT_INTONNAK_AI_MASK)\r
21225 #define USB_DEVCMDSTAT_INTONNAK_CO_MASK          (0x4000U)\r
21226 #define USB_DEVCMDSTAT_INTONNAK_CO_SHIFT         (14U)\r
21227 /*! INTONNAK_CO - Interrupt on NAK for control OUT EP\r
21228  *  0b0..Only acknowledged packets generate an interrupt\r
21229  *  0b1..Both acknowledged and NAKed packets generate interrupts.\r
21230  */\r
21231 #define USB_DEVCMDSTAT_INTONNAK_CO(x)            (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_INTONNAK_CO_SHIFT)) & USB_DEVCMDSTAT_INTONNAK_CO_MASK)\r
21232 #define USB_DEVCMDSTAT_INTONNAK_CI_MASK          (0x8000U)\r
21233 #define USB_DEVCMDSTAT_INTONNAK_CI_SHIFT         (15U)\r
21234 /*! INTONNAK_CI - Interrupt on NAK for control IN EP\r
21235  *  0b0..Only acknowledged packets generate an interrupt\r
21236  *  0b1..Both acknowledged and NAKed packets generate interrupts.\r
21237  */\r
21238 #define USB_DEVCMDSTAT_INTONNAK_CI(x)            (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_INTONNAK_CI_SHIFT)) & USB_DEVCMDSTAT_INTONNAK_CI_MASK)\r
21239 #define USB_DEVCMDSTAT_DCON_MASK                 (0x10000U)\r
21240 #define USB_DEVCMDSTAT_DCON_SHIFT                (16U)\r
21241 #define USB_DEVCMDSTAT_DCON(x)                   (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_DCON_SHIFT)) & USB_DEVCMDSTAT_DCON_MASK)\r
21242 #define USB_DEVCMDSTAT_DSUS_MASK                 (0x20000U)\r
21243 #define USB_DEVCMDSTAT_DSUS_SHIFT                (17U)\r
21244 #define USB_DEVCMDSTAT_DSUS(x)                   (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_DSUS_SHIFT)) & USB_DEVCMDSTAT_DSUS_MASK)\r
21245 #define USB_DEVCMDSTAT_LPM_SUS_MASK              (0x80000U)\r
21246 #define USB_DEVCMDSTAT_LPM_SUS_SHIFT             (19U)\r
21247 #define USB_DEVCMDSTAT_LPM_SUS(x)                (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_LPM_SUS_SHIFT)) & USB_DEVCMDSTAT_LPM_SUS_MASK)\r
21248 #define USB_DEVCMDSTAT_LPM_REWP_MASK             (0x100000U)\r
21249 #define USB_DEVCMDSTAT_LPM_REWP_SHIFT            (20U)\r
21250 #define USB_DEVCMDSTAT_LPM_REWP(x)               (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_LPM_REWP_SHIFT)) & USB_DEVCMDSTAT_LPM_REWP_MASK)\r
21251 #define USB_DEVCMDSTAT_DCON_C_MASK               (0x1000000U)\r
21252 #define USB_DEVCMDSTAT_DCON_C_SHIFT              (24U)\r
21253 #define USB_DEVCMDSTAT_DCON_C(x)                 (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_DCON_C_SHIFT)) & USB_DEVCMDSTAT_DCON_C_MASK)\r
21254 #define USB_DEVCMDSTAT_DSUS_C_MASK               (0x2000000U)\r
21255 #define USB_DEVCMDSTAT_DSUS_C_SHIFT              (25U)\r
21256 #define USB_DEVCMDSTAT_DSUS_C(x)                 (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_DSUS_C_SHIFT)) & USB_DEVCMDSTAT_DSUS_C_MASK)\r
21257 #define USB_DEVCMDSTAT_DRES_C_MASK               (0x4000000U)\r
21258 #define USB_DEVCMDSTAT_DRES_C_SHIFT              (26U)\r
21259 #define USB_DEVCMDSTAT_DRES_C(x)                 (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_DRES_C_SHIFT)) & USB_DEVCMDSTAT_DRES_C_MASK)\r
21260 #define USB_DEVCMDSTAT_VBUSDEBOUNCED_MASK        (0x10000000U)\r
21261 #define USB_DEVCMDSTAT_VBUSDEBOUNCED_SHIFT       (28U)\r
21262 #define USB_DEVCMDSTAT_VBUSDEBOUNCED(x)          (((uint32_t)(((uint32_t)(x)) << USB_DEVCMDSTAT_VBUSDEBOUNCED_SHIFT)) & USB_DEVCMDSTAT_VBUSDEBOUNCED_MASK)\r
21263 /*! @} */\r
21264 \r
21265 /*! @name INFO - USB Info register */\r
21266 /*! @{ */\r
21267 #define USB_INFO_FRAME_NR_MASK                   (0x7FFU)\r
21268 #define USB_INFO_FRAME_NR_SHIFT                  (0U)\r
21269 #define USB_INFO_FRAME_NR(x)                     (((uint32_t)(((uint32_t)(x)) << USB_INFO_FRAME_NR_SHIFT)) & USB_INFO_FRAME_NR_MASK)\r
21270 #define USB_INFO_ERR_CODE_MASK                   (0x7800U)\r
21271 #define USB_INFO_ERR_CODE_SHIFT                  (11U)\r
21272 /*! ERR_CODE - The error code which last occurred:\r
21273  *  0b0000..No error\r
21274  *  0b0001..PID encoding error\r
21275  *  0b0010..PID unknown\r
21276  *  0b0011..Packet unexpected\r
21277  *  0b0100..Token CRC error\r
21278  *  0b0101..Data CRC error\r
21279  *  0b0110..Time out\r
21280  *  0b0111..Babble\r
21281  *  0b1000..Truncated EOP\r
21282  *  0b1001..Sent/Received NAK\r
21283  *  0b1010..Sent Stall\r
21284  *  0b1011..Overrun\r
21285  *  0b1100..Sent empty packet\r
21286  *  0b1101..Bitstuff error\r
21287  *  0b1110..Sync error\r
21288  *  0b1111..Wrong data toggle\r
21289  */\r
21290 #define USB_INFO_ERR_CODE(x)                     (((uint32_t)(((uint32_t)(x)) << USB_INFO_ERR_CODE_SHIFT)) & USB_INFO_ERR_CODE_MASK)\r
21291 #define USB_INFO_MINREV_MASK                     (0xFF0000U)\r
21292 #define USB_INFO_MINREV_SHIFT                    (16U)\r
21293 #define USB_INFO_MINREV(x)                       (((uint32_t)(((uint32_t)(x)) << USB_INFO_MINREV_SHIFT)) & USB_INFO_MINREV_MASK)\r
21294 #define USB_INFO_MAJREV_MASK                     (0xFF000000U)\r
21295 #define USB_INFO_MAJREV_SHIFT                    (24U)\r
21296 #define USB_INFO_MAJREV(x)                       (((uint32_t)(((uint32_t)(x)) << USB_INFO_MAJREV_SHIFT)) & USB_INFO_MAJREV_MASK)\r
21297 /*! @} */\r
21298 \r
21299 /*! @name EPLISTSTART - USB EP Command/Status List start address */\r
21300 /*! @{ */\r
21301 #define USB_EPLISTSTART_EP_LIST_MASK             (0xFFFFFF00U)\r
21302 #define USB_EPLISTSTART_EP_LIST_SHIFT            (8U)\r
21303 #define USB_EPLISTSTART_EP_LIST(x)               (((uint32_t)(((uint32_t)(x)) << USB_EPLISTSTART_EP_LIST_SHIFT)) & USB_EPLISTSTART_EP_LIST_MASK)\r
21304 /*! @} */\r
21305 \r
21306 /*! @name DATABUFSTART - USB Data buffer start address */\r
21307 /*! @{ */\r
21308 #define USB_DATABUFSTART_DA_BUF_MASK             (0xFFC00000U)\r
21309 #define USB_DATABUFSTART_DA_BUF_SHIFT            (22U)\r
21310 #define USB_DATABUFSTART_DA_BUF(x)               (((uint32_t)(((uint32_t)(x)) << USB_DATABUFSTART_DA_BUF_SHIFT)) & USB_DATABUFSTART_DA_BUF_MASK)\r
21311 /*! @} */\r
21312 \r
21313 /*! @name LPM - USB Link Power Management register */\r
21314 /*! @{ */\r
21315 #define USB_LPM_HIRD_HW_MASK                     (0xFU)\r
21316 #define USB_LPM_HIRD_HW_SHIFT                    (0U)\r
21317 #define USB_LPM_HIRD_HW(x)                       (((uint32_t)(((uint32_t)(x)) << USB_LPM_HIRD_HW_SHIFT)) & USB_LPM_HIRD_HW_MASK)\r
21318 #define USB_LPM_HIRD_SW_MASK                     (0xF0U)\r
21319 #define USB_LPM_HIRD_SW_SHIFT                    (4U)\r
21320 #define USB_LPM_HIRD_SW(x)                       (((uint32_t)(((uint32_t)(x)) << USB_LPM_HIRD_SW_SHIFT)) & USB_LPM_HIRD_SW_MASK)\r
21321 #define USB_LPM_DATA_PENDING_MASK                (0x100U)\r
21322 #define USB_LPM_DATA_PENDING_SHIFT               (8U)\r
21323 #define USB_LPM_DATA_PENDING(x)                  (((uint32_t)(((uint32_t)(x)) << USB_LPM_DATA_PENDING_SHIFT)) & USB_LPM_DATA_PENDING_MASK)\r
21324 /*! @} */\r
21325 \r
21326 /*! @name EPSKIP - USB Endpoint skip */\r
21327 /*! @{ */\r
21328 #define USB_EPSKIP_SKIP_MASK                     (0x3FFU)\r
21329 #define USB_EPSKIP_SKIP_SHIFT                    (0U)\r
21330 #define USB_EPSKIP_SKIP(x)                       (((uint32_t)(((uint32_t)(x)) << USB_EPSKIP_SKIP_SHIFT)) & USB_EPSKIP_SKIP_MASK)\r
21331 /*! @} */\r
21332 \r
21333 /*! @name EPINUSE - USB Endpoint Buffer in use */\r
21334 /*! @{ */\r
21335 #define USB_EPINUSE_BUF_MASK                     (0x3FCU)\r
21336 #define USB_EPINUSE_BUF_SHIFT                    (2U)\r
21337 #define USB_EPINUSE_BUF(x)                       (((uint32_t)(((uint32_t)(x)) << USB_EPINUSE_BUF_SHIFT)) & USB_EPINUSE_BUF_MASK)\r
21338 /*! @} */\r
21339 \r
21340 /*! @name EPBUFCFG - USB Endpoint Buffer Configuration register */\r
21341 /*! @{ */\r
21342 #define USB_EPBUFCFG_BUF_SB_MASK                 (0x3FCU)\r
21343 #define USB_EPBUFCFG_BUF_SB_SHIFT                (2U)\r
21344 #define USB_EPBUFCFG_BUF_SB(x)                   (((uint32_t)(((uint32_t)(x)) << USB_EPBUFCFG_BUF_SB_SHIFT)) & USB_EPBUFCFG_BUF_SB_MASK)\r
21345 /*! @} */\r
21346 \r
21347 /*! @name INTSTAT - USB interrupt status register */\r
21348 /*! @{ */\r
21349 #define USB_INTSTAT_EP0OUT_MASK                  (0x1U)\r
21350 #define USB_INTSTAT_EP0OUT_SHIFT                 (0U)\r
21351 #define USB_INTSTAT_EP0OUT(x)                    (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP0OUT_SHIFT)) & USB_INTSTAT_EP0OUT_MASK)\r
21352 #define USB_INTSTAT_EP0IN_MASK                   (0x2U)\r
21353 #define USB_INTSTAT_EP0IN_SHIFT                  (1U)\r
21354 #define USB_INTSTAT_EP0IN(x)                     (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP0IN_SHIFT)) & USB_INTSTAT_EP0IN_MASK)\r
21355 #define USB_INTSTAT_EP1OUT_MASK                  (0x4U)\r
21356 #define USB_INTSTAT_EP1OUT_SHIFT                 (2U)\r
21357 #define USB_INTSTAT_EP1OUT(x)                    (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP1OUT_SHIFT)) & USB_INTSTAT_EP1OUT_MASK)\r
21358 #define USB_INTSTAT_EP1IN_MASK                   (0x8U)\r
21359 #define USB_INTSTAT_EP1IN_SHIFT                  (3U)\r
21360 #define USB_INTSTAT_EP1IN(x)                     (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP1IN_SHIFT)) & USB_INTSTAT_EP1IN_MASK)\r
21361 #define USB_INTSTAT_EP2OUT_MASK                  (0x10U)\r
21362 #define USB_INTSTAT_EP2OUT_SHIFT                 (4U)\r
21363 #define USB_INTSTAT_EP2OUT(x)                    (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP2OUT_SHIFT)) & USB_INTSTAT_EP2OUT_MASK)\r
21364 #define USB_INTSTAT_EP2IN_MASK                   (0x20U)\r
21365 #define USB_INTSTAT_EP2IN_SHIFT                  (5U)\r
21366 #define USB_INTSTAT_EP2IN(x)                     (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP2IN_SHIFT)) & USB_INTSTAT_EP2IN_MASK)\r
21367 #define USB_INTSTAT_EP3OUT_MASK                  (0x40U)\r
21368 #define USB_INTSTAT_EP3OUT_SHIFT                 (6U)\r
21369 #define USB_INTSTAT_EP3OUT(x)                    (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP3OUT_SHIFT)) & USB_INTSTAT_EP3OUT_MASK)\r
21370 #define USB_INTSTAT_EP3IN_MASK                   (0x80U)\r
21371 #define USB_INTSTAT_EP3IN_SHIFT                  (7U)\r
21372 #define USB_INTSTAT_EP3IN(x)                     (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP3IN_SHIFT)) & USB_INTSTAT_EP3IN_MASK)\r
21373 #define USB_INTSTAT_EP4OUT_MASK                  (0x100U)\r
21374 #define USB_INTSTAT_EP4OUT_SHIFT                 (8U)\r
21375 #define USB_INTSTAT_EP4OUT(x)                    (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP4OUT_SHIFT)) & USB_INTSTAT_EP4OUT_MASK)\r
21376 #define USB_INTSTAT_EP4IN_MASK                   (0x200U)\r
21377 #define USB_INTSTAT_EP4IN_SHIFT                  (9U)\r
21378 #define USB_INTSTAT_EP4IN(x)                     (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_EP4IN_SHIFT)) & USB_INTSTAT_EP4IN_MASK)\r
21379 #define USB_INTSTAT_FRAME_INT_MASK               (0x40000000U)\r
21380 #define USB_INTSTAT_FRAME_INT_SHIFT              (30U)\r
21381 #define USB_INTSTAT_FRAME_INT(x)                 (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_FRAME_INT_SHIFT)) & USB_INTSTAT_FRAME_INT_MASK)\r
21382 #define USB_INTSTAT_DEV_INT_MASK                 (0x80000000U)\r
21383 #define USB_INTSTAT_DEV_INT_SHIFT                (31U)\r
21384 #define USB_INTSTAT_DEV_INT(x)                   (((uint32_t)(((uint32_t)(x)) << USB_INTSTAT_DEV_INT_SHIFT)) & USB_INTSTAT_DEV_INT_MASK)\r
21385 /*! @} */\r
21386 \r
21387 /*! @name INTEN - USB interrupt enable register */\r
21388 /*! @{ */\r
21389 #define USB_INTEN_EP_INT_EN_MASK                 (0x3FFU)\r
21390 #define USB_INTEN_EP_INT_EN_SHIFT                (0U)\r
21391 #define USB_INTEN_EP_INT_EN(x)                   (((uint32_t)(((uint32_t)(x)) << USB_INTEN_EP_INT_EN_SHIFT)) & USB_INTEN_EP_INT_EN_MASK)\r
21392 #define USB_INTEN_FRAME_INT_EN_MASK              (0x40000000U)\r
21393 #define USB_INTEN_FRAME_INT_EN_SHIFT             (30U)\r
21394 #define USB_INTEN_FRAME_INT_EN(x)                (((uint32_t)(((uint32_t)(x)) << USB_INTEN_FRAME_INT_EN_SHIFT)) & USB_INTEN_FRAME_INT_EN_MASK)\r
21395 #define USB_INTEN_DEV_INT_EN_MASK                (0x80000000U)\r
21396 #define USB_INTEN_DEV_INT_EN_SHIFT               (31U)\r
21397 #define USB_INTEN_DEV_INT_EN(x)                  (((uint32_t)(((uint32_t)(x)) << USB_INTEN_DEV_INT_EN_SHIFT)) & USB_INTEN_DEV_INT_EN_MASK)\r
21398 /*! @} */\r
21399 \r
21400 /*! @name INTSETSTAT - USB set interrupt status register */\r
21401 /*! @{ */\r
21402 #define USB_INTSETSTAT_EP_SET_INT_MASK           (0x3FFU)\r
21403 #define USB_INTSETSTAT_EP_SET_INT_SHIFT          (0U)\r
21404 #define USB_INTSETSTAT_EP_SET_INT(x)             (((uint32_t)(((uint32_t)(x)) << USB_INTSETSTAT_EP_SET_INT_SHIFT)) & USB_INTSETSTAT_EP_SET_INT_MASK)\r
21405 #define USB_INTSETSTAT_FRAME_SET_INT_MASK        (0x40000000U)\r
21406 #define USB_INTSETSTAT_FRAME_SET_INT_SHIFT       (30U)\r
21407 #define USB_INTSETSTAT_FRAME_SET_INT(x)          (((uint32_t)(((uint32_t)(x)) << USB_INTSETSTAT_FRAME_SET_INT_SHIFT)) & USB_INTSETSTAT_FRAME_SET_INT_MASK)\r
21408 #define USB_INTSETSTAT_DEV_SET_INT_MASK          (0x80000000U)\r
21409 #define USB_INTSETSTAT_DEV_SET_INT_SHIFT         (31U)\r
21410 #define USB_INTSETSTAT_DEV_SET_INT(x)            (((uint32_t)(((uint32_t)(x)) << USB_INTSETSTAT_DEV_SET_INT_SHIFT)) & USB_INTSETSTAT_DEV_SET_INT_MASK)\r
21411 /*! @} */\r
21412 \r
21413 /*! @name EPTOGGLE - USB Endpoint toggle register */\r
21414 /*! @{ */\r
21415 #define USB_EPTOGGLE_TOGGLE_MASK                 (0x3FFU)\r
21416 #define USB_EPTOGGLE_TOGGLE_SHIFT                (0U)\r
21417 #define USB_EPTOGGLE_TOGGLE(x)                   (((uint32_t)(((uint32_t)(x)) << USB_EPTOGGLE_TOGGLE_SHIFT)) & USB_EPTOGGLE_TOGGLE_MASK)\r
21418 /*! @} */\r
21419 \r
21420 \r
21421 /*!\r
21422  * @}\r
21423  */ /* end of group USB_Register_Masks */\r
21424 \r
21425 \r
21426 /* USB - Peripheral instance base addresses */\r
21427 #if (__ARM_FEATURE_CMSE & 0x2)\r
21428   /** Peripheral USB0 base address */\r
21429   #define USB0_BASE                                (0x50084000u)\r
21430   /** Peripheral USB0 base address */\r
21431   #define USB0_BASE_NS                             (0x40084000u)\r
21432   /** Peripheral USB0 base pointer */\r
21433   #define USB0                                     ((USB_Type *)USB0_BASE)\r
21434   /** Peripheral USB0 base pointer */\r
21435   #define USB0_NS                                  ((USB_Type *)USB0_BASE_NS)\r
21436   /** Array initializer of USB peripheral base addresses */\r
21437   #define USB_BASE_ADDRS                           { USB0_BASE }\r
21438   /** Array initializer of USB peripheral base pointers */\r
21439   #define USB_BASE_PTRS                            { USB0 }\r
21440   /** Array initializer of USB peripheral base addresses */\r
21441   #define USB_BASE_ADDRS_NS                        { USB0_BASE_NS }\r
21442   /** Array initializer of USB peripheral base pointers */\r
21443   #define USB_BASE_PTRS_NS                         { USB0_NS }\r
21444 #else\r
21445   /** Peripheral USB0 base address */\r
21446   #define USB0_BASE                                (0x40084000u)\r
21447   /** Peripheral USB0 base pointer */\r
21448   #define USB0                                     ((USB_Type *)USB0_BASE)\r
21449   /** Array initializer of USB peripheral base addresses */\r
21450   #define USB_BASE_ADDRS                           { USB0_BASE }\r
21451   /** Array initializer of USB peripheral base pointers */\r
21452   #define USB_BASE_PTRS                            { USB0 }\r
21453 #endif\r
21454 /** Interrupt vectors for the USB peripheral type */\r
21455 #define USB_IRQS                                 { USB0_IRQn }\r
21456 #define USB_NEEDCLK_IRQS                         { USB0_NEEDCLK_IRQn }\r
21457 \r
21458 /*!\r
21459  * @}\r
21460  */ /* end of group USB_Peripheral_Access_Layer */\r
21461 \r
21462 \r
21463 /* ----------------------------------------------------------------------------\r
21464    -- USBFSH Peripheral Access Layer\r
21465    ---------------------------------------------------------------------------- */\r
21466 \r
21467 /*!\r
21468  * @addtogroup USBFSH_Peripheral_Access_Layer USBFSH Peripheral Access Layer\r
21469  * @{\r
21470  */\r
21471 \r
21472 /** USBFSH - Register Layout Typedef */\r
21473 typedef struct {\r
21474   __I  uint32_t HCREVISION;                        /**< BCD representation of the version of the HCI specification that is implemented by the Host Controller (HC), offset: 0x0 */\r
21475   __IO uint32_t HCCONTROL;                         /**< Defines the operating modes of the HC, offset: 0x4 */\r
21476   __IO uint32_t HCCOMMANDSTATUS;                   /**< This register is used to receive the commands from the Host Controller Driver (HCD), offset: 0x8 */\r
21477   __IO uint32_t HCINTERRUPTSTATUS;                 /**< Indicates the status on various events that cause hardware interrupts by setting the appropriate bits, offset: 0xC */\r
21478   __IO uint32_t HCINTERRUPTENABLE;                 /**< Controls the bits in the HcInterruptStatus register and indicates which events will generate a hardware interrupt, offset: 0x10 */\r
21479   __IO uint32_t HCINTERRUPTDISABLE;                /**< The bits in this register are used to disable corresponding bits in the HCInterruptStatus register and in turn disable that event leading to hardware interrupt, offset: 0x14 */\r
21480   __IO uint32_t HCHCCA;                            /**< Contains the physical address of the host controller communication area, offset: 0x18 */\r
21481   __IO uint32_t HCPERIODCURRENTED;                 /**< Contains the physical address of the current isochronous or interrupt endpoint descriptor, offset: 0x1C */\r
21482   __IO uint32_t HCCONTROLHEADED;                   /**< Contains the physical address of the first endpoint descriptor of the control list, offset: 0x20 */\r
21483   __IO uint32_t HCCONTROLCURRENTED;                /**< Contains the physical address of the current endpoint descriptor of the control list, offset: 0x24 */\r
21484   __IO uint32_t HCBULKHEADED;                      /**< Contains the physical address of the first endpoint descriptor of the bulk list, offset: 0x28 */\r
21485   __IO uint32_t HCBULKCURRENTED;                   /**< Contains the physical address of the current endpoint descriptor of the bulk list, offset: 0x2C */\r
21486   __IO uint32_t HCDONEHEAD;                        /**< Contains the physical address of the last transfer descriptor added to the 'Done' queue, offset: 0x30 */\r
21487   __IO uint32_t HCFMINTERVAL;                      /**< Defines the bit time interval in a frame and the full speed maximum packet size which would not cause an overrun, offset: 0x34 */\r
21488   __IO uint32_t HCFMREMAINING;                     /**< A 14-bit counter showing the bit time remaining in the current frame, offset: 0x38 */\r
21489   __IO uint32_t HCFMNUMBER;                        /**< Contains a 16-bit counter and provides the timing reference among events happening in the HC and the HCD, offset: 0x3C */\r
21490   __IO uint32_t HCPERIODICSTART;                   /**< Contains a programmable 14-bit value which determines the earliest time HC should start processing a periodic list, offset: 0x40 */\r
21491   __IO uint32_t HCLSTHRESHOLD;                     /**< Contains 11-bit value which is used by the HC to determine whether to commit to transfer a maximum of 8-byte LS packet before EOF, offset: 0x44 */\r
21492   __IO uint32_t HCRHDESCRIPTORA;                   /**< First of the two registers which describes the characteristics of the root hub, offset: 0x48 */\r
21493   __IO uint32_t HCRHDESCRIPTORB;                   /**< Second of the two registers which describes the characteristics of the Root Hub, offset: 0x4C */\r
21494   __IO uint32_t HCRHSTATUS;                        /**< This register is divided into two parts, offset: 0x50 */\r
21495   __IO uint32_t HCRHPORTSTATUS;                    /**< Controls and reports the port events on a per-port basis, offset: 0x54 */\r
21496        uint8_t RESERVED_0[4];\r
21497   __IO uint32_t PORTMODE;                          /**< Controls the port if it is attached to the host block or the device block, offset: 0x5C */\r
21498 } USBFSH_Type;\r
21499 \r
21500 /* ----------------------------------------------------------------------------\r
21501    -- USBFSH Register Masks\r
21502    ---------------------------------------------------------------------------- */\r
21503 \r
21504 /*!\r
21505  * @addtogroup USBFSH_Register_Masks USBFSH Register Masks\r
21506  * @{\r
21507  */\r
21508 \r
21509 /*! @name HCREVISION - BCD representation of the version of the HCI specification that is implemented by the Host Controller (HC) */\r
21510 /*! @{ */\r
21511 #define USBFSH_HCREVISION_REV_MASK               (0xFFU)\r
21512 #define USBFSH_HCREVISION_REV_SHIFT              (0U)\r
21513 #define USBFSH_HCREVISION_REV(x)                 (((uint32_t)(((uint32_t)(x)) << USBFSH_HCREVISION_REV_SHIFT)) & USBFSH_HCREVISION_REV_MASK)\r
21514 /*! @} */\r
21515 \r
21516 /*! @name HCCONTROL - Defines the operating modes of the HC */\r
21517 /*! @{ */\r
21518 #define USBFSH_HCCONTROL_CBSR_MASK               (0x3U)\r
21519 #define USBFSH_HCCONTROL_CBSR_SHIFT              (0U)\r
21520 #define USBFSH_HCCONTROL_CBSR(x)                 (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_CBSR_SHIFT)) & USBFSH_HCCONTROL_CBSR_MASK)\r
21521 #define USBFSH_HCCONTROL_PLE_MASK                (0x4U)\r
21522 #define USBFSH_HCCONTROL_PLE_SHIFT               (2U)\r
21523 #define USBFSH_HCCONTROL_PLE(x)                  (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_PLE_SHIFT)) & USBFSH_HCCONTROL_PLE_MASK)\r
21524 #define USBFSH_HCCONTROL_IE_MASK                 (0x8U)\r
21525 #define USBFSH_HCCONTROL_IE_SHIFT                (3U)\r
21526 #define USBFSH_HCCONTROL_IE(x)                   (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_IE_SHIFT)) & USBFSH_HCCONTROL_IE_MASK)\r
21527 #define USBFSH_HCCONTROL_CLE_MASK                (0x10U)\r
21528 #define USBFSH_HCCONTROL_CLE_SHIFT               (4U)\r
21529 #define USBFSH_HCCONTROL_CLE(x)                  (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_CLE_SHIFT)) & USBFSH_HCCONTROL_CLE_MASK)\r
21530 #define USBFSH_HCCONTROL_BLE_MASK                (0x20U)\r
21531 #define USBFSH_HCCONTROL_BLE_SHIFT               (5U)\r
21532 #define USBFSH_HCCONTROL_BLE(x)                  (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_BLE_SHIFT)) & USBFSH_HCCONTROL_BLE_MASK)\r
21533 #define USBFSH_HCCONTROL_HCFS_MASK               (0xC0U)\r
21534 #define USBFSH_HCCONTROL_HCFS_SHIFT              (6U)\r
21535 #define USBFSH_HCCONTROL_HCFS(x)                 (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_HCFS_SHIFT)) & USBFSH_HCCONTROL_HCFS_MASK)\r
21536 #define USBFSH_HCCONTROL_IR_MASK                 (0x100U)\r
21537 #define USBFSH_HCCONTROL_IR_SHIFT                (8U)\r
21538 #define USBFSH_HCCONTROL_IR(x)                   (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_IR_SHIFT)) & USBFSH_HCCONTROL_IR_MASK)\r
21539 #define USBFSH_HCCONTROL_RWC_MASK                (0x200U)\r
21540 #define USBFSH_HCCONTROL_RWC_SHIFT               (9U)\r
21541 #define USBFSH_HCCONTROL_RWC(x)                  (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_RWC_SHIFT)) & USBFSH_HCCONTROL_RWC_MASK)\r
21542 #define USBFSH_HCCONTROL_RWE_MASK                (0x400U)\r
21543 #define USBFSH_HCCONTROL_RWE_SHIFT               (10U)\r
21544 #define USBFSH_HCCONTROL_RWE(x)                  (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROL_RWE_SHIFT)) & USBFSH_HCCONTROL_RWE_MASK)\r
21545 /*! @} */\r
21546 \r
21547 /*! @name HCCOMMANDSTATUS - This register is used to receive the commands from the Host Controller Driver (HCD) */\r
21548 /*! @{ */\r
21549 #define USBFSH_HCCOMMANDSTATUS_HCR_MASK          (0x1U)\r
21550 #define USBFSH_HCCOMMANDSTATUS_HCR_SHIFT         (0U)\r
21551 #define USBFSH_HCCOMMANDSTATUS_HCR(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCOMMANDSTATUS_HCR_SHIFT)) & USBFSH_HCCOMMANDSTATUS_HCR_MASK)\r
21552 #define USBFSH_HCCOMMANDSTATUS_CLF_MASK          (0x2U)\r
21553 #define USBFSH_HCCOMMANDSTATUS_CLF_SHIFT         (1U)\r
21554 #define USBFSH_HCCOMMANDSTATUS_CLF(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCOMMANDSTATUS_CLF_SHIFT)) & USBFSH_HCCOMMANDSTATUS_CLF_MASK)\r
21555 #define USBFSH_HCCOMMANDSTATUS_BLF_MASK          (0x4U)\r
21556 #define USBFSH_HCCOMMANDSTATUS_BLF_SHIFT         (2U)\r
21557 #define USBFSH_HCCOMMANDSTATUS_BLF(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCOMMANDSTATUS_BLF_SHIFT)) & USBFSH_HCCOMMANDSTATUS_BLF_MASK)\r
21558 #define USBFSH_HCCOMMANDSTATUS_OCR_MASK          (0x8U)\r
21559 #define USBFSH_HCCOMMANDSTATUS_OCR_SHIFT         (3U)\r
21560 #define USBFSH_HCCOMMANDSTATUS_OCR(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCOMMANDSTATUS_OCR_SHIFT)) & USBFSH_HCCOMMANDSTATUS_OCR_MASK)\r
21561 #define USBFSH_HCCOMMANDSTATUS_SOC_MASK          (0xC0U)\r
21562 #define USBFSH_HCCOMMANDSTATUS_SOC_SHIFT         (6U)\r
21563 #define USBFSH_HCCOMMANDSTATUS_SOC(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCOMMANDSTATUS_SOC_SHIFT)) & USBFSH_HCCOMMANDSTATUS_SOC_MASK)\r
21564 /*! @} */\r
21565 \r
21566 /*! @name HCINTERRUPTSTATUS - Indicates the status on various events that cause hardware interrupts by setting the appropriate bits */\r
21567 /*! @{ */\r
21568 #define USBFSH_HCINTERRUPTSTATUS_SO_MASK         (0x1U)\r
21569 #define USBFSH_HCINTERRUPTSTATUS_SO_SHIFT        (0U)\r
21570 #define USBFSH_HCINTERRUPTSTATUS_SO(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTSTATUS_SO_SHIFT)) & USBFSH_HCINTERRUPTSTATUS_SO_MASK)\r
21571 #define USBFSH_HCINTERRUPTSTATUS_WDH_MASK        (0x2U)\r
21572 #define USBFSH_HCINTERRUPTSTATUS_WDH_SHIFT       (1U)\r
21573 #define USBFSH_HCINTERRUPTSTATUS_WDH(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTSTATUS_WDH_SHIFT)) & USBFSH_HCINTERRUPTSTATUS_WDH_MASK)\r
21574 #define USBFSH_HCINTERRUPTSTATUS_SF_MASK         (0x4U)\r
21575 #define USBFSH_HCINTERRUPTSTATUS_SF_SHIFT        (2U)\r
21576 #define USBFSH_HCINTERRUPTSTATUS_SF(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTSTATUS_SF_SHIFT)) & USBFSH_HCINTERRUPTSTATUS_SF_MASK)\r
21577 #define USBFSH_HCINTERRUPTSTATUS_RD_MASK         (0x8U)\r
21578 #define USBFSH_HCINTERRUPTSTATUS_RD_SHIFT        (3U)\r
21579 #define USBFSH_HCINTERRUPTSTATUS_RD(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTSTATUS_RD_SHIFT)) & USBFSH_HCINTERRUPTSTATUS_RD_MASK)\r
21580 #define USBFSH_HCINTERRUPTSTATUS_UE_MASK         (0x10U)\r
21581 #define USBFSH_HCINTERRUPTSTATUS_UE_SHIFT        (4U)\r
21582 #define USBFSH_HCINTERRUPTSTATUS_UE(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTSTATUS_UE_SHIFT)) & USBFSH_HCINTERRUPTSTATUS_UE_MASK)\r
21583 #define USBFSH_HCINTERRUPTSTATUS_FNO_MASK        (0x20U)\r
21584 #define USBFSH_HCINTERRUPTSTATUS_FNO_SHIFT       (5U)\r
21585 #define USBFSH_HCINTERRUPTSTATUS_FNO(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTSTATUS_FNO_SHIFT)) & USBFSH_HCINTERRUPTSTATUS_FNO_MASK)\r
21586 #define USBFSH_HCINTERRUPTSTATUS_RHSC_MASK       (0x40U)\r
21587 #define USBFSH_HCINTERRUPTSTATUS_RHSC_SHIFT      (6U)\r
21588 #define USBFSH_HCINTERRUPTSTATUS_RHSC(x)         (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTSTATUS_RHSC_SHIFT)) & USBFSH_HCINTERRUPTSTATUS_RHSC_MASK)\r
21589 #define USBFSH_HCINTERRUPTSTATUS_OC_MASK         (0xFFFFFC00U)\r
21590 #define USBFSH_HCINTERRUPTSTATUS_OC_SHIFT        (10U)\r
21591 #define USBFSH_HCINTERRUPTSTATUS_OC(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTSTATUS_OC_SHIFT)) & USBFSH_HCINTERRUPTSTATUS_OC_MASK)\r
21592 /*! @} */\r
21593 \r
21594 /*! @name HCINTERRUPTENABLE - Controls the bits in the HcInterruptStatus register and indicates which events will generate a hardware interrupt */\r
21595 /*! @{ */\r
21596 #define USBFSH_HCINTERRUPTENABLE_SO_MASK         (0x1U)\r
21597 #define USBFSH_HCINTERRUPTENABLE_SO_SHIFT        (0U)\r
21598 #define USBFSH_HCINTERRUPTENABLE_SO(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_SO_SHIFT)) & USBFSH_HCINTERRUPTENABLE_SO_MASK)\r
21599 #define USBFSH_HCINTERRUPTENABLE_WDH_MASK        (0x2U)\r
21600 #define USBFSH_HCINTERRUPTENABLE_WDH_SHIFT       (1U)\r
21601 #define USBFSH_HCINTERRUPTENABLE_WDH(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_WDH_SHIFT)) & USBFSH_HCINTERRUPTENABLE_WDH_MASK)\r
21602 #define USBFSH_HCINTERRUPTENABLE_SF_MASK         (0x4U)\r
21603 #define USBFSH_HCINTERRUPTENABLE_SF_SHIFT        (2U)\r
21604 #define USBFSH_HCINTERRUPTENABLE_SF(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_SF_SHIFT)) & USBFSH_HCINTERRUPTENABLE_SF_MASK)\r
21605 #define USBFSH_HCINTERRUPTENABLE_RD_MASK         (0x8U)\r
21606 #define USBFSH_HCINTERRUPTENABLE_RD_SHIFT        (3U)\r
21607 #define USBFSH_HCINTERRUPTENABLE_RD(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_RD_SHIFT)) & USBFSH_HCINTERRUPTENABLE_RD_MASK)\r
21608 #define USBFSH_HCINTERRUPTENABLE_UE_MASK         (0x10U)\r
21609 #define USBFSH_HCINTERRUPTENABLE_UE_SHIFT        (4U)\r
21610 #define USBFSH_HCINTERRUPTENABLE_UE(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_UE_SHIFT)) & USBFSH_HCINTERRUPTENABLE_UE_MASK)\r
21611 #define USBFSH_HCINTERRUPTENABLE_FNO_MASK        (0x20U)\r
21612 #define USBFSH_HCINTERRUPTENABLE_FNO_SHIFT       (5U)\r
21613 #define USBFSH_HCINTERRUPTENABLE_FNO(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_FNO_SHIFT)) & USBFSH_HCINTERRUPTENABLE_FNO_MASK)\r
21614 #define USBFSH_HCINTERRUPTENABLE_RHSC_MASK       (0x40U)\r
21615 #define USBFSH_HCINTERRUPTENABLE_RHSC_SHIFT      (6U)\r
21616 #define USBFSH_HCINTERRUPTENABLE_RHSC(x)         (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_RHSC_SHIFT)) & USBFSH_HCINTERRUPTENABLE_RHSC_MASK)\r
21617 #define USBFSH_HCINTERRUPTENABLE_OC_MASK         (0x40000000U)\r
21618 #define USBFSH_HCINTERRUPTENABLE_OC_SHIFT        (30U)\r
21619 #define USBFSH_HCINTERRUPTENABLE_OC(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_OC_SHIFT)) & USBFSH_HCINTERRUPTENABLE_OC_MASK)\r
21620 #define USBFSH_HCINTERRUPTENABLE_MIE_MASK        (0x80000000U)\r
21621 #define USBFSH_HCINTERRUPTENABLE_MIE_SHIFT       (31U)\r
21622 #define USBFSH_HCINTERRUPTENABLE_MIE(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTENABLE_MIE_SHIFT)) & USBFSH_HCINTERRUPTENABLE_MIE_MASK)\r
21623 /*! @} */\r
21624 \r
21625 /*! @name HCINTERRUPTDISABLE - The bits in this register are used to disable corresponding bits in the HCInterruptStatus register and in turn disable that event leading to hardware interrupt */\r
21626 /*! @{ */\r
21627 #define USBFSH_HCINTERRUPTDISABLE_SO_MASK        (0x1U)\r
21628 #define USBFSH_HCINTERRUPTDISABLE_SO_SHIFT       (0U)\r
21629 #define USBFSH_HCINTERRUPTDISABLE_SO(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_SO_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_SO_MASK)\r
21630 #define USBFSH_HCINTERRUPTDISABLE_WDH_MASK       (0x2U)\r
21631 #define USBFSH_HCINTERRUPTDISABLE_WDH_SHIFT      (1U)\r
21632 #define USBFSH_HCINTERRUPTDISABLE_WDH(x)         (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_WDH_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_WDH_MASK)\r
21633 #define USBFSH_HCINTERRUPTDISABLE_SF_MASK        (0x4U)\r
21634 #define USBFSH_HCINTERRUPTDISABLE_SF_SHIFT       (2U)\r
21635 #define USBFSH_HCINTERRUPTDISABLE_SF(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_SF_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_SF_MASK)\r
21636 #define USBFSH_HCINTERRUPTDISABLE_RD_MASK        (0x8U)\r
21637 #define USBFSH_HCINTERRUPTDISABLE_RD_SHIFT       (3U)\r
21638 #define USBFSH_HCINTERRUPTDISABLE_RD(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_RD_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_RD_MASK)\r
21639 #define USBFSH_HCINTERRUPTDISABLE_UE_MASK        (0x10U)\r
21640 #define USBFSH_HCINTERRUPTDISABLE_UE_SHIFT       (4U)\r
21641 #define USBFSH_HCINTERRUPTDISABLE_UE(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_UE_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_UE_MASK)\r
21642 #define USBFSH_HCINTERRUPTDISABLE_FNO_MASK       (0x20U)\r
21643 #define USBFSH_HCINTERRUPTDISABLE_FNO_SHIFT      (5U)\r
21644 #define USBFSH_HCINTERRUPTDISABLE_FNO(x)         (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_FNO_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_FNO_MASK)\r
21645 #define USBFSH_HCINTERRUPTDISABLE_RHSC_MASK      (0x40U)\r
21646 #define USBFSH_HCINTERRUPTDISABLE_RHSC_SHIFT     (6U)\r
21647 #define USBFSH_HCINTERRUPTDISABLE_RHSC(x)        (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_RHSC_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_RHSC_MASK)\r
21648 #define USBFSH_HCINTERRUPTDISABLE_OC_MASK        (0x40000000U)\r
21649 #define USBFSH_HCINTERRUPTDISABLE_OC_SHIFT       (30U)\r
21650 #define USBFSH_HCINTERRUPTDISABLE_OC(x)          (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_OC_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_OC_MASK)\r
21651 #define USBFSH_HCINTERRUPTDISABLE_MIE_MASK       (0x80000000U)\r
21652 #define USBFSH_HCINTERRUPTDISABLE_MIE_SHIFT      (31U)\r
21653 #define USBFSH_HCINTERRUPTDISABLE_MIE(x)         (((uint32_t)(((uint32_t)(x)) << USBFSH_HCINTERRUPTDISABLE_MIE_SHIFT)) & USBFSH_HCINTERRUPTDISABLE_MIE_MASK)\r
21654 /*! @} */\r
21655 \r
21656 /*! @name HCHCCA - Contains the physical address of the host controller communication area */\r
21657 /*! @{ */\r
21658 #define USBFSH_HCHCCA_HCCA_MASK                  (0xFFFFFF00U)\r
21659 #define USBFSH_HCHCCA_HCCA_SHIFT                 (8U)\r
21660 #define USBFSH_HCHCCA_HCCA(x)                    (((uint32_t)(((uint32_t)(x)) << USBFSH_HCHCCA_HCCA_SHIFT)) & USBFSH_HCHCCA_HCCA_MASK)\r
21661 /*! @} */\r
21662 \r
21663 /*! @name HCPERIODCURRENTED - Contains the physical address of the current isochronous or interrupt endpoint descriptor */\r
21664 /*! @{ */\r
21665 #define USBFSH_HCPERIODCURRENTED_PCED_MASK       (0xFFFFFFF0U)\r
21666 #define USBFSH_HCPERIODCURRENTED_PCED_SHIFT      (4U)\r
21667 #define USBFSH_HCPERIODCURRENTED_PCED(x)         (((uint32_t)(((uint32_t)(x)) << USBFSH_HCPERIODCURRENTED_PCED_SHIFT)) & USBFSH_HCPERIODCURRENTED_PCED_MASK)\r
21668 /*! @} */\r
21669 \r
21670 /*! @name HCCONTROLHEADED - Contains the physical address of the first endpoint descriptor of the control list */\r
21671 /*! @{ */\r
21672 #define USBFSH_HCCONTROLHEADED_CHED_MASK         (0xFFFFFFF0U)\r
21673 #define USBFSH_HCCONTROLHEADED_CHED_SHIFT        (4U)\r
21674 #define USBFSH_HCCONTROLHEADED_CHED(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROLHEADED_CHED_SHIFT)) & USBFSH_HCCONTROLHEADED_CHED_MASK)\r
21675 /*! @} */\r
21676 \r
21677 /*! @name HCCONTROLCURRENTED - Contains the physical address of the current endpoint descriptor of the control list */\r
21678 /*! @{ */\r
21679 #define USBFSH_HCCONTROLCURRENTED_CCED_MASK      (0xFFFFFFF0U)\r
21680 #define USBFSH_HCCONTROLCURRENTED_CCED_SHIFT     (4U)\r
21681 #define USBFSH_HCCONTROLCURRENTED_CCED(x)        (((uint32_t)(((uint32_t)(x)) << USBFSH_HCCONTROLCURRENTED_CCED_SHIFT)) & USBFSH_HCCONTROLCURRENTED_CCED_MASK)\r
21682 /*! @} */\r
21683 \r
21684 /*! @name HCBULKHEADED - Contains the physical address of the first endpoint descriptor of the bulk list */\r
21685 /*! @{ */\r
21686 #define USBFSH_HCBULKHEADED_BHED_MASK            (0xFFFFFFF0U)\r
21687 #define USBFSH_HCBULKHEADED_BHED_SHIFT           (4U)\r
21688 #define USBFSH_HCBULKHEADED_BHED(x)              (((uint32_t)(((uint32_t)(x)) << USBFSH_HCBULKHEADED_BHED_SHIFT)) & USBFSH_HCBULKHEADED_BHED_MASK)\r
21689 /*! @} */\r
21690 \r
21691 /*! @name HCBULKCURRENTED - Contains the physical address of the current endpoint descriptor of the bulk list */\r
21692 /*! @{ */\r
21693 #define USBFSH_HCBULKCURRENTED_BCED_MASK         (0xFFFFFFF0U)\r
21694 #define USBFSH_HCBULKCURRENTED_BCED_SHIFT        (4U)\r
21695 #define USBFSH_HCBULKCURRENTED_BCED(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCBULKCURRENTED_BCED_SHIFT)) & USBFSH_HCBULKCURRENTED_BCED_MASK)\r
21696 /*! @} */\r
21697 \r
21698 /*! @name HCDONEHEAD - Contains the physical address of the last transfer descriptor added to the 'Done' queue */\r
21699 /*! @{ */\r
21700 #define USBFSH_HCDONEHEAD_DH_MASK                (0xFFFFFFF0U)\r
21701 #define USBFSH_HCDONEHEAD_DH_SHIFT               (4U)\r
21702 #define USBFSH_HCDONEHEAD_DH(x)                  (((uint32_t)(((uint32_t)(x)) << USBFSH_HCDONEHEAD_DH_SHIFT)) & USBFSH_HCDONEHEAD_DH_MASK)\r
21703 /*! @} */\r
21704 \r
21705 /*! @name HCFMINTERVAL - Defines the bit time interval in a frame and the full speed maximum packet size which would not cause an overrun */\r
21706 /*! @{ */\r
21707 #define USBFSH_HCFMINTERVAL_FI_MASK              (0x3FFFU)\r
21708 #define USBFSH_HCFMINTERVAL_FI_SHIFT             (0U)\r
21709 #define USBFSH_HCFMINTERVAL_FI(x)                (((uint32_t)(((uint32_t)(x)) << USBFSH_HCFMINTERVAL_FI_SHIFT)) & USBFSH_HCFMINTERVAL_FI_MASK)\r
21710 #define USBFSH_HCFMINTERVAL_FSMPS_MASK           (0x7FFF0000U)\r
21711 #define USBFSH_HCFMINTERVAL_FSMPS_SHIFT          (16U)\r
21712 #define USBFSH_HCFMINTERVAL_FSMPS(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCFMINTERVAL_FSMPS_SHIFT)) & USBFSH_HCFMINTERVAL_FSMPS_MASK)\r
21713 #define USBFSH_HCFMINTERVAL_FIT_MASK             (0x80000000U)\r
21714 #define USBFSH_HCFMINTERVAL_FIT_SHIFT            (31U)\r
21715 #define USBFSH_HCFMINTERVAL_FIT(x)               (((uint32_t)(((uint32_t)(x)) << USBFSH_HCFMINTERVAL_FIT_SHIFT)) & USBFSH_HCFMINTERVAL_FIT_MASK)\r
21716 /*! @} */\r
21717 \r
21718 /*! @name HCFMREMAINING - A 14-bit counter showing the bit time remaining in the current frame */\r
21719 /*! @{ */\r
21720 #define USBFSH_HCFMREMAINING_FR_MASK             (0x3FFFU)\r
21721 #define USBFSH_HCFMREMAINING_FR_SHIFT            (0U)\r
21722 #define USBFSH_HCFMREMAINING_FR(x)               (((uint32_t)(((uint32_t)(x)) << USBFSH_HCFMREMAINING_FR_SHIFT)) & USBFSH_HCFMREMAINING_FR_MASK)\r
21723 #define USBFSH_HCFMREMAINING_FRT_MASK            (0x80000000U)\r
21724 #define USBFSH_HCFMREMAINING_FRT_SHIFT           (31U)\r
21725 #define USBFSH_HCFMREMAINING_FRT(x)              (((uint32_t)(((uint32_t)(x)) << USBFSH_HCFMREMAINING_FRT_SHIFT)) & USBFSH_HCFMREMAINING_FRT_MASK)\r
21726 /*! @} */\r
21727 \r
21728 /*! @name HCFMNUMBER - Contains a 16-bit counter and provides the timing reference among events happening in the HC and the HCD */\r
21729 /*! @{ */\r
21730 #define USBFSH_HCFMNUMBER_FN_MASK                (0xFFFFU)\r
21731 #define USBFSH_HCFMNUMBER_FN_SHIFT               (0U)\r
21732 #define USBFSH_HCFMNUMBER_FN(x)                  (((uint32_t)(((uint32_t)(x)) << USBFSH_HCFMNUMBER_FN_SHIFT)) & USBFSH_HCFMNUMBER_FN_MASK)\r
21733 /*! @} */\r
21734 \r
21735 /*! @name HCPERIODICSTART - Contains a programmable 14-bit value which determines the earliest time HC should start processing a periodic list */\r
21736 /*! @{ */\r
21737 #define USBFSH_HCPERIODICSTART_PS_MASK           (0x3FFFU)\r
21738 #define USBFSH_HCPERIODICSTART_PS_SHIFT          (0U)\r
21739 #define USBFSH_HCPERIODICSTART_PS(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCPERIODICSTART_PS_SHIFT)) & USBFSH_HCPERIODICSTART_PS_MASK)\r
21740 /*! @} */\r
21741 \r
21742 /*! @name HCLSTHRESHOLD - Contains 11-bit value which is used by the HC to determine whether to commit to transfer a maximum of 8-byte LS packet before EOF */\r
21743 /*! @{ */\r
21744 #define USBFSH_HCLSTHRESHOLD_LST_MASK            (0xFFFU)\r
21745 #define USBFSH_HCLSTHRESHOLD_LST_SHIFT           (0U)\r
21746 #define USBFSH_HCLSTHRESHOLD_LST(x)              (((uint32_t)(((uint32_t)(x)) << USBFSH_HCLSTHRESHOLD_LST_SHIFT)) & USBFSH_HCLSTHRESHOLD_LST_MASK)\r
21747 /*! @} */\r
21748 \r
21749 /*! @name HCRHDESCRIPTORA - First of the two registers which describes the characteristics of the root hub */\r
21750 /*! @{ */\r
21751 #define USBFSH_HCRHDESCRIPTORA_NDP_MASK          (0xFFU)\r
21752 #define USBFSH_HCRHDESCRIPTORA_NDP_SHIFT         (0U)\r
21753 #define USBFSH_HCRHDESCRIPTORA_NDP(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORA_NDP_SHIFT)) & USBFSH_HCRHDESCRIPTORA_NDP_MASK)\r
21754 #define USBFSH_HCRHDESCRIPTORA_PSM_MASK          (0x100U)\r
21755 #define USBFSH_HCRHDESCRIPTORA_PSM_SHIFT         (8U)\r
21756 #define USBFSH_HCRHDESCRIPTORA_PSM(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORA_PSM_SHIFT)) & USBFSH_HCRHDESCRIPTORA_PSM_MASK)\r
21757 #define USBFSH_HCRHDESCRIPTORA_NPS_MASK          (0x200U)\r
21758 #define USBFSH_HCRHDESCRIPTORA_NPS_SHIFT         (9U)\r
21759 #define USBFSH_HCRHDESCRIPTORA_NPS(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORA_NPS_SHIFT)) & USBFSH_HCRHDESCRIPTORA_NPS_MASK)\r
21760 #define USBFSH_HCRHDESCRIPTORA_DT_MASK           (0x400U)\r
21761 #define USBFSH_HCRHDESCRIPTORA_DT_SHIFT          (10U)\r
21762 #define USBFSH_HCRHDESCRIPTORA_DT(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORA_DT_SHIFT)) & USBFSH_HCRHDESCRIPTORA_DT_MASK)\r
21763 #define USBFSH_HCRHDESCRIPTORA_OCPM_MASK         (0x800U)\r
21764 #define USBFSH_HCRHDESCRIPTORA_OCPM_SHIFT        (11U)\r
21765 #define USBFSH_HCRHDESCRIPTORA_OCPM(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORA_OCPM_SHIFT)) & USBFSH_HCRHDESCRIPTORA_OCPM_MASK)\r
21766 #define USBFSH_HCRHDESCRIPTORA_NOCP_MASK         (0x1000U)\r
21767 #define USBFSH_HCRHDESCRIPTORA_NOCP_SHIFT        (12U)\r
21768 #define USBFSH_HCRHDESCRIPTORA_NOCP(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORA_NOCP_SHIFT)) & USBFSH_HCRHDESCRIPTORA_NOCP_MASK)\r
21769 #define USBFSH_HCRHDESCRIPTORA_POTPGT_MASK       (0xFF000000U)\r
21770 #define USBFSH_HCRHDESCRIPTORA_POTPGT_SHIFT      (24U)\r
21771 #define USBFSH_HCRHDESCRIPTORA_POTPGT(x)         (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORA_POTPGT_SHIFT)) & USBFSH_HCRHDESCRIPTORA_POTPGT_MASK)\r
21772 /*! @} */\r
21773 \r
21774 /*! @name HCRHDESCRIPTORB - Second of the two registers which describes the characteristics of the Root Hub */\r
21775 /*! @{ */\r
21776 #define USBFSH_HCRHDESCRIPTORB_DR_MASK           (0xFFFFU)\r
21777 #define USBFSH_HCRHDESCRIPTORB_DR_SHIFT          (0U)\r
21778 #define USBFSH_HCRHDESCRIPTORB_DR(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORB_DR_SHIFT)) & USBFSH_HCRHDESCRIPTORB_DR_MASK)\r
21779 #define USBFSH_HCRHDESCRIPTORB_PPCM_MASK         (0xFFFF0000U)\r
21780 #define USBFSH_HCRHDESCRIPTORB_PPCM_SHIFT        (16U)\r
21781 #define USBFSH_HCRHDESCRIPTORB_PPCM(x)           (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHDESCRIPTORB_PPCM_SHIFT)) & USBFSH_HCRHDESCRIPTORB_PPCM_MASK)\r
21782 /*! @} */\r
21783 \r
21784 /*! @name HCRHSTATUS - This register is divided into two parts */\r
21785 /*! @{ */\r
21786 #define USBFSH_HCRHSTATUS_LPS_MASK               (0x1U)\r
21787 #define USBFSH_HCRHSTATUS_LPS_SHIFT              (0U)\r
21788 #define USBFSH_HCRHSTATUS_LPS(x)                 (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHSTATUS_LPS_SHIFT)) & USBFSH_HCRHSTATUS_LPS_MASK)\r
21789 #define USBFSH_HCRHSTATUS_OCI_MASK               (0x2U)\r
21790 #define USBFSH_HCRHSTATUS_OCI_SHIFT              (1U)\r
21791 #define USBFSH_HCRHSTATUS_OCI(x)                 (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHSTATUS_OCI_SHIFT)) & USBFSH_HCRHSTATUS_OCI_MASK)\r
21792 #define USBFSH_HCRHSTATUS_DRWE_MASK              (0x8000U)\r
21793 #define USBFSH_HCRHSTATUS_DRWE_SHIFT             (15U)\r
21794 #define USBFSH_HCRHSTATUS_DRWE(x)                (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHSTATUS_DRWE_SHIFT)) & USBFSH_HCRHSTATUS_DRWE_MASK)\r
21795 #define USBFSH_HCRHSTATUS_LPSC_MASK              (0x10000U)\r
21796 #define USBFSH_HCRHSTATUS_LPSC_SHIFT             (16U)\r
21797 #define USBFSH_HCRHSTATUS_LPSC(x)                (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHSTATUS_LPSC_SHIFT)) & USBFSH_HCRHSTATUS_LPSC_MASK)\r
21798 #define USBFSH_HCRHSTATUS_OCIC_MASK              (0x20000U)\r
21799 #define USBFSH_HCRHSTATUS_OCIC_SHIFT             (17U)\r
21800 #define USBFSH_HCRHSTATUS_OCIC(x)                (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHSTATUS_OCIC_SHIFT)) & USBFSH_HCRHSTATUS_OCIC_MASK)\r
21801 #define USBFSH_HCRHSTATUS_CRWE_MASK              (0x80000000U)\r
21802 #define USBFSH_HCRHSTATUS_CRWE_SHIFT             (31U)\r
21803 #define USBFSH_HCRHSTATUS_CRWE(x)                (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHSTATUS_CRWE_SHIFT)) & USBFSH_HCRHSTATUS_CRWE_MASK)\r
21804 /*! @} */\r
21805 \r
21806 /*! @name HCRHPORTSTATUS - Controls and reports the port events on a per-port basis */\r
21807 /*! @{ */\r
21808 #define USBFSH_HCRHPORTSTATUS_CCS_MASK           (0x1U)\r
21809 #define USBFSH_HCRHPORTSTATUS_CCS_SHIFT          (0U)\r
21810 #define USBFSH_HCRHPORTSTATUS_CCS(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_CCS_SHIFT)) & USBFSH_HCRHPORTSTATUS_CCS_MASK)\r
21811 #define USBFSH_HCRHPORTSTATUS_PES_MASK           (0x2U)\r
21812 #define USBFSH_HCRHPORTSTATUS_PES_SHIFT          (1U)\r
21813 #define USBFSH_HCRHPORTSTATUS_PES(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_PES_SHIFT)) & USBFSH_HCRHPORTSTATUS_PES_MASK)\r
21814 #define USBFSH_HCRHPORTSTATUS_PSS_MASK           (0x4U)\r
21815 #define USBFSH_HCRHPORTSTATUS_PSS_SHIFT          (2U)\r
21816 #define USBFSH_HCRHPORTSTATUS_PSS(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_PSS_SHIFT)) & USBFSH_HCRHPORTSTATUS_PSS_MASK)\r
21817 #define USBFSH_HCRHPORTSTATUS_POCI_MASK          (0x8U)\r
21818 #define USBFSH_HCRHPORTSTATUS_POCI_SHIFT         (3U)\r
21819 #define USBFSH_HCRHPORTSTATUS_POCI(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_POCI_SHIFT)) & USBFSH_HCRHPORTSTATUS_POCI_MASK)\r
21820 #define USBFSH_HCRHPORTSTATUS_PRS_MASK           (0x10U)\r
21821 #define USBFSH_HCRHPORTSTATUS_PRS_SHIFT          (4U)\r
21822 #define USBFSH_HCRHPORTSTATUS_PRS(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_PRS_SHIFT)) & USBFSH_HCRHPORTSTATUS_PRS_MASK)\r
21823 #define USBFSH_HCRHPORTSTATUS_PPS_MASK           (0x100U)\r
21824 #define USBFSH_HCRHPORTSTATUS_PPS_SHIFT          (8U)\r
21825 #define USBFSH_HCRHPORTSTATUS_PPS(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_PPS_SHIFT)) & USBFSH_HCRHPORTSTATUS_PPS_MASK)\r
21826 #define USBFSH_HCRHPORTSTATUS_LSDA_MASK          (0x200U)\r
21827 #define USBFSH_HCRHPORTSTATUS_LSDA_SHIFT         (9U)\r
21828 #define USBFSH_HCRHPORTSTATUS_LSDA(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_LSDA_SHIFT)) & USBFSH_HCRHPORTSTATUS_LSDA_MASK)\r
21829 #define USBFSH_HCRHPORTSTATUS_CSC_MASK           (0x10000U)\r
21830 #define USBFSH_HCRHPORTSTATUS_CSC_SHIFT          (16U)\r
21831 #define USBFSH_HCRHPORTSTATUS_CSC(x)             (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_CSC_SHIFT)) & USBFSH_HCRHPORTSTATUS_CSC_MASK)\r
21832 #define USBFSH_HCRHPORTSTATUS_PESC_MASK          (0x20000U)\r
21833 #define USBFSH_HCRHPORTSTATUS_PESC_SHIFT         (17U)\r
21834 #define USBFSH_HCRHPORTSTATUS_PESC(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_PESC_SHIFT)) & USBFSH_HCRHPORTSTATUS_PESC_MASK)\r
21835 #define USBFSH_HCRHPORTSTATUS_PSSC_MASK          (0x40000U)\r
21836 #define USBFSH_HCRHPORTSTATUS_PSSC_SHIFT         (18U)\r
21837 #define USBFSH_HCRHPORTSTATUS_PSSC(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_PSSC_SHIFT)) & USBFSH_HCRHPORTSTATUS_PSSC_MASK)\r
21838 #define USBFSH_HCRHPORTSTATUS_OCIC_MASK          (0x80000U)\r
21839 #define USBFSH_HCRHPORTSTATUS_OCIC_SHIFT         (19U)\r
21840 #define USBFSH_HCRHPORTSTATUS_OCIC(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_OCIC_SHIFT)) & USBFSH_HCRHPORTSTATUS_OCIC_MASK)\r
21841 #define USBFSH_HCRHPORTSTATUS_PRSC_MASK          (0x100000U)\r
21842 #define USBFSH_HCRHPORTSTATUS_PRSC_SHIFT         (20U)\r
21843 #define USBFSH_HCRHPORTSTATUS_PRSC(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_HCRHPORTSTATUS_PRSC_SHIFT)) & USBFSH_HCRHPORTSTATUS_PRSC_MASK)\r
21844 /*! @} */\r
21845 \r
21846 /*! @name PORTMODE - Controls the port if it is attached to the host block or the device block */\r
21847 /*! @{ */\r
21848 #define USBFSH_PORTMODE_ID_MASK                  (0x1U)\r
21849 #define USBFSH_PORTMODE_ID_SHIFT                 (0U)\r
21850 #define USBFSH_PORTMODE_ID(x)                    (((uint32_t)(((uint32_t)(x)) << USBFSH_PORTMODE_ID_SHIFT)) & USBFSH_PORTMODE_ID_MASK)\r
21851 #define USBFSH_PORTMODE_ID_EN_MASK               (0x100U)\r
21852 #define USBFSH_PORTMODE_ID_EN_SHIFT              (8U)\r
21853 #define USBFSH_PORTMODE_ID_EN(x)                 (((uint32_t)(((uint32_t)(x)) << USBFSH_PORTMODE_ID_EN_SHIFT)) & USBFSH_PORTMODE_ID_EN_MASK)\r
21854 #define USBFSH_PORTMODE_DEV_ENABLE_MASK          (0x10000U)\r
21855 #define USBFSH_PORTMODE_DEV_ENABLE_SHIFT         (16U)\r
21856 #define USBFSH_PORTMODE_DEV_ENABLE(x)            (((uint32_t)(((uint32_t)(x)) << USBFSH_PORTMODE_DEV_ENABLE_SHIFT)) & USBFSH_PORTMODE_DEV_ENABLE_MASK)\r
21857 /*! @} */\r
21858 \r
21859 \r
21860 /*!\r
21861  * @}\r
21862  */ /* end of group USBFSH_Register_Masks */\r
21863 \r
21864 \r
21865 /* USBFSH - Peripheral instance base addresses */\r
21866 #if (__ARM_FEATURE_CMSE & 0x2)\r
21867   /** Peripheral USBFSH base address */\r
21868   #define USBFSH_BASE                              (0x500A2000u)\r
21869   /** Peripheral USBFSH base address */\r
21870   #define USBFSH_BASE_NS                           (0x400A2000u)\r
21871   /** Peripheral USBFSH base pointer */\r
21872   #define USBFSH                                   ((USBFSH_Type *)USBFSH_BASE)\r
21873   /** Peripheral USBFSH base pointer */\r
21874   #define USBFSH_NS                                ((USBFSH_Type *)USBFSH_BASE_NS)\r
21875   /** Array initializer of USBFSH peripheral base addresses */\r
21876   #define USBFSH_BASE_ADDRS                        { USBFSH_BASE }\r
21877   /** Array initializer of USBFSH peripheral base pointers */\r
21878   #define USBFSH_BASE_PTRS                         { USBFSH }\r
21879   /** Array initializer of USBFSH peripheral base addresses */\r
21880   #define USBFSH_BASE_ADDRS_NS                     { USBFSH_BASE_NS }\r
21881   /** Array initializer of USBFSH peripheral base pointers */\r
21882   #define USBFSH_BASE_PTRS_NS                      { USBFSH_NS }\r
21883 #else\r
21884   /** Peripheral USBFSH base address */\r
21885   #define USBFSH_BASE                              (0x400A2000u)\r
21886   /** Peripheral USBFSH base pointer */\r
21887   #define USBFSH                                   ((USBFSH_Type *)USBFSH_BASE)\r
21888   /** Array initializer of USBFSH peripheral base addresses */\r
21889   #define USBFSH_BASE_ADDRS                        { USBFSH_BASE }\r
21890   /** Array initializer of USBFSH peripheral base pointers */\r
21891   #define USBFSH_BASE_PTRS                         { USBFSH }\r
21892 #endif\r
21893 /** Interrupt vectors for the USBFSH peripheral type */\r
21894 #define USBFSH_IRQS                              { USB0_IRQn }\r
21895 #define USBFSH_NEEDCLK_IRQS                      { USB0_NEEDCLK_IRQn }\r
21896 \r
21897 /*!\r
21898  * @}\r
21899  */ /* end of group USBFSH_Peripheral_Access_Layer */\r
21900 \r
21901 \r
21902 /* ----------------------------------------------------------------------------\r
21903    -- USBHSD Peripheral Access Layer\r
21904    ---------------------------------------------------------------------------- */\r
21905 \r
21906 /*!\r
21907  * @addtogroup USBHSD_Peripheral_Access_Layer USBHSD Peripheral Access Layer\r
21908  * @{\r
21909  */\r
21910 \r
21911 /** USBHSD - Register Layout Typedef */\r
21912 typedef struct {\r
21913   __IO uint32_t DEVCMDSTAT;                        /**< USB Device Command/Status register, offset: 0x0 */\r
21914   __I  uint32_t INFO;                              /**< USB Info register, offset: 0x4 */\r
21915   __IO uint32_t EPLISTSTART;                       /**< USB EP Command/Status List start address, offset: 0x8 */\r
21916   __IO uint32_t DATABUFSTART;                      /**< USB Data buffer start address, offset: 0xC */\r
21917   __IO uint32_t LPM;                               /**< USB Link Power Management register, offset: 0x10 */\r
21918   __IO uint32_t EPSKIP;                            /**< USB Endpoint skip, offset: 0x14 */\r
21919   __IO uint32_t EPINUSE;                           /**< USB Endpoint Buffer in use, offset: 0x18 */\r
21920   __IO uint32_t EPBUFCFG;                          /**< USB Endpoint Buffer Configuration register, offset: 0x1C */\r
21921   __IO uint32_t INTSTAT;                           /**< USB interrupt status register, offset: 0x20 */\r
21922   __IO uint32_t INTEN;                             /**< USB interrupt enable register, offset: 0x24 */\r
21923   __IO uint32_t INTSETSTAT;                        /**< USB set interrupt status register, offset: 0x28 */\r
21924        uint8_t RESERVED_0[8];\r
21925   __I  uint32_t EPTOGGLE;                          /**< USB Endpoint toggle register, offset: 0x34 */\r
21926        uint8_t RESERVED_1[4];\r
21927   __IO uint32_t ULPIDEBUG;                         /**< UTMI/ULPI debug register, offset: 0x3C */\r
21928 } USBHSD_Type;\r
21929 \r
21930 /* ----------------------------------------------------------------------------\r
21931    -- USBHSD Register Masks\r
21932    ---------------------------------------------------------------------------- */\r
21933 \r
21934 /*!\r
21935  * @addtogroup USBHSD_Register_Masks USBHSD Register Masks\r
21936  * @{\r
21937  */\r
21938 \r
21939 /*! @name DEVCMDSTAT - USB Device Command/Status register */\r
21940 /*! @{ */\r
21941 #define USBHSD_DEVCMDSTAT_DEV_ADDR_MASK          (0x7FU)\r
21942 #define USBHSD_DEVCMDSTAT_DEV_ADDR_SHIFT         (0U)\r
21943 #define USBHSD_DEVCMDSTAT_DEV_ADDR(x)            (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_DEV_ADDR_SHIFT)) & USBHSD_DEVCMDSTAT_DEV_ADDR_MASK)\r
21944 #define USBHSD_DEVCMDSTAT_DEV_EN_MASK            (0x80U)\r
21945 #define USBHSD_DEVCMDSTAT_DEV_EN_SHIFT           (7U)\r
21946 #define USBHSD_DEVCMDSTAT_DEV_EN(x)              (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_DEV_EN_SHIFT)) & USBHSD_DEVCMDSTAT_DEV_EN_MASK)\r
21947 #define USBHSD_DEVCMDSTAT_SETUP_MASK             (0x100U)\r
21948 #define USBHSD_DEVCMDSTAT_SETUP_SHIFT            (8U)\r
21949 #define USBHSD_DEVCMDSTAT_SETUP(x)               (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_SETUP_SHIFT)) & USBHSD_DEVCMDSTAT_SETUP_MASK)\r
21950 #define USBHSD_DEVCMDSTAT_FORCE_NEEDCLK_MASK     (0x200U)\r
21951 #define USBHSD_DEVCMDSTAT_FORCE_NEEDCLK_SHIFT    (9U)\r
21952 #define USBHSD_DEVCMDSTAT_FORCE_NEEDCLK(x)       (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_FORCE_NEEDCLK_SHIFT)) & USBHSD_DEVCMDSTAT_FORCE_NEEDCLK_MASK)\r
21953 #define USBHSD_DEVCMDSTAT_FORCE_VBUS_MASK        (0x400U)\r
21954 #define USBHSD_DEVCMDSTAT_FORCE_VBUS_SHIFT       (10U)\r
21955 #define USBHSD_DEVCMDSTAT_FORCE_VBUS(x)          (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_FORCE_VBUS_SHIFT)) & USBHSD_DEVCMDSTAT_FORCE_VBUS_MASK)\r
21956 #define USBHSD_DEVCMDSTAT_LPM_SUP_MASK           (0x800U)\r
21957 #define USBHSD_DEVCMDSTAT_LPM_SUP_SHIFT          (11U)\r
21958 #define USBHSD_DEVCMDSTAT_LPM_SUP(x)             (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_LPM_SUP_SHIFT)) & USBHSD_DEVCMDSTAT_LPM_SUP_MASK)\r
21959 #define USBHSD_DEVCMDSTAT_INTONNAK_AO_MASK       (0x1000U)\r
21960 #define USBHSD_DEVCMDSTAT_INTONNAK_AO_SHIFT      (12U)\r
21961 #define USBHSD_DEVCMDSTAT_INTONNAK_AO(x)         (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_INTONNAK_AO_SHIFT)) & USBHSD_DEVCMDSTAT_INTONNAK_AO_MASK)\r
21962 #define USBHSD_DEVCMDSTAT_INTONNAK_AI_MASK       (0x2000U)\r
21963 #define USBHSD_DEVCMDSTAT_INTONNAK_AI_SHIFT      (13U)\r
21964 #define USBHSD_DEVCMDSTAT_INTONNAK_AI(x)         (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_INTONNAK_AI_SHIFT)) & USBHSD_DEVCMDSTAT_INTONNAK_AI_MASK)\r
21965 #define USBHSD_DEVCMDSTAT_INTONNAK_CO_MASK       (0x4000U)\r
21966 #define USBHSD_DEVCMDSTAT_INTONNAK_CO_SHIFT      (14U)\r
21967 #define USBHSD_DEVCMDSTAT_INTONNAK_CO(x)         (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_INTONNAK_CO_SHIFT)) & USBHSD_DEVCMDSTAT_INTONNAK_CO_MASK)\r
21968 #define USBHSD_DEVCMDSTAT_INTONNAK_CI_MASK       (0x8000U)\r
21969 #define USBHSD_DEVCMDSTAT_INTONNAK_CI_SHIFT      (15U)\r
21970 #define USBHSD_DEVCMDSTAT_INTONNAK_CI(x)         (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_INTONNAK_CI_SHIFT)) & USBHSD_DEVCMDSTAT_INTONNAK_CI_MASK)\r
21971 #define USBHSD_DEVCMDSTAT_DCON_MASK              (0x10000U)\r
21972 #define USBHSD_DEVCMDSTAT_DCON_SHIFT             (16U)\r
21973 #define USBHSD_DEVCMDSTAT_DCON(x)                (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_DCON_SHIFT)) & USBHSD_DEVCMDSTAT_DCON_MASK)\r
21974 #define USBHSD_DEVCMDSTAT_DSUS_MASK              (0x20000U)\r
21975 #define USBHSD_DEVCMDSTAT_DSUS_SHIFT             (17U)\r
21976 #define USBHSD_DEVCMDSTAT_DSUS(x)                (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_DSUS_SHIFT)) & USBHSD_DEVCMDSTAT_DSUS_MASK)\r
21977 #define USBHSD_DEVCMDSTAT_LPM_SUS_MASK           (0x80000U)\r
21978 #define USBHSD_DEVCMDSTAT_LPM_SUS_SHIFT          (19U)\r
21979 #define USBHSD_DEVCMDSTAT_LPM_SUS(x)             (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_LPM_SUS_SHIFT)) & USBHSD_DEVCMDSTAT_LPM_SUS_MASK)\r
21980 #define USBHSD_DEVCMDSTAT_LPM_REWP_MASK          (0x100000U)\r
21981 #define USBHSD_DEVCMDSTAT_LPM_REWP_SHIFT         (20U)\r
21982 #define USBHSD_DEVCMDSTAT_LPM_REWP(x)            (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_LPM_REWP_SHIFT)) & USBHSD_DEVCMDSTAT_LPM_REWP_MASK)\r
21983 #define USBHSD_DEVCMDSTAT_Speed_MASK             (0xC00000U)\r
21984 #define USBHSD_DEVCMDSTAT_Speed_SHIFT            (22U)\r
21985 #define USBHSD_DEVCMDSTAT_Speed(x)               (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_Speed_SHIFT)) & USBHSD_DEVCMDSTAT_Speed_MASK)\r
21986 #define USBHSD_DEVCMDSTAT_DCON_C_MASK            (0x1000000U)\r
21987 #define USBHSD_DEVCMDSTAT_DCON_C_SHIFT           (24U)\r
21988 #define USBHSD_DEVCMDSTAT_DCON_C(x)              (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_DCON_C_SHIFT)) & USBHSD_DEVCMDSTAT_DCON_C_MASK)\r
21989 #define USBHSD_DEVCMDSTAT_DSUS_C_MASK            (0x2000000U)\r
21990 #define USBHSD_DEVCMDSTAT_DSUS_C_SHIFT           (25U)\r
21991 #define USBHSD_DEVCMDSTAT_DSUS_C(x)              (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_DSUS_C_SHIFT)) & USBHSD_DEVCMDSTAT_DSUS_C_MASK)\r
21992 #define USBHSD_DEVCMDSTAT_DRES_C_MASK            (0x4000000U)\r
21993 #define USBHSD_DEVCMDSTAT_DRES_C_SHIFT           (26U)\r
21994 #define USBHSD_DEVCMDSTAT_DRES_C(x)              (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_DRES_C_SHIFT)) & USBHSD_DEVCMDSTAT_DRES_C_MASK)\r
21995 #define USBHSD_DEVCMDSTAT_VBUS_DEBOUNCED_MASK    (0x10000000U)\r
21996 #define USBHSD_DEVCMDSTAT_VBUS_DEBOUNCED_SHIFT   (28U)\r
21997 #define USBHSD_DEVCMDSTAT_VBUS_DEBOUNCED(x)      (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_VBUS_DEBOUNCED_SHIFT)) & USBHSD_DEVCMDSTAT_VBUS_DEBOUNCED_MASK)\r
21998 #define USBHSD_DEVCMDSTAT_PHY_TEST_MODE_MASK     (0xE0000000U)\r
21999 #define USBHSD_DEVCMDSTAT_PHY_TEST_MODE_SHIFT    (29U)\r
22000 #define USBHSD_DEVCMDSTAT_PHY_TEST_MODE(x)       (((uint32_t)(((uint32_t)(x)) << USBHSD_DEVCMDSTAT_PHY_TEST_MODE_SHIFT)) & USBHSD_DEVCMDSTAT_PHY_TEST_MODE_MASK)\r
22001 /*! @} */\r
22002 \r
22003 /*! @name INFO - USB Info register */\r
22004 /*! @{ */\r
22005 #define USBHSD_INFO_FRAME_NR_MASK                (0x7FFU)\r
22006 #define USBHSD_INFO_FRAME_NR_SHIFT               (0U)\r
22007 #define USBHSD_INFO_FRAME_NR(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSD_INFO_FRAME_NR_SHIFT)) & USBHSD_INFO_FRAME_NR_MASK)\r
22008 #define USBHSD_INFO_ERR_CODE_MASK                (0x7800U)\r
22009 #define USBHSD_INFO_ERR_CODE_SHIFT               (11U)\r
22010 #define USBHSD_INFO_ERR_CODE(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSD_INFO_ERR_CODE_SHIFT)) & USBHSD_INFO_ERR_CODE_MASK)\r
22011 #define USBHSD_INFO_Minrev_MASK                  (0xFF0000U)\r
22012 #define USBHSD_INFO_Minrev_SHIFT                 (16U)\r
22013 #define USBHSD_INFO_Minrev(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSD_INFO_Minrev_SHIFT)) & USBHSD_INFO_Minrev_MASK)\r
22014 #define USBHSD_INFO_Majrev_MASK                  (0xFF000000U)\r
22015 #define USBHSD_INFO_Majrev_SHIFT                 (24U)\r
22016 #define USBHSD_INFO_Majrev(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSD_INFO_Majrev_SHIFT)) & USBHSD_INFO_Majrev_MASK)\r
22017 /*! @} */\r
22018 \r
22019 /*! @name EPLISTSTART - USB EP Command/Status List start address */\r
22020 /*! @{ */\r
22021 #define USBHSD_EPLISTSTART_EP_LIST_PRG_MASK      (0xFFF00U)\r
22022 #define USBHSD_EPLISTSTART_EP_LIST_PRG_SHIFT     (8U)\r
22023 #define USBHSD_EPLISTSTART_EP_LIST_PRG(x)        (((uint32_t)(((uint32_t)(x)) << USBHSD_EPLISTSTART_EP_LIST_PRG_SHIFT)) & USBHSD_EPLISTSTART_EP_LIST_PRG_MASK)\r
22024 #define USBHSD_EPLISTSTART_EP_LIST_FIXED_MASK    (0xFFF00000U)\r
22025 #define USBHSD_EPLISTSTART_EP_LIST_FIXED_SHIFT   (20U)\r
22026 #define USBHSD_EPLISTSTART_EP_LIST_FIXED(x)      (((uint32_t)(((uint32_t)(x)) << USBHSD_EPLISTSTART_EP_LIST_FIXED_SHIFT)) & USBHSD_EPLISTSTART_EP_LIST_FIXED_MASK)\r
22027 /*! @} */\r
22028 \r
22029 /*! @name DATABUFSTART - USB Data buffer start address */\r
22030 /*! @{ */\r
22031 #define USBHSD_DATABUFSTART_DA_BUF_MASK          (0xFFFFFFFFU)\r
22032 #define USBHSD_DATABUFSTART_DA_BUF_SHIFT         (0U)\r
22033 #define USBHSD_DATABUFSTART_DA_BUF(x)            (((uint32_t)(((uint32_t)(x)) << USBHSD_DATABUFSTART_DA_BUF_SHIFT)) & USBHSD_DATABUFSTART_DA_BUF_MASK)\r
22034 /*! @} */\r
22035 \r
22036 /*! @name LPM - USB Link Power Management register */\r
22037 /*! @{ */\r
22038 #define USBHSD_LPM_HIRD_HW_MASK                  (0xFU)\r
22039 #define USBHSD_LPM_HIRD_HW_SHIFT                 (0U)\r
22040 #define USBHSD_LPM_HIRD_HW(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSD_LPM_HIRD_HW_SHIFT)) & USBHSD_LPM_HIRD_HW_MASK)\r
22041 #define USBHSD_LPM_HIRD_SW_MASK                  (0xF0U)\r
22042 #define USBHSD_LPM_HIRD_SW_SHIFT                 (4U)\r
22043 #define USBHSD_LPM_HIRD_SW(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSD_LPM_HIRD_SW_SHIFT)) & USBHSD_LPM_HIRD_SW_MASK)\r
22044 #define USBHSD_LPM_DATA_PENDING_MASK             (0x100U)\r
22045 #define USBHSD_LPM_DATA_PENDING_SHIFT            (8U)\r
22046 #define USBHSD_LPM_DATA_PENDING(x)               (((uint32_t)(((uint32_t)(x)) << USBHSD_LPM_DATA_PENDING_SHIFT)) & USBHSD_LPM_DATA_PENDING_MASK)\r
22047 /*! @} */\r
22048 \r
22049 /*! @name EPSKIP - USB Endpoint skip */\r
22050 /*! @{ */\r
22051 #define USBHSD_EPSKIP_SKIP_MASK                  (0xFFFU)\r
22052 #define USBHSD_EPSKIP_SKIP_SHIFT                 (0U)\r
22053 #define USBHSD_EPSKIP_SKIP(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSD_EPSKIP_SKIP_SHIFT)) & USBHSD_EPSKIP_SKIP_MASK)\r
22054 /*! @} */\r
22055 \r
22056 /*! @name EPINUSE - USB Endpoint Buffer in use */\r
22057 /*! @{ */\r
22058 #define USBHSD_EPINUSE_BUF_MASK                  (0xFFCU)\r
22059 #define USBHSD_EPINUSE_BUF_SHIFT                 (2U)\r
22060 #define USBHSD_EPINUSE_BUF(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSD_EPINUSE_BUF_SHIFT)) & USBHSD_EPINUSE_BUF_MASK)\r
22061 /*! @} */\r
22062 \r
22063 /*! @name EPBUFCFG - USB Endpoint Buffer Configuration register */\r
22064 /*! @{ */\r
22065 #define USBHSD_EPBUFCFG_BUF_SB_MASK              (0xFFCU)\r
22066 #define USBHSD_EPBUFCFG_BUF_SB_SHIFT             (2U)\r
22067 #define USBHSD_EPBUFCFG_BUF_SB(x)                (((uint32_t)(((uint32_t)(x)) << USBHSD_EPBUFCFG_BUF_SB_SHIFT)) & USBHSD_EPBUFCFG_BUF_SB_MASK)\r
22068 /*! @} */\r
22069 \r
22070 /*! @name INTSTAT - USB interrupt status register */\r
22071 /*! @{ */\r
22072 #define USBHSD_INTSTAT_EP0OUT_MASK               (0x1U)\r
22073 #define USBHSD_INTSTAT_EP0OUT_SHIFT              (0U)\r
22074 #define USBHSD_INTSTAT_EP0OUT(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP0OUT_SHIFT)) & USBHSD_INTSTAT_EP0OUT_MASK)\r
22075 #define USBHSD_INTSTAT_EP0IN_MASK                (0x2U)\r
22076 #define USBHSD_INTSTAT_EP0IN_SHIFT               (1U)\r
22077 #define USBHSD_INTSTAT_EP0IN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP0IN_SHIFT)) & USBHSD_INTSTAT_EP0IN_MASK)\r
22078 #define USBHSD_INTSTAT_EP1OUT_MASK               (0x4U)\r
22079 #define USBHSD_INTSTAT_EP1OUT_SHIFT              (2U)\r
22080 #define USBHSD_INTSTAT_EP1OUT(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP1OUT_SHIFT)) & USBHSD_INTSTAT_EP1OUT_MASK)\r
22081 #define USBHSD_INTSTAT_EP1IN_MASK                (0x8U)\r
22082 #define USBHSD_INTSTAT_EP1IN_SHIFT               (3U)\r
22083 #define USBHSD_INTSTAT_EP1IN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP1IN_SHIFT)) & USBHSD_INTSTAT_EP1IN_MASK)\r
22084 #define USBHSD_INTSTAT_EP2OUT_MASK               (0x10U)\r
22085 #define USBHSD_INTSTAT_EP2OUT_SHIFT              (4U)\r
22086 #define USBHSD_INTSTAT_EP2OUT(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP2OUT_SHIFT)) & USBHSD_INTSTAT_EP2OUT_MASK)\r
22087 #define USBHSD_INTSTAT_EP2IN_MASK                (0x20U)\r
22088 #define USBHSD_INTSTAT_EP2IN_SHIFT               (5U)\r
22089 #define USBHSD_INTSTAT_EP2IN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP2IN_SHIFT)) & USBHSD_INTSTAT_EP2IN_MASK)\r
22090 #define USBHSD_INTSTAT_EP3OUT_MASK               (0x40U)\r
22091 #define USBHSD_INTSTAT_EP3OUT_SHIFT              (6U)\r
22092 #define USBHSD_INTSTAT_EP3OUT(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP3OUT_SHIFT)) & USBHSD_INTSTAT_EP3OUT_MASK)\r
22093 #define USBHSD_INTSTAT_EP3IN_MASK                (0x80U)\r
22094 #define USBHSD_INTSTAT_EP3IN_SHIFT               (7U)\r
22095 #define USBHSD_INTSTAT_EP3IN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP3IN_SHIFT)) & USBHSD_INTSTAT_EP3IN_MASK)\r
22096 #define USBHSD_INTSTAT_EP4OUT_MASK               (0x100U)\r
22097 #define USBHSD_INTSTAT_EP4OUT_SHIFT              (8U)\r
22098 #define USBHSD_INTSTAT_EP4OUT(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP4OUT_SHIFT)) & USBHSD_INTSTAT_EP4OUT_MASK)\r
22099 #define USBHSD_INTSTAT_EP4IN_MASK                (0x200U)\r
22100 #define USBHSD_INTSTAT_EP4IN_SHIFT               (9U)\r
22101 #define USBHSD_INTSTAT_EP4IN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP4IN_SHIFT)) & USBHSD_INTSTAT_EP4IN_MASK)\r
22102 #define USBHSD_INTSTAT_EP5OUT_MASK               (0x400U)\r
22103 #define USBHSD_INTSTAT_EP5OUT_SHIFT              (10U)\r
22104 #define USBHSD_INTSTAT_EP5OUT(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP5OUT_SHIFT)) & USBHSD_INTSTAT_EP5OUT_MASK)\r
22105 #define USBHSD_INTSTAT_EP5IN_MASK                (0x800U)\r
22106 #define USBHSD_INTSTAT_EP5IN_SHIFT               (11U)\r
22107 #define USBHSD_INTSTAT_EP5IN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_EP5IN_SHIFT)) & USBHSD_INTSTAT_EP5IN_MASK)\r
22108 #define USBHSD_INTSTAT_FRAME_INT_MASK            (0x40000000U)\r
22109 #define USBHSD_INTSTAT_FRAME_INT_SHIFT           (30U)\r
22110 #define USBHSD_INTSTAT_FRAME_INT(x)              (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_FRAME_INT_SHIFT)) & USBHSD_INTSTAT_FRAME_INT_MASK)\r
22111 #define USBHSD_INTSTAT_DEV_INT_MASK              (0x80000000U)\r
22112 #define USBHSD_INTSTAT_DEV_INT_SHIFT             (31U)\r
22113 #define USBHSD_INTSTAT_DEV_INT(x)                (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSTAT_DEV_INT_SHIFT)) & USBHSD_INTSTAT_DEV_INT_MASK)\r
22114 /*! @} */\r
22115 \r
22116 /*! @name INTEN - USB interrupt enable register */\r
22117 /*! @{ */\r
22118 #define USBHSD_INTEN_EP_INT_EN_MASK              (0xFFFU)\r
22119 #define USBHSD_INTEN_EP_INT_EN_SHIFT             (0U)\r
22120 #define USBHSD_INTEN_EP_INT_EN(x)                (((uint32_t)(((uint32_t)(x)) << USBHSD_INTEN_EP_INT_EN_SHIFT)) & USBHSD_INTEN_EP_INT_EN_MASK)\r
22121 #define USBHSD_INTEN_FRAME_INT_EN_MASK           (0x40000000U)\r
22122 #define USBHSD_INTEN_FRAME_INT_EN_SHIFT          (30U)\r
22123 #define USBHSD_INTEN_FRAME_INT_EN(x)             (((uint32_t)(((uint32_t)(x)) << USBHSD_INTEN_FRAME_INT_EN_SHIFT)) & USBHSD_INTEN_FRAME_INT_EN_MASK)\r
22124 #define USBHSD_INTEN_DEV_INT_EN_MASK             (0x80000000U)\r
22125 #define USBHSD_INTEN_DEV_INT_EN_SHIFT            (31U)\r
22126 #define USBHSD_INTEN_DEV_INT_EN(x)               (((uint32_t)(((uint32_t)(x)) << USBHSD_INTEN_DEV_INT_EN_SHIFT)) & USBHSD_INTEN_DEV_INT_EN_MASK)\r
22127 /*! @} */\r
22128 \r
22129 /*! @name INTSETSTAT - USB set interrupt status register */\r
22130 /*! @{ */\r
22131 #define USBHSD_INTSETSTAT_EP_SET_INT_MASK        (0xFFFU)\r
22132 #define USBHSD_INTSETSTAT_EP_SET_INT_SHIFT       (0U)\r
22133 #define USBHSD_INTSETSTAT_EP_SET_INT(x)          (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSETSTAT_EP_SET_INT_SHIFT)) & USBHSD_INTSETSTAT_EP_SET_INT_MASK)\r
22134 #define USBHSD_INTSETSTAT_FRAME_SET_INT_MASK     (0x40000000U)\r
22135 #define USBHSD_INTSETSTAT_FRAME_SET_INT_SHIFT    (30U)\r
22136 #define USBHSD_INTSETSTAT_FRAME_SET_INT(x)       (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSETSTAT_FRAME_SET_INT_SHIFT)) & USBHSD_INTSETSTAT_FRAME_SET_INT_MASK)\r
22137 #define USBHSD_INTSETSTAT_DEV_SET_INT_MASK       (0x80000000U)\r
22138 #define USBHSD_INTSETSTAT_DEV_SET_INT_SHIFT      (31U)\r
22139 #define USBHSD_INTSETSTAT_DEV_SET_INT(x)         (((uint32_t)(((uint32_t)(x)) << USBHSD_INTSETSTAT_DEV_SET_INT_SHIFT)) & USBHSD_INTSETSTAT_DEV_SET_INT_MASK)\r
22140 /*! @} */\r
22141 \r
22142 /*! @name EPTOGGLE - USB Endpoint toggle register */\r
22143 /*! @{ */\r
22144 #define USBHSD_EPTOGGLE_TOGGLE_MASK              (0x3FFFFFFFU)\r
22145 #define USBHSD_EPTOGGLE_TOGGLE_SHIFT             (0U)\r
22146 #define USBHSD_EPTOGGLE_TOGGLE(x)                (((uint32_t)(((uint32_t)(x)) << USBHSD_EPTOGGLE_TOGGLE_SHIFT)) & USBHSD_EPTOGGLE_TOGGLE_MASK)\r
22147 /*! @} */\r
22148 \r
22149 /*! @name ULPIDEBUG - UTMI/ULPI debug register */\r
22150 /*! @{ */\r
22151 #define USBHSD_ULPIDEBUG_PHY_ADDR_MASK           (0xFFU)\r
22152 #define USBHSD_ULPIDEBUG_PHY_ADDR_SHIFT          (0U)\r
22153 #define USBHSD_ULPIDEBUG_PHY_ADDR(x)             (((uint32_t)(((uint32_t)(x)) << USBHSD_ULPIDEBUG_PHY_ADDR_SHIFT)) & USBHSD_ULPIDEBUG_PHY_ADDR_MASK)\r
22154 #define USBHSD_ULPIDEBUG_PHY_WDATA_MASK          (0xFF00U)\r
22155 #define USBHSD_ULPIDEBUG_PHY_WDATA_SHIFT         (8U)\r
22156 #define USBHSD_ULPIDEBUG_PHY_WDATA(x)            (((uint32_t)(((uint32_t)(x)) << USBHSD_ULPIDEBUG_PHY_WDATA_SHIFT)) & USBHSD_ULPIDEBUG_PHY_WDATA_MASK)\r
22157 #define USBHSD_ULPIDEBUG_PHY_RDATA_MASK          (0xFF0000U)\r
22158 #define USBHSD_ULPIDEBUG_PHY_RDATA_SHIFT         (16U)\r
22159 #define USBHSD_ULPIDEBUG_PHY_RDATA(x)            (((uint32_t)(((uint32_t)(x)) << USBHSD_ULPIDEBUG_PHY_RDATA_SHIFT)) & USBHSD_ULPIDEBUG_PHY_RDATA_MASK)\r
22160 #define USBHSD_ULPIDEBUG_PHY_RW_MASK             (0x1000000U)\r
22161 #define USBHSD_ULPIDEBUG_PHY_RW_SHIFT            (24U)\r
22162 #define USBHSD_ULPIDEBUG_PHY_RW(x)               (((uint32_t)(((uint32_t)(x)) << USBHSD_ULPIDEBUG_PHY_RW_SHIFT)) & USBHSD_ULPIDEBUG_PHY_RW_MASK)\r
22163 #define USBHSD_ULPIDEBUG_PHY_ACCESS_MASK         (0x2000000U)\r
22164 #define USBHSD_ULPIDEBUG_PHY_ACCESS_SHIFT        (25U)\r
22165 #define USBHSD_ULPIDEBUG_PHY_ACCESS(x)           (((uint32_t)(((uint32_t)(x)) << USBHSD_ULPIDEBUG_PHY_ACCESS_SHIFT)) & USBHSD_ULPIDEBUG_PHY_ACCESS_MASK)\r
22166 #define USBHSD_ULPIDEBUG_PHY_MODE_MASK           (0x80000000U)\r
22167 #define USBHSD_ULPIDEBUG_PHY_MODE_SHIFT          (31U)\r
22168 #define USBHSD_ULPIDEBUG_PHY_MODE(x)             (((uint32_t)(((uint32_t)(x)) << USBHSD_ULPIDEBUG_PHY_MODE_SHIFT)) & USBHSD_ULPIDEBUG_PHY_MODE_MASK)\r
22169 /*! @} */\r
22170 \r
22171 \r
22172 /*!\r
22173  * @}\r
22174  */ /* end of group USBHSD_Register_Masks */\r
22175 \r
22176 \r
22177 /* USBHSD - Peripheral instance base addresses */\r
22178 #if (__ARM_FEATURE_CMSE & 0x2)\r
22179   /** Peripheral USBHSD base address */\r
22180   #define USBHSD_BASE                              (0x50094000u)\r
22181   /** Peripheral USBHSD base address */\r
22182   #define USBHSD_BASE_NS                           (0x40094000u)\r
22183   /** Peripheral USBHSD base pointer */\r
22184   #define USBHSD                                   ((USBHSD_Type *)USBHSD_BASE)\r
22185   /** Peripheral USBHSD base pointer */\r
22186   #define USBHSD_NS                                ((USBHSD_Type *)USBHSD_BASE_NS)\r
22187   /** Array initializer of USBHSD peripheral base addresses */\r
22188   #define USBHSD_BASE_ADDRS                        { USBHSD_BASE }\r
22189   /** Array initializer of USBHSD peripheral base pointers */\r
22190   #define USBHSD_BASE_PTRS                         { USBHSD }\r
22191   /** Array initializer of USBHSD peripheral base addresses */\r
22192   #define USBHSD_BASE_ADDRS_NS                     { USBHSD_BASE_NS }\r
22193   /** Array initializer of USBHSD peripheral base pointers */\r
22194   #define USBHSD_BASE_PTRS_NS                      { USBHSD_NS }\r
22195 #else\r
22196   /** Peripheral USBHSD base address */\r
22197   #define USBHSD_BASE                              (0x40094000u)\r
22198   /** Peripheral USBHSD base pointer */\r
22199   #define USBHSD                                   ((USBHSD_Type *)USBHSD_BASE)\r
22200   /** Array initializer of USBHSD peripheral base addresses */\r
22201   #define USBHSD_BASE_ADDRS                        { USBHSD_BASE }\r
22202   /** Array initializer of USBHSD peripheral base pointers */\r
22203   #define USBHSD_BASE_PTRS                         { USBHSD }\r
22204 #endif\r
22205 /** Interrupt vectors for the USBHSD peripheral type */\r
22206 #define USBHSD_IRQS                              { USB1_IRQn }\r
22207 #define USBHSD_NEEDCLK_IRQS                      { USB1_NEEDCLK_IRQn }\r
22208 \r
22209 /*!\r
22210  * @}\r
22211  */ /* end of group USBHSD_Peripheral_Access_Layer */\r
22212 \r
22213 \r
22214 /* ----------------------------------------------------------------------------\r
22215    -- USBHSH Peripheral Access Layer\r
22216    ---------------------------------------------------------------------------- */\r
22217 \r
22218 /*!\r
22219  * @addtogroup USBHSH_Peripheral_Access_Layer USBHSH Peripheral Access Layer\r
22220  * @{\r
22221  */\r
22222 \r
22223 /** USBHSH - Register Layout Typedef */\r
22224 typedef struct {\r
22225   __I  uint32_t CAPLENGTH_CHIPID;                  /**< This register contains the offset value towards the start of the operational register space and the version number of the IP block, offset: 0x0 */\r
22226   __I  uint32_t HCSPARAMS;                         /**< Host Controller Structural Parameters, offset: 0x4 */\r
22227   __I  uint32_t HCCPARAMS;                         /**< Host Controller Capability Parameters, offset: 0x8 */\r
22228   __IO uint32_t FLADJ_FRINDEX;                     /**< Frame Length Adjustment, offset: 0xC */\r
22229   __IO uint32_t ATL_PTD_BASE_ADDR;                 /**< Memory base address where ATL PTD0 is stored, offset: 0x10 */\r
22230   __IO uint32_t ISO_PTD_BASE_ADDR;                 /**< Memory base address where ISO PTD0 is stored, offset: 0x14 */\r
22231   __IO uint32_t INT_PTD_BASE_ADDR;                 /**< Memory base address where INT PTD0 is stored, offset: 0x18 */\r
22232   __IO uint32_t DATA_PAYLOAD_BASE_ADDR;            /**< Memory base address that indicates the start of the data payload buffers, offset: 0x1C */\r
22233   __IO uint32_t USBCMD;                            /**< USB Command register, offset: 0x20 */\r
22234   __IO uint32_t USBSTS;                            /**< USB Interrupt Status register, offset: 0x24 */\r
22235   __IO uint32_t USBINTR;                           /**< USB Interrupt Enable register, offset: 0x28 */\r
22236   __IO uint32_t PORTSC1;                           /**< Port Status and Control register, offset: 0x2C */\r
22237   __IO uint32_t ATL_PTD_DONE_MAP;                  /**< Done map for each ATL PTD, offset: 0x30 */\r
22238   __IO uint32_t ATL_PTD_SKIP_MAP;                  /**< Skip map for each ATL PTD, offset: 0x34 */\r
22239   __IO uint32_t ISO_PTD_DONE_MAP;                  /**< Done map for each ISO PTD, offset: 0x38 */\r
22240   __IO uint32_t ISO_PTD_SKIP_MAP;                  /**< Skip map for each ISO PTD, offset: 0x3C */\r
22241   __IO uint32_t INT_PTD_DONE_MAP;                  /**< Done map for each INT PTD, offset: 0x40 */\r
22242   __IO uint32_t INT_PTD_SKIP_MAP;                  /**< Skip map for each INT PTD, offset: 0x44 */\r
22243   __IO uint32_t LAST_PTD_INUSE;                    /**< Marks the last PTD in the list for ISO, INT and ATL, offset: 0x48 */\r
22244   __IO uint32_t UTMIPLUS_ULPI_DEBUG;               /**< Register to read/write registers in the attached USB PHY, offset: 0x4C */\r
22245   __IO uint32_t PORTMODE;                          /**< Controls the port if it is attached to the host block or the device block, offset: 0x50 */\r
22246 } USBHSH_Type;\r
22247 \r
22248 /* ----------------------------------------------------------------------------\r
22249    -- USBHSH Register Masks\r
22250    ---------------------------------------------------------------------------- */\r
22251 \r
22252 /*!\r
22253  * @addtogroup USBHSH_Register_Masks USBHSH Register Masks\r
22254  * @{\r
22255  */\r
22256 \r
22257 /*! @name CAPLENGTH_CHIPID - This register contains the offset value towards the start of the operational register space and the version number of the IP block */\r
22258 /*! @{ */\r
22259 #define USBHSH_CAPLENGTH_CHIPID_CAPLENGTH_MASK   (0xFFU)\r
22260 #define USBHSH_CAPLENGTH_CHIPID_CAPLENGTH_SHIFT  (0U)\r
22261 #define USBHSH_CAPLENGTH_CHIPID_CAPLENGTH(x)     (((uint32_t)(((uint32_t)(x)) << USBHSH_CAPLENGTH_CHIPID_CAPLENGTH_SHIFT)) & USBHSH_CAPLENGTH_CHIPID_CAPLENGTH_MASK)\r
22262 #define USBHSH_CAPLENGTH_CHIPID_CHIPID_MASK      (0xFFFF0000U)\r
22263 #define USBHSH_CAPLENGTH_CHIPID_CHIPID_SHIFT     (16U)\r
22264 #define USBHSH_CAPLENGTH_CHIPID_CHIPID(x)        (((uint32_t)(((uint32_t)(x)) << USBHSH_CAPLENGTH_CHIPID_CHIPID_SHIFT)) & USBHSH_CAPLENGTH_CHIPID_CHIPID_MASK)\r
22265 /*! @} */\r
22266 \r
22267 /*! @name HCSPARAMS - Host Controller Structural Parameters */\r
22268 /*! @{ */\r
22269 #define USBHSH_HCSPARAMS_N_PORTS_MASK            (0xFU)\r
22270 #define USBHSH_HCSPARAMS_N_PORTS_SHIFT           (0U)\r
22271 #define USBHSH_HCSPARAMS_N_PORTS(x)              (((uint32_t)(((uint32_t)(x)) << USBHSH_HCSPARAMS_N_PORTS_SHIFT)) & USBHSH_HCSPARAMS_N_PORTS_MASK)\r
22272 #define USBHSH_HCSPARAMS_PPC_MASK                (0x10U)\r
22273 #define USBHSH_HCSPARAMS_PPC_SHIFT               (4U)\r
22274 #define USBHSH_HCSPARAMS_PPC(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSH_HCSPARAMS_PPC_SHIFT)) & USBHSH_HCSPARAMS_PPC_MASK)\r
22275 #define USBHSH_HCSPARAMS_P_INDICATOR_MASK        (0x10000U)\r
22276 #define USBHSH_HCSPARAMS_P_INDICATOR_SHIFT       (16U)\r
22277 #define USBHSH_HCSPARAMS_P_INDICATOR(x)          (((uint32_t)(((uint32_t)(x)) << USBHSH_HCSPARAMS_P_INDICATOR_SHIFT)) & USBHSH_HCSPARAMS_P_INDICATOR_MASK)\r
22278 /*! @} */\r
22279 \r
22280 /*! @name HCCPARAMS - Host Controller Capability Parameters */\r
22281 /*! @{ */\r
22282 #define USBHSH_HCCPARAMS_LPMC_MASK               (0x20000U)\r
22283 #define USBHSH_HCCPARAMS_LPMC_SHIFT              (17U)\r
22284 #define USBHSH_HCCPARAMS_LPMC(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSH_HCCPARAMS_LPMC_SHIFT)) & USBHSH_HCCPARAMS_LPMC_MASK)\r
22285 /*! @} */\r
22286 \r
22287 /*! @name FLADJ_FRINDEX - Frame Length Adjustment */\r
22288 /*! @{ */\r
22289 #define USBHSH_FLADJ_FRINDEX_FLADJ_MASK          (0x3FU)\r
22290 #define USBHSH_FLADJ_FRINDEX_FLADJ_SHIFT         (0U)\r
22291 #define USBHSH_FLADJ_FRINDEX_FLADJ(x)            (((uint32_t)(((uint32_t)(x)) << USBHSH_FLADJ_FRINDEX_FLADJ_SHIFT)) & USBHSH_FLADJ_FRINDEX_FLADJ_MASK)\r
22292 #define USBHSH_FLADJ_FRINDEX_FRINDEX_MASK        (0x3FFF0000U)\r
22293 #define USBHSH_FLADJ_FRINDEX_FRINDEX_SHIFT       (16U)\r
22294 #define USBHSH_FLADJ_FRINDEX_FRINDEX(x)          (((uint32_t)(((uint32_t)(x)) << USBHSH_FLADJ_FRINDEX_FRINDEX_SHIFT)) & USBHSH_FLADJ_FRINDEX_FRINDEX_MASK)\r
22295 /*! @} */\r
22296 \r
22297 /*! @name ATL_PTD_BASE_ADDR - Memory base address where ATL PTD0 is stored */\r
22298 /*! @{ */\r
22299 #define USBHSH_ATL_PTD_BASE_ADDR_ATL_CUR_MASK    (0x1F0U)\r
22300 #define USBHSH_ATL_PTD_BASE_ADDR_ATL_CUR_SHIFT   (4U)\r
22301 #define USBHSH_ATL_PTD_BASE_ADDR_ATL_CUR(x)      (((uint32_t)(((uint32_t)(x)) << USBHSH_ATL_PTD_BASE_ADDR_ATL_CUR_SHIFT)) & USBHSH_ATL_PTD_BASE_ADDR_ATL_CUR_MASK)\r
22302 #define USBHSH_ATL_PTD_BASE_ADDR_ATL_BASE_MASK   (0xFFFFFE00U)\r
22303 #define USBHSH_ATL_PTD_BASE_ADDR_ATL_BASE_SHIFT  (9U)\r
22304 #define USBHSH_ATL_PTD_BASE_ADDR_ATL_BASE(x)     (((uint32_t)(((uint32_t)(x)) << USBHSH_ATL_PTD_BASE_ADDR_ATL_BASE_SHIFT)) & USBHSH_ATL_PTD_BASE_ADDR_ATL_BASE_MASK)\r
22305 /*! @} */\r
22306 \r
22307 /*! @name ISO_PTD_BASE_ADDR - Memory base address where ISO PTD0 is stored */\r
22308 /*! @{ */\r
22309 #define USBHSH_ISO_PTD_BASE_ADDR_ISO_FIRST_MASK  (0x3E0U)\r
22310 #define USBHSH_ISO_PTD_BASE_ADDR_ISO_FIRST_SHIFT (5U)\r
22311 #define USBHSH_ISO_PTD_BASE_ADDR_ISO_FIRST(x)    (((uint32_t)(((uint32_t)(x)) << USBHSH_ISO_PTD_BASE_ADDR_ISO_FIRST_SHIFT)) & USBHSH_ISO_PTD_BASE_ADDR_ISO_FIRST_MASK)\r
22312 #define USBHSH_ISO_PTD_BASE_ADDR_ISO_BASE_MASK   (0xFFFFFC00U)\r
22313 #define USBHSH_ISO_PTD_BASE_ADDR_ISO_BASE_SHIFT  (10U)\r
22314 #define USBHSH_ISO_PTD_BASE_ADDR_ISO_BASE(x)     (((uint32_t)(((uint32_t)(x)) << USBHSH_ISO_PTD_BASE_ADDR_ISO_BASE_SHIFT)) & USBHSH_ISO_PTD_BASE_ADDR_ISO_BASE_MASK)\r
22315 /*! @} */\r
22316 \r
22317 /*! @name INT_PTD_BASE_ADDR - Memory base address where INT PTD0 is stored */\r
22318 /*! @{ */\r
22319 #define USBHSH_INT_PTD_BASE_ADDR_INT_FIRST_MASK  (0x3E0U)\r
22320 #define USBHSH_INT_PTD_BASE_ADDR_INT_FIRST_SHIFT (5U)\r
22321 #define USBHSH_INT_PTD_BASE_ADDR_INT_FIRST(x)    (((uint32_t)(((uint32_t)(x)) << USBHSH_INT_PTD_BASE_ADDR_INT_FIRST_SHIFT)) & USBHSH_INT_PTD_BASE_ADDR_INT_FIRST_MASK)\r
22322 #define USBHSH_INT_PTD_BASE_ADDR_INT_BASE_MASK   (0xFFFFFC00U)\r
22323 #define USBHSH_INT_PTD_BASE_ADDR_INT_BASE_SHIFT  (10U)\r
22324 #define USBHSH_INT_PTD_BASE_ADDR_INT_BASE(x)     (((uint32_t)(((uint32_t)(x)) << USBHSH_INT_PTD_BASE_ADDR_INT_BASE_SHIFT)) & USBHSH_INT_PTD_BASE_ADDR_INT_BASE_MASK)\r
22325 /*! @} */\r
22326 \r
22327 /*! @name DATA_PAYLOAD_BASE_ADDR - Memory base address that indicates the start of the data payload buffers */\r
22328 /*! @{ */\r
22329 #define USBHSH_DATA_PAYLOAD_BASE_ADDR_DAT_BASE_MASK (0xFFFF0000U)\r
22330 #define USBHSH_DATA_PAYLOAD_BASE_ADDR_DAT_BASE_SHIFT (16U)\r
22331 #define USBHSH_DATA_PAYLOAD_BASE_ADDR_DAT_BASE(x) (((uint32_t)(((uint32_t)(x)) << USBHSH_DATA_PAYLOAD_BASE_ADDR_DAT_BASE_SHIFT)) & USBHSH_DATA_PAYLOAD_BASE_ADDR_DAT_BASE_MASK)\r
22332 /*! @} */\r
22333 \r
22334 /*! @name USBCMD - USB Command register */\r
22335 /*! @{ */\r
22336 #define USBHSH_USBCMD_RS_MASK                    (0x1U)\r
22337 #define USBHSH_USBCMD_RS_SHIFT                   (0U)\r
22338 #define USBHSH_USBCMD_RS(x)                      (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_RS_SHIFT)) & USBHSH_USBCMD_RS_MASK)\r
22339 #define USBHSH_USBCMD_HCRESET_MASK               (0x2U)\r
22340 #define USBHSH_USBCMD_HCRESET_SHIFT              (1U)\r
22341 #define USBHSH_USBCMD_HCRESET(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_HCRESET_SHIFT)) & USBHSH_USBCMD_HCRESET_MASK)\r
22342 #define USBHSH_USBCMD_FLS_MASK                   (0xCU)\r
22343 #define USBHSH_USBCMD_FLS_SHIFT                  (2U)\r
22344 #define USBHSH_USBCMD_FLS(x)                     (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_FLS_SHIFT)) & USBHSH_USBCMD_FLS_MASK)\r
22345 #define USBHSH_USBCMD_LHCR_MASK                  (0x80U)\r
22346 #define USBHSH_USBCMD_LHCR_SHIFT                 (7U)\r
22347 #define USBHSH_USBCMD_LHCR(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_LHCR_SHIFT)) & USBHSH_USBCMD_LHCR_MASK)\r
22348 #define USBHSH_USBCMD_ATL_EN_MASK                (0x100U)\r
22349 #define USBHSH_USBCMD_ATL_EN_SHIFT               (8U)\r
22350 #define USBHSH_USBCMD_ATL_EN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_ATL_EN_SHIFT)) & USBHSH_USBCMD_ATL_EN_MASK)\r
22351 #define USBHSH_USBCMD_ISO_EN_MASK                (0x200U)\r
22352 #define USBHSH_USBCMD_ISO_EN_SHIFT               (9U)\r
22353 #define USBHSH_USBCMD_ISO_EN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_ISO_EN_SHIFT)) & USBHSH_USBCMD_ISO_EN_MASK)\r
22354 #define USBHSH_USBCMD_INT_EN_MASK                (0x400U)\r
22355 #define USBHSH_USBCMD_INT_EN_SHIFT               (10U)\r
22356 #define USBHSH_USBCMD_INT_EN(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_INT_EN_SHIFT)) & USBHSH_USBCMD_INT_EN_MASK)\r
22357 #define USBHSH_USBCMD_HIRD_MASK                  (0xF000000U)\r
22358 #define USBHSH_USBCMD_HIRD_SHIFT                 (24U)\r
22359 #define USBHSH_USBCMD_HIRD(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_HIRD_SHIFT)) & USBHSH_USBCMD_HIRD_MASK)\r
22360 #define USBHSH_USBCMD_LPM_RWU_MASK               (0x10000000U)\r
22361 #define USBHSH_USBCMD_LPM_RWU_SHIFT              (28U)\r
22362 #define USBHSH_USBCMD_LPM_RWU(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSH_USBCMD_LPM_RWU_SHIFT)) & USBHSH_USBCMD_LPM_RWU_MASK)\r
22363 /*! @} */\r
22364 \r
22365 /*! @name USBSTS - USB Interrupt Status register */\r
22366 /*! @{ */\r
22367 #define USBHSH_USBSTS_PCD_MASK                   (0x4U)\r
22368 #define USBHSH_USBSTS_PCD_SHIFT                  (2U)\r
22369 #define USBHSH_USBSTS_PCD(x)                     (((uint32_t)(((uint32_t)(x)) << USBHSH_USBSTS_PCD_SHIFT)) & USBHSH_USBSTS_PCD_MASK)\r
22370 #define USBHSH_USBSTS_FLR_MASK                   (0x8U)\r
22371 #define USBHSH_USBSTS_FLR_SHIFT                  (3U)\r
22372 #define USBHSH_USBSTS_FLR(x)                     (((uint32_t)(((uint32_t)(x)) << USBHSH_USBSTS_FLR_SHIFT)) & USBHSH_USBSTS_FLR_MASK)\r
22373 #define USBHSH_USBSTS_ATL_IRQ_MASK               (0x10000U)\r
22374 #define USBHSH_USBSTS_ATL_IRQ_SHIFT              (16U)\r
22375 #define USBHSH_USBSTS_ATL_IRQ(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSH_USBSTS_ATL_IRQ_SHIFT)) & USBHSH_USBSTS_ATL_IRQ_MASK)\r
22376 #define USBHSH_USBSTS_ISO_IRQ_MASK               (0x20000U)\r
22377 #define USBHSH_USBSTS_ISO_IRQ_SHIFT              (17U)\r
22378 #define USBHSH_USBSTS_ISO_IRQ(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSH_USBSTS_ISO_IRQ_SHIFT)) & USBHSH_USBSTS_ISO_IRQ_MASK)\r
22379 #define USBHSH_USBSTS_INT_IRQ_MASK               (0x40000U)\r
22380 #define USBHSH_USBSTS_INT_IRQ_SHIFT              (18U)\r
22381 #define USBHSH_USBSTS_INT_IRQ(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSH_USBSTS_INT_IRQ_SHIFT)) & USBHSH_USBSTS_INT_IRQ_MASK)\r
22382 #define USBHSH_USBSTS_SOF_IRQ_MASK               (0x80000U)\r
22383 #define USBHSH_USBSTS_SOF_IRQ_SHIFT              (19U)\r
22384 #define USBHSH_USBSTS_SOF_IRQ(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSH_USBSTS_SOF_IRQ_SHIFT)) & USBHSH_USBSTS_SOF_IRQ_MASK)\r
22385 /*! @} */\r
22386 \r
22387 /*! @name USBINTR - USB Interrupt Enable register */\r
22388 /*! @{ */\r
22389 #define USBHSH_USBINTR_PCDE_MASK                 (0x4U)\r
22390 #define USBHSH_USBINTR_PCDE_SHIFT                (2U)\r
22391 #define USBHSH_USBINTR_PCDE(x)                   (((uint32_t)(((uint32_t)(x)) << USBHSH_USBINTR_PCDE_SHIFT)) & USBHSH_USBINTR_PCDE_MASK)\r
22392 #define USBHSH_USBINTR_FLRE_MASK                 (0x8U)\r
22393 #define USBHSH_USBINTR_FLRE_SHIFT                (3U)\r
22394 #define USBHSH_USBINTR_FLRE(x)                   (((uint32_t)(((uint32_t)(x)) << USBHSH_USBINTR_FLRE_SHIFT)) & USBHSH_USBINTR_FLRE_MASK)\r
22395 #define USBHSH_USBINTR_ATL_IRQ_E_MASK            (0x10000U)\r
22396 #define USBHSH_USBINTR_ATL_IRQ_E_SHIFT           (16U)\r
22397 #define USBHSH_USBINTR_ATL_IRQ_E(x)              (((uint32_t)(((uint32_t)(x)) << USBHSH_USBINTR_ATL_IRQ_E_SHIFT)) & USBHSH_USBINTR_ATL_IRQ_E_MASK)\r
22398 #define USBHSH_USBINTR_ISO_IRQ_E_MASK            (0x20000U)\r
22399 #define USBHSH_USBINTR_ISO_IRQ_E_SHIFT           (17U)\r
22400 #define USBHSH_USBINTR_ISO_IRQ_E(x)              (((uint32_t)(((uint32_t)(x)) << USBHSH_USBINTR_ISO_IRQ_E_SHIFT)) & USBHSH_USBINTR_ISO_IRQ_E_MASK)\r
22401 #define USBHSH_USBINTR_INT_IRQ_E_MASK            (0x40000U)\r
22402 #define USBHSH_USBINTR_INT_IRQ_E_SHIFT           (18U)\r
22403 #define USBHSH_USBINTR_INT_IRQ_E(x)              (((uint32_t)(((uint32_t)(x)) << USBHSH_USBINTR_INT_IRQ_E_SHIFT)) & USBHSH_USBINTR_INT_IRQ_E_MASK)\r
22404 #define USBHSH_USBINTR_SOF_E_MASK                (0x80000U)\r
22405 #define USBHSH_USBINTR_SOF_E_SHIFT               (19U)\r
22406 #define USBHSH_USBINTR_SOF_E(x)                  (((uint32_t)(((uint32_t)(x)) << USBHSH_USBINTR_SOF_E_SHIFT)) & USBHSH_USBINTR_SOF_E_MASK)\r
22407 /*! @} */\r
22408 \r
22409 /*! @name PORTSC1 - Port Status and Control register */\r
22410 /*! @{ */\r
22411 #define USBHSH_PORTSC1_CCS_MASK                  (0x1U)\r
22412 #define USBHSH_PORTSC1_CCS_SHIFT                 (0U)\r
22413 #define USBHSH_PORTSC1_CCS(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_CCS_SHIFT)) & USBHSH_PORTSC1_CCS_MASK)\r
22414 #define USBHSH_PORTSC1_CSC_MASK                  (0x2U)\r
22415 #define USBHSH_PORTSC1_CSC_SHIFT                 (1U)\r
22416 #define USBHSH_PORTSC1_CSC(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_CSC_SHIFT)) & USBHSH_PORTSC1_CSC_MASK)\r
22417 #define USBHSH_PORTSC1_PED_MASK                  (0x4U)\r
22418 #define USBHSH_PORTSC1_PED_SHIFT                 (2U)\r
22419 #define USBHSH_PORTSC1_PED(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_PED_SHIFT)) & USBHSH_PORTSC1_PED_MASK)\r
22420 #define USBHSH_PORTSC1_PEDC_MASK                 (0x8U)\r
22421 #define USBHSH_PORTSC1_PEDC_SHIFT                (3U)\r
22422 #define USBHSH_PORTSC1_PEDC(x)                   (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_PEDC_SHIFT)) & USBHSH_PORTSC1_PEDC_MASK)\r
22423 #define USBHSH_PORTSC1_OCA_MASK                  (0x10U)\r
22424 #define USBHSH_PORTSC1_OCA_SHIFT                 (4U)\r
22425 #define USBHSH_PORTSC1_OCA(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_OCA_SHIFT)) & USBHSH_PORTSC1_OCA_MASK)\r
22426 #define USBHSH_PORTSC1_OCC_MASK                  (0x20U)\r
22427 #define USBHSH_PORTSC1_OCC_SHIFT                 (5U)\r
22428 #define USBHSH_PORTSC1_OCC(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_OCC_SHIFT)) & USBHSH_PORTSC1_OCC_MASK)\r
22429 #define USBHSH_PORTSC1_FPR_MASK                  (0x40U)\r
22430 #define USBHSH_PORTSC1_FPR_SHIFT                 (6U)\r
22431 #define USBHSH_PORTSC1_FPR(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_FPR_SHIFT)) & USBHSH_PORTSC1_FPR_MASK)\r
22432 #define USBHSH_PORTSC1_SUSP_MASK                 (0x80U)\r
22433 #define USBHSH_PORTSC1_SUSP_SHIFT                (7U)\r
22434 #define USBHSH_PORTSC1_SUSP(x)                   (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_SUSP_SHIFT)) & USBHSH_PORTSC1_SUSP_MASK)\r
22435 #define USBHSH_PORTSC1_PR_MASK                   (0x100U)\r
22436 #define USBHSH_PORTSC1_PR_SHIFT                  (8U)\r
22437 #define USBHSH_PORTSC1_PR(x)                     (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_PR_SHIFT)) & USBHSH_PORTSC1_PR_MASK)\r
22438 #define USBHSH_PORTSC1_SUS_L1_MASK               (0x200U)\r
22439 #define USBHSH_PORTSC1_SUS_L1_SHIFT              (9U)\r
22440 #define USBHSH_PORTSC1_SUS_L1(x)                 (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_SUS_L1_SHIFT)) & USBHSH_PORTSC1_SUS_L1_MASK)\r
22441 #define USBHSH_PORTSC1_LS_MASK                   (0xC00U)\r
22442 #define USBHSH_PORTSC1_LS_SHIFT                  (10U)\r
22443 #define USBHSH_PORTSC1_LS(x)                     (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_LS_SHIFT)) & USBHSH_PORTSC1_LS_MASK)\r
22444 #define USBHSH_PORTSC1_PP_MASK                   (0x1000U)\r
22445 #define USBHSH_PORTSC1_PP_SHIFT                  (12U)\r
22446 #define USBHSH_PORTSC1_PP(x)                     (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_PP_SHIFT)) & USBHSH_PORTSC1_PP_MASK)\r
22447 #define USBHSH_PORTSC1_PIC_MASK                  (0xC000U)\r
22448 #define USBHSH_PORTSC1_PIC_SHIFT                 (14U)\r
22449 #define USBHSH_PORTSC1_PIC(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_PIC_SHIFT)) & USBHSH_PORTSC1_PIC_MASK)\r
22450 #define USBHSH_PORTSC1_PTC_MASK                  (0xF0000U)\r
22451 #define USBHSH_PORTSC1_PTC_SHIFT                 (16U)\r
22452 #define USBHSH_PORTSC1_PTC(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_PTC_SHIFT)) & USBHSH_PORTSC1_PTC_MASK)\r
22453 #define USBHSH_PORTSC1_PSPD_MASK                 (0x300000U)\r
22454 #define USBHSH_PORTSC1_PSPD_SHIFT                (20U)\r
22455 #define USBHSH_PORTSC1_PSPD(x)                   (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_PSPD_SHIFT)) & USBHSH_PORTSC1_PSPD_MASK)\r
22456 #define USBHSH_PORTSC1_WOO_MASK                  (0x400000U)\r
22457 #define USBHSH_PORTSC1_WOO_SHIFT                 (22U)\r
22458 #define USBHSH_PORTSC1_WOO(x)                    (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_WOO_SHIFT)) & USBHSH_PORTSC1_WOO_MASK)\r
22459 #define USBHSH_PORTSC1_SUS_STAT_MASK             (0x1800000U)\r
22460 #define USBHSH_PORTSC1_SUS_STAT_SHIFT            (23U)\r
22461 #define USBHSH_PORTSC1_SUS_STAT(x)               (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_SUS_STAT_SHIFT)) & USBHSH_PORTSC1_SUS_STAT_MASK)\r
22462 #define USBHSH_PORTSC1_DEV_ADD_MASK              (0xFE000000U)\r
22463 #define USBHSH_PORTSC1_DEV_ADD_SHIFT             (25U)\r
22464 #define USBHSH_PORTSC1_DEV_ADD(x)                (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTSC1_DEV_ADD_SHIFT)) & USBHSH_PORTSC1_DEV_ADD_MASK)\r
22465 /*! @} */\r
22466 \r
22467 /*! @name ATL_PTD_DONE_MAP - Done map for each ATL PTD */\r
22468 /*! @{ */\r
22469 #define USBHSH_ATL_PTD_DONE_MAP_ATL_DONE_MASK    (0xFFFFFFFFU)\r
22470 #define USBHSH_ATL_PTD_DONE_MAP_ATL_DONE_SHIFT   (0U)\r
22471 #define USBHSH_ATL_PTD_DONE_MAP_ATL_DONE(x)      (((uint32_t)(((uint32_t)(x)) << USBHSH_ATL_PTD_DONE_MAP_ATL_DONE_SHIFT)) & USBHSH_ATL_PTD_DONE_MAP_ATL_DONE_MASK)\r
22472 /*! @} */\r
22473 \r
22474 /*! @name ATL_PTD_SKIP_MAP - Skip map for each ATL PTD */\r
22475 /*! @{ */\r
22476 #define USBHSH_ATL_PTD_SKIP_MAP_ATL_SKIP_MASK    (0xFFFFFFFFU)\r
22477 #define USBHSH_ATL_PTD_SKIP_MAP_ATL_SKIP_SHIFT   (0U)\r
22478 #define USBHSH_ATL_PTD_SKIP_MAP_ATL_SKIP(x)      (((uint32_t)(((uint32_t)(x)) << USBHSH_ATL_PTD_SKIP_MAP_ATL_SKIP_SHIFT)) & USBHSH_ATL_PTD_SKIP_MAP_ATL_SKIP_MASK)\r
22479 /*! @} */\r
22480 \r
22481 /*! @name ISO_PTD_DONE_MAP - Done map for each ISO PTD */\r
22482 /*! @{ */\r
22483 #define USBHSH_ISO_PTD_DONE_MAP_ISO_DONE_MASK    (0xFFFFFFFFU)\r
22484 #define USBHSH_ISO_PTD_DONE_MAP_ISO_DONE_SHIFT   (0U)\r
22485 #define USBHSH_ISO_PTD_DONE_MAP_ISO_DONE(x)      (((uint32_t)(((uint32_t)(x)) << USBHSH_ISO_PTD_DONE_MAP_ISO_DONE_SHIFT)) & USBHSH_ISO_PTD_DONE_MAP_ISO_DONE_MASK)\r
22486 /*! @} */\r
22487 \r
22488 /*! @name ISO_PTD_SKIP_MAP - Skip map for each ISO PTD */\r
22489 /*! @{ */\r
22490 #define USBHSH_ISO_PTD_SKIP_MAP_ISO_SKIP_MASK    (0xFFFFFFFFU)\r
22491 #define USBHSH_ISO_PTD_SKIP_MAP_ISO_SKIP_SHIFT   (0U)\r
22492 #define USBHSH_ISO_PTD_SKIP_MAP_ISO_SKIP(x)      (((uint32_t)(((uint32_t)(x)) << USBHSH_ISO_PTD_SKIP_MAP_ISO_SKIP_SHIFT)) & USBHSH_ISO_PTD_SKIP_MAP_ISO_SKIP_MASK)\r
22493 /*! @} */\r
22494 \r
22495 /*! @name INT_PTD_DONE_MAP - Done map for each INT PTD */\r
22496 /*! @{ */\r
22497 #define USBHSH_INT_PTD_DONE_MAP_INT_DONE_MASK    (0xFFFFFFFFU)\r
22498 #define USBHSH_INT_PTD_DONE_MAP_INT_DONE_SHIFT   (0U)\r
22499 #define USBHSH_INT_PTD_DONE_MAP_INT_DONE(x)      (((uint32_t)(((uint32_t)(x)) << USBHSH_INT_PTD_DONE_MAP_INT_DONE_SHIFT)) & USBHSH_INT_PTD_DONE_MAP_INT_DONE_MASK)\r
22500 /*! @} */\r
22501 \r
22502 /*! @name INT_PTD_SKIP_MAP - Skip map for each INT PTD */\r
22503 /*! @{ */\r
22504 #define USBHSH_INT_PTD_SKIP_MAP_INT_SKIP_MASK    (0xFFFFFFFFU)\r
22505 #define USBHSH_INT_PTD_SKIP_MAP_INT_SKIP_SHIFT   (0U)\r
22506 #define USBHSH_INT_PTD_SKIP_MAP_INT_SKIP(x)      (((uint32_t)(((uint32_t)(x)) << USBHSH_INT_PTD_SKIP_MAP_INT_SKIP_SHIFT)) & USBHSH_INT_PTD_SKIP_MAP_INT_SKIP_MASK)\r
22507 /*! @} */\r
22508 \r
22509 /*! @name LAST_PTD_INUSE - Marks the last PTD in the list for ISO, INT and ATL */\r
22510 /*! @{ */\r
22511 #define USBHSH_LAST_PTD_INUSE_ATL_LAST_MASK      (0x1FU)\r
22512 #define USBHSH_LAST_PTD_INUSE_ATL_LAST_SHIFT     (0U)\r
22513 #define USBHSH_LAST_PTD_INUSE_ATL_LAST(x)        (((uint32_t)(((uint32_t)(x)) << USBHSH_LAST_PTD_INUSE_ATL_LAST_SHIFT)) & USBHSH_LAST_PTD_INUSE_ATL_LAST_MASK)\r
22514 #define USBHSH_LAST_PTD_INUSE_ISO_LAST_MASK      (0x1F00U)\r
22515 #define USBHSH_LAST_PTD_INUSE_ISO_LAST_SHIFT     (8U)\r
22516 #define USBHSH_LAST_PTD_INUSE_ISO_LAST(x)        (((uint32_t)(((uint32_t)(x)) << USBHSH_LAST_PTD_INUSE_ISO_LAST_SHIFT)) & USBHSH_LAST_PTD_INUSE_ISO_LAST_MASK)\r
22517 #define USBHSH_LAST_PTD_INUSE_INT_LAST_MASK      (0x1F0000U)\r
22518 #define USBHSH_LAST_PTD_INUSE_INT_LAST_SHIFT     (16U)\r
22519 #define USBHSH_LAST_PTD_INUSE_INT_LAST(x)        (((uint32_t)(((uint32_t)(x)) << USBHSH_LAST_PTD_INUSE_INT_LAST_SHIFT)) & USBHSH_LAST_PTD_INUSE_INT_LAST_MASK)\r
22520 /*! @} */\r
22521 \r
22522 /*! @name UTMIPLUS_ULPI_DEBUG - Register to read/write registers in the attached USB PHY */\r
22523 /*! @{ */\r
22524 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ADDR_MASK (0xFFU)\r
22525 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ADDR_SHIFT (0U)\r
22526 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ADDR(x)   (((uint32_t)(((uint32_t)(x)) << USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ADDR_SHIFT)) & USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ADDR_MASK)\r
22527 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_WDATA_MASK (0xFF00U)\r
22528 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_WDATA_SHIFT (8U)\r
22529 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_WDATA(x)  (((uint32_t)(((uint32_t)(x)) << USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_WDATA_SHIFT)) & USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_WDATA_MASK)\r
22530 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RDATA_MASK (0xFF0000U)\r
22531 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RDATA_SHIFT (16U)\r
22532 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RDATA(x)  (((uint32_t)(((uint32_t)(x)) << USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RDATA_SHIFT)) & USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RDATA_MASK)\r
22533 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RW_MASK   (0x1000000U)\r
22534 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RW_SHIFT  (24U)\r
22535 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RW(x)     (((uint32_t)(((uint32_t)(x)) << USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RW_SHIFT)) & USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_RW_MASK)\r
22536 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ACCESS_MASK (0x2000000U)\r
22537 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ACCESS_SHIFT (25U)\r
22538 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ACCESS(x) (((uint32_t)(((uint32_t)(x)) << USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ACCESS_SHIFT)) & USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_ACCESS_MASK)\r
22539 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_MODE_MASK (0x80000000U)\r
22540 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_MODE_SHIFT (31U)\r
22541 #define USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_MODE(x)   (((uint32_t)(((uint32_t)(x)) << USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_MODE_SHIFT)) & USBHSH_UTMIPLUS_ULPI_DEBUG_PHY_MODE_MASK)\r
22542 /*! @} */\r
22543 \r
22544 /*! @name PORTMODE - Controls the port if it is attached to the host block or the device block */\r
22545 /*! @{ */\r
22546 #define USBHSH_PORTMODE_ID0_MASK                 (0x1U)\r
22547 #define USBHSH_PORTMODE_ID0_SHIFT                (0U)\r
22548 #define USBHSH_PORTMODE_ID0(x)                   (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTMODE_ID0_SHIFT)) & USBHSH_PORTMODE_ID0_MASK)\r
22549 #define USBHSH_PORTMODE_ID0_EN_MASK              (0x100U)\r
22550 #define USBHSH_PORTMODE_ID0_EN_SHIFT             (8U)\r
22551 #define USBHSH_PORTMODE_ID0_EN(x)                (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTMODE_ID0_EN_SHIFT)) & USBHSH_PORTMODE_ID0_EN_MASK)\r
22552 #define USBHSH_PORTMODE_DEV_ENABLE_MASK          (0x10000U)\r
22553 #define USBHSH_PORTMODE_DEV_ENABLE_SHIFT         (16U)\r
22554 #define USBHSH_PORTMODE_DEV_ENABLE(x)            (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTMODE_DEV_ENABLE_SHIFT)) & USBHSH_PORTMODE_DEV_ENABLE_MASK)\r
22555 #define USBHSH_PORTMODE_SW_CTRL_PDCOM_MASK       (0x40000U)\r
22556 #define USBHSH_PORTMODE_SW_CTRL_PDCOM_SHIFT      (18U)\r
22557 #define USBHSH_PORTMODE_SW_CTRL_PDCOM(x)         (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTMODE_SW_CTRL_PDCOM_SHIFT)) & USBHSH_PORTMODE_SW_CTRL_PDCOM_MASK)\r
22558 #define USBHSH_PORTMODE_SW_PDCOM_MASK            (0x80000U)\r
22559 #define USBHSH_PORTMODE_SW_PDCOM_SHIFT           (19U)\r
22560 #define USBHSH_PORTMODE_SW_PDCOM(x)              (((uint32_t)(((uint32_t)(x)) << USBHSH_PORTMODE_SW_PDCOM_SHIFT)) & USBHSH_PORTMODE_SW_PDCOM_MASK)\r
22561 /*! @} */\r
22562 \r
22563 \r
22564 /*!\r
22565  * @}\r
22566  */ /* end of group USBHSH_Register_Masks */\r
22567 \r
22568 \r
22569 /* USBHSH - Peripheral instance base addresses */\r
22570 #if (__ARM_FEATURE_CMSE & 0x2)\r
22571   /** Peripheral USBHSH base address */\r
22572   #define USBHSH_BASE                              (0x500A3000u)\r
22573   /** Peripheral USBHSH base address */\r
22574   #define USBHSH_BASE_NS                           (0x400A3000u)\r
22575   /** Peripheral USBHSH base pointer */\r
22576   #define USBHSH                                   ((USBHSH_Type *)USBHSH_BASE)\r
22577   /** Peripheral USBHSH base pointer */\r
22578   #define USBHSH_NS                                ((USBHSH_Type *)USBHSH_BASE_NS)\r
22579   /** Array initializer of USBHSH peripheral base addresses */\r
22580   #define USBHSH_BASE_ADDRS                        { USBHSH_BASE }\r
22581   /** Array initializer of USBHSH peripheral base pointers */\r
22582   #define USBHSH_BASE_PTRS                         { USBHSH }\r
22583   /** Array initializer of USBHSH peripheral base addresses */\r
22584   #define USBHSH_BASE_ADDRS_NS                     { USBHSH_BASE_NS }\r
22585   /** Array initializer of USBHSH peripheral base pointers */\r
22586   #define USBHSH_BASE_PTRS_NS                      { USBHSH_NS }\r
22587 #else\r
22588   /** Peripheral USBHSH base address */\r
22589   #define USBHSH_BASE                              (0x400A3000u)\r
22590   /** Peripheral USBHSH base pointer */\r
22591   #define USBHSH                                   ((USBHSH_Type *)USBHSH_BASE)\r
22592   /** Array initializer of USBHSH peripheral base addresses */\r
22593   #define USBHSH_BASE_ADDRS                        { USBHSH_BASE }\r
22594   /** Array initializer of USBHSH peripheral base pointers */\r
22595   #define USBHSH_BASE_PTRS                         { USBHSH }\r
22596 #endif\r
22597 /** Interrupt vectors for the USBHSH peripheral type */\r
22598 #define USBHSH_IRQS                              { USB1_IRQn }\r
22599 #define USBHSH_NEEDCLK_IRQS                      { USB1_NEEDCLK_IRQn }\r
22600 \r
22601 /*!\r
22602  * @}\r
22603  */ /* end of group USBHSH_Peripheral_Access_Layer */\r
22604 \r
22605 \r
22606 /* ----------------------------------------------------------------------------\r
22607    -- USBPHY Peripheral Access Layer\r
22608    ---------------------------------------------------------------------------- */\r
22609 \r
22610 /*!\r
22611  * @addtogroup USBPHY_Peripheral_Access_Layer USBPHY Peripheral Access Layer\r
22612  * @{\r
22613  */\r
22614 \r
22615 /** USBPHY - Register Layout Typedef */\r
22616 typedef struct {\r
22617   __IO uint32_t PWD;                               /**< USB PHY Power-Down Register, offset: 0x0 */\r
22618   __IO uint32_t PWD_SET;                           /**< USB PHY Power-Down Register, offset: 0x4 */\r
22619   __IO uint32_t PWD_CLR;                           /**< USB PHY Power-Down Register, offset: 0x8 */\r
22620   __IO uint32_t PWD_TOG;                           /**< USB PHY Power-Down Register, offset: 0xC */\r
22621   __IO uint32_t TX;                                /**< USB PHY Transmitter Control Register, offset: 0x10 */\r
22622   __IO uint32_t TX_SET;                            /**< USB PHY Transmitter Control Register, offset: 0x14 */\r
22623   __IO uint32_t TX_CLR;                            /**< USB PHY Transmitter Control Register, offset: 0x18 */\r
22624   __IO uint32_t TX_TOG;                            /**< USB PHY Transmitter Control Register, offset: 0x1C */\r
22625   __IO uint32_t RX;                                /**< USB PHY Receiver Control Register, offset: 0x20 */\r
22626   __IO uint32_t RX_SET;                            /**< USB PHY Receiver Control Register, offset: 0x24 */\r
22627   __IO uint32_t RX_CLR;                            /**< USB PHY Receiver Control Register, offset: 0x28 */\r
22628   __IO uint32_t RX_TOG;                            /**< USB PHY Receiver Control Register, offset: 0x2C */\r
22629   __IO uint32_t CTRL;                              /**< USB PHY General Control Register, offset: 0x30 */\r
22630   __IO uint32_t CTRL_SET;                          /**< USB PHY General Control Register, offset: 0x34 */\r
22631   __IO uint32_t CTRL_CLR;                          /**< USB PHY General Control Register, offset: 0x38 */\r
22632   __IO uint32_t CTRL_TOG;                          /**< USB PHY General Control Register, offset: 0x3C */\r
22633   __IO uint32_t STATUS;                            /**< USB PHY Status Register, offset: 0x40 */\r
22634        uint8_t RESERVED_0[12];\r
22635   __IO uint32_t DEBUG0;                            /**< USB PHY Debug Register 0, offset: 0x50 */\r
22636   __IO uint32_t DEBUG0_SET;                        /**< USB PHY Debug Register 0, offset: 0x54 */\r
22637   __IO uint32_t DEBUG0_CLR;                        /**< USB PHY Debug Register 0, offset: 0x58 */\r
22638   __IO uint32_t DEBUG0_TOG;                        /**< USB PHY Debug Register 0, offset: 0x5C */\r
22639        uint8_t RESERVED_1[16];\r
22640   __IO uint32_t DEBUG1;                            /**< UTMI Debug Status Register 1, offset: 0x70 */\r
22641   __IO uint32_t DEBUG1_SET;                        /**< UTMI Debug Status Register 1, offset: 0x74 */\r
22642   __IO uint32_t DEBUG1_CLR;                        /**< UTMI Debug Status Register 1, offset: 0x78 */\r
22643   __IO uint32_t DEBUG1_TOG;                        /**< UTMI Debug Status Register 1, offset: 0x7C */\r
22644   __I  uint32_t VERSION;                           /**< UTMI RTL Version, offset: 0x80 */\r
22645        uint8_t RESERVED_2[28];\r
22646   __IO uint32_t PLL_SIC;                           /**< USB PHY PLL Control/Status Register, offset: 0xA0 */\r
22647   __IO uint32_t PLL_SIC_SET;                       /**< USB PHY PLL Control/Status Register, offset: 0xA4 */\r
22648   __IO uint32_t PLL_SIC_CLR;                       /**< USB PHY PLL Control/Status Register, offset: 0xA8 */\r
22649   __IO uint32_t PLL_SIC_TOG;                       /**< USB PHY PLL Control/Status Register, offset: 0xAC */\r
22650        uint8_t RESERVED_3[16];\r
22651   __IO uint32_t USB1_VBUS_DETECT;                  /**< USB PHY VBUS Detect Control Register, offset: 0xC0 */\r
22652   __IO uint32_t USB1_VBUS_DETECT_SET;              /**< USB PHY VBUS Detect Control Register, offset: 0xC4 */\r
22653   __IO uint32_t USB1_VBUS_DETECT_CLR;              /**< USB PHY VBUS Detect Control Register, offset: 0xC8 */\r
22654   __IO uint32_t USB1_VBUS_DETECT_TOG;              /**< USB PHY VBUS Detect Control Register, offset: 0xCC */\r
22655   __I  uint32_t USB1_VBUS_DET_STAT;                /**< USB PHY VBUS Detector Status Register, offset: 0xD0 */\r
22656        uint8_t RESERVED_4[12];\r
22657   __IO uint32_t USB1_CHRG_DETECT;                  /**< USB PHY Charger Detect Control Register, offset: 0xE0 */\r
22658   __IO uint32_t USB1_CHRG_DETECT_SET;              /**< USB PHY Charger Detect Control Register, offset: 0xE4 */\r
22659   __IO uint32_t USB1_CHRG_DETECT_CLR;              /**< USB PHY Charger Detect Control Register, offset: 0xE8 */\r
22660   __IO uint32_t USB1_CHRG_DETECT_TOG;              /**< USB PHY Charger Detect Control Register, offset: 0xEC */\r
22661   __I  uint32_t USB1_CHRG_DET_STAT;                /**< USB PHY Charger Detect Status Register, offset: 0xF0 */\r
22662        uint8_t RESERVED_5[12];\r
22663   __IO uint32_t ANACTRLr;                          /**< USB PHY Analog Control Register, offset: 0x100 */\r
22664   __IO uint32_t ANACTRL_SET;                       /**< USB PHY Analog Control Register, offset: 0x104 */\r
22665   __IO uint32_t ANACTRL_CLR;                       /**< USB PHY Analog Control Register, offset: 0x108 */\r
22666   __IO uint32_t ANACTRL_TOG;                       /**< USB PHY Analog Control Register, offset: 0x10C */\r
22667 } USBPHY_Type;\r
22668 \r
22669 /* ----------------------------------------------------------------------------\r
22670    -- USBPHY Register Masks\r
22671    ---------------------------------------------------------------------------- */\r
22672 \r
22673 /*!\r
22674  * @addtogroup USBPHY_Register_Masks USBPHY Register Masks\r
22675  * @{\r
22676  */\r
22677 \r
22678 /*! @name PWD - USB PHY Power-Down Register */\r
22679 /*! @{ */\r
22680 #define USBPHY_PWD_TXPWDFS_MASK                  (0x400U)\r
22681 #define USBPHY_PWD_TXPWDFS_SHIFT                 (10U)\r
22682 /*! TXPWDFS\r
22683  *  0b0..Normal operation.\r
22684  *  0b1..Power-down the USB full-speed drivers. This turns off the current starvation sources and puts the\r
22685  */\r
22686 #define USBPHY_PWD_TXPWDFS(x)                    (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TXPWDFS_SHIFT)) & USBPHY_PWD_TXPWDFS_MASK)\r
22687 #define USBPHY_PWD_TXPWDIBIAS_MASK               (0x800U)\r
22688 #define USBPHY_PWD_TXPWDIBIAS_SHIFT              (11U)\r
22689 /*! TXPWDIBIAS\r
22690  *  0b0..Normal operation.\r
22691  *  0b1..Power-down the USB PHY current bias block for the transmitter. This bit should be set only when the\r
22692  */\r
22693 #define USBPHY_PWD_TXPWDIBIAS(x)                 (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TXPWDIBIAS_SHIFT)) & USBPHY_PWD_TXPWDIBIAS_MASK)\r
22694 #define USBPHY_PWD_TXPWDV2I_MASK                 (0x1000U)\r
22695 #define USBPHY_PWD_TXPWDV2I_SHIFT                (12U)\r
22696 /*! TXPWDV2I\r
22697  *  0b0..Normal operation.\r
22698  *  0b1..Power-down the USB PHY transmit V-to-I converter and the current mirror\r
22699  */\r
22700 #define USBPHY_PWD_TXPWDV2I(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TXPWDV2I_SHIFT)) & USBPHY_PWD_TXPWDV2I_MASK)\r
22701 #define USBPHY_PWD_RXPWDENV_MASK                 (0x20000U)\r
22702 #define USBPHY_PWD_RXPWDENV_SHIFT                (17U)\r
22703 /*! RXPWDENV\r
22704  *  0b0..Normal operation.\r
22705  *  0b1..Power-down the USB high-speed receiver envelope detector (squelch signal)\r
22706  */\r
22707 #define USBPHY_PWD_RXPWDENV(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_RXPWDENV_SHIFT)) & USBPHY_PWD_RXPWDENV_MASK)\r
22708 #define USBPHY_PWD_RXPWD1PT1_MASK                (0x40000U)\r
22709 #define USBPHY_PWD_RXPWD1PT1_SHIFT               (18U)\r
22710 /*! RXPWD1PT1\r
22711  *  0b0..Normal operation.\r
22712  *  0b1..Power-down the USB full-speed differential receiver.\r
22713  */\r
22714 #define USBPHY_PWD_RXPWD1PT1(x)                  (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_RXPWD1PT1_SHIFT)) & USBPHY_PWD_RXPWD1PT1_MASK)\r
22715 #define USBPHY_PWD_RXPWDDIFF_MASK                (0x80000U)\r
22716 #define USBPHY_PWD_RXPWDDIFF_SHIFT               (19U)\r
22717 /*! RXPWDDIFF\r
22718  *  0b0..Normal operation.\r
22719  *  0b1..Power-down the USB high-speed differential receive\r
22720  */\r
22721 #define USBPHY_PWD_RXPWDDIFF(x)                  (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_RXPWDDIFF_SHIFT)) & USBPHY_PWD_RXPWDDIFF_MASK)\r
22722 #define USBPHY_PWD_RXPWDRX_MASK                  (0x100000U)\r
22723 #define USBPHY_PWD_RXPWDRX_SHIFT                 (20U)\r
22724 /*! RXPWDRX\r
22725  *  0b0..Normal operation.\r
22726  *  0b1..Power-down the entire USB PHY receiver block except for the full-speed differential receiver\r
22727  */\r
22728 #define USBPHY_PWD_RXPWDRX(x)                    (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_RXPWDRX_SHIFT)) & USBPHY_PWD_RXPWDRX_MASK)\r
22729 /*! @} */\r
22730 \r
22731 /*! @name PWD_SET - USB PHY Power-Down Register */\r
22732 /*! @{ */\r
22733 #define USBPHY_PWD_SET_TXPWDFS_MASK              (0x400U)\r
22734 #define USBPHY_PWD_SET_TXPWDFS_SHIFT             (10U)\r
22735 /*! TXPWDFS\r
22736  *  0b0..Normal operation.\r
22737  *  0b1..Power-down the USB full-speed drivers. This turns off the current starvation sources and puts the\r
22738  */\r
22739 #define USBPHY_PWD_SET_TXPWDFS(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_SET_TXPWDFS_SHIFT)) & USBPHY_PWD_SET_TXPWDFS_MASK)\r
22740 #define USBPHY_PWD_SET_TXPWDIBIAS_MASK           (0x800U)\r
22741 #define USBPHY_PWD_SET_TXPWDIBIAS_SHIFT          (11U)\r
22742 /*! TXPWDIBIAS\r
22743  *  0b0..Normal operation.\r
22744  *  0b1..Power-down the USB PHY current bias block for the transmitter. This bit should be set only when the\r
22745  */\r
22746 #define USBPHY_PWD_SET_TXPWDIBIAS(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_SET_TXPWDIBIAS_SHIFT)) & USBPHY_PWD_SET_TXPWDIBIAS_MASK)\r
22747 #define USBPHY_PWD_SET_TXPWDV2I_MASK             (0x1000U)\r
22748 #define USBPHY_PWD_SET_TXPWDV2I_SHIFT            (12U)\r
22749 /*! TXPWDV2I\r
22750  *  0b0..Normal operation.\r
22751  *  0b1..Power-down the USB PHY transmit V-to-I converter and the current mirror\r
22752  */\r
22753 #define USBPHY_PWD_SET_TXPWDV2I(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_SET_TXPWDV2I_SHIFT)) & USBPHY_PWD_SET_TXPWDV2I_MASK)\r
22754 #define USBPHY_PWD_SET_RXPWDENV_MASK             (0x20000U)\r
22755 #define USBPHY_PWD_SET_RXPWDENV_SHIFT            (17U)\r
22756 /*! RXPWDENV\r
22757  *  0b0..Normal operation.\r
22758  *  0b1..Power-down the USB high-speed receiver envelope detector (squelch signal)\r
22759  */\r
22760 #define USBPHY_PWD_SET_RXPWDENV(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_SET_RXPWDENV_SHIFT)) & USBPHY_PWD_SET_RXPWDENV_MASK)\r
22761 #define USBPHY_PWD_SET_RXPWD1PT1_MASK            (0x40000U)\r
22762 #define USBPHY_PWD_SET_RXPWD1PT1_SHIFT           (18U)\r
22763 /*! RXPWD1PT1\r
22764  *  0b0..Normal operation.\r
22765  *  0b1..Power-down the USB full-speed differential receiver.\r
22766  */\r
22767 #define USBPHY_PWD_SET_RXPWD1PT1(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_SET_RXPWD1PT1_SHIFT)) & USBPHY_PWD_SET_RXPWD1PT1_MASK)\r
22768 #define USBPHY_PWD_SET_RXPWDDIFF_MASK            (0x80000U)\r
22769 #define USBPHY_PWD_SET_RXPWDDIFF_SHIFT           (19U)\r
22770 /*! RXPWDDIFF\r
22771  *  0b0..Normal operation.\r
22772  *  0b1..Power-down the USB high-speed differential receive\r
22773  */\r
22774 #define USBPHY_PWD_SET_RXPWDDIFF(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_SET_RXPWDDIFF_SHIFT)) & USBPHY_PWD_SET_RXPWDDIFF_MASK)\r
22775 #define USBPHY_PWD_SET_RXPWDRX_MASK              (0x100000U)\r
22776 #define USBPHY_PWD_SET_RXPWDRX_SHIFT             (20U)\r
22777 /*! RXPWDRX\r
22778  *  0b0..Normal operation.\r
22779  *  0b1..Power-down the entire USB PHY receiver block except for the full-speed differential receiver\r
22780  */\r
22781 #define USBPHY_PWD_SET_RXPWDRX(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_SET_RXPWDRX_SHIFT)) & USBPHY_PWD_SET_RXPWDRX_MASK)\r
22782 /*! @} */\r
22783 \r
22784 /*! @name PWD_CLR - USB PHY Power-Down Register */\r
22785 /*! @{ */\r
22786 #define USBPHY_PWD_CLR_TXPWDFS_MASK              (0x400U)\r
22787 #define USBPHY_PWD_CLR_TXPWDFS_SHIFT             (10U)\r
22788 /*! TXPWDFS\r
22789  *  0b0..Normal operation.\r
22790  *  0b1..Power-down the USB full-speed drivers. This turns off the current starvation sources and puts the\r
22791  */\r
22792 #define USBPHY_PWD_CLR_TXPWDFS(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_CLR_TXPWDFS_SHIFT)) & USBPHY_PWD_CLR_TXPWDFS_MASK)\r
22793 #define USBPHY_PWD_CLR_TXPWDIBIAS_MASK           (0x800U)\r
22794 #define USBPHY_PWD_CLR_TXPWDIBIAS_SHIFT          (11U)\r
22795 /*! TXPWDIBIAS\r
22796  *  0b0..Normal operation.\r
22797  *  0b1..Power-down the USB PHY current bias block for the transmitter. This bit should be set only when the\r
22798  */\r
22799 #define USBPHY_PWD_CLR_TXPWDIBIAS(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_CLR_TXPWDIBIAS_SHIFT)) & USBPHY_PWD_CLR_TXPWDIBIAS_MASK)\r
22800 #define USBPHY_PWD_CLR_TXPWDV2I_MASK             (0x1000U)\r
22801 #define USBPHY_PWD_CLR_TXPWDV2I_SHIFT            (12U)\r
22802 /*! TXPWDV2I\r
22803  *  0b0..Normal operation.\r
22804  *  0b1..Power-down the USB PHY transmit V-to-I converter and the current mirror\r
22805  */\r
22806 #define USBPHY_PWD_CLR_TXPWDV2I(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_CLR_TXPWDV2I_SHIFT)) & USBPHY_PWD_CLR_TXPWDV2I_MASK)\r
22807 #define USBPHY_PWD_CLR_RXPWDENV_MASK             (0x20000U)\r
22808 #define USBPHY_PWD_CLR_RXPWDENV_SHIFT            (17U)\r
22809 /*! RXPWDENV\r
22810  *  0b0..Normal operation.\r
22811  *  0b1..Power-down the USB high-speed receiver envelope detector (squelch signal)\r
22812  */\r
22813 #define USBPHY_PWD_CLR_RXPWDENV(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_CLR_RXPWDENV_SHIFT)) & USBPHY_PWD_CLR_RXPWDENV_MASK)\r
22814 #define USBPHY_PWD_CLR_RXPWD1PT1_MASK            (0x40000U)\r
22815 #define USBPHY_PWD_CLR_RXPWD1PT1_SHIFT           (18U)\r
22816 /*! RXPWD1PT1\r
22817  *  0b0..Normal operation.\r
22818  *  0b1..Power-down the USB full-speed differential receiver.\r
22819  */\r
22820 #define USBPHY_PWD_CLR_RXPWD1PT1(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_CLR_RXPWD1PT1_SHIFT)) & USBPHY_PWD_CLR_RXPWD1PT1_MASK)\r
22821 #define USBPHY_PWD_CLR_RXPWDDIFF_MASK            (0x80000U)\r
22822 #define USBPHY_PWD_CLR_RXPWDDIFF_SHIFT           (19U)\r
22823 /*! RXPWDDIFF\r
22824  *  0b0..Normal operation.\r
22825  *  0b1..Power-down the USB high-speed differential receive\r
22826  */\r
22827 #define USBPHY_PWD_CLR_RXPWDDIFF(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_CLR_RXPWDDIFF_SHIFT)) & USBPHY_PWD_CLR_RXPWDDIFF_MASK)\r
22828 #define USBPHY_PWD_CLR_RXPWDRX_MASK              (0x100000U)\r
22829 #define USBPHY_PWD_CLR_RXPWDRX_SHIFT             (20U)\r
22830 /*! RXPWDRX\r
22831  *  0b0..Normal operation.\r
22832  *  0b1..Power-down the entire USB PHY receiver block except for the full-speed differential receiver\r
22833  */\r
22834 #define USBPHY_PWD_CLR_RXPWDRX(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_CLR_RXPWDRX_SHIFT)) & USBPHY_PWD_CLR_RXPWDRX_MASK)\r
22835 /*! @} */\r
22836 \r
22837 /*! @name PWD_TOG - USB PHY Power-Down Register */\r
22838 /*! @{ */\r
22839 #define USBPHY_PWD_TOG_TXPWDFS_MASK              (0x400U)\r
22840 #define USBPHY_PWD_TOG_TXPWDFS_SHIFT             (10U)\r
22841 /*! TXPWDFS\r
22842  *  0b0..Normal operation.\r
22843  *  0b1..Power-down the USB full-speed drivers. This turns off the current starvation sources and puts the\r
22844  */\r
22845 #define USBPHY_PWD_TOG_TXPWDFS(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TOG_TXPWDFS_SHIFT)) & USBPHY_PWD_TOG_TXPWDFS_MASK)\r
22846 #define USBPHY_PWD_TOG_TXPWDIBIAS_MASK           (0x800U)\r
22847 #define USBPHY_PWD_TOG_TXPWDIBIAS_SHIFT          (11U)\r
22848 /*! TXPWDIBIAS\r
22849  *  0b0..Normal operation.\r
22850  *  0b1..Power-down the USB PHY current bias block for the transmitter. This bit should be set only when the\r
22851  */\r
22852 #define USBPHY_PWD_TOG_TXPWDIBIAS(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TOG_TXPWDIBIAS_SHIFT)) & USBPHY_PWD_TOG_TXPWDIBIAS_MASK)\r
22853 #define USBPHY_PWD_TOG_TXPWDV2I_MASK             (0x1000U)\r
22854 #define USBPHY_PWD_TOG_TXPWDV2I_SHIFT            (12U)\r
22855 /*! TXPWDV2I\r
22856  *  0b0..Normal operation.\r
22857  *  0b1..Power-down the USB PHY transmit V-to-I converter and the current mirror\r
22858  */\r
22859 #define USBPHY_PWD_TOG_TXPWDV2I(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TOG_TXPWDV2I_SHIFT)) & USBPHY_PWD_TOG_TXPWDV2I_MASK)\r
22860 #define USBPHY_PWD_TOG_RXPWDENV_MASK             (0x20000U)\r
22861 #define USBPHY_PWD_TOG_RXPWDENV_SHIFT            (17U)\r
22862 /*! RXPWDENV\r
22863  *  0b0..Normal operation.\r
22864  *  0b1..Power-down the USB high-speed receiver envelope detector (squelch signal)\r
22865  */\r
22866 #define USBPHY_PWD_TOG_RXPWDENV(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TOG_RXPWDENV_SHIFT)) & USBPHY_PWD_TOG_RXPWDENV_MASK)\r
22867 #define USBPHY_PWD_TOG_RXPWD1PT1_MASK            (0x40000U)\r
22868 #define USBPHY_PWD_TOG_RXPWD1PT1_SHIFT           (18U)\r
22869 /*! RXPWD1PT1\r
22870  *  0b0..Normal operation.\r
22871  *  0b1..Power-down the USB full-speed differential receiver.\r
22872  */\r
22873 #define USBPHY_PWD_TOG_RXPWD1PT1(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TOG_RXPWD1PT1_SHIFT)) & USBPHY_PWD_TOG_RXPWD1PT1_MASK)\r
22874 #define USBPHY_PWD_TOG_RXPWDDIFF_MASK            (0x80000U)\r
22875 #define USBPHY_PWD_TOG_RXPWDDIFF_SHIFT           (19U)\r
22876 /*! RXPWDDIFF\r
22877  *  0b0..Normal operation.\r
22878  *  0b1..Power-down the USB high-speed differential receive\r
22879  */\r
22880 #define USBPHY_PWD_TOG_RXPWDDIFF(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TOG_RXPWDDIFF_SHIFT)) & USBPHY_PWD_TOG_RXPWDDIFF_MASK)\r
22881 #define USBPHY_PWD_TOG_RXPWDRX_MASK              (0x100000U)\r
22882 #define USBPHY_PWD_TOG_RXPWDRX_SHIFT             (20U)\r
22883 /*! RXPWDRX\r
22884  *  0b0..Normal operation.\r
22885  *  0b1..Power-down the entire USB PHY receiver block except for the full-speed differential receiver\r
22886  */\r
22887 #define USBPHY_PWD_TOG_RXPWDRX(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_PWD_TOG_RXPWDRX_SHIFT)) & USBPHY_PWD_TOG_RXPWDRX_MASK)\r
22888 /*! @} */\r
22889 \r
22890 /*! @name TX - USB PHY Transmitter Control Register */\r
22891 /*! @{ */\r
22892 #define USBPHY_TX_D_CAL_MASK                     (0xFU)\r
22893 #define USBPHY_TX_D_CAL_SHIFT                    (0U)\r
22894 /*! D_CAL\r
22895  *  0b0000..Maximum current, approximately 19% above nominal.\r
22896  *  0b0111..Nominal\r
22897  *  0b1111..Minimum current, approximately 19% below nominal.\r
22898  */\r
22899 #define USBPHY_TX_D_CAL(x)                       (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_D_CAL_SHIFT)) & USBPHY_TX_D_CAL_MASK)\r
22900 #define USBPHY_TX_TXCAL45DM_MASK                 (0xF00U)\r
22901 #define USBPHY_TX_TXCAL45DM_SHIFT                (8U)\r
22902 #define USBPHY_TX_TXCAL45DM(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TXCAL45DM_SHIFT)) & USBPHY_TX_TXCAL45DM_MASK)\r
22903 #define USBPHY_TX_TXENCAL45DN_MASK               (0x2000U)\r
22904 #define USBPHY_TX_TXENCAL45DN_SHIFT              (13U)\r
22905 #define USBPHY_TX_TXENCAL45DN(x)                 (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TXENCAL45DN_SHIFT)) & USBPHY_TX_TXENCAL45DN_MASK)\r
22906 #define USBPHY_TX_TXCAL45DP_MASK                 (0xF0000U)\r
22907 #define USBPHY_TX_TXCAL45DP_SHIFT                (16U)\r
22908 #define USBPHY_TX_TXCAL45DP(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TXCAL45DP_SHIFT)) & USBPHY_TX_TXCAL45DP_MASK)\r
22909 #define USBPHY_TX_TXENCAL45DP_MASK               (0x200000U)\r
22910 #define USBPHY_TX_TXENCAL45DP_SHIFT              (21U)\r
22911 #define USBPHY_TX_TXENCAL45DP(x)                 (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TXENCAL45DP_SHIFT)) & USBPHY_TX_TXENCAL45DP_MASK)\r
22912 /*! @} */\r
22913 \r
22914 /*! @name TX_SET - USB PHY Transmitter Control Register */\r
22915 /*! @{ */\r
22916 #define USBPHY_TX_SET_D_CAL_MASK                 (0xFU)\r
22917 #define USBPHY_TX_SET_D_CAL_SHIFT                (0U)\r
22918 /*! D_CAL\r
22919  *  0b0000..Maximum current, approximately 19% above nominal.\r
22920  *  0b0111..Nominal\r
22921  *  0b1111..Minimum current, approximately 19% below nominal.\r
22922  */\r
22923 #define USBPHY_TX_SET_D_CAL(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_SET_D_CAL_SHIFT)) & USBPHY_TX_SET_D_CAL_MASK)\r
22924 #define USBPHY_TX_SET_TXCAL45DM_MASK             (0xF00U)\r
22925 #define USBPHY_TX_SET_TXCAL45DM_SHIFT            (8U)\r
22926 #define USBPHY_TX_SET_TXCAL45DM(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_SET_TXCAL45DM_SHIFT)) & USBPHY_TX_SET_TXCAL45DM_MASK)\r
22927 #define USBPHY_TX_SET_TXENCAL45DN_MASK           (0x2000U)\r
22928 #define USBPHY_TX_SET_TXENCAL45DN_SHIFT          (13U)\r
22929 #define USBPHY_TX_SET_TXENCAL45DN(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_SET_TXENCAL45DN_SHIFT)) & USBPHY_TX_SET_TXENCAL45DN_MASK)\r
22930 #define USBPHY_TX_SET_TXCAL45DP_MASK             (0xF0000U)\r
22931 #define USBPHY_TX_SET_TXCAL45DP_SHIFT            (16U)\r
22932 #define USBPHY_TX_SET_TXCAL45DP(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_SET_TXCAL45DP_SHIFT)) & USBPHY_TX_SET_TXCAL45DP_MASK)\r
22933 #define USBPHY_TX_SET_TXENCAL45DP_MASK           (0x200000U)\r
22934 #define USBPHY_TX_SET_TXENCAL45DP_SHIFT          (21U)\r
22935 #define USBPHY_TX_SET_TXENCAL45DP(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_SET_TXENCAL45DP_SHIFT)) & USBPHY_TX_SET_TXENCAL45DP_MASK)\r
22936 /*! @} */\r
22937 \r
22938 /*! @name TX_CLR - USB PHY Transmitter Control Register */\r
22939 /*! @{ */\r
22940 #define USBPHY_TX_CLR_D_CAL_MASK                 (0xFU)\r
22941 #define USBPHY_TX_CLR_D_CAL_SHIFT                (0U)\r
22942 /*! D_CAL\r
22943  *  0b0000..Maximum current, approximately 19% above nominal.\r
22944  *  0b0111..Nominal\r
22945  *  0b1111..Minimum current, approximately 19% below nominal.\r
22946  */\r
22947 #define USBPHY_TX_CLR_D_CAL(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_CLR_D_CAL_SHIFT)) & USBPHY_TX_CLR_D_CAL_MASK)\r
22948 #define USBPHY_TX_CLR_TXCAL45DM_MASK             (0xF00U)\r
22949 #define USBPHY_TX_CLR_TXCAL45DM_SHIFT            (8U)\r
22950 #define USBPHY_TX_CLR_TXCAL45DM(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_CLR_TXCAL45DM_SHIFT)) & USBPHY_TX_CLR_TXCAL45DM_MASK)\r
22951 #define USBPHY_TX_CLR_TXENCAL45DN_MASK           (0x2000U)\r
22952 #define USBPHY_TX_CLR_TXENCAL45DN_SHIFT          (13U)\r
22953 #define USBPHY_TX_CLR_TXENCAL45DN(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_CLR_TXENCAL45DN_SHIFT)) & USBPHY_TX_CLR_TXENCAL45DN_MASK)\r
22954 #define USBPHY_TX_CLR_TXCAL45DP_MASK             (0xF0000U)\r
22955 #define USBPHY_TX_CLR_TXCAL45DP_SHIFT            (16U)\r
22956 #define USBPHY_TX_CLR_TXCAL45DP(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_CLR_TXCAL45DP_SHIFT)) & USBPHY_TX_CLR_TXCAL45DP_MASK)\r
22957 #define USBPHY_TX_CLR_TXENCAL45DP_MASK           (0x200000U)\r
22958 #define USBPHY_TX_CLR_TXENCAL45DP_SHIFT          (21U)\r
22959 #define USBPHY_TX_CLR_TXENCAL45DP(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_CLR_TXENCAL45DP_SHIFT)) & USBPHY_TX_CLR_TXENCAL45DP_MASK)\r
22960 /*! @} */\r
22961 \r
22962 /*! @name TX_TOG - USB PHY Transmitter Control Register */\r
22963 /*! @{ */\r
22964 #define USBPHY_TX_TOG_D_CAL_MASK                 (0xFU)\r
22965 #define USBPHY_TX_TOG_D_CAL_SHIFT                (0U)\r
22966 /*! D_CAL\r
22967  *  0b0000..Maximum current, approximately 19% above nominal.\r
22968  *  0b0111..Nominal\r
22969  *  0b1111..Minimum current, approximately 19% below nominal.\r
22970  */\r
22971 #define USBPHY_TX_TOG_D_CAL(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TOG_D_CAL_SHIFT)) & USBPHY_TX_TOG_D_CAL_MASK)\r
22972 #define USBPHY_TX_TOG_TXCAL45DM_MASK             (0xF00U)\r
22973 #define USBPHY_TX_TOG_TXCAL45DM_SHIFT            (8U)\r
22974 #define USBPHY_TX_TOG_TXCAL45DM(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TOG_TXCAL45DM_SHIFT)) & USBPHY_TX_TOG_TXCAL45DM_MASK)\r
22975 #define USBPHY_TX_TOG_TXENCAL45DN_MASK           (0x2000U)\r
22976 #define USBPHY_TX_TOG_TXENCAL45DN_SHIFT          (13U)\r
22977 #define USBPHY_TX_TOG_TXENCAL45DN(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TOG_TXENCAL45DN_SHIFT)) & USBPHY_TX_TOG_TXENCAL45DN_MASK)\r
22978 #define USBPHY_TX_TOG_TXCAL45DP_MASK             (0xF0000U)\r
22979 #define USBPHY_TX_TOG_TXCAL45DP_SHIFT            (16U)\r
22980 #define USBPHY_TX_TOG_TXCAL45DP(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TOG_TXCAL45DP_SHIFT)) & USBPHY_TX_TOG_TXCAL45DP_MASK)\r
22981 #define USBPHY_TX_TOG_TXENCAL45DP_MASK           (0x200000U)\r
22982 #define USBPHY_TX_TOG_TXENCAL45DP_SHIFT          (21U)\r
22983 #define USBPHY_TX_TOG_TXENCAL45DP(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_TX_TOG_TXENCAL45DP_SHIFT)) & USBPHY_TX_TOG_TXENCAL45DP_MASK)\r
22984 /*! @} */\r
22985 \r
22986 /*! @name RX - USB PHY Receiver Control Register */\r
22987 /*! @{ */\r
22988 #define USBPHY_RX_ENVADJ_MASK                    (0x7U)\r
22989 #define USBPHY_RX_ENVADJ_SHIFT                   (0U)\r
22990 /*! ENVADJ\r
22991  *  0b000..Trip-Level Voltage is 0.1000 V\r
22992  *  0b001..Trip-Level Voltage is 0.1125 V\r
22993  *  0b010..Trip-Level Voltage is 0.1250 V\r
22994  *  0b011..Trip-Level Voltage is 0.0875 V\r
22995  *  0b100..reserved\r
22996  *  0b101..reserved\r
22997  *  0b110..reserved\r
22998  *  0b111..reserved\r
22999  */\r
23000 #define USBPHY_RX_ENVADJ(x)                      (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_ENVADJ_SHIFT)) & USBPHY_RX_ENVADJ_MASK)\r
23001 #define USBPHY_RX_DISCONADJ_MASK                 (0x70U)\r
23002 #define USBPHY_RX_DISCONADJ_SHIFT                (4U)\r
23003 /*! DISCONADJ\r
23004  *  0b000..Trip-Level Voltage is 0.56875 V\r
23005  *  0b001..Trip-Level Voltage is 0.55000 V\r
23006  *  0b010..Trip-Level Voltage is 0.58125 V\r
23007  *  0b011..Trip-Level Voltage is 0.60000 V\r
23008  *  0b100..reserved\r
23009  *  0b101..reserved\r
23010  *  0b110..reserved\r
23011  *  0b111..reserved\r
23012  */\r
23013 #define USBPHY_RX_DISCONADJ(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_DISCONADJ_SHIFT)) & USBPHY_RX_DISCONADJ_MASK)\r
23014 #define USBPHY_RX_RXDBYPASS_MASK                 (0x400000U)\r
23015 #define USBPHY_RX_RXDBYPASS_SHIFT                (22U)\r
23016 /*! RXDBYPASS\r
23017  *  0b0..Normal operation.\r
23018  *  0b1..Use the output of the USB_DP single-ended receiver in place of the full-speed differential receiver\r
23019  */\r
23020 #define USBPHY_RX_RXDBYPASS(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_RXDBYPASS_SHIFT)) & USBPHY_RX_RXDBYPASS_MASK)\r
23021 /*! @} */\r
23022 \r
23023 /*! @name RX_SET - USB PHY Receiver Control Register */\r
23024 /*! @{ */\r
23025 #define USBPHY_RX_SET_ENVADJ_MASK                (0x7U)\r
23026 #define USBPHY_RX_SET_ENVADJ_SHIFT               (0U)\r
23027 /*! ENVADJ\r
23028  *  0b000..Trip-Level Voltage is 0.1000 V\r
23029  *  0b001..Trip-Level Voltage is 0.1125 V\r
23030  *  0b010..Trip-Level Voltage is 0.1250 V\r
23031  *  0b011..Trip-Level Voltage is 0.0875 V\r
23032  *  0b100..reserved\r
23033  *  0b101..reserved\r
23034  *  0b110..reserved\r
23035  *  0b111..reserved\r
23036  */\r
23037 #define USBPHY_RX_SET_ENVADJ(x)                  (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_SET_ENVADJ_SHIFT)) & USBPHY_RX_SET_ENVADJ_MASK)\r
23038 #define USBPHY_RX_SET_DISCONADJ_MASK             (0x70U)\r
23039 #define USBPHY_RX_SET_DISCONADJ_SHIFT            (4U)\r
23040 /*! DISCONADJ\r
23041  *  0b000..Trip-Level Voltage is 0.56875 V\r
23042  *  0b001..Trip-Level Voltage is 0.55000 V\r
23043  *  0b010..Trip-Level Voltage is 0.58125 V\r
23044  *  0b011..Trip-Level Voltage is 0.60000 V\r
23045  *  0b100..reserved\r
23046  *  0b101..reserved\r
23047  *  0b110..reserved\r
23048  *  0b111..reserved\r
23049  */\r
23050 #define USBPHY_RX_SET_DISCONADJ(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_SET_DISCONADJ_SHIFT)) & USBPHY_RX_SET_DISCONADJ_MASK)\r
23051 #define USBPHY_RX_SET_RXDBYPASS_MASK             (0x400000U)\r
23052 #define USBPHY_RX_SET_RXDBYPASS_SHIFT            (22U)\r
23053 /*! RXDBYPASS\r
23054  *  0b0..Normal operation.\r
23055  *  0b1..Use the output of the USB_DP single-ended receiver in place of the full-speed differential receiver\r
23056  */\r
23057 #define USBPHY_RX_SET_RXDBYPASS(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_SET_RXDBYPASS_SHIFT)) & USBPHY_RX_SET_RXDBYPASS_MASK)\r
23058 /*! @} */\r
23059 \r
23060 /*! @name RX_CLR - USB PHY Receiver Control Register */\r
23061 /*! @{ */\r
23062 #define USBPHY_RX_CLR_ENVADJ_MASK                (0x7U)\r
23063 #define USBPHY_RX_CLR_ENVADJ_SHIFT               (0U)\r
23064 /*! ENVADJ\r
23065  *  0b000..Trip-Level Voltage is 0.1000 V\r
23066  *  0b001..Trip-Level Voltage is 0.1125 V\r
23067  *  0b010..Trip-Level Voltage is 0.1250 V\r
23068  *  0b011..Trip-Level Voltage is 0.0875 V\r
23069  *  0b100..reserved\r
23070  *  0b101..reserved\r
23071  *  0b110..reserved\r
23072  *  0b111..reserved\r
23073  */\r
23074 #define USBPHY_RX_CLR_ENVADJ(x)                  (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_CLR_ENVADJ_SHIFT)) & USBPHY_RX_CLR_ENVADJ_MASK)\r
23075 #define USBPHY_RX_CLR_DISCONADJ_MASK             (0x70U)\r
23076 #define USBPHY_RX_CLR_DISCONADJ_SHIFT            (4U)\r
23077 /*! DISCONADJ\r
23078  *  0b000..Trip-Level Voltage is 0.56875 V\r
23079  *  0b001..Trip-Level Voltage is 0.55000 V\r
23080  *  0b010..Trip-Level Voltage is 0.58125 V\r
23081  *  0b011..Trip-Level Voltage is 0.60000 V\r
23082  *  0b100..reserved\r
23083  *  0b101..reserved\r
23084  *  0b110..reserved\r
23085  *  0b111..reserved\r
23086  */\r
23087 #define USBPHY_RX_CLR_DISCONADJ(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_CLR_DISCONADJ_SHIFT)) & USBPHY_RX_CLR_DISCONADJ_MASK)\r
23088 #define USBPHY_RX_CLR_RXDBYPASS_MASK             (0x400000U)\r
23089 #define USBPHY_RX_CLR_RXDBYPASS_SHIFT            (22U)\r
23090 /*! RXDBYPASS\r
23091  *  0b0..Normal operation.\r
23092  *  0b1..Use the output of the USB_DP single-ended receiver in place of the full-speed differential receiver\r
23093  */\r
23094 #define USBPHY_RX_CLR_RXDBYPASS(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_CLR_RXDBYPASS_SHIFT)) & USBPHY_RX_CLR_RXDBYPASS_MASK)\r
23095 /*! @} */\r
23096 \r
23097 /*! @name RX_TOG - USB PHY Receiver Control Register */\r
23098 /*! @{ */\r
23099 #define USBPHY_RX_TOG_ENVADJ_MASK                (0x7U)\r
23100 #define USBPHY_RX_TOG_ENVADJ_SHIFT               (0U)\r
23101 /*! ENVADJ\r
23102  *  0b000..Trip-Level Voltage is 0.1000 V\r
23103  *  0b001..Trip-Level Voltage is 0.1125 V\r
23104  *  0b010..Trip-Level Voltage is 0.1250 V\r
23105  *  0b011..Trip-Level Voltage is 0.0875 V\r
23106  *  0b100..reserved\r
23107  *  0b101..reserved\r
23108  *  0b110..reserved\r
23109  *  0b111..reserved\r
23110  */\r
23111 #define USBPHY_RX_TOG_ENVADJ(x)                  (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_TOG_ENVADJ_SHIFT)) & USBPHY_RX_TOG_ENVADJ_MASK)\r
23112 #define USBPHY_RX_TOG_DISCONADJ_MASK             (0x70U)\r
23113 #define USBPHY_RX_TOG_DISCONADJ_SHIFT            (4U)\r
23114 /*! DISCONADJ\r
23115  *  0b000..Trip-Level Voltage is 0.56875 V\r
23116  *  0b001..Trip-Level Voltage is 0.55000 V\r
23117  *  0b010..Trip-Level Voltage is 0.58125 V\r
23118  *  0b011..Trip-Level Voltage is 0.60000 V\r
23119  *  0b100..reserved\r
23120  *  0b101..reserved\r
23121  *  0b110..reserved\r
23122  *  0b111..reserved\r
23123  */\r
23124 #define USBPHY_RX_TOG_DISCONADJ(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_TOG_DISCONADJ_SHIFT)) & USBPHY_RX_TOG_DISCONADJ_MASK)\r
23125 #define USBPHY_RX_TOG_RXDBYPASS_MASK             (0x400000U)\r
23126 #define USBPHY_RX_TOG_RXDBYPASS_SHIFT            (22U)\r
23127 /*! RXDBYPASS\r
23128  *  0b0..Normal operation.\r
23129  *  0b1..Use the output of the USB_DP single-ended receiver in place of the full-speed differential receiver\r
23130  */\r
23131 #define USBPHY_RX_TOG_RXDBYPASS(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_RX_TOG_RXDBYPASS_SHIFT)) & USBPHY_RX_TOG_RXDBYPASS_MASK)\r
23132 /*! @} */\r
23133 \r
23134 /*! @name CTRL - USB PHY General Control Register */\r
23135 /*! @{ */\r
23136 #define USBPHY_CTRL_ENHOSTDISCONDETECT_MASK      (0x2U)\r
23137 #define USBPHY_CTRL_ENHOSTDISCONDETECT_SHIFT     (1U)\r
23138 #define USBPHY_CTRL_ENHOSTDISCONDETECT(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_ENHOSTDISCONDETECT_SHIFT)) & USBPHY_CTRL_ENHOSTDISCONDETECT_MASK)\r
23139 #define USBPHY_CTRL_HOSTDISCONDETECT_IRQ_MASK    (0x8U)\r
23140 #define USBPHY_CTRL_HOSTDISCONDETECT_IRQ_SHIFT   (3U)\r
23141 #define USBPHY_CTRL_HOSTDISCONDETECT_IRQ(x)      (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_HOSTDISCONDETECT_IRQ_SHIFT)) & USBPHY_CTRL_HOSTDISCONDETECT_IRQ_MASK)\r
23142 #define USBPHY_CTRL_ENDEVPLUGINDET_MASK          (0x10U)\r
23143 #define USBPHY_CTRL_ENDEVPLUGINDET_SHIFT         (4U)\r
23144 /*! ENDEVPLUGINDET\r
23145  *  0b0..Disables 200kohm pullup resistors on USB_DP and USB_DM pins (Default)\r
23146  *  0b1..Enables 200kohm pullup resistors on USB_DP and USB_DM pins\r
23147  */\r
23148 #define USBPHY_CTRL_ENDEVPLUGINDET(x)            (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_ENDEVPLUGINDET_SHIFT)) & USBPHY_CTRL_ENDEVPLUGINDET_MASK)\r
23149 #define USBPHY_CTRL_DEVPLUGIN_IRQ_MASK           (0x1000U)\r
23150 #define USBPHY_CTRL_DEVPLUGIN_IRQ_SHIFT          (12U)\r
23151 #define USBPHY_CTRL_DEVPLUGIN_IRQ(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_DEVPLUGIN_IRQ_SHIFT)) & USBPHY_CTRL_DEVPLUGIN_IRQ_MASK)\r
23152 #define USBPHY_CTRL_DATA_ON_LRADC_MASK           (0x2000U)\r
23153 #define USBPHY_CTRL_DATA_ON_LRADC_SHIFT          (13U)\r
23154 #define USBPHY_CTRL_DATA_ON_LRADC(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_DATA_ON_LRADC_SHIFT)) & USBPHY_CTRL_DATA_ON_LRADC_MASK)\r
23155 #define USBPHY_CTRL_ENUTMILEVEL2_MASK            (0x4000U)\r
23156 #define USBPHY_CTRL_ENUTMILEVEL2_SHIFT           (14U)\r
23157 #define USBPHY_CTRL_ENUTMILEVEL2(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_ENUTMILEVEL2_SHIFT)) & USBPHY_CTRL_ENUTMILEVEL2_MASK)\r
23158 #define USBPHY_CTRL_ENUTMILEVEL3_MASK            (0x8000U)\r
23159 #define USBPHY_CTRL_ENUTMILEVEL3_SHIFT           (15U)\r
23160 #define USBPHY_CTRL_ENUTMILEVEL3(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_ENUTMILEVEL3_SHIFT)) & USBPHY_CTRL_ENUTMILEVEL3_MASK)\r
23161 #define USBPHY_CTRL_AUTORESUME_EN_MASK           (0x40000U)\r
23162 #define USBPHY_CTRL_AUTORESUME_EN_SHIFT          (18U)\r
23163 #define USBPHY_CTRL_AUTORESUME_EN(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_AUTORESUME_EN_SHIFT)) & USBPHY_CTRL_AUTORESUME_EN_MASK)\r
23164 #define USBPHY_CTRL_ENAUTOCLR_CLKGATE_MASK       (0x80000U)\r
23165 #define USBPHY_CTRL_ENAUTOCLR_CLKGATE_SHIFT      (19U)\r
23166 #define USBPHY_CTRL_ENAUTOCLR_CLKGATE(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_ENAUTOCLR_CLKGATE_SHIFT)) & USBPHY_CTRL_ENAUTOCLR_CLKGATE_MASK)\r
23167 #define USBPHY_CTRL_ENAUTOCLR_PHY_PWD_MASK       (0x100000U)\r
23168 #define USBPHY_CTRL_ENAUTOCLR_PHY_PWD_SHIFT      (20U)\r
23169 #define USBPHY_CTRL_ENAUTOCLR_PHY_PWD(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_ENAUTOCLR_PHY_PWD_SHIFT)) & USBPHY_CTRL_ENAUTOCLR_PHY_PWD_MASK)\r
23170 #define USBPHY_CTRL_FSDLL_RST_EN_MASK            (0x1000000U)\r
23171 #define USBPHY_CTRL_FSDLL_RST_EN_SHIFT           (24U)\r
23172 #define USBPHY_CTRL_FSDLL_RST_EN(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_FSDLL_RST_EN_SHIFT)) & USBPHY_CTRL_FSDLL_RST_EN_MASK)\r
23173 #define USBPHY_CTRL_OTG_ID_VALUE_MASK            (0x8000000U)\r
23174 #define USBPHY_CTRL_OTG_ID_VALUE_SHIFT           (27U)\r
23175 #define USBPHY_CTRL_OTG_ID_VALUE(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_OTG_ID_VALUE_SHIFT)) & USBPHY_CTRL_OTG_ID_VALUE_MASK)\r
23176 #define USBPHY_CTRL_HOST_FORCE_LS_SE0_MASK       (0x10000000U)\r
23177 #define USBPHY_CTRL_HOST_FORCE_LS_SE0_SHIFT      (28U)\r
23178 #define USBPHY_CTRL_HOST_FORCE_LS_SE0(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_HOST_FORCE_LS_SE0_SHIFT)) & USBPHY_CTRL_HOST_FORCE_LS_SE0_MASK)\r
23179 #define USBPHY_CTRL_UTMI_SUSPENDM_MASK           (0x20000000U)\r
23180 #define USBPHY_CTRL_UTMI_SUSPENDM_SHIFT          (29U)\r
23181 #define USBPHY_CTRL_UTMI_SUSPENDM(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_UTMI_SUSPENDM_SHIFT)) & USBPHY_CTRL_UTMI_SUSPENDM_MASK)\r
23182 #define USBPHY_CTRL_CLKGATE_MASK                 (0x40000000U)\r
23183 #define USBPHY_CTRL_CLKGATE_SHIFT                (30U)\r
23184 #define USBPHY_CTRL_CLKGATE(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLKGATE_SHIFT)) & USBPHY_CTRL_CLKGATE_MASK)\r
23185 #define USBPHY_CTRL_SFTRST_MASK                  (0x80000000U)\r
23186 #define USBPHY_CTRL_SFTRST_SHIFT                 (31U)\r
23187 #define USBPHY_CTRL_SFTRST(x)                    (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SFTRST_SHIFT)) & USBPHY_CTRL_SFTRST_MASK)\r
23188 /*! @} */\r
23189 \r
23190 /*! @name CTRL_SET - USB PHY General Control Register */\r
23191 /*! @{ */\r
23192 #define USBPHY_CTRL_SET_ENHOSTDISCONDETECT_MASK  (0x2U)\r
23193 #define USBPHY_CTRL_SET_ENHOSTDISCONDETECT_SHIFT (1U)\r
23194 #define USBPHY_CTRL_SET_ENHOSTDISCONDETECT(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_ENHOSTDISCONDETECT_SHIFT)) & USBPHY_CTRL_SET_ENHOSTDISCONDETECT_MASK)\r
23195 #define USBPHY_CTRL_SET_HOSTDISCONDETECT_IRQ_MASK (0x8U)\r
23196 #define USBPHY_CTRL_SET_HOSTDISCONDETECT_IRQ_SHIFT (3U)\r
23197 #define USBPHY_CTRL_SET_HOSTDISCONDETECT_IRQ(x)  (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_HOSTDISCONDETECT_IRQ_SHIFT)) & USBPHY_CTRL_SET_HOSTDISCONDETECT_IRQ_MASK)\r
23198 #define USBPHY_CTRL_SET_ENDEVPLUGINDET_MASK      (0x10U)\r
23199 #define USBPHY_CTRL_SET_ENDEVPLUGINDET_SHIFT     (4U)\r
23200 /*! ENDEVPLUGINDET\r
23201  *  0b0..Disables 200kohm pullup resistors on USB_DP and USB_DM pins (Default)\r
23202  *  0b1..Enables 200kohm pullup resistors on USB_DP and USB_DM pins\r
23203  */\r
23204 #define USBPHY_CTRL_SET_ENDEVPLUGINDET(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_ENDEVPLUGINDET_SHIFT)) & USBPHY_CTRL_SET_ENDEVPLUGINDET_MASK)\r
23205 #define USBPHY_CTRL_SET_DEVPLUGIN_IRQ_MASK       (0x1000U)\r
23206 #define USBPHY_CTRL_SET_DEVPLUGIN_IRQ_SHIFT      (12U)\r
23207 #define USBPHY_CTRL_SET_DEVPLUGIN_IRQ(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_DEVPLUGIN_IRQ_SHIFT)) & USBPHY_CTRL_SET_DEVPLUGIN_IRQ_MASK)\r
23208 #define USBPHY_CTRL_SET_ENUTMILEVEL2_MASK        (0x4000U)\r
23209 #define USBPHY_CTRL_SET_ENUTMILEVEL2_SHIFT       (14U)\r
23210 #define USBPHY_CTRL_SET_ENUTMILEVEL2(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_ENUTMILEVEL2_SHIFT)) & USBPHY_CTRL_SET_ENUTMILEVEL2_MASK)\r
23211 #define USBPHY_CTRL_SET_ENUTMILEVEL3_MASK        (0x8000U)\r
23212 #define USBPHY_CTRL_SET_ENUTMILEVEL3_SHIFT       (15U)\r
23213 #define USBPHY_CTRL_SET_ENUTMILEVEL3(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_ENUTMILEVEL3_SHIFT)) & USBPHY_CTRL_SET_ENUTMILEVEL3_MASK)\r
23214 #define USBPHY_CTRL_SET_AUTORESUME_EN_MASK       (0x40000U)\r
23215 #define USBPHY_CTRL_SET_AUTORESUME_EN_SHIFT      (18U)\r
23216 #define USBPHY_CTRL_SET_AUTORESUME_EN(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_AUTORESUME_EN_SHIFT)) & USBPHY_CTRL_SET_AUTORESUME_EN_MASK)\r
23217 #define USBPHY_CTRL_SET_ENAUTOCLR_CLKGATE_MASK   (0x80000U)\r
23218 #define USBPHY_CTRL_SET_ENAUTOCLR_CLKGATE_SHIFT  (19U)\r
23219 #define USBPHY_CTRL_SET_ENAUTOCLR_CLKGATE(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_ENAUTOCLR_CLKGATE_SHIFT)) & USBPHY_CTRL_SET_ENAUTOCLR_CLKGATE_MASK)\r
23220 #define USBPHY_CTRL_SET_ENAUTOCLR_PHY_PWD_MASK   (0x100000U)\r
23221 #define USBPHY_CTRL_SET_ENAUTOCLR_PHY_PWD_SHIFT  (20U)\r
23222 #define USBPHY_CTRL_SET_ENAUTOCLR_PHY_PWD(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_ENAUTOCLR_PHY_PWD_SHIFT)) & USBPHY_CTRL_SET_ENAUTOCLR_PHY_PWD_MASK)\r
23223 #define USBPHY_CTRL_SET_FSDLL_RST_EN_MASK        (0x1000000U)\r
23224 #define USBPHY_CTRL_SET_FSDLL_RST_EN_SHIFT       (24U)\r
23225 #define USBPHY_CTRL_SET_FSDLL_RST_EN(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_FSDLL_RST_EN_SHIFT)) & USBPHY_CTRL_SET_FSDLL_RST_EN_MASK)\r
23226 #define USBPHY_CTRL_SET_OTG_ID_VALUE_MASK        (0x8000000U)\r
23227 #define USBPHY_CTRL_SET_OTG_ID_VALUE_SHIFT       (27U)\r
23228 #define USBPHY_CTRL_SET_OTG_ID_VALUE(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_OTG_ID_VALUE_SHIFT)) & USBPHY_CTRL_SET_OTG_ID_VALUE_MASK)\r
23229 #define USBPHY_CTRL_SET_HOST_FORCE_LS_SE0_MASK   (0x10000000U)\r
23230 #define USBPHY_CTRL_SET_HOST_FORCE_LS_SE0_SHIFT  (28U)\r
23231 #define USBPHY_CTRL_SET_HOST_FORCE_LS_SE0(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_HOST_FORCE_LS_SE0_SHIFT)) & USBPHY_CTRL_SET_HOST_FORCE_LS_SE0_MASK)\r
23232 #define USBPHY_CTRL_SET_UTMI_SUSPENDM_MASK       (0x20000000U)\r
23233 #define USBPHY_CTRL_SET_UTMI_SUSPENDM_SHIFT      (29U)\r
23234 #define USBPHY_CTRL_SET_UTMI_SUSPENDM(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_UTMI_SUSPENDM_SHIFT)) & USBPHY_CTRL_SET_UTMI_SUSPENDM_MASK)\r
23235 #define USBPHY_CTRL_SET_CLKGATE_MASK             (0x40000000U)\r
23236 #define USBPHY_CTRL_SET_CLKGATE_SHIFT            (30U)\r
23237 #define USBPHY_CTRL_SET_CLKGATE(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_CLKGATE_SHIFT)) & USBPHY_CTRL_SET_CLKGATE_MASK)\r
23238 #define USBPHY_CTRL_SET_SFTRST_MASK              (0x80000000U)\r
23239 #define USBPHY_CTRL_SET_SFTRST_SHIFT             (31U)\r
23240 #define USBPHY_CTRL_SET_SFTRST(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_SET_SFTRST_SHIFT)) & USBPHY_CTRL_SET_SFTRST_MASK)\r
23241 /*! @} */\r
23242 \r
23243 /*! @name CTRL_CLR - USB PHY General Control Register */\r
23244 /*! @{ */\r
23245 #define USBPHY_CTRL_CLR_ENHOSTDISCONDETECT_MASK  (0x2U)\r
23246 #define USBPHY_CTRL_CLR_ENHOSTDISCONDETECT_SHIFT (1U)\r
23247 #define USBPHY_CTRL_CLR_ENHOSTDISCONDETECT(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_ENHOSTDISCONDETECT_SHIFT)) & USBPHY_CTRL_CLR_ENHOSTDISCONDETECT_MASK)\r
23248 #define USBPHY_CTRL_CLR_HOSTDISCONDETECT_IRQ_MASK (0x8U)\r
23249 #define USBPHY_CTRL_CLR_HOSTDISCONDETECT_IRQ_SHIFT (3U)\r
23250 #define USBPHY_CTRL_CLR_HOSTDISCONDETECT_IRQ(x)  (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_HOSTDISCONDETECT_IRQ_SHIFT)) & USBPHY_CTRL_CLR_HOSTDISCONDETECT_IRQ_MASK)\r
23251 #define USBPHY_CTRL_CLR_ENDEVPLUGINDET_MASK      (0x10U)\r
23252 #define USBPHY_CTRL_CLR_ENDEVPLUGINDET_SHIFT     (4U)\r
23253 /*! ENDEVPLUGINDET\r
23254  *  0b0..Disables 200kohm pullup resistors on USB_DP and USB_DM pins (Default)\r
23255  *  0b1..Enables 200kohm pullup resistors on USB_DP and USB_DM pins\r
23256  */\r
23257 #define USBPHY_CTRL_CLR_ENDEVPLUGINDET(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_ENDEVPLUGINDET_SHIFT)) & USBPHY_CTRL_CLR_ENDEVPLUGINDET_MASK)\r
23258 #define USBPHY_CTRL_CLR_DEVPLUGIN_IRQ_MASK       (0x1000U)\r
23259 #define USBPHY_CTRL_CLR_DEVPLUGIN_IRQ_SHIFT      (12U)\r
23260 #define USBPHY_CTRL_CLR_DEVPLUGIN_IRQ(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_DEVPLUGIN_IRQ_SHIFT)) & USBPHY_CTRL_CLR_DEVPLUGIN_IRQ_MASK)\r
23261 #define USBPHY_CTRL_CLR_ENUTMILEVEL2_MASK        (0x4000U)\r
23262 #define USBPHY_CTRL_CLR_ENUTMILEVEL2_SHIFT       (14U)\r
23263 #define USBPHY_CTRL_CLR_ENUTMILEVEL2(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_ENUTMILEVEL2_SHIFT)) & USBPHY_CTRL_CLR_ENUTMILEVEL2_MASK)\r
23264 #define USBPHY_CTRL_CLR_ENUTMILEVEL3_MASK        (0x8000U)\r
23265 #define USBPHY_CTRL_CLR_ENUTMILEVEL3_SHIFT       (15U)\r
23266 #define USBPHY_CTRL_CLR_ENUTMILEVEL3(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_ENUTMILEVEL3_SHIFT)) & USBPHY_CTRL_CLR_ENUTMILEVEL3_MASK)\r
23267 #define USBPHY_CTRL_CLR_AUTORESUME_EN_MASK       (0x40000U)\r
23268 #define USBPHY_CTRL_CLR_AUTORESUME_EN_SHIFT      (18U)\r
23269 #define USBPHY_CTRL_CLR_AUTORESUME_EN(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_AUTORESUME_EN_SHIFT)) & USBPHY_CTRL_CLR_AUTORESUME_EN_MASK)\r
23270 #define USBPHY_CTRL_CLR_ENAUTOCLR_CLKGATE_MASK   (0x80000U)\r
23271 #define USBPHY_CTRL_CLR_ENAUTOCLR_CLKGATE_SHIFT  (19U)\r
23272 #define USBPHY_CTRL_CLR_ENAUTOCLR_CLKGATE(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_ENAUTOCLR_CLKGATE_SHIFT)) & USBPHY_CTRL_CLR_ENAUTOCLR_CLKGATE_MASK)\r
23273 #define USBPHY_CTRL_CLR_ENAUTOCLR_PHY_PWD_MASK   (0x100000U)\r
23274 #define USBPHY_CTRL_CLR_ENAUTOCLR_PHY_PWD_SHIFT  (20U)\r
23275 #define USBPHY_CTRL_CLR_ENAUTOCLR_PHY_PWD(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_ENAUTOCLR_PHY_PWD_SHIFT)) & USBPHY_CTRL_CLR_ENAUTOCLR_PHY_PWD_MASK)\r
23276 #define USBPHY_CTRL_CLR_FSDLL_RST_EN_MASK        (0x1000000U)\r
23277 #define USBPHY_CTRL_CLR_FSDLL_RST_EN_SHIFT       (24U)\r
23278 #define USBPHY_CTRL_CLR_FSDLL_RST_EN(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_FSDLL_RST_EN_SHIFT)) & USBPHY_CTRL_CLR_FSDLL_RST_EN_MASK)\r
23279 #define USBPHY_CTRL_CLR_OTG_ID_VALUE_MASK        (0x8000000U)\r
23280 #define USBPHY_CTRL_CLR_OTG_ID_VALUE_SHIFT       (27U)\r
23281 #define USBPHY_CTRL_CLR_OTG_ID_VALUE(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_OTG_ID_VALUE_SHIFT)) & USBPHY_CTRL_CLR_OTG_ID_VALUE_MASK)\r
23282 #define USBPHY_CTRL_CLR_HOST_FORCE_LS_SE0_MASK   (0x10000000U)\r
23283 #define USBPHY_CTRL_CLR_HOST_FORCE_LS_SE0_SHIFT  (28U)\r
23284 #define USBPHY_CTRL_CLR_HOST_FORCE_LS_SE0(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_HOST_FORCE_LS_SE0_SHIFT)) & USBPHY_CTRL_CLR_HOST_FORCE_LS_SE0_MASK)\r
23285 #define USBPHY_CTRL_CLR_UTMI_SUSPENDM_MASK       (0x20000000U)\r
23286 #define USBPHY_CTRL_CLR_UTMI_SUSPENDM_SHIFT      (29U)\r
23287 #define USBPHY_CTRL_CLR_UTMI_SUSPENDM(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_UTMI_SUSPENDM_SHIFT)) & USBPHY_CTRL_CLR_UTMI_SUSPENDM_MASK)\r
23288 #define USBPHY_CTRL_CLR_CLKGATE_MASK             (0x40000000U)\r
23289 #define USBPHY_CTRL_CLR_CLKGATE_SHIFT            (30U)\r
23290 #define USBPHY_CTRL_CLR_CLKGATE(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_CLKGATE_SHIFT)) & USBPHY_CTRL_CLR_CLKGATE_MASK)\r
23291 #define USBPHY_CTRL_CLR_SFTRST_MASK              (0x80000000U)\r
23292 #define USBPHY_CTRL_CLR_SFTRST_SHIFT             (31U)\r
23293 #define USBPHY_CTRL_CLR_SFTRST(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_CLR_SFTRST_SHIFT)) & USBPHY_CTRL_CLR_SFTRST_MASK)\r
23294 /*! @} */\r
23295 \r
23296 /*! @name CTRL_TOG - USB PHY General Control Register */\r
23297 /*! @{ */\r
23298 #define USBPHY_CTRL_TOG_ENHOSTDISCONDETECT_MASK  (0x2U)\r
23299 #define USBPHY_CTRL_TOG_ENHOSTDISCONDETECT_SHIFT (1U)\r
23300 #define USBPHY_CTRL_TOG_ENHOSTDISCONDETECT(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_ENHOSTDISCONDETECT_SHIFT)) & USBPHY_CTRL_TOG_ENHOSTDISCONDETECT_MASK)\r
23301 #define USBPHY_CTRL_TOG_HOSTDISCONDETECT_IRQ_MASK (0x8U)\r
23302 #define USBPHY_CTRL_TOG_HOSTDISCONDETECT_IRQ_SHIFT (3U)\r
23303 #define USBPHY_CTRL_TOG_HOSTDISCONDETECT_IRQ(x)  (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_HOSTDISCONDETECT_IRQ_SHIFT)) & USBPHY_CTRL_TOG_HOSTDISCONDETECT_IRQ_MASK)\r
23304 #define USBPHY_CTRL_TOG_ENDEVPLUGINDET_MASK      (0x10U)\r
23305 #define USBPHY_CTRL_TOG_ENDEVPLUGINDET_SHIFT     (4U)\r
23306 /*! ENDEVPLUGINDET\r
23307  *  0b0..Disables 200kohm pullup resistors on USB_DP and USB_DM pins (Default)\r
23308  *  0b1..Enables 200kohm pullup resistors on USB_DP and USB_DM pins\r
23309  */\r
23310 #define USBPHY_CTRL_TOG_ENDEVPLUGINDET(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_ENDEVPLUGINDET_SHIFT)) & USBPHY_CTRL_TOG_ENDEVPLUGINDET_MASK)\r
23311 #define USBPHY_CTRL_TOG_DEVPLUGIN_IRQ_MASK       (0x1000U)\r
23312 #define USBPHY_CTRL_TOG_DEVPLUGIN_IRQ_SHIFT      (12U)\r
23313 #define USBPHY_CTRL_TOG_DEVPLUGIN_IRQ(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_DEVPLUGIN_IRQ_SHIFT)) & USBPHY_CTRL_TOG_DEVPLUGIN_IRQ_MASK)\r
23314 #define USBPHY_CTRL_TOG_ENUTMILEVEL2_MASK        (0x4000U)\r
23315 #define USBPHY_CTRL_TOG_ENUTMILEVEL2_SHIFT       (14U)\r
23316 #define USBPHY_CTRL_TOG_ENUTMILEVEL2(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_ENUTMILEVEL2_SHIFT)) & USBPHY_CTRL_TOG_ENUTMILEVEL2_MASK)\r
23317 #define USBPHY_CTRL_TOG_ENUTMILEVEL3_MASK        (0x8000U)\r
23318 #define USBPHY_CTRL_TOG_ENUTMILEVEL3_SHIFT       (15U)\r
23319 #define USBPHY_CTRL_TOG_ENUTMILEVEL3(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_ENUTMILEVEL3_SHIFT)) & USBPHY_CTRL_TOG_ENUTMILEVEL3_MASK)\r
23320 #define USBPHY_CTRL_TOG_AUTORESUME_EN_MASK       (0x40000U)\r
23321 #define USBPHY_CTRL_TOG_AUTORESUME_EN_SHIFT      (18U)\r
23322 #define USBPHY_CTRL_TOG_AUTORESUME_EN(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_AUTORESUME_EN_SHIFT)) & USBPHY_CTRL_TOG_AUTORESUME_EN_MASK)\r
23323 #define USBPHY_CTRL_TOG_ENAUTOCLR_CLKGATE_MASK   (0x80000U)\r
23324 #define USBPHY_CTRL_TOG_ENAUTOCLR_CLKGATE_SHIFT  (19U)\r
23325 #define USBPHY_CTRL_TOG_ENAUTOCLR_CLKGATE(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_ENAUTOCLR_CLKGATE_SHIFT)) & USBPHY_CTRL_TOG_ENAUTOCLR_CLKGATE_MASK)\r
23326 #define USBPHY_CTRL_TOG_ENAUTOCLR_PHY_PWD_MASK   (0x100000U)\r
23327 #define USBPHY_CTRL_TOG_ENAUTOCLR_PHY_PWD_SHIFT  (20U)\r
23328 #define USBPHY_CTRL_TOG_ENAUTOCLR_PHY_PWD(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_ENAUTOCLR_PHY_PWD_SHIFT)) & USBPHY_CTRL_TOG_ENAUTOCLR_PHY_PWD_MASK)\r
23329 #define USBPHY_CTRL_TOG_FSDLL_RST_EN_MASK        (0x1000000U)\r
23330 #define USBPHY_CTRL_TOG_FSDLL_RST_EN_SHIFT       (24U)\r
23331 #define USBPHY_CTRL_TOG_FSDLL_RST_EN(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_FSDLL_RST_EN_SHIFT)) & USBPHY_CTRL_TOG_FSDLL_RST_EN_MASK)\r
23332 #define USBPHY_CTRL_TOG_OTG_ID_VALUE_MASK        (0x8000000U)\r
23333 #define USBPHY_CTRL_TOG_OTG_ID_VALUE_SHIFT       (27U)\r
23334 #define USBPHY_CTRL_TOG_OTG_ID_VALUE(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_OTG_ID_VALUE_SHIFT)) & USBPHY_CTRL_TOG_OTG_ID_VALUE_MASK)\r
23335 #define USBPHY_CTRL_TOG_HOST_FORCE_LS_SE0_MASK   (0x10000000U)\r
23336 #define USBPHY_CTRL_TOG_HOST_FORCE_LS_SE0_SHIFT  (28U)\r
23337 #define USBPHY_CTRL_TOG_HOST_FORCE_LS_SE0(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_HOST_FORCE_LS_SE0_SHIFT)) & USBPHY_CTRL_TOG_HOST_FORCE_LS_SE0_MASK)\r
23338 #define USBPHY_CTRL_TOG_UTMI_SUSPENDM_MASK       (0x20000000U)\r
23339 #define USBPHY_CTRL_TOG_UTMI_SUSPENDM_SHIFT      (29U)\r
23340 #define USBPHY_CTRL_TOG_UTMI_SUSPENDM(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_UTMI_SUSPENDM_SHIFT)) & USBPHY_CTRL_TOG_UTMI_SUSPENDM_MASK)\r
23341 #define USBPHY_CTRL_TOG_CLKGATE_MASK             (0x40000000U)\r
23342 #define USBPHY_CTRL_TOG_CLKGATE_SHIFT            (30U)\r
23343 #define USBPHY_CTRL_TOG_CLKGATE(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_CLKGATE_SHIFT)) & USBPHY_CTRL_TOG_CLKGATE_MASK)\r
23344 #define USBPHY_CTRL_TOG_SFTRST_MASK              (0x80000000U)\r
23345 #define USBPHY_CTRL_TOG_SFTRST_SHIFT             (31U)\r
23346 #define USBPHY_CTRL_TOG_SFTRST(x)                (((uint32_t)(((uint32_t)(x)) << USBPHY_CTRL_TOG_SFTRST_SHIFT)) & USBPHY_CTRL_TOG_SFTRST_MASK)\r
23347 /*! @} */\r
23348 \r
23349 /*! @name STATUS - USB PHY Status Register */\r
23350 /*! @{ */\r
23351 #define USBPHY_STATUS_HOSTDISCONDETECT_STATUS_MASK (0x8U)\r
23352 #define USBPHY_STATUS_HOSTDISCONDETECT_STATUS_SHIFT (3U)\r
23353 /*! HOSTDISCONDETECT_STATUS\r
23354  *  0b0..USB cable disconnect has not been detected at the local host\r
23355  *  0b1..USB cable disconnect has been detected at the local host\r
23356  */\r
23357 #define USBPHY_STATUS_HOSTDISCONDETECT_STATUS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_STATUS_HOSTDISCONDETECT_STATUS_SHIFT)) & USBPHY_STATUS_HOSTDISCONDETECT_STATUS_MASK)\r
23358 #define USBPHY_STATUS_DEVPLUGIN_STATUS_MASK      (0x40U)\r
23359 #define USBPHY_STATUS_DEVPLUGIN_STATUS_SHIFT     (6U)\r
23360 /*! DEVPLUGIN_STATUS\r
23361  *  0b0..No attachment to a USB host is detected\r
23362  *  0b1..Cable attachment to a USB host is detected\r
23363  */\r
23364 #define USBPHY_STATUS_DEVPLUGIN_STATUS(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_STATUS_DEVPLUGIN_STATUS_SHIFT)) & USBPHY_STATUS_DEVPLUGIN_STATUS_MASK)\r
23365 #define USBPHY_STATUS_OTGID_STATUS_MASK          (0x100U)\r
23366 #define USBPHY_STATUS_OTGID_STATUS_SHIFT         (8U)\r
23367 #define USBPHY_STATUS_OTGID_STATUS(x)            (((uint32_t)(((uint32_t)(x)) << USBPHY_STATUS_OTGID_STATUS_SHIFT)) & USBPHY_STATUS_OTGID_STATUS_MASK)\r
23368 #define USBPHY_STATUS_RESUME_STATUS_MASK         (0x400U)\r
23369 #define USBPHY_STATUS_RESUME_STATUS_SHIFT        (10U)\r
23370 #define USBPHY_STATUS_RESUME_STATUS(x)           (((uint32_t)(((uint32_t)(x)) << USBPHY_STATUS_RESUME_STATUS_SHIFT)) & USBPHY_STATUS_RESUME_STATUS_MASK)\r
23371 /*! @} */\r
23372 \r
23373 /*! @name DEBUG0 - USB PHY Debug Register 0 */\r
23374 /*! @{ */\r
23375 #define USBPHY_DEBUG0_OTGIDPIOLOCK_MASK          (0x1U)\r
23376 #define USBPHY_DEBUG0_OTGIDPIOLOCK_SHIFT         (0U)\r
23377 #define USBPHY_DEBUG0_OTGIDPIOLOCK(x)            (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_OTGIDPIOLOCK_SHIFT)) & USBPHY_DEBUG0_OTGIDPIOLOCK_MASK)\r
23378 #define USBPHY_DEBUG0_DEBUG_INTERFACE_HOLD_MASK  (0x2U)\r
23379 #define USBPHY_DEBUG0_DEBUG_INTERFACE_HOLD_SHIFT (1U)\r
23380 #define USBPHY_DEBUG0_DEBUG_INTERFACE_HOLD(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_DEBUG_INTERFACE_HOLD_SHIFT)) & USBPHY_DEBUG0_DEBUG_INTERFACE_HOLD_MASK)\r
23381 #define USBPHY_DEBUG0_HSTPULLDOWN_MASK           (0xCU)\r
23382 #define USBPHY_DEBUG0_HSTPULLDOWN_SHIFT          (2U)\r
23383 #define USBPHY_DEBUG0_HSTPULLDOWN(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_HSTPULLDOWN_SHIFT)) & USBPHY_DEBUG0_HSTPULLDOWN_MASK)\r
23384 #define USBPHY_DEBUG0_ENHSTPULLDOWN_MASK         (0x30U)\r
23385 #define USBPHY_DEBUG0_ENHSTPULLDOWN_SHIFT        (4U)\r
23386 #define USBPHY_DEBUG0_ENHSTPULLDOWN(x)           (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_ENHSTPULLDOWN_SHIFT)) & USBPHY_DEBUG0_ENHSTPULLDOWN_MASK)\r
23387 #define USBPHY_DEBUG0_TX2RXCOUNT_MASK            (0xF00U)\r
23388 #define USBPHY_DEBUG0_TX2RXCOUNT_SHIFT           (8U)\r
23389 #define USBPHY_DEBUG0_TX2RXCOUNT(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TX2RXCOUNT_SHIFT)) & USBPHY_DEBUG0_TX2RXCOUNT_MASK)\r
23390 #define USBPHY_DEBUG0_ENTX2RXCOUNT_MASK          (0x1000U)\r
23391 #define USBPHY_DEBUG0_ENTX2RXCOUNT_SHIFT         (12U)\r
23392 #define USBPHY_DEBUG0_ENTX2RXCOUNT(x)            (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_ENTX2RXCOUNT_SHIFT)) & USBPHY_DEBUG0_ENTX2RXCOUNT_MASK)\r
23393 #define USBPHY_DEBUG0_SQUELCHRESETCOUNT_MASK     (0x1F0000U)\r
23394 #define USBPHY_DEBUG0_SQUELCHRESETCOUNT_SHIFT    (16U)\r
23395 #define USBPHY_DEBUG0_SQUELCHRESETCOUNT(x)       (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SQUELCHRESETCOUNT_SHIFT)) & USBPHY_DEBUG0_SQUELCHRESETCOUNT_MASK)\r
23396 #define USBPHY_DEBUG0_ENSQUELCHRESET_MASK        (0x1000000U)\r
23397 #define USBPHY_DEBUG0_ENSQUELCHRESET_SHIFT       (24U)\r
23398 #define USBPHY_DEBUG0_ENSQUELCHRESET(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_ENSQUELCHRESET_SHIFT)) & USBPHY_DEBUG0_ENSQUELCHRESET_MASK)\r
23399 #define USBPHY_DEBUG0_SQUELCHRESETLENGTH_MASK    (0x1E000000U)\r
23400 #define USBPHY_DEBUG0_SQUELCHRESETLENGTH_SHIFT   (25U)\r
23401 #define USBPHY_DEBUG0_SQUELCHRESETLENGTH(x)      (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SQUELCHRESETLENGTH_SHIFT)) & USBPHY_DEBUG0_SQUELCHRESETLENGTH_MASK)\r
23402 #define USBPHY_DEBUG0_HOST_RESUME_DEBUG_MASK     (0x20000000U)\r
23403 #define USBPHY_DEBUG0_HOST_RESUME_DEBUG_SHIFT    (29U)\r
23404 #define USBPHY_DEBUG0_HOST_RESUME_DEBUG(x)       (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_HOST_RESUME_DEBUG_SHIFT)) & USBPHY_DEBUG0_HOST_RESUME_DEBUG_MASK)\r
23405 #define USBPHY_DEBUG0_CLKGATE_MASK               (0x40000000U)\r
23406 #define USBPHY_DEBUG0_CLKGATE_SHIFT              (30U)\r
23407 #define USBPHY_DEBUG0_CLKGATE(x)                 (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLKGATE_SHIFT)) & USBPHY_DEBUG0_CLKGATE_MASK)\r
23408 /*! @} */\r
23409 \r
23410 /*! @name DEBUG0_SET - USB PHY Debug Register 0 */\r
23411 /*! @{ */\r
23412 #define USBPHY_DEBUG0_SET_OTGIDPIOLOCK_MASK      (0x1U)\r
23413 #define USBPHY_DEBUG0_SET_OTGIDPIOLOCK_SHIFT     (0U)\r
23414 #define USBPHY_DEBUG0_SET_OTGIDPIOLOCK(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_OTGIDPIOLOCK_SHIFT)) & USBPHY_DEBUG0_SET_OTGIDPIOLOCK_MASK)\r
23415 #define USBPHY_DEBUG0_SET_DEBUG_INTERFACE_HOLD_MASK (0x2U)\r
23416 #define USBPHY_DEBUG0_SET_DEBUG_INTERFACE_HOLD_SHIFT (1U)\r
23417 #define USBPHY_DEBUG0_SET_DEBUG_INTERFACE_HOLD(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_DEBUG_INTERFACE_HOLD_SHIFT)) & USBPHY_DEBUG0_SET_DEBUG_INTERFACE_HOLD_MASK)\r
23418 #define USBPHY_DEBUG0_SET_HSTPULLDOWN_MASK       (0xCU)\r
23419 #define USBPHY_DEBUG0_SET_HSTPULLDOWN_SHIFT      (2U)\r
23420 #define USBPHY_DEBUG0_SET_HSTPULLDOWN(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_HSTPULLDOWN_SHIFT)) & USBPHY_DEBUG0_SET_HSTPULLDOWN_MASK)\r
23421 #define USBPHY_DEBUG0_SET_ENHSTPULLDOWN_MASK     (0x30U)\r
23422 #define USBPHY_DEBUG0_SET_ENHSTPULLDOWN_SHIFT    (4U)\r
23423 #define USBPHY_DEBUG0_SET_ENHSTPULLDOWN(x)       (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_ENHSTPULLDOWN_SHIFT)) & USBPHY_DEBUG0_SET_ENHSTPULLDOWN_MASK)\r
23424 #define USBPHY_DEBUG0_SET_TX2RXCOUNT_MASK        (0xF00U)\r
23425 #define USBPHY_DEBUG0_SET_TX2RXCOUNT_SHIFT       (8U)\r
23426 #define USBPHY_DEBUG0_SET_TX2RXCOUNT(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_TX2RXCOUNT_SHIFT)) & USBPHY_DEBUG0_SET_TX2RXCOUNT_MASK)\r
23427 #define USBPHY_DEBUG0_SET_ENTX2RXCOUNT_MASK      (0x1000U)\r
23428 #define USBPHY_DEBUG0_SET_ENTX2RXCOUNT_SHIFT     (12U)\r
23429 #define USBPHY_DEBUG0_SET_ENTX2RXCOUNT(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_ENTX2RXCOUNT_SHIFT)) & USBPHY_DEBUG0_SET_ENTX2RXCOUNT_MASK)\r
23430 #define USBPHY_DEBUG0_SET_SQUELCHRESETCOUNT_MASK (0x1F0000U)\r
23431 #define USBPHY_DEBUG0_SET_SQUELCHRESETCOUNT_SHIFT (16U)\r
23432 #define USBPHY_DEBUG0_SET_SQUELCHRESETCOUNT(x)   (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_SQUELCHRESETCOUNT_SHIFT)) & USBPHY_DEBUG0_SET_SQUELCHRESETCOUNT_MASK)\r
23433 #define USBPHY_DEBUG0_SET_ENSQUELCHRESET_MASK    (0x1000000U)\r
23434 #define USBPHY_DEBUG0_SET_ENSQUELCHRESET_SHIFT   (24U)\r
23435 #define USBPHY_DEBUG0_SET_ENSQUELCHRESET(x)      (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_ENSQUELCHRESET_SHIFT)) & USBPHY_DEBUG0_SET_ENSQUELCHRESET_MASK)\r
23436 #define USBPHY_DEBUG0_SET_SQUELCHRESETLENGTH_MASK (0x1E000000U)\r
23437 #define USBPHY_DEBUG0_SET_SQUELCHRESETLENGTH_SHIFT (25U)\r
23438 #define USBPHY_DEBUG0_SET_SQUELCHRESETLENGTH(x)  (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_SQUELCHRESETLENGTH_SHIFT)) & USBPHY_DEBUG0_SET_SQUELCHRESETLENGTH_MASK)\r
23439 #define USBPHY_DEBUG0_SET_HOST_RESUME_DEBUG_MASK (0x20000000U)\r
23440 #define USBPHY_DEBUG0_SET_HOST_RESUME_DEBUG_SHIFT (29U)\r
23441 #define USBPHY_DEBUG0_SET_HOST_RESUME_DEBUG(x)   (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_HOST_RESUME_DEBUG_SHIFT)) & USBPHY_DEBUG0_SET_HOST_RESUME_DEBUG_MASK)\r
23442 #define USBPHY_DEBUG0_SET_CLKGATE_MASK           (0x40000000U)\r
23443 #define USBPHY_DEBUG0_SET_CLKGATE_SHIFT          (30U)\r
23444 #define USBPHY_DEBUG0_SET_CLKGATE(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_SET_CLKGATE_SHIFT)) & USBPHY_DEBUG0_SET_CLKGATE_MASK)\r
23445 /*! @} */\r
23446 \r
23447 /*! @name DEBUG0_CLR - USB PHY Debug Register 0 */\r
23448 /*! @{ */\r
23449 #define USBPHY_DEBUG0_CLR_OTGIDPIOLOCK_MASK      (0x1U)\r
23450 #define USBPHY_DEBUG0_CLR_OTGIDPIOLOCK_SHIFT     (0U)\r
23451 #define USBPHY_DEBUG0_CLR_OTGIDPIOLOCK(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_OTGIDPIOLOCK_SHIFT)) & USBPHY_DEBUG0_CLR_OTGIDPIOLOCK_MASK)\r
23452 #define USBPHY_DEBUG0_CLR_DEBUG_INTERFACE_HOLD_MASK (0x2U)\r
23453 #define USBPHY_DEBUG0_CLR_DEBUG_INTERFACE_HOLD_SHIFT (1U)\r
23454 #define USBPHY_DEBUG0_CLR_DEBUG_INTERFACE_HOLD(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_DEBUG_INTERFACE_HOLD_SHIFT)) & USBPHY_DEBUG0_CLR_DEBUG_INTERFACE_HOLD_MASK)\r
23455 #define USBPHY_DEBUG0_CLR_HSTPULLDOWN_MASK       (0xCU)\r
23456 #define USBPHY_DEBUG0_CLR_HSTPULLDOWN_SHIFT      (2U)\r
23457 #define USBPHY_DEBUG0_CLR_HSTPULLDOWN(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_HSTPULLDOWN_SHIFT)) & USBPHY_DEBUG0_CLR_HSTPULLDOWN_MASK)\r
23458 #define USBPHY_DEBUG0_CLR_ENHSTPULLDOWN_MASK     (0x30U)\r
23459 #define USBPHY_DEBUG0_CLR_ENHSTPULLDOWN_SHIFT    (4U)\r
23460 #define USBPHY_DEBUG0_CLR_ENHSTPULLDOWN(x)       (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_ENHSTPULLDOWN_SHIFT)) & USBPHY_DEBUG0_CLR_ENHSTPULLDOWN_MASK)\r
23461 #define USBPHY_DEBUG0_CLR_TX2RXCOUNT_MASK        (0xF00U)\r
23462 #define USBPHY_DEBUG0_CLR_TX2RXCOUNT_SHIFT       (8U)\r
23463 #define USBPHY_DEBUG0_CLR_TX2RXCOUNT(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_TX2RXCOUNT_SHIFT)) & USBPHY_DEBUG0_CLR_TX2RXCOUNT_MASK)\r
23464 #define USBPHY_DEBUG0_CLR_ENTX2RXCOUNT_MASK      (0x1000U)\r
23465 #define USBPHY_DEBUG0_CLR_ENTX2RXCOUNT_SHIFT     (12U)\r
23466 #define USBPHY_DEBUG0_CLR_ENTX2RXCOUNT(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_ENTX2RXCOUNT_SHIFT)) & USBPHY_DEBUG0_CLR_ENTX2RXCOUNT_MASK)\r
23467 #define USBPHY_DEBUG0_CLR_SQUELCHRESETCOUNT_MASK (0x1F0000U)\r
23468 #define USBPHY_DEBUG0_CLR_SQUELCHRESETCOUNT_SHIFT (16U)\r
23469 #define USBPHY_DEBUG0_CLR_SQUELCHRESETCOUNT(x)   (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_SQUELCHRESETCOUNT_SHIFT)) & USBPHY_DEBUG0_CLR_SQUELCHRESETCOUNT_MASK)\r
23470 #define USBPHY_DEBUG0_CLR_ENSQUELCHRESET_MASK    (0x1000000U)\r
23471 #define USBPHY_DEBUG0_CLR_ENSQUELCHRESET_SHIFT   (24U)\r
23472 #define USBPHY_DEBUG0_CLR_ENSQUELCHRESET(x)      (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_ENSQUELCHRESET_SHIFT)) & USBPHY_DEBUG0_CLR_ENSQUELCHRESET_MASK)\r
23473 #define USBPHY_DEBUG0_CLR_SQUELCHRESETLENGTH_MASK (0x1E000000U)\r
23474 #define USBPHY_DEBUG0_CLR_SQUELCHRESETLENGTH_SHIFT (25U)\r
23475 #define USBPHY_DEBUG0_CLR_SQUELCHRESETLENGTH(x)  (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_SQUELCHRESETLENGTH_SHIFT)) & USBPHY_DEBUG0_CLR_SQUELCHRESETLENGTH_MASK)\r
23476 #define USBPHY_DEBUG0_CLR_HOST_RESUME_DEBUG_MASK (0x20000000U)\r
23477 #define USBPHY_DEBUG0_CLR_HOST_RESUME_DEBUG_SHIFT (29U)\r
23478 #define USBPHY_DEBUG0_CLR_HOST_RESUME_DEBUG(x)   (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_HOST_RESUME_DEBUG_SHIFT)) & USBPHY_DEBUG0_CLR_HOST_RESUME_DEBUG_MASK)\r
23479 #define USBPHY_DEBUG0_CLR_CLKGATE_MASK           (0x40000000U)\r
23480 #define USBPHY_DEBUG0_CLR_CLKGATE_SHIFT          (30U)\r
23481 #define USBPHY_DEBUG0_CLR_CLKGATE(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_CLR_CLKGATE_SHIFT)) & USBPHY_DEBUG0_CLR_CLKGATE_MASK)\r
23482 /*! @} */\r
23483 \r
23484 /*! @name DEBUG0_TOG - USB PHY Debug Register 0 */\r
23485 /*! @{ */\r
23486 #define USBPHY_DEBUG0_TOG_OTGIDPIOLOCK_MASK      (0x1U)\r
23487 #define USBPHY_DEBUG0_TOG_OTGIDPIOLOCK_SHIFT     (0U)\r
23488 #define USBPHY_DEBUG0_TOG_OTGIDPIOLOCK(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_OTGIDPIOLOCK_SHIFT)) & USBPHY_DEBUG0_TOG_OTGIDPIOLOCK_MASK)\r
23489 #define USBPHY_DEBUG0_TOG_DEBUG_INTERFACE_HOLD_MASK (0x2U)\r
23490 #define USBPHY_DEBUG0_TOG_DEBUG_INTERFACE_HOLD_SHIFT (1U)\r
23491 #define USBPHY_DEBUG0_TOG_DEBUG_INTERFACE_HOLD(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_DEBUG_INTERFACE_HOLD_SHIFT)) & USBPHY_DEBUG0_TOG_DEBUG_INTERFACE_HOLD_MASK)\r
23492 #define USBPHY_DEBUG0_TOG_HSTPULLDOWN_MASK       (0xCU)\r
23493 #define USBPHY_DEBUG0_TOG_HSTPULLDOWN_SHIFT      (2U)\r
23494 #define USBPHY_DEBUG0_TOG_HSTPULLDOWN(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_HSTPULLDOWN_SHIFT)) & USBPHY_DEBUG0_TOG_HSTPULLDOWN_MASK)\r
23495 #define USBPHY_DEBUG0_TOG_ENHSTPULLDOWN_MASK     (0x30U)\r
23496 #define USBPHY_DEBUG0_TOG_ENHSTPULLDOWN_SHIFT    (4U)\r
23497 #define USBPHY_DEBUG0_TOG_ENHSTPULLDOWN(x)       (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_ENHSTPULLDOWN_SHIFT)) & USBPHY_DEBUG0_TOG_ENHSTPULLDOWN_MASK)\r
23498 #define USBPHY_DEBUG0_TOG_TX2RXCOUNT_MASK        (0xF00U)\r
23499 #define USBPHY_DEBUG0_TOG_TX2RXCOUNT_SHIFT       (8U)\r
23500 #define USBPHY_DEBUG0_TOG_TX2RXCOUNT(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_TX2RXCOUNT_SHIFT)) & USBPHY_DEBUG0_TOG_TX2RXCOUNT_MASK)\r
23501 #define USBPHY_DEBUG0_TOG_ENTX2RXCOUNT_MASK      (0x1000U)\r
23502 #define USBPHY_DEBUG0_TOG_ENTX2RXCOUNT_SHIFT     (12U)\r
23503 #define USBPHY_DEBUG0_TOG_ENTX2RXCOUNT(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_ENTX2RXCOUNT_SHIFT)) & USBPHY_DEBUG0_TOG_ENTX2RXCOUNT_MASK)\r
23504 #define USBPHY_DEBUG0_TOG_SQUELCHRESETCOUNT_MASK (0x1F0000U)\r
23505 #define USBPHY_DEBUG0_TOG_SQUELCHRESETCOUNT_SHIFT (16U)\r
23506 #define USBPHY_DEBUG0_TOG_SQUELCHRESETCOUNT(x)   (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_SQUELCHRESETCOUNT_SHIFT)) & USBPHY_DEBUG0_TOG_SQUELCHRESETCOUNT_MASK)\r
23507 #define USBPHY_DEBUG0_TOG_ENSQUELCHRESET_MASK    (0x1000000U)\r
23508 #define USBPHY_DEBUG0_TOG_ENSQUELCHRESET_SHIFT   (24U)\r
23509 #define USBPHY_DEBUG0_TOG_ENSQUELCHRESET(x)      (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_ENSQUELCHRESET_SHIFT)) & USBPHY_DEBUG0_TOG_ENSQUELCHRESET_MASK)\r
23510 #define USBPHY_DEBUG0_TOG_SQUELCHRESETLENGTH_MASK (0x1E000000U)\r
23511 #define USBPHY_DEBUG0_TOG_SQUELCHRESETLENGTH_SHIFT (25U)\r
23512 #define USBPHY_DEBUG0_TOG_SQUELCHRESETLENGTH(x)  (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_SQUELCHRESETLENGTH_SHIFT)) & USBPHY_DEBUG0_TOG_SQUELCHRESETLENGTH_MASK)\r
23513 #define USBPHY_DEBUG0_TOG_HOST_RESUME_DEBUG_MASK (0x20000000U)\r
23514 #define USBPHY_DEBUG0_TOG_HOST_RESUME_DEBUG_SHIFT (29U)\r
23515 #define USBPHY_DEBUG0_TOG_HOST_RESUME_DEBUG(x)   (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_HOST_RESUME_DEBUG_SHIFT)) & USBPHY_DEBUG0_TOG_HOST_RESUME_DEBUG_MASK)\r
23516 #define USBPHY_DEBUG0_TOG_CLKGATE_MASK           (0x40000000U)\r
23517 #define USBPHY_DEBUG0_TOG_CLKGATE_SHIFT          (30U)\r
23518 #define USBPHY_DEBUG0_TOG_CLKGATE(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG0_TOG_CLKGATE_SHIFT)) & USBPHY_DEBUG0_TOG_CLKGATE_MASK)\r
23519 /*! @} */\r
23520 \r
23521 /*! @name DEBUG1 - UTMI Debug Status Register 1 */\r
23522 /*! @{ */\r
23523 #define USBPHY_DEBUG1_ENTAILADJVD_MASK           (0x6000U)\r
23524 #define USBPHY_DEBUG1_ENTAILADJVD_SHIFT          (13U)\r
23525 /*! ENTAILADJVD\r
23526  *  0b00..Delay is nominal\r
23527  *  0b01..Delay is +20%\r
23528  *  0b10..Delay is -20%\r
23529  *  0b11..Delay is -40%\r
23530  */\r
23531 #define USBPHY_DEBUG1_ENTAILADJVD(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_ENTAILADJVD_SHIFT)) & USBPHY_DEBUG1_ENTAILADJVD_MASK)\r
23532 #define USBPHY_DEBUG1_USB2_REFBIAS_VBGADJ_MASK   (0x1C0000U)\r
23533 #define USBPHY_DEBUG1_USB2_REFBIAS_VBGADJ_SHIFT  (18U)\r
23534 #define USBPHY_DEBUG1_USB2_REFBIAS_VBGADJ(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_USB2_REFBIAS_VBGADJ_SHIFT)) & USBPHY_DEBUG1_USB2_REFBIAS_VBGADJ_MASK)\r
23535 #define USBPHY_DEBUG1_USB2_REFBIAS_TST_MASK      (0x600000U)\r
23536 #define USBPHY_DEBUG1_USB2_REFBIAS_TST_SHIFT     (21U)\r
23537 #define USBPHY_DEBUG1_USB2_REFBIAS_TST(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_USB2_REFBIAS_TST_SHIFT)) & USBPHY_DEBUG1_USB2_REFBIAS_TST_MASK)\r
23538 /*! @} */\r
23539 \r
23540 /*! @name DEBUG1_SET - UTMI Debug Status Register 1 */\r
23541 /*! @{ */\r
23542 #define USBPHY_DEBUG1_SET_ENTAILADJVD_MASK       (0x6000U)\r
23543 #define USBPHY_DEBUG1_SET_ENTAILADJVD_SHIFT      (13U)\r
23544 /*! ENTAILADJVD\r
23545  *  0b00..Delay is nominal\r
23546  *  0b01..Delay is +20%\r
23547  *  0b10..Delay is -20%\r
23548  *  0b11..Delay is -40%\r
23549  */\r
23550 #define USBPHY_DEBUG1_SET_ENTAILADJVD(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_SET_ENTAILADJVD_SHIFT)) & USBPHY_DEBUG1_SET_ENTAILADJVD_MASK)\r
23551 #define USBPHY_DEBUG1_SET_USB2_REFBIAS_VBGADJ_MASK (0x1C0000U)\r
23552 #define USBPHY_DEBUG1_SET_USB2_REFBIAS_VBGADJ_SHIFT (18U)\r
23553 #define USBPHY_DEBUG1_SET_USB2_REFBIAS_VBGADJ(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_SET_USB2_REFBIAS_VBGADJ_SHIFT)) & USBPHY_DEBUG1_SET_USB2_REFBIAS_VBGADJ_MASK)\r
23554 #define USBPHY_DEBUG1_SET_USB2_REFBIAS_TST_MASK  (0x600000U)\r
23555 #define USBPHY_DEBUG1_SET_USB2_REFBIAS_TST_SHIFT (21U)\r
23556 #define USBPHY_DEBUG1_SET_USB2_REFBIAS_TST(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_SET_USB2_REFBIAS_TST_SHIFT)) & USBPHY_DEBUG1_SET_USB2_REFBIAS_TST_MASK)\r
23557 /*! @} */\r
23558 \r
23559 /*! @name DEBUG1_CLR - UTMI Debug Status Register 1 */\r
23560 /*! @{ */\r
23561 #define USBPHY_DEBUG1_CLR_ENTAILADJVD_MASK       (0x6000U)\r
23562 #define USBPHY_DEBUG1_CLR_ENTAILADJVD_SHIFT      (13U)\r
23563 /*! ENTAILADJVD\r
23564  *  0b00..Delay is nominal\r
23565  *  0b01..Delay is +20%\r
23566  *  0b10..Delay is -20%\r
23567  *  0b11..Delay is -40%\r
23568  */\r
23569 #define USBPHY_DEBUG1_CLR_ENTAILADJVD(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_CLR_ENTAILADJVD_SHIFT)) & USBPHY_DEBUG1_CLR_ENTAILADJVD_MASK)\r
23570 #define USBPHY_DEBUG1_CLR_USB2_REFBIAS_VBGADJ_MASK (0x1C0000U)\r
23571 #define USBPHY_DEBUG1_CLR_USB2_REFBIAS_VBGADJ_SHIFT (18U)\r
23572 #define USBPHY_DEBUG1_CLR_USB2_REFBIAS_VBGADJ(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_CLR_USB2_REFBIAS_VBGADJ_SHIFT)) & USBPHY_DEBUG1_CLR_USB2_REFBIAS_VBGADJ_MASK)\r
23573 #define USBPHY_DEBUG1_CLR_USB2_REFBIAS_TST_MASK  (0x600000U)\r
23574 #define USBPHY_DEBUG1_CLR_USB2_REFBIAS_TST_SHIFT (21U)\r
23575 #define USBPHY_DEBUG1_CLR_USB2_REFBIAS_TST(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_CLR_USB2_REFBIAS_TST_SHIFT)) & USBPHY_DEBUG1_CLR_USB2_REFBIAS_TST_MASK)\r
23576 /*! @} */\r
23577 \r
23578 /*! @name DEBUG1_TOG - UTMI Debug Status Register 1 */\r
23579 /*! @{ */\r
23580 #define USBPHY_DEBUG1_TOG_ENTAILADJVD_MASK       (0x6000U)\r
23581 #define USBPHY_DEBUG1_TOG_ENTAILADJVD_SHIFT      (13U)\r
23582 /*! ENTAILADJVD\r
23583  *  0b00..Delay is nominal\r
23584  *  0b01..Delay is +20%\r
23585  *  0b10..Delay is -20%\r
23586  *  0b11..Delay is -40%\r
23587  */\r
23588 #define USBPHY_DEBUG1_TOG_ENTAILADJVD(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_TOG_ENTAILADJVD_SHIFT)) & USBPHY_DEBUG1_TOG_ENTAILADJVD_MASK)\r
23589 #define USBPHY_DEBUG1_TOG_USB2_REFBIAS_VBGADJ_MASK (0x1C0000U)\r
23590 #define USBPHY_DEBUG1_TOG_USB2_REFBIAS_VBGADJ_SHIFT (18U)\r
23591 #define USBPHY_DEBUG1_TOG_USB2_REFBIAS_VBGADJ(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_TOG_USB2_REFBIAS_VBGADJ_SHIFT)) & USBPHY_DEBUG1_TOG_USB2_REFBIAS_VBGADJ_MASK)\r
23592 #define USBPHY_DEBUG1_TOG_USB2_REFBIAS_TST_MASK  (0x600000U)\r
23593 #define USBPHY_DEBUG1_TOG_USB2_REFBIAS_TST_SHIFT (21U)\r
23594 #define USBPHY_DEBUG1_TOG_USB2_REFBIAS_TST(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_DEBUG1_TOG_USB2_REFBIAS_TST_SHIFT)) & USBPHY_DEBUG1_TOG_USB2_REFBIAS_TST_MASK)\r
23595 /*! @} */\r
23596 \r
23597 /*! @name VERSION - UTMI RTL Version */\r
23598 /*! @{ */\r
23599 #define USBPHY_VERSION_STEP_MASK                 (0xFFFFU)\r
23600 #define USBPHY_VERSION_STEP_SHIFT                (0U)\r
23601 #define USBPHY_VERSION_STEP(x)                   (((uint32_t)(((uint32_t)(x)) << USBPHY_VERSION_STEP_SHIFT)) & USBPHY_VERSION_STEP_MASK)\r
23602 #define USBPHY_VERSION_MINOR_MASK                (0xFF0000U)\r
23603 #define USBPHY_VERSION_MINOR_SHIFT               (16U)\r
23604 #define USBPHY_VERSION_MINOR(x)                  (((uint32_t)(((uint32_t)(x)) << USBPHY_VERSION_MINOR_SHIFT)) & USBPHY_VERSION_MINOR_MASK)\r
23605 #define USBPHY_VERSION_MAJOR_MASK                (0xFF000000U)\r
23606 #define USBPHY_VERSION_MAJOR_SHIFT               (24U)\r
23607 #define USBPHY_VERSION_MAJOR(x)                  (((uint32_t)(((uint32_t)(x)) << USBPHY_VERSION_MAJOR_SHIFT)) & USBPHY_VERSION_MAJOR_MASK)\r
23608 /*! @} */\r
23609 \r
23610 /*! @name PLL_SIC - USB PHY PLL Control/Status Register */\r
23611 /*! @{ */\r
23612 #define USBPHY_PLL_SIC_MISC2_CONTROL0_MASK       (0x20U)\r
23613 #define USBPHY_PLL_SIC_MISC2_CONTROL0_SHIFT      (5U)\r
23614 #define USBPHY_PLL_SIC_MISC2_CONTROL0(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_MISC2_CONTROL0_SHIFT)) & USBPHY_PLL_SIC_MISC2_CONTROL0_MASK)\r
23615 #define USBPHY_PLL_SIC_PLL_EN_USB_CLKS_MASK      (0x40U)\r
23616 #define USBPHY_PLL_SIC_PLL_EN_USB_CLKS_SHIFT     (6U)\r
23617 #define USBPHY_PLL_SIC_PLL_EN_USB_CLKS(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_PLL_EN_USB_CLKS_SHIFT)) & USBPHY_PLL_SIC_PLL_EN_USB_CLKS_MASK)\r
23618 #define USBPHY_PLL_SIC_PLL_POWER_MASK            (0x1000U)\r
23619 #define USBPHY_PLL_SIC_PLL_POWER_SHIFT           (12U)\r
23620 #define USBPHY_PLL_SIC_PLL_POWER(x)              (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_PLL_POWER_SHIFT)) & USBPHY_PLL_SIC_PLL_POWER_MASK)\r
23621 #define USBPHY_PLL_SIC_PLL_ENABLE_MASK           (0x2000U)\r
23622 #define USBPHY_PLL_SIC_PLL_ENABLE_SHIFT          (13U)\r
23623 #define USBPHY_PLL_SIC_PLL_ENABLE(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_PLL_ENABLE_SHIFT)) & USBPHY_PLL_SIC_PLL_ENABLE_MASK)\r
23624 #define USBPHY_PLL_SIC_PLL_BYPASS_MASK           (0x10000U)\r
23625 #define USBPHY_PLL_SIC_PLL_BYPASS_SHIFT          (16U)\r
23626 #define USBPHY_PLL_SIC_PLL_BYPASS(x)             (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_PLL_BYPASS_SHIFT)) & USBPHY_PLL_SIC_PLL_BYPASS_MASK)\r
23627 #define USBPHY_PLL_SIC_REFBIAS_PWD_SEL_MASK      (0x80000U)\r
23628 #define USBPHY_PLL_SIC_REFBIAS_PWD_SEL_SHIFT     (19U)\r
23629 /*! REFBIAS_PWD_SEL\r
23630  *  0b0..Selects PLL_POWER to control the reference bias\r
23631  *  0b1..Selects REFBIAS_PWD to control the reference bias\r
23632  */\r
23633 #define USBPHY_PLL_SIC_REFBIAS_PWD_SEL(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_REFBIAS_PWD_SEL_SHIFT)) & USBPHY_PLL_SIC_REFBIAS_PWD_SEL_MASK)\r
23634 #define USBPHY_PLL_SIC_REFBIAS_PWD_MASK          (0x100000U)\r
23635 #define USBPHY_PLL_SIC_REFBIAS_PWD_SHIFT         (20U)\r
23636 #define USBPHY_PLL_SIC_REFBIAS_PWD(x)            (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_REFBIAS_PWD_SHIFT)) & USBPHY_PLL_SIC_REFBIAS_PWD_MASK)\r
23637 #define USBPHY_PLL_SIC_PLL_REG_ENABLE_MASK       (0x200000U)\r
23638 #define USBPHY_PLL_SIC_PLL_REG_ENABLE_SHIFT      (21U)\r
23639 #define USBPHY_PLL_SIC_PLL_REG_ENABLE(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_PLL_REG_ENABLE_SHIFT)) & USBPHY_PLL_SIC_PLL_REG_ENABLE_MASK)\r
23640 #define USBPHY_PLL_SIC_PLL_DIV_SEL_MASK          (0x1C00000U)\r
23641 #define USBPHY_PLL_SIC_PLL_DIV_SEL_SHIFT         (22U)\r
23642 /*! PLL_DIV_SEL\r
23643  *  0b000..Divide by 13\r
23644  *  0b001..Divide by 15\r
23645  *  0b010..Divide by 16\r
23646  *  0b011..Divide by 20\r
23647  *  0b100..Divide by 22\r
23648  *  0b101..Divide by 25\r
23649  *  0b110..Divide by 30\r
23650  *  0b111..Divide by 240\r
23651  */\r
23652 #define USBPHY_PLL_SIC_PLL_DIV_SEL(x)            (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_PLL_DIV_SEL_SHIFT)) & USBPHY_PLL_SIC_PLL_DIV_SEL_MASK)\r
23653 #define USBPHY_PLL_SIC_PLL_LOCK_MASK             (0x80000000U)\r
23654 #define USBPHY_PLL_SIC_PLL_LOCK_SHIFT            (31U)\r
23655 /*! PLL_LOCK\r
23656  *  0b0..PLL is not currently locked\r
23657  *  0b1..PLL is currently locked\r
23658  */\r
23659 #define USBPHY_PLL_SIC_PLL_LOCK(x)               (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_PLL_LOCK_SHIFT)) & USBPHY_PLL_SIC_PLL_LOCK_MASK)\r
23660 /*! @} */\r
23661 \r
23662 /*! @name PLL_SIC_SET - USB PHY PLL Control/Status Register */\r
23663 /*! @{ */\r
23664 #define USBPHY_PLL_SIC_SET_MISC2_CONTROL0_MASK   (0x20U)\r
23665 #define USBPHY_PLL_SIC_SET_MISC2_CONTROL0_SHIFT  (5U)\r
23666 #define USBPHY_PLL_SIC_SET_MISC2_CONTROL0(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_MISC2_CONTROL0_SHIFT)) & USBPHY_PLL_SIC_SET_MISC2_CONTROL0_MASK)\r
23667 #define USBPHY_PLL_SIC_SET_PLL_EN_USB_CLKS_MASK  (0x40U)\r
23668 #define USBPHY_PLL_SIC_SET_PLL_EN_USB_CLKS_SHIFT (6U)\r
23669 #define USBPHY_PLL_SIC_SET_PLL_EN_USB_CLKS(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_PLL_EN_USB_CLKS_SHIFT)) & USBPHY_PLL_SIC_SET_PLL_EN_USB_CLKS_MASK)\r
23670 #define USBPHY_PLL_SIC_SET_PLL_POWER_MASK        (0x1000U)\r
23671 #define USBPHY_PLL_SIC_SET_PLL_POWER_SHIFT       (12U)\r
23672 #define USBPHY_PLL_SIC_SET_PLL_POWER(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_PLL_POWER_SHIFT)) & USBPHY_PLL_SIC_SET_PLL_POWER_MASK)\r
23673 #define USBPHY_PLL_SIC_SET_PLL_ENABLE_MASK       (0x2000U)\r
23674 #define USBPHY_PLL_SIC_SET_PLL_ENABLE_SHIFT      (13U)\r
23675 #define USBPHY_PLL_SIC_SET_PLL_ENABLE(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_PLL_ENABLE_SHIFT)) & USBPHY_PLL_SIC_SET_PLL_ENABLE_MASK)\r
23676 #define USBPHY_PLL_SIC_SET_PLL_BYPASS_MASK       (0x10000U)\r
23677 #define USBPHY_PLL_SIC_SET_PLL_BYPASS_SHIFT      (16U)\r
23678 #define USBPHY_PLL_SIC_SET_PLL_BYPASS(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_PLL_BYPASS_SHIFT)) & USBPHY_PLL_SIC_SET_PLL_BYPASS_MASK)\r
23679 #define USBPHY_PLL_SIC_SET_REFBIAS_PWD_SEL_MASK  (0x80000U)\r
23680 #define USBPHY_PLL_SIC_SET_REFBIAS_PWD_SEL_SHIFT (19U)\r
23681 /*! REFBIAS_PWD_SEL\r
23682  *  0b0..Selects PLL_POWER to control the reference bias\r
23683  *  0b1..Selects REFBIAS_PWD to control the reference bias\r
23684  */\r
23685 #define USBPHY_PLL_SIC_SET_REFBIAS_PWD_SEL(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_REFBIAS_PWD_SEL_SHIFT)) & USBPHY_PLL_SIC_SET_REFBIAS_PWD_SEL_MASK)\r
23686 #define USBPHY_PLL_SIC_SET_REFBIAS_PWD_MASK      (0x100000U)\r
23687 #define USBPHY_PLL_SIC_SET_REFBIAS_PWD_SHIFT     (20U)\r
23688 #define USBPHY_PLL_SIC_SET_REFBIAS_PWD(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_REFBIAS_PWD_SHIFT)) & USBPHY_PLL_SIC_SET_REFBIAS_PWD_MASK)\r
23689 #define USBPHY_PLL_SIC_SET_PLL_REG_ENABLE_MASK   (0x200000U)\r
23690 #define USBPHY_PLL_SIC_SET_PLL_REG_ENABLE_SHIFT  (21U)\r
23691 #define USBPHY_PLL_SIC_SET_PLL_REG_ENABLE(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_PLL_REG_ENABLE_SHIFT)) & USBPHY_PLL_SIC_SET_PLL_REG_ENABLE_MASK)\r
23692 #define USBPHY_PLL_SIC_SET_PLL_DIV_SEL_MASK      (0x1C00000U)\r
23693 #define USBPHY_PLL_SIC_SET_PLL_DIV_SEL_SHIFT     (22U)\r
23694 /*! PLL_DIV_SEL\r
23695  *  0b000..Divide by 13\r
23696  *  0b001..Divide by 15\r
23697  *  0b010..Divide by 16\r
23698  *  0b011..Divide by 20\r
23699  *  0b100..Divide by 22\r
23700  *  0b101..Divide by 25\r
23701  *  0b110..Divide by 30\r
23702  *  0b111..Divide by 240\r
23703  */\r
23704 #define USBPHY_PLL_SIC_SET_PLL_DIV_SEL(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_PLL_DIV_SEL_SHIFT)) & USBPHY_PLL_SIC_SET_PLL_DIV_SEL_MASK)\r
23705 #define USBPHY_PLL_SIC_SET_PLL_LOCK_MASK         (0x80000000U)\r
23706 #define USBPHY_PLL_SIC_SET_PLL_LOCK_SHIFT        (31U)\r
23707 /*! PLL_LOCK\r
23708  *  0b0..PLL is not currently locked\r
23709  *  0b1..PLL is currently locked\r
23710  */\r
23711 #define USBPHY_PLL_SIC_SET_PLL_LOCK(x)           (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_SET_PLL_LOCK_SHIFT)) & USBPHY_PLL_SIC_SET_PLL_LOCK_MASK)\r
23712 /*! @} */\r
23713 \r
23714 /*! @name PLL_SIC_CLR - USB PHY PLL Control/Status Register */\r
23715 /*! @{ */\r
23716 #define USBPHY_PLL_SIC_CLR_MISC2_CONTROL0_MASK   (0x20U)\r
23717 #define USBPHY_PLL_SIC_CLR_MISC2_CONTROL0_SHIFT  (5U)\r
23718 #define USBPHY_PLL_SIC_CLR_MISC2_CONTROL0(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_MISC2_CONTROL0_SHIFT)) & USBPHY_PLL_SIC_CLR_MISC2_CONTROL0_MASK)\r
23719 #define USBPHY_PLL_SIC_CLR_PLL_EN_USB_CLKS_MASK  (0x40U)\r
23720 #define USBPHY_PLL_SIC_CLR_PLL_EN_USB_CLKS_SHIFT (6U)\r
23721 #define USBPHY_PLL_SIC_CLR_PLL_EN_USB_CLKS(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_PLL_EN_USB_CLKS_SHIFT)) & USBPHY_PLL_SIC_CLR_PLL_EN_USB_CLKS_MASK)\r
23722 #define USBPHY_PLL_SIC_CLR_PLL_POWER_MASK        (0x1000U)\r
23723 #define USBPHY_PLL_SIC_CLR_PLL_POWER_SHIFT       (12U)\r
23724 #define USBPHY_PLL_SIC_CLR_PLL_POWER(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_PLL_POWER_SHIFT)) & USBPHY_PLL_SIC_CLR_PLL_POWER_MASK)\r
23725 #define USBPHY_PLL_SIC_CLR_PLL_ENABLE_MASK       (0x2000U)\r
23726 #define USBPHY_PLL_SIC_CLR_PLL_ENABLE_SHIFT      (13U)\r
23727 #define USBPHY_PLL_SIC_CLR_PLL_ENABLE(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_PLL_ENABLE_SHIFT)) & USBPHY_PLL_SIC_CLR_PLL_ENABLE_MASK)\r
23728 #define USBPHY_PLL_SIC_CLR_PLL_BYPASS_MASK       (0x10000U)\r
23729 #define USBPHY_PLL_SIC_CLR_PLL_BYPASS_SHIFT      (16U)\r
23730 #define USBPHY_PLL_SIC_CLR_PLL_BYPASS(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_PLL_BYPASS_SHIFT)) & USBPHY_PLL_SIC_CLR_PLL_BYPASS_MASK)\r
23731 #define USBPHY_PLL_SIC_CLR_REFBIAS_PWD_SEL_MASK  (0x80000U)\r
23732 #define USBPHY_PLL_SIC_CLR_REFBIAS_PWD_SEL_SHIFT (19U)\r
23733 /*! REFBIAS_PWD_SEL\r
23734  *  0b0..Selects PLL_POWER to control the reference bias\r
23735  *  0b1..Selects REFBIAS_PWD to control the reference bias\r
23736  */\r
23737 #define USBPHY_PLL_SIC_CLR_REFBIAS_PWD_SEL(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_REFBIAS_PWD_SEL_SHIFT)) & USBPHY_PLL_SIC_CLR_REFBIAS_PWD_SEL_MASK)\r
23738 #define USBPHY_PLL_SIC_CLR_REFBIAS_PWD_MASK      (0x100000U)\r
23739 #define USBPHY_PLL_SIC_CLR_REFBIAS_PWD_SHIFT     (20U)\r
23740 #define USBPHY_PLL_SIC_CLR_REFBIAS_PWD(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_REFBIAS_PWD_SHIFT)) & USBPHY_PLL_SIC_CLR_REFBIAS_PWD_MASK)\r
23741 #define USBPHY_PLL_SIC_CLR_PLL_REG_ENABLE_MASK   (0x200000U)\r
23742 #define USBPHY_PLL_SIC_CLR_PLL_REG_ENABLE_SHIFT  (21U)\r
23743 #define USBPHY_PLL_SIC_CLR_PLL_REG_ENABLE(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_PLL_REG_ENABLE_SHIFT)) & USBPHY_PLL_SIC_CLR_PLL_REG_ENABLE_MASK)\r
23744 #define USBPHY_PLL_SIC_CLR_PLL_DIV_SEL_MASK      (0x1C00000U)\r
23745 #define USBPHY_PLL_SIC_CLR_PLL_DIV_SEL_SHIFT     (22U)\r
23746 /*! PLL_DIV_SEL\r
23747  *  0b000..Divide by 13\r
23748  *  0b001..Divide by 15\r
23749  *  0b010..Divide by 16\r
23750  *  0b011..Divide by 20\r
23751  *  0b100..Divide by 22\r
23752  *  0b101..Divide by 25\r
23753  *  0b110..Divide by 30\r
23754  *  0b111..Divide by 240\r
23755  */\r
23756 #define USBPHY_PLL_SIC_CLR_PLL_DIV_SEL(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_PLL_DIV_SEL_SHIFT)) & USBPHY_PLL_SIC_CLR_PLL_DIV_SEL_MASK)\r
23757 #define USBPHY_PLL_SIC_CLR_PLL_LOCK_MASK         (0x80000000U)\r
23758 #define USBPHY_PLL_SIC_CLR_PLL_LOCK_SHIFT        (31U)\r
23759 /*! PLL_LOCK\r
23760  *  0b0..PLL is not currently locked\r
23761  *  0b1..PLL is currently locked\r
23762  */\r
23763 #define USBPHY_PLL_SIC_CLR_PLL_LOCK(x)           (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_CLR_PLL_LOCK_SHIFT)) & USBPHY_PLL_SIC_CLR_PLL_LOCK_MASK)\r
23764 /*! @} */\r
23765 \r
23766 /*! @name PLL_SIC_TOG - USB PHY PLL Control/Status Register */\r
23767 /*! @{ */\r
23768 #define USBPHY_PLL_SIC_TOG_MISC2_CONTROL0_MASK   (0x20U)\r
23769 #define USBPHY_PLL_SIC_TOG_MISC2_CONTROL0_SHIFT  (5U)\r
23770 #define USBPHY_PLL_SIC_TOG_MISC2_CONTROL0(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_MISC2_CONTROL0_SHIFT)) & USBPHY_PLL_SIC_TOG_MISC2_CONTROL0_MASK)\r
23771 #define USBPHY_PLL_SIC_TOG_PLL_EN_USB_CLKS_MASK  (0x40U)\r
23772 #define USBPHY_PLL_SIC_TOG_PLL_EN_USB_CLKS_SHIFT (6U)\r
23773 #define USBPHY_PLL_SIC_TOG_PLL_EN_USB_CLKS(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_PLL_EN_USB_CLKS_SHIFT)) & USBPHY_PLL_SIC_TOG_PLL_EN_USB_CLKS_MASK)\r
23774 #define USBPHY_PLL_SIC_TOG_PLL_POWER_MASK        (0x1000U)\r
23775 #define USBPHY_PLL_SIC_TOG_PLL_POWER_SHIFT       (12U)\r
23776 #define USBPHY_PLL_SIC_TOG_PLL_POWER(x)          (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_PLL_POWER_SHIFT)) & USBPHY_PLL_SIC_TOG_PLL_POWER_MASK)\r
23777 #define USBPHY_PLL_SIC_TOG_PLL_ENABLE_MASK       (0x2000U)\r
23778 #define USBPHY_PLL_SIC_TOG_PLL_ENABLE_SHIFT      (13U)\r
23779 #define USBPHY_PLL_SIC_TOG_PLL_ENABLE(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_PLL_ENABLE_SHIFT)) & USBPHY_PLL_SIC_TOG_PLL_ENABLE_MASK)\r
23780 #define USBPHY_PLL_SIC_TOG_PLL_BYPASS_MASK       (0x10000U)\r
23781 #define USBPHY_PLL_SIC_TOG_PLL_BYPASS_SHIFT      (16U)\r
23782 #define USBPHY_PLL_SIC_TOG_PLL_BYPASS(x)         (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_PLL_BYPASS_SHIFT)) & USBPHY_PLL_SIC_TOG_PLL_BYPASS_MASK)\r
23783 #define USBPHY_PLL_SIC_TOG_REFBIAS_PWD_SEL_MASK  (0x80000U)\r
23784 #define USBPHY_PLL_SIC_TOG_REFBIAS_PWD_SEL_SHIFT (19U)\r
23785 /*! REFBIAS_PWD_SEL\r
23786  *  0b0..Selects PLL_POWER to control the reference bias\r
23787  *  0b1..Selects REFBIAS_PWD to control the reference bias\r
23788  */\r
23789 #define USBPHY_PLL_SIC_TOG_REFBIAS_PWD_SEL(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_REFBIAS_PWD_SEL_SHIFT)) & USBPHY_PLL_SIC_TOG_REFBIAS_PWD_SEL_MASK)\r
23790 #define USBPHY_PLL_SIC_TOG_REFBIAS_PWD_MASK      (0x100000U)\r
23791 #define USBPHY_PLL_SIC_TOG_REFBIAS_PWD_SHIFT     (20U)\r
23792 #define USBPHY_PLL_SIC_TOG_REFBIAS_PWD(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_REFBIAS_PWD_SHIFT)) & USBPHY_PLL_SIC_TOG_REFBIAS_PWD_MASK)\r
23793 #define USBPHY_PLL_SIC_TOG_PLL_REG_ENABLE_MASK   (0x200000U)\r
23794 #define USBPHY_PLL_SIC_TOG_PLL_REG_ENABLE_SHIFT  (21U)\r
23795 #define USBPHY_PLL_SIC_TOG_PLL_REG_ENABLE(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_PLL_REG_ENABLE_SHIFT)) & USBPHY_PLL_SIC_TOG_PLL_REG_ENABLE_MASK)\r
23796 #define USBPHY_PLL_SIC_TOG_PLL_DIV_SEL_MASK      (0x1C00000U)\r
23797 #define USBPHY_PLL_SIC_TOG_PLL_DIV_SEL_SHIFT     (22U)\r
23798 /*! PLL_DIV_SEL\r
23799  *  0b000..Divide by 13\r
23800  *  0b001..Divide by 15\r
23801  *  0b010..Divide by 16\r
23802  *  0b011..Divide by 20\r
23803  *  0b100..Divide by 22\r
23804  *  0b101..Divide by 25\r
23805  *  0b110..Divide by 30\r
23806  *  0b111..Divide by 240\r
23807  */\r
23808 #define USBPHY_PLL_SIC_TOG_PLL_DIV_SEL(x)        (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_PLL_DIV_SEL_SHIFT)) & USBPHY_PLL_SIC_TOG_PLL_DIV_SEL_MASK)\r
23809 #define USBPHY_PLL_SIC_TOG_PLL_LOCK_MASK         (0x80000000U)\r
23810 #define USBPHY_PLL_SIC_TOG_PLL_LOCK_SHIFT        (31U)\r
23811 /*! PLL_LOCK\r
23812  *  0b0..PLL is not currently locked\r
23813  *  0b1..PLL is currently locked\r
23814  */\r
23815 #define USBPHY_PLL_SIC_TOG_PLL_LOCK(x)           (((uint32_t)(((uint32_t)(x)) << USBPHY_PLL_SIC_TOG_PLL_LOCK_SHIFT)) & USBPHY_PLL_SIC_TOG_PLL_LOCK_MASK)\r
23816 /*! @} */\r
23817 \r
23818 /*! @name USB1_VBUS_DETECT - USB PHY VBUS Detect Control Register */\r
23819 /*! @{ */\r
23820 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_THRESH_MASK (0x7U)\r
23821 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_THRESH_SHIFT (0U)\r
23822 /*! VBUSVALID_THRESH\r
23823  *  0b000..4.0V\r
23824  *  0b001..4.1V\r
23825  *  0b010..4.2V\r
23826  *  0b011..4.3V\r
23827  *  0b100..4.4V(Default)\r
23828  *  0b101..4.5V\r
23829  *  0b110..4.6V\r
23830  *  0b111..4.7V\r
23831  */\r
23832 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_THRESH(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_VBUSVALID_THRESH_SHIFT)) & USBPHY_USB1_VBUS_DETECT_VBUSVALID_THRESH_MASK)\r
23833 #define USBPHY_USB1_VBUS_DETECT_VBUS_OVERRIDE_EN_MASK (0x8U)\r
23834 #define USBPHY_USB1_VBUS_DETECT_VBUS_OVERRIDE_EN_SHIFT (3U)\r
23835 /*! VBUS_OVERRIDE_EN\r
23836  *  0b0..Use the results of the internal VBUS_VALID and Session Valid comparators for VBUS_VALID, AVALID, BVALID, and SESSEND (Default)\r
23837  *  0b1..Use the override values for VBUS_VALID, AVALID, BVALID, and SESSEND\r
23838  */\r
23839 #define USBPHY_USB1_VBUS_DETECT_VBUS_OVERRIDE_EN(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_VBUS_OVERRIDE_EN_SHIFT)) & USBPHY_USB1_VBUS_DETECT_VBUS_OVERRIDE_EN_MASK)\r
23840 #define USBPHY_USB1_VBUS_DETECT_SESSEND_OVERRIDE_MASK (0x10U)\r
23841 #define USBPHY_USB1_VBUS_DETECT_SESSEND_OVERRIDE_SHIFT (4U)\r
23842 #define USBPHY_USB1_VBUS_DETECT_SESSEND_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SESSEND_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SESSEND_OVERRIDE_MASK)\r
23843 #define USBPHY_USB1_VBUS_DETECT_BVALID_OVERRIDE_MASK (0x20U)\r
23844 #define USBPHY_USB1_VBUS_DETECT_BVALID_OVERRIDE_SHIFT (5U)\r
23845 #define USBPHY_USB1_VBUS_DETECT_BVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_BVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_BVALID_OVERRIDE_MASK)\r
23846 #define USBPHY_USB1_VBUS_DETECT_AVALID_OVERRIDE_MASK (0x40U)\r
23847 #define USBPHY_USB1_VBUS_DETECT_AVALID_OVERRIDE_SHIFT (6U)\r
23848 #define USBPHY_USB1_VBUS_DETECT_AVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_AVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_AVALID_OVERRIDE_MASK)\r
23849 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_OVERRIDE_MASK (0x80U)\r
23850 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_OVERRIDE_SHIFT (7U)\r
23851 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_VBUSVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_VBUSVALID_OVERRIDE_MASK)\r
23852 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_SEL_MASK (0x100U)\r
23853 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_SEL_SHIFT (8U)\r
23854 /*! VBUSVALID_SEL\r
23855  *  0b0..Use the VBUS_VALID comparator results for signal reported to the USB controller (Default)\r
23856  *  0b1..Use the VBUS_VALID_3V detector results for signal reported to the USB controller\r
23857  */\r
23858 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_SEL(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_VBUSVALID_SEL_SHIFT)) & USBPHY_USB1_VBUS_DETECT_VBUSVALID_SEL_MASK)\r
23859 #define USBPHY_USB1_VBUS_DETECT_VBUS_SOURCE_SEL_MASK (0x600U)\r
23860 #define USBPHY_USB1_VBUS_DETECT_VBUS_SOURCE_SEL_SHIFT (9U)\r
23861 /*! VBUS_SOURCE_SEL\r
23862  *  0b00..Use the VBUS_VALID comparator results for signal reported to the USB controller (Default)\r
23863  *  0b01..Use the Session Valid comparator results for signal reported to the USB controller\r
23864  *  0b10..Use the Session Valid comparator results for signal reported to the USB controller\r
23865  *  0b11..Reserved, do not use\r
23866  */\r
23867 #define USBPHY_USB1_VBUS_DETECT_VBUS_SOURCE_SEL(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_VBUS_SOURCE_SEL_SHIFT)) & USBPHY_USB1_VBUS_DETECT_VBUS_SOURCE_SEL_MASK)\r
23868 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_TO_SESSVALID_MASK (0x40000U)\r
23869 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_TO_SESSVALID_SHIFT (18U)\r
23870 /*! VBUSVALID_TO_SESSVALID\r
23871  *  0b0..Use the VBUS_VALID comparator for VBUS_VALID results\r
23872  *  0b1..Use the Session End comparator for VBUS_VALID results. The Session End threshold is >0.8V and <4.0V.\r
23873  */\r
23874 #define USBPHY_USB1_VBUS_DETECT_VBUSVALID_TO_SESSVALID(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_VBUSVALID_TO_SESSVALID_SHIFT)) & USBPHY_USB1_VBUS_DETECT_VBUSVALID_TO_SESSVALID_MASK)\r
23875 #define USBPHY_USB1_VBUS_DETECT_PWRUP_CMPS_MASK  (0x100000U)\r
23876 #define USBPHY_USB1_VBUS_DETECT_PWRUP_CMPS_SHIFT (20U)\r
23877 /*! PWRUP_CMPS\r
23878  *  0b0..Powers down the VBUS_VALID comparator\r
23879  *  0b1..Enables the VBUS_VALID comparator (default)\r
23880  */\r
23881 #define USBPHY_USB1_VBUS_DETECT_PWRUP_CMPS(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_PWRUP_CMPS_SHIFT)) & USBPHY_USB1_VBUS_DETECT_PWRUP_CMPS_MASK)\r
23882 #define USBPHY_USB1_VBUS_DETECT_DISCHARGE_VBUS_MASK (0x4000000U)\r
23883 #define USBPHY_USB1_VBUS_DETECT_DISCHARGE_VBUS_SHIFT (26U)\r
23884 /*! DISCHARGE_VBUS\r
23885  *  0b0..VBUS discharge resistor is disabled (Default)\r
23886  *  0b1..VBUS discharge resistor is enabled\r
23887  */\r
23888 #define USBPHY_USB1_VBUS_DETECT_DISCHARGE_VBUS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_DISCHARGE_VBUS_SHIFT)) & USBPHY_USB1_VBUS_DETECT_DISCHARGE_VBUS_MASK)\r
23889 #define USBPHY_USB1_VBUS_DETECT_EN_CHARGER_RESISTOR_MASK (0x80000000U)\r
23890 #define USBPHY_USB1_VBUS_DETECT_EN_CHARGER_RESISTOR_SHIFT (31U)\r
23891 /*! EN_CHARGER_RESISTOR\r
23892  *  0b0..Disable resistive charger detection resistors on USB_DP and USB_DP\r
23893  *  0b1..Enable resistive charger detection resistors on USB_DP and USB_DP\r
23894  */\r
23895 #define USBPHY_USB1_VBUS_DETECT_EN_CHARGER_RESISTOR(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_EN_CHARGER_RESISTOR_SHIFT)) & USBPHY_USB1_VBUS_DETECT_EN_CHARGER_RESISTOR_MASK)\r
23896 /*! @} */\r
23897 \r
23898 /*! @name USB1_VBUS_DETECT_SET - USB PHY VBUS Detect Control Register */\r
23899 /*! @{ */\r
23900 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_THRESH_MASK (0x7U)\r
23901 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_THRESH_SHIFT (0U)\r
23902 /*! VBUSVALID_THRESH\r
23903  *  0b000..4.0V\r
23904  *  0b001..4.1V\r
23905  *  0b010..4.2V\r
23906  *  0b011..4.3V\r
23907  *  0b100..4.4V(Default)\r
23908  *  0b101..4.5V\r
23909  *  0b110..4.6V\r
23910  *  0b111..4.7V\r
23911  */\r
23912 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_THRESH(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_THRESH_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_THRESH_MASK)\r
23913 #define USBPHY_USB1_VBUS_DETECT_SET_VBUS_OVERRIDE_EN_MASK (0x8U)\r
23914 #define USBPHY_USB1_VBUS_DETECT_SET_VBUS_OVERRIDE_EN_SHIFT (3U)\r
23915 /*! VBUS_OVERRIDE_EN\r
23916  *  0b0..Use the results of the internal VBUS_VALID and Session Valid comparators for VBUS_VALID, AVALID, BVALID, and SESSEND (Default)\r
23917  *  0b1..Use the override values for VBUS_VALID, AVALID, BVALID, and SESSEND\r
23918  */\r
23919 #define USBPHY_USB1_VBUS_DETECT_SET_VBUS_OVERRIDE_EN(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_VBUS_OVERRIDE_EN_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_VBUS_OVERRIDE_EN_MASK)\r
23920 #define USBPHY_USB1_VBUS_DETECT_SET_SESSEND_OVERRIDE_MASK (0x10U)\r
23921 #define USBPHY_USB1_VBUS_DETECT_SET_SESSEND_OVERRIDE_SHIFT (4U)\r
23922 #define USBPHY_USB1_VBUS_DETECT_SET_SESSEND_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_SESSEND_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_SESSEND_OVERRIDE_MASK)\r
23923 #define USBPHY_USB1_VBUS_DETECT_SET_BVALID_OVERRIDE_MASK (0x20U)\r
23924 #define USBPHY_USB1_VBUS_DETECT_SET_BVALID_OVERRIDE_SHIFT (5U)\r
23925 #define USBPHY_USB1_VBUS_DETECT_SET_BVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_BVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_BVALID_OVERRIDE_MASK)\r
23926 #define USBPHY_USB1_VBUS_DETECT_SET_AVALID_OVERRIDE_MASK (0x40U)\r
23927 #define USBPHY_USB1_VBUS_DETECT_SET_AVALID_OVERRIDE_SHIFT (6U)\r
23928 #define USBPHY_USB1_VBUS_DETECT_SET_AVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_AVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_AVALID_OVERRIDE_MASK)\r
23929 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_OVERRIDE_MASK (0x80U)\r
23930 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_OVERRIDE_SHIFT (7U)\r
23931 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_OVERRIDE_MASK)\r
23932 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_SEL_MASK (0x100U)\r
23933 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_SEL_SHIFT (8U)\r
23934 /*! VBUSVALID_SEL\r
23935  *  0b0..Use the VBUS_VALID comparator results for signal reported to the USB controller (Default)\r
23936  *  0b1..Use the VBUS_VALID_3V detector results for signal reported to the USB controller\r
23937  */\r
23938 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_SEL(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_SEL_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_SEL_MASK)\r
23939 #define USBPHY_USB1_VBUS_DETECT_SET_VBUS_SOURCE_SEL_MASK (0x600U)\r
23940 #define USBPHY_USB1_VBUS_DETECT_SET_VBUS_SOURCE_SEL_SHIFT (9U)\r
23941 /*! VBUS_SOURCE_SEL\r
23942  *  0b00..Use the VBUS_VALID comparator results for signal reported to the USB controller (Default)\r
23943  *  0b01..Use the Session Valid comparator results for signal reported to the USB controller\r
23944  *  0b10..Use the Session Valid comparator results for signal reported to the USB controller\r
23945  *  0b11..Reserved, do not use\r
23946  */\r
23947 #define USBPHY_USB1_VBUS_DETECT_SET_VBUS_SOURCE_SEL(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_VBUS_SOURCE_SEL_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_VBUS_SOURCE_SEL_MASK)\r
23948 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_TO_SESSVALID_MASK (0x40000U)\r
23949 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_TO_SESSVALID_SHIFT (18U)\r
23950 /*! VBUSVALID_TO_SESSVALID\r
23951  *  0b0..Use the VBUS_VALID comparator for VBUS_VALID results\r
23952  *  0b1..Use the Session End comparator for VBUS_VALID results. The Session End threshold is >0.8V and <4.0V.\r
23953  */\r
23954 #define USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_TO_SESSVALID(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_TO_SESSVALID_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_VBUSVALID_TO_SESSVALID_MASK)\r
23955 #define USBPHY_USB1_VBUS_DETECT_SET_PWRUP_CMPS_MASK (0x100000U)\r
23956 #define USBPHY_USB1_VBUS_DETECT_SET_PWRUP_CMPS_SHIFT (20U)\r
23957 /*! PWRUP_CMPS\r
23958  *  0b0..Powers down the VBUS_VALID comparator\r
23959  *  0b1..Enables the VBUS_VALID comparator (default)\r
23960  */\r
23961 #define USBPHY_USB1_VBUS_DETECT_SET_PWRUP_CMPS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_PWRUP_CMPS_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_PWRUP_CMPS_MASK)\r
23962 #define USBPHY_USB1_VBUS_DETECT_SET_DISCHARGE_VBUS_MASK (0x4000000U)\r
23963 #define USBPHY_USB1_VBUS_DETECT_SET_DISCHARGE_VBUS_SHIFT (26U)\r
23964 /*! DISCHARGE_VBUS\r
23965  *  0b0..VBUS discharge resistor is disabled (Default)\r
23966  *  0b1..VBUS discharge resistor is enabled\r
23967  */\r
23968 #define USBPHY_USB1_VBUS_DETECT_SET_DISCHARGE_VBUS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_DISCHARGE_VBUS_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_DISCHARGE_VBUS_MASK)\r
23969 #define USBPHY_USB1_VBUS_DETECT_SET_EN_CHARGER_RESISTOR_MASK (0x80000000U)\r
23970 #define USBPHY_USB1_VBUS_DETECT_SET_EN_CHARGER_RESISTOR_SHIFT (31U)\r
23971 /*! EN_CHARGER_RESISTOR\r
23972  *  0b0..Disable resistive charger detection resistors on USB_DP and USB_DP\r
23973  *  0b1..Enable resistive charger detection resistors on USB_DP and USB_DP\r
23974  */\r
23975 #define USBPHY_USB1_VBUS_DETECT_SET_EN_CHARGER_RESISTOR(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_SET_EN_CHARGER_RESISTOR_SHIFT)) & USBPHY_USB1_VBUS_DETECT_SET_EN_CHARGER_RESISTOR_MASK)\r
23976 /*! @} */\r
23977 \r
23978 /*! @name USB1_VBUS_DETECT_CLR - USB PHY VBUS Detect Control Register */\r
23979 /*! @{ */\r
23980 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_THRESH_MASK (0x7U)\r
23981 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_THRESH_SHIFT (0U)\r
23982 /*! VBUSVALID_THRESH\r
23983  *  0b000..4.0V\r
23984  *  0b001..4.1V\r
23985  *  0b010..4.2V\r
23986  *  0b011..4.3V\r
23987  *  0b100..4.4V(Default)\r
23988  *  0b101..4.5V\r
23989  *  0b110..4.6V\r
23990  *  0b111..4.7V\r
23991  */\r
23992 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_THRESH(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_THRESH_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_THRESH_MASK)\r
23993 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUS_OVERRIDE_EN_MASK (0x8U)\r
23994 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUS_OVERRIDE_EN_SHIFT (3U)\r
23995 /*! VBUS_OVERRIDE_EN\r
23996  *  0b0..Use the results of the internal VBUS_VALID and Session Valid comparators for VBUS_VALID, AVALID, BVALID, and SESSEND (Default)\r
23997  *  0b1..Use the override values for VBUS_VALID, AVALID, BVALID, and SESSEND\r
23998  */\r
23999 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUS_OVERRIDE_EN(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_VBUS_OVERRIDE_EN_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_VBUS_OVERRIDE_EN_MASK)\r
24000 #define USBPHY_USB1_VBUS_DETECT_CLR_SESSEND_OVERRIDE_MASK (0x10U)\r
24001 #define USBPHY_USB1_VBUS_DETECT_CLR_SESSEND_OVERRIDE_SHIFT (4U)\r
24002 #define USBPHY_USB1_VBUS_DETECT_CLR_SESSEND_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_SESSEND_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_SESSEND_OVERRIDE_MASK)\r
24003 #define USBPHY_USB1_VBUS_DETECT_CLR_BVALID_OVERRIDE_MASK (0x20U)\r
24004 #define USBPHY_USB1_VBUS_DETECT_CLR_BVALID_OVERRIDE_SHIFT (5U)\r
24005 #define USBPHY_USB1_VBUS_DETECT_CLR_BVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_BVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_BVALID_OVERRIDE_MASK)\r
24006 #define USBPHY_USB1_VBUS_DETECT_CLR_AVALID_OVERRIDE_MASK (0x40U)\r
24007 #define USBPHY_USB1_VBUS_DETECT_CLR_AVALID_OVERRIDE_SHIFT (6U)\r
24008 #define USBPHY_USB1_VBUS_DETECT_CLR_AVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_AVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_AVALID_OVERRIDE_MASK)\r
24009 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_OVERRIDE_MASK (0x80U)\r
24010 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_OVERRIDE_SHIFT (7U)\r
24011 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_OVERRIDE_MASK)\r
24012 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_SEL_MASK (0x100U)\r
24013 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_SEL_SHIFT (8U)\r
24014 /*! VBUSVALID_SEL\r
24015  *  0b0..Use the VBUS_VALID comparator results for signal reported to the USB controller (Default)\r
24016  *  0b1..Use the VBUS_VALID_3V detector results for signal reported to the USB controller\r
24017  */\r
24018 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_SEL(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_SEL_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_SEL_MASK)\r
24019 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUS_SOURCE_SEL_MASK (0x600U)\r
24020 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUS_SOURCE_SEL_SHIFT (9U)\r
24021 /*! VBUS_SOURCE_SEL\r
24022  *  0b00..Use the VBUS_VALID comparator results for signal reported to the USB controller (Default)\r
24023  *  0b01..Use the Session Valid comparator results for signal reported to the USB controller\r
24024  *  0b10..Use the Session Valid comparator results for signal reported to the USB controller\r
24025  *  0b11..Reserved, do not use\r
24026  */\r
24027 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUS_SOURCE_SEL(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_VBUS_SOURCE_SEL_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_VBUS_SOURCE_SEL_MASK)\r
24028 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_TO_SESSVALID_MASK (0x40000U)\r
24029 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_TO_SESSVALID_SHIFT (18U)\r
24030 /*! VBUSVALID_TO_SESSVALID\r
24031  *  0b0..Use the VBUS_VALID comparator for VBUS_VALID results\r
24032  *  0b1..Use the Session End comparator for VBUS_VALID results. The Session End threshold is >0.8V and <4.0V.\r
24033  */\r
24034 #define USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_TO_SESSVALID(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_TO_SESSVALID_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_VBUSVALID_TO_SESSVALID_MASK)\r
24035 #define USBPHY_USB1_VBUS_DETECT_CLR_PWRUP_CMPS_MASK (0x100000U)\r
24036 #define USBPHY_USB1_VBUS_DETECT_CLR_PWRUP_CMPS_SHIFT (20U)\r
24037 /*! PWRUP_CMPS\r
24038  *  0b0..Powers down the VBUS_VALID comparator\r
24039  *  0b1..Enables the VBUS_VALID comparator (default)\r
24040  */\r
24041 #define USBPHY_USB1_VBUS_DETECT_CLR_PWRUP_CMPS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_PWRUP_CMPS_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_PWRUP_CMPS_MASK)\r
24042 #define USBPHY_USB1_VBUS_DETECT_CLR_DISCHARGE_VBUS_MASK (0x4000000U)\r
24043 #define USBPHY_USB1_VBUS_DETECT_CLR_DISCHARGE_VBUS_SHIFT (26U)\r
24044 /*! DISCHARGE_VBUS\r
24045  *  0b0..VBUS discharge resistor is disabled (Default)\r
24046  *  0b1..VBUS discharge resistor is enabled\r
24047  */\r
24048 #define USBPHY_USB1_VBUS_DETECT_CLR_DISCHARGE_VBUS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_DISCHARGE_VBUS_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_DISCHARGE_VBUS_MASK)\r
24049 #define USBPHY_USB1_VBUS_DETECT_CLR_EN_CHARGER_RESISTOR_MASK (0x80000000U)\r
24050 #define USBPHY_USB1_VBUS_DETECT_CLR_EN_CHARGER_RESISTOR_SHIFT (31U)\r
24051 /*! EN_CHARGER_RESISTOR\r
24052  *  0b0..Disable resistive charger detection resistors on USB_DP and USB_DP\r
24053  *  0b1..Enable resistive charger detection resistors on USB_DP and USB_DP\r
24054  */\r
24055 #define USBPHY_USB1_VBUS_DETECT_CLR_EN_CHARGER_RESISTOR(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_CLR_EN_CHARGER_RESISTOR_SHIFT)) & USBPHY_USB1_VBUS_DETECT_CLR_EN_CHARGER_RESISTOR_MASK)\r
24056 /*! @} */\r
24057 \r
24058 /*! @name USB1_VBUS_DETECT_TOG - USB PHY VBUS Detect Control Register */\r
24059 /*! @{ */\r
24060 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_THRESH_MASK (0x7U)\r
24061 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_THRESH_SHIFT (0U)\r
24062 /*! VBUSVALID_THRESH\r
24063  *  0b000..4.0V\r
24064  *  0b001..4.1V\r
24065  *  0b010..4.2V\r
24066  *  0b011..4.3V\r
24067  *  0b100..4.4V(Default)\r
24068  *  0b101..4.5V\r
24069  *  0b110..4.6V\r
24070  *  0b111..4.7V\r
24071  */\r
24072 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_THRESH(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_THRESH_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_THRESH_MASK)\r
24073 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUS_OVERRIDE_EN_MASK (0x8U)\r
24074 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUS_OVERRIDE_EN_SHIFT (3U)\r
24075 /*! VBUS_OVERRIDE_EN\r
24076  *  0b0..Use the results of the internal VBUS_VALID and Session Valid comparators for VBUS_VALID, AVALID, BVALID, and SESSEND (Default)\r
24077  *  0b1..Use the override values for VBUS_VALID, AVALID, BVALID, and SESSEND\r
24078  */\r
24079 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUS_OVERRIDE_EN(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_VBUS_OVERRIDE_EN_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_VBUS_OVERRIDE_EN_MASK)\r
24080 #define USBPHY_USB1_VBUS_DETECT_TOG_SESSEND_OVERRIDE_MASK (0x10U)\r
24081 #define USBPHY_USB1_VBUS_DETECT_TOG_SESSEND_OVERRIDE_SHIFT (4U)\r
24082 #define USBPHY_USB1_VBUS_DETECT_TOG_SESSEND_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_SESSEND_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_SESSEND_OVERRIDE_MASK)\r
24083 #define USBPHY_USB1_VBUS_DETECT_TOG_BVALID_OVERRIDE_MASK (0x20U)\r
24084 #define USBPHY_USB1_VBUS_DETECT_TOG_BVALID_OVERRIDE_SHIFT (5U)\r
24085 #define USBPHY_USB1_VBUS_DETECT_TOG_BVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_BVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_BVALID_OVERRIDE_MASK)\r
24086 #define USBPHY_USB1_VBUS_DETECT_TOG_AVALID_OVERRIDE_MASK (0x40U)\r
24087 #define USBPHY_USB1_VBUS_DETECT_TOG_AVALID_OVERRIDE_SHIFT (6U)\r
24088 #define USBPHY_USB1_VBUS_DETECT_TOG_AVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_AVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_AVALID_OVERRIDE_MASK)\r
24089 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_OVERRIDE_MASK (0x80U)\r
24090 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_OVERRIDE_SHIFT (7U)\r
24091 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_OVERRIDE(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_OVERRIDE_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_OVERRIDE_MASK)\r
24092 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_SEL_MASK (0x100U)\r
24093 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_SEL_SHIFT (8U)\r
24094 /*! VBUSVALID_SEL\r
24095  *  0b0..Use the VBUS_VALID comparator results for signal reported to the USB controller (Default)\r
24096  *  0b1..Use the VBUS_VALID_3V detector results for signal reported to the USB controller\r
24097  */\r
24098 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_SEL(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_SEL_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_SEL_MASK)\r
24099 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUS_SOURCE_SEL_MASK (0x600U)\r
24100 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUS_SOURCE_SEL_SHIFT (9U)\r
24101 /*! VBUS_SOURCE_SEL\r
24102  *  0b00..Use the VBUS_VALID comparator results for signal reported to the USB controller (Default)\r
24103  *  0b01..Use the Session Valid comparator results for signal reported to the USB controller\r
24104  *  0b10..Use the Session Valid comparator results for signal reported to the USB controller\r
24105  *  0b11..Reserved, do not use\r
24106  */\r
24107 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUS_SOURCE_SEL(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_VBUS_SOURCE_SEL_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_VBUS_SOURCE_SEL_MASK)\r
24108 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_TO_SESSVALID_MASK (0x40000U)\r
24109 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_TO_SESSVALID_SHIFT (18U)\r
24110 /*! VBUSVALID_TO_SESSVALID\r
24111  *  0b0..Use the VBUS_VALID comparator for VBUS_VALID results\r
24112  *  0b1..Use the Session End comparator for VBUS_VALID results. The Session End threshold is >0.8V and <4.0V.\r
24113  */\r
24114 #define USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_TO_SESSVALID(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_TO_SESSVALID_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_VBUSVALID_TO_SESSVALID_MASK)\r
24115 #define USBPHY_USB1_VBUS_DETECT_TOG_PWRUP_CMPS_MASK (0x100000U)\r
24116 #define USBPHY_USB1_VBUS_DETECT_TOG_PWRUP_CMPS_SHIFT (20U)\r
24117 /*! PWRUP_CMPS\r
24118  *  0b0..Powers down the VBUS_VALID comparator\r
24119  *  0b1..Enables the VBUS_VALID comparator (default)\r
24120  */\r
24121 #define USBPHY_USB1_VBUS_DETECT_TOG_PWRUP_CMPS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_PWRUP_CMPS_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_PWRUP_CMPS_MASK)\r
24122 #define USBPHY_USB1_VBUS_DETECT_TOG_DISCHARGE_VBUS_MASK (0x4000000U)\r
24123 #define USBPHY_USB1_VBUS_DETECT_TOG_DISCHARGE_VBUS_SHIFT (26U)\r
24124 /*! DISCHARGE_VBUS\r
24125  *  0b0..VBUS discharge resistor is disabled (Default)\r
24126  *  0b1..VBUS discharge resistor is enabled\r
24127  */\r
24128 #define USBPHY_USB1_VBUS_DETECT_TOG_DISCHARGE_VBUS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_DISCHARGE_VBUS_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_DISCHARGE_VBUS_MASK)\r
24129 #define USBPHY_USB1_VBUS_DETECT_TOG_EN_CHARGER_RESISTOR_MASK (0x80000000U)\r
24130 #define USBPHY_USB1_VBUS_DETECT_TOG_EN_CHARGER_RESISTOR_SHIFT (31U)\r
24131 /*! EN_CHARGER_RESISTOR\r
24132  *  0b0..Disable resistive charger detection resistors on USB_DP and USB_DP\r
24133  *  0b1..Enable resistive charger detection resistors on USB_DP and USB_DP\r
24134  */\r
24135 #define USBPHY_USB1_VBUS_DETECT_TOG_EN_CHARGER_RESISTOR(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DETECT_TOG_EN_CHARGER_RESISTOR_SHIFT)) & USBPHY_USB1_VBUS_DETECT_TOG_EN_CHARGER_RESISTOR_MASK)\r
24136 /*! @} */\r
24137 \r
24138 /*! @name USB1_VBUS_DET_STAT - USB PHY VBUS Detector Status Register */\r
24139 /*! @{ */\r
24140 #define USBPHY_USB1_VBUS_DET_STAT_SESSEND_MASK   (0x1U)\r
24141 #define USBPHY_USB1_VBUS_DET_STAT_SESSEND_SHIFT  (0U)\r
24142 /*! SESSEND\r
24143  *  0b0..The VBUS voltage is above the Session Valid threshold\r
24144  *  0b1..The VBUS voltage is below the Session Valid threshold\r
24145  */\r
24146 #define USBPHY_USB1_VBUS_DET_STAT_SESSEND(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DET_STAT_SESSEND_SHIFT)) & USBPHY_USB1_VBUS_DET_STAT_SESSEND_MASK)\r
24147 #define USBPHY_USB1_VBUS_DET_STAT_BVALID_MASK    (0x2U)\r
24148 #define USBPHY_USB1_VBUS_DET_STAT_BVALID_SHIFT   (1U)\r
24149 /*! BVALID\r
24150  *  0b0..The VBUS voltage is below the Session Valid threshold\r
24151  *  0b1..The VBUS voltage is above the Session Valid threshold\r
24152  */\r
24153 #define USBPHY_USB1_VBUS_DET_STAT_BVALID(x)      (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DET_STAT_BVALID_SHIFT)) & USBPHY_USB1_VBUS_DET_STAT_BVALID_MASK)\r
24154 #define USBPHY_USB1_VBUS_DET_STAT_AVALID_MASK    (0x4U)\r
24155 #define USBPHY_USB1_VBUS_DET_STAT_AVALID_SHIFT   (2U)\r
24156 /*! AVALID\r
24157  *  0b0..The VBUS voltage is below the Session Valid threshold\r
24158  *  0b1..The VBUS voltage is above the Session Valid threshold\r
24159  */\r
24160 #define USBPHY_USB1_VBUS_DET_STAT_AVALID(x)      (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DET_STAT_AVALID_SHIFT)) & USBPHY_USB1_VBUS_DET_STAT_AVALID_MASK)\r
24161 #define USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_MASK (0x8U)\r
24162 #define USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_SHIFT (3U)\r
24163 /*! VBUS_VALID\r
24164  *  0b0..VBUS is below the comparator threshold\r
24165  *  0b1..VBUS is above the comparator threshold\r
24166  */\r
24167 #define USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID(x)  (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_SHIFT)) & USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_MASK)\r
24168 #define USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_3V_MASK (0x10U)\r
24169 #define USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_3V_SHIFT (4U)\r
24170 /*! VBUS_VALID_3V\r
24171  *  0b0..VBUS voltage is below VBUS_VALID_3V threshold\r
24172  *  0b1..VBUS voltage is above VBUS_VALID_3V threshold\r
24173  */\r
24174 #define USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_3V(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_3V_SHIFT)) & USBPHY_USB1_VBUS_DET_STAT_VBUS_VALID_3V_MASK)\r
24175 /*! @} */\r
24176 \r
24177 /*! @name USB1_CHRG_DETECT - USB PHY Charger Detect Control Register */\r
24178 /*! @{ */\r
24179 #define USBPHY_USB1_CHRG_DETECT_PULLUP_DP_MASK   (0x4U)\r
24180 #define USBPHY_USB1_CHRG_DETECT_PULLUP_DP_SHIFT  (2U)\r
24181 #define USBPHY_USB1_CHRG_DETECT_PULLUP_DP(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DETECT_PULLUP_DP_SHIFT)) & USBPHY_USB1_CHRG_DETECT_PULLUP_DP_MASK)\r
24182 #define USBPHY_USB1_CHRG_DETECT_BGR_IBIAS_MASK   (0x800000U)\r
24183 #define USBPHY_USB1_CHRG_DETECT_BGR_IBIAS_SHIFT  (23U)\r
24184 /*! BGR_IBIAS\r
24185  *  0b0..Bias current is derived from the USB PHY internal current generator.\r
24186  *  0b1..Bias current is derived from the reference generator of the bandgap.\r
24187  */\r
24188 #define USBPHY_USB1_CHRG_DETECT_BGR_IBIAS(x)     (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DETECT_BGR_IBIAS_SHIFT)) & USBPHY_USB1_CHRG_DETECT_BGR_IBIAS_MASK)\r
24189 /*! @} */\r
24190 \r
24191 /*! @name USB1_CHRG_DETECT_SET - USB PHY Charger Detect Control Register */\r
24192 /*! @{ */\r
24193 #define USBPHY_USB1_CHRG_DETECT_SET_PULLUP_DP_MASK (0x4U)\r
24194 #define USBPHY_USB1_CHRG_DETECT_SET_PULLUP_DP_SHIFT (2U)\r
24195 #define USBPHY_USB1_CHRG_DETECT_SET_PULLUP_DP(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DETECT_SET_PULLUP_DP_SHIFT)) & USBPHY_USB1_CHRG_DETECT_SET_PULLUP_DP_MASK)\r
24196 #define USBPHY_USB1_CHRG_DETECT_SET_BGR_IBIAS_MASK (0x800000U)\r
24197 #define USBPHY_USB1_CHRG_DETECT_SET_BGR_IBIAS_SHIFT (23U)\r
24198 /*! BGR_IBIAS\r
24199  *  0b0..Bias current is derived from the USB PHY internal current generator.\r
24200  *  0b1..Bias current is derived from the reference generator of the bandgap.\r
24201  */\r
24202 #define USBPHY_USB1_CHRG_DETECT_SET_BGR_IBIAS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DETECT_SET_BGR_IBIAS_SHIFT)) & USBPHY_USB1_CHRG_DETECT_SET_BGR_IBIAS_MASK)\r
24203 /*! @} */\r
24204 \r
24205 /*! @name USB1_CHRG_DETECT_CLR - USB PHY Charger Detect Control Register */\r
24206 /*! @{ */\r
24207 #define USBPHY_USB1_CHRG_DETECT_CLR_PULLUP_DP_MASK (0x4U)\r
24208 #define USBPHY_USB1_CHRG_DETECT_CLR_PULLUP_DP_SHIFT (2U)\r
24209 #define USBPHY_USB1_CHRG_DETECT_CLR_PULLUP_DP(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DETECT_CLR_PULLUP_DP_SHIFT)) & USBPHY_USB1_CHRG_DETECT_CLR_PULLUP_DP_MASK)\r
24210 #define USBPHY_USB1_CHRG_DETECT_CLR_BGR_IBIAS_MASK (0x800000U)\r
24211 #define USBPHY_USB1_CHRG_DETECT_CLR_BGR_IBIAS_SHIFT (23U)\r
24212 /*! BGR_IBIAS\r
24213  *  0b0..Bias current is derived from the USB PHY internal current generator.\r
24214  *  0b1..Bias current is derived from the reference generator of the bandgap.\r
24215  */\r
24216 #define USBPHY_USB1_CHRG_DETECT_CLR_BGR_IBIAS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DETECT_CLR_BGR_IBIAS_SHIFT)) & USBPHY_USB1_CHRG_DETECT_CLR_BGR_IBIAS_MASK)\r
24217 /*! @} */\r
24218 \r
24219 /*! @name USB1_CHRG_DETECT_TOG - USB PHY Charger Detect Control Register */\r
24220 /*! @{ */\r
24221 #define USBPHY_USB1_CHRG_DETECT_TOG_PULLUP_DP_MASK (0x4U)\r
24222 #define USBPHY_USB1_CHRG_DETECT_TOG_PULLUP_DP_SHIFT (2U)\r
24223 #define USBPHY_USB1_CHRG_DETECT_TOG_PULLUP_DP(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DETECT_TOG_PULLUP_DP_SHIFT)) & USBPHY_USB1_CHRG_DETECT_TOG_PULLUP_DP_MASK)\r
24224 #define USBPHY_USB1_CHRG_DETECT_TOG_BGR_IBIAS_MASK (0x800000U)\r
24225 #define USBPHY_USB1_CHRG_DETECT_TOG_BGR_IBIAS_SHIFT (23U)\r
24226 /*! BGR_IBIAS\r
24227  *  0b0..Bias current is derived from the USB PHY internal current generator.\r
24228  *  0b1..Bias current is derived from the reference generator of the bandgap.\r
24229  */\r
24230 #define USBPHY_USB1_CHRG_DETECT_TOG_BGR_IBIAS(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DETECT_TOG_BGR_IBIAS_SHIFT)) & USBPHY_USB1_CHRG_DETECT_TOG_BGR_IBIAS_MASK)\r
24231 /*! @} */\r
24232 \r
24233 /*! @name USB1_CHRG_DET_STAT - USB PHY Charger Detect Status Register */\r
24234 /*! @{ */\r
24235 #define USBPHY_USB1_CHRG_DET_STAT_PLUG_CONTACT_MASK (0x1U)\r
24236 #define USBPHY_USB1_CHRG_DET_STAT_PLUG_CONTACT_SHIFT (0U)\r
24237 /*! PLUG_CONTACT\r
24238  *  0b0..No USB cable attachment has been detected\r
24239  *  0b1..A USB cable attachment between the device and host has been detected\r
24240  */\r
24241 #define USBPHY_USB1_CHRG_DET_STAT_PLUG_CONTACT(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DET_STAT_PLUG_CONTACT_SHIFT)) & USBPHY_USB1_CHRG_DET_STAT_PLUG_CONTACT_MASK)\r
24242 #define USBPHY_USB1_CHRG_DET_STAT_CHRG_DETECTED_MASK (0x2U)\r
24243 #define USBPHY_USB1_CHRG_DET_STAT_CHRG_DETECTED_SHIFT (1U)\r
24244 /*! CHRG_DETECTED\r
24245  *  0b0..Standard Downstream Port (SDP) has been detected\r
24246  *  0b1..Charging Port has been detected\r
24247  */\r
24248 #define USBPHY_USB1_CHRG_DET_STAT_CHRG_DETECTED(x) (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DET_STAT_CHRG_DETECTED_SHIFT)) & USBPHY_USB1_CHRG_DET_STAT_CHRG_DETECTED_MASK)\r
24249 #define USBPHY_USB1_CHRG_DET_STAT_DM_STATE_MASK  (0x4U)\r
24250 #define USBPHY_USB1_CHRG_DET_STAT_DM_STATE_SHIFT (2U)\r
24251 /*! DM_STATE\r
24252  *  0b0..USB_DM pin voltage is < 0.8V\r
24253  *  0b1..USB_DM pin voltage is > 2.0V\r
24254  */\r
24255 #define USBPHY_USB1_CHRG_DET_STAT_DM_STATE(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DET_STAT_DM_STATE_SHIFT)) & USBPHY_USB1_CHRG_DET_STAT_DM_STATE_MASK)\r
24256 #define USBPHY_USB1_CHRG_DET_STAT_DP_STATE_MASK  (0x8U)\r
24257 #define USBPHY_USB1_CHRG_DET_STAT_DP_STATE_SHIFT (3U)\r
24258 /*! DP_STATE\r
24259  *  0b0..USB_DP pin voltage is < 0.8V\r
24260  *  0b1..USB_DP pin voltage is > 2.0V\r
24261  */\r
24262 #define USBPHY_USB1_CHRG_DET_STAT_DP_STATE(x)    (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DET_STAT_DP_STATE_SHIFT)) & USBPHY_USB1_CHRG_DET_STAT_DP_STATE_MASK)\r
24263 #define USBPHY_USB1_CHRG_DET_STAT_SECDET_DCP_MASK (0x10U)\r
24264 #define USBPHY_USB1_CHRG_DET_STAT_SECDET_DCP_SHIFT (4U)\r
24265 /*! SECDET_DCP\r
24266  *  0b0..Charging Downstream Port (CDP) has been detected\r
24267  *  0b1..Downstream Charging Port (DCP) has been detected\r
24268  */\r
24269 #define USBPHY_USB1_CHRG_DET_STAT_SECDET_DCP(x)  (((uint32_t)(((uint32_t)(x)) << USBPHY_USB1_CHRG_DET_STAT_SECDET_DCP_SHIFT)) & USBPHY_USB1_CHRG_DET_STAT_SECDET_DCP_MASK)\r
24270 /*! @} */\r
24271 \r
24272 /*! @name ANACTRL - USB PHY Analog Control Register */\r
24273 /*! @{ */\r
24274 #define USBPHY_ANACTRL_DEV_PULLDOWN_MASK         (0x400U)\r
24275 #define USBPHY_ANACTRL_DEV_PULLDOWN_SHIFT        (10U)\r
24276 /*! DEV_PULLDOWN\r
24277  *  0b0..The 15kohm nominal pulldowns on the USB_DP and USB_DM pinsare disabled in device mode.\r
24278  *  0b1..The 15kohm nominal pulldowns on the USB_DP and USB_DM pinsare enabled in device mode.\r
24279  */\r
24280 #define USBPHY_ANACTRL_DEV_PULLDOWN(x)           (((uint32_t)(((uint32_t)(x)) << USBPHY_ANACTRL_DEV_PULLDOWN_SHIFT)) & USBPHY_ANACTRL_DEV_PULLDOWN_MASK)\r
24281 /*! @} */\r
24282 \r
24283 /*! @name ANACTRL_SET - USB PHY Analog Control Register */\r
24284 /*! @{ */\r
24285 #define USBPHY_ANACTRL_SET_DEV_PULLDOWN_MASK     (0x400U)\r
24286 #define USBPHY_ANACTRL_SET_DEV_PULLDOWN_SHIFT    (10U)\r
24287 /*! DEV_PULLDOWN\r
24288  *  0b0..The 15kohm nominal pulldowns on the USB_DP and USB_DM pinsare disabled in device mode.\r
24289  *  0b1..The 15kohm nominal pulldowns on the USB_DP and USB_DM pinsare enabled in device mode.\r
24290  */\r
24291 #define USBPHY_ANACTRL_SET_DEV_PULLDOWN(x)       (((uint32_t)(((uint32_t)(x)) << USBPHY_ANACTRL_SET_DEV_PULLDOWN_SHIFT)) & USBPHY_ANACTRL_SET_DEV_PULLDOWN_MASK)\r
24292 /*! @} */\r
24293 \r
24294 /*! @name ANACTRL_CLR - USB PHY Analog Control Register */\r
24295 /*! @{ */\r
24296 #define USBPHY_ANACTRL_CLR_DEV_PULLDOWN_MASK     (0x400U)\r
24297 #define USBPHY_ANACTRL_CLR_DEV_PULLDOWN_SHIFT    (10U)\r
24298 /*! DEV_PULLDOWN\r
24299  *  0b0..The 15kohm nominal pulldowns on the USB_DP and USB_DM pinsare disabled in device mode.\r
24300  *  0b1..The 15kohm nominal pulldowns on the USB_DP and USB_DM pinsare enabled in device mode.\r
24301  */\r
24302 #define USBPHY_ANACTRL_CLR_DEV_PULLDOWN(x)       (((uint32_t)(((uint32_t)(x)) << USBPHY_ANACTRL_CLR_DEV_PULLDOWN_SHIFT)) & USBPHY_ANACTRL_CLR_DEV_PULLDOWN_MASK)\r
24303 /*! @} */\r
24304 \r
24305 /*! @name ANACTRL_TOG - USB PHY Analog Control Register */\r
24306 /*! @{ */\r
24307 #define USBPHY_ANACTRL_TOG_DEV_PULLDOWN_MASK     (0x400U)\r
24308 #define USBPHY_ANACTRL_TOG_DEV_PULLDOWN_SHIFT    (10U)\r
24309 /*! DEV_PULLDOWN\r
24310  *  0b0..The 15kohm nominal pulldowns on the USB_DP and USB_DM pinsare disabled in device mode.\r
24311  *  0b1..The 15kohm nominal pulldowns on the USB_DP and USB_DM pinsare enabled in device mode.\r
24312  */\r
24313 #define USBPHY_ANACTRL_TOG_DEV_PULLDOWN(x)       (((uint32_t)(((uint32_t)(x)) << USBPHY_ANACTRL_TOG_DEV_PULLDOWN_SHIFT)) & USBPHY_ANACTRL_TOG_DEV_PULLDOWN_MASK)\r
24314 /*! @} */\r
24315 \r
24316 \r
24317 /*!\r
24318  * @}\r
24319  */ /* end of group USBPHY_Register_Masks */\r
24320 \r
24321 \r
24322 /* USBPHY - Peripheral instance base addresses */\r
24323 #if (__ARM_FEATURE_CMSE & 0x2)\r
24324   /** Peripheral USBPHY base address */\r
24325   #define USBPHY_BASE                              (0x50038000u)\r
24326   /** Peripheral USBPHY base address */\r
24327   #define USBPHY_BASE_NS                           (0x40038000u)\r
24328   /** Peripheral USBPHY base pointer */\r
24329   #define USBPHY                                   ((USBPHY_Type *)USBPHY_BASE)\r
24330   /** Peripheral USBPHY base pointer */\r
24331   #define USBPHY_NS                                ((USBPHY_Type *)USBPHY_BASE_NS)\r
24332   /** Array initializer of USBPHY peripheral base addresses */\r
24333   #define USBPHY_BASE_ADDRS                        { USBPHY_BASE }\r
24334   /** Array initializer of USBPHY peripheral base pointers */\r
24335   #define USBPHY_BASE_PTRS                         { USBPHY }\r
24336   /** Array initializer of USBPHY peripheral base addresses */\r
24337   #define USBPHY_BASE_ADDRS_NS                     { USBPHY_BASE_NS }\r
24338   /** Array initializer of USBPHY peripheral base pointers */\r
24339   #define USBPHY_BASE_PTRS_NS                      { USBPHY_NS }\r
24340 #else\r
24341   /** Peripheral USBPHY base address */\r
24342   #define USBPHY_BASE                              (0x40038000u)\r
24343   /** Peripheral USBPHY base pointer */\r
24344   #define USBPHY                                   ((USBPHY_Type *)USBPHY_BASE)\r
24345   /** Array initializer of USBPHY peripheral base addresses */\r
24346   #define USBPHY_BASE_ADDRS                        { USBPHY_BASE }\r
24347   /** Array initializer of USBPHY peripheral base pointers */\r
24348   #define USBPHY_BASE_PTRS                         { USBPHY }\r
24349 #endif\r
24350 \r
24351 /*!\r
24352  * @}\r
24353  */ /* end of group USBPHY_Peripheral_Access_Layer */\r
24354 \r
24355 \r
24356 /* ----------------------------------------------------------------------------\r
24357    -- UTICK Peripheral Access Layer\r
24358    ---------------------------------------------------------------------------- */\r
24359 \r
24360 /*!\r
24361  * @addtogroup UTICK_Peripheral_Access_Layer UTICK Peripheral Access Layer\r
24362  * @{\r
24363  */\r
24364 \r
24365 /** UTICK - Register Layout Typedef */\r
24366 typedef struct {\r
24367   __IO uint32_t CTRL;                              /**< Control register., offset: 0x0 */\r
24368   __IO uint32_t STAT;                              /**< Status register., offset: 0x4 */\r
24369   __IO uint32_t CFG;                               /**< Capture configuration register., offset: 0x8 */\r
24370   __O  uint32_t CAPCLR;                            /**< Capture clear register., offset: 0xC */\r
24371   __I  uint32_t CAP[4];                            /**< Capture register ., array offset: 0x10, array step: 0x4 */\r
24372 } UTICK_Type;\r
24373 \r
24374 /* ----------------------------------------------------------------------------\r
24375    -- UTICK Register Masks\r
24376    ---------------------------------------------------------------------------- */\r
24377 \r
24378 /*!\r
24379  * @addtogroup UTICK_Register_Masks UTICK Register Masks\r
24380  * @{\r
24381  */\r
24382 \r
24383 /*! @name CTRL - Control register. */\r
24384 /*! @{ */\r
24385 #define UTICK_CTRL_DELAYVAL_MASK                 (0x7FFFFFFFU)\r
24386 #define UTICK_CTRL_DELAYVAL_SHIFT                (0U)\r
24387 #define UTICK_CTRL_DELAYVAL(x)                   (((uint32_t)(((uint32_t)(x)) << UTICK_CTRL_DELAYVAL_SHIFT)) & UTICK_CTRL_DELAYVAL_MASK)\r
24388 #define UTICK_CTRL_REPEAT_MASK                   (0x80000000U)\r
24389 #define UTICK_CTRL_REPEAT_SHIFT                  (31U)\r
24390 #define UTICK_CTRL_REPEAT(x)                     (((uint32_t)(((uint32_t)(x)) << UTICK_CTRL_REPEAT_SHIFT)) & UTICK_CTRL_REPEAT_MASK)\r
24391 /*! @} */\r
24392 \r
24393 /*! @name STAT - Status register. */\r
24394 /*! @{ */\r
24395 #define UTICK_STAT_INTR_MASK                     (0x1U)\r
24396 #define UTICK_STAT_INTR_SHIFT                    (0U)\r
24397 #define UTICK_STAT_INTR(x)                       (((uint32_t)(((uint32_t)(x)) << UTICK_STAT_INTR_SHIFT)) & UTICK_STAT_INTR_MASK)\r
24398 #define UTICK_STAT_ACTIVE_MASK                   (0x2U)\r
24399 #define UTICK_STAT_ACTIVE_SHIFT                  (1U)\r
24400 #define UTICK_STAT_ACTIVE(x)                     (((uint32_t)(((uint32_t)(x)) << UTICK_STAT_ACTIVE_SHIFT)) & UTICK_STAT_ACTIVE_MASK)\r
24401 /*! @} */\r
24402 \r
24403 /*! @name CFG - Capture configuration register. */\r
24404 /*! @{ */\r
24405 #define UTICK_CFG_CAPEN0_MASK                    (0x1U)\r
24406 #define UTICK_CFG_CAPEN0_SHIFT                   (0U)\r
24407 #define UTICK_CFG_CAPEN0(x)                      (((uint32_t)(((uint32_t)(x)) << UTICK_CFG_CAPEN0_SHIFT)) & UTICK_CFG_CAPEN0_MASK)\r
24408 #define UTICK_CFG_CAPEN1_MASK                    (0x2U)\r
24409 #define UTICK_CFG_CAPEN1_SHIFT                   (1U)\r
24410 #define UTICK_CFG_CAPEN1(x)                      (((uint32_t)(((uint32_t)(x)) << UTICK_CFG_CAPEN1_SHIFT)) & UTICK_CFG_CAPEN1_MASK)\r
24411 #define UTICK_CFG_CAPEN2_MASK                    (0x4U)\r
24412 #define UTICK_CFG_CAPEN2_SHIFT                   (2U)\r
24413 #define UTICK_CFG_CAPEN2(x)                      (((uint32_t)(((uint32_t)(x)) << UTICK_CFG_CAPEN2_SHIFT)) & UTICK_CFG_CAPEN2_MASK)\r
24414 #define UTICK_CFG_CAPEN3_MASK                    (0x8U)\r
24415 #define UTICK_CFG_CAPEN3_SHIFT                   (3U)\r
24416 #define UTICK_CFG_CAPEN3(x)                      (((uint32_t)(((uint32_t)(x)) << UTICK_CFG_CAPEN3_SHIFT)) & UTICK_CFG_CAPEN3_MASK)\r
24417 #define UTICK_CFG_CAPPOL0_MASK                   (0x100U)\r
24418 #define UTICK_CFG_CAPPOL0_SHIFT                  (8U)\r
24419 #define UTICK_CFG_CAPPOL0(x)                     (((uint32_t)(((uint32_t)(x)) << UTICK_CFG_CAPPOL0_SHIFT)) & UTICK_CFG_CAPPOL0_MASK)\r
24420 #define UTICK_CFG_CAPPOL1_MASK                   (0x200U)\r
24421 #define UTICK_CFG_CAPPOL1_SHIFT                  (9U)\r
24422 #define UTICK_CFG_CAPPOL1(x)                     (((uint32_t)(((uint32_t)(x)) << UTICK_CFG_CAPPOL1_SHIFT)) & UTICK_CFG_CAPPOL1_MASK)\r
24423 #define UTICK_CFG_CAPPOL2_MASK                   (0x400U)\r
24424 #define UTICK_CFG_CAPPOL2_SHIFT                  (10U)\r
24425 #define UTICK_CFG_CAPPOL2(x)                     (((uint32_t)(((uint32_t)(x)) << UTICK_CFG_CAPPOL2_SHIFT)) & UTICK_CFG_CAPPOL2_MASK)\r
24426 #define UTICK_CFG_CAPPOL3_MASK                   (0x800U)\r
24427 #define UTICK_CFG_CAPPOL3_SHIFT                  (11U)\r
24428 #define UTICK_CFG_CAPPOL3(x)                     (((uint32_t)(((uint32_t)(x)) << UTICK_CFG_CAPPOL3_SHIFT)) & UTICK_CFG_CAPPOL3_MASK)\r
24429 /*! @} */\r
24430 \r
24431 /*! @name CAPCLR - Capture clear register. */\r
24432 /*! @{ */\r
24433 #define UTICK_CAPCLR_CAPCLR0_MASK                (0x1U)\r
24434 #define UTICK_CAPCLR_CAPCLR0_SHIFT               (0U)\r
24435 #define UTICK_CAPCLR_CAPCLR0(x)                  (((uint32_t)(((uint32_t)(x)) << UTICK_CAPCLR_CAPCLR0_SHIFT)) & UTICK_CAPCLR_CAPCLR0_MASK)\r
24436 #define UTICK_CAPCLR_CAPCLR1_MASK                (0x2U)\r
24437 #define UTICK_CAPCLR_CAPCLR1_SHIFT               (1U)\r
24438 #define UTICK_CAPCLR_CAPCLR1(x)                  (((uint32_t)(((uint32_t)(x)) << UTICK_CAPCLR_CAPCLR1_SHIFT)) & UTICK_CAPCLR_CAPCLR1_MASK)\r
24439 #define UTICK_CAPCLR_CAPCLR2_MASK                (0x4U)\r
24440 #define UTICK_CAPCLR_CAPCLR2_SHIFT               (2U)\r
24441 #define UTICK_CAPCLR_CAPCLR2(x)                  (((uint32_t)(((uint32_t)(x)) << UTICK_CAPCLR_CAPCLR2_SHIFT)) & UTICK_CAPCLR_CAPCLR2_MASK)\r
24442 #define UTICK_CAPCLR_CAPCLR3_MASK                (0x8U)\r
24443 #define UTICK_CAPCLR_CAPCLR3_SHIFT               (3U)\r
24444 #define UTICK_CAPCLR_CAPCLR3(x)                  (((uint32_t)(((uint32_t)(x)) << UTICK_CAPCLR_CAPCLR3_SHIFT)) & UTICK_CAPCLR_CAPCLR3_MASK)\r
24445 /*! @} */\r
24446 \r
24447 /*! @name CAP - Capture register . */\r
24448 /*! @{ */\r
24449 #define UTICK_CAP_CAP_VALUE_MASK                 (0x7FFFFFFFU)\r
24450 #define UTICK_CAP_CAP_VALUE_SHIFT                (0U)\r
24451 #define UTICK_CAP_CAP_VALUE(x)                   (((uint32_t)(((uint32_t)(x)) << UTICK_CAP_CAP_VALUE_SHIFT)) & UTICK_CAP_CAP_VALUE_MASK)\r
24452 #define UTICK_CAP_VALID_MASK                     (0x80000000U)\r
24453 #define UTICK_CAP_VALID_SHIFT                    (31U)\r
24454 #define UTICK_CAP_VALID(x)                       (((uint32_t)(((uint32_t)(x)) << UTICK_CAP_VALID_SHIFT)) & UTICK_CAP_VALID_MASK)\r
24455 /*! @} */\r
24456 \r
24457 /* The count of UTICK_CAP */\r
24458 #define UTICK_CAP_COUNT                          (4U)\r
24459 \r
24460 \r
24461 /*!\r
24462  * @}\r
24463  */ /* end of group UTICK_Register_Masks */\r
24464 \r
24465 \r
24466 /* UTICK - Peripheral instance base addresses */\r
24467 #if (__ARM_FEATURE_CMSE & 0x2)\r
24468   /** Peripheral UTICK0 base address */\r
24469   #define UTICK0_BASE                              (0x5000E000u)\r
24470   /** Peripheral UTICK0 base address */\r
24471   #define UTICK0_BASE_NS                           (0x4000E000u)\r
24472   /** Peripheral UTICK0 base pointer */\r
24473   #define UTICK0                                   ((UTICK_Type *)UTICK0_BASE)\r
24474   /** Peripheral UTICK0 base pointer */\r
24475   #define UTICK0_NS                                ((UTICK_Type *)UTICK0_BASE_NS)\r
24476   /** Array initializer of UTICK peripheral base addresses */\r
24477   #define UTICK_BASE_ADDRS                         { UTICK0_BASE }\r
24478   /** Array initializer of UTICK peripheral base pointers */\r
24479   #define UTICK_BASE_PTRS                          { UTICK0 }\r
24480   /** Array initializer of UTICK peripheral base addresses */\r
24481   #define UTICK_BASE_ADDRS_NS                      { UTICK0_BASE_NS }\r
24482   /** Array initializer of UTICK peripheral base pointers */\r
24483   #define UTICK_BASE_PTRS_NS                       { UTICK0_NS }\r
24484 #else\r
24485   /** Peripheral UTICK0 base address */\r
24486   #define UTICK0_BASE                              (0x4000E000u)\r
24487   /** Peripheral UTICK0 base pointer */\r
24488   #define UTICK0                                   ((UTICK_Type *)UTICK0_BASE)\r
24489   /** Array initializer of UTICK peripheral base addresses */\r
24490   #define UTICK_BASE_ADDRS                         { UTICK0_BASE }\r
24491   /** Array initializer of UTICK peripheral base pointers */\r
24492   #define UTICK_BASE_PTRS                          { UTICK0 }\r
24493 #endif\r
24494 /** Interrupt vectors for the UTICK peripheral type */\r
24495 #define UTICK_IRQS                               { UTICK0_IRQn }\r
24496 \r
24497 /*!\r
24498  * @}\r
24499  */ /* end of group UTICK_Peripheral_Access_Layer */\r
24500 \r
24501 \r
24502 /* ----------------------------------------------------------------------------\r
24503    -- WWDT Peripheral Access Layer\r
24504    ---------------------------------------------------------------------------- */\r
24505 \r
24506 /*!\r
24507  * @addtogroup WWDT_Peripheral_Access_Layer WWDT Peripheral Access Layer\r
24508  * @{\r
24509  */\r
24510 \r
24511 /** WWDT - Register Layout Typedef */\r
24512 typedef struct {\r
24513   __IO uint32_t MOD;                               /**< Watchdog mode register. This register contains the basic mode and status of the Watchdog Timer., offset: 0x0 */\r
24514   __IO uint32_t TC;                                /**< Watchdog timer constant register. This 24-bit register determines the time-out value., offset: 0x4 */\r
24515   __O  uint32_t FEED;                              /**< Watchdog feed sequence register. Writing 0xAA followed by 0x55 to this register reloads the Watchdog timer with the value contained in TC., offset: 0x8 */\r
24516   __I  uint32_t TV;                                /**< Watchdog timer value register. This 24-bit register reads out the current value of the Watchdog timer., offset: 0xC */\r
24517        uint8_t RESERVED_0[4];\r
24518   __IO uint32_t WARNINT;                           /**< Watchdog Warning Interrupt compare value., offset: 0x14 */\r
24519   __IO uint32_t WINDOW;                            /**< Watchdog Window compare value., offset: 0x18 */\r
24520 } WWDT_Type;\r
24521 \r
24522 /* ----------------------------------------------------------------------------\r
24523    -- WWDT Register Masks\r
24524    ---------------------------------------------------------------------------- */\r
24525 \r
24526 /*!\r
24527  * @addtogroup WWDT_Register_Masks WWDT Register Masks\r
24528  * @{\r
24529  */\r
24530 \r
24531 /*! @name MOD - Watchdog mode register. This register contains the basic mode and status of the Watchdog Timer. */\r
24532 /*! @{ */\r
24533 #define WWDT_MOD_WDEN_MASK                       (0x1U)\r
24534 #define WWDT_MOD_WDEN_SHIFT                      (0U)\r
24535 /*! WDEN - Watchdog enable bit. Once this bit is set to one and a watchdog feed is performed, the watchdog timer will run permanently.\r
24536  *  0b0..Stop. The watchdog timer is stopped.\r
24537  *  0b1..Run. The watchdog timer is running.\r
24538  */\r
24539 #define WWDT_MOD_WDEN(x)                         (((uint32_t)(((uint32_t)(x)) << WWDT_MOD_WDEN_SHIFT)) & WWDT_MOD_WDEN_MASK)\r
24540 #define WWDT_MOD_WDRESET_MASK                    (0x2U)\r
24541 #define WWDT_MOD_WDRESET_SHIFT                   (1U)\r
24542 /*! WDRESET - Watchdog reset enable bit. Once this bit has been written with a 1 it cannot be re-written with a 0.\r
24543  *  0b0..Interrupt. A watchdog time-out will not cause a chip reset.\r
24544  *  0b1..Reset. A watchdog time-out will cause a chip reset.\r
24545  */\r
24546 #define WWDT_MOD_WDRESET(x)                      (((uint32_t)(((uint32_t)(x)) << WWDT_MOD_WDRESET_SHIFT)) & WWDT_MOD_WDRESET_MASK)\r
24547 #define WWDT_MOD_WDTOF_MASK                      (0x4U)\r
24548 #define WWDT_MOD_WDTOF_SHIFT                     (2U)\r
24549 #define WWDT_MOD_WDTOF(x)                        (((uint32_t)(((uint32_t)(x)) << WWDT_MOD_WDTOF_SHIFT)) & WWDT_MOD_WDTOF_MASK)\r
24550 #define WWDT_MOD_WDINT_MASK                      (0x8U)\r
24551 #define WWDT_MOD_WDINT_SHIFT                     (3U)\r
24552 #define WWDT_MOD_WDINT(x)                        (((uint32_t)(((uint32_t)(x)) << WWDT_MOD_WDINT_SHIFT)) & WWDT_MOD_WDINT_MASK)\r
24553 #define WWDT_MOD_WDPROTECT_MASK                  (0x10U)\r
24554 #define WWDT_MOD_WDPROTECT_SHIFT                 (4U)\r
24555 /*! WDPROTECT - Watchdog update mode. This bit can be set once by software and is only cleared by a reset.\r
24556  *  0b0..Flexible. The watchdog time-out value (TC) can be changed at any time.\r
24557  *  0b1..Threshold. The watchdog time-out value (TC) can be changed only after the counter is below the value of WDWARNINT and WDWINDOW.\r
24558  */\r
24559 #define WWDT_MOD_WDPROTECT(x)                    (((uint32_t)(((uint32_t)(x)) << WWDT_MOD_WDPROTECT_SHIFT)) & WWDT_MOD_WDPROTECT_MASK)\r
24560 /*! @} */\r
24561 \r
24562 /*! @name TC - Watchdog timer constant register. This 24-bit register determines the time-out value. */\r
24563 /*! @{ */\r
24564 #define WWDT_TC_COUNT_MASK                       (0xFFFFFFU)\r
24565 #define WWDT_TC_COUNT_SHIFT                      (0U)\r
24566 #define WWDT_TC_COUNT(x)                         (((uint32_t)(((uint32_t)(x)) << WWDT_TC_COUNT_SHIFT)) & WWDT_TC_COUNT_MASK)\r
24567 /*! @} */\r
24568 \r
24569 /*! @name FEED - Watchdog feed sequence register. Writing 0xAA followed by 0x55 to this register reloads the Watchdog timer with the value contained in TC. */\r
24570 /*! @{ */\r
24571 #define WWDT_FEED_FEED_MASK                      (0xFFU)\r
24572 #define WWDT_FEED_FEED_SHIFT                     (0U)\r
24573 #define WWDT_FEED_FEED(x)                        (((uint32_t)(((uint32_t)(x)) << WWDT_FEED_FEED_SHIFT)) & WWDT_FEED_FEED_MASK)\r
24574 /*! @} */\r
24575 \r
24576 /*! @name TV - Watchdog timer value register. This 24-bit register reads out the current value of the Watchdog timer. */\r
24577 /*! @{ */\r
24578 #define WWDT_TV_COUNT_MASK                       (0xFFFFFFU)\r
24579 #define WWDT_TV_COUNT_SHIFT                      (0U)\r
24580 #define WWDT_TV_COUNT(x)                         (((uint32_t)(((uint32_t)(x)) << WWDT_TV_COUNT_SHIFT)) & WWDT_TV_COUNT_MASK)\r
24581 /*! @} */\r
24582 \r
24583 /*! @name WARNINT - Watchdog Warning Interrupt compare value. */\r
24584 /*! @{ */\r
24585 #define WWDT_WARNINT_WARNINT_MASK                (0x3FFU)\r
24586 #define WWDT_WARNINT_WARNINT_SHIFT               (0U)\r
24587 #define WWDT_WARNINT_WARNINT(x)                  (((uint32_t)(((uint32_t)(x)) << WWDT_WARNINT_WARNINT_SHIFT)) & WWDT_WARNINT_WARNINT_MASK)\r
24588 /*! @} */\r
24589 \r
24590 /*! @name WINDOW - Watchdog Window compare value. */\r
24591 /*! @{ */\r
24592 #define WWDT_WINDOW_WINDOW_MASK                  (0xFFFFFFU)\r
24593 #define WWDT_WINDOW_WINDOW_SHIFT                 (0U)\r
24594 #define WWDT_WINDOW_WINDOW(x)                    (((uint32_t)(((uint32_t)(x)) << WWDT_WINDOW_WINDOW_SHIFT)) & WWDT_WINDOW_WINDOW_MASK)\r
24595 /*! @} */\r
24596 \r
24597 \r
24598 /*!\r
24599  * @}\r
24600  */ /* end of group WWDT_Register_Masks */\r
24601 \r
24602 \r
24603 /* WWDT - Peripheral instance base addresses */\r
24604 #if (__ARM_FEATURE_CMSE & 0x2)\r
24605   /** Peripheral WWDT base address */\r
24606   #define WWDT_BASE                                (0x5000C000u)\r
24607   /** Peripheral WWDT base address */\r
24608   #define WWDT_BASE_NS                             (0x4000C000u)\r
24609   /** Peripheral WWDT base pointer */\r
24610   #define WWDT                                     ((WWDT_Type *)WWDT_BASE)\r
24611   /** Peripheral WWDT base pointer */\r
24612   #define WWDT_NS                                  ((WWDT_Type *)WWDT_BASE_NS)\r
24613   /** Array initializer of WWDT peripheral base addresses */\r
24614   #define WWDT_BASE_ADDRS                          { WWDT_BASE }\r
24615   /** Array initializer of WWDT peripheral base pointers */\r
24616   #define WWDT_BASE_PTRS                           { WWDT }\r
24617   /** Array initializer of WWDT peripheral base addresses */\r
24618   #define WWDT_BASE_ADDRS_NS                       { WWDT_BASE_NS }\r
24619   /** Array initializer of WWDT peripheral base pointers */\r
24620   #define WWDT_BASE_PTRS_NS                        { WWDT_NS }\r
24621 #else\r
24622   /** Peripheral WWDT base address */\r
24623   #define WWDT_BASE                                (0x4000C000u)\r
24624   /** Peripheral WWDT base pointer */\r
24625   #define WWDT                                     ((WWDT_Type *)WWDT_BASE)\r
24626   /** Array initializer of WWDT peripheral base addresses */\r
24627   #define WWDT_BASE_ADDRS                          { WWDT_BASE }\r
24628   /** Array initializer of WWDT peripheral base pointers */\r
24629   #define WWDT_BASE_PTRS                           { WWDT }\r
24630 #endif\r
24631 /** Interrupt vectors for the WWDT peripheral type */\r
24632 #define WWDT_IRQS                                { WDT_BOD_IRQn }\r
24633 \r
24634 /*!\r
24635  * @}\r
24636  */ /* end of group WWDT_Peripheral_Access_Layer */\r
24637 \r
24638 \r
24639 /*\r
24640 ** End of section using anonymous unions\r
24641 */\r
24642 \r
24643 #if defined(__ARMCC_VERSION)\r
24644   #if (__ARMCC_VERSION >= 6010050)\r
24645     #pragma clang diagnostic pop\r
24646   #else\r
24647     #pragma pop\r
24648   #endif\r
24649 #elif defined(__GNUC__)\r
24650   /* leave anonymous unions enabled */\r
24651 #elif defined(__IAR_SYSTEMS_ICC__)\r
24652   #pragma language=default\r
24653 #else\r
24654   #error Not supported compiler type\r
24655 #endif\r
24656 \r
24657 /*!\r
24658  * @}\r
24659  */ /* end of group Peripheral_access_layer */\r
24660 \r
24661 \r
24662 /* ----------------------------------------------------------------------------\r
24663    -- Macros for use with bit field definitions (xxx_SHIFT, xxx_MASK).\r
24664    ---------------------------------------------------------------------------- */\r
24665 \r
24666 /*!\r
24667  * @addtogroup Bit_Field_Generic_Macros Macros for use with bit field definitions (xxx_SHIFT, xxx_MASK).\r
24668  * @{\r
24669  */\r
24670 \r
24671 #if defined(__ARMCC_VERSION)\r
24672   #if (__ARMCC_VERSION >= 6010050)\r
24673     #pragma clang system_header\r
24674   #endif\r
24675 #elif defined(__IAR_SYSTEMS_ICC__)\r
24676   #pragma system_include\r
24677 #endif\r
24678 \r
24679 /**\r
24680  * @brief Mask and left-shift a bit field value for use in a register bit range.\r
24681  * @param field Name of the register bit field.\r
24682  * @param value Value of the bit field.\r
24683  * @return Masked and shifted value.\r
24684  */\r
24685 #define NXP_VAL2FLD(field, value)    (((value) << (field ## _SHIFT)) & (field ## _MASK))\r
24686 /**\r
24687  * @brief Mask and right-shift a register value to extract a bit field value.\r
24688  * @param field Name of the register bit field.\r
24689  * @param value Value of the register.\r
24690  * @return Masked and shifted bit field value.\r
24691  */\r
24692 #define NXP_FLD2VAL(field, value)    (((value) & (field ## _MASK)) >> (field ## _SHIFT))\r
24693 \r
24694 /*!\r
24695  * @}\r
24696  */ /* end of group Bit_Field_Generic_Macros */\r
24697 \r
24698 \r
24699 /* ----------------------------------------------------------------------------\r
24700    -- SDK Compatibility\r
24701    ---------------------------------------------------------------------------- */\r
24702 \r
24703 /*!\r
24704  * @addtogroup SDK_Compatibility_Symbols SDK Compatibility\r
24705  * @{\r
24706  */\r
24707 \r
24708 /** EMC CS base address */\r
24709 #define EMC_CS0_BASE                                (0x80000000u)\r
24710 #define EMC_CS1_BASE                                (0x90000000u)\r
24711 #define EMC_CS2_BASE                                (0x98000000u)\r
24712 #define EMC_CS3_BASE                                (0x9C000000u)\r
24713 #define EMC_DYCS0_BASE                              (0xA0000000u)\r
24714 #define EMC_DYCS1_BASE                              (0xB0000000u)\r
24715 #define EMC_DYCS2_BASE                              (0xC0000000u)\r
24716 #define EMC_DYCS3_BASE                              (0xD0000000u)\r
24717 #define EMC_CS_ADDRESS                              {EMC_CS0_BASE, EMC_CS1_BASE, EMC_CS2_BASE, EMC_CS3_BASE}\r
24718 #define EMC_DYCS_ADDRESS                            {EMC_DYCS0_BASE, EMC_DYCS1_BASE, EMC_DYCS2_BASE, EMC_DYCS3_BASE}\r
24719 \r
24720 /** OTP API */\r
24721 typedef struct {\r
24722   uint32_t (*otpInit)(void);                                    /** Initializes OTP controller */\r
24723   uint32_t (*otpEnableBankWriteMask)(uint32_t bankMask);        /** Unlock one or more OTP banks for write access */\r
24724   uint32_t (*otpDisableBankWriteMask)(uint32_t bankMask);       /** Lock one or more OTP banks for write access */\r
24725   uint32_t (*otpEnableBankWriteLock)(uint32_t bankIndex, uint32_t regEnableMask, uint32_t regDisableMask,\r
24726                                           uint32_t lockWrite);  /** Locks or unlocks write access to a register of an OTP bank and the write lock */\r
24727   uint32_t (*otpEnableBankReadLock)(uint32_t bankIndex, uint32_t regEnableMask, uint32_t regDisableMask,\r
24728                                          uint32_t lockWrite);   /** Locks or unlocks read access to a register of an OTP bank and the write lock */\r
24729   uint32_t (*otpProgramReg)(uint32_t bankIndex, uint32_t regIndex, uint32_t value);  /** Program a single register in an OTP bank */\r
24730   uint32_t RESERVED_0[5];\r
24731   uint32_t (*rngRead)(void);                                    /** Returns 32-bit number from hardware random number generator */\r
24732   uint32_t (*otpGetDriverVersion)(void);                        /** Returns the version of the OTP driver in ROM */\r
24733 } OTP_API_Type;\r
24734 \r
24735 /** ROM API */\r
24736 typedef struct {\r
24737   __I uint32_t usbdApiBase;                      /** USB API Base */\r
24738       uint32_t RESERVED_0[13];\r
24739   __I OTP_API_Type *otpApiBase;                  /** OTP API Base */\r
24740   __I uint32_t aesApiBase;                       /** AES API Base */\r
24741   __I uint32_t secureApiBase;                    /** Secure API Base */\r
24742 } ROM_API_Type;\r
24743 \r
24744 /** ROM API base address */\r
24745 #define ROM_API_BASE                             (0x03000200u)\r
24746 /** ROM API base pointer */\r
24747 #define ROM_API                                  (*(ROM_API_Type**) ROM_API_BASE)\r
24748 /** OTP API base pointer */\r
24749 #define OTP_API                                  (ROM_API->otpApiBase)\r
24750 \r
24751 /*!\r
24752  * @}\r
24753  */ /* end of group SDK_Compatibility_Symbols */\r
24754 \r
24755 \r
24756 #endif  /* _LPC55S69_CM33_CORE0_H_ */\r
24757 \r