]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_MPU_STM32L4_Discovery_Keil_STM32Cube/ST_Code/Drivers/CMSIS/Device/ST/STM32L4xx/Include/stm32l475xx.h
Make vSetupTimerInterrupt weak in the RVDS M4 MPU port to give the
[freertos] / FreeRTOS / Demo / CORTEX_MPU_STM32L4_Discovery_Keil_STM32Cube / ST_Code / Drivers / CMSIS / Device / ST / STM32L4xx / Include / stm32l475xx.h
1 /**\r
2   ******************************************************************************\r
3   * @file    stm32l475xx.h\r
4   * @author  MCD Application Team\r
5   * @brief   CMSIS STM32L475xx Device Peripheral Access Layer Header File.\r
6   *\r
7   *          This file contains:\r
8   *           - Data structures and the address mapping for all peripherals\r
9   *           - Peripheral's registers declarations and bits definition\r
10   *           - Macros to access peripheral\92s registers hardware\r
11   *\r
12   ******************************************************************************\r
13   * @attention\r
14   *\r
15   * <h2><center>&copy; Copyright (c) 2017 STMicroelectronics.\r
16   * All rights reserved.</center></h2>\r
17   *\r
18   * This software component is licensed by ST under BSD 3-Clause license,\r
19   * the "License"; You may not use this file except in compliance with the\r
20   * License. You may obtain a copy of the License at:\r
21   *                        opensource.org/licenses/BSD-3-Clause\r
22   *\r
23   ******************************************************************************\r
24   */\r
25 \r
26 /** @addtogroup CMSIS_Device\r
27   * @{\r
28   */\r
29 \r
30 /** @addtogroup stm32l475xx\r
31   * @{\r
32   */\r
33 \r
34 #ifndef __STM32L475xx_H\r
35 #define __STM32L475xx_H\r
36 \r
37 #ifdef __cplusplus\r
38  extern "C" {\r
39 #endif /* __cplusplus */\r
40 \r
41 /** @addtogroup Configuration_section_for_CMSIS\r
42   * @{\r
43   */\r
44 \r
45 /**\r
46   * @brief Configuration of the Cortex-M4 Processor and Core Peripherals\r
47    */\r
48 #define __CM4_REV                 0x0001  /*!< Cortex-M4 revision r0p1                       */\r
49 #define __MPU_PRESENT             1       /*!< STM32L4XX provides an MPU                     */\r
50 #define __NVIC_PRIO_BITS          4       /*!< STM32L4XX uses 4 Bits for the Priority Levels */\r
51 #define __Vendor_SysTickConfig    0       /*!< Set to 1 if different SysTick Config is used  */\r
52 #define __FPU_PRESENT             1       /*!< FPU present                                   */\r
53 \r
54 /**\r
55   * @}\r
56   */\r
57 \r
58 /** @addtogroup Peripheral_interrupt_number_definition\r
59   * @{\r
60   */\r
61 \r
62 /**\r
63  * @brief STM32L4XX Interrupt Number Definition, according to the selected device\r
64  *        in @ref Library_configuration_section\r
65  */\r
66 typedef enum\r
67 {\r
68 /******  Cortex-M4 Processor Exceptions Numbers ****************************************************************/\r
69   NonMaskableInt_IRQn         = -14,    /*!< 2 Cortex-M4 Non Maskable Interrupt                                */\r
70   HardFault_IRQn              = -13,    /*!< 3 Cortex-M4 Hard Fault Interrupt                                  */\r
71   MemoryManagement_IRQn       = -12,    /*!< 4 Cortex-M4 Memory Management Interrupt                           */\r
72   BusFault_IRQn               = -11,    /*!< 5 Cortex-M4 Bus Fault Interrupt                                   */\r
73   UsageFault_IRQn             = -10,    /*!< 6 Cortex-M4 Usage Fault Interrupt                                 */\r
74   SVCall_IRQn                 = -5,     /*!< 11 Cortex-M4 SV Call Interrupt                                    */\r
75   DebugMonitor_IRQn           = -4,     /*!< 12 Cortex-M4 Debug Monitor Interrupt                              */\r
76   PendSV_IRQn                 = -2,     /*!< 14 Cortex-M4 Pend SV Interrupt                                    */\r
77   SysTick_IRQn                = -1,     /*!< 15 Cortex-M4 System Tick Interrupt                                */\r
78 /******  STM32 specific Interrupt Numbers **********************************************************************/\r
79   WWDG_IRQn                   = 0,      /*!< Window WatchDog Interrupt                                         */\r
80   PVD_PVM_IRQn                = 1,      /*!< PVD/PVM1/PVM2/PVM3/PVM4 through EXTI Line detection Interrupts    */\r
81   TAMP_STAMP_IRQn             = 2,      /*!< Tamper and TimeStamp interrupts through the EXTI line             */\r
82   RTC_WKUP_IRQn               = 3,      /*!< RTC Wakeup interrupt through the EXTI line                        */\r
83   FLASH_IRQn                  = 4,      /*!< FLASH global Interrupt                                            */\r
84   RCC_IRQn                    = 5,      /*!< RCC global Interrupt                                              */\r
85   EXTI0_IRQn                  = 6,      /*!< EXTI Line0 Interrupt                                              */\r
86   EXTI1_IRQn                  = 7,      /*!< EXTI Line1 Interrupt                                              */\r
87   EXTI2_IRQn                  = 8,      /*!< EXTI Line2 Interrupt                                              */\r
88   EXTI3_IRQn                  = 9,      /*!< EXTI Line3 Interrupt                                              */\r
89   EXTI4_IRQn                  = 10,     /*!< EXTI Line4 Interrupt                                              */\r
90   DMA1_Channel1_IRQn          = 11,     /*!< DMA1 Channel 1 global Interrupt                                   */\r
91   DMA1_Channel2_IRQn          = 12,     /*!< DMA1 Channel 2 global Interrupt                                   */\r
92   DMA1_Channel3_IRQn          = 13,     /*!< DMA1 Channel 3 global Interrupt                                   */\r
93   DMA1_Channel4_IRQn          = 14,     /*!< DMA1 Channel 4 global Interrupt                                   */\r
94   DMA1_Channel5_IRQn          = 15,     /*!< DMA1 Channel 5 global Interrupt                                   */\r
95   DMA1_Channel6_IRQn          = 16,     /*!< DMA1 Channel 6 global Interrupt                                   */\r
96   DMA1_Channel7_IRQn          = 17,     /*!< DMA1 Channel 7 global Interrupt                                   */\r
97   ADC1_2_IRQn                 = 18,     /*!< ADC1, ADC2 SAR global Interrupts                                  */\r
98   CAN1_TX_IRQn                = 19,     /*!< CAN1 TX Interrupt                                                 */\r
99   CAN1_RX0_IRQn               = 20,     /*!< CAN1 RX0 Interrupt                                                */\r
100   CAN1_RX1_IRQn               = 21,     /*!< CAN1 RX1 Interrupt                                                */\r
101   CAN1_SCE_IRQn               = 22,     /*!< CAN1 SCE Interrupt                                                */\r
102   EXTI9_5_IRQn                = 23,     /*!< External Line[9:5] Interrupts                                     */\r
103   TIM1_BRK_TIM15_IRQn         = 24,     /*!< TIM1 Break interrupt and TIM15 global interrupt                   */\r
104   TIM1_UP_TIM16_IRQn          = 25,     /*!< TIM1 Update Interrupt and TIM16 global interrupt                  */\r
105   TIM1_TRG_COM_TIM17_IRQn     = 26,     /*!< TIM1 Trigger and Commutation Interrupt and TIM17 global interrupt */\r
106   TIM1_CC_IRQn                = 27,     /*!< TIM1 Capture Compare Interrupt                                    */\r
107   TIM2_IRQn                   = 28,     /*!< TIM2 global Interrupt                                             */\r
108   TIM3_IRQn                   = 29,     /*!< TIM3 global Interrupt                                             */\r
109   TIM4_IRQn                   = 30,     /*!< TIM4 global Interrupt                                             */\r
110   I2C1_EV_IRQn                = 31,     /*!< I2C1 Event Interrupt                                              */\r
111   I2C1_ER_IRQn                = 32,     /*!< I2C1 Error Interrupt                                              */\r
112   I2C2_EV_IRQn                = 33,     /*!< I2C2 Event Interrupt                                              */\r
113   I2C2_ER_IRQn                = 34,     /*!< I2C2 Error Interrupt                                              */\r
114   SPI1_IRQn                   = 35,     /*!< SPI1 global Interrupt                                             */\r
115   SPI2_IRQn                   = 36,     /*!< SPI2 global Interrupt                                             */\r
116   USART1_IRQn                 = 37,     /*!< USART1 global Interrupt                                           */\r
117   USART2_IRQn                 = 38,     /*!< USART2 global Interrupt                                           */\r
118   USART3_IRQn                 = 39,     /*!< USART3 global Interrupt                                           */\r
119   EXTI15_10_IRQn              = 40,     /*!< External Line[15:10] Interrupts                                   */\r
120   RTC_Alarm_IRQn              = 41,     /*!< RTC Alarm (A and B) through EXTI Line Interrupt                   */\r
121   DFSDM1_FLT3_IRQn            = 42,     /*!< DFSDM1 Filter 3 global Interrupt                                  */\r
122   TIM8_BRK_IRQn               = 43,     /*!< TIM8 Break Interrupt                                              */\r
123   TIM8_UP_IRQn                = 44,     /*!< TIM8 Update Interrupt                                             */\r
124   TIM8_TRG_COM_IRQn           = 45,     /*!< TIM8 Trigger and Commutation Interrupt                            */\r
125   TIM8_CC_IRQn                = 46,     /*!< TIM8 Capture Compare Interrupt                                    */\r
126   ADC3_IRQn                   = 47,     /*!< ADC3 global  Interrupt                                            */\r
127   FMC_IRQn                    = 48,     /*!< FMC global Interrupt                                              */\r
128   SDMMC1_IRQn                 = 49,     /*!< SDMMC1 global Interrupt                                           */\r
129   TIM5_IRQn                   = 50,     /*!< TIM5 global Interrupt                                             */\r
130   SPI3_IRQn                   = 51,     /*!< SPI3 global Interrupt                                             */\r
131   UART4_IRQn                  = 52,     /*!< UART4 global Interrupt                                            */\r
132   UART5_IRQn                  = 53,     /*!< UART5 global Interrupt                                            */\r
133   TIM6_DAC_IRQn               = 54,     /*!< TIM6 global and DAC1&2 underrun error  interrupts                 */\r
134   TIM7_IRQn                   = 55,     /*!< TIM7 global interrupt                                             */\r
135   DMA2_Channel1_IRQn          = 56,     /*!< DMA2 Channel 1 global Interrupt                                   */\r
136   DMA2_Channel2_IRQn          = 57,     /*!< DMA2 Channel 2 global Interrupt                                   */\r
137   DMA2_Channel3_IRQn          = 58,     /*!< DMA2 Channel 3 global Interrupt                                   */\r
138   DMA2_Channel4_IRQn          = 59,     /*!< DMA2 Channel 4 global Interrupt                                   */\r
139   DMA2_Channel5_IRQn          = 60,     /*!< DMA2 Channel 5 global Interrupt                                   */\r
140   DFSDM1_FLT0_IRQn            = 61,     /*!< DFSDM1 Filter 0 global Interrupt                                  */\r
141   DFSDM1_FLT1_IRQn            = 62,     /*!< DFSDM1 Filter 1 global Interrupt                                  */\r
142   DFSDM1_FLT2_IRQn            = 63,     /*!< DFSDM1 Filter 2 global Interrupt                                  */\r
143   COMP_IRQn                   = 64,     /*!< COMP1 and COMP2 Interrupts                                        */\r
144   LPTIM1_IRQn                 = 65,     /*!< LP TIM1 interrupt                                                 */\r
145   LPTIM2_IRQn                 = 66,     /*!< LP TIM2 interrupt                                                 */\r
146   OTG_FS_IRQn                 = 67,     /*!< USB OTG FS global Interrupt                                       */\r
147   DMA2_Channel6_IRQn          = 68,     /*!< DMA2 Channel 6 global interrupt                                   */\r
148   DMA2_Channel7_IRQn          = 69,     /*!< DMA2 Channel 7 global interrupt                                   */\r
149   LPUART1_IRQn                = 70,     /*!< LP UART1 interrupt                                                */\r
150   QUADSPI_IRQn                = 71,     /*!< Quad SPI global interrupt                                         */\r
151   I2C3_EV_IRQn                = 72,     /*!< I2C3 event interrupt                                              */\r
152   I2C3_ER_IRQn                = 73,     /*!< I2C3 error interrupt                                              */\r
153   SAI1_IRQn                   = 74,     /*!< Serial Audio Interface 1 global interrupt                         */\r
154   SAI2_IRQn                   = 75,     /*!< Serial Audio Interface 2 global interrupt                         */\r
155   SWPMI1_IRQn                 = 76,     /*!< Serial Wire Interface 1 global interrupt                          */\r
156   TSC_IRQn                    = 77,     /*!< Touch Sense Controller global interrupt                           */\r
157   RNG_IRQn                    = 80,     /*!< RNG global interrupt                                              */\r
158   FPU_IRQn                    = 81      /*!< FPU global interrupt                                              */\r
159 } IRQn_Type;\r
160 \r
161 /**\r
162   * @}\r
163   */\r
164 \r
165 #include "core_cm4.h"             /* Cortex-M4 processor and core peripherals */\r
166 #include "system_stm32l4xx.h"\r
167 #include <stdint.h>\r
168 \r
169 /** @addtogroup Peripheral_registers_structures\r
170   * @{\r
171   */\r
172 \r
173 /**\r
174   * @brief Analog to Digital Converter\r
175   */\r
176 \r
177 typedef struct\r
178 {\r
179   __IO uint32_t ISR;          /*!< ADC interrupt and status register,             Address offset: 0x00 */\r
180   __IO uint32_t IER;          /*!< ADC interrupt enable register,                 Address offset: 0x04 */\r
181   __IO uint32_t CR;           /*!< ADC control register,                          Address offset: 0x08 */\r
182   __IO uint32_t CFGR;         /*!< ADC configuration register 1,                  Address offset: 0x0C */\r
183   __IO uint32_t CFGR2;        /*!< ADC configuration register 2,                  Address offset: 0x10 */\r
184   __IO uint32_t SMPR1;        /*!< ADC sampling time register 1,                  Address offset: 0x14 */\r
185   __IO uint32_t SMPR2;        /*!< ADC sampling time register 2,                  Address offset: 0x18 */\r
186        uint32_t RESERVED1;    /*!< Reserved,                                                      0x1C */\r
187   __IO uint32_t TR1;          /*!< ADC analog watchdog 1 threshold register,      Address offset: 0x20 */\r
188   __IO uint32_t TR2;          /*!< ADC analog watchdog 2 threshold register,      Address offset: 0x24 */\r
189   __IO uint32_t TR3;          /*!< ADC analog watchdog 3 threshold register,      Address offset: 0x28 */\r
190        uint32_t RESERVED2;    /*!< Reserved,                                                      0x2C */\r
191   __IO uint32_t SQR1;         /*!< ADC group regular sequencer register 1,        Address offset: 0x30 */\r
192   __IO uint32_t SQR2;         /*!< ADC group regular sequencer register 2,        Address offset: 0x34 */\r
193   __IO uint32_t SQR3;         /*!< ADC group regular sequencer register 3,        Address offset: 0x38 */\r
194   __IO uint32_t SQR4;         /*!< ADC group regular sequencer register 4,        Address offset: 0x3C */\r
195   __IO uint32_t DR;           /*!< ADC group regular data register,               Address offset: 0x40 */\r
196        uint32_t RESERVED3;    /*!< Reserved,                                                      0x44 */\r
197        uint32_t RESERVED4;    /*!< Reserved,                                                      0x48 */\r
198   __IO uint32_t JSQR;         /*!< ADC group injected sequencer register,         Address offset: 0x4C */\r
199        uint32_t RESERVED5[4]; /*!< Reserved,                                               0x50 - 0x5C */\r
200   __IO uint32_t OFR1;         /*!< ADC offset register 1,                         Address offset: 0x60 */\r
201   __IO uint32_t OFR2;         /*!< ADC offset register 2,                         Address offset: 0x64 */\r
202   __IO uint32_t OFR3;         /*!< ADC offset register 3,                         Address offset: 0x68 */\r
203   __IO uint32_t OFR4;         /*!< ADC offset register 4,                         Address offset: 0x6C */\r
204        uint32_t RESERVED6[4]; /*!< Reserved,                                               0x70 - 0x7C */\r
205   __IO uint32_t JDR1;         /*!< ADC group injected rank 1 data register,       Address offset: 0x80 */\r
206   __IO uint32_t JDR2;         /*!< ADC group injected rank 2 data register,       Address offset: 0x84 */\r
207   __IO uint32_t JDR3;         /*!< ADC group injected rank 3 data register,       Address offset: 0x88 */\r
208   __IO uint32_t JDR4;         /*!< ADC group injected rank 4 data register,       Address offset: 0x8C */\r
209        uint32_t RESERVED7[4]; /*!< Reserved,                                             0x090 - 0x09C */\r
210   __IO uint32_t AWD2CR;       /*!< ADC analog watchdog 1 configuration register,  Address offset: 0xA0 */\r
211   __IO uint32_t AWD3CR;       /*!< ADC analog watchdog 3 Configuration Register,  Address offset: 0xA4 */\r
212        uint32_t RESERVED8;    /*!< Reserved,                                                     0x0A8 */\r
213        uint32_t RESERVED9;    /*!< Reserved,                                                     0x0AC */\r
214   __IO uint32_t DIFSEL;       /*!< ADC differential mode selection register,      Address offset: 0xB0 */\r
215   __IO uint32_t CALFACT;      /*!< ADC calibration factors,                       Address offset: 0xB4 */\r
216 \r
217 } ADC_TypeDef;\r
218 \r
219 typedef struct\r
220 {\r
221   __IO uint32_t CSR;          /*!< ADC common status register,                    Address offset: ADC1 base address + 0x300 */\r
222   uint32_t      RESERVED;     /*!< Reserved,                                      Address offset: ADC1 base address + 0x304 */\r
223   __IO uint32_t CCR;          /*!< ADC common configuration register,             Address offset: ADC1 base address + 0x308 */\r
224   __IO uint32_t CDR;          /*!< ADC common group regular data register         Address offset: ADC1 base address + 0x30C */\r
225 } ADC_Common_TypeDef;\r
226 \r
227 \r
228 /**\r
229   * @brief Controller Area Network TxMailBox\r
230   */\r
231 \r
232 typedef struct\r
233 {\r
234   __IO uint32_t TIR;  /*!< CAN TX mailbox identifier register */\r
235   __IO uint32_t TDTR; /*!< CAN mailbox data length control and time stamp register */\r
236   __IO uint32_t TDLR; /*!< CAN mailbox data low register */\r
237   __IO uint32_t TDHR; /*!< CAN mailbox data high register */\r
238 } CAN_TxMailBox_TypeDef;\r
239 \r
240 /**\r
241   * @brief Controller Area Network FIFOMailBox\r
242   */\r
243 \r
244 typedef struct\r
245 {\r
246   __IO uint32_t RIR;  /*!< CAN receive FIFO mailbox identifier register */\r
247   __IO uint32_t RDTR; /*!< CAN receive FIFO mailbox data length control and time stamp register */\r
248   __IO uint32_t RDLR; /*!< CAN receive FIFO mailbox data low register */\r
249   __IO uint32_t RDHR; /*!< CAN receive FIFO mailbox data high register */\r
250 } CAN_FIFOMailBox_TypeDef;\r
251 \r
252 /**\r
253   * @brief Controller Area Network FilterRegister\r
254   */\r
255 \r
256 typedef struct\r
257 {\r
258   __IO uint32_t FR1; /*!< CAN Filter bank register 1 */\r
259   __IO uint32_t FR2; /*!< CAN Filter bank register 1 */\r
260 } CAN_FilterRegister_TypeDef;\r
261 \r
262 /**\r
263   * @brief Controller Area Network\r
264   */\r
265 \r
266 typedef struct\r
267 {\r
268   __IO uint32_t              MCR;                 /*!< CAN master control register,         Address offset: 0x00          */\r
269   __IO uint32_t              MSR;                 /*!< CAN master status register,          Address offset: 0x04          */\r
270   __IO uint32_t              TSR;                 /*!< CAN transmit status register,        Address offset: 0x08          */\r
271   __IO uint32_t              RF0R;                /*!< CAN receive FIFO 0 register,         Address offset: 0x0C          */\r
272   __IO uint32_t              RF1R;                /*!< CAN receive FIFO 1 register,         Address offset: 0x10          */\r
273   __IO uint32_t              IER;                 /*!< CAN interrupt enable register,       Address offset: 0x14          */\r
274   __IO uint32_t              ESR;                 /*!< CAN error status register,           Address offset: 0x18          */\r
275   __IO uint32_t              BTR;                 /*!< CAN bit timing register,             Address offset: 0x1C          */\r
276   uint32_t                   RESERVED0[88];       /*!< Reserved, 0x020 - 0x17F                                            */\r
277   CAN_TxMailBox_TypeDef      sTxMailBox[3];       /*!< CAN Tx MailBox,                      Address offset: 0x180 - 0x1AC */\r
278   CAN_FIFOMailBox_TypeDef    sFIFOMailBox[2];     /*!< CAN FIFO MailBox,                    Address offset: 0x1B0 - 0x1CC */\r
279   uint32_t                   RESERVED1[12];       /*!< Reserved, 0x1D0 - 0x1FF                                            */\r
280   __IO uint32_t              FMR;                 /*!< CAN filter master register,          Address offset: 0x200         */\r
281   __IO uint32_t              FM1R;                /*!< CAN filter mode register,            Address offset: 0x204         */\r
282   uint32_t                   RESERVED2;           /*!< Reserved, 0x208                                                    */\r
283   __IO uint32_t              FS1R;                /*!< CAN filter scale register,           Address offset: 0x20C         */\r
284   uint32_t                   RESERVED3;           /*!< Reserved, 0x210                                                    */\r
285   __IO uint32_t              FFA1R;               /*!< CAN filter FIFO assignment register, Address offset: 0x214         */\r
286   uint32_t                   RESERVED4;           /*!< Reserved, 0x218                                                    */\r
287   __IO uint32_t              FA1R;                /*!< CAN filter activation register,      Address offset: 0x21C         */\r
288   uint32_t                   RESERVED5[8];        /*!< Reserved, 0x220-0x23F                                              */\r
289   CAN_FilterRegister_TypeDef sFilterRegister[28]; /*!< CAN Filter Register,                 Address offset: 0x240-0x31C   */\r
290 } CAN_TypeDef;\r
291 \r
292 \r
293 /**\r
294   * @brief Comparator\r
295   */\r
296 \r
297 typedef struct\r
298 {\r
299   __IO uint32_t CSR;         /*!< COMP control and status register, Address offset: 0x00 */\r
300 } COMP_TypeDef;\r
301 \r
302 typedef struct\r
303 {\r
304   __IO uint32_t CSR;         /*!< COMP control and status register, used for bits common to several COMP instances, Address offset: 0x00 */\r
305 } COMP_Common_TypeDef;\r
306 \r
307 /**\r
308   * @brief CRC calculation unit\r
309   */\r
310 \r
311 typedef struct\r
312 {\r
313   __IO uint32_t DR;          /*!< CRC Data register,                           Address offset: 0x00 */\r
314   __IO uint8_t  IDR;         /*!< CRC Independent data register,               Address offset: 0x04 */\r
315   uint8_t       RESERVED0;   /*!< Reserved,                                                    0x05 */\r
316   uint16_t      RESERVED1;   /*!< Reserved,                                                    0x06 */\r
317   __IO uint32_t CR;          /*!< CRC Control register,                        Address offset: 0x08 */\r
318   uint32_t      RESERVED2;   /*!< Reserved,                                                    0x0C */\r
319   __IO uint32_t INIT;        /*!< Initial CRC value register,                  Address offset: 0x10 */\r
320   __IO uint32_t POL;         /*!< CRC polynomial register,                     Address offset: 0x14 */\r
321 } CRC_TypeDef;\r
322 \r
323 /**\r
324   * @brief Digital to Analog Converter\r
325   */\r
326 \r
327 typedef struct\r
328 {\r
329   __IO uint32_t CR;          /*!< DAC control register,                                    Address offset: 0x00 */\r
330   __IO uint32_t SWTRIGR;     /*!< DAC software trigger register,                           Address offset: 0x04 */\r
331   __IO uint32_t DHR12R1;     /*!< DAC channel1 12-bit right-aligned data holding register, Address offset: 0x08 */\r
332   __IO uint32_t DHR12L1;     /*!< DAC channel1 12-bit left aligned data holding register,  Address offset: 0x0C */\r
333   __IO uint32_t DHR8R1;      /*!< DAC channel1 8-bit right aligned data holding register,  Address offset: 0x10 */\r
334   __IO uint32_t DHR12R2;     /*!< DAC channel2 12-bit right aligned data holding register, Address offset: 0x14 */\r
335   __IO uint32_t DHR12L2;     /*!< DAC channel2 12-bit left aligned data holding register,  Address offset: 0x18 */\r
336   __IO uint32_t DHR8R2;      /*!< DAC channel2 8-bit right-aligned data holding register,  Address offset: 0x1C */\r
337   __IO uint32_t DHR12RD;     /*!< Dual DAC 12-bit right-aligned data holding register,     Address offset: 0x20 */\r
338   __IO uint32_t DHR12LD;     /*!< DUAL DAC 12-bit left aligned data holding register,      Address offset: 0x24 */\r
339   __IO uint32_t DHR8RD;      /*!< DUAL DAC 8-bit right aligned data holding register,      Address offset: 0x28 */\r
340   __IO uint32_t DOR1;        /*!< DAC channel1 data output register,                       Address offset: 0x2C */\r
341   __IO uint32_t DOR2;        /*!< DAC channel2 data output register,                       Address offset: 0x30 */\r
342   __IO uint32_t SR;          /*!< DAC status register,                                     Address offset: 0x34 */\r
343   __IO uint32_t CCR;         /*!< DAC calibration control register,                        Address offset: 0x38 */\r
344   __IO uint32_t MCR;         /*!< DAC mode control register,                               Address offset: 0x3C */\r
345   __IO uint32_t SHSR1;       /*!< DAC Sample and Hold sample time register 1,              Address offset: 0x40 */\r
346   __IO uint32_t SHSR2;       /*!< DAC Sample and Hold sample time register 2,              Address offset: 0x44 */\r
347   __IO uint32_t SHHR;        /*!< DAC Sample and Hold hold time register,                  Address offset: 0x48 */\r
348   __IO uint32_t SHRR;        /*!< DAC Sample and Hold refresh time register,               Address offset: 0x4C */\r
349 } DAC_TypeDef;\r
350 \r
351 /**\r
352   * @brief DFSDM module registers\r
353   */\r
354 typedef struct\r
355 {\r
356   __IO uint32_t FLTCR1;      /*!< DFSDM control register1,                          Address offset: 0x100 */\r
357   __IO uint32_t FLTCR2;      /*!< DFSDM control register2,                          Address offset: 0x104 */\r
358   __IO uint32_t FLTISR;      /*!< DFSDM interrupt and status register,              Address offset: 0x108 */\r
359   __IO uint32_t FLTICR;      /*!< DFSDM interrupt flag clear register,              Address offset: 0x10C */\r
360   __IO uint32_t FLTJCHGR;    /*!< DFSDM injected channel group selection register,  Address offset: 0x110 */\r
361   __IO uint32_t FLTFCR;      /*!< DFSDM filter control register,                    Address offset: 0x114 */\r
362   __IO uint32_t FLTJDATAR;   /*!< DFSDM data register for injected group,           Address offset: 0x118 */\r
363   __IO uint32_t FLTRDATAR;   /*!< DFSDM data register for regular group,            Address offset: 0x11C */\r
364   __IO uint32_t FLTAWHTR;    /*!< DFSDM analog watchdog high threshold register,    Address offset: 0x120 */\r
365   __IO uint32_t FLTAWLTR;    /*!< DFSDM analog watchdog low threshold register,     Address offset: 0x124 */\r
366   __IO uint32_t FLTAWSR;     /*!< DFSDM analog watchdog status register             Address offset: 0x128 */\r
367   __IO uint32_t FLTAWCFR;    /*!< DFSDM analog watchdog clear flag register         Address offset: 0x12C */\r
368   __IO uint32_t FLTEXMAX;    /*!< DFSDM extreme detector maximum register,          Address offset: 0x130 */\r
369   __IO uint32_t FLTEXMIN;    /*!< DFSDM extreme detector minimum register           Address offset: 0x134 */\r
370   __IO uint32_t FLTCNVTIMR;  /*!< DFSDM conversion timer,                           Address offset: 0x138 */\r
371 } DFSDM_Filter_TypeDef;\r
372 \r
373 /**\r
374   * @brief DFSDM channel configuration registers\r
375   */\r
376 typedef struct\r
377 {\r
378   __IO uint32_t CHCFGR1;     /*!< DFSDM channel configuration register1,            Address offset: 0x00 */\r
379   __IO uint32_t CHCFGR2;     /*!< DFSDM channel configuration register2,            Address offset: 0x04 */\r
380   __IO uint32_t CHAWSCDR;    /*!< DFSDM channel analog watchdog and\r
381                                   short circuit detector register,                  Address offset: 0x08 */\r
382   __IO uint32_t CHWDATAR;    /*!< DFSDM channel watchdog filter data register,      Address offset: 0x0C */\r
383   __IO uint32_t CHDATINR;    /*!< DFSDM channel data input register,                Address offset: 0x10 */\r
384 } DFSDM_Channel_TypeDef;\r
385 \r
386 /**\r
387   * @brief Debug MCU\r
388   */\r
389 \r
390 typedef struct\r
391 {\r
392   __IO uint32_t IDCODE;      /*!< MCU device ID code,                 Address offset: 0x00 */\r
393   __IO uint32_t CR;          /*!< Debug MCU configuration register,   Address offset: 0x04 */\r
394   __IO uint32_t APB1FZR1;    /*!< Debug MCU APB1 freeze register 1,   Address offset: 0x08 */\r
395   __IO uint32_t APB1FZR2;    /*!< Debug MCU APB1 freeze register 2,   Address offset: 0x0C */\r
396   __IO uint32_t APB2FZ;      /*!< Debug MCU APB2 freeze register,     Address offset: 0x10 */\r
397 } DBGMCU_TypeDef;\r
398 \r
399 \r
400 /**\r
401   * @brief DMA Controller\r
402   */\r
403 \r
404 typedef struct\r
405 {\r
406   __IO uint32_t CCR;         /*!< DMA channel x configuration register        */\r
407   __IO uint32_t CNDTR;       /*!< DMA channel x number of data register       */\r
408   __IO uint32_t CPAR;        /*!< DMA channel x peripheral address register   */\r
409   __IO uint32_t CMAR;        /*!< DMA channel x memory address register       */\r
410 } DMA_Channel_TypeDef;\r
411 \r
412 typedef struct\r
413 {\r
414   __IO uint32_t ISR;         /*!< DMA interrupt status register,                 Address offset: 0x00 */\r
415   __IO uint32_t IFCR;        /*!< DMA interrupt flag clear register,             Address offset: 0x04 */\r
416 } DMA_TypeDef;\r
417 \r
418 typedef struct\r
419 {\r
420   __IO uint32_t CSELR;       /*!< DMA channel selection register              */\r
421 } DMA_Request_TypeDef;\r
422 \r
423 /* Legacy define */\r
424 #define DMA_request_TypeDef  DMA_Request_TypeDef\r
425 \r
426 \r
427 /**\r
428   * @brief External Interrupt/Event Controller\r
429   */\r
430 \r
431 typedef struct\r
432 {\r
433   __IO uint32_t IMR1;        /*!< EXTI Interrupt mask register 1,             Address offset: 0x00 */\r
434   __IO uint32_t EMR1;        /*!< EXTI Event mask register 1,                 Address offset: 0x04 */\r
435   __IO uint32_t RTSR1;       /*!< EXTI Rising trigger selection register 1,   Address offset: 0x08 */\r
436   __IO uint32_t FTSR1;       /*!< EXTI Falling trigger selection register 1,  Address offset: 0x0C */\r
437   __IO uint32_t SWIER1;      /*!< EXTI Software interrupt event register 1,   Address offset: 0x10 */\r
438   __IO uint32_t PR1;         /*!< EXTI Pending register 1,                    Address offset: 0x14 */\r
439   uint32_t      RESERVED1;   /*!< Reserved, 0x18                                                   */\r
440   uint32_t      RESERVED2;   /*!< Reserved, 0x1C                                                   */\r
441   __IO uint32_t IMR2;        /*!< EXTI Interrupt mask register 2,             Address offset: 0x20 */\r
442   __IO uint32_t EMR2;        /*!< EXTI Event mask register 2,                 Address offset: 0x24 */\r
443   __IO uint32_t RTSR2;       /*!< EXTI Rising trigger selection register 2,   Address offset: 0x28 */\r
444   __IO uint32_t FTSR2;       /*!< EXTI Falling trigger selection register 2,  Address offset: 0x2C */\r
445   __IO uint32_t SWIER2;      /*!< EXTI Software interrupt event register 2,   Address offset: 0x30 */\r
446   __IO uint32_t PR2;         /*!< EXTI Pending register 2,                    Address offset: 0x34 */\r
447 } EXTI_TypeDef;\r
448 \r
449 \r
450 /**\r
451   * @brief Firewall\r
452   */\r
453 \r
454 typedef struct\r
455 {\r
456   __IO uint32_t CSSA;        /*!< Code Segment Start Address register,              Address offset: 0x00 */\r
457   __IO uint32_t CSL;         /*!< Code Segment Length register,                      Address offset: 0x04 */\r
458   __IO uint32_t NVDSSA;      /*!< NON volatile data Segment Start Address register,  Address offset: 0x08 */\r
459   __IO uint32_t NVDSL;       /*!< NON volatile data Segment Length register,         Address offset: 0x0C */\r
460   __IO uint32_t VDSSA ;      /*!< Volatile data Segment Start Address register,      Address offset: 0x10 */\r
461   __IO uint32_t VDSL ;       /*!< Volatile data Segment Length register,             Address offset: 0x14 */\r
462   uint32_t      RESERVED1;   /*!< Reserved1,                                         Address offset: 0x18 */\r
463   uint32_t      RESERVED2;   /*!< Reserved2,                                         Address offset: 0x1C */\r
464   __IO uint32_t CR ;         /*!< Configuration  register,                           Address offset: 0x20 */\r
465 } FIREWALL_TypeDef;\r
466 \r
467 \r
468 /**\r
469   * @brief FLASH Registers\r
470   */\r
471 \r
472 typedef struct\r
473 {\r
474   __IO uint32_t ACR;              /*!< FLASH access control register,            Address offset: 0x00 */\r
475   __IO uint32_t PDKEYR;           /*!< FLASH power down key register,            Address offset: 0x04 */\r
476   __IO uint32_t KEYR;             /*!< FLASH key register,                       Address offset: 0x08 */\r
477   __IO uint32_t OPTKEYR;          /*!< FLASH option key register,                Address offset: 0x0C */\r
478   __IO uint32_t SR;               /*!< FLASH status register,                    Address offset: 0x10 */\r
479   __IO uint32_t CR;               /*!< FLASH control register,                   Address offset: 0x14 */\r
480   __IO uint32_t ECCR;             /*!< FLASH ECC register,                       Address offset: 0x18 */\r
481   __IO uint32_t RESERVED1;        /*!< Reserved1,                                Address offset: 0x1C */\r
482   __IO uint32_t OPTR;             /*!< FLASH option register,                    Address offset: 0x20 */\r
483   __IO uint32_t PCROP1SR;         /*!< FLASH bank1 PCROP start address register, Address offset: 0x24 */\r
484   __IO uint32_t PCROP1ER;         /*!< FLASH bank1 PCROP end address register,   Address offset: 0x28 */\r
485   __IO uint32_t WRP1AR;           /*!< FLASH bank1 WRP area A address register,  Address offset: 0x2C */\r
486   __IO uint32_t WRP1BR;           /*!< FLASH bank1 WRP area B address register,  Address offset: 0x30 */\r
487        uint32_t RESERVED2[4];     /*!< Reserved2,                           Address offset: 0x34-0x40 */\r
488   __IO uint32_t PCROP2SR;         /*!< FLASH bank2 PCROP start address register, Address offset: 0x44 */\r
489   __IO uint32_t PCROP2ER;         /*!< FLASH bank2 PCROP end address register,   Address offset: 0x48 */\r
490   __IO uint32_t WRP2AR;           /*!< FLASH bank2 WRP area A address register,  Address offset: 0x4C */\r
491   __IO uint32_t WRP2BR;           /*!< FLASH bank2 WRP area B address register,  Address offset: 0x50 */\r
492 } FLASH_TypeDef;\r
493 \r
494 \r
495 /**\r
496   * @brief Flexible Memory Controller\r
497   */\r
498 \r
499 typedef struct\r
500 {\r
501   __IO uint32_t BTCR[8];     /*!< NOR/PSRAM chip-select control register(BCR) and chip-select timing register(BTR), Address offset: 0x00-1C */\r
502 } FMC_Bank1_TypeDef;\r
503 \r
504 /**\r
505   * @brief Flexible Memory Controller Bank1E\r
506   */\r
507 \r
508 typedef struct\r
509 {\r
510   __IO uint32_t BWTR[7];     /*!< NOR/PSRAM write timing registers, Address offset: 0x104-0x11C */\r
511 } FMC_Bank1E_TypeDef;\r
512 \r
513 /**\r
514   * @brief Flexible Memory Controller Bank3\r
515   */\r
516 \r
517 typedef struct\r
518 {\r
519   __IO uint32_t PCR;        /*!< NAND Flash control register,                       Address offset: 0x80 */\r
520   __IO uint32_t SR;         /*!< NAND Flash FIFO status and interrupt register,     Address offset: 0x84 */\r
521   __IO uint32_t PMEM;       /*!< NAND Flash Common memory space timing register,    Address offset: 0x88 */\r
522   __IO uint32_t PATT;       /*!< NAND Flash Attribute memory space timing register, Address offset: 0x8C */\r
523   uint32_t      RESERVED0;  /*!< Reserved, 0x90                                                            */\r
524   __IO uint32_t ECCR;       /*!< NAND Flash ECC result registers,                   Address offset: 0x94 */\r
525 } FMC_Bank3_TypeDef;\r
526 \r
527 /**\r
528   * @brief General Purpose I/O\r
529   */\r
530 \r
531 typedef struct\r
532 {\r
533   __IO uint32_t MODER;       /*!< GPIO port mode register,               Address offset: 0x00      */\r
534   __IO uint32_t OTYPER;      /*!< GPIO port output type register,        Address offset: 0x04      */\r
535   __IO uint32_t OSPEEDR;     /*!< GPIO port output speed register,       Address offset: 0x08      */\r
536   __IO uint32_t PUPDR;       /*!< GPIO port pull-up/pull-down register,  Address offset: 0x0C      */\r
537   __IO uint32_t IDR;         /*!< GPIO port input data register,         Address offset: 0x10      */\r
538   __IO uint32_t ODR;         /*!< GPIO port output data register,        Address offset: 0x14      */\r
539   __IO uint32_t BSRR;        /*!< GPIO port bit set/reset  register,     Address offset: 0x18      */\r
540   __IO uint32_t LCKR;        /*!< GPIO port configuration lock register, Address offset: 0x1C      */\r
541   __IO uint32_t AFR[2];      /*!< GPIO alternate function registers,     Address offset: 0x20-0x24 */\r
542   __IO uint32_t BRR;         /*!< GPIO Bit Reset register,               Address offset: 0x28      */\r
543   __IO uint32_t ASCR;        /*!< GPIO analog switch control register,   Address offset: 0x2C     */\r
544 \r
545 } GPIO_TypeDef;\r
546 \r
547 \r
548 /**\r
549   * @brief Inter-integrated Circuit Interface\r
550   */\r
551 \r
552 typedef struct\r
553 {\r
554   __IO uint32_t CR1;         /*!< I2C Control register 1,            Address offset: 0x00 */\r
555   __IO uint32_t CR2;         /*!< I2C Control register 2,            Address offset: 0x04 */\r
556   __IO uint32_t OAR1;        /*!< I2C Own address 1 register,        Address offset: 0x08 */\r
557   __IO uint32_t OAR2;        /*!< I2C Own address 2 register,        Address offset: 0x0C */\r
558   __IO uint32_t TIMINGR;     /*!< I2C Timing register,               Address offset: 0x10 */\r
559   __IO uint32_t TIMEOUTR;    /*!< I2C Timeout register,              Address offset: 0x14 */\r
560   __IO uint32_t ISR;         /*!< I2C Interrupt and status register, Address offset: 0x18 */\r
561   __IO uint32_t ICR;         /*!< I2C Interrupt clear register,      Address offset: 0x1C */\r
562   __IO uint32_t PECR;        /*!< I2C PEC register,                  Address offset: 0x20 */\r
563   __IO uint32_t RXDR;        /*!< I2C Receive data register,         Address offset: 0x24 */\r
564   __IO uint32_t TXDR;        /*!< I2C Transmit data register,        Address offset: 0x28 */\r
565 } I2C_TypeDef;\r
566 \r
567 /**\r
568   * @brief Independent WATCHDOG\r
569   */\r
570 \r
571 typedef struct\r
572 {\r
573   __IO uint32_t KR;          /*!< IWDG Key register,       Address offset: 0x00 */\r
574   __IO uint32_t PR;          /*!< IWDG Prescaler register, Address offset: 0x04 */\r
575   __IO uint32_t RLR;         /*!< IWDG Reload register,    Address offset: 0x08 */\r
576   __IO uint32_t SR;          /*!< IWDG Status register,    Address offset: 0x0C */\r
577   __IO uint32_t WINR;        /*!< IWDG Window register,    Address offset: 0x10 */\r
578 } IWDG_TypeDef;\r
579 \r
580 /**\r
581   * @brief LPTIMER\r
582   */\r
583 typedef struct\r
584 {\r
585   __IO uint32_t ISR;         /*!< LPTIM Interrupt and Status register,                Address offset: 0x00 */\r
586   __IO uint32_t ICR;         /*!< LPTIM Interrupt Clear register,                     Address offset: 0x04 */\r
587   __IO uint32_t IER;         /*!< LPTIM Interrupt Enable register,                    Address offset: 0x08 */\r
588   __IO uint32_t CFGR;        /*!< LPTIM Configuration register,                       Address offset: 0x0C */\r
589   __IO uint32_t CR;          /*!< LPTIM Control register,                             Address offset: 0x10 */\r
590   __IO uint32_t CMP;         /*!< LPTIM Compare register,                             Address offset: 0x14 */\r
591   __IO uint32_t ARR;         /*!< LPTIM Autoreload register,                          Address offset: 0x18 */\r
592   __IO uint32_t CNT;         /*!< LPTIM Counter register,                             Address offset: 0x1C */\r
593   __IO uint32_t OR;          /*!< LPTIM Option register,                              Address offset: 0x20 */\r
594 } LPTIM_TypeDef;\r
595 \r
596 /**\r
597   * @brief Operational Amplifier (OPAMP)\r
598   */\r
599 \r
600 typedef struct\r
601 {\r
602   __IO uint32_t CSR;         /*!< OPAMP control/status register,                     Address offset: 0x00 */\r
603   __IO uint32_t OTR;         /*!< OPAMP offset trimming register for normal mode,    Address offset: 0x04 */\r
604   __IO uint32_t LPOTR;       /*!< OPAMP offset trimming register for low power mode, Address offset: 0x08 */\r
605 } OPAMP_TypeDef;\r
606 \r
607 typedef struct\r
608 {\r
609   __IO uint32_t CSR;         /*!< OPAMP control/status register, used for bits common to several OPAMP instances, Address offset: 0x00 */\r
610 } OPAMP_Common_TypeDef;\r
611 \r
612 /**\r
613   * @brief Power Control\r
614   */\r
615 \r
616 typedef struct\r
617 {\r
618   __IO uint32_t CR1;   /*!< PWR power control register 1,        Address offset: 0x00 */\r
619   __IO uint32_t CR2;   /*!< PWR power control register 2,        Address offset: 0x04 */\r
620   __IO uint32_t CR3;   /*!< PWR power control register 3,        Address offset: 0x08 */\r
621   __IO uint32_t CR4;   /*!< PWR power control register 4,        Address offset: 0x0C */\r
622   __IO uint32_t SR1;   /*!< PWR power status register 1,         Address offset: 0x10 */\r
623   __IO uint32_t SR2;   /*!< PWR power status register 2,         Address offset: 0x14 */\r
624   __IO uint32_t SCR;   /*!< PWR power status reset register,     Address offset: 0x18 */\r
625   uint32_t RESERVED;   /*!< Reserved,                            Address offset: 0x1C */\r
626   __IO uint32_t PUCRA; /*!< Pull_up control register of portA,   Address offset: 0x20 */\r
627   __IO uint32_t PDCRA; /*!< Pull_Down control register of portA, Address offset: 0x24 */\r
628   __IO uint32_t PUCRB; /*!< Pull_up control register of portB,   Address offset: 0x28 */\r
629   __IO uint32_t PDCRB; /*!< Pull_Down control register of portB, Address offset: 0x2C */\r
630   __IO uint32_t PUCRC; /*!< Pull_up control register of portC,   Address offset: 0x30 */\r
631   __IO uint32_t PDCRC; /*!< Pull_Down control register of portC, Address offset: 0x34 */\r
632   __IO uint32_t PUCRD; /*!< Pull_up control register of portD,   Address offset: 0x38 */\r
633   __IO uint32_t PDCRD; /*!< Pull_Down control register of portD, Address offset: 0x3C */\r
634   __IO uint32_t PUCRE; /*!< Pull_up control register of portE,   Address offset: 0x40 */\r
635   __IO uint32_t PDCRE; /*!< Pull_Down control register of portE, Address offset: 0x44 */\r
636   __IO uint32_t PUCRF; /*!< Pull_up control register of portF,   Address offset: 0x48 */\r
637   __IO uint32_t PDCRF; /*!< Pull_Down control register of portF, Address offset: 0x4C */\r
638   __IO uint32_t PUCRG; /*!< Pull_up control register of portG,   Address offset: 0x50 */\r
639   __IO uint32_t PDCRG; /*!< Pull_Down control register of portG, Address offset: 0x54 */\r
640   __IO uint32_t PUCRH; /*!< Pull_up control register of portH,   Address offset: 0x58 */\r
641   __IO uint32_t PDCRH; /*!< Pull_Down control register of portH, Address offset: 0x5C */\r
642 } PWR_TypeDef;\r
643 \r
644 \r
645 /**\r
646   * @brief QUAD Serial Peripheral Interface\r
647   */\r
648 \r
649 typedef struct\r
650 {\r
651   __IO uint32_t CR;          /*!< QUADSPI Control register,                           Address offset: 0x00 */\r
652   __IO uint32_t DCR;         /*!< QUADSPI Device Configuration register,              Address offset: 0x04 */\r
653   __IO uint32_t SR;          /*!< QUADSPI Status register,                            Address offset: 0x08 */\r
654   __IO uint32_t FCR;         /*!< QUADSPI Flag Clear register,                        Address offset: 0x0C */\r
655   __IO uint32_t DLR;         /*!< QUADSPI Data Length register,                       Address offset: 0x10 */\r
656   __IO uint32_t CCR;         /*!< QUADSPI Communication Configuration register,       Address offset: 0x14 */\r
657   __IO uint32_t AR;          /*!< QUADSPI Address register,                           Address offset: 0x18 */\r
658   __IO uint32_t ABR;         /*!< QUADSPI Alternate Bytes register,                   Address offset: 0x1C */\r
659   __IO uint32_t DR;          /*!< QUADSPI Data register,                              Address offset: 0x20 */\r
660   __IO uint32_t PSMKR;       /*!< QUADSPI Polling Status Mask register,               Address offset: 0x24 */\r
661   __IO uint32_t PSMAR;       /*!< QUADSPI Polling Status Match register,              Address offset: 0x28 */\r
662   __IO uint32_t PIR;         /*!< QUADSPI Polling Interval register,                  Address offset: 0x2C */\r
663   __IO uint32_t LPTR;        /*!< QUADSPI Low Power Timeout register,                 Address offset: 0x30 */\r
664 } QUADSPI_TypeDef;\r
665 \r
666 \r
667 /**\r
668   * @brief Reset and Clock Control\r
669   */\r
670 \r
671 typedef struct\r
672 {\r
673   __IO uint32_t CR;          /*!< RCC clock control register,                                              Address offset: 0x00 */\r
674   __IO uint32_t ICSCR;       /*!< RCC internal clock sources calibration register,                         Address offset: 0x04 */\r
675   __IO uint32_t CFGR;        /*!< RCC clock configuration register,                                        Address offset: 0x08 */\r
676   __IO uint32_t PLLCFGR;     /*!< RCC system PLL configuration register,                                   Address offset: 0x0C */\r
677   __IO uint32_t PLLSAI1CFGR; /*!< RCC PLL SAI1 configuration register,                                     Address offset: 0x10 */\r
678   __IO uint32_t PLLSAI2CFGR; /*!< RCC PLL SAI2 configuration register,                                     Address offset: 0x14 */\r
679   __IO uint32_t CIER;        /*!< RCC clock interrupt enable register,                                     Address offset: 0x18 */\r
680   __IO uint32_t CIFR;        /*!< RCC clock interrupt flag register,                                       Address offset: 0x1C */\r
681   __IO uint32_t CICR;        /*!< RCC clock interrupt clear register,                                      Address offset: 0x20 */\r
682   uint32_t      RESERVED0;   /*!< Reserved,                                                                Address offset: 0x24 */\r
683   __IO uint32_t AHB1RSTR;    /*!< RCC AHB1 peripheral reset register,                                      Address offset: 0x28 */\r
684   __IO uint32_t AHB2RSTR;    /*!< RCC AHB2 peripheral reset register,                                      Address offset: 0x2C */\r
685   __IO uint32_t AHB3RSTR;    /*!< RCC AHB3 peripheral reset register,                                      Address offset: 0x30 */\r
686   uint32_t      RESERVED1;   /*!< Reserved,                                                                Address offset: 0x34 */\r
687   __IO uint32_t APB1RSTR1;   /*!< RCC APB1 peripheral reset register 1,                                    Address offset: 0x38 */\r
688   __IO uint32_t APB1RSTR2;   /*!< RCC APB1 peripheral reset register 2,                                    Address offset: 0x3C */\r
689   __IO uint32_t APB2RSTR;    /*!< RCC APB2 peripheral reset register,                                      Address offset: 0x40 */\r
690   uint32_t      RESERVED2;   /*!< Reserved,                                                                Address offset: 0x44 */\r
691   __IO uint32_t AHB1ENR;     /*!< RCC AHB1 peripheral clocks enable register,                              Address offset: 0x48 */\r
692   __IO uint32_t AHB2ENR;     /*!< RCC AHB2 peripheral clocks enable register,                              Address offset: 0x4C */\r
693   __IO uint32_t AHB3ENR;     /*!< RCC AHB3 peripheral clocks enable register,                              Address offset: 0x50 */\r
694   uint32_t      RESERVED3;   /*!< Reserved,                                                                Address offset: 0x54 */\r
695   __IO uint32_t APB1ENR1;    /*!< RCC APB1 peripheral clocks enable register 1,                            Address offset: 0x58 */\r
696   __IO uint32_t APB1ENR2;    /*!< RCC APB1 peripheral clocks enable register 2,                            Address offset: 0x5C */\r
697   __IO uint32_t APB2ENR;     /*!< RCC APB2 peripheral clocks enable register,                              Address offset: 0x60 */\r
698   uint32_t      RESERVED4;   /*!< Reserved,                                                                Address offset: 0x64 */\r
699   __IO uint32_t AHB1SMENR;   /*!< RCC AHB1 peripheral clocks enable in sleep and stop modes register,      Address offset: 0x68 */\r
700   __IO uint32_t AHB2SMENR;   /*!< RCC AHB2 peripheral clocks enable in sleep and stop modes register,      Address offset: 0x6C */\r
701   __IO uint32_t AHB3SMENR;   /*!< RCC AHB3 peripheral clocks enable in sleep and stop modes register,      Address offset: 0x70 */\r
702   uint32_t      RESERVED5;   /*!< Reserved,                                                                Address offset: 0x74 */\r
703   __IO uint32_t APB1SMENR1;  /*!< RCC APB1 peripheral clocks enable in sleep mode and stop modes register 1, Address offset: 0x78 */\r
704   __IO uint32_t APB1SMENR2;  /*!< RCC APB1 peripheral clocks enable in sleep mode and stop modes register 2, Address offset: 0x7C */\r
705   __IO uint32_t APB2SMENR;   /*!< RCC APB2 peripheral clocks enable in sleep mode and stop modes register, Address offset: 0x80 */\r
706   uint32_t      RESERVED6;   /*!< Reserved,                                                                Address offset: 0x84 */\r
707   __IO uint32_t CCIPR;       /*!< RCC peripherals independent clock configuration register,                Address offset: 0x88 */\r
708   uint32_t      RESERVED7;   /*!< Reserved,                                                                Address offset: 0x8C */\r
709   __IO uint32_t BDCR;        /*!< RCC backup domain control register,                                      Address offset: 0x90 */\r
710   __IO uint32_t CSR;         /*!< RCC clock control & status register,                                     Address offset: 0x94 */\r
711 } RCC_TypeDef;\r
712 \r
713 /**\r
714   * @brief Real-Time Clock\r
715   */\r
716 \r
717 typedef struct\r
718 {\r
719   __IO uint32_t TR;          /*!< RTC time register,                                         Address offset: 0x00 */\r
720   __IO uint32_t DR;          /*!< RTC date register,                                         Address offset: 0x04 */\r
721   __IO uint32_t CR;          /*!< RTC control register,                                      Address offset: 0x08 */\r
722   __IO uint32_t ISR;         /*!< RTC initialization and status register,                    Address offset: 0x0C */\r
723   __IO uint32_t PRER;        /*!< RTC prescaler register,                                    Address offset: 0x10 */\r
724   __IO uint32_t WUTR;        /*!< RTC wakeup timer register,                                 Address offset: 0x14 */\r
725        uint32_t reserved;    /*!< Reserved  */\r
726   __IO uint32_t ALRMAR;      /*!< RTC alarm A register,                                      Address offset: 0x1C */\r
727   __IO uint32_t ALRMBR;      /*!< RTC alarm B register,                                      Address offset: 0x20 */\r
728   __IO uint32_t WPR;         /*!< RTC write protection register,                             Address offset: 0x24 */\r
729   __IO uint32_t SSR;         /*!< RTC sub second register,                                   Address offset: 0x28 */\r
730   __IO uint32_t SHIFTR;      /*!< RTC shift control register,                                Address offset: 0x2C */\r
731   __IO uint32_t TSTR;        /*!< RTC time stamp time register,                              Address offset: 0x30 */\r
732   __IO uint32_t TSDR;        /*!< RTC time stamp date register,                              Address offset: 0x34 */\r
733   __IO uint32_t TSSSR;       /*!< RTC time-stamp sub second register,                        Address offset: 0x38 */\r
734   __IO uint32_t CALR;        /*!< RTC calibration register,                                  Address offset: 0x3C */\r
735   __IO uint32_t TAMPCR;      /*!< RTC tamper configuration register,                         Address offset: 0x40 */\r
736   __IO uint32_t ALRMASSR;    /*!< RTC alarm A sub second register,                           Address offset: 0x44 */\r
737   __IO uint32_t ALRMBSSR;    /*!< RTC alarm B sub second register,                           Address offset: 0x48 */\r
738   __IO uint32_t OR;          /*!< RTC option register,                                       Address offset: 0x4C */\r
739   __IO uint32_t BKP0R;       /*!< RTC backup register 0,                                     Address offset: 0x50 */\r
740   __IO uint32_t BKP1R;       /*!< RTC backup register 1,                                     Address offset: 0x54 */\r
741   __IO uint32_t BKP2R;       /*!< RTC backup register 2,                                     Address offset: 0x58 */\r
742   __IO uint32_t BKP3R;       /*!< RTC backup register 3,                                     Address offset: 0x5C */\r
743   __IO uint32_t BKP4R;       /*!< RTC backup register 4,                                     Address offset: 0x60 */\r
744   __IO uint32_t BKP5R;       /*!< RTC backup register 5,                                     Address offset: 0x64 */\r
745   __IO uint32_t BKP6R;       /*!< RTC backup register 6,                                     Address offset: 0x68 */\r
746   __IO uint32_t BKP7R;       /*!< RTC backup register 7,                                     Address offset: 0x6C */\r
747   __IO uint32_t BKP8R;       /*!< RTC backup register 8,                                     Address offset: 0x70 */\r
748   __IO uint32_t BKP9R;       /*!< RTC backup register 9,                                     Address offset: 0x74 */\r
749   __IO uint32_t BKP10R;      /*!< RTC backup register 10,                                    Address offset: 0x78 */\r
750   __IO uint32_t BKP11R;      /*!< RTC backup register 11,                                    Address offset: 0x7C */\r
751   __IO uint32_t BKP12R;      /*!< RTC backup register 12,                                    Address offset: 0x80 */\r
752   __IO uint32_t BKP13R;      /*!< RTC backup register 13,                                    Address offset: 0x84 */\r
753   __IO uint32_t BKP14R;      /*!< RTC backup register 14,                                    Address offset: 0x88 */\r
754   __IO uint32_t BKP15R;      /*!< RTC backup register 15,                                    Address offset: 0x8C */\r
755   __IO uint32_t BKP16R;      /*!< RTC backup register 16,                                    Address offset: 0x90 */\r
756   __IO uint32_t BKP17R;      /*!< RTC backup register 17,                                    Address offset: 0x94 */\r
757   __IO uint32_t BKP18R;      /*!< RTC backup register 18,                                    Address offset: 0x98 */\r
758   __IO uint32_t BKP19R;      /*!< RTC backup register 19,                                    Address offset: 0x9C */\r
759   __IO uint32_t BKP20R;      /*!< RTC backup register 20,                                    Address offset: 0xA0 */\r
760   __IO uint32_t BKP21R;      /*!< RTC backup register 21,                                    Address offset: 0xA4 */\r
761   __IO uint32_t BKP22R;      /*!< RTC backup register 22,                                    Address offset: 0xA8 */\r
762   __IO uint32_t BKP23R;      /*!< RTC backup register 23,                                    Address offset: 0xAC */\r
763   __IO uint32_t BKP24R;      /*!< RTC backup register 24,                                    Address offset: 0xB0 */\r
764   __IO uint32_t BKP25R;      /*!< RTC backup register 25,                                    Address offset: 0xB4 */\r
765   __IO uint32_t BKP26R;      /*!< RTC backup register 26,                                    Address offset: 0xB8 */\r
766   __IO uint32_t BKP27R;      /*!< RTC backup register 27,                                    Address offset: 0xBC */\r
767   __IO uint32_t BKP28R;      /*!< RTC backup register 28,                                    Address offset: 0xC0 */\r
768   __IO uint32_t BKP29R;      /*!< RTC backup register 29,                                    Address offset: 0xC4 */\r
769   __IO uint32_t BKP30R;      /*!< RTC backup register 30,                                    Address offset: 0xC8 */\r
770   __IO uint32_t BKP31R;      /*!< RTC backup register 31,                                    Address offset: 0xCC */\r
771 } RTC_TypeDef;\r
772 \r
773 /**\r
774   * @brief Serial Audio Interface\r
775   */\r
776 \r
777 typedef struct\r
778 {\r
779   __IO uint32_t GCR;         /*!< SAI global configuration register,        Address offset: 0x00 */\r
780 } SAI_TypeDef;\r
781 \r
782 typedef struct\r
783 {\r
784   __IO uint32_t CR1;         /*!< SAI block x configuration register 1,     Address offset: 0x04 */\r
785   __IO uint32_t CR2;         /*!< SAI block x configuration register 2,     Address offset: 0x08 */\r
786   __IO uint32_t FRCR;        /*!< SAI block x frame configuration register, Address offset: 0x0C */\r
787   __IO uint32_t SLOTR;       /*!< SAI block x slot register,                Address offset: 0x10 */\r
788   __IO uint32_t IMR;         /*!< SAI block x interrupt mask register,      Address offset: 0x14 */\r
789   __IO uint32_t SR;          /*!< SAI block x status register,              Address offset: 0x18 */\r
790   __IO uint32_t CLRFR;       /*!< SAI block x clear flag register,          Address offset: 0x1C */\r
791   __IO uint32_t DR;          /*!< SAI block x data register,                Address offset: 0x20 */\r
792 } SAI_Block_TypeDef;\r
793 \r
794 \r
795 /**\r
796   * @brief Secure digital input/output Interface\r
797   */\r
798 \r
799 typedef struct\r
800 {\r
801   __IO uint32_t POWER;          /*!< SDMMC power control register,    Address offset: 0x00 */\r
802   __IO uint32_t CLKCR;          /*!< SDMMC clock control register,    Address offset: 0x04 */\r
803   __IO uint32_t ARG;            /*!< SDMMC argument register,         Address offset: 0x08 */\r
804   __IO uint32_t CMD;            /*!< SDMMC command register,          Address offset: 0x0C */\r
805   __I uint32_t  RESPCMD;        /*!< SDMMC command response register, Address offset: 0x10 */\r
806   __I uint32_t  RESP1;          /*!< SDMMC response 1 register,       Address offset: 0x14 */\r
807   __I uint32_t  RESP2;          /*!< SDMMC response 2 register,       Address offset: 0x18 */\r
808   __I uint32_t  RESP3;          /*!< SDMMC response 3 register,       Address offset: 0x1C */\r
809   __I uint32_t  RESP4;          /*!< SDMMC response 4 register,       Address offset: 0x20 */\r
810   __IO uint32_t DTIMER;         /*!< SDMMC data timer register,       Address offset: 0x24 */\r
811   __IO uint32_t DLEN;           /*!< SDMMC data length register,      Address offset: 0x28 */\r
812   __IO uint32_t DCTRL;          /*!< SDMMC data control register,     Address offset: 0x2C */\r
813   __I uint32_t  DCOUNT;         /*!< SDMMC data counter register,     Address offset: 0x30 */\r
814   __I uint32_t  STA;            /*!< SDMMC status register,           Address offset: 0x34 */\r
815   __IO uint32_t ICR;            /*!< SDMMC interrupt clear register,  Address offset: 0x38 */\r
816   __IO uint32_t MASK;           /*!< SDMMC mask register,             Address offset: 0x3C */\r
817   uint32_t      RESERVED0[2];   /*!< Reserved, 0x40-0x44                                  */\r
818   __I uint32_t  FIFOCNT;        /*!< SDMMC FIFO counter register,     Address offset: 0x48 */\r
819   uint32_t      RESERVED1[13];  /*!< Reserved, 0x4C-0x7C                                  */\r
820   __IO uint32_t FIFO;           /*!< SDMMC data FIFO register,        Address offset: 0x80 */\r
821 } SDMMC_TypeDef;\r
822 \r
823 \r
824 /**\r
825   * @brief Serial Peripheral Interface\r
826   */\r
827 \r
828 typedef struct\r
829 {\r
830   __IO uint32_t CR1;         /*!< SPI Control register 1,                              Address offset: 0x00 */\r
831   __IO uint32_t CR2;         /*!< SPI Control register 2,                              Address offset: 0x04 */\r
832   __IO uint32_t SR;          /*!< SPI Status register,                                 Address offset: 0x08 */\r
833   __IO uint32_t DR;          /*!< SPI data register,                                   Address offset: 0x0C */\r
834   __IO uint32_t CRCPR;       /*!< SPI CRC polynomial register,                         Address offset: 0x10 */\r
835   __IO uint32_t RXCRCR;      /*!< SPI Rx CRC register,                                 Address offset: 0x14 */\r
836   __IO uint32_t TXCRCR;      /*!< SPI Tx CRC register,                                 Address offset: 0x18 */\r
837 } SPI_TypeDef;\r
838 \r
839 \r
840 /**\r
841   * @brief Single Wire Protocol Master Interface SPWMI\r
842   */\r
843 \r
844 typedef struct\r
845 {\r
846   __IO uint32_t CR;          /*!< SWPMI Configuration/Control register,     Address offset: 0x00 */\r
847   __IO uint32_t BRR;         /*!< SWPMI bitrate register,                   Address offset: 0x04 */\r
848     uint32_t  RESERVED1;     /*!< Reserved, 0x08                                                 */\r
849   __IO uint32_t ISR;         /*!< SWPMI Interrupt and Status register,      Address offset: 0x0C */\r
850   __IO uint32_t ICR;         /*!< SWPMI Interrupt Flag Clear register,      Address offset: 0x10 */\r
851   __IO uint32_t IER;         /*!< SWPMI Interrupt Enable register,          Address offset: 0x14 */\r
852   __IO uint32_t RFL;         /*!< SWPMI Receive Frame Length register,      Address offset: 0x18 */\r
853   __IO uint32_t TDR;         /*!< SWPMI Transmit data register,             Address offset: 0x1C */\r
854   __IO uint32_t RDR;         /*!< SWPMI Receive data register,              Address offset: 0x20 */\r
855   __IO uint32_t OR;          /*!< SWPMI Option register,                    Address offset: 0x24 */\r
856 } SWPMI_TypeDef;\r
857 \r
858 \r
859 /**\r
860   * @brief System configuration controller\r
861   */\r
862 \r
863 typedef struct\r
864 {\r
865   __IO uint32_t MEMRMP;      /*!< SYSCFG memory remap register,                      Address offset: 0x00      */\r
866   __IO uint32_t CFGR1;       /*!< SYSCFG configuration register 1,                   Address offset: 0x04      */\r
867   __IO uint32_t EXTICR[4];   /*!< SYSCFG external interrupt configuration registers, Address offset: 0x08-0x14 */\r
868   __IO uint32_t SCSR;        /*!< SYSCFG SRAM2 control and status register,          Address offset: 0x18      */\r
869   __IO uint32_t CFGR2;       /*!< SYSCFG configuration register 2,                   Address offset: 0x1C      */\r
870   __IO uint32_t SWPR;        /*!< SYSCFG SRAM2 write protection register,            Address offset: 0x20      */\r
871   __IO uint32_t SKR;         /*!< SYSCFG SRAM2 key register,                         Address offset: 0x24      */\r
872 } SYSCFG_TypeDef;\r
873 \r
874 \r
875 /**\r
876   * @brief TIM\r
877   */\r
878 \r
879 typedef struct\r
880 {\r
881   __IO uint32_t CR1;         /*!< TIM control register 1,                   Address offset: 0x00 */\r
882   __IO uint32_t CR2;         /*!< TIM control register 2,                   Address offset: 0x04 */\r
883   __IO uint32_t SMCR;        /*!< TIM slave mode control register,          Address offset: 0x08 */\r
884   __IO uint32_t DIER;        /*!< TIM DMA/interrupt enable register,        Address offset: 0x0C */\r
885   __IO uint32_t SR;          /*!< TIM status register,                      Address offset: 0x10 */\r
886   __IO uint32_t EGR;         /*!< TIM event generation register,            Address offset: 0x14 */\r
887   __IO uint32_t CCMR1;       /*!< TIM capture/compare mode register 1,      Address offset: 0x18 */\r
888   __IO uint32_t CCMR2;       /*!< TIM capture/compare mode register 2,      Address offset: 0x1C */\r
889   __IO uint32_t CCER;        /*!< TIM capture/compare enable register,      Address offset: 0x20 */\r
890   __IO uint32_t CNT;         /*!< TIM counter register,                     Address offset: 0x24 */\r
891   __IO uint32_t PSC;         /*!< TIM prescaler,                            Address offset: 0x28 */\r
892   __IO uint32_t ARR;         /*!< TIM auto-reload register,                 Address offset: 0x2C */\r
893   __IO uint32_t RCR;         /*!< TIM repetition counter register,          Address offset: 0x30 */\r
894   __IO uint32_t CCR1;        /*!< TIM capture/compare register 1,           Address offset: 0x34 */\r
895   __IO uint32_t CCR2;        /*!< TIM capture/compare register 2,           Address offset: 0x38 */\r
896   __IO uint32_t CCR3;        /*!< TIM capture/compare register 3,           Address offset: 0x3C */\r
897   __IO uint32_t CCR4;        /*!< TIM capture/compare register 4,           Address offset: 0x40 */\r
898   __IO uint32_t BDTR;        /*!< TIM break and dead-time register,         Address offset: 0x44 */\r
899   __IO uint32_t DCR;         /*!< TIM DMA control register,                 Address offset: 0x48 */\r
900   __IO uint32_t DMAR;        /*!< TIM DMA address for full transfer,        Address offset: 0x4C */\r
901   __IO uint32_t OR1;         /*!< TIM option register 1,                    Address offset: 0x50 */\r
902   __IO uint32_t CCMR3;       /*!< TIM capture/compare mode register 3,      Address offset: 0x54 */\r
903   __IO uint32_t CCR5;        /*!< TIM capture/compare register5,            Address offset: 0x58 */\r
904   __IO uint32_t CCR6;        /*!< TIM capture/compare register6,            Address offset: 0x5C */\r
905   __IO uint32_t OR2;         /*!< TIM option register 2,                    Address offset: 0x60 */\r
906   __IO uint32_t OR3;         /*!< TIM option register 3,                    Address offset: 0x64 */\r
907 } TIM_TypeDef;\r
908 \r
909 \r
910 /**\r
911   * @brief Touch Sensing Controller (TSC)\r
912   */\r
913 \r
914 typedef struct\r
915 {\r
916   __IO uint32_t CR;            /*!< TSC control register,                                     Address offset: 0x00 */\r
917   __IO uint32_t IER;           /*!< TSC interrupt enable register,                            Address offset: 0x04 */\r
918   __IO uint32_t ICR;           /*!< TSC interrupt clear register,                             Address offset: 0x08 */\r
919   __IO uint32_t ISR;           /*!< TSC interrupt status register,                            Address offset: 0x0C */\r
920   __IO uint32_t IOHCR;         /*!< TSC I/O hysteresis control register,                      Address offset: 0x10 */\r
921   uint32_t      RESERVED1;     /*!< Reserved,                                                 Address offset: 0x14 */\r
922   __IO uint32_t IOASCR;        /*!< TSC I/O analog switch control register,                   Address offset: 0x18 */\r
923   uint32_t      RESERVED2;     /*!< Reserved,                                                 Address offset: 0x1C */\r
924   __IO uint32_t IOSCR;         /*!< TSC I/O sampling control register,                        Address offset: 0x20 */\r
925   uint32_t      RESERVED3;     /*!< Reserved,                                                 Address offset: 0x24 */\r
926   __IO uint32_t IOCCR;         /*!< TSC I/O channel control register,                         Address offset: 0x28 */\r
927   uint32_t      RESERVED4;     /*!< Reserved,                                                 Address offset: 0x2C */\r
928   __IO uint32_t IOGCSR;        /*!< TSC I/O group control status register,                    Address offset: 0x30 */\r
929   __IO uint32_t IOGXCR[8];     /*!< TSC I/O group x counter register,                         Address offset: 0x34-50 */\r
930 } TSC_TypeDef;\r
931 \r
932 /**\r
933   * @brief Universal Synchronous Asynchronous Receiver Transmitter\r
934   */\r
935 \r
936 typedef struct\r
937 {\r
938   __IO uint32_t CR1;         /*!< USART Control register 1,                 Address offset: 0x00 */\r
939   __IO uint32_t CR2;         /*!< USART Control register 2,                 Address offset: 0x04 */\r
940   __IO uint32_t CR3;         /*!< USART Control register 3,                 Address offset: 0x08 */\r
941   __IO uint32_t BRR;         /*!< USART Baud rate register,                 Address offset: 0x0C */\r
942   __IO uint16_t GTPR;        /*!< USART Guard time and prescaler register,  Address offset: 0x10 */\r
943   uint16_t  RESERVED2;       /*!< Reserved, 0x12                                                 */\r
944   __IO uint32_t RTOR;        /*!< USART Receiver Time Out register,         Address offset: 0x14 */\r
945   __IO uint16_t RQR;         /*!< USART Request register,                   Address offset: 0x18 */\r
946   uint16_t  RESERVED3;       /*!< Reserved, 0x1A                                                 */\r
947   __IO uint32_t ISR;         /*!< USART Interrupt and status register,      Address offset: 0x1C */\r
948   __IO uint32_t ICR;         /*!< USART Interrupt flag Clear register,      Address offset: 0x20 */\r
949   __IO uint16_t RDR;         /*!< USART Receive Data register,              Address offset: 0x24 */\r
950   uint16_t  RESERVED4;       /*!< Reserved, 0x26                                                 */\r
951   __IO uint16_t TDR;         /*!< USART Transmit Data register,             Address offset: 0x28 */\r
952   uint16_t  RESERVED5;       /*!< Reserved, 0x2A                                                 */\r
953 } USART_TypeDef;\r
954 \r
955 /**\r
956   * @brief VREFBUF\r
957   */\r
958 \r
959 typedef struct\r
960 {\r
961   __IO uint32_t CSR;         /*!< VREFBUF control and status register,         Address offset: 0x00 */\r
962   __IO uint32_t CCR;         /*!< VREFBUF calibration and control register,    Address offset: 0x04 */\r
963 } VREFBUF_TypeDef;\r
964 \r
965 /**\r
966   * @brief Window WATCHDOG\r
967   */\r
968 \r
969 typedef struct\r
970 {\r
971   __IO uint32_t CR;          /*!< WWDG Control register,       Address offset: 0x00 */\r
972   __IO uint32_t CFR;         /*!< WWDG Configuration register, Address offset: 0x04 */\r
973   __IO uint32_t SR;          /*!< WWDG Status register,        Address offset: 0x08 */\r
974 } WWDG_TypeDef;\r
975 \r
976 /**\r
977   * @brief RNG\r
978   */\r
979 \r
980 typedef struct\r
981 {\r
982   __IO uint32_t CR;  /*!< RNG control register, Address offset: 0x00 */\r
983   __IO uint32_t SR;  /*!< RNG status register,  Address offset: 0x04 */\r
984   __IO uint32_t DR;  /*!< RNG data register,    Address offset: 0x08 */\r
985 } RNG_TypeDef;\r
986 \r
987 /**\r
988   * @brief USB_OTG_Core_register\r
989   */\r
990 typedef struct\r
991 {\r
992   __IO uint32_t GOTGCTL;              /*!<  USB_OTG Control and Status Register          000h*/\r
993   __IO uint32_t GOTGINT;              /*!<  USB_OTG Interrupt Register                   004h*/\r
994   __IO uint32_t GAHBCFG;              /*!<  Core AHB Configuration Register              008h*/\r
995   __IO uint32_t GUSBCFG;              /*!<  Core USB Configuration Register              00Ch*/\r
996   __IO uint32_t GRSTCTL;              /*!<  Core Reset Register                          010h*/\r
997   __IO uint32_t GINTSTS;              /*!<  Core Interrupt Register                      014h*/\r
998   __IO uint32_t GINTMSK;              /*!<  Core Interrupt Mask Register                 018h*/\r
999   __IO uint32_t GRXSTSR;              /*!<  Receive Sts Q Read Register                  01Ch*/\r
1000   __IO uint32_t GRXSTSP;              /*!<  Receive Sts Q Read & POP Register            020h*/\r
1001   __IO uint32_t GRXFSIZ;              /*!<  Receive FIFO Size Register                   024h*/\r
1002   __IO uint32_t DIEPTXF0_HNPTXFSIZ;   /*!<  EP0 / Non Periodic Tx FIFO Size Register     028h*/\r
1003   __IO uint32_t HNPTXSTS;             /*!<  Non Periodic Tx FIFO/Queue Sts reg           02Ch*/\r
1004   uint32_t Reserved30[2];             /*!<  Reserved                                     030h*/\r
1005   __IO uint32_t GCCFG;                /*!<  General Purpose IO Register                  038h*/\r
1006   __IO uint32_t CID;                  /*!<  User ID Register                             03Ch*/\r
1007   __IO uint32_t GSNPSID;              /*!<  USB_OTG core ID                              040h*/\r
1008   __IO uint32_t GHWCFG1;              /*!<  User HW config1                              044h*/\r
1009   __IO uint32_t GHWCFG2;              /*!<  User HW config2                              048h*/\r
1010   __IO uint32_t GHWCFG3;              /*!<  User HW config3                              04Ch*/\r
1011   uint32_t  Reserved6;                /*!<  Reserved                                     050h*/\r
1012   __IO uint32_t GLPMCFG;              /*!<  LPM Register                                 054h*/\r
1013   __IO uint32_t GPWRDN;               /*!<  Power Down Register                          058h*/\r
1014   __IO uint32_t GDFIFOCFG;            /*!<  DFIFO Software Config Register               05Ch*/\r
1015    __IO uint32_t GADPCTL;             /*!<  ADP Timer, Control and Status Register       060h*/\r
1016     uint32_t  Reserved43[39];         /*!<  Reserved                                064h-0FFh*/\r
1017   __IO uint32_t HPTXFSIZ;             /*!<  Host Periodic Tx FIFO Size Reg               100h*/\r
1018   __IO uint32_t DIEPTXF[0x0F];        /*!<  dev Periodic Transmit FIFO */\r
1019 } USB_OTG_GlobalTypeDef;\r
1020 \r
1021 /**\r
1022   * @brief USB_OTG_device_Registers\r
1023   */\r
1024 typedef struct\r
1025 {\r
1026   __IO uint32_t DCFG;        /* dev Configuration Register   800h*/\r
1027   __IO uint32_t DCTL;        /* dev Control Register         804h*/\r
1028   __IO uint32_t DSTS;        /* dev Status Register (RO)     808h*/\r
1029   uint32_t Reserved0C;       /* Reserved                     80Ch*/\r
1030   __IO uint32_t DIEPMSK;     /* dev IN Endpoint Mask         810h*/\r
1031   __IO uint32_t DOEPMSK;     /* dev OUT Endpoint Mask        814h*/\r
1032   __IO uint32_t DAINT;       /* dev All Endpoints Itr Reg    818h*/\r
1033   __IO uint32_t DAINTMSK;    /* dev All Endpoints Itr Mask   81Ch*/\r
1034   uint32_t Reserved20;       /* Reserved                     820h*/\r
1035   uint32_t Reserved24;       /* Reserved                     824h*/\r
1036   __IO uint32_t DVBUSDIS;    /* dev VBUS discharge Register  828h*/\r
1037   __IO uint32_t DVBUSPULSE;  /* dev VBUS Pulse Register      82Ch*/\r
1038   __IO uint32_t DTHRCTL;     /* dev thr                      830h*/\r
1039   __IO uint32_t DIEPEMPMSK;  /* dev empty msk                834h*/\r
1040   __IO uint32_t DEACHINT;    /* dedicated EP interrupt       838h*/\r
1041   __IO uint32_t DEACHMSK;    /* dedicated EP msk             83Ch*/\r
1042   uint32_t Reserved40;       /* Reserved                     840h*/\r
1043   __IO uint32_t DINEP1MSK;   /* dedicated EP mask            844h*/\r
1044   uint32_t  Reserved44[15];  /* Reserved                 848-880h*/\r
1045   __IO uint32_t DOUTEP1MSK;  /* dedicated EP msk             884h*/\r
1046 } USB_OTG_DeviceTypeDef;\r
1047 \r
1048 /**\r
1049   * @brief USB_OTG_IN_Endpoint-Specific_Register\r
1050   */\r
1051 typedef struct\r
1052 {\r
1053   __IO uint32_t DIEPCTL;     /* dev IN Endpoint Control Reg 900h + (ep_num * 20h) + 00h*/\r
1054   uint32_t Reserved04;       /* Reserved                       900h + (ep_num * 20h) + 04h*/\r
1055   __IO uint32_t DIEPINT;     /* dev IN Endpoint Itr Reg     900h + (ep_num * 20h) + 08h*/\r
1056   uint32_t Reserved0C;       /* Reserved                       900h + (ep_num * 20h) + 0Ch*/\r
1057   __IO uint32_t DIEPTSIZ;    /* IN Endpoint Txfer Size   900h + (ep_num * 20h) + 10h*/\r
1058   __IO uint32_t DIEPDMA;     /* IN Endpoint DMA Address Reg    900h + (ep_num * 20h) + 14h*/\r
1059   __IO uint32_t DTXFSTS;     /*IN Endpoint Tx FIFO Status Reg 900h + (ep_num * 20h) + 18h*/\r
1060   uint32_t Reserved18;       /* Reserved  900h+(ep_num*20h)+1Ch-900h+ (ep_num * 20h) + 1Ch*/\r
1061 } USB_OTG_INEndpointTypeDef;\r
1062 \r
1063 /**\r
1064   * @brief USB_OTG_OUT_Endpoint-Specific_Registers\r
1065   */\r
1066 typedef struct\r
1067 {\r
1068   __IO uint32_t DOEPCTL;     /* dev OUT Endpoint Control Reg  B00h + (ep_num * 20h) + 00h*/\r
1069   uint32_t Reserved04;       /* Reserved                      B00h + (ep_num * 20h) + 04h*/\r
1070   __IO uint32_t DOEPINT;     /* dev OUT Endpoint Itr Reg      B00h + (ep_num * 20h) + 08h*/\r
1071   uint32_t Reserved0C;       /* Reserved                      B00h + (ep_num * 20h) + 0Ch*/\r
1072   __IO uint32_t DOEPTSIZ;    /* dev OUT Endpoint Txfer Size   B00h + (ep_num * 20h) + 10h*/\r
1073   __IO uint32_t DOEPDMA;     /* dev OUT Endpoint DMA Address  B00h + (ep_num * 20h) + 14h*/\r
1074   uint32_t Reserved18[2];    /* Reserved B00h + (ep_num * 20h) + 18h - B00h + (ep_num * 20h) + 1Ch*/\r
1075 } USB_OTG_OUTEndpointTypeDef;\r
1076 \r
1077 /**\r
1078   * @brief USB_OTG_Host_Mode_Register_Structures\r
1079   */\r
1080 typedef struct\r
1081 {\r
1082   __IO uint32_t HCFG;        /* Host Configuration Register    400h*/\r
1083   __IO uint32_t HFIR;        /* Host Frame Interval Register   404h*/\r
1084   __IO uint32_t HFNUM;       /* Host Frame Nbr/Frame Remaining 408h*/\r
1085   uint32_t Reserved40C;      /* Reserved                       40Ch*/\r
1086   __IO uint32_t HPTXSTS;     /* Host Periodic Tx FIFO/ Queue Status 410h*/\r
1087   __IO uint32_t HAINT;       /* Host All Channels Interrupt Register 414h*/\r
1088   __IO uint32_t HAINTMSK;    /* Host All Channels Interrupt Mask 418h*/\r
1089 } USB_OTG_HostTypeDef;\r
1090 \r
1091 /**\r
1092   * @brief USB_OTG_Host_Channel_Specific_Registers\r
1093   */\r
1094 typedef struct\r
1095 {\r
1096   __IO uint32_t HCCHAR;\r
1097   __IO uint32_t HCSPLT;\r
1098   __IO uint32_t HCINT;\r
1099   __IO uint32_t HCINTMSK;\r
1100   __IO uint32_t HCTSIZ;\r
1101   __IO uint32_t HCDMA;\r
1102   uint32_t Reserved[2];\r
1103 } USB_OTG_HostChannelTypeDef;\r
1104 \r
1105 /**\r
1106   * @}\r
1107   */\r
1108 \r
1109 /** @addtogroup Peripheral_memory_map\r
1110   * @{\r
1111   */\r
1112 #define FLASH_BASE            (0x08000000UL) /*!< FLASH(up to 1 MB) base address */\r
1113 #define SRAM1_BASE            (0x20000000UL) /*!< SRAM1(up to 96 KB) base address */\r
1114 #define SRAM2_BASE            (0x10000000UL) /*!< SRAM2(32 KB) base address */\r
1115 #define PERIPH_BASE           (0x40000000UL) /*!< Peripheral base address */\r
1116 #define FMC_BASE              (0x60000000UL) /*!< FMC base address */\r
1117 #define QSPI_BASE             (0x90000000UL) /*!< QUADSPI memories accessible over AHB base address */\r
1118 \r
1119 #define FMC_R_BASE            (0xA0000000UL) /*!< FMC  control registers base address */\r
1120 #define QSPI_R_BASE           (0xA0001000UL) /*!< QUADSPI control registers base address */\r
1121 #define SRAM1_BB_BASE         (0x22000000UL) /*!< SRAM1(96 KB) base address in the bit-band region */\r
1122 #define PERIPH_BB_BASE        (0x42000000UL) /*!< Peripheral base address in the bit-band region */\r
1123 \r
1124 /* Legacy defines */\r
1125 #define SRAM_BASE             SRAM1_BASE\r
1126 #define SRAM_BB_BASE          SRAM1_BB_BASE\r
1127 \r
1128 #define SRAM1_SIZE_MAX        (0x00018000UL) /*!< maximum SRAM1 size (up to 96 KBytes) */\r
1129 #define SRAM2_SIZE            (0x00008000UL) /*!< SRAM2 size (32 KBytes) */\r
1130 \r
1131 /*!< Peripheral memory map */\r
1132 #define APB1PERIPH_BASE        PERIPH_BASE\r
1133 #define APB2PERIPH_BASE       (PERIPH_BASE + 0x00010000UL)\r
1134 #define AHB1PERIPH_BASE       (PERIPH_BASE + 0x00020000UL)\r
1135 #define AHB2PERIPH_BASE       (PERIPH_BASE + 0x08000000UL)\r
1136 \r
1137 #define FMC_BANK1             FMC_BASE\r
1138 #define FMC_BANK1_1           FMC_BANK1\r
1139 #define FMC_BANK1_2           (FMC_BANK1 + 0x04000000UL)\r
1140 #define FMC_BANK1_3           (FMC_BANK1 + 0x08000000UL)\r
1141 #define FMC_BANK1_4           (FMC_BANK1 + 0x0C000000UL)\r
1142 #define FMC_BANK3             (FMC_BASE  + 0x20000000UL)\r
1143 \r
1144 /*!< APB1 peripherals */\r
1145 #define TIM2_BASE             (APB1PERIPH_BASE + 0x0000UL)\r
1146 #define TIM3_BASE             (APB1PERIPH_BASE + 0x0400UL)\r
1147 #define TIM4_BASE             (APB1PERIPH_BASE + 0x0800UL)\r
1148 #define TIM5_BASE             (APB1PERIPH_BASE + 0x0C00UL)\r
1149 #define TIM6_BASE             (APB1PERIPH_BASE + 0x1000UL)\r
1150 #define TIM7_BASE             (APB1PERIPH_BASE + 0x1400UL)\r
1151 #define RTC_BASE              (APB1PERIPH_BASE + 0x2800UL)\r
1152 #define WWDG_BASE             (APB1PERIPH_BASE + 0x2C00UL)\r
1153 #define IWDG_BASE             (APB1PERIPH_BASE + 0x3000UL)\r
1154 #define SPI2_BASE             (APB1PERIPH_BASE + 0x3800UL)\r
1155 #define SPI3_BASE             (APB1PERIPH_BASE + 0x3C00UL)\r
1156 #define USART2_BASE           (APB1PERIPH_BASE + 0x4400UL)\r
1157 #define USART3_BASE           (APB1PERIPH_BASE + 0x4800UL)\r
1158 #define UART4_BASE            (APB1PERIPH_BASE + 0x4C00UL)\r
1159 #define UART5_BASE            (APB1PERIPH_BASE + 0x5000UL)\r
1160 #define I2C1_BASE             (APB1PERIPH_BASE + 0x5400UL)\r
1161 #define I2C2_BASE             (APB1PERIPH_BASE + 0x5800UL)\r
1162 #define I2C3_BASE             (APB1PERIPH_BASE + 0x5C00UL)\r
1163 #define CAN1_BASE             (APB1PERIPH_BASE + 0x6400UL)\r
1164 #define PWR_BASE              (APB1PERIPH_BASE + 0x7000UL)\r
1165 #define DAC_BASE              (APB1PERIPH_BASE + 0x7400UL)\r
1166 #define DAC1_BASE             (APB1PERIPH_BASE + 0x7400UL)\r
1167 #define OPAMP_BASE            (APB1PERIPH_BASE + 0x7800UL)\r
1168 #define OPAMP1_BASE           (APB1PERIPH_BASE + 0x7800UL)\r
1169 #define OPAMP2_BASE           (APB1PERIPH_BASE + 0x7810UL)\r
1170 #define LPTIM1_BASE           (APB1PERIPH_BASE + 0x7C00UL)\r
1171 #define LPUART1_BASE          (APB1PERIPH_BASE + 0x8000UL)\r
1172 #define SWPMI1_BASE           (APB1PERIPH_BASE + 0x8800UL)\r
1173 #define LPTIM2_BASE           (APB1PERIPH_BASE + 0x9400UL)\r
1174 \r
1175 \r
1176 /*!< APB2 peripherals */\r
1177 #define SYSCFG_BASE           (APB2PERIPH_BASE + 0x0000UL)\r
1178 #define VREFBUF_BASE          (APB2PERIPH_BASE + 0x0030UL)\r
1179 #define COMP1_BASE            (APB2PERIPH_BASE + 0x0200UL)\r
1180 #define COMP2_BASE            (APB2PERIPH_BASE + 0x0204UL)\r
1181 #define EXTI_BASE             (APB2PERIPH_BASE + 0x0400UL)\r
1182 #define FIREWALL_BASE         (APB2PERIPH_BASE + 0x1C00UL)\r
1183 #define SDMMC1_BASE           (APB2PERIPH_BASE + 0x2800UL)\r
1184 #define TIM1_BASE             (APB2PERIPH_BASE + 0x2C00UL)\r
1185 #define SPI1_BASE             (APB2PERIPH_BASE + 0x3000UL)\r
1186 #define TIM8_BASE             (APB2PERIPH_BASE + 0x3400UL)\r
1187 #define USART1_BASE           (APB2PERIPH_BASE + 0x3800UL)\r
1188 #define TIM15_BASE            (APB2PERIPH_BASE + 0x4000UL)\r
1189 #define TIM16_BASE            (APB2PERIPH_BASE + 0x4400UL)\r
1190 #define TIM17_BASE            (APB2PERIPH_BASE + 0x4800UL)\r
1191 #define SAI1_BASE             (APB2PERIPH_BASE + 0x5400UL)\r
1192 #define SAI1_Block_A_BASE     (SAI1_BASE + 0x0004UL)\r
1193 #define SAI1_Block_B_BASE     (SAI1_BASE + 0x0024UL)\r
1194 #define SAI2_BASE             (APB2PERIPH_BASE + 0x5800UL)\r
1195 #define SAI2_Block_A_BASE     (SAI2_BASE + 0x0004UL)\r
1196 #define SAI2_Block_B_BASE     (SAI2_BASE + 0x0024UL)\r
1197 #define DFSDM1_BASE           (APB2PERIPH_BASE + 0x6000UL)\r
1198 #define DFSDM1_Channel0_BASE  (DFSDM1_BASE + 0x0000UL)\r
1199 #define DFSDM1_Channel1_BASE  (DFSDM1_BASE + 0x0020UL)\r
1200 #define DFSDM1_Channel2_BASE  (DFSDM1_BASE + 0x0040UL)\r
1201 #define DFSDM1_Channel3_BASE  (DFSDM1_BASE + 0x0060UL)\r
1202 #define DFSDM1_Channel4_BASE  (DFSDM1_BASE + 0x0080UL)\r
1203 #define DFSDM1_Channel5_BASE  (DFSDM1_BASE + 0x00A0UL)\r
1204 #define DFSDM1_Channel6_BASE  (DFSDM1_BASE + 0x00C0UL)\r
1205 #define DFSDM1_Channel7_BASE  (DFSDM1_BASE + 0x00E0UL)\r
1206 #define DFSDM1_Filter0_BASE   (DFSDM1_BASE + 0x0100UL)\r
1207 #define DFSDM1_Filter1_BASE   (DFSDM1_BASE + 0x0180UL)\r
1208 #define DFSDM1_Filter2_BASE   (DFSDM1_BASE + 0x0200UL)\r
1209 #define DFSDM1_Filter3_BASE   (DFSDM1_BASE + 0x0280UL)\r
1210 \r
1211 /*!< AHB1 peripherals */\r
1212 #define DMA1_BASE             (AHB1PERIPH_BASE)\r
1213 #define DMA2_BASE             (AHB1PERIPH_BASE + 0x0400UL)\r
1214 #define RCC_BASE              (AHB1PERIPH_BASE + 0x1000UL)\r
1215 #define FLASH_R_BASE          (AHB1PERIPH_BASE + 0x2000UL)\r
1216 #define CRC_BASE              (AHB1PERIPH_BASE + 0x3000UL)\r
1217 #define TSC_BASE              (AHB1PERIPH_BASE + 0x4000UL)\r
1218 \r
1219 \r
1220 #define DMA1_Channel1_BASE    (DMA1_BASE + 0x0008UL)\r
1221 #define DMA1_Channel2_BASE    (DMA1_BASE + 0x001CUL)\r
1222 #define DMA1_Channel3_BASE    (DMA1_BASE + 0x0030UL)\r
1223 #define DMA1_Channel4_BASE    (DMA1_BASE + 0x0044UL)\r
1224 #define DMA1_Channel5_BASE    (DMA1_BASE + 0x0058UL)\r
1225 #define DMA1_Channel6_BASE    (DMA1_BASE + 0x006CUL)\r
1226 #define DMA1_Channel7_BASE    (DMA1_BASE + 0x0080UL)\r
1227 #define DMA1_CSELR_BASE       (DMA1_BASE + 0x00A8UL)\r
1228 \r
1229 \r
1230 #define DMA2_Channel1_BASE    (DMA2_BASE + 0x0008UL)\r
1231 #define DMA2_Channel2_BASE    (DMA2_BASE + 0x001CUL)\r
1232 #define DMA2_Channel3_BASE    (DMA2_BASE + 0x0030UL)\r
1233 #define DMA2_Channel4_BASE    (DMA2_BASE + 0x0044UL)\r
1234 #define DMA2_Channel5_BASE    (DMA2_BASE + 0x0058UL)\r
1235 #define DMA2_Channel6_BASE    (DMA2_BASE + 0x006CUL)\r
1236 #define DMA2_Channel7_BASE    (DMA2_BASE + 0x0080UL)\r
1237 #define DMA2_CSELR_BASE       (DMA2_BASE + 0x00A8UL)\r
1238 \r
1239 \r
1240 /*!< AHB2 peripherals */\r
1241 #define GPIOA_BASE            (AHB2PERIPH_BASE + 0x0000UL)\r
1242 #define GPIOB_BASE            (AHB2PERIPH_BASE + 0x0400UL)\r
1243 #define GPIOC_BASE            (AHB2PERIPH_BASE + 0x0800UL)\r
1244 #define GPIOD_BASE            (AHB2PERIPH_BASE + 0x0C00UL)\r
1245 #define GPIOE_BASE            (AHB2PERIPH_BASE + 0x1000UL)\r
1246 #define GPIOF_BASE            (AHB2PERIPH_BASE + 0x1400UL)\r
1247 #define GPIOG_BASE            (AHB2PERIPH_BASE + 0x1800UL)\r
1248 #define GPIOH_BASE            (AHB2PERIPH_BASE + 0x1C00UL)\r
1249 \r
1250 #define USBOTG_BASE           (AHB2PERIPH_BASE + 0x08000000UL)\r
1251 \r
1252 #define ADC1_BASE             (AHB2PERIPH_BASE + 0x08040000UL)\r
1253 #define ADC2_BASE             (AHB2PERIPH_BASE + 0x08040100UL)\r
1254 #define ADC3_BASE             (AHB2PERIPH_BASE + 0x08040200UL)\r
1255 #define ADC123_COMMON_BASE    (AHB2PERIPH_BASE + 0x08040300UL)\r
1256 \r
1257 \r
1258 #define RNG_BASE              (AHB2PERIPH_BASE + 0x08060800UL)\r
1259 \r
1260 \r
1261 /*!< FMC Banks registers base  address */\r
1262 #define FMC_Bank1_R_BASE      (FMC_R_BASE + 0x0000UL)\r
1263 #define FMC_Bank1E_R_BASE     (FMC_R_BASE + 0x0104UL)\r
1264 #define FMC_Bank3_R_BASE      (FMC_R_BASE + 0x0080UL)\r
1265 \r
1266 /* Debug MCU registers base address */\r
1267 #define DBGMCU_BASE           (0xE0042000UL)\r
1268 \r
1269 /*!< USB registers base address */\r
1270 #define USB_OTG_FS_PERIPH_BASE               (0x50000000UL)\r
1271 \r
1272 #define USB_OTG_GLOBAL_BASE                  (0x00000000UL)\r
1273 #define USB_OTG_DEVICE_BASE                  (0x00000800UL)\r
1274 #define USB_OTG_IN_ENDPOINT_BASE             (0x00000900UL)\r
1275 #define USB_OTG_OUT_ENDPOINT_BASE            (0x00000B00UL)\r
1276 #define USB_OTG_EP_REG_SIZE                  (0x00000020UL)\r
1277 #define USB_OTG_HOST_BASE                    (0x00000400UL)\r
1278 #define USB_OTG_HOST_PORT_BASE               (0x00000440UL)\r
1279 #define USB_OTG_HOST_CHANNEL_BASE            (0x00000500UL)\r
1280 #define USB_OTG_HOST_CHANNEL_SIZE            (0x00000020UL)\r
1281 #define USB_OTG_PCGCCTL_BASE                 (0x00000E00UL)\r
1282 #define USB_OTG_FIFO_BASE                    (0x00001000UL)\r
1283 #define USB_OTG_FIFO_SIZE                    (0x00001000UL)\r
1284 \r
1285 \r
1286 #define PACKAGE_BASE          (0x1FFF7500UL)        /*!< Package data register base address     */\r
1287 #define UID_BASE              (0x1FFF7590UL)        /*!< Unique device ID register base address */\r
1288 #define FLASHSIZE_BASE        (0x1FFF75E0UL)        /*!< Flash size data register base address  */\r
1289 /**\r
1290   * @}\r
1291   */\r
1292 \r
1293 /** @addtogroup Peripheral_declaration\r
1294   * @{\r
1295   */\r
1296 #define TIM2                ((TIM_TypeDef *) TIM2_BASE)\r
1297 #define TIM3                ((TIM_TypeDef *) TIM3_BASE)\r
1298 #define TIM4                ((TIM_TypeDef *) TIM4_BASE)\r
1299 #define TIM5                ((TIM_TypeDef *) TIM5_BASE)\r
1300 #define TIM6                ((TIM_TypeDef *) TIM6_BASE)\r
1301 #define TIM7                ((TIM_TypeDef *) TIM7_BASE)\r
1302 #define RTC                 ((RTC_TypeDef *) RTC_BASE)\r
1303 #define WWDG                ((WWDG_TypeDef *) WWDG_BASE)\r
1304 #define IWDG                ((IWDG_TypeDef *) IWDG_BASE)\r
1305 #define SPI2                ((SPI_TypeDef *) SPI2_BASE)\r
1306 #define SPI3                ((SPI_TypeDef *) SPI3_BASE)\r
1307 #define USART2              ((USART_TypeDef *) USART2_BASE)\r
1308 #define USART3              ((USART_TypeDef *) USART3_BASE)\r
1309 #define UART4               ((USART_TypeDef *) UART4_BASE)\r
1310 #define UART5               ((USART_TypeDef *) UART5_BASE)\r
1311 #define I2C1                ((I2C_TypeDef *) I2C1_BASE)\r
1312 #define I2C2                ((I2C_TypeDef *) I2C2_BASE)\r
1313 #define I2C3                ((I2C_TypeDef *) I2C3_BASE)\r
1314 #define CAN                 ((CAN_TypeDef *) CAN1_BASE)\r
1315 #define CAN1                ((CAN_TypeDef *) CAN1_BASE)\r
1316 #define PWR                 ((PWR_TypeDef *) PWR_BASE)\r
1317 #define DAC                 ((DAC_TypeDef *) DAC1_BASE)\r
1318 #define DAC1                ((DAC_TypeDef *) DAC1_BASE)\r
1319 #define OPAMP               ((OPAMP_TypeDef *) OPAMP_BASE)\r
1320 #define OPAMP1              ((OPAMP_TypeDef *) OPAMP1_BASE)\r
1321 #define OPAMP2              ((OPAMP_TypeDef *) OPAMP2_BASE)\r
1322 #define OPAMP12_COMMON      ((OPAMP_Common_TypeDef *) OPAMP1_BASE)\r
1323 #define LPTIM1              ((LPTIM_TypeDef *) LPTIM1_BASE)\r
1324 #define LPUART1             ((USART_TypeDef *) LPUART1_BASE)\r
1325 #define SWPMI1              ((SWPMI_TypeDef *) SWPMI1_BASE)\r
1326 #define LPTIM2              ((LPTIM_TypeDef *) LPTIM2_BASE)\r
1327 \r
1328 #define SYSCFG              ((SYSCFG_TypeDef *) SYSCFG_BASE)\r
1329 #define VREFBUF             ((VREFBUF_TypeDef *) VREFBUF_BASE)\r
1330 #define COMP1               ((COMP_TypeDef *) COMP1_BASE)\r
1331 #define COMP2               ((COMP_TypeDef *) COMP2_BASE)\r
1332 #define COMP12_COMMON       ((COMP_Common_TypeDef *) COMP2_BASE)\r
1333 #define EXTI                ((EXTI_TypeDef *) EXTI_BASE)\r
1334 #define FIREWALL            ((FIREWALL_TypeDef *) FIREWALL_BASE)\r
1335 #define SDMMC1              ((SDMMC_TypeDef *) SDMMC1_BASE)\r
1336 #define TIM1                ((TIM_TypeDef *) TIM1_BASE)\r
1337 #define SPI1                ((SPI_TypeDef *) SPI1_BASE)\r
1338 #define TIM8                ((TIM_TypeDef *) TIM8_BASE)\r
1339 #define USART1              ((USART_TypeDef *) USART1_BASE)\r
1340 #define TIM15               ((TIM_TypeDef *) TIM15_BASE)\r
1341 #define TIM16               ((TIM_TypeDef *) TIM16_BASE)\r
1342 #define TIM17               ((TIM_TypeDef *) TIM17_BASE)\r
1343 #define SAI1                ((SAI_TypeDef *) SAI1_BASE)\r
1344 #define SAI1_Block_A        ((SAI_Block_TypeDef *)SAI1_Block_A_BASE)\r
1345 #define SAI1_Block_B        ((SAI_Block_TypeDef *)SAI1_Block_B_BASE)\r
1346 #define SAI2                ((SAI_TypeDef *) SAI2_BASE)\r
1347 #define SAI2_Block_A        ((SAI_Block_TypeDef *)SAI2_Block_A_BASE)\r
1348 #define SAI2_Block_B        ((SAI_Block_TypeDef *)SAI2_Block_B_BASE)\r
1349 #define DFSDM1_Channel0     ((DFSDM_Channel_TypeDef *) DFSDM1_Channel0_BASE)\r
1350 #define DFSDM1_Channel1     ((DFSDM_Channel_TypeDef *) DFSDM1_Channel1_BASE)\r
1351 #define DFSDM1_Channel2     ((DFSDM_Channel_TypeDef *) DFSDM1_Channel2_BASE)\r
1352 #define DFSDM1_Channel3     ((DFSDM_Channel_TypeDef *) DFSDM1_Channel3_BASE)\r
1353 #define DFSDM1_Channel4     ((DFSDM_Channel_TypeDef *) DFSDM1_Channel4_BASE)\r
1354 #define DFSDM1_Channel5     ((DFSDM_Channel_TypeDef *) DFSDM1_Channel5_BASE)\r
1355 #define DFSDM1_Channel6     ((DFSDM_Channel_TypeDef *) DFSDM1_Channel6_BASE)\r
1356 #define DFSDM1_Channel7     ((DFSDM_Channel_TypeDef *) DFSDM1_Channel7_BASE)\r
1357 #define DFSDM1_Filter0      ((DFSDM_Filter_TypeDef *) DFSDM1_Filter0_BASE)\r
1358 #define DFSDM1_Filter1      ((DFSDM_Filter_TypeDef *) DFSDM1_Filter1_BASE)\r
1359 #define DFSDM1_Filter2      ((DFSDM_Filter_TypeDef *) DFSDM1_Filter2_BASE)\r
1360 #define DFSDM1_Filter3      ((DFSDM_Filter_TypeDef *) DFSDM1_Filter3_BASE)\r
1361 /* Aliases to keep compatibility after DFSDM renaming */\r
1362 #define DFSDM_Channel0      DFSDM1_Channel0\r
1363 #define DFSDM_Channel1      DFSDM1_Channel1\r
1364 #define DFSDM_Channel2      DFSDM1_Channel2\r
1365 #define DFSDM_Channel3      DFSDM1_Channel3\r
1366 #define DFSDM_Channel4      DFSDM1_Channel4\r
1367 #define DFSDM_Channel5      DFSDM1_Channel5\r
1368 #define DFSDM_Channel6      DFSDM1_Channel6\r
1369 #define DFSDM_Channel7      DFSDM1_Channel7\r
1370 #define DFSDM_Filter0       DFSDM1_Filter0\r
1371 #define DFSDM_Filter1       DFSDM1_Filter1\r
1372 #define DFSDM_Filter2       DFSDM1_Filter2\r
1373 #define DFSDM_Filter3       DFSDM1_Filter3\r
1374 #define DMA1                ((DMA_TypeDef *) DMA1_BASE)\r
1375 #define DMA2                ((DMA_TypeDef *) DMA2_BASE)\r
1376 #define RCC                 ((RCC_TypeDef *) RCC_BASE)\r
1377 #define FLASH               ((FLASH_TypeDef *) FLASH_R_BASE)\r
1378 #define CRC                 ((CRC_TypeDef *) CRC_BASE)\r
1379 #define TSC                 ((TSC_TypeDef *) TSC_BASE)\r
1380 \r
1381 #define GPIOA               ((GPIO_TypeDef *) GPIOA_BASE)\r
1382 #define GPIOB               ((GPIO_TypeDef *) GPIOB_BASE)\r
1383 #define GPIOC               ((GPIO_TypeDef *) GPIOC_BASE)\r
1384 #define GPIOD               ((GPIO_TypeDef *) GPIOD_BASE)\r
1385 #define GPIOE               ((GPIO_TypeDef *) GPIOE_BASE)\r
1386 #define GPIOF               ((GPIO_TypeDef *) GPIOF_BASE)\r
1387 #define GPIOG               ((GPIO_TypeDef *) GPIOG_BASE)\r
1388 #define GPIOH               ((GPIO_TypeDef *) GPIOH_BASE)\r
1389 #define ADC1                ((ADC_TypeDef *) ADC1_BASE)\r
1390 #define ADC2                ((ADC_TypeDef *) ADC2_BASE)\r
1391 #define ADC3                ((ADC_TypeDef *) ADC3_BASE)\r
1392 #define ADC123_COMMON       ((ADC_Common_TypeDef *) ADC123_COMMON_BASE)\r
1393 #define RNG                 ((RNG_TypeDef *) RNG_BASE)\r
1394 \r
1395 \r
1396 #define DMA1_Channel1       ((DMA_Channel_TypeDef *) DMA1_Channel1_BASE)\r
1397 #define DMA1_Channel2       ((DMA_Channel_TypeDef *) DMA1_Channel2_BASE)\r
1398 #define DMA1_Channel3       ((DMA_Channel_TypeDef *) DMA1_Channel3_BASE)\r
1399 #define DMA1_Channel4       ((DMA_Channel_TypeDef *) DMA1_Channel4_BASE)\r
1400 #define DMA1_Channel5       ((DMA_Channel_TypeDef *) DMA1_Channel5_BASE)\r
1401 #define DMA1_Channel6       ((DMA_Channel_TypeDef *) DMA1_Channel6_BASE)\r
1402 #define DMA1_Channel7       ((DMA_Channel_TypeDef *) DMA1_Channel7_BASE)\r
1403 #define DMA1_CSELR          ((DMA_Request_TypeDef *) DMA1_CSELR_BASE)\r
1404 \r
1405 \r
1406 #define DMA2_Channel1       ((DMA_Channel_TypeDef *) DMA2_Channel1_BASE)\r
1407 #define DMA2_Channel2       ((DMA_Channel_TypeDef *) DMA2_Channel2_BASE)\r
1408 #define DMA2_Channel3       ((DMA_Channel_TypeDef *) DMA2_Channel3_BASE)\r
1409 #define DMA2_Channel4       ((DMA_Channel_TypeDef *) DMA2_Channel4_BASE)\r
1410 #define DMA2_Channel5       ((DMA_Channel_TypeDef *) DMA2_Channel5_BASE)\r
1411 #define DMA2_Channel6       ((DMA_Channel_TypeDef *) DMA2_Channel6_BASE)\r
1412 #define DMA2_Channel7       ((DMA_Channel_TypeDef *) DMA2_Channel7_BASE)\r
1413 #define DMA2_CSELR          ((DMA_Request_TypeDef *) DMA2_CSELR_BASE)\r
1414 \r
1415 \r
1416 #define FMC_Bank1_R         ((FMC_Bank1_TypeDef *) FMC_Bank1_R_BASE)\r
1417 #define FMC_Bank1E_R        ((FMC_Bank1E_TypeDef *) FMC_Bank1E_R_BASE)\r
1418 #define FMC_Bank3_R         ((FMC_Bank3_TypeDef *) FMC_Bank3_R_BASE)\r
1419 \r
1420 #define QUADSPI             ((QUADSPI_TypeDef *) QSPI_R_BASE)\r
1421 \r
1422 #define DBGMCU              ((DBGMCU_TypeDef *) DBGMCU_BASE)\r
1423 \r
1424 #define USB_OTG_FS          ((USB_OTG_GlobalTypeDef *) USB_OTG_FS_PERIPH_BASE)\r
1425 /**\r
1426   * @}\r
1427   */\r
1428 \r
1429 /** @addtogroup Exported_constants\r
1430   * @{\r
1431   */\r
1432 \r
1433 /** @addtogroup Peripheral_Registers_Bits_Definition\r
1434   * @{\r
1435   */\r
1436 \r
1437 /******************************************************************************/\r
1438 /*                         Peripheral Registers_Bits_Definition               */\r
1439 /******************************************************************************/\r
1440 \r
1441 /******************************************************************************/\r
1442 /*                                                                            */\r
1443 /*                        Analog to Digital Converter                         */\r
1444 /*                                                                            */\r
1445 /******************************************************************************/\r
1446 \r
1447 /*\r
1448  * @brief Specific device feature definitions (not present on all devices in the STM32L4 serie)\r
1449  */\r
1450 #define ADC_MULTIMODE_SUPPORT                          /*!< ADC feature available only on specific devices: multimode available on devices with several ADC instances */\r
1451 \r
1452 /********************  Bit definition for ADC_ISR register  *******************/\r
1453 #define ADC_ISR_ADRDY_Pos              (0U)\r
1454 #define ADC_ISR_ADRDY_Msk              (0x1UL << ADC_ISR_ADRDY_Pos)            /*!< 0x00000001 */\r
1455 #define ADC_ISR_ADRDY                  ADC_ISR_ADRDY_Msk                       /*!< ADC ready flag */\r
1456 #define ADC_ISR_EOSMP_Pos              (1U)\r
1457 #define ADC_ISR_EOSMP_Msk              (0x1UL << ADC_ISR_EOSMP_Pos)            /*!< 0x00000002 */\r
1458 #define ADC_ISR_EOSMP                  ADC_ISR_EOSMP_Msk                       /*!< ADC group regular end of sampling flag */\r
1459 #define ADC_ISR_EOC_Pos                (2U)\r
1460 #define ADC_ISR_EOC_Msk                (0x1UL << ADC_ISR_EOC_Pos)              /*!< 0x00000004 */\r
1461 #define ADC_ISR_EOC                    ADC_ISR_EOC_Msk                         /*!< ADC group regular end of unitary conversion flag */\r
1462 #define ADC_ISR_EOS_Pos                (3U)\r
1463 #define ADC_ISR_EOS_Msk                (0x1UL << ADC_ISR_EOS_Pos)              /*!< 0x00000008 */\r
1464 #define ADC_ISR_EOS                    ADC_ISR_EOS_Msk                         /*!< ADC group regular end of sequence conversions flag */\r
1465 #define ADC_ISR_OVR_Pos                (4U)\r
1466 #define ADC_ISR_OVR_Msk                (0x1UL << ADC_ISR_OVR_Pos)              /*!< 0x00000010 */\r
1467 #define ADC_ISR_OVR                    ADC_ISR_OVR_Msk                         /*!< ADC group regular overrun flag */\r
1468 #define ADC_ISR_JEOC_Pos               (5U)\r
1469 #define ADC_ISR_JEOC_Msk               (0x1UL << ADC_ISR_JEOC_Pos)             /*!< 0x00000020 */\r
1470 #define ADC_ISR_JEOC                   ADC_ISR_JEOC_Msk                        /*!< ADC group injected end of unitary conversion flag */\r
1471 #define ADC_ISR_JEOS_Pos               (6U)\r
1472 #define ADC_ISR_JEOS_Msk               (0x1UL << ADC_ISR_JEOS_Pos)             /*!< 0x00000040 */\r
1473 #define ADC_ISR_JEOS                   ADC_ISR_JEOS_Msk                        /*!< ADC group injected end of sequence conversions flag */\r
1474 #define ADC_ISR_AWD1_Pos               (7U)\r
1475 #define ADC_ISR_AWD1_Msk               (0x1UL << ADC_ISR_AWD1_Pos)             /*!< 0x00000080 */\r
1476 #define ADC_ISR_AWD1                   ADC_ISR_AWD1_Msk                        /*!< ADC analog watchdog 1 flag */\r
1477 #define ADC_ISR_AWD2_Pos               (8U)\r
1478 #define ADC_ISR_AWD2_Msk               (0x1UL << ADC_ISR_AWD2_Pos)             /*!< 0x00000100 */\r
1479 #define ADC_ISR_AWD2                   ADC_ISR_AWD2_Msk                        /*!< ADC analog watchdog 2 flag */\r
1480 #define ADC_ISR_AWD3_Pos               (9U)\r
1481 #define ADC_ISR_AWD3_Msk               (0x1UL << ADC_ISR_AWD3_Pos)             /*!< 0x00000200 */\r
1482 #define ADC_ISR_AWD3                   ADC_ISR_AWD3_Msk                        /*!< ADC analog watchdog 3 flag */\r
1483 #define ADC_ISR_JQOVF_Pos              (10U)\r
1484 #define ADC_ISR_JQOVF_Msk              (0x1UL << ADC_ISR_JQOVF_Pos)            /*!< 0x00000400 */\r
1485 #define ADC_ISR_JQOVF                  ADC_ISR_JQOVF_Msk                       /*!< ADC group injected contexts queue overflow flag */\r
1486 \r
1487 /********************  Bit definition for ADC_IER register  *******************/\r
1488 #define ADC_IER_ADRDYIE_Pos            (0U)\r
1489 #define ADC_IER_ADRDYIE_Msk            (0x1UL << ADC_IER_ADRDYIE_Pos)          /*!< 0x00000001 */\r
1490 #define ADC_IER_ADRDYIE                ADC_IER_ADRDYIE_Msk                     /*!< ADC ready interrupt */\r
1491 #define ADC_IER_EOSMPIE_Pos            (1U)\r
1492 #define ADC_IER_EOSMPIE_Msk            (0x1UL << ADC_IER_EOSMPIE_Pos)          /*!< 0x00000002 */\r
1493 #define ADC_IER_EOSMPIE                ADC_IER_EOSMPIE_Msk                     /*!< ADC group regular end of sampling interrupt */\r
1494 #define ADC_IER_EOCIE_Pos              (2U)\r
1495 #define ADC_IER_EOCIE_Msk              (0x1UL << ADC_IER_EOCIE_Pos)            /*!< 0x00000004 */\r
1496 #define ADC_IER_EOCIE                  ADC_IER_EOCIE_Msk                       /*!< ADC group regular end of unitary conversion interrupt */\r
1497 #define ADC_IER_EOSIE_Pos              (3U)\r
1498 #define ADC_IER_EOSIE_Msk              (0x1UL << ADC_IER_EOSIE_Pos)            /*!< 0x00000008 */\r
1499 #define ADC_IER_EOSIE                  ADC_IER_EOSIE_Msk                       /*!< ADC group regular end of sequence conversions interrupt */\r
1500 #define ADC_IER_OVRIE_Pos              (4U)\r
1501 #define ADC_IER_OVRIE_Msk              (0x1UL << ADC_IER_OVRIE_Pos)            /*!< 0x00000010 */\r
1502 #define ADC_IER_OVRIE                  ADC_IER_OVRIE_Msk                       /*!< ADC group regular overrun interrupt */\r
1503 #define ADC_IER_JEOCIE_Pos             (5U)\r
1504 #define ADC_IER_JEOCIE_Msk             (0x1UL << ADC_IER_JEOCIE_Pos)           /*!< 0x00000020 */\r
1505 #define ADC_IER_JEOCIE                 ADC_IER_JEOCIE_Msk                      /*!< ADC group injected end of unitary conversion interrupt */\r
1506 #define ADC_IER_JEOSIE_Pos             (6U)\r
1507 #define ADC_IER_JEOSIE_Msk             (0x1UL << ADC_IER_JEOSIE_Pos)           /*!< 0x00000040 */\r
1508 #define ADC_IER_JEOSIE                 ADC_IER_JEOSIE_Msk                      /*!< ADC group injected end of sequence conversions interrupt */\r
1509 #define ADC_IER_AWD1IE_Pos             (7U)\r
1510 #define ADC_IER_AWD1IE_Msk             (0x1UL << ADC_IER_AWD1IE_Pos)           /*!< 0x00000080 */\r
1511 #define ADC_IER_AWD1IE                 ADC_IER_AWD1IE_Msk                      /*!< ADC analog watchdog 1 interrupt */\r
1512 #define ADC_IER_AWD2IE_Pos             (8U)\r
1513 #define ADC_IER_AWD2IE_Msk             (0x1UL << ADC_IER_AWD2IE_Pos)           /*!< 0x00000100 */\r
1514 #define ADC_IER_AWD2IE                 ADC_IER_AWD2IE_Msk                      /*!< ADC analog watchdog 2 interrupt */\r
1515 #define ADC_IER_AWD3IE_Pos             (9U)\r
1516 #define ADC_IER_AWD3IE_Msk             (0x1UL << ADC_IER_AWD3IE_Pos)           /*!< 0x00000200 */\r
1517 #define ADC_IER_AWD3IE                 ADC_IER_AWD3IE_Msk                      /*!< ADC analog watchdog 3 interrupt */\r
1518 #define ADC_IER_JQOVFIE_Pos            (10U)\r
1519 #define ADC_IER_JQOVFIE_Msk            (0x1UL << ADC_IER_JQOVFIE_Pos)          /*!< 0x00000400 */\r
1520 #define ADC_IER_JQOVFIE                ADC_IER_JQOVFIE_Msk                     /*!< ADC group injected contexts queue overflow interrupt */\r
1521 \r
1522 /* Legacy defines */\r
1523 #define ADC_IER_ADRDY           (ADC_IER_ADRDYIE)\r
1524 #define ADC_IER_EOSMP           (ADC_IER_EOSMPIE)\r
1525 #define ADC_IER_EOC             (ADC_IER_EOCIE)\r
1526 #define ADC_IER_EOS             (ADC_IER_EOSIE)\r
1527 #define ADC_IER_OVR             (ADC_IER_OVRIE)\r
1528 #define ADC_IER_JEOC            (ADC_IER_JEOCIE)\r
1529 #define ADC_IER_JEOS            (ADC_IER_JEOSIE)\r
1530 #define ADC_IER_AWD1            (ADC_IER_AWD1IE)\r
1531 #define ADC_IER_AWD2            (ADC_IER_AWD2IE)\r
1532 #define ADC_IER_AWD3            (ADC_IER_AWD3IE)\r
1533 #define ADC_IER_JQOVF           (ADC_IER_JQOVFIE)\r
1534 \r
1535 /********************  Bit definition for ADC_CR register  ********************/\r
1536 #define ADC_CR_ADEN_Pos                (0U)\r
1537 #define ADC_CR_ADEN_Msk                (0x1UL << ADC_CR_ADEN_Pos)              /*!< 0x00000001 */\r
1538 #define ADC_CR_ADEN                    ADC_CR_ADEN_Msk                         /*!< ADC enable */\r
1539 #define ADC_CR_ADDIS_Pos               (1U)\r
1540 #define ADC_CR_ADDIS_Msk               (0x1UL << ADC_CR_ADDIS_Pos)             /*!< 0x00000002 */\r
1541 #define ADC_CR_ADDIS                   ADC_CR_ADDIS_Msk                        /*!< ADC disable */\r
1542 #define ADC_CR_ADSTART_Pos             (2U)\r
1543 #define ADC_CR_ADSTART_Msk             (0x1UL << ADC_CR_ADSTART_Pos)           /*!< 0x00000004 */\r
1544 #define ADC_CR_ADSTART                 ADC_CR_ADSTART_Msk                      /*!< ADC group regular conversion start */\r
1545 #define ADC_CR_JADSTART_Pos            (3U)\r
1546 #define ADC_CR_JADSTART_Msk            (0x1UL << ADC_CR_JADSTART_Pos)          /*!< 0x00000008 */\r
1547 #define ADC_CR_JADSTART                ADC_CR_JADSTART_Msk                     /*!< ADC group injected conversion start */\r
1548 #define ADC_CR_ADSTP_Pos               (4U)\r
1549 #define ADC_CR_ADSTP_Msk               (0x1UL << ADC_CR_ADSTP_Pos)             /*!< 0x00000010 */\r
1550 #define ADC_CR_ADSTP                   ADC_CR_ADSTP_Msk                        /*!< ADC group regular conversion stop */\r
1551 #define ADC_CR_JADSTP_Pos              (5U)\r
1552 #define ADC_CR_JADSTP_Msk              (0x1UL << ADC_CR_JADSTP_Pos)            /*!< 0x00000020 */\r
1553 #define ADC_CR_JADSTP                  ADC_CR_JADSTP_Msk                       /*!< ADC group injected conversion stop */\r
1554 #define ADC_CR_ADVREGEN_Pos            (28U)\r
1555 #define ADC_CR_ADVREGEN_Msk            (0x1UL << ADC_CR_ADVREGEN_Pos)          /*!< 0x10000000 */\r
1556 #define ADC_CR_ADVREGEN                ADC_CR_ADVREGEN_Msk                     /*!< ADC voltage regulator enable */\r
1557 #define ADC_CR_DEEPPWD_Pos             (29U)\r
1558 #define ADC_CR_DEEPPWD_Msk             (0x1UL << ADC_CR_DEEPPWD_Pos)           /*!< 0x20000000 */\r
1559 #define ADC_CR_DEEPPWD                 ADC_CR_DEEPPWD_Msk                      /*!< ADC deep power down enable */\r
1560 #define ADC_CR_ADCALDIF_Pos            (30U)\r
1561 #define ADC_CR_ADCALDIF_Msk            (0x1UL << ADC_CR_ADCALDIF_Pos)          /*!< 0x40000000 */\r
1562 #define ADC_CR_ADCALDIF                ADC_CR_ADCALDIF_Msk                     /*!< ADC differential mode for calibration */\r
1563 #define ADC_CR_ADCAL_Pos               (31U)\r
1564 #define ADC_CR_ADCAL_Msk               (0x1UL << ADC_CR_ADCAL_Pos)             /*!< 0x80000000 */\r
1565 #define ADC_CR_ADCAL                   ADC_CR_ADCAL_Msk                        /*!< ADC calibration */\r
1566 \r
1567 /********************  Bit definition for ADC_CFGR register  ******************/\r
1568 #define ADC_CFGR_DMAEN_Pos             (0U)\r
1569 #define ADC_CFGR_DMAEN_Msk             (0x1UL << ADC_CFGR_DMAEN_Pos)           /*!< 0x00000001 */\r
1570 #define ADC_CFGR_DMAEN                 ADC_CFGR_DMAEN_Msk                      /*!< ADC DMA transfer enable */\r
1571 #define ADC_CFGR_DMACFG_Pos            (1U)\r
1572 #define ADC_CFGR_DMACFG_Msk            (0x1UL << ADC_CFGR_DMACFG_Pos)          /*!< 0x00000002 */\r
1573 #define ADC_CFGR_DMACFG                ADC_CFGR_DMACFG_Msk                     /*!< ADC DMA transfer configuration */\r
1574 \r
1575 #define ADC_CFGR_RES_Pos               (3U)\r
1576 #define ADC_CFGR_RES_Msk               (0x3UL << ADC_CFGR_RES_Pos)             /*!< 0x00000018 */\r
1577 #define ADC_CFGR_RES                   ADC_CFGR_RES_Msk                        /*!< ADC data resolution */\r
1578 #define ADC_CFGR_RES_0                 (0x1UL << ADC_CFGR_RES_Pos)             /*!< 0x00000008 */\r
1579 #define ADC_CFGR_RES_1                 (0x2UL << ADC_CFGR_RES_Pos)             /*!< 0x00000010 */\r
1580 \r
1581 #define ADC_CFGR_ALIGN_Pos             (5U)\r
1582 #define ADC_CFGR_ALIGN_Msk             (0x1UL << ADC_CFGR_ALIGN_Pos)           /*!< 0x00000020 */\r
1583 #define ADC_CFGR_ALIGN                 ADC_CFGR_ALIGN_Msk                      /*!< ADC data alignement */\r
1584 \r
1585 #define ADC_CFGR_EXTSEL_Pos            (6U)\r
1586 #define ADC_CFGR_EXTSEL_Msk            (0xFUL << ADC_CFGR_EXTSEL_Pos)          /*!< 0x000003C0 */\r
1587 #define ADC_CFGR_EXTSEL                ADC_CFGR_EXTSEL_Msk                     /*!< ADC group regular external trigger source */\r
1588 #define ADC_CFGR_EXTSEL_0              (0x1UL << ADC_CFGR_EXTSEL_Pos)          /*!< 0x00000040 */\r
1589 #define ADC_CFGR_EXTSEL_1              (0x2UL << ADC_CFGR_EXTSEL_Pos)          /*!< 0x00000080 */\r
1590 #define ADC_CFGR_EXTSEL_2              (0x4UL << ADC_CFGR_EXTSEL_Pos)          /*!< 0x00000100 */\r
1591 #define ADC_CFGR_EXTSEL_3              (0x8UL << ADC_CFGR_EXTSEL_Pos)          /*!< 0x00000200 */\r
1592 \r
1593 #define ADC_CFGR_EXTEN_Pos             (10U)\r
1594 #define ADC_CFGR_EXTEN_Msk             (0x3UL << ADC_CFGR_EXTEN_Pos)           /*!< 0x00000C00 */\r
1595 #define ADC_CFGR_EXTEN                 ADC_CFGR_EXTEN_Msk                      /*!< ADC group regular external trigger polarity */\r
1596 #define ADC_CFGR_EXTEN_0               (0x1UL << ADC_CFGR_EXTEN_Pos)           /*!< 0x00000400 */\r
1597 #define ADC_CFGR_EXTEN_1               (0x2UL << ADC_CFGR_EXTEN_Pos)           /*!< 0x00000800 */\r
1598 \r
1599 #define ADC_CFGR_OVRMOD_Pos            (12U)\r
1600 #define ADC_CFGR_OVRMOD_Msk            (0x1UL << ADC_CFGR_OVRMOD_Pos)          /*!< 0x00001000 */\r
1601 #define ADC_CFGR_OVRMOD                ADC_CFGR_OVRMOD_Msk                     /*!< ADC group regular overrun configuration */\r
1602 #define ADC_CFGR_CONT_Pos              (13U)\r
1603 #define ADC_CFGR_CONT_Msk              (0x1UL << ADC_CFGR_CONT_Pos)            /*!< 0x00002000 */\r
1604 #define ADC_CFGR_CONT                  ADC_CFGR_CONT_Msk                       /*!< ADC group regular continuous conversion mode */\r
1605 #define ADC_CFGR_AUTDLY_Pos            (14U)\r
1606 #define ADC_CFGR_AUTDLY_Msk            (0x1UL << ADC_CFGR_AUTDLY_Pos)          /*!< 0x00004000 */\r
1607 #define ADC_CFGR_AUTDLY                ADC_CFGR_AUTDLY_Msk                     /*!< ADC low power auto wait */\r
1608 \r
1609 #define ADC_CFGR_DISCEN_Pos            (16U)\r
1610 #define ADC_CFGR_DISCEN_Msk            (0x1UL << ADC_CFGR_DISCEN_Pos)          /*!< 0x00010000 */\r
1611 #define ADC_CFGR_DISCEN                ADC_CFGR_DISCEN_Msk                     /*!< ADC group regular sequencer discontinuous mode */\r
1612 \r
1613 #define ADC_CFGR_DISCNUM_Pos           (17U)\r
1614 #define ADC_CFGR_DISCNUM_Msk           (0x7UL << ADC_CFGR_DISCNUM_Pos)         /*!< 0x000E0000 */\r
1615 #define ADC_CFGR_DISCNUM               ADC_CFGR_DISCNUM_Msk                    /*!< ADC group regular sequencer discontinuous number of ranks */\r
1616 #define ADC_CFGR_DISCNUM_0             (0x1UL << ADC_CFGR_DISCNUM_Pos)         /*!< 0x00020000 */\r
1617 #define ADC_CFGR_DISCNUM_1             (0x2UL << ADC_CFGR_DISCNUM_Pos)         /*!< 0x00040000 */\r
1618 #define ADC_CFGR_DISCNUM_2             (0x4UL << ADC_CFGR_DISCNUM_Pos)         /*!< 0x00080000 */\r
1619 \r
1620 #define ADC_CFGR_JDISCEN_Pos           (20U)\r
1621 #define ADC_CFGR_JDISCEN_Msk           (0x1UL << ADC_CFGR_JDISCEN_Pos)         /*!< 0x00100000 */\r
1622 #define ADC_CFGR_JDISCEN               ADC_CFGR_JDISCEN_Msk                    /*!< ADC group injected sequencer discontinuous mode */\r
1623 #define ADC_CFGR_JQM_Pos               (21U)\r
1624 #define ADC_CFGR_JQM_Msk               (0x1UL << ADC_CFGR_JQM_Pos)             /*!< 0x00200000 */\r
1625 #define ADC_CFGR_JQM                   ADC_CFGR_JQM_Msk                        /*!< ADC group injected contexts queue mode */\r
1626 #define ADC_CFGR_AWD1SGL_Pos           (22U)\r
1627 #define ADC_CFGR_AWD1SGL_Msk           (0x1UL << ADC_CFGR_AWD1SGL_Pos)         /*!< 0x00400000 */\r
1628 #define ADC_CFGR_AWD1SGL               ADC_CFGR_AWD1SGL_Msk                    /*!< ADC analog watchdog 1 monitoring a single channel or all channels */\r
1629 #define ADC_CFGR_AWD1EN_Pos            (23U)\r
1630 #define ADC_CFGR_AWD1EN_Msk            (0x1UL << ADC_CFGR_AWD1EN_Pos)          /*!< 0x00800000 */\r
1631 #define ADC_CFGR_AWD1EN                ADC_CFGR_AWD1EN_Msk                     /*!< ADC analog watchdog 1 enable on scope ADC group regular */\r
1632 #define ADC_CFGR_JAWD1EN_Pos           (24U)\r
1633 #define ADC_CFGR_JAWD1EN_Msk           (0x1UL << ADC_CFGR_JAWD1EN_Pos)         /*!< 0x01000000 */\r
1634 #define ADC_CFGR_JAWD1EN               ADC_CFGR_JAWD1EN_Msk                    /*!< ADC analog watchdog 1 enable on scope ADC group injected */\r
1635 #define ADC_CFGR_JAUTO_Pos             (25U)\r
1636 #define ADC_CFGR_JAUTO_Msk             (0x1UL << ADC_CFGR_JAUTO_Pos)           /*!< 0x02000000 */\r
1637 #define ADC_CFGR_JAUTO                 ADC_CFGR_JAUTO_Msk                      /*!< ADC group injected automatic trigger mode */\r
1638 \r
1639 #define ADC_CFGR_AWD1CH_Pos            (26U)\r
1640 #define ADC_CFGR_AWD1CH_Msk            (0x1FUL << ADC_CFGR_AWD1CH_Pos)         /*!< 0x7C000000 */\r
1641 #define ADC_CFGR_AWD1CH                ADC_CFGR_AWD1CH_Msk                     /*!< ADC analog watchdog 1 monitored channel selection */\r
1642 #define ADC_CFGR_AWD1CH_0              (0x01UL << ADC_CFGR_AWD1CH_Pos)         /*!< 0x04000000 */\r
1643 #define ADC_CFGR_AWD1CH_1              (0x02UL << ADC_CFGR_AWD1CH_Pos)         /*!< 0x08000000 */\r
1644 #define ADC_CFGR_AWD1CH_2              (0x04UL << ADC_CFGR_AWD1CH_Pos)         /*!< 0x10000000 */\r
1645 #define ADC_CFGR_AWD1CH_3              (0x08UL << ADC_CFGR_AWD1CH_Pos)         /*!< 0x20000000 */\r
1646 #define ADC_CFGR_AWD1CH_4              (0x10UL << ADC_CFGR_AWD1CH_Pos)         /*!< 0x40000000 */\r
1647 \r
1648 #define ADC_CFGR_JQDIS_Pos             (31U)\r
1649 #define ADC_CFGR_JQDIS_Msk             (0x1UL << ADC_CFGR_JQDIS_Pos)           /*!< 0x80000000 */\r
1650 #define ADC_CFGR_JQDIS                 ADC_CFGR_JQDIS_Msk                      /*!< ADC group injected contexts queue disable */\r
1651 \r
1652 /********************  Bit definition for ADC_CFGR2 register  *****************/\r
1653 #define ADC_CFGR2_ROVSE_Pos            (0U)\r
1654 #define ADC_CFGR2_ROVSE_Msk            (0x1UL << ADC_CFGR2_ROVSE_Pos)          /*!< 0x00000001 */\r
1655 #define ADC_CFGR2_ROVSE                ADC_CFGR2_ROVSE_Msk                     /*!< ADC oversampler enable on scope ADC group regular */\r
1656 #define ADC_CFGR2_JOVSE_Pos            (1U)\r
1657 #define ADC_CFGR2_JOVSE_Msk            (0x1UL << ADC_CFGR2_JOVSE_Pos)          /*!< 0x00000002 */\r
1658 #define ADC_CFGR2_JOVSE                ADC_CFGR2_JOVSE_Msk                     /*!< ADC oversampler enable on scope ADC group injected */\r
1659 \r
1660 #define ADC_CFGR2_OVSR_Pos             (2U)\r
1661 #define ADC_CFGR2_OVSR_Msk             (0x7UL << ADC_CFGR2_OVSR_Pos)           /*!< 0x0000001C */\r
1662 #define ADC_CFGR2_OVSR                 ADC_CFGR2_OVSR_Msk                      /*!< ADC oversampling ratio */\r
1663 #define ADC_CFGR2_OVSR_0               (0x1UL << ADC_CFGR2_OVSR_Pos)           /*!< 0x00000004 */\r
1664 #define ADC_CFGR2_OVSR_1               (0x2UL << ADC_CFGR2_OVSR_Pos)           /*!< 0x00000008 */\r
1665 #define ADC_CFGR2_OVSR_2               (0x4UL << ADC_CFGR2_OVSR_Pos)           /*!< 0x00000010 */\r
1666 \r
1667 #define ADC_CFGR2_OVSS_Pos             (5U)\r
1668 #define ADC_CFGR2_OVSS_Msk             (0xFUL << ADC_CFGR2_OVSS_Pos)           /*!< 0x000001E0 */\r
1669 #define ADC_CFGR2_OVSS                 ADC_CFGR2_OVSS_Msk                      /*!< ADC oversampling shift */\r
1670 #define ADC_CFGR2_OVSS_0               (0x1UL << ADC_CFGR2_OVSS_Pos)           /*!< 0x00000020 */\r
1671 #define ADC_CFGR2_OVSS_1               (0x2UL << ADC_CFGR2_OVSS_Pos)           /*!< 0x00000040 */\r
1672 #define ADC_CFGR2_OVSS_2               (0x4UL << ADC_CFGR2_OVSS_Pos)           /*!< 0x00000080 */\r
1673 #define ADC_CFGR2_OVSS_3               (0x8UL << ADC_CFGR2_OVSS_Pos)           /*!< 0x00000100 */\r
1674 \r
1675 #define ADC_CFGR2_TROVS_Pos            (9U)\r
1676 #define ADC_CFGR2_TROVS_Msk            (0x1UL << ADC_CFGR2_TROVS_Pos)          /*!< 0x00000200 */\r
1677 #define ADC_CFGR2_TROVS                ADC_CFGR2_TROVS_Msk                     /*!< ADC oversampling discontinuous mode (triggered mode) for ADC group regular */\r
1678 #define ADC_CFGR2_ROVSM_Pos            (10U)\r
1679 #define ADC_CFGR2_ROVSM_Msk            (0x1UL << ADC_CFGR2_ROVSM_Pos)          /*!< 0x00000400 */\r
1680 #define ADC_CFGR2_ROVSM                ADC_CFGR2_ROVSM_Msk                     /*!< ADC oversampling mode managing interlaced conversions of ADC group regular and group injected */\r
1681 \r
1682 /********************  Bit definition for ADC_SMPR1 register  *****************/\r
1683 #define ADC_SMPR1_SMP0_Pos             (0U)\r
1684 #define ADC_SMPR1_SMP0_Msk             (0x7UL << ADC_SMPR1_SMP0_Pos)           /*!< 0x00000007 */\r
1685 #define ADC_SMPR1_SMP0                 ADC_SMPR1_SMP0_Msk                      /*!< ADC channel 0 sampling time selection  */\r
1686 #define ADC_SMPR1_SMP0_0               (0x1UL << ADC_SMPR1_SMP0_Pos)           /*!< 0x00000001 */\r
1687 #define ADC_SMPR1_SMP0_1               (0x2UL << ADC_SMPR1_SMP0_Pos)           /*!< 0x00000002 */\r
1688 #define ADC_SMPR1_SMP0_2               (0x4UL << ADC_SMPR1_SMP0_Pos)           /*!< 0x00000004 */\r
1689 \r
1690 #define ADC_SMPR1_SMP1_Pos             (3U)\r
1691 #define ADC_SMPR1_SMP1_Msk             (0x7UL << ADC_SMPR1_SMP1_Pos)           /*!< 0x00000038 */\r
1692 #define ADC_SMPR1_SMP1                 ADC_SMPR1_SMP1_Msk                      /*!< ADC channel 1 sampling time selection  */\r
1693 #define ADC_SMPR1_SMP1_0               (0x1UL << ADC_SMPR1_SMP1_Pos)           /*!< 0x00000008 */\r
1694 #define ADC_SMPR1_SMP1_1               (0x2UL << ADC_SMPR1_SMP1_Pos)           /*!< 0x00000010 */\r
1695 #define ADC_SMPR1_SMP1_2               (0x4UL << ADC_SMPR1_SMP1_Pos)           /*!< 0x00000020 */\r
1696 \r
1697 #define ADC_SMPR1_SMP2_Pos             (6U)\r
1698 #define ADC_SMPR1_SMP2_Msk             (0x7UL << ADC_SMPR1_SMP2_Pos)           /*!< 0x000001C0 */\r
1699 #define ADC_SMPR1_SMP2                 ADC_SMPR1_SMP2_Msk                      /*!< ADC channel 2 sampling time selection  */\r
1700 #define ADC_SMPR1_SMP2_0               (0x1UL << ADC_SMPR1_SMP2_Pos)           /*!< 0x00000040 */\r
1701 #define ADC_SMPR1_SMP2_1               (0x2UL << ADC_SMPR1_SMP2_Pos)           /*!< 0x00000080 */\r
1702 #define ADC_SMPR1_SMP2_2               (0x4UL << ADC_SMPR1_SMP2_Pos)           /*!< 0x00000100 */\r
1703 \r
1704 #define ADC_SMPR1_SMP3_Pos             (9U)\r
1705 #define ADC_SMPR1_SMP3_Msk             (0x7UL << ADC_SMPR1_SMP3_Pos)           /*!< 0x00000E00 */\r
1706 #define ADC_SMPR1_SMP3                 ADC_SMPR1_SMP3_Msk                      /*!< ADC channel 3 sampling time selection  */\r
1707 #define ADC_SMPR1_SMP3_0               (0x1UL << ADC_SMPR1_SMP3_Pos)           /*!< 0x00000200 */\r
1708 #define ADC_SMPR1_SMP3_1               (0x2UL << ADC_SMPR1_SMP3_Pos)           /*!< 0x00000400 */\r
1709 #define ADC_SMPR1_SMP3_2               (0x4UL << ADC_SMPR1_SMP3_Pos)           /*!< 0x00000800 */\r
1710 \r
1711 #define ADC_SMPR1_SMP4_Pos             (12U)\r
1712 #define ADC_SMPR1_SMP4_Msk             (0x7UL << ADC_SMPR1_SMP4_Pos)           /*!< 0x00007000 */\r
1713 #define ADC_SMPR1_SMP4                 ADC_SMPR1_SMP4_Msk                      /*!< ADC channel 4 sampling time selection  */\r
1714 #define ADC_SMPR1_SMP4_0               (0x1UL << ADC_SMPR1_SMP4_Pos)           /*!< 0x00001000 */\r
1715 #define ADC_SMPR1_SMP4_1               (0x2UL << ADC_SMPR1_SMP4_Pos)           /*!< 0x00002000 */\r
1716 #define ADC_SMPR1_SMP4_2               (0x4UL << ADC_SMPR1_SMP4_Pos)           /*!< 0x00004000 */\r
1717 \r
1718 #define ADC_SMPR1_SMP5_Pos             (15U)\r
1719 #define ADC_SMPR1_SMP5_Msk             (0x7UL << ADC_SMPR1_SMP5_Pos)           /*!< 0x00038000 */\r
1720 #define ADC_SMPR1_SMP5                 ADC_SMPR1_SMP5_Msk                      /*!< ADC channel 5 sampling time selection  */\r
1721 #define ADC_SMPR1_SMP5_0               (0x1UL << ADC_SMPR1_SMP5_Pos)           /*!< 0x00008000 */\r
1722 #define ADC_SMPR1_SMP5_1               (0x2UL << ADC_SMPR1_SMP5_Pos)           /*!< 0x00010000 */\r
1723 #define ADC_SMPR1_SMP5_2               (0x4UL << ADC_SMPR1_SMP5_Pos)           /*!< 0x00020000 */\r
1724 \r
1725 #define ADC_SMPR1_SMP6_Pos             (18U)\r
1726 #define ADC_SMPR1_SMP6_Msk             (0x7UL << ADC_SMPR1_SMP6_Pos)           /*!< 0x001C0000 */\r
1727 #define ADC_SMPR1_SMP6                 ADC_SMPR1_SMP6_Msk                      /*!< ADC channel 6 sampling time selection  */\r
1728 #define ADC_SMPR1_SMP6_0               (0x1UL << ADC_SMPR1_SMP6_Pos)           /*!< 0x00040000 */\r
1729 #define ADC_SMPR1_SMP6_1               (0x2UL << ADC_SMPR1_SMP6_Pos)           /*!< 0x00080000 */\r
1730 #define ADC_SMPR1_SMP6_2               (0x4UL << ADC_SMPR1_SMP6_Pos)           /*!< 0x00100000 */\r
1731 \r
1732 #define ADC_SMPR1_SMP7_Pos             (21U)\r
1733 #define ADC_SMPR1_SMP7_Msk             (0x7UL << ADC_SMPR1_SMP7_Pos)           /*!< 0x00E00000 */\r
1734 #define ADC_SMPR1_SMP7                 ADC_SMPR1_SMP7_Msk                      /*!< ADC channel 7 sampling time selection  */\r
1735 #define ADC_SMPR1_SMP7_0               (0x1UL << ADC_SMPR1_SMP7_Pos)           /*!< 0x00200000 */\r
1736 #define ADC_SMPR1_SMP7_1               (0x2UL << ADC_SMPR1_SMP7_Pos)           /*!< 0x00400000 */\r
1737 #define ADC_SMPR1_SMP7_2               (0x4UL << ADC_SMPR1_SMP7_Pos)           /*!< 0x00800000 */\r
1738 \r
1739 #define ADC_SMPR1_SMP8_Pos             (24U)\r
1740 #define ADC_SMPR1_SMP8_Msk             (0x7UL << ADC_SMPR1_SMP8_Pos)           /*!< 0x07000000 */\r
1741 #define ADC_SMPR1_SMP8                 ADC_SMPR1_SMP8_Msk                      /*!< ADC channel 8 sampling time selection  */\r
1742 #define ADC_SMPR1_SMP8_0               (0x1UL << ADC_SMPR1_SMP8_Pos)           /*!< 0x01000000 */\r
1743 #define ADC_SMPR1_SMP8_1               (0x2UL << ADC_SMPR1_SMP8_Pos)           /*!< 0x02000000 */\r
1744 #define ADC_SMPR1_SMP8_2               (0x4UL << ADC_SMPR1_SMP8_Pos)           /*!< 0x04000000 */\r
1745 \r
1746 #define ADC_SMPR1_SMP9_Pos             (27U)\r
1747 #define ADC_SMPR1_SMP9_Msk             (0x7UL << ADC_SMPR1_SMP9_Pos)           /*!< 0x38000000 */\r
1748 #define ADC_SMPR1_SMP9                 ADC_SMPR1_SMP9_Msk                      /*!< ADC channel 9 sampling time selection  */\r
1749 #define ADC_SMPR1_SMP9_0               (0x1UL << ADC_SMPR1_SMP9_Pos)           /*!< 0x08000000 */\r
1750 #define ADC_SMPR1_SMP9_1               (0x2UL << ADC_SMPR1_SMP9_Pos)           /*!< 0x10000000 */\r
1751 #define ADC_SMPR1_SMP9_2               (0x4UL << ADC_SMPR1_SMP9_Pos)           /*!< 0x20000000 */\r
1752 \r
1753 /********************  Bit definition for ADC_SMPR2 register  *****************/\r
1754 #define ADC_SMPR2_SMP10_Pos            (0U)\r
1755 #define ADC_SMPR2_SMP10_Msk            (0x7UL << ADC_SMPR2_SMP10_Pos)          /*!< 0x00000007 */\r
1756 #define ADC_SMPR2_SMP10                ADC_SMPR2_SMP10_Msk                     /*!< ADC channel 10 sampling time selection  */\r
1757 #define ADC_SMPR2_SMP10_0              (0x1UL << ADC_SMPR2_SMP10_Pos)          /*!< 0x00000001 */\r
1758 #define ADC_SMPR2_SMP10_1              (0x2UL << ADC_SMPR2_SMP10_Pos)          /*!< 0x00000002 */\r
1759 #define ADC_SMPR2_SMP10_2              (0x4UL << ADC_SMPR2_SMP10_Pos)          /*!< 0x00000004 */\r
1760 \r
1761 #define ADC_SMPR2_SMP11_Pos            (3U)\r
1762 #define ADC_SMPR2_SMP11_Msk            (0x7UL << ADC_SMPR2_SMP11_Pos)          /*!< 0x00000038 */\r
1763 #define ADC_SMPR2_SMP11                ADC_SMPR2_SMP11_Msk                     /*!< ADC channel 11 sampling time selection  */\r
1764 #define ADC_SMPR2_SMP11_0              (0x1UL << ADC_SMPR2_SMP11_Pos)          /*!< 0x00000008 */\r
1765 #define ADC_SMPR2_SMP11_1              (0x2UL << ADC_SMPR2_SMP11_Pos)          /*!< 0x00000010 */\r
1766 #define ADC_SMPR2_SMP11_2              (0x4UL << ADC_SMPR2_SMP11_Pos)          /*!< 0x00000020 */\r
1767 \r
1768 #define ADC_SMPR2_SMP12_Pos            (6U)\r
1769 #define ADC_SMPR2_SMP12_Msk            (0x7UL << ADC_SMPR2_SMP12_Pos)          /*!< 0x000001C0 */\r
1770 #define ADC_SMPR2_SMP12                ADC_SMPR2_SMP12_Msk                     /*!< ADC channel 12 sampling time selection  */\r
1771 #define ADC_SMPR2_SMP12_0              (0x1UL << ADC_SMPR2_SMP12_Pos)          /*!< 0x00000040 */\r
1772 #define ADC_SMPR2_SMP12_1              (0x2UL << ADC_SMPR2_SMP12_Pos)          /*!< 0x00000080 */\r
1773 #define ADC_SMPR2_SMP12_2              (0x4UL << ADC_SMPR2_SMP12_Pos)          /*!< 0x00000100 */\r
1774 \r
1775 #define ADC_SMPR2_SMP13_Pos            (9U)\r
1776 #define ADC_SMPR2_SMP13_Msk            (0x7UL << ADC_SMPR2_SMP13_Pos)          /*!< 0x00000E00 */\r
1777 #define ADC_SMPR2_SMP13                ADC_SMPR2_SMP13_Msk                     /*!< ADC channel 13 sampling time selection  */\r
1778 #define ADC_SMPR2_SMP13_0              (0x1UL << ADC_SMPR2_SMP13_Pos)          /*!< 0x00000200 */\r
1779 #define ADC_SMPR2_SMP13_1              (0x2UL << ADC_SMPR2_SMP13_Pos)          /*!< 0x00000400 */\r
1780 #define ADC_SMPR2_SMP13_2              (0x4UL << ADC_SMPR2_SMP13_Pos)          /*!< 0x00000800 */\r
1781 \r
1782 #define ADC_SMPR2_SMP14_Pos            (12U)\r
1783 #define ADC_SMPR2_SMP14_Msk            (0x7UL << ADC_SMPR2_SMP14_Pos)          /*!< 0x00007000 */\r
1784 #define ADC_SMPR2_SMP14                ADC_SMPR2_SMP14_Msk                     /*!< ADC channel 14 sampling time selection  */\r
1785 #define ADC_SMPR2_SMP14_0              (0x1UL << ADC_SMPR2_SMP14_Pos)          /*!< 0x00001000 */\r
1786 #define ADC_SMPR2_SMP14_1              (0x2UL << ADC_SMPR2_SMP14_Pos)          /*!< 0x00002000 */\r
1787 #define ADC_SMPR2_SMP14_2              (0x4UL << ADC_SMPR2_SMP14_Pos)          /*!< 0x00004000 */\r
1788 \r
1789 #define ADC_SMPR2_SMP15_Pos            (15U)\r
1790 #define ADC_SMPR2_SMP15_Msk            (0x7UL << ADC_SMPR2_SMP15_Pos)          /*!< 0x00038000 */\r
1791 #define ADC_SMPR2_SMP15                ADC_SMPR2_SMP15_Msk                     /*!< ADC channel 15 sampling time selection  */\r
1792 #define ADC_SMPR2_SMP15_0              (0x1UL << ADC_SMPR2_SMP15_Pos)          /*!< 0x00008000 */\r
1793 #define ADC_SMPR2_SMP15_1              (0x2UL << ADC_SMPR2_SMP15_Pos)          /*!< 0x00010000 */\r
1794 #define ADC_SMPR2_SMP15_2              (0x4UL << ADC_SMPR2_SMP15_Pos)          /*!< 0x00020000 */\r
1795 \r
1796 #define ADC_SMPR2_SMP16_Pos            (18U)\r
1797 #define ADC_SMPR2_SMP16_Msk            (0x7UL << ADC_SMPR2_SMP16_Pos)          /*!< 0x001C0000 */\r
1798 #define ADC_SMPR2_SMP16                ADC_SMPR2_SMP16_Msk                     /*!< ADC channel 16 sampling time selection  */\r
1799 #define ADC_SMPR2_SMP16_0              (0x1UL << ADC_SMPR2_SMP16_Pos)          /*!< 0x00040000 */\r
1800 #define ADC_SMPR2_SMP16_1              (0x2UL << ADC_SMPR2_SMP16_Pos)          /*!< 0x00080000 */\r
1801 #define ADC_SMPR2_SMP16_2              (0x4UL << ADC_SMPR2_SMP16_Pos)          /*!< 0x00100000 */\r
1802 \r
1803 #define ADC_SMPR2_SMP17_Pos            (21U)\r
1804 #define ADC_SMPR2_SMP17_Msk            (0x7UL << ADC_SMPR2_SMP17_Pos)          /*!< 0x00E00000 */\r
1805 #define ADC_SMPR2_SMP17                ADC_SMPR2_SMP17_Msk                     /*!< ADC channel 17 sampling time selection  */\r
1806 #define ADC_SMPR2_SMP17_0              (0x1UL << ADC_SMPR2_SMP17_Pos)          /*!< 0x00200000 */\r
1807 #define ADC_SMPR2_SMP17_1              (0x2UL << ADC_SMPR2_SMP17_Pos)          /*!< 0x00400000 */\r
1808 #define ADC_SMPR2_SMP17_2              (0x4UL << ADC_SMPR2_SMP17_Pos)          /*!< 0x00800000 */\r
1809 \r
1810 #define ADC_SMPR2_SMP18_Pos            (24U)\r
1811 #define ADC_SMPR2_SMP18_Msk            (0x7UL << ADC_SMPR2_SMP18_Pos)          /*!< 0x07000000 */\r
1812 #define ADC_SMPR2_SMP18                ADC_SMPR2_SMP18_Msk                     /*!< ADC channel 18 sampling time selection  */\r
1813 #define ADC_SMPR2_SMP18_0              (0x1UL << ADC_SMPR2_SMP18_Pos)          /*!< 0x01000000 */\r
1814 #define ADC_SMPR2_SMP18_1              (0x2UL << ADC_SMPR2_SMP18_Pos)          /*!< 0x02000000 */\r
1815 #define ADC_SMPR2_SMP18_2              (0x4UL << ADC_SMPR2_SMP18_Pos)          /*!< 0x04000000 */\r
1816 \r
1817 /********************  Bit definition for ADC_TR1 register  *******************/\r
1818 #define ADC_TR1_LT1_Pos                (0U)\r
1819 #define ADC_TR1_LT1_Msk                (0xFFFUL << ADC_TR1_LT1_Pos)            /*!< 0x00000FFF */\r
1820 #define ADC_TR1_LT1                    ADC_TR1_LT1_Msk                         /*!< ADC analog watchdog 1 threshold low */\r
1821 #define ADC_TR1_LT1_0                  (0x001UL << ADC_TR1_LT1_Pos)            /*!< 0x00000001 */\r
1822 #define ADC_TR1_LT1_1                  (0x002UL << ADC_TR1_LT1_Pos)            /*!< 0x00000002 */\r
1823 #define ADC_TR1_LT1_2                  (0x004UL << ADC_TR1_LT1_Pos)            /*!< 0x00000004 */\r
1824 #define ADC_TR1_LT1_3                  (0x008UL << ADC_TR1_LT1_Pos)            /*!< 0x00000008 */\r
1825 #define ADC_TR1_LT1_4                  (0x010UL << ADC_TR1_LT1_Pos)            /*!< 0x00000010 */\r
1826 #define ADC_TR1_LT1_5                  (0x020UL << ADC_TR1_LT1_Pos)            /*!< 0x00000020 */\r
1827 #define ADC_TR1_LT1_6                  (0x040UL << ADC_TR1_LT1_Pos)            /*!< 0x00000040 */\r
1828 #define ADC_TR1_LT1_7                  (0x080UL << ADC_TR1_LT1_Pos)            /*!< 0x00000080 */\r
1829 #define ADC_TR1_LT1_8                  (0x100UL << ADC_TR1_LT1_Pos)            /*!< 0x00000100 */\r
1830 #define ADC_TR1_LT1_9                  (0x200UL << ADC_TR1_LT1_Pos)            /*!< 0x00000200 */\r
1831 #define ADC_TR1_LT1_10                 (0x400UL << ADC_TR1_LT1_Pos)            /*!< 0x00000400 */\r
1832 #define ADC_TR1_LT1_11                 (0x800UL << ADC_TR1_LT1_Pos)            /*!< 0x00000800 */\r
1833 \r
1834 #define ADC_TR1_HT1_Pos                (16U)\r
1835 #define ADC_TR1_HT1_Msk                (0xFFFUL << ADC_TR1_HT1_Pos)            /*!< 0x0FFF0000 */\r
1836 #define ADC_TR1_HT1                    ADC_TR1_HT1_Msk                         /*!< ADC Analog watchdog 1 threshold high */\r
1837 #define ADC_TR1_HT1_0                  (0x001UL << ADC_TR1_HT1_Pos)            /*!< 0x00010000 */\r
1838 #define ADC_TR1_HT1_1                  (0x002UL << ADC_TR1_HT1_Pos)            /*!< 0x00020000 */\r
1839 #define ADC_TR1_HT1_2                  (0x004UL << ADC_TR1_HT1_Pos)            /*!< 0x00040000 */\r
1840 #define ADC_TR1_HT1_3                  (0x008UL << ADC_TR1_HT1_Pos)            /*!< 0x00080000 */\r
1841 #define ADC_TR1_HT1_4                  (0x010UL << ADC_TR1_HT1_Pos)            /*!< 0x00100000 */\r
1842 #define ADC_TR1_HT1_5                  (0x020UL << ADC_TR1_HT1_Pos)            /*!< 0x00200000 */\r
1843 #define ADC_TR1_HT1_6                  (0x040UL << ADC_TR1_HT1_Pos)            /*!< 0x00400000 */\r
1844 #define ADC_TR1_HT1_7                  (0x080UL << ADC_TR1_HT1_Pos)            /*!< 0x00800000 */\r
1845 #define ADC_TR1_HT1_8                  (0x100UL << ADC_TR1_HT1_Pos)            /*!< 0x01000000 */\r
1846 #define ADC_TR1_HT1_9                  (0x200UL << ADC_TR1_HT1_Pos)            /*!< 0x02000000 */\r
1847 #define ADC_TR1_HT1_10                 (0x400UL << ADC_TR1_HT1_Pos)            /*!< 0x04000000 */\r
1848 #define ADC_TR1_HT1_11                 (0x800UL << ADC_TR1_HT1_Pos)            /*!< 0x08000000 */\r
1849 \r
1850 /********************  Bit definition for ADC_TR2 register  *******************/\r
1851 #define ADC_TR2_LT2_Pos                (0U)\r
1852 #define ADC_TR2_LT2_Msk                (0xFFUL << ADC_TR2_LT2_Pos)             /*!< 0x000000FF */\r
1853 #define ADC_TR2_LT2                    ADC_TR2_LT2_Msk                         /*!< ADC analog watchdog 2 threshold low */\r
1854 #define ADC_TR2_LT2_0                  (0x01UL << ADC_TR2_LT2_Pos)             /*!< 0x00000001 */\r
1855 #define ADC_TR2_LT2_1                  (0x02UL << ADC_TR2_LT2_Pos)             /*!< 0x00000002 */\r
1856 #define ADC_TR2_LT2_2                  (0x04UL << ADC_TR2_LT2_Pos)             /*!< 0x00000004 */\r
1857 #define ADC_TR2_LT2_3                  (0x08UL << ADC_TR2_LT2_Pos)             /*!< 0x00000008 */\r
1858 #define ADC_TR2_LT2_4                  (0x10UL << ADC_TR2_LT2_Pos)             /*!< 0x00000010 */\r
1859 #define ADC_TR2_LT2_5                  (0x20UL << ADC_TR2_LT2_Pos)             /*!< 0x00000020 */\r
1860 #define ADC_TR2_LT2_6                  (0x40UL << ADC_TR2_LT2_Pos)             /*!< 0x00000040 */\r
1861 #define ADC_TR2_LT2_7                  (0x80UL << ADC_TR2_LT2_Pos)             /*!< 0x00000080 */\r
1862 \r
1863 #define ADC_TR2_HT2_Pos                (16U)\r
1864 #define ADC_TR2_HT2_Msk                (0xFFUL << ADC_TR2_HT2_Pos)             /*!< 0x00FF0000 */\r
1865 #define ADC_TR2_HT2                    ADC_TR2_HT2_Msk                         /*!< ADC analog watchdog 2 threshold high */\r
1866 #define ADC_TR2_HT2_0                  (0x01UL << ADC_TR2_HT2_Pos)             /*!< 0x00010000 */\r
1867 #define ADC_TR2_HT2_1                  (0x02UL << ADC_TR2_HT2_Pos)             /*!< 0x00020000 */\r
1868 #define ADC_TR2_HT2_2                  (0x04UL << ADC_TR2_HT2_Pos)             /*!< 0x00040000 */\r
1869 #define ADC_TR2_HT2_3                  (0x08UL << ADC_TR2_HT2_Pos)             /*!< 0x00080000 */\r
1870 #define ADC_TR2_HT2_4                  (0x10UL << ADC_TR2_HT2_Pos)             /*!< 0x00100000 */\r
1871 #define ADC_TR2_HT2_5                  (0x20UL << ADC_TR2_HT2_Pos)             /*!< 0x00200000 */\r
1872 #define ADC_TR2_HT2_6                  (0x40UL << ADC_TR2_HT2_Pos)             /*!< 0x00400000 */\r
1873 #define ADC_TR2_HT2_7                  (0x80UL << ADC_TR2_HT2_Pos)             /*!< 0x00800000 */\r
1874 \r
1875 /********************  Bit definition for ADC_TR3 register  *******************/\r
1876 #define ADC_TR3_LT3_Pos                (0U)\r
1877 #define ADC_TR3_LT3_Msk                (0xFFUL << ADC_TR3_LT3_Pos)             /*!< 0x000000FF */\r
1878 #define ADC_TR3_LT3                    ADC_TR3_LT3_Msk                         /*!< ADC analog watchdog 3 threshold low */\r
1879 #define ADC_TR3_LT3_0                  (0x01UL << ADC_TR3_LT3_Pos)             /*!< 0x00000001 */\r
1880 #define ADC_TR3_LT3_1                  (0x02UL << ADC_TR3_LT3_Pos)             /*!< 0x00000002 */\r
1881 #define ADC_TR3_LT3_2                  (0x04UL << ADC_TR3_LT3_Pos)             /*!< 0x00000004 */\r
1882 #define ADC_TR3_LT3_3                  (0x08UL << ADC_TR3_LT3_Pos)             /*!< 0x00000008 */\r
1883 #define ADC_TR3_LT3_4                  (0x10UL << ADC_TR3_LT3_Pos)             /*!< 0x00000010 */\r
1884 #define ADC_TR3_LT3_5                  (0x20UL << ADC_TR3_LT3_Pos)             /*!< 0x00000020 */\r
1885 #define ADC_TR3_LT3_6                  (0x40UL << ADC_TR3_LT3_Pos)             /*!< 0x00000040 */\r
1886 #define ADC_TR3_LT3_7                  (0x80UL << ADC_TR3_LT3_Pos)             /*!< 0x00000080 */\r
1887 \r
1888 #define ADC_TR3_HT3_Pos                (16U)\r
1889 #define ADC_TR3_HT3_Msk                (0xFFUL << ADC_TR3_HT3_Pos)             /*!< 0x00FF0000 */\r
1890 #define ADC_TR3_HT3                    ADC_TR3_HT3_Msk                         /*!< ADC analog watchdog 3 threshold high */\r
1891 #define ADC_TR3_HT3_0                  (0x01UL << ADC_TR3_HT3_Pos)             /*!< 0x00010000 */\r
1892 #define ADC_TR3_HT3_1                  (0x02UL << ADC_TR3_HT3_Pos)             /*!< 0x00020000 */\r
1893 #define ADC_TR3_HT3_2                  (0x04UL << ADC_TR3_HT3_Pos)             /*!< 0x00040000 */\r
1894 #define ADC_TR3_HT3_3                  (0x08UL << ADC_TR3_HT3_Pos)             /*!< 0x00080000 */\r
1895 #define ADC_TR3_HT3_4                  (0x10UL << ADC_TR3_HT3_Pos)             /*!< 0x00100000 */\r
1896 #define ADC_TR3_HT3_5                  (0x20UL << ADC_TR3_HT3_Pos)             /*!< 0x00200000 */\r
1897 #define ADC_TR3_HT3_6                  (0x40UL << ADC_TR3_HT3_Pos)             /*!< 0x00400000 */\r
1898 #define ADC_TR3_HT3_7                  (0x80UL << ADC_TR3_HT3_Pos)             /*!< 0x00800000 */\r
1899 \r
1900 /********************  Bit definition for ADC_SQR1 register  ******************/\r
1901 #define ADC_SQR1_L_Pos                 (0U)\r
1902 #define ADC_SQR1_L_Msk                 (0xFUL << ADC_SQR1_L_Pos)               /*!< 0x0000000F */\r
1903 #define ADC_SQR1_L                     ADC_SQR1_L_Msk                          /*!< ADC group regular sequencer scan length */\r
1904 #define ADC_SQR1_L_0                   (0x1UL << ADC_SQR1_L_Pos)               /*!< 0x00000001 */\r
1905 #define ADC_SQR1_L_1                   (0x2UL << ADC_SQR1_L_Pos)               /*!< 0x00000002 */\r
1906 #define ADC_SQR1_L_2                   (0x4UL << ADC_SQR1_L_Pos)               /*!< 0x00000004 */\r
1907 #define ADC_SQR1_L_3                   (0x8UL << ADC_SQR1_L_Pos)               /*!< 0x00000008 */\r
1908 \r
1909 #define ADC_SQR1_SQ1_Pos               (6U)\r
1910 #define ADC_SQR1_SQ1_Msk               (0x1FUL << ADC_SQR1_SQ1_Pos)            /*!< 0x000007C0 */\r
1911 #define ADC_SQR1_SQ1                   ADC_SQR1_SQ1_Msk                        /*!< ADC group regular sequencer rank 1 */\r
1912 #define ADC_SQR1_SQ1_0                 (0x01UL << ADC_SQR1_SQ1_Pos)            /*!< 0x00000040 */\r
1913 #define ADC_SQR1_SQ1_1                 (0x02UL << ADC_SQR1_SQ1_Pos)            /*!< 0x00000080 */\r
1914 #define ADC_SQR1_SQ1_2                 (0x04UL << ADC_SQR1_SQ1_Pos)            /*!< 0x00000100 */\r
1915 #define ADC_SQR1_SQ1_3                 (0x08UL << ADC_SQR1_SQ1_Pos)            /*!< 0x00000200 */\r
1916 #define ADC_SQR1_SQ1_4                 (0x10UL << ADC_SQR1_SQ1_Pos)            /*!< 0x00000400 */\r
1917 \r
1918 #define ADC_SQR1_SQ2_Pos               (12U)\r
1919 #define ADC_SQR1_SQ2_Msk               (0x1FUL << ADC_SQR1_SQ2_Pos)            /*!< 0x0001F000 */\r
1920 #define ADC_SQR1_SQ2                   ADC_SQR1_SQ2_Msk                        /*!< ADC group regular sequencer rank 2 */\r
1921 #define ADC_SQR1_SQ2_0                 (0x01UL << ADC_SQR1_SQ2_Pos)            /*!< 0x00001000 */\r
1922 #define ADC_SQR1_SQ2_1                 (0x02UL << ADC_SQR1_SQ2_Pos)            /*!< 0x00002000 */\r
1923 #define ADC_SQR1_SQ2_2                 (0x04UL << ADC_SQR1_SQ2_Pos)            /*!< 0x00004000 */\r
1924 #define ADC_SQR1_SQ2_3                 (0x08UL << ADC_SQR1_SQ2_Pos)            /*!< 0x00008000 */\r
1925 #define ADC_SQR1_SQ2_4                 (0x10UL << ADC_SQR1_SQ2_Pos)            /*!< 0x00010000 */\r
1926 \r
1927 #define ADC_SQR1_SQ3_Pos               (18U)\r
1928 #define ADC_SQR1_SQ3_Msk               (0x1FUL << ADC_SQR1_SQ3_Pos)            /*!< 0x007C0000 */\r
1929 #define ADC_SQR1_SQ3                   ADC_SQR1_SQ3_Msk                        /*!< ADC group regular sequencer rank 3 */\r
1930 #define ADC_SQR1_SQ3_0                 (0x01UL << ADC_SQR1_SQ3_Pos)            /*!< 0x00040000 */\r
1931 #define ADC_SQR1_SQ3_1                 (0x02UL << ADC_SQR1_SQ3_Pos)            /*!< 0x00080000 */\r
1932 #define ADC_SQR1_SQ3_2                 (0x04UL << ADC_SQR1_SQ3_Pos)            /*!< 0x00100000 */\r
1933 #define ADC_SQR1_SQ3_3                 (0x08UL << ADC_SQR1_SQ3_Pos)            /*!< 0x00200000 */\r
1934 #define ADC_SQR1_SQ3_4                 (0x10UL << ADC_SQR1_SQ3_Pos)            /*!< 0x00400000 */\r
1935 \r
1936 #define ADC_SQR1_SQ4_Pos               (24U)\r
1937 #define ADC_SQR1_SQ4_Msk               (0x1FUL << ADC_SQR1_SQ4_Pos)            /*!< 0x1F000000 */\r
1938 #define ADC_SQR1_SQ4                   ADC_SQR1_SQ4_Msk                        /*!< ADC group regular sequencer rank 4 */\r
1939 #define ADC_SQR1_SQ4_0                 (0x01UL << ADC_SQR1_SQ4_Pos)            /*!< 0x01000000 */\r
1940 #define ADC_SQR1_SQ4_1                 (0x02UL << ADC_SQR1_SQ4_Pos)            /*!< 0x02000000 */\r
1941 #define ADC_SQR1_SQ4_2                 (0x04UL << ADC_SQR1_SQ4_Pos)            /*!< 0x04000000 */\r
1942 #define ADC_SQR1_SQ4_3                 (0x08UL << ADC_SQR1_SQ4_Pos)            /*!< 0x08000000 */\r
1943 #define ADC_SQR1_SQ4_4                 (0x10UL << ADC_SQR1_SQ4_Pos)            /*!< 0x10000000 */\r
1944 \r
1945 /********************  Bit definition for ADC_SQR2 register  ******************/\r
1946 #define ADC_SQR2_SQ5_Pos               (0U)\r
1947 #define ADC_SQR2_SQ5_Msk               (0x1FUL << ADC_SQR2_SQ5_Pos)            /*!< 0x0000001F */\r
1948 #define ADC_SQR2_SQ5                   ADC_SQR2_SQ5_Msk                        /*!< ADC group regular sequencer rank 5 */\r
1949 #define ADC_SQR2_SQ5_0                 (0x01UL << ADC_SQR2_SQ5_Pos)            /*!< 0x00000001 */\r
1950 #define ADC_SQR2_SQ5_1                 (0x02UL << ADC_SQR2_SQ5_Pos)            /*!< 0x00000002 */\r
1951 #define ADC_SQR2_SQ5_2                 (0x04UL << ADC_SQR2_SQ5_Pos)            /*!< 0x00000004 */\r
1952 #define ADC_SQR2_SQ5_3                 (0x08UL << ADC_SQR2_SQ5_Pos)            /*!< 0x00000008 */\r
1953 #define ADC_SQR2_SQ5_4                 (0x10UL << ADC_SQR2_SQ5_Pos)            /*!< 0x00000010 */\r
1954 \r
1955 #define ADC_SQR2_SQ6_Pos               (6U)\r
1956 #define ADC_SQR2_SQ6_Msk               (0x1FUL << ADC_SQR2_SQ6_Pos)            /*!< 0x000007C0 */\r
1957 #define ADC_SQR2_SQ6                   ADC_SQR2_SQ6_Msk                        /*!< ADC group regular sequencer rank 6 */\r
1958 #define ADC_SQR2_SQ6_0                 (0x01UL << ADC_SQR2_SQ6_Pos)            /*!< 0x00000040 */\r
1959 #define ADC_SQR2_SQ6_1                 (0x02UL << ADC_SQR2_SQ6_Pos)            /*!< 0x00000080 */\r
1960 #define ADC_SQR2_SQ6_2                 (0x04UL << ADC_SQR2_SQ6_Pos)            /*!< 0x00000100 */\r
1961 #define ADC_SQR2_SQ6_3                 (0x08UL << ADC_SQR2_SQ6_Pos)            /*!< 0x00000200 */\r
1962 #define ADC_SQR2_SQ6_4                 (0x10UL << ADC_SQR2_SQ6_Pos)            /*!< 0x00000400 */\r
1963 \r
1964 #define ADC_SQR2_SQ7_Pos               (12U)\r
1965 #define ADC_SQR2_SQ7_Msk               (0x1FUL << ADC_SQR2_SQ7_Pos)            /*!< 0x0001F000 */\r
1966 #define ADC_SQR2_SQ7                   ADC_SQR2_SQ7_Msk                        /*!< ADC group regular sequencer rank 7 */\r
1967 #define ADC_SQR2_SQ7_0                 (0x01UL << ADC_SQR2_SQ7_Pos)            /*!< 0x00001000 */\r
1968 #define ADC_SQR2_SQ7_1                 (0x02UL << ADC_SQR2_SQ7_Pos)            /*!< 0x00002000 */\r
1969 #define ADC_SQR2_SQ7_2                 (0x04UL << ADC_SQR2_SQ7_Pos)            /*!< 0x00004000 */\r
1970 #define ADC_SQR2_SQ7_3                 (0x08UL << ADC_SQR2_SQ7_Pos)            /*!< 0x00008000 */\r
1971 #define ADC_SQR2_SQ7_4                 (0x10UL << ADC_SQR2_SQ7_Pos)            /*!< 0x00010000 */\r
1972 \r
1973 #define ADC_SQR2_SQ8_Pos               (18U)\r
1974 #define ADC_SQR2_SQ8_Msk               (0x1FUL << ADC_SQR2_SQ8_Pos)            /*!< 0x007C0000 */\r
1975 #define ADC_SQR2_SQ8                   ADC_SQR2_SQ8_Msk                        /*!< ADC group regular sequencer rank 8 */\r
1976 #define ADC_SQR2_SQ8_0                 (0x01UL << ADC_SQR2_SQ8_Pos)            /*!< 0x00040000 */\r
1977 #define ADC_SQR2_SQ8_1                 (0x02UL << ADC_SQR2_SQ8_Pos)            /*!< 0x00080000 */\r
1978 #define ADC_SQR2_SQ8_2                 (0x04UL << ADC_SQR2_SQ8_Pos)            /*!< 0x00100000 */\r
1979 #define ADC_SQR2_SQ8_3                 (0x08UL << ADC_SQR2_SQ8_Pos)            /*!< 0x00200000 */\r
1980 #define ADC_SQR2_SQ8_4                 (0x10UL << ADC_SQR2_SQ8_Pos)            /*!< 0x00400000 */\r
1981 \r
1982 #define ADC_SQR2_SQ9_Pos               (24U)\r
1983 #define ADC_SQR2_SQ9_Msk               (0x1FUL << ADC_SQR2_SQ9_Pos)            /*!< 0x1F000000 */\r
1984 #define ADC_SQR2_SQ9                   ADC_SQR2_SQ9_Msk                        /*!< ADC group regular sequencer rank 9 */\r
1985 #define ADC_SQR2_SQ9_0                 (0x01UL << ADC_SQR2_SQ9_Pos)            /*!< 0x01000000 */\r
1986 #define ADC_SQR2_SQ9_1                 (0x02UL << ADC_SQR2_SQ9_Pos)            /*!< 0x02000000 */\r
1987 #define ADC_SQR2_SQ9_2                 (0x04UL << ADC_SQR2_SQ9_Pos)            /*!< 0x04000000 */\r
1988 #define ADC_SQR2_SQ9_3                 (0x08UL << ADC_SQR2_SQ9_Pos)            /*!< 0x08000000 */\r
1989 #define ADC_SQR2_SQ9_4                 (0x10UL << ADC_SQR2_SQ9_Pos)            /*!< 0x10000000 */\r
1990 \r
1991 /********************  Bit definition for ADC_SQR3 register  ******************/\r
1992 #define ADC_SQR3_SQ10_Pos              (0U)\r
1993 #define ADC_SQR3_SQ10_Msk              (0x1FUL << ADC_SQR3_SQ10_Pos)           /*!< 0x0000001F */\r
1994 #define ADC_SQR3_SQ10                  ADC_SQR3_SQ10_Msk                       /*!< ADC group regular sequencer rank 10 */\r
1995 #define ADC_SQR3_SQ10_0                (0x01UL << ADC_SQR3_SQ10_Pos)           /*!< 0x00000001 */\r
1996 #define ADC_SQR3_SQ10_1                (0x02UL << ADC_SQR3_SQ10_Pos)           /*!< 0x00000002 */\r
1997 #define ADC_SQR3_SQ10_2                (0x04UL << ADC_SQR3_SQ10_Pos)           /*!< 0x00000004 */\r
1998 #define ADC_SQR3_SQ10_3                (0x08UL << ADC_SQR3_SQ10_Pos)           /*!< 0x00000008 */\r
1999 #define ADC_SQR3_SQ10_4                (0x10UL << ADC_SQR3_SQ10_Pos)           /*!< 0x00000010 */\r
2000 \r
2001 #define ADC_SQR3_SQ11_Pos              (6U)\r
2002 #define ADC_SQR3_SQ11_Msk              (0x1FUL << ADC_SQR3_SQ11_Pos)           /*!< 0x000007C0 */\r
2003 #define ADC_SQR3_SQ11                  ADC_SQR3_SQ11_Msk                       /*!< ADC group regular sequencer rank 11 */\r
2004 #define ADC_SQR3_SQ11_0                (0x01UL << ADC_SQR3_SQ11_Pos)           /*!< 0x00000040 */\r
2005 #define ADC_SQR3_SQ11_1                (0x02UL << ADC_SQR3_SQ11_Pos)           /*!< 0x00000080 */\r
2006 #define ADC_SQR3_SQ11_2                (0x04UL << ADC_SQR3_SQ11_Pos)           /*!< 0x00000100 */\r
2007 #define ADC_SQR3_SQ11_3                (0x08UL << ADC_SQR3_SQ11_Pos)           /*!< 0x00000200 */\r
2008 #define ADC_SQR3_SQ11_4                (0x10UL << ADC_SQR3_SQ11_Pos)           /*!< 0x00000400 */\r
2009 \r
2010 #define ADC_SQR3_SQ12_Pos              (12U)\r
2011 #define ADC_SQR3_SQ12_Msk              (0x1FUL << ADC_SQR3_SQ12_Pos)           /*!< 0x0001F000 */\r
2012 #define ADC_SQR3_SQ12                  ADC_SQR3_SQ12_Msk                       /*!< ADC group regular sequencer rank 12 */\r
2013 #define ADC_SQR3_SQ12_0                (0x01UL << ADC_SQR3_SQ12_Pos)           /*!< 0x00001000 */\r
2014 #define ADC_SQR3_SQ12_1                (0x02UL << ADC_SQR3_SQ12_Pos)           /*!< 0x00002000 */\r
2015 #define ADC_SQR3_SQ12_2                (0x04UL << ADC_SQR3_SQ12_Pos)           /*!< 0x00004000 */\r
2016 #define ADC_SQR3_SQ12_3                (0x08UL << ADC_SQR3_SQ12_Pos)           /*!< 0x00008000 */\r
2017 #define ADC_SQR3_SQ12_4                (0x10UL << ADC_SQR3_SQ12_Pos)           /*!< 0x00010000 */\r
2018 \r
2019 #define ADC_SQR3_SQ13_Pos              (18U)\r
2020 #define ADC_SQR3_SQ13_Msk              (0x1FUL << ADC_SQR3_SQ13_Pos)           /*!< 0x007C0000 */\r
2021 #define ADC_SQR3_SQ13                  ADC_SQR3_SQ13_Msk                       /*!< ADC group regular sequencer rank 13 */\r
2022 #define ADC_SQR3_SQ13_0                (0x01UL << ADC_SQR3_SQ13_Pos)           /*!< 0x00040000 */\r
2023 #define ADC_SQR3_SQ13_1                (0x02UL << ADC_SQR3_SQ13_Pos)           /*!< 0x00080000 */\r
2024 #define ADC_SQR3_SQ13_2                (0x04UL << ADC_SQR3_SQ13_Pos)           /*!< 0x00100000 */\r
2025 #define ADC_SQR3_SQ13_3                (0x08UL << ADC_SQR3_SQ13_Pos)           /*!< 0x00200000 */\r
2026 #define ADC_SQR3_SQ13_4                (0x10UL << ADC_SQR3_SQ13_Pos)           /*!< 0x00400000 */\r
2027 \r
2028 #define ADC_SQR3_SQ14_Pos              (24U)\r
2029 #define ADC_SQR3_SQ14_Msk              (0x1FUL << ADC_SQR3_SQ14_Pos)           /*!< 0x1F000000 */\r
2030 #define ADC_SQR3_SQ14                  ADC_SQR3_SQ14_Msk                       /*!< ADC group regular sequencer rank 14 */\r
2031 #define ADC_SQR3_SQ14_0                (0x01UL << ADC_SQR3_SQ14_Pos)           /*!< 0x01000000 */\r
2032 #define ADC_SQR3_SQ14_1                (0x02UL << ADC_SQR3_SQ14_Pos)           /*!< 0x02000000 */\r
2033 #define ADC_SQR3_SQ14_2                (0x04UL << ADC_SQR3_SQ14_Pos)           /*!< 0x04000000 */\r
2034 #define ADC_SQR3_SQ14_3                (0x08UL << ADC_SQR3_SQ14_Pos)           /*!< 0x08000000 */\r
2035 #define ADC_SQR3_SQ14_4                (0x10UL << ADC_SQR3_SQ14_Pos)           /*!< 0x10000000 */\r
2036 \r
2037 /********************  Bit definition for ADC_SQR4 register  ******************/\r
2038 #define ADC_SQR4_SQ15_Pos              (0U)\r
2039 #define ADC_SQR4_SQ15_Msk              (0x1FUL << ADC_SQR4_SQ15_Pos)           /*!< 0x0000001F */\r
2040 #define ADC_SQR4_SQ15                  ADC_SQR4_SQ15_Msk                       /*!< ADC group regular sequencer rank 15 */\r
2041 #define ADC_SQR4_SQ15_0                (0x01UL << ADC_SQR4_SQ15_Pos)           /*!< 0x00000001 */\r
2042 #define ADC_SQR4_SQ15_1                (0x02UL << ADC_SQR4_SQ15_Pos)           /*!< 0x00000002 */\r
2043 #define ADC_SQR4_SQ15_2                (0x04UL << ADC_SQR4_SQ15_Pos)           /*!< 0x00000004 */\r
2044 #define ADC_SQR4_SQ15_3                (0x08UL << ADC_SQR4_SQ15_Pos)           /*!< 0x00000008 */\r
2045 #define ADC_SQR4_SQ15_4                (0x10UL << ADC_SQR4_SQ15_Pos)           /*!< 0x00000010 */\r
2046 \r
2047 #define ADC_SQR4_SQ16_Pos              (6U)\r
2048 #define ADC_SQR4_SQ16_Msk              (0x1FUL << ADC_SQR4_SQ16_Pos)           /*!< 0x000007C0 */\r
2049 #define ADC_SQR4_SQ16                  ADC_SQR4_SQ16_Msk                       /*!< ADC group regular sequencer rank 16 */\r
2050 #define ADC_SQR4_SQ16_0                (0x01UL << ADC_SQR4_SQ16_Pos)           /*!< 0x00000040 */\r
2051 #define ADC_SQR4_SQ16_1                (0x02UL << ADC_SQR4_SQ16_Pos)           /*!< 0x00000080 */\r
2052 #define ADC_SQR4_SQ16_2                (0x04UL << ADC_SQR4_SQ16_Pos)           /*!< 0x00000100 */\r
2053 #define ADC_SQR4_SQ16_3                (0x08UL << ADC_SQR4_SQ16_Pos)           /*!< 0x00000200 */\r
2054 #define ADC_SQR4_SQ16_4                (0x10UL << ADC_SQR4_SQ16_Pos)           /*!< 0x00000400 */\r
2055 \r
2056 /********************  Bit definition for ADC_DR register  ********************/\r
2057 #define ADC_DR_RDATA_Pos               (0U)\r
2058 #define ADC_DR_RDATA_Msk               (0xFFFFUL << ADC_DR_RDATA_Pos)          /*!< 0x0000FFFF */\r
2059 #define ADC_DR_RDATA                   ADC_DR_RDATA_Msk                        /*!< ADC group regular conversion data */\r
2060 #define ADC_DR_RDATA_0                 (0x0001UL << ADC_DR_RDATA_Pos)          /*!< 0x00000001 */\r
2061 #define ADC_DR_RDATA_1                 (0x0002UL << ADC_DR_RDATA_Pos)          /*!< 0x00000002 */\r
2062 #define ADC_DR_RDATA_2                 (0x0004UL << ADC_DR_RDATA_Pos)          /*!< 0x00000004 */\r
2063 #define ADC_DR_RDATA_3                 (0x0008UL << ADC_DR_RDATA_Pos)          /*!< 0x00000008 */\r
2064 #define ADC_DR_RDATA_4                 (0x0010UL << ADC_DR_RDATA_Pos)          /*!< 0x00000010 */\r
2065 #define ADC_DR_RDATA_5                 (0x0020UL << ADC_DR_RDATA_Pos)          /*!< 0x00000020 */\r
2066 #define ADC_DR_RDATA_6                 (0x0040UL << ADC_DR_RDATA_Pos)          /*!< 0x00000040 */\r
2067 #define ADC_DR_RDATA_7                 (0x0080UL << ADC_DR_RDATA_Pos)          /*!< 0x00000080 */\r
2068 #define ADC_DR_RDATA_8                 (0x0100UL << ADC_DR_RDATA_Pos)          /*!< 0x00000100 */\r
2069 #define ADC_DR_RDATA_9                 (0x0200UL << ADC_DR_RDATA_Pos)          /*!< 0x00000200 */\r
2070 #define ADC_DR_RDATA_10                (0x0400UL << ADC_DR_RDATA_Pos)          /*!< 0x00000400 */\r
2071 #define ADC_DR_RDATA_11                (0x0800UL << ADC_DR_RDATA_Pos)          /*!< 0x00000800 */\r
2072 #define ADC_DR_RDATA_12                (0x1000UL << ADC_DR_RDATA_Pos)          /*!< 0x00001000 */\r
2073 #define ADC_DR_RDATA_13                (0x2000UL << ADC_DR_RDATA_Pos)          /*!< 0x00002000 */\r
2074 #define ADC_DR_RDATA_14                (0x4000UL << ADC_DR_RDATA_Pos)          /*!< 0x00004000 */\r
2075 #define ADC_DR_RDATA_15                (0x8000UL << ADC_DR_RDATA_Pos)          /*!< 0x00008000 */\r
2076 \r
2077 /********************  Bit definition for ADC_JSQR register  ******************/\r
2078 #define ADC_JSQR_JL_Pos                (0U)\r
2079 #define ADC_JSQR_JL_Msk                (0x3UL << ADC_JSQR_JL_Pos)              /*!< 0x00000003 */\r
2080 #define ADC_JSQR_JL                    ADC_JSQR_JL_Msk                         /*!< ADC group injected sequencer scan length */\r
2081 #define ADC_JSQR_JL_0                  (0x1UL << ADC_JSQR_JL_Pos)              /*!< 0x00000001 */\r
2082 #define ADC_JSQR_JL_1                  (0x2UL << ADC_JSQR_JL_Pos)              /*!< 0x00000002 */\r
2083 \r
2084 #define ADC_JSQR_JEXTSEL_Pos           (2U)\r
2085 #define ADC_JSQR_JEXTSEL_Msk           (0xFUL << ADC_JSQR_JEXTSEL_Pos)         /*!< 0x0000003C */\r
2086 #define ADC_JSQR_JEXTSEL               ADC_JSQR_JEXTSEL_Msk                    /*!< ADC group injected external trigger source */\r
2087 #define ADC_JSQR_JEXTSEL_0             (0x1UL << ADC_JSQR_JEXTSEL_Pos)         /*!< 0x00000004 */\r
2088 #define ADC_JSQR_JEXTSEL_1             (0x2UL << ADC_JSQR_JEXTSEL_Pos)         /*!< 0x00000008 */\r
2089 #define ADC_JSQR_JEXTSEL_2             (0x4UL << ADC_JSQR_JEXTSEL_Pos)         /*!< 0x00000010 */\r
2090 #define ADC_JSQR_JEXTSEL_3             (0x8UL << ADC_JSQR_JEXTSEL_Pos)         /*!< 0x00000020 */\r
2091 \r
2092 #define ADC_JSQR_JEXTEN_Pos            (6U)\r
2093 #define ADC_JSQR_JEXTEN_Msk            (0x3UL << ADC_JSQR_JEXTEN_Pos)          /*!< 0x000000C0 */\r
2094 #define ADC_JSQR_JEXTEN                ADC_JSQR_JEXTEN_Msk                     /*!< ADC group injected external trigger polarity */\r
2095 #define ADC_JSQR_JEXTEN_0              (0x1UL << ADC_JSQR_JEXTEN_Pos)          /*!< 0x00000040 */\r
2096 #define ADC_JSQR_JEXTEN_1              (0x2UL << ADC_JSQR_JEXTEN_Pos)          /*!< 0x00000080 */\r
2097 \r
2098 #define ADC_JSQR_JSQ1_Pos              (8U)\r
2099 #define ADC_JSQR_JSQ1_Msk              (0x1FUL << ADC_JSQR_JSQ1_Pos)           /*!< 0x00001F00 */\r
2100 #define ADC_JSQR_JSQ1                  ADC_JSQR_JSQ1_Msk                       /*!< ADC group injected sequencer rank 1 */\r
2101 #define ADC_JSQR_JSQ1_0                (0x01UL << ADC_JSQR_JSQ1_Pos)           /*!< 0x00000100 */\r
2102 #define ADC_JSQR_JSQ1_1                (0x02UL << ADC_JSQR_JSQ1_Pos)           /*!< 0x00000200 */\r
2103 #define ADC_JSQR_JSQ1_2                (0x04UL << ADC_JSQR_JSQ1_Pos)           /*!< 0x00000400 */\r
2104 #define ADC_JSQR_JSQ1_3                (0x08UL << ADC_JSQR_JSQ1_Pos)           /*!< 0x00000800 */\r
2105 #define ADC_JSQR_JSQ1_4                (0x10UL << ADC_JSQR_JSQ1_Pos)           /*!< 0x00001000 */\r
2106 \r
2107 #define ADC_JSQR_JSQ2_Pos              (14U)\r
2108 #define ADC_JSQR_JSQ2_Msk              (0x1FUL << ADC_JSQR_JSQ2_Pos)           /*!< 0x0007C000 */\r
2109 #define ADC_JSQR_JSQ2                  ADC_JSQR_JSQ2_Msk                       /*!< ADC group injected sequencer rank 2 */\r
2110 #define ADC_JSQR_JSQ2_0                (0x01UL << ADC_JSQR_JSQ2_Pos)           /*!< 0x00004000 */\r
2111 #define ADC_JSQR_JSQ2_1                (0x02UL << ADC_JSQR_JSQ2_Pos)           /*!< 0x00008000 */\r
2112 #define ADC_JSQR_JSQ2_2                (0x04UL << ADC_JSQR_JSQ2_Pos)           /*!< 0x00010000 */\r
2113 #define ADC_JSQR_JSQ2_3                (0x08UL << ADC_JSQR_JSQ2_Pos)           /*!< 0x00020000 */\r
2114 #define ADC_JSQR_JSQ2_4                (0x10UL << ADC_JSQR_JSQ2_Pos)           /*!< 0x00040000 */\r
2115 \r
2116 #define ADC_JSQR_JSQ3_Pos              (20U)\r
2117 #define ADC_JSQR_JSQ3_Msk              (0x1FUL << ADC_JSQR_JSQ3_Pos)           /*!< 0x01F00000 */\r
2118 #define ADC_JSQR_JSQ3                  ADC_JSQR_JSQ3_Msk                       /*!< ADC group injected sequencer rank 3 */\r
2119 #define ADC_JSQR_JSQ3_0                (0x01UL << ADC_JSQR_JSQ3_Pos)           /*!< 0x00100000 */\r
2120 #define ADC_JSQR_JSQ3_1                (0x02UL << ADC_JSQR_JSQ3_Pos)           /*!< 0x00200000 */\r
2121 #define ADC_JSQR_JSQ3_2                (0x04UL << ADC_JSQR_JSQ3_Pos)           /*!< 0x00400000 */\r
2122 #define ADC_JSQR_JSQ3_3                (0x08UL << ADC_JSQR_JSQ3_Pos)           /*!< 0x00800000 */\r
2123 #define ADC_JSQR_JSQ3_4                (0x10UL << ADC_JSQR_JSQ3_Pos)           /*!< 0x01000000 */\r
2124 \r
2125 #define ADC_JSQR_JSQ4_Pos              (26U)\r
2126 #define ADC_JSQR_JSQ4_Msk              (0x1FUL << ADC_JSQR_JSQ4_Pos)           /*!< 0x7C000000 */\r
2127 #define ADC_JSQR_JSQ4                  ADC_JSQR_JSQ4_Msk                       /*!< ADC group injected sequencer rank 4 */\r
2128 #define ADC_JSQR_JSQ4_0                (0x01UL << ADC_JSQR_JSQ4_Pos)           /*!< 0x04000000 */\r
2129 #define ADC_JSQR_JSQ4_1                (0x02UL << ADC_JSQR_JSQ4_Pos)           /*!< 0x08000000 */\r
2130 #define ADC_JSQR_JSQ4_2                (0x04UL << ADC_JSQR_JSQ4_Pos)           /*!< 0x10000000 */\r
2131 #define ADC_JSQR_JSQ4_3                (0x08UL << ADC_JSQR_JSQ4_Pos)           /*!< 0x20000000 */\r
2132 #define ADC_JSQR_JSQ4_4                (0x10UL << ADC_JSQR_JSQ4_Pos)           /*!< 0x40000000 */\r
2133 \r
2134 /********************  Bit definition for ADC_OFR1 register  ******************/\r
2135 #define ADC_OFR1_OFFSET1_Pos           (0U)\r
2136 #define ADC_OFR1_OFFSET1_Msk           (0xFFFUL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000FFF */\r
2137 #define ADC_OFR1_OFFSET1               ADC_OFR1_OFFSET1_Msk                    /*!< ADC offset number 1 offset level */\r
2138 #define ADC_OFR1_OFFSET1_0             (0x001UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000001 */\r
2139 #define ADC_OFR1_OFFSET1_1             (0x002UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000002 */\r
2140 #define ADC_OFR1_OFFSET1_2             (0x004UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000004 */\r
2141 #define ADC_OFR1_OFFSET1_3             (0x008UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000008 */\r
2142 #define ADC_OFR1_OFFSET1_4             (0x010UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000010 */\r
2143 #define ADC_OFR1_OFFSET1_5             (0x020UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000020 */\r
2144 #define ADC_OFR1_OFFSET1_6             (0x040UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000040 */\r
2145 #define ADC_OFR1_OFFSET1_7             (0x080UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000080 */\r
2146 #define ADC_OFR1_OFFSET1_8             (0x100UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000100 */\r
2147 #define ADC_OFR1_OFFSET1_9             (0x200UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000200 */\r
2148 #define ADC_OFR1_OFFSET1_10            (0x400UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000400 */\r
2149 #define ADC_OFR1_OFFSET1_11            (0x800UL << ADC_OFR1_OFFSET1_Pos)       /*!< 0x00000800 */\r
2150 \r
2151 #define ADC_OFR1_OFFSET1_CH_Pos        (26U)\r
2152 #define ADC_OFR1_OFFSET1_CH_Msk        (0x1FUL << ADC_OFR1_OFFSET1_CH_Pos)     /*!< 0x7C000000 */\r
2153 #define ADC_OFR1_OFFSET1_CH            ADC_OFR1_OFFSET1_CH_Msk                 /*!< ADC offset number 1 channel selection */\r
2154 #define ADC_OFR1_OFFSET1_CH_0          (0x01UL << ADC_OFR1_OFFSET1_CH_Pos)     /*!< 0x04000000 */\r
2155 #define ADC_OFR1_OFFSET1_CH_1          (0x02UL << ADC_OFR1_OFFSET1_CH_Pos)     /*!< 0x08000000 */\r
2156 #define ADC_OFR1_OFFSET1_CH_2          (0x04UL << ADC_OFR1_OFFSET1_CH_Pos)     /*!< 0x10000000 */\r
2157 #define ADC_OFR1_OFFSET1_CH_3          (0x08UL << ADC_OFR1_OFFSET1_CH_Pos)     /*!< 0x20000000 */\r
2158 #define ADC_OFR1_OFFSET1_CH_4          (0x10UL << ADC_OFR1_OFFSET1_CH_Pos)     /*!< 0x40000000 */\r
2159 \r
2160 #define ADC_OFR1_OFFSET1_EN_Pos        (31U)\r
2161 #define ADC_OFR1_OFFSET1_EN_Msk        (0x1UL << ADC_OFR1_OFFSET1_EN_Pos)      /*!< 0x80000000 */\r
2162 #define ADC_OFR1_OFFSET1_EN            ADC_OFR1_OFFSET1_EN_Msk                 /*!< ADC offset number 1 enable */\r
2163 \r
2164 /********************  Bit definition for ADC_OFR2 register  ******************/\r
2165 #define ADC_OFR2_OFFSET2_Pos           (0U)\r
2166 #define ADC_OFR2_OFFSET2_Msk           (0xFFFUL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000FFF */\r
2167 #define ADC_OFR2_OFFSET2               ADC_OFR2_OFFSET2_Msk                    /*!< ADC offset number 2 offset level */\r
2168 #define ADC_OFR2_OFFSET2_0             (0x001UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000001 */\r
2169 #define ADC_OFR2_OFFSET2_1             (0x002UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000002 */\r
2170 #define ADC_OFR2_OFFSET2_2             (0x004UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000004 */\r
2171 #define ADC_OFR2_OFFSET2_3             (0x008UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000008 */\r
2172 #define ADC_OFR2_OFFSET2_4             (0x010UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000010 */\r
2173 #define ADC_OFR2_OFFSET2_5             (0x020UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000020 */\r
2174 #define ADC_OFR2_OFFSET2_6             (0x040UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000040 */\r
2175 #define ADC_OFR2_OFFSET2_7             (0x080UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000080 */\r
2176 #define ADC_OFR2_OFFSET2_8             (0x100UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000100 */\r
2177 #define ADC_OFR2_OFFSET2_9             (0x200UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000200 */\r
2178 #define ADC_OFR2_OFFSET2_10            (0x400UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000400 */\r
2179 #define ADC_OFR2_OFFSET2_11            (0x800UL << ADC_OFR2_OFFSET2_Pos)       /*!< 0x00000800 */\r
2180 \r
2181 #define ADC_OFR2_OFFSET2_CH_Pos        (26U)\r
2182 #define ADC_OFR2_OFFSET2_CH_Msk        (0x1FUL << ADC_OFR2_OFFSET2_CH_Pos)     /*!< 0x7C000000 */\r
2183 #define ADC_OFR2_OFFSET2_CH            ADC_OFR2_OFFSET2_CH_Msk                 /*!< ADC offset number 2 channel selection */\r
2184 #define ADC_OFR2_OFFSET2_CH_0          (0x01UL << ADC_OFR2_OFFSET2_CH_Pos)     /*!< 0x04000000 */\r
2185 #define ADC_OFR2_OFFSET2_CH_1          (0x02UL << ADC_OFR2_OFFSET2_CH_Pos)     /*!< 0x08000000 */\r
2186 #define ADC_OFR2_OFFSET2_CH_2          (0x04UL << ADC_OFR2_OFFSET2_CH_Pos)     /*!< 0x10000000 */\r
2187 #define ADC_OFR2_OFFSET2_CH_3          (0x08UL << ADC_OFR2_OFFSET2_CH_Pos)     /*!< 0x20000000 */\r
2188 #define ADC_OFR2_OFFSET2_CH_4          (0x10UL << ADC_OFR2_OFFSET2_CH_Pos)     /*!< 0x40000000 */\r
2189 \r
2190 #define ADC_OFR2_OFFSET2_EN_Pos        (31U)\r
2191 #define ADC_OFR2_OFFSET2_EN_Msk        (0x1UL << ADC_OFR2_OFFSET2_EN_Pos)      /*!< 0x80000000 */\r
2192 #define ADC_OFR2_OFFSET2_EN            ADC_OFR2_OFFSET2_EN_Msk                 /*!< ADC offset number 2 enable */\r
2193 \r
2194 /********************  Bit definition for ADC_OFR3 register  ******************/\r
2195 #define ADC_OFR3_OFFSET3_Pos           (0U)\r
2196 #define ADC_OFR3_OFFSET3_Msk           (0xFFFUL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000FFF */\r
2197 #define ADC_OFR3_OFFSET3               ADC_OFR3_OFFSET3_Msk                    /*!< ADC offset number 3 offset level */\r
2198 #define ADC_OFR3_OFFSET3_0             (0x001UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000001 */\r
2199 #define ADC_OFR3_OFFSET3_1             (0x002UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000002 */\r
2200 #define ADC_OFR3_OFFSET3_2             (0x004UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000004 */\r
2201 #define ADC_OFR3_OFFSET3_3             (0x008UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000008 */\r
2202 #define ADC_OFR3_OFFSET3_4             (0x010UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000010 */\r
2203 #define ADC_OFR3_OFFSET3_5             (0x020UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000020 */\r
2204 #define ADC_OFR3_OFFSET3_6             (0x040UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000040 */\r
2205 #define ADC_OFR3_OFFSET3_7             (0x080UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000080 */\r
2206 #define ADC_OFR3_OFFSET3_8             (0x100UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000100 */\r
2207 #define ADC_OFR3_OFFSET3_9             (0x200UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000200 */\r
2208 #define ADC_OFR3_OFFSET3_10            (0x400UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000400 */\r
2209 #define ADC_OFR3_OFFSET3_11            (0x800UL << ADC_OFR3_OFFSET3_Pos)       /*!< 0x00000800 */\r
2210 \r
2211 #define ADC_OFR3_OFFSET3_CH_Pos        (26U)\r
2212 #define ADC_OFR3_OFFSET3_CH_Msk        (0x1FUL << ADC_OFR3_OFFSET3_CH_Pos)     /*!< 0x7C000000 */\r
2213 #define ADC_OFR3_OFFSET3_CH            ADC_OFR3_OFFSET3_CH_Msk                 /*!< ADC offset number 3 channel selection */\r
2214 #define ADC_OFR3_OFFSET3_CH_0          (0x01UL << ADC_OFR3_OFFSET3_CH_Pos)     /*!< 0x04000000 */\r
2215 #define ADC_OFR3_OFFSET3_CH_1          (0x02UL << ADC_OFR3_OFFSET3_CH_Pos)     /*!< 0x08000000 */\r
2216 #define ADC_OFR3_OFFSET3_CH_2          (0x04UL << ADC_OFR3_OFFSET3_CH_Pos)     /*!< 0x10000000 */\r
2217 #define ADC_OFR3_OFFSET3_CH_3          (0x08UL << ADC_OFR3_OFFSET3_CH_Pos)     /*!< 0x20000000 */\r
2218 #define ADC_OFR3_OFFSET3_CH_4          (0x10UL << ADC_OFR3_OFFSET3_CH_Pos)     /*!< 0x40000000 */\r
2219 \r
2220 #define ADC_OFR3_OFFSET3_EN_Pos        (31U)\r
2221 #define ADC_OFR3_OFFSET3_EN_Msk        (0x1UL << ADC_OFR3_OFFSET3_EN_Pos)      /*!< 0x80000000 */\r
2222 #define ADC_OFR3_OFFSET3_EN            ADC_OFR3_OFFSET3_EN_Msk                 /*!< ADC offset number 3 enable */\r
2223 \r
2224 /********************  Bit definition for ADC_OFR4 register  ******************/\r
2225 #define ADC_OFR4_OFFSET4_Pos           (0U)\r
2226 #define ADC_OFR4_OFFSET4_Msk           (0xFFFUL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000FFF */\r
2227 #define ADC_OFR4_OFFSET4               ADC_OFR4_OFFSET4_Msk                    /*!< ADC offset number 4 offset level */\r
2228 #define ADC_OFR4_OFFSET4_0             (0x001UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000001 */\r
2229 #define ADC_OFR4_OFFSET4_1             (0x002UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000002 */\r
2230 #define ADC_OFR4_OFFSET4_2             (0x004UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000004 */\r
2231 #define ADC_OFR4_OFFSET4_3             (0x008UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000008 */\r
2232 #define ADC_OFR4_OFFSET4_4             (0x010UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000010 */\r
2233 #define ADC_OFR4_OFFSET4_5             (0x020UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000020 */\r
2234 #define ADC_OFR4_OFFSET4_6             (0x040UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000040 */\r
2235 #define ADC_OFR4_OFFSET4_7             (0x080UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000080 */\r
2236 #define ADC_OFR4_OFFSET4_8             (0x100UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000100 */\r
2237 #define ADC_OFR4_OFFSET4_9             (0x200UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000200 */\r
2238 #define ADC_OFR4_OFFSET4_10            (0x400UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000400 */\r
2239 #define ADC_OFR4_OFFSET4_11            (0x800UL << ADC_OFR4_OFFSET4_Pos)       /*!< 0x00000800 */\r
2240 \r
2241 #define ADC_OFR4_OFFSET4_CH_Pos        (26U)\r
2242 #define ADC_OFR4_OFFSET4_CH_Msk        (0x1FUL << ADC_OFR4_OFFSET4_CH_Pos)     /*!< 0x7C000000 */\r
2243 #define ADC_OFR4_OFFSET4_CH            ADC_OFR4_OFFSET4_CH_Msk                 /*!< ADC offset number 4 channel selection */\r
2244 #define ADC_OFR4_OFFSET4_CH_0          (0x01UL << ADC_OFR4_OFFSET4_CH_Pos)     /*!< 0x04000000 */\r
2245 #define ADC_OFR4_OFFSET4_CH_1          (0x02UL << ADC_OFR4_OFFSET4_CH_Pos)     /*!< 0x08000000 */\r
2246 #define ADC_OFR4_OFFSET4_CH_2          (0x04UL << ADC_OFR4_OFFSET4_CH_Pos)     /*!< 0x10000000 */\r
2247 #define ADC_OFR4_OFFSET4_CH_3          (0x08UL << ADC_OFR4_OFFSET4_CH_Pos)     /*!< 0x20000000 */\r
2248 #define ADC_OFR4_OFFSET4_CH_4          (0x10UL << ADC_OFR4_OFFSET4_CH_Pos)     /*!< 0x40000000 */\r
2249 \r
2250 #define ADC_OFR4_OFFSET4_EN_Pos        (31U)\r
2251 #define ADC_OFR4_OFFSET4_EN_Msk        (0x1UL << ADC_OFR4_OFFSET4_EN_Pos)      /*!< 0x80000000 */\r
2252 #define ADC_OFR4_OFFSET4_EN            ADC_OFR4_OFFSET4_EN_Msk                 /*!< ADC offset number 4 enable */\r
2253 \r
2254 /********************  Bit definition for ADC_JDR1 register  ******************/\r
2255 #define ADC_JDR1_JDATA_Pos             (0U)\r
2256 #define ADC_JDR1_JDATA_Msk             (0xFFFFUL << ADC_JDR1_JDATA_Pos)        /*!< 0x0000FFFF */\r
2257 #define ADC_JDR1_JDATA                 ADC_JDR1_JDATA_Msk                      /*!< ADC group injected sequencer rank 1 conversion data */\r
2258 #define ADC_JDR1_JDATA_0               (0x0001UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000001 */\r
2259 #define ADC_JDR1_JDATA_1               (0x0002UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000002 */\r
2260 #define ADC_JDR1_JDATA_2               (0x0004UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000004 */\r
2261 #define ADC_JDR1_JDATA_3               (0x0008UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000008 */\r
2262 #define ADC_JDR1_JDATA_4               (0x0010UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000010 */\r
2263 #define ADC_JDR1_JDATA_5               (0x0020UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000020 */\r
2264 #define ADC_JDR1_JDATA_6               (0x0040UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000040 */\r
2265 #define ADC_JDR1_JDATA_7               (0x0080UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000080 */\r
2266 #define ADC_JDR1_JDATA_8               (0x0100UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000100 */\r
2267 #define ADC_JDR1_JDATA_9               (0x0200UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000200 */\r
2268 #define ADC_JDR1_JDATA_10              (0x0400UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000400 */\r
2269 #define ADC_JDR1_JDATA_11              (0x0800UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00000800 */\r
2270 #define ADC_JDR1_JDATA_12              (0x1000UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00001000 */\r
2271 #define ADC_JDR1_JDATA_13              (0x2000UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00002000 */\r
2272 #define ADC_JDR1_JDATA_14              (0x4000UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00004000 */\r
2273 #define ADC_JDR1_JDATA_15              (0x8000UL << ADC_JDR1_JDATA_Pos)        /*!< 0x00008000 */\r
2274 \r
2275 /********************  Bit definition for ADC_JDR2 register  ******************/\r
2276 #define ADC_JDR2_JDATA_Pos             (0U)\r
2277 #define ADC_JDR2_JDATA_Msk             (0xFFFFUL << ADC_JDR2_JDATA_Pos)        /*!< 0x0000FFFF */\r
2278 #define ADC_JDR2_JDATA                 ADC_JDR2_JDATA_Msk                      /*!< ADC group injected sequencer rank 2 conversion data */\r
2279 #define ADC_JDR2_JDATA_0               (0x0001UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000001 */\r
2280 #define ADC_JDR2_JDATA_1               (0x0002UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000002 */\r
2281 #define ADC_JDR2_JDATA_2               (0x0004UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000004 */\r
2282 #define ADC_JDR2_JDATA_3               (0x0008UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000008 */\r
2283 #define ADC_JDR2_JDATA_4               (0x0010UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000010 */\r
2284 #define ADC_JDR2_JDATA_5               (0x0020UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000020 */\r
2285 #define ADC_JDR2_JDATA_6               (0x0040UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000040 */\r
2286 #define ADC_JDR2_JDATA_7               (0x0080UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000080 */\r
2287 #define ADC_JDR2_JDATA_8               (0x0100UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000100 */\r
2288 #define ADC_JDR2_JDATA_9               (0x0200UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000200 */\r
2289 #define ADC_JDR2_JDATA_10              (0x0400UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000400 */\r
2290 #define ADC_JDR2_JDATA_11              (0x0800UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00000800 */\r
2291 #define ADC_JDR2_JDATA_12              (0x1000UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00001000 */\r
2292 #define ADC_JDR2_JDATA_13              (0x2000UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00002000 */\r
2293 #define ADC_JDR2_JDATA_14              (0x4000UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00004000 */\r
2294 #define ADC_JDR2_JDATA_15              (0x8000UL << ADC_JDR2_JDATA_Pos)        /*!< 0x00008000 */\r
2295 \r
2296 /********************  Bit definition for ADC_JDR3 register  ******************/\r
2297 #define ADC_JDR3_JDATA_Pos             (0U)\r
2298 #define ADC_JDR3_JDATA_Msk             (0xFFFFUL << ADC_JDR3_JDATA_Pos)        /*!< 0x0000FFFF */\r
2299 #define ADC_JDR3_JDATA                 ADC_JDR3_JDATA_Msk                      /*!< ADC group injected sequencer rank 3 conversion data */\r
2300 #define ADC_JDR3_JDATA_0               (0x0001UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000001 */\r
2301 #define ADC_JDR3_JDATA_1               (0x0002UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000002 */\r
2302 #define ADC_JDR3_JDATA_2               (0x0004UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000004 */\r
2303 #define ADC_JDR3_JDATA_3               (0x0008UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000008 */\r
2304 #define ADC_JDR3_JDATA_4               (0x0010UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000010 */\r
2305 #define ADC_JDR3_JDATA_5               (0x0020UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000020 */\r
2306 #define ADC_JDR3_JDATA_6               (0x0040UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000040 */\r
2307 #define ADC_JDR3_JDATA_7               (0x0080UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000080 */\r
2308 #define ADC_JDR3_JDATA_8               (0x0100UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000100 */\r
2309 #define ADC_JDR3_JDATA_9               (0x0200UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000200 */\r
2310 #define ADC_JDR3_JDATA_10              (0x0400UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000400 */\r
2311 #define ADC_JDR3_JDATA_11              (0x0800UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00000800 */\r
2312 #define ADC_JDR3_JDATA_12              (0x1000UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00001000 */\r
2313 #define ADC_JDR3_JDATA_13              (0x2000UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00002000 */\r
2314 #define ADC_JDR3_JDATA_14              (0x4000UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00004000 */\r
2315 #define ADC_JDR3_JDATA_15              (0x8000UL << ADC_JDR3_JDATA_Pos)        /*!< 0x00008000 */\r
2316 \r
2317 /********************  Bit definition for ADC_JDR4 register  ******************/\r
2318 #define ADC_JDR4_JDATA_Pos             (0U)\r
2319 #define ADC_JDR4_JDATA_Msk             (0xFFFFUL << ADC_JDR4_JDATA_Pos)        /*!< 0x0000FFFF */\r
2320 #define ADC_JDR4_JDATA                 ADC_JDR4_JDATA_Msk                      /*!< ADC group injected sequencer rank 4 conversion data */\r
2321 #define ADC_JDR4_JDATA_0               (0x0001UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000001 */\r
2322 #define ADC_JDR4_JDATA_1               (0x0002UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000002 */\r
2323 #define ADC_JDR4_JDATA_2               (0x0004UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000004 */\r
2324 #define ADC_JDR4_JDATA_3               (0x0008UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000008 */\r
2325 #define ADC_JDR4_JDATA_4               (0x0010UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000010 */\r
2326 #define ADC_JDR4_JDATA_5               (0x0020UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000020 */\r
2327 #define ADC_JDR4_JDATA_6               (0x0040UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000040 */\r
2328 #define ADC_JDR4_JDATA_7               (0x0080UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000080 */\r
2329 #define ADC_JDR4_JDATA_8               (0x0100UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000100 */\r
2330 #define ADC_JDR4_JDATA_9               (0x0200UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000200 */\r
2331 #define ADC_JDR4_JDATA_10              (0x0400UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000400 */\r
2332 #define ADC_JDR4_JDATA_11              (0x0800UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00000800 */\r
2333 #define ADC_JDR4_JDATA_12              (0x1000UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00001000 */\r
2334 #define ADC_JDR4_JDATA_13              (0x2000UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00002000 */\r
2335 #define ADC_JDR4_JDATA_14              (0x4000UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00004000 */\r
2336 #define ADC_JDR4_JDATA_15              (0x8000UL << ADC_JDR4_JDATA_Pos)        /*!< 0x00008000 */\r
2337 \r
2338 /********************  Bit definition for ADC_AWD2CR register  ****************/\r
2339 #define ADC_AWD2CR_AWD2CH_Pos          (0U)\r
2340 #define ADC_AWD2CR_AWD2CH_Msk          (0x7FFFFUL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x0007FFFF */\r
2341 #define ADC_AWD2CR_AWD2CH              ADC_AWD2CR_AWD2CH_Msk                   /*!< ADC analog watchdog 2 monitored channel selection */\r
2342 #define ADC_AWD2CR_AWD2CH_0            (0x00001UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000001 */\r
2343 #define ADC_AWD2CR_AWD2CH_1            (0x00002UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000002 */\r
2344 #define ADC_AWD2CR_AWD2CH_2            (0x00004UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000004 */\r
2345 #define ADC_AWD2CR_AWD2CH_3            (0x00008UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000008 */\r
2346 #define ADC_AWD2CR_AWD2CH_4            (0x00010UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000010 */\r
2347 #define ADC_AWD2CR_AWD2CH_5            (0x00020UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000020 */\r
2348 #define ADC_AWD2CR_AWD2CH_6            (0x00040UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000040 */\r
2349 #define ADC_AWD2CR_AWD2CH_7            (0x00080UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000080 */\r
2350 #define ADC_AWD2CR_AWD2CH_8            (0x00100UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000100 */\r
2351 #define ADC_AWD2CR_AWD2CH_9            (0x00200UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000200 */\r
2352 #define ADC_AWD2CR_AWD2CH_10           (0x00400UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000400 */\r
2353 #define ADC_AWD2CR_AWD2CH_11           (0x00800UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00000800 */\r
2354 #define ADC_AWD2CR_AWD2CH_12           (0x01000UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00001000 */\r
2355 #define ADC_AWD2CR_AWD2CH_13           (0x02000UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00002000 */\r
2356 #define ADC_AWD2CR_AWD2CH_14           (0x04000UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00004000 */\r
2357 #define ADC_AWD2CR_AWD2CH_15           (0x08000UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00008000 */\r
2358 #define ADC_AWD2CR_AWD2CH_16           (0x10000UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00010000 */\r
2359 #define ADC_AWD2CR_AWD2CH_17           (0x20000UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00020000 */\r
2360 #define ADC_AWD2CR_AWD2CH_18           (0x40000UL << ADC_AWD2CR_AWD2CH_Pos)    /*!< 0x00040000 */\r
2361 \r
2362 /********************  Bit definition for ADC_AWD3CR register  ****************/\r
2363 #define ADC_AWD3CR_AWD3CH_Pos          (0U)\r
2364 #define ADC_AWD3CR_AWD3CH_Msk          (0x7FFFFUL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x0007FFFF */\r
2365 #define ADC_AWD3CR_AWD3CH              ADC_AWD3CR_AWD3CH_Msk                   /*!< ADC analog watchdog 3 monitored channel selection */\r
2366 #define ADC_AWD3CR_AWD3CH_0            (0x00001UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000001 */\r
2367 #define ADC_AWD3CR_AWD3CH_1            (0x00002UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000002 */\r
2368 #define ADC_AWD3CR_AWD3CH_2            (0x00004UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000004 */\r
2369 #define ADC_AWD3CR_AWD3CH_3            (0x00008UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000008 */\r
2370 #define ADC_AWD3CR_AWD3CH_4            (0x00010UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000010 */\r
2371 #define ADC_AWD3CR_AWD3CH_5            (0x00020UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000020 */\r
2372 #define ADC_AWD3CR_AWD3CH_6            (0x00040UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000040 */\r
2373 #define ADC_AWD3CR_AWD3CH_7            (0x00080UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000080 */\r
2374 #define ADC_AWD3CR_AWD3CH_8            (0x00100UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000100 */\r
2375 #define ADC_AWD3CR_AWD3CH_9            (0x00200UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000200 */\r
2376 #define ADC_AWD3CR_AWD3CH_10           (0x00400UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000400 */\r
2377 #define ADC_AWD3CR_AWD3CH_11           (0x00800UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00000800 */\r
2378 #define ADC_AWD3CR_AWD3CH_12           (0x01000UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00001000 */\r
2379 #define ADC_AWD3CR_AWD3CH_13           (0x02000UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00002000 */\r
2380 #define ADC_AWD3CR_AWD3CH_14           (0x04000UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00004000 */\r
2381 #define ADC_AWD3CR_AWD3CH_15           (0x08000UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00008000 */\r
2382 #define ADC_AWD3CR_AWD3CH_16           (0x10000UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00010000 */\r
2383 #define ADC_AWD3CR_AWD3CH_17           (0x20000UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00020000 */\r
2384 #define ADC_AWD3CR_AWD3CH_18           (0x40000UL << ADC_AWD3CR_AWD3CH_Pos)    /*!< 0x00040000 */\r
2385 \r
2386 /********************  Bit definition for ADC_DIFSEL register  ****************/\r
2387 #define ADC_DIFSEL_DIFSEL_Pos          (0U)\r
2388 #define ADC_DIFSEL_DIFSEL_Msk          (0x7FFFFUL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x0007FFFF */\r
2389 #define ADC_DIFSEL_DIFSEL              ADC_DIFSEL_DIFSEL_Msk                   /*!< ADC channel differential or single-ended mode */\r
2390 #define ADC_DIFSEL_DIFSEL_0            (0x00001UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000001 */\r
2391 #define ADC_DIFSEL_DIFSEL_1            (0x00002UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000002 */\r
2392 #define ADC_DIFSEL_DIFSEL_2            (0x00004UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000004 */\r
2393 #define ADC_DIFSEL_DIFSEL_3            (0x00008UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000008 */\r
2394 #define ADC_DIFSEL_DIFSEL_4            (0x00010UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000010 */\r
2395 #define ADC_DIFSEL_DIFSEL_5            (0x00020UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000020 */\r
2396 #define ADC_DIFSEL_DIFSEL_6            (0x00040UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000040 */\r
2397 #define ADC_DIFSEL_DIFSEL_7            (0x00080UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000080 */\r
2398 #define ADC_DIFSEL_DIFSEL_8            (0x00100UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000100 */\r
2399 #define ADC_DIFSEL_DIFSEL_9            (0x00200UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000200 */\r
2400 #define ADC_DIFSEL_DIFSEL_10           (0x00400UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000400 */\r
2401 #define ADC_DIFSEL_DIFSEL_11           (0x00800UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00000800 */\r
2402 #define ADC_DIFSEL_DIFSEL_12           (0x01000UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00001000 */\r
2403 #define ADC_DIFSEL_DIFSEL_13           (0x02000UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00002000 */\r
2404 #define ADC_DIFSEL_DIFSEL_14           (0x04000UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00004000 */\r
2405 #define ADC_DIFSEL_DIFSEL_15           (0x08000UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00008000 */\r
2406 #define ADC_DIFSEL_DIFSEL_16           (0x10000UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00010000 */\r
2407 #define ADC_DIFSEL_DIFSEL_17           (0x20000UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00020000 */\r
2408 #define ADC_DIFSEL_DIFSEL_18           (0x40000UL << ADC_DIFSEL_DIFSEL_Pos)    /*!< 0x00040000 */\r
2409 \r
2410 /********************  Bit definition for ADC_CALFACT register  ***************/\r
2411 #define ADC_CALFACT_CALFACT_S_Pos      (0U)\r
2412 #define ADC_CALFACT_CALFACT_S_Msk      (0x7FUL << ADC_CALFACT_CALFACT_S_Pos)   /*!< 0x0000007F */\r
2413 #define ADC_CALFACT_CALFACT_S          ADC_CALFACT_CALFACT_S_Msk               /*!< ADC calibration factor in single-ended mode */\r
2414 #define ADC_CALFACT_CALFACT_S_0        (0x01UL << ADC_CALFACT_CALFACT_S_Pos)   /*!< 0x00000001 */\r
2415 #define ADC_CALFACT_CALFACT_S_1        (0x02UL << ADC_CALFACT_CALFACT_S_Pos)   /*!< 0x00000002 */\r
2416 #define ADC_CALFACT_CALFACT_S_2        (0x04UL << ADC_CALFACT_CALFACT_S_Pos)   /*!< 0x00000004 */\r
2417 #define ADC_CALFACT_CALFACT_S_3        (0x08UL << ADC_CALFACT_CALFACT_S_Pos)   /*!< 0x00000008 */\r
2418 #define ADC_CALFACT_CALFACT_S_4        (0x10UL << ADC_CALFACT_CALFACT_S_Pos)   /*!< 0x00000010 */\r
2419 #define ADC_CALFACT_CALFACT_S_5        (0x20UL << ADC_CALFACT_CALFACT_S_Pos)   /*!< 0x00000020 */\r
2420 #define ADC_CALFACT_CALFACT_S_6        (0x40UL << ADC_CALFACT_CALFACT_S_Pos)   /*!< 0x00000040 */\r
2421 \r
2422 #define ADC_CALFACT_CALFACT_D_Pos      (16U)\r
2423 #define ADC_CALFACT_CALFACT_D_Msk      (0x7FUL << ADC_CALFACT_CALFACT_D_Pos)   /*!< 0x007F0000 */\r
2424 #define ADC_CALFACT_CALFACT_D          ADC_CALFACT_CALFACT_D_Msk               /*!< ADC calibration factor in differential mode */\r
2425 #define ADC_CALFACT_CALFACT_D_0        (0x01UL << ADC_CALFACT_CALFACT_D_Pos)   /*!< 0x00010000 */\r
2426 #define ADC_CALFACT_CALFACT_D_1        (0x02UL << ADC_CALFACT_CALFACT_D_Pos)   /*!< 0x00020000 */\r
2427 #define ADC_CALFACT_CALFACT_D_2        (0x04UL << ADC_CALFACT_CALFACT_D_Pos)   /*!< 0x00040000 */\r
2428 #define ADC_CALFACT_CALFACT_D_3        (0x08UL << ADC_CALFACT_CALFACT_D_Pos)   /*!< 0x00080000 */\r
2429 #define ADC_CALFACT_CALFACT_D_4        (0x10UL << ADC_CALFACT_CALFACT_D_Pos)   /*!< 0x00100000 */\r
2430 #define ADC_CALFACT_CALFACT_D_5        (0x20UL << ADC_CALFACT_CALFACT_D_Pos)   /*!< 0x00200000 */\r
2431 #define ADC_CALFACT_CALFACT_D_6        (0x40UL << ADC_CALFACT_CALFACT_D_Pos)   /*!< 0x00400000 */\r
2432 \r
2433 /*************************  ADC Common registers  *****************************/\r
2434 /********************  Bit definition for ADC_CSR register  *******************/\r
2435 #define ADC_CSR_ADRDY_MST_Pos          (0U)\r
2436 #define ADC_CSR_ADRDY_MST_Msk          (0x1UL << ADC_CSR_ADRDY_MST_Pos)        /*!< 0x00000001 */\r
2437 #define ADC_CSR_ADRDY_MST              ADC_CSR_ADRDY_MST_Msk                   /*!< ADC multimode master ready flag */\r
2438 #define ADC_CSR_EOSMP_MST_Pos          (1U)\r
2439 #define ADC_CSR_EOSMP_MST_Msk          (0x1UL << ADC_CSR_EOSMP_MST_Pos)        /*!< 0x00000002 */\r
2440 #define ADC_CSR_EOSMP_MST              ADC_CSR_EOSMP_MST_Msk                   /*!< ADC multimode master group regular end of sampling flag */\r
2441 #define ADC_CSR_EOC_MST_Pos            (2U)\r
2442 #define ADC_CSR_EOC_MST_Msk            (0x1UL << ADC_CSR_EOC_MST_Pos)          /*!< 0x00000004 */\r
2443 #define ADC_CSR_EOC_MST                ADC_CSR_EOC_MST_Msk                     /*!< ADC multimode master group regular end of unitary conversion flag */\r
2444 #define ADC_CSR_EOS_MST_Pos            (3U)\r
2445 #define ADC_CSR_EOS_MST_Msk            (0x1UL << ADC_CSR_EOS_MST_Pos)          /*!< 0x00000008 */\r
2446 #define ADC_CSR_EOS_MST                ADC_CSR_EOS_MST_Msk                     /*!< ADC multimode master group regular end of sequence conversions flag */\r
2447 #define ADC_CSR_OVR_MST_Pos            (4U)\r
2448 #define ADC_CSR_OVR_MST_Msk            (0x1UL << ADC_CSR_OVR_MST_Pos)          /*!< 0x00000010 */\r
2449 #define ADC_CSR_OVR_MST                ADC_CSR_OVR_MST_Msk                     /*!< ADC multimode master group regular overrun flag */\r
2450 #define ADC_CSR_JEOC_MST_Pos           (5U)\r
2451 #define ADC_CSR_JEOC_MST_Msk           (0x1UL << ADC_CSR_JEOC_MST_Pos)         /*!< 0x00000020 */\r
2452 #define ADC_CSR_JEOC_MST               ADC_CSR_JEOC_MST_Msk                    /*!< ADC multimode master group injected end of unitary conversion flag */\r
2453 #define ADC_CSR_JEOS_MST_Pos           (6U)\r
2454 #define ADC_CSR_JEOS_MST_Msk           (0x1UL << ADC_CSR_JEOS_MST_Pos)         /*!< 0x00000040 */\r
2455 #define ADC_CSR_JEOS_MST               ADC_CSR_JEOS_MST_Msk                    /*!< ADC multimode master group injected end of sequence conversions flag */\r
2456 #define ADC_CSR_AWD1_MST_Pos           (7U)\r
2457 #define ADC_CSR_AWD1_MST_Msk           (0x1UL << ADC_CSR_AWD1_MST_Pos)         /*!< 0x00000080 */\r
2458 #define ADC_CSR_AWD1_MST               ADC_CSR_AWD1_MST_Msk                    /*!< ADC multimode master analog watchdog 1 flag */\r
2459 #define ADC_CSR_AWD2_MST_Pos           (8U)\r
2460 #define ADC_CSR_AWD2_MST_Msk           (0x1UL << ADC_CSR_AWD2_MST_Pos)         /*!< 0x00000100 */\r
2461 #define ADC_CSR_AWD2_MST               ADC_CSR_AWD2_MST_Msk                    /*!< ADC multimode master analog watchdog 2 flag */\r
2462 #define ADC_CSR_AWD3_MST_Pos           (9U)\r
2463 #define ADC_CSR_AWD3_MST_Msk           (0x1UL << ADC_CSR_AWD3_MST_Pos)         /*!< 0x00000200 */\r
2464 #define ADC_CSR_AWD3_MST               ADC_CSR_AWD3_MST_Msk                    /*!< ADC multimode master analog watchdog 3 flag */\r
2465 #define ADC_CSR_JQOVF_MST_Pos          (10U)\r
2466 #define ADC_CSR_JQOVF_MST_Msk          (0x1UL << ADC_CSR_JQOVF_MST_Pos)        /*!< 0x00000400 */\r
2467 #define ADC_CSR_JQOVF_MST              ADC_CSR_JQOVF_MST_Msk                   /*!< ADC multimode master group injected contexts queue overflow flag */\r
2468 \r
2469 #define ADC_CSR_ADRDY_SLV_Pos          (16U)\r
2470 #define ADC_CSR_ADRDY_SLV_Msk          (0x1UL << ADC_CSR_ADRDY_SLV_Pos)        /*!< 0x00010000 */\r
2471 #define ADC_CSR_ADRDY_SLV              ADC_CSR_ADRDY_SLV_Msk                   /*!< ADC multimode slave ready flag */\r
2472 #define ADC_CSR_EOSMP_SLV_Pos          (17U)\r
2473 #define ADC_CSR_EOSMP_SLV_Msk          (0x1UL << ADC_CSR_EOSMP_SLV_Pos)        /*!< 0x00020000 */\r
2474 #define ADC_CSR_EOSMP_SLV              ADC_CSR_EOSMP_SLV_Msk                   /*!< ADC multimode slave group regular end of sampling flag */\r
2475 #define ADC_CSR_EOC_SLV_Pos            (18U)\r
2476 #define ADC_CSR_EOC_SLV_Msk            (0x1UL << ADC_CSR_EOC_SLV_Pos)          /*!< 0x00040000 */\r
2477 #define ADC_CSR_EOC_SLV                ADC_CSR_EOC_SLV_Msk                     /*!< ADC multimode slave group regular end of unitary conversion flag */\r
2478 #define ADC_CSR_EOS_SLV_Pos            (19U)\r
2479 #define ADC_CSR_EOS_SLV_Msk            (0x1UL << ADC_CSR_EOS_SLV_Pos)          /*!< 0x00080000 */\r
2480 #define ADC_CSR_EOS_SLV                ADC_CSR_EOS_SLV_Msk                     /*!< ADC multimode slave group regular end of sequence conversions flag */\r
2481 #define ADC_CSR_OVR_SLV_Pos            (20U)\r
2482 #define ADC_CSR_OVR_SLV_Msk            (0x1UL << ADC_CSR_OVR_SLV_Pos)          /*!< 0x00100000 */\r
2483 #define ADC_CSR_OVR_SLV                ADC_CSR_OVR_SLV_Msk                     /*!< ADC multimode slave group regular overrun flag */\r
2484 #define ADC_CSR_JEOC_SLV_Pos           (21U)\r
2485 #define ADC_CSR_JEOC_SLV_Msk           (0x1UL << ADC_CSR_JEOC_SLV_Pos)         /*!< 0x00200000 */\r
2486 #define ADC_CSR_JEOC_SLV               ADC_CSR_JEOC_SLV_Msk                    /*!< ADC multimode slave group injected end of unitary conversion flag */\r
2487 #define ADC_CSR_JEOS_SLV_Pos           (22U)\r
2488 #define ADC_CSR_JEOS_SLV_Msk           (0x1UL << ADC_CSR_JEOS_SLV_Pos)         /*!< 0x00400000 */\r
2489 #define ADC_CSR_JEOS_SLV               ADC_CSR_JEOS_SLV_Msk                    /*!< ADC multimode slave group injected end of sequence conversions flag */\r
2490 #define ADC_CSR_AWD1_SLV_Pos           (23U)\r
2491 #define ADC_CSR_AWD1_SLV_Msk           (0x1UL << ADC_CSR_AWD1_SLV_Pos)         /*!< 0x00800000 */\r
2492 #define ADC_CSR_AWD1_SLV               ADC_CSR_AWD1_SLV_Msk                    /*!< ADC multimode slave analog watchdog 1 flag */\r
2493 #define ADC_CSR_AWD2_SLV_Pos           (24U)\r
2494 #define ADC_CSR_AWD2_SLV_Msk           (0x1UL << ADC_CSR_AWD2_SLV_Pos)         /*!< 0x01000000 */\r
2495 #define ADC_CSR_AWD2_SLV               ADC_CSR_AWD2_SLV_Msk                    /*!< ADC multimode slave analog watchdog 2 flag */\r
2496 #define ADC_CSR_AWD3_SLV_Pos           (25U)\r
2497 #define ADC_CSR_AWD3_SLV_Msk           (0x1UL << ADC_CSR_AWD3_SLV_Pos)         /*!< 0x02000000 */\r
2498 #define ADC_CSR_AWD3_SLV               ADC_CSR_AWD3_SLV_Msk                    /*!< ADC multimode slave analog watchdog 3 flag */\r
2499 #define ADC_CSR_JQOVF_SLV_Pos          (26U)\r
2500 #define ADC_CSR_JQOVF_SLV_Msk          (0x1UL << ADC_CSR_JQOVF_SLV_Pos)        /*!< 0x04000000 */\r
2501 #define ADC_CSR_JQOVF_SLV              ADC_CSR_JQOVF_SLV_Msk                   /*!< ADC multimode slave group injected contexts queue overflow flag */\r
2502 \r
2503 /********************  Bit definition for ADC_CCR register  *******************/\r
2504 #define ADC_CCR_DUAL_Pos               (0U)\r
2505 #define ADC_CCR_DUAL_Msk               (0x1FUL << ADC_CCR_DUAL_Pos)            /*!< 0x0000001F */\r
2506 #define ADC_CCR_DUAL                   ADC_CCR_DUAL_Msk                        /*!< ADC multimode mode selection */\r
2507 #define ADC_CCR_DUAL_0                 (0x01UL << ADC_CCR_DUAL_Pos)            /*!< 0x00000001 */\r
2508 #define ADC_CCR_DUAL_1                 (0x02UL << ADC_CCR_DUAL_Pos)            /*!< 0x00000002 */\r
2509 #define ADC_CCR_DUAL_2                 (0x04UL << ADC_CCR_DUAL_Pos)            /*!< 0x00000004 */\r
2510 #define ADC_CCR_DUAL_3                 (0x08UL << ADC_CCR_DUAL_Pos)            /*!< 0x00000008 */\r
2511 #define ADC_CCR_DUAL_4                 (0x10UL << ADC_CCR_DUAL_Pos)            /*!< 0x00000010 */\r
2512 \r
2513 #define ADC_CCR_DELAY_Pos              (8U)\r
2514 #define ADC_CCR_DELAY_Msk              (0xFUL << ADC_CCR_DELAY_Pos)            /*!< 0x00000F00 */\r
2515 #define ADC_CCR_DELAY                  ADC_CCR_DELAY_Msk                       /*!< ADC multimode delay between 2 sampling phases */\r
2516 #define ADC_CCR_DELAY_0                (0x1UL << ADC_CCR_DELAY_Pos)            /*!< 0x00000100 */\r
2517 #define ADC_CCR_DELAY_1                (0x2UL << ADC_CCR_DELAY_Pos)            /*!< 0x00000200 */\r
2518 #define ADC_CCR_DELAY_2                (0x4UL << ADC_CCR_DELAY_Pos)            /*!< 0x00000400 */\r
2519 #define ADC_CCR_DELAY_3                (0x8UL << ADC_CCR_DELAY_Pos)            /*!< 0x00000800 */\r
2520 \r
2521 #define ADC_CCR_DMACFG_Pos             (13U)\r
2522 #define ADC_CCR_DMACFG_Msk             (0x1UL << ADC_CCR_DMACFG_Pos)           /*!< 0x00002000 */\r
2523 #define ADC_CCR_DMACFG                 ADC_CCR_DMACFG_Msk                      /*!< ADC multimode DMA transfer configuration */\r
2524 \r
2525 #define ADC_CCR_MDMA_Pos               (14U)\r
2526 #define ADC_CCR_MDMA_Msk               (0x3UL << ADC_CCR_MDMA_Pos)             /*!< 0x0000C000 */\r
2527 #define ADC_CCR_MDMA                   ADC_CCR_MDMA_Msk                        /*!< ADC multimode DMA transfer enable */\r
2528 #define ADC_CCR_MDMA_0                 (0x1UL << ADC_CCR_MDMA_Pos)             /*!< 0x00004000 */\r
2529 #define ADC_CCR_MDMA_1                 (0x2UL << ADC_CCR_MDMA_Pos)             /*!< 0x00008000 */\r
2530 \r
2531 #define ADC_CCR_CKMODE_Pos             (16U)\r
2532 #define ADC_CCR_CKMODE_Msk             (0x3UL << ADC_CCR_CKMODE_Pos)           /*!< 0x00030000 */\r
2533 #define ADC_CCR_CKMODE                 ADC_CCR_CKMODE_Msk                      /*!< ADC common clock source and prescaler (prescaler only for clock source synchronous) */\r
2534 #define ADC_CCR_CKMODE_0               (0x1UL << ADC_CCR_CKMODE_Pos)           /*!< 0x00010000 */\r
2535 #define ADC_CCR_CKMODE_1               (0x2UL << ADC_CCR_CKMODE_Pos)           /*!< 0x00020000 */\r
2536 \r
2537 #define ADC_CCR_PRESC_Pos              (18U)\r
2538 #define ADC_CCR_PRESC_Msk              (0xFUL << ADC_CCR_PRESC_Pos)            /*!< 0x003C0000 */\r
2539 #define ADC_CCR_PRESC                  ADC_CCR_PRESC_Msk                       /*!< ADC common clock prescaler, only for clock source asynchronous */\r
2540 #define ADC_CCR_PRESC_0                (0x1UL << ADC_CCR_PRESC_Pos)            /*!< 0x00040000 */\r
2541 #define ADC_CCR_PRESC_1                (0x2UL << ADC_CCR_PRESC_Pos)            /*!< 0x00080000 */\r
2542 #define ADC_CCR_PRESC_2                (0x4UL << ADC_CCR_PRESC_Pos)            /*!< 0x00100000 */\r
2543 #define ADC_CCR_PRESC_3                (0x8UL << ADC_CCR_PRESC_Pos)            /*!< 0x00200000 */\r
2544 \r
2545 #define ADC_CCR_VREFEN_Pos             (22U)\r
2546 #define ADC_CCR_VREFEN_Msk             (0x1UL << ADC_CCR_VREFEN_Pos)           /*!< 0x00400000 */\r
2547 #define ADC_CCR_VREFEN                 ADC_CCR_VREFEN_Msk                      /*!< ADC internal path to VrefInt enable */\r
2548 #define ADC_CCR_TSEN_Pos               (23U)\r
2549 #define ADC_CCR_TSEN_Msk               (0x1UL << ADC_CCR_TSEN_Pos)             /*!< 0x00800000 */\r
2550 #define ADC_CCR_TSEN                   ADC_CCR_TSEN_Msk                        /*!< ADC internal path to temperature sensor enable */\r
2551 #define ADC_CCR_VBATEN_Pos             (24U)\r
2552 #define ADC_CCR_VBATEN_Msk             (0x1UL << ADC_CCR_VBATEN_Pos)           /*!< 0x01000000 */\r
2553 #define ADC_CCR_VBATEN                 ADC_CCR_VBATEN_Msk                      /*!< ADC internal path to battery voltage enable */\r
2554 \r
2555 /********************  Bit definition for ADC_CDR register  *******************/\r
2556 #define ADC_CDR_RDATA_MST_Pos          (0U)\r
2557 #define ADC_CDR_RDATA_MST_Msk          (0xFFFFUL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x0000FFFF */\r
2558 #define ADC_CDR_RDATA_MST              ADC_CDR_RDATA_MST_Msk                   /*!< ADC multimode master group regular conversion data */\r
2559 #define ADC_CDR_RDATA_MST_0            (0x0001UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000001 */\r
2560 #define ADC_CDR_RDATA_MST_1            (0x0002UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000002 */\r
2561 #define ADC_CDR_RDATA_MST_2            (0x0004UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000004 */\r
2562 #define ADC_CDR_RDATA_MST_3            (0x0008UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000008 */\r
2563 #define ADC_CDR_RDATA_MST_4            (0x0010UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000010 */\r
2564 #define ADC_CDR_RDATA_MST_5            (0x0020UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000020 */\r
2565 #define ADC_CDR_RDATA_MST_6            (0x0040UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000040 */\r
2566 #define ADC_CDR_RDATA_MST_7            (0x0080UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000080 */\r
2567 #define ADC_CDR_RDATA_MST_8            (0x0100UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000100 */\r
2568 #define ADC_CDR_RDATA_MST_9            (0x0200UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000200 */\r
2569 #define ADC_CDR_RDATA_MST_10           (0x0400UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000400 */\r
2570 #define ADC_CDR_RDATA_MST_11           (0x0800UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00000800 */\r
2571 #define ADC_CDR_RDATA_MST_12           (0x1000UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00001000 */\r
2572 #define ADC_CDR_RDATA_MST_13           (0x2000UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00002000 */\r
2573 #define ADC_CDR_RDATA_MST_14           (0x4000UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00004000 */\r
2574 #define ADC_CDR_RDATA_MST_15           (0x8000UL << ADC_CDR_RDATA_MST_Pos)     /*!< 0x00008000 */\r
2575 \r
2576 #define ADC_CDR_RDATA_SLV_Pos          (16U)\r
2577 #define ADC_CDR_RDATA_SLV_Msk          (0xFFFFUL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0xFFFF0000 */\r
2578 #define ADC_CDR_RDATA_SLV              ADC_CDR_RDATA_SLV_Msk                   /*!< ADC multimode slave group regular conversion data */\r
2579 #define ADC_CDR_RDATA_SLV_0            (0x0001UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x00010000 */\r
2580 #define ADC_CDR_RDATA_SLV_1            (0x0002UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x00020000 */\r
2581 #define ADC_CDR_RDATA_SLV_2            (0x0004UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x00040000 */\r
2582 #define ADC_CDR_RDATA_SLV_3            (0x0008UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x00080000 */\r
2583 #define ADC_CDR_RDATA_SLV_4            (0x0010UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x00100000 */\r
2584 #define ADC_CDR_RDATA_SLV_5            (0x0020UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x00200000 */\r
2585 #define ADC_CDR_RDATA_SLV_6            (0x0040UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x00400000 */\r
2586 #define ADC_CDR_RDATA_SLV_7            (0x0080UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x00800000 */\r
2587 #define ADC_CDR_RDATA_SLV_8            (0x0100UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x01000000 */\r
2588 #define ADC_CDR_RDATA_SLV_9            (0x0200UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x02000000 */\r
2589 #define ADC_CDR_RDATA_SLV_10           (0x0400UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x04000000 */\r
2590 #define ADC_CDR_RDATA_SLV_11           (0x0800UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x08000000 */\r
2591 #define ADC_CDR_RDATA_SLV_12           (0x1000UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x10000000 */\r
2592 #define ADC_CDR_RDATA_SLV_13           (0x2000UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x20000000 */\r
2593 #define ADC_CDR_RDATA_SLV_14           (0x4000UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x40000000 */\r
2594 #define ADC_CDR_RDATA_SLV_15           (0x8000UL << ADC_CDR_RDATA_SLV_Pos)     /*!< 0x80000000 */\r
2595 \r
2596 /******************************************************************************/\r
2597 /*                                                                            */\r
2598 /*                         Controller Area Network                            */\r
2599 /*                                                                            */\r
2600 /******************************************************************************/\r
2601 /*!<CAN control and status registers */\r
2602 /*******************  Bit definition for CAN_MCR register  ********************/\r
2603 #define CAN_MCR_INRQ_Pos       (0U)\r
2604 #define CAN_MCR_INRQ_Msk       (0x1UL << CAN_MCR_INRQ_Pos)                     /*!< 0x00000001 */\r
2605 #define CAN_MCR_INRQ           CAN_MCR_INRQ_Msk                                /*!<Initialization Request */\r
2606 #define CAN_MCR_SLEEP_Pos      (1U)\r
2607 #define CAN_MCR_SLEEP_Msk      (0x1UL << CAN_MCR_SLEEP_Pos)                    /*!< 0x00000002 */\r
2608 #define CAN_MCR_SLEEP          CAN_MCR_SLEEP_Msk                               /*!<Sleep Mode Request */\r
2609 #define CAN_MCR_TXFP_Pos       (2U)\r
2610 #define CAN_MCR_TXFP_Msk       (0x1UL << CAN_MCR_TXFP_Pos)                     /*!< 0x00000004 */\r
2611 #define CAN_MCR_TXFP           CAN_MCR_TXFP_Msk                                /*!<Transmit FIFO Priority */\r
2612 #define CAN_MCR_RFLM_Pos       (3U)\r
2613 #define CAN_MCR_RFLM_Msk       (0x1UL << CAN_MCR_RFLM_Pos)                     /*!< 0x00000008 */\r
2614 #define CAN_MCR_RFLM           CAN_MCR_RFLM_Msk                                /*!<Receive FIFO Locked Mode */\r
2615 #define CAN_MCR_NART_Pos       (4U)\r
2616 #define CAN_MCR_NART_Msk       (0x1UL << CAN_MCR_NART_Pos)                     /*!< 0x00000010 */\r
2617 #define CAN_MCR_NART           CAN_MCR_NART_Msk                                /*!<No Automatic Retransmission */\r
2618 #define CAN_MCR_AWUM_Pos       (5U)\r
2619 #define CAN_MCR_AWUM_Msk       (0x1UL << CAN_MCR_AWUM_Pos)                     /*!< 0x00000020 */\r
2620 #define CAN_MCR_AWUM           CAN_MCR_AWUM_Msk                                /*!<Automatic Wakeup Mode */\r
2621 #define CAN_MCR_ABOM_Pos       (6U)\r
2622 #define CAN_MCR_ABOM_Msk       (0x1UL << CAN_MCR_ABOM_Pos)                     /*!< 0x00000040 */\r
2623 #define CAN_MCR_ABOM           CAN_MCR_ABOM_Msk                                /*!<Automatic Bus-Off Management */\r
2624 #define CAN_MCR_TTCM_Pos       (7U)\r
2625 #define CAN_MCR_TTCM_Msk       (0x1UL << CAN_MCR_TTCM_Pos)                     /*!< 0x00000080 */\r
2626 #define CAN_MCR_TTCM           CAN_MCR_TTCM_Msk                                /*!<Time Triggered Communication Mode */\r
2627 #define CAN_MCR_RESET_Pos      (15U)\r
2628 #define CAN_MCR_RESET_Msk      (0x1UL << CAN_MCR_RESET_Pos)                    /*!< 0x00008000 */\r
2629 #define CAN_MCR_RESET          CAN_MCR_RESET_Msk                               /*!<bxCAN software master reset */\r
2630 \r
2631 /*******************  Bit definition for CAN_MSR register  ********************/\r
2632 #define CAN_MSR_INAK_Pos       (0U)\r
2633 #define CAN_MSR_INAK_Msk       (0x1UL << CAN_MSR_INAK_Pos)                     /*!< 0x00000001 */\r
2634 #define CAN_MSR_INAK           CAN_MSR_INAK_Msk                                /*!<Initialization Acknowledge */\r
2635 #define CAN_MSR_SLAK_Pos       (1U)\r
2636 #define CAN_MSR_SLAK_Msk       (0x1UL << CAN_MSR_SLAK_Pos)                     /*!< 0x00000002 */\r
2637 #define CAN_MSR_SLAK           CAN_MSR_SLAK_Msk                                /*!<Sleep Acknowledge */\r
2638 #define CAN_MSR_ERRI_Pos       (2U)\r
2639 #define CAN_MSR_ERRI_Msk       (0x1UL << CAN_MSR_ERRI_Pos)                     /*!< 0x00000004 */\r
2640 #define CAN_MSR_ERRI           CAN_MSR_ERRI_Msk                                /*!<Error Interrupt */\r
2641 #define CAN_MSR_WKUI_Pos       (3U)\r
2642 #define CAN_MSR_WKUI_Msk       (0x1UL << CAN_MSR_WKUI_Pos)                     /*!< 0x00000008 */\r
2643 #define CAN_MSR_WKUI           CAN_MSR_WKUI_Msk                                /*!<Wakeup Interrupt */\r
2644 #define CAN_MSR_SLAKI_Pos      (4U)\r
2645 #define CAN_MSR_SLAKI_Msk      (0x1UL << CAN_MSR_SLAKI_Pos)                    /*!< 0x00000010 */\r
2646 #define CAN_MSR_SLAKI          CAN_MSR_SLAKI_Msk                               /*!<Sleep Acknowledge Interrupt */\r
2647 #define CAN_MSR_TXM_Pos        (8U)\r
2648 #define CAN_MSR_TXM_Msk        (0x1UL << CAN_MSR_TXM_Pos)                      /*!< 0x00000100 */\r
2649 #define CAN_MSR_TXM            CAN_MSR_TXM_Msk                                 /*!<Transmit Mode */\r
2650 #define CAN_MSR_RXM_Pos        (9U)\r
2651 #define CAN_MSR_RXM_Msk        (0x1UL << CAN_MSR_RXM_Pos)                      /*!< 0x00000200 */\r
2652 #define CAN_MSR_RXM            CAN_MSR_RXM_Msk                                 /*!<Receive Mode */\r
2653 #define CAN_MSR_SAMP_Pos       (10U)\r
2654 #define CAN_MSR_SAMP_Msk       (0x1UL << CAN_MSR_SAMP_Pos)                     /*!< 0x00000400 */\r
2655 #define CAN_MSR_SAMP           CAN_MSR_SAMP_Msk                                /*!<Last Sample Point */\r
2656 #define CAN_MSR_RX_Pos         (11U)\r
2657 #define CAN_MSR_RX_Msk         (0x1UL << CAN_MSR_RX_Pos)                       /*!< 0x00000800 */\r
2658 #define CAN_MSR_RX             CAN_MSR_RX_Msk                                  /*!<CAN Rx Signal */\r
2659 \r
2660 /*******************  Bit definition for CAN_TSR register  ********************/\r
2661 #define CAN_TSR_RQCP0_Pos      (0U)\r
2662 #define CAN_TSR_RQCP0_Msk      (0x1UL << CAN_TSR_RQCP0_Pos)                    /*!< 0x00000001 */\r
2663 #define CAN_TSR_RQCP0          CAN_TSR_RQCP0_Msk                               /*!<Request Completed Mailbox0 */\r
2664 #define CAN_TSR_TXOK0_Pos      (1U)\r
2665 #define CAN_TSR_TXOK0_Msk      (0x1UL << CAN_TSR_TXOK0_Pos)                    /*!< 0x00000002 */\r
2666 #define CAN_TSR_TXOK0          CAN_TSR_TXOK0_Msk                               /*!<Transmission OK of Mailbox0 */\r
2667 #define CAN_TSR_ALST0_Pos      (2U)\r
2668 #define CAN_TSR_ALST0_Msk      (0x1UL << CAN_TSR_ALST0_Pos)                    /*!< 0x00000004 */\r
2669 #define CAN_TSR_ALST0          CAN_TSR_ALST0_Msk                               /*!<Arbitration Lost for Mailbox0 */\r
2670 #define CAN_TSR_TERR0_Pos      (3U)\r
2671 #define CAN_TSR_TERR0_Msk      (0x1UL << CAN_TSR_TERR0_Pos)                    /*!< 0x00000008 */\r
2672 #define CAN_TSR_TERR0          CAN_TSR_TERR0_Msk                               /*!<Transmission Error of Mailbox0 */\r
2673 #define CAN_TSR_ABRQ0_Pos      (7U)\r
2674 #define CAN_TSR_ABRQ0_Msk      (0x1UL << CAN_TSR_ABRQ0_Pos)                    /*!< 0x00000080 */\r
2675 #define CAN_TSR_ABRQ0          CAN_TSR_ABRQ0_Msk                               /*!<Abort Request for Mailbox0 */\r
2676 #define CAN_TSR_RQCP1_Pos      (8U)\r
2677 #define CAN_TSR_RQCP1_Msk      (0x1UL << CAN_TSR_RQCP1_Pos)                    /*!< 0x00000100 */\r
2678 #define CAN_TSR_RQCP1          CAN_TSR_RQCP1_Msk                               /*!<Request Completed Mailbox1 */\r
2679 #define CAN_TSR_TXOK1_Pos      (9U)\r
2680 #define CAN_TSR_TXOK1_Msk      (0x1UL << CAN_TSR_TXOK1_Pos)                    /*!< 0x00000200 */\r
2681 #define CAN_TSR_TXOK1          CAN_TSR_TXOK1_Msk                               /*!<Transmission OK of Mailbox1 */\r
2682 #define CAN_TSR_ALST1_Pos      (10U)\r
2683 #define CAN_TSR_ALST1_Msk      (0x1UL << CAN_TSR_ALST1_Pos)                    /*!< 0x00000400 */\r
2684 #define CAN_TSR_ALST1          CAN_TSR_ALST1_Msk                               /*!<Arbitration Lost for Mailbox1 */\r
2685 #define CAN_TSR_TERR1_Pos      (11U)\r
2686 #define CAN_TSR_TERR1_Msk      (0x1UL << CAN_TSR_TERR1_Pos)                    /*!< 0x00000800 */\r
2687 #define CAN_TSR_TERR1          CAN_TSR_TERR1_Msk                               /*!<Transmission Error of Mailbox1 */\r
2688 #define CAN_TSR_ABRQ1_Pos      (15U)\r
2689 #define CAN_TSR_ABRQ1_Msk      (0x1UL << CAN_TSR_ABRQ1_Pos)                    /*!< 0x00008000 */\r
2690 #define CAN_TSR_ABRQ1          CAN_TSR_ABRQ1_Msk                               /*!<Abort Request for Mailbox 1 */\r
2691 #define CAN_TSR_RQCP2_Pos      (16U)\r
2692 #define CAN_TSR_RQCP2_Msk      (0x1UL << CAN_TSR_RQCP2_Pos)                    /*!< 0x00010000 */\r
2693 #define CAN_TSR_RQCP2          CAN_TSR_RQCP2_Msk                               /*!<Request Completed Mailbox2 */\r
2694 #define CAN_TSR_TXOK2_Pos      (17U)\r
2695 #define CAN_TSR_TXOK2_Msk      (0x1UL << CAN_TSR_TXOK2_Pos)                    /*!< 0x00020000 */\r
2696 #define CAN_TSR_TXOK2          CAN_TSR_TXOK2_Msk                               /*!<Transmission OK of Mailbox 2 */\r
2697 #define CAN_TSR_ALST2_Pos      (18U)\r
2698 #define CAN_TSR_ALST2_Msk      (0x1UL << CAN_TSR_ALST2_Pos)                    /*!< 0x00040000 */\r
2699 #define CAN_TSR_ALST2          CAN_TSR_ALST2_Msk                               /*!<Arbitration Lost for mailbox 2 */\r
2700 #define CAN_TSR_TERR2_Pos      (19U)\r
2701 #define CAN_TSR_TERR2_Msk      (0x1UL << CAN_TSR_TERR2_Pos)                    /*!< 0x00080000 */\r
2702 #define CAN_TSR_TERR2          CAN_TSR_TERR2_Msk                               /*!<Transmission Error of Mailbox 2 */\r
2703 #define CAN_TSR_ABRQ2_Pos      (23U)\r
2704 #define CAN_TSR_ABRQ2_Msk      (0x1UL << CAN_TSR_ABRQ2_Pos)                    /*!< 0x00800000 */\r
2705 #define CAN_TSR_ABRQ2          CAN_TSR_ABRQ2_Msk                               /*!<Abort Request for Mailbox 2 */\r
2706 #define CAN_TSR_CODE_Pos       (24U)\r
2707 #define CAN_TSR_CODE_Msk       (0x3UL << CAN_TSR_CODE_Pos)                     /*!< 0x03000000 */\r
2708 #define CAN_TSR_CODE           CAN_TSR_CODE_Msk                                /*!<Mailbox Code */\r
2709 \r
2710 #define CAN_TSR_TME_Pos        (26U)\r
2711 #define CAN_TSR_TME_Msk        (0x7UL << CAN_TSR_TME_Pos)                      /*!< 0x1C000000 */\r
2712 #define CAN_TSR_TME            CAN_TSR_TME_Msk                                 /*!<TME[2:0] bits */\r
2713 #define CAN_TSR_TME0_Pos       (26U)\r
2714 #define CAN_TSR_TME0_Msk       (0x1UL << CAN_TSR_TME0_Pos)                     /*!< 0x04000000 */\r
2715 #define CAN_TSR_TME0           CAN_TSR_TME0_Msk                                /*!<Transmit Mailbox 0 Empty */\r
2716 #define CAN_TSR_TME1_Pos       (27U)\r
2717 #define CAN_TSR_TME1_Msk       (0x1UL << CAN_TSR_TME1_Pos)                     /*!< 0x08000000 */\r
2718 #define CAN_TSR_TME1           CAN_TSR_TME1_Msk                                /*!<Transmit Mailbox 1 Empty */\r
2719 #define CAN_TSR_TME2_Pos       (28U)\r
2720 #define CAN_TSR_TME2_Msk       (0x1UL << CAN_TSR_TME2_Pos)                     /*!< 0x10000000 */\r
2721 #define CAN_TSR_TME2           CAN_TSR_TME2_Msk                                /*!<Transmit Mailbox 2 Empty */\r
2722 \r
2723 #define CAN_TSR_LOW_Pos        (29U)\r
2724 #define CAN_TSR_LOW_Msk        (0x7UL << CAN_TSR_LOW_Pos)                      /*!< 0xE0000000 */\r
2725 #define CAN_TSR_LOW            CAN_TSR_LOW_Msk                                 /*!<LOW[2:0] bits */\r
2726 #define CAN_TSR_LOW0_Pos       (29U)\r
2727 #define CAN_TSR_LOW0_Msk       (0x1UL << CAN_TSR_LOW0_Pos)                     /*!< 0x20000000 */\r
2728 #define CAN_TSR_LOW0           CAN_TSR_LOW0_Msk                                /*!<Lowest Priority Flag for Mailbox 0 */\r
2729 #define CAN_TSR_LOW1_Pos       (30U)\r
2730 #define CAN_TSR_LOW1_Msk       (0x1UL << CAN_TSR_LOW1_Pos)                     /*!< 0x40000000 */\r
2731 #define CAN_TSR_LOW1           CAN_TSR_LOW1_Msk                                /*!<Lowest Priority Flag for Mailbox 1 */\r
2732 #define CAN_TSR_LOW2_Pos       (31U)\r
2733 #define CAN_TSR_LOW2_Msk       (0x1UL << CAN_TSR_LOW2_Pos)                     /*!< 0x80000000 */\r
2734 #define CAN_TSR_LOW2           CAN_TSR_LOW2_Msk                                /*!<Lowest Priority Flag for Mailbox 2 */\r
2735 \r
2736 /*******************  Bit definition for CAN_RF0R register  *******************/\r
2737 #define CAN_RF0R_FMP0_Pos      (0U)\r
2738 #define CAN_RF0R_FMP0_Msk      (0x3UL << CAN_RF0R_FMP0_Pos)                    /*!< 0x00000003 */\r
2739 #define CAN_RF0R_FMP0          CAN_RF0R_FMP0_Msk                               /*!<FIFO 0 Message Pending */\r
2740 #define CAN_RF0R_FULL0_Pos     (3U)\r
2741 #define CAN_RF0R_FULL0_Msk     (0x1UL << CAN_RF0R_FULL0_Pos)                   /*!< 0x00000008 */\r
2742 #define CAN_RF0R_FULL0         CAN_RF0R_FULL0_Msk                              /*!<FIFO 0 Full */\r
2743 #define CAN_RF0R_FOVR0_Pos     (4U)\r
2744 #define CAN_RF0R_FOVR0_Msk     (0x1UL << CAN_RF0R_FOVR0_Pos)                   /*!< 0x00000010 */\r
2745 #define CAN_RF0R_FOVR0         CAN_RF0R_FOVR0_Msk                              /*!<FIFO 0 Overrun */\r
2746 #define CAN_RF0R_RFOM0_Pos     (5U)\r
2747 #define CAN_RF0R_RFOM0_Msk     (0x1UL << CAN_RF0R_RFOM0_Pos)                   /*!< 0x00000020 */\r
2748 #define CAN_RF0R_RFOM0         CAN_RF0R_RFOM0_Msk                              /*!<Release FIFO 0 Output Mailbox */\r
2749 \r
2750 /*******************  Bit definition for CAN_RF1R register  *******************/\r
2751 #define CAN_RF1R_FMP1_Pos      (0U)\r
2752 #define CAN_RF1R_FMP1_Msk      (0x3UL << CAN_RF1R_FMP1_Pos)                    /*!< 0x00000003 */\r
2753 #define CAN_RF1R_FMP1          CAN_RF1R_FMP1_Msk                               /*!<FIFO 1 Message Pending */\r
2754 #define CAN_RF1R_FULL1_Pos     (3U)\r
2755 #define CAN_RF1R_FULL1_Msk     (0x1UL << CAN_RF1R_FULL1_Pos)                   /*!< 0x00000008 */\r
2756 #define CAN_RF1R_FULL1         CAN_RF1R_FULL1_Msk                              /*!<FIFO 1 Full */\r
2757 #define CAN_RF1R_FOVR1_Pos     (4U)\r
2758 #define CAN_RF1R_FOVR1_Msk     (0x1UL << CAN_RF1R_FOVR1_Pos)                   /*!< 0x00000010 */\r
2759 #define CAN_RF1R_FOVR1         CAN_RF1R_FOVR1_Msk                              /*!<FIFO 1 Overrun */\r
2760 #define CAN_RF1R_RFOM1_Pos     (5U)\r
2761 #define CAN_RF1R_RFOM1_Msk     (0x1UL << CAN_RF1R_RFOM1_Pos)                   /*!< 0x00000020 */\r
2762 #define CAN_RF1R_RFOM1         CAN_RF1R_RFOM1_Msk                              /*!<Release FIFO 1 Output Mailbox */\r
2763 \r
2764 /********************  Bit definition for CAN_IER register  *******************/\r
2765 #define CAN_IER_TMEIE_Pos      (0U)\r
2766 #define CAN_IER_TMEIE_Msk      (0x1UL << CAN_IER_TMEIE_Pos)                    /*!< 0x00000001 */\r
2767 #define CAN_IER_TMEIE          CAN_IER_TMEIE_Msk                               /*!<Transmit Mailbox Empty Interrupt Enable */\r
2768 #define CAN_IER_FMPIE0_Pos     (1U)\r
2769 #define CAN_IER_FMPIE0_Msk     (0x1UL << CAN_IER_FMPIE0_Pos)                   /*!< 0x00000002 */\r
2770 #define CAN_IER_FMPIE0         CAN_IER_FMPIE0_Msk                              /*!<FIFO Message Pending Interrupt Enable */\r
2771 #define CAN_IER_FFIE0_Pos      (2U)\r
2772 #define CAN_IER_FFIE0_Msk      (0x1UL << CAN_IER_FFIE0_Pos)                    /*!< 0x00000004 */\r
2773 #define CAN_IER_FFIE0          CAN_IER_FFIE0_Msk                               /*!<FIFO Full Interrupt Enable */\r
2774 #define CAN_IER_FOVIE0_Pos     (3U)\r
2775 #define CAN_IER_FOVIE0_Msk     (0x1UL << CAN_IER_FOVIE0_Pos)                   /*!< 0x00000008 */\r
2776 #define CAN_IER_FOVIE0         CAN_IER_FOVIE0_Msk                              /*!<FIFO Overrun Interrupt Enable */\r
2777 #define CAN_IER_FMPIE1_Pos     (4U)\r
2778 #define CAN_IER_FMPIE1_Msk     (0x1UL << CAN_IER_FMPIE1_Pos)                   /*!< 0x00000010 */\r
2779 #define CAN_IER_FMPIE1         CAN_IER_FMPIE1_Msk                              /*!<FIFO Message Pending Interrupt Enable */\r
2780 #define CAN_IER_FFIE1_Pos      (5U)\r
2781 #define CAN_IER_FFIE1_Msk      (0x1UL << CAN_IER_FFIE1_Pos)                    /*!< 0x00000020 */\r
2782 #define CAN_IER_FFIE1          CAN_IER_FFIE1_Msk                               /*!<FIFO Full Interrupt Enable */\r
2783 #define CAN_IER_FOVIE1_Pos     (6U)\r
2784 #define CAN_IER_FOVIE1_Msk     (0x1UL << CAN_IER_FOVIE1_Pos)                   /*!< 0x00000040 */\r
2785 #define CAN_IER_FOVIE1         CAN_IER_FOVIE1_Msk                              /*!<FIFO Overrun Interrupt Enable */\r
2786 #define CAN_IER_EWGIE_Pos      (8U)\r
2787 #define CAN_IER_EWGIE_Msk      (0x1UL << CAN_IER_EWGIE_Pos)                    /*!< 0x00000100 */\r
2788 #define CAN_IER_EWGIE          CAN_IER_EWGIE_Msk                               /*!<Error Warning Interrupt Enable */\r
2789 #define CAN_IER_EPVIE_Pos      (9U)\r
2790 #define CAN_IER_EPVIE_Msk      (0x1UL << CAN_IER_EPVIE_Pos)                    /*!< 0x00000200 */\r
2791 #define CAN_IER_EPVIE          CAN_IER_EPVIE_Msk                               /*!<Error Passive Interrupt Enable */\r
2792 #define CAN_IER_BOFIE_Pos      (10U)\r
2793 #define CAN_IER_BOFIE_Msk      (0x1UL << CAN_IER_BOFIE_Pos)                    /*!< 0x00000400 */\r
2794 #define CAN_IER_BOFIE          CAN_IER_BOFIE_Msk                               /*!<Bus-Off Interrupt Enable */\r
2795 #define CAN_IER_LECIE_Pos      (11U)\r
2796 #define CAN_IER_LECIE_Msk      (0x1UL << CAN_IER_LECIE_Pos)                    /*!< 0x00000800 */\r
2797 #define CAN_IER_LECIE          CAN_IER_LECIE_Msk                               /*!<Last Error Code Interrupt Enable */\r
2798 #define CAN_IER_ERRIE_Pos      (15U)\r
2799 #define CAN_IER_ERRIE_Msk      (0x1UL << CAN_IER_ERRIE_Pos)                    /*!< 0x00008000 */\r
2800 #define CAN_IER_ERRIE          CAN_IER_ERRIE_Msk                               /*!<Error Interrupt Enable */\r
2801 #define CAN_IER_WKUIE_Pos      (16U)\r
2802 #define CAN_IER_WKUIE_Msk      (0x1UL << CAN_IER_WKUIE_Pos)                    /*!< 0x00010000 */\r
2803 #define CAN_IER_WKUIE          CAN_IER_WKUIE_Msk                               /*!<Wakeup Interrupt Enable */\r
2804 #define CAN_IER_SLKIE_Pos      (17U)\r
2805 #define CAN_IER_SLKIE_Msk      (0x1UL << CAN_IER_SLKIE_Pos)                    /*!< 0x00020000 */\r
2806 #define CAN_IER_SLKIE          CAN_IER_SLKIE_Msk                               /*!<Sleep Interrupt Enable */\r
2807 \r
2808 /********************  Bit definition for CAN_ESR register  *******************/\r
2809 #define CAN_ESR_EWGF_Pos       (0U)\r
2810 #define CAN_ESR_EWGF_Msk       (0x1UL << CAN_ESR_EWGF_Pos)                     /*!< 0x00000001 */\r
2811 #define CAN_ESR_EWGF           CAN_ESR_EWGF_Msk                                /*!<Error Warning Flag */\r
2812 #define CAN_ESR_EPVF_Pos       (1U)\r
2813 #define CAN_ESR_EPVF_Msk       (0x1UL << CAN_ESR_EPVF_Pos)                     /*!< 0x00000002 */\r
2814 #define CAN_ESR_EPVF           CAN_ESR_EPVF_Msk                                /*!<Error Passive Flag */\r
2815 #define CAN_ESR_BOFF_Pos       (2U)\r
2816 #define CAN_ESR_BOFF_Msk       (0x1UL << CAN_ESR_BOFF_Pos)                     /*!< 0x00000004 */\r
2817 #define CAN_ESR_BOFF           CAN_ESR_BOFF_Msk                                /*!<Bus-Off Flag */\r
2818 \r
2819 #define CAN_ESR_LEC_Pos        (4U)\r
2820 #define CAN_ESR_LEC_Msk        (0x7UL << CAN_ESR_LEC_Pos)                      /*!< 0x00000070 */\r
2821 #define CAN_ESR_LEC            CAN_ESR_LEC_Msk                                 /*!<LEC[2:0] bits (Last Error Code) */\r
2822 #define CAN_ESR_LEC_0          (0x1UL << CAN_ESR_LEC_Pos)                      /*!< 0x00000010 */\r
2823 #define CAN_ESR_LEC_1          (0x2UL << CAN_ESR_LEC_Pos)                      /*!< 0x00000020 */\r
2824 #define CAN_ESR_LEC_2          (0x4UL << CAN_ESR_LEC_Pos)                      /*!< 0x00000040 */\r
2825 \r
2826 #define CAN_ESR_TEC_Pos        (16U)\r
2827 #define CAN_ESR_TEC_Msk        (0xFFUL << CAN_ESR_TEC_Pos)                     /*!< 0x00FF0000 */\r
2828 #define CAN_ESR_TEC            CAN_ESR_TEC_Msk                                 /*!<Least significant byte of the 9-bit Transmit Error Counter */\r
2829 #define CAN_ESR_REC_Pos        (24U)\r
2830 #define CAN_ESR_REC_Msk        (0xFFUL << CAN_ESR_REC_Pos)                     /*!< 0xFF000000 */\r
2831 #define CAN_ESR_REC            CAN_ESR_REC_Msk                                 /*!<Receive Error Counter */\r
2832 \r
2833 /*******************  Bit definition for CAN_BTR register  ********************/\r
2834 #define CAN_BTR_BRP_Pos        (0U)\r
2835 #define CAN_BTR_BRP_Msk        (0x3FFUL << CAN_BTR_BRP_Pos)                    /*!< 0x000003FF */\r
2836 #define CAN_BTR_BRP            CAN_BTR_BRP_Msk                                 /*!<Baud Rate Prescaler */\r
2837 #define CAN_BTR_TS1_Pos        (16U)\r
2838 #define CAN_BTR_TS1_Msk        (0xFUL << CAN_BTR_TS1_Pos)                      /*!< 0x000F0000 */\r
2839 #define CAN_BTR_TS1            CAN_BTR_TS1_Msk                                 /*!<Time Segment 1 */\r
2840 #define CAN_BTR_TS1_0          (0x1UL << CAN_BTR_TS1_Pos)                      /*!< 0x00010000 */\r
2841 #define CAN_BTR_TS1_1          (0x2UL << CAN_BTR_TS1_Pos)                      /*!< 0x00020000 */\r
2842 #define CAN_BTR_TS1_2          (0x4UL << CAN_BTR_TS1_Pos)                      /*!< 0x00040000 */\r
2843 #define CAN_BTR_TS1_3          (0x8UL << CAN_BTR_TS1_Pos)                      /*!< 0x00080000 */\r
2844 #define CAN_BTR_TS2_Pos        (20U)\r
2845 #define CAN_BTR_TS2_Msk        (0x7UL << CAN_BTR_TS2_Pos)                      /*!< 0x00700000 */\r
2846 #define CAN_BTR_TS2            CAN_BTR_TS2_Msk                                 /*!<Time Segment 2 */\r
2847 #define CAN_BTR_TS2_0          (0x1UL << CAN_BTR_TS2_Pos)                      /*!< 0x00100000 */\r
2848 #define CAN_BTR_TS2_1          (0x2UL << CAN_BTR_TS2_Pos)                      /*!< 0x00200000 */\r
2849 #define CAN_BTR_TS2_2          (0x4UL << CAN_BTR_TS2_Pos)                      /*!< 0x00400000 */\r
2850 #define CAN_BTR_SJW_Pos        (24U)\r
2851 #define CAN_BTR_SJW_Msk        (0x3UL << CAN_BTR_SJW_Pos)                      /*!< 0x03000000 */\r
2852 #define CAN_BTR_SJW            CAN_BTR_SJW_Msk                                 /*!<Resynchronization Jump Width */\r
2853 #define CAN_BTR_SJW_0          (0x1UL << CAN_BTR_SJW_Pos)                      /*!< 0x01000000 */\r
2854 #define CAN_BTR_SJW_1          (0x2UL << CAN_BTR_SJW_Pos)                      /*!< 0x02000000 */\r
2855 #define CAN_BTR_LBKM_Pos       (30U)\r
2856 #define CAN_BTR_LBKM_Msk       (0x1UL << CAN_BTR_LBKM_Pos)                     /*!< 0x40000000 */\r
2857 #define CAN_BTR_LBKM           CAN_BTR_LBKM_Msk                                /*!<Loop Back Mode (Debug) */\r
2858 #define CAN_BTR_SILM_Pos       (31U)\r
2859 #define CAN_BTR_SILM_Msk       (0x1UL << CAN_BTR_SILM_Pos)                     /*!< 0x80000000 */\r
2860 #define CAN_BTR_SILM           CAN_BTR_SILM_Msk                                /*!<Silent Mode */\r
2861 \r
2862 /*!<Mailbox registers */\r
2863 /******************  Bit definition for CAN_TI0R register  ********************/\r
2864 #define CAN_TI0R_TXRQ_Pos      (0U)\r
2865 #define CAN_TI0R_TXRQ_Msk      (0x1UL << CAN_TI0R_TXRQ_Pos)                    /*!< 0x00000001 */\r
2866 #define CAN_TI0R_TXRQ          CAN_TI0R_TXRQ_Msk                               /*!<Transmit Mailbox Request */\r
2867 #define CAN_TI0R_RTR_Pos       (1U)\r
2868 #define CAN_TI0R_RTR_Msk       (0x1UL << CAN_TI0R_RTR_Pos)                     /*!< 0x00000002 */\r
2869 #define CAN_TI0R_RTR           CAN_TI0R_RTR_Msk                                /*!<Remote Transmission Request */\r
2870 #define CAN_TI0R_IDE_Pos       (2U)\r
2871 #define CAN_TI0R_IDE_Msk       (0x1UL << CAN_TI0R_IDE_Pos)                     /*!< 0x00000004 */\r
2872 #define CAN_TI0R_IDE           CAN_TI0R_IDE_Msk                                /*!<Identifier Extension */\r
2873 #define CAN_TI0R_EXID_Pos      (3U)\r
2874 #define CAN_TI0R_EXID_Msk      (0x3FFFFUL << CAN_TI0R_EXID_Pos)                /*!< 0x001FFFF8 */\r
2875 #define CAN_TI0R_EXID          CAN_TI0R_EXID_Msk                               /*!<Extended Identifier */\r
2876 #define CAN_TI0R_STID_Pos      (21U)\r
2877 #define CAN_TI0R_STID_Msk      (0x7FFUL << CAN_TI0R_STID_Pos)                  /*!< 0xFFE00000 */\r
2878 #define CAN_TI0R_STID          CAN_TI0R_STID_Msk                               /*!<Standard Identifier or Extended Identifier */\r
2879 \r
2880 /******************  Bit definition for CAN_TDT0R register  *******************/\r
2881 #define CAN_TDT0R_DLC_Pos      (0U)\r
2882 #define CAN_TDT0R_DLC_Msk      (0xFUL << CAN_TDT0R_DLC_Pos)                    /*!< 0x0000000F */\r
2883 #define CAN_TDT0R_DLC          CAN_TDT0R_DLC_Msk                               /*!<Data Length Code */\r
2884 #define CAN_TDT0R_TGT_Pos      (8U)\r
2885 #define CAN_TDT0R_TGT_Msk      (0x1UL << CAN_TDT0R_TGT_Pos)                    /*!< 0x00000100 */\r
2886 #define CAN_TDT0R_TGT          CAN_TDT0R_TGT_Msk                               /*!<Transmit Global Time */\r
2887 #define CAN_TDT0R_TIME_Pos     (16U)\r
2888 #define CAN_TDT0R_TIME_Msk     (0xFFFFUL << CAN_TDT0R_TIME_Pos)                /*!< 0xFFFF0000 */\r
2889 #define CAN_TDT0R_TIME         CAN_TDT0R_TIME_Msk                              /*!<Message Time Stamp */\r
2890 \r
2891 /******************  Bit definition for CAN_TDL0R register  *******************/\r
2892 #define CAN_TDL0R_DATA0_Pos    (0U)\r
2893 #define CAN_TDL0R_DATA0_Msk    (0xFFUL << CAN_TDL0R_DATA0_Pos)                 /*!< 0x000000FF */\r
2894 #define CAN_TDL0R_DATA0        CAN_TDL0R_DATA0_Msk                             /*!<Data byte 0 */\r
2895 #define CAN_TDL0R_DATA1_Pos    (8U)\r
2896 #define CAN_TDL0R_DATA1_Msk    (0xFFUL << CAN_TDL0R_DATA1_Pos)                 /*!< 0x0000FF00 */\r
2897 #define CAN_TDL0R_DATA1        CAN_TDL0R_DATA1_Msk                             /*!<Data byte 1 */\r
2898 #define CAN_TDL0R_DATA2_Pos    (16U)\r
2899 #define CAN_TDL0R_DATA2_Msk    (0xFFUL << CAN_TDL0R_DATA2_Pos)                 /*!< 0x00FF0000 */\r
2900 #define CAN_TDL0R_DATA2        CAN_TDL0R_DATA2_Msk                             /*!<Data byte 2 */\r
2901 #define CAN_TDL0R_DATA3_Pos    (24U)\r
2902 #define CAN_TDL0R_DATA3_Msk    (0xFFUL << CAN_TDL0R_DATA3_Pos)                 /*!< 0xFF000000 */\r
2903 #define CAN_TDL0R_DATA3        CAN_TDL0R_DATA3_Msk                             /*!<Data byte 3 */\r
2904 \r
2905 /******************  Bit definition for CAN_TDH0R register  *******************/\r
2906 #define CAN_TDH0R_DATA4_Pos    (0U)\r
2907 #define CAN_TDH0R_DATA4_Msk    (0xFFUL << CAN_TDH0R_DATA4_Pos)                 /*!< 0x000000FF */\r
2908 #define CAN_TDH0R_DATA4        CAN_TDH0R_DATA4_Msk                             /*!<Data byte 4 */\r
2909 #define CAN_TDH0R_DATA5_Pos    (8U)\r
2910 #define CAN_TDH0R_DATA5_Msk    (0xFFUL << CAN_TDH0R_DATA5_Pos)                 /*!< 0x0000FF00 */\r
2911 #define CAN_TDH0R_DATA5        CAN_TDH0R_DATA5_Msk                             /*!<Data byte 5 */\r
2912 #define CAN_TDH0R_DATA6_Pos    (16U)\r
2913 #define CAN_TDH0R_DATA6_Msk    (0xFFUL << CAN_TDH0R_DATA6_Pos)                 /*!< 0x00FF0000 */\r
2914 #define CAN_TDH0R_DATA6        CAN_TDH0R_DATA6_Msk                             /*!<Data byte 6 */\r
2915 #define CAN_TDH0R_DATA7_Pos    (24U)\r
2916 #define CAN_TDH0R_DATA7_Msk    (0xFFUL << CAN_TDH0R_DATA7_Pos)                 /*!< 0xFF000000 */\r
2917 #define CAN_TDH0R_DATA7        CAN_TDH0R_DATA7_Msk                             /*!<Data byte 7 */\r
2918 \r
2919 /*******************  Bit definition for CAN_TI1R register  *******************/\r
2920 #define CAN_TI1R_TXRQ_Pos      (0U)\r
2921 #define CAN_TI1R_TXRQ_Msk      (0x1UL << CAN_TI1R_TXRQ_Pos)                    /*!< 0x00000001 */\r
2922 #define CAN_TI1R_TXRQ          CAN_TI1R_TXRQ_Msk                               /*!<Transmit Mailbox Request */\r
2923 #define CAN_TI1R_RTR_Pos       (1U)\r
2924 #define CAN_TI1R_RTR_Msk       (0x1UL << CAN_TI1R_RTR_Pos)                     /*!< 0x00000002 */\r
2925 #define CAN_TI1R_RTR           CAN_TI1R_RTR_Msk                                /*!<Remote Transmission Request */\r
2926 #define CAN_TI1R_IDE_Pos       (2U)\r
2927 #define CAN_TI1R_IDE_Msk       (0x1UL << CAN_TI1R_IDE_Pos)                     /*!< 0x00000004 */\r
2928 #define CAN_TI1R_IDE           CAN_TI1R_IDE_Msk                                /*!<Identifier Extension */\r
2929 #define CAN_TI1R_EXID_Pos      (3U)\r
2930 #define CAN_TI1R_EXID_Msk      (0x3FFFFUL << CAN_TI1R_EXID_Pos)                /*!< 0x001FFFF8 */\r
2931 #define CAN_TI1R_EXID          CAN_TI1R_EXID_Msk                               /*!<Extended Identifier */\r
2932 #define CAN_TI1R_STID_Pos      (21U)\r
2933 #define CAN_TI1R_STID_Msk      (0x7FFUL << CAN_TI1R_STID_Pos)                  /*!< 0xFFE00000 */\r
2934 #define CAN_TI1R_STID          CAN_TI1R_STID_Msk                               /*!<Standard Identifier or Extended Identifier */\r
2935 \r
2936 /*******************  Bit definition for CAN_TDT1R register  ******************/\r
2937 #define CAN_TDT1R_DLC_Pos      (0U)\r
2938 #define CAN_TDT1R_DLC_Msk      (0xFUL << CAN_TDT1R_DLC_Pos)                    /*!< 0x0000000F */\r
2939 #define CAN_TDT1R_DLC          CAN_TDT1R_DLC_Msk                               /*!<Data Length Code */\r
2940 #define CAN_TDT1R_TGT_Pos      (8U)\r
2941 #define CAN_TDT1R_TGT_Msk      (0x1UL << CAN_TDT1R_TGT_Pos)                    /*!< 0x00000100 */\r
2942 #define CAN_TDT1R_TGT          CAN_TDT1R_TGT_Msk                               /*!<Transmit Global Time */\r
2943 #define CAN_TDT1R_TIME_Pos     (16U)\r
2944 #define CAN_TDT1R_TIME_Msk     (0xFFFFUL << CAN_TDT1R_TIME_Pos)                /*!< 0xFFFF0000 */\r
2945 #define CAN_TDT1R_TIME         CAN_TDT1R_TIME_Msk                              /*!<Message Time Stamp */\r
2946 \r
2947 /*******************  Bit definition for CAN_TDL1R register  ******************/\r
2948 #define CAN_TDL1R_DATA0_Pos    (0U)\r
2949 #define CAN_TDL1R_DATA0_Msk    (0xFFUL << CAN_TDL1R_DATA0_Pos)                 /*!< 0x000000FF */\r
2950 #define CAN_TDL1R_DATA0        CAN_TDL1R_DATA0_Msk                             /*!<Data byte 0 */\r
2951 #define CAN_TDL1R_DATA1_Pos    (8U)\r
2952 #define CAN_TDL1R_DATA1_Msk    (0xFFUL << CAN_TDL1R_DATA1_Pos)                 /*!< 0x0000FF00 */\r
2953 #define CAN_TDL1R_DATA1        CAN_TDL1R_DATA1_Msk                             /*!<Data byte 1 */\r
2954 #define CAN_TDL1R_DATA2_Pos    (16U)\r
2955 #define CAN_TDL1R_DATA2_Msk    (0xFFUL << CAN_TDL1R_DATA2_Pos)                 /*!< 0x00FF0000 */\r
2956 #define CAN_TDL1R_DATA2        CAN_TDL1R_DATA2_Msk                             /*!<Data byte 2 */\r
2957 #define CAN_TDL1R_DATA3_Pos    (24U)\r
2958 #define CAN_TDL1R_DATA3_Msk    (0xFFUL << CAN_TDL1R_DATA3_Pos)                 /*!< 0xFF000000 */\r
2959 #define CAN_TDL1R_DATA3        CAN_TDL1R_DATA3_Msk                             /*!<Data byte 3 */\r
2960 \r
2961 /*******************  Bit definition for CAN_TDH1R register  ******************/\r
2962 #define CAN_TDH1R_DATA4_Pos    (0U)\r
2963 #define CAN_TDH1R_DATA4_Msk    (0xFFUL << CAN_TDH1R_DATA4_Pos)                 /*!< 0x000000FF */\r
2964 #define CAN_TDH1R_DATA4        CAN_TDH1R_DATA4_Msk                             /*!<Data byte 4 */\r
2965 #define CAN_TDH1R_DATA5_Pos    (8U)\r
2966 #define CAN_TDH1R_DATA5_Msk    (0xFFUL << CAN_TDH1R_DATA5_Pos)                 /*!< 0x0000FF00 */\r
2967 #define CAN_TDH1R_DATA5        CAN_TDH1R_DATA5_Msk                             /*!<Data byte 5 */\r
2968 #define CAN_TDH1R_DATA6_Pos    (16U)\r
2969 #define CAN_TDH1R_DATA6_Msk    (0xFFUL << CAN_TDH1R_DATA6_Pos)                 /*!< 0x00FF0000 */\r
2970 #define CAN_TDH1R_DATA6        CAN_TDH1R_DATA6_Msk                             /*!<Data byte 6 */\r
2971 #define CAN_TDH1R_DATA7_Pos    (24U)\r
2972 #define CAN_TDH1R_DATA7_Msk    (0xFFUL << CAN_TDH1R_DATA7_Pos)                 /*!< 0xFF000000 */\r
2973 #define CAN_TDH1R_DATA7        CAN_TDH1R_DATA7_Msk                             /*!<Data byte 7 */\r
2974 \r
2975 /*******************  Bit definition for CAN_TI2R register  *******************/\r
2976 #define CAN_TI2R_TXRQ_Pos      (0U)\r
2977 #define CAN_TI2R_TXRQ_Msk      (0x1UL << CAN_TI2R_TXRQ_Pos)                    /*!< 0x00000001 */\r
2978 #define CAN_TI2R_TXRQ          CAN_TI2R_TXRQ_Msk                               /*!<Transmit Mailbox Request */\r
2979 #define CAN_TI2R_RTR_Pos       (1U)\r
2980 #define CAN_TI2R_RTR_Msk       (0x1UL << CAN_TI2R_RTR_Pos)                     /*!< 0x00000002 */\r
2981 #define CAN_TI2R_RTR           CAN_TI2R_RTR_Msk                                /*!<Remote Transmission Request */\r
2982 #define CAN_TI2R_IDE_Pos       (2U)\r
2983 #define CAN_TI2R_IDE_Msk       (0x1UL << CAN_TI2R_IDE_Pos)                     /*!< 0x00000004 */\r
2984 #define CAN_TI2R_IDE           CAN_TI2R_IDE_Msk                                /*!<Identifier Extension */\r
2985 #define CAN_TI2R_EXID_Pos      (3U)\r
2986 #define CAN_TI2R_EXID_Msk      (0x3FFFFUL << CAN_TI2R_EXID_Pos)                /*!< 0x001FFFF8 */\r
2987 #define CAN_TI2R_EXID          CAN_TI2R_EXID_Msk                               /*!<Extended identifier */\r
2988 #define CAN_TI2R_STID_Pos      (21U)\r
2989 #define CAN_TI2R_STID_Msk      (0x7FFUL << CAN_TI2R_STID_Pos)                  /*!< 0xFFE00000 */\r
2990 #define CAN_TI2R_STID          CAN_TI2R_STID_Msk                               /*!<Standard Identifier or Extended Identifier */\r
2991 \r
2992 /*******************  Bit definition for CAN_TDT2R register  ******************/\r
2993 #define CAN_TDT2R_DLC_Pos      (0U)\r
2994 #define CAN_TDT2R_DLC_Msk      (0xFUL << CAN_TDT2R_DLC_Pos)                    /*!< 0x0000000F */\r
2995 #define CAN_TDT2R_DLC          CAN_TDT2R_DLC_Msk                               /*!<Data Length Code */\r
2996 #define CAN_TDT2R_TGT_Pos      (8U)\r
2997 #define CAN_TDT2R_TGT_Msk      (0x1UL << CAN_TDT2R_TGT_Pos)                    /*!< 0x00000100 */\r
2998 #define CAN_TDT2R_TGT          CAN_TDT2R_TGT_Msk                               /*!<Transmit Global Time */\r
2999 #define CAN_TDT2R_TIME_Pos     (16U)\r
3000 #define CAN_TDT2R_TIME_Msk     (0xFFFFUL << CAN_TDT2R_TIME_Pos)                /*!< 0xFFFF0000 */\r
3001 #define CAN_TDT2R_TIME         CAN_TDT2R_TIME_Msk                              /*!<Message Time Stamp */\r
3002 \r
3003 /*******************  Bit definition for CAN_TDL2R register  ******************/\r
3004 #define CAN_TDL2R_DATA0_Pos    (0U)\r
3005 #define CAN_TDL2R_DATA0_Msk    (0xFFUL << CAN_TDL2R_DATA0_Pos)                 /*!< 0x000000FF */\r
3006 #define CAN_TDL2R_DATA0        CAN_TDL2R_DATA0_Msk                             /*!<Data byte 0 */\r
3007 #define CAN_TDL2R_DATA1_Pos    (8U)\r
3008 #define CAN_TDL2R_DATA1_Msk    (0xFFUL << CAN_TDL2R_DATA1_Pos)                 /*!< 0x0000FF00 */\r
3009 #define CAN_TDL2R_DATA1        CAN_TDL2R_DATA1_Msk                             /*!<Data byte 1 */\r
3010 #define CAN_TDL2R_DATA2_Pos    (16U)\r
3011 #define CAN_TDL2R_DATA2_Msk    (0xFFUL << CAN_TDL2R_DATA2_Pos)                 /*!< 0x00FF0000 */\r
3012 #define CAN_TDL2R_DATA2        CAN_TDL2R_DATA2_Msk                             /*!<Data byte 2 */\r
3013 #define CAN_TDL2R_DATA3_Pos    (24U)\r
3014 #define CAN_TDL2R_DATA3_Msk    (0xFFUL << CAN_TDL2R_DATA3_Pos)                 /*!< 0xFF000000 */\r
3015 #define CAN_TDL2R_DATA3        CAN_TDL2R_DATA3_Msk                             /*!<Data byte 3 */\r
3016 \r
3017 /*******************  Bit definition for CAN_TDH2R register  ******************/\r
3018 #define CAN_TDH2R_DATA4_Pos    (0U)\r
3019 #define CAN_TDH2R_DATA4_Msk    (0xFFUL << CAN_TDH2R_DATA4_Pos)                 /*!< 0x000000FF */\r
3020 #define CAN_TDH2R_DATA4        CAN_TDH2R_DATA4_Msk                             /*!<Data byte 4 */\r
3021 #define CAN_TDH2R_DATA5_Pos    (8U)\r
3022 #define CAN_TDH2R_DATA5_Msk    (0xFFUL << CAN_TDH2R_DATA5_Pos)                 /*!< 0x0000FF00 */\r
3023 #define CAN_TDH2R_DATA5        CAN_TDH2R_DATA5_Msk                             /*!<Data byte 5 */\r
3024 #define CAN_TDH2R_DATA6_Pos    (16U)\r
3025 #define CAN_TDH2R_DATA6_Msk    (0xFFUL << CAN_TDH2R_DATA6_Pos)                 /*!< 0x00FF0000 */\r
3026 #define CAN_TDH2R_DATA6        CAN_TDH2R_DATA6_Msk                             /*!<Data byte 6 */\r
3027 #define CAN_TDH2R_DATA7_Pos    (24U)\r
3028 #define CAN_TDH2R_DATA7_Msk    (0xFFUL << CAN_TDH2R_DATA7_Pos)                 /*!< 0xFF000000 */\r
3029 #define CAN_TDH2R_DATA7        CAN_TDH2R_DATA7_Msk                             /*!<Data byte 7 */\r
3030 \r
3031 /*******************  Bit definition for CAN_RI0R register  *******************/\r
3032 #define CAN_RI0R_RTR_Pos       (1U)\r
3033 #define CAN_RI0R_RTR_Msk       (0x1UL << CAN_RI0R_RTR_Pos)                     /*!< 0x00000002 */\r
3034 #define CAN_RI0R_RTR           CAN_RI0R_RTR_Msk                                /*!<Remote Transmission Request */\r
3035 #define CAN_RI0R_IDE_Pos       (2U)\r
3036 #define CAN_RI0R_IDE_Msk       (0x1UL << CAN_RI0R_IDE_Pos)                     /*!< 0x00000004 */\r
3037 #define CAN_RI0R_IDE           CAN_RI0R_IDE_Msk                                /*!<Identifier Extension */\r
3038 #define CAN_RI0R_EXID_Pos      (3U)\r
3039 #define CAN_RI0R_EXID_Msk      (0x3FFFFUL << CAN_RI0R_EXID_Pos)                /*!< 0x001FFFF8 */\r
3040 #define CAN_RI0R_EXID          CAN_RI0R_EXID_Msk                               /*!<Extended Identifier */\r
3041 #define CAN_RI0R_STID_Pos      (21U)\r
3042 #define CAN_RI0R_STID_Msk      (0x7FFUL << CAN_RI0R_STID_Pos)                  /*!< 0xFFE00000 */\r
3043 #define CAN_RI0R_STID          CAN_RI0R_STID_Msk                               /*!<Standard Identifier or Extended Identifier */\r
3044 \r
3045 /*******************  Bit definition for CAN_RDT0R register  ******************/\r
3046 #define CAN_RDT0R_DLC_Pos      (0U)\r
3047 #define CAN_RDT0R_DLC_Msk      (0xFUL << CAN_RDT0R_DLC_Pos)                    /*!< 0x0000000F */\r
3048 #define CAN_RDT0R_DLC          CAN_RDT0R_DLC_Msk                               /*!<Data Length Code */\r
3049 #define CAN_RDT0R_FMI_Pos      (8U)\r
3050 #define CAN_RDT0R_FMI_Msk      (0xFFUL << CAN_RDT0R_FMI_Pos)                   /*!< 0x0000FF00 */\r
3051 #define CAN_RDT0R_FMI          CAN_RDT0R_FMI_Msk                               /*!<Filter Match Index */\r
3052 #define CAN_RDT0R_TIME_Pos     (16U)\r
3053 #define CAN_RDT0R_TIME_Msk     (0xFFFFUL << CAN_RDT0R_TIME_Pos)                /*!< 0xFFFF0000 */\r
3054 #define CAN_RDT0R_TIME         CAN_RDT0R_TIME_Msk                              /*!<Message Time Stamp */\r
3055 \r
3056 /*******************  Bit definition for CAN_RDL0R register  ******************/\r
3057 #define CAN_RDL0R_DATA0_Pos    (0U)\r
3058 #define CAN_RDL0R_DATA0_Msk    (0xFFUL << CAN_RDL0R_DATA0_Pos)                 /*!< 0x000000FF */\r
3059 #define CAN_RDL0R_DATA0        CAN_RDL0R_DATA0_Msk                             /*!<Data byte 0 */\r
3060 #define CAN_RDL0R_DATA1_Pos    (8U)\r
3061 #define CAN_RDL0R_DATA1_Msk    (0xFFUL << CAN_RDL0R_DATA1_Pos)                 /*!< 0x0000FF00 */\r
3062 #define CAN_RDL0R_DATA1        CAN_RDL0R_DATA1_Msk                             /*!<Data byte 1 */\r
3063 #define CAN_RDL0R_DATA2_Pos    (16U)\r
3064 #define CAN_RDL0R_DATA2_Msk    (0xFFUL << CAN_RDL0R_DATA2_Pos)                 /*!< 0x00FF0000 */\r
3065 #define CAN_RDL0R_DATA2        CAN_RDL0R_DATA2_Msk                             /*!<Data byte 2 */\r
3066 #define CAN_RDL0R_DATA3_Pos    (24U)\r
3067 #define CAN_RDL0R_DATA3_Msk    (0xFFUL << CAN_RDL0R_DATA3_Pos)                 /*!< 0xFF000000 */\r
3068 #define CAN_RDL0R_DATA3        CAN_RDL0R_DATA3_Msk                             /*!<Data byte 3 */\r
3069 \r
3070 /*******************  Bit definition for CAN_RDH0R register  ******************/\r
3071 #define CAN_RDH0R_DATA4_Pos    (0U)\r
3072 #define CAN_RDH0R_DATA4_Msk    (0xFFUL << CAN_RDH0R_DATA4_Pos)                 /*!< 0x000000FF */\r
3073 #define CAN_RDH0R_DATA4        CAN_RDH0R_DATA4_Msk                             /*!<Data byte 4 */\r
3074 #define CAN_RDH0R_DATA5_Pos    (8U)\r
3075 #define CAN_RDH0R_DATA5_Msk    (0xFFUL << CAN_RDH0R_DATA5_Pos)                 /*!< 0x0000FF00 */\r
3076 #define CAN_RDH0R_DATA5        CAN_RDH0R_DATA5_Msk                             /*!<Data byte 5 */\r
3077 #define CAN_RDH0R_DATA6_Pos    (16U)\r
3078 #define CAN_RDH0R_DATA6_Msk    (0xFFUL << CAN_RDH0R_DATA6_Pos)                 /*!< 0x00FF0000 */\r
3079 #define CAN_RDH0R_DATA6        CAN_RDH0R_DATA6_Msk                             /*!<Data byte 6 */\r
3080 #define CAN_RDH0R_DATA7_Pos    (24U)\r
3081 #define CAN_RDH0R_DATA7_Msk    (0xFFUL << CAN_RDH0R_DATA7_Pos)                 /*!< 0xFF000000 */\r
3082 #define CAN_RDH0R_DATA7        CAN_RDH0R_DATA7_Msk                             /*!<Data byte 7 */\r
3083 \r
3084 /*******************  Bit definition for CAN_RI1R register  *******************/\r
3085 #define CAN_RI1R_RTR_Pos       (1U)\r
3086 #define CAN_RI1R_RTR_Msk       (0x1UL << CAN_RI1R_RTR_Pos)                     /*!< 0x00000002 */\r
3087 #define CAN_RI1R_RTR           CAN_RI1R_RTR_Msk                                /*!<Remote Transmission Request */\r
3088 #define CAN_RI1R_IDE_Pos       (2U)\r
3089 #define CAN_RI1R_IDE_Msk       (0x1UL << CAN_RI1R_IDE_Pos)                     /*!< 0x00000004 */\r
3090 #define CAN_RI1R_IDE           CAN_RI1R_IDE_Msk                                /*!<Identifier Extension */\r
3091 #define CAN_RI1R_EXID_Pos      (3U)\r
3092 #define CAN_RI1R_EXID_Msk      (0x3FFFFUL << CAN_RI1R_EXID_Pos)                /*!< 0x001FFFF8 */\r
3093 #define CAN_RI1R_EXID          CAN_RI1R_EXID_Msk                               /*!<Extended identifier */\r
3094 #define CAN_RI1R_STID_Pos      (21U)\r
3095 #define CAN_RI1R_STID_Msk      (0x7FFUL << CAN_RI1R_STID_Pos)                  /*!< 0xFFE00000 */\r
3096 #define CAN_RI1R_STID          CAN_RI1R_STID_Msk                               /*!<Standard Identifier or Extended Identifier */\r
3097 \r
3098 /*******************  Bit definition for CAN_RDT1R register  ******************/\r
3099 #define CAN_RDT1R_DLC_Pos      (0U)\r
3100 #define CAN_RDT1R_DLC_Msk      (0xFUL << CAN_RDT1R_DLC_Pos)                    /*!< 0x0000000F */\r
3101 #define CAN_RDT1R_DLC          CAN_RDT1R_DLC_Msk                               /*!<Data Length Code */\r
3102 #define CAN_RDT1R_FMI_Pos      (8U)\r
3103 #define CAN_RDT1R_FMI_Msk      (0xFFUL << CAN_RDT1R_FMI_Pos)                   /*!< 0x0000FF00 */\r
3104 #define CAN_RDT1R_FMI          CAN_RDT1R_FMI_Msk                               /*!<Filter Match Index */\r
3105 #define CAN_RDT1R_TIME_Pos     (16U)\r
3106 #define CAN_RDT1R_TIME_Msk     (0xFFFFUL << CAN_RDT1R_TIME_Pos)                /*!< 0xFFFF0000 */\r
3107 #define CAN_RDT1R_TIME         CAN_RDT1R_TIME_Msk                              /*!<Message Time Stamp */\r
3108 \r
3109 /*******************  Bit definition for CAN_RDL1R register  ******************/\r
3110 #define CAN_RDL1R_DATA0_Pos    (0U)\r
3111 #define CAN_RDL1R_DATA0_Msk    (0xFFUL << CAN_RDL1R_DATA0_Pos)                 /*!< 0x000000FF */\r
3112 #define CAN_RDL1R_DATA0        CAN_RDL1R_DATA0_Msk                             /*!<Data byte 0 */\r
3113 #define CAN_RDL1R_DATA1_Pos    (8U)\r
3114 #define CAN_RDL1R_DATA1_Msk    (0xFFUL << CAN_RDL1R_DATA1_Pos)                 /*!< 0x0000FF00 */\r
3115 #define CAN_RDL1R_DATA1        CAN_RDL1R_DATA1_Msk                             /*!<Data byte 1 */\r
3116 #define CAN_RDL1R_DATA2_Pos    (16U)\r
3117 #define CAN_RDL1R_DATA2_Msk    (0xFFUL << CAN_RDL1R_DATA2_Pos)                 /*!< 0x00FF0000 */\r
3118 #define CAN_RDL1R_DATA2        CAN_RDL1R_DATA2_Msk                             /*!<Data byte 2 */\r
3119 #define CAN_RDL1R_DATA3_Pos    (24U)\r
3120 #define CAN_RDL1R_DATA3_Msk    (0xFFUL << CAN_RDL1R_DATA3_Pos)                 /*!< 0xFF000000 */\r
3121 #define CAN_RDL1R_DATA3        CAN_RDL1R_DATA3_Msk                             /*!<Data byte 3 */\r
3122 \r
3123 /*******************  Bit definition for CAN_RDH1R register  ******************/\r
3124 #define CAN_RDH1R_DATA4_Pos    (0U)\r
3125 #define CAN_RDH1R_DATA4_Msk    (0xFFUL << CAN_RDH1R_DATA4_Pos)                 /*!< 0x000000FF */\r
3126 #define CAN_RDH1R_DATA4        CAN_RDH1R_DATA4_Msk                             /*!<Data byte 4 */\r
3127 #define CAN_RDH1R_DATA5_Pos    (8U)\r
3128 #define CAN_RDH1R_DATA5_Msk    (0xFFUL << CAN_RDH1R_DATA5_Pos)                 /*!< 0x0000FF00 */\r
3129 #define CAN_RDH1R_DATA5        CAN_RDH1R_DATA5_Msk                             /*!<Data byte 5 */\r
3130 #define CAN_RDH1R_DATA6_Pos    (16U)\r
3131 #define CAN_RDH1R_DATA6_Msk    (0xFFUL << CAN_RDH1R_DATA6_Pos)                 /*!< 0x00FF0000 */\r
3132 #define CAN_RDH1R_DATA6        CAN_RDH1R_DATA6_Msk                             /*!<Data byte 6 */\r
3133 #define CAN_RDH1R_DATA7_Pos    (24U)\r
3134 #define CAN_RDH1R_DATA7_Msk    (0xFFUL << CAN_RDH1R_DATA7_Pos)                 /*!< 0xFF000000 */\r
3135 #define CAN_RDH1R_DATA7        CAN_RDH1R_DATA7_Msk                             /*!<Data byte 7 */\r
3136 \r
3137 /*!<CAN filter registers */\r
3138 /*******************  Bit definition for CAN_FMR register  ********************/\r
3139 #define CAN_FMR_FINIT_Pos      (0U)\r
3140 #define CAN_FMR_FINIT_Msk      (0x1UL << CAN_FMR_FINIT_Pos)                    /*!< 0x00000001 */\r
3141 #define CAN_FMR_FINIT          CAN_FMR_FINIT_Msk                               /*!<Filter Init Mode */\r
3142 \r
3143 /*******************  Bit definition for CAN_FM1R register  *******************/\r
3144 #define CAN_FM1R_FBM_Pos       (0U)\r
3145 #define CAN_FM1R_FBM_Msk       (0x3FFFUL << CAN_FM1R_FBM_Pos)                  /*!< 0x00003FFF */\r
3146 #define CAN_FM1R_FBM           CAN_FM1R_FBM_Msk                                /*!<Filter Mode */\r
3147 #define CAN_FM1R_FBM0_Pos      (0U)\r
3148 #define CAN_FM1R_FBM0_Msk      (0x1UL << CAN_FM1R_FBM0_Pos)                    /*!< 0x00000001 */\r
3149 #define CAN_FM1R_FBM0          CAN_FM1R_FBM0_Msk                               /*!<Filter Init Mode bit 0 */\r
3150 #define CAN_FM1R_FBM1_Pos      (1U)\r
3151 #define CAN_FM1R_FBM1_Msk      (0x1UL << CAN_FM1R_FBM1_Pos)                    /*!< 0x00000002 */\r
3152 #define CAN_FM1R_FBM1          CAN_FM1R_FBM1_Msk                               /*!<Filter Init Mode bit 1 */\r
3153 #define CAN_FM1R_FBM2_Pos      (2U)\r
3154 #define CAN_FM1R_FBM2_Msk      (0x1UL << CAN_FM1R_FBM2_Pos)                    /*!< 0x00000004 */\r
3155 #define CAN_FM1R_FBM2          CAN_FM1R_FBM2_Msk                               /*!<Filter Init Mode bit 2 */\r
3156 #define CAN_FM1R_FBM3_Pos      (3U)\r
3157 #define CAN_FM1R_FBM3_Msk      (0x1UL << CAN_FM1R_FBM3_Pos)                    /*!< 0x00000008 */\r
3158 #define CAN_FM1R_FBM3          CAN_FM1R_FBM3_Msk                               /*!<Filter Init Mode bit 3 */\r
3159 #define CAN_FM1R_FBM4_Pos      (4U)\r
3160 #define CAN_FM1R_FBM4_Msk      (0x1UL << CAN_FM1R_FBM4_Pos)                    /*!< 0x00000010 */\r
3161 #define CAN_FM1R_FBM4          CAN_FM1R_FBM4_Msk                               /*!<Filter Init Mode bit 4 */\r
3162 #define CAN_FM1R_FBM5_Pos      (5U)\r
3163 #define CAN_FM1R_FBM5_Msk      (0x1UL << CAN_FM1R_FBM5_Pos)                    /*!< 0x00000020 */\r
3164 #define CAN_FM1R_FBM5          CAN_FM1R_FBM5_Msk                               /*!<Filter Init Mode bit 5 */\r
3165 #define CAN_FM1R_FBM6_Pos      (6U)\r
3166 #define CAN_FM1R_FBM6_Msk      (0x1UL << CAN_FM1R_FBM6_Pos)                    /*!< 0x00000040 */\r
3167 #define CAN_FM1R_FBM6          CAN_FM1R_FBM6_Msk                               /*!<Filter Init Mode bit 6 */\r
3168 #define CAN_FM1R_FBM7_Pos      (7U)\r
3169 #define CAN_FM1R_FBM7_Msk      (0x1UL << CAN_FM1R_FBM7_Pos)                    /*!< 0x00000080 */\r
3170 #define CAN_FM1R_FBM7          CAN_FM1R_FBM7_Msk                               /*!<Filter Init Mode bit 7 */\r
3171 #define CAN_FM1R_FBM8_Pos      (8U)\r
3172 #define CAN_FM1R_FBM8_Msk      (0x1UL << CAN_FM1R_FBM8_Pos)                    /*!< 0x00000100 */\r
3173 #define CAN_FM1R_FBM8          CAN_FM1R_FBM8_Msk                               /*!<Filter Init Mode bit 8 */\r
3174 #define CAN_FM1R_FBM9_Pos      (9U)\r
3175 #define CAN_FM1R_FBM9_Msk      (0x1UL << CAN_FM1R_FBM9_Pos)                    /*!< 0x00000200 */\r
3176 #define CAN_FM1R_FBM9          CAN_FM1R_FBM9_Msk                               /*!<Filter Init Mode bit 9 */\r
3177 #define CAN_FM1R_FBM10_Pos     (10U)\r
3178 #define CAN_FM1R_FBM10_Msk     (0x1UL << CAN_FM1R_FBM10_Pos)                   /*!< 0x00000400 */\r
3179 #define CAN_FM1R_FBM10         CAN_FM1R_FBM10_Msk                              /*!<Filter Init Mode bit 10 */\r
3180 #define CAN_FM1R_FBM11_Pos     (11U)\r
3181 #define CAN_FM1R_FBM11_Msk     (0x1UL << CAN_FM1R_FBM11_Pos)                   /*!< 0x00000800 */\r
3182 #define CAN_FM1R_FBM11         CAN_FM1R_FBM11_Msk                              /*!<Filter Init Mode bit 11 */\r
3183 #define CAN_FM1R_FBM12_Pos     (12U)\r
3184 #define CAN_FM1R_FBM12_Msk     (0x1UL << CAN_FM1R_FBM12_Pos)                   /*!< 0x00001000 */\r
3185 #define CAN_FM1R_FBM12         CAN_FM1R_FBM12_Msk                              /*!<Filter Init Mode bit 12 */\r
3186 #define CAN_FM1R_FBM13_Pos     (13U)\r
3187 #define CAN_FM1R_FBM13_Msk     (0x1UL << CAN_FM1R_FBM13_Pos)                   /*!< 0x00002000 */\r
3188 #define CAN_FM1R_FBM13         CAN_FM1R_FBM13_Msk                              /*!<Filter Init Mode bit 13 */\r
3189 \r
3190 /*******************  Bit definition for CAN_FS1R register  *******************/\r
3191 #define CAN_FS1R_FSC_Pos       (0U)\r
3192 #define CAN_FS1R_FSC_Msk       (0x3FFFUL << CAN_FS1R_FSC_Pos)                  /*!< 0x00003FFF */\r
3193 #define CAN_FS1R_FSC           CAN_FS1R_FSC_Msk                                /*!<Filter Scale Configuration */\r
3194 #define CAN_FS1R_FSC0_Pos      (0U)\r
3195 #define CAN_FS1R_FSC0_Msk      (0x1UL << CAN_FS1R_FSC0_Pos)                    /*!< 0x00000001 */\r
3196 #define CAN_FS1R_FSC0          CAN_FS1R_FSC0_Msk                               /*!<Filter Scale Configuration bit 0 */\r
3197 #define CAN_FS1R_FSC1_Pos      (1U)\r
3198 #define CAN_FS1R_FSC1_Msk      (0x1UL << CAN_FS1R_FSC1_Pos)                    /*!< 0x00000002 */\r
3199 #define CAN_FS1R_FSC1          CAN_FS1R_FSC1_Msk                               /*!<Filter Scale Configuration bit 1 */\r
3200 #define CAN_FS1R_FSC2_Pos      (2U)\r
3201 #define CAN_FS1R_FSC2_Msk      (0x1UL << CAN_FS1R_FSC2_Pos)                    /*!< 0x00000004 */\r
3202 #define CAN_FS1R_FSC2          CAN_FS1R_FSC2_Msk                               /*!<Filter Scale Configuration bit 2 */\r
3203 #define CAN_FS1R_FSC3_Pos      (3U)\r
3204 #define CAN_FS1R_FSC3_Msk      (0x1UL << CAN_FS1R_FSC3_Pos)                    /*!< 0x00000008 */\r
3205 #define CAN_FS1R_FSC3          CAN_FS1R_FSC3_Msk                               /*!<Filter Scale Configuration bit 3 */\r
3206 #define CAN_FS1R_FSC4_Pos      (4U)\r
3207 #define CAN_FS1R_FSC4_Msk      (0x1UL << CAN_FS1R_FSC4_Pos)                    /*!< 0x00000010 */\r
3208 #define CAN_FS1R_FSC4          CAN_FS1R_FSC4_Msk                               /*!<Filter Scale Configuration bit 4 */\r
3209 #define CAN_FS1R_FSC5_Pos      (5U)\r
3210 #define CAN_FS1R_FSC5_Msk      (0x1UL << CAN_FS1R_FSC5_Pos)                    /*!< 0x00000020 */\r
3211 #define CAN_FS1R_FSC5          CAN_FS1R_FSC5_Msk                               /*!<Filter Scale Configuration bit 5 */\r
3212 #define CAN_FS1R_FSC6_Pos      (6U)\r
3213 #define CAN_FS1R_FSC6_Msk      (0x1UL << CAN_FS1R_FSC6_Pos)                    /*!< 0x00000040 */\r
3214 #define CAN_FS1R_FSC6          CAN_FS1R_FSC6_Msk                               /*!<Filter Scale Configuration bit 6 */\r
3215 #define CAN_FS1R_FSC7_Pos      (7U)\r
3216 #define CAN_FS1R_FSC7_Msk      (0x1UL << CAN_FS1R_FSC7_Pos)                    /*!< 0x00000080 */\r
3217 #define CAN_FS1R_FSC7          CAN_FS1R_FSC7_Msk                               /*!<Filter Scale Configuration bit 7 */\r
3218 #define CAN_FS1R_FSC8_Pos      (8U)\r
3219 #define CAN_FS1R_FSC8_Msk      (0x1UL << CAN_FS1R_FSC8_Pos)                    /*!< 0x00000100 */\r
3220 #define CAN_FS1R_FSC8          CAN_FS1R_FSC8_Msk                               /*!<Filter Scale Configuration bit 8 */\r
3221 #define CAN_FS1R_FSC9_Pos      (9U)\r
3222 #define CAN_FS1R_FSC9_Msk      (0x1UL << CAN_FS1R_FSC9_Pos)                    /*!< 0x00000200 */\r
3223 #define CAN_FS1R_FSC9          CAN_FS1R_FSC9_Msk                               /*!<Filter Scale Configuration bit 9 */\r
3224 #define CAN_FS1R_FSC10_Pos     (10U)\r
3225 #define CAN_FS1R_FSC10_Msk     (0x1UL << CAN_FS1R_FSC10_Pos)                   /*!< 0x00000400 */\r
3226 #define CAN_FS1R_FSC10         CAN_FS1R_FSC10_Msk                              /*!<Filter Scale Configuration bit 10 */\r
3227 #define CAN_FS1R_FSC11_Pos     (11U)\r
3228 #define CAN_FS1R_FSC11_Msk     (0x1UL << CAN_FS1R_FSC11_Pos)                   /*!< 0x00000800 */\r
3229 #define CAN_FS1R_FSC11         CAN_FS1R_FSC11_Msk                              /*!<Filter Scale Configuration bit 11 */\r
3230 #define CAN_FS1R_FSC12_Pos     (12U)\r
3231 #define CAN_FS1R_FSC12_Msk     (0x1UL << CAN_FS1R_FSC12_Pos)                   /*!< 0x00001000 */\r
3232 #define CAN_FS1R_FSC12         CAN_FS1R_FSC12_Msk                              /*!<Filter Scale Configuration bit 12 */\r
3233 #define CAN_FS1R_FSC13_Pos     (13U)\r
3234 #define CAN_FS1R_FSC13_Msk     (0x1UL << CAN_FS1R_FSC13_Pos)                   /*!< 0x00002000 */\r
3235 #define CAN_FS1R_FSC13         CAN_FS1R_FSC13_Msk                              /*!<Filter Scale Configuration bit 13 */\r
3236 \r
3237 /******************  Bit definition for CAN_FFA1R register  *******************/\r
3238 #define CAN_FFA1R_FFA_Pos      (0U)\r
3239 #define CAN_FFA1R_FFA_Msk      (0x3FFFUL << CAN_FFA1R_FFA_Pos)                 /*!< 0x00003FFF */\r
3240 #define CAN_FFA1R_FFA          CAN_FFA1R_FFA_Msk                               /*!<Filter FIFO Assignment */\r
3241 #define CAN_FFA1R_FFA0_Pos     (0U)\r
3242 #define CAN_FFA1R_FFA0_Msk     (0x1UL << CAN_FFA1R_FFA0_Pos)                   /*!< 0x00000001 */\r
3243 #define CAN_FFA1R_FFA0         CAN_FFA1R_FFA0_Msk                              /*!<Filter FIFO Assignment for Filter 0 */\r
3244 #define CAN_FFA1R_FFA1_Pos     (1U)\r
3245 #define CAN_FFA1R_FFA1_Msk     (0x1UL << CAN_FFA1R_FFA1_Pos)                   /*!< 0x00000002 */\r
3246 #define CAN_FFA1R_FFA1         CAN_FFA1R_FFA1_Msk                              /*!<Filter FIFO Assignment for Filter 1 */\r
3247 #define CAN_FFA1R_FFA2_Pos     (2U)\r
3248 #define CAN_FFA1R_FFA2_Msk     (0x1UL << CAN_FFA1R_FFA2_Pos)                   /*!< 0x00000004 */\r
3249 #define CAN_FFA1R_FFA2         CAN_FFA1R_FFA2_Msk                              /*!<Filter FIFO Assignment for Filter 2 */\r
3250 #define CAN_FFA1R_FFA3_Pos     (3U)\r
3251 #define CAN_FFA1R_FFA3_Msk     (0x1UL << CAN_FFA1R_FFA3_Pos)                   /*!< 0x00000008 */\r
3252 #define CAN_FFA1R_FFA3         CAN_FFA1R_FFA3_Msk                              /*!<Filter FIFO Assignment for Filter 3 */\r
3253 #define CAN_FFA1R_FFA4_Pos     (4U)\r
3254 #define CAN_FFA1R_FFA4_Msk     (0x1UL << CAN_FFA1R_FFA4_Pos)                   /*!< 0x00000010 */\r
3255 #define CAN_FFA1R_FFA4         CAN_FFA1R_FFA4_Msk                              /*!<Filter FIFO Assignment for Filter 4 */\r
3256 #define CAN_FFA1R_FFA5_Pos     (5U)\r
3257 #define CAN_FFA1R_FFA5_Msk     (0x1UL << CAN_FFA1R_FFA5_Pos)                   /*!< 0x00000020 */\r
3258 #define CAN_FFA1R_FFA5         CAN_FFA1R_FFA5_Msk                              /*!<Filter FIFO Assignment for Filter 5 */\r
3259 #define CAN_FFA1R_FFA6_Pos     (6U)\r
3260 #define CAN_FFA1R_FFA6_Msk     (0x1UL << CAN_FFA1R_FFA6_Pos)                   /*!< 0x00000040 */\r
3261 #define CAN_FFA1R_FFA6         CAN_FFA1R_FFA6_Msk                              /*!<Filter FIFO Assignment for Filter 6 */\r
3262 #define CAN_FFA1R_FFA7_Pos     (7U)\r
3263 #define CAN_FFA1R_FFA7_Msk     (0x1UL << CAN_FFA1R_FFA7_Pos)                   /*!< 0x00000080 */\r
3264 #define CAN_FFA1R_FFA7         CAN_FFA1R_FFA7_Msk                              /*!<Filter FIFO Assignment for Filter 7 */\r
3265 #define CAN_FFA1R_FFA8_Pos     (8U)\r
3266 #define CAN_FFA1R_FFA8_Msk     (0x1UL << CAN_FFA1R_FFA8_Pos)                   /*!< 0x00000100 */\r
3267 #define CAN_FFA1R_FFA8         CAN_FFA1R_FFA8_Msk                              /*!<Filter FIFO Assignment for Filter 8 */\r
3268 #define CAN_FFA1R_FFA9_Pos     (9U)\r
3269 #define CAN_FFA1R_FFA9_Msk     (0x1UL << CAN_FFA1R_FFA9_Pos)                   /*!< 0x00000200 */\r
3270 #define CAN_FFA1R_FFA9         CAN_FFA1R_FFA9_Msk                              /*!<Filter FIFO Assignment for Filter 9 */\r
3271 #define CAN_FFA1R_FFA10_Pos    (10U)\r
3272 #define CAN_FFA1R_FFA10_Msk    (0x1UL << CAN_FFA1R_FFA10_Pos)                  /*!< 0x00000400 */\r
3273 #define CAN_FFA1R_FFA10        CAN_FFA1R_FFA10_Msk                             /*!<Filter FIFO Assignment for Filter 10 */\r
3274 #define CAN_FFA1R_FFA11_Pos    (11U)\r
3275 #define CAN_FFA1R_FFA11_Msk    (0x1UL << CAN_FFA1R_FFA11_Pos)                  /*!< 0x00000800 */\r
3276 #define CAN_FFA1R_FFA11        CAN_FFA1R_FFA11_Msk                             /*!<Filter FIFO Assignment for Filter 11 */\r
3277 #define CAN_FFA1R_FFA12_Pos    (12U)\r
3278 #define CAN_FFA1R_FFA12_Msk    (0x1UL << CAN_FFA1R_FFA12_Pos)                  /*!< 0x00001000 */\r
3279 #define CAN_FFA1R_FFA12        CAN_FFA1R_FFA12_Msk                             /*!<Filter FIFO Assignment for Filter 12 */\r
3280 #define CAN_FFA1R_FFA13_Pos    (13U)\r
3281 #define CAN_FFA1R_FFA13_Msk    (0x1UL << CAN_FFA1R_FFA13_Pos)                  /*!< 0x00002000 */\r
3282 #define CAN_FFA1R_FFA13        CAN_FFA1R_FFA13_Msk                             /*!<Filter FIFO Assignment for Filter 13 */\r
3283 \r
3284 /*******************  Bit definition for CAN_FA1R register  *******************/\r
3285 #define CAN_FA1R_FACT_Pos      (0U)\r
3286 #define CAN_FA1R_FACT_Msk      (0x3FFFUL << CAN_FA1R_FACT_Pos)                 /*!< 0x00003FFF */\r
3287 #define CAN_FA1R_FACT          CAN_FA1R_FACT_Msk                               /*!<Filter Active */\r
3288 #define CAN_FA1R_FACT0_Pos     (0U)\r
3289 #define CAN_FA1R_FACT0_Msk     (0x1UL << CAN_FA1R_FACT0_Pos)                   /*!< 0x00000001 */\r
3290 #define CAN_FA1R_FACT0         CAN_FA1R_FACT0_Msk                              /*!<Filter 0 Active */\r
3291 #define CAN_FA1R_FACT1_Pos     (1U)\r
3292 #define CAN_FA1R_FACT1_Msk     (0x1UL << CAN_FA1R_FACT1_Pos)                   /*!< 0x00000002 */\r
3293 #define CAN_FA1R_FACT1         CAN_FA1R_FACT1_Msk                              /*!<Filter 1 Active */\r
3294 #define CAN_FA1R_FACT2_Pos     (2U)\r
3295 #define CAN_FA1R_FACT2_Msk     (0x1UL << CAN_FA1R_FACT2_Pos)                   /*!< 0x00000004 */\r
3296 #define CAN_FA1R_FACT2         CAN_FA1R_FACT2_Msk                              /*!<Filter 2 Active */\r
3297 #define CAN_FA1R_FACT3_Pos     (3U)\r
3298 #define CAN_FA1R_FACT3_Msk     (0x1UL << CAN_FA1R_FACT3_Pos)                   /*!< 0x00000008 */\r
3299 #define CAN_FA1R_FACT3         CAN_FA1R_FACT3_Msk                              /*!<Filter 3 Active */\r
3300 #define CAN_FA1R_FACT4_Pos     (4U)\r
3301 #define CAN_FA1R_FACT4_Msk     (0x1UL << CAN_FA1R_FACT4_Pos)                   /*!< 0x00000010 */\r
3302 #define CAN_FA1R_FACT4         CAN_FA1R_FACT4_Msk                              /*!<Filter 4 Active */\r
3303 #define CAN_FA1R_FACT5_Pos     (5U)\r
3304 #define CAN_FA1R_FACT5_Msk     (0x1UL << CAN_FA1R_FACT5_Pos)                   /*!< 0x00000020 */\r
3305 #define CAN_FA1R_FACT5         CAN_FA1R_FACT5_Msk                              /*!<Filter 5 Active */\r
3306 #define CAN_FA1R_FACT6_Pos     (6U)\r
3307 #define CAN_FA1R_FACT6_Msk     (0x1UL << CAN_FA1R_FACT6_Pos)                   /*!< 0x00000040 */\r
3308 #define CAN_FA1R_FACT6         CAN_FA1R_FACT6_Msk                              /*!<Filter 6 Active */\r
3309 #define CAN_FA1R_FACT7_Pos     (7U)\r
3310 #define CAN_FA1R_FACT7_Msk     (0x1UL << CAN_FA1R_FACT7_Pos)                   /*!< 0x00000080 */\r
3311 #define CAN_FA1R_FACT7         CAN_FA1R_FACT7_Msk                              /*!<Filter 7 Active */\r
3312 #define CAN_FA1R_FACT8_Pos     (8U)\r
3313 #define CAN_FA1R_FACT8_Msk     (0x1UL << CAN_FA1R_FACT8_Pos)                   /*!< 0x00000100 */\r
3314 #define CAN_FA1R_FACT8         CAN_FA1R_FACT8_Msk                              /*!<Filter 8 Active */\r
3315 #define CAN_FA1R_FACT9_Pos     (9U)\r
3316 #define CAN_FA1R_FACT9_Msk     (0x1UL << CAN_FA1R_FACT9_Pos)                   /*!< 0x00000200 */\r
3317 #define CAN_FA1R_FACT9         CAN_FA1R_FACT9_Msk                              /*!<Filter 9 Active */\r
3318 #define CAN_FA1R_FACT10_Pos    (10U)\r
3319 #define CAN_FA1R_FACT10_Msk    (0x1UL << CAN_FA1R_FACT10_Pos)                  /*!< 0x00000400 */\r
3320 #define CAN_FA1R_FACT10        CAN_FA1R_FACT10_Msk                             /*!<Filter 10 Active */\r
3321 #define CAN_FA1R_FACT11_Pos    (11U)\r
3322 #define CAN_FA1R_FACT11_Msk    (0x1UL << CAN_FA1R_FACT11_Pos)                  /*!< 0x00000800 */\r
3323 #define CAN_FA1R_FACT11        CAN_FA1R_FACT11_Msk                             /*!<Filter 11 Active */\r
3324 #define CAN_FA1R_FACT12_Pos    (12U)\r
3325 #define CAN_FA1R_FACT12_Msk    (0x1UL << CAN_FA1R_FACT12_Pos)                  /*!< 0x00001000 */\r
3326 #define CAN_FA1R_FACT12        CAN_FA1R_FACT12_Msk                             /*!<Filter 12 Active */\r
3327 #define CAN_FA1R_FACT13_Pos    (13U)\r
3328 #define CAN_FA1R_FACT13_Msk    (0x1UL << CAN_FA1R_FACT13_Pos)                  /*!< 0x00002000 */\r
3329 #define CAN_FA1R_FACT13        CAN_FA1R_FACT13_Msk                             /*!<Filter 13 Active */\r
3330 \r
3331 /*******************  Bit definition for CAN_F0R1 register  *******************/\r
3332 #define CAN_F0R1_FB0_Pos       (0U)\r
3333 #define CAN_F0R1_FB0_Msk       (0x1UL << CAN_F0R1_FB0_Pos)                     /*!< 0x00000001 */\r
3334 #define CAN_F0R1_FB0           CAN_F0R1_FB0_Msk                                /*!<Filter bit 0 */\r
3335 #define CAN_F0R1_FB1_Pos       (1U)\r
3336 #define CAN_F0R1_FB1_Msk       (0x1UL << CAN_F0R1_FB1_Pos)                     /*!< 0x00000002 */\r
3337 #define CAN_F0R1_FB1           CAN_F0R1_FB1_Msk                                /*!<Filter bit 1 */\r
3338 #define CAN_F0R1_FB2_Pos       (2U)\r
3339 #define CAN_F0R1_FB2_Msk       (0x1UL << CAN_F0R1_FB2_Pos)                     /*!< 0x00000004 */\r
3340 #define CAN_F0R1_FB2           CAN_F0R1_FB2_Msk                                /*!<Filter bit 2 */\r
3341 #define CAN_F0R1_FB3_Pos       (3U)\r
3342 #define CAN_F0R1_FB3_Msk       (0x1UL << CAN_F0R1_FB3_Pos)                     /*!< 0x00000008 */\r
3343 #define CAN_F0R1_FB3           CAN_F0R1_FB3_Msk                                /*!<Filter bit 3 */\r
3344 #define CAN_F0R1_FB4_Pos       (4U)\r
3345 #define CAN_F0R1_FB4_Msk       (0x1UL << CAN_F0R1_FB4_Pos)                     /*!< 0x00000010 */\r
3346 #define CAN_F0R1_FB4           CAN_F0R1_FB4_Msk                                /*!<Filter bit 4 */\r
3347 #define CAN_F0R1_FB5_Pos       (5U)\r
3348 #define CAN_F0R1_FB5_Msk       (0x1UL << CAN_F0R1_FB5_Pos)                     /*!< 0x00000020 */\r
3349 #define CAN_F0R1_FB5           CAN_F0R1_FB5_Msk                                /*!<Filter bit 5 */\r
3350 #define CAN_F0R1_FB6_Pos       (6U)\r
3351 #define CAN_F0R1_FB6_Msk       (0x1UL << CAN_F0R1_FB6_Pos)                     /*!< 0x00000040 */\r
3352 #define CAN_F0R1_FB6           CAN_F0R1_FB6_Msk                                /*!<Filter bit 6 */\r
3353 #define CAN_F0R1_FB7_Pos       (7U)\r
3354 #define CAN_F0R1_FB7_Msk       (0x1UL << CAN_F0R1_FB7_Pos)                     /*!< 0x00000080 */\r
3355 #define CAN_F0R1_FB7           CAN_F0R1_FB7_Msk                                /*!<Filter bit 7 */\r
3356 #define CAN_F0R1_FB8_Pos       (8U)\r
3357 #define CAN_F0R1_FB8_Msk       (0x1UL << CAN_F0R1_FB8_Pos)                     /*!< 0x00000100 */\r
3358 #define CAN_F0R1_FB8           CAN_F0R1_FB8_Msk                                /*!<Filter bit 8 */\r
3359 #define CAN_F0R1_FB9_Pos       (9U)\r
3360 #define CAN_F0R1_FB9_Msk       (0x1UL << CAN_F0R1_FB9_Pos)                     /*!< 0x00000200 */\r
3361 #define CAN_F0R1_FB9           CAN_F0R1_FB9_Msk                                /*!<Filter bit 9 */\r
3362 #define CAN_F0R1_FB10_Pos      (10U)\r
3363 #define CAN_F0R1_FB10_Msk      (0x1UL << CAN_F0R1_FB10_Pos)                    /*!< 0x00000400 */\r
3364 #define CAN_F0R1_FB10          CAN_F0R1_FB10_Msk                               /*!<Filter bit 10 */\r
3365 #define CAN_F0R1_FB11_Pos      (11U)\r
3366 #define CAN_F0R1_FB11_Msk      (0x1UL << CAN_F0R1_FB11_Pos)                    /*!< 0x00000800 */\r
3367 #define CAN_F0R1_FB11          CAN_F0R1_FB11_Msk                               /*!<Filter bit 11 */\r
3368 #define CAN_F0R1_FB12_Pos      (12U)\r
3369 #define CAN_F0R1_FB12_Msk      (0x1UL << CAN_F0R1_FB12_Pos)                    /*!< 0x00001000 */\r
3370 #define CAN_F0R1_FB12          CAN_F0R1_FB12_Msk                               /*!<Filter bit 12 */\r
3371 #define CAN_F0R1_FB13_Pos      (13U)\r
3372 #define CAN_F0R1_FB13_Msk      (0x1UL << CAN_F0R1_FB13_Pos)                    /*!< 0x00002000 */\r
3373 #define CAN_F0R1_FB13          CAN_F0R1_FB13_Msk                               /*!<Filter bit 13 */\r
3374 #define CAN_F0R1_FB14_Pos      (14U)\r
3375 #define CAN_F0R1_FB14_Msk      (0x1UL << CAN_F0R1_FB14_Pos)                    /*!< 0x00004000 */\r
3376 #define CAN_F0R1_FB14          CAN_F0R1_FB14_Msk                               /*!<Filter bit 14 */\r
3377 #define CAN_F0R1_FB15_Pos      (15U)\r
3378 #define CAN_F0R1_FB15_Msk      (0x1UL << CAN_F0R1_FB15_Pos)                    /*!< 0x00008000 */\r
3379 #define CAN_F0R1_FB15          CAN_F0R1_FB15_Msk                               /*!<Filter bit 15 */\r
3380 #define CAN_F0R1_FB16_Pos      (16U)\r
3381 #define CAN_F0R1_FB16_Msk      (0x1UL << CAN_F0R1_FB16_Pos)                    /*!< 0x00010000 */\r
3382 #define CAN_F0R1_FB16          CAN_F0R1_FB16_Msk                               /*!<Filter bit 16 */\r
3383 #define CAN_F0R1_FB17_Pos      (17U)\r
3384 #define CAN_F0R1_FB17_Msk      (0x1UL << CAN_F0R1_FB17_Pos)                    /*!< 0x00020000 */\r
3385 #define CAN_F0R1_FB17          CAN_F0R1_FB17_Msk                               /*!<Filter bit 17 */\r
3386 #define CAN_F0R1_FB18_Pos      (18U)\r
3387 #define CAN_F0R1_FB18_Msk      (0x1UL << CAN_F0R1_FB18_Pos)                    /*!< 0x00040000 */\r
3388 #define CAN_F0R1_FB18          CAN_F0R1_FB18_Msk                               /*!<Filter bit 18 */\r
3389 #define CAN_F0R1_FB19_Pos      (19U)\r
3390 #define CAN_F0R1_FB19_Msk      (0x1UL << CAN_F0R1_FB19_Pos)                    /*!< 0x00080000 */\r
3391 #define CAN_F0R1_FB19          CAN_F0R1_FB19_Msk                               /*!<Filter bit 19 */\r
3392 #define CAN_F0R1_FB20_Pos      (20U)\r
3393 #define CAN_F0R1_FB20_Msk      (0x1UL << CAN_F0R1_FB20_Pos)                    /*!< 0x00100000 */\r
3394 #define CAN_F0R1_FB20          CAN_F0R1_FB20_Msk                               /*!<Filter bit 20 */\r
3395 #define CAN_F0R1_FB21_Pos      (21U)\r
3396 #define CAN_F0R1_FB21_Msk      (0x1UL << CAN_F0R1_FB21_Pos)                    /*!< 0x00200000 */\r
3397 #define CAN_F0R1_FB21          CAN_F0R1_FB21_Msk                               /*!<Filter bit 21 */\r
3398 #define CAN_F0R1_FB22_Pos      (22U)\r
3399 #define CAN_F0R1_FB22_Msk      (0x1UL << CAN_F0R1_FB22_Pos)                    /*!< 0x00400000 */\r
3400 #define CAN_F0R1_FB22          CAN_F0R1_FB22_Msk                               /*!<Filter bit 22 */\r
3401 #define CAN_F0R1_FB23_Pos      (23U)\r
3402 #define CAN_F0R1_FB23_Msk      (0x1UL << CAN_F0R1_FB23_Pos)                    /*!< 0x00800000 */\r
3403 #define CAN_F0R1_FB23          CAN_F0R1_FB23_Msk                               /*!<Filter bit 23 */\r
3404 #define CAN_F0R1_FB24_Pos      (24U)\r
3405 #define CAN_F0R1_FB24_Msk      (0x1UL << CAN_F0R1_FB24_Pos)                    /*!< 0x01000000 */\r
3406 #define CAN_F0R1_FB24          CAN_F0R1_FB24_Msk                               /*!<Filter bit 24 */\r
3407 #define CAN_F0R1_FB25_Pos      (25U)\r
3408 #define CAN_F0R1_FB25_Msk      (0x1UL << CAN_F0R1_FB25_Pos)                    /*!< 0x02000000 */\r
3409 #define CAN_F0R1_FB25          CAN_F0R1_FB25_Msk                               /*!<Filter bit 25 */\r
3410 #define CAN_F0R1_FB26_Pos      (26U)\r
3411 #define CAN_F0R1_FB26_Msk      (0x1UL << CAN_F0R1_FB26_Pos)                    /*!< 0x04000000 */\r
3412 #define CAN_F0R1_FB26          CAN_F0R1_FB26_Msk                               /*!<Filter bit 26 */\r
3413 #define CAN_F0R1_FB27_Pos      (27U)\r
3414 #define CAN_F0R1_FB27_Msk      (0x1UL << CAN_F0R1_FB27_Pos)                    /*!< 0x08000000 */\r
3415 #define CAN_F0R1_FB27          CAN_F0R1_FB27_Msk                               /*!<Filter bit 27 */\r
3416 #define CAN_F0R1_FB28_Pos      (28U)\r
3417 #define CAN_F0R1_FB28_Msk      (0x1UL << CAN_F0R1_FB28_Pos)                    /*!< 0x10000000 */\r
3418 #define CAN_F0R1_FB28          CAN_F0R1_FB28_Msk                               /*!<Filter bit 28 */\r
3419 #define CAN_F0R1_FB29_Pos      (29U)\r
3420 #define CAN_F0R1_FB29_Msk      (0x1UL << CAN_F0R1_FB29_Pos)                    /*!< 0x20000000 */\r
3421 #define CAN_F0R1_FB29          CAN_F0R1_FB29_Msk                               /*!<Filter bit 29 */\r
3422 #define CAN_F0R1_FB30_Pos      (30U)\r
3423 #define CAN_F0R1_FB30_Msk      (0x1UL << CAN_F0R1_FB30_Pos)                    /*!< 0x40000000 */\r
3424 #define CAN_F0R1_FB30          CAN_F0R1_FB30_Msk                               /*!<Filter bit 30 */\r
3425 #define CAN_F0R1_FB31_Pos      (31U)\r
3426 #define CAN_F0R1_FB31_Msk      (0x1UL << CAN_F0R1_FB31_Pos)                    /*!< 0x80000000 */\r
3427 #define CAN_F0R1_FB31          CAN_F0R1_FB31_Msk                               /*!<Filter bit 31 */\r
3428 \r
3429 /*******************  Bit definition for CAN_F1R1 register  *******************/\r
3430 #define CAN_F1R1_FB0_Pos       (0U)\r
3431 #define CAN_F1R1_FB0_Msk       (0x1UL << CAN_F1R1_FB0_Pos)                     /*!< 0x00000001 */\r
3432 #define CAN_F1R1_FB0           CAN_F1R1_FB0_Msk                                /*!<Filter bit 0 */\r
3433 #define CAN_F1R1_FB1_Pos       (1U)\r
3434 #define CAN_F1R1_FB1_Msk       (0x1UL << CAN_F1R1_FB1_Pos)                     /*!< 0x00000002 */\r
3435 #define CAN_F1R1_FB1           CAN_F1R1_FB1_Msk                                /*!<Filter bit 1 */\r
3436 #define CAN_F1R1_FB2_Pos       (2U)\r
3437 #define CAN_F1R1_FB2_Msk       (0x1UL << CAN_F1R1_FB2_Pos)                     /*!< 0x00000004 */\r
3438 #define CAN_F1R1_FB2           CAN_F1R1_FB2_Msk                                /*!<Filter bit 2 */\r
3439 #define CAN_F1R1_FB3_Pos       (3U)\r
3440 #define CAN_F1R1_FB3_Msk       (0x1UL << CAN_F1R1_FB3_Pos)                     /*!< 0x00000008 */\r
3441 #define CAN_F1R1_FB3           CAN_F1R1_FB3_Msk                                /*!<Filter bit 3 */\r
3442 #define CAN_F1R1_FB4_Pos       (4U)\r
3443 #define CAN_F1R1_FB4_Msk       (0x1UL << CAN_F1R1_FB4_Pos)                     /*!< 0x00000010 */\r
3444 #define CAN_F1R1_FB4           CAN_F1R1_FB4_Msk                                /*!<Filter bit 4 */\r
3445 #define CAN_F1R1_FB5_Pos       (5U)\r
3446 #define CAN_F1R1_FB5_Msk       (0x1UL << CAN_F1R1_FB5_Pos)                     /*!< 0x00000020 */\r
3447 #define CAN_F1R1_FB5           CAN_F1R1_FB5_Msk                                /*!<Filter bit 5 */\r
3448 #define CAN_F1R1_FB6_Pos       (6U)\r
3449 #define CAN_F1R1_FB6_Msk       (0x1UL << CAN_F1R1_FB6_Pos)                     /*!< 0x00000040 */\r
3450 #define CAN_F1R1_FB6           CAN_F1R1_FB6_Msk                                /*!<Filter bit 6 */\r
3451 #define CAN_F1R1_FB7_Pos       (7U)\r
3452 #define CAN_F1R1_FB7_Msk       (0x1UL << CAN_F1R1_FB7_Pos)                     /*!< 0x00000080 */\r
3453 #define CAN_F1R1_FB7           CAN_F1R1_FB7_Msk                                /*!<Filter bit 7 */\r
3454 #define CAN_F1R1_FB8_Pos       (8U)\r
3455 #define CAN_F1R1_FB8_Msk       (0x1UL << CAN_F1R1_FB8_Pos)                     /*!< 0x00000100 */\r
3456 #define CAN_F1R1_FB8           CAN_F1R1_FB8_Msk                                /*!<Filter bit 8 */\r
3457 #define CAN_F1R1_FB9_Pos       (9U)\r
3458 #define CAN_F1R1_FB9_Msk       (0x1UL << CAN_F1R1_FB9_Pos)                     /*!< 0x00000200 */\r
3459 #define CAN_F1R1_FB9           CAN_F1R1_FB9_Msk                                /*!<Filter bit 9 */\r
3460 #define CAN_F1R1_FB10_Pos      (10U)\r
3461 #define CAN_F1R1_FB10_Msk      (0x1UL << CAN_F1R1_FB10_Pos)                    /*!< 0x00000400 */\r
3462 #define CAN_F1R1_FB10          CAN_F1R1_FB10_Msk                               /*!<Filter bit 10 */\r
3463 #define CAN_F1R1_FB11_Pos      (11U)\r
3464 #define CAN_F1R1_FB11_Msk      (0x1UL << CAN_F1R1_FB11_Pos)                    /*!< 0x00000800 */\r
3465 #define CAN_F1R1_FB11          CAN_F1R1_FB11_Msk                               /*!<Filter bit 11 */\r
3466 #define CAN_F1R1_FB12_Pos      (12U)\r
3467 #define CAN_F1R1_FB12_Msk      (0x1UL << CAN_F1R1_FB12_Pos)                    /*!< 0x00001000 */\r
3468 #define CAN_F1R1_FB12          CAN_F1R1_FB12_Msk                               /*!<Filter bit 12 */\r
3469 #define CAN_F1R1_FB13_Pos      (13U)\r
3470 #define CAN_F1R1_FB13_Msk      (0x1UL << CAN_F1R1_FB13_Pos)                    /*!< 0x00002000 */\r
3471 #define CAN_F1R1_FB13          CAN_F1R1_FB13_Msk                               /*!<Filter bit 13 */\r
3472 #define CAN_F1R1_FB14_Pos      (14U)\r
3473 #define CAN_F1R1_FB14_Msk      (0x1UL << CAN_F1R1_FB14_Pos)                    /*!< 0x00004000 */\r
3474 #define CAN_F1R1_FB14          CAN_F1R1_FB14_Msk                               /*!<Filter bit 14 */\r
3475 #define CAN_F1R1_FB15_Pos      (15U)\r
3476 #define CAN_F1R1_FB15_Msk      (0x1UL << CAN_F1R1_FB15_Pos)                    /*!< 0x00008000 */\r
3477 #define CAN_F1R1_FB15          CAN_F1R1_FB15_Msk                               /*!<Filter bit 15 */\r
3478 #define CAN_F1R1_FB16_Pos      (16U)\r
3479 #define CAN_F1R1_FB16_Msk      (0x1UL << CAN_F1R1_FB16_Pos)                    /*!< 0x00010000 */\r
3480 #define CAN_F1R1_FB16          CAN_F1R1_FB16_Msk                               /*!<Filter bit 16 */\r
3481 #define CAN_F1R1_FB17_Pos      (17U)\r
3482 #define CAN_F1R1_FB17_Msk      (0x1UL << CAN_F1R1_FB17_Pos)                    /*!< 0x00020000 */\r
3483 #define CAN_F1R1_FB17          CAN_F1R1_FB17_Msk                               /*!<Filter bit 17 */\r
3484 #define CAN_F1R1_FB18_Pos      (18U)\r
3485 #define CAN_F1R1_FB18_Msk      (0x1UL << CAN_F1R1_FB18_Pos)                    /*!< 0x00040000 */\r
3486 #define CAN_F1R1_FB18          CAN_F1R1_FB18_Msk                               /*!<Filter bit 18 */\r
3487 #define CAN_F1R1_FB19_Pos      (19U)\r
3488 #define CAN_F1R1_FB19_Msk      (0x1UL << CAN_F1R1_FB19_Pos)                    /*!< 0x00080000 */\r
3489 #define CAN_F1R1_FB19          CAN_F1R1_FB19_Msk                               /*!<Filter bit 19 */\r
3490 #define CAN_F1R1_FB20_Pos      (20U)\r
3491 #define CAN_F1R1_FB20_Msk      (0x1UL << CAN_F1R1_FB20_Pos)                    /*!< 0x00100000 */\r
3492 #define CAN_F1R1_FB20          CAN_F1R1_FB20_Msk                               /*!<Filter bit 20 */\r
3493 #define CAN_F1R1_FB21_Pos      (21U)\r
3494 #define CAN_F1R1_FB21_Msk      (0x1UL << CAN_F1R1_FB21_Pos)                    /*!< 0x00200000 */\r
3495 #define CAN_F1R1_FB21          CAN_F1R1_FB21_Msk                               /*!<Filter bit 21 */\r
3496 #define CAN_F1R1_FB22_Pos      (22U)\r
3497 #define CAN_F1R1_FB22_Msk      (0x1UL << CAN_F1R1_FB22_Pos)                    /*!< 0x00400000 */\r
3498 #define CAN_F1R1_FB22          CAN_F1R1_FB22_Msk                               /*!<Filter bit 22 */\r
3499 #define CAN_F1R1_FB23_Pos      (23U)\r
3500 #define CAN_F1R1_FB23_Msk      (0x1UL << CAN_F1R1_FB23_Pos)                    /*!< 0x00800000 */\r
3501 #define CAN_F1R1_FB23          CAN_F1R1_FB23_Msk                               /*!<Filter bit 23 */\r
3502 #define CAN_F1R1_FB24_Pos      (24U)\r
3503 #define CAN_F1R1_FB24_Msk      (0x1UL << CAN_F1R1_FB24_Pos)                    /*!< 0x01000000 */\r
3504 #define CAN_F1R1_FB24          CAN_F1R1_FB24_Msk                               /*!<Filter bit 24 */\r
3505 #define CAN_F1R1_FB25_Pos      (25U)\r
3506 #define CAN_F1R1_FB25_Msk      (0x1UL << CAN_F1R1_FB25_Pos)                    /*!< 0x02000000 */\r
3507 #define CAN_F1R1_FB25          CAN_F1R1_FB25_Msk                               /*!<Filter bit 25 */\r
3508 #define CAN_F1R1_FB26_Pos      (26U)\r
3509 #define CAN_F1R1_FB26_Msk      (0x1UL << CAN_F1R1_FB26_Pos)                    /*!< 0x04000000 */\r
3510 #define CAN_F1R1_FB26          CAN_F1R1_FB26_Msk                               /*!<Filter bit 26 */\r
3511 #define CAN_F1R1_FB27_Pos      (27U)\r
3512 #define CAN_F1R1_FB27_Msk      (0x1UL << CAN_F1R1_FB27_Pos)                    /*!< 0x08000000 */\r
3513 #define CAN_F1R1_FB27          CAN_F1R1_FB27_Msk                               /*!<Filter bit 27 */\r
3514 #define CAN_F1R1_FB28_Pos      (28U)\r
3515 #define CAN_F1R1_FB28_Msk      (0x1UL << CAN_F1R1_FB28_Pos)                    /*!< 0x10000000 */\r
3516 #define CAN_F1R1_FB28          CAN_F1R1_FB28_Msk                               /*!<Filter bit 28 */\r
3517 #define CAN_F1R1_FB29_Pos      (29U)\r
3518 #define CAN_F1R1_FB29_Msk      (0x1UL << CAN_F1R1_FB29_Pos)                    /*!< 0x20000000 */\r
3519 #define CAN_F1R1_FB29          CAN_F1R1_FB29_Msk                               /*!<Filter bit 29 */\r
3520 #define CAN_F1R1_FB30_Pos      (30U)\r
3521 #define CAN_F1R1_FB30_Msk      (0x1UL << CAN_F1R1_FB30_Pos)                    /*!< 0x40000000 */\r
3522 #define CAN_F1R1_FB30          CAN_F1R1_FB30_Msk                               /*!<Filter bit 30 */\r
3523 #define CAN_F1R1_FB31_Pos      (31U)\r
3524 #define CAN_F1R1_FB31_Msk      (0x1UL << CAN_F1R1_FB31_Pos)                    /*!< 0x80000000 */\r
3525 #define CAN_F1R1_FB31          CAN_F1R1_FB31_Msk                               /*!<Filter bit 31 */\r
3526 \r
3527 /*******************  Bit definition for CAN_F2R1 register  *******************/\r
3528 #define CAN_F2R1_FB0_Pos       (0U)\r
3529 #define CAN_F2R1_FB0_Msk       (0x1UL << CAN_F2R1_FB0_Pos)                     /*!< 0x00000001 */\r
3530 #define CAN_F2R1_FB0           CAN_F2R1_FB0_Msk                                /*!<Filter bit 0 */\r
3531 #define CAN_F2R1_FB1_Pos       (1U)\r
3532 #define CAN_F2R1_FB1_Msk       (0x1UL << CAN_F2R1_FB1_Pos)                     /*!< 0x00000002 */\r
3533 #define CAN_F2R1_FB1           CAN_F2R1_FB1_Msk                                /*!<Filter bit 1 */\r
3534 #define CAN_F2R1_FB2_Pos       (2U)\r
3535 #define CAN_F2R1_FB2_Msk       (0x1UL << CAN_F2R1_FB2_Pos)                     /*!< 0x00000004 */\r
3536 #define CAN_F2R1_FB2           CAN_F2R1_FB2_Msk                                /*!<Filter bit 2 */\r
3537 #define CAN_F2R1_FB3_Pos       (3U)\r
3538 #define CAN_F2R1_FB3_Msk       (0x1UL << CAN_F2R1_FB3_Pos)                     /*!< 0x00000008 */\r
3539 #define CAN_F2R1_FB3           CAN_F2R1_FB3_Msk                                /*!<Filter bit 3 */\r
3540 #define CAN_F2R1_FB4_Pos       (4U)\r
3541 #define CAN_F2R1_FB4_Msk       (0x1UL << CAN_F2R1_FB4_Pos)                     /*!< 0x00000010 */\r
3542 #define CAN_F2R1_FB4           CAN_F2R1_FB4_Msk                                /*!<Filter bit 4 */\r
3543 #define CAN_F2R1_FB5_Pos       (5U)\r
3544 #define CAN_F2R1_FB5_Msk       (0x1UL << CAN_F2R1_FB5_Pos)                     /*!< 0x00000020 */\r
3545 #define CAN_F2R1_FB5           CAN_F2R1_FB5_Msk                                /*!<Filter bit 5 */\r
3546 #define CAN_F2R1_FB6_Pos       (6U)\r
3547 #define CAN_F2R1_FB6_Msk       (0x1UL << CAN_F2R1_FB6_Pos)                     /*!< 0x00000040 */\r
3548 #define CAN_F2R1_FB6           CAN_F2R1_FB6_Msk                                /*!<Filter bit 6 */\r
3549 #define CAN_F2R1_FB7_Pos       (7U)\r
3550 #define CAN_F2R1_FB7_Msk       (0x1UL << CAN_F2R1_FB7_Pos)                     /*!< 0x00000080 */\r
3551 #define CAN_F2R1_FB7           CAN_F2R1_FB7_Msk                                /*!<Filter bit 7 */\r
3552 #define CAN_F2R1_FB8_Pos       (8U)\r
3553 #define CAN_F2R1_FB8_Msk       (0x1UL << CAN_F2R1_FB8_Pos)                     /*!< 0x00000100 */\r
3554 #define CAN_F2R1_FB8           CAN_F2R1_FB8_Msk                                /*!<Filter bit 8 */\r
3555 #define CAN_F2R1_FB9_Pos       (9U)\r
3556 #define CAN_F2R1_FB9_Msk       (0x1UL << CAN_F2R1_FB9_Pos)                     /*!< 0x00000200 */\r
3557 #define CAN_F2R1_FB9           CAN_F2R1_FB9_Msk                                /*!<Filter bit 9 */\r
3558 #define CAN_F2R1_FB10_Pos      (10U)\r
3559 #define CAN_F2R1_FB10_Msk      (0x1UL << CAN_F2R1_FB10_Pos)                    /*!< 0x00000400 */\r
3560 #define CAN_F2R1_FB10          CAN_F2R1_FB10_Msk                               /*!<Filter bit 10 */\r
3561 #define CAN_F2R1_FB11_Pos      (11U)\r
3562 #define CAN_F2R1_FB11_Msk      (0x1UL << CAN_F2R1_FB11_Pos)                    /*!< 0x00000800 */\r
3563 #define CAN_F2R1_FB11          CAN_F2R1_FB11_Msk                               /*!<Filter bit 11 */\r
3564 #define CAN_F2R1_FB12_Pos      (12U)\r
3565 #define CAN_F2R1_FB12_Msk      (0x1UL << CAN_F2R1_FB12_Pos)                    /*!< 0x00001000 */\r
3566 #define CAN_F2R1_FB12          CAN_F2R1_FB12_Msk                               /*!<Filter bit 12 */\r
3567 #define CAN_F2R1_FB13_Pos      (13U)\r
3568 #define CAN_F2R1_FB13_Msk      (0x1UL << CAN_F2R1_FB13_Pos)                    /*!< 0x00002000 */\r
3569 #define CAN_F2R1_FB13          CAN_F2R1_FB13_Msk                               /*!<Filter bit 13 */\r
3570 #define CAN_F2R1_FB14_Pos      (14U)\r
3571 #define CAN_F2R1_FB14_Msk      (0x1UL << CAN_F2R1_FB14_Pos)                    /*!< 0x00004000 */\r
3572 #define CAN_F2R1_FB14          CAN_F2R1_FB14_Msk                               /*!<Filter bit 14 */\r
3573 #define CAN_F2R1_FB15_Pos      (15U)\r
3574 #define CAN_F2R1_FB15_Msk      (0x1UL << CAN_F2R1_FB15_Pos)                    /*!< 0x00008000 */\r
3575 #define CAN_F2R1_FB15          CAN_F2R1_FB15_Msk                               /*!<Filter bit 15 */\r
3576 #define CAN_F2R1_FB16_Pos      (16U)\r
3577 #define CAN_F2R1_FB16_Msk      (0x1UL << CAN_F2R1_FB16_Pos)                    /*!< 0x00010000 */\r
3578 #define CAN_F2R1_FB16          CAN_F2R1_FB16_Msk                               /*!<Filter bit 16 */\r
3579 #define CAN_F2R1_FB17_Pos      (17U)\r
3580 #define CAN_F2R1_FB17_Msk      (0x1UL << CAN_F2R1_FB17_Pos)                    /*!< 0x00020000 */\r
3581 #define CAN_F2R1_FB17          CAN_F2R1_FB17_Msk                               /*!<Filter bit 17 */\r
3582 #define CAN_F2R1_FB18_Pos      (18U)\r
3583 #define CAN_F2R1_FB18_Msk      (0x1UL << CAN_F2R1_FB18_Pos)                    /*!< 0x00040000 */\r
3584 #define CAN_F2R1_FB18          CAN_F2R1_FB18_Msk                               /*!<Filter bit 18 */\r
3585 #define CAN_F2R1_FB19_Pos      (19U)\r
3586 #define CAN_F2R1_FB19_Msk      (0x1UL << CAN_F2R1_FB19_Pos)                    /*!< 0x00080000 */\r
3587 #define CAN_F2R1_FB19          CAN_F2R1_FB19_Msk                               /*!<Filter bit 19 */\r
3588 #define CAN_F2R1_FB20_Pos      (20U)\r
3589 #define CAN_F2R1_FB20_Msk      (0x1UL << CAN_F2R1_FB20_Pos)                    /*!< 0x00100000 */\r
3590 #define CAN_F2R1_FB20          CAN_F2R1_FB20_Msk                               /*!<Filter bit 20 */\r
3591 #define CAN_F2R1_FB21_Pos      (21U)\r
3592 #define CAN_F2R1_FB21_Msk      (0x1UL << CAN_F2R1_FB21_Pos)                    /*!< 0x00200000 */\r
3593 #define CAN_F2R1_FB21          CAN_F2R1_FB21_Msk                               /*!<Filter bit 21 */\r
3594 #define CAN_F2R1_FB22_Pos      (22U)\r
3595 #define CAN_F2R1_FB22_Msk      (0x1UL << CAN_F2R1_FB22_Pos)                    /*!< 0x00400000 */\r
3596 #define CAN_F2R1_FB22          CAN_F2R1_FB22_Msk                               /*!<Filter bit 22 */\r
3597 #define CAN_F2R1_FB23_Pos      (23U)\r
3598 #define CAN_F2R1_FB23_Msk      (0x1UL << CAN_F2R1_FB23_Pos)                    /*!< 0x00800000 */\r
3599 #define CAN_F2R1_FB23          CAN_F2R1_FB23_Msk                               /*!<Filter bit 23 */\r
3600 #define CAN_F2R1_FB24_Pos      (24U)\r
3601 #define CAN_F2R1_FB24_Msk      (0x1UL << CAN_F2R1_FB24_Pos)                    /*!< 0x01000000 */\r
3602 #define CAN_F2R1_FB24          CAN_F2R1_FB24_Msk                               /*!<Filter bit 24 */\r
3603 #define CAN_F2R1_FB25_Pos      (25U)\r
3604 #define CAN_F2R1_FB25_Msk      (0x1UL << CAN_F2R1_FB25_Pos)                    /*!< 0x02000000 */\r
3605 #define CAN_F2R1_FB25          CAN_F2R1_FB25_Msk                               /*!<Filter bit 25 */\r
3606 #define CAN_F2R1_FB26_Pos      (26U)\r
3607 #define CAN_F2R1_FB26_Msk      (0x1UL << CAN_F2R1_FB26_Pos)                    /*!< 0x04000000 */\r
3608 #define CAN_F2R1_FB26          CAN_F2R1_FB26_Msk                               /*!<Filter bit 26 */\r
3609 #define CAN_F2R1_FB27_Pos      (27U)\r
3610 #define CAN_F2R1_FB27_Msk      (0x1UL << CAN_F2R1_FB27_Pos)                    /*!< 0x08000000 */\r
3611 #define CAN_F2R1_FB27          CAN_F2R1_FB27_Msk                               /*!<Filter bit 27 */\r
3612 #define CAN_F2R1_FB28_Pos      (28U)\r
3613 #define CAN_F2R1_FB28_Msk      (0x1UL << CAN_F2R1_FB28_Pos)                    /*!< 0x10000000 */\r
3614 #define CAN_F2R1_FB28          CAN_F2R1_FB28_Msk                               /*!<Filter bit 28 */\r
3615 #define CAN_F2R1_FB29_Pos      (29U)\r
3616 #define CAN_F2R1_FB29_Msk      (0x1UL << CAN_F2R1_FB29_Pos)                    /*!< 0x20000000 */\r
3617 #define CAN_F2R1_FB29          CAN_F2R1_FB29_Msk                               /*!<Filter bit 29 */\r
3618 #define CAN_F2R1_FB30_Pos      (30U)\r
3619 #define CAN_F2R1_FB30_Msk      (0x1UL << CAN_F2R1_FB30_Pos)                    /*!< 0x40000000 */\r
3620 #define CAN_F2R1_FB30          CAN_F2R1_FB30_Msk                               /*!<Filter bit 30 */\r
3621 #define CAN_F2R1_FB31_Pos      (31U)\r
3622 #define CAN_F2R1_FB31_Msk      (0x1UL << CAN_F2R1_FB31_Pos)                    /*!< 0x80000000 */\r
3623 #define CAN_F2R1_FB31          CAN_F2R1_FB31_Msk                               /*!<Filter bit 31 */\r
3624 \r
3625 /*******************  Bit definition for CAN_F3R1 register  *******************/\r
3626 #define CAN_F3R1_FB0_Pos       (0U)\r
3627 #define CAN_F3R1_FB0_Msk       (0x1UL << CAN_F3R1_FB0_Pos)                     /*!< 0x00000001 */\r
3628 #define CAN_F3R1_FB0           CAN_F3R1_FB0_Msk                                /*!<Filter bit 0 */\r
3629 #define CAN_F3R1_FB1_Pos       (1U)\r
3630 #define CAN_F3R1_FB1_Msk       (0x1UL << CAN_F3R1_FB1_Pos)                     /*!< 0x00000002 */\r
3631 #define CAN_F3R1_FB1           CAN_F3R1_FB1_Msk                                /*!<Filter bit 1 */\r
3632 #define CAN_F3R1_FB2_Pos       (2U)\r
3633 #define CAN_F3R1_FB2_Msk       (0x1UL << CAN_F3R1_FB2_Pos)                     /*!< 0x00000004 */\r
3634 #define CAN_F3R1_FB2           CAN_F3R1_FB2_Msk                                /*!<Filter bit 2 */\r
3635 #define CAN_F3R1_FB3_Pos       (3U)\r
3636 #define CAN_F3R1_FB3_Msk       (0x1UL << CAN_F3R1_FB3_Pos)                     /*!< 0x00000008 */\r
3637 #define CAN_F3R1_FB3           CAN_F3R1_FB3_Msk                                /*!<Filter bit 3 */\r
3638 #define CAN_F3R1_FB4_Pos       (4U)\r
3639 #define CAN_F3R1_FB4_Msk       (0x1UL << CAN_F3R1_FB4_Pos)                     /*!< 0x00000010 */\r
3640 #define CAN_F3R1_FB4           CAN_F3R1_FB4_Msk                                /*!<Filter bit 4 */\r
3641 #define CAN_F3R1_FB5_Pos       (5U)\r
3642 #define CAN_F3R1_FB5_Msk       (0x1UL << CAN_F3R1_FB5_Pos)                     /*!< 0x00000020 */\r
3643 #define CAN_F3R1_FB5           CAN_F3R1_FB5_Msk                                /*!<Filter bit 5 */\r
3644 #define CAN_F3R1_FB6_Pos       (6U)\r
3645 #define CAN_F3R1_FB6_Msk       (0x1UL << CAN_F3R1_FB6_Pos)                     /*!< 0x00000040 */\r
3646 #define CAN_F3R1_FB6           CAN_F3R1_FB6_Msk                                /*!<Filter bit 6 */\r
3647 #define CAN_F3R1_FB7_Pos       (7U)\r
3648 #define CAN_F3R1_FB7_Msk       (0x1UL << CAN_F3R1_FB7_Pos)                     /*!< 0x00000080 */\r
3649 #define CAN_F3R1_FB7           CAN_F3R1_FB7_Msk                                /*!<Filter bit 7 */\r
3650 #define CAN_F3R1_FB8_Pos       (8U)\r
3651 #define CAN_F3R1_FB8_Msk       (0x1UL << CAN_F3R1_FB8_Pos)                     /*!< 0x00000100 */\r
3652 #define CAN_F3R1_FB8           CAN_F3R1_FB8_Msk                                /*!<Filter bit 8 */\r
3653 #define CAN_F3R1_FB9_Pos       (9U)\r
3654 #define CAN_F3R1_FB9_Msk       (0x1UL << CAN_F3R1_FB9_Pos)                     /*!< 0x00000200 */\r
3655 #define CAN_F3R1_FB9           CAN_F3R1_FB9_Msk                                /*!<Filter bit 9 */\r
3656 #define CAN_F3R1_FB10_Pos      (10U)\r
3657 #define CAN_F3R1_FB10_Msk      (0x1UL << CAN_F3R1_FB10_Pos)                    /*!< 0x00000400 */\r
3658 #define CAN_F3R1_FB10          CAN_F3R1_FB10_Msk                               /*!<Filter bit 10 */\r
3659 #define CAN_F3R1_FB11_Pos      (11U)\r
3660 #define CAN_F3R1_FB11_Msk      (0x1UL << CAN_F3R1_FB11_Pos)                    /*!< 0x00000800 */\r
3661 #define CAN_F3R1_FB11          CAN_F3R1_FB11_Msk                               /*!<Filter bit 11 */\r
3662 #define CAN_F3R1_FB12_Pos      (12U)\r
3663 #define CAN_F3R1_FB12_Msk      (0x1UL << CAN_F3R1_FB12_Pos)                    /*!< 0x00001000 */\r
3664 #define CAN_F3R1_FB12          CAN_F3R1_FB12_Msk                               /*!<Filter bit 12 */\r
3665 #define CAN_F3R1_FB13_Pos      (13U)\r
3666 #define CAN_F3R1_FB13_Msk      (0x1UL << CAN_F3R1_FB13_Pos)                    /*!< 0x00002000 */\r
3667 #define CAN_F3R1_FB13          CAN_F3R1_FB13_Msk                               /*!<Filter bit 13 */\r
3668 #define CAN_F3R1_FB14_Pos      (14U)\r
3669 #define CAN_F3R1_FB14_Msk      (0x1UL << CAN_F3R1_FB14_Pos)                    /*!< 0x00004000 */\r
3670 #define CAN_F3R1_FB14          CAN_F3R1_FB14_Msk                               /*!<Filter bit 14 */\r
3671 #define CAN_F3R1_FB15_Pos      (15U)\r
3672 #define CAN_F3R1_FB15_Msk      (0x1UL << CAN_F3R1_FB15_Pos)                    /*!< 0x00008000 */\r
3673 #define CAN_F3R1_FB15          CAN_F3R1_FB15_Msk                               /*!<Filter bit 15 */\r
3674 #define CAN_F3R1_FB16_Pos      (16U)\r
3675 #define CAN_F3R1_FB16_Msk      (0x1UL << CAN_F3R1_FB16_Pos)                    /*!< 0x00010000 */\r
3676 #define CAN_F3R1_FB16          CAN_F3R1_FB16_Msk                               /*!<Filter bit 16 */\r
3677 #define CAN_F3R1_FB17_Pos      (17U)\r
3678 #define CAN_F3R1_FB17_Msk      (0x1UL << CAN_F3R1_FB17_Pos)                    /*!< 0x00020000 */\r
3679 #define CAN_F3R1_FB17          CAN_F3R1_FB17_Msk                               /*!<Filter bit 17 */\r
3680 #define CAN_F3R1_FB18_Pos      (18U)\r
3681 #define CAN_F3R1_FB18_Msk      (0x1UL << CAN_F3R1_FB18_Pos)                    /*!< 0x00040000 */\r
3682 #define CAN_F3R1_FB18          CAN_F3R1_FB18_Msk                               /*!<Filter bit 18 */\r
3683 #define CAN_F3R1_FB19_Pos      (19U)\r
3684 #define CAN_F3R1_FB19_Msk      (0x1UL << CAN_F3R1_FB19_Pos)                    /*!< 0x00080000 */\r
3685 #define CAN_F3R1_FB19          CAN_F3R1_FB19_Msk                               /*!<Filter bit 19 */\r
3686 #define CAN_F3R1_FB20_Pos      (20U)\r
3687 #define CAN_F3R1_FB20_Msk      (0x1UL << CAN_F3R1_FB20_Pos)                    /*!< 0x00100000 */\r
3688 #define CAN_F3R1_FB20          CAN_F3R1_FB20_Msk                               /*!<Filter bit 20 */\r
3689 #define CAN_F3R1_FB21_Pos      (21U)\r
3690 #define CAN_F3R1_FB21_Msk      (0x1UL << CAN_F3R1_FB21_Pos)                    /*!< 0x00200000 */\r
3691 #define CAN_F3R1_FB21          CAN_F3R1_FB21_Msk                               /*!<Filter bit 21 */\r
3692 #define CAN_F3R1_FB22_Pos      (22U)\r
3693 #define CAN_F3R1_FB22_Msk      (0x1UL << CAN_F3R1_FB22_Pos)                    /*!< 0x00400000 */\r
3694 #define CAN_F3R1_FB22          CAN_F3R1_FB22_Msk                               /*!<Filter bit 22 */\r
3695 #define CAN_F3R1_FB23_Pos      (23U)\r
3696 #define CAN_F3R1_FB23_Msk      (0x1UL << CAN_F3R1_FB23_Pos)                    /*!< 0x00800000 */\r
3697 #define CAN_F3R1_FB23          CAN_F3R1_FB23_Msk                               /*!<Filter bit 23 */\r
3698 #define CAN_F3R1_FB24_Pos      (24U)\r
3699 #define CAN_F3R1_FB24_Msk      (0x1UL << CAN_F3R1_FB24_Pos)                    /*!< 0x01000000 */\r
3700 #define CAN_F3R1_FB24          CAN_F3R1_FB24_Msk                               /*!<Filter bit 24 */\r
3701 #define CAN_F3R1_FB25_Pos      (25U)\r
3702 #define CAN_F3R1_FB25_Msk      (0x1UL << CAN_F3R1_FB25_Pos)                    /*!< 0x02000000 */\r
3703 #define CAN_F3R1_FB25          CAN_F3R1_FB25_Msk                               /*!<Filter bit 25 */\r
3704 #define CAN_F3R1_FB26_Pos      (26U)\r
3705 #define CAN_F3R1_FB26_Msk      (0x1UL << CAN_F3R1_FB26_Pos)                    /*!< 0x04000000 */\r
3706 #define CAN_F3R1_FB26          CAN_F3R1_FB26_Msk                               /*!<Filter bit 26 */\r
3707 #define CAN_F3R1_FB27_Pos      (27U)\r
3708 #define CAN_F3R1_FB27_Msk      (0x1UL << CAN_F3R1_FB27_Pos)                    /*!< 0x08000000 */\r
3709 #define CAN_F3R1_FB27          CAN_F3R1_FB27_Msk                               /*!<Filter bit 27 */\r
3710 #define CAN_F3R1_FB28_Pos      (28U)\r
3711 #define CAN_F3R1_FB28_Msk      (0x1UL << CAN_F3R1_FB28_Pos)                    /*!< 0x10000000 */\r
3712 #define CAN_F3R1_FB28          CAN_F3R1_FB28_Msk                               /*!<Filter bit 28 */\r
3713 #define CAN_F3R1_FB29_Pos      (29U)\r
3714 #define CAN_F3R1_FB29_Msk      (0x1UL << CAN_F3R1_FB29_Pos)                    /*!< 0x20000000 */\r
3715 #define CAN_F3R1_FB29          CAN_F3R1_FB29_Msk                               /*!<Filter bit 29 */\r
3716 #define CAN_F3R1_FB30_Pos      (30U)\r
3717 #define CAN_F3R1_FB30_Msk      (0x1UL << CAN_F3R1_FB30_Pos)                    /*!< 0x40000000 */\r
3718 #define CAN_F3R1_FB30          CAN_F3R1_FB30_Msk                               /*!<Filter bit 30 */\r
3719 #define CAN_F3R1_FB31_Pos      (31U)\r
3720 #define CAN_F3R1_FB31_Msk      (0x1UL << CAN_F3R1_FB31_Pos)                    /*!< 0x80000000 */\r
3721 #define CAN_F3R1_FB31          CAN_F3R1_FB31_Msk                               /*!<Filter bit 31 */\r
3722 \r
3723 /*******************  Bit definition for CAN_F4R1 register  *******************/\r
3724 #define CAN_F4R1_FB0_Pos       (0U)\r
3725 #define CAN_F4R1_FB0_Msk       (0x1UL << CAN_F4R1_FB0_Pos)                     /*!< 0x00000001 */\r
3726 #define CAN_F4R1_FB0           CAN_F4R1_FB0_Msk                                /*!<Filter bit 0 */\r
3727 #define CAN_F4R1_FB1_Pos       (1U)\r
3728 #define CAN_F4R1_FB1_Msk       (0x1UL << CAN_F4R1_FB1_Pos)                     /*!< 0x00000002 */\r
3729 #define CAN_F4R1_FB1           CAN_F4R1_FB1_Msk                                /*!<Filter bit 1 */\r
3730 #define CAN_F4R1_FB2_Pos       (2U)\r
3731 #define CAN_F4R1_FB2_Msk       (0x1UL << CAN_F4R1_FB2_Pos)                     /*!< 0x00000004 */\r
3732 #define CAN_F4R1_FB2           CAN_F4R1_FB2_Msk                                /*!<Filter bit 2 */\r
3733 #define CAN_F4R1_FB3_Pos       (3U)\r
3734 #define CAN_F4R1_FB3_Msk       (0x1UL << CAN_F4R1_FB3_Pos)                     /*!< 0x00000008 */\r
3735 #define CAN_F4R1_FB3           CAN_F4R1_FB3_Msk                                /*!<Filter bit 3 */\r
3736 #define CAN_F4R1_FB4_Pos       (4U)\r
3737 #define CAN_F4R1_FB4_Msk       (0x1UL << CAN_F4R1_FB4_Pos)                     /*!< 0x00000010 */\r
3738 #define CAN_F4R1_FB4           CAN_F4R1_FB4_Msk                                /*!<Filter bit 4 */\r
3739 #define CAN_F4R1_FB5_Pos       (5U)\r
3740 #define CAN_F4R1_FB5_Msk       (0x1UL << CAN_F4R1_FB5_Pos)                     /*!< 0x00000020 */\r
3741 #define CAN_F4R1_FB5           CAN_F4R1_FB5_Msk                                /*!<Filter bit 5 */\r
3742 #define CAN_F4R1_FB6_Pos       (6U)\r
3743 #define CAN_F4R1_FB6_Msk       (0x1UL << CAN_F4R1_FB6_Pos)                     /*!< 0x00000040 */\r
3744 #define CAN_F4R1_FB6           CAN_F4R1_FB6_Msk                                /*!<Filter bit 6 */\r
3745 #define CAN_F4R1_FB7_Pos       (7U)\r
3746 #define CAN_F4R1_FB7_Msk       (0x1UL << CAN_F4R1_FB7_Pos)                     /*!< 0x00000080 */\r
3747 #define CAN_F4R1_FB7           CAN_F4R1_FB7_Msk                                /*!<Filter bit 7 */\r
3748 #define CAN_F4R1_FB8_Pos       (8U)\r
3749 #define CAN_F4R1_FB8_Msk       (0x1UL << CAN_F4R1_FB8_Pos)                     /*!< 0x00000100 */\r
3750 #define CAN_F4R1_FB8           CAN_F4R1_FB8_Msk                                /*!<Filter bit 8 */\r
3751 #define CAN_F4R1_FB9_Pos       (9U)\r
3752 #define CAN_F4R1_FB9_Msk       (0x1UL << CAN_F4R1_FB9_Pos)                     /*!< 0x00000200 */\r
3753 #define CAN_F4R1_FB9           CAN_F4R1_FB9_Msk                                /*!<Filter bit 9 */\r
3754 #define CAN_F4R1_FB10_Pos      (10U)\r
3755 #define CAN_F4R1_FB10_Msk      (0x1UL << CAN_F4R1_FB10_Pos)                    /*!< 0x00000400 */\r
3756 #define CAN_F4R1_FB10          CAN_F4R1_FB10_Msk                               /*!<Filter bit 10 */\r
3757 #define CAN_F4R1_FB11_Pos      (11U)\r
3758 #define CAN_F4R1_FB11_Msk      (0x1UL << CAN_F4R1_FB11_Pos)                    /*!< 0x00000800 */\r
3759 #define CAN_F4R1_FB11          CAN_F4R1_FB11_Msk                               /*!<Filter bit 11 */\r
3760 #define CAN_F4R1_FB12_Pos      (12U)\r
3761 #define CAN_F4R1_FB12_Msk      (0x1UL << CAN_F4R1_FB12_Pos)                    /*!< 0x00001000 */\r
3762 #define CAN_F4R1_FB12          CAN_F4R1_FB12_Msk                               /*!<Filter bit 12 */\r
3763 #define CAN_F4R1_FB13_Pos      (13U)\r
3764 #define CAN_F4R1_FB13_Msk      (0x1UL << CAN_F4R1_FB13_Pos)                    /*!< 0x00002000 */\r
3765 #define CAN_F4R1_FB13          CAN_F4R1_FB13_Msk                               /*!<Filter bit 13 */\r
3766 #define CAN_F4R1_FB14_Pos      (14U)\r
3767 #define CAN_F4R1_FB14_Msk      (0x1UL << CAN_F4R1_FB14_Pos)                    /*!< 0x00004000 */\r
3768 #define CAN_F4R1_FB14          CAN_F4R1_FB14_Msk                               /*!<Filter bit 14 */\r
3769 #define CAN_F4R1_FB15_Pos      (15U)\r
3770 #define CAN_F4R1_FB15_Msk      (0x1UL << CAN_F4R1_FB15_Pos)                    /*!< 0x00008000 */\r
3771 #define CAN_F4R1_FB15          CAN_F4R1_FB15_Msk                               /*!<Filter bit 15 */\r
3772 #define CAN_F4R1_FB16_Pos      (16U)\r
3773 #define CAN_F4R1_FB16_Msk      (0x1UL << CAN_F4R1_FB16_Pos)                    /*!< 0x00010000 */\r
3774 #define CAN_F4R1_FB16          CAN_F4R1_FB16_Msk                               /*!<Filter bit 16 */\r
3775 #define CAN_F4R1_FB17_Pos      (17U)\r
3776 #define CAN_F4R1_FB17_Msk      (0x1UL << CAN_F4R1_FB17_Pos)                    /*!< 0x00020000 */\r
3777 #define CAN_F4R1_FB17          CAN_F4R1_FB17_Msk                               /*!<Filter bit 17 */\r
3778 #define CAN_F4R1_FB18_Pos      (18U)\r
3779 #define CAN_F4R1_FB18_Msk      (0x1UL << CAN_F4R1_FB18_Pos)                    /*!< 0x00040000 */\r
3780 #define CAN_F4R1_FB18          CAN_F4R1_FB18_Msk                               /*!<Filter bit 18 */\r
3781 #define CAN_F4R1_FB19_Pos      (19U)\r
3782 #define CAN_F4R1_FB19_Msk      (0x1UL << CAN_F4R1_FB19_Pos)                    /*!< 0x00080000 */\r
3783 #define CAN_F4R1_FB19          CAN_F4R1_FB19_Msk                               /*!<Filter bit 19 */\r
3784 #define CAN_F4R1_FB20_Pos      (20U)\r
3785 #define CAN_F4R1_FB20_Msk      (0x1UL << CAN_F4R1_FB20_Pos)                    /*!< 0x00100000 */\r
3786 #define CAN_F4R1_FB20          CAN_F4R1_FB20_Msk                               /*!<Filter bit 20 */\r
3787 #define CAN_F4R1_FB21_Pos      (21U)\r
3788 #define CAN_F4R1_FB21_Msk      (0x1UL << CAN_F4R1_FB21_Pos)                    /*!< 0x00200000 */\r
3789 #define CAN_F4R1_FB21          CAN_F4R1_FB21_Msk                               /*!<Filter bit 21 */\r
3790 #define CAN_F4R1_FB22_Pos      (22U)\r
3791 #define CAN_F4R1_FB22_Msk      (0x1UL << CAN_F4R1_FB22_Pos)                    /*!< 0x00400000 */\r
3792 #define CAN_F4R1_FB22          CAN_F4R1_FB22_Msk                               /*!<Filter bit 22 */\r
3793 #define CAN_F4R1_FB23_Pos      (23U)\r
3794 #define CAN_F4R1_FB23_Msk      (0x1UL << CAN_F4R1_FB23_Pos)                    /*!< 0x00800000 */\r
3795 #define CAN_F4R1_FB23          CAN_F4R1_FB23_Msk                               /*!<Filter bit 23 */\r
3796 #define CAN_F4R1_FB24_Pos      (24U)\r
3797 #define CAN_F4R1_FB24_Msk      (0x1UL << CAN_F4R1_FB24_Pos)                    /*!< 0x01000000 */\r
3798 #define CAN_F4R1_FB24          CAN_F4R1_FB24_Msk                               /*!<Filter bit 24 */\r
3799 #define CAN_F4R1_FB25_Pos      (25U)\r
3800 #define CAN_F4R1_FB25_Msk      (0x1UL << CAN_F4R1_FB25_Pos)                    /*!< 0x02000000 */\r
3801 #define CAN_F4R1_FB25          CAN_F4R1_FB25_Msk                               /*!<Filter bit 25 */\r
3802 #define CAN_F4R1_FB26_Pos      (26U)\r
3803 #define CAN_F4R1_FB26_Msk      (0x1UL << CAN_F4R1_FB26_Pos)                    /*!< 0x04000000 */\r
3804 #define CAN_F4R1_FB26          CAN_F4R1_FB26_Msk                               /*!<Filter bit 26 */\r
3805 #define CAN_F4R1_FB27_Pos      (27U)\r
3806 #define CAN_F4R1_FB27_Msk      (0x1UL << CAN_F4R1_FB27_Pos)                    /*!< 0x08000000 */\r
3807 #define CAN_F4R1_FB27          CAN_F4R1_FB27_Msk                               /*!<Filter bit 27 */\r
3808 #define CAN_F4R1_FB28_Pos      (28U)\r
3809 #define CAN_F4R1_FB28_Msk      (0x1UL << CAN_F4R1_FB28_Pos)                    /*!< 0x10000000 */\r
3810 #define CAN_F4R1_FB28          CAN_F4R1_FB28_Msk                               /*!<Filter bit 28 */\r
3811 #define CAN_F4R1_FB29_Pos      (29U)\r
3812 #define CAN_F4R1_FB29_Msk      (0x1UL << CAN_F4R1_FB29_Pos)                    /*!< 0x20000000 */\r
3813 #define CAN_F4R1_FB29          CAN_F4R1_FB29_Msk                               /*!<Filter bit 29 */\r
3814 #define CAN_F4R1_FB30_Pos      (30U)\r
3815 #define CAN_F4R1_FB30_Msk      (0x1UL << CAN_F4R1_FB30_Pos)                    /*!< 0x40000000 */\r
3816 #define CAN_F4R1_FB30          CAN_F4R1_FB30_Msk                               /*!<Filter bit 30 */\r
3817 #define CAN_F4R1_FB31_Pos      (31U)\r
3818 #define CAN_F4R1_FB31_Msk      (0x1UL << CAN_F4R1_FB31_Pos)                    /*!< 0x80000000 */\r
3819 #define CAN_F4R1_FB31          CAN_F4R1_FB31_Msk                               /*!<Filter bit 31 */\r
3820 \r
3821 /*******************  Bit definition for CAN_F5R1 register  *******************/\r
3822 #define CAN_F5R1_FB0_Pos       (0U)\r
3823 #define CAN_F5R1_FB0_Msk       (0x1UL << CAN_F5R1_FB0_Pos)                     /*!< 0x00000001 */\r
3824 #define CAN_F5R1_FB0           CAN_F5R1_FB0_Msk                                /*!<Filter bit 0 */\r
3825 #define CAN_F5R1_FB1_Pos       (1U)\r
3826 #define CAN_F5R1_FB1_Msk       (0x1UL << CAN_F5R1_FB1_Pos)                     /*!< 0x00000002 */\r
3827 #define CAN_F5R1_FB1           CAN_F5R1_FB1_Msk                                /*!<Filter bit 1 */\r
3828 #define CAN_F5R1_FB2_Pos       (2U)\r
3829 #define CAN_F5R1_FB2_Msk       (0x1UL << CAN_F5R1_FB2_Pos)                     /*!< 0x00000004 */\r
3830 #define CAN_F5R1_FB2           CAN_F5R1_FB2_Msk                                /*!<Filter bit 2 */\r
3831 #define CAN_F5R1_FB3_Pos       (3U)\r
3832 #define CAN_F5R1_FB3_Msk       (0x1UL << CAN_F5R1_FB3_Pos)                     /*!< 0x00000008 */\r
3833 #define CAN_F5R1_FB3           CAN_F5R1_FB3_Msk                                /*!<Filter bit 3 */\r
3834 #define CAN_F5R1_FB4_Pos       (4U)\r
3835 #define CAN_F5R1_FB4_Msk       (0x1UL << CAN_F5R1_FB4_Pos)                     /*!< 0x00000010 */\r
3836 #define CAN_F5R1_FB4           CAN_F5R1_FB4_Msk                                /*!<Filter bit 4 */\r
3837 #define CAN_F5R1_FB5_Pos       (5U)\r
3838 #define CAN_F5R1_FB5_Msk       (0x1UL << CAN_F5R1_FB5_Pos)                     /*!< 0x00000020 */\r
3839 #define CAN_F5R1_FB5           CAN_F5R1_FB5_Msk                                /*!<Filter bit 5 */\r
3840 #define CAN_F5R1_FB6_Pos       (6U)\r
3841 #define CAN_F5R1_FB6_Msk       (0x1UL << CAN_F5R1_FB6_Pos)                     /*!< 0x00000040 */\r
3842 #define CAN_F5R1_FB6           CAN_F5R1_FB6_Msk                                /*!<Filter bit 6 */\r
3843 #define CAN_F5R1_FB7_Pos       (7U)\r
3844 #define CAN_F5R1_FB7_Msk       (0x1UL << CAN_F5R1_FB7_Pos)                     /*!< 0x00000080 */\r
3845 #define CAN_F5R1_FB7           CAN_F5R1_FB7_Msk                                /*!<Filter bit 7 */\r
3846 #define CAN_F5R1_FB8_Pos       (8U)\r
3847 #define CAN_F5R1_FB8_Msk       (0x1UL << CAN_F5R1_FB8_Pos)                     /*!< 0x00000100 */\r
3848 #define CAN_F5R1_FB8           CAN_F5R1_FB8_Msk                                /*!<Filter bit 8 */\r
3849 #define CAN_F5R1_FB9_Pos       (9U)\r
3850 #define CAN_F5R1_FB9_Msk       (0x1UL << CAN_F5R1_FB9_Pos)                     /*!< 0x00000200 */\r
3851 #define CAN_F5R1_FB9           CAN_F5R1_FB9_Msk                                /*!<Filter bit 9 */\r
3852 #define CAN_F5R1_FB10_Pos      (10U)\r
3853 #define CAN_F5R1_FB10_Msk      (0x1UL << CAN_F5R1_FB10_Pos)                    /*!< 0x00000400 */\r
3854 #define CAN_F5R1_FB10          CAN_F5R1_FB10_Msk                               /*!<Filter bit 10 */\r
3855 #define CAN_F5R1_FB11_Pos      (11U)\r
3856 #define CAN_F5R1_FB11_Msk      (0x1UL << CAN_F5R1_FB11_Pos)                    /*!< 0x00000800 */\r
3857 #define CAN_F5R1_FB11          CAN_F5R1_FB11_Msk                               /*!<Filter bit 11 */\r
3858 #define CAN_F5R1_FB12_Pos      (12U)\r
3859 #define CAN_F5R1_FB12_Msk      (0x1UL << CAN_F5R1_FB12_Pos)                    /*!< 0x00001000 */\r
3860 #define CAN_F5R1_FB12          CAN_F5R1_FB12_Msk                               /*!<Filter bit 12 */\r
3861 #define CAN_F5R1_FB13_Pos      (13U)\r
3862 #define CAN_F5R1_FB13_Msk      (0x1UL << CAN_F5R1_FB13_Pos)                    /*!< 0x00002000 */\r
3863 #define CAN_F5R1_FB13          CAN_F5R1_FB13_Msk                               /*!<Filter bit 13 */\r
3864 #define CAN_F5R1_FB14_Pos      (14U)\r
3865 #define CAN_F5R1_FB14_Msk      (0x1UL << CAN_F5R1_FB14_Pos)                    /*!< 0x00004000 */\r
3866 #define CAN_F5R1_FB14          CAN_F5R1_FB14_Msk                               /*!<Filter bit 14 */\r
3867 #define CAN_F5R1_FB15_Pos      (15U)\r
3868 #define CAN_F5R1_FB15_Msk      (0x1UL << CAN_F5R1_FB15_Pos)                    /*!< 0x00008000 */\r
3869 #define CAN_F5R1_FB15          CAN_F5R1_FB15_Msk                               /*!<Filter bit 15 */\r
3870 #define CAN_F5R1_FB16_Pos      (16U)\r
3871 #define CAN_F5R1_FB16_Msk      (0x1UL << CAN_F5R1_FB16_Pos)                    /*!< 0x00010000 */\r
3872 #define CAN_F5R1_FB16          CAN_F5R1_FB16_Msk                               /*!<Filter bit 16 */\r
3873 #define CAN_F5R1_FB17_Pos      (17U)\r
3874 #define CAN_F5R1_FB17_Msk      (0x1UL << CAN_F5R1_FB17_Pos)                    /*!< 0x00020000 */\r
3875 #define CAN_F5R1_FB17          CAN_F5R1_FB17_Msk                               /*!<Filter bit 17 */\r
3876 #define CAN_F5R1_FB18_Pos      (18U)\r
3877 #define CAN_F5R1_FB18_Msk      (0x1UL << CAN_F5R1_FB18_Pos)                    /*!< 0x00040000 */\r
3878 #define CAN_F5R1_FB18          CAN_F5R1_FB18_Msk                               /*!<Filter bit 18 */\r
3879 #define CAN_F5R1_FB19_Pos      (19U)\r
3880 #define CAN_F5R1_FB19_Msk      (0x1UL << CAN_F5R1_FB19_Pos)                    /*!< 0x00080000 */\r
3881 #define CAN_F5R1_FB19          CAN_F5R1_FB19_Msk                               /*!<Filter bit 19 */\r
3882 #define CAN_F5R1_FB20_Pos      (20U)\r
3883 #define CAN_F5R1_FB20_Msk      (0x1UL << CAN_F5R1_FB20_Pos)                    /*!< 0x00100000 */\r
3884 #define CAN_F5R1_FB20          CAN_F5R1_FB20_Msk                               /*!<Filter bit 20 */\r
3885 #define CAN_F5R1_FB21_Pos      (21U)\r
3886 #define CAN_F5R1_FB21_Msk      (0x1UL << CAN_F5R1_FB21_Pos)                    /*!< 0x00200000 */\r
3887 #define CAN_F5R1_FB21          CAN_F5R1_FB21_Msk                               /*!<Filter bit 21 */\r
3888 #define CAN_F5R1_FB22_Pos      (22U)\r
3889 #define CAN_F5R1_FB22_Msk      (0x1UL << CAN_F5R1_FB22_Pos)                    /*!< 0x00400000 */\r
3890 #define CAN_F5R1_FB22          CAN_F5R1_FB22_Msk                               /*!<Filter bit 22 */\r
3891 #define CAN_F5R1_FB23_Pos      (23U)\r
3892 #define CAN_F5R1_FB23_Msk      (0x1UL << CAN_F5R1_FB23_Pos)                    /*!< 0x00800000 */\r
3893 #define CAN_F5R1_FB23          CAN_F5R1_FB23_Msk                               /*!<Filter bit 23 */\r
3894 #define CAN_F5R1_FB24_Pos      (24U)\r
3895 #define CAN_F5R1_FB24_Msk      (0x1UL << CAN_F5R1_FB24_Pos)                    /*!< 0x01000000 */\r
3896 #define CAN_F5R1_FB24          CAN_F5R1_FB24_Msk                               /*!<Filter bit 24 */\r
3897 #define CAN_F5R1_FB25_Pos      (25U)\r
3898 #define CAN_F5R1_FB25_Msk      (0x1UL << CAN_F5R1_FB25_Pos)                    /*!< 0x02000000 */\r
3899 #define CAN_F5R1_FB25          CAN_F5R1_FB25_Msk                               /*!<Filter bit 25 */\r
3900 #define CAN_F5R1_FB26_Pos      (26U)\r
3901 #define CAN_F5R1_FB26_Msk      (0x1UL << CAN_F5R1_FB26_Pos)                    /*!< 0x04000000 */\r
3902 #define CAN_F5R1_FB26          CAN_F5R1_FB26_Msk                               /*!<Filter bit 26 */\r
3903 #define CAN_F5R1_FB27_Pos      (27U)\r
3904 #define CAN_F5R1_FB27_Msk      (0x1UL << CAN_F5R1_FB27_Pos)                    /*!< 0x08000000 */\r
3905 #define CAN_F5R1_FB27          CAN_F5R1_FB27_Msk                               /*!<Filter bit 27 */\r
3906 #define CAN_F5R1_FB28_Pos      (28U)\r
3907 #define CAN_F5R1_FB28_Msk      (0x1UL << CAN_F5R1_FB28_Pos)                    /*!< 0x10000000 */\r
3908 #define CAN_F5R1_FB28          CAN_F5R1_FB28_Msk                               /*!<Filter bit 28 */\r
3909 #define CAN_F5R1_FB29_Pos      (29U)\r
3910 #define CAN_F5R1_FB29_Msk      (0x1UL << CAN_F5R1_FB29_Pos)                    /*!< 0x20000000 */\r
3911 #define CAN_F5R1_FB29          CAN_F5R1_FB29_Msk                               /*!<Filter bit 29 */\r
3912 #define CAN_F5R1_FB30_Pos      (30U)\r
3913 #define CAN_F5R1_FB30_Msk      (0x1UL << CAN_F5R1_FB30_Pos)                    /*!< 0x40000000 */\r
3914 #define CAN_F5R1_FB30          CAN_F5R1_FB30_Msk                               /*!<Filter bit 30 */\r
3915 #define CAN_F5R1_FB31_Pos      (31U)\r
3916 #define CAN_F5R1_FB31_Msk      (0x1UL << CAN_F5R1_FB31_Pos)                    /*!< 0x80000000 */\r
3917 #define CAN_F5R1_FB31          CAN_F5R1_FB31_Msk                               /*!<Filter bit 31 */\r
3918 \r
3919 /*******************  Bit definition for CAN_F6R1 register  *******************/\r
3920 #define CAN_F6R1_FB0_Pos       (0U)\r
3921 #define CAN_F6R1_FB0_Msk       (0x1UL << CAN_F6R1_FB0_Pos)                     /*!< 0x00000001 */\r
3922 #define CAN_F6R1_FB0           CAN_F6R1_FB0_Msk                                /*!<Filter bit 0 */\r
3923 #define CAN_F6R1_FB1_Pos       (1U)\r
3924 #define CAN_F6R1_FB1_Msk       (0x1UL << CAN_F6R1_FB1_Pos)                     /*!< 0x00000002 */\r
3925 #define CAN_F6R1_FB1           CAN_F6R1_FB1_Msk                                /*!<Filter bit 1 */\r
3926 #define CAN_F6R1_FB2_Pos       (2U)\r
3927 #define CAN_F6R1_FB2_Msk       (0x1UL << CAN_F6R1_FB2_Pos)                     /*!< 0x00000004 */\r
3928 #define CAN_F6R1_FB2           CAN_F6R1_FB2_Msk                                /*!<Filter bit 2 */\r
3929 #define CAN_F6R1_FB3_Pos       (3U)\r
3930 #define CAN_F6R1_FB3_Msk       (0x1UL << CAN_F6R1_FB3_Pos)                     /*!< 0x00000008 */\r
3931 #define CAN_F6R1_FB3           CAN_F6R1_FB3_Msk                                /*!<Filter bit 3 */\r
3932 #define CAN_F6R1_FB4_Pos       (4U)\r
3933 #define CAN_F6R1_FB4_Msk       (0x1UL << CAN_F6R1_FB4_Pos)                     /*!< 0x00000010 */\r
3934 #define CAN_F6R1_FB4           CAN_F6R1_FB4_Msk                                /*!<Filter bit 4 */\r
3935 #define CAN_F6R1_FB5_Pos       (5U)\r
3936 #define CAN_F6R1_FB5_Msk       (0x1UL << CAN_F6R1_FB5_Pos)                     /*!< 0x00000020 */\r
3937 #define CAN_F6R1_FB5           CAN_F6R1_FB5_Msk                                /*!<Filter bit 5 */\r
3938 #define CAN_F6R1_FB6_Pos       (6U)\r
3939 #define CAN_F6R1_FB6_Msk       (0x1UL << CAN_F6R1_FB6_Pos)                     /*!< 0x00000040 */\r
3940 #define CAN_F6R1_FB6           CAN_F6R1_FB6_Msk                                /*!<Filter bit 6 */\r
3941 #define CAN_F6R1_FB7_Pos       (7U)\r
3942 #define CAN_F6R1_FB7_Msk       (0x1UL << CAN_F6R1_FB7_Pos)                     /*!< 0x00000080 */\r
3943 #define CAN_F6R1_FB7           CAN_F6R1_FB7_Msk                                /*!<Filter bit 7 */\r
3944 #define CAN_F6R1_FB8_Pos       (8U)\r
3945 #define CAN_F6R1_FB8_Msk       (0x1UL << CAN_F6R1_FB8_Pos)                     /*!< 0x00000100 */\r
3946 #define CAN_F6R1_FB8           CAN_F6R1_FB8_Msk                                /*!<Filter bit 8 */\r
3947 #define CAN_F6R1_FB9_Pos       (9U)\r
3948 #define CAN_F6R1_FB9_Msk       (0x1UL << CAN_F6R1_FB9_Pos)                     /*!< 0x00000200 */\r
3949 #define CAN_F6R1_FB9           CAN_F6R1_FB9_Msk                                /*!<Filter bit 9 */\r
3950 #define CAN_F6R1_FB10_Pos      (10U)\r
3951 #define CAN_F6R1_FB10_Msk      (0x1UL << CAN_F6R1_FB10_Pos)                    /*!< 0x00000400 */\r
3952 #define CAN_F6R1_FB10          CAN_F6R1_FB10_Msk                               /*!<Filter bit 10 */\r
3953 #define CAN_F6R1_FB11_Pos      (11U)\r
3954 #define CAN_F6R1_FB11_Msk      (0x1UL << CAN_F6R1_FB11_Pos)                    /*!< 0x00000800 */\r
3955 #define CAN_F6R1_FB11          CAN_F6R1_FB11_Msk                               /*!<Filter bit 11 */\r
3956 #define CAN_F6R1_FB12_Pos      (12U)\r
3957 #define CAN_F6R1_FB12_Msk      (0x1UL << CAN_F6R1_FB12_Pos)                    /*!< 0x00001000 */\r
3958 #define CAN_F6R1_FB12          CAN_F6R1_FB12_Msk                               /*!<Filter bit 12 */\r
3959 #define CAN_F6R1_FB13_Pos      (13U)\r
3960 #define CAN_F6R1_FB13_Msk      (0x1UL << CAN_F6R1_FB13_Pos)                    /*!< 0x00002000 */\r
3961 #define CAN_F6R1_FB13          CAN_F6R1_FB13_Msk                               /*!<Filter bit 13 */\r
3962 #define CAN_F6R1_FB14_Pos      (14U)\r
3963 #define CAN_F6R1_FB14_Msk      (0x1UL << CAN_F6R1_FB14_Pos)                    /*!< 0x00004000 */\r
3964 #define CAN_F6R1_FB14          CAN_F6R1_FB14_Msk                               /*!<Filter bit 14 */\r
3965 #define CAN_F6R1_FB15_Pos      (15U)\r
3966 #define CAN_F6R1_FB15_Msk      (0x1UL << CAN_F6R1_FB15_Pos)                    /*!< 0x00008000 */\r
3967 #define CAN_F6R1_FB15          CAN_F6R1_FB15_Msk                               /*!<Filter bit 15 */\r
3968 #define CAN_F6R1_FB16_Pos      (16U)\r
3969 #define CAN_F6R1_FB16_Msk      (0x1UL << CAN_F6R1_FB16_Pos)                    /*!< 0x00010000 */\r
3970 #define CAN_F6R1_FB16          CAN_F6R1_FB16_Msk                               /*!<Filter bit 16 */\r
3971 #define CAN_F6R1_FB17_Pos      (17U)\r
3972 #define CAN_F6R1_FB17_Msk      (0x1UL << CAN_F6R1_FB17_Pos)                    /*!< 0x00020000 */\r
3973 #define CAN_F6R1_FB17          CAN_F6R1_FB17_Msk                               /*!<Filter bit 17 */\r
3974 #define CAN_F6R1_FB18_Pos      (18U)\r
3975 #define CAN_F6R1_FB18_Msk      (0x1UL << CAN_F6R1_FB18_Pos)                    /*!< 0x00040000 */\r
3976 #define CAN_F6R1_FB18          CAN_F6R1_FB18_Msk                               /*!<Filter bit 18 */\r
3977 #define CAN_F6R1_FB19_Pos      (19U)\r
3978 #define CAN_F6R1_FB19_Msk      (0x1UL << CAN_F6R1_FB19_Pos)                    /*!< 0x00080000 */\r
3979 #define CAN_F6R1_FB19          CAN_F6R1_FB19_Msk                               /*!<Filter bit 19 */\r
3980 #define CAN_F6R1_FB20_Pos      (20U)\r
3981 #define CAN_F6R1_FB20_Msk      (0x1UL << CAN_F6R1_FB20_Pos)                    /*!< 0x00100000 */\r
3982 #define CAN_F6R1_FB20          CAN_F6R1_FB20_Msk                               /*!<Filter bit 20 */\r
3983 #define CAN_F6R1_FB21_Pos      (21U)\r
3984 #define CAN_F6R1_FB21_Msk      (0x1UL << CAN_F6R1_FB21_Pos)                    /*!< 0x00200000 */\r
3985 #define CAN_F6R1_FB21          CAN_F6R1_FB21_Msk                               /*!<Filter bit 21 */\r
3986 #define CAN_F6R1_FB22_Pos      (22U)\r
3987 #define CAN_F6R1_FB22_Msk      (0x1UL << CAN_F6R1_FB22_Pos)                    /*!< 0x00400000 */\r
3988 #define CAN_F6R1_FB22          CAN_F6R1_FB22_Msk                               /*!<Filter bit 22 */\r
3989 #define CAN_F6R1_FB23_Pos      (23U)\r
3990 #define CAN_F6R1_FB23_Msk      (0x1UL << CAN_F6R1_FB23_Pos)                    /*!< 0x00800000 */\r
3991 #define CAN_F6R1_FB23          CAN_F6R1_FB23_Msk                               /*!<Filter bit 23 */\r
3992 #define CAN_F6R1_FB24_Pos      (24U)\r
3993 #define CAN_F6R1_FB24_Msk      (0x1UL << CAN_F6R1_FB24_Pos)                    /*!< 0x01000000 */\r
3994 #define CAN_F6R1_FB24          CAN_F6R1_FB24_Msk                               /*!<Filter bit 24 */\r
3995 #define CAN_F6R1_FB25_Pos      (25U)\r
3996 #define CAN_F6R1_FB25_Msk      (0x1UL << CAN_F6R1_FB25_Pos)                    /*!< 0x02000000 */\r
3997 #define CAN_F6R1_FB25          CAN_F6R1_FB25_Msk                               /*!<Filter bit 25 */\r
3998 #define CAN_F6R1_FB26_Pos      (26U)\r
3999 #define CAN_F6R1_FB26_Msk      (0x1UL << CAN_F6R1_FB26_Pos)                    /*!< 0x04000000 */\r
4000 #define CAN_F6R1_FB26          CAN_F6R1_FB26_Msk                               /*!<Filter bit 26 */\r
4001 #define CAN_F6R1_FB27_Pos      (27U)\r
4002 #define CAN_F6R1_FB27_Msk      (0x1UL << CAN_F6R1_FB27_Pos)                    /*!< 0x08000000 */\r
4003 #define CAN_F6R1_FB27          CAN_F6R1_FB27_Msk                               /*!<Filter bit 27 */\r
4004 #define CAN_F6R1_FB28_Pos      (28U)\r
4005 #define CAN_F6R1_FB28_Msk      (0x1UL << CAN_F6R1_FB28_Pos)                    /*!< 0x10000000 */\r
4006 #define CAN_F6R1_FB28          CAN_F6R1_FB28_Msk                               /*!<Filter bit 28 */\r
4007 #define CAN_F6R1_FB29_Pos      (29U)\r
4008 #define CAN_F6R1_FB29_Msk      (0x1UL << CAN_F6R1_FB29_Pos)                    /*!< 0x20000000 */\r
4009 #define CAN_F6R1_FB29          CAN_F6R1_FB29_Msk                               /*!<Filter bit 29 */\r
4010 #define CAN_F6R1_FB30_Pos      (30U)\r
4011 #define CAN_F6R1_FB30_Msk      (0x1UL << CAN_F6R1_FB30_Pos)                    /*!< 0x40000000 */\r
4012 #define CAN_F6R1_FB30          CAN_F6R1_FB30_Msk                               /*!<Filter bit 30 */\r
4013 #define CAN_F6R1_FB31_Pos      (31U)\r
4014 #define CAN_F6R1_FB31_Msk      (0x1UL << CAN_F6R1_FB31_Pos)                    /*!< 0x80000000 */\r
4015 #define CAN_F6R1_FB31          CAN_F6R1_FB31_Msk                               /*!<Filter bit 31 */\r
4016 \r
4017 /*******************  Bit definition for CAN_F7R1 register  *******************/\r
4018 #define CAN_F7R1_FB0_Pos       (0U)\r
4019 #define CAN_F7R1_FB0_Msk       (0x1UL << CAN_F7R1_FB0_Pos)                     /*!< 0x00000001 */\r
4020 #define CAN_F7R1_FB0           CAN_F7R1_FB0_Msk                                /*!<Filter bit 0 */\r
4021 #define CAN_F7R1_FB1_Pos       (1U)\r
4022 #define CAN_F7R1_FB1_Msk       (0x1UL << CAN_F7R1_FB1_Pos)                     /*!< 0x00000002 */\r
4023 #define CAN_F7R1_FB1           CAN_F7R1_FB1_Msk                                /*!<Filter bit 1 */\r
4024 #define CAN_F7R1_FB2_Pos       (2U)\r
4025 #define CAN_F7R1_FB2_Msk       (0x1UL << CAN_F7R1_FB2_Pos)                     /*!< 0x00000004 */\r
4026 #define CAN_F7R1_FB2           CAN_F7R1_FB2_Msk                                /*!<Filter bit 2 */\r
4027 #define CAN_F7R1_FB3_Pos       (3U)\r
4028 #define CAN_F7R1_FB3_Msk       (0x1UL << CAN_F7R1_FB3_Pos)                     /*!< 0x00000008 */\r
4029 #define CAN_F7R1_FB3           CAN_F7R1_FB3_Msk                                /*!<Filter bit 3 */\r
4030 #define CAN_F7R1_FB4_Pos       (4U)\r
4031 #define CAN_F7R1_FB4_Msk       (0x1UL << CAN_F7R1_FB4_Pos)                     /*!< 0x00000010 */\r
4032 #define CAN_F7R1_FB4           CAN_F7R1_FB4_Msk                                /*!<Filter bit 4 */\r
4033 #define CAN_F7R1_FB5_Pos       (5U)\r
4034 #define CAN_F7R1_FB5_Msk       (0x1UL << CAN_F7R1_FB5_Pos)                     /*!< 0x00000020 */\r
4035 #define CAN_F7R1_FB5           CAN_F7R1_FB5_Msk                                /*!<Filter bit 5 */\r
4036 #define CAN_F7R1_FB6_Pos       (6U)\r
4037 #define CAN_F7R1_FB6_Msk       (0x1UL << CAN_F7R1_FB6_Pos)                     /*!< 0x00000040 */\r
4038 #define CAN_F7R1_FB6           CAN_F7R1_FB6_Msk                                /*!<Filter bit 6 */\r
4039 #define CAN_F7R1_FB7_Pos       (7U)\r
4040 #define CAN_F7R1_FB7_Msk       (0x1UL << CAN_F7R1_FB7_Pos)                     /*!< 0x00000080 */\r
4041 #define CAN_F7R1_FB7           CAN_F7R1_FB7_Msk                                /*!<Filter bit 7 */\r
4042 #define CAN_F7R1_FB8_Pos       (8U)\r
4043 #define CAN_F7R1_FB8_Msk       (0x1UL << CAN_F7R1_FB8_Pos)                     /*!< 0x00000100 */\r
4044 #define CAN_F7R1_FB8           CAN_F7R1_FB8_Msk                                /*!<Filter bit 8 */\r
4045 #define CAN_F7R1_FB9_Pos       (9U)\r
4046 #define CAN_F7R1_FB9_Msk       (0x1UL << CAN_F7R1_FB9_Pos)                     /*!< 0x00000200 */\r
4047 #define CAN_F7R1_FB9           CAN_F7R1_FB9_Msk                                /*!<Filter bit 9 */\r
4048 #define CAN_F7R1_FB10_Pos      (10U)\r
4049 #define CAN_F7R1_FB10_Msk      (0x1UL << CAN_F7R1_FB10_Pos)                    /*!< 0x00000400 */\r
4050 #define CAN_F7R1_FB10          CAN_F7R1_FB10_Msk                               /*!<Filter bit 10 */\r
4051 #define CAN_F7R1_FB11_Pos      (11U)\r
4052 #define CAN_F7R1_FB11_Msk      (0x1UL << CAN_F7R1_FB11_Pos)                    /*!< 0x00000800 */\r
4053 #define CAN_F7R1_FB11          CAN_F7R1_FB11_Msk                               /*!<Filter bit 11 */\r
4054 #define CAN_F7R1_FB12_Pos      (12U)\r
4055 #define CAN_F7R1_FB12_Msk      (0x1UL << CAN_F7R1_FB12_Pos)                    /*!< 0x00001000 */\r
4056 #define CAN_F7R1_FB12          CAN_F7R1_FB12_Msk                               /*!<Filter bit 12 */\r
4057 #define CAN_F7R1_FB13_Pos      (13U)\r
4058 #define CAN_F7R1_FB13_Msk      (0x1UL << CAN_F7R1_FB13_Pos)                    /*!< 0x00002000 */\r
4059 #define CAN_F7R1_FB13          CAN_F7R1_FB13_Msk                               /*!<Filter bit 13 */\r
4060 #define CAN_F7R1_FB14_Pos      (14U)\r
4061 #define CAN_F7R1_FB14_Msk      (0x1UL << CAN_F7R1_FB14_Pos)                    /*!< 0x00004000 */\r
4062 #define CAN_F7R1_FB14          CAN_F7R1_FB14_Msk                               /*!<Filter bit 14 */\r
4063 #define CAN_F7R1_FB15_Pos      (15U)\r
4064 #define CAN_F7R1_FB15_Msk      (0x1UL << CAN_F7R1_FB15_Pos)                    /*!< 0x00008000 */\r
4065 #define CAN_F7R1_FB15          CAN_F7R1_FB15_Msk                               /*!<Filter bit 15 */\r
4066 #define CAN_F7R1_FB16_Pos      (16U)\r
4067 #define CAN_F7R1_FB16_Msk      (0x1UL << CAN_F7R1_FB16_Pos)                    /*!< 0x00010000 */\r
4068 #define CAN_F7R1_FB16          CAN_F7R1_FB16_Msk                               /*!<Filter bit 16 */\r
4069 #define CAN_F7R1_FB17_Pos      (17U)\r
4070 #define CAN_F7R1_FB17_Msk      (0x1UL << CAN_F7R1_FB17_Pos)                    /*!< 0x00020000 */\r
4071 #define CAN_F7R1_FB17          CAN_F7R1_FB17_Msk                               /*!<Filter bit 17 */\r
4072 #define CAN_F7R1_FB18_Pos      (18U)\r
4073 #define CAN_F7R1_FB18_Msk      (0x1UL << CAN_F7R1_FB18_Pos)                    /*!< 0x00040000 */\r
4074 #define CAN_F7R1_FB18          CAN_F7R1_FB18_Msk                               /*!<Filter bit 18 */\r
4075 #define CAN_F7R1_FB19_Pos      (19U)\r
4076 #define CAN_F7R1_FB19_Msk      (0x1UL << CAN_F7R1_FB19_Pos)                    /*!< 0x00080000 */\r
4077 #define CAN_F7R1_FB19          CAN_F7R1_FB19_Msk                               /*!<Filter bit 19 */\r
4078 #define CAN_F7R1_FB20_Pos      (20U)\r
4079 #define CAN_F7R1_FB20_Msk      (0x1UL << CAN_F7R1_FB20_Pos)                    /*!< 0x00100000 */\r
4080 #define CAN_F7R1_FB20          CAN_F7R1_FB20_Msk                               /*!<Filter bit 20 */\r
4081 #define CAN_F7R1_FB21_Pos      (21U)\r
4082 #define CAN_F7R1_FB21_Msk      (0x1UL << CAN_F7R1_FB21_Pos)                    /*!< 0x00200000 */\r
4083 #define CAN_F7R1_FB21          CAN_F7R1_FB21_Msk                               /*!<Filter bit 21 */\r
4084 #define CAN_F7R1_FB22_Pos      (22U)\r
4085 #define CAN_F7R1_FB22_Msk      (0x1UL << CAN_F7R1_FB22_Pos)                    /*!< 0x00400000 */\r
4086 #define CAN_F7R1_FB22          CAN_F7R1_FB22_Msk                               /*!<Filter bit 22 */\r
4087 #define CAN_F7R1_FB23_Pos      (23U)\r
4088 #define CAN_F7R1_FB23_Msk      (0x1UL << CAN_F7R1_FB23_Pos)                    /*!< 0x00800000 */\r
4089 #define CAN_F7R1_FB23          CAN_F7R1_FB23_Msk                               /*!<Filter bit 23 */\r
4090 #define CAN_F7R1_FB24_Pos      (24U)\r
4091 #define CAN_F7R1_FB24_Msk      (0x1UL << CAN_F7R1_FB24_Pos)                    /*!< 0x01000000 */\r
4092 #define CAN_F7R1_FB24          CAN_F7R1_FB24_Msk                               /*!<Filter bit 24 */\r
4093 #define CAN_F7R1_FB25_Pos      (25U)\r
4094 #define CAN_F7R1_FB25_Msk      (0x1UL << CAN_F7R1_FB25_Pos)                    /*!< 0x02000000 */\r
4095 #define CAN_F7R1_FB25          CAN_F7R1_FB25_Msk                               /*!<Filter bit 25 */\r
4096 #define CAN_F7R1_FB26_Pos      (26U)\r
4097 #define CAN_F7R1_FB26_Msk      (0x1UL << CAN_F7R1_FB26_Pos)                    /*!< 0x04000000 */\r
4098 #define CAN_F7R1_FB26          CAN_F7R1_FB26_Msk                               /*!<Filter bit 26 */\r
4099 #define CAN_F7R1_FB27_Pos      (27U)\r
4100 #define CAN_F7R1_FB27_Msk      (0x1UL << CAN_F7R1_FB27_Pos)                    /*!< 0x08000000 */\r
4101 #define CAN_F7R1_FB27          CAN_F7R1_FB27_Msk                               /*!<Filter bit 27 */\r
4102 #define CAN_F7R1_FB28_Pos      (28U)\r
4103 #define CAN_F7R1_FB28_Msk      (0x1UL << CAN_F7R1_FB28_Pos)                    /*!< 0x10000000 */\r
4104 #define CAN_F7R1_FB28          CAN_F7R1_FB28_Msk                               /*!<Filter bit 28 */\r
4105 #define CAN_F7R1_FB29_Pos      (29U)\r
4106 #define CAN_F7R1_FB29_Msk      (0x1UL << CAN_F7R1_FB29_Pos)                    /*!< 0x20000000 */\r
4107 #define CAN_F7R1_FB29          CAN_F7R1_FB29_Msk                               /*!<Filter bit 29 */\r
4108 #define CAN_F7R1_FB30_Pos      (30U)\r
4109 #define CAN_F7R1_FB30_Msk      (0x1UL << CAN_F7R1_FB30_Pos)                    /*!< 0x40000000 */\r
4110 #define CAN_F7R1_FB30          CAN_F7R1_FB30_Msk                               /*!<Filter bit 30 */\r
4111 #define CAN_F7R1_FB31_Pos      (31U)\r
4112 #define CAN_F7R1_FB31_Msk      (0x1UL << CAN_F7R1_FB31_Pos)                    /*!< 0x80000000 */\r
4113 #define CAN_F7R1_FB31          CAN_F7R1_FB31_Msk                               /*!<Filter bit 31 */\r
4114 \r
4115 /*******************  Bit definition for CAN_F8R1 register  *******************/\r
4116 #define CAN_F8R1_FB0_Pos       (0U)\r
4117 #define CAN_F8R1_FB0_Msk       (0x1UL << CAN_F8R1_FB0_Pos)                     /*!< 0x00000001 */\r
4118 #define CAN_F8R1_FB0           CAN_F8R1_FB0_Msk                                /*!<Filter bit 0 */\r
4119 #define CAN_F8R1_FB1_Pos       (1U)\r
4120 #define CAN_F8R1_FB1_Msk       (0x1UL << CAN_F8R1_FB1_Pos)                     /*!< 0x00000002 */\r
4121 #define CAN_F8R1_FB1           CAN_F8R1_FB1_Msk                                /*!<Filter bit 1 */\r
4122 #define CAN_F8R1_FB2_Pos       (2U)\r
4123 #define CAN_F8R1_FB2_Msk       (0x1UL << CAN_F8R1_FB2_Pos)                     /*!< 0x00000004 */\r
4124 #define CAN_F8R1_FB2           CAN_F8R1_FB2_Msk                                /*!<Filter bit 2 */\r
4125 #define CAN_F8R1_FB3_Pos       (3U)\r
4126 #define CAN_F8R1_FB3_Msk       (0x1UL << CAN_F8R1_FB3_Pos)                     /*!< 0x00000008 */\r
4127 #define CAN_F8R1_FB3           CAN_F8R1_FB3_Msk                                /*!<Filter bit 3 */\r
4128 #define CAN_F8R1_FB4_Pos       (4U)\r
4129 #define CAN_F8R1_FB4_Msk       (0x1UL << CAN_F8R1_FB4_Pos)                     /*!< 0x00000010 */\r
4130 #define CAN_F8R1_FB4           CAN_F8R1_FB4_Msk                                /*!<Filter bit 4 */\r
4131 #define CAN_F8R1_FB5_Pos       (5U)\r
4132 #define CAN_F8R1_FB5_Msk       (0x1UL << CAN_F8R1_FB5_Pos)                     /*!< 0x00000020 */\r
4133 #define CAN_F8R1_FB5           CAN_F8R1_FB5_Msk                                /*!<Filter bit 5 */\r
4134 #define CAN_F8R1_FB6_Pos       (6U)\r
4135 #define CAN_F8R1_FB6_Msk       (0x1UL << CAN_F8R1_FB6_Pos)                     /*!< 0x00000040 */\r
4136 #define CAN_F8R1_FB6           CAN_F8R1_FB6_Msk                                /*!<Filter bit 6 */\r
4137 #define CAN_F8R1_FB7_Pos       (7U)\r
4138 #define CAN_F8R1_FB7_Msk       (0x1UL << CAN_F8R1_FB7_Pos)                     /*!< 0x00000080 */\r
4139 #define CAN_F8R1_FB7           CAN_F8R1_FB7_Msk                                /*!<Filter bit 7 */\r
4140 #define CAN_F8R1_FB8_Pos       (8U)\r
4141 #define CAN_F8R1_FB8_Msk       (0x1UL << CAN_F8R1_FB8_Pos)                     /*!< 0x00000100 */\r
4142 #define CAN_F8R1_FB8           CAN_F8R1_FB8_Msk                                /*!<Filter bit 8 */\r
4143 #define CAN_F8R1_FB9_Pos       (9U)\r
4144 #define CAN_F8R1_FB9_Msk       (0x1UL << CAN_F8R1_FB9_Pos)                     /*!< 0x00000200 */\r
4145 #define CAN_F8R1_FB9           CAN_F8R1_FB9_Msk                                /*!<Filter bit 9 */\r
4146 #define CAN_F8R1_FB10_Pos      (10U)\r
4147 #define CAN_F8R1_FB10_Msk      (0x1UL << CAN_F8R1_FB10_Pos)                    /*!< 0x00000400 */\r
4148 #define CAN_F8R1_FB10          CAN_F8R1_FB10_Msk                               /*!<Filter bit 10 */\r
4149 #define CAN_F8R1_FB11_Pos      (11U)\r
4150 #define CAN_F8R1_FB11_Msk      (0x1UL << CAN_F8R1_FB11_Pos)                    /*!< 0x00000800 */\r
4151 #define CAN_F8R1_FB11          CAN_F8R1_FB11_Msk                               /*!<Filter bit 11 */\r
4152 #define CAN_F8R1_FB12_Pos      (12U)\r
4153 #define CAN_F8R1_FB12_Msk      (0x1UL << CAN_F8R1_FB12_Pos)                    /*!< 0x00001000 */\r
4154 #define CAN_F8R1_FB12          CAN_F8R1_FB12_Msk                               /*!<Filter bit 12 */\r
4155 #define CAN_F8R1_FB13_Pos      (13U)\r
4156 #define CAN_F8R1_FB13_Msk      (0x1UL << CAN_F8R1_FB13_Pos)                    /*!< 0x00002000 */\r
4157 #define CAN_F8R1_FB13          CAN_F8R1_FB13_Msk                               /*!<Filter bit 13 */\r
4158 #define CAN_F8R1_FB14_Pos      (14U)\r
4159 #define CAN_F8R1_FB14_Msk      (0x1UL << CAN_F8R1_FB14_Pos)                    /*!< 0x00004000 */\r
4160 #define CAN_F8R1_FB14          CAN_F8R1_FB14_Msk                               /*!<Filter bit 14 */\r
4161 #define CAN_F8R1_FB15_Pos      (15U)\r
4162 #define CAN_F8R1_FB15_Msk      (0x1UL << CAN_F8R1_FB15_Pos)                    /*!< 0x00008000 */\r
4163 #define CAN_F8R1_FB15          CAN_F8R1_FB15_Msk                               /*!<Filter bit 15 */\r
4164 #define CAN_F8R1_FB16_Pos      (16U)\r
4165 #define CAN_F8R1_FB16_Msk      (0x1UL << CAN_F8R1_FB16_Pos)                    /*!< 0x00010000 */\r
4166 #define CAN_F8R1_FB16          CAN_F8R1_FB16_Msk                               /*!<Filter bit 16 */\r
4167 #define CAN_F8R1_FB17_Pos      (17U)\r
4168 #define CAN_F8R1_FB17_Msk      (0x1UL << CAN_F8R1_FB17_Pos)                    /*!< 0x00020000 */\r
4169 #define CAN_F8R1_FB17          CAN_F8R1_FB17_Msk                               /*!<Filter bit 17 */\r
4170 #define CAN_F8R1_FB18_Pos      (18U)\r
4171 #define CAN_F8R1_FB18_Msk      (0x1UL << CAN_F8R1_FB18_Pos)                    /*!< 0x00040000 */\r
4172 #define CAN_F8R1_FB18          CAN_F8R1_FB18_Msk                               /*!<Filter bit 18 */\r
4173 #define CAN_F8R1_FB19_Pos      (19U)\r
4174 #define CAN_F8R1_FB19_Msk      (0x1UL << CAN_F8R1_FB19_Pos)                    /*!< 0x00080000 */\r
4175 #define CAN_F8R1_FB19          CAN_F8R1_FB19_Msk                               /*!<Filter bit 19 */\r
4176 #define CAN_F8R1_FB20_Pos      (20U)\r
4177 #define CAN_F8R1_FB20_Msk      (0x1UL << CAN_F8R1_FB20_Pos)                    /*!< 0x00100000 */\r
4178 #define CAN_F8R1_FB20          CAN_F8R1_FB20_Msk                               /*!<Filter bit 20 */\r
4179 #define CAN_F8R1_FB21_Pos      (21U)\r
4180 #define CAN_F8R1_FB21_Msk      (0x1UL << CAN_F8R1_FB21_Pos)                    /*!< 0x00200000 */\r
4181 #define CAN_F8R1_FB21          CAN_F8R1_FB21_Msk                               /*!<Filter bit 21 */\r
4182 #define CAN_F8R1_FB22_Pos      (22U)\r
4183 #define CAN_F8R1_FB22_Msk      (0x1UL << CAN_F8R1_FB22_Pos)                    /*!< 0x00400000 */\r
4184 #define CAN_F8R1_FB22          CAN_F8R1_FB22_Msk                               /*!<Filter bit 22 */\r
4185 #define CAN_F8R1_FB23_Pos      (23U)\r
4186 #define CAN_F8R1_FB23_Msk      (0x1UL << CAN_F8R1_FB23_Pos)                    /*!< 0x00800000 */\r
4187 #define CAN_F8R1_FB23          CAN_F8R1_FB23_Msk                               /*!<Filter bit 23 */\r
4188 #define CAN_F8R1_FB24_Pos      (24U)\r
4189 #define CAN_F8R1_FB24_Msk      (0x1UL << CAN_F8R1_FB24_Pos)                    /*!< 0x01000000 */\r
4190 #define CAN_F8R1_FB24          CAN_F8R1_FB24_Msk                               /*!<Filter bit 24 */\r
4191 #define CAN_F8R1_FB25_Pos      (25U)\r
4192 #define CAN_F8R1_FB25_Msk      (0x1UL << CAN_F8R1_FB25_Pos)                    /*!< 0x02000000 */\r
4193 #define CAN_F8R1_FB25          CAN_F8R1_FB25_Msk                               /*!<Filter bit 25 */\r
4194 #define CAN_F8R1_FB26_Pos      (26U)\r
4195 #define CAN_F8R1_FB26_Msk      (0x1UL << CAN_F8R1_FB26_Pos)                    /*!< 0x04000000 */\r
4196 #define CAN_F8R1_FB26          CAN_F8R1_FB26_Msk                               /*!<Filter bit 26 */\r
4197 #define CAN_F8R1_FB27_Pos      (27U)\r
4198 #define CAN_F8R1_FB27_Msk      (0x1UL << CAN_F8R1_FB27_Pos)                    /*!< 0x08000000 */\r
4199 #define CAN_F8R1_FB27          CAN_F8R1_FB27_Msk                               /*!<Filter bit 27 */\r
4200 #define CAN_F8R1_FB28_Pos      (28U)\r
4201 #define CAN_F8R1_FB28_Msk      (0x1UL << CAN_F8R1_FB28_Pos)                    /*!< 0x10000000 */\r
4202 #define CAN_F8R1_FB28          CAN_F8R1_FB28_Msk                               /*!<Filter bit 28 */\r
4203 #define CAN_F8R1_FB29_Pos      (29U)\r
4204 #define CAN_F8R1_FB29_Msk      (0x1UL << CAN_F8R1_FB29_Pos)                    /*!< 0x20000000 */\r
4205 #define CAN_F8R1_FB29          CAN_F8R1_FB29_Msk                               /*!<Filter bit 29 */\r
4206 #define CAN_F8R1_FB30_Pos      (30U)\r
4207 #define CAN_F8R1_FB30_Msk      (0x1UL << CAN_F8R1_FB30_Pos)                    /*!< 0x40000000 */\r
4208 #define CAN_F8R1_FB30          CAN_F8R1_FB30_Msk                               /*!<Filter bit 30 */\r
4209 #define CAN_F8R1_FB31_Pos      (31U)\r
4210 #define CAN_F8R1_FB31_Msk      (0x1UL << CAN_F8R1_FB31_Pos)                    /*!< 0x80000000 */\r
4211 #define CAN_F8R1_FB31          CAN_F8R1_FB31_Msk                               /*!<Filter bit 31 */\r
4212 \r
4213 /*******************  Bit definition for CAN_F9R1 register  *******************/\r
4214 #define CAN_F9R1_FB0_Pos       (0U)\r
4215 #define CAN_F9R1_FB0_Msk       (0x1UL << CAN_F9R1_FB0_Pos)                     /*!< 0x00000001 */\r
4216 #define CAN_F9R1_FB0           CAN_F9R1_FB0_Msk                                /*!<Filter bit 0 */\r
4217 #define CAN_F9R1_FB1_Pos       (1U)\r
4218 #define CAN_F9R1_FB1_Msk       (0x1UL << CAN_F9R1_FB1_Pos)                     /*!< 0x00000002 */\r
4219 #define CAN_F9R1_FB1           CAN_F9R1_FB1_Msk                                /*!<Filter bit 1 */\r
4220 #define CAN_F9R1_FB2_Pos       (2U)\r
4221 #define CAN_F9R1_FB2_Msk       (0x1UL << CAN_F9R1_FB2_Pos)                     /*!< 0x00000004 */\r
4222 #define CAN_F9R1_FB2           CAN_F9R1_FB2_Msk                                /*!<Filter bit 2 */\r
4223 #define CAN_F9R1_FB3_Pos       (3U)\r
4224 #define CAN_F9R1_FB3_Msk       (0x1UL << CAN_F9R1_FB3_Pos)                     /*!< 0x00000008 */\r
4225 #define CAN_F9R1_FB3           CAN_F9R1_FB3_Msk                                /*!<Filter bit 3 */\r
4226 #define CAN_F9R1_FB4_Pos       (4U)\r
4227 #define CAN_F9R1_FB4_Msk       (0x1UL << CAN_F9R1_FB4_Pos)                     /*!< 0x00000010 */\r
4228 #define CAN_F9R1_FB4           CAN_F9R1_FB4_Msk                                /*!<Filter bit 4 */\r
4229 #define CAN_F9R1_FB5_Pos       (5U)\r
4230 #define CAN_F9R1_FB5_Msk       (0x1UL << CAN_F9R1_FB5_Pos)                     /*!< 0x00000020 */\r
4231 #define CAN_F9R1_FB5           CAN_F9R1_FB5_Msk                                /*!<Filter bit 5 */\r
4232 #define CAN_F9R1_FB6_Pos       (6U)\r
4233 #define CAN_F9R1_FB6_Msk       (0x1UL << CAN_F9R1_FB6_Pos)                     /*!< 0x00000040 */\r
4234 #define CAN_F9R1_FB6           CAN_F9R1_FB6_Msk                                /*!<Filter bit 6 */\r
4235 #define CAN_F9R1_FB7_Pos       (7U)\r
4236 #define CAN_F9R1_FB7_Msk       (0x1UL << CAN_F9R1_FB7_Pos)                     /*!< 0x00000080 */\r
4237 #define CAN_F9R1_FB7           CAN_F9R1_FB7_Msk                                /*!<Filter bit 7 */\r
4238 #define CAN_F9R1_FB8_Pos       (8U)\r
4239 #define CAN_F9R1_FB8_Msk       (0x1UL << CAN_F9R1_FB8_Pos)                     /*!< 0x00000100 */\r
4240 #define CAN_F9R1_FB8           CAN_F9R1_FB8_Msk                                /*!<Filter bit 8 */\r
4241 #define CAN_F9R1_FB9_Pos       (9U)\r
4242 #define CAN_F9R1_FB9_Msk       (0x1UL << CAN_F9R1_FB9_Pos)                     /*!< 0x00000200 */\r
4243 #define CAN_F9R1_FB9           CAN_F9R1_FB9_Msk                                /*!<Filter bit 9 */\r
4244 #define CAN_F9R1_FB10_Pos      (10U)\r
4245 #define CAN_F9R1_FB10_Msk      (0x1UL << CAN_F9R1_FB10_Pos)                    /*!< 0x00000400 */\r
4246 #define CAN_F9R1_FB10          CAN_F9R1_FB10_Msk                               /*!<Filter bit 10 */\r
4247 #define CAN_F9R1_FB11_Pos      (11U)\r
4248 #define CAN_F9R1_FB11_Msk      (0x1UL << CAN_F9R1_FB11_Pos)                    /*!< 0x00000800 */\r
4249 #define CAN_F9R1_FB11          CAN_F9R1_FB11_Msk                               /*!<Filter bit 11 */\r
4250 #define CAN_F9R1_FB12_Pos      (12U)\r
4251 #define CAN_F9R1_FB12_Msk      (0x1UL << CAN_F9R1_FB12_Pos)                    /*!< 0x00001000 */\r
4252 #define CAN_F9R1_FB12          CAN_F9R1_FB12_Msk                               /*!<Filter bit 12 */\r
4253 #define CAN_F9R1_FB13_Pos      (13U)\r
4254 #define CAN_F9R1_FB13_Msk      (0x1UL << CAN_F9R1_FB13_Pos)                    /*!< 0x00002000 */\r
4255 #define CAN_F9R1_FB13          CAN_F9R1_FB13_Msk                               /*!<Filter bit 13 */\r
4256 #define CAN_F9R1_FB14_Pos      (14U)\r
4257 #define CAN_F9R1_FB14_Msk      (0x1UL << CAN_F9R1_FB14_Pos)                    /*!< 0x00004000 */\r
4258 #define CAN_F9R1_FB14          CAN_F9R1_FB14_Msk                               /*!<Filter bit 14 */\r
4259 #define CAN_F9R1_FB15_Pos      (15U)\r
4260 #define CAN_F9R1_FB15_Msk      (0x1UL << CAN_F9R1_FB15_Pos)                    /*!< 0x00008000 */\r
4261 #define CAN_F9R1_FB15          CAN_F9R1_FB15_Msk                               /*!<Filter bit 15 */\r
4262 #define CAN_F9R1_FB16_Pos      (16U)\r
4263 #define CAN_F9R1_FB16_Msk      (0x1UL << CAN_F9R1_FB16_Pos)                    /*!< 0x00010000 */\r
4264 #define CAN_F9R1_FB16          CAN_F9R1_FB16_Msk                               /*!<Filter bit 16 */\r
4265 #define CAN_F9R1_FB17_Pos      (17U)\r
4266 #define CAN_F9R1_FB17_Msk      (0x1UL << CAN_F9R1_FB17_Pos)                    /*!< 0x00020000 */\r
4267 #define CAN_F9R1_FB17          CAN_F9R1_FB17_Msk                               /*!<Filter bit 17 */\r
4268 #define CAN_F9R1_FB18_Pos      (18U)\r
4269 #define CAN_F9R1_FB18_Msk      (0x1UL << CAN_F9R1_FB18_Pos)                    /*!< 0x00040000 */\r
4270 #define CAN_F9R1_FB18          CAN_F9R1_FB18_Msk                               /*!<Filter bit 18 */\r
4271 #define CAN_F9R1_FB19_Pos      (19U)\r
4272 #define CAN_F9R1_FB19_Msk      (0x1UL << CAN_F9R1_FB19_Pos)                    /*!< 0x00080000 */\r
4273 #define CAN_F9R1_FB19          CAN_F9R1_FB19_Msk                               /*!<Filter bit 19 */\r
4274 #define CAN_F9R1_FB20_Pos      (20U)\r
4275 #define CAN_F9R1_FB20_Msk      (0x1UL << CAN_F9R1_FB20_Pos)                    /*!< 0x00100000 */\r
4276 #define CAN_F9R1_FB20          CAN_F9R1_FB20_Msk                               /*!<Filter bit 20 */\r
4277 #define CAN_F9R1_FB21_Pos      (21U)\r
4278 #define CAN_F9R1_FB21_Msk      (0x1UL << CAN_F9R1_FB21_Pos)                    /*!< 0x00200000 */\r
4279 #define CAN_F9R1_FB21          CAN_F9R1_FB21_Msk                               /*!<Filter bit 21 */\r
4280 #define CAN_F9R1_FB22_Pos      (22U)\r
4281 #define CAN_F9R1_FB22_Msk      (0x1UL << CAN_F9R1_FB22_Pos)                    /*!< 0x00400000 */\r
4282 #define CAN_F9R1_FB22          CAN_F9R1_FB22_Msk                               /*!<Filter bit 22 */\r
4283 #define CAN_F9R1_FB23_Pos      (23U)\r
4284 #define CAN_F9R1_FB23_Msk      (0x1UL << CAN_F9R1_FB23_Pos)                    /*!< 0x00800000 */\r
4285 #define CAN_F9R1_FB23          CAN_F9R1_FB23_Msk                               /*!<Filter bit 23 */\r
4286 #define CAN_F9R1_FB24_Pos      (24U)\r
4287 #define CAN_F9R1_FB24_Msk      (0x1UL << CAN_F9R1_FB24_Pos)                    /*!< 0x01000000 */\r
4288 #define CAN_F9R1_FB24          CAN_F9R1_FB24_Msk                               /*!<Filter bit 24 */\r
4289 #define CAN_F9R1_FB25_Pos      (25U)\r
4290 #define CAN_F9R1_FB25_Msk      (0x1UL << CAN_F9R1_FB25_Pos)                    /*!< 0x02000000 */\r
4291 #define CAN_F9R1_FB25          CAN_F9R1_FB25_Msk                               /*!<Filter bit 25 */\r
4292 #define CAN_F9R1_FB26_Pos      (26U)\r
4293 #define CAN_F9R1_FB26_Msk      (0x1UL << CAN_F9R1_FB26_Pos)                    /*!< 0x04000000 */\r
4294 #define CAN_F9R1_FB26          CAN_F9R1_FB26_Msk                               /*!<Filter bit 26 */\r
4295 #define CAN_F9R1_FB27_Pos      (27U)\r
4296 #define CAN_F9R1_FB27_Msk      (0x1UL << CAN_F9R1_FB27_Pos)                    /*!< 0x08000000 */\r
4297 #define CAN_F9R1_FB27          CAN_F9R1_FB27_Msk                               /*!<Filter bit 27 */\r
4298 #define CAN_F9R1_FB28_Pos      (28U)\r
4299 #define CAN_F9R1_FB28_Msk      (0x1UL << CAN_F9R1_FB28_Pos)                    /*!< 0x10000000 */\r
4300 #define CAN_F9R1_FB28          CAN_F9R1_FB28_Msk                               /*!<Filter bit 28 */\r
4301 #define CAN_F9R1_FB29_Pos      (29U)\r
4302 #define CAN_F9R1_FB29_Msk      (0x1UL << CAN_F9R1_FB29_Pos)                    /*!< 0x20000000 */\r
4303 #define CAN_F9R1_FB29          CAN_F9R1_FB29_Msk                               /*!<Filter bit 29 */\r
4304 #define CAN_F9R1_FB30_Pos      (30U)\r
4305 #define CAN_F9R1_FB30_Msk      (0x1UL << CAN_F9R1_FB30_Pos)                    /*!< 0x40000000 */\r
4306 #define CAN_F9R1_FB30          CAN_F9R1_FB30_Msk                               /*!<Filter bit 30 */\r
4307 #define CAN_F9R1_FB31_Pos      (31U)\r
4308 #define CAN_F9R1_FB31_Msk      (0x1UL << CAN_F9R1_FB31_Pos)                    /*!< 0x80000000 */\r
4309 #define CAN_F9R1_FB31          CAN_F9R1_FB31_Msk                               /*!<Filter bit 31 */\r
4310 \r
4311 /*******************  Bit definition for CAN_F10R1 register  ******************/\r
4312 #define CAN_F10R1_FB0_Pos      (0U)\r
4313 #define CAN_F10R1_FB0_Msk      (0x1UL << CAN_F10R1_FB0_Pos)                    /*!< 0x00000001 */\r
4314 #define CAN_F10R1_FB0          CAN_F10R1_FB0_Msk                               /*!<Filter bit 0 */\r
4315 #define CAN_F10R1_FB1_Pos      (1U)\r
4316 #define CAN_F10R1_FB1_Msk      (0x1UL << CAN_F10R1_FB1_Pos)                    /*!< 0x00000002 */\r
4317 #define CAN_F10R1_FB1          CAN_F10R1_FB1_Msk                               /*!<Filter bit 1 */\r
4318 #define CAN_F10R1_FB2_Pos      (2U)\r
4319 #define CAN_F10R1_FB2_Msk      (0x1UL << CAN_F10R1_FB2_Pos)                    /*!< 0x00000004 */\r
4320 #define CAN_F10R1_FB2          CAN_F10R1_FB2_Msk                               /*!<Filter bit 2 */\r
4321 #define CAN_F10R1_FB3_Pos      (3U)\r
4322 #define CAN_F10R1_FB3_Msk      (0x1UL << CAN_F10R1_FB3_Pos)                    /*!< 0x00000008 */\r
4323 #define CAN_F10R1_FB3          CAN_F10R1_FB3_Msk                               /*!<Filter bit 3 */\r
4324 #define CAN_F10R1_FB4_Pos      (4U)\r
4325 #define CAN_F10R1_FB4_Msk      (0x1UL << CAN_F10R1_FB4_Pos)                    /*!< 0x00000010 */\r
4326 #define CAN_F10R1_FB4          CAN_F10R1_FB4_Msk                               /*!<Filter bit 4 */\r
4327 #define CAN_F10R1_FB5_Pos      (5U)\r
4328 #define CAN_F10R1_FB5_Msk      (0x1UL << CAN_F10R1_FB5_Pos)                    /*!< 0x00000020 */\r
4329 #define CAN_F10R1_FB5          CAN_F10R1_FB5_Msk                               /*!<Filter bit 5 */\r
4330 #define CAN_F10R1_FB6_Pos      (6U)\r
4331 #define CAN_F10R1_FB6_Msk      (0x1UL << CAN_F10R1_FB6_Pos)                    /*!< 0x00000040 */\r
4332 #define CAN_F10R1_FB6          CAN_F10R1_FB6_Msk                               /*!<Filter bit 6 */\r
4333 #define CAN_F10R1_FB7_Pos      (7U)\r
4334 #define CAN_F10R1_FB7_Msk      (0x1UL << CAN_F10R1_FB7_Pos)                    /*!< 0x00000080 */\r
4335 #define CAN_F10R1_FB7          CAN_F10R1_FB7_Msk                               /*!<Filter bit 7 */\r
4336 #define CAN_F10R1_FB8_Pos      (8U)\r
4337 #define CAN_F10R1_FB8_Msk      (0x1UL << CAN_F10R1_FB8_Pos)                    /*!< 0x00000100 */\r
4338 #define CAN_F10R1_FB8          CAN_F10R1_FB8_Msk                               /*!<Filter bit 8 */\r
4339 #define CAN_F10R1_FB9_Pos      (9U)\r
4340 #define CAN_F10R1_FB9_Msk      (0x1UL << CAN_F10R1_FB9_Pos)                    /*!< 0x00000200 */\r
4341 #define CAN_F10R1_FB9          CAN_F10R1_FB9_Msk                               /*!<Filter bit 9 */\r
4342 #define CAN_F10R1_FB10_Pos     (10U)\r
4343 #define CAN_F10R1_FB10_Msk     (0x1UL << CAN_F10R1_FB10_Pos)                   /*!< 0x00000400 */\r
4344 #define CAN_F10R1_FB10         CAN_F10R1_FB10_Msk                              /*!<Filter bit 10 */\r
4345 #define CAN_F10R1_FB11_Pos     (11U)\r
4346 #define CAN_F10R1_FB11_Msk     (0x1UL << CAN_F10R1_FB11_Pos)                   /*!< 0x00000800 */\r
4347 #define CAN_F10R1_FB11         CAN_F10R1_FB11_Msk                              /*!<Filter bit 11 */\r
4348 #define CAN_F10R1_FB12_Pos     (12U)\r
4349 #define CAN_F10R1_FB12_Msk     (0x1UL << CAN_F10R1_FB12_Pos)                   /*!< 0x00001000 */\r
4350 #define CAN_F10R1_FB12         CAN_F10R1_FB12_Msk                              /*!<Filter bit 12 */\r
4351 #define CAN_F10R1_FB13_Pos     (13U)\r
4352 #define CAN_F10R1_FB13_Msk     (0x1UL << CAN_F10R1_FB13_Pos)                   /*!< 0x00002000 */\r
4353 #define CAN_F10R1_FB13         CAN_F10R1_FB13_Msk                              /*!<Filter bit 13 */\r
4354 #define CAN_F10R1_FB14_Pos     (14U)\r
4355 #define CAN_F10R1_FB14_Msk     (0x1UL << CAN_F10R1_FB14_Pos)                   /*!< 0x00004000 */\r
4356 #define CAN_F10R1_FB14         CAN_F10R1_FB14_Msk                              /*!<Filter bit 14 */\r
4357 #define CAN_F10R1_FB15_Pos     (15U)\r
4358 #define CAN_F10R1_FB15_Msk     (0x1UL << CAN_F10R1_FB15_Pos)                   /*!< 0x00008000 */\r
4359 #define CAN_F10R1_FB15         CAN_F10R1_FB15_Msk                              /*!<Filter bit 15 */\r
4360 #define CAN_F10R1_FB16_Pos     (16U)\r
4361 #define CAN_F10R1_FB16_Msk     (0x1UL << CAN_F10R1_FB16_Pos)                   /*!< 0x00010000 */\r
4362 #define CAN_F10R1_FB16         CAN_F10R1_FB16_Msk                              /*!<Filter bit 16 */\r
4363 #define CAN_F10R1_FB17_Pos     (17U)\r
4364 #define CAN_F10R1_FB17_Msk     (0x1UL << CAN_F10R1_FB17_Pos)                   /*!< 0x00020000 */\r
4365 #define CAN_F10R1_FB17         CAN_F10R1_FB17_Msk                              /*!<Filter bit 17 */\r
4366 #define CAN_F10R1_FB18_Pos     (18U)\r
4367 #define CAN_F10R1_FB18_Msk     (0x1UL << CAN_F10R1_FB18_Pos)                   /*!< 0x00040000 */\r
4368 #define CAN_F10R1_FB18         CAN_F10R1_FB18_Msk                              /*!<Filter bit 18 */\r
4369 #define CAN_F10R1_FB19_Pos     (19U)\r
4370 #define CAN_F10R1_FB19_Msk     (0x1UL << CAN_F10R1_FB19_Pos)                   /*!< 0x00080000 */\r
4371 #define CAN_F10R1_FB19         CAN_F10R1_FB19_Msk                              /*!<Filter bit 19 */\r
4372 #define CAN_F10R1_FB20_Pos     (20U)\r
4373 #define CAN_F10R1_FB20_Msk     (0x1UL << CAN_F10R1_FB20_Pos)                   /*!< 0x00100000 */\r
4374 #define CAN_F10R1_FB20         CAN_F10R1_FB20_Msk                              /*!<Filter bit 20 */\r
4375 #define CAN_F10R1_FB21_Pos     (21U)\r
4376 #define CAN_F10R1_FB21_Msk     (0x1UL << CAN_F10R1_FB21_Pos)                   /*!< 0x00200000 */\r
4377 #define CAN_F10R1_FB21         CAN_F10R1_FB21_Msk                              /*!<Filter bit 21 */\r
4378 #define CAN_F10R1_FB22_Pos     (22U)\r
4379 #define CAN_F10R1_FB22_Msk     (0x1UL << CAN_F10R1_FB22_Pos)                   /*!< 0x00400000 */\r
4380 #define CAN_F10R1_FB22         CAN_F10R1_FB22_Msk                              /*!<Filter bit 22 */\r
4381 #define CAN_F10R1_FB23_Pos     (23U)\r
4382 #define CAN_F10R1_FB23_Msk     (0x1UL << CAN_F10R1_FB23_Pos)                   /*!< 0x00800000 */\r
4383 #define CAN_F10R1_FB23         CAN_F10R1_FB23_Msk                              /*!<Filter bit 23 */\r
4384 #define CAN_F10R1_FB24_Pos     (24U)\r
4385 #define CAN_F10R1_FB24_Msk     (0x1UL << CAN_F10R1_FB24_Pos)                   /*!< 0x01000000 */\r
4386 #define CAN_F10R1_FB24         CAN_F10R1_FB24_Msk                              /*!<Filter bit 24 */\r
4387 #define CAN_F10R1_FB25_Pos     (25U)\r
4388 #define CAN_F10R1_FB25_Msk     (0x1UL << CAN_F10R1_FB25_Pos)                   /*!< 0x02000000 */\r
4389 #define CAN_F10R1_FB25         CAN_F10R1_FB25_Msk                              /*!<Filter bit 25 */\r
4390 #define CAN_F10R1_FB26_Pos     (26U)\r
4391 #define CAN_F10R1_FB26_Msk     (0x1UL << CAN_F10R1_FB26_Pos)                   /*!< 0x04000000 */\r
4392 #define CAN_F10R1_FB26         CAN_F10R1_FB26_Msk                              /*!<Filter bit 26 */\r
4393 #define CAN_F10R1_FB27_Pos     (27U)\r
4394 #define CAN_F10R1_FB27_Msk     (0x1UL << CAN_F10R1_FB27_Pos)                   /*!< 0x08000000 */\r
4395 #define CAN_F10R1_FB27         CAN_F10R1_FB27_Msk                              /*!<Filter bit 27 */\r
4396 #define CAN_F10R1_FB28_Pos     (28U)\r
4397 #define CAN_F10R1_FB28_Msk     (0x1UL << CAN_F10R1_FB28_Pos)                   /*!< 0x10000000 */\r
4398 #define CAN_F10R1_FB28         CAN_F10R1_FB28_Msk                              /*!<Filter bit 28 */\r
4399 #define CAN_F10R1_FB29_Pos     (29U)\r
4400 #define CAN_F10R1_FB29_Msk     (0x1UL << CAN_F10R1_FB29_Pos)                   /*!< 0x20000000 */\r
4401 #define CAN_F10R1_FB29         CAN_F10R1_FB29_Msk                              /*!<Filter bit 29 */\r
4402 #define CAN_F10R1_FB30_Pos     (30U)\r
4403 #define CAN_F10R1_FB30_Msk     (0x1UL << CAN_F10R1_FB30_Pos)                   /*!< 0x40000000 */\r
4404 #define CAN_F10R1_FB30         CAN_F10R1_FB30_Msk                              /*!<Filter bit 30 */\r
4405 #define CAN_F10R1_FB31_Pos     (31U)\r
4406 #define CAN_F10R1_FB31_Msk     (0x1UL << CAN_F10R1_FB31_Pos)                   /*!< 0x80000000 */\r
4407 #define CAN_F10R1_FB31         CAN_F10R1_FB31_Msk                              /*!<Filter bit 31 */\r
4408 \r
4409 /*******************  Bit definition for CAN_F11R1 register  ******************/\r
4410 #define CAN_F11R1_FB0_Pos      (0U)\r
4411 #define CAN_F11R1_FB0_Msk      (0x1UL << CAN_F11R1_FB0_Pos)                    /*!< 0x00000001 */\r
4412 #define CAN_F11R1_FB0          CAN_F11R1_FB0_Msk                               /*!<Filter bit 0 */\r
4413 #define CAN_F11R1_FB1_Pos      (1U)\r
4414 #define CAN_F11R1_FB1_Msk      (0x1UL << CAN_F11R1_FB1_Pos)                    /*!< 0x00000002 */\r
4415 #define CAN_F11R1_FB1          CAN_F11R1_FB1_Msk                               /*!<Filter bit 1 */\r
4416 #define CAN_F11R1_FB2_Pos      (2U)\r
4417 #define CAN_F11R1_FB2_Msk      (0x1UL << CAN_F11R1_FB2_Pos)                    /*!< 0x00000004 */\r
4418 #define CAN_F11R1_FB2          CAN_F11R1_FB2_Msk                               /*!<Filter bit 2 */\r
4419 #define CAN_F11R1_FB3_Pos      (3U)\r
4420 #define CAN_F11R1_FB3_Msk      (0x1UL << CAN_F11R1_FB3_Pos)                    /*!< 0x00000008 */\r
4421 #define CAN_F11R1_FB3          CAN_F11R1_FB3_Msk                               /*!<Filter bit 3 */\r
4422 #define CAN_F11R1_FB4_Pos      (4U)\r
4423 #define CAN_F11R1_FB4_Msk      (0x1UL << CAN_F11R1_FB4_Pos)                    /*!< 0x00000010 */\r
4424 #define CAN_F11R1_FB4          CAN_F11R1_FB4_Msk                               /*!<Filter bit 4 */\r
4425 #define CAN_F11R1_FB5_Pos      (5U)\r
4426 #define CAN_F11R1_FB5_Msk      (0x1UL << CAN_F11R1_FB5_Pos)                    /*!< 0x00000020 */\r
4427 #define CAN_F11R1_FB5          CAN_F11R1_FB5_Msk                               /*!<Filter bit 5 */\r
4428 #define CAN_F11R1_FB6_Pos      (6U)\r
4429 #define CAN_F11R1_FB6_Msk      (0x1UL << CAN_F11R1_FB6_Pos)                    /*!< 0x00000040 */\r
4430 #define CAN_F11R1_FB6          CAN_F11R1_FB6_Msk                               /*!<Filter bit 6 */\r
4431 #define CAN_F11R1_FB7_Pos      (7U)\r
4432 #define CAN_F11R1_FB7_Msk      (0x1UL << CAN_F11R1_FB7_Pos)                    /*!< 0x00000080 */\r
4433 #define CAN_F11R1_FB7          CAN_F11R1_FB7_Msk                               /*!<Filter bit 7 */\r
4434 #define CAN_F11R1_FB8_Pos      (8U)\r
4435 #define CAN_F11R1_FB8_Msk      (0x1UL << CAN_F11R1_FB8_Pos)                    /*!< 0x00000100 */\r
4436 #define CAN_F11R1_FB8          CAN_F11R1_FB8_Msk                               /*!<Filter bit 8 */\r
4437 #define CAN_F11R1_FB9_Pos      (9U)\r
4438 #define CAN_F11R1_FB9_Msk      (0x1UL << CAN_F11R1_FB9_Pos)                    /*!< 0x00000200 */\r
4439 #define CAN_F11R1_FB9          CAN_F11R1_FB9_Msk                               /*!<Filter bit 9 */\r
4440 #define CAN_F11R1_FB10_Pos     (10U)\r
4441 #define CAN_F11R1_FB10_Msk     (0x1UL << CAN_F11R1_FB10_Pos)                   /*!< 0x00000400 */\r
4442 #define CAN_F11R1_FB10         CAN_F11R1_FB10_Msk                              /*!<Filter bit 10 */\r
4443 #define CAN_F11R1_FB11_Pos     (11U)\r
4444 #define CAN_F11R1_FB11_Msk     (0x1UL << CAN_F11R1_FB11_Pos)                   /*!< 0x00000800 */\r
4445 #define CAN_F11R1_FB11         CAN_F11R1_FB11_Msk                              /*!<Filter bit 11 */\r
4446 #define CAN_F11R1_FB12_Pos     (12U)\r
4447 #define CAN_F11R1_FB12_Msk     (0x1UL << CAN_F11R1_FB12_Pos)                   /*!< 0x00001000 */\r
4448 #define CAN_F11R1_FB12         CAN_F11R1_FB12_Msk                              /*!<Filter bit 12 */\r
4449 #define CAN_F11R1_FB13_Pos     (13U)\r
4450 #define CAN_F11R1_FB13_Msk     (0x1UL << CAN_F11R1_FB13_Pos)                   /*!< 0x00002000 */\r
4451 #define CAN_F11R1_FB13         CAN_F11R1_FB13_Msk                              /*!<Filter bit 13 */\r
4452 #define CAN_F11R1_FB14_Pos     (14U)\r
4453 #define CAN_F11R1_FB14_Msk     (0x1UL << CAN_F11R1_FB14_Pos)                   /*!< 0x00004000 */\r
4454 #define CAN_F11R1_FB14         CAN_F11R1_FB14_Msk                              /*!<Filter bit 14 */\r
4455 #define CAN_F11R1_FB15_Pos     (15U)\r
4456 #define CAN_F11R1_FB15_Msk     (0x1UL << CAN_F11R1_FB15_Pos)                   /*!< 0x00008000 */\r
4457 #define CAN_F11R1_FB15         CAN_F11R1_FB15_Msk                              /*!<Filter bit 15 */\r
4458 #define CAN_F11R1_FB16_Pos     (16U)\r
4459 #define CAN_F11R1_FB16_Msk     (0x1UL << CAN_F11R1_FB16_Pos)                   /*!< 0x00010000 */\r
4460 #define CAN_F11R1_FB16         CAN_F11R1_FB16_Msk                              /*!<Filter bit 16 */\r
4461 #define CAN_F11R1_FB17_Pos     (17U)\r
4462 #define CAN_F11R1_FB17_Msk     (0x1UL << CAN_F11R1_FB17_Pos)                   /*!< 0x00020000 */\r
4463 #define CAN_F11R1_FB17         CAN_F11R1_FB17_Msk                              /*!<Filter bit 17 */\r
4464 #define CAN_F11R1_FB18_Pos     (18U)\r
4465 #define CAN_F11R1_FB18_Msk     (0x1UL << CAN_F11R1_FB18_Pos)                   /*!< 0x00040000 */\r
4466 #define CAN_F11R1_FB18         CAN_F11R1_FB18_Msk                              /*!<Filter bit 18 */\r
4467 #define CAN_F11R1_FB19_Pos     (19U)\r
4468 #define CAN_F11R1_FB19_Msk     (0x1UL << CAN_F11R1_FB19_Pos)                   /*!< 0x00080000 */\r
4469 #define CAN_F11R1_FB19         CAN_F11R1_FB19_Msk                              /*!<Filter bit 19 */\r
4470 #define CAN_F11R1_FB20_Pos     (20U)\r
4471 #define CAN_F11R1_FB20_Msk     (0x1UL << CAN_F11R1_FB20_Pos)                   /*!< 0x00100000 */\r
4472 #define CAN_F11R1_FB20         CAN_F11R1_FB20_Msk                              /*!<Filter bit 20 */\r
4473 #define CAN_F11R1_FB21_Pos     (21U)\r
4474 #define CAN_F11R1_FB21_Msk     (0x1UL << CAN_F11R1_FB21_Pos)                   /*!< 0x00200000 */\r
4475 #define CAN_F11R1_FB21         CAN_F11R1_FB21_Msk                              /*!<Filter bit 21 */\r
4476 #define CAN_F11R1_FB22_Pos     (22U)\r
4477 #define CAN_F11R1_FB22_Msk     (0x1UL << CAN_F11R1_FB22_Pos)                   /*!< 0x00400000 */\r
4478 #define CAN_F11R1_FB22         CAN_F11R1_FB22_Msk                              /*!<Filter bit 22 */\r
4479 #define CAN_F11R1_FB23_Pos     (23U)\r
4480 #define CAN_F11R1_FB23_Msk     (0x1UL << CAN_F11R1_FB23_Pos)                   /*!< 0x00800000 */\r
4481 #define CAN_F11R1_FB23         CAN_F11R1_FB23_Msk                              /*!<Filter bit 23 */\r
4482 #define CAN_F11R1_FB24_Pos     (24U)\r
4483 #define CAN_F11R1_FB24_Msk     (0x1UL << CAN_F11R1_FB24_Pos)                   /*!< 0x01000000 */\r
4484 #define CAN_F11R1_FB24         CAN_F11R1_FB24_Msk                              /*!<Filter bit 24 */\r
4485 #define CAN_F11R1_FB25_Pos     (25U)\r
4486 #define CAN_F11R1_FB25_Msk     (0x1UL << CAN_F11R1_FB25_Pos)                   /*!< 0x02000000 */\r
4487 #define CAN_F11R1_FB25         CAN_F11R1_FB25_Msk                              /*!<Filter bit 25 */\r
4488 #define CAN_F11R1_FB26_Pos     (26U)\r
4489 #define CAN_F11R1_FB26_Msk     (0x1UL << CAN_F11R1_FB26_Pos)                   /*!< 0x04000000 */\r
4490 #define CAN_F11R1_FB26         CAN_F11R1_FB26_Msk                              /*!<Filter bit 26 */\r
4491 #define CAN_F11R1_FB27_Pos     (27U)\r
4492 #define CAN_F11R1_FB27_Msk     (0x1UL << CAN_F11R1_FB27_Pos)                   /*!< 0x08000000 */\r
4493 #define CAN_F11R1_FB27         CAN_F11R1_FB27_Msk                              /*!<Filter bit 27 */\r
4494 #define CAN_F11R1_FB28_Pos     (28U)\r
4495 #define CAN_F11R1_FB28_Msk     (0x1UL << CAN_F11R1_FB28_Pos)                   /*!< 0x10000000 */\r
4496 #define CAN_F11R1_FB28         CAN_F11R1_FB28_Msk                              /*!<Filter bit 28 */\r
4497 #define CAN_F11R1_FB29_Pos     (29U)\r
4498 #define CAN_F11R1_FB29_Msk     (0x1UL << CAN_F11R1_FB29_Pos)                   /*!< 0x20000000 */\r
4499 #define CAN_F11R1_FB29         CAN_F11R1_FB29_Msk                              /*!<Filter bit 29 */\r
4500 #define CAN_F11R1_FB30_Pos     (30U)\r
4501 #define CAN_F11R1_FB30_Msk     (0x1UL << CAN_F11R1_FB30_Pos)                   /*!< 0x40000000 */\r
4502 #define CAN_F11R1_FB30         CAN_F11R1_FB30_Msk                              /*!<Filter bit 30 */\r
4503 #define CAN_F11R1_FB31_Pos     (31U)\r
4504 #define CAN_F11R1_FB31_Msk     (0x1UL << CAN_F11R1_FB31_Pos)                   /*!< 0x80000000 */\r
4505 #define CAN_F11R1_FB31         CAN_F11R1_FB31_Msk                              /*!<Filter bit 31 */\r
4506 \r
4507 /*******************  Bit definition for CAN_F12R1 register  ******************/\r
4508 #define CAN_F12R1_FB0_Pos      (0U)\r
4509 #define CAN_F12R1_FB0_Msk      (0x1UL << CAN_F12R1_FB0_Pos)                    /*!< 0x00000001 */\r
4510 #define CAN_F12R1_FB0          CAN_F12R1_FB0_Msk                               /*!<Filter bit 0 */\r
4511 #define CAN_F12R1_FB1_Pos      (1U)\r
4512 #define CAN_F12R1_FB1_Msk      (0x1UL << CAN_F12R1_FB1_Pos)                    /*!< 0x00000002 */\r
4513 #define CAN_F12R1_FB1          CAN_F12R1_FB1_Msk                               /*!<Filter bit 1 */\r
4514 #define CAN_F12R1_FB2_Pos      (2U)\r
4515 #define CAN_F12R1_FB2_Msk      (0x1UL << CAN_F12R1_FB2_Pos)                    /*!< 0x00000004 */\r
4516 #define CAN_F12R1_FB2          CAN_F12R1_FB2_Msk                               /*!<Filter bit 2 */\r
4517 #define CAN_F12R1_FB3_Pos      (3U)\r
4518 #define CAN_F12R1_FB3_Msk      (0x1UL << CAN_F12R1_FB3_Pos)                    /*!< 0x00000008 */\r
4519 #define CAN_F12R1_FB3          CAN_F12R1_FB3_Msk                               /*!<Filter bit 3 */\r
4520 #define CAN_F12R1_FB4_Pos      (4U)\r
4521 #define CAN_F12R1_FB4_Msk      (0x1UL << CAN_F12R1_FB4_Pos)                    /*!< 0x00000010 */\r
4522 #define CAN_F12R1_FB4          CAN_F12R1_FB4_Msk                               /*!<Filter bit 4 */\r
4523 #define CAN_F12R1_FB5_Pos      (5U)\r
4524 #define CAN_F12R1_FB5_Msk      (0x1UL << CAN_F12R1_FB5_Pos)                    /*!< 0x00000020 */\r
4525 #define CAN_F12R1_FB5          CAN_F12R1_FB5_Msk                               /*!<Filter bit 5 */\r
4526 #define CAN_F12R1_FB6_Pos      (6U)\r
4527 #define CAN_F12R1_FB6_Msk      (0x1UL << CAN_F12R1_FB6_Pos)                    /*!< 0x00000040 */\r
4528 #define CAN_F12R1_FB6          CAN_F12R1_FB6_Msk                               /*!<Filter bit 6 */\r
4529 #define CAN_F12R1_FB7_Pos      (7U)\r
4530 #define CAN_F12R1_FB7_Msk      (0x1UL << CAN_F12R1_FB7_Pos)                    /*!< 0x00000080 */\r
4531 #define CAN_F12R1_FB7          CAN_F12R1_FB7_Msk                               /*!<Filter bit 7 */\r
4532 #define CAN_F12R1_FB8_Pos      (8U)\r
4533 #define CAN_F12R1_FB8_Msk      (0x1UL << CAN_F12R1_FB8_Pos)                    /*!< 0x00000100 */\r
4534 #define CAN_F12R1_FB8          CAN_F12R1_FB8_Msk                               /*!<Filter bit 8 */\r
4535 #define CAN_F12R1_FB9_Pos      (9U)\r
4536 #define CAN_F12R1_FB9_Msk      (0x1UL << CAN_F12R1_FB9_Pos)                    /*!< 0x00000200 */\r
4537 #define CAN_F12R1_FB9          CAN_F12R1_FB9_Msk                               /*!<Filter bit 9 */\r
4538 #define CAN_F12R1_FB10_Pos     (10U)\r
4539 #define CAN_F12R1_FB10_Msk     (0x1UL << CAN_F12R1_FB10_Pos)                   /*!< 0x00000400 */\r
4540 #define CAN_F12R1_FB10         CAN_F12R1_FB10_Msk                              /*!<Filter bit 10 */\r
4541 #define CAN_F12R1_FB11_Pos     (11U)\r
4542 #define CAN_F12R1_FB11_Msk     (0x1UL << CAN_F12R1_FB11_Pos)                   /*!< 0x00000800 */\r
4543 #define CAN_F12R1_FB11         CAN_F12R1_FB11_Msk                              /*!<Filter bit 11 */\r
4544 #define CAN_F12R1_FB12_Pos     (12U)\r
4545 #define CAN_F12R1_FB12_Msk     (0x1UL << CAN_F12R1_FB12_Pos)                   /*!< 0x00001000 */\r
4546 #define CAN_F12R1_FB12         CAN_F12R1_FB12_Msk                              /*!<Filter bit 12 */\r
4547 #define CAN_F12R1_FB13_Pos     (13U)\r
4548 #define CAN_F12R1_FB13_Msk     (0x1UL << CAN_F12R1_FB13_Pos)                   /*!< 0x00002000 */\r
4549 #define CAN_F12R1_FB13         CAN_F12R1_FB13_Msk                              /*!<Filter bit 13 */\r
4550 #define CAN_F12R1_FB14_Pos     (14U)\r
4551 #define CAN_F12R1_FB14_Msk     (0x1UL << CAN_F12R1_FB14_Pos)                   /*!< 0x00004000 */\r
4552 #define CAN_F12R1_FB14         CAN_F12R1_FB14_Msk                              /*!<Filter bit 14 */\r
4553 #define CAN_F12R1_FB15_Pos     (15U)\r
4554 #define CAN_F12R1_FB15_Msk     (0x1UL << CAN_F12R1_FB15_Pos)                   /*!< 0x00008000 */\r
4555 #define CAN_F12R1_FB15         CAN_F12R1_FB15_Msk                              /*!<Filter bit 15 */\r
4556 #define CAN_F12R1_FB16_Pos     (16U)\r
4557 #define CAN_F12R1_FB16_Msk     (0x1UL << CAN_F12R1_FB16_Pos)                   /*!< 0x00010000 */\r
4558 #define CAN_F12R1_FB16         CAN_F12R1_FB16_Msk                              /*!<Filter bit 16 */\r
4559 #define CAN_F12R1_FB17_Pos     (17U)\r
4560 #define CAN_F12R1_FB17_Msk     (0x1UL << CAN_F12R1_FB17_Pos)                   /*!< 0x00020000 */\r
4561 #define CAN_F12R1_FB17         CAN_F12R1_FB17_Msk                              /*!<Filter bit 17 */\r
4562 #define CAN_F12R1_FB18_Pos     (18U)\r
4563 #define CAN_F12R1_FB18_Msk     (0x1UL << CAN_F12R1_FB18_Pos)                   /*!< 0x00040000 */\r
4564 #define CAN_F12R1_FB18         CAN_F12R1_FB18_Msk                              /*!<Filter bit 18 */\r
4565 #define CAN_F12R1_FB19_Pos     (19U)\r
4566 #define CAN_F12R1_FB19_Msk     (0x1UL << CAN_F12R1_FB19_Pos)                   /*!< 0x00080000 */\r
4567 #define CAN_F12R1_FB19         CAN_F12R1_FB19_Msk                              /*!<Filter bit 19 */\r
4568 #define CAN_F12R1_FB20_Pos     (20U)\r
4569 #define CAN_F12R1_FB20_Msk     (0x1UL << CAN_F12R1_FB20_Pos)                   /*!< 0x00100000 */\r
4570 #define CAN_F12R1_FB20         CAN_F12R1_FB20_Msk                              /*!<Filter bit 20 */\r
4571 #define CAN_F12R1_FB21_Pos     (21U)\r
4572 #define CAN_F12R1_FB21_Msk     (0x1UL << CAN_F12R1_FB21_Pos)                   /*!< 0x00200000 */\r
4573 #define CAN_F12R1_FB21         CAN_F12R1_FB21_Msk                              /*!<Filter bit 21 */\r
4574 #define CAN_F12R1_FB22_Pos     (22U)\r
4575 #define CAN_F12R1_FB22_Msk     (0x1UL << CAN_F12R1_FB22_Pos)                   /*!< 0x00400000 */\r
4576 #define CAN_F12R1_FB22         CAN_F12R1_FB22_Msk                              /*!<Filter bit 22 */\r
4577 #define CAN_F12R1_FB23_Pos     (23U)\r
4578 #define CAN_F12R1_FB23_Msk     (0x1UL << CAN_F12R1_FB23_Pos)                   /*!< 0x00800000 */\r
4579 #define CAN_F12R1_FB23         CAN_F12R1_FB23_Msk                              /*!<Filter bit 23 */\r
4580 #define CAN_F12R1_FB24_Pos     (24U)\r
4581 #define CAN_F12R1_FB24_Msk     (0x1UL << CAN_F12R1_FB24_Pos)                   /*!< 0x01000000 */\r
4582 #define CAN_F12R1_FB24         CAN_F12R1_FB24_Msk                              /*!<Filter bit 24 */\r
4583 #define CAN_F12R1_FB25_Pos     (25U)\r
4584 #define CAN_F12R1_FB25_Msk     (0x1UL << CAN_F12R1_FB25_Pos)                   /*!< 0x02000000 */\r
4585 #define CAN_F12R1_FB25         CAN_F12R1_FB25_Msk                              /*!<Filter bit 25 */\r
4586 #define CAN_F12R1_FB26_Pos     (26U)\r
4587 #define CAN_F12R1_FB26_Msk     (0x1UL << CAN_F12R1_FB26_Pos)                   /*!< 0x04000000 */\r
4588 #define CAN_F12R1_FB26         CAN_F12R1_FB26_Msk                              /*!<Filter bit 26 */\r
4589 #define CAN_F12R1_FB27_Pos     (27U)\r
4590 #define CAN_F12R1_FB27_Msk     (0x1UL << CAN_F12R1_FB27_Pos)                   /*!< 0x08000000 */\r
4591 #define CAN_F12R1_FB27         CAN_F12R1_FB27_Msk                              /*!<Filter bit 27 */\r
4592 #define CAN_F12R1_FB28_Pos     (28U)\r
4593 #define CAN_F12R1_FB28_Msk     (0x1UL << CAN_F12R1_FB28_Pos)                   /*!< 0x10000000 */\r
4594 #define CAN_F12R1_FB28         CAN_F12R1_FB28_Msk                              /*!<Filter bit 28 */\r
4595 #define CAN_F12R1_FB29_Pos     (29U)\r
4596 #define CAN_F12R1_FB29_Msk     (0x1UL << CAN_F12R1_FB29_Pos)                   /*!< 0x20000000 */\r
4597 #define CAN_F12R1_FB29         CAN_F12R1_FB29_Msk                              /*!<Filter bit 29 */\r
4598 #define CAN_F12R1_FB30_Pos     (30U)\r
4599 #define CAN_F12R1_FB30_Msk     (0x1UL << CAN_F12R1_FB30_Pos)                   /*!< 0x40000000 */\r
4600 #define CAN_F12R1_FB30         CAN_F12R1_FB30_Msk                              /*!<Filter bit 30 */\r
4601 #define CAN_F12R1_FB31_Pos     (31U)\r
4602 #define CAN_F12R1_FB31_Msk     (0x1UL << CAN_F12R1_FB31_Pos)                   /*!< 0x80000000 */\r
4603 #define CAN_F12R1_FB31         CAN_F12R1_FB31_Msk                              /*!<Filter bit 31 */\r
4604 \r
4605 /*******************  Bit definition for CAN_F13R1 register  ******************/\r
4606 #define CAN_F13R1_FB0_Pos      (0U)\r
4607 #define CAN_F13R1_FB0_Msk      (0x1UL << CAN_F13R1_FB0_Pos)                    /*!< 0x00000001 */\r
4608 #define CAN_F13R1_FB0          CAN_F13R1_FB0_Msk                               /*!<Filter bit 0 */\r
4609 #define CAN_F13R1_FB1_Pos      (1U)\r
4610 #define CAN_F13R1_FB1_Msk      (0x1UL << CAN_F13R1_FB1_Pos)                    /*!< 0x00000002 */\r
4611 #define CAN_F13R1_FB1          CAN_F13R1_FB1_Msk                               /*!<Filter bit 1 */\r
4612 #define CAN_F13R1_FB2_Pos      (2U)\r
4613 #define CAN_F13R1_FB2_Msk      (0x1UL << CAN_F13R1_FB2_Pos)                    /*!< 0x00000004 */\r
4614 #define CAN_F13R1_FB2          CAN_F13R1_FB2_Msk                               /*!<Filter bit 2 */\r
4615 #define CAN_F13R1_FB3_Pos      (3U)\r
4616 #define CAN_F13R1_FB3_Msk      (0x1UL << CAN_F13R1_FB3_Pos)                    /*!< 0x00000008 */\r
4617 #define CAN_F13R1_FB3          CAN_F13R1_FB3_Msk                               /*!<Filter bit 3 */\r
4618 #define CAN_F13R1_FB4_Pos      (4U)\r
4619 #define CAN_F13R1_FB4_Msk      (0x1UL << CAN_F13R1_FB4_Pos)                    /*!< 0x00000010 */\r
4620 #define CAN_F13R1_FB4          CAN_F13R1_FB4_Msk                               /*!<Filter bit 4 */\r
4621 #define CAN_F13R1_FB5_Pos      (5U)\r
4622 #define CAN_F13R1_FB5_Msk      (0x1UL << CAN_F13R1_FB5_Pos)                    /*!< 0x00000020 */\r
4623 #define CAN_F13R1_FB5          CAN_F13R1_FB5_Msk                               /*!<Filter bit 5 */\r
4624 #define CAN_F13R1_FB6_Pos      (6U)\r
4625 #define CAN_F13R1_FB6_Msk      (0x1UL << CAN_F13R1_FB6_Pos)                    /*!< 0x00000040 */\r
4626 #define CAN_F13R1_FB6          CAN_F13R1_FB6_Msk                               /*!<Filter bit 6 */\r
4627 #define CAN_F13R1_FB7_Pos      (7U)\r
4628 #define CAN_F13R1_FB7_Msk      (0x1UL << CAN_F13R1_FB7_Pos)                    /*!< 0x00000080 */\r
4629 #define CAN_F13R1_FB7          CAN_F13R1_FB7_Msk                               /*!<Filter bit 7 */\r
4630 #define CAN_F13R1_FB8_Pos      (8U)\r
4631 #define CAN_F13R1_FB8_Msk      (0x1UL << CAN_F13R1_FB8_Pos)                    /*!< 0x00000100 */\r
4632 #define CAN_F13R1_FB8          CAN_F13R1_FB8_Msk                               /*!<Filter bit 8 */\r
4633 #define CAN_F13R1_FB9_Pos      (9U)\r
4634 #define CAN_F13R1_FB9_Msk      (0x1UL << CAN_F13R1_FB9_Pos)                    /*!< 0x00000200 */\r
4635 #define CAN_F13R1_FB9          CAN_F13R1_FB9_Msk                               /*!<Filter bit 9 */\r
4636 #define CAN_F13R1_FB10_Pos     (10U)\r
4637 #define CAN_F13R1_FB10_Msk     (0x1UL << CAN_F13R1_FB10_Pos)                   /*!< 0x00000400 */\r
4638 #define CAN_F13R1_FB10         CAN_F13R1_FB10_Msk                              /*!<Filter bit 10 */\r
4639 #define CAN_F13R1_FB11_Pos     (11U)\r
4640 #define CAN_F13R1_FB11_Msk     (0x1UL << CAN_F13R1_FB11_Pos)                   /*!< 0x00000800 */\r
4641 #define CAN_F13R1_FB11         CAN_F13R1_FB11_Msk                              /*!<Filter bit 11 */\r
4642 #define CAN_F13R1_FB12_Pos     (12U)\r
4643 #define CAN_F13R1_FB12_Msk     (0x1UL << CAN_F13R1_FB12_Pos)                   /*!< 0x00001000 */\r
4644 #define CAN_F13R1_FB12         CAN_F13R1_FB12_Msk                              /*!<Filter bit 12 */\r
4645 #define CAN_F13R1_FB13_Pos     (13U)\r
4646 #define CAN_F13R1_FB13_Msk     (0x1UL << CAN_F13R1_FB13_Pos)                   /*!< 0x00002000 */\r
4647 #define CAN_F13R1_FB13         CAN_F13R1_FB13_Msk                              /*!<Filter bit 13 */\r
4648 #define CAN_F13R1_FB14_Pos     (14U)\r
4649 #define CAN_F13R1_FB14_Msk     (0x1UL << CAN_F13R1_FB14_Pos)                   /*!< 0x00004000 */\r
4650 #define CAN_F13R1_FB14         CAN_F13R1_FB14_Msk                              /*!<Filter bit 14 */\r
4651 #define CAN_F13R1_FB15_Pos     (15U)\r
4652 #define CAN_F13R1_FB15_Msk     (0x1UL << CAN_F13R1_FB15_Pos)                   /*!< 0x00008000 */\r
4653 #define CAN_F13R1_FB15         CAN_F13R1_FB15_Msk                              /*!<Filter bit 15 */\r
4654 #define CAN_F13R1_FB16_Pos     (16U)\r
4655 #define CAN_F13R1_FB16_Msk     (0x1UL << CAN_F13R1_FB16_Pos)                   /*!< 0x00010000 */\r
4656 #define CAN_F13R1_FB16         CAN_F13R1_FB16_Msk                              /*!<Filter bit 16 */\r
4657 #define CAN_F13R1_FB17_Pos     (17U)\r
4658 #define CAN_F13R1_FB17_Msk     (0x1UL << CAN_F13R1_FB17_Pos)                   /*!< 0x00020000 */\r
4659 #define CAN_F13R1_FB17         CAN_F13R1_FB17_Msk                              /*!<Filter bit 17 */\r
4660 #define CAN_F13R1_FB18_Pos     (18U)\r
4661 #define CAN_F13R1_FB18_Msk     (0x1UL << CAN_F13R1_FB18_Pos)                   /*!< 0x00040000 */\r
4662 #define CAN_F13R1_FB18         CAN_F13R1_FB18_Msk                              /*!<Filter bit 18 */\r
4663 #define CAN_F13R1_FB19_Pos     (19U)\r
4664 #define CAN_F13R1_FB19_Msk     (0x1UL << CAN_F13R1_FB19_Pos)                   /*!< 0x00080000 */\r
4665 #define CAN_F13R1_FB19         CAN_F13R1_FB19_Msk                              /*!<Filter bit 19 */\r
4666 #define CAN_F13R1_FB20_Pos     (20U)\r
4667 #define CAN_F13R1_FB20_Msk     (0x1UL << CAN_F13R1_FB20_Pos)                   /*!< 0x00100000 */\r
4668 #define CAN_F13R1_FB20         CAN_F13R1_FB20_Msk                              /*!<Filter bit 20 */\r
4669 #define CAN_F13R1_FB21_Pos     (21U)\r
4670 #define CAN_F13R1_FB21_Msk     (0x1UL << CAN_F13R1_FB21_Pos)                   /*!< 0x00200000 */\r
4671 #define CAN_F13R1_FB21         CAN_F13R1_FB21_Msk                              /*!<Filter bit 21 */\r
4672 #define CAN_F13R1_FB22_Pos     (22U)\r
4673 #define CAN_F13R1_FB22_Msk     (0x1UL << CAN_F13R1_FB22_Pos)                   /*!< 0x00400000 */\r
4674 #define CAN_F13R1_FB22         CAN_F13R1_FB22_Msk                              /*!<Filter bit 22 */\r
4675 #define CAN_F13R1_FB23_Pos     (23U)\r
4676 #define CAN_F13R1_FB23_Msk     (0x1UL << CAN_F13R1_FB23_Pos)                   /*!< 0x00800000 */\r
4677 #define CAN_F13R1_FB23         CAN_F13R1_FB23_Msk                              /*!<Filter bit 23 */\r
4678 #define CAN_F13R1_FB24_Pos     (24U)\r
4679 #define CAN_F13R1_FB24_Msk     (0x1UL << CAN_F13R1_FB24_Pos)                   /*!< 0x01000000 */\r
4680 #define CAN_F13R1_FB24         CAN_F13R1_FB24_Msk                              /*!<Filter bit 24 */\r
4681 #define CAN_F13R1_FB25_Pos     (25U)\r
4682 #define CAN_F13R1_FB25_Msk     (0x1UL << CAN_F13R1_FB25_Pos)                   /*!< 0x02000000 */\r
4683 #define CAN_F13R1_FB25         CAN_F13R1_FB25_Msk                              /*!<Filter bit 25 */\r
4684 #define CAN_F13R1_FB26_Pos     (26U)\r
4685 #define CAN_F13R1_FB26_Msk     (0x1UL << CAN_F13R1_FB26_Pos)                   /*!< 0x04000000 */\r
4686 #define CAN_F13R1_FB26         CAN_F13R1_FB26_Msk                              /*!<Filter bit 26 */\r
4687 #define CAN_F13R1_FB27_Pos     (27U)\r
4688 #define CAN_F13R1_FB27_Msk     (0x1UL << CAN_F13R1_FB27_Pos)                   /*!< 0x08000000 */\r
4689 #define CAN_F13R1_FB27         CAN_F13R1_FB27_Msk                              /*!<Filter bit 27 */\r
4690 #define CAN_F13R1_FB28_Pos     (28U)\r
4691 #define CAN_F13R1_FB28_Msk     (0x1UL << CAN_F13R1_FB28_Pos)                   /*!< 0x10000000 */\r
4692 #define CAN_F13R1_FB28         CAN_F13R1_FB28_Msk                              /*!<Filter bit 28 */\r
4693 #define CAN_F13R1_FB29_Pos     (29U)\r
4694 #define CAN_F13R1_FB29_Msk     (0x1UL << CAN_F13R1_FB29_Pos)                   /*!< 0x20000000 */\r
4695 #define CAN_F13R1_FB29         CAN_F13R1_FB29_Msk                              /*!<Filter bit 29 */\r
4696 #define CAN_F13R1_FB30_Pos     (30U)\r
4697 #define CAN_F13R1_FB30_Msk     (0x1UL << CAN_F13R1_FB30_Pos)                   /*!< 0x40000000 */\r
4698 #define CAN_F13R1_FB30         CAN_F13R1_FB30_Msk                              /*!<Filter bit 30 */\r
4699 #define CAN_F13R1_FB31_Pos     (31U)\r
4700 #define CAN_F13R1_FB31_Msk     (0x1UL << CAN_F13R1_FB31_Pos)                   /*!< 0x80000000 */\r
4701 #define CAN_F13R1_FB31         CAN_F13R1_FB31_Msk                              /*!<Filter bit 31 */\r
4702 \r
4703 /*******************  Bit definition for CAN_F0R2 register  *******************/\r
4704 #define CAN_F0R2_FB0_Pos       (0U)\r
4705 #define CAN_F0R2_FB0_Msk       (0x1UL << CAN_F0R2_FB0_Pos)                     /*!< 0x00000001 */\r
4706 #define CAN_F0R2_FB0           CAN_F0R2_FB0_Msk                                /*!<Filter bit 0 */\r
4707 #define CAN_F0R2_FB1_Pos       (1U)\r
4708 #define CAN_F0R2_FB1_Msk       (0x1UL << CAN_F0R2_FB1_Pos)                     /*!< 0x00000002 */\r
4709 #define CAN_F0R2_FB1           CAN_F0R2_FB1_Msk                                /*!<Filter bit 1 */\r
4710 #define CAN_F0R2_FB2_Pos       (2U)\r
4711 #define CAN_F0R2_FB2_Msk       (0x1UL << CAN_F0R2_FB2_Pos)                     /*!< 0x00000004 */\r
4712 #define CAN_F0R2_FB2           CAN_F0R2_FB2_Msk                                /*!<Filter bit 2 */\r
4713 #define CAN_F0R2_FB3_Pos       (3U)\r
4714 #define CAN_F0R2_FB3_Msk       (0x1UL << CAN_F0R2_FB3_Pos)                     /*!< 0x00000008 */\r
4715 #define CAN_F0R2_FB3           CAN_F0R2_FB3_Msk                                /*!<Filter bit 3 */\r
4716 #define CAN_F0R2_FB4_Pos       (4U)\r
4717 #define CAN_F0R2_FB4_Msk       (0x1UL << CAN_F0R2_FB4_Pos)                     /*!< 0x00000010 */\r
4718 #define CAN_F0R2_FB4           CAN_F0R2_FB4_Msk                                /*!<Filter bit 4 */\r
4719 #define CAN_F0R2_FB5_Pos       (5U)\r
4720 #define CAN_F0R2_FB5_Msk       (0x1UL << CAN_F0R2_FB5_Pos)                     /*!< 0x00000020 */\r
4721 #define CAN_F0R2_FB5           CAN_F0R2_FB5_Msk                                /*!<Filter bit 5 */\r
4722 #define CAN_F0R2_FB6_Pos       (6U)\r
4723 #define CAN_F0R2_FB6_Msk       (0x1UL << CAN_F0R2_FB6_Pos)                     /*!< 0x00000040 */\r
4724 #define CAN_F0R2_FB6           CAN_F0R2_FB6_Msk                                /*!<Filter bit 6 */\r
4725 #define CAN_F0R2_FB7_Pos       (7U)\r
4726 #define CAN_F0R2_FB7_Msk       (0x1UL << CAN_F0R2_FB7_Pos)                     /*!< 0x00000080 */\r
4727 #define CAN_F0R2_FB7           CAN_F0R2_FB7_Msk                                /*!<Filter bit 7 */\r
4728 #define CAN_F0R2_FB8_Pos       (8U)\r
4729 #define CAN_F0R2_FB8_Msk       (0x1UL << CAN_F0R2_FB8_Pos)                     /*!< 0x00000100 */\r
4730 #define CAN_F0R2_FB8           CAN_F0R2_FB8_Msk                                /*!<Filter bit 8 */\r
4731 #define CAN_F0R2_FB9_Pos       (9U)\r
4732 #define CAN_F0R2_FB9_Msk       (0x1UL << CAN_F0R2_FB9_Pos)                     /*!< 0x00000200 */\r
4733 #define CAN_F0R2_FB9           CAN_F0R2_FB9_Msk                                /*!<Filter bit 9 */\r
4734 #define CAN_F0R2_FB10_Pos      (10U)\r
4735 #define CAN_F0R2_FB10_Msk      (0x1UL << CAN_F0R2_FB10_Pos)                    /*!< 0x00000400 */\r
4736 #define CAN_F0R2_FB10          CAN_F0R2_FB10_Msk                               /*!<Filter bit 10 */\r
4737 #define CAN_F0R2_FB11_Pos      (11U)\r
4738 #define CAN_F0R2_FB11_Msk      (0x1UL << CAN_F0R2_FB11_Pos)                    /*!< 0x00000800 */\r
4739 #define CAN_F0R2_FB11          CAN_F0R2_FB11_Msk                               /*!<Filter bit 11 */\r
4740 #define CAN_F0R2_FB12_Pos      (12U)\r
4741 #define CAN_F0R2_FB12_Msk      (0x1UL << CAN_F0R2_FB12_Pos)                    /*!< 0x00001000 */\r
4742 #define CAN_F0R2_FB12          CAN_F0R2_FB12_Msk                               /*!<Filter bit 12 */\r
4743 #define CAN_F0R2_FB13_Pos      (13U)\r
4744 #define CAN_F0R2_FB13_Msk      (0x1UL << CAN_F0R2_FB13_Pos)                    /*!< 0x00002000 */\r
4745 #define CAN_F0R2_FB13          CAN_F0R2_FB13_Msk                               /*!<Filter bit 13 */\r
4746 #define CAN_F0R2_FB14_Pos      (14U)\r
4747 #define CAN_F0R2_FB14_Msk      (0x1UL << CAN_F0R2_FB14_Pos)                    /*!< 0x00004000 */\r
4748 #define CAN_F0R2_FB14          CAN_F0R2_FB14_Msk                               /*!<Filter bit 14 */\r
4749 #define CAN_F0R2_FB15_Pos      (15U)\r
4750 #define CAN_F0R2_FB15_Msk      (0x1UL << CAN_F0R2_FB15_Pos)                    /*!< 0x00008000 */\r
4751 #define CAN_F0R2_FB15          CAN_F0R2_FB15_Msk                               /*!<Filter bit 15 */\r
4752 #define CAN_F0R2_FB16_Pos      (16U)\r
4753 #define CAN_F0R2_FB16_Msk      (0x1UL << CAN_F0R2_FB16_Pos)                    /*!< 0x00010000 */\r
4754 #define CAN_F0R2_FB16          CAN_F0R2_FB16_Msk                               /*!<Filter bit 16 */\r
4755 #define CAN_F0R2_FB17_Pos      (17U)\r
4756 #define CAN_F0R2_FB17_Msk      (0x1UL << CAN_F0R2_FB17_Pos)                    /*!< 0x00020000 */\r
4757 #define CAN_F0R2_FB17          CAN_F0R2_FB17_Msk                               /*!<Filter bit 17 */\r
4758 #define CAN_F0R2_FB18_Pos      (18U)\r
4759 #define CAN_F0R2_FB18_Msk      (0x1UL << CAN_F0R2_FB18_Pos)                    /*!< 0x00040000 */\r
4760 #define CAN_F0R2_FB18          CAN_F0R2_FB18_Msk                               /*!<Filter bit 18 */\r
4761 #define CAN_F0R2_FB19_Pos      (19U)\r
4762 #define CAN_F0R2_FB19_Msk      (0x1UL << CAN_F0R2_FB19_Pos)                    /*!< 0x00080000 */\r
4763 #define CAN_F0R2_FB19          CAN_F0R2_FB19_Msk                               /*!<Filter bit 19 */\r
4764 #define CAN_F0R2_FB20_Pos      (20U)\r
4765 #define CAN_F0R2_FB20_Msk      (0x1UL << CAN_F0R2_FB20_Pos)                    /*!< 0x00100000 */\r
4766 #define CAN_F0R2_FB20          CAN_F0R2_FB20_Msk                               /*!<Filter bit 20 */\r
4767 #define CAN_F0R2_FB21_Pos      (21U)\r
4768 #define CAN_F0R2_FB21_Msk      (0x1UL << CAN_F0R2_FB21_Pos)                    /*!< 0x00200000 */\r
4769 #define CAN_F0R2_FB21          CAN_F0R2_FB21_Msk                               /*!<Filter bit 21 */\r
4770 #define CAN_F0R2_FB22_Pos      (22U)\r
4771 #define CAN_F0R2_FB22_Msk      (0x1UL << CAN_F0R2_FB22_Pos)                    /*!< 0x00400000 */\r
4772 #define CAN_F0R2_FB22          CAN_F0R2_FB22_Msk                               /*!<Filter bit 22 */\r
4773 #define CAN_F0R2_FB23_Pos      (23U)\r
4774 #define CAN_F0R2_FB23_Msk      (0x1UL << CAN_F0R2_FB23_Pos)                    /*!< 0x00800000 */\r
4775 #define CAN_F0R2_FB23          CAN_F0R2_FB23_Msk                               /*!<Filter bit 23 */\r
4776 #define CAN_F0R2_FB24_Pos      (24U)\r
4777 #define CAN_F0R2_FB24_Msk      (0x1UL << CAN_F0R2_FB24_Pos)                    /*!< 0x01000000 */\r
4778 #define CAN_F0R2_FB24          CAN_F0R2_FB24_Msk                               /*!<Filter bit 24 */\r
4779 #define CAN_F0R2_FB25_Pos      (25U)\r
4780 #define CAN_F0R2_FB25_Msk      (0x1UL << CAN_F0R2_FB25_Pos)                    /*!< 0x02000000 */\r
4781 #define CAN_F0R2_FB25          CAN_F0R2_FB25_Msk                               /*!<Filter bit 25 */\r
4782 #define CAN_F0R2_FB26_Pos      (26U)\r
4783 #define CAN_F0R2_FB26_Msk      (0x1UL << CAN_F0R2_FB26_Pos)                    /*!< 0x04000000 */\r
4784 #define CAN_F0R2_FB26          CAN_F0R2_FB26_Msk                               /*!<Filter bit 26 */\r
4785 #define CAN_F0R2_FB27_Pos      (27U)\r
4786 #define CAN_F0R2_FB27_Msk      (0x1UL << CAN_F0R2_FB27_Pos)                    /*!< 0x08000000 */\r
4787 #define CAN_F0R2_FB27          CAN_F0R2_FB27_Msk                               /*!<Filter bit 27 */\r
4788 #define CAN_F0R2_FB28_Pos      (28U)\r
4789 #define CAN_F0R2_FB28_Msk      (0x1UL << CAN_F0R2_FB28_Pos)                    /*!< 0x10000000 */\r
4790 #define CAN_F0R2_FB28          CAN_F0R2_FB28_Msk                               /*!<Filter bit 28 */\r
4791 #define CAN_F0R2_FB29_Pos      (29U)\r
4792 #define CAN_F0R2_FB29_Msk      (0x1UL << CAN_F0R2_FB29_Pos)                    /*!< 0x20000000 */\r
4793 #define CAN_F0R2_FB29          CAN_F0R2_FB29_Msk                               /*!<Filter bit 29 */\r
4794 #define CAN_F0R2_FB30_Pos      (30U)\r
4795 #define CAN_F0R2_FB30_Msk      (0x1UL << CAN_F0R2_FB30_Pos)                    /*!< 0x40000000 */\r
4796 #define CAN_F0R2_FB30          CAN_F0R2_FB30_Msk                               /*!<Filter bit 30 */\r
4797 #define CAN_F0R2_FB31_Pos      (31U)\r
4798 #define CAN_F0R2_FB31_Msk      (0x1UL << CAN_F0R2_FB31_Pos)                    /*!< 0x80000000 */\r
4799 #define CAN_F0R2_FB31          CAN_F0R2_FB31_Msk                               /*!<Filter bit 31 */\r
4800 \r
4801 /*******************  Bit definition for CAN_F1R2 register  *******************/\r
4802 #define CAN_F1R2_FB0_Pos       (0U)\r
4803 #define CAN_F1R2_FB0_Msk       (0x1UL << CAN_F1R2_FB0_Pos)                     /*!< 0x00000001 */\r
4804 #define CAN_F1R2_FB0           CAN_F1R2_FB0_Msk                                /*!<Filter bit 0 */\r
4805 #define CAN_F1R2_FB1_Pos       (1U)\r
4806 #define CAN_F1R2_FB1_Msk       (0x1UL << CAN_F1R2_FB1_Pos)                     /*!< 0x00000002 */\r
4807 #define CAN_F1R2_FB1           CAN_F1R2_FB1_Msk                                /*!<Filter bit 1 */\r
4808 #define CAN_F1R2_FB2_Pos       (2U)\r
4809 #define CAN_F1R2_FB2_Msk       (0x1UL << CAN_F1R2_FB2_Pos)                     /*!< 0x00000004 */\r
4810 #define CAN_F1R2_FB2           CAN_F1R2_FB2_Msk                                /*!<Filter bit 2 */\r
4811 #define CAN_F1R2_FB3_Pos       (3U)\r
4812 #define CAN_F1R2_FB3_Msk       (0x1UL << CAN_F1R2_FB3_Pos)                     /*!< 0x00000008 */\r
4813 #define CAN_F1R2_FB3           CAN_F1R2_FB3_Msk                                /*!<Filter bit 3 */\r
4814 #define CAN_F1R2_FB4_Pos       (4U)\r
4815 #define CAN_F1R2_FB4_Msk       (0x1UL << CAN_F1R2_FB4_Pos)                     /*!< 0x00000010 */\r
4816 #define CAN_F1R2_FB4           CAN_F1R2_FB4_Msk                                /*!<Filter bit 4 */\r
4817 #define CAN_F1R2_FB5_Pos       (5U)\r
4818 #define CAN_F1R2_FB5_Msk       (0x1UL << CAN_F1R2_FB5_Pos)                     /*!< 0x00000020 */\r
4819 #define CAN_F1R2_FB5           CAN_F1R2_FB5_Msk                                /*!<Filter bit 5 */\r
4820 #define CAN_F1R2_FB6_Pos       (6U)\r
4821 #define CAN_F1R2_FB6_Msk       (0x1UL << CAN_F1R2_FB6_Pos)                     /*!< 0x00000040 */\r
4822 #define CAN_F1R2_FB6           CAN_F1R2_FB6_Msk                                /*!<Filter bit 6 */\r
4823 #define CAN_F1R2_FB7_Pos       (7U)\r
4824 #define CAN_F1R2_FB7_Msk       (0x1UL << CAN_F1R2_FB7_Pos)                     /*!< 0x00000080 */\r
4825 #define CAN_F1R2_FB7           CAN_F1R2_FB7_Msk                                /*!<Filter bit 7 */\r
4826 #define CAN_F1R2_FB8_Pos       (8U)\r
4827 #define CAN_F1R2_FB8_Msk       (0x1UL << CAN_F1R2_FB8_Pos)                     /*!< 0x00000100 */\r
4828 #define CAN_F1R2_FB8           CAN_F1R2_FB8_Msk                                /*!<Filter bit 8 */\r
4829 #define CAN_F1R2_FB9_Pos       (9U)\r
4830 #define CAN_F1R2_FB9_Msk       (0x1UL << CAN_F1R2_FB9_Pos)                     /*!< 0x00000200 */\r
4831 #define CAN_F1R2_FB9           CAN_F1R2_FB9_Msk                                /*!<Filter bit 9 */\r
4832 #define CAN_F1R2_FB10_Pos      (10U)\r
4833 #define CAN_F1R2_FB10_Msk      (0x1UL << CAN_F1R2_FB10_Pos)                    /*!< 0x00000400 */\r
4834 #define CAN_F1R2_FB10          CAN_F1R2_FB10_Msk                               /*!<Filter bit 10 */\r
4835 #define CAN_F1R2_FB11_Pos      (11U)\r
4836 #define CAN_F1R2_FB11_Msk      (0x1UL << CAN_F1R2_FB11_Pos)                    /*!< 0x00000800 */\r
4837 #define CAN_F1R2_FB11          CAN_F1R2_FB11_Msk                               /*!<Filter bit 11 */\r
4838 #define CAN_F1R2_FB12_Pos      (12U)\r
4839 #define CAN_F1R2_FB12_Msk      (0x1UL << CAN_F1R2_FB12_Pos)                    /*!< 0x00001000 */\r
4840 #define CAN_F1R2_FB12          CAN_F1R2_FB12_Msk                               /*!<Filter bit 12 */\r
4841 #define CAN_F1R2_FB13_Pos      (13U)\r
4842 #define CAN_F1R2_FB13_Msk      (0x1UL << CAN_F1R2_FB13_Pos)                    /*!< 0x00002000 */\r
4843 #define CAN_F1R2_FB13          CAN_F1R2_FB13_Msk                               /*!<Filter bit 13 */\r
4844 #define CAN_F1R2_FB14_Pos      (14U)\r
4845 #define CAN_F1R2_FB14_Msk      (0x1UL << CAN_F1R2_FB14_Pos)                    /*!< 0x00004000 */\r
4846 #define CAN_F1R2_FB14          CAN_F1R2_FB14_Msk                               /*!<Filter bit 14 */\r
4847 #define CAN_F1R2_FB15_Pos      (15U)\r
4848 #define CAN_F1R2_FB15_Msk      (0x1UL << CAN_F1R2_FB15_Pos)                    /*!< 0x00008000 */\r
4849 #define CAN_F1R2_FB15          CAN_F1R2_FB15_Msk                               /*!<Filter bit 15 */\r
4850 #define CAN_F1R2_FB16_Pos      (16U)\r
4851 #define CAN_F1R2_FB16_Msk      (0x1UL << CAN_F1R2_FB16_Pos)                    /*!< 0x00010000 */\r
4852 #define CAN_F1R2_FB16          CAN_F1R2_FB16_Msk                               /*!<Filter bit 16 */\r
4853 #define CAN_F1R2_FB17_Pos      (17U)\r
4854 #define CAN_F1R2_FB17_Msk      (0x1UL << CAN_F1R2_FB17_Pos)                    /*!< 0x00020000 */\r
4855 #define CAN_F1R2_FB17          CAN_F1R2_FB17_Msk                               /*!<Filter bit 17 */\r
4856 #define CAN_F1R2_FB18_Pos      (18U)\r
4857 #define CAN_F1R2_FB18_Msk      (0x1UL << CAN_F1R2_FB18_Pos)                    /*!< 0x00040000 */\r
4858 #define CAN_F1R2_FB18          CAN_F1R2_FB18_Msk                               /*!<Filter bit 18 */\r
4859 #define CAN_F1R2_FB19_Pos      (19U)\r
4860 #define CAN_F1R2_FB19_Msk      (0x1UL << CAN_F1R2_FB19_Pos)                    /*!< 0x00080000 */\r
4861 #define CAN_F1R2_FB19          CAN_F1R2_FB19_Msk                               /*!<Filter bit 19 */\r
4862 #define CAN_F1R2_FB20_Pos      (20U)\r
4863 #define CAN_F1R2_FB20_Msk      (0x1UL << CAN_F1R2_FB20_Pos)                    /*!< 0x00100000 */\r
4864 #define CAN_F1R2_FB20          CAN_F1R2_FB20_Msk                               /*!<Filter bit 20 */\r
4865 #define CAN_F1R2_FB21_Pos      (21U)\r
4866 #define CAN_F1R2_FB21_Msk      (0x1UL << CAN_F1R2_FB21_Pos)                    /*!< 0x00200000 */\r
4867 #define CAN_F1R2_FB21          CAN_F1R2_FB21_Msk                               /*!<Filter bit 21 */\r
4868 #define CAN_F1R2_FB22_Pos      (22U)\r
4869 #define CAN_F1R2_FB22_Msk      (0x1UL << CAN_F1R2_FB22_Pos)                    /*!< 0x00400000 */\r
4870 #define CAN_F1R2_FB22          CAN_F1R2_FB22_Msk                               /*!<Filter bit 22 */\r
4871 #define CAN_F1R2_FB23_Pos      (23U)\r
4872 #define CAN_F1R2_FB23_Msk      (0x1UL << CAN_F1R2_FB23_Pos)                    /*!< 0x00800000 */\r
4873 #define CAN_F1R2_FB23          CAN_F1R2_FB23_Msk                               /*!<Filter bit 23 */\r
4874 #define CAN_F1R2_FB24_Pos      (24U)\r
4875 #define CAN_F1R2_FB24_Msk      (0x1UL << CAN_F1R2_FB24_Pos)                    /*!< 0x01000000 */\r
4876 #define CAN_F1R2_FB24          CAN_F1R2_FB24_Msk                               /*!<Filter bit 24 */\r
4877 #define CAN_F1R2_FB25_Pos      (25U)\r
4878 #define CAN_F1R2_FB25_Msk      (0x1UL << CAN_F1R2_FB25_Pos)                    /*!< 0x02000000 */\r
4879 #define CAN_F1R2_FB25          CAN_F1R2_FB25_Msk                               /*!<Filter bit 25 */\r
4880 #define CAN_F1R2_FB26_Pos      (26U)\r
4881 #define CAN_F1R2_FB26_Msk      (0x1UL << CAN_F1R2_FB26_Pos)                    /*!< 0x04000000 */\r
4882 #define CAN_F1R2_FB26          CAN_F1R2_FB26_Msk                               /*!<Filter bit 26 */\r
4883 #define CAN_F1R2_FB27_Pos      (27U)\r
4884 #define CAN_F1R2_FB27_Msk      (0x1UL << CAN_F1R2_FB27_Pos)                    /*!< 0x08000000 */\r
4885 #define CAN_F1R2_FB27          CAN_F1R2_FB27_Msk                               /*!<Filter bit 27 */\r
4886 #define CAN_F1R2_FB28_Pos      (28U)\r
4887 #define CAN_F1R2_FB28_Msk      (0x1UL << CAN_F1R2_FB28_Pos)                    /*!< 0x10000000 */\r
4888 #define CAN_F1R2_FB28          CAN_F1R2_FB28_Msk                               /*!<Filter bit 28 */\r
4889 #define CAN_F1R2_FB29_Pos      (29U)\r
4890 #define CAN_F1R2_FB29_Msk      (0x1UL << CAN_F1R2_FB29_Pos)                    /*!< 0x20000000 */\r
4891 #define CAN_F1R2_FB29          CAN_F1R2_FB29_Msk                               /*!<Filter bit 29 */\r
4892 #define CAN_F1R2_FB30_Pos      (30U)\r
4893 #define CAN_F1R2_FB30_Msk      (0x1UL << CAN_F1R2_FB30_Pos)                    /*!< 0x40000000 */\r
4894 #define CAN_F1R2_FB30          CAN_F1R2_FB30_Msk                               /*!<Filter bit 30 */\r
4895 #define CAN_F1R2_FB31_Pos      (31U)\r
4896 #define CAN_F1R2_FB31_Msk      (0x1UL << CAN_F1R2_FB31_Pos)                    /*!< 0x80000000 */\r
4897 #define CAN_F1R2_FB31          CAN_F1R2_FB31_Msk                               /*!<Filter bit 31 */\r
4898 \r
4899 /*******************  Bit definition for CAN_F2R2 register  *******************/\r
4900 #define CAN_F2R2_FB0_Pos       (0U)\r
4901 #define CAN_F2R2_FB0_Msk       (0x1UL << CAN_F2R2_FB0_Pos)                     /*!< 0x00000001 */\r
4902 #define CAN_F2R2_FB0           CAN_F2R2_FB0_Msk                                /*!<Filter bit 0 */\r
4903 #define CAN_F2R2_FB1_Pos       (1U)\r
4904 #define CAN_F2R2_FB1_Msk       (0x1UL << CAN_F2R2_FB1_Pos)                     /*!< 0x00000002 */\r
4905 #define CAN_F2R2_FB1           CAN_F2R2_FB1_Msk                                /*!<Filter bit 1 */\r
4906 #define CAN_F2R2_FB2_Pos       (2U)\r
4907 #define CAN_F2R2_FB2_Msk       (0x1UL << CAN_F2R2_FB2_Pos)                     /*!< 0x00000004 */\r
4908 #define CAN_F2R2_FB2           CAN_F2R2_FB2_Msk                                /*!<Filter bit 2 */\r
4909 #define CAN_F2R2_FB3_Pos       (3U)\r
4910 #define CAN_F2R2_FB3_Msk       (0x1UL << CAN_F2R2_FB3_Pos)                     /*!< 0x00000008 */\r
4911 #define CAN_F2R2_FB3           CAN_F2R2_FB3_Msk                                /*!<Filter bit 3 */\r
4912 #define CAN_F2R2_FB4_Pos       (4U)\r
4913 #define CAN_F2R2_FB4_Msk       (0x1UL << CAN_F2R2_FB4_Pos)                     /*!< 0x00000010 */\r
4914 #define CAN_F2R2_FB4           CAN_F2R2_FB4_Msk                                /*!<Filter bit 4 */\r
4915 #define CAN_F2R2_FB5_Pos       (5U)\r
4916 #define CAN_F2R2_FB5_Msk       (0x1UL << CAN_F2R2_FB5_Pos)                     /*!< 0x00000020 */\r
4917 #define CAN_F2R2_FB5           CAN_F2R2_FB5_Msk                                /*!<Filter bit 5 */\r
4918 #define CAN_F2R2_FB6_Pos       (6U)\r
4919 #define CAN_F2R2_FB6_Msk       (0x1UL << CAN_F2R2_FB6_Pos)                     /*!< 0x00000040 */\r
4920 #define CAN_F2R2_FB6           CAN_F2R2_FB6_Msk                                /*!<Filter bit 6 */\r
4921 #define CAN_F2R2_FB7_Pos       (7U)\r
4922 #define CAN_F2R2_FB7_Msk       (0x1UL << CAN_F2R2_FB7_Pos)                     /*!< 0x00000080 */\r
4923 #define CAN_F2R2_FB7           CAN_F2R2_FB7_Msk                                /*!<Filter bit 7 */\r
4924 #define CAN_F2R2_FB8_Pos       (8U)\r
4925 #define CAN_F2R2_FB8_Msk       (0x1UL << CAN_F2R2_FB8_Pos)                     /*!< 0x00000100 */\r
4926 #define CAN_F2R2_FB8           CAN_F2R2_FB8_Msk                                /*!<Filter bit 8 */\r
4927 #define CAN_F2R2_FB9_Pos       (9U)\r
4928 #define CAN_F2R2_FB9_Msk       (0x1UL << CAN_F2R2_FB9_Pos)                     /*!< 0x00000200 */\r
4929 #define CAN_F2R2_FB9           CAN_F2R2_FB9_Msk                                /*!<Filter bit 9 */\r
4930 #define CAN_F2R2_FB10_Pos      (10U)\r
4931 #define CAN_F2R2_FB10_Msk      (0x1UL << CAN_F2R2_FB10_Pos)                    /*!< 0x00000400 */\r
4932 #define CAN_F2R2_FB10          CAN_F2R2_FB10_Msk                               /*!<Filter bit 10 */\r
4933 #define CAN_F2R2_FB11_Pos      (11U)\r
4934 #define CAN_F2R2_FB11_Msk      (0x1UL << CAN_F2R2_FB11_Pos)                    /*!< 0x00000800 */\r
4935 #define CAN_F2R2_FB11          CAN_F2R2_FB11_Msk                               /*!<Filter bit 11 */\r
4936 #define CAN_F2R2_FB12_Pos      (12U)\r
4937 #define CAN_F2R2_FB12_Msk      (0x1UL << CAN_F2R2_FB12_Pos)                    /*!< 0x00001000 */\r
4938 #define CAN_F2R2_FB12          CAN_F2R2_FB12_Msk                               /*!<Filter bit 12 */\r
4939 #define CAN_F2R2_FB13_Pos      (13U)\r
4940 #define CAN_F2R2_FB13_Msk      (0x1UL << CAN_F2R2_FB13_Pos)                    /*!< 0x00002000 */\r
4941 #define CAN_F2R2_FB13          CAN_F2R2_FB13_Msk                               /*!<Filter bit 13 */\r
4942 #define CAN_F2R2_FB14_Pos      (14U)\r
4943 #define CAN_F2R2_FB14_Msk      (0x1UL << CAN_F2R2_FB14_Pos)                    /*!< 0x00004000 */\r
4944 #define CAN_F2R2_FB14          CAN_F2R2_FB14_Msk                               /*!<Filter bit 14 */\r
4945 #define CAN_F2R2_FB15_Pos      (15U)\r
4946 #define CAN_F2R2_FB15_Msk      (0x1UL << CAN_F2R2_FB15_Pos)                    /*!< 0x00008000 */\r
4947 #define CAN_F2R2_FB15          CAN_F2R2_FB15_Msk                               /*!<Filter bit 15 */\r
4948 #define CAN_F2R2_FB16_Pos      (16U)\r
4949 #define CAN_F2R2_FB16_Msk      (0x1UL << CAN_F2R2_FB16_Pos)                    /*!< 0x00010000 */\r
4950 #define CAN_F2R2_FB16          CAN_F2R2_FB16_Msk                               /*!<Filter bit 16 */\r
4951 #define CAN_F2R2_FB17_Pos      (17U)\r
4952 #define CAN_F2R2_FB17_Msk      (0x1UL << CAN_F2R2_FB17_Pos)                    /*!< 0x00020000 */\r
4953 #define CAN_F2R2_FB17          CAN_F2R2_FB17_Msk                               /*!<Filter bit 17 */\r
4954 #define CAN_F2R2_FB18_Pos      (18U)\r
4955 #define CAN_F2R2_FB18_Msk      (0x1UL << CAN_F2R2_FB18_Pos)                    /*!< 0x00040000 */\r
4956 #define CAN_F2R2_FB18          CAN_F2R2_FB18_Msk                               /*!<Filter bit 18 */\r
4957 #define CAN_F2R2_FB19_Pos      (19U)\r
4958 #define CAN_F2R2_FB19_Msk      (0x1UL << CAN_F2R2_FB19_Pos)                    /*!< 0x00080000 */\r
4959 #define CAN_F2R2_FB19          CAN_F2R2_FB19_Msk                               /*!<Filter bit 19 */\r
4960 #define CAN_F2R2_FB20_Pos      (20U)\r
4961 #define CAN_F2R2_FB20_Msk      (0x1UL << CAN_F2R2_FB20_Pos)                    /*!< 0x00100000 */\r
4962 #define CAN_F2R2_FB20          CAN_F2R2_FB20_Msk                               /*!<Filter bit 20 */\r
4963 #define CAN_F2R2_FB21_Pos      (21U)\r
4964 #define CAN_F2R2_FB21_Msk      (0x1UL << CAN_F2R2_FB21_Pos)                    /*!< 0x00200000 */\r
4965 #define CAN_F2R2_FB21          CAN_F2R2_FB21_Msk                               /*!<Filter bit 21 */\r
4966 #define CAN_F2R2_FB22_Pos      (22U)\r
4967 #define CAN_F2R2_FB22_Msk      (0x1UL << CAN_F2R2_FB22_Pos)                    /*!< 0x00400000 */\r
4968 #define CAN_F2R2_FB22          CAN_F2R2_FB22_Msk                               /*!<Filter bit 22 */\r
4969 #define CAN_F2R2_FB23_Pos      (23U)\r
4970 #define CAN_F2R2_FB23_Msk      (0x1UL << CAN_F2R2_FB23_Pos)                    /*!< 0x00800000 */\r
4971 #define CAN_F2R2_FB23          CAN_F2R2_FB23_Msk                               /*!<Filter bit 23 */\r
4972 #define CAN_F2R2_FB24_Pos      (24U)\r
4973 #define CAN_F2R2_FB24_Msk      (0x1UL << CAN_F2R2_FB24_Pos)                    /*!< 0x01000000 */\r
4974 #define CAN_F2R2_FB24          CAN_F2R2_FB24_Msk                               /*!<Filter bit 24 */\r
4975 #define CAN_F2R2_FB25_Pos      (25U)\r
4976 #define CAN_F2R2_FB25_Msk      (0x1UL << CAN_F2R2_FB25_Pos)                    /*!< 0x02000000 */\r
4977 #define CAN_F2R2_FB25          CAN_F2R2_FB25_Msk                               /*!<Filter bit 25 */\r
4978 #define CAN_F2R2_FB26_Pos      (26U)\r
4979 #define CAN_F2R2_FB26_Msk      (0x1UL << CAN_F2R2_FB26_Pos)                    /*!< 0x04000000 */\r
4980 #define CAN_F2R2_FB26          CAN_F2R2_FB26_Msk                               /*!<Filter bit 26 */\r
4981 #define CAN_F2R2_FB27_Pos      (27U)\r
4982 #define CAN_F2R2_FB27_Msk      (0x1UL << CAN_F2R2_FB27_Pos)                    /*!< 0x08000000 */\r
4983 #define CAN_F2R2_FB27          CAN_F2R2_FB27_Msk                               /*!<Filter bit 27 */\r
4984 #define CAN_F2R2_FB28_Pos      (28U)\r
4985 #define CAN_F2R2_FB28_Msk      (0x1UL << CAN_F2R2_FB28_Pos)                    /*!< 0x10000000 */\r
4986 #define CAN_F2R2_FB28          CAN_F2R2_FB28_Msk                               /*!<Filter bit 28 */\r
4987 #define CAN_F2R2_FB29_Pos      (29U)\r
4988 #define CAN_F2R2_FB29_Msk      (0x1UL << CAN_F2R2_FB29_Pos)                    /*!< 0x20000000 */\r
4989 #define CAN_F2R2_FB29          CAN_F2R2_FB29_Msk                               /*!<Filter bit 29 */\r
4990 #define CAN_F2R2_FB30_Pos      (30U)\r
4991 #define CAN_F2R2_FB30_Msk      (0x1UL << CAN_F2R2_FB30_Pos)                    /*!< 0x40000000 */\r
4992 #define CAN_F2R2_FB30          CAN_F2R2_FB30_Msk                               /*!<Filter bit 30 */\r
4993 #define CAN_F2R2_FB31_Pos      (31U)\r
4994 #define CAN_F2R2_FB31_Msk      (0x1UL << CAN_F2R2_FB31_Pos)                    /*!< 0x80000000 */\r
4995 #define CAN_F2R2_FB31          CAN_F2R2_FB31_Msk                               /*!<Filter bit 31 */\r
4996 \r
4997 /*******************  Bit definition for CAN_F3R2 register  *******************/\r
4998 #define CAN_F3R2_FB0_Pos       (0U)\r
4999 #define CAN_F3R2_FB0_Msk       (0x1UL << CAN_F3R2_FB0_Pos)                     /*!< 0x00000001 */\r
5000 #define CAN_F3R2_FB0           CAN_F3R2_FB0_Msk                                /*!<Filter bit 0 */\r
5001 #define CAN_F3R2_FB1_Pos       (1U)\r
5002 #define CAN_F3R2_FB1_Msk       (0x1UL << CAN_F3R2_FB1_Pos)                     /*!< 0x00000002 */\r
5003 #define CAN_F3R2_FB1           CAN_F3R2_FB1_Msk                                /*!<Filter bit 1 */\r
5004 #define CAN_F3R2_FB2_Pos       (2U)\r
5005 #define CAN_F3R2_FB2_Msk       (0x1UL << CAN_F3R2_FB2_Pos)                     /*!< 0x00000004 */\r
5006 #define CAN_F3R2_FB2           CAN_F3R2_FB2_Msk                                /*!<Filter bit 2 */\r
5007 #define CAN_F3R2_FB3_Pos       (3U)\r
5008 #define CAN_F3R2_FB3_Msk       (0x1UL << CAN_F3R2_FB3_Pos)                     /*!< 0x00000008 */\r
5009 #define CAN_F3R2_FB3           CAN_F3R2_FB3_Msk                                /*!<Filter bit 3 */\r
5010 #define CAN_F3R2_FB4_Pos       (4U)\r
5011 #define CAN_F3R2_FB4_Msk       (0x1UL << CAN_F3R2_FB4_Pos)                     /*!< 0x00000010 */\r
5012 #define CAN_F3R2_FB4           CAN_F3R2_FB4_Msk                                /*!<Filter bit 4 */\r
5013 #define CAN_F3R2_FB5_Pos       (5U)\r
5014 #define CAN_F3R2_FB5_Msk       (0x1UL << CAN_F3R2_FB5_Pos)                     /*!< 0x00000020 */\r
5015 #define CAN_F3R2_FB5           CAN_F3R2_FB5_Msk                                /*!<Filter bit 5 */\r
5016 #define CAN_F3R2_FB6_Pos       (6U)\r
5017 #define CAN_F3R2_FB6_Msk       (0x1UL << CAN_F3R2_FB6_Pos)                     /*!< 0x00000040 */\r
5018 #define CAN_F3R2_FB6           CAN_F3R2_FB6_Msk                                /*!<Filter bit 6 */\r
5019 #define CAN_F3R2_FB7_Pos       (7U)\r
5020 #define CAN_F3R2_FB7_Msk       (0x1UL << CAN_F3R2_FB7_Pos)                     /*!< 0x00000080 */\r
5021 #define CAN_F3R2_FB7           CAN_F3R2_FB7_Msk                                /*!<Filter bit 7 */\r
5022 #define CAN_F3R2_FB8_Pos       (8U)\r
5023 #define CAN_F3R2_FB8_Msk       (0x1UL << CAN_F3R2_FB8_Pos)                     /*!< 0x00000100 */\r
5024 #define CAN_F3R2_FB8           CAN_F3R2_FB8_Msk                                /*!<Filter bit 8 */\r
5025 #define CAN_F3R2_FB9_Pos       (9U)\r
5026 #define CAN_F3R2_FB9_Msk       (0x1UL << CAN_F3R2_FB9_Pos)                     /*!< 0x00000200 */\r
5027 #define CAN_F3R2_FB9           CAN_F3R2_FB9_Msk                                /*!<Filter bit 9 */\r
5028 #define CAN_F3R2_FB10_Pos      (10U)\r
5029 #define CAN_F3R2_FB10_Msk      (0x1UL << CAN_F3R2_FB10_Pos)                    /*!< 0x00000400 */\r
5030 #define CAN_F3R2_FB10          CAN_F3R2_FB10_Msk                               /*!<Filter bit 10 */\r
5031 #define CAN_F3R2_FB11_Pos      (11U)\r
5032 #define CAN_F3R2_FB11_Msk      (0x1UL << CAN_F3R2_FB11_Pos)                    /*!< 0x00000800 */\r
5033 #define CAN_F3R2_FB11          CAN_F3R2_FB11_Msk                               /*!<Filter bit 11 */\r
5034 #define CAN_F3R2_FB12_Pos      (12U)\r
5035 #define CAN_F3R2_FB12_Msk      (0x1UL << CAN_F3R2_FB12_Pos)                    /*!< 0x00001000 */\r
5036 #define CAN_F3R2_FB12          CAN_F3R2_FB12_Msk                               /*!<Filter bit 12 */\r
5037 #define CAN_F3R2_FB13_Pos      (13U)\r
5038 #define CAN_F3R2_FB13_Msk      (0x1UL << CAN_F3R2_FB13_Pos)                    /*!< 0x00002000 */\r
5039 #define CAN_F3R2_FB13          CAN_F3R2_FB13_Msk                               /*!<Filter bit 13 */\r
5040 #define CAN_F3R2_FB14_Pos      (14U)\r
5041 #define CAN_F3R2_FB14_Msk      (0x1UL << CAN_F3R2_FB14_Pos)                    /*!< 0x00004000 */\r
5042 #define CAN_F3R2_FB14          CAN_F3R2_FB14_Msk                               /*!<Filter bit 14 */\r
5043 #define CAN_F3R2_FB15_Pos      (15U)\r
5044 #define CAN_F3R2_FB15_Msk      (0x1UL << CAN_F3R2_FB15_Pos)                    /*!< 0x00008000 */\r
5045 #define CAN_F3R2_FB15          CAN_F3R2_FB15_Msk                               /*!<Filter bit 15 */\r
5046 #define CAN_F3R2_FB16_Pos      (16U)\r
5047 #define CAN_F3R2_FB16_Msk      (0x1UL << CAN_F3R2_FB16_Pos)                    /*!< 0x00010000 */\r
5048 #define CAN_F3R2_FB16          CAN_F3R2_FB16_Msk                               /*!<Filter bit 16 */\r
5049 #define CAN_F3R2_FB17_Pos      (17U)\r
5050 #define CAN_F3R2_FB17_Msk      (0x1UL << CAN_F3R2_FB17_Pos)                    /*!< 0x00020000 */\r
5051 #define CAN_F3R2_FB17          CAN_F3R2_FB17_Msk                               /*!<Filter bit 17 */\r
5052 #define CAN_F3R2_FB18_Pos      (18U)\r
5053 #define CAN_F3R2_FB18_Msk      (0x1UL << CAN_F3R2_FB18_Pos)                    /*!< 0x00040000 */\r
5054 #define CAN_F3R2_FB18          CAN_F3R2_FB18_Msk                               /*!<Filter bit 18 */\r
5055 #define CAN_F3R2_FB19_Pos      (19U)\r
5056 #define CAN_F3R2_FB19_Msk      (0x1UL << CAN_F3R2_FB19_Pos)                    /*!< 0x00080000 */\r
5057 #define CAN_F3R2_FB19          CAN_F3R2_FB19_Msk                               /*!<Filter bit 19 */\r
5058 #define CAN_F3R2_FB20_Pos      (20U)\r
5059 #define CAN_F3R2_FB20_Msk      (0x1UL << CAN_F3R2_FB20_Pos)                    /*!< 0x00100000 */\r
5060 #define CAN_F3R2_FB20          CAN_F3R2_FB20_Msk                               /*!<Filter bit 20 */\r
5061 #define CAN_F3R2_FB21_Pos      (21U)\r
5062 #define CAN_F3R2_FB21_Msk      (0x1UL << CAN_F3R2_FB21_Pos)                    /*!< 0x00200000 */\r
5063 #define CAN_F3R2_FB21          CAN_F3R2_FB21_Msk                               /*!<Filter bit 21 */\r
5064 #define CAN_F3R2_FB22_Pos      (22U)\r
5065 #define CAN_F3R2_FB22_Msk      (0x1UL << CAN_F3R2_FB22_Pos)                    /*!< 0x00400000 */\r
5066 #define CAN_F3R2_FB22          CAN_F3R2_FB22_Msk                               /*!<Filter bit 22 */\r
5067 #define CAN_F3R2_FB23_Pos      (23U)\r
5068 #define CAN_F3R2_FB23_Msk      (0x1UL << CAN_F3R2_FB23_Pos)                    /*!< 0x00800000 */\r
5069 #define CAN_F3R2_FB23          CAN_F3R2_FB23_Msk                               /*!<Filter bit 23 */\r
5070 #define CAN_F3R2_FB24_Pos      (24U)\r
5071 #define CAN_F3R2_FB24_Msk      (0x1UL << CAN_F3R2_FB24_Pos)                    /*!< 0x01000000 */\r
5072 #define CAN_F3R2_FB24          CAN_F3R2_FB24_Msk                               /*!<Filter bit 24 */\r
5073 #define CAN_F3R2_FB25_Pos      (25U)\r
5074 #define CAN_F3R2_FB25_Msk      (0x1UL << CAN_F3R2_FB25_Pos)                    /*!< 0x02000000 */\r
5075 #define CAN_F3R2_FB25          CAN_F3R2_FB25_Msk                               /*!<Filter bit 25 */\r
5076 #define CAN_F3R2_FB26_Pos      (26U)\r
5077 #define CAN_F3R2_FB26_Msk      (0x1UL << CAN_F3R2_FB26_Pos)                    /*!< 0x04000000 */\r
5078 #define CAN_F3R2_FB26          CAN_F3R2_FB26_Msk                               /*!<Filter bit 26 */\r
5079 #define CAN_F3R2_FB27_Pos      (27U)\r
5080 #define CAN_F3R2_FB27_Msk      (0x1UL << CAN_F3R2_FB27_Pos)                    /*!< 0x08000000 */\r
5081 #define CAN_F3R2_FB27          CAN_F3R2_FB27_Msk                               /*!<Filter bit 27 */\r
5082 #define CAN_F3R2_FB28_Pos      (28U)\r
5083 #define CAN_F3R2_FB28_Msk      (0x1UL << CAN_F3R2_FB28_Pos)                    /*!< 0x10000000 */\r
5084 #define CAN_F3R2_FB28          CAN_F3R2_FB28_Msk                               /*!<Filter bit 28 */\r
5085 #define CAN_F3R2_FB29_Pos      (29U)\r
5086 #define CAN_F3R2_FB29_Msk      (0x1UL << CAN_F3R2_FB29_Pos)                    /*!< 0x20000000 */\r
5087 #define CAN_F3R2_FB29          CAN_F3R2_FB29_Msk                               /*!<Filter bit 29 */\r
5088 #define CAN_F3R2_FB30_Pos      (30U)\r
5089 #define CAN_F3R2_FB30_Msk      (0x1UL << CAN_F3R2_FB30_Pos)                    /*!< 0x40000000 */\r
5090 #define CAN_F3R2_FB30          CAN_F3R2_FB30_Msk                               /*!<Filter bit 30 */\r
5091 #define CAN_F3R2_FB31_Pos      (31U)\r
5092 #define CAN_F3R2_FB31_Msk      (0x1UL << CAN_F3R2_FB31_Pos)                    /*!< 0x80000000 */\r
5093 #define CAN_F3R2_FB31          CAN_F3R2_FB31_Msk                               /*!<Filter bit 31 */\r
5094 \r
5095 /*******************  Bit definition for CAN_F4R2 register  *******************/\r
5096 #define CAN_F4R2_FB0_Pos       (0U)\r
5097 #define CAN_F4R2_FB0_Msk       (0x1UL << CAN_F4R2_FB0_Pos)                     /*!< 0x00000001 */\r
5098 #define CAN_F4R2_FB0           CAN_F4R2_FB0_Msk                                /*!<Filter bit 0 */\r
5099 #define CAN_F4R2_FB1_Pos       (1U)\r
5100 #define CAN_F4R2_FB1_Msk       (0x1UL << CAN_F4R2_FB1_Pos)                     /*!< 0x00000002 */\r
5101 #define CAN_F4R2_FB1           CAN_F4R2_FB1_Msk                                /*!<Filter bit 1 */\r
5102 #define CAN_F4R2_FB2_Pos       (2U)\r
5103 #define CAN_F4R2_FB2_Msk       (0x1UL << CAN_F4R2_FB2_Pos)                     /*!< 0x00000004 */\r
5104 #define CAN_F4R2_FB2           CAN_F4R2_FB2_Msk                                /*!<Filter bit 2 */\r
5105 #define CAN_F4R2_FB3_Pos       (3U)\r
5106 #define CAN_F4R2_FB3_Msk       (0x1UL << CAN_F4R2_FB3_Pos)                     /*!< 0x00000008 */\r
5107 #define CAN_F4R2_FB3           CAN_F4R2_FB3_Msk                                /*!<Filter bit 3 */\r
5108 #define CAN_F4R2_FB4_Pos       (4U)\r
5109 #define CAN_F4R2_FB4_Msk       (0x1UL << CAN_F4R2_FB4_Pos)                     /*!< 0x00000010 */\r
5110 #define CAN_F4R2_FB4           CAN_F4R2_FB4_Msk                                /*!<Filter bit 4 */\r
5111 #define CAN_F4R2_FB5_Pos       (5U)\r
5112 #define CAN_F4R2_FB5_Msk       (0x1UL << CAN_F4R2_FB5_Pos)                     /*!< 0x00000020 */\r
5113 #define CAN_F4R2_FB5           CAN_F4R2_FB5_Msk                                /*!<Filter bit 5 */\r
5114 #define CAN_F4R2_FB6_Pos       (6U)\r
5115 #define CAN_F4R2_FB6_Msk       (0x1UL << CAN_F4R2_FB6_Pos)                     /*!< 0x00000040 */\r
5116 #define CAN_F4R2_FB6           CAN_F4R2_FB6_Msk                                /*!<Filter bit 6 */\r
5117 #define CAN_F4R2_FB7_Pos       (7U)\r
5118 #define CAN_F4R2_FB7_Msk       (0x1UL << CAN_F4R2_FB7_Pos)                     /*!< 0x00000080 */\r
5119 #define CAN_F4R2_FB7           CAN_F4R2_FB7_Msk                                /*!<Filter bit 7 */\r
5120 #define CAN_F4R2_FB8_Pos       (8U)\r
5121 #define CAN_F4R2_FB8_Msk       (0x1UL << CAN_F4R2_FB8_Pos)                     /*!< 0x00000100 */\r
5122 #define CAN_F4R2_FB8           CAN_F4R2_FB8_Msk                                /*!<Filter bit 8 */\r
5123 #define CAN_F4R2_FB9_Pos       (9U)\r
5124 #define CAN_F4R2_FB9_Msk       (0x1UL << CAN_F4R2_FB9_Pos)                     /*!< 0x00000200 */\r
5125 #define CAN_F4R2_FB9           CAN_F4R2_FB9_Msk                                /*!<Filter bit 9 */\r
5126 #define CAN_F4R2_FB10_Pos      (10U)\r
5127 #define CAN_F4R2_FB10_Msk      (0x1UL << CAN_F4R2_FB10_Pos)                    /*!< 0x00000400 */\r
5128 #define CAN_F4R2_FB10          CAN_F4R2_FB10_Msk                               /*!<Filter bit 10 */\r
5129 #define CAN_F4R2_FB11_Pos      (11U)\r
5130 #define CAN_F4R2_FB11_Msk      (0x1UL << CAN_F4R2_FB11_Pos)                    /*!< 0x00000800 */\r
5131 #define CAN_F4R2_FB11          CAN_F4R2_FB11_Msk                               /*!<Filter bit 11 */\r
5132 #define CAN_F4R2_FB12_Pos      (12U)\r
5133 #define CAN_F4R2_FB12_Msk      (0x1UL << CAN_F4R2_FB12_Pos)                    /*!< 0x00001000 */\r
5134 #define CAN_F4R2_FB12          CAN_F4R2_FB12_Msk                               /*!<Filter bit 12 */\r
5135 #define CAN_F4R2_FB13_Pos      (13U)\r
5136 #define CAN_F4R2_FB13_Msk      (0x1UL << CAN_F4R2_FB13_Pos)                    /*!< 0x00002000 */\r
5137 #define CAN_F4R2_FB13          CAN_F4R2_FB13_Msk                               /*!<Filter bit 13 */\r
5138 #define CAN_F4R2_FB14_Pos      (14U)\r
5139 #define CAN_F4R2_FB14_Msk      (0x1UL << CAN_F4R2_FB14_Pos)                    /*!< 0x00004000 */\r
5140 #define CAN_F4R2_FB14          CAN_F4R2_FB14_Msk                               /*!<Filter bit 14 */\r
5141 #define CAN_F4R2_FB15_Pos      (15U)\r
5142 #define CAN_F4R2_FB15_Msk      (0x1UL << CAN_F4R2_FB15_Pos)                    /*!< 0x00008000 */\r
5143 #define CAN_F4R2_FB15          CAN_F4R2_FB15_Msk                               /*!<Filter bit 15 */\r
5144 #define CAN_F4R2_FB16_Pos      (16U)\r
5145 #define CAN_F4R2_FB16_Msk      (0x1UL << CAN_F4R2_FB16_Pos)                    /*!< 0x00010000 */\r
5146 #define CAN_F4R2_FB16          CAN_F4R2_FB16_Msk                               /*!<Filter bit 16 */\r
5147 #define CAN_F4R2_FB17_Pos      (17U)\r
5148 #define CAN_F4R2_FB17_Msk      (0x1UL << CAN_F4R2_FB17_Pos)                    /*!< 0x00020000 */\r
5149 #define CAN_F4R2_FB17          CAN_F4R2_FB17_Msk                               /*!<Filter bit 17 */\r
5150 #define CAN_F4R2_FB18_Pos      (18U)\r
5151 #define CAN_F4R2_FB18_Msk      (0x1UL << CAN_F4R2_FB18_Pos)                    /*!< 0x00040000 */\r
5152 #define CAN_F4R2_FB18          CAN_F4R2_FB18_Msk                               /*!<Filter bit 18 */\r
5153 #define CAN_F4R2_FB19_Pos      (19U)\r
5154 #define CAN_F4R2_FB19_Msk      (0x1UL << CAN_F4R2_FB19_Pos)                    /*!< 0x00080000 */\r
5155 #define CAN_F4R2_FB19          CAN_F4R2_FB19_Msk                               /*!<Filter bit 19 */\r
5156 #define CAN_F4R2_FB20_Pos      (20U)\r
5157 #define CAN_F4R2_FB20_Msk      (0x1UL << CAN_F4R2_FB20_Pos)                    /*!< 0x00100000 */\r
5158 #define CAN_F4R2_FB20          CAN_F4R2_FB20_Msk                               /*!<Filter bit 20 */\r
5159 #define CAN_F4R2_FB21_Pos      (21U)\r
5160 #define CAN_F4R2_FB21_Msk      (0x1UL << CAN_F4R2_FB21_Pos)                    /*!< 0x00200000 */\r
5161 #define CAN_F4R2_FB21          CAN_F4R2_FB21_Msk                               /*!<Filter bit 21 */\r
5162 #define CAN_F4R2_FB22_Pos      (22U)\r
5163 #define CAN_F4R2_FB22_Msk      (0x1UL << CAN_F4R2_FB22_Pos)                    /*!< 0x00400000 */\r
5164 #define CAN_F4R2_FB22          CAN_F4R2_FB22_Msk                               /*!<Filter bit 22 */\r
5165 #define CAN_F4R2_FB23_Pos      (23U)\r
5166 #define CAN_F4R2_FB23_Msk      (0x1UL << CAN_F4R2_FB23_Pos)                    /*!< 0x00800000 */\r
5167 #define CAN_F4R2_FB23          CAN_F4R2_FB23_Msk                               /*!<Filter bit 23 */\r
5168 #define CAN_F4R2_FB24_Pos      (24U)\r
5169 #define CAN_F4R2_FB24_Msk      (0x1UL << CAN_F4R2_FB24_Pos)                    /*!< 0x01000000 */\r
5170 #define CAN_F4R2_FB24          CAN_F4R2_FB24_Msk                               /*!<Filter bit 24 */\r
5171 #define CAN_F4R2_FB25_Pos      (25U)\r
5172 #define CAN_F4R2_FB25_Msk      (0x1UL << CAN_F4R2_FB25_Pos)                    /*!< 0x02000000 */\r
5173 #define CAN_F4R2_FB25          CAN_F4R2_FB25_Msk                               /*!<Filter bit 25 */\r
5174 #define CAN_F4R2_FB26_Pos      (26U)\r
5175 #define CAN_F4R2_FB26_Msk      (0x1UL << CAN_F4R2_FB26_Pos)                    /*!< 0x04000000 */\r
5176 #define CAN_F4R2_FB26          CAN_F4R2_FB26_Msk                               /*!<Filter bit 26 */\r
5177 #define CAN_F4R2_FB27_Pos      (27U)\r
5178 #define CAN_F4R2_FB27_Msk      (0x1UL << CAN_F4R2_FB27_Pos)                    /*!< 0x08000000 */\r
5179 #define CAN_F4R2_FB27          CAN_F4R2_FB27_Msk                               /*!<Filter bit 27 */\r
5180 #define CAN_F4R2_FB28_Pos      (28U)\r
5181 #define CAN_F4R2_FB28_Msk      (0x1UL << CAN_F4R2_FB28_Pos)                    /*!< 0x10000000 */\r
5182 #define CAN_F4R2_FB28          CAN_F4R2_FB28_Msk                               /*!<Filter bit 28 */\r
5183 #define CAN_F4R2_FB29_Pos      (29U)\r
5184 #define CAN_F4R2_FB29_Msk      (0x1UL << CAN_F4R2_FB29_Pos)                    /*!< 0x20000000 */\r
5185 #define CAN_F4R2_FB29          CAN_F4R2_FB29_Msk                               /*!<Filter bit 29 */\r
5186 #define CAN_F4R2_FB30_Pos      (30U)\r
5187 #define CAN_F4R2_FB30_Msk      (0x1UL << CAN_F4R2_FB30_Pos)                    /*!< 0x40000000 */\r
5188 #define CAN_F4R2_FB30          CAN_F4R2_FB30_Msk                               /*!<Filter bit 30 */\r
5189 #define CAN_F4R2_FB31_Pos      (31U)\r
5190 #define CAN_F4R2_FB31_Msk      (0x1UL << CAN_F4R2_FB31_Pos)                    /*!< 0x80000000 */\r
5191 #define CAN_F4R2_FB31          CAN_F4R2_FB31_Msk                               /*!<Filter bit 31 */\r
5192 \r
5193 /*******************  Bit definition for CAN_F5R2 register  *******************/\r
5194 #define CAN_F5R2_FB0_Pos       (0U)\r
5195 #define CAN_F5R2_FB0_Msk       (0x1UL << CAN_F5R2_FB0_Pos)                     /*!< 0x00000001 */\r
5196 #define CAN_F5R2_FB0           CAN_F5R2_FB0_Msk                                /*!<Filter bit 0 */\r
5197 #define CAN_F5R2_FB1_Pos       (1U)\r
5198 #define CAN_F5R2_FB1_Msk       (0x1UL << CAN_F5R2_FB1_Pos)                     /*!< 0x00000002 */\r
5199 #define CAN_F5R2_FB1           CAN_F5R2_FB1_Msk                                /*!<Filter bit 1 */\r
5200 #define CAN_F5R2_FB2_Pos       (2U)\r
5201 #define CAN_F5R2_FB2_Msk       (0x1UL << CAN_F5R2_FB2_Pos)                     /*!< 0x00000004 */\r
5202 #define CAN_F5R2_FB2           CAN_F5R2_FB2_Msk                                /*!<Filter bit 2 */\r
5203 #define CAN_F5R2_FB3_Pos       (3U)\r
5204 #define CAN_F5R2_FB3_Msk       (0x1UL << CAN_F5R2_FB3_Pos)                     /*!< 0x00000008 */\r
5205 #define CAN_F5R2_FB3           CAN_F5R2_FB3_Msk                                /*!<Filter bit 3 */\r
5206 #define CAN_F5R2_FB4_Pos       (4U)\r
5207 #define CAN_F5R2_FB4_Msk       (0x1UL << CAN_F5R2_FB4_Pos)                     /*!< 0x00000010 */\r
5208 #define CAN_F5R2_FB4           CAN_F5R2_FB4_Msk                                /*!<Filter bit 4 */\r
5209 #define CAN_F5R2_FB5_Pos       (5U)\r
5210 #define CAN_F5R2_FB5_Msk       (0x1UL << CAN_F5R2_FB5_Pos)                     /*!< 0x00000020 */\r
5211 #define CAN_F5R2_FB5           CAN_F5R2_FB5_Msk                                /*!<Filter bit 5 */\r
5212 #define CAN_F5R2_FB6_Pos       (6U)\r
5213 #define CAN_F5R2_FB6_Msk       (0x1UL << CAN_F5R2_FB6_Pos)                     /*!< 0x00000040 */\r
5214 #define CAN_F5R2_FB6           CAN_F5R2_FB6_Msk                                /*!<Filter bit 6 */\r
5215 #define CAN_F5R2_FB7_Pos       (7U)\r
5216 #define CAN_F5R2_FB7_Msk       (0x1UL << CAN_F5R2_FB7_Pos)                     /*!< 0x00000080 */\r
5217 #define CAN_F5R2_FB7           CAN_F5R2_FB7_Msk                                /*!<Filter bit 7 */\r
5218 #define CAN_F5R2_FB8_Pos       (8U)\r
5219 #define CAN_F5R2_FB8_Msk       (0x1UL << CAN_F5R2_FB8_Pos)                     /*!< 0x00000100 */\r
5220 #define CAN_F5R2_FB8           CAN_F5R2_FB8_Msk                                /*!<Filter bit 8 */\r
5221 #define CAN_F5R2_FB9_Pos       (9U)\r
5222 #define CAN_F5R2_FB9_Msk       (0x1UL << CAN_F5R2_FB9_Pos)                     /*!< 0x00000200 */\r
5223 #define CAN_F5R2_FB9           CAN_F5R2_FB9_Msk                                /*!<Filter bit 9 */\r
5224 #define CAN_F5R2_FB10_Pos      (10U)\r
5225 #define CAN_F5R2_FB10_Msk      (0x1UL << CAN_F5R2_FB10_Pos)                    /*!< 0x00000400 */\r
5226 #define CAN_F5R2_FB10          CAN_F5R2_FB10_Msk                               /*!<Filter bit 10 */\r
5227 #define CAN_F5R2_FB11_Pos      (11U)\r
5228 #define CAN_F5R2_FB11_Msk      (0x1UL << CAN_F5R2_FB11_Pos)                    /*!< 0x00000800 */\r
5229 #define CAN_F5R2_FB11          CAN_F5R2_FB11_Msk                               /*!<Filter bit 11 */\r
5230 #define CAN_F5R2_FB12_Pos      (12U)\r
5231 #define CAN_F5R2_FB12_Msk      (0x1UL << CAN_F5R2_FB12_Pos)                    /*!< 0x00001000 */\r
5232 #define CAN_F5R2_FB12          CAN_F5R2_FB12_Msk                               /*!<Filter bit 12 */\r
5233 #define CAN_F5R2_FB13_Pos      (13U)\r
5234 #define CAN_F5R2_FB13_Msk      (0x1UL << CAN_F5R2_FB13_Pos)                    /*!< 0x00002000 */\r
5235 #define CAN_F5R2_FB13          CAN_F5R2_FB13_Msk                               /*!<Filter bit 13 */\r
5236 #define CAN_F5R2_FB14_Pos      (14U)\r
5237 #define CAN_F5R2_FB14_Msk      (0x1UL << CAN_F5R2_FB14_Pos)                    /*!< 0x00004000 */\r
5238 #define CAN_F5R2_FB14          CAN_F5R2_FB14_Msk                               /*!<Filter bit 14 */\r
5239 #define CAN_F5R2_FB15_Pos      (15U)\r
5240 #define CAN_F5R2_FB15_Msk      (0x1UL << CAN_F5R2_FB15_Pos)                    /*!< 0x00008000 */\r
5241 #define CAN_F5R2_FB15          CAN_F5R2_FB15_Msk                               /*!<Filter bit 15 */\r
5242 #define CAN_F5R2_FB16_Pos      (16U)\r
5243 #define CAN_F5R2_FB16_Msk      (0x1UL << CAN_F5R2_FB16_Pos)                    /*!< 0x00010000 */\r
5244 #define CAN_F5R2_FB16          CAN_F5R2_FB16_Msk                               /*!<Filter bit 16 */\r
5245 #define CAN_F5R2_FB17_Pos      (17U)\r
5246 #define CAN_F5R2_FB17_Msk      (0x1UL << CAN_F5R2_FB17_Pos)                    /*!< 0x00020000 */\r
5247 #define CAN_F5R2_FB17          CAN_F5R2_FB17_Msk                               /*!<Filter bit 17 */\r
5248 #define CAN_F5R2_FB18_Pos      (18U)\r
5249 #define CAN_F5R2_FB18_Msk      (0x1UL << CAN_F5R2_FB18_Pos)                    /*!< 0x00040000 */\r
5250 #define CAN_F5R2_FB18          CAN_F5R2_FB18_Msk                               /*!<Filter bit 18 */\r
5251 #define CAN_F5R2_FB19_Pos      (19U)\r
5252 #define CAN_F5R2_FB19_Msk      (0x1UL << CAN_F5R2_FB19_Pos)                    /*!< 0x00080000 */\r
5253 #define CAN_F5R2_FB19          CAN_F5R2_FB19_Msk                               /*!<Filter bit 19 */\r
5254 #define CAN_F5R2_FB20_Pos      (20U)\r
5255 #define CAN_F5R2_FB20_Msk      (0x1UL << CAN_F5R2_FB20_Pos)                    /*!< 0x00100000 */\r
5256 #define CAN_F5R2_FB20          CAN_F5R2_FB20_Msk                               /*!<Filter bit 20 */\r
5257 #define CAN_F5R2_FB21_Pos      (21U)\r
5258 #define CAN_F5R2_FB21_Msk      (0x1UL << CAN_F5R2_FB21_Pos)                    /*!< 0x00200000 */\r
5259 #define CAN_F5R2_FB21          CAN_F5R2_FB21_Msk                               /*!<Filter bit 21 */\r
5260 #define CAN_F5R2_FB22_Pos      (22U)\r
5261 #define CAN_F5R2_FB22_Msk      (0x1UL << CAN_F5R2_FB22_Pos)                    /*!< 0x00400000 */\r
5262 #define CAN_F5R2_FB22          CAN_F5R2_FB22_Msk                               /*!<Filter bit 22 */\r
5263 #define CAN_F5R2_FB23_Pos      (23U)\r
5264 #define CAN_F5R2_FB23_Msk      (0x1UL << CAN_F5R2_FB23_Pos)                    /*!< 0x00800000 */\r
5265 #define CAN_F5R2_FB23          CAN_F5R2_FB23_Msk                               /*!<Filter bit 23 */\r
5266 #define CAN_F5R2_FB24_Pos      (24U)\r
5267 #define CAN_F5R2_FB24_Msk      (0x1UL << CAN_F5R2_FB24_Pos)                    /*!< 0x01000000 */\r
5268 #define CAN_F5R2_FB24          CAN_F5R2_FB24_Msk                               /*!<Filter bit 24 */\r
5269 #define CAN_F5R2_FB25_Pos      (25U)\r
5270 #define CAN_F5R2_FB25_Msk      (0x1UL << CAN_F5R2_FB25_Pos)                    /*!< 0x02000000 */\r
5271 #define CAN_F5R2_FB25          CAN_F5R2_FB25_Msk                               /*!<Filter bit 25 */\r
5272 #define CAN_F5R2_FB26_Pos      (26U)\r
5273 #define CAN_F5R2_FB26_Msk      (0x1UL << CAN_F5R2_FB26_Pos)                    /*!< 0x04000000 */\r
5274 #define CAN_F5R2_FB26          CAN_F5R2_FB26_Msk                               /*!<Filter bit 26 */\r
5275 #define CAN_F5R2_FB27_Pos      (27U)\r
5276 #define CAN_F5R2_FB27_Msk      (0x1UL << CAN_F5R2_FB27_Pos)                    /*!< 0x08000000 */\r
5277 #define CAN_F5R2_FB27          CAN_F5R2_FB27_Msk                               /*!<Filter bit 27 */\r
5278 #define CAN_F5R2_FB28_Pos      (28U)\r
5279 #define CAN_F5R2_FB28_Msk      (0x1UL << CAN_F5R2_FB28_Pos)                    /*!< 0x10000000 */\r
5280 #define CAN_F5R2_FB28          CAN_F5R2_FB28_Msk                               /*!<Filter bit 28 */\r
5281 #define CAN_F5R2_FB29_Pos      (29U)\r
5282 #define CAN_F5R2_FB29_Msk      (0x1UL << CAN_F5R2_FB29_Pos)                    /*!< 0x20000000 */\r
5283 #define CAN_F5R2_FB29          CAN_F5R2_FB29_Msk                               /*!<Filter bit 29 */\r
5284 #define CAN_F5R2_FB30_Pos      (30U)\r
5285 #define CAN_F5R2_FB30_Msk      (0x1UL << CAN_F5R2_FB30_Pos)                    /*!< 0x40000000 */\r
5286 #define CAN_F5R2_FB30          CAN_F5R2_FB30_Msk                               /*!<Filter bit 30 */\r
5287 #define CAN_F5R2_FB31_Pos      (31U)\r
5288 #define CAN_F5R2_FB31_Msk      (0x1UL << CAN_F5R2_FB31_Pos)                    /*!< 0x80000000 */\r
5289 #define CAN_F5R2_FB31          CAN_F5R2_FB31_Msk                               /*!<Filter bit 31 */\r
5290 \r
5291 /*******************  Bit definition for CAN_F6R2 register  *******************/\r
5292 #define CAN_F6R2_FB0_Pos       (0U)\r
5293 #define CAN_F6R2_FB0_Msk       (0x1UL << CAN_F6R2_FB0_Pos)                     /*!< 0x00000001 */\r
5294 #define CAN_F6R2_FB0           CAN_F6R2_FB0_Msk                                /*!<Filter bit 0 */\r
5295 #define CAN_F6R2_FB1_Pos       (1U)\r
5296 #define CAN_F6R2_FB1_Msk       (0x1UL << CAN_F6R2_FB1_Pos)                     /*!< 0x00000002 */\r
5297 #define CAN_F6R2_FB1           CAN_F6R2_FB1_Msk                                /*!<Filter bit 1 */\r
5298 #define CAN_F6R2_FB2_Pos       (2U)\r
5299 #define CAN_F6R2_FB2_Msk       (0x1UL << CAN_F6R2_FB2_Pos)                     /*!< 0x00000004 */\r
5300 #define CAN_F6R2_FB2           CAN_F6R2_FB2_Msk                                /*!<Filter bit 2 */\r
5301 #define CAN_F6R2_FB3_Pos       (3U)\r
5302 #define CAN_F6R2_FB3_Msk       (0x1UL << CAN_F6R2_FB3_Pos)                     /*!< 0x00000008 */\r
5303 #define CAN_F6R2_FB3           CAN_F6R2_FB3_Msk                                /*!<Filter bit 3 */\r
5304 #define CAN_F6R2_FB4_Pos       (4U)\r
5305 #define CAN_F6R2_FB4_Msk       (0x1UL << CAN_F6R2_FB4_Pos)                     /*!< 0x00000010 */\r
5306 #define CAN_F6R2_FB4           CAN_F6R2_FB4_Msk                                /*!<Filter bit 4 */\r
5307 #define CAN_F6R2_FB5_Pos       (5U)\r
5308 #define CAN_F6R2_FB5_Msk       (0x1UL << CAN_F6R2_FB5_Pos)                     /*!< 0x00000020 */\r
5309 #define CAN_F6R2_FB5           CAN_F6R2_FB5_Msk                                /*!<Filter bit 5 */\r
5310 #define CAN_F6R2_FB6_Pos       (6U)\r
5311 #define CAN_F6R2_FB6_Msk       (0x1UL << CAN_F6R2_FB6_Pos)                     /*!< 0x00000040 */\r
5312 #define CAN_F6R2_FB6           CAN_F6R2_FB6_Msk                                /*!<Filter bit 6 */\r
5313 #define CAN_F6R2_FB7_Pos       (7U)\r
5314 #define CAN_F6R2_FB7_Msk       (0x1UL << CAN_F6R2_FB7_Pos)                     /*!< 0x00000080 */\r
5315 #define CAN_F6R2_FB7           CAN_F6R2_FB7_Msk                                /*!<Filter bit 7 */\r
5316 #define CAN_F6R2_FB8_Pos       (8U)\r
5317 #define CAN_F6R2_FB8_Msk       (0x1UL << CAN_F6R2_FB8_Pos)                     /*!< 0x00000100 */\r
5318 #define CAN_F6R2_FB8           CAN_F6R2_FB8_Msk                                /*!<Filter bit 8 */\r
5319 #define CAN_F6R2_FB9_Pos       (9U)\r
5320 #define CAN_F6R2_FB9_Msk       (0x1UL << CAN_F6R2_FB9_Pos)                     /*!< 0x00000200 */\r
5321 #define CAN_F6R2_FB9           CAN_F6R2_FB9_Msk                                /*!<Filter bit 9 */\r
5322 #define CAN_F6R2_FB10_Pos      (10U)\r
5323 #define CAN_F6R2_FB10_Msk      (0x1UL << CAN_F6R2_FB10_Pos)                    /*!< 0x00000400 */\r
5324 #define CAN_F6R2_FB10          CAN_F6R2_FB10_Msk                               /*!<Filter bit 10 */\r
5325 #define CAN_F6R2_FB11_Pos      (11U)\r
5326 #define CAN_F6R2_FB11_Msk      (0x1UL << CAN_F6R2_FB11_Pos)                    /*!< 0x00000800 */\r
5327 #define CAN_F6R2_FB11          CAN_F6R2_FB11_Msk                               /*!<Filter bit 11 */\r
5328 #define CAN_F6R2_FB12_Pos      (12U)\r
5329 #define CAN_F6R2_FB12_Msk      (0x1UL << CAN_F6R2_FB12_Pos)                    /*!< 0x00001000 */\r
5330 #define CAN_F6R2_FB12          CAN_F6R2_FB12_Msk                               /*!<Filter bit 12 */\r
5331 #define CAN_F6R2_FB13_Pos      (13U)\r
5332 #define CAN_F6R2_FB13_Msk      (0x1UL << CAN_F6R2_FB13_Pos)                    /*!< 0x00002000 */\r
5333 #define CAN_F6R2_FB13          CAN_F6R2_FB13_Msk                               /*!<Filter bit 13 */\r
5334 #define CAN_F6R2_FB14_Pos      (14U)\r
5335 #define CAN_F6R2_FB14_Msk      (0x1UL << CAN_F6R2_FB14_Pos)                    /*!< 0x00004000 */\r
5336 #define CAN_F6R2_FB14          CAN_F6R2_FB14_Msk                               /*!<Filter bit 14 */\r
5337 #define CAN_F6R2_FB15_Pos      (15U)\r
5338 #define CAN_F6R2_FB15_Msk      (0x1UL << CAN_F6R2_FB15_Pos)                    /*!< 0x00008000 */\r
5339 #define CAN_F6R2_FB15          CAN_F6R2_FB15_Msk                               /*!<Filter bit 15 */\r
5340 #define CAN_F6R2_FB16_Pos      (16U)\r
5341 #define CAN_F6R2_FB16_Msk      (0x1UL << CAN_F6R2_FB16_Pos)                    /*!< 0x00010000 */\r
5342 #define CAN_F6R2_FB16          CAN_F6R2_FB16_Msk                               /*!<Filter bit 16 */\r
5343 #define CAN_F6R2_FB17_Pos      (17U)\r
5344 #define CAN_F6R2_FB17_Msk      (0x1UL << CAN_F6R2_FB17_Pos)                    /*!< 0x00020000 */\r
5345 #define CAN_F6R2_FB17          CAN_F6R2_FB17_Msk                               /*!<Filter bit 17 */\r
5346 #define CAN_F6R2_FB18_Pos      (18U)\r
5347 #define CAN_F6R2_FB18_Msk      (0x1UL << CAN_F6R2_FB18_Pos)                    /*!< 0x00040000 */\r
5348 #define CAN_F6R2_FB18          CAN_F6R2_FB18_Msk                               /*!<Filter bit 18 */\r
5349 #define CAN_F6R2_FB19_Pos      (19U)\r
5350 #define CAN_F6R2_FB19_Msk      (0x1UL << CAN_F6R2_FB19_Pos)                    /*!< 0x00080000 */\r
5351 #define CAN_F6R2_FB19          CAN_F6R2_FB19_Msk                               /*!<Filter bit 19 */\r
5352 #define CAN_F6R2_FB20_Pos      (20U)\r
5353 #define CAN_F6R2_FB20_Msk      (0x1UL << CAN_F6R2_FB20_Pos)                    /*!< 0x00100000 */\r
5354 #define CAN_F6R2_FB20          CAN_F6R2_FB20_Msk                               /*!<Filter bit 20 */\r
5355 #define CAN_F6R2_FB21_Pos      (21U)\r
5356 #define CAN_F6R2_FB21_Msk      (0x1UL << CAN_F6R2_FB21_Pos)                    /*!< 0x00200000 */\r
5357 #define CAN_F6R2_FB21          CAN_F6R2_FB21_Msk                               /*!<Filter bit 21 */\r
5358 #define CAN_F6R2_FB22_Pos      (22U)\r
5359 #define CAN_F6R2_FB22_Msk      (0x1UL << CAN_F6R2_FB22_Pos)                    /*!< 0x00400000 */\r
5360 #define CAN_F6R2_FB22          CAN_F6R2_FB22_Msk                               /*!<Filter bit 22 */\r
5361 #define CAN_F6R2_FB23_Pos      (23U)\r
5362 #define CAN_F6R2_FB23_Msk      (0x1UL << CAN_F6R2_FB23_Pos)                    /*!< 0x00800000 */\r
5363 #define CAN_F6R2_FB23          CAN_F6R2_FB23_Msk                               /*!<Filter bit 23 */\r
5364 #define CAN_F6R2_FB24_Pos      (24U)\r
5365 #define CAN_F6R2_FB24_Msk      (0x1UL << CAN_F6R2_FB24_Pos)                    /*!< 0x01000000 */\r
5366 #define CAN_F6R2_FB24          CAN_F6R2_FB24_Msk                               /*!<Filter bit 24 */\r
5367 #define CAN_F6R2_FB25_Pos      (25U)\r
5368 #define CAN_F6R2_FB25_Msk      (0x1UL << CAN_F6R2_FB25_Pos)                    /*!< 0x02000000 */\r
5369 #define CAN_F6R2_FB25          CAN_F6R2_FB25_Msk                               /*!<Filter bit 25 */\r
5370 #define CAN_F6R2_FB26_Pos      (26U)\r
5371 #define CAN_F6R2_FB26_Msk      (0x1UL << CAN_F6R2_FB26_Pos)                    /*!< 0x04000000 */\r
5372 #define CAN_F6R2_FB26          CAN_F6R2_FB26_Msk                               /*!<Filter bit 26 */\r
5373 #define CAN_F6R2_FB27_Pos      (27U)\r
5374 #define CAN_F6R2_FB27_Msk      (0x1UL << CAN_F6R2_FB27_Pos)                    /*!< 0x08000000 */\r
5375 #define CAN_F6R2_FB27          CAN_F6R2_FB27_Msk                               /*!<Filter bit 27 */\r
5376 #define CAN_F6R2_FB28_Pos      (28U)\r
5377 #define CAN_F6R2_FB28_Msk      (0x1UL << CAN_F6R2_FB28_Pos)                    /*!< 0x10000000 */\r
5378 #define CAN_F6R2_FB28          CAN_F6R2_FB28_Msk                               /*!<Filter bit 28 */\r
5379 #define CAN_F6R2_FB29_Pos      (29U)\r
5380 #define CAN_F6R2_FB29_Msk      (0x1UL << CAN_F6R2_FB29_Pos)                    /*!< 0x20000000 */\r
5381 #define CAN_F6R2_FB29          CAN_F6R2_FB29_Msk                               /*!<Filter bit 29 */\r
5382 #define CAN_F6R2_FB30_Pos      (30U)\r
5383 #define CAN_F6R2_FB30_Msk      (0x1UL << CAN_F6R2_FB30_Pos)                    /*!< 0x40000000 */\r
5384 #define CAN_F6R2_FB30          CAN_F6R2_FB30_Msk                               /*!<Filter bit 30 */\r
5385 #define CAN_F6R2_FB31_Pos      (31U)\r
5386 #define CAN_F6R2_FB31_Msk      (0x1UL << CAN_F6R2_FB31_Pos)                    /*!< 0x80000000 */\r
5387 #define CAN_F6R2_FB31          CAN_F6R2_FB31_Msk                               /*!<Filter bit 31 */\r
5388 \r
5389 /*******************  Bit definition for CAN_F7R2 register  *******************/\r
5390 #define CAN_F7R2_FB0_Pos       (0U)\r
5391 #define CAN_F7R2_FB0_Msk       (0x1UL << CAN_F7R2_FB0_Pos)                     /*!< 0x00000001 */\r
5392 #define CAN_F7R2_FB0           CAN_F7R2_FB0_Msk                                /*!<Filter bit 0 */\r
5393 #define CAN_F7R2_FB1_Pos       (1U)\r
5394 #define CAN_F7R2_FB1_Msk       (0x1UL << CAN_F7R2_FB1_Pos)                     /*!< 0x00000002 */\r
5395 #define CAN_F7R2_FB1           CAN_F7R2_FB1_Msk                                /*!<Filter bit 1 */\r
5396 #define CAN_F7R2_FB2_Pos       (2U)\r
5397 #define CAN_F7R2_FB2_Msk       (0x1UL << CAN_F7R2_FB2_Pos)                     /*!< 0x00000004 */\r
5398 #define CAN_F7R2_FB2           CAN_F7R2_FB2_Msk                                /*!<Filter bit 2 */\r
5399 #define CAN_F7R2_FB3_Pos       (3U)\r
5400 #define CAN_F7R2_FB3_Msk       (0x1UL << CAN_F7R2_FB3_Pos)                     /*!< 0x00000008 */\r
5401 #define CAN_F7R2_FB3           CAN_F7R2_FB3_Msk                                /*!<Filter bit 3 */\r
5402 #define CAN_F7R2_FB4_Pos       (4U)\r
5403 #define CAN_F7R2_FB4_Msk       (0x1UL << CAN_F7R2_FB4_Pos)                     /*!< 0x00000010 */\r
5404 #define CAN_F7R2_FB4           CAN_F7R2_FB4_Msk                                /*!<Filter bit 4 */\r
5405 #define CAN_F7R2_FB5_Pos       (5U)\r
5406 #define CAN_F7R2_FB5_Msk       (0x1UL << CAN_F7R2_FB5_Pos)                     /*!< 0x00000020 */\r
5407 #define CAN_F7R2_FB5           CAN_F7R2_FB5_Msk                                /*!<Filter bit 5 */\r
5408 #define CAN_F7R2_FB6_Pos       (6U)\r
5409 #define CAN_F7R2_FB6_Msk       (0x1UL << CAN_F7R2_FB6_Pos)                     /*!< 0x00000040 */\r
5410 #define CAN_F7R2_FB6           CAN_F7R2_FB6_Msk                                /*!<Filter bit 6 */\r
5411 #define CAN_F7R2_FB7_Pos       (7U)\r
5412 #define CAN_F7R2_FB7_Msk       (0x1UL << CAN_F7R2_FB7_Pos)                     /*!< 0x00000080 */\r
5413 #define CAN_F7R2_FB7           CAN_F7R2_FB7_Msk                                /*!<Filter bit 7 */\r
5414 #define CAN_F7R2_FB8_Pos       (8U)\r
5415 #define CAN_F7R2_FB8_Msk       (0x1UL << CAN_F7R2_FB8_Pos)                     /*!< 0x00000100 */\r
5416 #define CAN_F7R2_FB8           CAN_F7R2_FB8_Msk                                /*!<Filter bit 8 */\r
5417 #define CAN_F7R2_FB9_Pos       (9U)\r
5418 #define CAN_F7R2_FB9_Msk       (0x1UL << CAN_F7R2_FB9_Pos)                     /*!< 0x00000200 */\r
5419 #define CAN_F7R2_FB9           CAN_F7R2_FB9_Msk                                /*!<Filter bit 9 */\r
5420 #define CAN_F7R2_FB10_Pos      (10U)\r
5421 #define CAN_F7R2_FB10_Msk      (0x1UL << CAN_F7R2_FB10_Pos)                    /*!< 0x00000400 */\r
5422 #define CAN_F7R2_FB10          CAN_F7R2_FB10_Msk                               /*!<Filter bit 10 */\r
5423 #define CAN_F7R2_FB11_Pos      (11U)\r
5424 #define CAN_F7R2_FB11_Msk      (0x1UL << CAN_F7R2_FB11_Pos)                    /*!< 0x00000800 */\r
5425 #define CAN_F7R2_FB11          CAN_F7R2_FB11_Msk                               /*!<Filter bit 11 */\r
5426 #define CAN_F7R2_FB12_Pos      (12U)\r
5427 #define CAN_F7R2_FB12_Msk      (0x1UL << CAN_F7R2_FB12_Pos)                    /*!< 0x00001000 */\r
5428 #define CAN_F7R2_FB12          CAN_F7R2_FB12_Msk                               /*!<Filter bit 12 */\r
5429 #define CAN_F7R2_FB13_Pos      (13U)\r
5430 #define CAN_F7R2_FB13_Msk      (0x1UL << CAN_F7R2_FB13_Pos)                    /*!< 0x00002000 */\r
5431 #define CAN_F7R2_FB13          CAN_F7R2_FB13_Msk                               /*!<Filter bit 13 */\r
5432 #define CAN_F7R2_FB14_Pos      (14U)\r
5433 #define CAN_F7R2_FB14_Msk      (0x1UL << CAN_F7R2_FB14_Pos)                    /*!< 0x00004000 */\r
5434 #define CAN_F7R2_FB14          CAN_F7R2_FB14_Msk                               /*!<Filter bit 14 */\r
5435 #define CAN_F7R2_FB15_Pos      (15U)\r
5436 #define CAN_F7R2_FB15_Msk      (0x1UL << CAN_F7R2_FB15_Pos)                    /*!< 0x00008000 */\r
5437 #define CAN_F7R2_FB15          CAN_F7R2_FB15_Msk                               /*!<Filter bit 15 */\r
5438 #define CAN_F7R2_FB16_Pos      (16U)\r
5439 #define CAN_F7R2_FB16_Msk      (0x1UL << CAN_F7R2_FB16_Pos)                    /*!< 0x00010000 */\r
5440 #define CAN_F7R2_FB16          CAN_F7R2_FB16_Msk                               /*!<Filter bit 16 */\r
5441 #define CAN_F7R2_FB17_Pos      (17U)\r
5442 #define CAN_F7R2_FB17_Msk      (0x1UL << CAN_F7R2_FB17_Pos)                    /*!< 0x00020000 */\r
5443 #define CAN_F7R2_FB17          CAN_F7R2_FB17_Msk                               /*!<Filter bit 17 */\r
5444 #define CAN_F7R2_FB18_Pos      (18U)\r
5445 #define CAN_F7R2_FB18_Msk      (0x1UL << CAN_F7R2_FB18_Pos)                    /*!< 0x00040000 */\r
5446 #define CAN_F7R2_FB18          CAN_F7R2_FB18_Msk                               /*!<Filter bit 18 */\r
5447 #define CAN_F7R2_FB19_Pos      (19U)\r
5448 #define CAN_F7R2_FB19_Msk      (0x1UL << CAN_F7R2_FB19_Pos)                    /*!< 0x00080000 */\r
5449 #define CAN_F7R2_FB19          CAN_F7R2_FB19_Msk                               /*!<Filter bit 19 */\r
5450 #define CAN_F7R2_FB20_Pos      (20U)\r
5451 #define CAN_F7R2_FB20_Msk      (0x1UL << CAN_F7R2_FB20_Pos)                    /*!< 0x00100000 */\r
5452 #define CAN_F7R2_FB20          CAN_F7R2_FB20_Msk                               /*!<Filter bit 20 */\r
5453 #define CAN_F7R2_FB21_Pos      (21U)\r
5454 #define CAN_F7R2_FB21_Msk      (0x1UL << CAN_F7R2_FB21_Pos)                    /*!< 0x00200000 */\r
5455 #define CAN_F7R2_FB21          CAN_F7R2_FB21_Msk                               /*!<Filter bit 21 */\r
5456 #define CAN_F7R2_FB22_Pos      (22U)\r
5457 #define CAN_F7R2_FB22_Msk      (0x1UL << CAN_F7R2_FB22_Pos)                    /*!< 0x00400000 */\r
5458 #define CAN_F7R2_FB22          CAN_F7R2_FB22_Msk                               /*!<Filter bit 22 */\r
5459 #define CAN_F7R2_FB23_Pos      (23U)\r
5460 #define CAN_F7R2_FB23_Msk      (0x1UL << CAN_F7R2_FB23_Pos)                    /*!< 0x00800000 */\r
5461 #define CAN_F7R2_FB23          CAN_F7R2_FB23_Msk                               /*!<Filter bit 23 */\r
5462 #define CAN_F7R2_FB24_Pos      (24U)\r
5463 #define CAN_F7R2_FB24_Msk      (0x1UL << CAN_F7R2_FB24_Pos)                    /*!< 0x01000000 */\r
5464 #define CAN_F7R2_FB24          CAN_F7R2_FB24_Msk                               /*!<Filter bit 24 */\r
5465 #define CAN_F7R2_FB25_Pos      (25U)\r
5466 #define CAN_F7R2_FB25_Msk      (0x1UL << CAN_F7R2_FB25_Pos)                    /*!< 0x02000000 */\r
5467 #define CAN_F7R2_FB25          CAN_F7R2_FB25_Msk                               /*!<Filter bit 25 */\r
5468 #define CAN_F7R2_FB26_Pos      (26U)\r
5469 #define CAN_F7R2_FB26_Msk      (0x1UL << CAN_F7R2_FB26_Pos)                    /*!< 0x04000000 */\r
5470 #define CAN_F7R2_FB26          CAN_F7R2_FB26_Msk                               /*!<Filter bit 26 */\r
5471 #define CAN_F7R2_FB27_Pos      (27U)\r
5472 #define CAN_F7R2_FB27_Msk      (0x1UL << CAN_F7R2_FB27_Pos)                    /*!< 0x08000000 */\r
5473 #define CAN_F7R2_FB27          CAN_F7R2_FB27_Msk                               /*!<Filter bit 27 */\r
5474 #define CAN_F7R2_FB28_Pos      (28U)\r
5475 #define CAN_F7R2_FB28_Msk      (0x1UL << CAN_F7R2_FB28_Pos)                    /*!< 0x10000000 */\r
5476 #define CAN_F7R2_FB28          CAN_F7R2_FB28_Msk                               /*!<Filter bit 28 */\r
5477 #define CAN_F7R2_FB29_Pos      (29U)\r
5478 #define CAN_F7R2_FB29_Msk      (0x1UL << CAN_F7R2_FB29_Pos)                    /*!< 0x20000000 */\r
5479 #define CAN_F7R2_FB29          CAN_F7R2_FB29_Msk                               /*!<Filter bit 29 */\r
5480 #define CAN_F7R2_FB30_Pos      (30U)\r
5481 #define CAN_F7R2_FB30_Msk      (0x1UL << CAN_F7R2_FB30_Pos)                    /*!< 0x40000000 */\r
5482 #define CAN_F7R2_FB30          CAN_F7R2_FB30_Msk                               /*!<Filter bit 30 */\r
5483 #define CAN_F7R2_FB31_Pos      (31U)\r
5484 #define CAN_F7R2_FB31_Msk      (0x1UL << CAN_F7R2_FB31_Pos)                    /*!< 0x80000000 */\r
5485 #define CAN_F7R2_FB31          CAN_F7R2_FB31_Msk                               /*!<Filter bit 31 */\r
5486 \r
5487 /*******************  Bit definition for CAN_F8R2 register  *******************/\r
5488 #define CAN_F8R2_FB0_Pos       (0U)\r
5489 #define CAN_F8R2_FB0_Msk       (0x1UL << CAN_F8R2_FB0_Pos)                     /*!< 0x00000001 */\r
5490 #define CAN_F8R2_FB0           CAN_F8R2_FB0_Msk                                /*!<Filter bit 0 */\r
5491 #define CAN_F8R2_FB1_Pos       (1U)\r
5492 #define CAN_F8R2_FB1_Msk       (0x1UL << CAN_F8R2_FB1_Pos)                     /*!< 0x00000002 */\r
5493 #define CAN_F8R2_FB1           CAN_F8R2_FB1_Msk                                /*!<Filter bit 1 */\r
5494 #define CAN_F8R2_FB2_Pos       (2U)\r
5495 #define CAN_F8R2_FB2_Msk       (0x1UL << CAN_F8R2_FB2_Pos)                     /*!< 0x00000004 */\r
5496 #define CAN_F8R2_FB2           CAN_F8R2_FB2_Msk                                /*!<Filter bit 2 */\r
5497 #define CAN_F8R2_FB3_Pos       (3U)\r
5498 #define CAN_F8R2_FB3_Msk       (0x1UL << CAN_F8R2_FB3_Pos)                     /*!< 0x00000008 */\r
5499 #define CAN_F8R2_FB3           CAN_F8R2_FB3_Msk                                /*!<Filter bit 3 */\r
5500 #define CAN_F8R2_FB4_Pos       (4U)\r
5501 #define CAN_F8R2_FB4_Msk       (0x1UL << CAN_F8R2_FB4_Pos)                     /*!< 0x00000010 */\r
5502 #define CAN_F8R2_FB4           CAN_F8R2_FB4_Msk                                /*!<Filter bit 4 */\r
5503 #define CAN_F8R2_FB5_Pos       (5U)\r
5504 #define CAN_F8R2_FB5_Msk       (0x1UL << CAN_F8R2_FB5_Pos)                     /*!< 0x00000020 */\r
5505 #define CAN_F8R2_FB5           CAN_F8R2_FB5_Msk                                /*!<Filter bit 5 */\r
5506 #define CAN_F8R2_FB6_Pos       (6U)\r
5507 #define CAN_F8R2_FB6_Msk       (0x1UL << CAN_F8R2_FB6_Pos)                     /*!< 0x00000040 */\r
5508 #define CAN_F8R2_FB6           CAN_F8R2_FB6_Msk                                /*!<Filter bit 6 */\r
5509 #define CAN_F8R2_FB7_Pos       (7U)\r
5510 #define CAN_F8R2_FB7_Msk       (0x1UL << CAN_F8R2_FB7_Pos)                     /*!< 0x00000080 */\r
5511 #define CAN_F8R2_FB7           CAN_F8R2_FB7_Msk                                /*!<Filter bit 7 */\r
5512 #define CAN_F8R2_FB8_Pos       (8U)\r
5513 #define CAN_F8R2_FB8_Msk       (0x1UL << CAN_F8R2_FB8_Pos)                     /*!< 0x00000100 */\r
5514 #define CAN_F8R2_FB8           CAN_F8R2_FB8_Msk                                /*!<Filter bit 8 */\r
5515 #define CAN_F8R2_FB9_Pos       (9U)\r
5516 #define CAN_F8R2_FB9_Msk       (0x1UL << CAN_F8R2_FB9_Pos)                     /*!< 0x00000200 */\r
5517 #define CAN_F8R2_FB9           CAN_F8R2_FB9_Msk                                /*!<Filter bit 9 */\r
5518 #define CAN_F8R2_FB10_Pos      (10U)\r
5519 #define CAN_F8R2_FB10_Msk      (0x1UL << CAN_F8R2_FB10_Pos)                    /*!< 0x00000400 */\r
5520 #define CAN_F8R2_FB10          CAN_F8R2_FB10_Msk                               /*!<Filter bit 10 */\r
5521 #define CAN_F8R2_FB11_Pos      (11U)\r
5522 #define CAN_F8R2_FB11_Msk      (0x1UL << CAN_F8R2_FB11_Pos)                    /*!< 0x00000800 */\r
5523 #define CAN_F8R2_FB11          CAN_F8R2_FB11_Msk                               /*!<Filter bit 11 */\r
5524 #define CAN_F8R2_FB12_Pos      (12U)\r
5525 #define CAN_F8R2_FB12_Msk      (0x1UL << CAN_F8R2_FB12_Pos)                    /*!< 0x00001000 */\r
5526 #define CAN_F8R2_FB12          CAN_F8R2_FB12_Msk                               /*!<Filter bit 12 */\r
5527 #define CAN_F8R2_FB13_Pos      (13U)\r
5528 #define CAN_F8R2_FB13_Msk      (0x1UL << CAN_F8R2_FB13_Pos)                    /*!< 0x00002000 */\r
5529 #define CAN_F8R2_FB13          CAN_F8R2_FB13_Msk                               /*!<Filter bit 13 */\r
5530 #define CAN_F8R2_FB14_Pos      (14U)\r
5531 #define CAN_F8R2_FB14_Msk      (0x1UL << CAN_F8R2_FB14_Pos)                    /*!< 0x00004000 */\r
5532 #define CAN_F8R2_FB14          CAN_F8R2_FB14_Msk                               /*!<Filter bit 14 */\r
5533 #define CAN_F8R2_FB15_Pos      (15U)\r
5534 #define CAN_F8R2_FB15_Msk      (0x1UL << CAN_F8R2_FB15_Pos)                    /*!< 0x00008000 */\r
5535 #define CAN_F8R2_FB15          CAN_F8R2_FB15_Msk                               /*!<Filter bit 15 */\r
5536 #define CAN_F8R2_FB16_Pos      (16U)\r
5537 #define CAN_F8R2_FB16_Msk      (0x1UL << CAN_F8R2_FB16_Pos)                    /*!< 0x00010000 */\r
5538 #define CAN_F8R2_FB16          CAN_F8R2_FB16_Msk                               /*!<Filter bit 16 */\r
5539 #define CAN_F8R2_FB17_Pos      (17U)\r
5540 #define CAN_F8R2_FB17_Msk      (0x1UL << CAN_F8R2_FB17_Pos)                    /*!< 0x00020000 */\r
5541 #define CAN_F8R2_FB17          CAN_F8R2_FB17_Msk                               /*!<Filter bit 17 */\r
5542 #define CAN_F8R2_FB18_Pos      (18U)\r
5543 #define CAN_F8R2_FB18_Msk      (0x1UL << CAN_F8R2_FB18_Pos)                    /*!< 0x00040000 */\r
5544 #define CAN_F8R2_FB18          CAN_F8R2_FB18_Msk                               /*!<Filter bit 18 */\r
5545 #define CAN_F8R2_FB19_Pos      (19U)\r
5546 #define CAN_F8R2_FB19_Msk      (0x1UL << CAN_F8R2_FB19_Pos)                    /*!< 0x00080000 */\r
5547 #define CAN_F8R2_FB19          CAN_F8R2_FB19_Msk                               /*!<Filter bit 19 */\r
5548 #define CAN_F8R2_FB20_Pos      (20U)\r
5549 #define CAN_F8R2_FB20_Msk      (0x1UL << CAN_F8R2_FB20_Pos)                    /*!< 0x00100000 */\r
5550 #define CAN_F8R2_FB20          CAN_F8R2_FB20_Msk                               /*!<Filter bit 20 */\r
5551 #define CAN_F8R2_FB21_Pos      (21U)\r
5552 #define CAN_F8R2_FB21_Msk      (0x1UL << CAN_F8R2_FB21_Pos)                    /*!< 0x00200000 */\r
5553 #define CAN_F8R2_FB21          CAN_F8R2_FB21_Msk                               /*!<Filter bit 21 */\r
5554 #define CAN_F8R2_FB22_Pos      (22U)\r
5555 #define CAN_F8R2_FB22_Msk      (0x1UL << CAN_F8R2_FB22_Pos)                    /*!< 0x00400000 */\r
5556 #define CAN_F8R2_FB22          CAN_F8R2_FB22_Msk                               /*!<Filter bit 22 */\r
5557 #define CAN_F8R2_FB23_Pos      (23U)\r
5558 #define CAN_F8R2_FB23_Msk      (0x1UL << CAN_F8R2_FB23_Pos)                    /*!< 0x00800000 */\r
5559 #define CAN_F8R2_FB23          CAN_F8R2_FB23_Msk                               /*!<Filter bit 23 */\r
5560 #define CAN_F8R2_FB24_Pos      (24U)\r
5561 #define CAN_F8R2_FB24_Msk      (0x1UL << CAN_F8R2_FB24_Pos)                    /*!< 0x01000000 */\r
5562 #define CAN_F8R2_FB24          CAN_F8R2_FB24_Msk                               /*!<Filter bit 24 */\r
5563 #define CAN_F8R2_FB25_Pos      (25U)\r
5564 #define CAN_F8R2_FB25_Msk      (0x1UL << CAN_F8R2_FB25_Pos)                    /*!< 0x02000000 */\r
5565 #define CAN_F8R2_FB25          CAN_F8R2_FB25_Msk                               /*!<Filter bit 25 */\r
5566 #define CAN_F8R2_FB26_Pos      (26U)\r
5567 #define CAN_F8R2_FB26_Msk      (0x1UL << CAN_F8R2_FB26_Pos)                    /*!< 0x04000000 */\r
5568 #define CAN_F8R2_FB26          CAN_F8R2_FB26_Msk                               /*!<Filter bit 26 */\r
5569 #define CAN_F8R2_FB27_Pos      (27U)\r
5570 #define CAN_F8R2_FB27_Msk      (0x1UL << CAN_F8R2_FB27_Pos)                    /*!< 0x08000000 */\r
5571 #define CAN_F8R2_FB27          CAN_F8R2_FB27_Msk                               /*!<Filter bit 27 */\r
5572 #define CAN_F8R2_FB28_Pos      (28U)\r
5573 #define CAN_F8R2_FB28_Msk      (0x1UL << CAN_F8R2_FB28_Pos)                    /*!< 0x10000000 */\r
5574 #define CAN_F8R2_FB28          CAN_F8R2_FB28_Msk                               /*!<Filter bit 28 */\r
5575 #define CAN_F8R2_FB29_Pos      (29U)\r
5576 #define CAN_F8R2_FB29_Msk      (0x1UL << CAN_F8R2_FB29_Pos)                    /*!< 0x20000000 */\r
5577 #define CAN_F8R2_FB29          CAN_F8R2_FB29_Msk                               /*!<Filter bit 29 */\r
5578 #define CAN_F8R2_FB30_Pos      (30U)\r
5579 #define CAN_F8R2_FB30_Msk      (0x1UL << CAN_F8R2_FB30_Pos)                    /*!< 0x40000000 */\r
5580 #define CAN_F8R2_FB30          CAN_F8R2_FB30_Msk                               /*!<Filter bit 30 */\r
5581 #define CAN_F8R2_FB31_Pos      (31U)\r
5582 #define CAN_F8R2_FB31_Msk      (0x1UL << CAN_F8R2_FB31_Pos)                    /*!< 0x80000000 */\r
5583 #define CAN_F8R2_FB31          CAN_F8R2_FB31_Msk                               /*!<Filter bit 31 */\r
5584 \r
5585 /*******************  Bit definition for CAN_F9R2 register  *******************/\r
5586 #define CAN_F9R2_FB0_Pos       (0U)\r
5587 #define CAN_F9R2_FB0_Msk       (0x1UL << CAN_F9R2_FB0_Pos)                     /*!< 0x00000001 */\r
5588 #define CAN_F9R2_FB0           CAN_F9R2_FB0_Msk                                /*!<Filter bit 0 */\r
5589 #define CAN_F9R2_FB1_Pos       (1U)\r
5590 #define CAN_F9R2_FB1_Msk       (0x1UL << CAN_F9R2_FB1_Pos)                     /*!< 0x00000002 */\r
5591 #define CAN_F9R2_FB1           CAN_F9R2_FB1_Msk                                /*!<Filter bit 1 */\r
5592 #define CAN_F9R2_FB2_Pos       (2U)\r
5593 #define CAN_F9R2_FB2_Msk       (0x1UL << CAN_F9R2_FB2_Pos)                     /*!< 0x00000004 */\r
5594 #define CAN_F9R2_FB2           CAN_F9R2_FB2_Msk                                /*!<Filter bit 2 */\r
5595 #define CAN_F9R2_FB3_Pos       (3U)\r
5596 #define CAN_F9R2_FB3_Msk       (0x1UL << CAN_F9R2_FB3_Pos)                     /*!< 0x00000008 */\r
5597 #define CAN_F9R2_FB3           CAN_F9R2_FB3_Msk                                /*!<Filter bit 3 */\r
5598 #define CAN_F9R2_FB4_Pos       (4U)\r
5599 #define CAN_F9R2_FB4_Msk       (0x1UL << CAN_F9R2_FB4_Pos)                     /*!< 0x00000010 */\r
5600 #define CAN_F9R2_FB4           CAN_F9R2_FB4_Msk                                /*!<Filter bit 4 */\r
5601 #define CAN_F9R2_FB5_Pos       (5U)\r
5602 #define CAN_F9R2_FB5_Msk       (0x1UL << CAN_F9R2_FB5_Pos)                     /*!< 0x00000020 */\r
5603 #define CAN_F9R2_FB5           CAN_F9R2_FB5_Msk                                /*!<Filter bit 5 */\r
5604 #define CAN_F9R2_FB6_Pos       (6U)\r
5605 #define CAN_F9R2_FB6_Msk       (0x1UL << CAN_F9R2_FB6_Pos)                     /*!< 0x00000040 */\r
5606 #define CAN_F9R2_FB6           CAN_F9R2_FB6_Msk                                /*!<Filter bit 6 */\r
5607 #define CAN_F9R2_FB7_Pos       (7U)\r
5608 #define CAN_F9R2_FB7_Msk       (0x1UL << CAN_F9R2_FB7_Pos)                     /*!< 0x00000080 */\r
5609 #define CAN_F9R2_FB7           CAN_F9R2_FB7_Msk                                /*!<Filter bit 7 */\r
5610 #define CAN_F9R2_FB8_Pos       (8U)\r
5611 #define CAN_F9R2_FB8_Msk       (0x1UL << CAN_F9R2_FB8_Pos)                     /*!< 0x00000100 */\r
5612 #define CAN_F9R2_FB8           CAN_F9R2_FB8_Msk                                /*!<Filter bit 8 */\r
5613 #define CAN_F9R2_FB9_Pos       (9U)\r
5614 #define CAN_F9R2_FB9_Msk       (0x1UL << CAN_F9R2_FB9_Pos)                     /*!< 0x00000200 */\r
5615 #define CAN_F9R2_FB9           CAN_F9R2_FB9_Msk                                /*!<Filter bit 9 */\r
5616 #define CAN_F9R2_FB10_Pos      (10U)\r
5617 #define CAN_F9R2_FB10_Msk      (0x1UL << CAN_F9R2_FB10_Pos)                    /*!< 0x00000400 */\r
5618 #define CAN_F9R2_FB10          CAN_F9R2_FB10_Msk                               /*!<Filter bit 10 */\r
5619 #define CAN_F9R2_FB11_Pos      (11U)\r
5620 #define CAN_F9R2_FB11_Msk      (0x1UL << CAN_F9R2_FB11_Pos)                    /*!< 0x00000800 */\r
5621 #define CAN_F9R2_FB11          CAN_F9R2_FB11_Msk                               /*!<Filter bit 11 */\r
5622 #define CAN_F9R2_FB12_Pos      (12U)\r
5623 #define CAN_F9R2_FB12_Msk      (0x1UL << CAN_F9R2_FB12_Pos)                    /*!< 0x00001000 */\r
5624 #define CAN_F9R2_FB12          CAN_F9R2_FB12_Msk                               /*!<Filter bit 12 */\r
5625 #define CAN_F9R2_FB13_Pos      (13U)\r
5626 #define CAN_F9R2_FB13_Msk      (0x1UL << CAN_F9R2_FB13_Pos)                    /*!< 0x00002000 */\r
5627 #define CAN_F9R2_FB13          CAN_F9R2_FB13_Msk                               /*!<Filter bit 13 */\r
5628 #define CAN_F9R2_FB14_Pos      (14U)\r
5629 #define CAN_F9R2_FB14_Msk      (0x1UL << CAN_F9R2_FB14_Pos)                    /*!< 0x00004000 */\r
5630 #define CAN_F9R2_FB14          CAN_F9R2_FB14_Msk                               /*!<Filter bit 14 */\r
5631 #define CAN_F9R2_FB15_Pos      (15U)\r
5632 #define CAN_F9R2_FB15_Msk      (0x1UL << CAN_F9R2_FB15_Pos)                    /*!< 0x00008000 */\r
5633 #define CAN_F9R2_FB15          CAN_F9R2_FB15_Msk                               /*!<Filter bit 15 */\r
5634 #define CAN_F9R2_FB16_Pos      (16U)\r
5635 #define CAN_F9R2_FB16_Msk      (0x1UL << CAN_F9R2_FB16_Pos)                    /*!< 0x00010000 */\r
5636 #define CAN_F9R2_FB16          CAN_F9R2_FB16_Msk                               /*!<Filter bit 16 */\r
5637 #define CAN_F9R2_FB17_Pos      (17U)\r
5638 #define CAN_F9R2_FB17_Msk      (0x1UL << CAN_F9R2_FB17_Pos)                    /*!< 0x00020000 */\r
5639 #define CAN_F9R2_FB17          CAN_F9R2_FB17_Msk                               /*!<Filter bit 17 */\r
5640 #define CAN_F9R2_FB18_Pos      (18U)\r
5641 #define CAN_F9R2_FB18_Msk      (0x1UL << CAN_F9R2_FB18_Pos)                    /*!< 0x00040000 */\r
5642 #define CAN_F9R2_FB18          CAN_F9R2_FB18_Msk                               /*!<Filter bit 18 */\r
5643 #define CAN_F9R2_FB19_Pos      (19U)\r
5644 #define CAN_F9R2_FB19_Msk      (0x1UL << CAN_F9R2_FB19_Pos)                    /*!< 0x00080000 */\r
5645 #define CAN_F9R2_FB19          CAN_F9R2_FB19_Msk                               /*!<Filter bit 19 */\r
5646 #define CAN_F9R2_FB20_Pos      (20U)\r
5647 #define CAN_F9R2_FB20_Msk      (0x1UL << CAN_F9R2_FB20_Pos)                    /*!< 0x00100000 */\r
5648 #define CAN_F9R2_FB20          CAN_F9R2_FB20_Msk                               /*!<Filter bit 20 */\r
5649 #define CAN_F9R2_FB21_Pos      (21U)\r
5650 #define CAN_F9R2_FB21_Msk      (0x1UL << CAN_F9R2_FB21_Pos)                    /*!< 0x00200000 */\r
5651 #define CAN_F9R2_FB21          CAN_F9R2_FB21_Msk                               /*!<Filter bit 21 */\r
5652 #define CAN_F9R2_FB22_Pos      (22U)\r
5653 #define CAN_F9R2_FB22_Msk      (0x1UL << CAN_F9R2_FB22_Pos)                    /*!< 0x00400000 */\r
5654 #define CAN_F9R2_FB22          CAN_F9R2_FB22_Msk                               /*!<Filter bit 22 */\r
5655 #define CAN_F9R2_FB23_Pos      (23U)\r
5656 #define CAN_F9R2_FB23_Msk      (0x1UL << CAN_F9R2_FB23_Pos)                    /*!< 0x00800000 */\r
5657 #define CAN_F9R2_FB23          CAN_F9R2_FB23_Msk                               /*!<Filter bit 23 */\r
5658 #define CAN_F9R2_FB24_Pos      (24U)\r
5659 #define CAN_F9R2_FB24_Msk      (0x1UL << CAN_F9R2_FB24_Pos)                    /*!< 0x01000000 */\r
5660 #define CAN_F9R2_FB24          CAN_F9R2_FB24_Msk                               /*!<Filter bit 24 */\r
5661 #define CAN_F9R2_FB25_Pos      (25U)\r
5662 #define CAN_F9R2_FB25_Msk      (0x1UL << CAN_F9R2_FB25_Pos)                    /*!< 0x02000000 */\r
5663 #define CAN_F9R2_FB25          CAN_F9R2_FB25_Msk                               /*!<Filter bit 25 */\r
5664 #define CAN_F9R2_FB26_Pos      (26U)\r
5665 #define CAN_F9R2_FB26_Msk      (0x1UL << CAN_F9R2_FB26_Pos)                    /*!< 0x04000000 */\r
5666 #define CAN_F9R2_FB26          CAN_F9R2_FB26_Msk                               /*!<Filter bit 26 */\r
5667 #define CAN_F9R2_FB27_Pos      (27U)\r
5668 #define CAN_F9R2_FB27_Msk      (0x1UL << CAN_F9R2_FB27_Pos)                    /*!< 0x08000000 */\r
5669 #define CAN_F9R2_FB27          CAN_F9R2_FB27_Msk                               /*!<Filter bit 27 */\r
5670 #define CAN_F9R2_FB28_Pos      (28U)\r
5671 #define CAN_F9R2_FB28_Msk      (0x1UL << CAN_F9R2_FB28_Pos)                    /*!< 0x10000000 */\r
5672 #define CAN_F9R2_FB28          CAN_F9R2_FB28_Msk                               /*!<Filter bit 28 */\r
5673 #define CAN_F9R2_FB29_Pos      (29U)\r
5674 #define CAN_F9R2_FB29_Msk      (0x1UL << CAN_F9R2_FB29_Pos)                    /*!< 0x20000000 */\r
5675 #define CAN_F9R2_FB29          CAN_F9R2_FB29_Msk                               /*!<Filter bit 29 */\r
5676 #define CAN_F9R2_FB30_Pos      (30U)\r
5677 #define CAN_F9R2_FB30_Msk      (0x1UL << CAN_F9R2_FB30_Pos)                    /*!< 0x40000000 */\r
5678 #define CAN_F9R2_FB30          CAN_F9R2_FB30_Msk                               /*!<Filter bit 30 */\r
5679 #define CAN_F9R2_FB31_Pos      (31U)\r
5680 #define CAN_F9R2_FB31_Msk      (0x1UL << CAN_F9R2_FB31_Pos)                    /*!< 0x80000000 */\r
5681 #define CAN_F9R2_FB31          CAN_F9R2_FB31_Msk                               /*!<Filter bit 31 */\r
5682 \r
5683 /*******************  Bit definition for CAN_F10R2 register  ******************/\r
5684 #define CAN_F10R2_FB0_Pos      (0U)\r
5685 #define CAN_F10R2_FB0_Msk      (0x1UL << CAN_F10R2_FB0_Pos)                    /*!< 0x00000001 */\r
5686 #define CAN_F10R2_FB0          CAN_F10R2_FB0_Msk                               /*!<Filter bit 0 */\r
5687 #define CAN_F10R2_FB1_Pos      (1U)\r
5688 #define CAN_F10R2_FB1_Msk      (0x1UL << CAN_F10R2_FB1_Pos)                    /*!< 0x00000002 */\r
5689 #define CAN_F10R2_FB1          CAN_F10R2_FB1_Msk                               /*!<Filter bit 1 */\r
5690 #define CAN_F10R2_FB2_Pos      (2U)\r
5691 #define CAN_F10R2_FB2_Msk      (0x1UL << CAN_F10R2_FB2_Pos)                    /*!< 0x00000004 */\r
5692 #define CAN_F10R2_FB2          CAN_F10R2_FB2_Msk                               /*!<Filter bit 2 */\r
5693 #define CAN_F10R2_FB3_Pos      (3U)\r
5694 #define CAN_F10R2_FB3_Msk      (0x1UL << CAN_F10R2_FB3_Pos)                    /*!< 0x00000008 */\r
5695 #define CAN_F10R2_FB3          CAN_F10R2_FB3_Msk                               /*!<Filter bit 3 */\r
5696 #define CAN_F10R2_FB4_Pos      (4U)\r
5697 #define CAN_F10R2_FB4_Msk      (0x1UL << CAN_F10R2_FB4_Pos)                    /*!< 0x00000010 */\r
5698 #define CAN_F10R2_FB4          CAN_F10R2_FB4_Msk                               /*!<Filter bit 4 */\r
5699 #define CAN_F10R2_FB5_Pos      (5U)\r
5700 #define CAN_F10R2_FB5_Msk      (0x1UL << CAN_F10R2_FB5_Pos)                    /*!< 0x00000020 */\r
5701 #define CAN_F10R2_FB5          CAN_F10R2_FB5_Msk                               /*!<Filter bit 5 */\r
5702 #define CAN_F10R2_FB6_Pos      (6U)\r
5703 #define CAN_F10R2_FB6_Msk      (0x1UL << CAN_F10R2_FB6_Pos)                    /*!< 0x00000040 */\r
5704 #define CAN_F10R2_FB6          CAN_F10R2_FB6_Msk                               /*!<Filter bit 6 */\r
5705 #define CAN_F10R2_FB7_Pos      (7U)\r
5706 #define CAN_F10R2_FB7_Msk      (0x1UL << CAN_F10R2_FB7_Pos)                    /*!< 0x00000080 */\r
5707 #define CAN_F10R2_FB7          CAN_F10R2_FB7_Msk                               /*!<Filter bit 7 */\r
5708 #define CAN_F10R2_FB8_Pos      (8U)\r
5709 #define CAN_F10R2_FB8_Msk      (0x1UL << CAN_F10R2_FB8_Pos)                    /*!< 0x00000100 */\r
5710 #define CAN_F10R2_FB8          CAN_F10R2_FB8_Msk                               /*!<Filter bit 8 */\r
5711 #define CAN_F10R2_FB9_Pos      (9U)\r
5712 #define CAN_F10R2_FB9_Msk      (0x1UL << CAN_F10R2_FB9_Pos)                    /*!< 0x00000200 */\r
5713 #define CAN_F10R2_FB9          CAN_F10R2_FB9_Msk                               /*!<Filter bit 9 */\r
5714 #define CAN_F10R2_FB10_Pos     (10U)\r
5715 #define CAN_F10R2_FB10_Msk     (0x1UL << CAN_F10R2_FB10_Pos)                   /*!< 0x00000400 */\r
5716 #define CAN_F10R2_FB10         CAN_F10R2_FB10_Msk                              /*!<Filter bit 10 */\r
5717 #define CAN_F10R2_FB11_Pos     (11U)\r
5718 #define CAN_F10R2_FB11_Msk     (0x1UL << CAN_F10R2_FB11_Pos)                   /*!< 0x00000800 */\r
5719 #define CAN_F10R2_FB11         CAN_F10R2_FB11_Msk                              /*!<Filter bit 11 */\r
5720 #define CAN_F10R2_FB12_Pos     (12U)\r
5721 #define CAN_F10R2_FB12_Msk     (0x1UL << CAN_F10R2_FB12_Pos)                   /*!< 0x00001000 */\r
5722 #define CAN_F10R2_FB12         CAN_F10R2_FB12_Msk                              /*!<Filter bit 12 */\r
5723 #define CAN_F10R2_FB13_Pos     (13U)\r
5724 #define CAN_F10R2_FB13_Msk     (0x1UL << CAN_F10R2_FB13_Pos)                   /*!< 0x00002000 */\r
5725 #define CAN_F10R2_FB13         CAN_F10R2_FB13_Msk                              /*!<Filter bit 13 */\r
5726 #define CAN_F10R2_FB14_Pos     (14U)\r
5727 #define CAN_F10R2_FB14_Msk     (0x1UL << CAN_F10R2_FB14_Pos)                   /*!< 0x00004000 */\r
5728 #define CAN_F10R2_FB14         CAN_F10R2_FB14_Msk                              /*!<Filter bit 14 */\r
5729 #define CAN_F10R2_FB15_Pos     (15U)\r
5730 #define CAN_F10R2_FB15_Msk     (0x1UL << CAN_F10R2_FB15_Pos)                   /*!< 0x00008000 */\r
5731 #define CAN_F10R2_FB15         CAN_F10R2_FB15_Msk                              /*!<Filter bit 15 */\r
5732 #define CAN_F10R2_FB16_Pos     (16U)\r
5733 #define CAN_F10R2_FB16_Msk     (0x1UL << CAN_F10R2_FB16_Pos)                   /*!< 0x00010000 */\r
5734 #define CAN_F10R2_FB16         CAN_F10R2_FB16_Msk                              /*!<Filter bit 16 */\r
5735 #define CAN_F10R2_FB17_Pos     (17U)\r
5736 #define CAN_F10R2_FB17_Msk     (0x1UL << CAN_F10R2_FB17_Pos)                   /*!< 0x00020000 */\r
5737 #define CAN_F10R2_FB17         CAN_F10R2_FB17_Msk                              /*!<Filter bit 17 */\r
5738 #define CAN_F10R2_FB18_Pos     (18U)\r
5739 #define CAN_F10R2_FB18_Msk     (0x1UL << CAN_F10R2_FB18_Pos)                   /*!< 0x00040000 */\r
5740 #define CAN_F10R2_FB18         CAN_F10R2_FB18_Msk                              /*!<Filter bit 18 */\r
5741 #define CAN_F10R2_FB19_Pos     (19U)\r
5742 #define CAN_F10R2_FB19_Msk     (0x1UL << CAN_F10R2_FB19_Pos)                   /*!< 0x00080000 */\r
5743 #define CAN_F10R2_FB19         CAN_F10R2_FB19_Msk                              /*!<Filter bit 19 */\r
5744 #define CAN_F10R2_FB20_Pos     (20U)\r
5745 #define CAN_F10R2_FB20_Msk     (0x1UL << CAN_F10R2_FB20_Pos)                   /*!< 0x00100000 */\r
5746 #define CAN_F10R2_FB20         CAN_F10R2_FB20_Msk                              /*!<Filter bit 20 */\r
5747 #define CAN_F10R2_FB21_Pos     (21U)\r
5748 #define CAN_F10R2_FB21_Msk     (0x1UL << CAN_F10R2_FB21_Pos)                   /*!< 0x00200000 */\r
5749 #define CAN_F10R2_FB21         CAN_F10R2_FB21_Msk                              /*!<Filter bit 21 */\r
5750 #define CAN_F10R2_FB22_Pos     (22U)\r
5751 #define CAN_F10R2_FB22_Msk     (0x1UL << CAN_F10R2_FB22_Pos)                   /*!< 0x00400000 */\r
5752 #define CAN_F10R2_FB22         CAN_F10R2_FB22_Msk                              /*!<Filter bit 22 */\r
5753 #define CAN_F10R2_FB23_Pos     (23U)\r
5754 #define CAN_F10R2_FB23_Msk     (0x1UL << CAN_F10R2_FB23_Pos)                   /*!< 0x00800000 */\r
5755 #define CAN_F10R2_FB23         CAN_F10R2_FB23_Msk                              /*!<Filter bit 23 */\r
5756 #define CAN_F10R2_FB24_Pos     (24U)\r
5757 #define CAN_F10R2_FB24_Msk     (0x1UL << CAN_F10R2_FB24_Pos)                   /*!< 0x01000000 */\r
5758 #define CAN_F10R2_FB24         CAN_F10R2_FB24_Msk                              /*!<Filter bit 24 */\r
5759 #define CAN_F10R2_FB25_Pos     (25U)\r
5760 #define CAN_F10R2_FB25_Msk     (0x1UL << CAN_F10R2_FB25_Pos)                   /*!< 0x02000000 */\r
5761 #define CAN_F10R2_FB25         CAN_F10R2_FB25_Msk                              /*!<Filter bit 25 */\r
5762 #define CAN_F10R2_FB26_Pos     (26U)\r
5763 #define CAN_F10R2_FB26_Msk     (0x1UL << CAN_F10R2_FB26_Pos)                   /*!< 0x04000000 */\r
5764 #define CAN_F10R2_FB26         CAN_F10R2_FB26_Msk                              /*!<Filter bit 26 */\r
5765 #define CAN_F10R2_FB27_Pos     (27U)\r
5766 #define CAN_F10R2_FB27_Msk     (0x1UL << CAN_F10R2_FB27_Pos)                   /*!< 0x08000000 */\r
5767 #define CAN_F10R2_FB27         CAN_F10R2_FB27_Msk                              /*!<Filter bit 27 */\r
5768 #define CAN_F10R2_FB28_Pos     (28U)\r
5769 #define CAN_F10R2_FB28_Msk     (0x1UL << CAN_F10R2_FB28_Pos)                   /*!< 0x10000000 */\r
5770 #define CAN_F10R2_FB28         CAN_F10R2_FB28_Msk                              /*!<Filter bit 28 */\r
5771 #define CAN_F10R2_FB29_Pos     (29U)\r
5772 #define CAN_F10R2_FB29_Msk     (0x1UL << CAN_F10R2_FB29_Pos)                   /*!< 0x20000000 */\r
5773 #define CAN_F10R2_FB29         CAN_F10R2_FB29_Msk                              /*!<Filter bit 29 */\r
5774 #define CAN_F10R2_FB30_Pos     (30U)\r
5775 #define CAN_F10R2_FB30_Msk     (0x1UL << CAN_F10R2_FB30_Pos)                   /*!< 0x40000000 */\r
5776 #define CAN_F10R2_FB30         CAN_F10R2_FB30_Msk                              /*!<Filter bit 30 */\r
5777 #define CAN_F10R2_FB31_Pos     (31U)\r
5778 #define CAN_F10R2_FB31_Msk     (0x1UL << CAN_F10R2_FB31_Pos)                   /*!< 0x80000000 */\r
5779 #define CAN_F10R2_FB31         CAN_F10R2_FB31_Msk                              /*!<Filter bit 31 */\r
5780 \r
5781 /*******************  Bit definition for CAN_F11R2 register  ******************/\r
5782 #define CAN_F11R2_FB0_Pos      (0U)\r
5783 #define CAN_F11R2_FB0_Msk      (0x1UL << CAN_F11R2_FB0_Pos)                    /*!< 0x00000001 */\r
5784 #define CAN_F11R2_FB0          CAN_F11R2_FB0_Msk                               /*!<Filter bit 0 */\r
5785 #define CAN_F11R2_FB1_Pos      (1U)\r
5786 #define CAN_F11R2_FB1_Msk      (0x1UL << CAN_F11R2_FB1_Pos)                    /*!< 0x00000002 */\r
5787 #define CAN_F11R2_FB1          CAN_F11R2_FB1_Msk                               /*!<Filter bit 1 */\r
5788 #define CAN_F11R2_FB2_Pos      (2U)\r
5789 #define CAN_F11R2_FB2_Msk      (0x1UL << CAN_F11R2_FB2_Pos)                    /*!< 0x00000004 */\r
5790 #define CAN_F11R2_FB2          CAN_F11R2_FB2_Msk                               /*!<Filter bit 2 */\r
5791 #define CAN_F11R2_FB3_Pos      (3U)\r
5792 #define CAN_F11R2_FB3_Msk      (0x1UL << CAN_F11R2_FB3_Pos)                    /*!< 0x00000008 */\r
5793 #define CAN_F11R2_FB3          CAN_F11R2_FB3_Msk                               /*!<Filter bit 3 */\r
5794 #define CAN_F11R2_FB4_Pos      (4U)\r
5795 #define CAN_F11R2_FB4_Msk      (0x1UL << CAN_F11R2_FB4_Pos)                    /*!< 0x00000010 */\r
5796 #define CAN_F11R2_FB4          CAN_F11R2_FB4_Msk                               /*!<Filter bit 4 */\r
5797 #define CAN_F11R2_FB5_Pos      (5U)\r
5798 #define CAN_F11R2_FB5_Msk      (0x1UL << CAN_F11R2_FB5_Pos)                    /*!< 0x00000020 */\r
5799 #define CAN_F11R2_FB5          CAN_F11R2_FB5_Msk                               /*!<Filter bit 5 */\r
5800 #define CAN_F11R2_FB6_Pos      (6U)\r
5801 #define CAN_F11R2_FB6_Msk      (0x1UL << CAN_F11R2_FB6_Pos)                    /*!< 0x00000040 */\r
5802 #define CAN_F11R2_FB6          CAN_F11R2_FB6_Msk                               /*!<Filter bit 6 */\r
5803 #define CAN_F11R2_FB7_Pos      (7U)\r
5804 #define CAN_F11R2_FB7_Msk      (0x1UL << CAN_F11R2_FB7_Pos)                    /*!< 0x00000080 */\r
5805 #define CAN_F11R2_FB7          CAN_F11R2_FB7_Msk                               /*!<Filter bit 7 */\r
5806 #define CAN_F11R2_FB8_Pos      (8U)\r
5807 #define CAN_F11R2_FB8_Msk      (0x1UL << CAN_F11R2_FB8_Pos)                    /*!< 0x00000100 */\r
5808 #define CAN_F11R2_FB8          CAN_F11R2_FB8_Msk                               /*!<Filter bit 8 */\r
5809 #define CAN_F11R2_FB9_Pos      (9U)\r
5810 #define CAN_F11R2_FB9_Msk      (0x1UL << CAN_F11R2_FB9_Pos)                    /*!< 0x00000200 */\r
5811 #define CAN_F11R2_FB9          CAN_F11R2_FB9_Msk                               /*!<Filter bit 9 */\r
5812 #define CAN_F11R2_FB10_Pos     (10U)\r
5813 #define CAN_F11R2_FB10_Msk     (0x1UL << CAN_F11R2_FB10_Pos)                   /*!< 0x00000400 */\r
5814 #define CAN_F11R2_FB10         CAN_F11R2_FB10_Msk                              /*!<Filter bit 10 */\r
5815 #define CAN_F11R2_FB11_Pos     (11U)\r
5816 #define CAN_F11R2_FB11_Msk     (0x1UL << CAN_F11R2_FB11_Pos)                   /*!< 0x00000800 */\r
5817 #define CAN_F11R2_FB11         CAN_F11R2_FB11_Msk                              /*!<Filter bit 11 */\r
5818 #define CAN_F11R2_FB12_Pos     (12U)\r
5819 #define CAN_F11R2_FB12_Msk     (0x1UL << CAN_F11R2_FB12_Pos)                   /*!< 0x00001000 */\r
5820 #define CAN_F11R2_FB12         CAN_F11R2_FB12_Msk                              /*!<Filter bit 12 */\r
5821 #define CAN_F11R2_FB13_Pos     (13U)\r
5822 #define CAN_F11R2_FB13_Msk     (0x1UL << CAN_F11R2_FB13_Pos)                   /*!< 0x00002000 */\r
5823 #define CAN_F11R2_FB13         CAN_F11R2_FB13_Msk                              /*!<Filter bit 13 */\r
5824 #define CAN_F11R2_FB14_Pos     (14U)\r
5825 #define CAN_F11R2_FB14_Msk     (0x1UL << CAN_F11R2_FB14_Pos)                   /*!< 0x00004000 */\r
5826 #define CAN_F11R2_FB14         CAN_F11R2_FB14_Msk                              /*!<Filter bit 14 */\r
5827 #define CAN_F11R2_FB15_Pos     (15U)\r
5828 #define CAN_F11R2_FB15_Msk     (0x1UL << CAN_F11R2_FB15_Pos)                   /*!< 0x00008000 */\r
5829 #define CAN_F11R2_FB15         CAN_F11R2_FB15_Msk                              /*!<Filter bit 15 */\r
5830 #define CAN_F11R2_FB16_Pos     (16U)\r
5831 #define CAN_F11R2_FB16_Msk     (0x1UL << CAN_F11R2_FB16_Pos)                   /*!< 0x00010000 */\r
5832 #define CAN_F11R2_FB16         CAN_F11R2_FB16_Msk                              /*!<Filter bit 16 */\r
5833 #define CAN_F11R2_FB17_Pos     (17U)\r
5834 #define CAN_F11R2_FB17_Msk     (0x1UL << CAN_F11R2_FB17_Pos)                   /*!< 0x00020000 */\r
5835 #define CAN_F11R2_FB17         CAN_F11R2_FB17_Msk                              /*!<Filter bit 17 */\r
5836 #define CAN_F11R2_FB18_Pos     (18U)\r
5837 #define CAN_F11R2_FB18_Msk     (0x1UL << CAN_F11R2_FB18_Pos)                   /*!< 0x00040000 */\r
5838 #define CAN_F11R2_FB18         CAN_F11R2_FB18_Msk                              /*!<Filter bit 18 */\r
5839 #define CAN_F11R2_FB19_Pos     (19U)\r
5840 #define CAN_F11R2_FB19_Msk     (0x1UL << CAN_F11R2_FB19_Pos)                   /*!< 0x00080000 */\r
5841 #define CAN_F11R2_FB19         CAN_F11R2_FB19_Msk                              /*!<Filter bit 19 */\r
5842 #define CAN_F11R2_FB20_Pos     (20U)\r
5843 #define CAN_F11R2_FB20_Msk     (0x1UL << CAN_F11R2_FB20_Pos)                   /*!< 0x00100000 */\r
5844 #define CAN_F11R2_FB20         CAN_F11R2_FB20_Msk                              /*!<Filter bit 20 */\r
5845 #define CAN_F11R2_FB21_Pos     (21U)\r
5846 #define CAN_F11R2_FB21_Msk     (0x1UL << CAN_F11R2_FB21_Pos)                   /*!< 0x00200000 */\r
5847 #define CAN_F11R2_FB21         CAN_F11R2_FB21_Msk                              /*!<Filter bit 21 */\r
5848 #define CAN_F11R2_FB22_Pos     (22U)\r
5849 #define CAN_F11R2_FB22_Msk     (0x1UL << CAN_F11R2_FB22_Pos)                   /*!< 0x00400000 */\r
5850 #define CAN_F11R2_FB22         CAN_F11R2_FB22_Msk                              /*!<Filter bit 22 */\r
5851 #define CAN_F11R2_FB23_Pos     (23U)\r
5852 #define CAN_F11R2_FB23_Msk     (0x1UL << CAN_F11R2_FB23_Pos)                   /*!< 0x00800000 */\r
5853 #define CAN_F11R2_FB23         CAN_F11R2_FB23_Msk                              /*!<Filter bit 23 */\r
5854 #define CAN_F11R2_FB24_Pos     (24U)\r
5855 #define CAN_F11R2_FB24_Msk     (0x1UL << CAN_F11R2_FB24_Pos)                   /*!< 0x01000000 */\r
5856 #define CAN_F11R2_FB24         CAN_F11R2_FB24_Msk                              /*!<Filter bit 24 */\r
5857 #define CAN_F11R2_FB25_Pos     (25U)\r
5858 #define CAN_F11R2_FB25_Msk     (0x1UL << CAN_F11R2_FB25_Pos)                   /*!< 0x02000000 */\r
5859 #define CAN_F11R2_FB25         CAN_F11R2_FB25_Msk                              /*!<Filter bit 25 */\r
5860 #define CAN_F11R2_FB26_Pos     (26U)\r
5861 #define CAN_F11R2_FB26_Msk     (0x1UL << CAN_F11R2_FB26_Pos)                   /*!< 0x04000000 */\r
5862 #define CAN_F11R2_FB26         CAN_F11R2_FB26_Msk                              /*!<Filter bit 26 */\r
5863 #define CAN_F11R2_FB27_Pos     (27U)\r
5864 #define CAN_F11R2_FB27_Msk     (0x1UL << CAN_F11R2_FB27_Pos)                   /*!< 0x08000000 */\r
5865 #define CAN_F11R2_FB27         CAN_F11R2_FB27_Msk                              /*!<Filter bit 27 */\r
5866 #define CAN_F11R2_FB28_Pos     (28U)\r
5867 #define CAN_F11R2_FB28_Msk     (0x1UL << CAN_F11R2_FB28_Pos)                   /*!< 0x10000000 */\r
5868 #define CAN_F11R2_FB28         CAN_F11R2_FB28_Msk                              /*!<Filter bit 28 */\r
5869 #define CAN_F11R2_FB29_Pos     (29U)\r
5870 #define CAN_F11R2_FB29_Msk     (0x1UL << CAN_F11R2_FB29_Pos)                   /*!< 0x20000000 */\r
5871 #define CAN_F11R2_FB29         CAN_F11R2_FB29_Msk                              /*!<Filter bit 29 */\r
5872 #define CAN_F11R2_FB30_Pos     (30U)\r
5873 #define CAN_F11R2_FB30_Msk     (0x1UL << CAN_F11R2_FB30_Pos)                   /*!< 0x40000000 */\r
5874 #define CAN_F11R2_FB30         CAN_F11R2_FB30_Msk                              /*!<Filter bit 30 */\r
5875 #define CAN_F11R2_FB31_Pos     (31U)\r
5876 #define CAN_F11R2_FB31_Msk     (0x1UL << CAN_F11R2_FB31_Pos)                   /*!< 0x80000000 */\r
5877 #define CAN_F11R2_FB31         CAN_F11R2_FB31_Msk                              /*!<Filter bit 31 */\r
5878 \r
5879 /*******************  Bit definition for CAN_F12R2 register  ******************/\r
5880 #define CAN_F12R2_FB0_Pos      (0U)\r
5881 #define CAN_F12R2_FB0_Msk      (0x1UL << CAN_F12R2_FB0_Pos)                    /*!< 0x00000001 */\r
5882 #define CAN_F12R2_FB0          CAN_F12R2_FB0_Msk                               /*!<Filter bit 0 */\r
5883 #define CAN_F12R2_FB1_Pos      (1U)\r
5884 #define CAN_F12R2_FB1_Msk      (0x1UL << CAN_F12R2_FB1_Pos)                    /*!< 0x00000002 */\r
5885 #define CAN_F12R2_FB1          CAN_F12R2_FB1_Msk                               /*!<Filter bit 1 */\r
5886 #define CAN_F12R2_FB2_Pos      (2U)\r
5887 #define CAN_F12R2_FB2_Msk      (0x1UL << CAN_F12R2_FB2_Pos)                    /*!< 0x00000004 */\r
5888 #define CAN_F12R2_FB2          CAN_F12R2_FB2_Msk                               /*!<Filter bit 2 */\r
5889 #define CAN_F12R2_FB3_Pos      (3U)\r
5890 #define CAN_F12R2_FB3_Msk      (0x1UL << CAN_F12R2_FB3_Pos)                    /*!< 0x00000008 */\r
5891 #define CAN_F12R2_FB3          CAN_F12R2_FB3_Msk                               /*!<Filter bit 3 */\r
5892 #define CAN_F12R2_FB4_Pos      (4U)\r
5893 #define CAN_F12R2_FB4_Msk      (0x1UL << CAN_F12R2_FB4_Pos)                    /*!< 0x00000010 */\r
5894 #define CAN_F12R2_FB4          CAN_F12R2_FB4_Msk                               /*!<Filter bit 4 */\r
5895 #define CAN_F12R2_FB5_Pos      (5U)\r
5896 #define CAN_F12R2_FB5_Msk      (0x1UL << CAN_F12R2_FB5_Pos)                    /*!< 0x00000020 */\r
5897 #define CAN_F12R2_FB5          CAN_F12R2_FB5_Msk                               /*!<Filter bit 5 */\r
5898 #define CAN_F12R2_FB6_Pos      (6U)\r
5899 #define CAN_F12R2_FB6_Msk      (0x1UL << CAN_F12R2_FB6_Pos)                    /*!< 0x00000040 */\r
5900 #define CAN_F12R2_FB6          CAN_F12R2_FB6_Msk                               /*!<Filter bit 6 */\r
5901 #define CAN_F12R2_FB7_Pos      (7U)\r
5902 #define CAN_F12R2_FB7_Msk      (0x1UL << CAN_F12R2_FB7_Pos)                    /*!< 0x00000080 */\r
5903 #define CAN_F12R2_FB7          CAN_F12R2_FB7_Msk                               /*!<Filter bit 7 */\r
5904 #define CAN_F12R2_FB8_Pos      (8U)\r
5905 #define CAN_F12R2_FB8_Msk      (0x1UL << CAN_F12R2_FB8_Pos)                    /*!< 0x00000100 */\r
5906 #define CAN_F12R2_FB8          CAN_F12R2_FB8_Msk                               /*!<Filter bit 8 */\r
5907 #define CAN_F12R2_FB9_Pos      (9U)\r
5908 #define CAN_F12R2_FB9_Msk      (0x1UL << CAN_F12R2_FB9_Pos)                    /*!< 0x00000200 */\r
5909 #define CAN_F12R2_FB9          CAN_F12R2_FB9_Msk                               /*!<Filter bit 9 */\r
5910 #define CAN_F12R2_FB10_Pos     (10U)\r
5911 #define CAN_F12R2_FB10_Msk     (0x1UL << CAN_F12R2_FB10_Pos)                   /*!< 0x00000400 */\r
5912 #define CAN_F12R2_FB10         CAN_F12R2_FB10_Msk                              /*!<Filter bit 10 */\r
5913 #define CAN_F12R2_FB11_Pos     (11U)\r
5914 #define CAN_F12R2_FB11_Msk     (0x1UL << CAN_F12R2_FB11_Pos)                   /*!< 0x00000800 */\r
5915 #define CAN_F12R2_FB11         CAN_F12R2_FB11_Msk                              /*!<Filter bit 11 */\r
5916 #define CAN_F12R2_FB12_Pos     (12U)\r
5917 #define CAN_F12R2_FB12_Msk     (0x1UL << CAN_F12R2_FB12_Pos)                   /*!< 0x00001000 */\r
5918 #define CAN_F12R2_FB12         CAN_F12R2_FB12_Msk                              /*!<Filter bit 12 */\r
5919 #define CAN_F12R2_FB13_Pos     (13U)\r
5920 #define CAN_F12R2_FB13_Msk     (0x1UL << CAN_F12R2_FB13_Pos)                   /*!< 0x00002000 */\r
5921 #define CAN_F12R2_FB13         CAN_F12R2_FB13_Msk                              /*!<Filter bit 13 */\r
5922 #define CAN_F12R2_FB14_Pos     (14U)\r
5923 #define CAN_F12R2_FB14_Msk     (0x1UL << CAN_F12R2_FB14_Pos)                   /*!< 0x00004000 */\r
5924 #define CAN_F12R2_FB14         CAN_F12R2_FB14_Msk                              /*!<Filter bit 14 */\r
5925 #define CAN_F12R2_FB15_Pos     (15U)\r
5926 #define CAN_F12R2_FB15_Msk     (0x1UL << CAN_F12R2_FB15_Pos)                   /*!< 0x00008000 */\r
5927 #define CAN_F12R2_FB15         CAN_F12R2_FB15_Msk                              /*!<Filter bit 15 */\r
5928 #define CAN_F12R2_FB16_Pos     (16U)\r
5929 #define CAN_F12R2_FB16_Msk     (0x1UL << CAN_F12R2_FB16_Pos)                   /*!< 0x00010000 */\r
5930 #define CAN_F12R2_FB16         CAN_F12R2_FB16_Msk                              /*!<Filter bit 16 */\r
5931 #define CAN_F12R2_FB17_Pos     (17U)\r
5932 #define CAN_F12R2_FB17_Msk     (0x1UL << CAN_F12R2_FB17_Pos)                   /*!< 0x00020000 */\r
5933 #define CAN_F12R2_FB17         CAN_F12R2_FB17_Msk                              /*!<Filter bit 17 */\r
5934 #define CAN_F12R2_FB18_Pos     (18U)\r
5935 #define CAN_F12R2_FB18_Msk     (0x1UL << CAN_F12R2_FB18_Pos)                   /*!< 0x00040000 */\r
5936 #define CAN_F12R2_FB18         CAN_F12R2_FB18_Msk                              /*!<Filter bit 18 */\r
5937 #define CAN_F12R2_FB19_Pos     (19U)\r
5938 #define CAN_F12R2_FB19_Msk     (0x1UL << CAN_F12R2_FB19_Pos)                   /*!< 0x00080000 */\r
5939 #define CAN_F12R2_FB19         CAN_F12R2_FB19_Msk                              /*!<Filter bit 19 */\r
5940 #define CAN_F12R2_FB20_Pos     (20U)\r
5941 #define CAN_F12R2_FB20_Msk     (0x1UL << CAN_F12R2_FB20_Pos)                   /*!< 0x00100000 */\r
5942 #define CAN_F12R2_FB20         CAN_F12R2_FB20_Msk                              /*!<Filter bit 20 */\r
5943 #define CAN_F12R2_FB21_Pos     (21U)\r
5944 #define CAN_F12R2_FB21_Msk     (0x1UL << CAN_F12R2_FB21_Pos)                   /*!< 0x00200000 */\r
5945 #define CAN_F12R2_FB21         CAN_F12R2_FB21_Msk                              /*!<Filter bit 21 */\r
5946 #define CAN_F12R2_FB22_Pos     (22U)\r
5947 #define CAN_F12R2_FB22_Msk     (0x1UL << CAN_F12R2_FB22_Pos)                   /*!< 0x00400000 */\r
5948 #define CAN_F12R2_FB22         CAN_F12R2_FB22_Msk                              /*!<Filter bit 22 */\r
5949 #define CAN_F12R2_FB23_Pos     (23U)\r
5950 #define CAN_F12R2_FB23_Msk     (0x1UL << CAN_F12R2_FB23_Pos)                   /*!< 0x00800000 */\r
5951 #define CAN_F12R2_FB23         CAN_F12R2_FB23_Msk                              /*!<Filter bit 23 */\r
5952 #define CAN_F12R2_FB24_Pos     (24U)\r
5953 #define CAN_F12R2_FB24_Msk     (0x1UL << CAN_F12R2_FB24_Pos)                   /*!< 0x01000000 */\r
5954 #define CAN_F12R2_FB24         CAN_F12R2_FB24_Msk                              /*!<Filter bit 24 */\r
5955 #define CAN_F12R2_FB25_Pos     (25U)\r
5956 #define CAN_F12R2_FB25_Msk     (0x1UL << CAN_F12R2_FB25_Pos)                   /*!< 0x02000000 */\r
5957 #define CAN_F12R2_FB25         CAN_F12R2_FB25_Msk                              /*!<Filter bit 25 */\r
5958 #define CAN_F12R2_FB26_Pos     (26U)\r
5959 #define CAN_F12R2_FB26_Msk     (0x1UL << CAN_F12R2_FB26_Pos)                   /*!< 0x04000000 */\r
5960 #define CAN_F12R2_FB26         CAN_F12R2_FB26_Msk                              /*!<Filter bit 26 */\r
5961 #define CAN_F12R2_FB27_Pos     (27U)\r
5962 #define CAN_F12R2_FB27_Msk     (0x1UL << CAN_F12R2_FB27_Pos)                   /*!< 0x08000000 */\r
5963 #define CAN_F12R2_FB27         CAN_F12R2_FB27_Msk                              /*!<Filter bit 27 */\r
5964 #define CAN_F12R2_FB28_Pos     (28U)\r
5965 #define CAN_F12R2_FB28_Msk     (0x1UL << CAN_F12R2_FB28_Pos)                   /*!< 0x10000000 */\r
5966 #define CAN_F12R2_FB28         CAN_F12R2_FB28_Msk                              /*!<Filter bit 28 */\r
5967 #define CAN_F12R2_FB29_Pos     (29U)\r
5968 #define CAN_F12R2_FB29_Msk     (0x1UL << CAN_F12R2_FB29_Pos)                   /*!< 0x20000000 */\r
5969 #define CAN_F12R2_FB29         CAN_F12R2_FB29_Msk                              /*!<Filter bit 29 */\r
5970 #define CAN_F12R2_FB30_Pos     (30U)\r
5971 #define CAN_F12R2_FB30_Msk     (0x1UL << CAN_F12R2_FB30_Pos)                   /*!< 0x40000000 */\r
5972 #define CAN_F12R2_FB30         CAN_F12R2_FB30_Msk                              /*!<Filter bit 30 */\r
5973 #define CAN_F12R2_FB31_Pos     (31U)\r
5974 #define CAN_F12R2_FB31_Msk     (0x1UL << CAN_F12R2_FB31_Pos)                   /*!< 0x80000000 */\r
5975 #define CAN_F12R2_FB31         CAN_F12R2_FB31_Msk                              /*!<Filter bit 31 */\r
5976 \r
5977 /*******************  Bit definition for CAN_F13R2 register  ******************/\r
5978 #define CAN_F13R2_FB0_Pos      (0U)\r
5979 #define CAN_F13R2_FB0_Msk      (0x1UL << CAN_F13R2_FB0_Pos)                    /*!< 0x00000001 */\r
5980 #define CAN_F13R2_FB0          CAN_F13R2_FB0_Msk                               /*!<Filter bit 0 */\r
5981 #define CAN_F13R2_FB1_Pos      (1U)\r
5982 #define CAN_F13R2_FB1_Msk      (0x1UL << CAN_F13R2_FB1_Pos)                    /*!< 0x00000002 */\r
5983 #define CAN_F13R2_FB1          CAN_F13R2_FB1_Msk                               /*!<Filter bit 1 */\r
5984 #define CAN_F13R2_FB2_Pos      (2U)\r
5985 #define CAN_F13R2_FB2_Msk      (0x1UL << CAN_F13R2_FB2_Pos)                    /*!< 0x00000004 */\r
5986 #define CAN_F13R2_FB2          CAN_F13R2_FB2_Msk                               /*!<Filter bit 2 */\r
5987 #define CAN_F13R2_FB3_Pos      (3U)\r
5988 #define CAN_F13R2_FB3_Msk      (0x1UL << CAN_F13R2_FB3_Pos)                    /*!< 0x00000008 */\r
5989 #define CAN_F13R2_FB3          CAN_F13R2_FB3_Msk                               /*!<Filter bit 3 */\r
5990 #define CAN_F13R2_FB4_Pos      (4U)\r
5991 #define CAN_F13R2_FB4_Msk      (0x1UL << CAN_F13R2_FB4_Pos)                    /*!< 0x00000010 */\r
5992 #define CAN_F13R2_FB4          CAN_F13R2_FB4_Msk                               /*!<Filter bit 4 */\r
5993 #define CAN_F13R2_FB5_Pos      (5U)\r
5994 #define CAN_F13R2_FB5_Msk      (0x1UL << CAN_F13R2_FB5_Pos)                    /*!< 0x00000020 */\r
5995 #define CAN_F13R2_FB5          CAN_F13R2_FB5_Msk                               /*!<Filter bit 5 */\r
5996 #define CAN_F13R2_FB6_Pos      (6U)\r
5997 #define CAN_F13R2_FB6_Msk      (0x1UL << CAN_F13R2_FB6_Pos)                    /*!< 0x00000040 */\r
5998 #define CAN_F13R2_FB6          CAN_F13R2_FB6_Msk                               /*!<Filter bit 6 */\r
5999 #define CAN_F13R2_FB7_Pos      (7U)\r
6000 #define CAN_F13R2_FB7_Msk      (0x1UL << CAN_F13R2_FB7_Pos)                    /*!< 0x00000080 */\r
6001 #define CAN_F13R2_FB7          CAN_F13R2_FB7_Msk                               /*!<Filter bit 7 */\r
6002 #define CAN_F13R2_FB8_Pos      (8U)\r
6003 #define CAN_F13R2_FB8_Msk      (0x1UL << CAN_F13R2_FB8_Pos)                    /*!< 0x00000100 */\r
6004 #define CAN_F13R2_FB8          CAN_F13R2_FB8_Msk                               /*!<Filter bit 8 */\r
6005 #define CAN_F13R2_FB9_Pos      (9U)\r
6006 #define CAN_F13R2_FB9_Msk      (0x1UL << CAN_F13R2_FB9_Pos)                    /*!< 0x00000200 */\r
6007 #define CAN_F13R2_FB9          CAN_F13R2_FB9_Msk                               /*!<Filter bit 9 */\r
6008 #define CAN_F13R2_FB10_Pos     (10U)\r
6009 #define CAN_F13R2_FB10_Msk     (0x1UL << CAN_F13R2_FB10_Pos)                   /*!< 0x00000400 */\r
6010 #define CAN_F13R2_FB10         CAN_F13R2_FB10_Msk                              /*!<Filter bit 10 */\r
6011 #define CAN_F13R2_FB11_Pos     (11U)\r
6012 #define CAN_F13R2_FB11_Msk     (0x1UL << CAN_F13R2_FB11_Pos)                   /*!< 0x00000800 */\r
6013 #define CAN_F13R2_FB11         CAN_F13R2_FB11_Msk                              /*!<Filter bit 11 */\r
6014 #define CAN_F13R2_FB12_Pos     (12U)\r
6015 #define CAN_F13R2_FB12_Msk     (0x1UL << CAN_F13R2_FB12_Pos)                   /*!< 0x00001000 */\r
6016 #define CAN_F13R2_FB12         CAN_F13R2_FB12_Msk                              /*!<Filter bit 12 */\r
6017 #define CAN_F13R2_FB13_Pos     (13U)\r
6018 #define CAN_F13R2_FB13_Msk     (0x1UL << CAN_F13R2_FB13_Pos)                   /*!< 0x00002000 */\r
6019 #define CAN_F13R2_FB13         CAN_F13R2_FB13_Msk                              /*!<Filter bit 13 */\r
6020 #define CAN_F13R2_FB14_Pos     (14U)\r
6021 #define CAN_F13R2_FB14_Msk     (0x1UL << CAN_F13R2_FB14_Pos)                   /*!< 0x00004000 */\r
6022 #define CAN_F13R2_FB14         CAN_F13R2_FB14_Msk                              /*!<Filter bit 14 */\r
6023 #define CAN_F13R2_FB15_Pos     (15U)\r
6024 #define CAN_F13R2_FB15_Msk     (0x1UL << CAN_F13R2_FB15_Pos)                   /*!< 0x00008000 */\r
6025 #define CAN_F13R2_FB15         CAN_F13R2_FB15_Msk                              /*!<Filter bit 15 */\r
6026 #define CAN_F13R2_FB16_Pos     (16U)\r
6027 #define CAN_F13R2_FB16_Msk     (0x1UL << CAN_F13R2_FB16_Pos)                   /*!< 0x00010000 */\r
6028 #define CAN_F13R2_FB16         CAN_F13R2_FB16_Msk                              /*!<Filter bit 16 */\r
6029 #define CAN_F13R2_FB17_Pos     (17U)\r
6030 #define CAN_F13R2_FB17_Msk     (0x1UL << CAN_F13R2_FB17_Pos)                   /*!< 0x00020000 */\r
6031 #define CAN_F13R2_FB17         CAN_F13R2_FB17_Msk                              /*!<Filter bit 17 */\r
6032 #define CAN_F13R2_FB18_Pos     (18U)\r
6033 #define CAN_F13R2_FB18_Msk     (0x1UL << CAN_F13R2_FB18_Pos)                   /*!< 0x00040000 */\r
6034 #define CAN_F13R2_FB18         CAN_F13R2_FB18_Msk                              /*!<Filter bit 18 */\r
6035 #define CAN_F13R2_FB19_Pos     (19U)\r
6036 #define CAN_F13R2_FB19_Msk     (0x1UL << CAN_F13R2_FB19_Pos)                   /*!< 0x00080000 */\r
6037 #define CAN_F13R2_FB19         CAN_F13R2_FB19_Msk                              /*!<Filter bit 19 */\r
6038 #define CAN_F13R2_FB20_Pos     (20U)\r
6039 #define CAN_F13R2_FB20_Msk     (0x1UL << CAN_F13R2_FB20_Pos)                   /*!< 0x00100000 */\r
6040 #define CAN_F13R2_FB20         CAN_F13R2_FB20_Msk                              /*!<Filter bit 20 */\r
6041 #define CAN_F13R2_FB21_Pos     (21U)\r
6042 #define CAN_F13R2_FB21_Msk     (0x1UL << CAN_F13R2_FB21_Pos)                   /*!< 0x00200000 */\r
6043 #define CAN_F13R2_FB21         CAN_F13R2_FB21_Msk                              /*!<Filter bit 21 */\r
6044 #define CAN_F13R2_FB22_Pos     (22U)\r
6045 #define CAN_F13R2_FB22_Msk     (0x1UL << CAN_F13R2_FB22_Pos)                   /*!< 0x00400000 */\r
6046 #define CAN_F13R2_FB22         CAN_F13R2_FB22_Msk                              /*!<Filter bit 22 */\r
6047 #define CAN_F13R2_FB23_Pos     (23U)\r
6048 #define CAN_F13R2_FB23_Msk     (0x1UL << CAN_F13R2_FB23_Pos)                   /*!< 0x00800000 */\r
6049 #define CAN_F13R2_FB23         CAN_F13R2_FB23_Msk                              /*!<Filter bit 23 */\r
6050 #define CAN_F13R2_FB24_Pos     (24U)\r
6051 #define CAN_F13R2_FB24_Msk     (0x1UL << CAN_F13R2_FB24_Pos)                   /*!< 0x01000000 */\r
6052 #define CAN_F13R2_FB24         CAN_F13R2_FB24_Msk                              /*!<Filter bit 24 */\r
6053 #define CAN_F13R2_FB25_Pos     (25U)\r
6054 #define CAN_F13R2_FB25_Msk     (0x1UL << CAN_F13R2_FB25_Pos)                   /*!< 0x02000000 */\r
6055 #define CAN_F13R2_FB25         CAN_F13R2_FB25_Msk                              /*!<Filter bit 25 */\r
6056 #define CAN_F13R2_FB26_Pos     (26U)\r
6057 #define CAN_F13R2_FB26_Msk     (0x1UL << CAN_F13R2_FB26_Pos)                   /*!< 0x04000000 */\r
6058 #define CAN_F13R2_FB26         CAN_F13R2_FB26_Msk                              /*!<Filter bit 26 */\r
6059 #define CAN_F13R2_FB27_Pos     (27U)\r
6060 #define CAN_F13R2_FB27_Msk     (0x1UL << CAN_F13R2_FB27_Pos)                   /*!< 0x08000000 */\r
6061 #define CAN_F13R2_FB27         CAN_F13R2_FB27_Msk                              /*!<Filter bit 27 */\r
6062 #define CAN_F13R2_FB28_Pos     (28U)\r
6063 #define CAN_F13R2_FB28_Msk     (0x1UL << CAN_F13R2_FB28_Pos)                   /*!< 0x10000000 */\r
6064 #define CAN_F13R2_FB28         CAN_F13R2_FB28_Msk                              /*!<Filter bit 28 */\r
6065 #define CAN_F13R2_FB29_Pos     (29U)\r
6066 #define CAN_F13R2_FB29_Msk     (0x1UL << CAN_F13R2_FB29_Pos)                   /*!< 0x20000000 */\r
6067 #define CAN_F13R2_FB29         CAN_F13R2_FB29_Msk                              /*!<Filter bit 29 */\r
6068 #define CAN_F13R2_FB30_Pos     (30U)\r
6069 #define CAN_F13R2_FB30_Msk     (0x1UL << CAN_F13R2_FB30_Pos)                   /*!< 0x40000000 */\r
6070 #define CAN_F13R2_FB30         CAN_F13R2_FB30_Msk                              /*!<Filter bit 30 */\r
6071 #define CAN_F13R2_FB31_Pos     (31U)\r
6072 #define CAN_F13R2_FB31_Msk     (0x1UL << CAN_F13R2_FB31_Pos)                   /*!< 0x80000000 */\r
6073 #define CAN_F13R2_FB31         CAN_F13R2_FB31_Msk                              /*!<Filter bit 31 */\r
6074 \r
6075 /******************************************************************************/\r
6076 /*                                                                            */\r
6077 /*                          CRC calculation unit                              */\r
6078 /*                                                                            */\r
6079 /******************************************************************************/\r
6080 /*******************  Bit definition for CRC_DR register  *********************/\r
6081 #define CRC_DR_DR_Pos            (0U)\r
6082 #define CRC_DR_DR_Msk            (0xFFFFFFFFUL << CRC_DR_DR_Pos)               /*!< 0xFFFFFFFF */\r
6083 #define CRC_DR_DR                CRC_DR_DR_Msk                                 /*!< Data register bits */\r
6084 \r
6085 /*******************  Bit definition for CRC_IDR register  ********************/\r
6086 #define CRC_IDR_IDR_Pos          (0U)\r
6087 #define CRC_IDR_IDR_Msk          (0xFFU << CRC_IDR_IDR_Pos)                    /*!< 0x000000FF */\r
6088 #define CRC_IDR_IDR              CRC_IDR_IDR_Msk                               /*!< General-purpose 8-bit data register bits */\r
6089 \r
6090 /********************  Bit definition for CRC_CR register  ********************/\r
6091 #define CRC_CR_RESET_Pos         (0U)\r
6092 #define CRC_CR_RESET_Msk         (0x1UL << CRC_CR_RESET_Pos)                   /*!< 0x00000001 */\r
6093 #define CRC_CR_RESET             CRC_CR_RESET_Msk                              /*!< RESET the CRC computation unit bit */\r
6094 #define CRC_CR_POLYSIZE_Pos      (3U)\r
6095 #define CRC_CR_POLYSIZE_Msk      (0x3UL << CRC_CR_POLYSIZE_Pos)                /*!< 0x00000018 */\r
6096 #define CRC_CR_POLYSIZE          CRC_CR_POLYSIZE_Msk                           /*!< Polynomial size bits */\r
6097 #define CRC_CR_POLYSIZE_0        (0x1UL << CRC_CR_POLYSIZE_Pos)                /*!< 0x00000008 */\r
6098 #define CRC_CR_POLYSIZE_1        (0x2UL << CRC_CR_POLYSIZE_Pos)                /*!< 0x00000010 */\r
6099 #define CRC_CR_REV_IN_Pos        (5U)\r
6100 #define CRC_CR_REV_IN_Msk        (0x3UL << CRC_CR_REV_IN_Pos)                  /*!< 0x00000060 */\r
6101 #define CRC_CR_REV_IN            CRC_CR_REV_IN_Msk                             /*!< REV_IN Reverse Input Data bits */\r
6102 #define CRC_CR_REV_IN_0          (0x1UL << CRC_CR_REV_IN_Pos)                  /*!< 0x00000020 */\r
6103 #define CRC_CR_REV_IN_1          (0x2UL << CRC_CR_REV_IN_Pos)                  /*!< 0x00000040 */\r
6104 #define CRC_CR_REV_OUT_Pos       (7U)\r
6105 #define CRC_CR_REV_OUT_Msk       (0x1UL << CRC_CR_REV_OUT_Pos)                 /*!< 0x00000080 */\r
6106 #define CRC_CR_REV_OUT           CRC_CR_REV_OUT_Msk                            /*!< REV_OUT Reverse Output Data bits */\r
6107 \r
6108 /*******************  Bit definition for CRC_INIT register  *******************/\r
6109 #define CRC_INIT_INIT_Pos        (0U)\r
6110 #define CRC_INIT_INIT_Msk        (0xFFFFFFFFUL << CRC_INIT_INIT_Pos)           /*!< 0xFFFFFFFF */\r
6111 #define CRC_INIT_INIT            CRC_INIT_INIT_Msk                             /*!< Initial CRC value bits */\r
6112 \r
6113 /*******************  Bit definition for CRC_POL register  ********************/\r
6114 #define CRC_POL_POL_Pos          (0U)\r
6115 #define CRC_POL_POL_Msk          (0xFFFFFFFFUL << CRC_POL_POL_Pos)             /*!< 0xFFFFFFFF */\r
6116 #define CRC_POL_POL              CRC_POL_POL_Msk                               /*!< Coefficients of the polynomial */\r
6117 \r
6118 /******************************************************************************/\r
6119 /*                                                                            */\r
6120 /*                      Digital to Analog Converter                           */\r
6121 /*                                                                            */\r
6122 /******************************************************************************/\r
6123 /*\r
6124  * @brief Specific device feature definitions (not present on all devices in the STM32L4 serie)\r
6125  */\r
6126 #define DAC_CHANNEL2_SUPPORT                           /*!< DAC feature available only on specific devices: DAC channel 2 available */\r
6127 \r
6128 /********************  Bit definition for DAC_CR register  ********************/\r
6129 #define DAC_CR_EN1_Pos              (0U)\r
6130 #define DAC_CR_EN1_Msk              (0x1UL << DAC_CR_EN1_Pos)                  /*!< 0x00000001 */\r
6131 #define DAC_CR_EN1                  DAC_CR_EN1_Msk                             /*!<DAC channel1 enable */\r
6132 #define DAC_CR_TEN1_Pos             (2U)\r
6133 #define DAC_CR_TEN1_Msk             (0x1UL << DAC_CR_TEN1_Pos)                 /*!< 0x00000004 */\r
6134 #define DAC_CR_TEN1                 DAC_CR_TEN1_Msk                            /*!<DAC channel1 Trigger enable */\r
6135 \r
6136 #define DAC_CR_TSEL1_Pos            (3U)\r
6137 #define DAC_CR_TSEL1_Msk            (0x7UL << DAC_CR_TSEL1_Pos)                /*!< 0x00000038 */\r
6138 #define DAC_CR_TSEL1                DAC_CR_TSEL1_Msk                           /*!<TSEL1[2:0] (DAC channel1 Trigger selection) */\r
6139 #define DAC_CR_TSEL1_0              (0x1UL << DAC_CR_TSEL1_Pos)                /*!< 0x00000008 */\r
6140 #define DAC_CR_TSEL1_1              (0x2UL << DAC_CR_TSEL1_Pos)                /*!< 0x00000010 */\r
6141 #define DAC_CR_TSEL1_2              (0x4UL << DAC_CR_TSEL1_Pos)                /*!< 0x00000020 */\r
6142 \r
6143 #define DAC_CR_WAVE1_Pos            (6U)\r
6144 #define DAC_CR_WAVE1_Msk            (0x3UL << DAC_CR_WAVE1_Pos)                /*!< 0x000000C0 */\r
6145 #define DAC_CR_WAVE1                DAC_CR_WAVE1_Msk                           /*!<WAVE1[1:0] (DAC channel1 noise/triangle wave generation enable) */\r
6146 #define DAC_CR_WAVE1_0              (0x1UL << DAC_CR_WAVE1_Pos)                /*!< 0x00000040 */\r
6147 #define DAC_CR_WAVE1_1              (0x2UL << DAC_CR_WAVE1_Pos)                /*!< 0x00000080 */\r
6148 \r
6149 #define DAC_CR_MAMP1_Pos            (8U)\r
6150 #define DAC_CR_MAMP1_Msk            (0xFUL << DAC_CR_MAMP1_Pos)                /*!< 0x00000F00 */\r
6151 #define DAC_CR_MAMP1                DAC_CR_MAMP1_Msk                           /*!<MAMP1[3:0] (DAC channel1 Mask/Amplitude selector) */\r
6152 #define DAC_CR_MAMP1_0              (0x1UL << DAC_CR_MAMP1_Pos)                /*!< 0x00000100 */\r
6153 #define DAC_CR_MAMP1_1              (0x2UL << DAC_CR_MAMP1_Pos)                /*!< 0x00000200 */\r
6154 #define DAC_CR_MAMP1_2              (0x4UL << DAC_CR_MAMP1_Pos)                /*!< 0x00000400 */\r
6155 #define DAC_CR_MAMP1_3              (0x8UL << DAC_CR_MAMP1_Pos)                /*!< 0x00000800 */\r
6156 \r
6157 #define DAC_CR_DMAEN1_Pos           (12U)\r
6158 #define DAC_CR_DMAEN1_Msk           (0x1UL << DAC_CR_DMAEN1_Pos)               /*!< 0x00001000 */\r
6159 #define DAC_CR_DMAEN1               DAC_CR_DMAEN1_Msk                          /*!<DAC channel1 DMA enable */\r
6160 #define DAC_CR_DMAUDRIE1_Pos        (13U)\r
6161 #define DAC_CR_DMAUDRIE1_Msk        (0x1UL << DAC_CR_DMAUDRIE1_Pos)            /*!< 0x00002000 */\r
6162 #define DAC_CR_DMAUDRIE1            DAC_CR_DMAUDRIE1_Msk                       /*!<DAC channel 1 DMA underrun interrupt enable  >*/\r
6163 #define DAC_CR_CEN1_Pos             (14U)\r
6164 #define DAC_CR_CEN1_Msk             (0x1UL << DAC_CR_CEN1_Pos)                 /*!< 0x00004000 */\r
6165 #define DAC_CR_CEN1                 DAC_CR_CEN1_Msk                            /*!<DAC channel 1 calibration enable >*/\r
6166 \r
6167 #define DAC_CR_EN2_Pos              (16U)\r
6168 #define DAC_CR_EN2_Msk              (0x1UL << DAC_CR_EN2_Pos)                  /*!< 0x00010000 */\r
6169 #define DAC_CR_EN2                  DAC_CR_EN2_Msk                             /*!<DAC channel2 enable */\r
6170 #define DAC_CR_TEN2_Pos             (18U)\r
6171 #define DAC_CR_TEN2_Msk             (0x1UL << DAC_CR_TEN2_Pos)                 /*!< 0x00040000 */\r
6172 #define DAC_CR_TEN2                 DAC_CR_TEN2_Msk                            /*!<DAC channel2 Trigger enable */\r
6173 \r
6174 #define DAC_CR_TSEL2_Pos            (19U)\r
6175 #define DAC_CR_TSEL2_Msk            (0x7UL << DAC_CR_TSEL2_Pos)                /*!< 0x00380000 */\r
6176 #define DAC_CR_TSEL2                DAC_CR_TSEL2_Msk                           /*!<TSEL2[2:0] (DAC channel2 Trigger selection) */\r
6177 #define DAC_CR_TSEL2_0              (0x1UL << DAC_CR_TSEL2_Pos)                /*!< 0x00080000 */\r
6178 #define DAC_CR_TSEL2_1              (0x2UL << DAC_CR_TSEL2_Pos)                /*!< 0x00100000 */\r
6179 #define DAC_CR_TSEL2_2              (0x4UL << DAC_CR_TSEL2_Pos)                /*!< 0x00200000 */\r
6180 \r
6181 #define DAC_CR_WAVE2_Pos            (22U)\r
6182 #define DAC_CR_WAVE2_Msk            (0x3UL << DAC_CR_WAVE2_Pos)                /*!< 0x00C00000 */\r
6183 #define DAC_CR_WAVE2                DAC_CR_WAVE2_Msk                           /*!<WAVE2[1:0] (DAC channel2 noise/triangle wave generation enable) */\r
6184 #define DAC_CR_WAVE2_0              (0x1UL << DAC_CR_WAVE2_Pos)                /*!< 0x00400000 */\r
6185 #define DAC_CR_WAVE2_1              (0x2UL << DAC_CR_WAVE2_Pos)                /*!< 0x00800000 */\r
6186 \r
6187 #define DAC_CR_MAMP2_Pos            (24U)\r
6188 #define DAC_CR_MAMP2_Msk            (0xFUL << DAC_CR_MAMP2_Pos)                /*!< 0x0F000000 */\r
6189 #define DAC_CR_MAMP2                DAC_CR_MAMP2_Msk                           /*!<MAMP2[3:0] (DAC channel2 Mask/Amplitude selector) */\r
6190 #define DAC_CR_MAMP2_0              (0x1UL << DAC_CR_MAMP2_Pos)                /*!< 0x01000000 */\r
6191 #define DAC_CR_MAMP2_1              (0x2UL << DAC_CR_MAMP2_Pos)                /*!< 0x02000000 */\r
6192 #define DAC_CR_MAMP2_2              (0x4UL << DAC_CR_MAMP2_Pos)                /*!< 0x04000000 */\r
6193 #define DAC_CR_MAMP2_3              (0x8UL << DAC_CR_MAMP2_Pos)                /*!< 0x08000000 */\r
6194 \r
6195 #define DAC_CR_DMAEN2_Pos           (28U)\r
6196 #define DAC_CR_DMAEN2_Msk           (0x1UL << DAC_CR_DMAEN2_Pos)               /*!< 0x10000000 */\r
6197 #define DAC_CR_DMAEN2               DAC_CR_DMAEN2_Msk                          /*!<DAC channel2 DMA enabled */\r
6198 #define DAC_CR_DMAUDRIE2_Pos        (29U)\r
6199 #define DAC_CR_DMAUDRIE2_Msk        (0x1UL << DAC_CR_DMAUDRIE2_Pos)            /*!< 0x20000000 */\r
6200 #define DAC_CR_DMAUDRIE2            DAC_CR_DMAUDRIE2_Msk                       /*!<DAC channel2 DMA underrun interrupt enable  >*/\r
6201 #define DAC_CR_CEN2_Pos             (30U)\r
6202 #define DAC_CR_CEN2_Msk             (0x1UL << DAC_CR_CEN2_Pos)                 /*!< 0x40000000 */\r
6203 #define DAC_CR_CEN2                 DAC_CR_CEN2_Msk                            /*!<DAC channel2 calibration enable >*/\r
6204 \r
6205 /*****************  Bit definition for DAC_SWTRIGR register  ******************/\r
6206 #define DAC_SWTRIGR_SWTRIG1_Pos     (0U)\r
6207 #define DAC_SWTRIGR_SWTRIG1_Msk     (0x1UL << DAC_SWTRIGR_SWTRIG1_Pos)         /*!< 0x00000001 */\r
6208 #define DAC_SWTRIGR_SWTRIG1         DAC_SWTRIGR_SWTRIG1_Msk                    /*!<DAC channel1 software trigger */\r
6209 #define DAC_SWTRIGR_SWTRIG2_Pos     (1U)\r
6210 #define DAC_SWTRIGR_SWTRIG2_Msk     (0x1UL << DAC_SWTRIGR_SWTRIG2_Pos)         /*!< 0x00000002 */\r
6211 #define DAC_SWTRIGR_SWTRIG2         DAC_SWTRIGR_SWTRIG2_Msk                    /*!<DAC channel2 software trigger */\r
6212 \r
6213 /*****************  Bit definition for DAC_DHR12R1 register  ******************/\r
6214 #define DAC_DHR12R1_DACC1DHR_Pos    (0U)\r
6215 #define DAC_DHR12R1_DACC1DHR_Msk    (0xFFFUL << DAC_DHR12R1_DACC1DHR_Pos)      /*!< 0x00000FFF */\r
6216 #define DAC_DHR12R1_DACC1DHR        DAC_DHR12R1_DACC1DHR_Msk                   /*!<DAC channel1 12-bit Right aligned data */\r
6217 \r
6218 /*****************  Bit definition for DAC_DHR12L1 register  ******************/\r
6219 #define DAC_DHR12L1_DACC1DHR_Pos    (4U)\r
6220 #define DAC_DHR12L1_DACC1DHR_Msk    (0xFFFUL << DAC_DHR12L1_DACC1DHR_Pos)      /*!< 0x0000FFF0 */\r
6221 #define DAC_DHR12L1_DACC1DHR        DAC_DHR12L1_DACC1DHR_Msk                   /*!<DAC channel1 12-bit Left aligned data */\r
6222 \r
6223 /******************  Bit definition for DAC_DHR8R1 register  ******************/\r
6224 #define DAC_DHR8R1_DACC1DHR_Pos     (0U)\r
6225 #define DAC_DHR8R1_DACC1DHR_Msk     (0xFFUL << DAC_DHR8R1_DACC1DHR_Pos)        /*!< 0x000000FF */\r
6226 #define DAC_DHR8R1_DACC1DHR         DAC_DHR8R1_DACC1DHR_Msk                    /*!<DAC channel1 8-bit Right aligned data */\r
6227 \r
6228 /*****************  Bit definition for DAC_DHR12R2 register  ******************/\r
6229 #define DAC_DHR12R2_DACC2DHR_Pos    (0U)\r
6230 #define DAC_DHR12R2_DACC2DHR_Msk    (0xFFFUL << DAC_DHR12R2_DACC2DHR_Pos)      /*!< 0x00000FFF */\r
6231 #define DAC_DHR12R2_DACC2DHR        DAC_DHR12R2_DACC2DHR_Msk                   /*!<DAC channel2 12-bit Right aligned data */\r
6232 \r
6233 /*****************  Bit definition for DAC_DHR12L2 register  ******************/\r
6234 #define DAC_DHR12L2_DACC2DHR_Pos    (4U)\r
6235 #define DAC_DHR12L2_DACC2DHR_Msk    (0xFFFUL << DAC_DHR12L2_DACC2DHR_Pos)      /*!< 0x0000FFF0 */\r
6236 #define DAC_DHR12L2_DACC2DHR        DAC_DHR12L2_DACC2DHR_Msk                   /*!<DAC channel2 12-bit Left aligned data */\r
6237 \r
6238 /******************  Bit definition for DAC_DHR8R2 register  ******************/\r
6239 #define DAC_DHR8R2_DACC2DHR_Pos     (0U)\r
6240 #define DAC_DHR8R2_DACC2DHR_Msk     (0xFFUL << DAC_DHR8R2_DACC2DHR_Pos)        /*!< 0x000000FF */\r
6241 #define DAC_DHR8R2_DACC2DHR         DAC_DHR8R2_DACC2DHR_Msk                    /*!<DAC channel2 8-bit Right aligned data */\r
6242 \r
6243 /*****************  Bit definition for DAC_DHR12RD register  ******************/\r
6244 #define DAC_DHR12RD_DACC1DHR_Pos    (0U)\r
6245 #define DAC_DHR12RD_DACC1DHR_Msk    (0xFFFUL << DAC_DHR12RD_DACC1DHR_Pos)      /*!< 0x00000FFF */\r
6246 #define DAC_DHR12RD_DACC1DHR        DAC_DHR12RD_DACC1DHR_Msk                   /*!<DAC channel1 12-bit Right aligned data */\r
6247 #define DAC_DHR12RD_DACC2DHR_Pos    (16U)\r
6248 #define DAC_DHR12RD_DACC2DHR_Msk    (0xFFFUL << DAC_DHR12RD_DACC2DHR_Pos)      /*!< 0x0FFF0000 */\r
6249 #define DAC_DHR12RD_DACC2DHR        DAC_DHR12RD_DACC2DHR_Msk                   /*!<DAC channel2 12-bit Right aligned data */\r
6250 \r
6251 /*****************  Bit definition for DAC_DHR12LD register  ******************/\r
6252 #define DAC_DHR12LD_DACC1DHR_Pos    (4U)\r
6253 #define DAC_DHR12LD_DACC1DHR_Msk    (0xFFFUL << DAC_DHR12LD_DACC1DHR_Pos)      /*!< 0x0000FFF0 */\r
6254 #define DAC_DHR12LD_DACC1DHR        DAC_DHR12LD_DACC1DHR_Msk                   /*!<DAC channel1 12-bit Left aligned data */\r
6255 #define DAC_DHR12LD_DACC2DHR_Pos    (20U)\r
6256 #define DAC_DHR12LD_DACC2DHR_Msk    (0xFFFUL << DAC_DHR12LD_DACC2DHR_Pos)      /*!< 0xFFF00000 */\r
6257 #define DAC_DHR12LD_DACC2DHR        DAC_DHR12LD_DACC2DHR_Msk                   /*!<DAC channel2 12-bit Left aligned data */\r
6258 \r
6259 /******************  Bit definition for DAC_DHR8RD register  ******************/\r
6260 #define DAC_DHR8RD_DACC1DHR_Pos     (0U)\r
6261 #define DAC_DHR8RD_DACC1DHR_Msk     (0xFFUL << DAC_DHR8RD_DACC1DHR_Pos)        /*!< 0x000000FF */\r
6262 #define DAC_DHR8RD_DACC1DHR         DAC_DHR8RD_DACC1DHR_Msk                    /*!<DAC channel1 8-bit Right aligned data */\r
6263 #define DAC_DHR8RD_DACC2DHR_Pos     (8U)\r
6264 #define DAC_DHR8RD_DACC2DHR_Msk     (0xFFUL << DAC_DHR8RD_DACC2DHR_Pos)        /*!< 0x0000FF00 */\r
6265 #define DAC_DHR8RD_DACC2DHR         DAC_DHR8RD_DACC2DHR_Msk                    /*!<DAC channel2 8-bit Right aligned data */\r
6266 \r
6267 /*******************  Bit definition for DAC_DOR1 register  *******************/\r
6268 #define DAC_DOR1_DACC1DOR_Pos       (0U)\r
6269 #define DAC_DOR1_DACC1DOR_Msk       (0xFFFUL << DAC_DOR1_DACC1DOR_Pos)         /*!< 0x00000FFF */\r
6270 #define DAC_DOR1_DACC1DOR           DAC_DOR1_DACC1DOR_Msk                      /*!<DAC channel1 data output */\r
6271 \r
6272 /*******************  Bit definition for DAC_DOR2 register  *******************/\r
6273 #define DAC_DOR2_DACC2DOR_Pos       (0U)\r
6274 #define DAC_DOR2_DACC2DOR_Msk       (0xFFFUL << DAC_DOR2_DACC2DOR_Pos)         /*!< 0x00000FFF */\r
6275 #define DAC_DOR2_DACC2DOR           DAC_DOR2_DACC2DOR_Msk                      /*!<DAC channel2 data output */\r
6276 \r
6277 /********************  Bit definition for DAC_SR register  ********************/\r
6278 #define DAC_SR_DMAUDR1_Pos          (13U)\r
6279 #define DAC_SR_DMAUDR1_Msk          (0x1UL << DAC_SR_DMAUDR1_Pos)              /*!< 0x00002000 */\r
6280 #define DAC_SR_DMAUDR1              DAC_SR_DMAUDR1_Msk                         /*!<DAC channel1 DMA underrun flag */\r
6281 #define DAC_SR_CAL_FLAG1_Pos        (14U)\r
6282 #define DAC_SR_CAL_FLAG1_Msk        (0x1UL << DAC_SR_CAL_FLAG1_Pos)            /*!< 0x00004000 */\r
6283 #define DAC_SR_CAL_FLAG1            DAC_SR_CAL_FLAG1_Msk                       /*!<DAC channel1 calibration offset status */\r
6284 #define DAC_SR_BWST1_Pos            (15U)\r
6285 #define DAC_SR_BWST1_Msk            (0x1UL << DAC_SR_BWST1_Pos)                /*!< 0x00008000 */\r
6286 #define DAC_SR_BWST1                DAC_SR_BWST1_Msk                           /*!<DAC channel1 busy writing sample time flag */\r
6287 \r
6288 #define DAC_SR_DMAUDR2_Pos          (29U)\r
6289 #define DAC_SR_DMAUDR2_Msk          (0x1UL << DAC_SR_DMAUDR2_Pos)              /*!< 0x20000000 */\r
6290 #define DAC_SR_DMAUDR2              DAC_SR_DMAUDR2_Msk                         /*!<DAC channel2 DMA underrun flag */\r
6291 #define DAC_SR_CAL_FLAG2_Pos        (30U)\r
6292 #define DAC_SR_CAL_FLAG2_Msk        (0x1UL << DAC_SR_CAL_FLAG2_Pos)            /*!< 0x40000000 */\r
6293 #define DAC_SR_CAL_FLAG2            DAC_SR_CAL_FLAG2_Msk                       /*!<DAC channel2 calibration offset status */\r
6294 #define DAC_SR_BWST2_Pos            (31U)\r
6295 #define DAC_SR_BWST2_Msk            (0x1UL << DAC_SR_BWST2_Pos)                /*!< 0x80000000 */\r
6296 #define DAC_SR_BWST2                DAC_SR_BWST2_Msk                           /*!<DAC channel2 busy writing sample time flag */\r
6297 \r
6298 /*******************  Bit definition for DAC_CCR register  ********************/\r
6299 #define DAC_CCR_OTRIM1_Pos          (0U)\r
6300 #define DAC_CCR_OTRIM1_Msk          (0x1FUL << DAC_CCR_OTRIM1_Pos)             /*!< 0x0000001F */\r
6301 #define DAC_CCR_OTRIM1              DAC_CCR_OTRIM1_Msk                         /*!<DAC channel1 offset trimming value */\r
6302 #define DAC_CCR_OTRIM2_Pos          (16U)\r
6303 #define DAC_CCR_OTRIM2_Msk          (0x1FUL << DAC_CCR_OTRIM2_Pos)             /*!< 0x001F0000 */\r
6304 #define DAC_CCR_OTRIM2              DAC_CCR_OTRIM2_Msk                         /*!<DAC channel2 offset trimming value */\r
6305 \r
6306 /*******************  Bit definition for DAC_MCR register  *******************/\r
6307 #define DAC_MCR_MODE1_Pos           (0U)\r
6308 #define DAC_MCR_MODE1_Msk           (0x7UL << DAC_MCR_MODE1_Pos)               /*!< 0x00000007 */\r
6309 #define DAC_MCR_MODE1               DAC_MCR_MODE1_Msk                          /*!<MODE1[2:0] (DAC channel1 mode) */\r
6310 #define DAC_MCR_MODE1_0             (0x1UL << DAC_MCR_MODE1_Pos)               /*!< 0x00000001 */\r
6311 #define DAC_MCR_MODE1_1             (0x2UL << DAC_MCR_MODE1_Pos)               /*!< 0x00000002 */\r
6312 #define DAC_MCR_MODE1_2             (0x4UL << DAC_MCR_MODE1_Pos)               /*!< 0x00000004 */\r
6313 \r
6314 #define DAC_MCR_MODE2_Pos           (16U)\r
6315 #define DAC_MCR_MODE2_Msk           (0x7UL << DAC_MCR_MODE2_Pos)               /*!< 0x00070000 */\r
6316 #define DAC_MCR_MODE2               DAC_MCR_MODE2_Msk                          /*!<MODE2[2:0] (DAC channel2 mode) */\r
6317 #define DAC_MCR_MODE2_0             (0x1UL << DAC_MCR_MODE2_Pos)               /*!< 0x00010000 */\r
6318 #define DAC_MCR_MODE2_1             (0x2UL << DAC_MCR_MODE2_Pos)               /*!< 0x00020000 */\r
6319 #define DAC_MCR_MODE2_2             (0x4UL << DAC_MCR_MODE2_Pos)               /*!< 0x00040000 */\r
6320 \r
6321 /******************  Bit definition for DAC_SHSR1 register  ******************/\r
6322 #define DAC_SHSR1_TSAMPLE1_Pos      (0U)\r
6323 #define DAC_SHSR1_TSAMPLE1_Msk      (0x3FFUL << DAC_SHSR1_TSAMPLE1_Pos)        /*!< 0x000003FF */\r
6324 #define DAC_SHSR1_TSAMPLE1          DAC_SHSR1_TSAMPLE1_Msk                     /*!<DAC channel1 sample time */\r
6325 \r
6326 /******************  Bit definition for DAC_SHSR2 register  ******************/\r
6327 #define DAC_SHSR2_TSAMPLE2_Pos      (0U)\r
6328 #define DAC_SHSR2_TSAMPLE2_Msk      (0x3FFUL << DAC_SHSR2_TSAMPLE2_Pos)        /*!< 0x000003FF */\r
6329 #define DAC_SHSR2_TSAMPLE2          DAC_SHSR2_TSAMPLE2_Msk                     /*!<DAC channel2 sample time */\r
6330 \r
6331 /******************  Bit definition for DAC_SHHR register  ******************/\r
6332 #define DAC_SHHR_THOLD1_Pos         (0U)\r
6333 #define DAC_SHHR_THOLD1_Msk         (0x3FFUL << DAC_SHHR_THOLD1_Pos)           /*!< 0x000003FF */\r
6334 #define DAC_SHHR_THOLD1             DAC_SHHR_THOLD1_Msk                        /*!<DAC channel1 hold time */\r
6335 #define DAC_SHHR_THOLD2_Pos         (16U)\r
6336 #define DAC_SHHR_THOLD2_Msk         (0x3FFUL << DAC_SHHR_THOLD2_Pos)           /*!< 0x03FF0000 */\r
6337 #define DAC_SHHR_THOLD2             DAC_SHHR_THOLD2_Msk                        /*!<DAC channel2 hold time */\r
6338 \r
6339 /******************  Bit definition for DAC_SHRR register  ******************/\r
6340 #define DAC_SHRR_TREFRESH1_Pos      (0U)\r
6341 #define DAC_SHRR_TREFRESH1_Msk      (0xFFUL << DAC_SHRR_TREFRESH1_Pos)         /*!< 0x000000FF */\r
6342 #define DAC_SHRR_TREFRESH1          DAC_SHRR_TREFRESH1_Msk                     /*!<DAC channel1 refresh time */\r
6343 #define DAC_SHRR_TREFRESH2_Pos      (16U)\r
6344 #define DAC_SHRR_TREFRESH2_Msk      (0xFFUL << DAC_SHRR_TREFRESH2_Pos)         /*!< 0x00FF0000 */\r
6345 #define DAC_SHRR_TREFRESH2          DAC_SHRR_TREFRESH2_Msk                     /*!<DAC channel2 refresh time */\r
6346 \r
6347 /******************************************************************************/\r
6348 /*                                                                            */\r
6349 /*                 Digital Filter for Sigma Delta Modulators                  */\r
6350 /*                                                                            */\r
6351 /******************************************************************************/\r
6352 \r
6353 /****************   DFSDM channel configuration registers  ********************/\r
6354 \r
6355 /***************  Bit definition for DFSDM_CHCFGR1 register  ******************/\r
6356 #define DFSDM_CHCFGR1_DFSDMEN_Pos       (31U)\r
6357 #define DFSDM_CHCFGR1_DFSDMEN_Msk       (0x1UL << DFSDM_CHCFGR1_DFSDMEN_Pos)   /*!< 0x80000000 */\r
6358 #define DFSDM_CHCFGR1_DFSDMEN           DFSDM_CHCFGR1_DFSDMEN_Msk              /*!< Global enable for DFSDM interface */\r
6359 #define DFSDM_CHCFGR1_CKOUTSRC_Pos      (30U)\r
6360 #define DFSDM_CHCFGR1_CKOUTSRC_Msk      (0x1UL << DFSDM_CHCFGR1_CKOUTSRC_Pos)  /*!< 0x40000000 */\r
6361 #define DFSDM_CHCFGR1_CKOUTSRC          DFSDM_CHCFGR1_CKOUTSRC_Msk             /*!< Output serial clock source selection */\r
6362 #define DFSDM_CHCFGR1_CKOUTDIV_Pos      (16U)\r
6363 #define DFSDM_CHCFGR1_CKOUTDIV_Msk      (0xFFUL << DFSDM_CHCFGR1_CKOUTDIV_Pos) /*!< 0x00FF0000 */\r
6364 #define DFSDM_CHCFGR1_CKOUTDIV          DFSDM_CHCFGR1_CKOUTDIV_Msk             /*!< CKOUTDIV[7:0] output serial clock divider */\r
6365 #define DFSDM_CHCFGR1_DATPACK_Pos       (14U)\r
6366 #define DFSDM_CHCFGR1_DATPACK_Msk       (0x3UL << DFSDM_CHCFGR1_DATPACK_Pos)   /*!< 0x0000C000 */\r
6367 #define DFSDM_CHCFGR1_DATPACK           DFSDM_CHCFGR1_DATPACK_Msk              /*!< DATPACK[1:0] Data packing mode */\r
6368 #define DFSDM_CHCFGR1_DATPACK_1         (0x2UL << DFSDM_CHCFGR1_DATPACK_Pos)   /*!< 0x00008000 */\r
6369 #define DFSDM_CHCFGR1_DATPACK_0         (0x1UL << DFSDM_CHCFGR1_DATPACK_Pos)   /*!< 0x00004000 */\r
6370 #define DFSDM_CHCFGR1_DATMPX_Pos        (12U)\r
6371 #define DFSDM_CHCFGR1_DATMPX_Msk        (0x3UL << DFSDM_CHCFGR1_DATMPX_Pos)    /*!< 0x00003000 */\r
6372 #define DFSDM_CHCFGR1_DATMPX            DFSDM_CHCFGR1_DATMPX_Msk               /*!< DATMPX[1:0] Input data multiplexer for channel y */\r
6373 #define DFSDM_CHCFGR1_DATMPX_1          (0x2UL << DFSDM_CHCFGR1_DATMPX_Pos)    /*!< 0x00002000 */\r
6374 #define DFSDM_CHCFGR1_DATMPX_0          (0x1UL << DFSDM_CHCFGR1_DATMPX_Pos)    /*!< 0x00001000 */\r
6375 #define DFSDM_CHCFGR1_CHINSEL_Pos       (8U)\r
6376 #define DFSDM_CHCFGR1_CHINSEL_Msk       (0x1UL << DFSDM_CHCFGR1_CHINSEL_Pos)   /*!< 0x00000100 */\r
6377 #define DFSDM_CHCFGR1_CHINSEL           DFSDM_CHCFGR1_CHINSEL_Msk              /*!< Serial inputs selection for channel y */\r
6378 #define DFSDM_CHCFGR1_CHEN_Pos          (7U)\r
6379 #define DFSDM_CHCFGR1_CHEN_Msk          (0x1UL << DFSDM_CHCFGR1_CHEN_Pos)      /*!< 0x00000080 */\r
6380 #define DFSDM_CHCFGR1_CHEN              DFSDM_CHCFGR1_CHEN_Msk                 /*!< Channel y enable */\r
6381 #define DFSDM_CHCFGR1_CKABEN_Pos        (6U)\r
6382 #define DFSDM_CHCFGR1_CKABEN_Msk        (0x1UL << DFSDM_CHCFGR1_CKABEN_Pos)    /*!< 0x00000040 */\r
6383 #define DFSDM_CHCFGR1_CKABEN            DFSDM_CHCFGR1_CKABEN_Msk               /*!< Clock absence detector enable on channel y */\r
6384 #define DFSDM_CHCFGR1_SCDEN_Pos         (5U)\r
6385 #define DFSDM_CHCFGR1_SCDEN_Msk         (0x1UL << DFSDM_CHCFGR1_SCDEN_Pos)     /*!< 0x00000020 */\r
6386 #define DFSDM_CHCFGR1_SCDEN             DFSDM_CHCFGR1_SCDEN_Msk                /*!< Short circuit detector enable on channel y */\r
6387 #define DFSDM_CHCFGR1_SPICKSEL_Pos      (2U)\r
6388 #define DFSDM_CHCFGR1_SPICKSEL_Msk      (0x3UL << DFSDM_CHCFGR1_SPICKSEL_Pos)  /*!< 0x0000000C */\r
6389 #define DFSDM_CHCFGR1_SPICKSEL          DFSDM_CHCFGR1_SPICKSEL_Msk             /*!< SPICKSEL[1:0] SPI clock select for channel y */\r
6390 #define DFSDM_CHCFGR1_SPICKSEL_1        (0x2UL << DFSDM_CHCFGR1_SPICKSEL_Pos)  /*!< 0x00000008 */\r
6391 #define DFSDM_CHCFGR1_SPICKSEL_0        (0x1UL << DFSDM_CHCFGR1_SPICKSEL_Pos)  /*!< 0x00000004 */\r
6392 #define DFSDM_CHCFGR1_SITP_Pos          (0U)\r
6393 #define DFSDM_CHCFGR1_SITP_Msk          (0x3UL << DFSDM_CHCFGR1_SITP_Pos)      /*!< 0x00000003 */\r
6394 #define DFSDM_CHCFGR1_SITP              DFSDM_CHCFGR1_SITP_Msk                 /*!< SITP[1:0] Serial interface type for channel y */\r
6395 #define DFSDM_CHCFGR1_SITP_1            (0x2UL << DFSDM_CHCFGR1_SITP_Pos)      /*!< 0x00000002 */\r
6396 #define DFSDM_CHCFGR1_SITP_0            (0x1UL << DFSDM_CHCFGR1_SITP_Pos)      /*!< 0x00000001 */\r
6397 \r
6398 /***************  Bit definition for DFSDM_CHCFGR2 register  ******************/\r
6399 #define DFSDM_CHCFGR2_OFFSET_Pos        (8U)\r
6400 #define DFSDM_CHCFGR2_OFFSET_Msk        (0xFFFFFFUL << DFSDM_CHCFGR2_OFFSET_Pos) /*!< 0xFFFFFF00 */\r
6401 #define DFSDM_CHCFGR2_OFFSET            DFSDM_CHCFGR2_OFFSET_Msk               /*!< OFFSET[23:0] 24-bit calibration offset for channel y */\r
6402 #define DFSDM_CHCFGR2_DTRBS_Pos         (3U)\r
6403 #define DFSDM_CHCFGR2_DTRBS_Msk         (0x1FUL << DFSDM_CHCFGR2_DTRBS_Pos)    /*!< 0x000000F8 */\r
6404 #define DFSDM_CHCFGR2_DTRBS             DFSDM_CHCFGR2_DTRBS_Msk                /*!< DTRBS[4:0] Data right bit-shift for channel y */\r
6405 \r
6406 /****************  Bit definition for DFSDM_CHAWSCDR register *****************/\r
6407 #define DFSDM_CHAWSCDR_AWFORD_Pos       (22U)\r
6408 #define DFSDM_CHAWSCDR_AWFORD_Msk       (0x3UL << DFSDM_CHAWSCDR_AWFORD_Pos)   /*!< 0x00C00000 */\r
6409 #define DFSDM_CHAWSCDR_AWFORD           DFSDM_CHAWSCDR_AWFORD_Msk              /*!< AWFORD[1:0] Analog watchdog Sinc filter order on channel y */\r
6410 #define DFSDM_CHAWSCDR_AWFORD_1         (0x2UL << DFSDM_CHAWSCDR_AWFORD_Pos)   /*!< 0x00800000 */\r
6411 #define DFSDM_CHAWSCDR_AWFORD_0         (0x1UL << DFSDM_CHAWSCDR_AWFORD_Pos)   /*!< 0x00400000 */\r
6412 #define DFSDM_CHAWSCDR_AWFOSR_Pos       (16U)\r
6413 #define DFSDM_CHAWSCDR_AWFOSR_Msk       (0x1FUL << DFSDM_CHAWSCDR_AWFOSR_Pos)  /*!< 0x001F0000 */\r
6414 #define DFSDM_CHAWSCDR_AWFOSR           DFSDM_CHAWSCDR_AWFOSR_Msk              /*!< AWFOSR[4:0] Analog watchdog filter oversampling ratio on channel y */\r
6415 #define DFSDM_CHAWSCDR_BKSCD_Pos        (12U)\r
6416 #define DFSDM_CHAWSCDR_BKSCD_Msk        (0xFUL << DFSDM_CHAWSCDR_BKSCD_Pos)    /*!< 0x0000F000 */\r
6417 #define DFSDM_CHAWSCDR_BKSCD            DFSDM_CHAWSCDR_BKSCD_Msk               /*!< BKSCD[3:0] Break signal assignment for short circuit detector on channel y */\r
6418 #define DFSDM_CHAWSCDR_SCDT_Pos         (0U)\r
6419 #define DFSDM_CHAWSCDR_SCDT_Msk         (0xFFUL << DFSDM_CHAWSCDR_SCDT_Pos)    /*!< 0x000000FF */\r
6420 #define DFSDM_CHAWSCDR_SCDT             DFSDM_CHAWSCDR_SCDT_Msk                /*!< SCDT[7:0] Short circuit detector threshold for channel y */\r
6421 \r
6422 /****************  Bit definition for DFSDM_CHWDATR register *******************/\r
6423 #define DFSDM_CHWDATR_WDATA_Pos         (0U)\r
6424 #define DFSDM_CHWDATR_WDATA_Msk         (0xFFFFUL << DFSDM_CHWDATR_WDATA_Pos)  /*!< 0x0000FFFF */\r
6425 #define DFSDM_CHWDATR_WDATA             DFSDM_CHWDATR_WDATA_Msk                /*!< WDATA[15:0] Input channel y watchdog data */\r
6426 \r
6427 /****************  Bit definition for DFSDM_CHDATINR register *****************/\r
6428 #define DFSDM_CHDATINR_INDAT0_Pos       (0U)\r
6429 #define DFSDM_CHDATINR_INDAT0_Msk       (0xFFFFUL << DFSDM_CHDATINR_INDAT0_Pos) /*!< 0x0000FFFF */\r
6430 #define DFSDM_CHDATINR_INDAT0           DFSDM_CHDATINR_INDAT0_Msk              /*!< INDAT0[31:16] Input data for channel y or channel (y+1) */\r
6431 #define DFSDM_CHDATINR_INDAT1_Pos       (16U)\r
6432 #define DFSDM_CHDATINR_INDAT1_Msk       (0xFFFFUL << DFSDM_CHDATINR_INDAT1_Pos) /*!< 0xFFFF0000 */\r
6433 #define DFSDM_CHDATINR_INDAT1           DFSDM_CHDATINR_INDAT1_Msk              /*!< INDAT0[15:0] Input data for channel y */\r
6434 \r
6435 /************************   DFSDM module registers  ****************************/\r
6436 \r
6437 /*****************  Bit definition for DFSDM_FLTCR1 register *******************/\r
6438 #define DFSDM_FLTCR1_AWFSEL_Pos         (30U)\r
6439 #define DFSDM_FLTCR1_AWFSEL_Msk         (0x1UL << DFSDM_FLTCR1_AWFSEL_Pos)     /*!< 0x40000000 */\r
6440 #define DFSDM_FLTCR1_AWFSEL             DFSDM_FLTCR1_AWFSEL_Msk                /*!< Analog watchdog fast mode select */\r
6441 #define DFSDM_FLTCR1_FAST_Pos           (29U)\r
6442 #define DFSDM_FLTCR1_FAST_Msk           (0x1UL << DFSDM_FLTCR1_FAST_Pos)       /*!< 0x20000000 */\r
6443 #define DFSDM_FLTCR1_FAST               DFSDM_FLTCR1_FAST_Msk                  /*!< Fast conversion mode selection */\r
6444 #define DFSDM_FLTCR1_RCH_Pos            (24U)\r
6445 #define DFSDM_FLTCR1_RCH_Msk            (0x7UL << DFSDM_FLTCR1_RCH_Pos)        /*!< 0x07000000 */\r
6446 #define DFSDM_FLTCR1_RCH                DFSDM_FLTCR1_RCH_Msk                   /*!< RCH[2:0] Regular channel selection */\r
6447 #define DFSDM_FLTCR1_RDMAEN_Pos         (21U)\r
6448 #define DFSDM_FLTCR1_RDMAEN_Msk         (0x1UL << DFSDM_FLTCR1_RDMAEN_Pos)     /*!< 0x00200000 */\r
6449 #define DFSDM_FLTCR1_RDMAEN             DFSDM_FLTCR1_RDMAEN_Msk                /*!< DMA channel enabled to read data for the regular conversion */\r
6450 #define DFSDM_FLTCR1_RSYNC_Pos          (19U)\r
6451 #define DFSDM_FLTCR1_RSYNC_Msk          (0x1UL << DFSDM_FLTCR1_RSYNC_Pos)      /*!< 0x00080000 */\r
6452 #define DFSDM_FLTCR1_RSYNC              DFSDM_FLTCR1_RSYNC_Msk                 /*!< Launch regular conversion synchronously with DFSDMx */\r
6453 #define DFSDM_FLTCR1_RCONT_Pos          (18U)\r
6454 #define DFSDM_FLTCR1_RCONT_Msk          (0x1UL << DFSDM_FLTCR1_RCONT_Pos)      /*!< 0x00040000 */\r
6455 #define DFSDM_FLTCR1_RCONT              DFSDM_FLTCR1_RCONT_Msk                 /*!< Continuous mode selection for regular conversions */\r
6456 #define DFSDM_FLTCR1_RSWSTART_Pos       (17U)\r
6457 #define DFSDM_FLTCR1_RSWSTART_Msk       (0x1UL << DFSDM_FLTCR1_RSWSTART_Pos)   /*!< 0x00020000 */\r
6458 #define DFSDM_FLTCR1_RSWSTART           DFSDM_FLTCR1_RSWSTART_Msk              /*!< Software start of a conversion on the regular channel */\r
6459 #define DFSDM_FLTCR1_JEXTEN_Pos         (13U)\r
6460 #define DFSDM_FLTCR1_JEXTEN_Msk         (0x3UL << DFSDM_FLTCR1_JEXTEN_Pos)     /*!< 0x00006000 */\r
6461 #define DFSDM_FLTCR1_JEXTEN             DFSDM_FLTCR1_JEXTEN_Msk                /*!< JEXTEN[1:0] Trigger enable and trigger edge selection for injected conversions */\r
6462 #define DFSDM_FLTCR1_JEXTEN_1           (0x2UL << DFSDM_FLTCR1_JEXTEN_Pos)     /*!< 0x00004000 */\r
6463 #define DFSDM_FLTCR1_JEXTEN_0           (0x1UL << DFSDM_FLTCR1_JEXTEN_Pos)     /*!< 0x00002000 */\r
6464 #define DFSDM_FLTCR1_JEXTSEL_Pos        (8U)\r
6465 #define DFSDM_FLTCR1_JEXTSEL_Msk        (0x7UL << DFSDM_FLTCR1_JEXTSEL_Pos)    /*!< 0x00000700 */\r
6466 #define DFSDM_FLTCR1_JEXTSEL            DFSDM_FLTCR1_JEXTSEL_Msk               /*!< JEXTSEL[2:0]Trigger signal selection for launching injected conversions */\r
6467 #define DFSDM_FLTCR1_JEXTSEL_2          (0x4UL << DFSDM_FLTCR1_JEXTSEL_Pos)    /*!< 0x00000400 */\r
6468 #define DFSDM_FLTCR1_JEXTSEL_1          (0x2UL << DFSDM_FLTCR1_JEXTSEL_Pos)    /*!< 0x00000200 */\r
6469 #define DFSDM_FLTCR1_JEXTSEL_0          (0x1UL << DFSDM_FLTCR1_JEXTSEL_Pos)    /*!< 0x00000100 */\r
6470 #define DFSDM_FLTCR1_JDMAEN_Pos         (5U)\r
6471 #define DFSDM_FLTCR1_JDMAEN_Msk         (0x1UL << DFSDM_FLTCR1_JDMAEN_Pos)     /*!< 0x00000020 */\r
6472 #define DFSDM_FLTCR1_JDMAEN             DFSDM_FLTCR1_JDMAEN_Msk                /*!< DMA channel enabled to read data for the injected channel group */\r
6473 #define DFSDM_FLTCR1_JSCAN_Pos          (4U)\r
6474 #define DFSDM_FLTCR1_JSCAN_Msk          (0x1UL << DFSDM_FLTCR1_JSCAN_Pos)      /*!< 0x00000010 */\r
6475 #define DFSDM_FLTCR1_JSCAN              DFSDM_FLTCR1_JSCAN_Msk                 /*!< Scanning conversion in continuous mode selection for injected conversions */\r
6476 #define DFSDM_FLTCR1_JSYNC_Pos          (3U)\r
6477 #define DFSDM_FLTCR1_JSYNC_Msk          (0x1UL << DFSDM_FLTCR1_JSYNC_Pos)      /*!< 0x00000008 */\r
6478 #define DFSDM_FLTCR1_JSYNC              DFSDM_FLTCR1_JSYNC_Msk                 /*!< Launch an injected conversion synchronously with DFSDMx JSWSTART trigger  */\r
6479 #define DFSDM_FLTCR1_JSWSTART_Pos       (1U)\r
6480 #define DFSDM_FLTCR1_JSWSTART_Msk       (0x1UL << DFSDM_FLTCR1_JSWSTART_Pos)   /*!< 0x00000002 */\r
6481 #define DFSDM_FLTCR1_JSWSTART           DFSDM_FLTCR1_JSWSTART_Msk              /*!< Start the conversion of the injected group of channels */\r
6482 #define DFSDM_FLTCR1_DFEN_Pos           (0U)\r
6483 #define DFSDM_FLTCR1_DFEN_Msk           (0x1UL << DFSDM_FLTCR1_DFEN_Pos)       /*!< 0x00000001 */\r
6484 #define DFSDM_FLTCR1_DFEN               DFSDM_FLTCR1_DFEN_Msk                  /*!< DFSDM enable */\r
6485 \r
6486 /*****************  Bit definition for DFSDM_FLTCR2 register *******************/\r
6487 #define DFSDM_FLTCR2_AWDCH_Pos          (16U)\r
6488 #define DFSDM_FLTCR2_AWDCH_Msk          (0xFFUL << DFSDM_FLTCR2_AWDCH_Pos)     /*!< 0x00FF0000 */\r
6489 #define DFSDM_FLTCR2_AWDCH              DFSDM_FLTCR2_AWDCH_Msk                 /*!< AWDCH[7:0] Analog watchdog channel selection */\r
6490 #define DFSDM_FLTCR2_EXCH_Pos           (8U)\r
6491 #define DFSDM_FLTCR2_EXCH_Msk           (0xFFUL << DFSDM_FLTCR2_EXCH_Pos)      /*!< 0x0000FF00 */\r
6492 #define DFSDM_FLTCR2_EXCH               DFSDM_FLTCR2_EXCH_Msk                  /*!< EXCH[7:0] Extreme detector channel selection */\r
6493 #define DFSDM_FLTCR2_CKABIE_Pos         (6U)\r
6494 #define DFSDM_FLTCR2_CKABIE_Msk         (0x1UL << DFSDM_FLTCR2_CKABIE_Pos)     /*!< 0x00000040 */\r
6495 #define DFSDM_FLTCR2_CKABIE             DFSDM_FLTCR2_CKABIE_Msk                /*!< Clock absence interrupt enable */\r
6496 #define DFSDM_FLTCR2_SCDIE_Pos          (5U)\r
6497 #define DFSDM_FLTCR2_SCDIE_Msk          (0x1UL << DFSDM_FLTCR2_SCDIE_Pos)      /*!< 0x00000020 */\r
6498 #define DFSDM_FLTCR2_SCDIE              DFSDM_FLTCR2_SCDIE_Msk                 /*!< Short circuit detector interrupt enable */\r
6499 #define DFSDM_FLTCR2_AWDIE_Pos          (4U)\r
6500 #define DFSDM_FLTCR2_AWDIE_Msk          (0x1UL << DFSDM_FLTCR2_AWDIE_Pos)      /*!< 0x00000010 */\r
6501 #define DFSDM_FLTCR2_AWDIE              DFSDM_FLTCR2_AWDIE_Msk                 /*!< Analog watchdog interrupt enable */\r
6502 #define DFSDM_FLTCR2_ROVRIE_Pos         (3U)\r
6503 #define DFSDM_FLTCR2_ROVRIE_Msk         (0x1UL << DFSDM_FLTCR2_ROVRIE_Pos)     /*!< 0x00000008 */\r
6504 #define DFSDM_FLTCR2_ROVRIE             DFSDM_FLTCR2_ROVRIE_Msk                /*!< Regular data overrun interrupt enable */\r
6505 #define DFSDM_FLTCR2_JOVRIE_Pos         (2U)\r
6506 #define DFSDM_FLTCR2_JOVRIE_Msk         (0x1UL << DFSDM_FLTCR2_JOVRIE_Pos)     /*!< 0x00000004 */\r
6507 #define DFSDM_FLTCR2_JOVRIE             DFSDM_FLTCR2_JOVRIE_Msk                /*!< Injected data overrun interrupt enable */\r
6508 #define DFSDM_FLTCR2_REOCIE_Pos         (1U)\r
6509 #define DFSDM_FLTCR2_REOCIE_Msk         (0x1UL << DFSDM_FLTCR2_REOCIE_Pos)     /*!< 0x00000002 */\r
6510 #define DFSDM_FLTCR2_REOCIE             DFSDM_FLTCR2_REOCIE_Msk                /*!< Regular end of conversion interrupt enable */\r
6511 #define DFSDM_FLTCR2_JEOCIE_Pos         (0U)\r
6512 #define DFSDM_FLTCR2_JEOCIE_Msk         (0x1UL << DFSDM_FLTCR2_JEOCIE_Pos)     /*!< 0x00000001 */\r
6513 #define DFSDM_FLTCR2_JEOCIE             DFSDM_FLTCR2_JEOCIE_Msk                /*!< Injected end of conversion interrupt enable */\r
6514 \r
6515 /*****************  Bit definition for DFSDM_FLTISR register *******************/\r
6516 #define DFSDM_FLTISR_SCDF_Pos           (24U)\r
6517 #define DFSDM_FLTISR_SCDF_Msk           (0xFFUL << DFSDM_FLTISR_SCDF_Pos)      /*!< 0xFF000000 */\r
6518 #define DFSDM_FLTISR_SCDF               DFSDM_FLTISR_SCDF_Msk                  /*!< SCDF[7:0] Short circuit detector flag */\r
6519 #define DFSDM_FLTISR_CKABF_Pos          (16U)\r
6520 #define DFSDM_FLTISR_CKABF_Msk          (0xFFUL << DFSDM_FLTISR_CKABF_Pos)     /*!< 0x00FF0000 */\r
6521 #define DFSDM_FLTISR_CKABF              DFSDM_FLTISR_CKABF_Msk                 /*!< CKABF[7:0] Clock absence flag */\r
6522 #define DFSDM_FLTISR_RCIP_Pos           (14U)\r
6523 #define DFSDM_FLTISR_RCIP_Msk           (0x1UL << DFSDM_FLTISR_RCIP_Pos)       /*!< 0x00004000 */\r
6524 #define DFSDM_FLTISR_RCIP               DFSDM_FLTISR_RCIP_Msk                  /*!< Regular conversion in progress status */\r
6525 #define DFSDM_FLTISR_JCIP_Pos           (13U)\r
6526 #define DFSDM_FLTISR_JCIP_Msk           (0x1UL << DFSDM_FLTISR_JCIP_Pos)       /*!< 0x00002000 */\r
6527 #define DFSDM_FLTISR_JCIP               DFSDM_FLTISR_JCIP_Msk                  /*!< Injected conversion in progress status */\r
6528 #define DFSDM_FLTISR_AWDF_Pos           (4U)\r
6529 #define DFSDM_FLTISR_AWDF_Msk           (0x1UL << DFSDM_FLTISR_AWDF_Pos)       /*!< 0x00000010 */\r
6530 #define DFSDM_FLTISR_AWDF               DFSDM_FLTISR_AWDF_Msk                  /*!< Analog watchdog */\r
6531 #define DFSDM_FLTISR_ROVRF_Pos          (3U)\r
6532 #define DFSDM_FLTISR_ROVRF_Msk          (0x1UL << DFSDM_FLTISR_ROVRF_Pos)      /*!< 0x00000008 */\r
6533 #define DFSDM_FLTISR_ROVRF              DFSDM_FLTISR_ROVRF_Msk                 /*!< Regular conversion overrun flag */\r
6534 #define DFSDM_FLTISR_JOVRF_Pos          (2U)\r
6535 #define DFSDM_FLTISR_JOVRF_Msk          (0x1UL << DFSDM_FLTISR_JOVRF_Pos)      /*!< 0x00000004 */\r
6536 #define DFSDM_FLTISR_JOVRF              DFSDM_FLTISR_JOVRF_Msk                 /*!< Injected conversion overrun flag */\r
6537 #define DFSDM_FLTISR_REOCF_Pos          (1U)\r
6538 #define DFSDM_FLTISR_REOCF_Msk          (0x1UL << DFSDM_FLTISR_REOCF_Pos)      /*!< 0x00000002 */\r
6539 #define DFSDM_FLTISR_REOCF              DFSDM_FLTISR_REOCF_Msk                 /*!< End of regular conversion flag */\r
6540 #define DFSDM_FLTISR_JEOCF_Pos          (0U)\r
6541 #define DFSDM_FLTISR_JEOCF_Msk          (0x1UL << DFSDM_FLTISR_JEOCF_Pos)      /*!< 0x00000001 */\r
6542 #define DFSDM_FLTISR_JEOCF              DFSDM_FLTISR_JEOCF_Msk                 /*!< End of injected conversion flag */\r
6543 \r
6544 /*****************  Bit definition for DFSDM_FLTICR register *******************/\r
6545 #define DFSDM_FLTICR_CLRSCDF_Pos        (24U)\r
6546 #define DFSDM_FLTICR_CLRSCDF_Msk        (0xFFUL << DFSDM_FLTICR_CLRSCDF_Pos)   /*!< 0xFF000000 */\r
6547 #define DFSDM_FLTICR_CLRSCDF            DFSDM_FLTICR_CLRSCDF_Msk               /*!< CLRSCDF[7:0] Clear the short circuit detector flag */\r
6548 #define DFSDM_FLTICR_CLRCKABF_Pos       (16U)\r
6549 #define DFSDM_FLTICR_CLRCKABF_Msk       (0xFFUL << DFSDM_FLTICR_CLRCKABF_Pos)  /*!< 0x00FF0000 */\r
6550 #define DFSDM_FLTICR_CLRCKABF           DFSDM_FLTICR_CLRCKABF_Msk              /*!< CLRCKABF[7:0] Clear the clock absence flag */\r
6551 #define DFSDM_FLTICR_CLRROVRF_Pos       (3U)\r
6552 #define DFSDM_FLTICR_CLRROVRF_Msk       (0x1UL << DFSDM_FLTICR_CLRROVRF_Pos)   /*!< 0x00000008 */\r
6553 #define DFSDM_FLTICR_CLRROVRF           DFSDM_FLTICR_CLRROVRF_Msk              /*!< Clear the regular conversion overrun flag */\r
6554 #define DFSDM_FLTICR_CLRJOVRF_Pos       (2U)\r
6555 #define DFSDM_FLTICR_CLRJOVRF_Msk       (0x1UL << DFSDM_FLTICR_CLRJOVRF_Pos)   /*!< 0x00000004 */\r
6556 #define DFSDM_FLTICR_CLRJOVRF           DFSDM_FLTICR_CLRJOVRF_Msk              /*!< Clear the injected conversion overrun flag */\r
6557 \r
6558 /****************  Bit definition for DFSDM_FLTJCHGR register ******************/\r
6559 #define DFSDM_FLTJCHGR_JCHG_Pos         (0U)\r
6560 #define DFSDM_FLTJCHGR_JCHG_Msk         (0xFFUL << DFSDM_FLTJCHGR_JCHG_Pos)    /*!< 0x000000FF */\r
6561 #define DFSDM_FLTJCHGR_JCHG             DFSDM_FLTJCHGR_JCHG_Msk                /*!< JCHG[7:0] Injected channel group selection */\r
6562 \r
6563 /*****************  Bit definition for DFSDM_FLTFCR register *******************/\r
6564 #define DFSDM_FLTFCR_FORD_Pos           (29U)\r
6565 #define DFSDM_FLTFCR_FORD_Msk           (0x7UL << DFSDM_FLTFCR_FORD_Pos)       /*!< 0xE0000000 */\r
6566 #define DFSDM_FLTFCR_FORD               DFSDM_FLTFCR_FORD_Msk                  /*!< FORD[2:0] Sinc filter order */\r
6567 #define DFSDM_FLTFCR_FORD_2             (0x4UL << DFSDM_FLTFCR_FORD_Pos)       /*!< 0x80000000 */\r
6568 #define DFSDM_FLTFCR_FORD_1             (0x2UL << DFSDM_FLTFCR_FORD_Pos)       /*!< 0x40000000 */\r
6569 #define DFSDM_FLTFCR_FORD_0             (0x1UL << DFSDM_FLTFCR_FORD_Pos)       /*!< 0x20000000 */\r
6570 #define DFSDM_FLTFCR_FOSR_Pos           (16U)\r
6571 #define DFSDM_FLTFCR_FOSR_Msk           (0x3FFUL << DFSDM_FLTFCR_FOSR_Pos)     /*!< 0x03FF0000 */\r
6572 #define DFSDM_FLTFCR_FOSR               DFSDM_FLTFCR_FOSR_Msk                  /*!< FOSR[9:0] Sinc filter oversampling ratio (decimation rate) */\r
6573 #define DFSDM_FLTFCR_IOSR_Pos           (0U)\r
6574 #define DFSDM_FLTFCR_IOSR_Msk           (0xFFUL << DFSDM_FLTFCR_IOSR_Pos)      /*!< 0x000000FF */\r
6575 #define DFSDM_FLTFCR_IOSR               DFSDM_FLTFCR_IOSR_Msk                  /*!< IOSR[7:0] Integrator oversampling ratio (averaging length) */\r
6576 \r
6577 /***************  Bit definition for DFSDM_FLTJDATAR register *****************/\r
6578 #define DFSDM_FLTJDATAR_JDATA_Pos       (8U)\r
6579 #define DFSDM_FLTJDATAR_JDATA_Msk       (0xFFFFFFUL << DFSDM_FLTJDATAR_JDATA_Pos) /*!< 0xFFFFFF00 */\r
6580 #define DFSDM_FLTJDATAR_JDATA           DFSDM_FLTJDATAR_JDATA_Msk              /*!< JDATA[23:0] Injected group conversion data */\r
6581 #define DFSDM_FLTJDATAR_JDATACH_Pos     (0U)\r
6582 #define DFSDM_FLTJDATAR_JDATACH_Msk     (0x7UL << DFSDM_FLTJDATAR_JDATACH_Pos) /*!< 0x00000007 */\r
6583 #define DFSDM_FLTJDATAR_JDATACH         DFSDM_FLTJDATAR_JDATACH_Msk            /*!< JDATACH[2:0] Injected channel most recently converted */\r
6584 \r
6585 /***************  Bit definition for DFSDM_FLTRDATAR register *****************/\r
6586 #define DFSDM_FLTRDATAR_RDATA_Pos       (8U)\r
6587 #define DFSDM_FLTRDATAR_RDATA_Msk       (0xFFFFFFUL << DFSDM_FLTRDATAR_RDATA_Pos) /*!< 0xFFFFFF00 */\r
6588 #define DFSDM_FLTRDATAR_RDATA           DFSDM_FLTRDATAR_RDATA_Msk              /*!< RDATA[23:0] Regular channel conversion data */\r
6589 #define DFSDM_FLTRDATAR_RPEND_Pos       (4U)\r
6590 #define DFSDM_FLTRDATAR_RPEND_Msk       (0x1UL << DFSDM_FLTRDATAR_RPEND_Pos)   /*!< 0x00000010 */\r
6591 #define DFSDM_FLTRDATAR_RPEND           DFSDM_FLTRDATAR_RPEND_Msk              /*!< RPEND Regular channel pending data */\r
6592 #define DFSDM_FLTRDATAR_RDATACH_Pos     (0U)\r
6593 #define DFSDM_FLTRDATAR_RDATACH_Msk     (0x7UL << DFSDM_FLTRDATAR_RDATACH_Pos) /*!< 0x00000007 */\r
6594 #define DFSDM_FLTRDATAR_RDATACH         DFSDM_FLTRDATAR_RDATACH_Msk            /*!< RDATACH[2:0] Regular channel most recently converted */\r
6595 \r
6596 /***************  Bit definition for DFSDM_FLTAWHTR register ******************/\r
6597 #define DFSDM_FLTAWHTR_AWHT_Pos         (8U)\r
6598 #define DFSDM_FLTAWHTR_AWHT_Msk         (0xFFFFFFUL << DFSDM_FLTAWHTR_AWHT_Pos) /*!< 0xFFFFFF00 */\r
6599 #define DFSDM_FLTAWHTR_AWHT             DFSDM_FLTAWHTR_AWHT_Msk                /*!< AWHT[23:0] Analog watchdog high threshold */\r
6600 #define DFSDM_FLTAWHTR_BKAWH_Pos        (0U)\r
6601 #define DFSDM_FLTAWHTR_BKAWH_Msk        (0xFUL << DFSDM_FLTAWHTR_BKAWH_Pos)    /*!< 0x0000000F */\r
6602 #define DFSDM_FLTAWHTR_BKAWH            DFSDM_FLTAWHTR_BKAWH_Msk               /*!< BKAWH[3:0] Break signal assignment to analog watchdog high threshold event */\r
6603 \r
6604 /***************  Bit definition for DFSDM_FLTAWLTR register ******************/\r
6605 #define DFSDM_FLTAWLTR_AWLT_Pos         (8U)\r
6606 #define DFSDM_FLTAWLTR_AWLT_Msk         (0xFFFFFFUL << DFSDM_FLTAWLTR_AWLT_Pos) /*!< 0xFFFFFF00 */\r
6607 #define DFSDM_FLTAWLTR_AWLT             DFSDM_FLTAWLTR_AWLT_Msk                /*!< AWLT[23:0] Analog watchdog low threshold */\r
6608 #define DFSDM_FLTAWLTR_BKAWL_Pos        (0U)\r
6609 #define DFSDM_FLTAWLTR_BKAWL_Msk        (0xFUL << DFSDM_FLTAWLTR_BKAWL_Pos)    /*!< 0x0000000F */\r
6610 #define DFSDM_FLTAWLTR_BKAWL            DFSDM_FLTAWLTR_BKAWL_Msk               /*!< BKAWL[3:0] Break signal assignment to analog watchdog low threshold event */\r
6611 \r
6612 /***************  Bit definition for DFSDM_FLTAWSR register *******************/\r
6613 #define DFSDM_FLTAWSR_AWHTF_Pos         (8U)\r
6614 #define DFSDM_FLTAWSR_AWHTF_Msk         (0xFFUL << DFSDM_FLTAWSR_AWHTF_Pos)    /*!< 0x0000FF00 */\r
6615 #define DFSDM_FLTAWSR_AWHTF             DFSDM_FLTAWSR_AWHTF_Msk                /*!< AWHTF[15:8] Analog watchdog high threshold error on given channels */\r
6616 #define DFSDM_FLTAWSR_AWLTF_Pos         (0U)\r
6617 #define DFSDM_FLTAWSR_AWLTF_Msk         (0xFFUL << DFSDM_FLTAWSR_AWLTF_Pos)    /*!< 0x000000FF */\r
6618 #define DFSDM_FLTAWSR_AWLTF             DFSDM_FLTAWSR_AWLTF_Msk                /*!< AWLTF[7:0] Analog watchdog low threshold error on given channels */\r
6619 \r
6620 /***************  Bit definition for DFSDM_FLTAWCFR register ******************/\r
6621 #define DFSDM_FLTAWCFR_CLRAWHTF_Pos     (8U)\r
6622 #define DFSDM_FLTAWCFR_CLRAWHTF_Msk     (0xFFUL << DFSDM_FLTAWCFR_CLRAWHTF_Pos) /*!< 0x0000FF00 */\r
6623 #define DFSDM_FLTAWCFR_CLRAWHTF         DFSDM_FLTAWCFR_CLRAWHTF_Msk            /*!< CLRAWHTF[15:8] Clear the Analog watchdog high threshold flag */\r
6624 #define DFSDM_FLTAWCFR_CLRAWLTF_Pos     (0U)\r
6625 #define DFSDM_FLTAWCFR_CLRAWLTF_Msk     (0xFFUL << DFSDM_FLTAWCFR_CLRAWLTF_Pos) /*!< 0x000000FF */\r
6626 #define DFSDM_FLTAWCFR_CLRAWLTF         DFSDM_FLTAWCFR_CLRAWLTF_Msk            /*!< CLRAWLTF[7:0] Clear the Analog watchdog low threshold flag */\r
6627 \r
6628 /***************  Bit definition for DFSDM_FLTEXMAX register ******************/\r
6629 #define DFSDM_FLTEXMAX_EXMAX_Pos        (8U)\r
6630 #define DFSDM_FLTEXMAX_EXMAX_Msk        (0xFFFFFFUL << DFSDM_FLTEXMAX_EXMAX_Pos) /*!< 0xFFFFFF00 */\r
6631 #define DFSDM_FLTEXMAX_EXMAX            DFSDM_FLTEXMAX_EXMAX_Msk               /*!< EXMAX[23:0] Extreme detector maximum value */\r
6632 #define DFSDM_FLTEXMAX_EXMAXCH_Pos      (0U)\r
6633 #define DFSDM_FLTEXMAX_EXMAXCH_Msk      (0x7UL << DFSDM_FLTEXMAX_EXMAXCH_Pos)  /*!< 0x00000007 */\r
6634 #define DFSDM_FLTEXMAX_EXMAXCH          DFSDM_FLTEXMAX_EXMAXCH_Msk             /*!< EXMAXCH[2:0] Extreme detector maximum data channel */\r
6635 \r
6636 /***************  Bit definition for DFSDM_FLTEXMIN register ******************/\r
6637 #define DFSDM_FLTEXMIN_EXMIN_Pos        (8U)\r
6638 #define DFSDM_FLTEXMIN_EXMIN_Msk        (0xFFFFFFUL << DFSDM_FLTEXMIN_EXMIN_Pos) /*!< 0xFFFFFF00 */\r
6639 #define DFSDM_FLTEXMIN_EXMIN            DFSDM_FLTEXMIN_EXMIN_Msk               /*!< EXMIN[23:0] Extreme detector minimum value */\r
6640 #define DFSDM_FLTEXMIN_EXMINCH_Pos      (0U)\r
6641 #define DFSDM_FLTEXMIN_EXMINCH_Msk      (0x7UL << DFSDM_FLTEXMIN_EXMINCH_Pos)  /*!< 0x00000007 */\r
6642 #define DFSDM_FLTEXMIN_EXMINCH          DFSDM_FLTEXMIN_EXMINCH_Msk             /*!< EXMINCH[2:0] Extreme detector minimum data channel */\r
6643 \r
6644 /***************  Bit definition for DFSDM_FLTCNVTIMR register ****************/\r
6645 #define DFSDM_FLTCNVTIMR_CNVCNT_Pos     (4U)\r
6646 #define DFSDM_FLTCNVTIMR_CNVCNT_Msk     (0xFFFFFFFUL << DFSDM_FLTCNVTIMR_CNVCNT_Pos) /*!< 0xFFFFFFF0 */\r
6647 #define DFSDM_FLTCNVTIMR_CNVCNT         DFSDM_FLTCNVTIMR_CNVCNT_Msk            /*!< CNVCNT[27:0]: 28-bit timer counting conversion time */\r
6648 \r
6649 /******************************************************************************/\r
6650 /*                                                                            */\r
6651 /*                           DMA Controller (DMA)                             */\r
6652 /*                                                                            */\r
6653 /******************************************************************************/\r
6654 \r
6655 /*******************  Bit definition for DMA_ISR register  ********************/\r
6656 #define DMA_ISR_GIF1_Pos       (0U)\r
6657 #define DMA_ISR_GIF1_Msk       (0x1UL << DMA_ISR_GIF1_Pos)                     /*!< 0x00000001 */\r
6658 #define DMA_ISR_GIF1           DMA_ISR_GIF1_Msk                                /*!< Channel 1 Global interrupt flag */\r
6659 #define DMA_ISR_TCIF1_Pos      (1U)\r
6660 #define DMA_ISR_TCIF1_Msk      (0x1UL << DMA_ISR_TCIF1_Pos)                    /*!< 0x00000002 */\r
6661 #define DMA_ISR_TCIF1          DMA_ISR_TCIF1_Msk                               /*!< Channel 1 Transfer Complete flag */\r
6662 #define DMA_ISR_HTIF1_Pos      (2U)\r
6663 #define DMA_ISR_HTIF1_Msk      (0x1UL << DMA_ISR_HTIF1_Pos)                    /*!< 0x00000004 */\r
6664 #define DMA_ISR_HTIF1          DMA_ISR_HTIF1_Msk                               /*!< Channel 1 Half Transfer flag */\r
6665 #define DMA_ISR_TEIF1_Pos      (3U)\r
6666 #define DMA_ISR_TEIF1_Msk      (0x1UL << DMA_ISR_TEIF1_Pos)                    /*!< 0x00000008 */\r
6667 #define DMA_ISR_TEIF1          DMA_ISR_TEIF1_Msk                               /*!< Channel 1 Transfer Error flag */\r
6668 #define DMA_ISR_GIF2_Pos       (4U)\r
6669 #define DMA_ISR_GIF2_Msk       (0x1UL << DMA_ISR_GIF2_Pos)                     /*!< 0x00000010 */\r
6670 #define DMA_ISR_GIF2           DMA_ISR_GIF2_Msk                                /*!< Channel 2 Global interrupt flag */\r
6671 #define DMA_ISR_TCIF2_Pos      (5U)\r
6672 #define DMA_ISR_TCIF2_Msk      (0x1UL << DMA_ISR_TCIF2_Pos)                    /*!< 0x00000020 */\r
6673 #define DMA_ISR_TCIF2          DMA_ISR_TCIF2_Msk                               /*!< Channel 2 Transfer Complete flag */\r
6674 #define DMA_ISR_HTIF2_Pos      (6U)\r
6675 #define DMA_ISR_HTIF2_Msk      (0x1UL << DMA_ISR_HTIF2_Pos)                    /*!< 0x00000040 */\r
6676 #define DMA_ISR_HTIF2          DMA_ISR_HTIF2_Msk                               /*!< Channel 2 Half Transfer flag */\r
6677 #define DMA_ISR_TEIF2_Pos      (7U)\r
6678 #define DMA_ISR_TEIF2_Msk      (0x1UL << DMA_ISR_TEIF2_Pos)                    /*!< 0x00000080 */\r
6679 #define DMA_ISR_TEIF2          DMA_ISR_TEIF2_Msk                               /*!< Channel 2 Transfer Error flag */\r
6680 #define DMA_ISR_GIF3_Pos       (8U)\r
6681 #define DMA_ISR_GIF3_Msk       (0x1UL << DMA_ISR_GIF3_Pos)                     /*!< 0x00000100 */\r
6682 #define DMA_ISR_GIF3           DMA_ISR_GIF3_Msk                                /*!< Channel 3 Global interrupt flag */\r
6683 #define DMA_ISR_TCIF3_Pos      (9U)\r
6684 #define DMA_ISR_TCIF3_Msk      (0x1UL << DMA_ISR_TCIF3_Pos)                    /*!< 0x00000200 */\r
6685 #define DMA_ISR_TCIF3          DMA_ISR_TCIF3_Msk                               /*!< Channel 3 Transfer Complete flag */\r
6686 #define DMA_ISR_HTIF3_Pos      (10U)\r
6687 #define DMA_ISR_HTIF3_Msk      (0x1UL << DMA_ISR_HTIF3_Pos)                    /*!< 0x00000400 */\r
6688 #define DMA_ISR_HTIF3          DMA_ISR_HTIF3_Msk                               /*!< Channel 3 Half Transfer flag */\r
6689 #define DMA_ISR_TEIF3_Pos      (11U)\r
6690 #define DMA_ISR_TEIF3_Msk      (0x1UL << DMA_ISR_TEIF3_Pos)                    /*!< 0x00000800 */\r
6691 #define DMA_ISR_TEIF3          DMA_ISR_TEIF3_Msk                               /*!< Channel 3 Transfer Error flag */\r
6692 #define DMA_ISR_GIF4_Pos       (12U)\r
6693 #define DMA_ISR_GIF4_Msk       (0x1UL << DMA_ISR_GIF4_Pos)                     /*!< 0x00001000 */\r
6694 #define DMA_ISR_GIF4           DMA_ISR_GIF4_Msk                                /*!< Channel 4 Global interrupt flag */\r
6695 #define DMA_ISR_TCIF4_Pos      (13U)\r
6696 #define DMA_ISR_TCIF4_Msk      (0x1UL << DMA_ISR_TCIF4_Pos)                    /*!< 0x00002000 */\r
6697 #define DMA_ISR_TCIF4          DMA_ISR_TCIF4_Msk                               /*!< Channel 4 Transfer Complete flag */\r
6698 #define DMA_ISR_HTIF4_Pos      (14U)\r
6699 #define DMA_ISR_HTIF4_Msk      (0x1UL << DMA_ISR_HTIF4_Pos)                    /*!< 0x00004000 */\r
6700 #define DMA_ISR_HTIF4          DMA_ISR_HTIF4_Msk                               /*!< Channel 4 Half Transfer flag */\r
6701 #define DMA_ISR_TEIF4_Pos      (15U)\r
6702 #define DMA_ISR_TEIF4_Msk      (0x1UL << DMA_ISR_TEIF4_Pos)                    /*!< 0x00008000 */\r
6703 #define DMA_ISR_TEIF4          DMA_ISR_TEIF4_Msk                               /*!< Channel 4 Transfer Error flag */\r
6704 #define DMA_ISR_GIF5_Pos       (16U)\r
6705 #define DMA_ISR_GIF5_Msk       (0x1UL << DMA_ISR_GIF5_Pos)                     /*!< 0x00010000 */\r
6706 #define DMA_ISR_GIF5           DMA_ISR_GIF5_Msk                                /*!< Channel 5 Global interrupt flag */\r
6707 #define DMA_ISR_TCIF5_Pos      (17U)\r
6708 #define DMA_ISR_TCIF5_Msk      (0x1UL << DMA_ISR_TCIF5_Pos)                    /*!< 0x00020000 */\r
6709 #define DMA_ISR_TCIF5          DMA_ISR_TCIF5_Msk                               /*!< Channel 5 Transfer Complete flag */\r
6710 #define DMA_ISR_HTIF5_Pos      (18U)\r
6711 #define DMA_ISR_HTIF5_Msk      (0x1UL << DMA_ISR_HTIF5_Pos)                    /*!< 0x00040000 */\r
6712 #define DMA_ISR_HTIF5          DMA_ISR_HTIF5_Msk                               /*!< Channel 5 Half Transfer flag */\r
6713 #define DMA_ISR_TEIF5_Pos      (19U)\r
6714 #define DMA_ISR_TEIF5_Msk      (0x1UL << DMA_ISR_TEIF5_Pos)                    /*!< 0x00080000 */\r
6715 #define DMA_ISR_TEIF5          DMA_ISR_TEIF5_Msk                               /*!< Channel 5 Transfer Error flag */\r
6716 #define DMA_ISR_GIF6_Pos       (20U)\r
6717 #define DMA_ISR_GIF6_Msk       (0x1UL << DMA_ISR_GIF6_Pos)                     /*!< 0x00100000 */\r
6718 #define DMA_ISR_GIF6           DMA_ISR_GIF6_Msk                                /*!< Channel 6 Global interrupt flag */\r
6719 #define DMA_ISR_TCIF6_Pos      (21U)\r
6720 #define DMA_ISR_TCIF6_Msk      (0x1UL << DMA_ISR_TCIF6_Pos)                    /*!< 0x00200000 */\r
6721 #define DMA_ISR_TCIF6          DMA_ISR_TCIF6_Msk                               /*!< Channel 6 Transfer Complete flag */\r
6722 #define DMA_ISR_HTIF6_Pos      (22U)\r
6723 #define DMA_ISR_HTIF6_Msk      (0x1UL << DMA_ISR_HTIF6_Pos)                    /*!< 0x00400000 */\r
6724 #define DMA_ISR_HTIF6          DMA_ISR_HTIF6_Msk                               /*!< Channel 6 Half Transfer flag */\r
6725 #define DMA_ISR_TEIF6_Pos      (23U)\r
6726 #define DMA_ISR_TEIF6_Msk      (0x1UL << DMA_ISR_TEIF6_Pos)                    /*!< 0x00800000 */\r
6727 #define DMA_ISR_TEIF6          DMA_ISR_TEIF6_Msk                               /*!< Channel 6 Transfer Error flag */\r
6728 #define DMA_ISR_GIF7_Pos       (24U)\r
6729 #define DMA_ISR_GIF7_Msk       (0x1UL << DMA_ISR_GIF7_Pos)                     /*!< 0x01000000 */\r
6730 #define DMA_ISR_GIF7           DMA_ISR_GIF7_Msk                                /*!< Channel 7 Global interrupt flag */\r
6731 #define DMA_ISR_TCIF7_Pos      (25U)\r
6732 #define DMA_ISR_TCIF7_Msk      (0x1UL << DMA_ISR_TCIF7_Pos)                    /*!< 0x02000000 */\r
6733 #define DMA_ISR_TCIF7          DMA_ISR_TCIF7_Msk                               /*!< Channel 7 Transfer Complete flag */\r
6734 #define DMA_ISR_HTIF7_Pos      (26U)\r
6735 #define DMA_ISR_HTIF7_Msk      (0x1UL << DMA_ISR_HTIF7_Pos)                    /*!< 0x04000000 */\r
6736 #define DMA_ISR_HTIF7          DMA_ISR_HTIF7_Msk                               /*!< Channel 7 Half Transfer flag */\r
6737 #define DMA_ISR_TEIF7_Pos      (27U)\r
6738 #define DMA_ISR_TEIF7_Msk      (0x1UL << DMA_ISR_TEIF7_Pos)                    /*!< 0x08000000 */\r
6739 #define DMA_ISR_TEIF7          DMA_ISR_TEIF7_Msk                               /*!< Channel 7 Transfer Error flag */\r
6740 \r
6741 /*******************  Bit definition for DMA_IFCR register  *******************/\r
6742 #define DMA_IFCR_CGIF1_Pos     (0U)\r
6743 #define DMA_IFCR_CGIF1_Msk     (0x1UL << DMA_IFCR_CGIF1_Pos)                   /*!< 0x00000001 */\r
6744 #define DMA_IFCR_CGIF1         DMA_IFCR_CGIF1_Msk                              /*!< Channel 1 Global interrupt clearr */\r
6745 #define DMA_IFCR_CTCIF1_Pos    (1U)\r
6746 #define DMA_IFCR_CTCIF1_Msk    (0x1UL << DMA_IFCR_CTCIF1_Pos)                  /*!< 0x00000002 */\r
6747 #define DMA_IFCR_CTCIF1        DMA_IFCR_CTCIF1_Msk                             /*!< Channel 1 Transfer Complete clear */\r
6748 #define DMA_IFCR_CHTIF1_Pos    (2U)\r
6749 #define DMA_IFCR_CHTIF1_Msk    (0x1UL << DMA_IFCR_CHTIF1_Pos)                  /*!< 0x00000004 */\r
6750 #define DMA_IFCR_CHTIF1        DMA_IFCR_CHTIF1_Msk                             /*!< Channel 1 Half Transfer clear */\r
6751 #define DMA_IFCR_CTEIF1_Pos    (3U)\r
6752 #define DMA_IFCR_CTEIF1_Msk    (0x1UL << DMA_IFCR_CTEIF1_Pos)                  /*!< 0x00000008 */\r
6753 #define DMA_IFCR_CTEIF1        DMA_IFCR_CTEIF1_Msk                             /*!< Channel 1 Transfer Error clear */\r
6754 #define DMA_IFCR_CGIF2_Pos     (4U)\r
6755 #define DMA_IFCR_CGIF2_Msk     (0x1UL << DMA_IFCR_CGIF2_Pos)                   /*!< 0x00000010 */\r
6756 #define DMA_IFCR_CGIF2         DMA_IFCR_CGIF2_Msk                              /*!< Channel 2 Global interrupt clear */\r
6757 #define DMA_IFCR_CTCIF2_Pos    (5U)\r
6758 #define DMA_IFCR_CTCIF2_Msk    (0x1UL << DMA_IFCR_CTCIF2_Pos)                  /*!< 0x00000020 */\r
6759 #define DMA_IFCR_CTCIF2        DMA_IFCR_CTCIF2_Msk                             /*!< Channel 2 Transfer Complete clear */\r
6760 #define DMA_IFCR_CHTIF2_Pos    (6U)\r
6761 #define DMA_IFCR_CHTIF2_Msk    (0x1UL << DMA_IFCR_CHTIF2_Pos)                  /*!< 0x00000040 */\r
6762 #define DMA_IFCR_CHTIF2        DMA_IFCR_CHTIF2_Msk                             /*!< Channel 2 Half Transfer clear */\r
6763 #define DMA_IFCR_CTEIF2_Pos    (7U)\r
6764 #define DMA_IFCR_CTEIF2_Msk    (0x1UL << DMA_IFCR_CTEIF2_Pos)                  /*!< 0x00000080 */\r
6765 #define DMA_IFCR_CTEIF2        DMA_IFCR_CTEIF2_Msk                             /*!< Channel 2 Transfer Error clear */\r
6766 #define DMA_IFCR_CGIF3_Pos     (8U)\r
6767 #define DMA_IFCR_CGIF3_Msk     (0x1UL << DMA_IFCR_CGIF3_Pos)                   /*!< 0x00000100 */\r
6768 #define DMA_IFCR_CGIF3         DMA_IFCR_CGIF3_Msk                              /*!< Channel 3 Global interrupt clear */\r
6769 #define DMA_IFCR_CTCIF3_Pos    (9U)\r
6770 #define DMA_IFCR_CTCIF3_Msk    (0x1UL << DMA_IFCR_CTCIF3_Pos)                  /*!< 0x00000200 */\r
6771 #define DMA_IFCR_CTCIF3        DMA_IFCR_CTCIF3_Msk                             /*!< Channel 3 Transfer Complete clear */\r
6772 #define DMA_IFCR_CHTIF3_Pos    (10U)\r
6773 #define DMA_IFCR_CHTIF3_Msk    (0x1UL << DMA_IFCR_CHTIF3_Pos)                  /*!< 0x00000400 */\r
6774 #define DMA_IFCR_CHTIF3        DMA_IFCR_CHTIF3_Msk                             /*!< Channel 3 Half Transfer clear */\r
6775 #define DMA_IFCR_CTEIF3_Pos    (11U)\r
6776 #define DMA_IFCR_CTEIF3_Msk    (0x1UL << DMA_IFCR_CTEIF3_Pos)                  /*!< 0x00000800 */\r
6777 #define DMA_IFCR_CTEIF3        DMA_IFCR_CTEIF3_Msk                             /*!< Channel 3 Transfer Error clear */\r
6778 #define DMA_IFCR_CGIF4_Pos     (12U)\r
6779 #define DMA_IFCR_CGIF4_Msk     (0x1UL << DMA_IFCR_CGIF4_Pos)                   /*!< 0x00001000 */\r
6780 #define DMA_IFCR_CGIF4         DMA_IFCR_CGIF4_Msk                              /*!< Channel 4 Global interrupt clear */\r
6781 #define DMA_IFCR_CTCIF4_Pos    (13U)\r
6782 #define DMA_IFCR_CTCIF4_Msk    (0x1UL << DMA_IFCR_CTCIF4_Pos)                  /*!< 0x00002000 */\r
6783 #define DMA_IFCR_CTCIF4        DMA_IFCR_CTCIF4_Msk                             /*!< Channel 4 Transfer Complete clear */\r
6784 #define DMA_IFCR_CHTIF4_Pos    (14U)\r
6785 #define DMA_IFCR_CHTIF4_Msk    (0x1UL << DMA_IFCR_CHTIF4_Pos)                  /*!< 0x00004000 */\r
6786 #define DMA_IFCR_CHTIF4        DMA_IFCR_CHTIF4_Msk                             /*!< Channel 4 Half Transfer clear */\r
6787 #define DMA_IFCR_CTEIF4_Pos    (15U)\r
6788 #define DMA_IFCR_CTEIF4_Msk    (0x1UL << DMA_IFCR_CTEIF4_Pos)                  /*!< 0x00008000 */\r
6789 #define DMA_IFCR_CTEIF4        DMA_IFCR_CTEIF4_Msk                             /*!< Channel 4 Transfer Error clear */\r
6790 #define DMA_IFCR_CGIF5_Pos     (16U)\r
6791 #define DMA_IFCR_CGIF5_Msk     (0x1UL << DMA_IFCR_CGIF5_Pos)                   /*!< 0x00010000 */\r
6792 #define DMA_IFCR_CGIF5         DMA_IFCR_CGIF5_Msk                              /*!< Channel 5 Global interrupt clear */\r
6793 #define DMA_IFCR_CTCIF5_Pos    (17U)\r
6794 #define DMA_IFCR_CTCIF5_Msk    (0x1UL << DMA_IFCR_CTCIF5_Pos)                  /*!< 0x00020000 */\r
6795 #define DMA_IFCR_CTCIF5        DMA_IFCR_CTCIF5_Msk                             /*!< Channel 5 Transfer Complete clear */\r
6796 #define DMA_IFCR_CHTIF5_Pos    (18U)\r
6797 #define DMA_IFCR_CHTIF5_Msk    (0x1UL << DMA_IFCR_CHTIF5_Pos)                  /*!< 0x00040000 */\r
6798 #define DMA_IFCR_CHTIF5        DMA_IFCR_CHTIF5_Msk                             /*!< Channel 5 Half Transfer clear */\r
6799 #define DMA_IFCR_CTEIF5_Pos    (19U)\r
6800 #define DMA_IFCR_CTEIF5_Msk    (0x1UL << DMA_IFCR_CTEIF5_Pos)                  /*!< 0x00080000 */\r
6801 #define DMA_IFCR_CTEIF5        DMA_IFCR_CTEIF5_Msk                             /*!< Channel 5 Transfer Error clear */\r
6802 #define DMA_IFCR_CGIF6_Pos     (20U)\r
6803 #define DMA_IFCR_CGIF6_Msk     (0x1UL << DMA_IFCR_CGIF6_Pos)                   /*!< 0x00100000 */\r
6804 #define DMA_IFCR_CGIF6         DMA_IFCR_CGIF6_Msk                              /*!< Channel 6 Global interrupt clear */\r
6805 #define DMA_IFCR_CTCIF6_Pos    (21U)\r
6806 #define DMA_IFCR_CTCIF6_Msk    (0x1UL << DMA_IFCR_CTCIF6_Pos)                  /*!< 0x00200000 */\r
6807 #define DMA_IFCR_CTCIF6        DMA_IFCR_CTCIF6_Msk                             /*!< Channel 6 Transfer Complete clear */\r
6808 #define DMA_IFCR_CHTIF6_Pos    (22U)\r
6809 #define DMA_IFCR_CHTIF6_Msk    (0x1UL << DMA_IFCR_CHTIF6_Pos)                  /*!< 0x00400000 */\r
6810 #define DMA_IFCR_CHTIF6        DMA_IFCR_CHTIF6_Msk                             /*!< Channel 6 Half Transfer clear */\r
6811 #define DMA_IFCR_CTEIF6_Pos    (23U)\r
6812 #define DMA_IFCR_CTEIF6_Msk    (0x1UL << DMA_IFCR_CTEIF6_Pos)                  /*!< 0x00800000 */\r
6813 #define DMA_IFCR_CTEIF6        DMA_IFCR_CTEIF6_Msk                             /*!< Channel 6 Transfer Error clear */\r
6814 #define DMA_IFCR_CGIF7_Pos     (24U)\r
6815 #define DMA_IFCR_CGIF7_Msk     (0x1UL << DMA_IFCR_CGIF7_Pos)                   /*!< 0x01000000 */\r
6816 #define DMA_IFCR_CGIF7         DMA_IFCR_CGIF7_Msk                              /*!< Channel 7 Global interrupt clear */\r
6817 #define DMA_IFCR_CTCIF7_Pos    (25U)\r
6818 #define DMA_IFCR_CTCIF7_Msk    (0x1UL << DMA_IFCR_CTCIF7_Pos)                  /*!< 0x02000000 */\r
6819 #define DMA_IFCR_CTCIF7        DMA_IFCR_CTCIF7_Msk                             /*!< Channel 7 Transfer Complete clear */\r
6820 #define DMA_IFCR_CHTIF7_Pos    (26U)\r
6821 #define DMA_IFCR_CHTIF7_Msk    (0x1UL << DMA_IFCR_CHTIF7_Pos)                  /*!< 0x04000000 */\r
6822 #define DMA_IFCR_CHTIF7        DMA_IFCR_CHTIF7_Msk                             /*!< Channel 7 Half Transfer clear */\r
6823 #define DMA_IFCR_CTEIF7_Pos    (27U)\r
6824 #define DMA_IFCR_CTEIF7_Msk    (0x1UL << DMA_IFCR_CTEIF7_Pos)                  /*!< 0x08000000 */\r
6825 #define DMA_IFCR_CTEIF7        DMA_IFCR_CTEIF7_Msk                             /*!< Channel 7 Transfer Error clear */\r
6826 \r
6827 /*******************  Bit definition for DMA_CCR register  ********************/\r
6828 #define DMA_CCR_EN_Pos         (0U)\r
6829 #define DMA_CCR_EN_Msk         (0x1UL << DMA_CCR_EN_Pos)                       /*!< 0x00000001 */\r
6830 #define DMA_CCR_EN             DMA_CCR_EN_Msk                                  /*!< Channel enable                      */\r
6831 #define DMA_CCR_TCIE_Pos       (1U)\r
6832 #define DMA_CCR_TCIE_Msk       (0x1UL << DMA_CCR_TCIE_Pos)                     /*!< 0x00000002 */\r
6833 #define DMA_CCR_TCIE           DMA_CCR_TCIE_Msk                                /*!< Transfer complete interrupt enable  */\r
6834 #define DMA_CCR_HTIE_Pos       (2U)\r
6835 #define DMA_CCR_HTIE_Msk       (0x1UL << DMA_CCR_HTIE_Pos)                     /*!< 0x00000004 */\r
6836 #define DMA_CCR_HTIE           DMA_CCR_HTIE_Msk                                /*!< Half Transfer interrupt enable      */\r
6837 #define DMA_CCR_TEIE_Pos       (3U)\r
6838 #define DMA_CCR_TEIE_Msk       (0x1UL << DMA_CCR_TEIE_Pos)                     /*!< 0x00000008 */\r
6839 #define DMA_CCR_TEIE           DMA_CCR_TEIE_Msk                                /*!< Transfer error interrupt enable     */\r
6840 #define DMA_CCR_DIR_Pos        (4U)\r
6841 #define DMA_CCR_DIR_Msk        (0x1UL << DMA_CCR_DIR_Pos)                      /*!< 0x00000010 */\r
6842 #define DMA_CCR_DIR            DMA_CCR_DIR_Msk                                 /*!< Data transfer direction             */\r
6843 #define DMA_CCR_CIRC_Pos       (5U)\r
6844 #define DMA_CCR_CIRC_Msk       (0x1UL << DMA_CCR_CIRC_Pos)                     /*!< 0x00000020 */\r
6845 #define DMA_CCR_CIRC           DMA_CCR_CIRC_Msk                                /*!< Circular mode                       */\r
6846 #define DMA_CCR_PINC_Pos       (6U)\r
6847 #define DMA_CCR_PINC_Msk       (0x1UL << DMA_CCR_PINC_Pos)                     /*!< 0x00000040 */\r
6848 #define DMA_CCR_PINC           DMA_CCR_PINC_Msk                                /*!< Peripheral increment mode           */\r
6849 #define DMA_CCR_MINC_Pos       (7U)\r
6850 #define DMA_CCR_MINC_Msk       (0x1UL << DMA_CCR_MINC_Pos)                     /*!< 0x00000080 */\r
6851 #define DMA_CCR_MINC           DMA_CCR_MINC_Msk                                /*!< Memory increment mode               */\r
6852 \r
6853 #define DMA_CCR_PSIZE_Pos      (8U)\r
6854 #define DMA_CCR_PSIZE_Msk      (0x3UL << DMA_CCR_PSIZE_Pos)                    /*!< 0x00000300 */\r
6855 #define DMA_CCR_PSIZE          DMA_CCR_PSIZE_Msk                               /*!< PSIZE[1:0] bits (Peripheral size)   */\r
6856 #define DMA_CCR_PSIZE_0        (0x1UL << DMA_CCR_PSIZE_Pos)                    /*!< 0x00000100 */\r
6857 #define DMA_CCR_PSIZE_1        (0x2UL << DMA_CCR_PSIZE_Pos)                    /*!< 0x00000200 */\r
6858 \r
6859 #define DMA_CCR_MSIZE_Pos      (10U)\r
6860 #define DMA_CCR_MSIZE_Msk      (0x3UL << DMA_CCR_MSIZE_Pos)                    /*!< 0x00000C00 */\r
6861 #define DMA_CCR_MSIZE          DMA_CCR_MSIZE_Msk                               /*!< MSIZE[1:0] bits (Memory size)       */\r
6862 #define DMA_CCR_MSIZE_0        (0x1UL << DMA_CCR_MSIZE_Pos)                    /*!< 0x00000400 */\r
6863 #define DMA_CCR_MSIZE_1        (0x2UL << DMA_CCR_MSIZE_Pos)                    /*!< 0x00000800 */\r
6864 \r
6865 #define DMA_CCR_PL_Pos         (12U)\r
6866 #define DMA_CCR_PL_Msk         (0x3UL << DMA_CCR_PL_Pos)                       /*!< 0x00003000 */\r
6867 #define DMA_CCR_PL             DMA_CCR_PL_Msk                                  /*!< PL[1:0] bits(Channel Priority level)*/\r
6868 #define DMA_CCR_PL_0           (0x1UL << DMA_CCR_PL_Pos)                       /*!< 0x00001000 */\r
6869 #define DMA_CCR_PL_1           (0x2UL << DMA_CCR_PL_Pos)                       /*!< 0x00002000 */\r
6870 \r
6871 #define DMA_CCR_MEM2MEM_Pos    (14U)\r
6872 #define DMA_CCR_MEM2MEM_Msk    (0x1UL << DMA_CCR_MEM2MEM_Pos)                  /*!< 0x00004000 */\r
6873 #define DMA_CCR_MEM2MEM        DMA_CCR_MEM2MEM_Msk                             /*!< Memory to memory mode               */\r
6874 \r
6875 /******************  Bit definition for DMA_CNDTR register  *******************/\r
6876 #define DMA_CNDTR_NDT_Pos      (0U)\r
6877 #define DMA_CNDTR_NDT_Msk      (0xFFFFUL << DMA_CNDTR_NDT_Pos)                 /*!< 0x0000FFFF */\r
6878 #define DMA_CNDTR_NDT          DMA_CNDTR_NDT_Msk                               /*!< Number of data to Transfer          */\r
6879 \r
6880 /******************  Bit definition for DMA_CPAR register  ********************/\r
6881 #define DMA_CPAR_PA_Pos        (0U)\r
6882 #define DMA_CPAR_PA_Msk        (0xFFFFFFFFUL << DMA_CPAR_PA_Pos)               /*!< 0xFFFFFFFF */\r
6883 #define DMA_CPAR_PA            DMA_CPAR_PA_Msk                                 /*!< Peripheral Address                  */\r
6884 \r
6885 /******************  Bit definition for DMA_CMAR register  ********************/\r
6886 #define DMA_CMAR_MA_Pos        (0U)\r
6887 #define DMA_CMAR_MA_Msk        (0xFFFFFFFFUL << DMA_CMAR_MA_Pos)               /*!< 0xFFFFFFFF */\r
6888 #define DMA_CMAR_MA            DMA_CMAR_MA_Msk                                 /*!< Memory Address                      */\r
6889 \r
6890 \r
6891 /*******************  Bit definition for DMA_CSELR register  *******************/\r
6892 #define DMA_CSELR_C1S_Pos      (0U)\r
6893 #define DMA_CSELR_C1S_Msk      (0xFUL << DMA_CSELR_C1S_Pos)                    /*!< 0x0000000F */\r
6894 #define DMA_CSELR_C1S          DMA_CSELR_C1S_Msk                               /*!< Channel 1 Selection */\r
6895 #define DMA_CSELR_C2S_Pos      (4U)\r
6896 #define DMA_CSELR_C2S_Msk      (0xFUL << DMA_CSELR_C2S_Pos)                    /*!< 0x000000F0 */\r
6897 #define DMA_CSELR_C2S          DMA_CSELR_C2S_Msk                               /*!< Channel 2 Selection */\r
6898 #define DMA_CSELR_C3S_Pos      (8U)\r
6899 #define DMA_CSELR_C3S_Msk      (0xFUL << DMA_CSELR_C3S_Pos)                    /*!< 0x00000F00 */\r
6900 #define DMA_CSELR_C3S          DMA_CSELR_C3S_Msk                               /*!< Channel 3 Selection */\r
6901 #define DMA_CSELR_C4S_Pos      (12U)\r
6902 #define DMA_CSELR_C4S_Msk      (0xFUL << DMA_CSELR_C4S_Pos)                    /*!< 0x0000F000 */\r
6903 #define DMA_CSELR_C4S          DMA_CSELR_C4S_Msk                               /*!< Channel 4 Selection */\r
6904 #define DMA_CSELR_C5S_Pos      (16U)\r
6905 #define DMA_CSELR_C5S_Msk      (0xFUL << DMA_CSELR_C5S_Pos)                    /*!< 0x000F0000 */\r
6906 #define DMA_CSELR_C5S          DMA_CSELR_C5S_Msk                               /*!< Channel 5 Selection */\r
6907 #define DMA_CSELR_C6S_Pos      (20U)\r
6908 #define DMA_CSELR_C6S_Msk      (0xFUL << DMA_CSELR_C6S_Pos)                    /*!< 0x00F00000 */\r
6909 #define DMA_CSELR_C6S          DMA_CSELR_C6S_Msk                               /*!< Channel 6 Selection */\r
6910 #define DMA_CSELR_C7S_Pos      (24U)\r
6911 #define DMA_CSELR_C7S_Msk      (0xFUL << DMA_CSELR_C7S_Pos)                    /*!< 0x0F000000 */\r
6912 #define DMA_CSELR_C7S          DMA_CSELR_C7S_Msk                               /*!< Channel 7 Selection */\r
6913 \r
6914 /******************************************************************************/\r
6915 /*                                                                            */\r
6916 /*                    External Interrupt/Event Controller                     */\r
6917 /*                                                                            */\r
6918 /******************************************************************************/\r
6919 /*******************  Bit definition for EXTI_IMR1 register  ******************/\r
6920 #define EXTI_IMR1_IM0_Pos        (0U)\r
6921 #define EXTI_IMR1_IM0_Msk        (0x1UL << EXTI_IMR1_IM0_Pos)                  /*!< 0x00000001 */\r
6922 #define EXTI_IMR1_IM0            EXTI_IMR1_IM0_Msk                             /*!< Interrupt Mask on line 0 */\r
6923 #define EXTI_IMR1_IM1_Pos        (1U)\r
6924 #define EXTI_IMR1_IM1_Msk        (0x1UL << EXTI_IMR1_IM1_Pos)                  /*!< 0x00000002 */\r
6925 #define EXTI_IMR1_IM1            EXTI_IMR1_IM1_Msk                             /*!< Interrupt Mask on line 1 */\r
6926 #define EXTI_IMR1_IM2_Pos        (2U)\r
6927 #define EXTI_IMR1_IM2_Msk        (0x1UL << EXTI_IMR1_IM2_Pos)                  /*!< 0x00000004 */\r
6928 #define EXTI_IMR1_IM2            EXTI_IMR1_IM2_Msk                             /*!< Interrupt Mask on line 2 */\r
6929 #define EXTI_IMR1_IM3_Pos        (3U)\r
6930 #define EXTI_IMR1_IM3_Msk        (0x1UL << EXTI_IMR1_IM3_Pos)                  /*!< 0x00000008 */\r
6931 #define EXTI_IMR1_IM3            EXTI_IMR1_IM3_Msk                             /*!< Interrupt Mask on line 3 */\r
6932 #define EXTI_IMR1_IM4_Pos        (4U)\r
6933 #define EXTI_IMR1_IM4_Msk        (0x1UL << EXTI_IMR1_IM4_Pos)                  /*!< 0x00000010 */\r
6934 #define EXTI_IMR1_IM4            EXTI_IMR1_IM4_Msk                             /*!< Interrupt Mask on line 4 */\r
6935 #define EXTI_IMR1_IM5_Pos        (5U)\r
6936 #define EXTI_IMR1_IM5_Msk        (0x1UL << EXTI_IMR1_IM5_Pos)                  /*!< 0x00000020 */\r
6937 #define EXTI_IMR1_IM5            EXTI_IMR1_IM5_Msk                             /*!< Interrupt Mask on line 5 */\r
6938 #define EXTI_IMR1_IM6_Pos        (6U)\r
6939 #define EXTI_IMR1_IM6_Msk        (0x1UL << EXTI_IMR1_IM6_Pos)                  /*!< 0x00000040 */\r
6940 #define EXTI_IMR1_IM6            EXTI_IMR1_IM6_Msk                             /*!< Interrupt Mask on line 6 */\r
6941 #define EXTI_IMR1_IM7_Pos        (7U)\r
6942 #define EXTI_IMR1_IM7_Msk        (0x1UL << EXTI_IMR1_IM7_Pos)                  /*!< 0x00000080 */\r
6943 #define EXTI_IMR1_IM7            EXTI_IMR1_IM7_Msk                             /*!< Interrupt Mask on line 7 */\r
6944 #define EXTI_IMR1_IM8_Pos        (8U)\r
6945 #define EXTI_IMR1_IM8_Msk        (0x1UL << EXTI_IMR1_IM8_Pos)                  /*!< 0x00000100 */\r
6946 #define EXTI_IMR1_IM8            EXTI_IMR1_IM8_Msk                             /*!< Interrupt Mask on line 8 */\r
6947 #define EXTI_IMR1_IM9_Pos        (9U)\r
6948 #define EXTI_IMR1_IM9_Msk        (0x1UL << EXTI_IMR1_IM9_Pos)                  /*!< 0x00000200 */\r
6949 #define EXTI_IMR1_IM9            EXTI_IMR1_IM9_Msk                             /*!< Interrupt Mask on line 9 */\r
6950 #define EXTI_IMR1_IM10_Pos       (10U)\r
6951 #define EXTI_IMR1_IM10_Msk       (0x1UL << EXTI_IMR1_IM10_Pos)                 /*!< 0x00000400 */\r
6952 #define EXTI_IMR1_IM10           EXTI_IMR1_IM10_Msk                            /*!< Interrupt Mask on line 10 */\r
6953 #define EXTI_IMR1_IM11_Pos       (11U)\r
6954 #define EXTI_IMR1_IM11_Msk       (0x1UL << EXTI_IMR1_IM11_Pos)                 /*!< 0x00000800 */\r
6955 #define EXTI_IMR1_IM11           EXTI_IMR1_IM11_Msk                            /*!< Interrupt Mask on line 11 */\r
6956 #define EXTI_IMR1_IM12_Pos       (12U)\r
6957 #define EXTI_IMR1_IM12_Msk       (0x1UL << EXTI_IMR1_IM12_Pos)                 /*!< 0x00001000 */\r
6958 #define EXTI_IMR1_IM12           EXTI_IMR1_IM12_Msk                            /*!< Interrupt Mask on line 12 */\r
6959 #define EXTI_IMR1_IM13_Pos       (13U)\r
6960 #define EXTI_IMR1_IM13_Msk       (0x1UL << EXTI_IMR1_IM13_Pos)                 /*!< 0x00002000 */\r
6961 #define EXTI_IMR1_IM13           EXTI_IMR1_IM13_Msk                            /*!< Interrupt Mask on line 13 */\r
6962 #define EXTI_IMR1_IM14_Pos       (14U)\r
6963 #define EXTI_IMR1_IM14_Msk       (0x1UL << EXTI_IMR1_IM14_Pos)                 /*!< 0x00004000 */\r
6964 #define EXTI_IMR1_IM14           EXTI_IMR1_IM14_Msk                            /*!< Interrupt Mask on line 14 */\r
6965 #define EXTI_IMR1_IM15_Pos       (15U)\r
6966 #define EXTI_IMR1_IM15_Msk       (0x1UL << EXTI_IMR1_IM15_Pos)                 /*!< 0x00008000 */\r
6967 #define EXTI_IMR1_IM15           EXTI_IMR1_IM15_Msk                            /*!< Interrupt Mask on line 15 */\r
6968 #define EXTI_IMR1_IM16_Pos       (16U)\r
6969 #define EXTI_IMR1_IM16_Msk       (0x1UL << EXTI_IMR1_IM16_Pos)                 /*!< 0x00010000 */\r
6970 #define EXTI_IMR1_IM16           EXTI_IMR1_IM16_Msk                            /*!< Interrupt Mask on line 16 */\r
6971 #define EXTI_IMR1_IM17_Pos       (17U)\r
6972 #define EXTI_IMR1_IM17_Msk       (0x1UL << EXTI_IMR1_IM17_Pos)                 /*!< 0x00020000 */\r
6973 #define EXTI_IMR1_IM17           EXTI_IMR1_IM17_Msk                            /*!< Interrupt Mask on line 17 */\r
6974 #define EXTI_IMR1_IM18_Pos       (18U)\r
6975 #define EXTI_IMR1_IM18_Msk       (0x1UL << EXTI_IMR1_IM18_Pos)                 /*!< 0x00040000 */\r
6976 #define EXTI_IMR1_IM18           EXTI_IMR1_IM18_Msk                            /*!< Interrupt Mask on line 18 */\r
6977 #define EXTI_IMR1_IM19_Pos       (19U)\r
6978 #define EXTI_IMR1_IM19_Msk       (0x1UL << EXTI_IMR1_IM19_Pos)                 /*!< 0x00080000 */\r
6979 #define EXTI_IMR1_IM19           EXTI_IMR1_IM19_Msk                            /*!< Interrupt Mask on line 19 */\r
6980 #define EXTI_IMR1_IM20_Pos       (20U)\r
6981 #define EXTI_IMR1_IM20_Msk       (0x1UL << EXTI_IMR1_IM20_Pos)                 /*!< 0x00100000 */\r
6982 #define EXTI_IMR1_IM20           EXTI_IMR1_IM20_Msk                            /*!< Interrupt Mask on line 20 */\r
6983 #define EXTI_IMR1_IM21_Pos       (21U)\r
6984 #define EXTI_IMR1_IM21_Msk       (0x1UL << EXTI_IMR1_IM21_Pos)                 /*!< 0x00200000 */\r
6985 #define EXTI_IMR1_IM21           EXTI_IMR1_IM21_Msk                            /*!< Interrupt Mask on line 21 */\r
6986 #define EXTI_IMR1_IM22_Pos       (22U)\r
6987 #define EXTI_IMR1_IM22_Msk       (0x1UL << EXTI_IMR1_IM22_Pos)                 /*!< 0x00400000 */\r
6988 #define EXTI_IMR1_IM22           EXTI_IMR1_IM22_Msk                            /*!< Interrupt Mask on line 22 */\r
6989 #define EXTI_IMR1_IM23_Pos       (23U)\r
6990 #define EXTI_IMR1_IM23_Msk       (0x1UL << EXTI_IMR1_IM23_Pos)                 /*!< 0x00800000 */\r
6991 #define EXTI_IMR1_IM23           EXTI_IMR1_IM23_Msk                            /*!< Interrupt Mask on line 23 */\r
6992 #define EXTI_IMR1_IM24_Pos       (24U)\r
6993 #define EXTI_IMR1_IM24_Msk       (0x1UL << EXTI_IMR1_IM24_Pos)                 /*!< 0x01000000 */\r
6994 #define EXTI_IMR1_IM24           EXTI_IMR1_IM24_Msk                            /*!< Interrupt Mask on line 24 */\r
6995 #define EXTI_IMR1_IM25_Pos       (25U)\r
6996 #define EXTI_IMR1_IM25_Msk       (0x1UL << EXTI_IMR1_IM25_Pos)                 /*!< 0x02000000 */\r
6997 #define EXTI_IMR1_IM25           EXTI_IMR1_IM25_Msk                            /*!< Interrupt Mask on line 25 */\r
6998 #define EXTI_IMR1_IM26_Pos       (26U)\r
6999 #define EXTI_IMR1_IM26_Msk       (0x1UL << EXTI_IMR1_IM26_Pos)                 /*!< 0x04000000 */\r
7000 #define EXTI_IMR1_IM26           EXTI_IMR1_IM26_Msk                            /*!< Interrupt Mask on line 26 */\r
7001 #define EXTI_IMR1_IM27_Pos       (27U)\r
7002 #define EXTI_IMR1_IM27_Msk       (0x1UL << EXTI_IMR1_IM27_Pos)                 /*!< 0x08000000 */\r
7003 #define EXTI_IMR1_IM27           EXTI_IMR1_IM27_Msk                            /*!< Interrupt Mask on line 27 */\r
7004 #define EXTI_IMR1_IM28_Pos       (28U)\r
7005 #define EXTI_IMR1_IM28_Msk       (0x1UL << EXTI_IMR1_IM28_Pos)                 /*!< 0x10000000 */\r
7006 #define EXTI_IMR1_IM28           EXTI_IMR1_IM28_Msk                            /*!< Interrupt Mask on line 28 */\r
7007 #define EXTI_IMR1_IM29_Pos       (29U)\r
7008 #define EXTI_IMR1_IM29_Msk       (0x1UL << EXTI_IMR1_IM29_Pos)                 /*!< 0x20000000 */\r
7009 #define EXTI_IMR1_IM29           EXTI_IMR1_IM29_Msk                            /*!< Interrupt Mask on line 29 */\r
7010 #define EXTI_IMR1_IM30_Pos       (30U)\r
7011 #define EXTI_IMR1_IM30_Msk       (0x1UL << EXTI_IMR1_IM30_Pos)                 /*!< 0x40000000 */\r
7012 #define EXTI_IMR1_IM30           EXTI_IMR1_IM30_Msk                            /*!< Interrupt Mask on line 30 */\r
7013 #define EXTI_IMR1_IM31_Pos       (31U)\r
7014 #define EXTI_IMR1_IM31_Msk       (0x1UL << EXTI_IMR1_IM31_Pos)                 /*!< 0x80000000 */\r
7015 #define EXTI_IMR1_IM31           EXTI_IMR1_IM31_Msk                            /*!< Interrupt Mask on line 31 */\r
7016 #define EXTI_IMR1_IM_Pos         (0U)\r
7017 #define EXTI_IMR1_IM_Msk         (0xFFFFFFFFUL << EXTI_IMR1_IM_Pos)            /*!< 0xFFFFFFFF */\r
7018 #define EXTI_IMR1_IM             EXTI_IMR1_IM_Msk                              /*!< Interrupt Mask All */\r
7019 \r
7020 /*******************  Bit definition for EXTI_EMR1 register  ******************/\r
7021 #define EXTI_EMR1_EM0_Pos        (0U)\r
7022 #define EXTI_EMR1_EM0_Msk        (0x1UL << EXTI_EMR1_EM0_Pos)                  /*!< 0x00000001 */\r
7023 #define EXTI_EMR1_EM0            EXTI_EMR1_EM0_Msk                             /*!< Event Mask on line 0 */\r
7024 #define EXTI_EMR1_EM1_Pos        (1U)\r
7025 #define EXTI_EMR1_EM1_Msk        (0x1UL << EXTI_EMR1_EM1_Pos)                  /*!< 0x00000002 */\r
7026 #define EXTI_EMR1_EM1            EXTI_EMR1_EM1_Msk                             /*!< Event Mask on line 1 */\r
7027 #define EXTI_EMR1_EM2_Pos        (2U)\r
7028 #define EXTI_EMR1_EM2_Msk        (0x1UL << EXTI_EMR1_EM2_Pos)                  /*!< 0x00000004 */\r
7029 #define EXTI_EMR1_EM2            EXTI_EMR1_EM2_Msk                             /*!< Event Mask on line 2 */\r
7030 #define EXTI_EMR1_EM3_Pos        (3U)\r
7031 #define EXTI_EMR1_EM3_Msk        (0x1UL << EXTI_EMR1_EM3_Pos)                  /*!< 0x00000008 */\r
7032 #define EXTI_EMR1_EM3            EXTI_EMR1_EM3_Msk                             /*!< Event Mask on line 3 */\r
7033 #define EXTI_EMR1_EM4_Pos        (4U)\r
7034 #define EXTI_EMR1_EM4_Msk        (0x1UL << EXTI_EMR1_EM4_Pos)                  /*!< 0x00000010 */\r
7035 #define EXTI_EMR1_EM4            EXTI_EMR1_EM4_Msk                             /*!< Event Mask on line 4 */\r
7036 #define EXTI_EMR1_EM5_Pos        (5U)\r
7037 #define EXTI_EMR1_EM5_Msk        (0x1UL << EXTI_EMR1_EM5_Pos)                  /*!< 0x00000020 */\r
7038 #define EXTI_EMR1_EM5            EXTI_EMR1_EM5_Msk                             /*!< Event Mask on line 5 */\r
7039 #define EXTI_EMR1_EM6_Pos        (6U)\r
7040 #define EXTI_EMR1_EM6_Msk        (0x1UL << EXTI_EMR1_EM6_Pos)                  /*!< 0x00000040 */\r
7041 #define EXTI_EMR1_EM6            EXTI_EMR1_EM6_Msk                             /*!< Event Mask on line 6 */\r
7042 #define EXTI_EMR1_EM7_Pos        (7U)\r
7043 #define EXTI_EMR1_EM7_Msk        (0x1UL << EXTI_EMR1_EM7_Pos)                  /*!< 0x00000080 */\r
7044 #define EXTI_EMR1_EM7            EXTI_EMR1_EM7_Msk                             /*!< Event Mask on line 7 */\r
7045 #define EXTI_EMR1_EM8_Pos        (8U)\r
7046 #define EXTI_EMR1_EM8_Msk        (0x1UL << EXTI_EMR1_EM8_Pos)                  /*!< 0x00000100 */\r
7047 #define EXTI_EMR1_EM8            EXTI_EMR1_EM8_Msk                             /*!< Event Mask on line 8 */\r
7048 #define EXTI_EMR1_EM9_Pos        (9U)\r
7049 #define EXTI_EMR1_EM9_Msk        (0x1UL << EXTI_EMR1_EM9_Pos)                  /*!< 0x00000200 */\r
7050 #define EXTI_EMR1_EM9            EXTI_EMR1_EM9_Msk                             /*!< Event Mask on line 9 */\r
7051 #define EXTI_EMR1_EM10_Pos       (10U)\r
7052 #define EXTI_EMR1_EM10_Msk       (0x1UL << EXTI_EMR1_EM10_Pos)                 /*!< 0x00000400 */\r
7053 #define EXTI_EMR1_EM10           EXTI_EMR1_EM10_Msk                            /*!< Event Mask on line 10 */\r
7054 #define EXTI_EMR1_EM11_Pos       (11U)\r
7055 #define EXTI_EMR1_EM11_Msk       (0x1UL << EXTI_EMR1_EM11_Pos)                 /*!< 0x00000800 */\r
7056 #define EXTI_EMR1_EM11           EXTI_EMR1_EM11_Msk                            /*!< Event Mask on line 11 */\r
7057 #define EXTI_EMR1_EM12_Pos       (12U)\r
7058 #define EXTI_EMR1_EM12_Msk       (0x1UL << EXTI_EMR1_EM12_Pos)                 /*!< 0x00001000 */\r
7059 #define EXTI_EMR1_EM12           EXTI_EMR1_EM12_Msk                            /*!< Event Mask on line 12 */\r
7060 #define EXTI_EMR1_EM13_Pos       (13U)\r
7061 #define EXTI_EMR1_EM13_Msk       (0x1UL << EXTI_EMR1_EM13_Pos)                 /*!< 0x00002000 */\r
7062 #define EXTI_EMR1_EM13           EXTI_EMR1_EM13_Msk                            /*!< Event Mask on line 13 */\r
7063 #define EXTI_EMR1_EM14_Pos       (14U)\r
7064 #define EXTI_EMR1_EM14_Msk       (0x1UL << EXTI_EMR1_EM14_Pos)                 /*!< 0x00004000 */\r
7065 #define EXTI_EMR1_EM14           EXTI_EMR1_EM14_Msk                            /*!< Event Mask on line 14 */\r
7066 #define EXTI_EMR1_EM15_Pos       (15U)\r
7067 #define EXTI_EMR1_EM15_Msk       (0x1UL << EXTI_EMR1_EM15_Pos)                 /*!< 0x00008000 */\r
7068 #define EXTI_EMR1_EM15           EXTI_EMR1_EM15_Msk                            /*!< Event Mask on line 15 */\r
7069 #define EXTI_EMR1_EM16_Pos       (16U)\r
7070 #define EXTI_EMR1_EM16_Msk       (0x1UL << EXTI_EMR1_EM16_Pos)                 /*!< 0x00010000 */\r
7071 #define EXTI_EMR1_EM16           EXTI_EMR1_EM16_Msk                            /*!< Event Mask on line 16 */\r
7072 #define EXTI_EMR1_EM17_Pos       (17U)\r
7073 #define EXTI_EMR1_EM17_Msk       (0x1UL << EXTI_EMR1_EM17_Pos)                 /*!< 0x00020000 */\r
7074 #define EXTI_EMR1_EM17           EXTI_EMR1_EM17_Msk                            /*!< Event Mask on line 17 */\r
7075 #define EXTI_EMR1_EM18_Pos       (18U)\r
7076 #define EXTI_EMR1_EM18_Msk       (0x1UL << EXTI_EMR1_EM18_Pos)                 /*!< 0x00040000 */\r
7077 #define EXTI_EMR1_EM18           EXTI_EMR1_EM18_Msk                            /*!< Event Mask on line 18 */\r
7078 #define EXTI_EMR1_EM19_Pos       (19U)\r
7079 #define EXTI_EMR1_EM19_Msk       (0x1UL << EXTI_EMR1_EM19_Pos)                 /*!< 0x00080000 */\r
7080 #define EXTI_EMR1_EM19           EXTI_EMR1_EM19_Msk                            /*!< Event Mask on line 19 */\r
7081 #define EXTI_EMR1_EM20_Pos       (20U)\r
7082 #define EXTI_EMR1_EM20_Msk       (0x1UL << EXTI_EMR1_EM20_Pos)                 /*!< 0x00100000 */\r
7083 #define EXTI_EMR1_EM20           EXTI_EMR1_EM20_Msk                            /*!< Event Mask on line 20 */\r
7084 #define EXTI_EMR1_EM21_Pos       (21U)\r
7085 #define EXTI_EMR1_EM21_Msk       (0x1UL << EXTI_EMR1_EM21_Pos)                 /*!< 0x00200000 */\r
7086 #define EXTI_EMR1_EM21           EXTI_EMR1_EM21_Msk                            /*!< Event Mask on line 21 */\r
7087 #define EXTI_EMR1_EM22_Pos       (22U)\r
7088 #define EXTI_EMR1_EM22_Msk       (0x1UL << EXTI_EMR1_EM22_Pos)                 /*!< 0x00400000 */\r
7089 #define EXTI_EMR1_EM22           EXTI_EMR1_EM22_Msk                            /*!< Event Mask on line 22 */\r
7090 #define EXTI_EMR1_EM23_Pos       (23U)\r
7091 #define EXTI_EMR1_EM23_Msk       (0x1UL << EXTI_EMR1_EM23_Pos)                 /*!< 0x00800000 */\r
7092 #define EXTI_EMR1_EM23           EXTI_EMR1_EM23_Msk                            /*!< Event Mask on line 23 */\r
7093 #define EXTI_EMR1_EM24_Pos       (24U)\r
7094 #define EXTI_EMR1_EM24_Msk       (0x1UL << EXTI_EMR1_EM24_Pos)                 /*!< 0x01000000 */\r
7095 #define EXTI_EMR1_EM24           EXTI_EMR1_EM24_Msk                            /*!< Event Mask on line 24 */\r
7096 #define EXTI_EMR1_EM25_Pos       (25U)\r
7097 #define EXTI_EMR1_EM25_Msk       (0x1UL << EXTI_EMR1_EM25_Pos)                 /*!< 0x02000000 */\r
7098 #define EXTI_EMR1_EM25           EXTI_EMR1_EM25_Msk                            /*!< Event Mask on line 25 */\r
7099 #define EXTI_EMR1_EM26_Pos       (26U)\r
7100 #define EXTI_EMR1_EM26_Msk       (0x1UL << EXTI_EMR1_EM26_Pos)                 /*!< 0x04000000 */\r
7101 #define EXTI_EMR1_EM26           EXTI_EMR1_EM26_Msk                            /*!< Event Mask on line 26 */\r
7102 #define EXTI_EMR1_EM27_Pos       (27U)\r
7103 #define EXTI_EMR1_EM27_Msk       (0x1UL << EXTI_EMR1_EM27_Pos)                 /*!< 0x08000000 */\r
7104 #define EXTI_EMR1_EM27           EXTI_EMR1_EM27_Msk                            /*!< Event Mask on line 27 */\r
7105 #define EXTI_EMR1_EM28_Pos       (28U)\r
7106 #define EXTI_EMR1_EM28_Msk       (0x1UL << EXTI_EMR1_EM28_Pos)                 /*!< 0x10000000 */\r
7107 #define EXTI_EMR1_EM28           EXTI_EMR1_EM28_Msk                            /*!< Event Mask on line 28 */\r
7108 #define EXTI_EMR1_EM29_Pos       (29U)\r
7109 #define EXTI_EMR1_EM29_Msk       (0x1UL << EXTI_EMR1_EM29_Pos)                 /*!< 0x20000000 */\r
7110 #define EXTI_EMR1_EM29           EXTI_EMR1_EM29_Msk                            /*!< Event Mask on line 29 */\r
7111 #define EXTI_EMR1_EM30_Pos       (30U)\r
7112 #define EXTI_EMR1_EM30_Msk       (0x1UL << EXTI_EMR1_EM30_Pos)                 /*!< 0x40000000 */\r
7113 #define EXTI_EMR1_EM30           EXTI_EMR1_EM30_Msk                            /*!< Event Mask on line 30 */\r
7114 #define EXTI_EMR1_EM31_Pos       (31U)\r
7115 #define EXTI_EMR1_EM31_Msk       (0x1UL << EXTI_EMR1_EM31_Pos)                 /*!< 0x80000000 */\r
7116 #define EXTI_EMR1_EM31           EXTI_EMR1_EM31_Msk                            /*!< Event Mask on line 31 */\r
7117 \r
7118 /******************  Bit definition for EXTI_RTSR1 register  ******************/\r
7119 #define EXTI_RTSR1_RT0_Pos       (0U)\r
7120 #define EXTI_RTSR1_RT0_Msk       (0x1UL << EXTI_RTSR1_RT0_Pos)                 /*!< 0x00000001 */\r
7121 #define EXTI_RTSR1_RT0           EXTI_RTSR1_RT0_Msk                            /*!< Rising trigger event configuration bit of line 0 */\r
7122 #define EXTI_RTSR1_RT1_Pos       (1U)\r
7123 #define EXTI_RTSR1_RT1_Msk       (0x1UL << EXTI_RTSR1_RT1_Pos)                 /*!< 0x00000002 */\r
7124 #define EXTI_RTSR1_RT1           EXTI_RTSR1_RT1_Msk                            /*!< Rising trigger event configuration bit of line 1 */\r
7125 #define EXTI_RTSR1_RT2_Pos       (2U)\r
7126 #define EXTI_RTSR1_RT2_Msk       (0x1UL << EXTI_RTSR1_RT2_Pos)                 /*!< 0x00000004 */\r
7127 #define EXTI_RTSR1_RT2           EXTI_RTSR1_RT2_Msk                            /*!< Rising trigger event configuration bit of line 2 */\r
7128 #define EXTI_RTSR1_RT3_Pos       (3U)\r
7129 #define EXTI_RTSR1_RT3_Msk       (0x1UL << EXTI_RTSR1_RT3_Pos)                 /*!< 0x00000008 */\r
7130 #define EXTI_RTSR1_RT3           EXTI_RTSR1_RT3_Msk                            /*!< Rising trigger event configuration bit of line 3 */\r
7131 #define EXTI_RTSR1_RT4_Pos       (4U)\r
7132 #define EXTI_RTSR1_RT4_Msk       (0x1UL << EXTI_RTSR1_RT4_Pos)                 /*!< 0x00000010 */\r
7133 #define EXTI_RTSR1_RT4           EXTI_RTSR1_RT4_Msk                            /*!< Rising trigger event configuration bit of line 4 */\r
7134 #define EXTI_RTSR1_RT5_Pos       (5U)\r
7135 #define EXTI_RTSR1_RT5_Msk       (0x1UL << EXTI_RTSR1_RT5_Pos)                 /*!< 0x00000020 */\r
7136 #define EXTI_RTSR1_RT5           EXTI_RTSR1_RT5_Msk                            /*!< Rising trigger event configuration bit of line 5 */\r
7137 #define EXTI_RTSR1_RT6_Pos       (6U)\r
7138 #define EXTI_RTSR1_RT6_Msk       (0x1UL << EXTI_RTSR1_RT6_Pos)                 /*!< 0x00000040 */\r
7139 #define EXTI_RTSR1_RT6           EXTI_RTSR1_RT6_Msk                            /*!< Rising trigger event configuration bit of line 6 */\r
7140 #define EXTI_RTSR1_RT7_Pos       (7U)\r
7141 #define EXTI_RTSR1_RT7_Msk       (0x1UL << EXTI_RTSR1_RT7_Pos)                 /*!< 0x00000080 */\r
7142 #define EXTI_RTSR1_RT7           EXTI_RTSR1_RT7_Msk                            /*!< Rising trigger event configuration bit of line 7 */\r
7143 #define EXTI_RTSR1_RT8_Pos       (8U)\r
7144 #define EXTI_RTSR1_RT8_Msk       (0x1UL << EXTI_RTSR1_RT8_Pos)                 /*!< 0x00000100 */\r
7145 #define EXTI_RTSR1_RT8           EXTI_RTSR1_RT8_Msk                            /*!< Rising trigger event configuration bit of line 8 */\r
7146 #define EXTI_RTSR1_RT9_Pos       (9U)\r
7147 #define EXTI_RTSR1_RT9_Msk       (0x1UL << EXTI_RTSR1_RT9_Pos)                 /*!< 0x00000200 */\r
7148 #define EXTI_RTSR1_RT9           EXTI_RTSR1_RT9_Msk                            /*!< Rising trigger event configuration bit of line 9 */\r
7149 #define EXTI_RTSR1_RT10_Pos      (10U)\r
7150 #define EXTI_RTSR1_RT10_Msk      (0x1UL << EXTI_RTSR1_RT10_Pos)                /*!< 0x00000400 */\r
7151 #define EXTI_RTSR1_RT10          EXTI_RTSR1_RT10_Msk                           /*!< Rising trigger event configuration bit of line 10 */\r
7152 #define EXTI_RTSR1_RT11_Pos      (11U)\r
7153 #define EXTI_RTSR1_RT11_Msk      (0x1UL << EXTI_RTSR1_RT11_Pos)                /*!< 0x00000800 */\r
7154 #define EXTI_RTSR1_RT11          EXTI_RTSR1_RT11_Msk                           /*!< Rising trigger event configuration bit of line 11 */\r
7155 #define EXTI_RTSR1_RT12_Pos      (12U)\r
7156 #define EXTI_RTSR1_RT12_Msk      (0x1UL << EXTI_RTSR1_RT12_Pos)                /*!< 0x00001000 */\r
7157 #define EXTI_RTSR1_RT12          EXTI_RTSR1_RT12_Msk                           /*!< Rising trigger event configuration bit of line 12 */\r
7158 #define EXTI_RTSR1_RT13_Pos      (13U)\r
7159 #define EXTI_RTSR1_RT13_Msk      (0x1UL << EXTI_RTSR1_RT13_Pos)                /*!< 0x00002000 */\r
7160 #define EXTI_RTSR1_RT13          EXTI_RTSR1_RT13_Msk                           /*!< Rising trigger event configuration bit of line 13 */\r
7161 #define EXTI_RTSR1_RT14_Pos      (14U)\r
7162 #define EXTI_RTSR1_RT14_Msk      (0x1UL << EXTI_RTSR1_RT14_Pos)                /*!< 0x00004000 */\r
7163 #define EXTI_RTSR1_RT14          EXTI_RTSR1_RT14_Msk                           /*!< Rising trigger event configuration bit of line 14 */\r
7164 #define EXTI_RTSR1_RT15_Pos      (15U)\r
7165 #define EXTI_RTSR1_RT15_Msk      (0x1UL << EXTI_RTSR1_RT15_Pos)                /*!< 0x00008000 */\r
7166 #define EXTI_RTSR1_RT15          EXTI_RTSR1_RT15_Msk                           /*!< Rising trigger event configuration bit of line 15 */\r
7167 #define EXTI_RTSR1_RT16_Pos      (16U)\r
7168 #define EXTI_RTSR1_RT16_Msk      (0x1UL << EXTI_RTSR1_RT16_Pos)                /*!< 0x00010000 */\r
7169 #define EXTI_RTSR1_RT16          EXTI_RTSR1_RT16_Msk                           /*!< Rising trigger event configuration bit of line 16 */\r
7170 #define EXTI_RTSR1_RT18_Pos      (18U)\r
7171 #define EXTI_RTSR1_RT18_Msk      (0x1UL << EXTI_RTSR1_RT18_Pos)                /*!< 0x00040000 */\r
7172 #define EXTI_RTSR1_RT18          EXTI_RTSR1_RT18_Msk                           /*!< Rising trigger event configuration bit of line 18 */\r
7173 #define EXTI_RTSR1_RT19_Pos      (19U)\r
7174 #define EXTI_RTSR1_RT19_Msk      (0x1UL << EXTI_RTSR1_RT19_Pos)                /*!< 0x00080000 */\r
7175 #define EXTI_RTSR1_RT19          EXTI_RTSR1_RT19_Msk                           /*!< Rising trigger event configuration bit of line 19 */\r
7176 #define EXTI_RTSR1_RT20_Pos      (20U)\r
7177 #define EXTI_RTSR1_RT20_Msk      (0x1UL << EXTI_RTSR1_RT20_Pos)                /*!< 0x00100000 */\r
7178 #define EXTI_RTSR1_RT20          EXTI_RTSR1_RT20_Msk                           /*!< Rising trigger event configuration bit of line 20 */\r
7179 #define EXTI_RTSR1_RT21_Pos      (21U)\r
7180 #define EXTI_RTSR1_RT21_Msk      (0x1UL << EXTI_RTSR1_RT21_Pos)                /*!< 0x00200000 */\r
7181 #define EXTI_RTSR1_RT21          EXTI_RTSR1_RT21_Msk                           /*!< Rising trigger event configuration bit of line 21 */\r
7182 #define EXTI_RTSR1_RT22_Pos      (22U)\r
7183 #define EXTI_RTSR1_RT22_Msk      (0x1UL << EXTI_RTSR1_RT22_Pos)                /*!< 0x00400000 */\r
7184 #define EXTI_RTSR1_RT22          EXTI_RTSR1_RT22_Msk                           /*!< Rising trigger event configuration bit of line 22 */\r
7185 \r
7186 /******************  Bit definition for EXTI_FTSR1 register  ******************/\r
7187 #define EXTI_FTSR1_FT0_Pos       (0U)\r
7188 #define EXTI_FTSR1_FT0_Msk       (0x1UL << EXTI_FTSR1_FT0_Pos)                 /*!< 0x00000001 */\r
7189 #define EXTI_FTSR1_FT0           EXTI_FTSR1_FT0_Msk                            /*!< Falling trigger event configuration bit of line 0 */\r
7190 #define EXTI_FTSR1_FT1_Pos       (1U)\r
7191 #define EXTI_FTSR1_FT1_Msk       (0x1UL << EXTI_FTSR1_FT1_Pos)                 /*!< 0x00000002 */\r
7192 #define EXTI_FTSR1_FT1           EXTI_FTSR1_FT1_Msk                            /*!< Falling trigger event configuration bit of line 1 */\r
7193 #define EXTI_FTSR1_FT2_Pos       (2U)\r
7194 #define EXTI_FTSR1_FT2_Msk       (0x1UL << EXTI_FTSR1_FT2_Pos)                 /*!< 0x00000004 */\r
7195 #define EXTI_FTSR1_FT2           EXTI_FTSR1_FT2_Msk                            /*!< Falling trigger event configuration bit of line 2 */\r
7196 #define EXTI_FTSR1_FT3_Pos       (3U)\r
7197 #define EXTI_FTSR1_FT3_Msk       (0x1UL << EXTI_FTSR1_FT3_Pos)                 /*!< 0x00000008 */\r
7198 #define EXTI_FTSR1_FT3           EXTI_FTSR1_FT3_Msk                            /*!< Falling trigger event configuration bit of line 3 */\r
7199 #define EXTI_FTSR1_FT4_Pos       (4U)\r
7200 #define EXTI_FTSR1_FT4_Msk       (0x1UL << EXTI_FTSR1_FT4_Pos)                 /*!< 0x00000010 */\r
7201 #define EXTI_FTSR1_FT4           EXTI_FTSR1_FT4_Msk                            /*!< Falling trigger event configuration bit of line 4 */\r
7202 #define EXTI_FTSR1_FT5_Pos       (5U)\r
7203 #define EXTI_FTSR1_FT5_Msk       (0x1UL << EXTI_FTSR1_FT5_Pos)                 /*!< 0x00000020 */\r
7204 #define EXTI_FTSR1_FT5           EXTI_FTSR1_FT5_Msk                            /*!< Falling trigger event configuration bit of line 5 */\r
7205 #define EXTI_FTSR1_FT6_Pos       (6U)\r
7206 #define EXTI_FTSR1_FT6_Msk       (0x1UL << EXTI_FTSR1_FT6_Pos)                 /*!< 0x00000040 */\r
7207 #define EXTI_FTSR1_FT6           EXTI_FTSR1_FT6_Msk                            /*!< Falling trigger event configuration bit of line 6 */\r
7208 #define EXTI_FTSR1_FT7_Pos       (7U)\r
7209 #define EXTI_FTSR1_FT7_Msk       (0x1UL << EXTI_FTSR1_FT7_Pos)                 /*!< 0x00000080 */\r
7210 #define EXTI_FTSR1_FT7           EXTI_FTSR1_FT7_Msk                            /*!< Falling trigger event configuration bit of line 7 */\r
7211 #define EXTI_FTSR1_FT8_Pos       (8U)\r
7212 #define EXTI_FTSR1_FT8_Msk       (0x1UL << EXTI_FTSR1_FT8_Pos)                 /*!< 0x00000100 */\r
7213 #define EXTI_FTSR1_FT8           EXTI_FTSR1_FT8_Msk                            /*!< Falling trigger event configuration bit of line 8 */\r
7214 #define EXTI_FTSR1_FT9_Pos       (9U)\r
7215 #define EXTI_FTSR1_FT9_Msk       (0x1UL << EXTI_FTSR1_FT9_Pos)                 /*!< 0x00000200 */\r
7216 #define EXTI_FTSR1_FT9           EXTI_FTSR1_FT9_Msk                            /*!< Falling trigger event configuration bit of line 9 */\r
7217 #define EXTI_FTSR1_FT10_Pos      (10U)\r
7218 #define EXTI_FTSR1_FT10_Msk      (0x1UL << EXTI_FTSR1_FT10_Pos)                /*!< 0x00000400 */\r
7219 #define EXTI_FTSR1_FT10          EXTI_FTSR1_FT10_Msk                           /*!< Falling trigger event configuration bit of line 10 */\r
7220 #define EXTI_FTSR1_FT11_Pos      (11U)\r
7221 #define EXTI_FTSR1_FT11_Msk      (0x1UL << EXTI_FTSR1_FT11_Pos)                /*!< 0x00000800 */\r
7222 #define EXTI_FTSR1_FT11          EXTI_FTSR1_FT11_Msk                           /*!< Falling trigger event configuration bit of line 11 */\r
7223 #define EXTI_FTSR1_FT12_Pos      (12U)\r
7224 #define EXTI_FTSR1_FT12_Msk      (0x1UL << EXTI_FTSR1_FT12_Pos)                /*!< 0x00001000 */\r
7225 #define EXTI_FTSR1_FT12          EXTI_FTSR1_FT12_Msk                           /*!< Falling trigger event configuration bit of line 12 */\r
7226 #define EXTI_FTSR1_FT13_Pos      (13U)\r
7227 #define EXTI_FTSR1_FT13_Msk      (0x1UL << EXTI_FTSR1_FT13_Pos)                /*!< 0x00002000 */\r
7228 #define EXTI_FTSR1_FT13          EXTI_FTSR1_FT13_Msk                           /*!< Falling trigger event configuration bit of line 13 */\r
7229 #define EXTI_FTSR1_FT14_Pos      (14U)\r
7230 #define EXTI_FTSR1_FT14_Msk      (0x1UL << EXTI_FTSR1_FT14_Pos)                /*!< 0x00004000 */\r
7231 #define EXTI_FTSR1_FT14          EXTI_FTSR1_FT14_Msk                           /*!< Falling trigger event configuration bit of line 14 */\r
7232 #define EXTI_FTSR1_FT15_Pos      (15U)\r
7233 #define EXTI_FTSR1_FT15_Msk      (0x1UL << EXTI_FTSR1_FT15_Pos)                /*!< 0x00008000 */\r
7234 #define EXTI_FTSR1_FT15          EXTI_FTSR1_FT15_Msk                           /*!< Falling trigger event configuration bit of line 15 */\r
7235 #define EXTI_FTSR1_FT16_Pos      (16U)\r
7236 #define EXTI_FTSR1_FT16_Msk      (0x1UL << EXTI_FTSR1_FT16_Pos)                /*!< 0x00010000 */\r
7237 #define EXTI_FTSR1_FT16          EXTI_FTSR1_FT16_Msk                           /*!< Falling trigger event configuration bit of line 16 */\r
7238 #define EXTI_FTSR1_FT18_Pos      (18U)\r
7239 #define EXTI_FTSR1_FT18_Msk      (0x1UL << EXTI_FTSR1_FT18_Pos)                /*!< 0x00040000 */\r
7240 #define EXTI_FTSR1_FT18          EXTI_FTSR1_FT18_Msk                           /*!< Falling trigger event configuration bit of line 18 */\r
7241 #define EXTI_FTSR1_FT19_Pos      (19U)\r
7242 #define EXTI_FTSR1_FT19_Msk      (0x1UL << EXTI_FTSR1_FT19_Pos)                /*!< 0x00080000 */\r
7243 #define EXTI_FTSR1_FT19          EXTI_FTSR1_FT19_Msk                           /*!< Falling trigger event configuration bit of line 19 */\r
7244 #define EXTI_FTSR1_FT20_Pos      (20U)\r
7245 #define EXTI_FTSR1_FT20_Msk      (0x1UL << EXTI_FTSR1_FT20_Pos)                /*!< 0x00100000 */\r
7246 #define EXTI_FTSR1_FT20          EXTI_FTSR1_FT20_Msk                           /*!< Falling trigger event configuration bit of line 20 */\r
7247 #define EXTI_FTSR1_FT21_Pos      (21U)\r
7248 #define EXTI_FTSR1_FT21_Msk      (0x1UL << EXTI_FTSR1_FT21_Pos)                /*!< 0x00200000 */\r
7249 #define EXTI_FTSR1_FT21          EXTI_FTSR1_FT21_Msk                           /*!< Falling trigger event configuration bit of line 21 */\r
7250 #define EXTI_FTSR1_FT22_Pos      (22U)\r
7251 #define EXTI_FTSR1_FT22_Msk      (0x1UL << EXTI_FTSR1_FT22_Pos)                /*!< 0x00400000 */\r
7252 #define EXTI_FTSR1_FT22          EXTI_FTSR1_FT22_Msk                           /*!< Falling trigger event configuration bit of line 22 */\r
7253 \r
7254 /******************  Bit definition for EXTI_SWIER1 register  *****************/\r
7255 #define EXTI_SWIER1_SWI0_Pos     (0U)\r
7256 #define EXTI_SWIER1_SWI0_Msk     (0x1UL << EXTI_SWIER1_SWI0_Pos)               /*!< 0x00000001 */\r
7257 #define EXTI_SWIER1_SWI0         EXTI_SWIER1_SWI0_Msk                          /*!< Software Interrupt on line 0 */\r
7258 #define EXTI_SWIER1_SWI1_Pos     (1U)\r
7259 #define EXTI_SWIER1_SWI1_Msk     (0x1UL << EXTI_SWIER1_SWI1_Pos)               /*!< 0x00000002 */\r
7260 #define EXTI_SWIER1_SWI1         EXTI_SWIER1_SWI1_Msk                          /*!< Software Interrupt on line 1 */\r
7261 #define EXTI_SWIER1_SWI2_Pos     (2U)\r
7262 #define EXTI_SWIER1_SWI2_Msk     (0x1UL << EXTI_SWIER1_SWI2_Pos)               /*!< 0x00000004 */\r
7263 #define EXTI_SWIER1_SWI2         EXTI_SWIER1_SWI2_Msk                          /*!< Software Interrupt on line 2 */\r
7264 #define EXTI_SWIER1_SWI3_Pos     (3U)\r
7265 #define EXTI_SWIER1_SWI3_Msk     (0x1UL << EXTI_SWIER1_SWI3_Pos)               /*!< 0x00000008 */\r
7266 #define EXTI_SWIER1_SWI3         EXTI_SWIER1_SWI3_Msk                          /*!< Software Interrupt on line 3 */\r
7267 #define EXTI_SWIER1_SWI4_Pos     (4U)\r
7268 #define EXTI_SWIER1_SWI4_Msk     (0x1UL << EXTI_SWIER1_SWI4_Pos)               /*!< 0x00000010 */\r
7269 #define EXTI_SWIER1_SWI4         EXTI_SWIER1_SWI4_Msk                          /*!< Software Interrupt on line 4 */\r
7270 #define EXTI_SWIER1_SWI5_Pos     (5U)\r
7271 #define EXTI_SWIER1_SWI5_Msk     (0x1UL << EXTI_SWIER1_SWI5_Pos)               /*!< 0x00000020 */\r
7272 #define EXTI_SWIER1_SWI5         EXTI_SWIER1_SWI5_Msk                          /*!< Software Interrupt on line 5 */\r
7273 #define EXTI_SWIER1_SWI6_Pos     (6U)\r
7274 #define EXTI_SWIER1_SWI6_Msk     (0x1UL << EXTI_SWIER1_SWI6_Pos)               /*!< 0x00000040 */\r
7275 #define EXTI_SWIER1_SWI6         EXTI_SWIER1_SWI6_Msk                          /*!< Software Interrupt on line 6 */\r
7276 #define EXTI_SWIER1_SWI7_Pos     (7U)\r
7277 #define EXTI_SWIER1_SWI7_Msk     (0x1UL << EXTI_SWIER1_SWI7_Pos)               /*!< 0x00000080 */\r
7278 #define EXTI_SWIER1_SWI7         EXTI_SWIER1_SWI7_Msk                          /*!< Software Interrupt on line 7 */\r
7279 #define EXTI_SWIER1_SWI8_Pos     (8U)\r
7280 #define EXTI_SWIER1_SWI8_Msk     (0x1UL << EXTI_SWIER1_SWI8_Pos)               /*!< 0x00000100 */\r
7281 #define EXTI_SWIER1_SWI8         EXTI_SWIER1_SWI8_Msk                          /*!< Software Interrupt on line 8 */\r
7282 #define EXTI_SWIER1_SWI9_Pos     (9U)\r
7283 #define EXTI_SWIER1_SWI9_Msk     (0x1UL << EXTI_SWIER1_SWI9_Pos)               /*!< 0x00000200 */\r
7284 #define EXTI_SWIER1_SWI9         EXTI_SWIER1_SWI9_Msk                          /*!< Software Interrupt on line 9 */\r
7285 #define EXTI_SWIER1_SWI10_Pos    (10U)\r
7286 #define EXTI_SWIER1_SWI10_Msk    (0x1UL << EXTI_SWIER1_SWI10_Pos)              /*!< 0x00000400 */\r
7287 #define EXTI_SWIER1_SWI10        EXTI_SWIER1_SWI10_Msk                         /*!< Software Interrupt on line 10 */\r
7288 #define EXTI_SWIER1_SWI11_Pos    (11U)\r
7289 #define EXTI_SWIER1_SWI11_Msk    (0x1UL << EXTI_SWIER1_SWI11_Pos)              /*!< 0x00000800 */\r
7290 #define EXTI_SWIER1_SWI11        EXTI_SWIER1_SWI11_Msk                         /*!< Software Interrupt on line 11 */\r
7291 #define EXTI_SWIER1_SWI12_Pos    (12U)\r
7292 #define EXTI_SWIER1_SWI12_Msk    (0x1UL << EXTI_SWIER1_SWI12_Pos)              /*!< 0x00001000 */\r
7293 #define EXTI_SWIER1_SWI12        EXTI_SWIER1_SWI12_Msk                         /*!< Software Interrupt on line 12 */\r
7294 #define EXTI_SWIER1_SWI13_Pos    (13U)\r
7295 #define EXTI_SWIER1_SWI13_Msk    (0x1UL << EXTI_SWIER1_SWI13_Pos)              /*!< 0x00002000 */\r
7296 #define EXTI_SWIER1_SWI13        EXTI_SWIER1_SWI13_Msk                         /*!< Software Interrupt on line 13 */\r
7297 #define EXTI_SWIER1_SWI14_Pos    (14U)\r
7298 #define EXTI_SWIER1_SWI14_Msk    (0x1UL << EXTI_SWIER1_SWI14_Pos)              /*!< 0x00004000 */\r
7299 #define EXTI_SWIER1_SWI14        EXTI_SWIER1_SWI14_Msk                         /*!< Software Interrupt on line 14 */\r
7300 #define EXTI_SWIER1_SWI15_Pos    (15U)\r
7301 #define EXTI_SWIER1_SWI15_Msk    (0x1UL << EXTI_SWIER1_SWI15_Pos)              /*!< 0x00008000 */\r
7302 #define EXTI_SWIER1_SWI15        EXTI_SWIER1_SWI15_Msk                         /*!< Software Interrupt on line 15 */\r
7303 #define EXTI_SWIER1_SWI16_Pos    (16U)\r
7304 #define EXTI_SWIER1_SWI16_Msk    (0x1UL << EXTI_SWIER1_SWI16_Pos)              /*!< 0x00010000 */\r
7305 #define EXTI_SWIER1_SWI16        EXTI_SWIER1_SWI16_Msk                         /*!< Software Interrupt on line 16 */\r
7306 #define EXTI_SWIER1_SWI18_Pos    (18U)\r
7307 #define EXTI_SWIER1_SWI18_Msk    (0x1UL << EXTI_SWIER1_SWI18_Pos)              /*!< 0x00040000 */\r
7308 #define EXTI_SWIER1_SWI18        EXTI_SWIER1_SWI18_Msk                         /*!< Software Interrupt on line 18 */\r
7309 #define EXTI_SWIER1_SWI19_Pos    (19U)\r
7310 #define EXTI_SWIER1_SWI19_Msk    (0x1UL << EXTI_SWIER1_SWI19_Pos)              /*!< 0x00080000 */\r
7311 #define EXTI_SWIER1_SWI19        EXTI_SWIER1_SWI19_Msk                         /*!< Software Interrupt on line 19 */\r
7312 #define EXTI_SWIER1_SWI20_Pos    (20U)\r
7313 #define EXTI_SWIER1_SWI20_Msk    (0x1UL << EXTI_SWIER1_SWI20_Pos)              /*!< 0x00100000 */\r
7314 #define EXTI_SWIER1_SWI20        EXTI_SWIER1_SWI20_Msk                         /*!< Software Interrupt on line 20 */\r
7315 #define EXTI_SWIER1_SWI21_Pos    (21U)\r
7316 #define EXTI_SWIER1_SWI21_Msk    (0x1UL << EXTI_SWIER1_SWI21_Pos)              /*!< 0x00200000 */\r
7317 #define EXTI_SWIER1_SWI21        EXTI_SWIER1_SWI21_Msk                         /*!< Software Interrupt on line 21 */\r
7318 #define EXTI_SWIER1_SWI22_Pos    (22U)\r
7319 #define EXTI_SWIER1_SWI22_Msk    (0x1UL << EXTI_SWIER1_SWI22_Pos)              /*!< 0x00400000 */\r
7320 #define EXTI_SWIER1_SWI22        EXTI_SWIER1_SWI22_Msk                         /*!< Software Interrupt on line 22 */\r
7321 \r
7322 /*******************  Bit definition for EXTI_PR1 register  *******************/\r
7323 #define EXTI_PR1_PIF0_Pos        (0U)\r
7324 #define EXTI_PR1_PIF0_Msk        (0x1UL << EXTI_PR1_PIF0_Pos)                  /*!< 0x00000001 */\r
7325 #define EXTI_PR1_PIF0            EXTI_PR1_PIF0_Msk                             /*!< Pending bit for line 0 */\r
7326 #define EXTI_PR1_PIF1_Pos        (1U)\r
7327 #define EXTI_PR1_PIF1_Msk        (0x1UL << EXTI_PR1_PIF1_Pos)                  /*!< 0x00000002 */\r
7328 #define EXTI_PR1_PIF1            EXTI_PR1_PIF1_Msk                             /*!< Pending bit for line 1 */\r
7329 #define EXTI_PR1_PIF2_Pos        (2U)\r
7330 #define EXTI_PR1_PIF2_Msk        (0x1UL << EXTI_PR1_PIF2_Pos)                  /*!< 0x00000004 */\r
7331 #define EXTI_PR1_PIF2            EXTI_PR1_PIF2_Msk                             /*!< Pending bit for line 2 */\r
7332 #define EXTI_PR1_PIF3_Pos        (3U)\r
7333 #define EXTI_PR1_PIF3_Msk        (0x1UL << EXTI_PR1_PIF3_Pos)                  /*!< 0x00000008 */\r
7334 #define EXTI_PR1_PIF3            EXTI_PR1_PIF3_Msk                             /*!< Pending bit for line 3 */\r
7335 #define EXTI_PR1_PIF4_Pos        (4U)\r
7336 #define EXTI_PR1_PIF4_Msk        (0x1UL << EXTI_PR1_PIF4_Pos)                  /*!< 0x00000010 */\r
7337 #define EXTI_PR1_PIF4            EXTI_PR1_PIF4_Msk                             /*!< Pending bit for line 4 */\r
7338 #define EXTI_PR1_PIF5_Pos        (5U)\r
7339 #define EXTI_PR1_PIF5_Msk        (0x1UL << EXTI_PR1_PIF5_Pos)                  /*!< 0x00000020 */\r
7340 #define EXTI_PR1_PIF5            EXTI_PR1_PIF5_Msk                             /*!< Pending bit for line 5 */\r
7341 #define EXTI_PR1_PIF6_Pos        (6U)\r
7342 #define EXTI_PR1_PIF6_Msk        (0x1UL << EXTI_PR1_PIF6_Pos)                  /*!< 0x00000040 */\r
7343 #define EXTI_PR1_PIF6            EXTI_PR1_PIF6_Msk                             /*!< Pending bit for line 6 */\r
7344 #define EXTI_PR1_PIF7_Pos        (7U)\r
7345 #define EXTI_PR1_PIF7_Msk        (0x1UL << EXTI_PR1_PIF7_Pos)                  /*!< 0x00000080 */\r
7346 #define EXTI_PR1_PIF7            EXTI_PR1_PIF7_Msk                             /*!< Pending bit for line 7 */\r
7347 #define EXTI_PR1_PIF8_Pos        (8U)\r
7348 #define EXTI_PR1_PIF8_Msk        (0x1UL << EXTI_PR1_PIF8_Pos)                  /*!< 0x00000100 */\r
7349 #define EXTI_PR1_PIF8            EXTI_PR1_PIF8_Msk                             /*!< Pending bit for line 8 */\r
7350 #define EXTI_PR1_PIF9_Pos        (9U)\r
7351 #define EXTI_PR1_PIF9_Msk        (0x1UL << EXTI_PR1_PIF9_Pos)                  /*!< 0x00000200 */\r
7352 #define EXTI_PR1_PIF9            EXTI_PR1_PIF9_Msk                             /*!< Pending bit for line 9 */\r
7353 #define EXTI_PR1_PIF10_Pos       (10U)\r
7354 #define EXTI_PR1_PIF10_Msk       (0x1UL << EXTI_PR1_PIF10_Pos)                 /*!< 0x00000400 */\r
7355 #define EXTI_PR1_PIF10           EXTI_PR1_PIF10_Msk                            /*!< Pending bit for line 10 */\r
7356 #define EXTI_PR1_PIF11_Pos       (11U)\r
7357 #define EXTI_PR1_PIF11_Msk       (0x1UL << EXTI_PR1_PIF11_Pos)                 /*!< 0x00000800 */\r
7358 #define EXTI_PR1_PIF11           EXTI_PR1_PIF11_Msk                            /*!< Pending bit for line 11 */\r
7359 #define EXTI_PR1_PIF12_Pos       (12U)\r
7360 #define EXTI_PR1_PIF12_Msk       (0x1UL << EXTI_PR1_PIF12_Pos)                 /*!< 0x00001000 */\r
7361 #define EXTI_PR1_PIF12           EXTI_PR1_PIF12_Msk                            /*!< Pending bit for line 12 */\r
7362 #define EXTI_PR1_PIF13_Pos       (13U)\r
7363 #define EXTI_PR1_PIF13_Msk       (0x1UL << EXTI_PR1_PIF13_Pos)                 /*!< 0x00002000 */\r
7364 #define EXTI_PR1_PIF13           EXTI_PR1_PIF13_Msk                            /*!< Pending bit for line 13 */\r
7365 #define EXTI_PR1_PIF14_Pos       (14U)\r
7366 #define EXTI_PR1_PIF14_Msk       (0x1UL << EXTI_PR1_PIF14_Pos)                 /*!< 0x00004000 */\r
7367 #define EXTI_PR1_PIF14           EXTI_PR1_PIF14_Msk                            /*!< Pending bit for line 14 */\r
7368 #define EXTI_PR1_PIF15_Pos       (15U)\r
7369 #define EXTI_PR1_PIF15_Msk       (0x1UL << EXTI_PR1_PIF15_Pos)                 /*!< 0x00008000 */\r
7370 #define EXTI_PR1_PIF15           EXTI_PR1_PIF15_Msk                            /*!< Pending bit for line 15 */\r
7371 #define EXTI_PR1_PIF16_Pos       (16U)\r
7372 #define EXTI_PR1_PIF16_Msk       (0x1UL << EXTI_PR1_PIF16_Pos)                 /*!< 0x00010000 */\r
7373 #define EXTI_PR1_PIF16           EXTI_PR1_PIF16_Msk                            /*!< Pending bit for line 16 */\r
7374 #define EXTI_PR1_PIF18_Pos       (18U)\r
7375 #define EXTI_PR1_PIF18_Msk       (0x1UL << EXTI_PR1_PIF18_Pos)                 /*!< 0x00040000 */\r
7376 #define EXTI_PR1_PIF18           EXTI_PR1_PIF18_Msk                            /*!< Pending bit for line 18 */\r
7377 #define EXTI_PR1_PIF19_Pos       (19U)\r
7378 #define EXTI_PR1_PIF19_Msk       (0x1UL << EXTI_PR1_PIF19_Pos)                 /*!< 0x00080000 */\r
7379 #define EXTI_PR1_PIF19           EXTI_PR1_PIF19_Msk                            /*!< Pending bit for line 19 */\r
7380 #define EXTI_PR1_PIF20_Pos       (20U)\r
7381 #define EXTI_PR1_PIF20_Msk       (0x1UL << EXTI_PR1_PIF20_Pos)                 /*!< 0x00100000 */\r
7382 #define EXTI_PR1_PIF20           EXTI_PR1_PIF20_Msk                            /*!< Pending bit for line 20 */\r
7383 #define EXTI_PR1_PIF21_Pos       (21U)\r
7384 #define EXTI_PR1_PIF21_Msk       (0x1UL << EXTI_PR1_PIF21_Pos)                 /*!< 0x00200000 */\r
7385 #define EXTI_PR1_PIF21           EXTI_PR1_PIF21_Msk                            /*!< Pending bit for line 21 */\r
7386 #define EXTI_PR1_PIF22_Pos       (22U)\r
7387 #define EXTI_PR1_PIF22_Msk       (0x1UL << EXTI_PR1_PIF22_Pos)                 /*!< 0x00400000 */\r
7388 #define EXTI_PR1_PIF22           EXTI_PR1_PIF22_Msk                            /*!< Pending bit for line 22 */\r
7389 \r
7390 /*******************  Bit definition for EXTI_IMR2 register  ******************/\r
7391 #define EXTI_IMR2_IM32_Pos       (0U)\r
7392 #define EXTI_IMR2_IM32_Msk       (0x1UL << EXTI_IMR2_IM32_Pos)                 /*!< 0x00000001 */\r
7393 #define EXTI_IMR2_IM32           EXTI_IMR2_IM32_Msk                            /*!< Interrupt Mask on line 32 */\r
7394 #define EXTI_IMR2_IM33_Pos       (1U)\r
7395 #define EXTI_IMR2_IM33_Msk       (0x1UL << EXTI_IMR2_IM33_Pos)                 /*!< 0x00000002 */\r
7396 #define EXTI_IMR2_IM33           EXTI_IMR2_IM33_Msk                            /*!< Interrupt Mask on line 33 */\r
7397 #define EXTI_IMR2_IM34_Pos       (2U)\r
7398 #define EXTI_IMR2_IM34_Msk       (0x1UL << EXTI_IMR2_IM34_Pos)                 /*!< 0x00000004 */\r
7399 #define EXTI_IMR2_IM34           EXTI_IMR2_IM34_Msk                            /*!< Interrupt Mask on line 34 */\r
7400 #define EXTI_IMR2_IM35_Pos       (3U)\r
7401 #define EXTI_IMR2_IM35_Msk       (0x1UL << EXTI_IMR2_IM35_Pos)                 /*!< 0x00000008 */\r
7402 #define EXTI_IMR2_IM35           EXTI_IMR2_IM35_Msk                            /*!< Interrupt Mask on line 35 */\r
7403 #define EXTI_IMR2_IM36_Pos       (4U)\r
7404 #define EXTI_IMR2_IM36_Msk       (0x1UL << EXTI_IMR2_IM36_Pos)                 /*!< 0x00000010 */\r
7405 #define EXTI_IMR2_IM36           EXTI_IMR2_IM36_Msk                            /*!< Interrupt Mask on line 36 */\r
7406 #define EXTI_IMR2_IM37_Pos       (5U)\r
7407 #define EXTI_IMR2_IM37_Msk       (0x1UL << EXTI_IMR2_IM37_Pos)                 /*!< 0x00000020 */\r
7408 #define EXTI_IMR2_IM37           EXTI_IMR2_IM37_Msk                            /*!< Interrupt Mask on line 37 */\r
7409 #define EXTI_IMR2_IM38_Pos       (6U)\r
7410 #define EXTI_IMR2_IM38_Msk       (0x1UL << EXTI_IMR2_IM38_Pos)                 /*!< 0x00000040 */\r
7411 #define EXTI_IMR2_IM38           EXTI_IMR2_IM38_Msk                            /*!< Interrupt Mask on line 38 */\r
7412 #define EXTI_IMR2_IM_Pos         (0U)\r
7413 #define EXTI_IMR2_IM_Msk         (0x7FUL << EXTI_IMR2_IM_Pos)                  /*!< 0x0000007F */\r
7414 #define EXTI_IMR2_IM             EXTI_IMR2_IM_Msk                              /*!< Interrupt Mask all        */\r
7415 \r
7416 /*******************  Bit definition for EXTI_EMR2 register  ******************/\r
7417 #define EXTI_EMR2_EM32_Pos       (0U)\r
7418 #define EXTI_EMR2_EM32_Msk       (0x1UL << EXTI_EMR2_EM32_Pos)                 /*!< 0x00000001 */\r
7419 #define EXTI_EMR2_EM32           EXTI_EMR2_EM32_Msk                            /*!< Event Mask on line 32 */\r
7420 #define EXTI_EMR2_EM33_Pos       (1U)\r
7421 #define EXTI_EMR2_EM33_Msk       (0x1UL << EXTI_EMR2_EM33_Pos)                 /*!< 0x00000002 */\r
7422 #define EXTI_EMR2_EM33           EXTI_EMR2_EM33_Msk                            /*!< Event Mask on line 33 */\r
7423 #define EXTI_EMR2_EM34_Pos       (2U)\r
7424 #define EXTI_EMR2_EM34_Msk       (0x1UL << EXTI_EMR2_EM34_Pos)                 /*!< 0x00000004 */\r
7425 #define EXTI_EMR2_EM34           EXTI_EMR2_EM34_Msk                            /*!< Event Mask on line 34 */\r
7426 #define EXTI_EMR2_EM35_Pos       (3U)\r
7427 #define EXTI_EMR2_EM35_Msk       (0x1UL << EXTI_EMR2_EM35_Pos)                 /*!< 0x00000008 */\r
7428 #define EXTI_EMR2_EM35           EXTI_EMR2_EM35_Msk                            /*!< Event Mask on line 35 */\r
7429 #define EXTI_EMR2_EM36_Pos       (4U)\r
7430 #define EXTI_EMR2_EM36_Msk       (0x1UL << EXTI_EMR2_EM36_Pos)                 /*!< 0x00000010 */\r
7431 #define EXTI_EMR2_EM36           EXTI_EMR2_EM36_Msk                            /*!< Event Mask on line 36 */\r
7432 #define EXTI_EMR2_EM37_Pos       (5U)\r
7433 #define EXTI_EMR2_EM37_Msk       (0x1UL << EXTI_EMR2_EM37_Pos)                 /*!< 0x00000020 */\r
7434 #define EXTI_EMR2_EM37           EXTI_EMR2_EM37_Msk                            /*!< Event Mask on line 37 */\r
7435 #define EXTI_EMR2_EM38_Pos       (6U)\r
7436 #define EXTI_EMR2_EM38_Msk       (0x1UL << EXTI_EMR2_EM38_Pos)                 /*!< 0x00000040 */\r
7437 #define EXTI_EMR2_EM38           EXTI_EMR2_EM38_Msk                            /*!< Event Mask on line 38 */\r
7438 #define EXTI_EMR2_EM_Pos         (0U)\r
7439 #define EXTI_EMR2_EM_Msk         (0x7FUL << EXTI_EMR2_EM_Pos)                  /*!< 0x0000007F */\r
7440 #define EXTI_EMR2_EM             EXTI_EMR2_EM_Msk                              /*!< Interrupt Mask all        */\r
7441 \r
7442 /******************  Bit definition for EXTI_RTSR2 register  ******************/\r
7443 #define EXTI_RTSR2_RT35_Pos      (3U)\r
7444 #define EXTI_RTSR2_RT35_Msk      (0x1UL << EXTI_RTSR2_RT35_Pos)                /*!< 0x00000008 */\r
7445 #define EXTI_RTSR2_RT35          EXTI_RTSR2_RT35_Msk                           /*!< Rising trigger event configuration bit of line 35 */\r
7446 #define EXTI_RTSR2_RT36_Pos      (4U)\r
7447 #define EXTI_RTSR2_RT36_Msk      (0x1UL << EXTI_RTSR2_RT36_Pos)                /*!< 0x00000010 */\r
7448 #define EXTI_RTSR2_RT36          EXTI_RTSR2_RT36_Msk                           /*!< Rising trigger event configuration bit of line 36 */\r
7449 #define EXTI_RTSR2_RT37_Pos      (5U)\r
7450 #define EXTI_RTSR2_RT37_Msk      (0x1UL << EXTI_RTSR2_RT37_Pos)                /*!< 0x00000020 */\r
7451 #define EXTI_RTSR2_RT37          EXTI_RTSR2_RT37_Msk                           /*!< Rising trigger event configuration bit of line 37 */\r
7452 #define EXTI_RTSR2_RT38_Pos      (6U)\r
7453 #define EXTI_RTSR2_RT38_Msk      (0x1UL << EXTI_RTSR2_RT38_Pos)                /*!< 0x00000040 */\r
7454 #define EXTI_RTSR2_RT38          EXTI_RTSR2_RT38_Msk                           /*!< Rising trigger event configuration bit of line 38 */\r
7455 \r
7456 /******************  Bit definition for EXTI_FTSR2 register  ******************/\r
7457 #define EXTI_FTSR2_FT35_Pos      (3U)\r
7458 #define EXTI_FTSR2_FT35_Msk      (0x1UL << EXTI_FTSR2_FT35_Pos)                /*!< 0x00000008 */\r
7459 #define EXTI_FTSR2_FT35          EXTI_FTSR2_FT35_Msk                           /*!< Falling trigger event configuration bit of line 35 */\r
7460 #define EXTI_FTSR2_FT36_Pos      (4U)\r
7461 #define EXTI_FTSR2_FT36_Msk      (0x1UL << EXTI_FTSR2_FT36_Pos)                /*!< 0x00000010 */\r
7462 #define EXTI_FTSR2_FT36          EXTI_FTSR2_FT36_Msk                           /*!< Falling trigger event configuration bit of line 36 */\r
7463 #define EXTI_FTSR2_FT37_Pos      (5U)\r
7464 #define EXTI_FTSR2_FT37_Msk      (0x1UL << EXTI_FTSR2_FT37_Pos)                /*!< 0x00000020 */\r
7465 #define EXTI_FTSR2_FT37          EXTI_FTSR2_FT37_Msk                           /*!< Falling trigger event configuration bit of line 37 */\r
7466 #define EXTI_FTSR2_FT38_Pos      (6U)\r
7467 #define EXTI_FTSR2_FT38_Msk      (0x1UL << EXTI_FTSR2_FT38_Pos)                /*!< 0x00000040 */\r
7468 #define EXTI_FTSR2_FT38          EXTI_FTSR2_FT38_Msk                           /*!< Falling trigger event configuration bit of line 38 */\r
7469 \r
7470 /******************  Bit definition for EXTI_SWIER2 register  *****************/\r
7471 #define EXTI_SWIER2_SWI35_Pos    (3U)\r
7472 #define EXTI_SWIER2_SWI35_Msk    (0x1UL << EXTI_SWIER2_SWI35_Pos)              /*!< 0x00000008 */\r
7473 #define EXTI_SWIER2_SWI35        EXTI_SWIER2_SWI35_Msk                         /*!< Software Interrupt on line 35 */\r
7474 #define EXTI_SWIER2_SWI36_Pos    (4U)\r
7475 #define EXTI_SWIER2_SWI36_Msk    (0x1UL << EXTI_SWIER2_SWI36_Pos)              /*!< 0x00000010 */\r
7476 #define EXTI_SWIER2_SWI36        EXTI_SWIER2_SWI36_Msk                         /*!< Software Interrupt on line 36 */\r
7477 #define EXTI_SWIER2_SWI37_Pos    (5U)\r
7478 #define EXTI_SWIER2_SWI37_Msk    (0x1UL << EXTI_SWIER2_SWI37_Pos)              /*!< 0x00000020 */\r
7479 #define EXTI_SWIER2_SWI37        EXTI_SWIER2_SWI37_Msk                         /*!< Software Interrupt on line 37 */\r
7480 #define EXTI_SWIER2_SWI38_Pos    (6U)\r
7481 #define EXTI_SWIER2_SWI38_Msk    (0x1UL << EXTI_SWIER2_SWI38_Pos)              /*!< 0x00000040 */\r
7482 #define EXTI_SWIER2_SWI38        EXTI_SWIER2_SWI38_Msk                         /*!< Software Interrupt on line 38 */\r
7483 \r
7484 /*******************  Bit definition for EXTI_PR2 register  *******************/\r
7485 #define EXTI_PR2_PIF35_Pos       (3U)\r
7486 #define EXTI_PR2_PIF35_Msk       (0x1UL << EXTI_PR2_PIF35_Pos)                 /*!< 0x00000008 */\r
7487 #define EXTI_PR2_PIF35           EXTI_PR2_PIF35_Msk                            /*!< Pending bit for line 35 */\r
7488 #define EXTI_PR2_PIF36_Pos       (4U)\r
7489 #define EXTI_PR2_PIF36_Msk       (0x1UL << EXTI_PR2_PIF36_Pos)                 /*!< 0x00000010 */\r
7490 #define EXTI_PR2_PIF36           EXTI_PR2_PIF36_Msk                            /*!< Pending bit for line 36 */\r
7491 #define EXTI_PR2_PIF37_Pos       (5U)\r
7492 #define EXTI_PR2_PIF37_Msk       (0x1UL << EXTI_PR2_PIF37_Pos)                 /*!< 0x00000020 */\r
7493 #define EXTI_PR2_PIF37           EXTI_PR2_PIF37_Msk                            /*!< Pending bit for line 37 */\r
7494 #define EXTI_PR2_PIF38_Pos       (6U)\r
7495 #define EXTI_PR2_PIF38_Msk       (0x1UL << EXTI_PR2_PIF38_Pos)                 /*!< 0x00000040 */\r
7496 #define EXTI_PR2_PIF38           EXTI_PR2_PIF38_Msk                            /*!< Pending bit for line 38 */\r
7497 \r
7498 \r
7499 /******************************************************************************/\r
7500 /*                                                                            */\r
7501 /*                                    FLASH                                   */\r
7502 /*                                                                            */\r
7503 /******************************************************************************/\r
7504 /*******************  Bits definition for FLASH_ACR register  *****************/\r
7505 #define FLASH_ACR_LATENCY_Pos             (0U)\r
7506 #define FLASH_ACR_LATENCY_Msk             (0x7UL << FLASH_ACR_LATENCY_Pos)     /*!< 0x00000007 */\r
7507 #define FLASH_ACR_LATENCY                 FLASH_ACR_LATENCY_Msk\r
7508 #define FLASH_ACR_LATENCY_0WS             (0x00000000UL)\r
7509 #define FLASH_ACR_LATENCY_1WS             (0x00000001UL)\r
7510 #define FLASH_ACR_LATENCY_2WS             (0x00000002UL)\r
7511 #define FLASH_ACR_LATENCY_3WS             (0x00000003UL)\r
7512 #define FLASH_ACR_LATENCY_4WS             (0x00000004UL)\r
7513 #define FLASH_ACR_PRFTEN_Pos              (8U)\r
7514 #define FLASH_ACR_PRFTEN_Msk              (0x1UL << FLASH_ACR_PRFTEN_Pos)      /*!< 0x00000100 */\r
7515 #define FLASH_ACR_PRFTEN                  FLASH_ACR_PRFTEN_Msk\r
7516 #define FLASH_ACR_ICEN_Pos                (9U)\r
7517 #define FLASH_ACR_ICEN_Msk                (0x1UL << FLASH_ACR_ICEN_Pos)        /*!< 0x00000200 */\r
7518 #define FLASH_ACR_ICEN                    FLASH_ACR_ICEN_Msk\r
7519 #define FLASH_ACR_DCEN_Pos                (10U)\r
7520 #define FLASH_ACR_DCEN_Msk                (0x1UL << FLASH_ACR_DCEN_Pos)        /*!< 0x00000400 */\r
7521 #define FLASH_ACR_DCEN                    FLASH_ACR_DCEN_Msk\r
7522 #define FLASH_ACR_ICRST_Pos               (11U)\r
7523 #define FLASH_ACR_ICRST_Msk               (0x1UL << FLASH_ACR_ICRST_Pos)       /*!< 0x00000800 */\r
7524 #define FLASH_ACR_ICRST                   FLASH_ACR_ICRST_Msk\r
7525 #define FLASH_ACR_DCRST_Pos               (12U)\r
7526 #define FLASH_ACR_DCRST_Msk               (0x1UL << FLASH_ACR_DCRST_Pos)       /*!< 0x00001000 */\r
7527 #define FLASH_ACR_DCRST                   FLASH_ACR_DCRST_Msk\r
7528 #define FLASH_ACR_RUN_PD_Pos              (13U)\r
7529 #define FLASH_ACR_RUN_PD_Msk              (0x1UL << FLASH_ACR_RUN_PD_Pos)      /*!< 0x00002000 */\r
7530 #define FLASH_ACR_RUN_PD                  FLASH_ACR_RUN_PD_Msk                 /*!< Flash power down mode during run */\r
7531 #define FLASH_ACR_SLEEP_PD_Pos            (14U)\r
7532 #define FLASH_ACR_SLEEP_PD_Msk            (0x1UL << FLASH_ACR_SLEEP_PD_Pos)    /*!< 0x00004000 */\r
7533 #define FLASH_ACR_SLEEP_PD                FLASH_ACR_SLEEP_PD_Msk               /*!< Flash power down mode during sleep */\r
7534 \r
7535 /*******************  Bits definition for FLASH_SR register  ******************/\r
7536 #define FLASH_SR_EOP_Pos                  (0U)\r
7537 #define FLASH_SR_EOP_Msk                  (0x1UL << FLASH_SR_EOP_Pos)          /*!< 0x00000001 */\r
7538 #define FLASH_SR_EOP                      FLASH_SR_EOP_Msk\r
7539 #define FLASH_SR_OPERR_Pos                (1U)\r
7540 #define FLASH_SR_OPERR_Msk                (0x1UL << FLASH_SR_OPERR_Pos)        /*!< 0x00000002 */\r
7541 #define FLASH_SR_OPERR                    FLASH_SR_OPERR_Msk\r
7542 #define FLASH_SR_PROGERR_Pos              (3U)\r
7543 #define FLASH_SR_PROGERR_Msk              (0x1UL << FLASH_SR_PROGERR_Pos)      /*!< 0x00000008 */\r
7544 #define FLASH_SR_PROGERR                  FLASH_SR_PROGERR_Msk\r
7545 #define FLASH_SR_WRPERR_Pos               (4U)\r
7546 #define FLASH_SR_WRPERR_Msk               (0x1UL << FLASH_SR_WRPERR_Pos)       /*!< 0x00000010 */\r
7547 #define FLASH_SR_WRPERR                   FLASH_SR_WRPERR_Msk\r
7548 #define FLASH_SR_PGAERR_Pos               (5U)\r
7549 #define FLASH_SR_PGAERR_Msk               (0x1UL << FLASH_SR_PGAERR_Pos)       /*!< 0x00000020 */\r
7550 #define FLASH_SR_PGAERR                   FLASH_SR_PGAERR_Msk\r
7551 #define FLASH_SR_SIZERR_Pos               (6U)\r
7552 #define FLASH_SR_SIZERR_Msk               (0x1UL << FLASH_SR_SIZERR_Pos)       /*!< 0x00000040 */\r
7553 #define FLASH_SR_SIZERR                   FLASH_SR_SIZERR_Msk\r
7554 #define FLASH_SR_PGSERR_Pos               (7U)\r
7555 #define FLASH_SR_PGSERR_Msk               (0x1UL << FLASH_SR_PGSERR_Pos)       /*!< 0x00000080 */\r
7556 #define FLASH_SR_PGSERR                   FLASH_SR_PGSERR_Msk\r
7557 #define FLASH_SR_MISERR_Pos               (8U)\r
7558 #define FLASH_SR_MISERR_Msk               (0x1UL << FLASH_SR_MISERR_Pos)       /*!< 0x00000100 */\r
7559 #define FLASH_SR_MISERR                   FLASH_SR_MISERR_Msk\r
7560 #define FLASH_SR_FASTERR_Pos              (9U)\r
7561 #define FLASH_SR_FASTERR_Msk              (0x1UL << FLASH_SR_FASTERR_Pos)      /*!< 0x00000200 */\r
7562 #define FLASH_SR_FASTERR                  FLASH_SR_FASTERR_Msk\r
7563 #define FLASH_SR_RDERR_Pos                (14U)\r
7564 #define FLASH_SR_RDERR_Msk                (0x1UL << FLASH_SR_RDERR_Pos)        /*!< 0x00004000 */\r
7565 #define FLASH_SR_RDERR                    FLASH_SR_RDERR_Msk\r
7566 #define FLASH_SR_OPTVERR_Pos              (15U)\r
7567 #define FLASH_SR_OPTVERR_Msk              (0x1UL << FLASH_SR_OPTVERR_Pos)      /*!< 0x00008000 */\r
7568 #define FLASH_SR_OPTVERR                  FLASH_SR_OPTVERR_Msk\r
7569 #define FLASH_SR_BSY_Pos                  (16U)\r
7570 #define FLASH_SR_BSY_Msk                  (0x1UL << FLASH_SR_BSY_Pos)          /*!< 0x00010000 */\r
7571 #define FLASH_SR_BSY                      FLASH_SR_BSY_Msk\r
7572 \r
7573 /*******************  Bits definition for FLASH_CR register  ******************/\r
7574 #define FLASH_CR_PG_Pos                   (0U)\r
7575 #define FLASH_CR_PG_Msk                   (0x1UL << FLASH_CR_PG_Pos)           /*!< 0x00000001 */\r
7576 #define FLASH_CR_PG                       FLASH_CR_PG_Msk\r
7577 #define FLASH_CR_PER_Pos                  (1U)\r
7578 #define FLASH_CR_PER_Msk                  (0x1UL << FLASH_CR_PER_Pos)          /*!< 0x00000002 */\r
7579 #define FLASH_CR_PER                      FLASH_CR_PER_Msk\r
7580 #define FLASH_CR_MER1_Pos                 (2U)\r
7581 #define FLASH_CR_MER1_Msk                 (0x1UL << FLASH_CR_MER1_Pos)         /*!< 0x00000004 */\r
7582 #define FLASH_CR_MER1                     FLASH_CR_MER1_Msk\r
7583 #define FLASH_CR_PNB_Pos                  (3U)\r
7584 #define FLASH_CR_PNB_Msk                  (0xFFUL << FLASH_CR_PNB_Pos)         /*!< 0x000007F8 */\r
7585 #define FLASH_CR_PNB                      FLASH_CR_PNB_Msk\r
7586 #define FLASH_CR_BKER_Pos                 (11U)\r
7587 #define FLASH_CR_BKER_Msk                 (0x1UL << FLASH_CR_BKER_Pos)         /*!< 0x00000800 */\r
7588 #define FLASH_CR_BKER                     FLASH_CR_BKER_Msk\r
7589 #define FLASH_CR_MER2_Pos                 (15U)\r
7590 #define FLASH_CR_MER2_Msk                 (0x1UL << FLASH_CR_MER2_Pos)         /*!< 0x00008000 */\r
7591 #define FLASH_CR_MER2                     FLASH_CR_MER2_Msk\r
7592 #define FLASH_CR_STRT_Pos                 (16U)\r
7593 #define FLASH_CR_STRT_Msk                 (0x1UL << FLASH_CR_STRT_Pos)         /*!< 0x00010000 */\r
7594 #define FLASH_CR_STRT                     FLASH_CR_STRT_Msk\r
7595 #define FLASH_CR_OPTSTRT_Pos              (17U)\r
7596 #define FLASH_CR_OPTSTRT_Msk              (0x1UL << FLASH_CR_OPTSTRT_Pos)      /*!< 0x00020000 */\r
7597 #define FLASH_CR_OPTSTRT                  FLASH_CR_OPTSTRT_Msk\r
7598 #define FLASH_CR_FSTPG_Pos                (18U)\r
7599 #define FLASH_CR_FSTPG_Msk                (0x1UL << FLASH_CR_FSTPG_Pos)        /*!< 0x00040000 */\r
7600 #define FLASH_CR_FSTPG                    FLASH_CR_FSTPG_Msk\r
7601 #define FLASH_CR_EOPIE_Pos                (24U)\r
7602 #define FLASH_CR_EOPIE_Msk                (0x1UL << FLASH_CR_EOPIE_Pos)        /*!< 0x01000000 */\r
7603 #define FLASH_CR_EOPIE                    FLASH_CR_EOPIE_Msk\r
7604 #define FLASH_CR_ERRIE_Pos                (25U)\r
7605 #define FLASH_CR_ERRIE_Msk                (0x1UL << FLASH_CR_ERRIE_Pos)        /*!< 0x02000000 */\r
7606 #define FLASH_CR_ERRIE                    FLASH_CR_ERRIE_Msk\r
7607 #define FLASH_CR_RDERRIE_Pos              (26U)\r
7608 #define FLASH_CR_RDERRIE_Msk              (0x1UL << FLASH_CR_RDERRIE_Pos)      /*!< 0x04000000 */\r
7609 #define FLASH_CR_RDERRIE                  FLASH_CR_RDERRIE_Msk\r
7610 #define FLASH_CR_OBL_LAUNCH_Pos           (27U)\r
7611 #define FLASH_CR_OBL_LAUNCH_Msk           (0x1UL << FLASH_CR_OBL_LAUNCH_Pos)   /*!< 0x08000000 */\r
7612 #define FLASH_CR_OBL_LAUNCH               FLASH_CR_OBL_LAUNCH_Msk\r
7613 #define FLASH_CR_OPTLOCK_Pos              (30U)\r
7614 #define FLASH_CR_OPTLOCK_Msk              (0x1UL << FLASH_CR_OPTLOCK_Pos)      /*!< 0x40000000 */\r
7615 #define FLASH_CR_OPTLOCK                  FLASH_CR_OPTLOCK_Msk\r
7616 #define FLASH_CR_LOCK_Pos                 (31U)\r
7617 #define FLASH_CR_LOCK_Msk                 (0x1UL << FLASH_CR_LOCK_Pos)         /*!< 0x80000000 */\r
7618 #define FLASH_CR_LOCK                     FLASH_CR_LOCK_Msk\r
7619 \r
7620 /*******************  Bits definition for FLASH_ECCR register  ***************/\r
7621 #define FLASH_ECCR_ADDR_ECC_Pos           (0U)\r
7622 #define FLASH_ECCR_ADDR_ECC_Msk           (0x7FFFFUL << FLASH_ECCR_ADDR_ECC_Pos) /*!< 0x0007FFFF */\r
7623 #define FLASH_ECCR_ADDR_ECC               FLASH_ECCR_ADDR_ECC_Msk\r
7624 #define FLASH_ECCR_BK_ECC_Pos             (19U)\r
7625 #define FLASH_ECCR_BK_ECC_Msk             (0x1UL << FLASH_ECCR_BK_ECC_Pos)     /*!< 0x00080000 */\r
7626 #define FLASH_ECCR_BK_ECC                 FLASH_ECCR_BK_ECC_Msk\r
7627 #define FLASH_ECCR_SYSF_ECC_Pos           (20U)\r
7628 #define FLASH_ECCR_SYSF_ECC_Msk           (0x1UL << FLASH_ECCR_SYSF_ECC_Pos)   /*!< 0x00100000 */\r
7629 #define FLASH_ECCR_SYSF_ECC               FLASH_ECCR_SYSF_ECC_Msk\r
7630 #define FLASH_ECCR_ECCIE_Pos              (24U)\r
7631 #define FLASH_ECCR_ECCIE_Msk              (0x1UL << FLASH_ECCR_ECCIE_Pos)      /*!< 0x01000000 */\r
7632 #define FLASH_ECCR_ECCIE                  FLASH_ECCR_ECCIE_Msk\r
7633 #define FLASH_ECCR_ECCC_Pos               (30U)\r
7634 #define FLASH_ECCR_ECCC_Msk               (0x1UL << FLASH_ECCR_ECCC_Pos)       /*!< 0x40000000 */\r
7635 #define FLASH_ECCR_ECCC                   FLASH_ECCR_ECCC_Msk\r
7636 #define FLASH_ECCR_ECCD_Pos               (31U)\r
7637 #define FLASH_ECCR_ECCD_Msk               (0x1UL << FLASH_ECCR_ECCD_Pos)       /*!< 0x80000000 */\r
7638 #define FLASH_ECCR_ECCD                   FLASH_ECCR_ECCD_Msk\r
7639 \r
7640 /*******************  Bits definition for FLASH_OPTR register  ***************/\r
7641 #define FLASH_OPTR_RDP_Pos                (0U)\r
7642 #define FLASH_OPTR_RDP_Msk                (0xFFUL << FLASH_OPTR_RDP_Pos)       /*!< 0x000000FF */\r
7643 #define FLASH_OPTR_RDP                    FLASH_OPTR_RDP_Msk\r
7644 #define FLASH_OPTR_BOR_LEV_Pos            (8U)\r
7645 #define FLASH_OPTR_BOR_LEV_Msk            (0x7UL << FLASH_OPTR_BOR_LEV_Pos)    /*!< 0x00000700 */\r
7646 #define FLASH_OPTR_BOR_LEV                FLASH_OPTR_BOR_LEV_Msk\r
7647 #define FLASH_OPTR_BOR_LEV_0              (0x0UL << FLASH_OPTR_BOR_LEV_Pos)    /*!< 0x00000000 */\r
7648 #define FLASH_OPTR_BOR_LEV_1              (0x1UL << FLASH_OPTR_BOR_LEV_Pos)    /*!< 0x00000100 */\r
7649 #define FLASH_OPTR_BOR_LEV_2              (0x2UL << FLASH_OPTR_BOR_LEV_Pos)    /*!< 0x00000200 */\r
7650 #define FLASH_OPTR_BOR_LEV_3              (0x3UL << FLASH_OPTR_BOR_LEV_Pos)    /*!< 0x00000300 */\r
7651 #define FLASH_OPTR_BOR_LEV_4              (0x4UL << FLASH_OPTR_BOR_LEV_Pos)    /*!< 0x00000400 */\r
7652 #define FLASH_OPTR_nRST_STOP_Pos          (12U)\r
7653 #define FLASH_OPTR_nRST_STOP_Msk          (0x1UL << FLASH_OPTR_nRST_STOP_Pos)  /*!< 0x00001000 */\r
7654 #define FLASH_OPTR_nRST_STOP              FLASH_OPTR_nRST_STOP_Msk\r
7655 #define FLASH_OPTR_nRST_STDBY_Pos         (13U)\r
7656 #define FLASH_OPTR_nRST_STDBY_Msk         (0x1UL << FLASH_OPTR_nRST_STDBY_Pos) /*!< 0x00002000 */\r
7657 #define FLASH_OPTR_nRST_STDBY             FLASH_OPTR_nRST_STDBY_Msk\r
7658 #define FLASH_OPTR_nRST_SHDW_Pos          (14U)\r
7659 #define FLASH_OPTR_nRST_SHDW_Msk          (0x1UL << FLASH_OPTR_nRST_SHDW_Pos)  /*!< 0x00004000 */\r
7660 #define FLASH_OPTR_nRST_SHDW              FLASH_OPTR_nRST_SHDW_Msk\r
7661 #define FLASH_OPTR_IWDG_SW_Pos            (16U)\r
7662 #define FLASH_OPTR_IWDG_SW_Msk            (0x1UL << FLASH_OPTR_IWDG_SW_Pos)    /*!< 0x00010000 */\r
7663 #define FLASH_OPTR_IWDG_SW                FLASH_OPTR_IWDG_SW_Msk\r
7664 #define FLASH_OPTR_IWDG_STOP_Pos          (17U)\r
7665 #define FLASH_OPTR_IWDG_STOP_Msk          (0x1UL << FLASH_OPTR_IWDG_STOP_Pos)  /*!< 0x00020000 */\r
7666 #define FLASH_OPTR_IWDG_STOP              FLASH_OPTR_IWDG_STOP_Msk\r
7667 #define FLASH_OPTR_IWDG_STDBY_Pos         (18U)\r
7668 #define FLASH_OPTR_IWDG_STDBY_Msk         (0x1UL << FLASH_OPTR_IWDG_STDBY_Pos) /*!< 0x00040000 */\r
7669 #define FLASH_OPTR_IWDG_STDBY             FLASH_OPTR_IWDG_STDBY_Msk\r
7670 #define FLASH_OPTR_WWDG_SW_Pos            (19U)\r
7671 #define FLASH_OPTR_WWDG_SW_Msk            (0x1UL << FLASH_OPTR_WWDG_SW_Pos)    /*!< 0x00080000 */\r
7672 #define FLASH_OPTR_WWDG_SW                FLASH_OPTR_WWDG_SW_Msk\r
7673 #define FLASH_OPTR_BFB2_Pos               (20U)\r
7674 #define FLASH_OPTR_BFB2_Msk               (0x1UL << FLASH_OPTR_BFB2_Pos)       /*!< 0x00100000 */\r
7675 #define FLASH_OPTR_BFB2                   FLASH_OPTR_BFB2_Msk\r
7676 #define FLASH_OPTR_DUALBANK_Pos           (21U)\r
7677 #define FLASH_OPTR_DUALBANK_Msk           (0x1UL << FLASH_OPTR_DUALBANK_Pos)   /*!< 0x00200000 */\r
7678 #define FLASH_OPTR_DUALBANK               FLASH_OPTR_DUALBANK_Msk\r
7679 #define FLASH_OPTR_nBOOT1_Pos             (23U)\r
7680 #define FLASH_OPTR_nBOOT1_Msk             (0x1UL << FLASH_OPTR_nBOOT1_Pos)     /*!< 0x00800000 */\r
7681 #define FLASH_OPTR_nBOOT1                 FLASH_OPTR_nBOOT1_Msk\r
7682 #define FLASH_OPTR_SRAM2_PE_Pos           (24U)\r
7683 #define FLASH_OPTR_SRAM2_PE_Msk           (0x1UL << FLASH_OPTR_SRAM2_PE_Pos)   /*!< 0x01000000 */\r
7684 #define FLASH_OPTR_SRAM2_PE               FLASH_OPTR_SRAM2_PE_Msk\r
7685 #define FLASH_OPTR_SRAM2_RST_Pos          (25U)\r
7686 #define FLASH_OPTR_SRAM2_RST_Msk          (0x1UL << FLASH_OPTR_SRAM2_RST_Pos)  /*!< 0x02000000 */\r
7687 #define FLASH_OPTR_SRAM2_RST              FLASH_OPTR_SRAM2_RST_Msk\r
7688 \r
7689 /******************  Bits definition for FLASH_PCROP1SR register  **********/\r
7690 #define FLASH_PCROP1SR_PCROP1_STRT_Pos    (0U)\r
7691 #define FLASH_PCROP1SR_PCROP1_STRT_Msk    (0xFFFFUL << FLASH_PCROP1SR_PCROP1_STRT_Pos) /*!< 0x0000FFFF */\r
7692 #define FLASH_PCROP1SR_PCROP1_STRT        FLASH_PCROP1SR_PCROP1_STRT_Msk\r
7693 \r
7694 /******************  Bits definition for FLASH_PCROP1ER register  ***********/\r
7695 #define FLASH_PCROP1ER_PCROP1_END_Pos     (0U)\r
7696 #define FLASH_PCROP1ER_PCROP1_END_Msk     (0xFFFFUL << FLASH_PCROP1ER_PCROP1_END_Pos) /*!< 0x0000FFFF */\r
7697 #define FLASH_PCROP1ER_PCROP1_END         FLASH_PCROP1ER_PCROP1_END_Msk\r
7698 #define FLASH_PCROP1ER_PCROP_RDP_Pos      (31U)\r
7699 #define FLASH_PCROP1ER_PCROP_RDP_Msk      (0x1UL << FLASH_PCROP1ER_PCROP_RDP_Pos) /*!< 0x80000000 */\r
7700 #define FLASH_PCROP1ER_PCROP_RDP          FLASH_PCROP1ER_PCROP_RDP_Msk\r
7701 \r
7702 /******************  Bits definition for FLASH_WRP1AR register  ***************/\r
7703 #define FLASH_WRP1AR_WRP1A_STRT_Pos       (0U)\r
7704 #define FLASH_WRP1AR_WRP1A_STRT_Msk       (0xFFUL << FLASH_WRP1AR_WRP1A_STRT_Pos) /*!< 0x000000FF */\r
7705 #define FLASH_WRP1AR_WRP1A_STRT           FLASH_WRP1AR_WRP1A_STRT_Msk\r
7706 #define FLASH_WRP1AR_WRP1A_END_Pos        (16U)\r
7707 #define FLASH_WRP1AR_WRP1A_END_Msk        (0xFFUL << FLASH_WRP1AR_WRP1A_END_Pos)  /*!< 0x00FF0000 */\r
7708 #define FLASH_WRP1AR_WRP1A_END            FLASH_WRP1AR_WRP1A_END_Msk\r
7709 \r
7710 /******************  Bits definition for FLASH_WRPB1R register  ***************/\r
7711 #define FLASH_WRP1BR_WRP1B_STRT_Pos       (0U)\r
7712 #define FLASH_WRP1BR_WRP1B_STRT_Msk       (0xFFUL << FLASH_WRP1BR_WRP1B_STRT_Pos) /*!< 0x000000FF */\r
7713 #define FLASH_WRP1BR_WRP1B_STRT           FLASH_WRP1BR_WRP1B_STRT_Msk\r
7714 #define FLASH_WRP1BR_WRP1B_END_Pos        (16U)\r
7715 #define FLASH_WRP1BR_WRP1B_END_Msk        (0xFFUL << FLASH_WRP1BR_WRP1B_END_Pos)  /*!< 0x00FF0000 */\r
7716 #define FLASH_WRP1BR_WRP1B_END            FLASH_WRP1BR_WRP1B_END_Msk\r
7717 \r
7718 /******************  Bits definition for FLASH_PCROP2SR register  **********/\r
7719 #define FLASH_PCROP2SR_PCROP2_STRT_Pos    (0U)\r
7720 #define FLASH_PCROP2SR_PCROP2_STRT_Msk    (0xFFFFUL << FLASH_PCROP2SR_PCROP2_STRT_Pos) /*!< 0x0000FFFF */\r
7721 #define FLASH_PCROP2SR_PCROP2_STRT        FLASH_PCROP2SR_PCROP2_STRT_Msk\r
7722 \r
7723 /******************  Bits definition for FLASH_PCROP2ER register  ***********/\r
7724 #define FLASH_PCROP2ER_PCROP2_END_Pos     (0U)\r
7725 #define FLASH_PCROP2ER_PCROP2_END_Msk     (0xFFFFUL << FLASH_PCROP2ER_PCROP2_END_Pos) /*!< 0x0000FFFF */\r
7726 #define FLASH_PCROP2ER_PCROP2_END         FLASH_PCROP2ER_PCROP2_END_Msk\r
7727 \r
7728 /******************  Bits definition for FLASH_WRP2AR register  ***************/\r
7729 #define FLASH_WRP2AR_WRP2A_STRT_Pos       (0U)\r
7730 #define FLASH_WRP2AR_WRP2A_STRT_Msk       (0xFFUL << FLASH_WRP2AR_WRP2A_STRT_Pos) /*!< 0x000000FF */\r
7731 #define FLASH_WRP2AR_WRP2A_STRT           FLASH_WRP2AR_WRP2A_STRT_Msk\r
7732 #define FLASH_WRP2AR_WRP2A_END_Pos        (16U)\r
7733 #define FLASH_WRP2AR_WRP2A_END_Msk        (0xFFUL << FLASH_WRP2AR_WRP2A_END_Pos) /*!< 0x00FF0000 */\r
7734 #define FLASH_WRP2AR_WRP2A_END            FLASH_WRP2AR_WRP2A_END_Msk\r
7735 \r
7736 /******************  Bits definition for FLASH_WRP2BR register  ***************/\r
7737 #define FLASH_WRP2BR_WRP2B_STRT_Pos       (0U)\r
7738 #define FLASH_WRP2BR_WRP2B_STRT_Msk       (0xFFUL << FLASH_WRP2BR_WRP2B_STRT_Pos) /*!< 0x000000FF */\r
7739 #define FLASH_WRP2BR_WRP2B_STRT           FLASH_WRP2BR_WRP2B_STRT_Msk\r
7740 #define FLASH_WRP2BR_WRP2B_END_Pos        (16U)\r
7741 #define FLASH_WRP2BR_WRP2B_END_Msk        (0xFFUL << FLASH_WRP2BR_WRP2B_END_Pos) /*!< 0x00FF0000 */\r
7742 #define FLASH_WRP2BR_WRP2B_END            FLASH_WRP2BR_WRP2B_END_Msk\r
7743 \r
7744 \r
7745 /******************************************************************************/\r
7746 /*                                                                            */\r
7747 /*                          Flexible Memory Controller                        */\r
7748 /*                                                                            */\r
7749 /******************************************************************************/\r
7750 /******************  Bit definition for FMC_BCR1 register  *******************/\r
7751 #define FMC_BCR1_CCLKEN_Pos        (20U)\r
7752 #define FMC_BCR1_CCLKEN_Msk        (0x1UL << FMC_BCR1_CCLKEN_Pos)              /*!< 0x00100000 */\r
7753 #define FMC_BCR1_CCLKEN            FMC_BCR1_CCLKEN_Msk                         /*!<Continous clock enable     */\r
7754 \r
7755 /******************  Bit definition for FMC_BCRx registers (x=1..4)  *********/\r
7756 #define FMC_BCRx_MBKEN_Pos         (0U)\r
7757 #define FMC_BCRx_MBKEN_Msk         (0x1UL << FMC_BCRx_MBKEN_Pos)               /*!< 0x00000001 */\r
7758 #define FMC_BCRx_MBKEN             FMC_BCRx_MBKEN_Msk                          /*!<Memory bank enable bit                 */\r
7759 #define FMC_BCRx_MUXEN_Pos         (1U)\r
7760 #define FMC_BCRx_MUXEN_Msk         (0x1UL << FMC_BCRx_MUXEN_Pos)               /*!< 0x00000002 */\r
7761 #define FMC_BCRx_MUXEN             FMC_BCRx_MUXEN_Msk                          /*!<Address/data multiplexing enable bit   */\r
7762 \r
7763 #define FMC_BCRx_MTYP_Pos          (2U)\r
7764 #define FMC_BCRx_MTYP_Msk          (0x3UL << FMC_BCRx_MTYP_Pos)                /*!< 0x0000000C */\r
7765 #define FMC_BCRx_MTYP              FMC_BCRx_MTYP_Msk                           /*!<MTYP[1:0] bits (Memory type)           */\r
7766 #define FMC_BCRx_MTYP_0            (0x1UL << FMC_BCRx_MTYP_Pos)                /*!< 0x00000004 */\r
7767 #define FMC_BCRx_MTYP_1            (0x2UL << FMC_BCRx_MTYP_Pos)                /*!< 0x00000008 */\r
7768 \r
7769 #define FMC_BCRx_MWID_Pos          (4U)\r
7770 #define FMC_BCRx_MWID_Msk          (0x3UL << FMC_BCRx_MWID_Pos)                /*!< 0x00000030 */\r
7771 #define FMC_BCRx_MWID              FMC_BCRx_MWID_Msk                           /*!<MWID[1:0] bits (Memory data bus width) */\r
7772 #define FMC_BCRx_MWID_0            (0x1UL << FMC_BCRx_MWID_Pos)                /*!< 0x00000010 */\r
7773 #define FMC_BCRx_MWID_1            (0x2UL << FMC_BCRx_MWID_Pos)                /*!< 0x00000020 */\r
7774 \r
7775 #define FMC_BCRx_FACCEN_Pos        (6U)\r
7776 #define FMC_BCRx_FACCEN_Msk        (0x1UL << FMC_BCRx_FACCEN_Pos)              /*!< 0x00000040 */\r
7777 #define FMC_BCRx_FACCEN            FMC_BCRx_FACCEN_Msk                         /*!<Flash access enable        */\r
7778 #define FMC_BCRx_BURSTEN_Pos       (8U)\r
7779 #define FMC_BCRx_BURSTEN_Msk       (0x1UL << FMC_BCRx_BURSTEN_Pos)             /*!< 0x00000100 */\r
7780 #define FMC_BCRx_BURSTEN           FMC_BCRx_BURSTEN_Msk                        /*!<Burst enable bit           */\r
7781 #define FMC_BCRx_WAITPOL_Pos       (9U)\r
7782 #define FMC_BCRx_WAITPOL_Msk       (0x1UL << FMC_BCRx_WAITPOL_Pos)             /*!< 0x00000200 */\r
7783 #define FMC_BCRx_WAITPOL           FMC_BCRx_WAITPOL_Msk                        /*!<Wait signal polarity bit   */\r
7784 #define FMC_BCRx_WAITCFG_Pos       (11U)\r
7785 #define FMC_BCRx_WAITCFG_Msk       (0x1UL << FMC_BCRx_WAITCFG_Pos)             /*!< 0x00000800 */\r
7786 #define FMC_BCRx_WAITCFG           FMC_BCRx_WAITCFG_Msk                        /*!<Wait timing configuration  */\r
7787 #define FMC_BCRx_WREN_Pos          (12U)\r
7788 #define FMC_BCRx_WREN_Msk          (0x1UL << FMC_BCRx_WREN_Pos)                /*!< 0x00001000 */\r
7789 #define FMC_BCRx_WREN              FMC_BCRx_WREN_Msk                           /*!<Write enable bit           */\r
7790 #define FMC_BCRx_WAITEN_Pos        (13U)\r
7791 #define FMC_BCRx_WAITEN_Msk        (0x1UL << FMC_BCRx_WAITEN_Pos)              /*!< 0x00002000 */\r
7792 #define FMC_BCRx_WAITEN            FMC_BCRx_WAITEN_Msk                         /*!<Wait enable bit            */\r
7793 #define FMC_BCRx_EXTMOD_Pos        (14U)\r
7794 #define FMC_BCRx_EXTMOD_Msk        (0x1UL << FMC_BCRx_EXTMOD_Pos)              /*!< 0x00004000 */\r
7795 #define FMC_BCRx_EXTMOD            FMC_BCRx_EXTMOD_Msk                         /*!<Extended mode enable       */\r
7796 #define FMC_BCRx_ASYNCWAIT_Pos     (15U)\r
7797 #define FMC_BCRx_ASYNCWAIT_Msk     (0x1UL << FMC_BCRx_ASYNCWAIT_Pos)           /*!< 0x00008000 */\r
7798 #define FMC_BCRx_ASYNCWAIT         FMC_BCRx_ASYNCWAIT_Msk                      /*!<Asynchronous wait          */\r
7799 \r
7800 #define FMC_BCRx_CPSIZE_Pos        (16U)\r
7801 #define FMC_BCRx_CPSIZE_Msk        (0x7UL << FMC_BCRx_CPSIZE_Pos)              /*!< 0x00070000 */\r
7802 #define FMC_BCRx_CPSIZE            FMC_BCRx_CPSIZE_Msk                         /*!<CRAM page size             */\r
7803 #define FMC_BCRx_CPSIZE_0          (0x1UL << FMC_BCRx_CPSIZE_Pos)              /*!< 0x00010000 */\r
7804 #define FMC_BCRx_CPSIZE_1          (0x2UL << FMC_BCRx_CPSIZE_Pos)              /*!< 0x00020000 */\r
7805 #define FMC_BCRx_CPSIZE_2          (0x4UL << FMC_BCRx_CPSIZE_Pos)              /*!< 0x00040000 */\r
7806 \r
7807 #define FMC_BCRx_CBURSTRW_Pos      (19U)\r
7808 #define FMC_BCRx_CBURSTRW_Msk      (0x1UL << FMC_BCRx_CBURSTRW_Pos)            /*!< 0x00080000 */\r
7809 #define FMC_BCRx_CBURSTRW          FMC_BCRx_CBURSTRW_Msk                       /*!<Write burst enable         */\r
7810 \r
7811 /******************  Bit definition for FMC_BTRx registers (x=1..4)  *********/\r
7812 #define FMC_BTRx_ADDSET_Pos        (0U)\r
7813 #define FMC_BTRx_ADDSET_Msk        (0xFUL << FMC_BTRx_ADDSET_Pos)              /*!< 0x0000000F */\r
7814 #define FMC_BTRx_ADDSET            FMC_BTRx_ADDSET_Msk                         /*!<ADDSET[3:0] bits (Address setup phase duration) */\r
7815 #define FMC_BTRx_ADDSET_0          (0x1UL << FMC_BTRx_ADDSET_Pos)              /*!< 0x00000001 */\r
7816 #define FMC_BTRx_ADDSET_1          (0x2UL << FMC_BTRx_ADDSET_Pos)              /*!< 0x00000002 */\r
7817 #define FMC_BTRx_ADDSET_2          (0x4UL << FMC_BTRx_ADDSET_Pos)              /*!< 0x00000004 */\r
7818 #define FMC_BTRx_ADDSET_3          (0x8UL << FMC_BTRx_ADDSET_Pos)              /*!< 0x00000008 */\r
7819 \r
7820 #define FMC_BTRx_ADDHLD_Pos        (4U)\r
7821 #define FMC_BTRx_ADDHLD_Msk        (0xFUL << FMC_BTRx_ADDHLD_Pos)              /*!< 0x000000F0 */\r
7822 #define FMC_BTRx_ADDHLD            FMC_BTRx_ADDHLD_Msk                         /*!<ADDHLD[3:0] bits (Address-hold phase duration)  */\r
7823 #define FMC_BTRx_ADDHLD_0          (0x1UL << FMC_BTRx_ADDHLD_Pos)              /*!< 0x00000010 */\r
7824 #define FMC_BTRx_ADDHLD_1          (0x2UL << FMC_BTRx_ADDHLD_Pos)              /*!< 0x00000020 */\r
7825 #define FMC_BTRx_ADDHLD_2          (0x4UL << FMC_BTRx_ADDHLD_Pos)              /*!< 0x00000040 */\r
7826 #define FMC_BTRx_ADDHLD_3          (0x8UL << FMC_BTRx_ADDHLD_Pos)              /*!< 0x00000080 */\r
7827 \r
7828 #define FMC_BTRx_DATAST_Pos        (8U)\r
7829 #define FMC_BTRx_DATAST_Msk        (0xFFUL << FMC_BTRx_DATAST_Pos)             /*!< 0x0000FF00 */\r
7830 #define FMC_BTRx_DATAST            FMC_BTRx_DATAST_Msk                         /*!<DATAST [3:0] bits (Data-phase duration) */\r
7831 #define FMC_BTRx_DATAST_0          (0x01UL << FMC_BTRx_DATAST_Pos)             /*!< 0x00000100 */\r
7832 #define FMC_BTRx_DATAST_1          (0x02UL << FMC_BTRx_DATAST_Pos)             /*!< 0x00000200 */\r
7833 #define FMC_BTRx_DATAST_2          (0x04UL << FMC_BTRx_DATAST_Pos)             /*!< 0x00000400 */\r
7834 #define FMC_BTRx_DATAST_3          (0x08UL << FMC_BTRx_DATAST_Pos)             /*!< 0x00000800 */\r
7835 #define FMC_BTRx_DATAST_4          (0x10UL << FMC_BTRx_DATAST_Pos)             /*!< 0x00001000 */\r
7836 #define FMC_BTRx_DATAST_5          (0x20UL << FMC_BTRx_DATAST_Pos)             /*!< 0x00002000 */\r
7837 #define FMC_BTRx_DATAST_6          (0x40UL << FMC_BTRx_DATAST_Pos)             /*!< 0x00004000 */\r
7838 #define FMC_BTRx_DATAST_7          (0x80UL << FMC_BTRx_DATAST_Pos)             /*!< 0x00008000 */\r
7839 \r
7840 #define FMC_BTRx_BUSTURN_Pos       (16U)\r
7841 #define FMC_BTRx_BUSTURN_Msk       (0xFUL << FMC_BTRx_BUSTURN_Pos)             /*!< 0x000F0000 */\r
7842 #define FMC_BTRx_BUSTURN           FMC_BTRx_BUSTURN_Msk                        /*!<BUSTURN[3:0] bits (Bus turnaround phase duration) */\r
7843 #define FMC_BTRx_BUSTURN_0         (0x1UL << FMC_BTRx_BUSTURN_Pos)             /*!< 0x00010000 */\r
7844 #define FMC_BTRx_BUSTURN_1         (0x2UL << FMC_BTRx_BUSTURN_Pos)             /*!< 0x00020000 */\r
7845 #define FMC_BTRx_BUSTURN_2         (0x4UL << FMC_BTRx_BUSTURN_Pos)             /*!< 0x00040000 */\r
7846 #define FMC_BTRx_BUSTURN_3         (0x8UL << FMC_BTRx_BUSTURN_Pos)             /*!< 0x00080000 */\r
7847 \r
7848 #define FMC_BTRx_CLKDIV_Pos        (20U)\r
7849 #define FMC_BTRx_CLKDIV_Msk        (0xFUL << FMC_BTRx_CLKDIV_Pos)              /*!< 0x00F00000 */\r
7850 #define FMC_BTRx_CLKDIV            FMC_BTRx_CLKDIV_Msk                         /*!<CLKDIV[3:0] bits (Clock divide ratio) */\r
7851 #define FMC_BTRx_CLKDIV_0          (0x1UL << FMC_BTRx_CLKDIV_Pos)              /*!< 0x00100000 */\r
7852 #define FMC_BTRx_CLKDIV_1          (0x2UL << FMC_BTRx_CLKDIV_Pos)              /*!< 0x00200000 */\r
7853 #define FMC_BTRx_CLKDIV_2          (0x4UL << FMC_BTRx_CLKDIV_Pos)              /*!< 0x00400000 */\r
7854 #define FMC_BTRx_CLKDIV_3          (0x8UL << FMC_BTRx_CLKDIV_Pos)              /*!< 0x00800000 */\r
7855 \r
7856 #define FMC_BTRx_DATLAT_Pos        (24U)\r
7857 #define FMC_BTRx_DATLAT_Msk        (0xFUL << FMC_BTRx_DATLAT_Pos)              /*!< 0x0F000000 */\r
7858 #define FMC_BTRx_DATLAT            FMC_BTRx_DATLAT_Msk                         /*!<DATLAT[3:0] bits (Data latency) */\r
7859 #define FMC_BTRx_DATLAT_0          (0x1UL << FMC_BTRx_DATLAT_Pos)              /*!< 0x01000000 */\r
7860 #define FMC_BTRx_DATLAT_1          (0x2UL << FMC_BTRx_DATLAT_Pos)              /*!< 0x02000000 */\r
7861 #define FMC_BTRx_DATLAT_2          (0x4UL << FMC_BTRx_DATLAT_Pos)              /*!< 0x04000000 */\r
7862 #define FMC_BTRx_DATLAT_3          (0x8UL << FMC_BTRx_DATLAT_Pos)              /*!< 0x08000000 */\r
7863 \r
7864 #define FMC_BTRx_ACCMOD_Pos        (28U)\r
7865 #define FMC_BTRx_ACCMOD_Msk        (0x3UL << FMC_BTRx_ACCMOD_Pos)              /*!< 0x30000000 */\r
7866 #define FMC_BTRx_ACCMOD            FMC_BTRx_ACCMOD_Msk                         /*!<ACCMOD[1:0] bits (Access mode) */\r
7867 #define FMC_BTRx_ACCMOD_0          (0x1UL << FMC_BTRx_ACCMOD_Pos)              /*!< 0x10000000 */\r
7868 #define FMC_BTRx_ACCMOD_1          (0x2UL << FMC_BTRx_ACCMOD_Pos)              /*!< 0x20000000 */\r
7869 \r
7870 /******************  Bit definition for FMC_BWTRx registers (x=1..4)  *********/\r
7871 #define FMC_BWTRx_ADDSET_Pos       (0U)\r
7872 #define FMC_BWTRx_ADDSET_Msk       (0xFUL << FMC_BWTRx_ADDSET_Pos)             /*!< 0x0000000F */\r
7873 #define FMC_BWTRx_ADDSET           FMC_BWTRx_ADDSET_Msk                        /*!<ADDSET[3:0] bits (Address setup phase duration) */\r
7874 #define FMC_BWTRx_ADDSET_0         (0x1UL << FMC_BWTRx_ADDSET_Pos)             /*!< 0x00000001 */\r
7875 #define FMC_BWTRx_ADDSET_1         (0x2UL << FMC_BWTRx_ADDSET_Pos)             /*!< 0x00000002 */\r
7876 #define FMC_BWTRx_ADDSET_2         (0x4UL << FMC_BWTRx_ADDSET_Pos)             /*!< 0x00000004 */\r
7877 #define FMC_BWTRx_ADDSET_3         (0x8UL << FMC_BWTRx_ADDSET_Pos)             /*!< 0x00000008 */\r
7878 \r
7879 #define FMC_BWTRx_ADDHLD_Pos       (4U)\r
7880 #define FMC_BWTRx_ADDHLD_Msk       (0xFUL << FMC_BWTRx_ADDHLD_Pos)             /*!< 0x000000F0 */\r
7881 #define FMC_BWTRx_ADDHLD           FMC_BWTRx_ADDHLD_Msk                        /*!<ADDHLD[3:0] bits (Address-hold phase duration) */\r
7882 #define FMC_BWTRx_ADDHLD_0         (0x1UL << FMC_BWTRx_ADDHLD_Pos)             /*!< 0x00000010 */\r
7883 #define FMC_BWTRx_ADDHLD_1         (0x2UL << FMC_BWTRx_ADDHLD_Pos)             /*!< 0x00000020 */\r
7884 #define FMC_BWTRx_ADDHLD_2         (0x4UL << FMC_BWTRx_ADDHLD_Pos)             /*!< 0x00000040 */\r
7885 #define FMC_BWTRx_ADDHLD_3         (0x8UL << FMC_BWTRx_ADDHLD_Pos)             /*!< 0x00000080 */\r
7886 \r
7887 #define FMC_BWTRx_DATAST_Pos       (8U)\r
7888 #define FMC_BWTRx_DATAST_Msk       (0xFFUL << FMC_BWTRx_DATAST_Pos)            /*!< 0x0000FF00 */\r
7889 #define FMC_BWTRx_DATAST           FMC_BWTRx_DATAST_Msk                        /*!<DATAST [3:0] bits (Data-phase duration) */\r
7890 #define FMC_BWTRx_DATAST_0         (0x01UL << FMC_BWTRx_DATAST_Pos)            /*!< 0x00000100 */\r
7891 #define FMC_BWTRx_DATAST_1         (0x02UL << FMC_BWTRx_DATAST_Pos)            /*!< 0x00000200 */\r
7892 #define FMC_BWTRx_DATAST_2         (0x04UL << FMC_BWTRx_DATAST_Pos)            /*!< 0x00000400 */\r
7893 #define FMC_BWTRx_DATAST_3         (0x08UL << FMC_BWTRx_DATAST_Pos)            /*!< 0x00000800 */\r
7894 #define FMC_BWTRx_DATAST_4         (0x10UL << FMC_BWTRx_DATAST_Pos)            /*!< 0x00001000 */\r
7895 #define FMC_BWTRx_DATAST_5         (0x20UL << FMC_BWTRx_DATAST_Pos)            /*!< 0x00002000 */\r
7896 #define FMC_BWTRx_DATAST_6         (0x40UL << FMC_BWTRx_DATAST_Pos)            /*!< 0x00004000 */\r
7897 #define FMC_BWTRx_DATAST_7         (0x80UL << FMC_BWTRx_DATAST_Pos)            /*!< 0x00008000 */\r
7898 \r
7899 #define FMC_BWTRx_BUSTURN_Pos      (16U)\r
7900 #define FMC_BWTRx_BUSTURN_Msk      (0xFUL << FMC_BWTRx_BUSTURN_Pos)            /*!< 0x000F0000 */\r
7901 #define FMC_BWTRx_BUSTURN          FMC_BWTRx_BUSTURN_Msk                       /*!<BUSTURN[3:0] bits (Bus turnaround phase duration) */\r
7902 #define FMC_BWTRx_BUSTURN_0        (0x1UL << FMC_BWTRx_BUSTURN_Pos)            /*!< 0x00010000 */\r
7903 #define FMC_BWTRx_BUSTURN_1        (0x2UL << FMC_BWTRx_BUSTURN_Pos)            /*!< 0x00020000 */\r
7904 #define FMC_BWTRx_BUSTURN_2        (0x4UL << FMC_BWTRx_BUSTURN_Pos)            /*!< 0x00040000 */\r
7905 #define FMC_BWTRx_BUSTURN_3        (0x8UL << FMC_BWTRx_BUSTURN_Pos)            /*!< 0x00080000 */\r
7906 \r
7907 #define FMC_BWTRx_ACCMOD_Pos       (28U)\r
7908 #define FMC_BWTRx_ACCMOD_Msk       (0x3UL << FMC_BWTRx_ACCMOD_Pos)             /*!< 0x30000000 */\r
7909 #define FMC_BWTRx_ACCMOD           FMC_BWTRx_ACCMOD_Msk                        /*!<ACCMOD[1:0] bits (Access mode) */\r
7910 #define FMC_BWTRx_ACCMOD_0         (0x1UL << FMC_BWTRx_ACCMOD_Pos)             /*!< 0x10000000 */\r
7911 #define FMC_BWTRx_ACCMOD_1         (0x2UL << FMC_BWTRx_ACCMOD_Pos)             /*!< 0x20000000 */\r
7912 \r
7913 /******************  Bit definition for FMC_PCR register  ********************/\r
7914 #define FMC_PCR_PWAITEN_Pos        (1U)\r
7915 #define FMC_PCR_PWAITEN_Msk        (0x1UL << FMC_PCR_PWAITEN_Pos)              /*!< 0x00000002 */\r
7916 #define FMC_PCR_PWAITEN            FMC_PCR_PWAITEN_Msk                         /*!<Wait feature enable bit                   */\r
7917 #define FMC_PCR_PBKEN_Pos          (2U)\r
7918 #define FMC_PCR_PBKEN_Msk          (0x1UL << FMC_PCR_PBKEN_Pos)                /*!< 0x00000004 */\r
7919 #define FMC_PCR_PBKEN              FMC_PCR_PBKEN_Msk                           /*!<NAND Flash memory bank enable bit */\r
7920 #define FMC_PCR_PTYP_Pos           (3U)\r
7921 #define FMC_PCR_PTYP_Msk           (0x1UL << FMC_PCR_PTYP_Pos)                 /*!< 0x00000008 */\r
7922 #define FMC_PCR_PTYP               FMC_PCR_PTYP_Msk                            /*!<Memory type                               */\r
7923 \r
7924 #define FMC_PCR_PWID_Pos           (4U)\r
7925 #define FMC_PCR_PWID_Msk           (0x3UL << FMC_PCR_PWID_Pos)                 /*!< 0x00000030 */\r
7926 #define FMC_PCR_PWID               FMC_PCR_PWID_Msk                            /*!<PWID[1:0] bits (NAND Flash databus width) */\r
7927 #define FMC_PCR_PWID_0             (0x1UL << FMC_PCR_PWID_Pos)                 /*!< 0x00000010 */\r
7928 #define FMC_PCR_PWID_1             (0x2UL << FMC_PCR_PWID_Pos)                 /*!< 0x00000020 */\r
7929 \r
7930 #define FMC_PCR_ECCEN_Pos          (6U)\r
7931 #define FMC_PCR_ECCEN_Msk          (0x1UL << FMC_PCR_ECCEN_Pos)                /*!< 0x00000040 */\r
7932 #define FMC_PCR_ECCEN              FMC_PCR_ECCEN_Msk                           /*!<ECC computation logic enable bit          */\r
7933 \r
7934 #define FMC_PCR_TCLR_Pos           (9U)\r
7935 #define FMC_PCR_TCLR_Msk           (0xFUL << FMC_PCR_TCLR_Pos)                 /*!< 0x00001E00 */\r
7936 #define FMC_PCR_TCLR               FMC_PCR_TCLR_Msk                            /*!<TCLR[3:0] bits (CLE to RE delay)          */\r
7937 #define FMC_PCR_TCLR_0             (0x1UL << FMC_PCR_TCLR_Pos)                 /*!< 0x00000200 */\r
7938 #define FMC_PCR_TCLR_1             (0x2UL << FMC_PCR_TCLR_Pos)                 /*!< 0x00000400 */\r
7939 #define FMC_PCR_TCLR_2             (0x4UL << FMC_PCR_TCLR_Pos)                 /*!< 0x00000800 */\r
7940 #define FMC_PCR_TCLR_3             (0x8UL << FMC_PCR_TCLR_Pos)                 /*!< 0x00001000 */\r
7941 \r
7942 #define FMC_PCR_TAR_Pos            (13U)\r
7943 #define FMC_PCR_TAR_Msk            (0xFUL << FMC_PCR_TAR_Pos)                  /*!< 0x0001E000 */\r
7944 #define FMC_PCR_TAR                FMC_PCR_TAR_Msk                             /*!<TAR[3:0] bits (ALE to RE delay)           */\r
7945 #define FMC_PCR_TAR_0              (0x1UL << FMC_PCR_TAR_Pos)                  /*!< 0x00002000 */\r
7946 #define FMC_PCR_TAR_1              (0x2UL << FMC_PCR_TAR_Pos)                  /*!< 0x00004000 */\r
7947 #define FMC_PCR_TAR_2              (0x4UL << FMC_PCR_TAR_Pos)                  /*!< 0x00008000 */\r
7948 #define FMC_PCR_TAR_3              (0x8UL << FMC_PCR_TAR_Pos)                  /*!< 0x00010000 */\r
7949 \r
7950 #define FMC_PCR_ECCPS_Pos          (17U)\r
7951 #define FMC_PCR_ECCPS_Msk          (0x7UL << FMC_PCR_ECCPS_Pos)                /*!< 0x000E0000 */\r
7952 #define FMC_PCR_ECCPS              FMC_PCR_ECCPS_Msk                           /*!<ECCPS[1:0] bits (ECC page size)           */\r
7953 #define FMC_PCR_ECCPS_0            (0x1UL << FMC_PCR_ECCPS_Pos)                /*!< 0x00020000 */\r
7954 #define FMC_PCR_ECCPS_1            (0x2UL << FMC_PCR_ECCPS_Pos)                /*!< 0x00040000 */\r
7955 #define FMC_PCR_ECCPS_2            (0x4UL << FMC_PCR_ECCPS_Pos)                /*!< 0x00080000 */\r
7956 \r
7957 /*******************  Bit definition for FMC_SR register  ********************/\r
7958 #define FMC_SR_IRS_Pos             (0U)\r
7959 #define FMC_SR_IRS_Msk             (0x1UL << FMC_SR_IRS_Pos)                   /*!< 0x00000001 */\r
7960 #define FMC_SR_IRS                 FMC_SR_IRS_Msk                              /*!<Interrupt Rising Edge status                */\r
7961 #define FMC_SR_ILS_Pos             (1U)\r
7962 #define FMC_SR_ILS_Msk             (0x1UL << FMC_SR_ILS_Pos)                   /*!< 0x00000002 */\r
7963 #define FMC_SR_ILS                 FMC_SR_ILS_Msk                              /*!<Interrupt Level status                      */\r
7964 #define FMC_SR_IFS_Pos             (2U)\r
7965 #define FMC_SR_IFS_Msk             (0x1UL << FMC_SR_IFS_Pos)                   /*!< 0x00000004 */\r
7966 #define FMC_SR_IFS                 FMC_SR_IFS_Msk                              /*!<Interrupt Falling Edge status               */\r
7967 #define FMC_SR_IREN_Pos            (3U)\r
7968 #define FMC_SR_IREN_Msk            (0x1UL << FMC_SR_IREN_Pos)                  /*!< 0x00000008 */\r
7969 #define FMC_SR_IREN                FMC_SR_IREN_Msk                             /*!<Interrupt Rising Edge detection Enable bit  */\r
7970 #define FMC_SR_ILEN_Pos            (4U)\r
7971 #define FMC_SR_ILEN_Msk            (0x1UL << FMC_SR_ILEN_Pos)                  /*!< 0x00000010 */\r
7972 #define FMC_SR_ILEN                FMC_SR_ILEN_Msk                             /*!<Interrupt Level detection Enable bit        */\r
7973 #define FMC_SR_IFEN_Pos            (5U)\r
7974 #define FMC_SR_IFEN_Msk            (0x1UL << FMC_SR_IFEN_Pos)                  /*!< 0x00000020 */\r
7975 #define FMC_SR_IFEN                FMC_SR_IFEN_Msk                             /*!<Interrupt Falling Edge detection Enable bit */\r
7976 #define FMC_SR_FEMPT_Pos           (6U)\r
7977 #define FMC_SR_FEMPT_Msk           (0x1UL << FMC_SR_FEMPT_Pos)                 /*!< 0x00000040 */\r
7978 #define FMC_SR_FEMPT               FMC_SR_FEMPT_Msk                            /*!<FIFO empty                                  */\r
7979 \r
7980 /******************  Bit definition for FMC_PMEM register  ******************/\r
7981 #define FMC_PMEM_MEMSET_Pos        (0U)\r
7982 #define FMC_PMEM_MEMSET_Msk        (0xFFUL << FMC_PMEM_MEMSET_Pos)             /*!< 0x000000FF */\r
7983 #define FMC_PMEM_MEMSET            FMC_PMEM_MEMSET_Msk                         /*!<MEMSET[7:0] bits (Common memory setup time) */\r
7984 #define FMC_PMEM_MEMSET_0          (0x01UL << FMC_PMEM_MEMSET_Pos)             /*!< 0x00000001 */\r
7985 #define FMC_PMEM_MEMSET_1          (0x02UL << FMC_PMEM_MEMSET_Pos)             /*!< 0x00000002 */\r
7986 #define FMC_PMEM_MEMSET_2          (0x04UL << FMC_PMEM_MEMSET_Pos)             /*!< 0x00000004 */\r
7987 #define FMC_PMEM_MEMSET_3          (0x08UL << FMC_PMEM_MEMSET_Pos)             /*!< 0x00000008 */\r
7988 #define FMC_PMEM_MEMSET_4          (0x10UL << FMC_PMEM_MEMSET_Pos)             /*!< 0x00000010 */\r
7989 #define FMC_PMEM_MEMSET_5          (0x20UL << FMC_PMEM_MEMSET_Pos)             /*!< 0x00000020 */\r
7990 #define FMC_PMEM_MEMSET_6          (0x40UL << FMC_PMEM_MEMSET_Pos)             /*!< 0x00000040 */\r
7991 #define FMC_PMEM_MEMSET_7          (0x80UL << FMC_PMEM_MEMSET_Pos)             /*!< 0x00000080 */\r
7992 \r
7993 #define FMC_PMEM_MEMWAIT_Pos       (8U)\r
7994 #define FMC_PMEM_MEMWAIT_Msk       (0xFFUL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x0000FF00 */\r
7995 #define FMC_PMEM_MEMWAIT           FMC_PMEM_MEMWAIT_Msk                        /*!<MEMWAIT[7:0] bits (Common memory wait time) */\r
7996 #define FMC_PMEM_MEMWAIT_0         (0x01UL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x00000100 */\r
7997 #define FMC_PMEM_MEMWAIT_1         (0x02UL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x00000200 */\r
7998 #define FMC_PMEM_MEMWAIT_2         (0x04UL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x00000400 */\r
7999 #define FMC_PMEM_MEMWAIT_3         (0x08UL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x00000800 */\r
8000 #define FMC_PMEM_MEMWAIT_4         (0x10UL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x00001000 */\r
8001 #define FMC_PMEM_MEMWAIT_5         (0x20UL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x00002000 */\r
8002 #define FMC_PMEM_MEMWAIT_6         (0x40UL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x00004000 */\r
8003 #define FMC_PMEM_MEMWAIT_7         (0x80UL << FMC_PMEM_MEMWAIT_Pos)            /*!< 0x00008000 */\r
8004 \r
8005 #define FMC_PMEM_MEMHOLD_Pos       (16U)\r
8006 #define FMC_PMEM_MEMHOLD_Msk       (0xFFUL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00FF0000 */\r
8007 #define FMC_PMEM_MEMHOLD           FMC_PMEM_MEMHOLD_Msk                        /*!<MEMHOLD[7:0] bits (Common memory hold time) */\r
8008 #define FMC_PMEM_MEMHOLD_0         (0x01UL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00010000 */\r
8009 #define FMC_PMEM_MEMHOLD_1         (0x02UL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00020000 */\r
8010 #define FMC_PMEM_MEMHOLD_2         (0x04UL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00040000 */\r
8011 #define FMC_PMEM_MEMHOLD_3         (0x08UL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00080000 */\r
8012 #define FMC_PMEM_MEMHOLD_4         (0x10UL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00100000 */\r
8013 #define FMC_PMEM_MEMHOLD_5         (0x20UL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00200000 */\r
8014 #define FMC_PMEM_MEMHOLD_6         (0x40UL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00400000 */\r
8015 #define FMC_PMEM_MEMHOLD_7         (0x80UL << FMC_PMEM_MEMHOLD_Pos)            /*!< 0x00800000 */\r
8016 \r
8017 #define FMC_PMEM_MEMHIZ_Pos        (24U)\r
8018 #define FMC_PMEM_MEMHIZ_Msk        (0xFFUL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0xFF000000 */\r
8019 #define FMC_PMEM_MEMHIZ            FMC_PMEM_MEMHIZ_Msk                         /*!<MEMHIZ[7:0] bits (Common memory databus HiZ time) */\r
8020 #define FMC_PMEM_MEMHIZ_0          (0x01UL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0x01000000 */\r
8021 #define FMC_PMEM_MEMHIZ_1          (0x02UL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0x02000000 */\r
8022 #define FMC_PMEM_MEMHIZ_2          (0x04UL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0x04000000 */\r
8023 #define FMC_PMEM_MEMHIZ_3          (0x08UL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0x08000000 */\r
8024 #define FMC_PMEM_MEMHIZ_4          (0x10UL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0x10000000 */\r
8025 #define FMC_PMEM_MEMHIZ_5          (0x20UL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0x20000000 */\r
8026 #define FMC_PMEM_MEMHIZ_6          (0x40UL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0x40000000 */\r
8027 #define FMC_PMEM_MEMHIZ_7          (0x80UL << FMC_PMEM_MEMHIZ_Pos)             /*!< 0x80000000 */\r
8028 \r
8029 /******************  Bit definition for FMC_PATT register  *******************/\r
8030 #define FMC_PATT_ATTSET_Pos        (0U)\r
8031 #define FMC_PATT_ATTSET_Msk        (0xFFUL << FMC_PATT_ATTSET_Pos)             /*!< 0x000000FF */\r
8032 #define FMC_PATT_ATTSET            FMC_PATT_ATTSET_Msk                         /*!<ATTSET[7:0] bits (Attribute memory setup time) */\r
8033 #define FMC_PATT_ATTSET_0          (0x01UL << FMC_PATT_ATTSET_Pos)             /*!< 0x00000001 */\r
8034 #define FMC_PATT_ATTSET_1          (0x02UL << FMC_PATT_ATTSET_Pos)             /*!< 0x00000002 */\r
8035 #define FMC_PATT_ATTSET_2          (0x04UL << FMC_PATT_ATTSET_Pos)             /*!< 0x00000004 */\r
8036 #define FMC_PATT_ATTSET_3          (0x08UL << FMC_PATT_ATTSET_Pos)             /*!< 0x00000008 */\r
8037 #define FMC_PATT_ATTSET_4          (0x10UL << FMC_PATT_ATTSET_Pos)             /*!< 0x00000010 */\r
8038 #define FMC_PATT_ATTSET_5          (0x20UL << FMC_PATT_ATTSET_Pos)             /*!< 0x00000020 */\r
8039 #define FMC_PATT_ATTSET_6          (0x40UL << FMC_PATT_ATTSET_Pos)             /*!< 0x00000040 */\r
8040 #define FMC_PATT_ATTSET_7          (0x80UL << FMC_PATT_ATTSET_Pos)             /*!< 0x00000080 */\r
8041 \r
8042 #define FMC_PATT_ATTWAIT_Pos       (8U)\r
8043 #define FMC_PATT_ATTWAIT_Msk       (0xFFUL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x0000FF00 */\r
8044 #define FMC_PATT_ATTWAIT           FMC_PATT_ATTWAIT_Msk                        /*!<ATTWAIT[7:0] bits (Attribute memory wait time) */\r
8045 #define FMC_PATT_ATTWAIT_0         (0x01UL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x00000100 */\r
8046 #define FMC_PATT_ATTWAIT_1         (0x02UL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x00000200 */\r
8047 #define FMC_PATT_ATTWAIT_2         (0x04UL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x00000400 */\r
8048 #define FMC_PATT_ATTWAIT_3         (0x08UL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x00000800 */\r
8049 #define FMC_PATT_ATTWAIT_4         (0x10UL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x00001000 */\r
8050 #define FMC_PATT_ATTWAIT_5         (0x20UL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x00002000 */\r
8051 #define FMC_PATT_ATTWAIT_6         (0x40UL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x00004000 */\r
8052 #define FMC_PATT_ATTWAIT_7         (0x80UL << FMC_PATT_ATTWAIT_Pos)            /*!< 0x00008000 */\r
8053 \r
8054 #define FMC_PATT_ATTHOLD_Pos       (16U)\r
8055 #define FMC_PATT_ATTHOLD_Msk       (0xFFUL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00FF0000 */\r
8056 #define FMC_PATT_ATTHOLD           FMC_PATT_ATTHOLD_Msk                        /*!<ATTHOLD[7:0] bits (Attribute memory hold time) */\r
8057 #define FMC_PATT_ATTHOLD_0         (0x01UL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00010000 */\r
8058 #define FMC_PATT_ATTHOLD_1         (0x02UL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00020000 */\r
8059 #define FMC_PATT_ATTHOLD_2         (0x04UL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00040000 */\r
8060 #define FMC_PATT_ATTHOLD_3         (0x08UL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00080000 */\r
8061 #define FMC_PATT_ATTHOLD_4         (0x10UL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00100000 */\r
8062 #define FMC_PATT_ATTHOLD_5         (0x20UL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00200000 */\r
8063 #define FMC_PATT_ATTHOLD_6         (0x40UL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00400000 */\r
8064 #define FMC_PATT_ATTHOLD_7         (0x80UL << FMC_PATT_ATTHOLD_Pos)            /*!< 0x00800000 */\r
8065 \r
8066 #define FMC_PATT_ATTHIZ_Pos        (24U)\r
8067 #define FMC_PATT_ATTHIZ_Msk        (0xFFUL << FMC_PATT_ATTHIZ_Pos)             /*!< 0xFF000000 */\r
8068 #define FMC_PATT_ATTHIZ            FMC_PATT_ATTHIZ_Msk                         /*!<ATTHIZ[7:0] bits (Attribute memory databus HiZ time) */\r
8069 #define FMC_PATT_ATTHIZ_0          (0x01UL << FMC_PATT_ATTHIZ_Pos)             /*!< 0x01000000 */\r
8070 #define FMC_PATT_ATTHIZ_1          (0x02UL << FMC_PATT_ATTHIZ_Pos)             /*!< 0x02000000 */\r
8071 #define FMC_PATT_ATTHIZ_2          (0x04UL << FMC_PATT_ATTHIZ_Pos)             /*!< 0x04000000 */\r
8072 #define FMC_PATT_ATTHIZ_3          (0x08UL << FMC_PATT_ATTHIZ_Pos)             /*!< 0x08000000 */\r
8073 #define FMC_PATT_ATTHIZ_4          (0x10UL << FMC_PATT_ATTHIZ_Pos)             /*!< 0x10000000 */\r
8074 #define FMC_PATT_ATTHIZ_5          (0x20UL << FMC_PATT_ATTHIZ_Pos)             /*!< 0x20000000 */\r
8075 #define FMC_PATT_ATTHIZ_6          (0x40UL << FMC_PATT_ATTHIZ_Pos)             /*!< 0x40000000 */\r
8076 #define FMC_PATT_ATTHIZ_7          (0x80UL << FMC_PATT_ATTHIZ_Pos)             /*!< 0x80000000 */\r
8077 \r
8078 /******************  Bit definition for FMC_ECCR register  *******************/\r
8079 #define FMC_ECCR_ECC_Pos           (0U)\r
8080 #define FMC_ECCR_ECC_Msk           (0xFFFFFFFFUL << FMC_ECCR_ECC_Pos)          /*!< 0xFFFFFFFF */\r
8081 #define FMC_ECCR_ECC               FMC_ECCR_ECC_Msk                            /*!<ECC result */\r
8082 \r
8083 /******************************************************************************/\r
8084 /*                                                                            */\r
8085 /*                       General Purpose IOs (GPIO)                           */\r
8086 /*                                                                            */\r
8087 /******************************************************************************/\r
8088 /******************  Bits definition for GPIO_MODER register  *****************/\r
8089 #define GPIO_MODER_MODE0_Pos           (0U)\r
8090 #define GPIO_MODER_MODE0_Msk           (0x3UL << GPIO_MODER_MODE0_Pos)         /*!< 0x00000003 */\r
8091 #define GPIO_MODER_MODE0               GPIO_MODER_MODE0_Msk\r
8092 #define GPIO_MODER_MODE0_0             (0x1UL << GPIO_MODER_MODE0_Pos)         /*!< 0x00000001 */\r
8093 #define GPIO_MODER_MODE0_1             (0x2UL << GPIO_MODER_MODE0_Pos)         /*!< 0x00000002 */\r
8094 #define GPIO_MODER_MODE1_Pos           (2U)\r
8095 #define GPIO_MODER_MODE1_Msk           (0x3UL << GPIO_MODER_MODE1_Pos)         /*!< 0x0000000C */\r
8096 #define GPIO_MODER_MODE1               GPIO_MODER_MODE1_Msk\r
8097 #define GPIO_MODER_MODE1_0             (0x1UL << GPIO_MODER_MODE1_Pos)         /*!< 0x00000004 */\r
8098 #define GPIO_MODER_MODE1_1             (0x2UL << GPIO_MODER_MODE1_Pos)         /*!< 0x00000008 */\r
8099 #define GPIO_MODER_MODE2_Pos           (4U)\r
8100 #define GPIO_MODER_MODE2_Msk           (0x3UL << GPIO_MODER_MODE2_Pos)         /*!< 0x00000030 */\r
8101 #define GPIO_MODER_MODE2               GPIO_MODER_MODE2_Msk\r
8102 #define GPIO_MODER_MODE2_0             (0x1UL << GPIO_MODER_MODE2_Pos)         /*!< 0x00000010 */\r
8103 #define GPIO_MODER_MODE2_1             (0x2UL << GPIO_MODER_MODE2_Pos)         /*!< 0x00000020 */\r
8104 #define GPIO_MODER_MODE3_Pos           (6U)\r
8105 #define GPIO_MODER_MODE3_Msk           (0x3UL << GPIO_MODER_MODE3_Pos)         /*!< 0x000000C0 */\r
8106 #define GPIO_MODER_MODE3               GPIO_MODER_MODE3_Msk\r
8107 #define GPIO_MODER_MODE3_0             (0x1UL << GPIO_MODER_MODE3_Pos)         /*!< 0x00000040 */\r
8108 #define GPIO_MODER_MODE3_1             (0x2UL << GPIO_MODER_MODE3_Pos)         /*!< 0x00000080 */\r
8109 #define GPIO_MODER_MODE4_Pos           (8U)\r
8110 #define GPIO_MODER_MODE4_Msk           (0x3UL << GPIO_MODER_MODE4_Pos)         /*!< 0x00000300 */\r
8111 #define GPIO_MODER_MODE4               GPIO_MODER_MODE4_Msk\r
8112 #define GPIO_MODER_MODE4_0             (0x1UL << GPIO_MODER_MODE4_Pos)         /*!< 0x00000100 */\r
8113 #define GPIO_MODER_MODE4_1             (0x2UL << GPIO_MODER_MODE4_Pos)         /*!< 0x00000200 */\r
8114 #define GPIO_MODER_MODE5_Pos           (10U)\r
8115 #define GPIO_MODER_MODE5_Msk           (0x3UL << GPIO_MODER_MODE5_Pos)         /*!< 0x00000C00 */\r
8116 #define GPIO_MODER_MODE5               GPIO_MODER_MODE5_Msk\r
8117 #define GPIO_MODER_MODE5_0             (0x1UL << GPIO_MODER_MODE5_Pos)         /*!< 0x00000400 */\r
8118 #define GPIO_MODER_MODE5_1             (0x2UL << GPIO_MODER_MODE5_Pos)         /*!< 0x00000800 */\r
8119 #define GPIO_MODER_MODE6_Pos           (12U)\r
8120 #define GPIO_MODER_MODE6_Msk           (0x3UL << GPIO_MODER_MODE6_Pos)         /*!< 0x00003000 */\r
8121 #define GPIO_MODER_MODE6               GPIO_MODER_MODE6_Msk\r
8122 #define GPIO_MODER_MODE6_0             (0x1UL << GPIO_MODER_MODE6_Pos)         /*!< 0x00001000 */\r
8123 #define GPIO_MODER_MODE6_1             (0x2UL << GPIO_MODER_MODE6_Pos)         /*!< 0x00002000 */\r
8124 #define GPIO_MODER_MODE7_Pos           (14U)\r
8125 #define GPIO_MODER_MODE7_Msk           (0x3UL << GPIO_MODER_MODE7_Pos)         /*!< 0x0000C000 */\r
8126 #define GPIO_MODER_MODE7               GPIO_MODER_MODE7_Msk\r
8127 #define GPIO_MODER_MODE7_0             (0x1UL << GPIO_MODER_MODE7_Pos)         /*!< 0x00004000 */\r
8128 #define GPIO_MODER_MODE7_1             (0x2UL << GPIO_MODER_MODE7_Pos)         /*!< 0x00008000 */\r
8129 #define GPIO_MODER_MODE8_Pos           (16U)\r
8130 #define GPIO_MODER_MODE8_Msk           (0x3UL << GPIO_MODER_MODE8_Pos)         /*!< 0x00030000 */\r
8131 #define GPIO_MODER_MODE8               GPIO_MODER_MODE8_Msk\r
8132 #define GPIO_MODER_MODE8_0             (0x1UL << GPIO_MODER_MODE8_Pos)         /*!< 0x00010000 */\r
8133 #define GPIO_MODER_MODE8_1             (0x2UL << GPIO_MODER_MODE8_Pos)         /*!< 0x00020000 */\r
8134 #define GPIO_MODER_MODE9_Pos           (18U)\r
8135 #define GPIO_MODER_MODE9_Msk           (0x3UL << GPIO_MODER_MODE9_Pos)         /*!< 0x000C0000 */\r
8136 #define GPIO_MODER_MODE9               GPIO_MODER_MODE9_Msk\r
8137 #define GPIO_MODER_MODE9_0             (0x1UL << GPIO_MODER_MODE9_Pos)         /*!< 0x00040000 */\r
8138 #define GPIO_MODER_MODE9_1             (0x2UL << GPIO_MODER_MODE9_Pos)         /*!< 0x00080000 */\r
8139 #define GPIO_MODER_MODE10_Pos          (20U)\r
8140 #define GPIO_MODER_MODE10_Msk          (0x3UL << GPIO_MODER_MODE10_Pos)        /*!< 0x00300000 */\r
8141 #define GPIO_MODER_MODE10              GPIO_MODER_MODE10_Msk\r
8142 #define GPIO_MODER_MODE10_0            (0x1UL << GPIO_MODER_MODE10_Pos)        /*!< 0x00100000 */\r
8143 #define GPIO_MODER_MODE10_1            (0x2UL << GPIO_MODER_MODE10_Pos)        /*!< 0x00200000 */\r
8144 #define GPIO_MODER_MODE11_Pos          (22U)\r
8145 #define GPIO_MODER_MODE11_Msk          (0x3UL << GPIO_MODER_MODE11_Pos)        /*!< 0x00C00000 */\r
8146 #define GPIO_MODER_MODE11              GPIO_MODER_MODE11_Msk\r
8147 #define GPIO_MODER_MODE11_0            (0x1UL << GPIO_MODER_MODE11_Pos)        /*!< 0x00400000 */\r
8148 #define GPIO_MODER_MODE11_1            (0x2UL << GPIO_MODER_MODE11_Pos)        /*!< 0x00800000 */\r
8149 #define GPIO_MODER_MODE12_Pos          (24U)\r
8150 #define GPIO_MODER_MODE12_Msk          (0x3UL << GPIO_MODER_MODE12_Pos)        /*!< 0x03000000 */\r
8151 #define GPIO_MODER_MODE12              GPIO_MODER_MODE12_Msk\r
8152 #define GPIO_MODER_MODE12_0            (0x1UL << GPIO_MODER_MODE12_Pos)        /*!< 0x01000000 */\r
8153 #define GPIO_MODER_MODE12_1            (0x2UL << GPIO_MODER_MODE12_Pos)        /*!< 0x02000000 */\r
8154 #define GPIO_MODER_MODE13_Pos          (26U)\r
8155 #define GPIO_MODER_MODE13_Msk          (0x3UL << GPIO_MODER_MODE13_Pos)        /*!< 0x0C000000 */\r
8156 #define GPIO_MODER_MODE13              GPIO_MODER_MODE13_Msk\r
8157 #define GPIO_MODER_MODE13_0            (0x1UL << GPIO_MODER_MODE13_Pos)        /*!< 0x04000000 */\r
8158 #define GPIO_MODER_MODE13_1            (0x2UL << GPIO_MODER_MODE13_Pos)        /*!< 0x08000000 */\r
8159 #define GPIO_MODER_MODE14_Pos          (28U)\r
8160 #define GPIO_MODER_MODE14_Msk          (0x3UL << GPIO_MODER_MODE14_Pos)        /*!< 0x30000000 */\r
8161 #define GPIO_MODER_MODE14              GPIO_MODER_MODE14_Msk\r
8162 #define GPIO_MODER_MODE14_0            (0x1UL << GPIO_MODER_MODE14_Pos)        /*!< 0x10000000 */\r
8163 #define GPIO_MODER_MODE14_1            (0x2UL << GPIO_MODER_MODE14_Pos)        /*!< 0x20000000 */\r
8164 #define GPIO_MODER_MODE15_Pos          (30U)\r
8165 #define GPIO_MODER_MODE15_Msk          (0x3UL << GPIO_MODER_MODE15_Pos)        /*!< 0xC0000000 */\r
8166 #define GPIO_MODER_MODE15              GPIO_MODER_MODE15_Msk\r
8167 #define GPIO_MODER_MODE15_0            (0x1UL << GPIO_MODER_MODE15_Pos)        /*!< 0x40000000 */\r
8168 #define GPIO_MODER_MODE15_1            (0x2UL << GPIO_MODER_MODE15_Pos)        /*!< 0x80000000 */\r
8169 \r
8170 /* Legacy defines */\r
8171 #define GPIO_MODER_MODER0                   GPIO_MODER_MODE0\r
8172 #define GPIO_MODER_MODER0_0                 GPIO_MODER_MODE0_0\r
8173 #define GPIO_MODER_MODER0_1                 GPIO_MODER_MODE0_1\r
8174 #define GPIO_MODER_MODER1                   GPIO_MODER_MODE1\r
8175 #define GPIO_MODER_MODER1_0                 GPIO_MODER_MODE1_0\r
8176 #define GPIO_MODER_MODER1_1                 GPIO_MODER_MODE1_1\r
8177 #define GPIO_MODER_MODER2                   GPIO_MODER_MODE2\r
8178 #define GPIO_MODER_MODER2_0                 GPIO_MODER_MODE2_0\r
8179 #define GPIO_MODER_MODER2_1                 GPIO_MODER_MODE2_1\r
8180 #define GPIO_MODER_MODER3                   GPIO_MODER_MODE3\r
8181 #define GPIO_MODER_MODER3_0                 GPIO_MODER_MODE3_0\r
8182 #define GPIO_MODER_MODER3_1                 GPIO_MODER_MODE3_1\r
8183 #define GPIO_MODER_MODER4                   GPIO_MODER_MODE4\r
8184 #define GPIO_MODER_MODER4_0                 GPIO_MODER_MODE4_0\r
8185 #define GPIO_MODER_MODER4_1                 GPIO_MODER_MODE4_1\r
8186 #define GPIO_MODER_MODER5                   GPIO_MODER_MODE5\r
8187 #define GPIO_MODER_MODER5_0                 GPIO_MODER_MODE5_0\r
8188 #define GPIO_MODER_MODER5_1                 GPIO_MODER_MODE5_1\r
8189 #define GPIO_MODER_MODER6                   GPIO_MODER_MODE6\r
8190 #define GPIO_MODER_MODER6_0                 GPIO_MODER_MODE6_0\r
8191 #define GPIO_MODER_MODER6_1                 GPIO_MODER_MODE6_1\r
8192 #define GPIO_MODER_MODER7                   GPIO_MODER_MODE7\r
8193 #define GPIO_MODER_MODER7_0                 GPIO_MODER_MODE7_0\r
8194 #define GPIO_MODER_MODER7_1                 GPIO_MODER_MODE7_1\r
8195 #define GPIO_MODER_MODER8                   GPIO_MODER_MODE8\r
8196 #define GPIO_MODER_MODER8_0                 GPIO_MODER_MODE8_0\r
8197 #define GPIO_MODER_MODER8_1                 GPIO_MODER_MODE8_1\r
8198 #define GPIO_MODER_MODER9                   GPIO_MODER_MODE9\r
8199 #define GPIO_MODER_MODER9_0                 GPIO_MODER_MODE9_0\r
8200 #define GPIO_MODER_MODER9_1                 GPIO_MODER_MODE9_1\r
8201 #define GPIO_MODER_MODER10                  GPIO_MODER_MODE10\r
8202 #define GPIO_MODER_MODER10_0                GPIO_MODER_MODE10_0\r
8203 #define GPIO_MODER_MODER10_1                GPIO_MODER_MODE10_1\r
8204 #define GPIO_MODER_MODER11                  GPIO_MODER_MODE11\r
8205 #define GPIO_MODER_MODER11_0                GPIO_MODER_MODE11_0\r
8206 #define GPIO_MODER_MODER11_1                GPIO_MODER_MODE11_1\r
8207 #define GPIO_MODER_MODER12                  GPIO_MODER_MODE12\r
8208 #define GPIO_MODER_MODER12_0                GPIO_MODER_MODE12_0\r
8209 #define GPIO_MODER_MODER12_1                GPIO_MODER_MODE12_1\r
8210 #define GPIO_MODER_MODER13                  GPIO_MODER_MODE13\r
8211 #define GPIO_MODER_MODER13_0                GPIO_MODER_MODE13_0\r
8212 #define GPIO_MODER_MODER13_1                GPIO_MODER_MODE13_1\r
8213 #define GPIO_MODER_MODER14                  GPIO_MODER_MODE14\r
8214 #define GPIO_MODER_MODER14_0                GPIO_MODER_MODE14_0\r
8215 #define GPIO_MODER_MODER14_1                GPIO_MODER_MODE14_1\r
8216 #define GPIO_MODER_MODER15                  GPIO_MODER_MODE15\r
8217 #define GPIO_MODER_MODER15_0                GPIO_MODER_MODE15_0\r
8218 #define GPIO_MODER_MODER15_1                GPIO_MODER_MODE15_1\r
8219 \r
8220 /******************  Bits definition for GPIO_OTYPER register  ****************/\r
8221 #define GPIO_OTYPER_OT0_Pos            (0U)\r
8222 #define GPIO_OTYPER_OT0_Msk            (0x1UL << GPIO_OTYPER_OT0_Pos)          /*!< 0x00000001 */\r
8223 #define GPIO_OTYPER_OT0                GPIO_OTYPER_OT0_Msk\r
8224 #define GPIO_OTYPER_OT1_Pos            (1U)\r
8225 #define GPIO_OTYPER_OT1_Msk            (0x1UL << GPIO_OTYPER_OT1_Pos)          /*!< 0x00000002 */\r
8226 #define GPIO_OTYPER_OT1                GPIO_OTYPER_OT1_Msk\r
8227 #define GPIO_OTYPER_OT2_Pos            (2U)\r
8228 #define GPIO_OTYPER_OT2_Msk            (0x1UL << GPIO_OTYPER_OT2_Pos)          /*!< 0x00000004 */\r
8229 #define GPIO_OTYPER_OT2                GPIO_OTYPER_OT2_Msk\r
8230 #define GPIO_OTYPER_OT3_Pos            (3U)\r
8231 #define GPIO_OTYPER_OT3_Msk            (0x1UL << GPIO_OTYPER_OT3_Pos)          /*!< 0x00000008 */\r
8232 #define GPIO_OTYPER_OT3                GPIO_OTYPER_OT3_Msk\r
8233 #define GPIO_OTYPER_OT4_Pos            (4U)\r
8234 #define GPIO_OTYPER_OT4_Msk            (0x1UL << GPIO_OTYPER_OT4_Pos)          /*!< 0x00000010 */\r
8235 #define GPIO_OTYPER_OT4                GPIO_OTYPER_OT4_Msk\r
8236 #define GPIO_OTYPER_OT5_Pos            (5U)\r
8237 #define GPIO_OTYPER_OT5_Msk            (0x1UL << GPIO_OTYPER_OT5_Pos)          /*!< 0x00000020 */\r
8238 #define GPIO_OTYPER_OT5                GPIO_OTYPER_OT5_Msk\r
8239 #define GPIO_OTYPER_OT6_Pos            (6U)\r
8240 #define GPIO_OTYPER_OT6_Msk            (0x1UL << GPIO_OTYPER_OT6_Pos)          /*!< 0x00000040 */\r
8241 #define GPIO_OTYPER_OT6                GPIO_OTYPER_OT6_Msk\r
8242 #define GPIO_OTYPER_OT7_Pos            (7U)\r
8243 #define GPIO_OTYPER_OT7_Msk            (0x1UL << GPIO_OTYPER_OT7_Pos)          /*!< 0x00000080 */\r
8244 #define GPIO_OTYPER_OT7                GPIO_OTYPER_OT7_Msk\r
8245 #define GPIO_OTYPER_OT8_Pos            (8U)\r
8246 #define GPIO_OTYPER_OT8_Msk            (0x1UL << GPIO_OTYPER_OT8_Pos)          /*!< 0x00000100 */\r
8247 #define GPIO_OTYPER_OT8                GPIO_OTYPER_OT8_Msk\r
8248 #define GPIO_OTYPER_OT9_Pos            (9U)\r
8249 #define GPIO_OTYPER_OT9_Msk            (0x1UL << GPIO_OTYPER_OT9_Pos)          /*!< 0x00000200 */\r
8250 #define GPIO_OTYPER_OT9                GPIO_OTYPER_OT9_Msk\r
8251 #define GPIO_OTYPER_OT10_Pos           (10U)\r
8252 #define GPIO_OTYPER_OT10_Msk           (0x1UL << GPIO_OTYPER_OT10_Pos)         /*!< 0x00000400 */\r
8253 #define GPIO_OTYPER_OT10               GPIO_OTYPER_OT10_Msk\r
8254 #define GPIO_OTYPER_OT11_Pos           (11U)\r
8255 #define GPIO_OTYPER_OT11_Msk           (0x1UL << GPIO_OTYPER_OT11_Pos)         /*!< 0x00000800 */\r
8256 #define GPIO_OTYPER_OT11               GPIO_OTYPER_OT11_Msk\r
8257 #define GPIO_OTYPER_OT12_Pos           (12U)\r
8258 #define GPIO_OTYPER_OT12_Msk           (0x1UL << GPIO_OTYPER_OT12_Pos)         /*!< 0x00001000 */\r
8259 #define GPIO_OTYPER_OT12               GPIO_OTYPER_OT12_Msk\r
8260 #define GPIO_OTYPER_OT13_Pos           (13U)\r
8261 #define GPIO_OTYPER_OT13_Msk           (0x1UL << GPIO_OTYPER_OT13_Pos)         /*!< 0x00002000 */\r
8262 #define GPIO_OTYPER_OT13               GPIO_OTYPER_OT13_Msk\r
8263 #define GPIO_OTYPER_OT14_Pos           (14U)\r
8264 #define GPIO_OTYPER_OT14_Msk           (0x1UL << GPIO_OTYPER_OT14_Pos)         /*!< 0x00004000 */\r
8265 #define GPIO_OTYPER_OT14               GPIO_OTYPER_OT14_Msk\r
8266 #define GPIO_OTYPER_OT15_Pos           (15U)\r
8267 #define GPIO_OTYPER_OT15_Msk           (0x1UL << GPIO_OTYPER_OT15_Pos)         /*!< 0x00008000 */\r
8268 #define GPIO_OTYPER_OT15               GPIO_OTYPER_OT15_Msk\r
8269 \r
8270 /* Legacy defines */\r
8271 #define GPIO_OTYPER_OT_0                    GPIO_OTYPER_OT0\r
8272 #define GPIO_OTYPER_OT_1                    GPIO_OTYPER_OT1\r
8273 #define GPIO_OTYPER_OT_2                    GPIO_OTYPER_OT2\r
8274 #define GPIO_OTYPER_OT_3                    GPIO_OTYPER_OT3\r
8275 #define GPIO_OTYPER_OT_4                    GPIO_OTYPER_OT4\r
8276 #define GPIO_OTYPER_OT_5                    GPIO_OTYPER_OT5\r
8277 #define GPIO_OTYPER_OT_6                    GPIO_OTYPER_OT6\r
8278 #define GPIO_OTYPER_OT_7                    GPIO_OTYPER_OT7\r
8279 #define GPIO_OTYPER_OT_8                    GPIO_OTYPER_OT8\r
8280 #define GPIO_OTYPER_OT_9                    GPIO_OTYPER_OT9\r
8281 #define GPIO_OTYPER_OT_10                   GPIO_OTYPER_OT10\r
8282 #define GPIO_OTYPER_OT_11                   GPIO_OTYPER_OT11\r
8283 #define GPIO_OTYPER_OT_12                   GPIO_OTYPER_OT12\r
8284 #define GPIO_OTYPER_OT_13                   GPIO_OTYPER_OT13\r
8285 #define GPIO_OTYPER_OT_14                   GPIO_OTYPER_OT14\r
8286 #define GPIO_OTYPER_OT_15                   GPIO_OTYPER_OT15\r
8287 \r
8288 /******************  Bits definition for GPIO_OSPEEDR register  ***************/\r
8289 #define GPIO_OSPEEDR_OSPEED0_Pos       (0U)\r
8290 #define GPIO_OSPEEDR_OSPEED0_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED0_Pos)     /*!< 0x00000003 */\r
8291 #define GPIO_OSPEEDR_OSPEED0           GPIO_OSPEEDR_OSPEED0_Msk\r
8292 #define GPIO_OSPEEDR_OSPEED0_0         (0x1UL << GPIO_OSPEEDR_OSPEED0_Pos)     /*!< 0x00000001 */\r
8293 #define GPIO_OSPEEDR_OSPEED0_1         (0x2UL << GPIO_OSPEEDR_OSPEED0_Pos)     /*!< 0x00000002 */\r
8294 #define GPIO_OSPEEDR_OSPEED1_Pos       (2U)\r
8295 #define GPIO_OSPEEDR_OSPEED1_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED1_Pos)     /*!< 0x0000000C */\r
8296 #define GPIO_OSPEEDR_OSPEED1           GPIO_OSPEEDR_OSPEED1_Msk\r
8297 #define GPIO_OSPEEDR_OSPEED1_0         (0x1UL << GPIO_OSPEEDR_OSPEED1_Pos)     /*!< 0x00000004 */\r
8298 #define GPIO_OSPEEDR_OSPEED1_1         (0x2UL << GPIO_OSPEEDR_OSPEED1_Pos)     /*!< 0x00000008 */\r
8299 #define GPIO_OSPEEDR_OSPEED2_Pos       (4U)\r
8300 #define GPIO_OSPEEDR_OSPEED2_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED2_Pos)     /*!< 0x00000030 */\r
8301 #define GPIO_OSPEEDR_OSPEED2           GPIO_OSPEEDR_OSPEED2_Msk\r
8302 #define GPIO_OSPEEDR_OSPEED2_0         (0x1UL << GPIO_OSPEEDR_OSPEED2_Pos)     /*!< 0x00000010 */\r
8303 #define GPIO_OSPEEDR_OSPEED2_1         (0x2UL << GPIO_OSPEEDR_OSPEED2_Pos)     /*!< 0x00000020 */\r
8304 #define GPIO_OSPEEDR_OSPEED3_Pos       (6U)\r
8305 #define GPIO_OSPEEDR_OSPEED3_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED3_Pos)     /*!< 0x000000C0 */\r
8306 #define GPIO_OSPEEDR_OSPEED3           GPIO_OSPEEDR_OSPEED3_Msk\r
8307 #define GPIO_OSPEEDR_OSPEED3_0         (0x1UL << GPIO_OSPEEDR_OSPEED3_Pos)     /*!< 0x00000040 */\r
8308 #define GPIO_OSPEEDR_OSPEED3_1         (0x2UL << GPIO_OSPEEDR_OSPEED3_Pos)     /*!< 0x00000080 */\r
8309 #define GPIO_OSPEEDR_OSPEED4_Pos       (8U)\r
8310 #define GPIO_OSPEEDR_OSPEED4_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED4_Pos)     /*!< 0x00000300 */\r
8311 #define GPIO_OSPEEDR_OSPEED4           GPIO_OSPEEDR_OSPEED4_Msk\r
8312 #define GPIO_OSPEEDR_OSPEED4_0         (0x1UL << GPIO_OSPEEDR_OSPEED4_Pos)     /*!< 0x00000100 */\r
8313 #define GPIO_OSPEEDR_OSPEED4_1         (0x2UL << GPIO_OSPEEDR_OSPEED4_Pos)     /*!< 0x00000200 */\r
8314 #define GPIO_OSPEEDR_OSPEED5_Pos       (10U)\r
8315 #define GPIO_OSPEEDR_OSPEED5_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED5_Pos)     /*!< 0x00000C00 */\r
8316 #define GPIO_OSPEEDR_OSPEED5           GPIO_OSPEEDR_OSPEED5_Msk\r
8317 #define GPIO_OSPEEDR_OSPEED5_0         (0x1UL << GPIO_OSPEEDR_OSPEED5_Pos)     /*!< 0x00000400 */\r
8318 #define GPIO_OSPEEDR_OSPEED5_1         (0x2UL << GPIO_OSPEEDR_OSPEED5_Pos)     /*!< 0x00000800 */\r
8319 #define GPIO_OSPEEDR_OSPEED6_Pos       (12U)\r
8320 #define GPIO_OSPEEDR_OSPEED6_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED6_Pos)     /*!< 0x00003000 */\r
8321 #define GPIO_OSPEEDR_OSPEED6           GPIO_OSPEEDR_OSPEED6_Msk\r
8322 #define GPIO_OSPEEDR_OSPEED6_0         (0x1UL << GPIO_OSPEEDR_OSPEED6_Pos)     /*!< 0x00001000 */\r
8323 #define GPIO_OSPEEDR_OSPEED6_1         (0x2UL << GPIO_OSPEEDR_OSPEED6_Pos)     /*!< 0x00002000 */\r
8324 #define GPIO_OSPEEDR_OSPEED7_Pos       (14U)\r
8325 #define GPIO_OSPEEDR_OSPEED7_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED7_Pos)     /*!< 0x0000C000 */\r
8326 #define GPIO_OSPEEDR_OSPEED7           GPIO_OSPEEDR_OSPEED7_Msk\r
8327 #define GPIO_OSPEEDR_OSPEED7_0         (0x1UL << GPIO_OSPEEDR_OSPEED7_Pos)     /*!< 0x00004000 */\r
8328 #define GPIO_OSPEEDR_OSPEED7_1         (0x2UL << GPIO_OSPEEDR_OSPEED7_Pos)     /*!< 0x00008000 */\r
8329 #define GPIO_OSPEEDR_OSPEED8_Pos       (16U)\r
8330 #define GPIO_OSPEEDR_OSPEED8_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED8_Pos)     /*!< 0x00030000 */\r
8331 #define GPIO_OSPEEDR_OSPEED8           GPIO_OSPEEDR_OSPEED8_Msk\r
8332 #define GPIO_OSPEEDR_OSPEED8_0         (0x1UL << GPIO_OSPEEDR_OSPEED8_Pos)     /*!< 0x00010000 */\r
8333 #define GPIO_OSPEEDR_OSPEED8_1         (0x2UL << GPIO_OSPEEDR_OSPEED8_Pos)     /*!< 0x00020000 */\r
8334 #define GPIO_OSPEEDR_OSPEED9_Pos       (18U)\r
8335 #define GPIO_OSPEEDR_OSPEED9_Msk       (0x3UL << GPIO_OSPEEDR_OSPEED9_Pos)     /*!< 0x000C0000 */\r
8336 #define GPIO_OSPEEDR_OSPEED9           GPIO_OSPEEDR_OSPEED9_Msk\r
8337 #define GPIO_OSPEEDR_OSPEED9_0         (0x1UL << GPIO_OSPEEDR_OSPEED9_Pos)     /*!< 0x00040000 */\r
8338 #define GPIO_OSPEEDR_OSPEED9_1         (0x2UL << GPIO_OSPEEDR_OSPEED9_Pos)     /*!< 0x00080000 */\r
8339 #define GPIO_OSPEEDR_OSPEED10_Pos      (20U)\r
8340 #define GPIO_OSPEEDR_OSPEED10_Msk      (0x3UL << GPIO_OSPEEDR_OSPEED10_Pos)    /*!< 0x00300000 */\r
8341 #define GPIO_OSPEEDR_OSPEED10          GPIO_OSPEEDR_OSPEED10_Msk\r
8342 #define GPIO_OSPEEDR_OSPEED10_0        (0x1UL << GPIO_OSPEEDR_OSPEED10_Pos)    /*!< 0x00100000 */\r
8343 #define GPIO_OSPEEDR_OSPEED10_1        (0x2UL << GPIO_OSPEEDR_OSPEED10_Pos)    /*!< 0x00200000 */\r
8344 #define GPIO_OSPEEDR_OSPEED11_Pos      (22U)\r
8345 #define GPIO_OSPEEDR_OSPEED11_Msk      (0x3UL << GPIO_OSPEEDR_OSPEED11_Pos)    /*!< 0x00C00000 */\r
8346 #define GPIO_OSPEEDR_OSPEED11          GPIO_OSPEEDR_OSPEED11_Msk\r
8347 #define GPIO_OSPEEDR_OSPEED11_0        (0x1UL << GPIO_OSPEEDR_OSPEED11_Pos)    /*!< 0x00400000 */\r
8348 #define GPIO_OSPEEDR_OSPEED11_1        (0x2UL << GPIO_OSPEEDR_OSPEED11_Pos)    /*!< 0x00800000 */\r
8349 #define GPIO_OSPEEDR_OSPEED12_Pos      (24U)\r
8350 #define GPIO_OSPEEDR_OSPEED12_Msk      (0x3UL << GPIO_OSPEEDR_OSPEED12_Pos)    /*!< 0x03000000 */\r
8351 #define GPIO_OSPEEDR_OSPEED12          GPIO_OSPEEDR_OSPEED12_Msk\r
8352 #define GPIO_OSPEEDR_OSPEED12_0        (0x1UL << GPIO_OSPEEDR_OSPEED12_Pos)    /*!< 0x01000000 */\r
8353 #define GPIO_OSPEEDR_OSPEED12_1        (0x2UL << GPIO_OSPEEDR_OSPEED12_Pos)    /*!< 0x02000000 */\r
8354 #define GPIO_OSPEEDR_OSPEED13_Pos      (26U)\r
8355 #define GPIO_OSPEEDR_OSPEED13_Msk      (0x3UL << GPIO_OSPEEDR_OSPEED13_Pos)    /*!< 0x0C000000 */\r
8356 #define GPIO_OSPEEDR_OSPEED13          GPIO_OSPEEDR_OSPEED13_Msk\r
8357 #define GPIO_OSPEEDR_OSPEED13_0        (0x1UL << GPIO_OSPEEDR_OSPEED13_Pos)    /*!< 0x04000000 */\r
8358 #define GPIO_OSPEEDR_OSPEED13_1        (0x2UL << GPIO_OSPEEDR_OSPEED13_Pos)    /*!< 0x08000000 */\r
8359 #define GPIO_OSPEEDR_OSPEED14_Pos      (28U)\r
8360 #define GPIO_OSPEEDR_OSPEED14_Msk      (0x3UL << GPIO_OSPEEDR_OSPEED14_Pos)    /*!< 0x30000000 */\r
8361 #define GPIO_OSPEEDR_OSPEED14          GPIO_OSPEEDR_OSPEED14_Msk\r
8362 #define GPIO_OSPEEDR_OSPEED14_0        (0x1UL << GPIO_OSPEEDR_OSPEED14_Pos)    /*!< 0x10000000 */\r
8363 #define GPIO_OSPEEDR_OSPEED14_1        (0x2UL << GPIO_OSPEEDR_OSPEED14_Pos)    /*!< 0x20000000 */\r
8364 #define GPIO_OSPEEDR_OSPEED15_Pos      (30U)\r
8365 #define GPIO_OSPEEDR_OSPEED15_Msk      (0x3UL << GPIO_OSPEEDR_OSPEED15_Pos)    /*!< 0xC0000000 */\r
8366 #define GPIO_OSPEEDR_OSPEED15          GPIO_OSPEEDR_OSPEED15_Msk\r
8367 #define GPIO_OSPEEDR_OSPEED15_0        (0x1UL << GPIO_OSPEEDR_OSPEED15_Pos)    /*!< 0x40000000 */\r
8368 #define GPIO_OSPEEDR_OSPEED15_1        (0x2UL << GPIO_OSPEEDR_OSPEED15_Pos)    /*!< 0x80000000 */\r
8369 \r
8370 /* Legacy defines */\r
8371 #define GPIO_OSPEEDER_OSPEEDR0              GPIO_OSPEEDR_OSPEED0\r
8372 #define GPIO_OSPEEDER_OSPEEDR0_0            GPIO_OSPEEDR_OSPEED0_0\r
8373 #define GPIO_OSPEEDER_OSPEEDR0_1            GPIO_OSPEEDR_OSPEED0_1\r
8374 #define GPIO_OSPEEDER_OSPEEDR1              GPIO_OSPEEDR_OSPEED1\r
8375 #define GPIO_OSPEEDER_OSPEEDR1_0            GPIO_OSPEEDR_OSPEED1_0\r
8376 #define GPIO_OSPEEDER_OSPEEDR1_1            GPIO_OSPEEDR_OSPEED1_1\r
8377 #define GPIO_OSPEEDER_OSPEEDR2              GPIO_OSPEEDR_OSPEED2\r
8378 #define GPIO_OSPEEDER_OSPEEDR2_0            GPIO_OSPEEDR_OSPEED2_0\r
8379 #define GPIO_OSPEEDER_OSPEEDR2_1            GPIO_OSPEEDR_OSPEED2_1\r
8380 #define GPIO_OSPEEDER_OSPEEDR3              GPIO_OSPEEDR_OSPEED3\r
8381 #define GPIO_OSPEEDER_OSPEEDR3_0            GPIO_OSPEEDR_OSPEED3_0\r
8382 #define GPIO_OSPEEDER_OSPEEDR3_1            GPIO_OSPEEDR_OSPEED3_1\r
8383 #define GPIO_OSPEEDER_OSPEEDR4              GPIO_OSPEEDR_OSPEED4\r
8384 #define GPIO_OSPEEDER_OSPEEDR4_0            GPIO_OSPEEDR_OSPEED4_0\r
8385 #define GPIO_OSPEEDER_OSPEEDR4_1            GPIO_OSPEEDR_OSPEED4_1\r
8386 #define GPIO_OSPEEDER_OSPEEDR5              GPIO_OSPEEDR_OSPEED5\r
8387 #define GPIO_OSPEEDER_OSPEEDR5_0            GPIO_OSPEEDR_OSPEED5_0\r
8388 #define GPIO_OSPEEDER_OSPEEDR5_1            GPIO_OSPEEDR_OSPEED5_1\r
8389 #define GPIO_OSPEEDER_OSPEEDR6              GPIO_OSPEEDR_OSPEED6\r
8390 #define GPIO_OSPEEDER_OSPEEDR6_0            GPIO_OSPEEDR_OSPEED6_0\r
8391 #define GPIO_OSPEEDER_OSPEEDR6_1            GPIO_OSPEEDR_OSPEED6_1\r
8392 #define GPIO_OSPEEDER_OSPEEDR7              GPIO_OSPEEDR_OSPEED7\r
8393 #define GPIO_OSPEEDER_OSPEEDR7_0            GPIO_OSPEEDR_OSPEED7_0\r
8394 #define GPIO_OSPEEDER_OSPEEDR7_1            GPIO_OSPEEDR_OSPEED7_1\r
8395 #define GPIO_OSPEEDER_OSPEEDR8              GPIO_OSPEEDR_OSPEED8\r
8396 #define GPIO_OSPEEDER_OSPEEDR8_0            GPIO_OSPEEDR_OSPEED8_0\r
8397 #define GPIO_OSPEEDER_OSPEEDR8_1            GPIO_OSPEEDR_OSPEED8_1\r
8398 #define GPIO_OSPEEDER_OSPEEDR9              GPIO_OSPEEDR_OSPEED9\r
8399 #define GPIO_OSPEEDER_OSPEEDR9_0            GPIO_OSPEEDR_OSPEED9_0\r
8400 #define GPIO_OSPEEDER_OSPEEDR9_1            GPIO_OSPEEDR_OSPEED9_1\r
8401 #define GPIO_OSPEEDER_OSPEEDR10             GPIO_OSPEEDR_OSPEED10\r
8402 #define GPIO_OSPEEDER_OSPEEDR10_0           GPIO_OSPEEDR_OSPEED10_0\r
8403 #define GPIO_OSPEEDER_OSPEEDR10_1           GPIO_OSPEEDR_OSPEED10_1\r
8404 #define GPIO_OSPEEDER_OSPEEDR11             GPIO_OSPEEDR_OSPEED11\r
8405 #define GPIO_OSPEEDER_OSPEEDR11_0           GPIO_OSPEEDR_OSPEED11_0\r
8406 #define GPIO_OSPEEDER_OSPEEDR11_1           GPIO_OSPEEDR_OSPEED11_1\r
8407 #define GPIO_OSPEEDER_OSPEEDR12             GPIO_OSPEEDR_OSPEED12\r
8408 #define GPIO_OSPEEDER_OSPEEDR12_0           GPIO_OSPEEDR_OSPEED12_0\r
8409 #define GPIO_OSPEEDER_OSPEEDR12_1           GPIO_OSPEEDR_OSPEED12_1\r
8410 #define GPIO_OSPEEDER_OSPEEDR13             GPIO_OSPEEDR_OSPEED13\r
8411 #define GPIO_OSPEEDER_OSPEEDR13_0           GPIO_OSPEEDR_OSPEED13_0\r
8412 #define GPIO_OSPEEDER_OSPEEDR13_1           GPIO_OSPEEDR_OSPEED13_1\r
8413 #define GPIO_OSPEEDER_OSPEEDR14             GPIO_OSPEEDR_OSPEED14\r
8414 #define GPIO_OSPEEDER_OSPEEDR14_0           GPIO_OSPEEDR_OSPEED14_0\r
8415 #define GPIO_OSPEEDER_OSPEEDR14_1           GPIO_OSPEEDR_OSPEED14_1\r
8416 #define GPIO_OSPEEDER_OSPEEDR15             GPIO_OSPEEDR_OSPEED15\r
8417 #define GPIO_OSPEEDER_OSPEEDR15_0           GPIO_OSPEEDR_OSPEED15_0\r
8418 #define GPIO_OSPEEDER_OSPEEDR15_1           GPIO_OSPEEDR_OSPEED15_1\r
8419 \r
8420 /******************  Bits definition for GPIO_PUPDR register  *****************/\r
8421 #define GPIO_PUPDR_PUPD0_Pos           (0U)\r
8422 #define GPIO_PUPDR_PUPD0_Msk           (0x3UL << GPIO_PUPDR_PUPD0_Pos)         /*!< 0x00000003 */\r
8423 #define GPIO_PUPDR_PUPD0               GPIO_PUPDR_PUPD0_Msk\r
8424 #define GPIO_PUPDR_PUPD0_0             (0x1UL << GPIO_PUPDR_PUPD0_Pos)         /*!< 0x00000001 */\r
8425 #define GPIO_PUPDR_PUPD0_1             (0x2UL << GPIO_PUPDR_PUPD0_Pos)         /*!< 0x00000002 */\r
8426 #define GPIO_PUPDR_PUPD1_Pos           (2U)\r
8427 #define GPIO_PUPDR_PUPD1_Msk           (0x3UL << GPIO_PUPDR_PUPD1_Pos)         /*!< 0x0000000C */\r
8428 #define GPIO_PUPDR_PUPD1               GPIO_PUPDR_PUPD1_Msk\r
8429 #define GPIO_PUPDR_PUPD1_0             (0x1UL << GPIO_PUPDR_PUPD1_Pos)         /*!< 0x00000004 */\r
8430 #define GPIO_PUPDR_PUPD1_1             (0x2UL << GPIO_PUPDR_PUPD1_Pos)         /*!< 0x00000008 */\r
8431 #define GPIO_PUPDR_PUPD2_Pos           (4U)\r
8432 #define GPIO_PUPDR_PUPD2_Msk           (0x3UL << GPIO_PUPDR_PUPD2_Pos)         /*!< 0x00000030 */\r
8433 #define GPIO_PUPDR_PUPD2               GPIO_PUPDR_PUPD2_Msk\r
8434 #define GPIO_PUPDR_PUPD2_0             (0x1UL << GPIO_PUPDR_PUPD2_Pos)         /*!< 0x00000010 */\r
8435 #define GPIO_PUPDR_PUPD2_1             (0x2UL << GPIO_PUPDR_PUPD2_Pos)         /*!< 0x00000020 */\r
8436 #define GPIO_PUPDR_PUPD3_Pos           (6U)\r
8437 #define GPIO_PUPDR_PUPD3_Msk           (0x3UL << GPIO_PUPDR_PUPD3_Pos)         /*!< 0x000000C0 */\r
8438 #define GPIO_PUPDR_PUPD3               GPIO_PUPDR_PUPD3_Msk\r
8439 #define GPIO_PUPDR_PUPD3_0             (0x1UL << GPIO_PUPDR_PUPD3_Pos)         /*!< 0x00000040 */\r
8440 #define GPIO_PUPDR_PUPD3_1             (0x2UL << GPIO_PUPDR_PUPD3_Pos)         /*!< 0x00000080 */\r
8441 #define GPIO_PUPDR_PUPD4_Pos           (8U)\r
8442 #define GPIO_PUPDR_PUPD4_Msk           (0x3UL << GPIO_PUPDR_PUPD4_Pos)         /*!< 0x00000300 */\r
8443 #define GPIO_PUPDR_PUPD4               GPIO_PUPDR_PUPD4_Msk\r
8444 #define GPIO_PUPDR_PUPD4_0             (0x1UL << GPIO_PUPDR_PUPD4_Pos)         /*!< 0x00000100 */\r
8445 #define GPIO_PUPDR_PUPD4_1             (0x2UL << GPIO_PUPDR_PUPD4_Pos)         /*!< 0x00000200 */\r
8446 #define GPIO_PUPDR_PUPD5_Pos           (10U)\r
8447 #define GPIO_PUPDR_PUPD5_Msk           (0x3UL << GPIO_PUPDR_PUPD5_Pos)         /*!< 0x00000C00 */\r
8448 #define GPIO_PUPDR_PUPD5               GPIO_PUPDR_PUPD5_Msk\r
8449 #define GPIO_PUPDR_PUPD5_0             (0x1UL << GPIO_PUPDR_PUPD5_Pos)         /*!< 0x00000400 */\r
8450 #define GPIO_PUPDR_PUPD5_1             (0x2UL << GPIO_PUPDR_PUPD5_Pos)         /*!< 0x00000800 */\r
8451 #define GPIO_PUPDR_PUPD6_Pos           (12U)\r
8452 #define GPIO_PUPDR_PUPD6_Msk           (0x3UL << GPIO_PUPDR_PUPD6_Pos)         /*!< 0x00003000 */\r
8453 #define GPIO_PUPDR_PUPD6               GPIO_PUPDR_PUPD6_Msk\r
8454 #define GPIO_PUPDR_PUPD6_0             (0x1UL << GPIO_PUPDR_PUPD6_Pos)         /*!< 0x00001000 */\r
8455 #define GPIO_PUPDR_PUPD6_1             (0x2UL << GPIO_PUPDR_PUPD6_Pos)         /*!< 0x00002000 */\r
8456 #define GPIO_PUPDR_PUPD7_Pos           (14U)\r
8457 #define GPIO_PUPDR_PUPD7_Msk           (0x3UL << GPIO_PUPDR_PUPD7_Pos)         /*!< 0x0000C000 */\r
8458 #define GPIO_PUPDR_PUPD7               GPIO_PUPDR_PUPD7_Msk\r
8459 #define GPIO_PUPDR_PUPD7_0             (0x1UL << GPIO_PUPDR_PUPD7_Pos)         /*!< 0x00004000 */\r
8460 #define GPIO_PUPDR_PUPD7_1             (0x2UL << GPIO_PUPDR_PUPD7_Pos)         /*!< 0x00008000 */\r
8461 #define GPIO_PUPDR_PUPD8_Pos           (16U)\r
8462 #define GPIO_PUPDR_PUPD8_Msk           (0x3UL << GPIO_PUPDR_PUPD8_Pos)         /*!< 0x00030000 */\r
8463 #define GPIO_PUPDR_PUPD8               GPIO_PUPDR_PUPD8_Msk\r
8464 #define GPIO_PUPDR_PUPD8_0             (0x1UL << GPIO_PUPDR_PUPD8_Pos)         /*!< 0x00010000 */\r
8465 #define GPIO_PUPDR_PUPD8_1             (0x2UL << GPIO_PUPDR_PUPD8_Pos)         /*!< 0x00020000 */\r
8466 #define GPIO_PUPDR_PUPD9_Pos           (18U)\r
8467 #define GPIO_PUPDR_PUPD9_Msk           (0x3UL << GPIO_PUPDR_PUPD9_Pos)         /*!< 0x000C0000 */\r
8468 #define GPIO_PUPDR_PUPD9               GPIO_PUPDR_PUPD9_Msk\r
8469 #define GPIO_PUPDR_PUPD9_0             (0x1UL << GPIO_PUPDR_PUPD9_Pos)         /*!< 0x00040000 */\r
8470 #define GPIO_PUPDR_PUPD9_1             (0x2UL << GPIO_PUPDR_PUPD9_Pos)         /*!< 0x00080000 */\r
8471 #define GPIO_PUPDR_PUPD10_Pos          (20U)\r
8472 #define GPIO_PUPDR_PUPD10_Msk          (0x3UL << GPIO_PUPDR_PUPD10_Pos)        /*!< 0x00300000 */\r
8473 #define GPIO_PUPDR_PUPD10              GPIO_PUPDR_PUPD10_Msk\r
8474 #define GPIO_PUPDR_PUPD10_0            (0x1UL << GPIO_PUPDR_PUPD10_Pos)        /*!< 0x00100000 */\r
8475 #define GPIO_PUPDR_PUPD10_1            (0x2UL << GPIO_PUPDR_PUPD10_Pos)        /*!< 0x00200000 */\r
8476 #define GPIO_PUPDR_PUPD11_Pos          (22U)\r
8477 #define GPIO_PUPDR_PUPD11_Msk          (0x3UL << GPIO_PUPDR_PUPD11_Pos)        /*!< 0x00C00000 */\r
8478 #define GPIO_PUPDR_PUPD11              GPIO_PUPDR_PUPD11_Msk\r
8479 #define GPIO_PUPDR_PUPD11_0            (0x1UL << GPIO_PUPDR_PUPD11_Pos)        /*!< 0x00400000 */\r
8480 #define GPIO_PUPDR_PUPD11_1            (0x2UL << GPIO_PUPDR_PUPD11_Pos)        /*!< 0x00800000 */\r
8481 #define GPIO_PUPDR_PUPD12_Pos          (24U)\r
8482 #define GPIO_PUPDR_PUPD12_Msk          (0x3UL << GPIO_PUPDR_PUPD12_Pos)        /*!< 0x03000000 */\r
8483 #define GPIO_PUPDR_PUPD12              GPIO_PUPDR_PUPD12_Msk\r
8484 #define GPIO_PUPDR_PUPD12_0            (0x1UL << GPIO_PUPDR_PUPD12_Pos)        /*!< 0x01000000 */\r
8485 #define GPIO_PUPDR_PUPD12_1            (0x2UL << GPIO_PUPDR_PUPD12_Pos)        /*!< 0x02000000 */\r
8486 #define GPIO_PUPDR_PUPD13_Pos          (26U)\r
8487 #define GPIO_PUPDR_PUPD13_Msk          (0x3UL << GPIO_PUPDR_PUPD13_Pos)        /*!< 0x0C000000 */\r
8488 #define GPIO_PUPDR_PUPD13              GPIO_PUPDR_PUPD13_Msk\r
8489 #define GPIO_PUPDR_PUPD13_0            (0x1UL << GPIO_PUPDR_PUPD13_Pos)        /*!< 0x04000000 */\r
8490 #define GPIO_PUPDR_PUPD13_1            (0x2UL << GPIO_PUPDR_PUPD13_Pos)        /*!< 0x08000000 */\r
8491 #define GPIO_PUPDR_PUPD14_Pos          (28U)\r
8492 #define GPIO_PUPDR_PUPD14_Msk          (0x3UL << GPIO_PUPDR_PUPD14_Pos)        /*!< 0x30000000 */\r
8493 #define GPIO_PUPDR_PUPD14              GPIO_PUPDR_PUPD14_Msk\r
8494 #define GPIO_PUPDR_PUPD14_0            (0x1UL << GPIO_PUPDR_PUPD14_Pos)        /*!< 0x10000000 */\r
8495 #define GPIO_PUPDR_PUPD14_1            (0x2UL << GPIO_PUPDR_PUPD14_Pos)        /*!< 0x20000000 */\r
8496 #define GPIO_PUPDR_PUPD15_Pos          (30U)\r
8497 #define GPIO_PUPDR_PUPD15_Msk          (0x3UL << GPIO_PUPDR_PUPD15_Pos)        /*!< 0xC0000000 */\r
8498 #define GPIO_PUPDR_PUPD15              GPIO_PUPDR_PUPD15_Msk\r
8499 #define GPIO_PUPDR_PUPD15_0            (0x1UL << GPIO_PUPDR_PUPD15_Pos)        /*!< 0x40000000 */\r
8500 #define GPIO_PUPDR_PUPD15_1            (0x2UL << GPIO_PUPDR_PUPD15_Pos)        /*!< 0x80000000 */\r
8501 \r
8502 /* Legacy defines */\r
8503 #define GPIO_PUPDR_PUPDR0                   GPIO_PUPDR_PUPD0\r
8504 #define GPIO_PUPDR_PUPDR0_0                 GPIO_PUPDR_PUPD0_0\r
8505 #define GPIO_PUPDR_PUPDR0_1                 GPIO_PUPDR_PUPD0_1\r
8506 #define GPIO_PUPDR_PUPDR1                   GPIO_PUPDR_PUPD1\r
8507 #define GPIO_PUPDR_PUPDR1_0                 GPIO_PUPDR_PUPD1_0\r
8508 #define GPIO_PUPDR_PUPDR1_1                 GPIO_PUPDR_PUPD1_1\r
8509 #define GPIO_PUPDR_PUPDR2                   GPIO_PUPDR_PUPD2\r
8510 #define GPIO_PUPDR_PUPDR2_0                 GPIO_PUPDR_PUPD2_0\r
8511 #define GPIO_PUPDR_PUPDR2_1                 GPIO_PUPDR_PUPD2_1\r
8512 #define GPIO_PUPDR_PUPDR3                   GPIO_PUPDR_PUPD3\r
8513 #define GPIO_PUPDR_PUPDR3_0                 GPIO_PUPDR_PUPD3_0\r
8514 #define GPIO_PUPDR_PUPDR3_1                 GPIO_PUPDR_PUPD3_1\r
8515 #define GPIO_PUPDR_PUPDR4                   GPIO_PUPDR_PUPD4\r
8516 #define GPIO_PUPDR_PUPDR4_0                 GPIO_PUPDR_PUPD4_0\r
8517 #define GPIO_PUPDR_PUPDR4_1                 GPIO_PUPDR_PUPD4_1\r
8518 #define GPIO_PUPDR_PUPDR5                   GPIO_PUPDR_PUPD5\r
8519 #define GPIO_PUPDR_PUPDR5_0                 GPIO_PUPDR_PUPD5_0\r
8520 #define GPIO_PUPDR_PUPDR5_1                 GPIO_PUPDR_PUPD5_1\r
8521 #define GPIO_PUPDR_PUPDR6                   GPIO_PUPDR_PUPD6\r
8522 #define GPIO_PUPDR_PUPDR6_0                 GPIO_PUPDR_PUPD6_0\r
8523 #define GPIO_PUPDR_PUPDR6_1                 GPIO_PUPDR_PUPD6_1\r
8524 #define GPIO_PUPDR_PUPDR7                   GPIO_PUPDR_PUPD7\r
8525 #define GPIO_PUPDR_PUPDR7_0                 GPIO_PUPDR_PUPD7_0\r
8526 #define GPIO_PUPDR_PUPDR7_1                 GPIO_PUPDR_PUPD7_1\r
8527 #define GPIO_PUPDR_PUPDR8                   GPIO_PUPDR_PUPD8\r
8528 #define GPIO_PUPDR_PUPDR8_0                 GPIO_PUPDR_PUPD8_0\r
8529 #define GPIO_PUPDR_PUPDR8_1                 GPIO_PUPDR_PUPD8_1\r
8530 #define GPIO_PUPDR_PUPDR9                   GPIO_PUPDR_PUPD9\r
8531 #define GPIO_PUPDR_PUPDR9_0                 GPIO_PUPDR_PUPD9_0\r
8532 #define GPIO_PUPDR_PUPDR9_1                 GPIO_PUPDR_PUPD9_1\r
8533 #define GPIO_PUPDR_PUPDR10                  GPIO_PUPDR_PUPD10\r
8534 #define GPIO_PUPDR_PUPDR10_0                GPIO_PUPDR_PUPD10_0\r
8535 #define GPIO_PUPDR_PUPDR10_1                GPIO_PUPDR_PUPD10_1\r
8536 #define GPIO_PUPDR_PUPDR11                  GPIO_PUPDR_PUPD11\r
8537 #define GPIO_PUPDR_PUPDR11_0                GPIO_PUPDR_PUPD11_0\r
8538 #define GPIO_PUPDR_PUPDR11_1                GPIO_PUPDR_PUPD11_1\r
8539 #define GPIO_PUPDR_PUPDR12                  GPIO_PUPDR_PUPD12\r
8540 #define GPIO_PUPDR_PUPDR12_0                GPIO_PUPDR_PUPD12_0\r
8541 #define GPIO_PUPDR_PUPDR12_1                GPIO_PUPDR_PUPD12_1\r
8542 #define GPIO_PUPDR_PUPDR13                  GPIO_PUPDR_PUPD13\r
8543 #define GPIO_PUPDR_PUPDR13_0                GPIO_PUPDR_PUPD13_0\r
8544 #define GPIO_PUPDR_PUPDR13_1                GPIO_PUPDR_PUPD13_1\r
8545 #define GPIO_PUPDR_PUPDR14                  GPIO_PUPDR_PUPD14\r
8546 #define GPIO_PUPDR_PUPDR14_0                GPIO_PUPDR_PUPD14_0\r
8547 #define GPIO_PUPDR_PUPDR14_1                GPIO_PUPDR_PUPD14_1\r
8548 #define GPIO_PUPDR_PUPDR15                  GPIO_PUPDR_PUPD15\r
8549 #define GPIO_PUPDR_PUPDR15_0                GPIO_PUPDR_PUPD15_0\r
8550 #define GPIO_PUPDR_PUPDR15_1                GPIO_PUPDR_PUPD15_1\r
8551 \r
8552 /******************  Bits definition for GPIO_IDR register  *******************/\r
8553 #define GPIO_IDR_ID0_Pos               (0U)\r
8554 #define GPIO_IDR_ID0_Msk               (0x1UL << GPIO_IDR_ID0_Pos)             /*!< 0x00000001 */\r
8555 #define GPIO_IDR_ID0                   GPIO_IDR_ID0_Msk\r
8556 #define GPIO_IDR_ID1_Pos               (1U)\r
8557 #define GPIO_IDR_ID1_Msk               (0x1UL << GPIO_IDR_ID1_Pos)             /*!< 0x00000002 */\r
8558 #define GPIO_IDR_ID1                   GPIO_IDR_ID1_Msk\r
8559 #define GPIO_IDR_ID2_Pos               (2U)\r
8560 #define GPIO_IDR_ID2_Msk               (0x1UL << GPIO_IDR_ID2_Pos)             /*!< 0x00000004 */\r
8561 #define GPIO_IDR_ID2                   GPIO_IDR_ID2_Msk\r
8562 #define GPIO_IDR_ID3_Pos               (3U)\r
8563 #define GPIO_IDR_ID3_Msk               (0x1UL << GPIO_IDR_ID3_Pos)             /*!< 0x00000008 */\r
8564 #define GPIO_IDR_ID3                   GPIO_IDR_ID3_Msk\r
8565 #define GPIO_IDR_ID4_Pos               (4U)\r
8566 #define GPIO_IDR_ID4_Msk               (0x1UL << GPIO_IDR_ID4_Pos)             /*!< 0x00000010 */\r
8567 #define GPIO_IDR_ID4                   GPIO_IDR_ID4_Msk\r
8568 #define GPIO_IDR_ID5_Pos               (5U)\r
8569 #define GPIO_IDR_ID5_Msk               (0x1UL << GPIO_IDR_ID5_Pos)             /*!< 0x00000020 */\r
8570 #define GPIO_IDR_ID5                   GPIO_IDR_ID5_Msk\r
8571 #define GPIO_IDR_ID6_Pos               (6U)\r
8572 #define GPIO_IDR_ID6_Msk               (0x1UL << GPIO_IDR_ID6_Pos)             /*!< 0x00000040 */\r
8573 #define GPIO_IDR_ID6                   GPIO_IDR_ID6_Msk\r
8574 #define GPIO_IDR_ID7_Pos               (7U)\r
8575 #define GPIO_IDR_ID7_Msk               (0x1UL << GPIO_IDR_ID7_Pos)             /*!< 0x00000080 */\r
8576 #define GPIO_IDR_ID7                   GPIO_IDR_ID7_Msk\r
8577 #define GPIO_IDR_ID8_Pos               (8U)\r
8578 #define GPIO_IDR_ID8_Msk               (0x1UL << GPIO_IDR_ID8_Pos)             /*!< 0x00000100 */\r
8579 #define GPIO_IDR_ID8                   GPIO_IDR_ID8_Msk\r
8580 #define GPIO_IDR_ID9_Pos               (9U)\r
8581 #define GPIO_IDR_ID9_Msk               (0x1UL << GPIO_IDR_ID9_Pos)             /*!< 0x00000200 */\r
8582 #define GPIO_IDR_ID9                   GPIO_IDR_ID9_Msk\r
8583 #define GPIO_IDR_ID10_Pos              (10U)\r
8584 #define GPIO_IDR_ID10_Msk              (0x1UL << GPIO_IDR_ID10_Pos)            /*!< 0x00000400 */\r
8585 #define GPIO_IDR_ID10                  GPIO_IDR_ID10_Msk\r
8586 #define GPIO_IDR_ID11_Pos              (11U)\r
8587 #define GPIO_IDR_ID11_Msk              (0x1UL << GPIO_IDR_ID11_Pos)            /*!< 0x00000800 */\r
8588 #define GPIO_IDR_ID11                  GPIO_IDR_ID11_Msk\r
8589 #define GPIO_IDR_ID12_Pos              (12U)\r
8590 #define GPIO_IDR_ID12_Msk              (0x1UL << GPIO_IDR_ID12_Pos)            /*!< 0x00001000 */\r
8591 #define GPIO_IDR_ID12                  GPIO_IDR_ID12_Msk\r
8592 #define GPIO_IDR_ID13_Pos              (13U)\r
8593 #define GPIO_IDR_ID13_Msk              (0x1UL << GPIO_IDR_ID13_Pos)            /*!< 0x00002000 */\r
8594 #define GPIO_IDR_ID13                  GPIO_IDR_ID13_Msk\r
8595 #define GPIO_IDR_ID14_Pos              (14U)\r
8596 #define GPIO_IDR_ID14_Msk              (0x1UL << GPIO_IDR_ID14_Pos)            /*!< 0x00004000 */\r
8597 #define GPIO_IDR_ID14                  GPIO_IDR_ID14_Msk\r
8598 #define GPIO_IDR_ID15_Pos              (15U)\r
8599 #define GPIO_IDR_ID15_Msk              (0x1UL << GPIO_IDR_ID15_Pos)            /*!< 0x00008000 */\r
8600 #define GPIO_IDR_ID15                  GPIO_IDR_ID15_Msk\r
8601 \r
8602 /* Legacy defines */\r
8603 #define GPIO_IDR_IDR_0                      GPIO_IDR_ID0\r
8604 #define GPIO_IDR_IDR_1                      GPIO_IDR_ID1\r
8605 #define GPIO_IDR_IDR_2                      GPIO_IDR_ID2\r
8606 #define GPIO_IDR_IDR_3                      GPIO_IDR_ID3\r
8607 #define GPIO_IDR_IDR_4                      GPIO_IDR_ID4\r
8608 #define GPIO_IDR_IDR_5                      GPIO_IDR_ID5\r
8609 #define GPIO_IDR_IDR_6                      GPIO_IDR_ID6\r
8610 #define GPIO_IDR_IDR_7                      GPIO_IDR_ID7\r
8611 #define GPIO_IDR_IDR_8                      GPIO_IDR_ID8\r
8612 #define GPIO_IDR_IDR_9                      GPIO_IDR_ID9\r
8613 #define GPIO_IDR_IDR_10                     GPIO_IDR_ID10\r
8614 #define GPIO_IDR_IDR_11                     GPIO_IDR_ID11\r
8615 #define GPIO_IDR_IDR_12                     GPIO_IDR_ID12\r
8616 #define GPIO_IDR_IDR_13                     GPIO_IDR_ID13\r
8617 #define GPIO_IDR_IDR_14                     GPIO_IDR_ID14\r
8618 #define GPIO_IDR_IDR_15                     GPIO_IDR_ID15\r
8619 \r
8620 /* Old GPIO_IDR register bits definition, maintained for legacy purpose */\r
8621 #define GPIO_OTYPER_IDR_0                   GPIO_IDR_ID0\r
8622 #define GPIO_OTYPER_IDR_1                   GPIO_IDR_ID1\r
8623 #define GPIO_OTYPER_IDR_2                   GPIO_IDR_ID2\r
8624 #define GPIO_OTYPER_IDR_3                   GPIO_IDR_ID3\r
8625 #define GPIO_OTYPER_IDR_4                   GPIO_IDR_ID4\r
8626 #define GPIO_OTYPER_IDR_5                   GPIO_IDR_ID5\r
8627 #define GPIO_OTYPER_IDR_6                   GPIO_IDR_ID6\r
8628 #define GPIO_OTYPER_IDR_7                   GPIO_IDR_ID7\r
8629 #define GPIO_OTYPER_IDR_8                   GPIO_IDR_ID8\r
8630 #define GPIO_OTYPER_IDR_9                   GPIO_IDR_ID9\r
8631 #define GPIO_OTYPER_IDR_10                  GPIO_IDR_ID10\r
8632 #define GPIO_OTYPER_IDR_11                  GPIO_IDR_ID11\r
8633 #define GPIO_OTYPER_IDR_12                  GPIO_IDR_ID12\r
8634 #define GPIO_OTYPER_IDR_13                  GPIO_IDR_ID13\r
8635 #define GPIO_OTYPER_IDR_14                  GPIO_IDR_ID14\r
8636 #define GPIO_OTYPER_IDR_15                  GPIO_IDR_ID15\r
8637 \r
8638 /******************  Bits definition for GPIO_ODR register  *******************/\r
8639 #define GPIO_ODR_OD0_Pos               (0U)\r
8640 #define GPIO_ODR_OD0_Msk               (0x1UL << GPIO_ODR_OD0_Pos)             /*!< 0x00000001 */\r
8641 #define GPIO_ODR_OD0                   GPIO_ODR_OD0_Msk\r
8642 #define GPIO_ODR_OD1_Pos               (1U)\r
8643 #define GPIO_ODR_OD1_Msk               (0x1UL << GPIO_ODR_OD1_Pos)             /*!< 0x00000002 */\r
8644 #define GPIO_ODR_OD1                   GPIO_ODR_OD1_Msk\r
8645 #define GPIO_ODR_OD2_Pos               (2U)\r
8646 #define GPIO_ODR_OD2_Msk               (0x1UL << GPIO_ODR_OD2_Pos)             /*!< 0x00000004 */\r
8647 #define GPIO_ODR_OD2                   GPIO_ODR_OD2_Msk\r
8648 #define GPIO_ODR_OD3_Pos               (3U)\r
8649 #define GPIO_ODR_OD3_Msk               (0x1UL << GPIO_ODR_OD3_Pos)             /*!< 0x00000008 */\r
8650 #define GPIO_ODR_OD3                   GPIO_ODR_OD3_Msk\r
8651 #define GPIO_ODR_OD4_Pos               (4U)\r
8652 #define GPIO_ODR_OD4_Msk               (0x1UL << GPIO_ODR_OD4_Pos)             /*!< 0x00000010 */\r
8653 #define GPIO_ODR_OD4                   GPIO_ODR_OD4_Msk\r
8654 #define GPIO_ODR_OD5_Pos               (5U)\r
8655 #define GPIO_ODR_OD5_Msk               (0x1UL << GPIO_ODR_OD5_Pos)             /*!< 0x00000020 */\r
8656 #define GPIO_ODR_OD5                   GPIO_ODR_OD5_Msk\r
8657 #define GPIO_ODR_OD6_Pos               (6U)\r
8658 #define GPIO_ODR_OD6_Msk               (0x1UL << GPIO_ODR_OD6_Pos)             /*!< 0x00000040 */\r
8659 #define GPIO_ODR_OD6                   GPIO_ODR_OD6_Msk\r
8660 #define GPIO_ODR_OD7_Pos               (7U)\r
8661 #define GPIO_ODR_OD7_Msk               (0x1UL << GPIO_ODR_OD7_Pos)             /*!< 0x00000080 */\r
8662 #define GPIO_ODR_OD7                   GPIO_ODR_OD7_Msk\r
8663 #define GPIO_ODR_OD8_Pos               (8U)\r
8664 #define GPIO_ODR_OD8_Msk               (0x1UL << GPIO_ODR_OD8_Pos)             /*!< 0x00000100 */\r
8665 #define GPIO_ODR_OD8                   GPIO_ODR_OD8_Msk\r
8666 #define GPIO_ODR_OD9_Pos               (9U)\r
8667 #define GPIO_ODR_OD9_Msk               (0x1UL << GPIO_ODR_OD9_Pos)             /*!< 0x00000200 */\r
8668 #define GPIO_ODR_OD9                   GPIO_ODR_OD9_Msk\r
8669 #define GPIO_ODR_OD10_Pos              (10U)\r
8670 #define GPIO_ODR_OD10_Msk              (0x1UL << GPIO_ODR_OD10_Pos)            /*!< 0x00000400 */\r
8671 #define GPIO_ODR_OD10                  GPIO_ODR_OD10_Msk\r
8672 #define GPIO_ODR_OD11_Pos              (11U)\r
8673 #define GPIO_ODR_OD11_Msk              (0x1UL << GPIO_ODR_OD11_Pos)            /*!< 0x00000800 */\r
8674 #define GPIO_ODR_OD11                  GPIO_ODR_OD11_Msk\r
8675 #define GPIO_ODR_OD12_Pos              (12U)\r
8676 #define GPIO_ODR_OD12_Msk              (0x1UL << GPIO_ODR_OD12_Pos)            /*!< 0x00001000 */\r
8677 #define GPIO_ODR_OD12                  GPIO_ODR_OD12_Msk\r
8678 #define GPIO_ODR_OD13_Pos              (13U)\r
8679 #define GPIO_ODR_OD13_Msk              (0x1UL << GPIO_ODR_OD13_Pos)            /*!< 0x00002000 */\r
8680 #define GPIO_ODR_OD13                  GPIO_ODR_OD13_Msk\r
8681 #define GPIO_ODR_OD14_Pos              (14U)\r
8682 #define GPIO_ODR_OD14_Msk              (0x1UL << GPIO_ODR_OD14_Pos)            /*!< 0x00004000 */\r
8683 #define GPIO_ODR_OD14                  GPIO_ODR_OD14_Msk\r
8684 #define GPIO_ODR_OD15_Pos              (15U)\r
8685 #define GPIO_ODR_OD15_Msk              (0x1UL << GPIO_ODR_OD15_Pos)            /*!< 0x00008000 */\r
8686 #define GPIO_ODR_OD15                  GPIO_ODR_OD15_Msk\r
8687 \r
8688 /* Legacy defines */\r
8689 #define GPIO_ODR_ODR_0                      GPIO_ODR_OD0\r
8690 #define GPIO_ODR_ODR_1                      GPIO_ODR_OD1\r
8691 #define GPIO_ODR_ODR_2                      GPIO_ODR_OD2\r
8692 #define GPIO_ODR_ODR_3                      GPIO_ODR_OD3\r
8693 #define GPIO_ODR_ODR_4                      GPIO_ODR_OD4\r
8694 #define GPIO_ODR_ODR_5                      GPIO_ODR_OD5\r
8695 #define GPIO_ODR_ODR_6                      GPIO_ODR_OD6\r
8696 #define GPIO_ODR_ODR_7                      GPIO_ODR_OD7\r
8697 #define GPIO_ODR_ODR_8                      GPIO_ODR_OD8\r
8698 #define GPIO_ODR_ODR_9                      GPIO_ODR_OD9\r
8699 #define GPIO_ODR_ODR_10                     GPIO_ODR_OD10\r
8700 #define GPIO_ODR_ODR_11                     GPIO_ODR_OD11\r
8701 #define GPIO_ODR_ODR_12                     GPIO_ODR_OD12\r
8702 #define GPIO_ODR_ODR_13                     GPIO_ODR_OD13\r
8703 #define GPIO_ODR_ODR_14                     GPIO_ODR_OD14\r
8704 #define GPIO_ODR_ODR_15                     GPIO_ODR_OD15\r
8705 \r
8706 /* Old GPIO_ODR register bits definition, maintained for legacy purpose */\r
8707 #define GPIO_OTYPER_ODR_0                   GPIO_ODR_OD0\r
8708 #define GPIO_OTYPER_ODR_1                   GPIO_ODR_OD1\r
8709 #define GPIO_OTYPER_ODR_2                   GPIO_ODR_OD2\r
8710 #define GPIO_OTYPER_ODR_3                   GPIO_ODR_OD3\r
8711 #define GPIO_OTYPER_ODR_4                   GPIO_ODR_OD4\r
8712 #define GPIO_OTYPER_ODR_5                   GPIO_ODR_OD5\r
8713 #define GPIO_OTYPER_ODR_6                   GPIO_ODR_OD6\r
8714 #define GPIO_OTYPER_ODR_7                   GPIO_ODR_OD7\r
8715 #define GPIO_OTYPER_ODR_8                   GPIO_ODR_OD8\r
8716 #define GPIO_OTYPER_ODR_9                   GPIO_ODR_OD9\r
8717 #define GPIO_OTYPER_ODR_10                  GPIO_ODR_OD10\r
8718 #define GPIO_OTYPER_ODR_11                  GPIO_ODR_OD11\r
8719 #define GPIO_OTYPER_ODR_12                  GPIO_ODR_OD12\r
8720 #define GPIO_OTYPER_ODR_13                  GPIO_ODR_OD13\r
8721 #define GPIO_OTYPER_ODR_14                  GPIO_ODR_OD14\r
8722 #define GPIO_OTYPER_ODR_15                  GPIO_ODR_OD15\r
8723 \r
8724 /******************  Bits definition for GPIO_BSRR register  ******************/\r
8725 #define GPIO_BSRR_BS0_Pos              (0U)\r
8726 #define GPIO_BSRR_BS0_Msk              (0x1UL << GPIO_BSRR_BS0_Pos)            /*!< 0x00000001 */\r
8727 #define GPIO_BSRR_BS0                  GPIO_BSRR_BS0_Msk\r
8728 #define GPIO_BSRR_BS1_Pos              (1U)\r
8729 #define GPIO_BSRR_BS1_Msk              (0x1UL << GPIO_BSRR_BS1_Pos)            /*!< 0x00000002 */\r
8730 #define GPIO_BSRR_BS1                  GPIO_BSRR_BS1_Msk\r
8731 #define GPIO_BSRR_BS2_Pos              (2U)\r
8732 #define GPIO_BSRR_BS2_Msk              (0x1UL << GPIO_BSRR_BS2_Pos)            /*!< 0x00000004 */\r
8733 #define GPIO_BSRR_BS2                  GPIO_BSRR_BS2_Msk\r
8734 #define GPIO_BSRR_BS3_Pos              (3U)\r
8735 #define GPIO_BSRR_BS3_Msk              (0x1UL << GPIO_BSRR_BS3_Pos)            /*!< 0x00000008 */\r
8736 #define GPIO_BSRR_BS3                  GPIO_BSRR_BS3_Msk\r
8737 #define GPIO_BSRR_BS4_Pos              (4U)\r
8738 #define GPIO_BSRR_BS4_Msk              (0x1UL << GPIO_BSRR_BS4_Pos)            /*!< 0x00000010 */\r
8739 #define GPIO_BSRR_BS4                  GPIO_BSRR_BS4_Msk\r
8740 #define GPIO_BSRR_BS5_Pos              (5U)\r
8741 #define GPIO_BSRR_BS5_Msk              (0x1UL << GPIO_BSRR_BS5_Pos)            /*!< 0x00000020 */\r
8742 #define GPIO_BSRR_BS5                  GPIO_BSRR_BS5_Msk\r
8743 #define GPIO_BSRR_BS6_Pos              (6U)\r
8744 #define GPIO_BSRR_BS6_Msk              (0x1UL << GPIO_BSRR_BS6_Pos)            /*!< 0x00000040 */\r
8745 #define GPIO_BSRR_BS6                  GPIO_BSRR_BS6_Msk\r
8746 #define GPIO_BSRR_BS7_Pos              (7U)\r
8747 #define GPIO_BSRR_BS7_Msk              (0x1UL << GPIO_BSRR_BS7_Pos)            /*!< 0x00000080 */\r
8748 #define GPIO_BSRR_BS7                  GPIO_BSRR_BS7_Msk\r
8749 #define GPIO_BSRR_BS8_Pos              (8U)\r
8750 #define GPIO_BSRR_BS8_Msk              (0x1UL << GPIO_BSRR_BS8_Pos)            /*!< 0x00000100 */\r
8751 #define GPIO_BSRR_BS8                  GPIO_BSRR_BS8_Msk\r
8752 #define GPIO_BSRR_BS9_Pos              (9U)\r
8753 #define GPIO_BSRR_BS9_Msk              (0x1UL << GPIO_BSRR_BS9_Pos)            /*!< 0x00000200 */\r
8754 #define GPIO_BSRR_BS9                  GPIO_BSRR_BS9_Msk\r
8755 #define GPIO_BSRR_BS10_Pos             (10U)\r
8756 #define GPIO_BSRR_BS10_Msk             (0x1UL << GPIO_BSRR_BS10_Pos)           /*!< 0x00000400 */\r
8757 #define GPIO_BSRR_BS10                 GPIO_BSRR_BS10_Msk\r
8758 #define GPIO_BSRR_BS11_Pos             (11U)\r
8759 #define GPIO_BSRR_BS11_Msk             (0x1UL << GPIO_BSRR_BS11_Pos)           /*!< 0x00000800 */\r
8760 #define GPIO_BSRR_BS11                 GPIO_BSRR_BS11_Msk\r
8761 #define GPIO_BSRR_BS12_Pos             (12U)\r
8762 #define GPIO_BSRR_BS12_Msk             (0x1UL << GPIO_BSRR_BS12_Pos)           /*!< 0x00001000 */\r
8763 #define GPIO_BSRR_BS12                 GPIO_BSRR_BS12_Msk\r
8764 #define GPIO_BSRR_BS13_Pos             (13U)\r
8765 #define GPIO_BSRR_BS13_Msk             (0x1UL << GPIO_BSRR_BS13_Pos)           /*!< 0x00002000 */\r
8766 #define GPIO_BSRR_BS13                 GPIO_BSRR_BS13_Msk\r
8767 #define GPIO_BSRR_BS14_Pos             (14U)\r
8768 #define GPIO_BSRR_BS14_Msk             (0x1UL << GPIO_BSRR_BS14_Pos)           /*!< 0x00004000 */\r
8769 #define GPIO_BSRR_BS14                 GPIO_BSRR_BS14_Msk\r
8770 #define GPIO_BSRR_BS15_Pos             (15U)\r
8771 #define GPIO_BSRR_BS15_Msk             (0x1UL << GPIO_BSRR_BS15_Pos)           /*!< 0x00008000 */\r
8772 #define GPIO_BSRR_BS15                 GPIO_BSRR_BS15_Msk\r
8773 #define GPIO_BSRR_BR0_Pos              (16U)\r
8774 #define GPIO_BSRR_BR0_Msk              (0x1UL << GPIO_BSRR_BR0_Pos)            /*!< 0x00010000 */\r
8775 #define GPIO_BSRR_BR0                  GPIO_BSRR_BR0_Msk\r
8776 #define GPIO_BSRR_BR1_Pos              (17U)\r
8777 #define GPIO_BSRR_BR1_Msk              (0x1UL << GPIO_BSRR_BR1_Pos)            /*!< 0x00020000 */\r
8778 #define GPIO_BSRR_BR1                  GPIO_BSRR_BR1_Msk\r
8779 #define GPIO_BSRR_BR2_Pos              (18U)\r
8780 #define GPIO_BSRR_BR2_Msk              (0x1UL << GPIO_BSRR_BR2_Pos)            /*!< 0x00040000 */\r
8781 #define GPIO_BSRR_BR2                  GPIO_BSRR_BR2_Msk\r
8782 #define GPIO_BSRR_BR3_Pos              (19U)\r
8783 #define GPIO_BSRR_BR3_Msk              (0x1UL << GPIO_BSRR_BR3_Pos)            /*!< 0x00080000 */\r
8784 #define GPIO_BSRR_BR3                  GPIO_BSRR_BR3_Msk\r
8785 #define GPIO_BSRR_BR4_Pos              (20U)\r
8786 #define GPIO_BSRR_BR4_Msk              (0x1UL << GPIO_BSRR_BR4_Pos)            /*!< 0x00100000 */\r
8787 #define GPIO_BSRR_BR4                  GPIO_BSRR_BR4_Msk\r
8788 #define GPIO_BSRR_BR5_Pos              (21U)\r
8789 #define GPIO_BSRR_BR5_Msk              (0x1UL << GPIO_BSRR_BR5_Pos)            /*!< 0x00200000 */\r
8790 #define GPIO_BSRR_BR5                  GPIO_BSRR_BR5_Msk\r
8791 #define GPIO_BSRR_BR6_Pos              (22U)\r
8792 #define GPIO_BSRR_BR6_Msk              (0x1UL << GPIO_BSRR_BR6_Pos)            /*!< 0x00400000 */\r
8793 #define GPIO_BSRR_BR6                  GPIO_BSRR_BR6_Msk\r
8794 #define GPIO_BSRR_BR7_Pos              (23U)\r
8795 #define GPIO_BSRR_BR7_Msk              (0x1UL << GPIO_BSRR_BR7_Pos)            /*!< 0x00800000 */\r
8796 #define GPIO_BSRR_BR7                  GPIO_BSRR_BR7_Msk\r
8797 #define GPIO_BSRR_BR8_Pos              (24U)\r
8798 #define GPIO_BSRR_BR8_Msk              (0x1UL << GPIO_BSRR_BR8_Pos)            /*!< 0x01000000 */\r
8799 #define GPIO_BSRR_BR8                  GPIO_BSRR_BR8_Msk\r
8800 #define GPIO_BSRR_BR9_Pos              (25U)\r
8801 #define GPIO_BSRR_BR9_Msk              (0x1UL << GPIO_BSRR_BR9_Pos)            /*!< 0x02000000 */\r
8802 #define GPIO_BSRR_BR9                  GPIO_BSRR_BR9_Msk\r
8803 #define GPIO_BSRR_BR10_Pos             (26U)\r
8804 #define GPIO_BSRR_BR10_Msk             (0x1UL << GPIO_BSRR_BR10_Pos)           /*!< 0x04000000 */\r
8805 #define GPIO_BSRR_BR10                 GPIO_BSRR_BR10_Msk\r
8806 #define GPIO_BSRR_BR11_Pos             (27U)\r
8807 #define GPIO_BSRR_BR11_Msk             (0x1UL << GPIO_BSRR_BR11_Pos)           /*!< 0x08000000 */\r
8808 #define GPIO_BSRR_BR11                 GPIO_BSRR_BR11_Msk\r
8809 #define GPIO_BSRR_BR12_Pos             (28U)\r
8810 #define GPIO_BSRR_BR12_Msk             (0x1UL << GPIO_BSRR_BR12_Pos)           /*!< 0x10000000 */\r
8811 #define GPIO_BSRR_BR12                 GPIO_BSRR_BR12_Msk\r
8812 #define GPIO_BSRR_BR13_Pos             (29U)\r
8813 #define GPIO_BSRR_BR13_Msk             (0x1UL << GPIO_BSRR_BR13_Pos)           /*!< 0x20000000 */\r
8814 #define GPIO_BSRR_BR13                 GPIO_BSRR_BR13_Msk\r
8815 #define GPIO_BSRR_BR14_Pos             (30U)\r
8816 #define GPIO_BSRR_BR14_Msk             (0x1UL << GPIO_BSRR_BR14_Pos)           /*!< 0x40000000 */\r
8817 #define GPIO_BSRR_BR14                 GPIO_BSRR_BR14_Msk\r
8818 #define GPIO_BSRR_BR15_Pos             (31U)\r
8819 #define GPIO_BSRR_BR15_Msk             (0x1UL << GPIO_BSRR_BR15_Pos)           /*!< 0x80000000 */\r
8820 #define GPIO_BSRR_BR15                 GPIO_BSRR_BR15_Msk\r
8821 \r
8822 /* Legacy defines */\r
8823 #define GPIO_BSRR_BS_0                      GPIO_BSRR_BS0\r
8824 #define GPIO_BSRR_BS_1                      GPIO_BSRR_BS1\r
8825 #define GPIO_BSRR_BS_2                      GPIO_BSRR_BS2\r
8826 #define GPIO_BSRR_BS_3                      GPIO_BSRR_BS3\r
8827 #define GPIO_BSRR_BS_4                      GPIO_BSRR_BS4\r
8828 #define GPIO_BSRR_BS_5                      GPIO_BSRR_BS5\r
8829 #define GPIO_BSRR_BS_6                      GPIO_BSRR_BS6\r
8830 #define GPIO_BSRR_BS_7                      GPIO_BSRR_BS7\r
8831 #define GPIO_BSRR_BS_8                      GPIO_BSRR_BS8\r
8832 #define GPIO_BSRR_BS_9                      GPIO_BSRR_BS9\r
8833 #define GPIO_BSRR_BS_10                     GPIO_BSRR_BS10\r
8834 #define GPIO_BSRR_BS_11                     GPIO_BSRR_BS11\r
8835 #define GPIO_BSRR_BS_12                     GPIO_BSRR_BS12\r
8836 #define GPIO_BSRR_BS_13                     GPIO_BSRR_BS13\r
8837 #define GPIO_BSRR_BS_14                     GPIO_BSRR_BS14\r
8838 #define GPIO_BSRR_BS_15                     GPIO_BSRR_BS15\r
8839 #define GPIO_BSRR_BR_0                      GPIO_BSRR_BR0\r
8840 #define GPIO_BSRR_BR_1                      GPIO_BSRR_BR1\r
8841 #define GPIO_BSRR_BR_2                      GPIO_BSRR_BR2\r
8842 #define GPIO_BSRR_BR_3                      GPIO_BSRR_BR3\r
8843 #define GPIO_BSRR_BR_4                      GPIO_BSRR_BR4\r
8844 #define GPIO_BSRR_BR_5                      GPIO_BSRR_BR5\r
8845 #define GPIO_BSRR_BR_6                      GPIO_BSRR_BR6\r
8846 #define GPIO_BSRR_BR_7                      GPIO_BSRR_BR7\r
8847 #define GPIO_BSRR_BR_8                      GPIO_BSRR_BR8\r
8848 #define GPIO_BSRR_BR_9                      GPIO_BSRR_BR9\r
8849 #define GPIO_BSRR_BR_10                     GPIO_BSRR_BR10\r
8850 #define GPIO_BSRR_BR_11                     GPIO_BSRR_BR11\r
8851 #define GPIO_BSRR_BR_12                     GPIO_BSRR_BR12\r
8852 #define GPIO_BSRR_BR_13                     GPIO_BSRR_BR13\r
8853 #define GPIO_BSRR_BR_14                     GPIO_BSRR_BR14\r
8854 #define GPIO_BSRR_BR_15                     GPIO_BSRR_BR15\r
8855 \r
8856 /****************** Bit definition for GPIO_LCKR register *********************/\r
8857 #define GPIO_LCKR_LCK0_Pos             (0U)\r
8858 #define GPIO_LCKR_LCK0_Msk             (0x1UL << GPIO_LCKR_LCK0_Pos)           /*!< 0x00000001 */\r
8859 #define GPIO_LCKR_LCK0                 GPIO_LCKR_LCK0_Msk\r
8860 #define GPIO_LCKR_LCK1_Pos             (1U)\r
8861 #define GPIO_LCKR_LCK1_Msk             (0x1UL << GPIO_LCKR_LCK1_Pos)           /*!< 0x00000002 */\r
8862 #define GPIO_LCKR_LCK1                 GPIO_LCKR_LCK1_Msk\r
8863 #define GPIO_LCKR_LCK2_Pos             (2U)\r
8864 #define GPIO_LCKR_LCK2_Msk             (0x1UL << GPIO_LCKR_LCK2_Pos)           /*!< 0x00000004 */\r
8865 #define GPIO_LCKR_LCK2                 GPIO_LCKR_LCK2_Msk\r
8866 #define GPIO_LCKR_LCK3_Pos             (3U)\r
8867 #define GPIO_LCKR_LCK3_Msk             (0x1UL << GPIO_LCKR_LCK3_Pos)           /*!< 0x00000008 */\r
8868 #define GPIO_LCKR_LCK3                 GPIO_LCKR_LCK3_Msk\r
8869 #define GPIO_LCKR_LCK4_Pos             (4U)\r
8870 #define GPIO_LCKR_LCK4_Msk             (0x1UL << GPIO_LCKR_LCK4_Pos)           /*!< 0x00000010 */\r
8871 #define GPIO_LCKR_LCK4                 GPIO_LCKR_LCK4_Msk\r
8872 #define GPIO_LCKR_LCK5_Pos             (5U)\r
8873 #define GPIO_LCKR_LCK5_Msk             (0x1UL << GPIO_LCKR_LCK5_Pos)           /*!< 0x00000020 */\r
8874 #define GPIO_LCKR_LCK5                 GPIO_LCKR_LCK5_Msk\r
8875 #define GPIO_LCKR_LCK6_Pos             (6U)\r
8876 #define GPIO_LCKR_LCK6_Msk             (0x1UL << GPIO_LCKR_LCK6_Pos)           /*!< 0x00000040 */\r
8877 #define GPIO_LCKR_LCK6                 GPIO_LCKR_LCK6_Msk\r
8878 #define GPIO_LCKR_LCK7_Pos             (7U)\r
8879 #define GPIO_LCKR_LCK7_Msk             (0x1UL << GPIO_LCKR_LCK7_Pos)           /*!< 0x00000080 */\r
8880 #define GPIO_LCKR_LCK7                 GPIO_LCKR_LCK7_Msk\r
8881 #define GPIO_LCKR_LCK8_Pos             (8U)\r
8882 #define GPIO_LCKR_LCK8_Msk             (0x1UL << GPIO_LCKR_LCK8_Pos)           /*!< 0x00000100 */\r
8883 #define GPIO_LCKR_LCK8                 GPIO_LCKR_LCK8_Msk\r
8884 #define GPIO_LCKR_LCK9_Pos             (9U)\r
8885 #define GPIO_LCKR_LCK9_Msk             (0x1UL << GPIO_LCKR_LCK9_Pos)           /*!< 0x00000200 */\r
8886 #define GPIO_LCKR_LCK9                 GPIO_LCKR_LCK9_Msk\r
8887 #define GPIO_LCKR_LCK10_Pos            (10U)\r
8888 #define GPIO_LCKR_LCK10_Msk            (0x1UL << GPIO_LCKR_LCK10_Pos)          /*!< 0x00000400 */\r
8889 #define GPIO_LCKR_LCK10                GPIO_LCKR_LCK10_Msk\r
8890 #define GPIO_LCKR_LCK11_Pos            (11U)\r
8891 #define GPIO_LCKR_LCK11_Msk            (0x1UL << GPIO_LCKR_LCK11_Pos)          /*!< 0x00000800 */\r
8892 #define GPIO_LCKR_LCK11                GPIO_LCKR_LCK11_Msk\r
8893 #define GPIO_LCKR_LCK12_Pos            (12U)\r
8894 #define GPIO_LCKR_LCK12_Msk            (0x1UL << GPIO_LCKR_LCK12_Pos)          /*!< 0x00001000 */\r
8895 #define GPIO_LCKR_LCK12                GPIO_LCKR_LCK12_Msk\r
8896 #define GPIO_LCKR_LCK13_Pos            (13U)\r
8897 #define GPIO_LCKR_LCK13_Msk            (0x1UL << GPIO_LCKR_LCK13_Pos)          /*!< 0x00002000 */\r
8898 #define GPIO_LCKR_LCK13                GPIO_LCKR_LCK13_Msk\r
8899 #define GPIO_LCKR_LCK14_Pos            (14U)\r
8900 #define GPIO_LCKR_LCK14_Msk            (0x1UL << GPIO_LCKR_LCK14_Pos)          /*!< 0x00004000 */\r
8901 #define GPIO_LCKR_LCK14                GPIO_LCKR_LCK14_Msk\r
8902 #define GPIO_LCKR_LCK15_Pos            (15U)\r
8903 #define GPIO_LCKR_LCK15_Msk            (0x1UL << GPIO_LCKR_LCK15_Pos)          /*!< 0x00008000 */\r
8904 #define GPIO_LCKR_LCK15                GPIO_LCKR_LCK15_Msk\r
8905 #define GPIO_LCKR_LCKK_Pos             (16U)\r
8906 #define GPIO_LCKR_LCKK_Msk             (0x1UL << GPIO_LCKR_LCKK_Pos)           /*!< 0x00010000 */\r
8907 #define GPIO_LCKR_LCKK                 GPIO_LCKR_LCKK_Msk\r
8908 \r
8909 /****************** Bit definition for GPIO_AFRL register *********************/\r
8910 #define GPIO_AFRL_AFSEL0_Pos           (0U)\r
8911 #define GPIO_AFRL_AFSEL0_Msk           (0xFUL << GPIO_AFRL_AFSEL0_Pos)         /*!< 0x0000000F */\r
8912 #define GPIO_AFRL_AFSEL0               GPIO_AFRL_AFSEL0_Msk\r
8913 #define GPIO_AFRL_AFSEL0_0             (0x1UL << GPIO_AFRL_AFSEL0_Pos)         /*!< 0x00000001 */\r
8914 #define GPIO_AFRL_AFSEL0_1             (0x2UL << GPIO_AFRL_AFSEL0_Pos)         /*!< 0x00000002 */\r
8915 #define GPIO_AFRL_AFSEL0_2             (0x4UL << GPIO_AFRL_AFSEL0_Pos)         /*!< 0x00000004 */\r
8916 #define GPIO_AFRL_AFSEL0_3             (0x8UL << GPIO_AFRL_AFSEL0_Pos)         /*!< 0x00000008 */\r
8917 #define GPIO_AFRL_AFSEL1_Pos           (4U)\r
8918 #define GPIO_AFRL_AFSEL1_Msk           (0xFUL << GPIO_AFRL_AFSEL1_Pos)         /*!< 0x000000F0 */\r
8919 #define GPIO_AFRL_AFSEL1               GPIO_AFRL_AFSEL1_Msk\r
8920 #define GPIO_AFRL_AFSEL1_0             (0x1UL << GPIO_AFRL_AFSEL1_Pos)         /*!< 0x00000010 */\r
8921 #define GPIO_AFRL_AFSEL1_1             (0x2UL << GPIO_AFRL_AFSEL1_Pos)         /*!< 0x00000020 */\r
8922 #define GPIO_AFRL_AFSEL1_2             (0x4UL << GPIO_AFRL_AFSEL1_Pos)         /*!< 0x00000040 */\r
8923 #define GPIO_AFRL_AFSEL1_3             (0x8UL << GPIO_AFRL_AFSEL1_Pos)         /*!< 0x00000080 */\r
8924 #define GPIO_AFRL_AFSEL2_Pos           (8U)\r
8925 #define GPIO_AFRL_AFSEL2_Msk           (0xFUL << GPIO_AFRL_AFSEL2_Pos)         /*!< 0x00000F00 */\r
8926 #define GPIO_AFRL_AFSEL2               GPIO_AFRL_AFSEL2_Msk\r
8927 #define GPIO_AFRL_AFSEL2_0             (0x1UL << GPIO_AFRL_AFSEL2_Pos)         /*!< 0x00000100 */\r
8928 #define GPIO_AFRL_AFSEL2_1             (0x2UL << GPIO_AFRL_AFSEL2_Pos)         /*!< 0x00000200 */\r
8929 #define GPIO_AFRL_AFSEL2_2             (0x4UL << GPIO_AFRL_AFSEL2_Pos)         /*!< 0x00000400 */\r
8930 #define GPIO_AFRL_AFSEL2_3             (0x8UL << GPIO_AFRL_AFSEL2_Pos)         /*!< 0x00000800 */\r
8931 #define GPIO_AFRL_AFSEL3_Pos           (12U)\r
8932 #define GPIO_AFRL_AFSEL3_Msk           (0xFUL << GPIO_AFRL_AFSEL3_Pos)         /*!< 0x0000F000 */\r
8933 #define GPIO_AFRL_AFSEL3               GPIO_AFRL_AFSEL3_Msk\r
8934 #define GPIO_AFRL_AFSEL3_0             (0x1UL << GPIO_AFRL_AFSEL3_Pos)         /*!< 0x00001000 */\r
8935 #define GPIO_AFRL_AFSEL3_1             (0x2UL << GPIO_AFRL_AFSEL3_Pos)         /*!< 0x00002000 */\r
8936 #define GPIO_AFRL_AFSEL3_2             (0x4UL << GPIO_AFRL_AFSEL3_Pos)         /*!< 0x00004000 */\r
8937 #define GPIO_AFRL_AFSEL3_3             (0x8UL << GPIO_AFRL_AFSEL3_Pos)         /*!< 0x00008000 */\r
8938 #define GPIO_AFRL_AFSEL4_Pos           (16U)\r
8939 #define GPIO_AFRL_AFSEL4_Msk           (0xFUL << GPIO_AFRL_AFSEL4_Pos)         /*!< 0x000F0000 */\r
8940 #define GPIO_AFRL_AFSEL4               GPIO_AFRL_AFSEL4_Msk\r
8941 #define GPIO_AFRL_AFSEL4_0             (0x1UL << GPIO_AFRL_AFSEL4_Pos)         /*!< 0x00010000 */\r
8942 #define GPIO_AFRL_AFSEL4_1             (0x2UL << GPIO_AFRL_AFSEL4_Pos)         /*!< 0x00020000 */\r
8943 #define GPIO_AFRL_AFSEL4_2             (0x4UL << GPIO_AFRL_AFSEL4_Pos)         /*!< 0x00040000 */\r
8944 #define GPIO_AFRL_AFSEL4_3             (0x8UL << GPIO_AFRL_AFSEL4_Pos)         /*!< 0x00080000 */\r
8945 #define GPIO_AFRL_AFSEL5_Pos           (20U)\r
8946 #define GPIO_AFRL_AFSEL5_Msk           (0xFUL << GPIO_AFRL_AFSEL5_Pos)         /*!< 0x00F00000 */\r
8947 #define GPIO_AFRL_AFSEL5               GPIO_AFRL_AFSEL5_Msk\r
8948 #define GPIO_AFRL_AFSEL5_0             (0x1UL << GPIO_AFRL_AFSEL5_Pos)         /*!< 0x00100000 */\r
8949 #define GPIO_AFRL_AFSEL5_1             (0x2UL << GPIO_AFRL_AFSEL5_Pos)         /*!< 0x00200000 */\r
8950 #define GPIO_AFRL_AFSEL5_2             (0x4UL << GPIO_AFRL_AFSEL5_Pos)         /*!< 0x00400000 */\r
8951 #define GPIO_AFRL_AFSEL5_3             (0x8UL << GPIO_AFRL_AFSEL5_Pos)         /*!< 0x00800000 */\r
8952 #define GPIO_AFRL_AFSEL6_Pos           (24U)\r
8953 #define GPIO_AFRL_AFSEL6_Msk           (0xFUL << GPIO_AFRL_AFSEL6_Pos)         /*!< 0x0F000000 */\r
8954 #define GPIO_AFRL_AFSEL6               GPIO_AFRL_AFSEL6_Msk\r
8955 #define GPIO_AFRL_AFSEL6_0             (0x1UL << GPIO_AFRL_AFSEL6_Pos)         /*!< 0x01000000 */\r
8956 #define GPIO_AFRL_AFSEL6_1             (0x2UL << GPIO_AFRL_AFSEL6_Pos)         /*!< 0x02000000 */\r
8957 #define GPIO_AFRL_AFSEL6_2             (0x4UL << GPIO_AFRL_AFSEL6_Pos)         /*!< 0x04000000 */\r
8958 #define GPIO_AFRL_AFSEL6_3             (0x8UL << GPIO_AFRL_AFSEL6_Pos)         /*!< 0x08000000 */\r
8959 #define GPIO_AFRL_AFSEL7_Pos           (28U)\r
8960 #define GPIO_AFRL_AFSEL7_Msk           (0xFUL << GPIO_AFRL_AFSEL7_Pos)         /*!< 0xF0000000 */\r
8961 #define GPIO_AFRL_AFSEL7               GPIO_AFRL_AFSEL7_Msk\r
8962 #define GPIO_AFRL_AFSEL7_0             (0x1UL << GPIO_AFRL_AFSEL7_Pos)         /*!< 0x10000000 */\r
8963 #define GPIO_AFRL_AFSEL7_1             (0x2UL << GPIO_AFRL_AFSEL7_Pos)         /*!< 0x20000000 */\r
8964 #define GPIO_AFRL_AFSEL7_2             (0x4UL << GPIO_AFRL_AFSEL7_Pos)         /*!< 0x40000000 */\r
8965 #define GPIO_AFRL_AFSEL7_3             (0x8UL << GPIO_AFRL_AFSEL7_Pos)         /*!< 0x80000000 */\r
8966 \r
8967 /* Legacy defines */\r
8968 #define GPIO_AFRL_AFRL0                      GPIO_AFRL_AFSEL0\r
8969 #define GPIO_AFRL_AFRL1                      GPIO_AFRL_AFSEL1\r
8970 #define GPIO_AFRL_AFRL2                      GPIO_AFRL_AFSEL2\r
8971 #define GPIO_AFRL_AFRL3                      GPIO_AFRL_AFSEL3\r
8972 #define GPIO_AFRL_AFRL4                      GPIO_AFRL_AFSEL4\r
8973 #define GPIO_AFRL_AFRL5                      GPIO_AFRL_AFSEL5\r
8974 #define GPIO_AFRL_AFRL6                      GPIO_AFRL_AFSEL6\r
8975 #define GPIO_AFRL_AFRL7                      GPIO_AFRL_AFSEL7\r
8976 \r
8977 /****************** Bit definition for GPIO_AFRH register *********************/\r
8978 #define GPIO_AFRH_AFSEL8_Pos           (0U)\r
8979 #define GPIO_AFRH_AFSEL8_Msk           (0xFUL << GPIO_AFRH_AFSEL8_Pos)         /*!< 0x0000000F */\r
8980 #define GPIO_AFRH_AFSEL8               GPIO_AFRH_AFSEL8_Msk\r
8981 #define GPIO_AFRH_AFSEL8_0             (0x1UL << GPIO_AFRH_AFSEL8_Pos)         /*!< 0x00000001 */\r
8982 #define GPIO_AFRH_AFSEL8_1             (0x2UL << GPIO_AFRH_AFSEL8_Pos)         /*!< 0x00000002 */\r
8983 #define GPIO_AFRH_AFSEL8_2             (0x4UL << GPIO_AFRH_AFSEL8_Pos)         /*!< 0x00000004 */\r
8984 #define GPIO_AFRH_AFSEL8_3             (0x8UL << GPIO_AFRH_AFSEL8_Pos)         /*!< 0x00000008 */\r
8985 #define GPIO_AFRH_AFSEL9_Pos           (4U)\r
8986 #define GPIO_AFRH_AFSEL9_Msk           (0xFUL << GPIO_AFRH_AFSEL9_Pos)         /*!< 0x000000F0 */\r
8987 #define GPIO_AFRH_AFSEL9               GPIO_AFRH_AFSEL9_Msk\r
8988 #define GPIO_AFRH_AFSEL9_0             (0x1UL << GPIO_AFRH_AFSEL9_Pos)         /*!< 0x00000010 */\r
8989 #define GPIO_AFRH_AFSEL9_1             (0x2UL << GPIO_AFRH_AFSEL9_Pos)         /*!< 0x00000020 */\r
8990 #define GPIO_AFRH_AFSEL9_2             (0x4UL << GPIO_AFRH_AFSEL9_Pos)         /*!< 0x00000040 */\r
8991 #define GPIO_AFRH_AFSEL9_3             (0x8UL << GPIO_AFRH_AFSEL9_Pos)         /*!< 0x00000080 */\r
8992 #define GPIO_AFRH_AFSEL10_Pos          (8U)\r
8993 #define GPIO_AFRH_AFSEL10_Msk          (0xFUL << GPIO_AFRH_AFSEL10_Pos)        /*!< 0x00000F00 */\r
8994 #define GPIO_AFRH_AFSEL10              GPIO_AFRH_AFSEL10_Msk\r
8995 #define GPIO_AFRH_AFSEL10_0            (0x1UL << GPIO_AFRH_AFSEL10_Pos)        /*!< 0x00000100 */\r
8996 #define GPIO_AFRH_AFSEL10_1            (0x2UL << GPIO_AFRH_AFSEL10_Pos)        /*!< 0x00000200 */\r
8997 #define GPIO_AFRH_AFSEL10_2            (0x4UL << GPIO_AFRH_AFSEL10_Pos)        /*!< 0x00000400 */\r
8998 #define GPIO_AFRH_AFSEL10_3            (0x8UL << GPIO_AFRH_AFSEL10_Pos)        /*!< 0x00000800 */\r
8999 #define GPIO_AFRH_AFSEL11_Pos          (12U)\r
9000 #define GPIO_AFRH_AFSEL11_Msk          (0xFUL << GPIO_AFRH_AFSEL11_Pos)        /*!< 0x0000F000 */\r
9001 #define GPIO_AFRH_AFSEL11              GPIO_AFRH_AFSEL11_Msk\r
9002 #define GPIO_AFRH_AFSEL11_0            (0x1UL << GPIO_AFRH_AFSEL11_Pos)        /*!< 0x00001000 */\r
9003 #define GPIO_AFRH_AFSEL11_1            (0x2UL << GPIO_AFRH_AFSEL11_Pos)        /*!< 0x00002000 */\r
9004 #define GPIO_AFRH_AFSEL11_2            (0x4UL << GPIO_AFRH_AFSEL11_Pos)        /*!< 0x00004000 */\r
9005 #define GPIO_AFRH_AFSEL11_3            (0x8UL << GPIO_AFRH_AFSEL11_Pos)        /*!< 0x00008000 */\r
9006 #define GPIO_AFRH_AFSEL12_Pos          (16U)\r
9007 #define GPIO_AFRH_AFSEL12_Msk          (0xFUL << GPIO_AFRH_AFSEL12_Pos)        /*!< 0x000F0000 */\r
9008 #define GPIO_AFRH_AFSEL12              GPIO_AFRH_AFSEL12_Msk\r
9009 #define GPIO_AFRH_AFSEL12_0            (0x1UL << GPIO_AFRH_AFSEL12_Pos)        /*!< 0x00010000 */\r
9010 #define GPIO_AFRH_AFSEL12_1            (0x2UL << GPIO_AFRH_AFSEL12_Pos)        /*!< 0x00020000 */\r
9011 #define GPIO_AFRH_AFSEL12_2            (0x4UL << GPIO_AFRH_AFSEL12_Pos)        /*!< 0x00040000 */\r
9012 #define GPIO_AFRH_AFSEL12_3            (0x8UL << GPIO_AFRH_AFSEL12_Pos)        /*!< 0x00080000 */\r
9013 #define GPIO_AFRH_AFSEL13_Pos          (20U)\r
9014 #define GPIO_AFRH_AFSEL13_Msk          (0xFUL << GPIO_AFRH_AFSEL13_Pos)        /*!< 0x00F00000 */\r
9015 #define GPIO_AFRH_AFSEL13              GPIO_AFRH_AFSEL13_Msk\r
9016 #define GPIO_AFRH_AFSEL13_0            (0x1UL << GPIO_AFRH_AFSEL13_Pos)        /*!< 0x00100000 */\r
9017 #define GPIO_AFRH_AFSEL13_1            (0x2UL << GPIO_AFRH_AFSEL13_Pos)        /*!< 0x00200000 */\r
9018 #define GPIO_AFRH_AFSEL13_2            (0x4UL << GPIO_AFRH_AFSEL13_Pos)        /*!< 0x00400000 */\r
9019 #define GPIO_AFRH_AFSEL13_3            (0x8UL << GPIO_AFRH_AFSEL13_Pos)        /*!< 0x00800000 */\r
9020 #define GPIO_AFRH_AFSEL14_Pos          (24U)\r
9021 #define GPIO_AFRH_AFSEL14_Msk          (0xFUL << GPIO_AFRH_AFSEL14_Pos)        /*!< 0x0F000000 */\r
9022 #define GPIO_AFRH_AFSEL14              GPIO_AFRH_AFSEL14_Msk\r
9023 #define GPIO_AFRH_AFSEL14_0            (0x1UL << GPIO_AFRH_AFSEL14_Pos)        /*!< 0x01000000 */\r
9024 #define GPIO_AFRH_AFSEL14_1            (0x2UL << GPIO_AFRH_AFSEL14_Pos)        /*!< 0x02000000 */\r
9025 #define GPIO_AFRH_AFSEL14_2            (0x4UL << GPIO_AFRH_AFSEL14_Pos)        /*!< 0x04000000 */\r
9026 #define GPIO_AFRH_AFSEL14_3            (0x8UL << GPIO_AFRH_AFSEL14_Pos)        /*!< 0x08000000 */\r
9027 #define GPIO_AFRH_AFSEL15_Pos          (28U)\r
9028 #define GPIO_AFRH_AFSEL15_Msk          (0xFUL << GPIO_AFRH_AFSEL15_Pos)        /*!< 0xF0000000 */\r
9029 #define GPIO_AFRH_AFSEL15              GPIO_AFRH_AFSEL15_Msk\r
9030 #define GPIO_AFRH_AFSEL15_0            (0x1UL << GPIO_AFRH_AFSEL15_Pos)        /*!< 0x10000000 */\r
9031 #define GPIO_AFRH_AFSEL15_1            (0x2UL << GPIO_AFRH_AFSEL15_Pos)        /*!< 0x20000000 */\r
9032 #define GPIO_AFRH_AFSEL15_2            (0x4UL << GPIO_AFRH_AFSEL15_Pos)        /*!< 0x40000000 */\r
9033 #define GPIO_AFRH_AFSEL15_3            (0x8UL << GPIO_AFRH_AFSEL15_Pos)        /*!< 0x80000000 */\r
9034 \r
9035 /* Legacy defines */\r
9036 #define GPIO_AFRH_AFRH0                      GPIO_AFRH_AFSEL8\r
9037 #define GPIO_AFRH_AFRH1                      GPIO_AFRH_AFSEL9\r
9038 #define GPIO_AFRH_AFRH2                      GPIO_AFRH_AFSEL10\r
9039 #define GPIO_AFRH_AFRH3                      GPIO_AFRH_AFSEL11\r
9040 #define GPIO_AFRH_AFRH4                      GPIO_AFRH_AFSEL12\r
9041 #define GPIO_AFRH_AFRH5                      GPIO_AFRH_AFSEL13\r
9042 #define GPIO_AFRH_AFRH6                      GPIO_AFRH_AFSEL14\r
9043 #define GPIO_AFRH_AFRH7                      GPIO_AFRH_AFSEL15\r
9044 \r
9045 /******************  Bits definition for GPIO_BRR register  ******************/\r
9046 #define GPIO_BRR_BR0_Pos               (0U)\r
9047 #define GPIO_BRR_BR0_Msk               (0x1UL << GPIO_BRR_BR0_Pos)             /*!< 0x00000001 */\r
9048 #define GPIO_BRR_BR0                   GPIO_BRR_BR0_Msk\r
9049 #define GPIO_BRR_BR1_Pos               (1U)\r
9050 #define GPIO_BRR_BR1_Msk               (0x1UL << GPIO_BRR_BR1_Pos)             /*!< 0x00000002 */\r
9051 #define GPIO_BRR_BR1                   GPIO_BRR_BR1_Msk\r
9052 #define GPIO_BRR_BR2_Pos               (2U)\r
9053 #define GPIO_BRR_BR2_Msk               (0x1UL << GPIO_BRR_BR2_Pos)             /*!< 0x00000004 */\r
9054 #define GPIO_BRR_BR2                   GPIO_BRR_BR2_Msk\r
9055 #define GPIO_BRR_BR3_Pos               (3U)\r
9056 #define GPIO_BRR_BR3_Msk               (0x1UL << GPIO_BRR_BR3_Pos)             /*!< 0x00000008 */\r
9057 #define GPIO_BRR_BR3                   GPIO_BRR_BR3_Msk\r
9058 #define GPIO_BRR_BR4_Pos               (4U)\r
9059 #define GPIO_BRR_BR4_Msk               (0x1UL << GPIO_BRR_BR4_Pos)             /*!< 0x00000010 */\r
9060 #define GPIO_BRR_BR4                   GPIO_BRR_BR4_Msk\r
9061 #define GPIO_BRR_BR5_Pos               (5U)\r
9062 #define GPIO_BRR_BR5_Msk               (0x1UL << GPIO_BRR_BR5_Pos)             /*!< 0x00000020 */\r
9063 #define GPIO_BRR_BR5                   GPIO_BRR_BR5_Msk\r
9064 #define GPIO_BRR_BR6_Pos               (6U)\r
9065 #define GPIO_BRR_BR6_Msk               (0x1UL << GPIO_BRR_BR6_Pos)             /*!< 0x00000040 */\r
9066 #define GPIO_BRR_BR6                   GPIO_BRR_BR6_Msk\r
9067 #define GPIO_BRR_BR7_Pos               (7U)\r
9068 #define GPIO_BRR_BR7_Msk               (0x1UL << GPIO_BRR_BR7_Pos)             /*!< 0x00000080 */\r
9069 #define GPIO_BRR_BR7                   GPIO_BRR_BR7_Msk\r
9070 #define GPIO_BRR_BR8_Pos               (8U)\r
9071 #define GPIO_BRR_BR8_Msk               (0x1UL << GPIO_BRR_BR8_Pos)             /*!< 0x00000100 */\r
9072 #define GPIO_BRR_BR8                   GPIO_BRR_BR8_Msk\r
9073 #define GPIO_BRR_BR9_Pos               (9U)\r
9074 #define GPIO_BRR_BR9_Msk               (0x1UL << GPIO_BRR_BR9_Pos)             /*!< 0x00000200 */\r
9075 #define GPIO_BRR_BR9                   GPIO_BRR_BR9_Msk\r
9076 #define GPIO_BRR_BR10_Pos              (10U)\r
9077 #define GPIO_BRR_BR10_Msk              (0x1UL << GPIO_BRR_BR10_Pos)            /*!< 0x00000400 */\r
9078 #define GPIO_BRR_BR10                  GPIO_BRR_BR10_Msk\r
9079 #define GPIO_BRR_BR11_Pos              (11U)\r
9080 #define GPIO_BRR_BR11_Msk              (0x1UL << GPIO_BRR_BR11_Pos)            /*!< 0x00000800 */\r
9081 #define GPIO_BRR_BR11                  GPIO_BRR_BR11_Msk\r
9082 #define GPIO_BRR_BR12_Pos              (12U)\r
9083 #define GPIO_BRR_BR12_Msk              (0x1UL << GPIO_BRR_BR12_Pos)            /*!< 0x00001000 */\r
9084 #define GPIO_BRR_BR12                  GPIO_BRR_BR12_Msk\r
9085 #define GPIO_BRR_BR13_Pos              (13U)\r
9086 #define GPIO_BRR_BR13_Msk              (0x1UL << GPIO_BRR_BR13_Pos)            /*!< 0x00002000 */\r
9087 #define GPIO_BRR_BR13                  GPIO_BRR_BR13_Msk\r
9088 #define GPIO_BRR_BR14_Pos              (14U)\r
9089 #define GPIO_BRR_BR14_Msk              (0x1UL << GPIO_BRR_BR14_Pos)            /*!< 0x00004000 */\r
9090 #define GPIO_BRR_BR14                  GPIO_BRR_BR14_Msk\r
9091 #define GPIO_BRR_BR15_Pos              (15U)\r
9092 #define GPIO_BRR_BR15_Msk              (0x1UL << GPIO_BRR_BR15_Pos)            /*!< 0x00008000 */\r
9093 #define GPIO_BRR_BR15                  GPIO_BRR_BR15_Msk\r
9094 \r
9095 /* Legacy defines */\r
9096 #define GPIO_BRR_BR_0                       GPIO_BRR_BR0\r
9097 #define GPIO_BRR_BR_1                       GPIO_BRR_BR1\r
9098 #define GPIO_BRR_BR_2                       GPIO_BRR_BR2\r
9099 #define GPIO_BRR_BR_3                       GPIO_BRR_BR3\r
9100 #define GPIO_BRR_BR_4                       GPIO_BRR_BR4\r
9101 #define GPIO_BRR_BR_5                       GPIO_BRR_BR5\r
9102 #define GPIO_BRR_BR_6                       GPIO_BRR_BR6\r
9103 #define GPIO_BRR_BR_7                       GPIO_BRR_BR7\r
9104 #define GPIO_BRR_BR_8                       GPIO_BRR_BR8\r
9105 #define GPIO_BRR_BR_9                       GPIO_BRR_BR9\r
9106 #define GPIO_BRR_BR_10                      GPIO_BRR_BR10\r
9107 #define GPIO_BRR_BR_11                      GPIO_BRR_BR11\r
9108 #define GPIO_BRR_BR_12                      GPIO_BRR_BR12\r
9109 #define GPIO_BRR_BR_13                      GPIO_BRR_BR13\r
9110 #define GPIO_BRR_BR_14                      GPIO_BRR_BR14\r
9111 #define GPIO_BRR_BR_15                      GPIO_BRR_BR15\r
9112 \r
9113 \r
9114 /******************  Bits definition for GPIO_ASCR register  *******************/\r
9115 #define GPIO_ASCR_ASC0_Pos             (0U)\r
9116 #define GPIO_ASCR_ASC0_Msk             (0x1UL << GPIO_ASCR_ASC0_Pos)           /*!< 0x00000001 */\r
9117 #define GPIO_ASCR_ASC0                 GPIO_ASCR_ASC0_Msk\r
9118 #define GPIO_ASCR_ASC1_Pos             (1U)\r
9119 #define GPIO_ASCR_ASC1_Msk             (0x1UL << GPIO_ASCR_ASC1_Pos)           /*!< 0x00000002 */\r
9120 #define GPIO_ASCR_ASC1                 GPIO_ASCR_ASC1_Msk\r
9121 #define GPIO_ASCR_ASC2_Pos             (2U)\r
9122 #define GPIO_ASCR_ASC2_Msk             (0x1UL << GPIO_ASCR_ASC2_Pos)           /*!< 0x00000004 */\r
9123 #define GPIO_ASCR_ASC2                 GPIO_ASCR_ASC2_Msk\r
9124 #define GPIO_ASCR_ASC3_Pos             (3U)\r
9125 #define GPIO_ASCR_ASC3_Msk             (0x1UL << GPIO_ASCR_ASC3_Pos)           /*!< 0x00000008 */\r
9126 #define GPIO_ASCR_ASC3                 GPIO_ASCR_ASC3_Msk\r
9127 #define GPIO_ASCR_ASC4_Pos             (4U)\r
9128 #define GPIO_ASCR_ASC4_Msk             (0x1UL << GPIO_ASCR_ASC4_Pos)           /*!< 0x00000010 */\r
9129 #define GPIO_ASCR_ASC4                 GPIO_ASCR_ASC4_Msk\r
9130 #define GPIO_ASCR_ASC5_Pos             (5U)\r
9131 #define GPIO_ASCR_ASC5_Msk             (0x1UL << GPIO_ASCR_ASC5_Pos)           /*!< 0x00000020 */\r
9132 #define GPIO_ASCR_ASC5                 GPIO_ASCR_ASC5_Msk\r
9133 #define GPIO_ASCR_ASC6_Pos             (6U)\r
9134 #define GPIO_ASCR_ASC6_Msk             (0x1UL << GPIO_ASCR_ASC6_Pos)           /*!< 0x00000040 */\r
9135 #define GPIO_ASCR_ASC6                 GPIO_ASCR_ASC6_Msk\r
9136 #define GPIO_ASCR_ASC7_Pos             (7U)\r
9137 #define GPIO_ASCR_ASC7_Msk             (0x1UL << GPIO_ASCR_ASC7_Pos)           /*!< 0x00000080 */\r
9138 #define GPIO_ASCR_ASC7                 GPIO_ASCR_ASC7_Msk\r
9139 #define GPIO_ASCR_ASC8_Pos             (8U)\r
9140 #define GPIO_ASCR_ASC8_Msk             (0x1UL << GPIO_ASCR_ASC8_Pos)           /*!< 0x00000100 */\r
9141 #define GPIO_ASCR_ASC8                 GPIO_ASCR_ASC8_Msk\r
9142 #define GPIO_ASCR_ASC9_Pos             (9U)\r
9143 #define GPIO_ASCR_ASC9_Msk             (0x1UL << GPIO_ASCR_ASC9_Pos)           /*!< 0x00000200 */\r
9144 #define GPIO_ASCR_ASC9                 GPIO_ASCR_ASC9_Msk\r
9145 #define GPIO_ASCR_ASC10_Pos            (10U)\r
9146 #define GPIO_ASCR_ASC10_Msk            (0x1UL << GPIO_ASCR_ASC10_Pos)          /*!< 0x00000400 */\r
9147 #define GPIO_ASCR_ASC10                GPIO_ASCR_ASC10_Msk\r
9148 #define GPIO_ASCR_ASC11_Pos            (11U)\r
9149 #define GPIO_ASCR_ASC11_Msk            (0x1UL << GPIO_ASCR_ASC11_Pos)          /*!< 0x00000800 */\r
9150 #define GPIO_ASCR_ASC11                GPIO_ASCR_ASC11_Msk\r
9151 #define GPIO_ASCR_ASC12_Pos            (12U)\r
9152 #define GPIO_ASCR_ASC12_Msk            (0x1UL << GPIO_ASCR_ASC12_Pos)          /*!< 0x00001000 */\r
9153 #define GPIO_ASCR_ASC12                GPIO_ASCR_ASC12_Msk\r
9154 #define GPIO_ASCR_ASC13_Pos            (13U)\r
9155 #define GPIO_ASCR_ASC13_Msk            (0x1UL << GPIO_ASCR_ASC13_Pos)          /*!< 0x00002000 */\r
9156 #define GPIO_ASCR_ASC13                GPIO_ASCR_ASC13_Msk\r
9157 #define GPIO_ASCR_ASC14_Pos            (14U)\r
9158 #define GPIO_ASCR_ASC14_Msk            (0x1UL << GPIO_ASCR_ASC14_Pos)          /*!< 0x00004000 */\r
9159 #define GPIO_ASCR_ASC14                GPIO_ASCR_ASC14_Msk\r
9160 #define GPIO_ASCR_ASC15_Pos            (15U)\r
9161 #define GPIO_ASCR_ASC15_Msk            (0x1UL << GPIO_ASCR_ASC15_Pos)          /*!< 0x00008000 */\r
9162 #define GPIO_ASCR_ASC15                GPIO_ASCR_ASC15_Msk\r
9163 \r
9164 /* Legacy defines */\r
9165 #define GPIO_ASCR_EN_0                      GPIO_ASCR_ASC0\r
9166 #define GPIO_ASCR_EN_1                      GPIO_ASCR_ASC1\r
9167 #define GPIO_ASCR_EN_2                      GPIO_ASCR_ASC2\r
9168 #define GPIO_ASCR_EN_3                      GPIO_ASCR_ASC3\r
9169 #define GPIO_ASCR_EN_4                      GPIO_ASCR_ASC4\r
9170 #define GPIO_ASCR_EN_5                      GPIO_ASCR_ASC5\r
9171 #define GPIO_ASCR_EN_6                      GPIO_ASCR_ASC6\r
9172 #define GPIO_ASCR_EN_7                      GPIO_ASCR_ASC7\r
9173 #define GPIO_ASCR_EN_8                      GPIO_ASCR_ASC8\r
9174 #define GPIO_ASCR_EN_9                      GPIO_ASCR_ASC9\r
9175 #define GPIO_ASCR_EN_10                     GPIO_ASCR_ASC10\r
9176 #define GPIO_ASCR_EN_11                     GPIO_ASCR_ASC11\r
9177 #define GPIO_ASCR_EN_12                     GPIO_ASCR_ASC12\r
9178 #define GPIO_ASCR_EN_13                     GPIO_ASCR_ASC13\r
9179 #define GPIO_ASCR_EN_14                     GPIO_ASCR_ASC14\r
9180 #define GPIO_ASCR_EN_15                     GPIO_ASCR_ASC15\r
9181 \r
9182 /******************************************************************************/\r
9183 /*                                                                            */\r
9184 /*                      Inter-integrated Circuit Interface (I2C)              */\r
9185 /*                                                                            */\r
9186 /******************************************************************************/\r
9187 /*******************  Bit definition for I2C_CR1 register  *******************/\r
9188 #define I2C_CR1_PE_Pos               (0U)\r
9189 #define I2C_CR1_PE_Msk               (0x1UL << I2C_CR1_PE_Pos)                 /*!< 0x00000001 */\r
9190 #define I2C_CR1_PE                   I2C_CR1_PE_Msk                            /*!< Peripheral enable                   */\r
9191 #define I2C_CR1_TXIE_Pos             (1U)\r
9192 #define I2C_CR1_TXIE_Msk             (0x1UL << I2C_CR1_TXIE_Pos)               /*!< 0x00000002 */\r
9193 #define I2C_CR1_TXIE                 I2C_CR1_TXIE_Msk                          /*!< TX interrupt enable                 */\r
9194 #define I2C_CR1_RXIE_Pos             (2U)\r
9195 #define I2C_CR1_RXIE_Msk             (0x1UL << I2C_CR1_RXIE_Pos)               /*!< 0x00000004 */\r
9196 #define I2C_CR1_RXIE                 I2C_CR1_RXIE_Msk                          /*!< RX interrupt enable                 */\r
9197 #define I2C_CR1_ADDRIE_Pos           (3U)\r
9198 #define I2C_CR1_ADDRIE_Msk           (0x1UL << I2C_CR1_ADDRIE_Pos)             /*!< 0x00000008 */\r
9199 #define I2C_CR1_ADDRIE               I2C_CR1_ADDRIE_Msk                        /*!< Address match interrupt enable      */\r
9200 #define I2C_CR1_NACKIE_Pos           (4U)\r
9201 #define I2C_CR1_NACKIE_Msk           (0x1UL << I2C_CR1_NACKIE_Pos)             /*!< 0x00000010 */\r
9202 #define I2C_CR1_NACKIE               I2C_CR1_NACKIE_Msk                        /*!< NACK received interrupt enable      */\r
9203 #define I2C_CR1_STOPIE_Pos           (5U)\r
9204 #define I2C_CR1_STOPIE_Msk           (0x1UL << I2C_CR1_STOPIE_Pos)             /*!< 0x00000020 */\r
9205 #define I2C_CR1_STOPIE               I2C_CR1_STOPIE_Msk                        /*!< STOP detection interrupt enable     */\r
9206 #define I2C_CR1_TCIE_Pos             (6U)\r
9207 #define I2C_CR1_TCIE_Msk             (0x1UL << I2C_CR1_TCIE_Pos)               /*!< 0x00000040 */\r
9208 #define I2C_CR1_TCIE                 I2C_CR1_TCIE_Msk                          /*!< Transfer complete interrupt enable  */\r
9209 #define I2C_CR1_ERRIE_Pos            (7U)\r
9210 #define I2C_CR1_ERRIE_Msk            (0x1UL << I2C_CR1_ERRIE_Pos)              /*!< 0x00000080 */\r
9211 #define I2C_CR1_ERRIE                I2C_CR1_ERRIE_Msk                         /*!< Errors interrupt enable             */\r
9212 #define I2C_CR1_DNF_Pos              (8U)\r
9213 #define I2C_CR1_DNF_Msk              (0xFUL << I2C_CR1_DNF_Pos)                /*!< 0x00000F00 */\r
9214 #define I2C_CR1_DNF                  I2C_CR1_DNF_Msk                           /*!< Digital noise filter                */\r
9215 #define I2C_CR1_ANFOFF_Pos           (12U)\r
9216 #define I2C_CR1_ANFOFF_Msk           (0x1UL << I2C_CR1_ANFOFF_Pos)             /*!< 0x00001000 */\r
9217 #define I2C_CR1_ANFOFF               I2C_CR1_ANFOFF_Msk                        /*!< Analog noise filter OFF             */\r
9218 #define I2C_CR1_SWRST_Pos            (13U)\r
9219 #define I2C_CR1_SWRST_Msk            (0x1UL << I2C_CR1_SWRST_Pos)              /*!< 0x00002000 */\r
9220 #define I2C_CR1_SWRST                I2C_CR1_SWRST_Msk                         /*!< Software reset                      */\r
9221 #define I2C_CR1_TXDMAEN_Pos          (14U)\r
9222 #define I2C_CR1_TXDMAEN_Msk          (0x1UL << I2C_CR1_TXDMAEN_Pos)            /*!< 0x00004000 */\r
9223 #define I2C_CR1_TXDMAEN              I2C_CR1_TXDMAEN_Msk                       /*!< DMA transmission requests enable    */\r
9224 #define I2C_CR1_RXDMAEN_Pos          (15U)\r
9225 #define I2C_CR1_RXDMAEN_Msk          (0x1UL << I2C_CR1_RXDMAEN_Pos)            /*!< 0x00008000 */\r
9226 #define I2C_CR1_RXDMAEN              I2C_CR1_RXDMAEN_Msk                       /*!< DMA reception requests enable       */\r
9227 #define I2C_CR1_SBC_Pos              (16U)\r
9228 #define I2C_CR1_SBC_Msk              (0x1UL << I2C_CR1_SBC_Pos)                /*!< 0x00010000 */\r
9229 #define I2C_CR1_SBC                  I2C_CR1_SBC_Msk                           /*!< Slave byte control                  */\r
9230 #define I2C_CR1_NOSTRETCH_Pos        (17U)\r
9231 #define I2C_CR1_NOSTRETCH_Msk        (0x1UL << I2C_CR1_NOSTRETCH_Pos)          /*!< 0x00020000 */\r
9232 #define I2C_CR1_NOSTRETCH            I2C_CR1_NOSTRETCH_Msk                     /*!< Clock stretching disable            */\r
9233 #define I2C_CR1_WUPEN_Pos            (18U)\r
9234 #define I2C_CR1_WUPEN_Msk            (0x1UL << I2C_CR1_WUPEN_Pos)              /*!< 0x00040000 */\r
9235 #define I2C_CR1_WUPEN                I2C_CR1_WUPEN_Msk                         /*!< Wakeup from STOP enable             */\r
9236 #define I2C_CR1_GCEN_Pos             (19U)\r
9237 #define I2C_CR1_GCEN_Msk             (0x1UL << I2C_CR1_GCEN_Pos)               /*!< 0x00080000 */\r
9238 #define I2C_CR1_GCEN                 I2C_CR1_GCEN_Msk                          /*!< General call enable                 */\r
9239 #define I2C_CR1_SMBHEN_Pos           (20U)\r
9240 #define I2C_CR1_SMBHEN_Msk           (0x1UL << I2C_CR1_SMBHEN_Pos)             /*!< 0x00100000 */\r
9241 #define I2C_CR1_SMBHEN               I2C_CR1_SMBHEN_Msk                        /*!< SMBus host address enable           */\r
9242 #define I2C_CR1_SMBDEN_Pos           (21U)\r
9243 #define I2C_CR1_SMBDEN_Msk           (0x1UL << I2C_CR1_SMBDEN_Pos)             /*!< 0x00200000 */\r
9244 #define I2C_CR1_SMBDEN               I2C_CR1_SMBDEN_Msk                        /*!< SMBus device default address enable */\r
9245 #define I2C_CR1_ALERTEN_Pos          (22U)\r
9246 #define I2C_CR1_ALERTEN_Msk          (0x1UL << I2C_CR1_ALERTEN_Pos)            /*!< 0x00400000 */\r
9247 #define I2C_CR1_ALERTEN              I2C_CR1_ALERTEN_Msk                       /*!< SMBus alert enable                  */\r
9248 #define I2C_CR1_PECEN_Pos            (23U)\r
9249 #define I2C_CR1_PECEN_Msk            (0x1UL << I2C_CR1_PECEN_Pos)              /*!< 0x00800000 */\r
9250 #define I2C_CR1_PECEN                I2C_CR1_PECEN_Msk                         /*!< PEC enable                          */\r
9251 \r
9252 /******************  Bit definition for I2C_CR2 register  ********************/\r
9253 #define I2C_CR2_SADD_Pos             (0U)\r
9254 #define I2C_CR2_SADD_Msk             (0x3FFUL << I2C_CR2_SADD_Pos)             /*!< 0x000003FF */\r
9255 #define I2C_CR2_SADD                 I2C_CR2_SADD_Msk                          /*!< Slave address (master mode)                             */\r
9256 #define I2C_CR2_RD_WRN_Pos           (10U)\r
9257 #define I2C_CR2_RD_WRN_Msk           (0x1UL << I2C_CR2_RD_WRN_Pos)             /*!< 0x00000400 */\r
9258 #define I2C_CR2_RD_WRN               I2C_CR2_RD_WRN_Msk                        /*!< Transfer direction (master mode)                        */\r
9259 #define I2C_CR2_ADD10_Pos            (11U)\r
9260 #define I2C_CR2_ADD10_Msk            (0x1UL << I2C_CR2_ADD10_Pos)              /*!< 0x00000800 */\r
9261 #define I2C_CR2_ADD10                I2C_CR2_ADD10_Msk                         /*!< 10-bit addressing mode (master mode)                    */\r
9262 #define I2C_CR2_HEAD10R_Pos          (12U)\r
9263 #define I2C_CR2_HEAD10R_Msk          (0x1UL << I2C_CR2_HEAD10R_Pos)            /*!< 0x00001000 */\r
9264 #define I2C_CR2_HEAD10R              I2C_CR2_HEAD10R_Msk                       /*!< 10-bit address header only read direction (master mode) */\r
9265 #define I2C_CR2_START_Pos            (13U)\r
9266 #define I2C_CR2_START_Msk            (0x1UL << I2C_CR2_START_Pos)              /*!< 0x00002000 */\r
9267 #define I2C_CR2_START                I2C_CR2_START_Msk                         /*!< START generation                                        */\r
9268 #define I2C_CR2_STOP_Pos             (14U)\r
9269 #define I2C_CR2_STOP_Msk             (0x1UL << I2C_CR2_STOP_Pos)               /*!< 0x00004000 */\r
9270 #define I2C_CR2_STOP                 I2C_CR2_STOP_Msk                          /*!< STOP generation (master mode)                           */\r
9271 #define I2C_CR2_NACK_Pos             (15U)\r
9272 #define I2C_CR2_NACK_Msk             (0x1UL << I2C_CR2_NACK_Pos)               /*!< 0x00008000 */\r
9273 #define I2C_CR2_NACK                 I2C_CR2_NACK_Msk                          /*!< NACK generation (slave mode)                            */\r
9274 #define I2C_CR2_NBYTES_Pos           (16U)\r
9275 #define I2C_CR2_NBYTES_Msk           (0xFFUL << I2C_CR2_NBYTES_Pos)            /*!< 0x00FF0000 */\r
9276 #define I2C_CR2_NBYTES               I2C_CR2_NBYTES_Msk                        /*!< Number of bytes                                         */\r
9277 #define I2C_CR2_RELOAD_Pos           (24U)\r
9278 #define I2C_CR2_RELOAD_Msk           (0x1UL << I2C_CR2_RELOAD_Pos)             /*!< 0x01000000 */\r
9279 #define I2C_CR2_RELOAD               I2C_CR2_RELOAD_Msk                        /*!< NBYTES reload mode                                      */\r
9280 #define I2C_CR2_AUTOEND_Pos          (25U)\r
9281 #define I2C_CR2_AUTOEND_Msk          (0x1UL << I2C_CR2_AUTOEND_Pos)            /*!< 0x02000000 */\r
9282 #define I2C_CR2_AUTOEND              I2C_CR2_AUTOEND_Msk                       /*!< Automatic end mode (master mode)                        */\r
9283 #define I2C_CR2_PECBYTE_Pos          (26U)\r
9284 #define I2C_CR2_PECBYTE_Msk          (0x1UL << I2C_CR2_PECBYTE_Pos)            /*!< 0x04000000 */\r
9285 #define I2C_CR2_PECBYTE              I2C_CR2_PECBYTE_Msk                       /*!< Packet error checking byte                              */\r
9286 \r
9287 /*******************  Bit definition for I2C_OAR1 register  ******************/\r
9288 #define I2C_OAR1_OA1_Pos             (0U)\r
9289 #define I2C_OAR1_OA1_Msk             (0x3FFUL << I2C_OAR1_OA1_Pos)             /*!< 0x000003FF */\r
9290 #define I2C_OAR1_OA1                 I2C_OAR1_OA1_Msk                          /*!< Interface own address 1   */\r
9291 #define I2C_OAR1_OA1MODE_Pos         (10U)\r
9292 #define I2C_OAR1_OA1MODE_Msk         (0x1UL << I2C_OAR1_OA1MODE_Pos)           /*!< 0x00000400 */\r
9293 #define I2C_OAR1_OA1MODE             I2C_OAR1_OA1MODE_Msk                      /*!< Own address 1 10-bit mode */\r
9294 #define I2C_OAR1_OA1EN_Pos           (15U)\r
9295 #define I2C_OAR1_OA1EN_Msk           (0x1UL << I2C_OAR1_OA1EN_Pos)             /*!< 0x00008000 */\r
9296 #define I2C_OAR1_OA1EN               I2C_OAR1_OA1EN_Msk                        /*!< Own address 1 enable      */\r
9297 \r
9298 /*******************  Bit definition for I2C_OAR2 register  ******************/\r
9299 #define I2C_OAR2_OA2_Pos             (1U)\r
9300 #define I2C_OAR2_OA2_Msk             (0x7FUL << I2C_OAR2_OA2_Pos)              /*!< 0x000000FE */\r
9301 #define I2C_OAR2_OA2                 I2C_OAR2_OA2_Msk                          /*!< Interface own address 2                        */\r
9302 #define I2C_OAR2_OA2MSK_Pos          (8U)\r
9303 #define I2C_OAR2_OA2MSK_Msk          (0x7UL << I2C_OAR2_OA2MSK_Pos)            /*!< 0x00000700 */\r
9304 #define I2C_OAR2_OA2MSK              I2C_OAR2_OA2MSK_Msk                       /*!< Own address 2 masks                            */\r
9305 #define I2C_OAR2_OA2NOMASK           (0x00000000UL)                            /*!< No mask                                        */\r
9306 #define I2C_OAR2_OA2MASK01_Pos       (8U)\r
9307 #define I2C_OAR2_OA2MASK01_Msk       (0x1UL << I2C_OAR2_OA2MASK01_Pos)         /*!< 0x00000100 */\r
9308 #define I2C_OAR2_OA2MASK01           I2C_OAR2_OA2MASK01_Msk                    /*!< OA2[1] is masked, Only OA2[7:2] are compared   */\r
9309 #define I2C_OAR2_OA2MASK02_Pos       (9U)\r
9310 #define I2C_OAR2_OA2MASK02_Msk       (0x1UL << I2C_OAR2_OA2MASK02_Pos)         /*!< 0x00000200 */\r
9311 #define I2C_OAR2_OA2MASK02           I2C_OAR2_OA2MASK02_Msk                    /*!< OA2[2:1] is masked, Only OA2[7:3] are compared */\r
9312 #define I2C_OAR2_OA2MASK03_Pos       (8U)\r
9313 #define I2C_OAR2_OA2MASK03_Msk       (0x3UL << I2C_OAR2_OA2MASK03_Pos)         /*!< 0x00000300 */\r
9314 #define I2C_OAR2_OA2MASK03           I2C_OAR2_OA2MASK03_Msk                    /*!< OA2[3:1] is masked, Only OA2[7:4] are compared */\r
9315 #define I2C_OAR2_OA2MASK04_Pos       (10U)\r
9316 #define I2C_OAR2_OA2MASK04_Msk       (0x1UL << I2C_OAR2_OA2MASK04_Pos)         /*!< 0x00000400 */\r
9317 #define I2C_OAR2_OA2MASK04           I2C_OAR2_OA2MASK04_Msk                    /*!< OA2[4:1] is masked, Only OA2[7:5] are compared */\r
9318 #define I2C_OAR2_OA2MASK05_Pos       (8U)\r
9319 #define I2C_OAR2_OA2MASK05_Msk       (0x5UL << I2C_OAR2_OA2MASK05_Pos)         /*!< 0x00000500 */\r
9320 #define I2C_OAR2_OA2MASK05           I2C_OAR2_OA2MASK05_Msk                    /*!< OA2[5:1] is masked, Only OA2[7:6] are compared */\r
9321 #define I2C_OAR2_OA2MASK06_Pos       (9U)\r
9322 #define I2C_OAR2_OA2MASK06_Msk       (0x3UL << I2C_OAR2_OA2MASK06_Pos)         /*!< 0x00000600 */\r
9323 #define I2C_OAR2_OA2MASK06           I2C_OAR2_OA2MASK06_Msk                    /*!< OA2[6:1] is masked, Only OA2[7] are compared   */\r
9324 #define I2C_OAR2_OA2MASK07_Pos       (8U)\r
9325 #define I2C_OAR2_OA2MASK07_Msk       (0x7UL << I2C_OAR2_OA2MASK07_Pos)         /*!< 0x00000700 */\r
9326 #define I2C_OAR2_OA2MASK07           I2C_OAR2_OA2MASK07_Msk                    /*!< OA2[7:1] is masked, No comparison is done      */\r
9327 #define I2C_OAR2_OA2EN_Pos           (15U)\r
9328 #define I2C_OAR2_OA2EN_Msk           (0x1UL << I2C_OAR2_OA2EN_Pos)             /*!< 0x00008000 */\r
9329 #define I2C_OAR2_OA2EN               I2C_OAR2_OA2EN_Msk                        /*!< Own address 2 enable                           */\r
9330 \r
9331 /*******************  Bit definition for I2C_TIMINGR register *******************/\r
9332 #define I2C_TIMINGR_SCLL_Pos         (0U)\r
9333 #define I2C_TIMINGR_SCLL_Msk         (0xFFUL << I2C_TIMINGR_SCLL_Pos)          /*!< 0x000000FF */\r
9334 #define I2C_TIMINGR_SCLL             I2C_TIMINGR_SCLL_Msk                      /*!< SCL low period (master mode)  */\r
9335 #define I2C_TIMINGR_SCLH_Pos         (8U)\r
9336 #define I2C_TIMINGR_SCLH_Msk         (0xFFUL << I2C_TIMINGR_SCLH_Pos)          /*!< 0x0000FF00 */\r
9337 #define I2C_TIMINGR_SCLH             I2C_TIMINGR_SCLH_Msk                      /*!< SCL high period (master mode) */\r
9338 #define I2C_TIMINGR_SDADEL_Pos       (16U)\r
9339 #define I2C_TIMINGR_SDADEL_Msk       (0xFUL << I2C_TIMINGR_SDADEL_Pos)         /*!< 0x000F0000 */\r
9340 #define I2C_TIMINGR_SDADEL           I2C_TIMINGR_SDADEL_Msk                    /*!< Data hold time                */\r
9341 #define I2C_TIMINGR_SCLDEL_Pos       (20U)\r
9342 #define I2C_TIMINGR_SCLDEL_Msk       (0xFUL << I2C_TIMINGR_SCLDEL_Pos)         /*!< 0x00F00000 */\r
9343 #define I2C_TIMINGR_SCLDEL           I2C_TIMINGR_SCLDEL_Msk                    /*!< Data setup time               */\r
9344 #define I2C_TIMINGR_PRESC_Pos        (28U)\r
9345 #define I2C_TIMINGR_PRESC_Msk        (0xFUL << I2C_TIMINGR_PRESC_Pos)          /*!< 0xF0000000 */\r
9346 #define I2C_TIMINGR_PRESC            I2C_TIMINGR_PRESC_Msk                     /*!< Timings prescaler             */\r
9347 \r
9348 /******************* Bit definition for I2C_TIMEOUTR register *******************/\r
9349 #define I2C_TIMEOUTR_TIMEOUTA_Pos    (0U)\r
9350 #define I2C_TIMEOUTR_TIMEOUTA_Msk    (0xFFFUL << I2C_TIMEOUTR_TIMEOUTA_Pos)    /*!< 0x00000FFF */\r
9351 #define I2C_TIMEOUTR_TIMEOUTA        I2C_TIMEOUTR_TIMEOUTA_Msk                 /*!< Bus timeout A                 */\r
9352 #define I2C_TIMEOUTR_TIDLE_Pos       (12U)\r
9353 #define I2C_TIMEOUTR_TIDLE_Msk       (0x1UL << I2C_TIMEOUTR_TIDLE_Pos)         /*!< 0x00001000 */\r
9354 #define I2C_TIMEOUTR_TIDLE           I2C_TIMEOUTR_TIDLE_Msk                    /*!< Idle clock timeout detection  */\r
9355 #define I2C_TIMEOUTR_TIMOUTEN_Pos    (15U)\r
9356 #define I2C_TIMEOUTR_TIMOUTEN_Msk    (0x1UL << I2C_TIMEOUTR_TIMOUTEN_Pos)      /*!< 0x00008000 */\r
9357 #define I2C_TIMEOUTR_TIMOUTEN        I2C_TIMEOUTR_TIMOUTEN_Msk                 /*!< Clock timeout enable          */\r
9358 #define I2C_TIMEOUTR_TIMEOUTB_Pos    (16U)\r
9359 #define I2C_TIMEOUTR_TIMEOUTB_Msk    (0xFFFUL << I2C_TIMEOUTR_TIMEOUTB_Pos)    /*!< 0x0FFF0000 */\r
9360 #define I2C_TIMEOUTR_TIMEOUTB        I2C_TIMEOUTR_TIMEOUTB_Msk                 /*!< Bus timeout B                 */\r
9361 #define I2C_TIMEOUTR_TEXTEN_Pos      (31U)\r
9362 #define I2C_TIMEOUTR_TEXTEN_Msk      (0x1UL << I2C_TIMEOUTR_TEXTEN_Pos)        /*!< 0x80000000 */\r
9363 #define I2C_TIMEOUTR_TEXTEN          I2C_TIMEOUTR_TEXTEN_Msk                   /*!< Extended clock timeout enable */\r
9364 \r
9365 /******************  Bit definition for I2C_ISR register  *********************/\r
9366 #define I2C_ISR_TXE_Pos              (0U)\r
9367 #define I2C_ISR_TXE_Msk              (0x1UL << I2C_ISR_TXE_Pos)                /*!< 0x00000001 */\r
9368 #define I2C_ISR_TXE                  I2C_ISR_TXE_Msk                           /*!< Transmit data register empty    */\r
9369 #define I2C_ISR_TXIS_Pos             (1U)\r
9370 #define I2C_ISR_TXIS_Msk             (0x1UL << I2C_ISR_TXIS_Pos)               /*!< 0x00000002 */\r
9371 #define I2C_ISR_TXIS                 I2C_ISR_TXIS_Msk                          /*!< Transmit interrupt status       */\r
9372 #define I2C_ISR_RXNE_Pos             (2U)\r
9373 #define I2C_ISR_RXNE_Msk             (0x1UL << I2C_ISR_RXNE_Pos)               /*!< 0x00000004 */\r
9374 #define I2C_ISR_RXNE                 I2C_ISR_RXNE_Msk                          /*!< Receive data register not empty */\r
9375 #define I2C_ISR_ADDR_Pos             (3U)\r
9376 #define I2C_ISR_ADDR_Msk             (0x1UL << I2C_ISR_ADDR_Pos)               /*!< 0x00000008 */\r
9377 #define I2C_ISR_ADDR                 I2C_ISR_ADDR_Msk                          /*!< Address matched (slave mode)    */\r
9378 #define I2C_ISR_NACKF_Pos            (4U)\r
9379 #define I2C_ISR_NACKF_Msk            (0x1UL << I2C_ISR_NACKF_Pos)              /*!< 0x00000010 */\r
9380 #define I2C_ISR_NACKF                I2C_ISR_NACKF_Msk                         /*!< NACK received flag              */\r
9381 #define I2C_ISR_STOPF_Pos            (5U)\r
9382 #define I2C_ISR_STOPF_Msk            (0x1UL << I2C_ISR_STOPF_Pos)              /*!< 0x00000020 */\r
9383 #define I2C_ISR_STOPF                I2C_ISR_STOPF_Msk                         /*!< STOP detection flag             */\r
9384 #define I2C_ISR_TC_Pos               (6U)\r
9385 #define I2C_ISR_TC_Msk               (0x1UL << I2C_ISR_TC_Pos)                 /*!< 0x00000040 */\r
9386 #define I2C_ISR_TC                   I2C_ISR_TC_Msk                            /*!< Transfer complete (master mode) */\r
9387 #define I2C_ISR_TCR_Pos              (7U)\r
9388 #define I2C_ISR_TCR_Msk              (0x1UL << I2C_ISR_TCR_Pos)                /*!< 0x00000080 */\r
9389 #define I2C_ISR_TCR                  I2C_ISR_TCR_Msk                           /*!< Transfer complete reload        */\r
9390 #define I2C_ISR_BERR_Pos             (8U)\r
9391 #define I2C_ISR_BERR_Msk             (0x1UL << I2C_ISR_BERR_Pos)               /*!< 0x00000100 */\r
9392 #define I2C_ISR_BERR                 I2C_ISR_BERR_Msk                          /*!< Bus error                       */\r
9393 #define I2C_ISR_ARLO_Pos             (9U)\r
9394 #define I2C_ISR_ARLO_Msk             (0x1UL << I2C_ISR_ARLO_Pos)               /*!< 0x00000200 */\r
9395 #define I2C_ISR_ARLO                 I2C_ISR_ARLO_Msk                          /*!< Arbitration lost                */\r
9396 #define I2C_ISR_OVR_Pos              (10U)\r
9397 #define I2C_ISR_OVR_Msk              (0x1UL << I2C_ISR_OVR_Pos)                /*!< 0x00000400 */\r
9398 #define I2C_ISR_OVR                  I2C_ISR_OVR_Msk                           /*!< Overrun/Underrun                */\r
9399 #define I2C_ISR_PECERR_Pos           (11U)\r
9400 #define I2C_ISR_PECERR_Msk           (0x1UL << I2C_ISR_PECERR_Pos)             /*!< 0x00000800 */\r
9401 #define I2C_ISR_PECERR               I2C_ISR_PECERR_Msk                        /*!< PEC error in reception          */\r
9402 #define I2C_ISR_TIMEOUT_Pos          (12U)\r
9403 #define I2C_ISR_TIMEOUT_Msk          (0x1UL << I2C_ISR_TIMEOUT_Pos)            /*!< 0x00001000 */\r
9404 #define I2C_ISR_TIMEOUT              I2C_ISR_TIMEOUT_Msk                       /*!< Timeout or Tlow detection flag  */\r
9405 #define I2C_ISR_ALERT_Pos            (13U)\r
9406 #define I2C_ISR_ALERT_Msk            (0x1UL << I2C_ISR_ALERT_Pos)              /*!< 0x00002000 */\r
9407 #define I2C_ISR_ALERT                I2C_ISR_ALERT_Msk                         /*!< SMBus alert                     */\r
9408 #define I2C_ISR_BUSY_Pos             (15U)\r
9409 #define I2C_ISR_BUSY_Msk             (0x1UL << I2C_ISR_BUSY_Pos)               /*!< 0x00008000 */\r
9410 #define I2C_ISR_BUSY                 I2C_ISR_BUSY_Msk                          /*!< Bus busy                        */\r
9411 #define I2C_ISR_DIR_Pos              (16U)\r
9412 #define I2C_ISR_DIR_Msk              (0x1UL << I2C_ISR_DIR_Pos)                /*!< 0x00010000 */\r
9413 #define I2C_ISR_DIR                  I2C_ISR_DIR_Msk                           /*!< Transfer direction (slave mode) */\r
9414 #define I2C_ISR_ADDCODE_Pos          (17U)\r
9415 #define I2C_ISR_ADDCODE_Msk          (0x7FUL << I2C_ISR_ADDCODE_Pos)           /*!< 0x00FE0000 */\r
9416 #define I2C_ISR_ADDCODE              I2C_ISR_ADDCODE_Msk                       /*!< Address match code (slave mode) */\r
9417 \r
9418 /******************  Bit definition for I2C_ICR register  *********************/\r
9419 #define I2C_ICR_ADDRCF_Pos           (3U)\r
9420 #define I2C_ICR_ADDRCF_Msk           (0x1UL << I2C_ICR_ADDRCF_Pos)             /*!< 0x00000008 */\r
9421 #define I2C_ICR_ADDRCF               I2C_ICR_ADDRCF_Msk                        /*!< Address matched clear flag  */\r
9422 #define I2C_ICR_NACKCF_Pos           (4U)\r
9423 #define I2C_ICR_NACKCF_Msk           (0x1UL << I2C_ICR_NACKCF_Pos)             /*!< 0x00000010 */\r
9424 #define I2C_ICR_NACKCF               I2C_ICR_NACKCF_Msk                        /*!< NACK clear flag             */\r
9425 #define I2C_ICR_STOPCF_Pos           (5U)\r
9426 #define I2C_ICR_STOPCF_Msk           (0x1UL << I2C_ICR_STOPCF_Pos)             /*!< 0x00000020 */\r
9427 #define I2C_ICR_STOPCF               I2C_ICR_STOPCF_Msk                        /*!< STOP detection clear flag   */\r
9428 #define I2C_ICR_BERRCF_Pos           (8U)\r
9429 #define I2C_ICR_BERRCF_Msk           (0x1UL << I2C_ICR_BERRCF_Pos)             /*!< 0x00000100 */\r
9430 #define I2C_ICR_BERRCF               I2C_ICR_BERRCF_Msk                        /*!< Bus error clear flag        */\r
9431 #define I2C_ICR_ARLOCF_Pos           (9U)\r
9432 #define I2C_ICR_ARLOCF_Msk           (0x1UL << I2C_ICR_ARLOCF_Pos)             /*!< 0x00000200 */\r
9433 #define I2C_ICR_ARLOCF               I2C_ICR_ARLOCF_Msk                        /*!< Arbitration lost clear flag */\r
9434 #define I2C_ICR_OVRCF_Pos            (10U)\r
9435 #define I2C_ICR_OVRCF_Msk            (0x1UL << I2C_ICR_OVRCF_Pos)              /*!< 0x00000400 */\r
9436 #define I2C_ICR_OVRCF                I2C_ICR_OVRCF_Msk                         /*!< Overrun/Underrun clear flag */\r
9437 #define I2C_ICR_PECCF_Pos            (11U)\r
9438 #define I2C_ICR_PECCF_Msk            (0x1UL << I2C_ICR_PECCF_Pos)              /*!< 0x00000800 */\r
9439 #define I2C_ICR_PECCF                I2C_ICR_PECCF_Msk                         /*!< PAC error clear flag        */\r
9440 #define I2C_ICR_TIMOUTCF_Pos         (12U)\r
9441 #define I2C_ICR_TIMOUTCF_Msk         (0x1UL << I2C_ICR_TIMOUTCF_Pos)           /*!< 0x00001000 */\r
9442 #define I2C_ICR_TIMOUTCF             I2C_ICR_TIMOUTCF_Msk                      /*!< Timeout clear flag          */\r
9443 #define I2C_ICR_ALERTCF_Pos          (13U)\r
9444 #define I2C_ICR_ALERTCF_Msk          (0x1UL << I2C_ICR_ALERTCF_Pos)            /*!< 0x00002000 */\r
9445 #define I2C_ICR_ALERTCF              I2C_ICR_ALERTCF_Msk                       /*!< Alert clear flag            */\r
9446 \r
9447 /******************  Bit definition for I2C_PECR register  *********************/\r
9448 #define I2C_PECR_PEC_Pos             (0U)\r
9449 #define I2C_PECR_PEC_Msk             (0xFFUL << I2C_PECR_PEC_Pos)              /*!< 0x000000FF */\r
9450 #define I2C_PECR_PEC                 I2C_PECR_PEC_Msk                          /*!< PEC register */\r
9451 \r
9452 /******************  Bit definition for I2C_RXDR register  *********************/\r
9453 #define I2C_RXDR_RXDATA_Pos          (0U)\r
9454 #define I2C_RXDR_RXDATA_Msk          (0xFFUL << I2C_RXDR_RXDATA_Pos)           /*!< 0x000000FF */\r
9455 #define I2C_RXDR_RXDATA              I2C_RXDR_RXDATA_Msk                       /*!< 8-bit receive data */\r
9456 \r
9457 /******************  Bit definition for I2C_TXDR register  *********************/\r
9458 #define I2C_TXDR_TXDATA_Pos          (0U)\r
9459 #define I2C_TXDR_TXDATA_Msk          (0xFFUL << I2C_TXDR_TXDATA_Pos)           /*!< 0x000000FF */\r
9460 #define I2C_TXDR_TXDATA              I2C_TXDR_TXDATA_Msk                       /*!< 8-bit transmit data */\r
9461 \r
9462 /******************************************************************************/\r
9463 /*                                                                            */\r
9464 /*                           Independent WATCHDOG                             */\r
9465 /*                                                                            */\r
9466 /******************************************************************************/\r
9467 /*******************  Bit definition for IWDG_KR register  ********************/\r
9468 #define IWDG_KR_KEY_Pos      (0U)\r
9469 #define IWDG_KR_KEY_Msk      (0xFFFFUL << IWDG_KR_KEY_Pos)                     /*!< 0x0000FFFF */\r
9470 #define IWDG_KR_KEY          IWDG_KR_KEY_Msk                                   /*!<Key value (write only, read 0000h)  */\r
9471 \r
9472 /*******************  Bit definition for IWDG_PR register  ********************/\r
9473 #define IWDG_PR_PR_Pos       (0U)\r
9474 #define IWDG_PR_PR_Msk       (0x7UL << IWDG_PR_PR_Pos)                         /*!< 0x00000007 */\r
9475 #define IWDG_PR_PR           IWDG_PR_PR_Msk                                    /*!<PR[2:0] (Prescaler divider)         */\r
9476 #define IWDG_PR_PR_0         (0x1UL << IWDG_PR_PR_Pos)                         /*!< 0x00000001 */\r
9477 #define IWDG_PR_PR_1         (0x2UL << IWDG_PR_PR_Pos)                         /*!< 0x00000002 */\r
9478 #define IWDG_PR_PR_2         (0x4UL << IWDG_PR_PR_Pos)                         /*!< 0x00000004 */\r
9479 \r
9480 /*******************  Bit definition for IWDG_RLR register  *******************/\r
9481 #define IWDG_RLR_RL_Pos      (0U)\r
9482 #define IWDG_RLR_RL_Msk      (0xFFFUL << IWDG_RLR_RL_Pos)                      /*!< 0x00000FFF */\r
9483 #define IWDG_RLR_RL          IWDG_RLR_RL_Msk                                   /*!<Watchdog counter reload value        */\r
9484 \r
9485 /*******************  Bit definition for IWDG_SR register  ********************/\r
9486 #define IWDG_SR_PVU_Pos      (0U)\r
9487 #define IWDG_SR_PVU_Msk      (0x1UL << IWDG_SR_PVU_Pos)                        /*!< 0x00000001 */\r
9488 #define IWDG_SR_PVU          IWDG_SR_PVU_Msk                                   /*!< Watchdog prescaler value update */\r
9489 #define IWDG_SR_RVU_Pos      (1U)\r
9490 #define IWDG_SR_RVU_Msk      (0x1UL << IWDG_SR_RVU_Pos)                        /*!< 0x00000002 */\r
9491 #define IWDG_SR_RVU          IWDG_SR_RVU_Msk                                   /*!< Watchdog counter reload value update */\r
9492 #define IWDG_SR_WVU_Pos      (2U)\r
9493 #define IWDG_SR_WVU_Msk      (0x1UL << IWDG_SR_WVU_Pos)                        /*!< 0x00000004 */\r
9494 #define IWDG_SR_WVU          IWDG_SR_WVU_Msk                                   /*!< Watchdog counter window value update */\r
9495 \r
9496 /*******************  Bit definition for IWDG_KR register  ********************/\r
9497 #define IWDG_WINR_WIN_Pos    (0U)\r
9498 #define IWDG_WINR_WIN_Msk    (0xFFFUL << IWDG_WINR_WIN_Pos)                    /*!< 0x00000FFF */\r
9499 #define IWDG_WINR_WIN        IWDG_WINR_WIN_Msk                                 /*!< Watchdog counter window value */\r
9500 \r
9501 /******************************************************************************/\r
9502 /*                                                                            */\r
9503 /*                                     Firewall                               */\r
9504 /*                                                                            */\r
9505 /******************************************************************************/\r
9506 \r
9507 /*******Bit definition for CSSA;CSL;NVDSSA;NVDSL;VDSSA;VDSL register          */\r
9508 #define FW_CSSA_ADD_Pos      (8U)\r
9509 #define FW_CSSA_ADD_Msk      (0xFFFFUL << FW_CSSA_ADD_Pos)                     /*!< 0x00FFFF00 */\r
9510 #define FW_CSSA_ADD          FW_CSSA_ADD_Msk                                   /*!< Code Segment Start Address */\r
9511 #define FW_CSL_LENG_Pos      (8U)\r
9512 #define FW_CSL_LENG_Msk      (0x3FFFUL << FW_CSL_LENG_Pos)                     /*!< 0x003FFF00 */\r
9513 #define FW_CSL_LENG          FW_CSL_LENG_Msk                                   /*!< Code Segment Length        */\r
9514 #define FW_NVDSSA_ADD_Pos    (8U)\r
9515 #define FW_NVDSSA_ADD_Msk    (0xFFFFUL << FW_NVDSSA_ADD_Pos)                   /*!< 0x00FFFF00 */\r
9516 #define FW_NVDSSA_ADD        FW_NVDSSA_ADD_Msk                                 /*!< Non Volatile Dat Segment Start Address */\r
9517 #define FW_NVDSL_LENG_Pos    (8U)\r
9518 #define FW_NVDSL_LENG_Msk    (0x3FFFUL << FW_NVDSL_LENG_Pos)                   /*!< 0x003FFF00 */\r
9519 #define FW_NVDSL_LENG        FW_NVDSL_LENG_Msk                                 /*!< Non Volatile Data Segment Length */\r
9520 #define FW_VDSSA_ADD_Pos     (6U)\r
9521 #define FW_VDSSA_ADD_Msk     (0x7FFUL << FW_VDSSA_ADD_Pos)                     /*!< 0x0001FFC0 */\r
9522 #define FW_VDSSA_ADD         FW_VDSSA_ADD_Msk                                  /*!< Volatile Data Segment Start Address */\r
9523 #define FW_VDSL_LENG_Pos     (6U)\r
9524 #define FW_VDSL_LENG_Msk     (0x7FFUL << FW_VDSL_LENG_Pos)                     /*!< 0x0001FFC0 */\r
9525 #define FW_VDSL_LENG         FW_VDSL_LENG_Msk                                  /*!< Volatile Data Segment Length */\r
9526 \r
9527 /**************************Bit definition for CR register *********************/\r
9528 #define FW_CR_FPA_Pos        (0U)\r
9529 #define FW_CR_FPA_Msk        (0x1UL << FW_CR_FPA_Pos)                          /*!< 0x00000001 */\r
9530 #define FW_CR_FPA            FW_CR_FPA_Msk                                     /*!< Firewall Pre Arm*/\r
9531 #define FW_CR_VDS_Pos        (1U)\r
9532 #define FW_CR_VDS_Msk        (0x1UL << FW_CR_VDS_Pos)                          /*!< 0x00000002 */\r
9533 #define FW_CR_VDS            FW_CR_VDS_Msk                                     /*!< Volatile Data Sharing*/\r
9534 #define FW_CR_VDE_Pos        (2U)\r
9535 #define FW_CR_VDE_Msk        (0x1UL << FW_CR_VDE_Pos)                          /*!< 0x00000004 */\r
9536 #define FW_CR_VDE            FW_CR_VDE_Msk                                     /*!< Volatile Data Execution*/\r
9537 \r
9538 /******************************************************************************/\r
9539 /*                                                                            */\r
9540 /*                             Power Control                                  */\r
9541 /*                                                                            */\r
9542 /******************************************************************************/\r
9543 \r
9544 /********************  Bit definition for PWR_CR1 register  ********************/\r
9545 \r
9546 #define PWR_CR1_LPR_Pos              (14U)\r
9547 #define PWR_CR1_LPR_Msk              (0x1UL << PWR_CR1_LPR_Pos)                /*!< 0x00004000 */\r
9548 #define PWR_CR1_LPR                  PWR_CR1_LPR_Msk                           /*!< Regulator low-power mode */\r
9549 #define PWR_CR1_VOS_Pos              (9U)\r
9550 #define PWR_CR1_VOS_Msk              (0x3UL << PWR_CR1_VOS_Pos)                /*!< 0x00000600 */\r
9551 #define PWR_CR1_VOS                  PWR_CR1_VOS_Msk                           /*!< VOS[1:0] bits (Regulator voltage scaling output selection) */\r
9552 #define PWR_CR1_VOS_0                (0x1UL << PWR_CR1_VOS_Pos)                /*!< 0x00000200 */\r
9553 #define PWR_CR1_VOS_1                (0x2UL << PWR_CR1_VOS_Pos)                /*!< 0x00000400 */\r
9554 #define PWR_CR1_DBP_Pos              (8U)\r
9555 #define PWR_CR1_DBP_Msk              (0x1UL << PWR_CR1_DBP_Pos)                /*!< 0x00000100 */\r
9556 #define PWR_CR1_DBP                  PWR_CR1_DBP_Msk                           /*!< Disable Back-up domain Protection */\r
9557 #define PWR_CR1_LPMS_Pos             (0U)\r
9558 #define PWR_CR1_LPMS_Msk             (0x7UL << PWR_CR1_LPMS_Pos)               /*!< 0x00000007 */\r
9559 #define PWR_CR1_LPMS                 PWR_CR1_LPMS_Msk                          /*!< Low-power mode selection field */\r
9560 #define PWR_CR1_LPMS_STOP0           (0x00000000UL)                            /*!< Stop 0 mode */\r
9561 #define PWR_CR1_LPMS_STOP1_Pos       (0U)\r
9562 #define PWR_CR1_LPMS_STOP1_Msk       (0x1UL << PWR_CR1_LPMS_STOP1_Pos)         /*!< 0x00000001 */\r
9563 #define PWR_CR1_LPMS_STOP1           PWR_CR1_LPMS_STOP1_Msk                    /*!< Stop 1 mode */\r
9564 #define PWR_CR1_LPMS_STOP2_Pos       (1U)\r
9565 #define PWR_CR1_LPMS_STOP2_Msk       (0x1UL << PWR_CR1_LPMS_STOP2_Pos)         /*!< 0x00000002 */\r
9566 #define PWR_CR1_LPMS_STOP2           PWR_CR1_LPMS_STOP2_Msk                    /*!< Stop 2 mode */\r
9567 #define PWR_CR1_LPMS_STANDBY_Pos     (0U)\r
9568 #define PWR_CR1_LPMS_STANDBY_Msk     (0x3UL << PWR_CR1_LPMS_STANDBY_Pos)       /*!< 0x00000003 */\r
9569 #define PWR_CR1_LPMS_STANDBY         PWR_CR1_LPMS_STANDBY_Msk                  /*!< Stand-by mode */\r
9570 #define PWR_CR1_LPMS_SHUTDOWN_Pos    (2U)\r
9571 #define PWR_CR1_LPMS_SHUTDOWN_Msk    (0x1UL << PWR_CR1_LPMS_SHUTDOWN_Pos)      /*!< 0x00000004 */\r
9572 #define PWR_CR1_LPMS_SHUTDOWN        PWR_CR1_LPMS_SHUTDOWN_Msk                 /*!< Shut-down mode */\r
9573 \r
9574 \r
9575 /********************  Bit definition for PWR_CR2 register  ********************/\r
9576 #define PWR_CR2_USV_Pos              (10U)\r
9577 #define PWR_CR2_USV_Msk              (0x1UL << PWR_CR2_USV_Pos)                /*!< 0x00000400 */\r
9578 #define PWR_CR2_USV                  PWR_CR2_USV_Msk                           /*!< VDD USB Supply Valid */\r
9579 #define PWR_CR2_IOSV_Pos             (9U)\r
9580 #define PWR_CR2_IOSV_Msk             (0x1UL << PWR_CR2_IOSV_Pos)               /*!< 0x00000200 */\r
9581 #define PWR_CR2_IOSV                 PWR_CR2_IOSV_Msk                          /*!< VDD IO2 independent I/Os Supply Valid */\r
9582 /*!< PVME  Peripheral Voltage Monitor Enable */\r
9583 #define PWR_CR2_PVME_Pos             (4U)\r
9584 #define PWR_CR2_PVME_Msk             (0xFUL << PWR_CR2_PVME_Pos)               /*!< 0x000000F0 */\r
9585 #define PWR_CR2_PVME                 PWR_CR2_PVME_Msk                          /*!< PVM bits field */\r
9586 #define PWR_CR2_PVME4_Pos            (7U)\r
9587 #define PWR_CR2_PVME4_Msk            (0x1UL << PWR_CR2_PVME4_Pos)              /*!< 0x00000080 */\r
9588 #define PWR_CR2_PVME4                PWR_CR2_PVME4_Msk                         /*!< PVM 4 Enable */\r
9589 #define PWR_CR2_PVME3_Pos            (6U)\r
9590 #define PWR_CR2_PVME3_Msk            (0x1UL << PWR_CR2_PVME3_Pos)              /*!< 0x00000040 */\r
9591 #define PWR_CR2_PVME3                PWR_CR2_PVME3_Msk                         /*!< PVM 3 Enable */\r
9592 #define PWR_CR2_PVME2_Pos            (5U)\r
9593 #define PWR_CR2_PVME2_Msk            (0x1UL << PWR_CR2_PVME2_Pos)              /*!< 0x00000020 */\r
9594 #define PWR_CR2_PVME2                PWR_CR2_PVME2_Msk                         /*!< PVM 2 Enable */\r
9595 #define PWR_CR2_PVME1_Pos            (4U)\r
9596 #define PWR_CR2_PVME1_Msk            (0x1UL << PWR_CR2_PVME1_Pos)              /*!< 0x00000010 */\r
9597 #define PWR_CR2_PVME1                PWR_CR2_PVME1_Msk                         /*!< PVM 1 Enable */\r
9598 /*!< PVD level configuration */\r
9599 #define PWR_CR2_PLS_Pos              (1U)\r
9600 #define PWR_CR2_PLS_Msk              (0x7UL << PWR_CR2_PLS_Pos)                /*!< 0x0000000E */\r
9601 #define PWR_CR2_PLS                  PWR_CR2_PLS_Msk                           /*!< PVD level selection */\r
9602 #define PWR_CR2_PLS_LEV0             (0x00000000UL)                            /*!< PVD level 0 */\r
9603 #define PWR_CR2_PLS_LEV1_Pos         (1U)\r
9604 #define PWR_CR2_PLS_LEV1_Msk         (0x1UL << PWR_CR2_PLS_LEV1_Pos)           /*!< 0x00000002 */\r
9605 #define PWR_CR2_PLS_LEV1             PWR_CR2_PLS_LEV1_Msk                      /*!< PVD level 1 */\r
9606 #define PWR_CR2_PLS_LEV2_Pos         (2U)\r
9607 #define PWR_CR2_PLS_LEV2_Msk         (0x1UL << PWR_CR2_PLS_LEV2_Pos)           /*!< 0x00000004 */\r
9608 #define PWR_CR2_PLS_LEV2             PWR_CR2_PLS_LEV2_Msk                      /*!< PVD level 2 */\r
9609 #define PWR_CR2_PLS_LEV3_Pos         (1U)\r
9610 #define PWR_CR2_PLS_LEV3_Msk         (0x3UL << PWR_CR2_PLS_LEV3_Pos)           /*!< 0x00000006 */\r
9611 #define PWR_CR2_PLS_LEV3             PWR_CR2_PLS_LEV3_Msk                      /*!< PVD level 3 */\r
9612 #define PWR_CR2_PLS_LEV4_Pos         (3U)\r
9613 #define PWR_CR2_PLS_LEV4_Msk         (0x1UL << PWR_CR2_PLS_LEV4_Pos)           /*!< 0x00000008 */\r
9614 #define PWR_CR2_PLS_LEV4             PWR_CR2_PLS_LEV4_Msk                      /*!< PVD level 4 */\r
9615 #define PWR_CR2_PLS_LEV5_Pos         (1U)\r
9616 #define PWR_CR2_PLS_LEV5_Msk         (0x5UL << PWR_CR2_PLS_LEV5_Pos)           /*!< 0x0000000A */\r
9617 #define PWR_CR2_PLS_LEV5             PWR_CR2_PLS_LEV5_Msk                      /*!< PVD level 5 */\r
9618 #define PWR_CR2_PLS_LEV6_Pos         (2U)\r
9619 #define PWR_CR2_PLS_LEV6_Msk         (0x3UL << PWR_CR2_PLS_LEV6_Pos)           /*!< 0x0000000C */\r
9620 #define PWR_CR2_PLS_LEV6             PWR_CR2_PLS_LEV6_Msk                      /*!< PVD level 6 */\r
9621 #define PWR_CR2_PLS_LEV7_Pos         (1U)\r
9622 #define PWR_CR2_PLS_LEV7_Msk         (0x7UL << PWR_CR2_PLS_LEV7_Pos)           /*!< 0x0000000E */\r
9623 #define PWR_CR2_PLS_LEV7             PWR_CR2_PLS_LEV7_Msk                      /*!< PVD level 7 */\r
9624 #define PWR_CR2_PVDE_Pos             (0U)\r
9625 #define PWR_CR2_PVDE_Msk             (0x1UL << PWR_CR2_PVDE_Pos)               /*!< 0x00000001 */\r
9626 #define PWR_CR2_PVDE                 PWR_CR2_PVDE_Msk                          /*!< Power Voltage Detector Enable */\r
9627 \r
9628 /********************  Bit definition for PWR_CR3 register  ********************/\r
9629 #define PWR_CR3_EIWUL_Pos            (15U)\r
9630 #define PWR_CR3_EIWUL_Msk            (0x1UL << PWR_CR3_EIWUL_Pos)              /*!< 0x00008000 */\r
9631 #define PWR_CR3_EIWUL                PWR_CR3_EIWUL_Msk                         /*!< Enable Internal Wake-up line */\r
9632 #define PWR_CR3_APC_Pos              (10U)\r
9633 #define PWR_CR3_APC_Msk              (0x1UL << PWR_CR3_APC_Pos)                /*!< 0x00000400 */\r
9634 #define PWR_CR3_APC                  PWR_CR3_APC_Msk                           /*!< Apply pull-up and pull-down configuration */\r
9635 #define PWR_CR3_RRS_Pos              (8U)\r
9636 #define PWR_CR3_RRS_Msk              (0x1UL << PWR_CR3_RRS_Pos)                /*!< 0x00000100 */\r
9637 #define PWR_CR3_RRS                  PWR_CR3_RRS_Msk                           /*!< SRAM2 Retention in Stand-by mode */\r
9638 #define PWR_CR3_EWUP5_Pos            (4U)\r
9639 #define PWR_CR3_EWUP5_Msk            (0x1UL << PWR_CR3_EWUP5_Pos)              /*!< 0x00000010 */\r
9640 #define PWR_CR3_EWUP5                PWR_CR3_EWUP5_Msk                         /*!< Enable Wake-Up Pin 5 */\r
9641 #define PWR_CR3_EWUP4_Pos            (3U)\r
9642 #define PWR_CR3_EWUP4_Msk            (0x1UL << PWR_CR3_EWUP4_Pos)              /*!< 0x00000008 */\r
9643 #define PWR_CR3_EWUP4                PWR_CR3_EWUP4_Msk                         /*!< Enable Wake-Up Pin 4 */\r
9644 #define PWR_CR3_EWUP3_Pos            (2U)\r
9645 #define PWR_CR3_EWUP3_Msk            (0x1UL << PWR_CR3_EWUP3_Pos)              /*!< 0x00000004 */\r
9646 #define PWR_CR3_EWUP3                PWR_CR3_EWUP3_Msk                         /*!< Enable Wake-Up Pin 3 */\r
9647 #define PWR_CR3_EWUP2_Pos            (1U)\r
9648 #define PWR_CR3_EWUP2_Msk            (0x1UL << PWR_CR3_EWUP2_Pos)              /*!< 0x00000002 */\r
9649 #define PWR_CR3_EWUP2                PWR_CR3_EWUP2_Msk                         /*!< Enable Wake-Up Pin 2 */\r
9650 #define PWR_CR3_EWUP1_Pos            (0U)\r
9651 #define PWR_CR3_EWUP1_Msk            (0x1UL << PWR_CR3_EWUP1_Pos)              /*!< 0x00000001 */\r
9652 #define PWR_CR3_EWUP1                PWR_CR3_EWUP1_Msk                         /*!< Enable Wake-Up Pin 1 */\r
9653 #define PWR_CR3_EWUP_Pos             (0U)\r
9654 #define PWR_CR3_EWUP_Msk             (0x1FUL << PWR_CR3_EWUP_Pos)              /*!< 0x0000001F */\r
9655 #define PWR_CR3_EWUP                 PWR_CR3_EWUP_Msk                          /*!< Enable Wake-Up Pins  */\r
9656 \r
9657 /* Legacy defines */\r
9658 #define PWR_CR3_EIWF_Pos             PWR_CR3_EIWUL_Pos\r
9659 #define PWR_CR3_EIWF_Msk             PWR_CR3_EIWUL_Msk\r
9660 #define PWR_CR3_EIWF                 PWR_CR3_EIWUL\r
9661 \r
9662 \r
9663 /********************  Bit definition for PWR_CR4 register  ********************/\r
9664 #define PWR_CR4_VBRS_Pos             (9U)\r
9665 #define PWR_CR4_VBRS_Msk             (0x1UL << PWR_CR4_VBRS_Pos)               /*!< 0x00000200 */\r
9666 #define PWR_CR4_VBRS                 PWR_CR4_VBRS_Msk                          /*!< VBAT Battery charging Resistor Selection */\r
9667 #define PWR_CR4_VBE_Pos              (8U)\r
9668 #define PWR_CR4_VBE_Msk              (0x1UL << PWR_CR4_VBE_Pos)                /*!< 0x00000100 */\r
9669 #define PWR_CR4_VBE                  PWR_CR4_VBE_Msk                           /*!< VBAT Battery charging Enable  */\r
9670 #define PWR_CR4_WP5_Pos              (4U)\r
9671 #define PWR_CR4_WP5_Msk              (0x1UL << PWR_CR4_WP5_Pos)                /*!< 0x00000010 */\r
9672 #define PWR_CR4_WP5                  PWR_CR4_WP5_Msk                           /*!< Wake-Up Pin 5 polarity */\r
9673 #define PWR_CR4_WP4_Pos              (3U)\r
9674 #define PWR_CR4_WP4_Msk              (0x1UL << PWR_CR4_WP4_Pos)                /*!< 0x00000008 */\r
9675 #define PWR_CR4_WP4                  PWR_CR4_WP4_Msk                           /*!< Wake-Up Pin 4 polarity */\r
9676 #define PWR_CR4_WP3_Pos              (2U)\r
9677 #define PWR_CR4_WP3_Msk              (0x1UL << PWR_CR4_WP3_Pos)                /*!< 0x00000004 */\r
9678 #define PWR_CR4_WP3                  PWR_CR4_WP3_Msk                           /*!< Wake-Up Pin 3 polarity */\r
9679 #define PWR_CR4_WP2_Pos              (1U)\r
9680 #define PWR_CR4_WP2_Msk              (0x1UL << PWR_CR4_WP2_Pos)                /*!< 0x00000002 */\r
9681 #define PWR_CR4_WP2                  PWR_CR4_WP2_Msk                           /*!< Wake-Up Pin 2 polarity */\r
9682 #define PWR_CR4_WP1_Pos              (0U)\r
9683 #define PWR_CR4_WP1_Msk              (0x1UL << PWR_CR4_WP1_Pos)                /*!< 0x00000001 */\r
9684 #define PWR_CR4_WP1                  PWR_CR4_WP1_Msk                           /*!< Wake-Up Pin 1 polarity */\r
9685 \r
9686 /********************  Bit definition for PWR_SR1 register  ********************/\r
9687 #define PWR_SR1_WUFI_Pos             (15U)\r
9688 #define PWR_SR1_WUFI_Msk             (0x1UL << PWR_SR1_WUFI_Pos)               /*!< 0x00008000 */\r
9689 #define PWR_SR1_WUFI                 PWR_SR1_WUFI_Msk                          /*!< Wake-Up Flag Internal */\r
9690 #define PWR_SR1_SBF_Pos              (8U)\r
9691 #define PWR_SR1_SBF_Msk              (0x1UL << PWR_SR1_SBF_Pos)                /*!< 0x00000100 */\r
9692 #define PWR_SR1_SBF                  PWR_SR1_SBF_Msk                           /*!< Stand-By Flag */\r
9693 #define PWR_SR1_WUF_Pos              (0U)\r
9694 #define PWR_SR1_WUF_Msk              (0x1FUL << PWR_SR1_WUF_Pos)               /*!< 0x0000001F */\r
9695 #define PWR_SR1_WUF                  PWR_SR1_WUF_Msk                           /*!< Wake-up Flags */\r
9696 #define PWR_SR1_WUF5_Pos             (4U)\r
9697 #define PWR_SR1_WUF5_Msk             (0x1UL << PWR_SR1_WUF5_Pos)               /*!< 0x00000010 */\r
9698 #define PWR_SR1_WUF5                 PWR_SR1_WUF5_Msk                          /*!< Wake-up Flag 5 */\r
9699 #define PWR_SR1_WUF4_Pos             (3U)\r
9700 #define PWR_SR1_WUF4_Msk             (0x1UL << PWR_SR1_WUF4_Pos)               /*!< 0x00000008 */\r
9701 #define PWR_SR1_WUF4                 PWR_SR1_WUF4_Msk                          /*!< Wake-up Flag 4 */\r
9702 #define PWR_SR1_WUF3_Pos             (2U)\r
9703 #define PWR_SR1_WUF3_Msk             (0x1UL << PWR_SR1_WUF3_Pos)               /*!< 0x00000004 */\r
9704 #define PWR_SR1_WUF3                 PWR_SR1_WUF3_Msk                          /*!< Wake-up Flag 3 */\r
9705 #define PWR_SR1_WUF2_Pos             (1U)\r
9706 #define PWR_SR1_WUF2_Msk             (0x1UL << PWR_SR1_WUF2_Pos)               /*!< 0x00000002 */\r
9707 #define PWR_SR1_WUF2                 PWR_SR1_WUF2_Msk                          /*!< Wake-up Flag 2 */\r
9708 #define PWR_SR1_WUF1_Pos             (0U)\r
9709 #define PWR_SR1_WUF1_Msk             (0x1UL << PWR_SR1_WUF1_Pos)               /*!< 0x00000001 */\r
9710 #define PWR_SR1_WUF1                 PWR_SR1_WUF1_Msk                          /*!< Wake-up Flag 1 */\r
9711 \r
9712 /********************  Bit definition for PWR_SR2 register  ********************/\r
9713 #define PWR_SR2_PVMO4_Pos            (15U)\r
9714 #define PWR_SR2_PVMO4_Msk            (0x1UL << PWR_SR2_PVMO4_Pos)              /*!< 0x00008000 */\r
9715 #define PWR_SR2_PVMO4                PWR_SR2_PVMO4_Msk                         /*!< Peripheral Voltage Monitoring Output 4 */\r
9716 #define PWR_SR2_PVMO3_Pos            (14U)\r
9717 #define PWR_SR2_PVMO3_Msk            (0x1UL << PWR_SR2_PVMO3_Pos)              /*!< 0x00004000 */\r
9718 #define PWR_SR2_PVMO3                PWR_SR2_PVMO3_Msk                         /*!< Peripheral Voltage Monitoring Output 3 */\r
9719 #define PWR_SR2_PVMO2_Pos            (13U)\r
9720 #define PWR_SR2_PVMO2_Msk            (0x1UL << PWR_SR2_PVMO2_Pos)              /*!< 0x00002000 */\r
9721 #define PWR_SR2_PVMO2                PWR_SR2_PVMO2_Msk                         /*!< Peripheral Voltage Monitoring Output 2 */\r
9722 #define PWR_SR2_PVMO1_Pos            (12U)\r
9723 #define PWR_SR2_PVMO1_Msk            (0x1UL << PWR_SR2_PVMO1_Pos)              /*!< 0x00001000 */\r
9724 #define PWR_SR2_PVMO1                PWR_SR2_PVMO1_Msk                         /*!< Peripheral Voltage Monitoring Output 1 */\r
9725 #define PWR_SR2_PVDO_Pos             (11U)\r
9726 #define PWR_SR2_PVDO_Msk             (0x1UL << PWR_SR2_PVDO_Pos)               /*!< 0x00000800 */\r
9727 #define PWR_SR2_PVDO                 PWR_SR2_PVDO_Msk                          /*!< Power Voltage Detector Output */\r
9728 #define PWR_SR2_VOSF_Pos             (10U)\r
9729 #define PWR_SR2_VOSF_Msk             (0x1UL << PWR_SR2_VOSF_Pos)               /*!< 0x00000400 */\r
9730 #define PWR_SR2_VOSF                 PWR_SR2_VOSF_Msk                          /*!< Voltage Scaling Flag */\r
9731 #define PWR_SR2_REGLPF_Pos           (9U)\r
9732 #define PWR_SR2_REGLPF_Msk           (0x1UL << PWR_SR2_REGLPF_Pos)             /*!< 0x00000200 */\r
9733 #define PWR_SR2_REGLPF               PWR_SR2_REGLPF_Msk                        /*!< Low-power Regulator Flag */\r
9734 #define PWR_SR2_REGLPS_Pos           (8U)\r
9735 #define PWR_SR2_REGLPS_Msk           (0x1UL << PWR_SR2_REGLPS_Pos)             /*!< 0x00000100 */\r
9736 #define PWR_SR2_REGLPS               PWR_SR2_REGLPS_Msk                        /*!< Low-power Regulator Started */\r
9737 \r
9738 /********************  Bit definition for PWR_SCR register  ********************/\r
9739 #define PWR_SCR_CSBF_Pos             (8U)\r
9740 #define PWR_SCR_CSBF_Msk             (0x1UL << PWR_SCR_CSBF_Pos)               /*!< 0x00000100 */\r
9741 #define PWR_SCR_CSBF                 PWR_SCR_CSBF_Msk                          /*!< Clear Stand-By Flag */\r
9742 #define PWR_SCR_CWUF_Pos             (0U)\r
9743 #define PWR_SCR_CWUF_Msk             (0x1FUL << PWR_SCR_CWUF_Pos)              /*!< 0x0000001F */\r
9744 #define PWR_SCR_CWUF                 PWR_SCR_CWUF_Msk                          /*!< Clear Wake-up Flags  */\r
9745 #define PWR_SCR_CWUF5_Pos            (4U)\r
9746 #define PWR_SCR_CWUF5_Msk            (0x1UL << PWR_SCR_CWUF5_Pos)              /*!< 0x00000010 */\r
9747 #define PWR_SCR_CWUF5                PWR_SCR_CWUF5_Msk                         /*!< Clear Wake-up Flag 5 */\r
9748 #define PWR_SCR_CWUF4_Pos            (3U)\r
9749 #define PWR_SCR_CWUF4_Msk            (0x1UL << PWR_SCR_CWUF4_Pos)              /*!< 0x00000008 */\r
9750 #define PWR_SCR_CWUF4                PWR_SCR_CWUF4_Msk                         /*!< Clear Wake-up Flag 4 */\r
9751 #define PWR_SCR_CWUF3_Pos            (2U)\r
9752 #define PWR_SCR_CWUF3_Msk            (0x1UL << PWR_SCR_CWUF3_Pos)              /*!< 0x00000004 */\r
9753 #define PWR_SCR_CWUF3                PWR_SCR_CWUF3_Msk                         /*!< Clear Wake-up Flag 3 */\r
9754 #define PWR_SCR_CWUF2_Pos            (1U)\r
9755 #define PWR_SCR_CWUF2_Msk            (0x1UL << PWR_SCR_CWUF2_Pos)              /*!< 0x00000002 */\r
9756 #define PWR_SCR_CWUF2                PWR_SCR_CWUF2_Msk                         /*!< Clear Wake-up Flag 2 */\r
9757 #define PWR_SCR_CWUF1_Pos            (0U)\r
9758 #define PWR_SCR_CWUF1_Msk            (0x1UL << PWR_SCR_CWUF1_Pos)              /*!< 0x00000001 */\r
9759 #define PWR_SCR_CWUF1                PWR_SCR_CWUF1_Msk                         /*!< Clear Wake-up Flag 1 */\r
9760 \r
9761 /********************  Bit definition for PWR_PUCRA register  ********************/\r
9762 #define PWR_PUCRA_PA15_Pos           (15U)\r
9763 #define PWR_PUCRA_PA15_Msk           (0x1UL << PWR_PUCRA_PA15_Pos)             /*!< 0x00008000 */\r
9764 #define PWR_PUCRA_PA15               PWR_PUCRA_PA15_Msk                        /*!< Port PA15 Pull-Up set */\r
9765 #define PWR_PUCRA_PA13_Pos           (13U)\r
9766 #define PWR_PUCRA_PA13_Msk           (0x1UL << PWR_PUCRA_PA13_Pos)             /*!< 0x00002000 */\r
9767 #define PWR_PUCRA_PA13               PWR_PUCRA_PA13_Msk                        /*!< Port PA13 Pull-Up set */\r
9768 #define PWR_PUCRA_PA12_Pos           (12U)\r
9769 #define PWR_PUCRA_PA12_Msk           (0x1UL << PWR_PUCRA_PA12_Pos)             /*!< 0x00001000 */\r
9770 #define PWR_PUCRA_PA12               PWR_PUCRA_PA12_Msk                        /*!< Port PA12 Pull-Up set */\r
9771 #define PWR_PUCRA_PA11_Pos           (11U)\r
9772 #define PWR_PUCRA_PA11_Msk           (0x1UL << PWR_PUCRA_PA11_Pos)             /*!< 0x00000800 */\r
9773 #define PWR_PUCRA_PA11               PWR_PUCRA_PA11_Msk                        /*!< Port PA11 Pull-Up set */\r
9774 #define PWR_PUCRA_PA10_Pos           (10U)\r
9775 #define PWR_PUCRA_PA10_Msk           (0x1UL << PWR_PUCRA_PA10_Pos)             /*!< 0x00000400 */\r
9776 #define PWR_PUCRA_PA10               PWR_PUCRA_PA10_Msk                        /*!< Port PA10 Pull-Up set */\r
9777 #define PWR_PUCRA_PA9_Pos            (9U)\r
9778 #define PWR_PUCRA_PA9_Msk            (0x1UL << PWR_PUCRA_PA9_Pos)              /*!< 0x00000200 */\r
9779 #define PWR_PUCRA_PA9                PWR_PUCRA_PA9_Msk                         /*!< Port PA9 Pull-Up set  */\r
9780 #define PWR_PUCRA_PA8_Pos            (8U)\r
9781 #define PWR_PUCRA_PA8_Msk            (0x1UL << PWR_PUCRA_PA8_Pos)              /*!< 0x00000100 */\r
9782 #define PWR_PUCRA_PA8                PWR_PUCRA_PA8_Msk                         /*!< Port PA8 Pull-Up set  */\r
9783 #define PWR_PUCRA_PA7_Pos            (7U)\r
9784 #define PWR_PUCRA_PA7_Msk            (0x1UL << PWR_PUCRA_PA7_Pos)              /*!< 0x00000080 */\r
9785 #define PWR_PUCRA_PA7                PWR_PUCRA_PA7_Msk                         /*!< Port PA7 Pull-Up set  */\r
9786 #define PWR_PUCRA_PA6_Pos            (6U)\r
9787 #define PWR_PUCRA_PA6_Msk            (0x1UL << PWR_PUCRA_PA6_Pos)              /*!< 0x00000040 */\r
9788 #define PWR_PUCRA_PA6                PWR_PUCRA_PA6_Msk                         /*!< Port PA6 Pull-Up set  */\r
9789 #define PWR_PUCRA_PA5_Pos            (5U)\r
9790 #define PWR_PUCRA_PA5_Msk            (0x1UL << PWR_PUCRA_PA5_Pos)              /*!< 0x00000020 */\r
9791 #define PWR_PUCRA_PA5                PWR_PUCRA_PA5_Msk                         /*!< Port PA5 Pull-Up set  */\r
9792 #define PWR_PUCRA_PA4_Pos            (4U)\r
9793 #define PWR_PUCRA_PA4_Msk            (0x1UL << PWR_PUCRA_PA4_Pos)              /*!< 0x00000010 */\r
9794 #define PWR_PUCRA_PA4                PWR_PUCRA_PA4_Msk                         /*!< Port PA4 Pull-Up set  */\r
9795 #define PWR_PUCRA_PA3_Pos            (3U)\r
9796 #define PWR_PUCRA_PA3_Msk            (0x1UL << PWR_PUCRA_PA3_Pos)              /*!< 0x00000008 */\r
9797 #define PWR_PUCRA_PA3                PWR_PUCRA_PA3_Msk                         /*!< Port PA3 Pull-Up set  */\r
9798 #define PWR_PUCRA_PA2_Pos            (2U)\r
9799 #define PWR_PUCRA_PA2_Msk            (0x1UL << PWR_PUCRA_PA2_Pos)              /*!< 0x00000004 */\r
9800 #define PWR_PUCRA_PA2                PWR_PUCRA_PA2_Msk                         /*!< Port PA2 Pull-Up set  */\r
9801 #define PWR_PUCRA_PA1_Pos            (1U)\r
9802 #define PWR_PUCRA_PA1_Msk            (0x1UL << PWR_PUCRA_PA1_Pos)              /*!< 0x00000002 */\r
9803 #define PWR_PUCRA_PA1                PWR_PUCRA_PA1_Msk                         /*!< Port PA1 Pull-Up set  */\r
9804 #define PWR_PUCRA_PA0_Pos            (0U)\r
9805 #define PWR_PUCRA_PA0_Msk            (0x1UL << PWR_PUCRA_PA0_Pos)              /*!< 0x00000001 */\r
9806 #define PWR_PUCRA_PA0                PWR_PUCRA_PA0_Msk                         /*!< Port PA0 Pull-Up set  */\r
9807 \r
9808 /********************  Bit definition for PWR_PDCRA register  ********************/\r
9809 #define PWR_PDCRA_PA14_Pos           (14U)\r
9810 #define PWR_PDCRA_PA14_Msk           (0x1UL << PWR_PDCRA_PA14_Pos)             /*!< 0x00004000 */\r
9811 #define PWR_PDCRA_PA14               PWR_PDCRA_PA14_Msk                        /*!< Port PA14 Pull-Down set */\r
9812 #define PWR_PDCRA_PA12_Pos           (12U)\r
9813 #define PWR_PDCRA_PA12_Msk           (0x1UL << PWR_PDCRA_PA12_Pos)             /*!< 0x00001000 */\r
9814 #define PWR_PDCRA_PA12               PWR_PDCRA_PA12_Msk                        /*!< Port PA12 Pull-Down set */\r
9815 #define PWR_PDCRA_PA11_Pos           (11U)\r
9816 #define PWR_PDCRA_PA11_Msk           (0x1UL << PWR_PDCRA_PA11_Pos)             /*!< 0x00000800 */\r
9817 #define PWR_PDCRA_PA11               PWR_PDCRA_PA11_Msk                        /*!< Port PA11 Pull-Down set */\r
9818 #define PWR_PDCRA_PA10_Pos           (10U)\r
9819 #define PWR_PDCRA_PA10_Msk           (0x1UL << PWR_PDCRA_PA10_Pos)             /*!< 0x00000400 */\r
9820 #define PWR_PDCRA_PA10               PWR_PDCRA_PA10_Msk                        /*!< Port PA10 Pull-Down set */\r
9821 #define PWR_PDCRA_PA9_Pos            (9U)\r
9822 #define PWR_PDCRA_PA9_Msk            (0x1UL << PWR_PDCRA_PA9_Pos)              /*!< 0x00000200 */\r
9823 #define PWR_PDCRA_PA9                PWR_PDCRA_PA9_Msk                         /*!< Port PA9 Pull-Down set  */\r
9824 #define PWR_PDCRA_PA8_Pos            (8U)\r
9825 #define PWR_PDCRA_PA8_Msk            (0x1UL << PWR_PDCRA_PA8_Pos)              /*!< 0x00000100 */\r
9826 #define PWR_PDCRA_PA8                PWR_PDCRA_PA8_Msk                         /*!< Port PA8 Pull-Down set  */\r
9827 #define PWR_PDCRA_PA7_Pos            (7U)\r
9828 #define PWR_PDCRA_PA7_Msk            (0x1UL << PWR_PDCRA_PA7_Pos)              /*!< 0x00000080 */\r
9829 #define PWR_PDCRA_PA7                PWR_PDCRA_PA7_Msk                         /*!< Port PA7 Pull-Down set  */\r
9830 #define PWR_PDCRA_PA6_Pos            (6U)\r
9831 #define PWR_PDCRA_PA6_Msk            (0x1UL << PWR_PDCRA_PA6_Pos)              /*!< 0x00000040 */\r
9832 #define PWR_PDCRA_PA6                PWR_PDCRA_PA6_Msk                         /*!< Port PA6 Pull-Down set  */\r
9833 #define PWR_PDCRA_PA5_Pos            (5U)\r
9834 #define PWR_PDCRA_PA5_Msk            (0x1UL << PWR_PDCRA_PA5_Pos)              /*!< 0x00000020 */\r
9835 #define PWR_PDCRA_PA5                PWR_PDCRA_PA5_Msk                         /*!< Port PA5 Pull-Down set  */\r
9836 #define PWR_PDCRA_PA4_Pos            (4U)\r
9837 #define PWR_PDCRA_PA4_Msk            (0x1UL << PWR_PDCRA_PA4_Pos)              /*!< 0x00000010 */\r
9838 #define PWR_PDCRA_PA4                PWR_PDCRA_PA4_Msk                         /*!< Port PA4 Pull-Down set  */\r
9839 #define PWR_PDCRA_PA3_Pos            (3U)\r
9840 #define PWR_PDCRA_PA3_Msk            (0x1UL << PWR_PDCRA_PA3_Pos)              /*!< 0x00000008 */\r
9841 #define PWR_PDCRA_PA3                PWR_PDCRA_PA3_Msk                         /*!< Port PA3 Pull-Down set  */\r
9842 #define PWR_PDCRA_PA2_Pos            (2U)\r
9843 #define PWR_PDCRA_PA2_Msk            (0x1UL << PWR_PDCRA_PA2_Pos)              /*!< 0x00000004 */\r
9844 #define PWR_PDCRA_PA2                PWR_PDCRA_PA2_Msk                         /*!< Port PA2 Pull-Down set  */\r
9845 #define PWR_PDCRA_PA1_Pos            (1U)\r
9846 #define PWR_PDCRA_PA1_Msk            (0x1UL << PWR_PDCRA_PA1_Pos)              /*!< 0x00000002 */\r
9847 #define PWR_PDCRA_PA1                PWR_PDCRA_PA1_Msk                         /*!< Port PA1 Pull-Down set  */\r
9848 #define PWR_PDCRA_PA0_Pos            (0U)\r
9849 #define PWR_PDCRA_PA0_Msk            (0x1UL << PWR_PDCRA_PA0_Pos)              /*!< 0x00000001 */\r
9850 #define PWR_PDCRA_PA0                PWR_PDCRA_PA0_Msk                         /*!< Port PA0 Pull-Down set  */\r
9851 \r
9852 /********************  Bit definition for PWR_PUCRB register  ********************/\r
9853 #define PWR_PUCRB_PB15_Pos           (15U)\r
9854 #define PWR_PUCRB_PB15_Msk           (0x1UL << PWR_PUCRB_PB15_Pos)             /*!< 0x00008000 */\r
9855 #define PWR_PUCRB_PB15               PWR_PUCRB_PB15_Msk                        /*!< Port PB15 Pull-Up set */\r
9856 #define PWR_PUCRB_PB14_Pos           (14U)\r
9857 #define PWR_PUCRB_PB14_Msk           (0x1UL << PWR_PUCRB_PB14_Pos)             /*!< 0x00004000 */\r
9858 #define PWR_PUCRB_PB14               PWR_PUCRB_PB14_Msk                        /*!< Port PB14 Pull-Up set */\r
9859 #define PWR_PUCRB_PB13_Pos           (13U)\r
9860 #define PWR_PUCRB_PB13_Msk           (0x1UL << PWR_PUCRB_PB13_Pos)             /*!< 0x00002000 */\r
9861 #define PWR_PUCRB_PB13               PWR_PUCRB_PB13_Msk                        /*!< Port PB13 Pull-Up set */\r
9862 #define PWR_PUCRB_PB12_Pos           (12U)\r
9863 #define PWR_PUCRB_PB12_Msk           (0x1UL << PWR_PUCRB_PB12_Pos)             /*!< 0x00001000 */\r
9864 #define PWR_PUCRB_PB12               PWR_PUCRB_PB12_Msk                        /*!< Port PB12 Pull-Up set */\r
9865 #define PWR_PUCRB_PB11_Pos           (11U)\r
9866 #define PWR_PUCRB_PB11_Msk           (0x1UL << PWR_PUCRB_PB11_Pos)             /*!< 0x00000800 */\r
9867 #define PWR_PUCRB_PB11               PWR_PUCRB_PB11_Msk                        /*!< Port PB11 Pull-Up set */\r
9868 #define PWR_PUCRB_PB10_Pos           (10U)\r
9869 #define PWR_PUCRB_PB10_Msk           (0x1UL << PWR_PUCRB_PB10_Pos)             /*!< 0x00000400 */\r
9870 #define PWR_PUCRB_PB10               PWR_PUCRB_PB10_Msk                        /*!< Port PB10 Pull-Up set */\r
9871 #define PWR_PUCRB_PB9_Pos            (9U)\r
9872 #define PWR_PUCRB_PB9_Msk            (0x1UL << PWR_PUCRB_PB9_Pos)              /*!< 0x00000200 */\r
9873 #define PWR_PUCRB_PB9                PWR_PUCRB_PB9_Msk                         /*!< Port PB9 Pull-Up set  */\r
9874 #define PWR_PUCRB_PB8_Pos            (8U)\r
9875 #define PWR_PUCRB_PB8_Msk            (0x1UL << PWR_PUCRB_PB8_Pos)              /*!< 0x00000100 */\r
9876 #define PWR_PUCRB_PB8                PWR_PUCRB_PB8_Msk                         /*!< Port PB8 Pull-Up set  */\r
9877 #define PWR_PUCRB_PB7_Pos            (7U)\r
9878 #define PWR_PUCRB_PB7_Msk            (0x1UL << PWR_PUCRB_PB7_Pos)              /*!< 0x00000080 */\r
9879 #define PWR_PUCRB_PB7                PWR_PUCRB_PB7_Msk                         /*!< Port PB7 Pull-Up set  */\r
9880 #define PWR_PUCRB_PB6_Pos            (6U)\r
9881 #define PWR_PUCRB_PB6_Msk            (0x1UL << PWR_PUCRB_PB6_Pos)              /*!< 0x00000040 */\r
9882 #define PWR_PUCRB_PB6                PWR_PUCRB_PB6_Msk                         /*!< Port PB6 Pull-Up set  */\r
9883 #define PWR_PUCRB_PB5_Pos            (5U)\r
9884 #define PWR_PUCRB_PB5_Msk            (0x1UL << PWR_PUCRB_PB5_Pos)              /*!< 0x00000020 */\r
9885 #define PWR_PUCRB_PB5                PWR_PUCRB_PB5_Msk                         /*!< Port PB5 Pull-Up set  */\r
9886 #define PWR_PUCRB_PB4_Pos            (4U)\r
9887 #define PWR_PUCRB_PB4_Msk            (0x1UL << PWR_PUCRB_PB4_Pos)              /*!< 0x00000010 */\r
9888 #define PWR_PUCRB_PB4                PWR_PUCRB_PB4_Msk                         /*!< Port PB4 Pull-Up set  */\r
9889 #define PWR_PUCRB_PB3_Pos            (3U)\r
9890 #define PWR_PUCRB_PB3_Msk            (0x1UL << PWR_PUCRB_PB3_Pos)              /*!< 0x00000008 */\r
9891 #define PWR_PUCRB_PB3                PWR_PUCRB_PB3_Msk                         /*!< Port PB3 Pull-Up set  */\r
9892 #define PWR_PUCRB_PB2_Pos            (2U)\r
9893 #define PWR_PUCRB_PB2_Msk            (0x1UL << PWR_PUCRB_PB2_Pos)              /*!< 0x00000004 */\r
9894 #define PWR_PUCRB_PB2                PWR_PUCRB_PB2_Msk                         /*!< Port PB2 Pull-Up set  */\r
9895 #define PWR_PUCRB_PB1_Pos            (1U)\r
9896 #define PWR_PUCRB_PB1_Msk            (0x1UL << PWR_PUCRB_PB1_Pos)              /*!< 0x00000002 */\r
9897 #define PWR_PUCRB_PB1                PWR_PUCRB_PB1_Msk                         /*!< Port PB1 Pull-Up set  */\r
9898 #define PWR_PUCRB_PB0_Pos            (0U)\r
9899 #define PWR_PUCRB_PB0_Msk            (0x1UL << PWR_PUCRB_PB0_Pos)              /*!< 0x00000001 */\r
9900 #define PWR_PUCRB_PB0                PWR_PUCRB_PB0_Msk                         /*!< Port PB0 Pull-Up set  */\r
9901 \r
9902 /********************  Bit definition for PWR_PDCRB register  ********************/\r
9903 #define PWR_PDCRB_PB15_Pos           (15U)\r
9904 #define PWR_PDCRB_PB15_Msk           (0x1UL << PWR_PDCRB_PB15_Pos)             /*!< 0x00008000 */\r
9905 #define PWR_PDCRB_PB15               PWR_PDCRB_PB15_Msk                        /*!< Port PB15 Pull-Down set */\r
9906 #define PWR_PDCRB_PB14_Pos           (14U)\r
9907 #define PWR_PDCRB_PB14_Msk           (0x1UL << PWR_PDCRB_PB14_Pos)             /*!< 0x00004000 */\r
9908 #define PWR_PDCRB_PB14               PWR_PDCRB_PB14_Msk                        /*!< Port PB14 Pull-Down set */\r
9909 #define PWR_PDCRB_PB13_Pos           (13U)\r
9910 #define PWR_PDCRB_PB13_Msk           (0x1UL << PWR_PDCRB_PB13_Pos)             /*!< 0x00002000 */\r
9911 #define PWR_PDCRB_PB13               PWR_PDCRB_PB13_Msk                        /*!< Port PB13 Pull-Down set */\r
9912 #define PWR_PDCRB_PB12_Pos           (12U)\r
9913 #define PWR_PDCRB_PB12_Msk           (0x1UL << PWR_PDCRB_PB12_Pos)             /*!< 0x00001000 */\r
9914 #define PWR_PDCRB_PB12               PWR_PDCRB_PB12_Msk                        /*!< Port PB12 Pull-Down set */\r
9915 #define PWR_PDCRB_PB11_Pos           (11U)\r
9916 #define PWR_PDCRB_PB11_Msk           (0x1UL << PWR_PDCRB_PB11_Pos)             /*!< 0x00000800 */\r
9917 #define PWR_PDCRB_PB11               PWR_PDCRB_PB11_Msk                        /*!< Port PB11 Pull-Down set */\r
9918 #define PWR_PDCRB_PB10_Pos           (10U)\r
9919 #define PWR_PDCRB_PB10_Msk           (0x1UL << PWR_PDCRB_PB10_Pos)             /*!< 0x00000400 */\r
9920 #define PWR_PDCRB_PB10               PWR_PDCRB_PB10_Msk                        /*!< Port PB10 Pull-Down set */\r
9921 #define PWR_PDCRB_PB9_Pos            (9U)\r
9922 #define PWR_PDCRB_PB9_Msk            (0x1UL << PWR_PDCRB_PB9_Pos)              /*!< 0x00000200 */\r
9923 #define PWR_PDCRB_PB9                PWR_PDCRB_PB9_Msk                         /*!< Port PB9 Pull-Down set  */\r
9924 #define PWR_PDCRB_PB8_Pos            (8U)\r
9925 #define PWR_PDCRB_PB8_Msk            (0x1UL << PWR_PDCRB_PB8_Pos)              /*!< 0x00000100 */\r
9926 #define PWR_PDCRB_PB8                PWR_PDCRB_PB8_Msk                         /*!< Port PB8 Pull-Down set  */\r
9927 #define PWR_PDCRB_PB7_Pos            (7U)\r
9928 #define PWR_PDCRB_PB7_Msk            (0x1UL << PWR_PDCRB_PB7_Pos)              /*!< 0x00000080 */\r
9929 #define PWR_PDCRB_PB7                PWR_PDCRB_PB7_Msk                         /*!< Port PB7 Pull-Down set  */\r
9930 #define PWR_PDCRB_PB6_Pos            (6U)\r
9931 #define PWR_PDCRB_PB6_Msk            (0x1UL << PWR_PDCRB_PB6_Pos)              /*!< 0x00000040 */\r
9932 #define PWR_PDCRB_PB6                PWR_PDCRB_PB6_Msk                         /*!< Port PB6 Pull-Down set  */\r
9933 #define PWR_PDCRB_PB5_Pos            (5U)\r
9934 #define PWR_PDCRB_PB5_Msk            (0x1UL << PWR_PDCRB_PB5_Pos)              /*!< 0x00000020 */\r
9935 #define PWR_PDCRB_PB5                PWR_PDCRB_PB5_Msk                         /*!< Port PB5 Pull-Down set  */\r
9936 #define PWR_PDCRB_PB3_Pos            (3U)\r
9937 #define PWR_PDCRB_PB3_Msk            (0x1UL << PWR_PDCRB_PB3_Pos)              /*!< 0x00000008 */\r
9938 #define PWR_PDCRB_PB3                PWR_PDCRB_PB3_Msk                         /*!< Port PB3 Pull-Down set  */\r
9939 #define PWR_PDCRB_PB2_Pos            (2U)\r
9940 #define PWR_PDCRB_PB2_Msk            (0x1UL << PWR_PDCRB_PB2_Pos)              /*!< 0x00000004 */\r
9941 #define PWR_PDCRB_PB2                PWR_PDCRB_PB2_Msk                         /*!< Port PB2 Pull-Down set  */\r
9942 #define PWR_PDCRB_PB1_Pos            (1U)\r
9943 #define PWR_PDCRB_PB1_Msk            (0x1UL << PWR_PDCRB_PB1_Pos)              /*!< 0x00000002 */\r
9944 #define PWR_PDCRB_PB1                PWR_PDCRB_PB1_Msk                         /*!< Port PB1 Pull-Down set  */\r
9945 #define PWR_PDCRB_PB0_Pos            (0U)\r
9946 #define PWR_PDCRB_PB0_Msk            (0x1UL << PWR_PDCRB_PB0_Pos)              /*!< 0x00000001 */\r
9947 #define PWR_PDCRB_PB0                PWR_PDCRB_PB0_Msk                         /*!< Port PB0 Pull-Down set  */\r
9948 \r
9949 /********************  Bit definition for PWR_PUCRC register  ********************/\r
9950 #define PWR_PUCRC_PC15_Pos           (15U)\r
9951 #define PWR_PUCRC_PC15_Msk           (0x1UL << PWR_PUCRC_PC15_Pos)             /*!< 0x00008000 */\r
9952 #define PWR_PUCRC_PC15               PWR_PUCRC_PC15_Msk                        /*!< Port PC15 Pull-Up set */\r
9953 #define PWR_PUCRC_PC14_Pos           (14U)\r
9954 #define PWR_PUCRC_PC14_Msk           (0x1UL << PWR_PUCRC_PC14_Pos)             /*!< 0x00004000 */\r
9955 #define PWR_PUCRC_PC14               PWR_PUCRC_PC14_Msk                        /*!< Port PC14 Pull-Up set */\r
9956 #define PWR_PUCRC_PC13_Pos           (13U)\r
9957 #define PWR_PUCRC_PC13_Msk           (0x1UL << PWR_PUCRC_PC13_Pos)             /*!< 0x00002000 */\r
9958 #define PWR_PUCRC_PC13               PWR_PUCRC_PC13_Msk                        /*!< Port PC13 Pull-Up set */\r
9959 #define PWR_PUCRC_PC12_Pos           (12U)\r
9960 #define PWR_PUCRC_PC12_Msk           (0x1UL << PWR_PUCRC_PC12_Pos)             /*!< 0x00001000 */\r
9961 #define PWR_PUCRC_PC12               PWR_PUCRC_PC12_Msk                        /*!< Port PC12 Pull-Up set */\r
9962 #define PWR_PUCRC_PC11_Pos           (11U)\r
9963 #define PWR_PUCRC_PC11_Msk           (0x1UL << PWR_PUCRC_PC11_Pos)             /*!< 0x00000800 */\r
9964 #define PWR_PUCRC_PC11               PWR_PUCRC_PC11_Msk                        /*!< Port PC11 Pull-Up set */\r
9965 #define PWR_PUCRC_PC10_Pos           (10U)\r
9966 #define PWR_PUCRC_PC10_Msk           (0x1UL << PWR_PUCRC_PC10_Pos)             /*!< 0x00000400 */\r
9967 #define PWR_PUCRC_PC10               PWR_PUCRC_PC10_Msk                        /*!< Port PC10 Pull-Up set */\r
9968 #define PWR_PUCRC_PC9_Pos            (9U)\r
9969 #define PWR_PUCRC_PC9_Msk            (0x1UL << PWR_PUCRC_PC9_Pos)              /*!< 0x00000200 */\r
9970 #define PWR_PUCRC_PC9                PWR_PUCRC_PC9_Msk                         /*!< Port PC9 Pull-Up set  */\r
9971 #define PWR_PUCRC_PC8_Pos            (8U)\r
9972 #define PWR_PUCRC_PC8_Msk            (0x1UL << PWR_PUCRC_PC8_Pos)              /*!< 0x00000100 */\r
9973 #define PWR_PUCRC_PC8                PWR_PUCRC_PC8_Msk                         /*!< Port PC8 Pull-Up set  */\r
9974 #define PWR_PUCRC_PC7_Pos            (7U)\r
9975 #define PWR_PUCRC_PC7_Msk            (0x1UL << PWR_PUCRC_PC7_Pos)              /*!< 0x00000080 */\r
9976 #define PWR_PUCRC_PC7                PWR_PUCRC_PC7_Msk                         /*!< Port PC7 Pull-Up set  */\r
9977 #define PWR_PUCRC_PC6_Pos            (6U)\r
9978 #define PWR_PUCRC_PC6_Msk            (0x1UL << PWR_PUCRC_PC6_Pos)              /*!< 0x00000040 */\r
9979 #define PWR_PUCRC_PC6                PWR_PUCRC_PC6_Msk                         /*!< Port PC6 Pull-Up set  */\r
9980 #define PWR_PUCRC_PC5_Pos            (5U)\r
9981 #define PWR_PUCRC_PC5_Msk            (0x1UL << PWR_PUCRC_PC5_Pos)              /*!< 0x00000020 */\r
9982 #define PWR_PUCRC_PC5                PWR_PUCRC_PC5_Msk                         /*!< Port PC5 Pull-Up set  */\r
9983 #define PWR_PUCRC_PC4_Pos            (4U)\r
9984 #define PWR_PUCRC_PC4_Msk            (0x1UL << PWR_PUCRC_PC4_Pos)              /*!< 0x00000010 */\r
9985 #define PWR_PUCRC_PC4                PWR_PUCRC_PC4_Msk                         /*!< Port PC4 Pull-Up set  */\r
9986 #define PWR_PUCRC_PC3_Pos            (3U)\r
9987 #define PWR_PUCRC_PC3_Msk            (0x1UL << PWR_PUCRC_PC3_Pos)              /*!< 0x00000008 */\r
9988 #define PWR_PUCRC_PC3                PWR_PUCRC_PC3_Msk                         /*!< Port PC3 Pull-Up set  */\r
9989 #define PWR_PUCRC_PC2_Pos            (2U)\r
9990 #define PWR_PUCRC_PC2_Msk            (0x1UL << PWR_PUCRC_PC2_Pos)              /*!< 0x00000004 */\r
9991 #define PWR_PUCRC_PC2                PWR_PUCRC_PC2_Msk                         /*!< Port PC2 Pull-Up set  */\r
9992 #define PWR_PUCRC_PC1_Pos            (1U)\r
9993 #define PWR_PUCRC_PC1_Msk            (0x1UL << PWR_PUCRC_PC1_Pos)              /*!< 0x00000002 */\r
9994 #define PWR_PUCRC_PC1                PWR_PUCRC_PC1_Msk                         /*!< Port PC1 Pull-Up set  */\r
9995 #define PWR_PUCRC_PC0_Pos            (0U)\r
9996 #define PWR_PUCRC_PC0_Msk            (0x1UL << PWR_PUCRC_PC0_Pos)              /*!< 0x00000001 */\r
9997 #define PWR_PUCRC_PC0                PWR_PUCRC_PC0_Msk                         /*!< Port PC0 Pull-Up set  */\r
9998 \r
9999 /********************  Bit definition for PWR_PDCRC register  ********************/\r
10000 #define PWR_PDCRC_PC15_Pos           (15U)\r
10001 #define PWR_PDCRC_PC15_Msk           (0x1UL << PWR_PDCRC_PC15_Pos)             /*!< 0x00008000 */\r
10002 #define PWR_PDCRC_PC15               PWR_PDCRC_PC15_Msk                        /*!< Port PC15 Pull-Down set */\r
10003 #define PWR_PDCRC_PC14_Pos           (14U)\r
10004 #define PWR_PDCRC_PC14_Msk           (0x1UL << PWR_PDCRC_PC14_Pos)             /*!< 0x00004000 */\r
10005 #define PWR_PDCRC_PC14               PWR_PDCRC_PC14_Msk                        /*!< Port PC14 Pull-Down set */\r
10006 #define PWR_PDCRC_PC13_Pos           (13U)\r
10007 #define PWR_PDCRC_PC13_Msk           (0x1UL << PWR_PDCRC_PC13_Pos)             /*!< 0x00002000 */\r
10008 #define PWR_PDCRC_PC13               PWR_PDCRC_PC13_Msk                        /*!< Port PC13 Pull-Down set */\r
10009 #define PWR_PDCRC_PC12_Pos           (12U)\r
10010 #define PWR_PDCRC_PC12_Msk           (0x1UL << PWR_PDCRC_PC12_Pos)             /*!< 0x00001000 */\r
10011 #define PWR_PDCRC_PC12               PWR_PDCRC_PC12_Msk                        /*!< Port PC12 Pull-Down set */\r
10012 #define PWR_PDCRC_PC11_Pos           (11U)\r
10013 #define PWR_PDCRC_PC11_Msk           (0x1UL << PWR_PDCRC_PC11_Pos)             /*!< 0x00000800 */\r
10014 #define PWR_PDCRC_PC11               PWR_PDCRC_PC11_Msk                        /*!< Port PC11 Pull-Down set */\r
10015 #define PWR_PDCRC_PC10_Pos           (10U)\r
10016 #define PWR_PDCRC_PC10_Msk           (0x1UL << PWR_PDCRC_PC10_Pos)             /*!< 0x00000400 */\r
10017 #define PWR_PDCRC_PC10               PWR_PDCRC_PC10_Msk                        /*!< Port PC10 Pull-Down set */\r
10018 #define PWR_PDCRC_PC9_Pos            (9U)\r
10019 #define PWR_PDCRC_PC9_Msk            (0x1UL << PWR_PDCRC_PC9_Pos)              /*!< 0x00000200 */\r
10020 #define PWR_PDCRC_PC9                PWR_PDCRC_PC9_Msk                         /*!< Port PC9 Pull-Down set  */\r
10021 #define PWR_PDCRC_PC8_Pos            (8U)\r
10022 #define PWR_PDCRC_PC8_Msk            (0x1UL << PWR_PDCRC_PC8_Pos)              /*!< 0x00000100 */\r
10023 #define PWR_PDCRC_PC8                PWR_PDCRC_PC8_Msk                         /*!< Port PC8 Pull-Down set  */\r
10024 #define PWR_PDCRC_PC7_Pos            (7U)\r
10025 #define PWR_PDCRC_PC7_Msk            (0x1UL << PWR_PDCRC_PC7_Pos)              /*!< 0x00000080 */\r
10026 #define PWR_PDCRC_PC7                PWR_PDCRC_PC7_Msk                         /*!< Port PC7 Pull-Down set  */\r
10027 #define PWR_PDCRC_PC6_Pos            (6U)\r
10028 #define PWR_PDCRC_PC6_Msk            (0x1UL << PWR_PDCRC_PC6_Pos)              /*!< 0x00000040 */\r
10029 #define PWR_PDCRC_PC6                PWR_PDCRC_PC6_Msk                         /*!< Port PC6 Pull-Down set  */\r
10030 #define PWR_PDCRC_PC5_Pos            (5U)\r
10031 #define PWR_PDCRC_PC5_Msk            (0x1UL << PWR_PDCRC_PC5_Pos)              /*!< 0x00000020 */\r
10032 #define PWR_PDCRC_PC5                PWR_PDCRC_PC5_Msk                         /*!< Port PC5 Pull-Down set  */\r
10033 #define PWR_PDCRC_PC4_Pos            (4U)\r
10034 #define PWR_PDCRC_PC4_Msk            (0x1UL << PWR_PDCRC_PC4_Pos)              /*!< 0x00000010 */\r
10035 #define PWR_PDCRC_PC4                PWR_PDCRC_PC4_Msk                         /*!< Port PC4 Pull-Down set  */\r
10036 #define PWR_PDCRC_PC3_Pos            (3U)\r
10037 #define PWR_PDCRC_PC3_Msk            (0x1UL << PWR_PDCRC_PC3_Pos)              /*!< 0x00000008 */\r
10038 #define PWR_PDCRC_PC3                PWR_PDCRC_PC3_Msk                         /*!< Port PC3 Pull-Down set  */\r
10039 #define PWR_PDCRC_PC2_Pos            (2U)\r
10040 #define PWR_PDCRC_PC2_Msk            (0x1UL << PWR_PDCRC_PC2_Pos)              /*!< 0x00000004 */\r
10041 #define PWR_PDCRC_PC2                PWR_PDCRC_PC2_Msk                         /*!< Port PC2 Pull-Down set  */\r
10042 #define PWR_PDCRC_PC1_Pos            (1U)\r
10043 #define PWR_PDCRC_PC1_Msk            (0x1UL << PWR_PDCRC_PC1_Pos)              /*!< 0x00000002 */\r
10044 #define PWR_PDCRC_PC1                PWR_PDCRC_PC1_Msk                         /*!< Port PC1 Pull-Down set  */\r
10045 #define PWR_PDCRC_PC0_Pos            (0U)\r
10046 #define PWR_PDCRC_PC0_Msk            (0x1UL << PWR_PDCRC_PC0_Pos)              /*!< 0x00000001 */\r
10047 #define PWR_PDCRC_PC0                PWR_PDCRC_PC0_Msk                         /*!< Port PC0 Pull-Down set  */\r
10048 \r
10049 /********************  Bit definition for PWR_PUCRD register  ********************/\r
10050 #define PWR_PUCRD_PD15_Pos           (15U)\r
10051 #define PWR_PUCRD_PD15_Msk           (0x1UL << PWR_PUCRD_PD15_Pos)             /*!< 0x00008000 */\r
10052 #define PWR_PUCRD_PD15               PWR_PUCRD_PD15_Msk                        /*!< Port PD15 Pull-Up set */\r
10053 #define PWR_PUCRD_PD14_Pos           (14U)\r
10054 #define PWR_PUCRD_PD14_Msk           (0x1UL << PWR_PUCRD_PD14_Pos)             /*!< 0x00004000 */\r
10055 #define PWR_PUCRD_PD14               PWR_PUCRD_PD14_Msk                        /*!< Port PD14 Pull-Up set */\r
10056 #define PWR_PUCRD_PD13_Pos           (13U)\r
10057 #define PWR_PUCRD_PD13_Msk           (0x1UL << PWR_PUCRD_PD13_Pos)             /*!< 0x00002000 */\r
10058 #define PWR_PUCRD_PD13               PWR_PUCRD_PD13_Msk                        /*!< Port PD13 Pull-Up set */\r
10059 #define PWR_PUCRD_PD12_Pos           (12U)\r
10060 #define PWR_PUCRD_PD12_Msk           (0x1UL << PWR_PUCRD_PD12_Pos)             /*!< 0x00001000 */\r
10061 #define PWR_PUCRD_PD12               PWR_PUCRD_PD12_Msk                        /*!< Port PD12 Pull-Up set */\r
10062 #define PWR_PUCRD_PD11_Pos           (11U)\r
10063 #define PWR_PUCRD_PD11_Msk           (0x1UL << PWR_PUCRD_PD11_Pos)             /*!< 0x00000800 */\r
10064 #define PWR_PUCRD_PD11               PWR_PUCRD_PD11_Msk                        /*!< Port PD11 Pull-Up set */\r
10065 #define PWR_PUCRD_PD10_Pos           (10U)\r
10066 #define PWR_PUCRD_PD10_Msk           (0x1UL << PWR_PUCRD_PD10_Pos)             /*!< 0x00000400 */\r
10067 #define PWR_PUCRD_PD10               PWR_PUCRD_PD10_Msk                        /*!< Port PD10 Pull-Up set */\r
10068 #define PWR_PUCRD_PD9_Pos            (9U)\r
10069 #define PWR_PUCRD_PD9_Msk            (0x1UL << PWR_PUCRD_PD9_Pos)              /*!< 0x00000200 */\r
10070 #define PWR_PUCRD_PD9                PWR_PUCRD_PD9_Msk                         /*!< Port PD9 Pull-Up set  */\r
10071 #define PWR_PUCRD_PD8_Pos            (8U)\r
10072 #define PWR_PUCRD_PD8_Msk            (0x1UL << PWR_PUCRD_PD8_Pos)              /*!< 0x00000100 */\r
10073 #define PWR_PUCRD_PD8                PWR_PUCRD_PD8_Msk                         /*!< Port PD8 Pull-Up set  */\r
10074 #define PWR_PUCRD_PD7_Pos            (7U)\r
10075 #define PWR_PUCRD_PD7_Msk            (0x1UL << PWR_PUCRD_PD7_Pos)              /*!< 0x00000080 */\r
10076 #define PWR_PUCRD_PD7                PWR_PUCRD_PD7_Msk                         /*!< Port PD7 Pull-Up set  */\r
10077 #define PWR_PUCRD_PD6_Pos            (6U)\r
10078 #define PWR_PUCRD_PD6_Msk            (0x1UL << PWR_PUCRD_PD6_Pos)              /*!< 0x00000040 */\r
10079 #define PWR_PUCRD_PD6                PWR_PUCRD_PD6_Msk                         /*!< Port PD6 Pull-Up set  */\r
10080 #define PWR_PUCRD_PD5_Pos            (5U)\r
10081 #define PWR_PUCRD_PD5_Msk            (0x1UL << PWR_PUCRD_PD5_Pos)              /*!< 0x00000020 */\r
10082 #define PWR_PUCRD_PD5                PWR_PUCRD_PD5_Msk                         /*!< Port PD5 Pull-Up set  */\r
10083 #define PWR_PUCRD_PD4_Pos            (4U)\r
10084 #define PWR_PUCRD_PD4_Msk            (0x1UL << PWR_PUCRD_PD4_Pos)              /*!< 0x00000010 */\r
10085 #define PWR_PUCRD_PD4                PWR_PUCRD_PD4_Msk                         /*!< Port PD4 Pull-Up set  */\r
10086 #define PWR_PUCRD_PD3_Pos            (3U)\r
10087 #define PWR_PUCRD_PD3_Msk            (0x1UL << PWR_PUCRD_PD3_Pos)              /*!< 0x00000008 */\r
10088 #define PWR_PUCRD_PD3                PWR_PUCRD_PD3_Msk                         /*!< Port PD3 Pull-Up set  */\r
10089 #define PWR_PUCRD_PD2_Pos            (2U)\r
10090 #define PWR_PUCRD_PD2_Msk            (0x1UL << PWR_PUCRD_PD2_Pos)              /*!< 0x00000004 */\r
10091 #define PWR_PUCRD_PD2                PWR_PUCRD_PD2_Msk                         /*!< Port PD2 Pull-Up set  */\r
10092 #define PWR_PUCRD_PD1_Pos            (1U)\r
10093 #define PWR_PUCRD_PD1_Msk            (0x1UL << PWR_PUCRD_PD1_Pos)              /*!< 0x00000002 */\r
10094 #define PWR_PUCRD_PD1                PWR_PUCRD_PD1_Msk                         /*!< Port PD1 Pull-Up set  */\r
10095 #define PWR_PUCRD_PD0_Pos            (0U)\r
10096 #define PWR_PUCRD_PD0_Msk            (0x1UL << PWR_PUCRD_PD0_Pos)              /*!< 0x00000001 */\r
10097 #define PWR_PUCRD_PD0                PWR_PUCRD_PD0_Msk                         /*!< Port PD0 Pull-Up set  */\r
10098 \r
10099 /********************  Bit definition for PWR_PDCRD register  ********************/\r
10100 #define PWR_PDCRD_PD15_Pos           (15U)\r
10101 #define PWR_PDCRD_PD15_Msk           (0x1UL << PWR_PDCRD_PD15_Pos)             /*!< 0x00008000 */\r
10102 #define PWR_PDCRD_PD15               PWR_PDCRD_PD15_Msk                        /*!< Port PD15 Pull-Down set */\r
10103 #define PWR_PDCRD_PD14_Pos           (14U)\r
10104 #define PWR_PDCRD_PD14_Msk           (0x1UL << PWR_PDCRD_PD14_Pos)             /*!< 0x00004000 */\r
10105 #define PWR_PDCRD_PD14               PWR_PDCRD_PD14_Msk                        /*!< Port PD14 Pull-Down set */\r
10106 #define PWR_PDCRD_PD13_Pos           (13U)\r
10107 #define PWR_PDCRD_PD13_Msk           (0x1UL << PWR_PDCRD_PD13_Pos)             /*!< 0x00002000 */\r
10108 #define PWR_PDCRD_PD13               PWR_PDCRD_PD13_Msk                        /*!< Port PD13 Pull-Down set */\r
10109 #define PWR_PDCRD_PD12_Pos           (12U)\r
10110 #define PWR_PDCRD_PD12_Msk           (0x1UL << PWR_PDCRD_PD12_Pos)             /*!< 0x00001000 */\r
10111 #define PWR_PDCRD_PD12               PWR_PDCRD_PD12_Msk                        /*!< Port PD12 Pull-Down set */\r
10112 #define PWR_PDCRD_PD11_Pos           (11U)\r
10113 #define PWR_PDCRD_PD11_Msk           (0x1UL << PWR_PDCRD_PD11_Pos)             /*!< 0x00000800 */\r
10114 #define PWR_PDCRD_PD11               PWR_PDCRD_PD11_Msk                        /*!< Port PD11 Pull-Down set */\r
10115 #define PWR_PDCRD_PD10_Pos           (10U)\r
10116 #define PWR_PDCRD_PD10_Msk           (0x1UL << PWR_PDCRD_PD10_Pos)             /*!< 0x00000400 */\r
10117 #define PWR_PDCRD_PD10               PWR_PDCRD_PD10_Msk                        /*!< Port PD10 Pull-Down set */\r
10118 #define PWR_PDCRD_PD9_Pos            (9U)\r
10119 #define PWR_PDCRD_PD9_Msk            (0x1UL << PWR_PDCRD_PD9_Pos)              /*!< 0x00000200 */\r
10120 #define PWR_PDCRD_PD9                PWR_PDCRD_PD9_Msk                         /*!< Port PD9 Pull-Down set  */\r
10121 #define PWR_PDCRD_PD8_Pos            (8U)\r
10122 #define PWR_PDCRD_PD8_Msk            (0x1UL << PWR_PDCRD_PD8_Pos)              /*!< 0x00000100 */\r
10123 #define PWR_PDCRD_PD8                PWR_PDCRD_PD8_Msk                         /*!< Port PD8 Pull-Down set  */\r
10124 #define PWR_PDCRD_PD7_Pos            (7U)\r
10125 #define PWR_PDCRD_PD7_Msk            (0x1UL << PWR_PDCRD_PD7_Pos)              /*!< 0x00000080 */\r
10126 #define PWR_PDCRD_PD7                PWR_PDCRD_PD7_Msk                         /*!< Port PD7 Pull-Down set  */\r
10127 #define PWR_PDCRD_PD6_Pos            (6U)\r
10128 #define PWR_PDCRD_PD6_Msk            (0x1UL << PWR_PDCRD_PD6_Pos)              /*!< 0x00000040 */\r
10129 #define PWR_PDCRD_PD6                PWR_PDCRD_PD6_Msk                         /*!< Port PD6 Pull-Down set  */\r
10130 #define PWR_PDCRD_PD5_Pos            (5U)\r
10131 #define PWR_PDCRD_PD5_Msk            (0x1UL << PWR_PDCRD_PD5_Pos)              /*!< 0x00000020 */\r
10132 #define PWR_PDCRD_PD5                PWR_PDCRD_PD5_Msk                         /*!< Port PD5 Pull-Down set  */\r
10133 #define PWR_PDCRD_PD4_Pos            (4U)\r
10134 #define PWR_PDCRD_PD4_Msk            (0x1UL << PWR_PDCRD_PD4_Pos)              /*!< 0x00000010 */\r
10135 #define PWR_PDCRD_PD4                PWR_PDCRD_PD4_Msk                         /*!< Port PD4 Pull-Down set  */\r
10136 #define PWR_PDCRD_PD3_Pos            (3U)\r
10137 #define PWR_PDCRD_PD3_Msk            (0x1UL << PWR_PDCRD_PD3_Pos)              /*!< 0x00000008 */\r
10138 #define PWR_PDCRD_PD3                PWR_PDCRD_PD3_Msk                         /*!< Port PD3 Pull-Down set  */\r
10139 #define PWR_PDCRD_PD2_Pos            (2U)\r
10140 #define PWR_PDCRD_PD2_Msk            (0x1UL << PWR_PDCRD_PD2_Pos)              /*!< 0x00000004 */\r
10141 #define PWR_PDCRD_PD2                PWR_PDCRD_PD2_Msk                         /*!< Port PD2 Pull-Down set  */\r
10142 #define PWR_PDCRD_PD1_Pos            (1U)\r
10143 #define PWR_PDCRD_PD1_Msk            (0x1UL << PWR_PDCRD_PD1_Pos)              /*!< 0x00000002 */\r
10144 #define PWR_PDCRD_PD1                PWR_PDCRD_PD1_Msk                         /*!< Port PD1 Pull-Down set  */\r
10145 #define PWR_PDCRD_PD0_Pos            (0U)\r
10146 #define PWR_PDCRD_PD0_Msk            (0x1UL << PWR_PDCRD_PD0_Pos)              /*!< 0x00000001 */\r
10147 #define PWR_PDCRD_PD0                PWR_PDCRD_PD0_Msk                         /*!< Port PD0 Pull-Down set  */\r
10148 \r
10149 /********************  Bit definition for PWR_PUCRE register  ********************/\r
10150 #define PWR_PUCRE_PE15_Pos           (15U)\r
10151 #define PWR_PUCRE_PE15_Msk           (0x1UL << PWR_PUCRE_PE15_Pos)             /*!< 0x00008000 */\r
10152 #define PWR_PUCRE_PE15               PWR_PUCRE_PE15_Msk                        /*!< Port PE15 Pull-Up set */\r
10153 #define PWR_PUCRE_PE14_Pos           (14U)\r
10154 #define PWR_PUCRE_PE14_Msk           (0x1UL << PWR_PUCRE_PE14_Pos)             /*!< 0x00004000 */\r
10155 #define PWR_PUCRE_PE14               PWR_PUCRE_PE14_Msk                        /*!< Port PE14 Pull-Up set */\r
10156 #define PWR_PUCRE_PE13_Pos           (13U)\r
10157 #define PWR_PUCRE_PE13_Msk           (0x1UL << PWR_PUCRE_PE13_Pos)             /*!< 0x00002000 */\r
10158 #define PWR_PUCRE_PE13               PWR_PUCRE_PE13_Msk                        /*!< Port PE13 Pull-Up set */\r
10159 #define PWR_PUCRE_PE12_Pos           (12U)\r
10160 #define PWR_PUCRE_PE12_Msk           (0x1UL << PWR_PUCRE_PE12_Pos)             /*!< 0x00001000 */\r
10161 #define PWR_PUCRE_PE12               PWR_PUCRE_PE12_Msk                        /*!< Port PE12 Pull-Up set */\r
10162 #define PWR_PUCRE_PE11_Pos           (11U)\r
10163 #define PWR_PUCRE_PE11_Msk           (0x1UL << PWR_PUCRE_PE11_Pos)             /*!< 0x00000800 */\r
10164 #define PWR_PUCRE_PE11               PWR_PUCRE_PE11_Msk                        /*!< Port PE11 Pull-Up set */\r
10165 #define PWR_PUCRE_PE10_Pos           (10U)\r
10166 #define PWR_PUCRE_PE10_Msk           (0x1UL << PWR_PUCRE_PE10_Pos)             /*!< 0x00000400 */\r
10167 #define PWR_PUCRE_PE10               PWR_PUCRE_PE10_Msk                        /*!< Port PE10 Pull-Up set */\r
10168 #define PWR_PUCRE_PE9_Pos            (9U)\r
10169 #define PWR_PUCRE_PE9_Msk            (0x1UL << PWR_PUCRE_PE9_Pos)              /*!< 0x00000200 */\r
10170 #define PWR_PUCRE_PE9                PWR_PUCRE_PE9_Msk                         /*!< Port PE9 Pull-Up set  */\r
10171 #define PWR_PUCRE_PE8_Pos            (8U)\r
10172 #define PWR_PUCRE_PE8_Msk            (0x1UL << PWR_PUCRE_PE8_Pos)              /*!< 0x00000100 */\r
10173 #define PWR_PUCRE_PE8                PWR_PUCRE_PE8_Msk                         /*!< Port PE8 Pull-Up set  */\r
10174 #define PWR_PUCRE_PE7_Pos            (7U)\r
10175 #define PWR_PUCRE_PE7_Msk            (0x1UL << PWR_PUCRE_PE7_Pos)              /*!< 0x00000080 */\r
10176 #define PWR_PUCRE_PE7                PWR_PUCRE_PE7_Msk                         /*!< Port PE7 Pull-Up set  */\r
10177 #define PWR_PUCRE_PE6_Pos            (6U)\r
10178 #define PWR_PUCRE_PE6_Msk            (0x1UL << PWR_PUCRE_PE6_Pos)              /*!< 0x00000040 */\r
10179 #define PWR_PUCRE_PE6                PWR_PUCRE_PE6_Msk                         /*!< Port PE6 Pull-Up set  */\r
10180 #define PWR_PUCRE_PE5_Pos            (5U)\r
10181 #define PWR_PUCRE_PE5_Msk            (0x1UL << PWR_PUCRE_PE5_Pos)              /*!< 0x00000020 */\r
10182 #define PWR_PUCRE_PE5                PWR_PUCRE_PE5_Msk                         /*!< Port PE5 Pull-Up set  */\r
10183 #define PWR_PUCRE_PE4_Pos            (4U)\r
10184 #define PWR_PUCRE_PE4_Msk            (0x1UL << PWR_PUCRE_PE4_Pos)              /*!< 0x00000010 */\r
10185 #define PWR_PUCRE_PE4                PWR_PUCRE_PE4_Msk                         /*!< Port PE4 Pull-Up set  */\r
10186 #define PWR_PUCRE_PE3_Pos            (3U)\r
10187 #define PWR_PUCRE_PE3_Msk            (0x1UL << PWR_PUCRE_PE3_Pos)              /*!< 0x00000008 */\r
10188 #define PWR_PUCRE_PE3                PWR_PUCRE_PE3_Msk                         /*!< Port PE3 Pull-Up set  */\r
10189 #define PWR_PUCRE_PE2_Pos            (2U)\r
10190 #define PWR_PUCRE_PE2_Msk            (0x1UL << PWR_PUCRE_PE2_Pos)              /*!< 0x00000004 */\r
10191 #define PWR_PUCRE_PE2                PWR_PUCRE_PE2_Msk                         /*!< Port PE2 Pull-Up set  */\r
10192 #define PWR_PUCRE_PE1_Pos            (1U)\r
10193 #define PWR_PUCRE_PE1_Msk            (0x1UL << PWR_PUCRE_PE1_Pos)              /*!< 0x00000002 */\r
10194 #define PWR_PUCRE_PE1                PWR_PUCRE_PE1_Msk                         /*!< Port PE1 Pull-Up set  */\r
10195 #define PWR_PUCRE_PE0_Pos            (0U)\r
10196 #define PWR_PUCRE_PE0_Msk            (0x1UL << PWR_PUCRE_PE0_Pos)              /*!< 0x00000001 */\r
10197 #define PWR_PUCRE_PE0                PWR_PUCRE_PE0_Msk                         /*!< Port PE0 Pull-Up set  */\r
10198 \r
10199 /********************  Bit definition for PWR_PDCRE register  ********************/\r
10200 #define PWR_PDCRE_PE15_Pos           (15U)\r
10201 #define PWR_PDCRE_PE15_Msk           (0x1UL << PWR_PDCRE_PE15_Pos)             /*!< 0x00008000 */\r
10202 #define PWR_PDCRE_PE15               PWR_PDCRE_PE15_Msk                        /*!< Port PE15 Pull-Down set */\r
10203 #define PWR_PDCRE_PE14_Pos           (14U)\r
10204 #define PWR_PDCRE_PE14_Msk           (0x1UL << PWR_PDCRE_PE14_Pos)             /*!< 0x00004000 */\r
10205 #define PWR_PDCRE_PE14               PWR_PDCRE_PE14_Msk                        /*!< Port PE14 Pull-Down set */\r
10206 #define PWR_PDCRE_PE13_Pos           (13U)\r
10207 #define PWR_PDCRE_PE13_Msk           (0x1UL << PWR_PDCRE_PE13_Pos)             /*!< 0x00002000 */\r
10208 #define PWR_PDCRE_PE13               PWR_PDCRE_PE13_Msk                        /*!< Port PE13 Pull-Down set */\r
10209 #define PWR_PDCRE_PE12_Pos           (12U)\r
10210 #define PWR_PDCRE_PE12_Msk           (0x1UL << PWR_PDCRE_PE12_Pos)             /*!< 0x00001000 */\r
10211 #define PWR_PDCRE_PE12               PWR_PDCRE_PE12_Msk                        /*!< Port PE12 Pull-Down set */\r
10212 #define PWR_PDCRE_PE11_Pos           (11U)\r
10213 #define PWR_PDCRE_PE11_Msk           (0x1UL << PWR_PDCRE_PE11_Pos)             /*!< 0x00000800 */\r
10214 #define PWR_PDCRE_PE11               PWR_PDCRE_PE11_Msk                        /*!< Port PE11 Pull-Down set */\r
10215 #define PWR_PDCRE_PE10_Pos           (10U)\r
10216 #define PWR_PDCRE_PE10_Msk           (0x1UL << PWR_PDCRE_PE10_Pos)             /*!< 0x00000400 */\r
10217 #define PWR_PDCRE_PE10               PWR_PDCRE_PE10_Msk                        /*!< Port PE10 Pull-Down set */\r
10218 #define PWR_PDCRE_PE9_Pos            (9U)\r
10219 #define PWR_PDCRE_PE9_Msk            (0x1UL << PWR_PDCRE_PE9_Pos)              /*!< 0x00000200 */\r
10220 #define PWR_PDCRE_PE9                PWR_PDCRE_PE9_Msk                         /*!< Port PE9 Pull-Down set  */\r
10221 #define PWR_PDCRE_PE8_Pos            (8U)\r
10222 #define PWR_PDCRE_PE8_Msk            (0x1UL << PWR_PDCRE_PE8_Pos)              /*!< 0x00000100 */\r
10223 #define PWR_PDCRE_PE8                PWR_PDCRE_PE8_Msk                         /*!< Port PE8 Pull-Down set  */\r
10224 #define PWR_PDCRE_PE7_Pos            (7U)\r
10225 #define PWR_PDCRE_PE7_Msk            (0x1UL << PWR_PDCRE_PE7_Pos)              /*!< 0x00000080 */\r
10226 #define PWR_PDCRE_PE7                PWR_PDCRE_PE7_Msk                         /*!< Port PE7 Pull-Down set  */\r
10227 #define PWR_PDCRE_PE6_Pos            (6U)\r
10228 #define PWR_PDCRE_PE6_Msk            (0x1UL << PWR_PDCRE_PE6_Pos)              /*!< 0x00000040 */\r
10229 #define PWR_PDCRE_PE6                PWR_PDCRE_PE6_Msk                         /*!< Port PE6 Pull-Down set  */\r
10230 #define PWR_PDCRE_PE5_Pos            (5U)\r
10231 #define PWR_PDCRE_PE5_Msk            (0x1UL << PWR_PDCRE_PE5_Pos)              /*!< 0x00000020 */\r
10232 #define PWR_PDCRE_PE5                PWR_PDCRE_PE5_Msk                         /*!< Port PE5 Pull-Down set  */\r
10233 #define PWR_PDCRE_PE4_Pos            (4U)\r
10234 #define PWR_PDCRE_PE4_Msk            (0x1UL << PWR_PDCRE_PE4_Pos)              /*!< 0x00000010 */\r
10235 #define PWR_PDCRE_PE4                PWR_PDCRE_PE4_Msk                         /*!< Port PE4 Pull-Down set  */\r
10236 #define PWR_PDCRE_PE3_Pos            (3U)\r
10237 #define PWR_PDCRE_PE3_Msk            (0x1UL << PWR_PDCRE_PE3_Pos)              /*!< 0x00000008 */\r
10238 #define PWR_PDCRE_PE3                PWR_PDCRE_PE3_Msk                         /*!< Port PE3 Pull-Down set  */\r
10239 #define PWR_PDCRE_PE2_Pos            (2U)\r
10240 #define PWR_PDCRE_PE2_Msk            (0x1UL << PWR_PDCRE_PE2_Pos)              /*!< 0x00000004 */\r
10241 #define PWR_PDCRE_PE2                PWR_PDCRE_PE2_Msk                         /*!< Port PE2 Pull-Down set  */\r
10242 #define PWR_PDCRE_PE1_Pos            (1U)\r
10243 #define PWR_PDCRE_PE1_Msk            (0x1UL << PWR_PDCRE_PE1_Pos)              /*!< 0x00000002 */\r
10244 #define PWR_PDCRE_PE1                PWR_PDCRE_PE1_Msk                         /*!< Port PE1 Pull-Down set  */\r
10245 #define PWR_PDCRE_PE0_Pos            (0U)\r
10246 #define PWR_PDCRE_PE0_Msk            (0x1UL << PWR_PDCRE_PE0_Pos)              /*!< 0x00000001 */\r
10247 #define PWR_PDCRE_PE0                PWR_PDCRE_PE0_Msk                         /*!< Port PE0 Pull-Down set  */\r
10248 \r
10249 /********************  Bit definition for PWR_PUCRF register  ********************/\r
10250 #define PWR_PUCRF_PF15_Pos           (15U)\r
10251 #define PWR_PUCRF_PF15_Msk           (0x1UL << PWR_PUCRF_PF15_Pos)             /*!< 0x00008000 */\r
10252 #define PWR_PUCRF_PF15               PWR_PUCRF_PF15_Msk                        /*!< Port PF15 Pull-Up set */\r
10253 #define PWR_PUCRF_PF14_Pos           (14U)\r
10254 #define PWR_PUCRF_PF14_Msk           (0x1UL << PWR_PUCRF_PF14_Pos)             /*!< 0x00004000 */\r
10255 #define PWR_PUCRF_PF14               PWR_PUCRF_PF14_Msk                        /*!< Port PF14 Pull-Up set */\r
10256 #define PWR_PUCRF_PF13_Pos           (13U)\r
10257 #define PWR_PUCRF_PF13_Msk           (0x1UL << PWR_PUCRF_PF13_Pos)             /*!< 0x00002000 */\r
10258 #define PWR_PUCRF_PF13               PWR_PUCRF_PF13_Msk                        /*!< Port PF13 Pull-Up set */\r
10259 #define PWR_PUCRF_PF12_Pos           (12U)\r
10260 #define PWR_PUCRF_PF12_Msk           (0x1UL << PWR_PUCRF_PF12_Pos)             /*!< 0x00001000 */\r
10261 #define PWR_PUCRF_PF12               PWR_PUCRF_PF12_Msk                        /*!< Port PF12 Pull-Up set */\r
10262 #define PWR_PUCRF_PF11_Pos           (11U)\r
10263 #define PWR_PUCRF_PF11_Msk           (0x1UL << PWR_PUCRF_PF11_Pos)             /*!< 0x00000800 */\r
10264 #define PWR_PUCRF_PF11               PWR_PUCRF_PF11_Msk                        /*!< Port PF11 Pull-Up set */\r
10265 #define PWR_PUCRF_PF10_Pos           (10U)\r
10266 #define PWR_PUCRF_PF10_Msk           (0x1UL << PWR_PUCRF_PF10_Pos)             /*!< 0x00000400 */\r
10267 #define PWR_PUCRF_PF10               PWR_PUCRF_PF10_Msk                        /*!< Port PF10 Pull-Up set */\r
10268 #define PWR_PUCRF_PF9_Pos            (9U)\r
10269 #define PWR_PUCRF_PF9_Msk            (0x1UL << PWR_PUCRF_PF9_Pos)              /*!< 0x00000200 */\r
10270 #define PWR_PUCRF_PF9                PWR_PUCRF_PF9_Msk                         /*!< Port PF9 Pull-Up set  */\r
10271 #define PWR_PUCRF_PF8_Pos            (8U)\r
10272 #define PWR_PUCRF_PF8_Msk            (0x1UL << PWR_PUCRF_PF8_Pos)              /*!< 0x00000100 */\r
10273 #define PWR_PUCRF_PF8                PWR_PUCRF_PF8_Msk                         /*!< Port PF8 Pull-Up set  */\r
10274 #define PWR_PUCRF_PF7_Pos            (7U)\r
10275 #define PWR_PUCRF_PF7_Msk            (0x1UL << PWR_PUCRF_PF7_Pos)              /*!< 0x00000080 */\r
10276 #define PWR_PUCRF_PF7                PWR_PUCRF_PF7_Msk                         /*!< Port PF7 Pull-Up set  */\r
10277 #define PWR_PUCRF_PF6_Pos            (6U)\r
10278 #define PWR_PUCRF_PF6_Msk            (0x1UL << PWR_PUCRF_PF6_Pos)              /*!< 0x00000040 */\r
10279 #define PWR_PUCRF_PF6                PWR_PUCRF_PF6_Msk                         /*!< Port PF6 Pull-Up set  */\r
10280 #define PWR_PUCRF_PF5_Pos            (5U)\r
10281 #define PWR_PUCRF_PF5_Msk            (0x1UL << PWR_PUCRF_PF5_Pos)              /*!< 0x00000020 */\r
10282 #define PWR_PUCRF_PF5                PWR_PUCRF_PF5_Msk                         /*!< Port PF5 Pull-Up set  */\r
10283 #define PWR_PUCRF_PF4_Pos            (4U)\r
10284 #define PWR_PUCRF_PF4_Msk            (0x1UL << PWR_PUCRF_PF4_Pos)              /*!< 0x00000010 */\r
10285 #define PWR_PUCRF_PF4                PWR_PUCRF_PF4_Msk                         /*!< Port PF4 Pull-Up set  */\r
10286 #define PWR_PUCRF_PF3_Pos            (3U)\r
10287 #define PWR_PUCRF_PF3_Msk            (0x1UL << PWR_PUCRF_PF3_Pos)              /*!< 0x00000008 */\r
10288 #define PWR_PUCRF_PF3                PWR_PUCRF_PF3_Msk                         /*!< Port PF3 Pull-Up set  */\r
10289 #define PWR_PUCRF_PF2_Pos            (2U)\r
10290 #define PWR_PUCRF_PF2_Msk            (0x1UL << PWR_PUCRF_PF2_Pos)              /*!< 0x00000004 */\r
10291 #define PWR_PUCRF_PF2                PWR_PUCRF_PF2_Msk                         /*!< Port PF2 Pull-Up set  */\r
10292 #define PWR_PUCRF_PF1_Pos            (1U)\r
10293 #define PWR_PUCRF_PF1_Msk            (0x1UL << PWR_PUCRF_PF1_Pos)              /*!< 0x00000002 */\r
10294 #define PWR_PUCRF_PF1                PWR_PUCRF_PF1_Msk                         /*!< Port PF1 Pull-Up set  */\r
10295 #define PWR_PUCRF_PF0_Pos            (0U)\r
10296 #define PWR_PUCRF_PF0_Msk            (0x1UL << PWR_PUCRF_PF0_Pos)              /*!< 0x00000001 */\r
10297 #define PWR_PUCRF_PF0                PWR_PUCRF_PF0_Msk                         /*!< Port PF0 Pull-Up set  */\r
10298 \r
10299 /********************  Bit definition for PWR_PDCRF register  ********************/\r
10300 #define PWR_PDCRF_PF15_Pos           (15U)\r
10301 #define PWR_PDCRF_PF15_Msk           (0x1UL << PWR_PDCRF_PF15_Pos)             /*!< 0x00008000 */\r
10302 #define PWR_PDCRF_PF15               PWR_PDCRF_PF15_Msk                        /*!< Port PF15 Pull-Down set */\r
10303 #define PWR_PDCRF_PF14_Pos           (14U)\r
10304 #define PWR_PDCRF_PF14_Msk           (0x1UL << PWR_PDCRF_PF14_Pos)             /*!< 0x00004000 */\r
10305 #define PWR_PDCRF_PF14               PWR_PDCRF_PF14_Msk                        /*!< Port PF14 Pull-Down set */\r
10306 #define PWR_PDCRF_PF13_Pos           (13U)\r
10307 #define PWR_PDCRF_PF13_Msk           (0x1UL << PWR_PDCRF_PF13_Pos)             /*!< 0x00002000 */\r
10308 #define PWR_PDCRF_PF13               PWR_PDCRF_PF13_Msk                        /*!< Port PF13 Pull-Down set */\r
10309 #define PWR_PDCRF_PF12_Pos           (12U)\r
10310 #define PWR_PDCRF_PF12_Msk           (0x1UL << PWR_PDCRF_PF12_Pos)             /*!< 0x00001000 */\r
10311 #define PWR_PDCRF_PF12               PWR_PDCRF_PF12_Msk                        /*!< Port PF12 Pull-Down set */\r
10312 #define PWR_PDCRF_PF11_Pos           (11U)\r
10313 #define PWR_PDCRF_PF11_Msk           (0x1UL << PWR_PDCRF_PF11_Pos)             /*!< 0x00000800 */\r
10314 #define PWR_PDCRF_PF11               PWR_PDCRF_PF11_Msk                        /*!< Port PF11 Pull-Down set */\r
10315 #define PWR_PDCRF_PF10_Pos           (10U)\r
10316 #define PWR_PDCRF_PF10_Msk           (0x1UL << PWR_PDCRF_PF10_Pos)             /*!< 0x00000400 */\r
10317 #define PWR_PDCRF_PF10               PWR_PDCRF_PF10_Msk                        /*!< Port PF10 Pull-Down set */\r
10318 #define PWR_PDCRF_PF9_Pos            (9U)\r
10319 #define PWR_PDCRF_PF9_Msk            (0x1UL << PWR_PDCRF_PF9_Pos)              /*!< 0x00000200 */\r
10320 #define PWR_PDCRF_PF9                PWR_PDCRF_PF9_Msk                         /*!< Port PF9 Pull-Down set  */\r
10321 #define PWR_PDCRF_PF8_Pos            (8U)\r
10322 #define PWR_PDCRF_PF8_Msk            (0x1UL << PWR_PDCRF_PF8_Pos)              /*!< 0x00000100 */\r
10323 #define PWR_PDCRF_PF8                PWR_PDCRF_PF8_Msk                         /*!< Port PF8 Pull-Down set  */\r
10324 #define PWR_PDCRF_PF7_Pos            (7U)\r
10325 #define PWR_PDCRF_PF7_Msk            (0x1UL << PWR_PDCRF_PF7_Pos)              /*!< 0x00000080 */\r
10326 #define PWR_PDCRF_PF7                PWR_PDCRF_PF7_Msk                         /*!< Port PF7 Pull-Down set  */\r
10327 #define PWR_PDCRF_PF6_Pos            (6U)\r
10328 #define PWR_PDCRF_PF6_Msk            (0x1UL << PWR_PDCRF_PF6_Pos)              /*!< 0x00000040 */\r
10329 #define PWR_PDCRF_PF6                PWR_PDCRF_PF6_Msk                         /*!< Port PF6 Pull-Down set  */\r
10330 #define PWR_PDCRF_PF5_Pos            (5U)\r
10331 #define PWR_PDCRF_PF5_Msk            (0x1UL << PWR_PDCRF_PF5_Pos)              /*!< 0x00000020 */\r
10332 #define PWR_PDCRF_PF5                PWR_PDCRF_PF5_Msk                         /*!< Port PF5 Pull-Down set  */\r
10333 #define PWR_PDCRF_PF4_Pos            (4U)\r
10334 #define PWR_PDCRF_PF4_Msk            (0x1UL << PWR_PDCRF_PF4_Pos)              /*!< 0x00000010 */\r
10335 #define PWR_PDCRF_PF4                PWR_PDCRF_PF4_Msk                         /*!< Port PF4 Pull-Down set  */\r
10336 #define PWR_PDCRF_PF3_Pos            (3U)\r
10337 #define PWR_PDCRF_PF3_Msk            (0x1UL << PWR_PDCRF_PF3_Pos)              /*!< 0x00000008 */\r
10338 #define PWR_PDCRF_PF3                PWR_PDCRF_PF3_Msk                         /*!< Port PF3 Pull-Down set  */\r
10339 #define PWR_PDCRF_PF2_Pos            (2U)\r
10340 #define PWR_PDCRF_PF2_Msk            (0x1UL << PWR_PDCRF_PF2_Pos)              /*!< 0x00000004 */\r
10341 #define PWR_PDCRF_PF2                PWR_PDCRF_PF2_Msk                         /*!< Port PF2 Pull-Down set  */\r
10342 #define PWR_PDCRF_PF1_Pos            (1U)\r
10343 #define PWR_PDCRF_PF1_Msk            (0x1UL << PWR_PDCRF_PF1_Pos)              /*!< 0x00000002 */\r
10344 #define PWR_PDCRF_PF1                PWR_PDCRF_PF1_Msk                         /*!< Port PF1 Pull-Down set  */\r
10345 #define PWR_PDCRF_PF0_Pos            (0U)\r
10346 #define PWR_PDCRF_PF0_Msk            (0x1UL << PWR_PDCRF_PF0_Pos)              /*!< 0x00000001 */\r
10347 #define PWR_PDCRF_PF0                PWR_PDCRF_PF0_Msk                         /*!< Port PF0 Pull-Down set  */\r
10348 \r
10349 /********************  Bit definition for PWR_PUCRG register  ********************/\r
10350 #define PWR_PUCRG_PG15_Pos           (15U)\r
10351 #define PWR_PUCRG_PG15_Msk           (0x1UL << PWR_PUCRG_PG15_Pos)             /*!< 0x00008000 */\r
10352 #define PWR_PUCRG_PG15               PWR_PUCRG_PG15_Msk                        /*!< Port PG15 Pull-Up set */\r
10353 #define PWR_PUCRG_PG14_Pos           (14U)\r
10354 #define PWR_PUCRG_PG14_Msk           (0x1UL << PWR_PUCRG_PG14_Pos)             /*!< 0x00004000 */\r
10355 #define PWR_PUCRG_PG14               PWR_PUCRG_PG14_Msk                        /*!< Port PG14 Pull-Up set */\r
10356 #define PWR_PUCRG_PG13_Pos           (13U)\r
10357 #define PWR_PUCRG_PG13_Msk           (0x1UL << PWR_PUCRG_PG13_Pos)             /*!< 0x00002000 */\r
10358 #define PWR_PUCRG_PG13               PWR_PUCRG_PG13_Msk                        /*!< Port PG13 Pull-Up set */\r
10359 #define PWR_PUCRG_PG12_Pos           (12U)\r
10360 #define PWR_PUCRG_PG12_Msk           (0x1UL << PWR_PUCRG_PG12_Pos)             /*!< 0x00001000 */\r
10361 #define PWR_PUCRG_PG12               PWR_PUCRG_PG12_Msk                        /*!< Port PG12 Pull-Up set */\r
10362 #define PWR_PUCRG_PG11_Pos           (11U)\r
10363 #define PWR_PUCRG_PG11_Msk           (0x1UL << PWR_PUCRG_PG11_Pos)             /*!< 0x00000800 */\r
10364 #define PWR_PUCRG_PG11               PWR_PUCRG_PG11_Msk                        /*!< Port PG11 Pull-Up set */\r
10365 #define PWR_PUCRG_PG10_Pos           (10U)\r
10366 #define PWR_PUCRG_PG10_Msk           (0x1UL << PWR_PUCRG_PG10_Pos)             /*!< 0x00000400 */\r
10367 #define PWR_PUCRG_PG10               PWR_PUCRG_PG10_Msk                        /*!< Port PG10 Pull-Up set */\r
10368 #define PWR_PUCRG_PG9_Pos            (9U)\r
10369 #define PWR_PUCRG_PG9_Msk            (0x1UL << PWR_PUCRG_PG9_Pos)              /*!< 0x00000200 */\r
10370 #define PWR_PUCRG_PG9                PWR_PUCRG_PG9_Msk                         /*!< Port PG9 Pull-Up set  */\r
10371 #define PWR_PUCRG_PG8_Pos            (8U)\r
10372 #define PWR_PUCRG_PG8_Msk            (0x1UL << PWR_PUCRG_PG8_Pos)              /*!< 0x00000100 */\r
10373 #define PWR_PUCRG_PG8                PWR_PUCRG_PG8_Msk                         /*!< Port PG8 Pull-Up set  */\r
10374 #define PWR_PUCRG_PG7_Pos            (7U)\r
10375 #define PWR_PUCRG_PG7_Msk            (0x1UL << PWR_PUCRG_PG7_Pos)              /*!< 0x00000080 */\r
10376 #define PWR_PUCRG_PG7                PWR_PUCRG_PG7_Msk                         /*!< Port PG7 Pull-Up set  */\r
10377 #define PWR_PUCRG_PG6_Pos            (6U)\r
10378 #define PWR_PUCRG_PG6_Msk            (0x1UL << PWR_PUCRG_PG6_Pos)              /*!< 0x00000040 */\r
10379 #define PWR_PUCRG_PG6                PWR_PUCRG_PG6_Msk                         /*!< Port PG6 Pull-Up set  */\r
10380 #define PWR_PUCRG_PG5_Pos            (5U)\r
10381 #define PWR_PUCRG_PG5_Msk            (0x1UL << PWR_PUCRG_PG5_Pos)              /*!< 0x00000020 */\r
10382 #define PWR_PUCRG_PG5                PWR_PUCRG_PG5_Msk                         /*!< Port PG5 Pull-Up set  */\r
10383 #define PWR_PUCRG_PG4_Pos            (4U)\r
10384 #define PWR_PUCRG_PG4_Msk            (0x1UL << PWR_PUCRG_PG4_Pos)              /*!< 0x00000010 */\r
10385 #define PWR_PUCRG_PG4                PWR_PUCRG_PG4_Msk                         /*!< Port PG4 Pull-Up set  */\r
10386 #define PWR_PUCRG_PG3_Pos            (3U)\r
10387 #define PWR_PUCRG_PG3_Msk            (0x1UL << PWR_PUCRG_PG3_Pos)              /*!< 0x00000008 */\r
10388 #define PWR_PUCRG_PG3                PWR_PUCRG_PG3_Msk                         /*!< Port PG3 Pull-Up set  */\r
10389 #define PWR_PUCRG_PG2_Pos            (2U)\r
10390 #define PWR_PUCRG_PG2_Msk            (0x1UL << PWR_PUCRG_PG2_Pos)              /*!< 0x00000004 */\r
10391 #define PWR_PUCRG_PG2                PWR_PUCRG_PG2_Msk                         /*!< Port PG2 Pull-Up set  */\r
10392 #define PWR_PUCRG_PG1_Pos            (1U)\r
10393 #define PWR_PUCRG_PG1_Msk            (0x1UL << PWR_PUCRG_PG1_Pos)              /*!< 0x00000002 */\r
10394 #define PWR_PUCRG_PG1                PWR_PUCRG_PG1_Msk                         /*!< Port PG1 Pull-Up set  */\r
10395 #define PWR_PUCRG_PG0_Pos            (0U)\r
10396 #define PWR_PUCRG_PG0_Msk            (0x1UL << PWR_PUCRG_PG0_Pos)              /*!< 0x00000001 */\r
10397 #define PWR_PUCRG_PG0                PWR_PUCRG_PG0_Msk                         /*!< Port PG0 Pull-Up set  */\r
10398 \r
10399 /********************  Bit definition for PWR_PDCRG register  ********************/\r
10400 #define PWR_PDCRG_PG15_Pos           (15U)\r
10401 #define PWR_PDCRG_PG15_Msk           (0x1UL << PWR_PDCRG_PG15_Pos)             /*!< 0x00008000 */\r
10402 #define PWR_PDCRG_PG15               PWR_PDCRG_PG15_Msk                        /*!< Port PG15 Pull-Down set */\r
10403 #define PWR_PDCRG_PG14_Pos           (14U)\r
10404 #define PWR_PDCRG_PG14_Msk           (0x1UL << PWR_PDCRG_PG14_Pos)             /*!< 0x00004000 */\r
10405 #define PWR_PDCRG_PG14               PWR_PDCRG_PG14_Msk                        /*!< Port PG14 Pull-Down set */\r
10406 #define PWR_PDCRG_PG13_Pos           (13U)\r
10407 #define PWR_PDCRG_PG13_Msk           (0x1UL << PWR_PDCRG_PG13_Pos)             /*!< 0x00002000 */\r
10408 #define PWR_PDCRG_PG13               PWR_PDCRG_PG13_Msk                        /*!< Port PG13 Pull-Down set */\r
10409 #define PWR_PDCRG_PG12_Pos           (12U)\r
10410 #define PWR_PDCRG_PG12_Msk           (0x1UL << PWR_PDCRG_PG12_Pos)             /*!< 0x00001000 */\r
10411 #define PWR_PDCRG_PG12               PWR_PDCRG_PG12_Msk                        /*!< Port PG12 Pull-Down set */\r
10412 #define PWR_PDCRG_PG11_Pos           (11U)\r
10413 #define PWR_PDCRG_PG11_Msk           (0x1UL << PWR_PDCRG_PG11_Pos)             /*!< 0x00000800 */\r
10414 #define PWR_PDCRG_PG11               PWR_PDCRG_PG11_Msk                        /*!< Port PG11 Pull-Down set */\r
10415 #define PWR_PDCRG_PG10_Pos           (10U)\r
10416 #define PWR_PDCRG_PG10_Msk           (0x1UL << PWR_PDCRG_PG10_Pos)             /*!< 0x00000400 */\r
10417 #define PWR_PDCRG_PG10               PWR_PDCRG_PG10_Msk                        /*!< Port PG10 Pull-Down set */\r
10418 #define PWR_PDCRG_PG9_Pos            (9U)\r
10419 #define PWR_PDCRG_PG9_Msk            (0x1UL << PWR_PDCRG_PG9_Pos)              /*!< 0x00000200 */\r
10420 #define PWR_PDCRG_PG9                PWR_PDCRG_PG9_Msk                         /*!< Port PG9 Pull-Down set  */\r
10421 #define PWR_PDCRG_PG8_Pos            (8U)\r
10422 #define PWR_PDCRG_PG8_Msk            (0x1UL << PWR_PDCRG_PG8_Pos)              /*!< 0x00000100 */\r
10423 #define PWR_PDCRG_PG8                PWR_PDCRG_PG8_Msk                         /*!< Port PG8 Pull-Down set  */\r
10424 #define PWR_PDCRG_PG7_Pos            (7U)\r
10425 #define PWR_PDCRG_PG7_Msk            (0x1UL << PWR_PDCRG_PG7_Pos)              /*!< 0x00000080 */\r
10426 #define PWR_PDCRG_PG7                PWR_PDCRG_PG7_Msk                         /*!< Port PG7 Pull-Down set  */\r
10427 #define PWR_PDCRG_PG6_Pos            (6U)\r
10428 #define PWR_PDCRG_PG6_Msk            (0x1UL << PWR_PDCRG_PG6_Pos)              /*!< 0x00000040 */\r
10429 #define PWR_PDCRG_PG6                PWR_PDCRG_PG6_Msk                         /*!< Port PG6 Pull-Down set  */\r
10430 #define PWR_PDCRG_PG5_Pos            (5U)\r
10431 #define PWR_PDCRG_PG5_Msk            (0x1UL << PWR_PDCRG_PG5_Pos)              /*!< 0x00000020 */\r
10432 #define PWR_PDCRG_PG5                PWR_PDCRG_PG5_Msk                         /*!< Port PG5 Pull-Down set  */\r
10433 #define PWR_PDCRG_PG4_Pos            (4U)\r
10434 #define PWR_PDCRG_PG4_Msk            (0x1UL << PWR_PDCRG_PG4_Pos)              /*!< 0x00000010 */\r
10435 #define PWR_PDCRG_PG4                PWR_PDCRG_PG4_Msk                         /*!< Port PG4 Pull-Down set  */\r
10436 #define PWR_PDCRG_PG3_Pos            (3U)\r
10437 #define PWR_PDCRG_PG3_Msk            (0x1UL << PWR_PDCRG_PG3_Pos)              /*!< 0x00000008 */\r
10438 #define PWR_PDCRG_PG3                PWR_PDCRG_PG3_Msk                         /*!< Port PG3 Pull-Down set  */\r
10439 #define PWR_PDCRG_PG2_Pos            (2U)\r
10440 #define PWR_PDCRG_PG2_Msk            (0x1UL << PWR_PDCRG_PG2_Pos)              /*!< 0x00000004 */\r
10441 #define PWR_PDCRG_PG2                PWR_PDCRG_PG2_Msk                         /*!< Port PG2 Pull-Down set  */\r
10442 #define PWR_PDCRG_PG1_Pos            (1U)\r
10443 #define PWR_PDCRG_PG1_Msk            (0x1UL << PWR_PDCRG_PG1_Pos)              /*!< 0x00000002 */\r
10444 #define PWR_PDCRG_PG1                PWR_PDCRG_PG1_Msk                         /*!< Port PG1 Pull-Down set  */\r
10445 #define PWR_PDCRG_PG0_Pos            (0U)\r
10446 #define PWR_PDCRG_PG0_Msk            (0x1UL << PWR_PDCRG_PG0_Pos)              /*!< 0x00000001 */\r
10447 #define PWR_PDCRG_PG0                PWR_PDCRG_PG0_Msk                         /*!< Port PG0 Pull-Down set  */\r
10448 \r
10449 /********************  Bit definition for PWR_PUCRH register  ********************/\r
10450 #define PWR_PUCRH_PH1_Pos            (1U)\r
10451 #define PWR_PUCRH_PH1_Msk            (0x1UL << PWR_PUCRH_PH1_Pos)              /*!< 0x00000002 */\r
10452 #define PWR_PUCRH_PH1                PWR_PUCRH_PH1_Msk                         /*!< Port PH1 Pull-Up set  */\r
10453 #define PWR_PUCRH_PH0_Pos            (0U)\r
10454 #define PWR_PUCRH_PH0_Msk            (0x1UL << PWR_PUCRH_PH0_Pos)              /*!< 0x00000001 */\r
10455 #define PWR_PUCRH_PH0                PWR_PUCRH_PH0_Msk                         /*!< Port PH0 Pull-Up set  */\r
10456 \r
10457 /********************  Bit definition for PWR_PDCRH register  ********************/\r
10458 #define PWR_PDCRH_PH1_Pos            (1U)\r
10459 #define PWR_PDCRH_PH1_Msk            (0x1UL << PWR_PDCRH_PH1_Pos)              /*!< 0x00000002 */\r
10460 #define PWR_PDCRH_PH1                PWR_PDCRH_PH1_Msk                         /*!< Port PH1 Pull-Down set  */\r
10461 #define PWR_PDCRH_PH0_Pos            (0U)\r
10462 #define PWR_PDCRH_PH0_Msk            (0x1UL << PWR_PDCRH_PH0_Pos)              /*!< 0x00000001 */\r
10463 #define PWR_PDCRH_PH0                PWR_PDCRH_PH0_Msk                         /*!< Port PH0 Pull-Down set  */\r
10464 \r
10465 \r
10466 /******************************************************************************/\r
10467 /*                                                                            */\r
10468 /*                         Reset and Clock Control                            */\r
10469 /*                                                                            */\r
10470 /******************************************************************************/\r
10471 /*\r
10472 * @brief Specific device feature definitions  (not present on all devices in the STM32L4 serie)\r
10473 */\r
10474 #define RCC_PLLSAI1_SUPPORT\r
10475 #define RCC_PLLP_SUPPORT\r
10476 #define RCC_PLLSAI2_SUPPORT\r
10477 \r
10478 /********************  Bit definition for RCC_CR register  ********************/\r
10479 #define RCC_CR_MSION_Pos                     (0U)\r
10480 #define RCC_CR_MSION_Msk                     (0x1UL << RCC_CR_MSION_Pos)       /*!< 0x00000001 */\r
10481 #define RCC_CR_MSION                         RCC_CR_MSION_Msk                  /*!< Internal Multi Speed oscillator (MSI) clock enable */\r
10482 #define RCC_CR_MSIRDY_Pos                    (1U)\r
10483 #define RCC_CR_MSIRDY_Msk                    (0x1UL << RCC_CR_MSIRDY_Pos)      /*!< 0x00000002 */\r
10484 #define RCC_CR_MSIRDY                        RCC_CR_MSIRDY_Msk                 /*!< Internal Multi Speed oscillator (MSI) clock ready flag */\r
10485 #define RCC_CR_MSIPLLEN_Pos                  (2U)\r
10486 #define RCC_CR_MSIPLLEN_Msk                  (0x1UL << RCC_CR_MSIPLLEN_Pos)    /*!< 0x00000004 */\r
10487 #define RCC_CR_MSIPLLEN                      RCC_CR_MSIPLLEN_Msk               /*!< Internal Multi Speed oscillator (MSI) PLL enable */\r
10488 #define RCC_CR_MSIRGSEL_Pos                  (3U)\r
10489 #define RCC_CR_MSIRGSEL_Msk                  (0x1UL << RCC_CR_MSIRGSEL_Pos)    /*!< 0x00000008 */\r
10490 #define RCC_CR_MSIRGSEL                      RCC_CR_MSIRGSEL_Msk               /*!< Internal Multi Speed oscillator (MSI) range selection */\r
10491 \r
10492 /*!< MSIRANGE configuration : 12 frequency ranges available */\r
10493 #define RCC_CR_MSIRANGE_Pos                  (4U)\r
10494 #define RCC_CR_MSIRANGE_Msk                  (0xFUL << RCC_CR_MSIRANGE_Pos)    /*!< 0x000000F0 */\r
10495 #define RCC_CR_MSIRANGE                      RCC_CR_MSIRANGE_Msk               /*!< Internal Multi Speed oscillator (MSI) clock Range */\r
10496 #define RCC_CR_MSIRANGE_0                    (0x0UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000000 */\r
10497 #define RCC_CR_MSIRANGE_1                    (0x1UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000010 */\r
10498 #define RCC_CR_MSIRANGE_2                    (0x2UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000020 */\r
10499 #define RCC_CR_MSIRANGE_3                    (0x3UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000030 */\r
10500 #define RCC_CR_MSIRANGE_4                    (0x4UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000040 */\r
10501 #define RCC_CR_MSIRANGE_5                    (0x5UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000050 */\r
10502 #define RCC_CR_MSIRANGE_6                    (0x6UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000060 */\r
10503 #define RCC_CR_MSIRANGE_7                    (0x7UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000070 */\r
10504 #define RCC_CR_MSIRANGE_8                    (0x8UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000080 */\r
10505 #define RCC_CR_MSIRANGE_9                    (0x9UL << RCC_CR_MSIRANGE_Pos)    /*!< 0x00000090 */\r
10506 #define RCC_CR_MSIRANGE_10                   (0xAUL << RCC_CR_MSIRANGE_Pos)    /*!< 0x000000A0 */\r
10507 #define RCC_CR_MSIRANGE_11                   (0xBUL << RCC_CR_MSIRANGE_Pos)    /*!< 0x000000B0 */\r
10508 \r
10509 #define RCC_CR_HSION_Pos                     (8U)\r
10510 #define RCC_CR_HSION_Msk                     (0x1UL << RCC_CR_HSION_Pos)       /*!< 0x00000100 */\r
10511 #define RCC_CR_HSION                         RCC_CR_HSION_Msk                  /*!< Internal High Speed oscillator (HSI16) clock enable */\r
10512 #define RCC_CR_HSIKERON_Pos                  (9U)\r
10513 #define RCC_CR_HSIKERON_Msk                  (0x1UL << RCC_CR_HSIKERON_Pos)    /*!< 0x00000200 */\r
10514 #define RCC_CR_HSIKERON                      RCC_CR_HSIKERON_Msk               /*!< Internal High Speed oscillator (HSI16) clock enable for some IPs Kernel */\r
10515 #define RCC_CR_HSIRDY_Pos                    (10U)\r
10516 #define RCC_CR_HSIRDY_Msk                    (0x1UL << RCC_CR_HSIRDY_Pos)      /*!< 0x00000400 */\r
10517 #define RCC_CR_HSIRDY                        RCC_CR_HSIRDY_Msk                 /*!< Internal High Speed oscillator (HSI16) clock ready flag */\r
10518 #define RCC_CR_HSIASFS_Pos                   (11U)\r
10519 #define RCC_CR_HSIASFS_Msk                   (0x1UL << RCC_CR_HSIASFS_Pos)     /*!< 0x00000800 */\r
10520 #define RCC_CR_HSIASFS                       RCC_CR_HSIASFS_Msk                /*!< HSI16 Automatic Start from Stop */\r
10521 \r
10522 #define RCC_CR_HSEON_Pos                     (16U)\r
10523 #define RCC_CR_HSEON_Msk                     (0x1UL << RCC_CR_HSEON_Pos)       /*!< 0x00010000 */\r
10524 #define RCC_CR_HSEON                         RCC_CR_HSEON_Msk                  /*!< External High Speed oscillator (HSE) clock enable */\r
10525 #define RCC_CR_HSERDY_Pos                    (17U)\r
10526 #define RCC_CR_HSERDY_Msk                    (0x1UL << RCC_CR_HSERDY_Pos)      /*!< 0x00020000 */\r
10527 #define RCC_CR_HSERDY                        RCC_CR_HSERDY_Msk                 /*!< External High Speed oscillator (HSE) clock ready */\r
10528 #define RCC_CR_HSEBYP_Pos                    (18U)\r
10529 #define RCC_CR_HSEBYP_Msk                    (0x1UL << RCC_CR_HSEBYP_Pos)      /*!< 0x00040000 */\r
10530 #define RCC_CR_HSEBYP                        RCC_CR_HSEBYP_Msk                 /*!< External High Speed oscillator (HSE) clock bypass */\r
10531 #define RCC_CR_CSSON_Pos                     (19U)\r
10532 #define RCC_CR_CSSON_Msk                     (0x1UL << RCC_CR_CSSON_Pos)       /*!< 0x00080000 */\r
10533 #define RCC_CR_CSSON                         RCC_CR_CSSON_Msk                  /*!< HSE Clock Security System enable */\r
10534 \r
10535 #define RCC_CR_PLLON_Pos                     (24U)\r
10536 #define RCC_CR_PLLON_Msk                     (0x1UL << RCC_CR_PLLON_Pos)       /*!< 0x01000000 */\r
10537 #define RCC_CR_PLLON                         RCC_CR_PLLON_Msk                  /*!< System PLL clock enable */\r
10538 #define RCC_CR_PLLRDY_Pos                    (25U)\r
10539 #define RCC_CR_PLLRDY_Msk                    (0x1UL << RCC_CR_PLLRDY_Pos)      /*!< 0x02000000 */\r
10540 #define RCC_CR_PLLRDY                        RCC_CR_PLLRDY_Msk                 /*!< System PLL clock ready */\r
10541 #define RCC_CR_PLLSAI1ON_Pos                 (26U)\r
10542 #define RCC_CR_PLLSAI1ON_Msk                 (0x1UL << RCC_CR_PLLSAI1ON_Pos)   /*!< 0x04000000 */\r
10543 #define RCC_CR_PLLSAI1ON                     RCC_CR_PLLSAI1ON_Msk              /*!< SAI1 PLL enable */\r
10544 #define RCC_CR_PLLSAI1RDY_Pos                (27U)\r
10545 #define RCC_CR_PLLSAI1RDY_Msk                (0x1UL << RCC_CR_PLLSAI1RDY_Pos)  /*!< 0x08000000 */\r
10546 #define RCC_CR_PLLSAI1RDY                    RCC_CR_PLLSAI1RDY_Msk             /*!< SAI1 PLL ready */\r
10547 #define RCC_CR_PLLSAI2ON_Pos                 (28U)\r
10548 #define RCC_CR_PLLSAI2ON_Msk                 (0x1UL << RCC_CR_PLLSAI2ON_Pos)   /*!< 0x10000000 */\r
10549 #define RCC_CR_PLLSAI2ON                     RCC_CR_PLLSAI2ON_Msk              /*!< SAI2 PLL enable */\r
10550 #define RCC_CR_PLLSAI2RDY_Pos                (29U)\r
10551 #define RCC_CR_PLLSAI2RDY_Msk                (0x1UL << RCC_CR_PLLSAI2RDY_Pos)  /*!< 0x20000000 */\r
10552 #define RCC_CR_PLLSAI2RDY                    RCC_CR_PLLSAI2RDY_Msk             /*!< SAI2 PLL ready */\r
10553 \r
10554 /********************  Bit definition for RCC_ICSCR register  ***************/\r
10555 /*!< MSICAL configuration */\r
10556 #define RCC_ICSCR_MSICAL_Pos                 (0U)\r
10557 #define RCC_ICSCR_MSICAL_Msk                 (0xFFUL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x000000FF */\r
10558 #define RCC_ICSCR_MSICAL                     RCC_ICSCR_MSICAL_Msk              /*!< MSICAL[7:0] bits */\r
10559 #define RCC_ICSCR_MSICAL_0                   (0x01UL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x00000001 */\r
10560 #define RCC_ICSCR_MSICAL_1                   (0x02UL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x00000002 */\r
10561 #define RCC_ICSCR_MSICAL_2                   (0x04UL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x00000004 */\r
10562 #define RCC_ICSCR_MSICAL_3                   (0x08UL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x00000008 */\r
10563 #define RCC_ICSCR_MSICAL_4                   (0x10UL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x00000010 */\r
10564 #define RCC_ICSCR_MSICAL_5                   (0x20UL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x00000020 */\r
10565 #define RCC_ICSCR_MSICAL_6                   (0x40UL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x00000040 */\r
10566 #define RCC_ICSCR_MSICAL_7                   (0x80UL << RCC_ICSCR_MSICAL_Pos)  /*!< 0x00000080 */\r
10567 \r
10568 /*!< MSITRIM configuration */\r
10569 #define RCC_ICSCR_MSITRIM_Pos                (8U)\r
10570 #define RCC_ICSCR_MSITRIM_Msk                (0xFFUL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x0000FF00 */\r
10571 #define RCC_ICSCR_MSITRIM                    RCC_ICSCR_MSITRIM_Msk             /*!< MSITRIM[7:0] bits */\r
10572 #define RCC_ICSCR_MSITRIM_0                  (0x01UL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x00000100 */\r
10573 #define RCC_ICSCR_MSITRIM_1                  (0x02UL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x00000200 */\r
10574 #define RCC_ICSCR_MSITRIM_2                  (0x04UL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x00000400 */\r
10575 #define RCC_ICSCR_MSITRIM_3                  (0x08UL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x00000800 */\r
10576 #define RCC_ICSCR_MSITRIM_4                  (0x10UL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x00001000 */\r
10577 #define RCC_ICSCR_MSITRIM_5                  (0x20UL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x00002000 */\r
10578 #define RCC_ICSCR_MSITRIM_6                  (0x40UL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x00004000 */\r
10579 #define RCC_ICSCR_MSITRIM_7                  (0x80UL << RCC_ICSCR_MSITRIM_Pos) /*!< 0x00008000 */\r
10580 \r
10581 /*!< HSICAL configuration */\r
10582 #define RCC_ICSCR_HSICAL_Pos                 (16U)\r
10583 #define RCC_ICSCR_HSICAL_Msk                 (0xFFUL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00FF0000 */\r
10584 #define RCC_ICSCR_HSICAL                     RCC_ICSCR_HSICAL_Msk              /*!< HSICAL[7:0] bits */\r
10585 #define RCC_ICSCR_HSICAL_0                   (0x01UL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00010000 */\r
10586 #define RCC_ICSCR_HSICAL_1                   (0x02UL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00020000 */\r
10587 #define RCC_ICSCR_HSICAL_2                   (0x04UL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00040000 */\r
10588 #define RCC_ICSCR_HSICAL_3                   (0x08UL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00080000 */\r
10589 #define RCC_ICSCR_HSICAL_4                   (0x10UL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00100000 */\r
10590 #define RCC_ICSCR_HSICAL_5                   (0x20UL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00200000 */\r
10591 #define RCC_ICSCR_HSICAL_6                   (0x40UL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00400000 */\r
10592 #define RCC_ICSCR_HSICAL_7                   (0x80UL << RCC_ICSCR_HSICAL_Pos)  /*!< 0x00800000 */\r
10593 \r
10594 /*!< HSITRIM configuration */\r
10595 #define RCC_ICSCR_HSITRIM_Pos                (24U)\r
10596 #define RCC_ICSCR_HSITRIM_Msk                (0x1FUL << RCC_ICSCR_HSITRIM_Pos) /*!< 0x1F000000 */\r
10597 #define RCC_ICSCR_HSITRIM                    RCC_ICSCR_HSITRIM_Msk             /*!< HSITRIM[4:0] bits */\r
10598 #define RCC_ICSCR_HSITRIM_0                  (0x01UL << RCC_ICSCR_HSITRIM_Pos) /*!< 0x01000000 */\r
10599 #define RCC_ICSCR_HSITRIM_1                  (0x02UL << RCC_ICSCR_HSITRIM_Pos) /*!< 0x02000000 */\r
10600 #define RCC_ICSCR_HSITRIM_2                  (0x04UL << RCC_ICSCR_HSITRIM_Pos) /*!< 0x04000000 */\r
10601 #define RCC_ICSCR_HSITRIM_3                  (0x08UL << RCC_ICSCR_HSITRIM_Pos) /*!< 0x08000000 */\r
10602 #define RCC_ICSCR_HSITRIM_4                  (0x10UL << RCC_ICSCR_HSITRIM_Pos) /*!< 0x10000000 */\r
10603 \r
10604 /********************  Bit definition for RCC_CFGR register  ******************/\r
10605 /*!< SW configuration */\r
10606 #define RCC_CFGR_SW_Pos                      (0U)\r
10607 #define RCC_CFGR_SW_Msk                      (0x3UL << RCC_CFGR_SW_Pos)        /*!< 0x00000003 */\r
10608 #define RCC_CFGR_SW                          RCC_CFGR_SW_Msk                   /*!< SW[1:0] bits (System clock Switch) */\r
10609 #define RCC_CFGR_SW_0                        (0x1UL << RCC_CFGR_SW_Pos)        /*!< 0x00000001 */\r
10610 #define RCC_CFGR_SW_1                        (0x2UL << RCC_CFGR_SW_Pos)        /*!< 0x00000002 */\r
10611 \r
10612 #define RCC_CFGR_SW_MSI                      (0x00000000UL)                    /*!< MSI oscillator selection as system clock */\r
10613 #define RCC_CFGR_SW_HSI                      (0x00000001UL)                    /*!< HSI16 oscillator selection as system clock */\r
10614 #define RCC_CFGR_SW_HSE                      (0x00000002UL)                    /*!< HSE oscillator selection as system clock */\r
10615 #define RCC_CFGR_SW_PLL                      (0x00000003UL)                    /*!< PLL selection as system clock */\r
10616 \r
10617 /*!< SWS configuration */\r
10618 #define RCC_CFGR_SWS_Pos                     (2U)\r
10619 #define RCC_CFGR_SWS_Msk                     (0x3UL << RCC_CFGR_SWS_Pos)       /*!< 0x0000000C */\r
10620 #define RCC_CFGR_SWS                         RCC_CFGR_SWS_Msk                  /*!< SWS[1:0] bits (System Clock Switch Status) */\r
10621 #define RCC_CFGR_SWS_0                       (0x1UL << RCC_CFGR_SWS_Pos)       /*!< 0x00000004 */\r
10622 #define RCC_CFGR_SWS_1                       (0x2UL << RCC_CFGR_SWS_Pos)       /*!< 0x00000008 */\r
10623 \r
10624 #define RCC_CFGR_SWS_MSI                     (0x00000000UL)                    /*!< MSI oscillator used as system clock */\r
10625 #define RCC_CFGR_SWS_HSI                     (0x00000004UL)                    /*!< HSI16 oscillator used as system clock */\r
10626 #define RCC_CFGR_SWS_HSE                     (0x00000008UL)                    /*!< HSE oscillator used as system clock */\r
10627 #define RCC_CFGR_SWS_PLL                     (0x0000000CUL)                    /*!< PLL used as system clock */\r
10628 \r
10629 /*!< HPRE configuration */\r
10630 #define RCC_CFGR_HPRE_Pos                    (4U)\r
10631 #define RCC_CFGR_HPRE_Msk                    (0xFUL << RCC_CFGR_HPRE_Pos)      /*!< 0x000000F0 */\r
10632 #define RCC_CFGR_HPRE                        RCC_CFGR_HPRE_Msk                 /*!< HPRE[3:0] bits (AHB prescaler) */\r
10633 #define RCC_CFGR_HPRE_0                      (0x1UL << RCC_CFGR_HPRE_Pos)      /*!< 0x00000010 */\r
10634 #define RCC_CFGR_HPRE_1                      (0x2UL << RCC_CFGR_HPRE_Pos)      /*!< 0x00000020 */\r
10635 #define RCC_CFGR_HPRE_2                      (0x4UL << RCC_CFGR_HPRE_Pos)      /*!< 0x00000040 */\r
10636 #define RCC_CFGR_HPRE_3                      (0x8UL << RCC_CFGR_HPRE_Pos)      /*!< 0x00000080 */\r
10637 \r
10638 #define RCC_CFGR_HPRE_DIV1                   (0x00000000UL)                    /*!< SYSCLK not divided */\r
10639 #define RCC_CFGR_HPRE_DIV2                   (0x00000080UL)                    /*!< SYSCLK divided by 2 */\r
10640 #define RCC_CFGR_HPRE_DIV4                   (0x00000090UL)                    /*!< SYSCLK divided by 4 */\r
10641 #define RCC_CFGR_HPRE_DIV8                   (0x000000A0UL)                    /*!< SYSCLK divided by 8 */\r
10642 #define RCC_CFGR_HPRE_DIV16                  (0x000000B0UL)                    /*!< SYSCLK divided by 16 */\r
10643 #define RCC_CFGR_HPRE_DIV64                  (0x000000C0UL)                    /*!< SYSCLK divided by 64 */\r
10644 #define RCC_CFGR_HPRE_DIV128                 (0x000000D0UL)                    /*!< SYSCLK divided by 128 */\r
10645 #define RCC_CFGR_HPRE_DIV256                 (0x000000E0UL)                    /*!< SYSCLK divided by 256 */\r
10646 #define RCC_CFGR_HPRE_DIV512                 (0x000000F0UL)                    /*!< SYSCLK divided by 512 */\r
10647 \r
10648 /*!< PPRE1 configuration */\r
10649 #define RCC_CFGR_PPRE1_Pos                   (8U)\r
10650 #define RCC_CFGR_PPRE1_Msk                   (0x7UL << RCC_CFGR_PPRE1_Pos)     /*!< 0x00000700 */\r
10651 #define RCC_CFGR_PPRE1                       RCC_CFGR_PPRE1_Msk                /*!< PRE1[2:0] bits (APB2 prescaler) */\r
10652 #define RCC_CFGR_PPRE1_0                     (0x1UL << RCC_CFGR_PPRE1_Pos)     /*!< 0x00000100 */\r
10653 #define RCC_CFGR_PPRE1_1                     (0x2UL << RCC_CFGR_PPRE1_Pos)     /*!< 0x00000200 */\r
10654 #define RCC_CFGR_PPRE1_2                     (0x4UL << RCC_CFGR_PPRE1_Pos)     /*!< 0x00000400 */\r
10655 \r
10656 #define RCC_CFGR_PPRE1_DIV1                  (0x00000000UL)                    /*!< HCLK not divided */\r
10657 #define RCC_CFGR_PPRE1_DIV2                  (0x00000400UL)                    /*!< HCLK divided by 2 */\r
10658 #define RCC_CFGR_PPRE1_DIV4                  (0x00000500UL)                    /*!< HCLK divided by 4 */\r
10659 #define RCC_CFGR_PPRE1_DIV8                  (0x00000600UL)                    /*!< HCLK divided by 8 */\r
10660 #define RCC_CFGR_PPRE1_DIV16                 (0x00000700UL)                    /*!< HCLK divided by 16 */\r
10661 \r
10662 /*!< PPRE2 configuration */\r
10663 #define RCC_CFGR_PPRE2_Pos                   (11U)\r
10664 #define RCC_CFGR_PPRE2_Msk                   (0x7UL << RCC_CFGR_PPRE2_Pos)     /*!< 0x00003800 */\r
10665 #define RCC_CFGR_PPRE2                       RCC_CFGR_PPRE2_Msk                /*!< PRE2[2:0] bits (APB2 prescaler) */\r
10666 #define RCC_CFGR_PPRE2_0                     (0x1UL << RCC_CFGR_PPRE2_Pos)     /*!< 0x00000800 */\r
10667 #define RCC_CFGR_PPRE2_1                     (0x2UL << RCC_CFGR_PPRE2_Pos)     /*!< 0x00001000 */\r
10668 #define RCC_CFGR_PPRE2_2                     (0x4UL << RCC_CFGR_PPRE2_Pos)     /*!< 0x00002000 */\r
10669 \r
10670 #define RCC_CFGR_PPRE2_DIV1                  (0x00000000UL)                    /*!< HCLK not divided */\r
10671 #define RCC_CFGR_PPRE2_DIV2                  (0x00002000UL)                    /*!< HCLK divided by 2 */\r
10672 #define RCC_CFGR_PPRE2_DIV4                  (0x00002800UL)                    /*!< HCLK divided by 4 */\r
10673 #define RCC_CFGR_PPRE2_DIV8                  (0x00003000UL)                    /*!< HCLK divided by 8 */\r
10674 #define RCC_CFGR_PPRE2_DIV16                 (0x00003800UL)                    /*!< HCLK divided by 16 */\r
10675 \r
10676 #define RCC_CFGR_STOPWUCK_Pos                (15U)\r
10677 #define RCC_CFGR_STOPWUCK_Msk                (0x1UL << RCC_CFGR_STOPWUCK_Pos)  /*!< 0x00008000 */\r
10678 #define RCC_CFGR_STOPWUCK                    RCC_CFGR_STOPWUCK_Msk             /*!< Wake Up from stop and CSS backup clock selection */\r
10679 \r
10680 /*!< MCOSEL configuration */\r
10681 #define RCC_CFGR_MCOSEL_Pos                  (24U)\r
10682 #define RCC_CFGR_MCOSEL_Msk                  (0x7UL << RCC_CFGR_MCOSEL_Pos)    /*!< 0x07000000 */\r
10683 #define RCC_CFGR_MCOSEL                      RCC_CFGR_MCOSEL_Msk               /*!< MCOSEL [2:0] bits (Clock output selection) */\r
10684 #define RCC_CFGR_MCOSEL_0                    (0x1UL << RCC_CFGR_MCOSEL_Pos)    /*!< 0x01000000 */\r
10685 #define RCC_CFGR_MCOSEL_1                    (0x2UL << RCC_CFGR_MCOSEL_Pos)    /*!< 0x02000000 */\r
10686 #define RCC_CFGR_MCOSEL_2                    (0x4UL << RCC_CFGR_MCOSEL_Pos)    /*!< 0x04000000 */\r
10687 \r
10688 #define RCC_CFGR_MCOPRE_Pos                  (28U)\r
10689 #define RCC_CFGR_MCOPRE_Msk                  (0x7UL << RCC_CFGR_MCOPRE_Pos)    /*!< 0x70000000 */\r
10690 #define RCC_CFGR_MCOPRE                      RCC_CFGR_MCOPRE_Msk               /*!< MCO prescaler */\r
10691 #define RCC_CFGR_MCOPRE_0                    (0x1UL << RCC_CFGR_MCOPRE_Pos)    /*!< 0x10000000 */\r
10692 #define RCC_CFGR_MCOPRE_1                    (0x2UL << RCC_CFGR_MCOPRE_Pos)    /*!< 0x20000000 */\r
10693 #define RCC_CFGR_MCOPRE_2                    (0x4UL << RCC_CFGR_MCOPRE_Pos)    /*!< 0x40000000 */\r
10694 \r
10695 #define RCC_CFGR_MCOPRE_DIV1                 (0x00000000UL)                    /*!< MCO is divided by 1 */\r
10696 #define RCC_CFGR_MCOPRE_DIV2                 (0x10000000UL)                    /*!< MCO is divided by 2 */\r
10697 #define RCC_CFGR_MCOPRE_DIV4                 (0x20000000UL)                    /*!< MCO is divided by 4 */\r
10698 #define RCC_CFGR_MCOPRE_DIV8                 (0x30000000UL)                    /*!< MCO is divided by 8 */\r
10699 #define RCC_CFGR_MCOPRE_DIV16                (0x40000000UL)                    /*!< MCO is divided by 16 */\r
10700 \r
10701 /* Legacy aliases */\r
10702 #define RCC_CFGR_MCO_PRE                     RCC_CFGR_MCOPRE\r
10703 #define RCC_CFGR_MCO_PRE_1                   RCC_CFGR_MCOPRE_DIV1\r
10704 #define RCC_CFGR_MCO_PRE_2                   RCC_CFGR_MCOPRE_DIV2\r
10705 #define RCC_CFGR_MCO_PRE_4                   RCC_CFGR_MCOPRE_DIV4\r
10706 #define RCC_CFGR_MCO_PRE_8                   RCC_CFGR_MCOPRE_DIV8\r
10707 #define RCC_CFGR_MCO_PRE_16                  RCC_CFGR_MCOPRE_DIV16\r
10708 \r
10709 /********************  Bit definition for RCC_PLLCFGR register  ***************/\r
10710 #define RCC_PLLCFGR_PLLSRC_Pos               (0U)\r
10711 #define RCC_PLLCFGR_PLLSRC_Msk               (0x3UL << RCC_PLLCFGR_PLLSRC_Pos) /*!< 0x00000003 */\r
10712 #define RCC_PLLCFGR_PLLSRC                   RCC_PLLCFGR_PLLSRC_Msk\r
10713 \r
10714 #define RCC_PLLCFGR_PLLSRC_MSI_Pos           (0U)\r
10715 #define RCC_PLLCFGR_PLLSRC_MSI_Msk           (0x1UL << RCC_PLLCFGR_PLLSRC_MSI_Pos) /*!< 0x00000001 */\r
10716 #define RCC_PLLCFGR_PLLSRC_MSI               RCC_PLLCFGR_PLLSRC_MSI_Msk        /*!< MSI oscillator source clock selected */\r
10717 #define RCC_PLLCFGR_PLLSRC_HSI_Pos           (1U)\r
10718 #define RCC_PLLCFGR_PLLSRC_HSI_Msk           (0x1UL << RCC_PLLCFGR_PLLSRC_HSI_Pos) /*!< 0x00000002 */\r
10719 #define RCC_PLLCFGR_PLLSRC_HSI               RCC_PLLCFGR_PLLSRC_HSI_Msk        /*!< HSI16 oscillator source clock selected */\r
10720 #define RCC_PLLCFGR_PLLSRC_HSE_Pos           (0U)\r
10721 #define RCC_PLLCFGR_PLLSRC_HSE_Msk           (0x3UL << RCC_PLLCFGR_PLLSRC_HSE_Pos) /*!< 0x00000003 */\r
10722 #define RCC_PLLCFGR_PLLSRC_HSE               RCC_PLLCFGR_PLLSRC_HSE_Msk        /*!< HSE oscillator source clock selected */\r
10723 \r
10724 #define RCC_PLLCFGR_PLLM_Pos                 (4U)\r
10725 #define RCC_PLLCFGR_PLLM_Msk                 (0x7UL << RCC_PLLCFGR_PLLM_Pos)   /*!< 0x00000070 */\r
10726 #define RCC_PLLCFGR_PLLM                     RCC_PLLCFGR_PLLM_Msk\r
10727 #define RCC_PLLCFGR_PLLM_0                   (0x1UL << RCC_PLLCFGR_PLLM_Pos)   /*!< 0x00000010 */\r
10728 #define RCC_PLLCFGR_PLLM_1                   (0x2UL << RCC_PLLCFGR_PLLM_Pos)   /*!< 0x00000020 */\r
10729 #define RCC_PLLCFGR_PLLM_2                   (0x4UL << RCC_PLLCFGR_PLLM_Pos)   /*!< 0x00000040 */\r
10730 \r
10731 #define RCC_PLLCFGR_PLLN_Pos                 (8U)\r
10732 #define RCC_PLLCFGR_PLLN_Msk                 (0x7FUL << RCC_PLLCFGR_PLLN_Pos)  /*!< 0x00007F00 */\r
10733 #define RCC_PLLCFGR_PLLN                     RCC_PLLCFGR_PLLN_Msk\r
10734 #define RCC_PLLCFGR_PLLN_0                   (0x01UL << RCC_PLLCFGR_PLLN_Pos)  /*!< 0x00000100 */\r
10735 #define RCC_PLLCFGR_PLLN_1                   (0x02UL << RCC_PLLCFGR_PLLN_Pos)  /*!< 0x00000200 */\r
10736 #define RCC_PLLCFGR_PLLN_2                   (0x04UL << RCC_PLLCFGR_PLLN_Pos)  /*!< 0x00000400 */\r
10737 #define RCC_PLLCFGR_PLLN_3                   (0x08UL << RCC_PLLCFGR_PLLN_Pos)  /*!< 0x00000800 */\r
10738 #define RCC_PLLCFGR_PLLN_4                   (0x10UL << RCC_PLLCFGR_PLLN_Pos)  /*!< 0x00001000 */\r
10739 #define RCC_PLLCFGR_PLLN_5                   (0x20UL << RCC_PLLCFGR_PLLN_Pos)  /*!< 0x00002000 */\r
10740 #define RCC_PLLCFGR_PLLN_6                   (0x40UL << RCC_PLLCFGR_PLLN_Pos)  /*!< 0x00004000 */\r
10741 \r
10742 #define RCC_PLLCFGR_PLLPEN_Pos               (16U)\r
10743 #define RCC_PLLCFGR_PLLPEN_Msk               (0x1UL << RCC_PLLCFGR_PLLPEN_Pos) /*!< 0x00010000 */\r
10744 #define RCC_PLLCFGR_PLLPEN                   RCC_PLLCFGR_PLLPEN_Msk\r
10745 #define RCC_PLLCFGR_PLLP_Pos                 (17U)\r
10746 #define RCC_PLLCFGR_PLLP_Msk                 (0x1UL << RCC_PLLCFGR_PLLP_Pos)   /*!< 0x00020000 */\r
10747 #define RCC_PLLCFGR_PLLP                     RCC_PLLCFGR_PLLP_Msk\r
10748 #define RCC_PLLCFGR_PLLQEN_Pos               (20U)\r
10749 #define RCC_PLLCFGR_PLLQEN_Msk               (0x1UL << RCC_PLLCFGR_PLLQEN_Pos) /*!< 0x00100000 */\r
10750 #define RCC_PLLCFGR_PLLQEN                   RCC_PLLCFGR_PLLQEN_Msk\r
10751 \r
10752 #define RCC_PLLCFGR_PLLQ_Pos                 (21U)\r
10753 #define RCC_PLLCFGR_PLLQ_Msk                 (0x3UL << RCC_PLLCFGR_PLLQ_Pos)   /*!< 0x00600000 */\r
10754 #define RCC_PLLCFGR_PLLQ                     RCC_PLLCFGR_PLLQ_Msk\r
10755 #define RCC_PLLCFGR_PLLQ_0                   (0x1UL << RCC_PLLCFGR_PLLQ_Pos)   /*!< 0x00200000 */\r
10756 #define RCC_PLLCFGR_PLLQ_1                   (0x2UL << RCC_PLLCFGR_PLLQ_Pos)   /*!< 0x00400000 */\r
10757 \r
10758 #define RCC_PLLCFGR_PLLREN_Pos               (24U)\r
10759 #define RCC_PLLCFGR_PLLREN_Msk               (0x1UL << RCC_PLLCFGR_PLLREN_Pos) /*!< 0x01000000 */\r
10760 #define RCC_PLLCFGR_PLLREN                   RCC_PLLCFGR_PLLREN_Msk\r
10761 #define RCC_PLLCFGR_PLLR_Pos                 (25U)\r
10762 #define RCC_PLLCFGR_PLLR_Msk                 (0x3UL << RCC_PLLCFGR_PLLR_Pos)   /*!< 0x06000000 */\r
10763 #define RCC_PLLCFGR_PLLR                     RCC_PLLCFGR_PLLR_Msk\r
10764 #define RCC_PLLCFGR_PLLR_0                   (0x1UL << RCC_PLLCFGR_PLLR_Pos)   /*!< 0x02000000 */\r
10765 #define RCC_PLLCFGR_PLLR_1                   (0x2UL << RCC_PLLCFGR_PLLR_Pos)   /*!< 0x04000000 */\r
10766 \r
10767 /********************  Bit definition for RCC_PLLSAI1CFGR register  ************/\r
10768 #define RCC_PLLSAI1CFGR_PLLSAI1N_Pos         (8U)\r
10769 #define RCC_PLLSAI1CFGR_PLLSAI1N_Msk         (0x7FUL << RCC_PLLSAI1CFGR_PLLSAI1N_Pos) /*!< 0x00007F00 */\r
10770 #define RCC_PLLSAI1CFGR_PLLSAI1N             RCC_PLLSAI1CFGR_PLLSAI1N_Msk\r
10771 #define RCC_PLLSAI1CFGR_PLLSAI1N_0           (0x01UL << RCC_PLLSAI1CFGR_PLLSAI1N_Pos) /*!< 0x00000100 */\r
10772 #define RCC_PLLSAI1CFGR_PLLSAI1N_1           (0x02UL << RCC_PLLSAI1CFGR_PLLSAI1N_Pos) /*!< 0x00000200 */\r
10773 #define RCC_PLLSAI1CFGR_PLLSAI1N_2           (0x04UL << RCC_PLLSAI1CFGR_PLLSAI1N_Pos) /*!< 0x00000400 */\r
10774 #define RCC_PLLSAI1CFGR_PLLSAI1N_3           (0x08UL << RCC_PLLSAI1CFGR_PLLSAI1N_Pos) /*!< 0x00000800 */\r
10775 #define RCC_PLLSAI1CFGR_PLLSAI1N_4           (0x10UL << RCC_PLLSAI1CFGR_PLLSAI1N_Pos) /*!< 0x00001000 */\r
10776 #define RCC_PLLSAI1CFGR_PLLSAI1N_5           (0x20UL << RCC_PLLSAI1CFGR_PLLSAI1N_Pos) /*!< 0x00002000 */\r
10777 #define RCC_PLLSAI1CFGR_PLLSAI1N_6           (0x40UL << RCC_PLLSAI1CFGR_PLLSAI1N_Pos) /*!< 0x00004000 */\r
10778 \r
10779 #define RCC_PLLSAI1CFGR_PLLSAI1PEN_Pos       (16U)\r
10780 #define RCC_PLLSAI1CFGR_PLLSAI1PEN_Msk       (0x1UL << RCC_PLLSAI1CFGR_PLLSAI1PEN_Pos) /*!< 0x00010000 */\r
10781 #define RCC_PLLSAI1CFGR_PLLSAI1PEN           RCC_PLLSAI1CFGR_PLLSAI1PEN_Msk\r
10782 #define RCC_PLLSAI1CFGR_PLLSAI1P_Pos         (17U)\r
10783 #define RCC_PLLSAI1CFGR_PLLSAI1P_Msk         (0x1UL << RCC_PLLSAI1CFGR_PLLSAI1P_Pos) /*!< 0x00020000 */\r
10784 #define RCC_PLLSAI1CFGR_PLLSAI1P             RCC_PLLSAI1CFGR_PLLSAI1P_Msk\r
10785 \r
10786 #define RCC_PLLSAI1CFGR_PLLSAI1QEN_Pos       (20U)\r
10787 #define RCC_PLLSAI1CFGR_PLLSAI1QEN_Msk       (0x1UL << RCC_PLLSAI1CFGR_PLLSAI1QEN_Pos) /*!< 0x00100000 */\r
10788 #define RCC_PLLSAI1CFGR_PLLSAI1QEN           RCC_PLLSAI1CFGR_PLLSAI1QEN_Msk\r
10789 #define RCC_PLLSAI1CFGR_PLLSAI1Q_Pos         (21U)\r
10790 #define RCC_PLLSAI1CFGR_PLLSAI1Q_Msk         (0x3UL << RCC_PLLSAI1CFGR_PLLSAI1Q_Pos) /*!< 0x00600000 */\r
10791 #define RCC_PLLSAI1CFGR_PLLSAI1Q             RCC_PLLSAI1CFGR_PLLSAI1Q_Msk\r
10792 #define RCC_PLLSAI1CFGR_PLLSAI1Q_0           (0x1UL << RCC_PLLSAI1CFGR_PLLSAI1Q_Pos) /*!< 0x00200000 */\r
10793 #define RCC_PLLSAI1CFGR_PLLSAI1Q_1           (0x2UL << RCC_PLLSAI1CFGR_PLLSAI1Q_Pos) /*!< 0x00400000 */\r
10794 \r
10795 #define RCC_PLLSAI1CFGR_PLLSAI1REN_Pos       (24U)\r
10796 #define RCC_PLLSAI1CFGR_PLLSAI1REN_Msk       (0x1UL << RCC_PLLSAI1CFGR_PLLSAI1REN_Pos) /*!< 0x01000000 */\r
10797 #define RCC_PLLSAI1CFGR_PLLSAI1REN           RCC_PLLSAI1CFGR_PLLSAI1REN_Msk\r
10798 #define RCC_PLLSAI1CFGR_PLLSAI1R_Pos         (25U)\r
10799 #define RCC_PLLSAI1CFGR_PLLSAI1R_Msk         (0x3UL << RCC_PLLSAI1CFGR_PLLSAI1R_Pos) /*!< 0x06000000 */\r
10800 #define RCC_PLLSAI1CFGR_PLLSAI1R             RCC_PLLSAI1CFGR_PLLSAI1R_Msk\r
10801 #define RCC_PLLSAI1CFGR_PLLSAI1R_0           (0x1UL << RCC_PLLSAI1CFGR_PLLSAI1R_Pos) /*!< 0x02000000 */\r
10802 #define RCC_PLLSAI1CFGR_PLLSAI1R_1           (0x2UL << RCC_PLLSAI1CFGR_PLLSAI1R_Pos) /*!< 0x04000000 */\r
10803 \r
10804 /********************  Bit definition for RCC_PLLSAI2CFGR register  ************/\r
10805 #define RCC_PLLSAI2CFGR_PLLSAI2N_Pos         (8U)\r
10806 #define RCC_PLLSAI2CFGR_PLLSAI2N_Msk         (0x7FUL << RCC_PLLSAI2CFGR_PLLSAI2N_Pos) /*!< 0x00007F00 */\r
10807 #define RCC_PLLSAI2CFGR_PLLSAI2N             RCC_PLLSAI2CFGR_PLLSAI2N_Msk\r
10808 #define RCC_PLLSAI2CFGR_PLLSAI2N_0           (0x01UL << RCC_PLLSAI2CFGR_PLLSAI2N_Pos) /*!< 0x00000100 */\r
10809 #define RCC_PLLSAI2CFGR_PLLSAI2N_1           (0x02UL << RCC_PLLSAI2CFGR_PLLSAI2N_Pos) /*!< 0x00000200 */\r
10810 #define RCC_PLLSAI2CFGR_PLLSAI2N_2           (0x04UL << RCC_PLLSAI2CFGR_PLLSAI2N_Pos) /*!< 0x00000400 */\r
10811 #define RCC_PLLSAI2CFGR_PLLSAI2N_3           (0x08UL << RCC_PLLSAI2CFGR_PLLSAI2N_Pos) /*!< 0x00000800 */\r
10812 #define RCC_PLLSAI2CFGR_PLLSAI2N_4           (0x10UL << RCC_PLLSAI2CFGR_PLLSAI2N_Pos) /*!< 0x00001000 */\r
10813 #define RCC_PLLSAI2CFGR_PLLSAI2N_5           (0x20UL << RCC_PLLSAI2CFGR_PLLSAI2N_Pos) /*!< 0x00002000 */\r
10814 #define RCC_PLLSAI2CFGR_PLLSAI2N_6           (0x40UL << RCC_PLLSAI2CFGR_PLLSAI2N_Pos) /*!< 0x00004000 */\r
10815 \r
10816 #define RCC_PLLSAI2CFGR_PLLSAI2PEN_Pos       (16U)\r
10817 #define RCC_PLLSAI2CFGR_PLLSAI2PEN_Msk       (0x1UL << RCC_PLLSAI2CFGR_PLLSAI2PEN_Pos) /*!< 0x00010000 */\r
10818 #define RCC_PLLSAI2CFGR_PLLSAI2PEN           RCC_PLLSAI2CFGR_PLLSAI2PEN_Msk\r
10819 #define RCC_PLLSAI2CFGR_PLLSAI2P_Pos         (17U)\r
10820 #define RCC_PLLSAI2CFGR_PLLSAI2P_Msk         (0x1UL << RCC_PLLSAI2CFGR_PLLSAI2P_Pos) /*!< 0x00020000 */\r
10821 #define RCC_PLLSAI2CFGR_PLLSAI2P             RCC_PLLSAI2CFGR_PLLSAI2P_Msk\r
10822 \r
10823 #define RCC_PLLSAI2CFGR_PLLSAI2REN_Pos       (24U)\r
10824 #define RCC_PLLSAI2CFGR_PLLSAI2REN_Msk       (0x1UL << RCC_PLLSAI2CFGR_PLLSAI2REN_Pos) /*!< 0x01000000 */\r
10825 #define RCC_PLLSAI2CFGR_PLLSAI2REN           RCC_PLLSAI2CFGR_PLLSAI2REN_Msk\r
10826 #define RCC_PLLSAI2CFGR_PLLSAI2R_Pos         (25U)\r
10827 #define RCC_PLLSAI2CFGR_PLLSAI2R_Msk         (0x3UL << RCC_PLLSAI2CFGR_PLLSAI2R_Pos) /*!< 0x06000000 */\r
10828 #define RCC_PLLSAI2CFGR_PLLSAI2R             RCC_PLLSAI2CFGR_PLLSAI2R_Msk\r
10829 #define RCC_PLLSAI2CFGR_PLLSAI2R_0           (0x1UL << RCC_PLLSAI2CFGR_PLLSAI2R_Pos) /*!< 0x02000000 */\r
10830 #define RCC_PLLSAI2CFGR_PLLSAI2R_1           (0x2UL << RCC_PLLSAI2CFGR_PLLSAI2R_Pos) /*!< 0x04000000 */\r
10831 \r
10832 /********************  Bit definition for RCC_CIER register  ******************/\r
10833 #define RCC_CIER_LSIRDYIE_Pos                (0U)\r
10834 #define RCC_CIER_LSIRDYIE_Msk                (0x1UL << RCC_CIER_LSIRDYIE_Pos)  /*!< 0x00000001 */\r
10835 #define RCC_CIER_LSIRDYIE                    RCC_CIER_LSIRDYIE_Msk\r
10836 #define RCC_CIER_LSERDYIE_Pos                (1U)\r
10837 #define RCC_CIER_LSERDYIE_Msk                (0x1UL << RCC_CIER_LSERDYIE_Pos)  /*!< 0x00000002 */\r
10838 #define RCC_CIER_LSERDYIE                    RCC_CIER_LSERDYIE_Msk\r
10839 #define RCC_CIER_MSIRDYIE_Pos                (2U)\r
10840 #define RCC_CIER_MSIRDYIE_Msk                (0x1UL << RCC_CIER_MSIRDYIE_Pos)  /*!< 0x00000004 */\r
10841 #define RCC_CIER_MSIRDYIE                    RCC_CIER_MSIRDYIE_Msk\r
10842 #define RCC_CIER_HSIRDYIE_Pos                (3U)\r
10843 #define RCC_CIER_HSIRDYIE_Msk                (0x1UL << RCC_CIER_HSIRDYIE_Pos)  /*!< 0x00000008 */\r
10844 #define RCC_CIER_HSIRDYIE                    RCC_CIER_HSIRDYIE_Msk\r
10845 #define RCC_CIER_HSERDYIE_Pos                (4U)\r
10846 #define RCC_CIER_HSERDYIE_Msk                (0x1UL << RCC_CIER_HSERDYIE_Pos)  /*!< 0x00000010 */\r
10847 #define RCC_CIER_HSERDYIE                    RCC_CIER_HSERDYIE_Msk\r
10848 #define RCC_CIER_PLLRDYIE_Pos                (5U)\r
10849 #define RCC_CIER_PLLRDYIE_Msk                (0x1UL << RCC_CIER_PLLRDYIE_Pos)  /*!< 0x00000020 */\r
10850 #define RCC_CIER_PLLRDYIE                    RCC_CIER_PLLRDYIE_Msk\r
10851 #define RCC_CIER_PLLSAI1RDYIE_Pos            (6U)\r
10852 #define RCC_CIER_PLLSAI1RDYIE_Msk            (0x1UL << RCC_CIER_PLLSAI1RDYIE_Pos) /*!< 0x00000040 */\r
10853 #define RCC_CIER_PLLSAI1RDYIE                RCC_CIER_PLLSAI1RDYIE_Msk\r
10854 #define RCC_CIER_PLLSAI2RDYIE_Pos            (7U)\r
10855 #define RCC_CIER_PLLSAI2RDYIE_Msk            (0x1UL << RCC_CIER_PLLSAI2RDYIE_Pos) /*!< 0x00000080 */\r
10856 #define RCC_CIER_PLLSAI2RDYIE                RCC_CIER_PLLSAI2RDYIE_Msk\r
10857 #define RCC_CIER_LSECSSIE_Pos                (9U)\r
10858 #define RCC_CIER_LSECSSIE_Msk                (0x1UL << RCC_CIER_LSECSSIE_Pos)  /*!< 0x00000200 */\r
10859 #define RCC_CIER_LSECSSIE                    RCC_CIER_LSECSSIE_Msk\r
10860 \r
10861 /********************  Bit definition for RCC_CIFR register  ******************/\r
10862 #define RCC_CIFR_LSIRDYF_Pos                 (0U)\r
10863 #define RCC_CIFR_LSIRDYF_Msk                 (0x1UL << RCC_CIFR_LSIRDYF_Pos)   /*!< 0x00000001 */\r
10864 #define RCC_CIFR_LSIRDYF                     RCC_CIFR_LSIRDYF_Msk\r
10865 #define RCC_CIFR_LSERDYF_Pos                 (1U)\r
10866 #define RCC_CIFR_LSERDYF_Msk                 (0x1UL << RCC_CIFR_LSERDYF_Pos)   /*!< 0x00000002 */\r
10867 #define RCC_CIFR_LSERDYF                     RCC_CIFR_LSERDYF_Msk\r
10868 #define RCC_CIFR_MSIRDYF_Pos                 (2U)\r
10869 #define RCC_CIFR_MSIRDYF_Msk                 (0x1UL << RCC_CIFR_MSIRDYF_Pos)   /*!< 0x00000004 */\r
10870 #define RCC_CIFR_MSIRDYF                     RCC_CIFR_MSIRDYF_Msk\r
10871 #define RCC_CIFR_HSIRDYF_Pos                 (3U)\r
10872 #define RCC_CIFR_HSIRDYF_Msk                 (0x1UL << RCC_CIFR_HSIRDYF_Pos)   /*!< 0x00000008 */\r
10873 #define RCC_CIFR_HSIRDYF                     RCC_CIFR_HSIRDYF_Msk\r
10874 #define RCC_CIFR_HSERDYF_Pos                 (4U)\r
10875 #define RCC_CIFR_HSERDYF_Msk                 (0x1UL << RCC_CIFR_HSERDYF_Pos)   /*!< 0x00000010 */\r
10876 #define RCC_CIFR_HSERDYF                     RCC_CIFR_HSERDYF_Msk\r
10877 #define RCC_CIFR_PLLRDYF_Pos                 (5U)\r
10878 #define RCC_CIFR_PLLRDYF_Msk                 (0x1UL << RCC_CIFR_PLLRDYF_Pos)   /*!< 0x00000020 */\r
10879 #define RCC_CIFR_PLLRDYF                     RCC_CIFR_PLLRDYF_Msk\r
10880 #define RCC_CIFR_PLLSAI1RDYF_Pos             (6U)\r
10881 #define RCC_CIFR_PLLSAI1RDYF_Msk             (0x1UL << RCC_CIFR_PLLSAI1RDYF_Pos) /*!< 0x00000040 */\r
10882 #define RCC_CIFR_PLLSAI1RDYF                 RCC_CIFR_PLLSAI1RDYF_Msk\r
10883 #define RCC_CIFR_PLLSAI2RDYF_Pos             (7U)\r
10884 #define RCC_CIFR_PLLSAI2RDYF_Msk             (0x1UL << RCC_CIFR_PLLSAI2RDYF_Pos) /*!< 0x00000080 */\r
10885 #define RCC_CIFR_PLLSAI2RDYF                 RCC_CIFR_PLLSAI2RDYF_Msk\r
10886 #define RCC_CIFR_CSSF_Pos                    (8U)\r
10887 #define RCC_CIFR_CSSF_Msk                    (0x1UL << RCC_CIFR_CSSF_Pos)      /*!< 0x00000100 */\r
10888 #define RCC_CIFR_CSSF                        RCC_CIFR_CSSF_Msk\r
10889 #define RCC_CIFR_LSECSSF_Pos                 (9U)\r
10890 #define RCC_CIFR_LSECSSF_Msk                 (0x1UL << RCC_CIFR_LSECSSF_Pos)   /*!< 0x00000200 */\r
10891 #define RCC_CIFR_LSECSSF                     RCC_CIFR_LSECSSF_Msk\r
10892 \r
10893 /********************  Bit definition for RCC_CICR register  ******************/\r
10894 #define RCC_CICR_LSIRDYC_Pos                 (0U)\r
10895 #define RCC_CICR_LSIRDYC_Msk                 (0x1UL << RCC_CICR_LSIRDYC_Pos)   /*!< 0x00000001 */\r
10896 #define RCC_CICR_LSIRDYC                     RCC_CICR_LSIRDYC_Msk\r
10897 #define RCC_CICR_LSERDYC_Pos                 (1U)\r
10898 #define RCC_CICR_LSERDYC_Msk                 (0x1UL << RCC_CICR_LSERDYC_Pos)   /*!< 0x00000002 */\r
10899 #define RCC_CICR_LSERDYC                     RCC_CICR_LSERDYC_Msk\r
10900 #define RCC_CICR_MSIRDYC_Pos                 (2U)\r
10901 #define RCC_CICR_MSIRDYC_Msk                 (0x1UL << RCC_CICR_MSIRDYC_Pos)   /*!< 0x00000004 */\r
10902 #define RCC_CICR_MSIRDYC                     RCC_CICR_MSIRDYC_Msk\r
10903 #define RCC_CICR_HSIRDYC_Pos                 (3U)\r
10904 #define RCC_CICR_HSIRDYC_Msk                 (0x1UL << RCC_CICR_HSIRDYC_Pos)   /*!< 0x00000008 */\r
10905 #define RCC_CICR_HSIRDYC                     RCC_CICR_HSIRDYC_Msk\r
10906 #define RCC_CICR_HSERDYC_Pos                 (4U)\r
10907 #define RCC_CICR_HSERDYC_Msk                 (0x1UL << RCC_CICR_HSERDYC_Pos)   /*!< 0x00000010 */\r
10908 #define RCC_CICR_HSERDYC                     RCC_CICR_HSERDYC_Msk\r
10909 #define RCC_CICR_PLLRDYC_Pos                 (5U)\r
10910 #define RCC_CICR_PLLRDYC_Msk                 (0x1UL << RCC_CICR_PLLRDYC_Pos)   /*!< 0x00000020 */\r
10911 #define RCC_CICR_PLLRDYC                     RCC_CICR_PLLRDYC_Msk\r
10912 #define RCC_CICR_PLLSAI1RDYC_Pos             (6U)\r
10913 #define RCC_CICR_PLLSAI1RDYC_Msk             (0x1UL << RCC_CICR_PLLSAI1RDYC_Pos) /*!< 0x00000040 */\r
10914 #define RCC_CICR_PLLSAI1RDYC                 RCC_CICR_PLLSAI1RDYC_Msk\r
10915 #define RCC_CICR_PLLSAI2RDYC_Pos             (7U)\r
10916 #define RCC_CICR_PLLSAI2RDYC_Msk             (0x1UL << RCC_CICR_PLLSAI2RDYC_Pos) /*!< 0x00000080 */\r
10917 #define RCC_CICR_PLLSAI2RDYC                 RCC_CICR_PLLSAI2RDYC_Msk\r
10918 #define RCC_CICR_CSSC_Pos                    (8U)\r
10919 #define RCC_CICR_CSSC_Msk                    (0x1UL << RCC_CICR_CSSC_Pos)      /*!< 0x00000100 */\r
10920 #define RCC_CICR_CSSC                        RCC_CICR_CSSC_Msk\r
10921 #define RCC_CICR_LSECSSC_Pos                 (9U)\r
10922 #define RCC_CICR_LSECSSC_Msk                 (0x1UL << RCC_CICR_LSECSSC_Pos)   /*!< 0x00000200 */\r
10923 #define RCC_CICR_LSECSSC                     RCC_CICR_LSECSSC_Msk\r
10924 \r
10925 /********************  Bit definition for RCC_AHB1RSTR register  **************/\r
10926 #define RCC_AHB1RSTR_DMA1RST_Pos             (0U)\r
10927 #define RCC_AHB1RSTR_DMA1RST_Msk             (0x1UL << RCC_AHB1RSTR_DMA1RST_Pos) /*!< 0x00000001 */\r
10928 #define RCC_AHB1RSTR_DMA1RST                 RCC_AHB1RSTR_DMA1RST_Msk\r
10929 #define RCC_AHB1RSTR_DMA2RST_Pos             (1U)\r
10930 #define RCC_AHB1RSTR_DMA2RST_Msk             (0x1UL << RCC_AHB1RSTR_DMA2RST_Pos) /*!< 0x00000002 */\r
10931 #define RCC_AHB1RSTR_DMA2RST                 RCC_AHB1RSTR_DMA2RST_Msk\r
10932 #define RCC_AHB1RSTR_FLASHRST_Pos            (8U)\r
10933 #define RCC_AHB1RSTR_FLASHRST_Msk            (0x1UL << RCC_AHB1RSTR_FLASHRST_Pos) /*!< 0x00000100 */\r
10934 #define RCC_AHB1RSTR_FLASHRST                RCC_AHB1RSTR_FLASHRST_Msk\r
10935 #define RCC_AHB1RSTR_CRCRST_Pos              (12U)\r
10936 #define RCC_AHB1RSTR_CRCRST_Msk              (0x1UL << RCC_AHB1RSTR_CRCRST_Pos) /*!< 0x00001000 */\r
10937 #define RCC_AHB1RSTR_CRCRST                  RCC_AHB1RSTR_CRCRST_Msk\r
10938 #define RCC_AHB1RSTR_TSCRST_Pos              (16U)\r
10939 #define RCC_AHB1RSTR_TSCRST_Msk              (0x1UL << RCC_AHB1RSTR_TSCRST_Pos) /*!< 0x00010000 */\r
10940 #define RCC_AHB1RSTR_TSCRST                  RCC_AHB1RSTR_TSCRST_Msk\r
10941 \r
10942 /********************  Bit definition for RCC_AHB2RSTR register  **************/\r
10943 #define RCC_AHB2RSTR_GPIOARST_Pos            (0U)\r
10944 #define RCC_AHB2RSTR_GPIOARST_Msk            (0x1UL << RCC_AHB2RSTR_GPIOARST_Pos) /*!< 0x00000001 */\r
10945 #define RCC_AHB2RSTR_GPIOARST                RCC_AHB2RSTR_GPIOARST_Msk\r
10946 #define RCC_AHB2RSTR_GPIOBRST_Pos            (1U)\r
10947 #define RCC_AHB2RSTR_GPIOBRST_Msk            (0x1UL << RCC_AHB2RSTR_GPIOBRST_Pos) /*!< 0x00000002 */\r
10948 #define RCC_AHB2RSTR_GPIOBRST                RCC_AHB2RSTR_GPIOBRST_Msk\r
10949 #define RCC_AHB2RSTR_GPIOCRST_Pos            (2U)\r
10950 #define RCC_AHB2RSTR_GPIOCRST_Msk            (0x1UL << RCC_AHB2RSTR_GPIOCRST_Pos) /*!< 0x00000004 */\r
10951 #define RCC_AHB2RSTR_GPIOCRST                RCC_AHB2RSTR_GPIOCRST_Msk\r
10952 #define RCC_AHB2RSTR_GPIODRST_Pos            (3U)\r
10953 #define RCC_AHB2RSTR_GPIODRST_Msk            (0x1UL << RCC_AHB2RSTR_GPIODRST_Pos) /*!< 0x00000008 */\r
10954 #define RCC_AHB2RSTR_GPIODRST                RCC_AHB2RSTR_GPIODRST_Msk\r
10955 #define RCC_AHB2RSTR_GPIOERST_Pos            (4U)\r
10956 #define RCC_AHB2RSTR_GPIOERST_Msk            (0x1UL << RCC_AHB2RSTR_GPIOERST_Pos) /*!< 0x00000010 */\r
10957 #define RCC_AHB2RSTR_GPIOERST                RCC_AHB2RSTR_GPIOERST_Msk\r
10958 #define RCC_AHB2RSTR_GPIOFRST_Pos            (5U)\r
10959 #define RCC_AHB2RSTR_GPIOFRST_Msk            (0x1UL << RCC_AHB2RSTR_GPIOFRST_Pos) /*!< 0x00000020 */\r
10960 #define RCC_AHB2RSTR_GPIOFRST                RCC_AHB2RSTR_GPIOFRST_Msk\r
10961 #define RCC_AHB2RSTR_GPIOGRST_Pos            (6U)\r
10962 #define RCC_AHB2RSTR_GPIOGRST_Msk            (0x1UL << RCC_AHB2RSTR_GPIOGRST_Pos) /*!< 0x00000040 */\r
10963 #define RCC_AHB2RSTR_GPIOGRST                RCC_AHB2RSTR_GPIOGRST_Msk\r
10964 #define RCC_AHB2RSTR_GPIOHRST_Pos            (7U)\r
10965 #define RCC_AHB2RSTR_GPIOHRST_Msk            (0x1UL << RCC_AHB2RSTR_GPIOHRST_Pos) /*!< 0x00000080 */\r
10966 #define RCC_AHB2RSTR_GPIOHRST                RCC_AHB2RSTR_GPIOHRST_Msk\r
10967 #define RCC_AHB2RSTR_OTGFSRST_Pos            (12U)\r
10968 #define RCC_AHB2RSTR_OTGFSRST_Msk            (0x1UL << RCC_AHB2RSTR_OTGFSRST_Pos) /*!< 0x00001000 */\r
10969 #define RCC_AHB2RSTR_OTGFSRST                RCC_AHB2RSTR_OTGFSRST_Msk\r
10970 #define RCC_AHB2RSTR_ADCRST_Pos              (13U)\r
10971 #define RCC_AHB2RSTR_ADCRST_Msk              (0x1UL << RCC_AHB2RSTR_ADCRST_Pos) /*!< 0x00002000 */\r
10972 #define RCC_AHB2RSTR_ADCRST                  RCC_AHB2RSTR_ADCRST_Msk\r
10973 #define RCC_AHB2RSTR_RNGRST_Pos              (18U)\r
10974 #define RCC_AHB2RSTR_RNGRST_Msk              (0x1UL << RCC_AHB2RSTR_RNGRST_Pos) /*!< 0x00040000 */\r
10975 #define RCC_AHB2RSTR_RNGRST                  RCC_AHB2RSTR_RNGRST_Msk\r
10976 \r
10977 /********************  Bit definition for RCC_AHB3RSTR register  **************/\r
10978 #define RCC_AHB3RSTR_FMCRST_Pos              (0U)\r
10979 #define RCC_AHB3RSTR_FMCRST_Msk              (0x1UL << RCC_AHB3RSTR_FMCRST_Pos) /*!< 0x00000001 */\r
10980 #define RCC_AHB3RSTR_FMCRST                  RCC_AHB3RSTR_FMCRST_Msk\r
10981 #define RCC_AHB3RSTR_QSPIRST_Pos             (8U)\r
10982 #define RCC_AHB3RSTR_QSPIRST_Msk             (0x1UL << RCC_AHB3RSTR_QSPIRST_Pos) /*!< 0x00000100 */\r
10983 #define RCC_AHB3RSTR_QSPIRST                 RCC_AHB3RSTR_QSPIRST_Msk\r
10984 \r
10985 /********************  Bit definition for RCC_APB1RSTR1 register  **************/\r
10986 #define RCC_APB1RSTR1_TIM2RST_Pos            (0U)\r
10987 #define RCC_APB1RSTR1_TIM2RST_Msk            (0x1UL << RCC_APB1RSTR1_TIM2RST_Pos) /*!< 0x00000001 */\r
10988 #define RCC_APB1RSTR1_TIM2RST                RCC_APB1RSTR1_TIM2RST_Msk\r
10989 #define RCC_APB1RSTR1_TIM3RST_Pos            (1U)\r
10990 #define RCC_APB1RSTR1_TIM3RST_Msk            (0x1UL << RCC_APB1RSTR1_TIM3RST_Pos) /*!< 0x00000002 */\r
10991 #define RCC_APB1RSTR1_TIM3RST                RCC_APB1RSTR1_TIM3RST_Msk\r
10992 #define RCC_APB1RSTR1_TIM4RST_Pos            (2U)\r
10993 #define RCC_APB1RSTR1_TIM4RST_Msk            (0x1UL << RCC_APB1RSTR1_TIM4RST_Pos) /*!< 0x00000004 */\r
10994 #define RCC_APB1RSTR1_TIM4RST                RCC_APB1RSTR1_TIM4RST_Msk\r
10995 #define RCC_APB1RSTR1_TIM5RST_Pos            (3U)\r
10996 #define RCC_APB1RSTR1_TIM5RST_Msk            (0x1UL << RCC_APB1RSTR1_TIM5RST_Pos) /*!< 0x00000008 */\r
10997 #define RCC_APB1RSTR1_TIM5RST                RCC_APB1RSTR1_TIM5RST_Msk\r
10998 #define RCC_APB1RSTR1_TIM6RST_Pos            (4U)\r
10999 #define RCC_APB1RSTR1_TIM6RST_Msk            (0x1UL << RCC_APB1RSTR1_TIM6RST_Pos) /*!< 0x00000010 */\r
11000 #define RCC_APB1RSTR1_TIM6RST                RCC_APB1RSTR1_TIM6RST_Msk\r
11001 #define RCC_APB1RSTR1_TIM7RST_Pos            (5U)\r
11002 #define RCC_APB1RSTR1_TIM7RST_Msk            (0x1UL << RCC_APB1RSTR1_TIM7RST_Pos) /*!< 0x00000020 */\r
11003 #define RCC_APB1RSTR1_TIM7RST                RCC_APB1RSTR1_TIM7RST_Msk\r
11004 #define RCC_APB1RSTR1_SPI2RST_Pos            (14U)\r
11005 #define RCC_APB1RSTR1_SPI2RST_Msk            (0x1UL << RCC_APB1RSTR1_SPI2RST_Pos) /*!< 0x00004000 */\r
11006 #define RCC_APB1RSTR1_SPI2RST                RCC_APB1RSTR1_SPI2RST_Msk\r
11007 #define RCC_APB1RSTR1_SPI3RST_Pos            (15U)\r
11008 #define RCC_APB1RSTR1_SPI3RST_Msk            (0x1UL << RCC_APB1RSTR1_SPI3RST_Pos) /*!< 0x00008000 */\r
11009 #define RCC_APB1RSTR1_SPI3RST                RCC_APB1RSTR1_SPI3RST_Msk\r
11010 #define RCC_APB1RSTR1_USART2RST_Pos          (17U)\r
11011 #define RCC_APB1RSTR1_USART2RST_Msk          (0x1UL << RCC_APB1RSTR1_USART2RST_Pos) /*!< 0x00020000 */\r
11012 #define RCC_APB1RSTR1_USART2RST              RCC_APB1RSTR1_USART2RST_Msk\r
11013 #define RCC_APB1RSTR1_USART3RST_Pos          (18U)\r
11014 #define RCC_APB1RSTR1_USART3RST_Msk          (0x1UL << RCC_APB1RSTR1_USART3RST_Pos) /*!< 0x00040000 */\r
11015 #define RCC_APB1RSTR1_USART3RST              RCC_APB1RSTR1_USART3RST_Msk\r
11016 #define RCC_APB1RSTR1_UART4RST_Pos           (19U)\r
11017 #define RCC_APB1RSTR1_UART4RST_Msk           (0x1UL << RCC_APB1RSTR1_UART4RST_Pos) /*!< 0x00080000 */\r
11018 #define RCC_APB1RSTR1_UART4RST               RCC_APB1RSTR1_UART4RST_Msk\r
11019 #define RCC_APB1RSTR1_UART5RST_Pos           (20U)\r
11020 #define RCC_APB1RSTR1_UART5RST_Msk           (0x1UL << RCC_APB1RSTR1_UART5RST_Pos) /*!< 0x00100000 */\r
11021 #define RCC_APB1RSTR1_UART5RST               RCC_APB1RSTR1_UART5RST_Msk\r
11022 #define RCC_APB1RSTR1_I2C1RST_Pos            (21U)\r
11023 #define RCC_APB1RSTR1_I2C1RST_Msk            (0x1UL << RCC_APB1RSTR1_I2C1RST_Pos) /*!< 0x00200000 */\r
11024 #define RCC_APB1RSTR1_I2C1RST                RCC_APB1RSTR1_I2C1RST_Msk\r
11025 #define RCC_APB1RSTR1_I2C2RST_Pos            (22U)\r
11026 #define RCC_APB1RSTR1_I2C2RST_Msk            (0x1UL << RCC_APB1RSTR1_I2C2RST_Pos) /*!< 0x00400000 */\r
11027 #define RCC_APB1RSTR1_I2C2RST                RCC_APB1RSTR1_I2C2RST_Msk\r
11028 #define RCC_APB1RSTR1_I2C3RST_Pos            (23U)\r
11029 #define RCC_APB1RSTR1_I2C3RST_Msk            (0x1UL << RCC_APB1RSTR1_I2C3RST_Pos) /*!< 0x00800000 */\r
11030 #define RCC_APB1RSTR1_I2C3RST                RCC_APB1RSTR1_I2C3RST_Msk\r
11031 #define RCC_APB1RSTR1_CAN1RST_Pos            (25U)\r
11032 #define RCC_APB1RSTR1_CAN1RST_Msk            (0x1UL << RCC_APB1RSTR1_CAN1RST_Pos) /*!< 0x02000000 */\r
11033 #define RCC_APB1RSTR1_CAN1RST                RCC_APB1RSTR1_CAN1RST_Msk\r
11034 #define RCC_APB1RSTR1_PWRRST_Pos             (28U)\r
11035 #define RCC_APB1RSTR1_PWRRST_Msk             (0x1UL << RCC_APB1RSTR1_PWRRST_Pos) /*!< 0x10000000 */\r
11036 #define RCC_APB1RSTR1_PWRRST                 RCC_APB1RSTR1_PWRRST_Msk\r
11037 #define RCC_APB1RSTR1_DAC1RST_Pos            (29U)\r
11038 #define RCC_APB1RSTR1_DAC1RST_Msk            (0x1UL << RCC_APB1RSTR1_DAC1RST_Pos) /*!< 0x20000000 */\r
11039 #define RCC_APB1RSTR1_DAC1RST                RCC_APB1RSTR1_DAC1RST_Msk\r
11040 #define RCC_APB1RSTR1_OPAMPRST_Pos           (30U)\r
11041 #define RCC_APB1RSTR1_OPAMPRST_Msk           (0x1UL << RCC_APB1RSTR1_OPAMPRST_Pos) /*!< 0x40000000 */\r
11042 #define RCC_APB1RSTR1_OPAMPRST               RCC_APB1RSTR1_OPAMPRST_Msk\r
11043 #define RCC_APB1RSTR1_LPTIM1RST_Pos          (31U)\r
11044 #define RCC_APB1RSTR1_LPTIM1RST_Msk          (0x1UL << RCC_APB1RSTR1_LPTIM1RST_Pos) /*!< 0x80000000 */\r
11045 #define RCC_APB1RSTR1_LPTIM1RST              RCC_APB1RSTR1_LPTIM1RST_Msk\r
11046 \r
11047 /********************  Bit definition for RCC_APB1RSTR2 register  **************/\r
11048 #define RCC_APB1RSTR2_LPUART1RST_Pos         (0U)\r
11049 #define RCC_APB1RSTR2_LPUART1RST_Msk         (0x1UL << RCC_APB1RSTR2_LPUART1RST_Pos) /*!< 0x00000001 */\r
11050 #define RCC_APB1RSTR2_LPUART1RST             RCC_APB1RSTR2_LPUART1RST_Msk\r
11051 #define RCC_APB1RSTR2_SWPMI1RST_Pos          (2U)\r
11052 #define RCC_APB1RSTR2_SWPMI1RST_Msk          (0x1UL << RCC_APB1RSTR2_SWPMI1RST_Pos) /*!< 0x00000004 */\r
11053 #define RCC_APB1RSTR2_SWPMI1RST              RCC_APB1RSTR2_SWPMI1RST_Msk\r
11054 #define RCC_APB1RSTR2_LPTIM2RST_Pos          (5U)\r
11055 #define RCC_APB1RSTR2_LPTIM2RST_Msk          (0x1UL << RCC_APB1RSTR2_LPTIM2RST_Pos) /*!< 0x00000020 */\r
11056 #define RCC_APB1RSTR2_LPTIM2RST              RCC_APB1RSTR2_LPTIM2RST_Msk\r
11057 \r
11058 /********************  Bit definition for RCC_APB2RSTR register  **************/\r
11059 #define RCC_APB2RSTR_SYSCFGRST_Pos           (0U)\r
11060 #define RCC_APB2RSTR_SYSCFGRST_Msk           (0x1UL << RCC_APB2RSTR_SYSCFGRST_Pos) /*!< 0x00000001 */\r
11061 #define RCC_APB2RSTR_SYSCFGRST               RCC_APB2RSTR_SYSCFGRST_Msk\r
11062 #define RCC_APB2RSTR_SDMMC1RST_Pos           (10U)\r
11063 #define RCC_APB2RSTR_SDMMC1RST_Msk           (0x1UL << RCC_APB2RSTR_SDMMC1RST_Pos) /*!< 0x00000400 */\r
11064 #define RCC_APB2RSTR_SDMMC1RST               RCC_APB2RSTR_SDMMC1RST_Msk\r
11065 #define RCC_APB2RSTR_TIM1RST_Pos             (11U)\r
11066 #define RCC_APB2RSTR_TIM1RST_Msk             (0x1UL << RCC_APB2RSTR_TIM1RST_Pos) /*!< 0x00000800 */\r
11067 #define RCC_APB2RSTR_TIM1RST                 RCC_APB2RSTR_TIM1RST_Msk\r
11068 #define RCC_APB2RSTR_SPI1RST_Pos             (12U)\r
11069 #define RCC_APB2RSTR_SPI1RST_Msk             (0x1UL << RCC_APB2RSTR_SPI1RST_Pos) /*!< 0x00001000 */\r
11070 #define RCC_APB2RSTR_SPI1RST                 RCC_APB2RSTR_SPI1RST_Msk\r
11071 #define RCC_APB2RSTR_TIM8RST_Pos             (13U)\r
11072 #define RCC_APB2RSTR_TIM8RST_Msk             (0x1UL << RCC_APB2RSTR_TIM8RST_Pos) /*!< 0x00002000 */\r
11073 #define RCC_APB2RSTR_TIM8RST                 RCC_APB2RSTR_TIM8RST_Msk\r
11074 #define RCC_APB2RSTR_USART1RST_Pos           (14U)\r
11075 #define RCC_APB2RSTR_USART1RST_Msk           (0x1UL << RCC_APB2RSTR_USART1RST_Pos) /*!< 0x00004000 */\r
11076 #define RCC_APB2RSTR_USART1RST               RCC_APB2RSTR_USART1RST_Msk\r
11077 #define RCC_APB2RSTR_TIM15RST_Pos            (16U)\r
11078 #define RCC_APB2RSTR_TIM15RST_Msk            (0x1UL << RCC_APB2RSTR_TIM15RST_Pos) /*!< 0x00010000 */\r
11079 #define RCC_APB2RSTR_TIM15RST                RCC_APB2RSTR_TIM15RST_Msk\r
11080 #define RCC_APB2RSTR_TIM16RST_Pos            (17U)\r
11081 #define RCC_APB2RSTR_TIM16RST_Msk            (0x1UL << RCC_APB2RSTR_TIM16RST_Pos) /*!< 0x00020000 */\r
11082 #define RCC_APB2RSTR_TIM16RST                RCC_APB2RSTR_TIM16RST_Msk\r
11083 #define RCC_APB2RSTR_TIM17RST_Pos            (18U)\r
11084 #define RCC_APB2RSTR_TIM17RST_Msk            (0x1UL << RCC_APB2RSTR_TIM17RST_Pos) /*!< 0x00040000 */\r
11085 #define RCC_APB2RSTR_TIM17RST                RCC_APB2RSTR_TIM17RST_Msk\r
11086 #define RCC_APB2RSTR_SAI1RST_Pos             (21U)\r
11087 #define RCC_APB2RSTR_SAI1RST_Msk             (0x1UL << RCC_APB2RSTR_SAI1RST_Pos) /*!< 0x00200000 */\r
11088 #define RCC_APB2RSTR_SAI1RST                 RCC_APB2RSTR_SAI1RST_Msk\r
11089 #define RCC_APB2RSTR_SAI2RST_Pos             (22U)\r
11090 #define RCC_APB2RSTR_SAI2RST_Msk             (0x1UL << RCC_APB2RSTR_SAI2RST_Pos) /*!< 0x00400000 */\r
11091 #define RCC_APB2RSTR_SAI2RST                 RCC_APB2RSTR_SAI2RST_Msk\r
11092 #define RCC_APB2RSTR_DFSDM1RST_Pos           (24U)\r
11093 #define RCC_APB2RSTR_DFSDM1RST_Msk           (0x1UL << RCC_APB2RSTR_DFSDM1RST_Pos) /*!< 0x01000000 */\r
11094 #define RCC_APB2RSTR_DFSDM1RST               RCC_APB2RSTR_DFSDM1RST_Msk\r
11095 \r
11096 /********************  Bit definition for RCC_AHB1ENR register  ***************/\r
11097 #define RCC_AHB1ENR_DMA1EN_Pos               (0U)\r
11098 #define RCC_AHB1ENR_DMA1EN_Msk               (0x1UL << RCC_AHB1ENR_DMA1EN_Pos) /*!< 0x00000001 */\r
11099 #define RCC_AHB1ENR_DMA1EN                   RCC_AHB1ENR_DMA1EN_Msk\r
11100 #define RCC_AHB1ENR_DMA2EN_Pos               (1U)\r
11101 #define RCC_AHB1ENR_DMA2EN_Msk               (0x1UL << RCC_AHB1ENR_DMA2EN_Pos) /*!< 0x00000002 */\r
11102 #define RCC_AHB1ENR_DMA2EN                   RCC_AHB1ENR_DMA2EN_Msk\r
11103 #define RCC_AHB1ENR_FLASHEN_Pos              (8U)\r
11104 #define RCC_AHB1ENR_FLASHEN_Msk              (0x1UL << RCC_AHB1ENR_FLASHEN_Pos) /*!< 0x00000100 */\r
11105 #define RCC_AHB1ENR_FLASHEN                  RCC_AHB1ENR_FLASHEN_Msk\r
11106 #define RCC_AHB1ENR_CRCEN_Pos                (12U)\r
11107 #define RCC_AHB1ENR_CRCEN_Msk                (0x1UL << RCC_AHB1ENR_CRCEN_Pos)  /*!< 0x00001000 */\r
11108 #define RCC_AHB1ENR_CRCEN                    RCC_AHB1ENR_CRCEN_Msk\r
11109 #define RCC_AHB1ENR_TSCEN_Pos                (16U)\r
11110 #define RCC_AHB1ENR_TSCEN_Msk                (0x1UL << RCC_AHB1ENR_TSCEN_Pos)  /*!< 0x00010000 */\r
11111 #define RCC_AHB1ENR_TSCEN                    RCC_AHB1ENR_TSCEN_Msk\r
11112 \r
11113 /********************  Bit definition for RCC_AHB2ENR register  ***************/\r
11114 #define RCC_AHB2ENR_GPIOAEN_Pos              (0U)\r
11115 #define RCC_AHB2ENR_GPIOAEN_Msk              (0x1UL << RCC_AHB2ENR_GPIOAEN_Pos) /*!< 0x00000001 */\r
11116 #define RCC_AHB2ENR_GPIOAEN                  RCC_AHB2ENR_GPIOAEN_Msk\r
11117 #define RCC_AHB2ENR_GPIOBEN_Pos              (1U)\r
11118 #define RCC_AHB2ENR_GPIOBEN_Msk              (0x1UL << RCC_AHB2ENR_GPIOBEN_Pos) /*!< 0x00000002 */\r
11119 #define RCC_AHB2ENR_GPIOBEN                  RCC_AHB2ENR_GPIOBEN_Msk\r
11120 #define RCC_AHB2ENR_GPIOCEN_Pos              (2U)\r
11121 #define RCC_AHB2ENR_GPIOCEN_Msk              (0x1UL << RCC_AHB2ENR_GPIOCEN_Pos) /*!< 0x00000004 */\r
11122 #define RCC_AHB2ENR_GPIOCEN                  RCC_AHB2ENR_GPIOCEN_Msk\r
11123 #define RCC_AHB2ENR_GPIODEN_Pos              (3U)\r
11124 #define RCC_AHB2ENR_GPIODEN_Msk              (0x1UL << RCC_AHB2ENR_GPIODEN_Pos) /*!< 0x00000008 */\r
11125 #define RCC_AHB2ENR_GPIODEN                  RCC_AHB2ENR_GPIODEN_Msk\r
11126 #define RCC_AHB2ENR_GPIOEEN_Pos              (4U)\r
11127 #define RCC_AHB2ENR_GPIOEEN_Msk              (0x1UL << RCC_AHB2ENR_GPIOEEN_Pos) /*!< 0x00000010 */\r
11128 #define RCC_AHB2ENR_GPIOEEN                  RCC_AHB2ENR_GPIOEEN_Msk\r
11129 #define RCC_AHB2ENR_GPIOFEN_Pos              (5U)\r
11130 #define RCC_AHB2ENR_GPIOFEN_Msk              (0x1UL << RCC_AHB2ENR_GPIOFEN_Pos) /*!< 0x00000020 */\r
11131 #define RCC_AHB2ENR_GPIOFEN                  RCC_AHB2ENR_GPIOFEN_Msk\r
11132 #define RCC_AHB2ENR_GPIOGEN_Pos              (6U)\r
11133 #define RCC_AHB2ENR_GPIOGEN_Msk              (0x1UL << RCC_AHB2ENR_GPIOGEN_Pos) /*!< 0x00000040 */\r
11134 #define RCC_AHB2ENR_GPIOGEN                  RCC_AHB2ENR_GPIOGEN_Msk\r
11135 #define RCC_AHB2ENR_GPIOHEN_Pos              (7U)\r
11136 #define RCC_AHB2ENR_GPIOHEN_Msk              (0x1UL << RCC_AHB2ENR_GPIOHEN_Pos) /*!< 0x00000080 */\r
11137 #define RCC_AHB2ENR_GPIOHEN                  RCC_AHB2ENR_GPIOHEN_Msk\r
11138 #define RCC_AHB2ENR_OTGFSEN_Pos              (12U)\r
11139 #define RCC_AHB2ENR_OTGFSEN_Msk              (0x1UL << RCC_AHB2ENR_OTGFSEN_Pos) /*!< 0x00001000 */\r
11140 #define RCC_AHB2ENR_OTGFSEN                  RCC_AHB2ENR_OTGFSEN_Msk\r
11141 #define RCC_AHB2ENR_ADCEN_Pos                (13U)\r
11142 #define RCC_AHB2ENR_ADCEN_Msk                (0x1UL << RCC_AHB2ENR_ADCEN_Pos)  /*!< 0x00002000 */\r
11143 #define RCC_AHB2ENR_ADCEN                    RCC_AHB2ENR_ADCEN_Msk\r
11144 #define RCC_AHB2ENR_RNGEN_Pos                (18U)\r
11145 #define RCC_AHB2ENR_RNGEN_Msk                (0x1UL << RCC_AHB2ENR_RNGEN_Pos)  /*!< 0x00040000 */\r
11146 #define RCC_AHB2ENR_RNGEN                    RCC_AHB2ENR_RNGEN_Msk\r
11147 \r
11148 /********************  Bit definition for RCC_AHB3ENR register  ***************/\r
11149 #define RCC_AHB3ENR_FMCEN_Pos                (0U)\r
11150 #define RCC_AHB3ENR_FMCEN_Msk                (0x1UL << RCC_AHB3ENR_FMCEN_Pos)  /*!< 0x00000001 */\r
11151 #define RCC_AHB3ENR_FMCEN                    RCC_AHB3ENR_FMCEN_Msk\r
11152 #define RCC_AHB3ENR_QSPIEN_Pos               (8U)\r
11153 #define RCC_AHB3ENR_QSPIEN_Msk               (0x1UL << RCC_AHB3ENR_QSPIEN_Pos) /*!< 0x00000100 */\r
11154 #define RCC_AHB3ENR_QSPIEN                   RCC_AHB3ENR_QSPIEN_Msk\r
11155 \r
11156 /********************  Bit definition for RCC_APB1ENR1 register  ***************/\r
11157 #define RCC_APB1ENR1_TIM2EN_Pos              (0U)\r
11158 #define RCC_APB1ENR1_TIM2EN_Msk              (0x1UL << RCC_APB1ENR1_TIM2EN_Pos) /*!< 0x00000001 */\r
11159 #define RCC_APB1ENR1_TIM2EN                  RCC_APB1ENR1_TIM2EN_Msk\r
11160 #define RCC_APB1ENR1_TIM3EN_Pos              (1U)\r
11161 #define RCC_APB1ENR1_TIM3EN_Msk              (0x1UL << RCC_APB1ENR1_TIM3EN_Pos) /*!< 0x00000002 */\r
11162 #define RCC_APB1ENR1_TIM3EN                  RCC_APB1ENR1_TIM3EN_Msk\r
11163 #define RCC_APB1ENR1_TIM4EN_Pos              (2U)\r
11164 #define RCC_APB1ENR1_TIM4EN_Msk              (0x1UL << RCC_APB1ENR1_TIM4EN_Pos) /*!< 0x00000004 */\r
11165 #define RCC_APB1ENR1_TIM4EN                  RCC_APB1ENR1_TIM4EN_Msk\r
11166 #define RCC_APB1ENR1_TIM5EN_Pos              (3U)\r
11167 #define RCC_APB1ENR1_TIM5EN_Msk              (0x1UL << RCC_APB1ENR1_TIM5EN_Pos) /*!< 0x00000008 */\r
11168 #define RCC_APB1ENR1_TIM5EN                  RCC_APB1ENR1_TIM5EN_Msk\r
11169 #define RCC_APB1ENR1_TIM6EN_Pos              (4U)\r
11170 #define RCC_APB1ENR1_TIM6EN_Msk              (0x1UL << RCC_APB1ENR1_TIM6EN_Pos) /*!< 0x00000010 */\r
11171 #define RCC_APB1ENR1_TIM6EN                  RCC_APB1ENR1_TIM6EN_Msk\r
11172 #define RCC_APB1ENR1_TIM7EN_Pos              (5U)\r
11173 #define RCC_APB1ENR1_TIM7EN_Msk              (0x1UL << RCC_APB1ENR1_TIM7EN_Pos) /*!< 0x00000020 */\r
11174 #define RCC_APB1ENR1_TIM7EN                  RCC_APB1ENR1_TIM7EN_Msk\r
11175 #define RCC_APB1ENR1_WWDGEN_Pos              (11U)\r
11176 #define RCC_APB1ENR1_WWDGEN_Msk              (0x1UL << RCC_APB1ENR1_WWDGEN_Pos) /*!< 0x00000800 */\r
11177 #define RCC_APB1ENR1_WWDGEN                  RCC_APB1ENR1_WWDGEN_Msk\r
11178 #define RCC_APB1ENR1_SPI2EN_Pos              (14U)\r
11179 #define RCC_APB1ENR1_SPI2EN_Msk              (0x1UL << RCC_APB1ENR1_SPI2EN_Pos) /*!< 0x00004000 */\r
11180 #define RCC_APB1ENR1_SPI2EN                  RCC_APB1ENR1_SPI2EN_Msk\r
11181 #define RCC_APB1ENR1_SPI3EN_Pos              (15U)\r
11182 #define RCC_APB1ENR1_SPI3EN_Msk              (0x1UL << RCC_APB1ENR1_SPI3EN_Pos) /*!< 0x00008000 */\r
11183 #define RCC_APB1ENR1_SPI3EN                  RCC_APB1ENR1_SPI3EN_Msk\r
11184 #define RCC_APB1ENR1_USART2EN_Pos            (17U)\r
11185 #define RCC_APB1ENR1_USART2EN_Msk            (0x1UL << RCC_APB1ENR1_USART2EN_Pos) /*!< 0x00020000 */\r
11186 #define RCC_APB1ENR1_USART2EN                RCC_APB1ENR1_USART2EN_Msk\r
11187 #define RCC_APB1ENR1_USART3EN_Pos            (18U)\r
11188 #define RCC_APB1ENR1_USART3EN_Msk            (0x1UL << RCC_APB1ENR1_USART3EN_Pos) /*!< 0x00040000 */\r
11189 #define RCC_APB1ENR1_USART3EN                RCC_APB1ENR1_USART3EN_Msk\r
11190 #define RCC_APB1ENR1_UART4EN_Pos             (19U)\r
11191 #define RCC_APB1ENR1_UART4EN_Msk             (0x1UL << RCC_APB1ENR1_UART4EN_Pos) /*!< 0x00080000 */\r
11192 #define RCC_APB1ENR1_UART4EN                 RCC_APB1ENR1_UART4EN_Msk\r
11193 #define RCC_APB1ENR1_UART5EN_Pos             (20U)\r
11194 #define RCC_APB1ENR1_UART5EN_Msk             (0x1UL << RCC_APB1ENR1_UART5EN_Pos) /*!< 0x00100000 */\r
11195 #define RCC_APB1ENR1_UART5EN                 RCC_APB1ENR1_UART5EN_Msk\r
11196 #define RCC_APB1ENR1_I2C1EN_Pos              (21U)\r
11197 #define RCC_APB1ENR1_I2C1EN_Msk              (0x1UL << RCC_APB1ENR1_I2C1EN_Pos) /*!< 0x00200000 */\r
11198 #define RCC_APB1ENR1_I2C1EN                  RCC_APB1ENR1_I2C1EN_Msk\r
11199 #define RCC_APB1ENR1_I2C2EN_Pos              (22U)\r
11200 #define RCC_APB1ENR1_I2C2EN_Msk              (0x1UL << RCC_APB1ENR1_I2C2EN_Pos) /*!< 0x00400000 */\r
11201 #define RCC_APB1ENR1_I2C2EN                  RCC_APB1ENR1_I2C2EN_Msk\r
11202 #define RCC_APB1ENR1_I2C3EN_Pos              (23U)\r
11203 #define RCC_APB1ENR1_I2C3EN_Msk              (0x1UL << RCC_APB1ENR1_I2C3EN_Pos) /*!< 0x00800000 */\r
11204 #define RCC_APB1ENR1_I2C3EN                  RCC_APB1ENR1_I2C3EN_Msk\r
11205 #define RCC_APB1ENR1_CAN1EN_Pos              (25U)\r
11206 #define RCC_APB1ENR1_CAN1EN_Msk              (0x1UL << RCC_APB1ENR1_CAN1EN_Pos) /*!< 0x02000000 */\r
11207 #define RCC_APB1ENR1_CAN1EN                  RCC_APB1ENR1_CAN1EN_Msk\r
11208 #define RCC_APB1ENR1_PWREN_Pos               (28U)\r
11209 #define RCC_APB1ENR1_PWREN_Msk               (0x1UL << RCC_APB1ENR1_PWREN_Pos) /*!< 0x10000000 */\r
11210 #define RCC_APB1ENR1_PWREN                   RCC_APB1ENR1_PWREN_Msk\r
11211 #define RCC_APB1ENR1_DAC1EN_Pos              (29U)\r
11212 #define RCC_APB1ENR1_DAC1EN_Msk              (0x1UL << RCC_APB1ENR1_DAC1EN_Pos) /*!< 0x20000000 */\r
11213 #define RCC_APB1ENR1_DAC1EN                  RCC_APB1ENR1_DAC1EN_Msk\r
11214 #define RCC_APB1ENR1_OPAMPEN_Pos             (30U)\r
11215 #define RCC_APB1ENR1_OPAMPEN_Msk             (0x1UL << RCC_APB1ENR1_OPAMPEN_Pos) /*!< 0x40000000 */\r
11216 #define RCC_APB1ENR1_OPAMPEN                 RCC_APB1ENR1_OPAMPEN_Msk\r
11217 #define RCC_APB1ENR1_LPTIM1EN_Pos            (31U)\r
11218 #define RCC_APB1ENR1_LPTIM1EN_Msk            (0x1UL << RCC_APB1ENR1_LPTIM1EN_Pos) /*!< 0x80000000 */\r
11219 #define RCC_APB1ENR1_LPTIM1EN                RCC_APB1ENR1_LPTIM1EN_Msk\r
11220 \r
11221 /********************  Bit definition for RCC_APB1RSTR2 register  **************/\r
11222 #define RCC_APB1ENR2_LPUART1EN_Pos           (0U)\r
11223 #define RCC_APB1ENR2_LPUART1EN_Msk           (0x1UL << RCC_APB1ENR2_LPUART1EN_Pos) /*!< 0x00000001 */\r
11224 #define RCC_APB1ENR2_LPUART1EN               RCC_APB1ENR2_LPUART1EN_Msk\r
11225 #define RCC_APB1ENR2_SWPMI1EN_Pos            (2U)\r
11226 #define RCC_APB1ENR2_SWPMI1EN_Msk            (0x1UL << RCC_APB1ENR2_SWPMI1EN_Pos) /*!< 0x00000004 */\r
11227 #define RCC_APB1ENR2_SWPMI1EN                RCC_APB1ENR2_SWPMI1EN_Msk\r
11228 #define RCC_APB1ENR2_LPTIM2EN_Pos            (5U)\r
11229 #define RCC_APB1ENR2_LPTIM2EN_Msk            (0x1UL << RCC_APB1ENR2_LPTIM2EN_Pos) /*!< 0x00000020 */\r
11230 #define RCC_APB1ENR2_LPTIM2EN                RCC_APB1ENR2_LPTIM2EN_Msk\r
11231 \r
11232 /********************  Bit definition for RCC_APB2ENR register  ***************/\r
11233 #define RCC_APB2ENR_SYSCFGEN_Pos             (0U)\r
11234 #define RCC_APB2ENR_SYSCFGEN_Msk             (0x1UL << RCC_APB2ENR_SYSCFGEN_Pos) /*!< 0x00000001 */\r
11235 #define RCC_APB2ENR_SYSCFGEN                 RCC_APB2ENR_SYSCFGEN_Msk\r
11236 #define RCC_APB2ENR_FWEN_Pos                 (7U)\r
11237 #define RCC_APB2ENR_FWEN_Msk                 (0x1UL << RCC_APB2ENR_FWEN_Pos)   /*!< 0x00000080 */\r
11238 #define RCC_APB2ENR_FWEN                     RCC_APB2ENR_FWEN_Msk\r
11239 #define RCC_APB2ENR_SDMMC1EN_Pos             (10U)\r
11240 #define RCC_APB2ENR_SDMMC1EN_Msk             (0x1UL << RCC_APB2ENR_SDMMC1EN_Pos) /*!< 0x00000400 */\r
11241 #define RCC_APB2ENR_SDMMC1EN                 RCC_APB2ENR_SDMMC1EN_Msk\r
11242 #define RCC_APB2ENR_TIM1EN_Pos               (11U)\r
11243 #define RCC_APB2ENR_TIM1EN_Msk               (0x1UL << RCC_APB2ENR_TIM1EN_Pos) /*!< 0x00000800 */\r
11244 #define RCC_APB2ENR_TIM1EN                   RCC_APB2ENR_TIM1EN_Msk\r
11245 #define RCC_APB2ENR_SPI1EN_Pos               (12U)\r
11246 #define RCC_APB2ENR_SPI1EN_Msk               (0x1UL << RCC_APB2ENR_SPI1EN_Pos) /*!< 0x00001000 */\r
11247 #define RCC_APB2ENR_SPI1EN                   RCC_APB2ENR_SPI1EN_Msk\r
11248 #define RCC_APB2ENR_TIM8EN_Pos               (13U)\r
11249 #define RCC_APB2ENR_TIM8EN_Msk               (0x1UL << RCC_APB2ENR_TIM8EN_Pos) /*!< 0x00002000 */\r
11250 #define RCC_APB2ENR_TIM8EN                   RCC_APB2ENR_TIM8EN_Msk\r
11251 #define RCC_APB2ENR_USART1EN_Pos             (14U)\r
11252 #define RCC_APB2ENR_USART1EN_Msk             (0x1UL << RCC_APB2ENR_USART1EN_Pos) /*!< 0x00004000 */\r
11253 #define RCC_APB2ENR_USART1EN                 RCC_APB2ENR_USART1EN_Msk\r
11254 #define RCC_APB2ENR_TIM15EN_Pos              (16U)\r
11255 #define RCC_APB2ENR_TIM15EN_Msk              (0x1UL << RCC_APB2ENR_TIM15EN_Pos) /*!< 0x00010000 */\r
11256 #define RCC_APB2ENR_TIM15EN                  RCC_APB2ENR_TIM15EN_Msk\r
11257 #define RCC_APB2ENR_TIM16EN_Pos              (17U)\r
11258 #define RCC_APB2ENR_TIM16EN_Msk              (0x1UL << RCC_APB2ENR_TIM16EN_Pos) /*!< 0x00020000 */\r
11259 #define RCC_APB2ENR_TIM16EN                  RCC_APB2ENR_TIM16EN_Msk\r
11260 #define RCC_APB2ENR_TIM17EN_Pos              (18U)\r
11261 #define RCC_APB2ENR_TIM17EN_Msk              (0x1UL << RCC_APB2ENR_TIM17EN_Pos) /*!< 0x00040000 */\r
11262 #define RCC_APB2ENR_TIM17EN                  RCC_APB2ENR_TIM17EN_Msk\r
11263 #define RCC_APB2ENR_SAI1EN_Pos               (21U)\r
11264 #define RCC_APB2ENR_SAI1EN_Msk               (0x1UL << RCC_APB2ENR_SAI1EN_Pos) /*!< 0x00200000 */\r
11265 #define RCC_APB2ENR_SAI1EN                   RCC_APB2ENR_SAI1EN_Msk\r
11266 #define RCC_APB2ENR_SAI2EN_Pos               (22U)\r
11267 #define RCC_APB2ENR_SAI2EN_Msk               (0x1UL << RCC_APB2ENR_SAI2EN_Pos) /*!< 0x00400000 */\r
11268 #define RCC_APB2ENR_SAI2EN                   RCC_APB2ENR_SAI2EN_Msk\r
11269 #define RCC_APB2ENR_DFSDM1EN_Pos             (24U)\r
11270 #define RCC_APB2ENR_DFSDM1EN_Msk             (0x1UL << RCC_APB2ENR_DFSDM1EN_Pos) /*!< 0x01000000 */\r
11271 #define RCC_APB2ENR_DFSDM1EN                 RCC_APB2ENR_DFSDM1EN_Msk\r
11272 \r
11273 /********************  Bit definition for RCC_AHB1SMENR register  ***************/\r
11274 #define RCC_AHB1SMENR_DMA1SMEN_Pos           (0U)\r
11275 #define RCC_AHB1SMENR_DMA1SMEN_Msk           (0x1UL << RCC_AHB1SMENR_DMA1SMEN_Pos) /*!< 0x00000001 */\r
11276 #define RCC_AHB1SMENR_DMA1SMEN               RCC_AHB1SMENR_DMA1SMEN_Msk\r
11277 #define RCC_AHB1SMENR_DMA2SMEN_Pos           (1U)\r
11278 #define RCC_AHB1SMENR_DMA2SMEN_Msk           (0x1UL << RCC_AHB1SMENR_DMA2SMEN_Pos) /*!< 0x00000002 */\r
11279 #define RCC_AHB1SMENR_DMA2SMEN               RCC_AHB1SMENR_DMA2SMEN_Msk\r
11280 #define RCC_AHB1SMENR_FLASHSMEN_Pos          (8U)\r
11281 #define RCC_AHB1SMENR_FLASHSMEN_Msk          (0x1UL << RCC_AHB1SMENR_FLASHSMEN_Pos) /*!< 0x00000100 */\r
11282 #define RCC_AHB1SMENR_FLASHSMEN              RCC_AHB1SMENR_FLASHSMEN_Msk\r
11283 #define RCC_AHB1SMENR_SRAM1SMEN_Pos          (9U)\r
11284 #define RCC_AHB1SMENR_SRAM1SMEN_Msk          (0x1UL << RCC_AHB1SMENR_SRAM1SMEN_Pos) /*!< 0x00000200 */\r
11285 #define RCC_AHB1SMENR_SRAM1SMEN              RCC_AHB1SMENR_SRAM1SMEN_Msk\r
11286 #define RCC_AHB1SMENR_CRCSMEN_Pos            (12U)\r
11287 #define RCC_AHB1SMENR_CRCSMEN_Msk            (0x1UL << RCC_AHB1SMENR_CRCSMEN_Pos) /*!< 0x00001000 */\r
11288 #define RCC_AHB1SMENR_CRCSMEN                RCC_AHB1SMENR_CRCSMEN_Msk\r
11289 #define RCC_AHB1SMENR_TSCSMEN_Pos            (16U)\r
11290 #define RCC_AHB1SMENR_TSCSMEN_Msk            (0x1UL << RCC_AHB1SMENR_TSCSMEN_Pos) /*!< 0x00010000 */\r
11291 #define RCC_AHB1SMENR_TSCSMEN                RCC_AHB1SMENR_TSCSMEN_Msk\r
11292 \r
11293 /********************  Bit definition for RCC_AHB2SMENR register  *************/\r
11294 #define RCC_AHB2SMENR_GPIOASMEN_Pos          (0U)\r
11295 #define RCC_AHB2SMENR_GPIOASMEN_Msk          (0x1UL << RCC_AHB2SMENR_GPIOASMEN_Pos) /*!< 0x00000001 */\r
11296 #define RCC_AHB2SMENR_GPIOASMEN              RCC_AHB2SMENR_GPIOASMEN_Msk\r
11297 #define RCC_AHB2SMENR_GPIOBSMEN_Pos          (1U)\r
11298 #define RCC_AHB2SMENR_GPIOBSMEN_Msk          (0x1UL << RCC_AHB2SMENR_GPIOBSMEN_Pos) /*!< 0x00000002 */\r
11299 #define RCC_AHB2SMENR_GPIOBSMEN              RCC_AHB2SMENR_GPIOBSMEN_Msk\r
11300 #define RCC_AHB2SMENR_GPIOCSMEN_Pos          (2U)\r
11301 #define RCC_AHB2SMENR_GPIOCSMEN_Msk          (0x1UL << RCC_AHB2SMENR_GPIOCSMEN_Pos) /*!< 0x00000004 */\r
11302 #define RCC_AHB2SMENR_GPIOCSMEN              RCC_AHB2SMENR_GPIOCSMEN_Msk\r
11303 #define RCC_AHB2SMENR_GPIODSMEN_Pos          (3U)\r
11304 #define RCC_AHB2SMENR_GPIODSMEN_Msk          (0x1UL << RCC_AHB2SMENR_GPIODSMEN_Pos) /*!< 0x00000008 */\r
11305 #define RCC_AHB2SMENR_GPIODSMEN              RCC_AHB2SMENR_GPIODSMEN_Msk\r
11306 #define RCC_AHB2SMENR_GPIOESMEN_Pos          (4U)\r
11307 #define RCC_AHB2SMENR_GPIOESMEN_Msk          (0x1UL << RCC_AHB2SMENR_GPIOESMEN_Pos) /*!< 0x00000010 */\r
11308 #define RCC_AHB2SMENR_GPIOESMEN              RCC_AHB2SMENR_GPIOESMEN_Msk\r
11309 #define RCC_AHB2SMENR_GPIOFSMEN_Pos          (5U)\r
11310 #define RCC_AHB2SMENR_GPIOFSMEN_Msk          (0x1UL << RCC_AHB2SMENR_GPIOFSMEN_Pos) /*!< 0x00000020 */\r
11311 #define RCC_AHB2SMENR_GPIOFSMEN              RCC_AHB2SMENR_GPIOFSMEN_Msk\r
11312 #define RCC_AHB2SMENR_GPIOGSMEN_Pos          (6U)\r
11313 #define RCC_AHB2SMENR_GPIOGSMEN_Msk          (0x1UL << RCC_AHB2SMENR_GPIOGSMEN_Pos) /*!< 0x00000040 */\r
11314 #define RCC_AHB2SMENR_GPIOGSMEN              RCC_AHB2SMENR_GPIOGSMEN_Msk\r
11315 #define RCC_AHB2SMENR_GPIOHSMEN_Pos          (7U)\r
11316 #define RCC_AHB2SMENR_GPIOHSMEN_Msk          (0x1UL << RCC_AHB2SMENR_GPIOHSMEN_Pos) /*!< 0x00000080 */\r
11317 #define RCC_AHB2SMENR_GPIOHSMEN              RCC_AHB2SMENR_GPIOHSMEN_Msk\r
11318 #define RCC_AHB2SMENR_SRAM2SMEN_Pos          (9U)\r
11319 #define RCC_AHB2SMENR_SRAM2SMEN_Msk          (0x1UL << RCC_AHB2SMENR_SRAM2SMEN_Pos) /*!< 0x00000200 */\r
11320 #define RCC_AHB2SMENR_SRAM2SMEN              RCC_AHB2SMENR_SRAM2SMEN_Msk\r
11321 #define RCC_AHB2SMENR_OTGFSSMEN_Pos          (12U)\r
11322 #define RCC_AHB2SMENR_OTGFSSMEN_Msk          (0x1UL << RCC_AHB2SMENR_OTGFSSMEN_Pos) /*!< 0x00001000 */\r
11323 #define RCC_AHB2SMENR_OTGFSSMEN              RCC_AHB2SMENR_OTGFSSMEN_Msk\r
11324 #define RCC_AHB2SMENR_ADCSMEN_Pos            (13U)\r
11325 #define RCC_AHB2SMENR_ADCSMEN_Msk            (0x1UL << RCC_AHB2SMENR_ADCSMEN_Pos) /*!< 0x00002000 */\r
11326 #define RCC_AHB2SMENR_ADCSMEN                RCC_AHB2SMENR_ADCSMEN_Msk\r
11327 #define RCC_AHB2SMENR_RNGSMEN_Pos            (18U)\r
11328 #define RCC_AHB2SMENR_RNGSMEN_Msk            (0x1UL << RCC_AHB2SMENR_RNGSMEN_Pos) /*!< 0x00040000 */\r
11329 #define RCC_AHB2SMENR_RNGSMEN                RCC_AHB2SMENR_RNGSMEN_Msk\r
11330 \r
11331 /********************  Bit definition for RCC_AHB3SMENR register  *************/\r
11332 #define RCC_AHB3SMENR_FMCSMEN_Pos            (0U)\r
11333 #define RCC_AHB3SMENR_FMCSMEN_Msk            (0x1UL << RCC_AHB3SMENR_FMCSMEN_Pos) /*!< 0x00000001 */\r
11334 #define RCC_AHB3SMENR_FMCSMEN                RCC_AHB3SMENR_FMCSMEN_Msk\r
11335 #define RCC_AHB3SMENR_QSPISMEN_Pos           (8U)\r
11336 #define RCC_AHB3SMENR_QSPISMEN_Msk           (0x1UL << RCC_AHB3SMENR_QSPISMEN_Pos) /*!< 0x00000100 */\r
11337 #define RCC_AHB3SMENR_QSPISMEN               RCC_AHB3SMENR_QSPISMEN_Msk\r
11338 \r
11339 /********************  Bit definition for RCC_APB1SMENR1 register  *************/\r
11340 #define RCC_APB1SMENR1_TIM2SMEN_Pos          (0U)\r
11341 #define RCC_APB1SMENR1_TIM2SMEN_Msk          (0x1UL << RCC_APB1SMENR1_TIM2SMEN_Pos) /*!< 0x00000001 */\r
11342 #define RCC_APB1SMENR1_TIM2SMEN              RCC_APB1SMENR1_TIM2SMEN_Msk\r
11343 #define RCC_APB1SMENR1_TIM3SMEN_Pos          (1U)\r
11344 #define RCC_APB1SMENR1_TIM3SMEN_Msk          (0x1UL << RCC_APB1SMENR1_TIM3SMEN_Pos) /*!< 0x00000002 */\r
11345 #define RCC_APB1SMENR1_TIM3SMEN              RCC_APB1SMENR1_TIM3SMEN_Msk\r
11346 #define RCC_APB1SMENR1_TIM4SMEN_Pos          (2U)\r
11347 #define RCC_APB1SMENR1_TIM4SMEN_Msk          (0x1UL << RCC_APB1SMENR1_TIM4SMEN_Pos) /*!< 0x00000004 */\r
11348 #define RCC_APB1SMENR1_TIM4SMEN              RCC_APB1SMENR1_TIM4SMEN_Msk\r
11349 #define RCC_APB1SMENR1_TIM5SMEN_Pos          (3U)\r
11350 #define RCC_APB1SMENR1_TIM5SMEN_Msk          (0x1UL << RCC_APB1SMENR1_TIM5SMEN_Pos) /*!< 0x00000008 */\r
11351 #define RCC_APB1SMENR1_TIM5SMEN              RCC_APB1SMENR1_TIM5SMEN_Msk\r
11352 #define RCC_APB1SMENR1_TIM6SMEN_Pos          (4U)\r
11353 #define RCC_APB1SMENR1_TIM6SMEN_Msk          (0x1UL << RCC_APB1SMENR1_TIM6SMEN_Pos) /*!< 0x00000010 */\r
11354 #define RCC_APB1SMENR1_TIM6SMEN              RCC_APB1SMENR1_TIM6SMEN_Msk\r
11355 #define RCC_APB1SMENR1_TIM7SMEN_Pos          (5U)\r
11356 #define RCC_APB1SMENR1_TIM7SMEN_Msk          (0x1UL << RCC_APB1SMENR1_TIM7SMEN_Pos) /*!< 0x00000020 */\r
11357 #define RCC_APB1SMENR1_TIM7SMEN              RCC_APB1SMENR1_TIM7SMEN_Msk\r
11358 #define RCC_APB1SMENR1_WWDGSMEN_Pos          (11U)\r
11359 #define RCC_APB1SMENR1_WWDGSMEN_Msk          (0x1UL << RCC_APB1SMENR1_WWDGSMEN_Pos) /*!< 0x00000800 */\r
11360 #define RCC_APB1SMENR1_WWDGSMEN              RCC_APB1SMENR1_WWDGSMEN_Msk\r
11361 #define RCC_APB1SMENR1_SPI2SMEN_Pos          (14U)\r
11362 #define RCC_APB1SMENR1_SPI2SMEN_Msk          (0x1UL << RCC_APB1SMENR1_SPI2SMEN_Pos) /*!< 0x00004000 */\r
11363 #define RCC_APB1SMENR1_SPI2SMEN              RCC_APB1SMENR1_SPI2SMEN_Msk\r
11364 #define RCC_APB1SMENR1_SPI3SMEN_Pos          (15U)\r
11365 #define RCC_APB1SMENR1_SPI3SMEN_Msk          (0x1UL << RCC_APB1SMENR1_SPI3SMEN_Pos) /*!< 0x00008000 */\r
11366 #define RCC_APB1SMENR1_SPI3SMEN              RCC_APB1SMENR1_SPI3SMEN_Msk\r
11367 #define RCC_APB1SMENR1_USART2SMEN_Pos        (17U)\r
11368 #define RCC_APB1SMENR1_USART2SMEN_Msk        (0x1UL << RCC_APB1SMENR1_USART2SMEN_Pos) /*!< 0x00020000 */\r
11369 #define RCC_APB1SMENR1_USART2SMEN            RCC_APB1SMENR1_USART2SMEN_Msk\r
11370 #define RCC_APB1SMENR1_USART3SMEN_Pos        (18U)\r
11371 #define RCC_APB1SMENR1_USART3SMEN_Msk        (0x1UL << RCC_APB1SMENR1_USART3SMEN_Pos) /*!< 0x00040000 */\r
11372 #define RCC_APB1SMENR1_USART3SMEN            RCC_APB1SMENR1_USART3SMEN_Msk\r
11373 #define RCC_APB1SMENR1_UART4SMEN_Pos         (19U)\r
11374 #define RCC_APB1SMENR1_UART4SMEN_Msk         (0x1UL << RCC_APB1SMENR1_UART4SMEN_Pos) /*!< 0x00080000 */\r
11375 #define RCC_APB1SMENR1_UART4SMEN             RCC_APB1SMENR1_UART4SMEN_Msk\r
11376 #define RCC_APB1SMENR1_UART5SMEN_Pos         (20U)\r
11377 #define RCC_APB1SMENR1_UART5SMEN_Msk         (0x1UL << RCC_APB1SMENR1_UART5SMEN_Pos) /*!< 0x00100000 */\r
11378 #define RCC_APB1SMENR1_UART5SMEN             RCC_APB1SMENR1_UART5SMEN_Msk\r
11379 #define RCC_APB1SMENR1_I2C1SMEN_Pos          (21U)\r
11380 #define RCC_APB1SMENR1_I2C1SMEN_Msk          (0x1UL << RCC_APB1SMENR1_I2C1SMEN_Pos) /*!< 0x00200000 */\r
11381 #define RCC_APB1SMENR1_I2C1SMEN              RCC_APB1SMENR1_I2C1SMEN_Msk\r
11382 #define RCC_APB1SMENR1_I2C2SMEN_Pos          (22U)\r
11383 #define RCC_APB1SMENR1_I2C2SMEN_Msk          (0x1UL << RCC_APB1SMENR1_I2C2SMEN_Pos) /*!< 0x00400000 */\r
11384 #define RCC_APB1SMENR1_I2C2SMEN              RCC_APB1SMENR1_I2C2SMEN_Msk\r
11385 #define RCC_APB1SMENR1_I2C3SMEN_Pos          (23U)\r
11386 #define RCC_APB1SMENR1_I2C3SMEN_Msk          (0x1UL << RCC_APB1SMENR1_I2C3SMEN_Pos) /*!< 0x00800000 */\r
11387 #define RCC_APB1SMENR1_I2C3SMEN              RCC_APB1SMENR1_I2C3SMEN_Msk\r
11388 #define RCC_APB1SMENR1_CAN1SMEN_Pos          (25U)\r
11389 #define RCC_APB1SMENR1_CAN1SMEN_Msk          (0x1UL << RCC_APB1SMENR1_CAN1SMEN_Pos) /*!< 0x02000000 */\r
11390 #define RCC_APB1SMENR1_CAN1SMEN              RCC_APB1SMENR1_CAN1SMEN_Msk\r
11391 #define RCC_APB1SMENR1_PWRSMEN_Pos           (28U)\r
11392 #define RCC_APB1SMENR1_PWRSMEN_Msk           (0x1UL << RCC_APB1SMENR1_PWRSMEN_Pos) /*!< 0x10000000 */\r
11393 #define RCC_APB1SMENR1_PWRSMEN               RCC_APB1SMENR1_PWRSMEN_Msk\r
11394 #define RCC_APB1SMENR1_DAC1SMEN_Pos          (29U)\r
11395 #define RCC_APB1SMENR1_DAC1SMEN_Msk          (0x1UL << RCC_APB1SMENR1_DAC1SMEN_Pos) /*!< 0x20000000 */\r
11396 #define RCC_APB1SMENR1_DAC1SMEN              RCC_APB1SMENR1_DAC1SMEN_Msk\r
11397 #define RCC_APB1SMENR1_OPAMPSMEN_Pos         (30U)\r
11398 #define RCC_APB1SMENR1_OPAMPSMEN_Msk         (0x1UL << RCC_APB1SMENR1_OPAMPSMEN_Pos) /*!< 0x40000000 */\r
11399 #define RCC_APB1SMENR1_OPAMPSMEN             RCC_APB1SMENR1_OPAMPSMEN_Msk\r
11400 #define RCC_APB1SMENR1_LPTIM1SMEN_Pos        (31U)\r
11401 #define RCC_APB1SMENR1_LPTIM1SMEN_Msk        (0x1UL << RCC_APB1SMENR1_LPTIM1SMEN_Pos) /*!< 0x80000000 */\r
11402 #define RCC_APB1SMENR1_LPTIM1SMEN            RCC_APB1SMENR1_LPTIM1SMEN_Msk\r
11403 \r
11404 /********************  Bit definition for RCC_APB1SMENR2 register  *************/\r
11405 #define RCC_APB1SMENR2_LPUART1SMEN_Pos       (0U)\r
11406 #define RCC_APB1SMENR2_LPUART1SMEN_Msk       (0x1UL << RCC_APB1SMENR2_LPUART1SMEN_Pos) /*!< 0x00000001 */\r
11407 #define RCC_APB1SMENR2_LPUART1SMEN           RCC_APB1SMENR2_LPUART1SMEN_Msk\r
11408 #define RCC_APB1SMENR2_SWPMI1SMEN_Pos        (2U)\r
11409 #define RCC_APB1SMENR2_SWPMI1SMEN_Msk        (0x1UL << RCC_APB1SMENR2_SWPMI1SMEN_Pos) /*!< 0x00000004 */\r
11410 #define RCC_APB1SMENR2_SWPMI1SMEN            RCC_APB1SMENR2_SWPMI1SMEN_Msk\r
11411 #define RCC_APB1SMENR2_LPTIM2SMEN_Pos        (5U)\r
11412 #define RCC_APB1SMENR2_LPTIM2SMEN_Msk        (0x1UL << RCC_APB1SMENR2_LPTIM2SMEN_Pos) /*!< 0x00000020 */\r
11413 #define RCC_APB1SMENR2_LPTIM2SMEN            RCC_APB1SMENR2_LPTIM2SMEN_Msk\r
11414 \r
11415 /********************  Bit definition for RCC_APB2SMENR register  *************/\r
11416 #define RCC_APB2SMENR_SYSCFGSMEN_Pos         (0U)\r
11417 #define RCC_APB2SMENR_SYSCFGSMEN_Msk         (0x1UL << RCC_APB2SMENR_SYSCFGSMEN_Pos) /*!< 0x00000001 */\r
11418 #define RCC_APB2SMENR_SYSCFGSMEN             RCC_APB2SMENR_SYSCFGSMEN_Msk\r
11419 #define RCC_APB2SMENR_SDMMC1SMEN_Pos         (10U)\r
11420 #define RCC_APB2SMENR_SDMMC1SMEN_Msk         (0x1UL << RCC_APB2SMENR_SDMMC1SMEN_Pos) /*!< 0x00000400 */\r
11421 #define RCC_APB2SMENR_SDMMC1SMEN             RCC_APB2SMENR_SDMMC1SMEN_Msk\r
11422 #define RCC_APB2SMENR_TIM1SMEN_Pos           (11U)\r
11423 #define RCC_APB2SMENR_TIM1SMEN_Msk           (0x1UL << RCC_APB2SMENR_TIM1SMEN_Pos) /*!< 0x00000800 */\r
11424 #define RCC_APB2SMENR_TIM1SMEN               RCC_APB2SMENR_TIM1SMEN_Msk\r
11425 #define RCC_APB2SMENR_SPI1SMEN_Pos           (12U)\r
11426 #define RCC_APB2SMENR_SPI1SMEN_Msk           (0x1UL << RCC_APB2SMENR_SPI1SMEN_Pos) /*!< 0x00001000 */\r
11427 #define RCC_APB2SMENR_SPI1SMEN               RCC_APB2SMENR_SPI1SMEN_Msk\r
11428 #define RCC_APB2SMENR_TIM8SMEN_Pos           (13U)\r
11429 #define RCC_APB2SMENR_TIM8SMEN_Msk           (0x1UL << RCC_APB2SMENR_TIM8SMEN_Pos) /*!< 0x00002000 */\r
11430 #define RCC_APB2SMENR_TIM8SMEN               RCC_APB2SMENR_TIM8SMEN_Msk\r
11431 #define RCC_APB2SMENR_USART1SMEN_Pos         (14U)\r
11432 #define RCC_APB2SMENR_USART1SMEN_Msk         (0x1UL << RCC_APB2SMENR_USART1SMEN_Pos) /*!< 0x00004000 */\r
11433 #define RCC_APB2SMENR_USART1SMEN             RCC_APB2SMENR_USART1SMEN_Msk\r
11434 #define RCC_APB2SMENR_TIM15SMEN_Pos          (16U)\r
11435 #define RCC_APB2SMENR_TIM15SMEN_Msk          (0x1UL << RCC_APB2SMENR_TIM15SMEN_Pos) /*!< 0x00010000 */\r
11436 #define RCC_APB2SMENR_TIM15SMEN              RCC_APB2SMENR_TIM15SMEN_Msk\r
11437 #define RCC_APB2SMENR_TIM16SMEN_Pos          (17U)\r
11438 #define RCC_APB2SMENR_TIM16SMEN_Msk          (0x1UL << RCC_APB2SMENR_TIM16SMEN_Pos) /*!< 0x00020000 */\r
11439 #define RCC_APB2SMENR_TIM16SMEN              RCC_APB2SMENR_TIM16SMEN_Msk\r
11440 #define RCC_APB2SMENR_TIM17SMEN_Pos          (18U)\r
11441 #define RCC_APB2SMENR_TIM17SMEN_Msk          (0x1UL << RCC_APB2SMENR_TIM17SMEN_Pos) /*!< 0x00040000 */\r
11442 #define RCC_APB2SMENR_TIM17SMEN              RCC_APB2SMENR_TIM17SMEN_Msk\r
11443 #define RCC_APB2SMENR_SAI1SMEN_Pos           (21U)\r
11444 #define RCC_APB2SMENR_SAI1SMEN_Msk           (0x1UL << RCC_APB2SMENR_SAI1SMEN_Pos) /*!< 0x00200000 */\r
11445 #define RCC_APB2SMENR_SAI1SMEN               RCC_APB2SMENR_SAI1SMEN_Msk\r
11446 #define RCC_APB2SMENR_SAI2SMEN_Pos           (22U)\r
11447 #define RCC_APB2SMENR_SAI2SMEN_Msk           (0x1UL << RCC_APB2SMENR_SAI2SMEN_Pos) /*!< 0x00400000 */\r
11448 #define RCC_APB2SMENR_SAI2SMEN               RCC_APB2SMENR_SAI2SMEN_Msk\r
11449 #define RCC_APB2SMENR_DFSDM1SMEN_Pos         (24U)\r
11450 #define RCC_APB2SMENR_DFSDM1SMEN_Msk         (0x1UL << RCC_APB2SMENR_DFSDM1SMEN_Pos) /*!< 0x01000000 */\r
11451 #define RCC_APB2SMENR_DFSDM1SMEN             RCC_APB2SMENR_DFSDM1SMEN_Msk\r
11452 \r
11453 /********************  Bit definition for RCC_CCIPR register  ******************/\r
11454 #define RCC_CCIPR_USART1SEL_Pos              (0U)\r
11455 #define RCC_CCIPR_USART1SEL_Msk              (0x3UL << RCC_CCIPR_USART1SEL_Pos) /*!< 0x00000003 */\r
11456 #define RCC_CCIPR_USART1SEL                  RCC_CCIPR_USART1SEL_Msk\r
11457 #define RCC_CCIPR_USART1SEL_0                (0x1UL << RCC_CCIPR_USART1SEL_Pos) /*!< 0x00000001 */\r
11458 #define RCC_CCIPR_USART1SEL_1                (0x2UL << RCC_CCIPR_USART1SEL_Pos) /*!< 0x00000002 */\r
11459 \r
11460 #define RCC_CCIPR_USART2SEL_Pos              (2U)\r
11461 #define RCC_CCIPR_USART2SEL_Msk              (0x3UL << RCC_CCIPR_USART2SEL_Pos) /*!< 0x0000000C */\r
11462 #define RCC_CCIPR_USART2SEL                  RCC_CCIPR_USART2SEL_Msk\r
11463 #define RCC_CCIPR_USART2SEL_0                (0x1UL << RCC_CCIPR_USART2SEL_Pos) /*!< 0x00000004 */\r
11464 #define RCC_CCIPR_USART2SEL_1                (0x2UL << RCC_CCIPR_USART2SEL_Pos) /*!< 0x00000008 */\r
11465 \r
11466 #define RCC_CCIPR_USART3SEL_Pos              (4U)\r
11467 #define RCC_CCIPR_USART3SEL_Msk              (0x3UL << RCC_CCIPR_USART3SEL_Pos) /*!< 0x00000030 */\r
11468 #define RCC_CCIPR_USART3SEL                  RCC_CCIPR_USART3SEL_Msk\r
11469 #define RCC_CCIPR_USART3SEL_0                (0x1UL << RCC_CCIPR_USART3SEL_Pos) /*!< 0x00000010 */\r
11470 #define RCC_CCIPR_USART3SEL_1                (0x2UL << RCC_CCIPR_USART3SEL_Pos) /*!< 0x00000020 */\r
11471 \r
11472 #define RCC_CCIPR_UART4SEL_Pos               (6U)\r
11473 #define RCC_CCIPR_UART4SEL_Msk               (0x3UL << RCC_CCIPR_UART4SEL_Pos) /*!< 0x000000C0 */\r
11474 #define RCC_CCIPR_UART4SEL                   RCC_CCIPR_UART4SEL_Msk\r
11475 #define RCC_CCIPR_UART4SEL_0                 (0x1UL << RCC_CCIPR_UART4SEL_Pos) /*!< 0x00000040 */\r
11476 #define RCC_CCIPR_UART4SEL_1                 (0x2UL << RCC_CCIPR_UART4SEL_Pos) /*!< 0x00000080 */\r
11477 \r
11478 #define RCC_CCIPR_UART5SEL_Pos               (8U)\r
11479 #define RCC_CCIPR_UART5SEL_Msk               (0x3UL << RCC_CCIPR_UART5SEL_Pos) /*!< 0x00000300 */\r
11480 #define RCC_CCIPR_UART5SEL                   RCC_CCIPR_UART5SEL_Msk\r
11481 #define RCC_CCIPR_UART5SEL_0                 (0x1UL << RCC_CCIPR_UART5SEL_Pos) /*!< 0x00000100 */\r
11482 #define RCC_CCIPR_UART5SEL_1                 (0x2UL << RCC_CCIPR_UART5SEL_Pos) /*!< 0x00000200 */\r
11483 \r
11484 #define RCC_CCIPR_LPUART1SEL_Pos             (10U)\r
11485 #define RCC_CCIPR_LPUART1SEL_Msk             (0x3UL << RCC_CCIPR_LPUART1SEL_Pos) /*!< 0x00000C00 */\r
11486 #define RCC_CCIPR_LPUART1SEL                 RCC_CCIPR_LPUART1SEL_Msk\r
11487 #define RCC_CCIPR_LPUART1SEL_0               (0x1UL << RCC_CCIPR_LPUART1SEL_Pos) /*!< 0x00000400 */\r
11488 #define RCC_CCIPR_LPUART1SEL_1               (0x2UL << RCC_CCIPR_LPUART1SEL_Pos) /*!< 0x00000800 */\r
11489 \r
11490 #define RCC_CCIPR_I2C1SEL_Pos                (12U)\r
11491 #define RCC_CCIPR_I2C1SEL_Msk                (0x3UL << RCC_CCIPR_I2C1SEL_Pos)  /*!< 0x00003000 */\r
11492 #define RCC_CCIPR_I2C1SEL                    RCC_CCIPR_I2C1SEL_Msk\r
11493 #define RCC_CCIPR_I2C1SEL_0                  (0x1UL << RCC_CCIPR_I2C1SEL_Pos)  /*!< 0x00001000 */\r
11494 #define RCC_CCIPR_I2C1SEL_1                  (0x2UL << RCC_CCIPR_I2C1SEL_Pos)  /*!< 0x00002000 */\r
11495 \r
11496 #define RCC_CCIPR_I2C2SEL_Pos                (14U)\r
11497 #define RCC_CCIPR_I2C2SEL_Msk                (0x3UL << RCC_CCIPR_I2C2SEL_Pos)  /*!< 0x0000C000 */\r
11498 #define RCC_CCIPR_I2C2SEL                    RCC_CCIPR_I2C2SEL_Msk\r
11499 #define RCC_CCIPR_I2C2SEL_0                  (0x1UL << RCC_CCIPR_I2C2SEL_Pos)  /*!< 0x00004000 */\r
11500 #define RCC_CCIPR_I2C2SEL_1                  (0x2UL << RCC_CCIPR_I2C2SEL_Pos)  /*!< 0x00008000 */\r
11501 \r
11502 #define RCC_CCIPR_I2C3SEL_Pos                (16U)\r
11503 #define RCC_CCIPR_I2C3SEL_Msk                (0x3UL << RCC_CCIPR_I2C3SEL_Pos)  /*!< 0x00030000 */\r
11504 #define RCC_CCIPR_I2C3SEL                    RCC_CCIPR_I2C3SEL_Msk\r
11505 #define RCC_CCIPR_I2C3SEL_0                  (0x1UL << RCC_CCIPR_I2C3SEL_Pos)  /*!< 0x00010000 */\r
11506 #define RCC_CCIPR_I2C3SEL_1                  (0x2UL << RCC_CCIPR_I2C3SEL_Pos)  /*!< 0x00020000 */\r
11507 \r
11508 #define RCC_CCIPR_LPTIM1SEL_Pos              (18U)\r
11509 #define RCC_CCIPR_LPTIM1SEL_Msk              (0x3UL << RCC_CCIPR_LPTIM1SEL_Pos) /*!< 0x000C0000 */\r
11510 #define RCC_CCIPR_LPTIM1SEL                  RCC_CCIPR_LPTIM1SEL_Msk\r
11511 #define RCC_CCIPR_LPTIM1SEL_0                (0x1UL << RCC_CCIPR_LPTIM1SEL_Pos) /*!< 0x00040000 */\r
11512 #define RCC_CCIPR_LPTIM1SEL_1                (0x2UL << RCC_CCIPR_LPTIM1SEL_Pos) /*!< 0x00080000 */\r
11513 \r
11514 #define RCC_CCIPR_LPTIM2SEL_Pos              (20U)\r
11515 #define RCC_CCIPR_LPTIM2SEL_Msk              (0x3UL << RCC_CCIPR_LPTIM2SEL_Pos) /*!< 0x00300000 */\r
11516 #define RCC_CCIPR_LPTIM2SEL                  RCC_CCIPR_LPTIM2SEL_Msk\r
11517 #define RCC_CCIPR_LPTIM2SEL_0                (0x1UL << RCC_CCIPR_LPTIM2SEL_Pos) /*!< 0x00100000 */\r
11518 #define RCC_CCIPR_LPTIM2SEL_1                (0x2UL << RCC_CCIPR_LPTIM2SEL_Pos) /*!< 0x00200000 */\r
11519 \r
11520 #define RCC_CCIPR_SAI1SEL_Pos                (22U)\r
11521 #define RCC_CCIPR_SAI1SEL_Msk                (0x3UL << RCC_CCIPR_SAI1SEL_Pos)  /*!< 0x00C00000 */\r
11522 #define RCC_CCIPR_SAI1SEL                    RCC_CCIPR_SAI1SEL_Msk\r
11523 #define RCC_CCIPR_SAI1SEL_0                  (0x1UL << RCC_CCIPR_SAI1SEL_Pos)  /*!< 0x00400000 */\r
11524 #define RCC_CCIPR_SAI1SEL_1                  (0x2UL << RCC_CCIPR_SAI1SEL_Pos)  /*!< 0x00800000 */\r
11525 \r
11526 #define RCC_CCIPR_SAI2SEL_Pos                (24U)\r
11527 #define RCC_CCIPR_SAI2SEL_Msk                (0x3UL << RCC_CCIPR_SAI2SEL_Pos)  /*!< 0x03000000 */\r
11528 #define RCC_CCIPR_SAI2SEL                    RCC_CCIPR_SAI2SEL_Msk\r
11529 #define RCC_CCIPR_SAI2SEL_0                  (0x1UL << RCC_CCIPR_SAI2SEL_Pos)  /*!< 0x01000000 */\r
11530 #define RCC_CCIPR_SAI2SEL_1                  (0x2UL << RCC_CCIPR_SAI2SEL_Pos)  /*!< 0x02000000 */\r
11531 \r
11532 #define RCC_CCIPR_CLK48SEL_Pos               (26U)\r
11533 #define RCC_CCIPR_CLK48SEL_Msk               (0x3UL << RCC_CCIPR_CLK48SEL_Pos) /*!< 0x0C000000 */\r
11534 #define RCC_CCIPR_CLK48SEL                   RCC_CCIPR_CLK48SEL_Msk\r
11535 #define RCC_CCIPR_CLK48SEL_0                 (0x1UL << RCC_CCIPR_CLK48SEL_Pos) /*!< 0x04000000 */\r
11536 #define RCC_CCIPR_CLK48SEL_1                 (0x2UL << RCC_CCIPR_CLK48SEL_Pos) /*!< 0x08000000 */\r
11537 \r
11538 #define RCC_CCIPR_ADCSEL_Pos                 (28U)\r
11539 #define RCC_CCIPR_ADCSEL_Msk                 (0x3UL << RCC_CCIPR_ADCSEL_Pos)   /*!< 0x30000000 */\r
11540 #define RCC_CCIPR_ADCSEL                     RCC_CCIPR_ADCSEL_Msk\r
11541 #define RCC_CCIPR_ADCSEL_0                   (0x1UL << RCC_CCIPR_ADCSEL_Pos)   /*!< 0x10000000 */\r
11542 #define RCC_CCIPR_ADCSEL_1                   (0x2UL << RCC_CCIPR_ADCSEL_Pos)   /*!< 0x20000000 */\r
11543 \r
11544 #define RCC_CCIPR_SWPMI1SEL_Pos              (30U)\r
11545 #define RCC_CCIPR_SWPMI1SEL_Msk              (0x1UL << RCC_CCIPR_SWPMI1SEL_Pos) /*!< 0x40000000 */\r
11546 #define RCC_CCIPR_SWPMI1SEL                  RCC_CCIPR_SWPMI1SEL_Msk\r
11547 \r
11548 #define RCC_CCIPR_DFSDM1SEL_Pos              (31U)\r
11549 #define RCC_CCIPR_DFSDM1SEL_Msk              (0x1UL << RCC_CCIPR_DFSDM1SEL_Pos) /*!< 0x80000000 */\r
11550 #define RCC_CCIPR_DFSDM1SEL                  RCC_CCIPR_DFSDM1SEL_Msk\r
11551 \r
11552 /********************  Bit definition for RCC_BDCR register  ******************/\r
11553 #define RCC_BDCR_LSEON_Pos                   (0U)\r
11554 #define RCC_BDCR_LSEON_Msk                   (0x1UL << RCC_BDCR_LSEON_Pos)     /*!< 0x00000001 */\r
11555 #define RCC_BDCR_LSEON                       RCC_BDCR_LSEON_Msk\r
11556 #define RCC_BDCR_LSERDY_Pos                  (1U)\r
11557 #define RCC_BDCR_LSERDY_Msk                  (0x1UL << RCC_BDCR_LSERDY_Pos)    /*!< 0x00000002 */\r
11558 #define RCC_BDCR_LSERDY                      RCC_BDCR_LSERDY_Msk\r
11559 #define RCC_BDCR_LSEBYP_Pos                  (2U)\r
11560 #define RCC_BDCR_LSEBYP_Msk                  (0x1UL << RCC_BDCR_LSEBYP_Pos)    /*!< 0x00000004 */\r
11561 #define RCC_BDCR_LSEBYP                      RCC_BDCR_LSEBYP_Msk\r
11562 \r
11563 #define RCC_BDCR_LSEDRV_Pos                  (3U)\r
11564 #define RCC_BDCR_LSEDRV_Msk                  (0x3UL << RCC_BDCR_LSEDRV_Pos)    /*!< 0x00000018 */\r
11565 #define RCC_BDCR_LSEDRV                      RCC_BDCR_LSEDRV_Msk\r
11566 #define RCC_BDCR_LSEDRV_0                    (0x1UL << RCC_BDCR_LSEDRV_Pos)    /*!< 0x00000008 */\r
11567 #define RCC_BDCR_LSEDRV_1                    (0x2UL << RCC_BDCR_LSEDRV_Pos)    /*!< 0x00000010 */\r
11568 \r
11569 #define RCC_BDCR_LSECSSON_Pos                (5U)\r
11570 #define RCC_BDCR_LSECSSON_Msk                (0x1UL << RCC_BDCR_LSECSSON_Pos)  /*!< 0x00000020 */\r
11571 #define RCC_BDCR_LSECSSON                    RCC_BDCR_LSECSSON_Msk\r
11572 #define RCC_BDCR_LSECSSD_Pos                 (6U)\r
11573 #define RCC_BDCR_LSECSSD_Msk                 (0x1UL << RCC_BDCR_LSECSSD_Pos)   /*!< 0x00000040 */\r
11574 #define RCC_BDCR_LSECSSD                     RCC_BDCR_LSECSSD_Msk\r
11575 \r
11576 #define RCC_BDCR_RTCSEL_Pos                  (8U)\r
11577 #define RCC_BDCR_RTCSEL_Msk                  (0x3UL << RCC_BDCR_RTCSEL_Pos)    /*!< 0x00000300 */\r
11578 #define RCC_BDCR_RTCSEL                      RCC_BDCR_RTCSEL_Msk\r
11579 #define RCC_BDCR_RTCSEL_0                    (0x1UL << RCC_BDCR_RTCSEL_Pos)    /*!< 0x00000100 */\r
11580 #define RCC_BDCR_RTCSEL_1                    (0x2UL << RCC_BDCR_RTCSEL_Pos)    /*!< 0x00000200 */\r
11581 \r
11582 #define RCC_BDCR_RTCEN_Pos                   (15U)\r
11583 #define RCC_BDCR_RTCEN_Msk                   (0x1UL << RCC_BDCR_RTCEN_Pos)     /*!< 0x00008000 */\r
11584 #define RCC_BDCR_RTCEN                       RCC_BDCR_RTCEN_Msk\r
11585 #define RCC_BDCR_BDRST_Pos                   (16U)\r
11586 #define RCC_BDCR_BDRST_Msk                   (0x1UL << RCC_BDCR_BDRST_Pos)     /*!< 0x00010000 */\r
11587 #define RCC_BDCR_BDRST                       RCC_BDCR_BDRST_Msk\r
11588 #define RCC_BDCR_LSCOEN_Pos                  (24U)\r
11589 #define RCC_BDCR_LSCOEN_Msk                  (0x1UL << RCC_BDCR_LSCOEN_Pos)    /*!< 0x01000000 */\r
11590 #define RCC_BDCR_LSCOEN                      RCC_BDCR_LSCOEN_Msk\r
11591 #define RCC_BDCR_LSCOSEL_Pos                 (25U)\r
11592 #define RCC_BDCR_LSCOSEL_Msk                 (0x1UL << RCC_BDCR_LSCOSEL_Pos)   /*!< 0x02000000 */\r
11593 #define RCC_BDCR_LSCOSEL                     RCC_BDCR_LSCOSEL_Msk\r
11594 \r
11595 /********************  Bit definition for RCC_CSR register  *******************/\r
11596 #define RCC_CSR_LSION_Pos                    (0U)\r
11597 #define RCC_CSR_LSION_Msk                    (0x1UL << RCC_CSR_LSION_Pos)      /*!< 0x00000001 */\r
11598 #define RCC_CSR_LSION                        RCC_CSR_LSION_Msk\r
11599 #define RCC_CSR_LSIRDY_Pos                   (1U)\r
11600 #define RCC_CSR_LSIRDY_Msk                   (0x1UL << RCC_CSR_LSIRDY_Pos)     /*!< 0x00000002 */\r
11601 #define RCC_CSR_LSIRDY                       RCC_CSR_LSIRDY_Msk\r
11602 \r
11603 #define RCC_CSR_MSISRANGE_Pos                (8U)\r
11604 #define RCC_CSR_MSISRANGE_Msk                (0xFUL << RCC_CSR_MSISRANGE_Pos)  /*!< 0x00000F00 */\r
11605 #define RCC_CSR_MSISRANGE                    RCC_CSR_MSISRANGE_Msk\r
11606 #define RCC_CSR_MSISRANGE_1                  (0x4UL << RCC_CSR_MSISRANGE_Pos)  /*!< 0x00000400 */\r
11607 #define RCC_CSR_MSISRANGE_2                  (0x5UL << RCC_CSR_MSISRANGE_Pos)  /*!< 0x00000500 */\r
11608 #define RCC_CSR_MSISRANGE_4                  (0x6UL << RCC_CSR_MSISRANGE_Pos)  /*!< 0x00000600 */\r
11609 #define RCC_CSR_MSISRANGE_8                  (0x7UL << RCC_CSR_MSISRANGE_Pos)  /*!< 0x00000700 */\r
11610 \r
11611 #define RCC_CSR_RMVF_Pos                     (23U)\r
11612 #define RCC_CSR_RMVF_Msk                     (0x1UL << RCC_CSR_RMVF_Pos)       /*!< 0x00800000 */\r
11613 #define RCC_CSR_RMVF                         RCC_CSR_RMVF_Msk\r
11614 #define RCC_CSR_FWRSTF_Pos                   (24U)\r
11615 #define RCC_CSR_FWRSTF_Msk                   (0x1UL << RCC_CSR_FWRSTF_Pos)     /*!< 0x01000000 */\r
11616 #define RCC_CSR_FWRSTF                       RCC_CSR_FWRSTF_Msk\r
11617 #define RCC_CSR_OBLRSTF_Pos                  (25U)\r
11618 #define RCC_CSR_OBLRSTF_Msk                  (0x1UL << RCC_CSR_OBLRSTF_Pos)    /*!< 0x02000000 */\r
11619 #define RCC_CSR_OBLRSTF                      RCC_CSR_OBLRSTF_Msk\r
11620 #define RCC_CSR_PINRSTF_Pos                  (26U)\r
11621 #define RCC_CSR_PINRSTF_Msk                  (0x1UL << RCC_CSR_PINRSTF_Pos)    /*!< 0x04000000 */\r
11622 #define RCC_CSR_PINRSTF                      RCC_CSR_PINRSTF_Msk\r
11623 #define RCC_CSR_BORRSTF_Pos                  (27U)\r
11624 #define RCC_CSR_BORRSTF_Msk                  (0x1UL << RCC_CSR_BORRSTF_Pos)    /*!< 0x08000000 */\r
11625 #define RCC_CSR_BORRSTF                      RCC_CSR_BORRSTF_Msk\r
11626 #define RCC_CSR_SFTRSTF_Pos                  (28U)\r
11627 #define RCC_CSR_SFTRSTF_Msk                  (0x1UL << RCC_CSR_SFTRSTF_Pos)    /*!< 0x10000000 */\r
11628 #define RCC_CSR_SFTRSTF                      RCC_CSR_SFTRSTF_Msk\r
11629 #define RCC_CSR_IWDGRSTF_Pos                 (29U)\r
11630 #define RCC_CSR_IWDGRSTF_Msk                 (0x1UL << RCC_CSR_IWDGRSTF_Pos)   /*!< 0x20000000 */\r
11631 #define RCC_CSR_IWDGRSTF                     RCC_CSR_IWDGRSTF_Msk\r
11632 #define RCC_CSR_WWDGRSTF_Pos                 (30U)\r
11633 #define RCC_CSR_WWDGRSTF_Msk                 (0x1UL << RCC_CSR_WWDGRSTF_Pos)   /*!< 0x40000000 */\r
11634 #define RCC_CSR_WWDGRSTF                     RCC_CSR_WWDGRSTF_Msk\r
11635 #define RCC_CSR_LPWRRSTF_Pos                 (31U)\r
11636 #define RCC_CSR_LPWRRSTF_Msk                 (0x1UL << RCC_CSR_LPWRRSTF_Pos)   /*!< 0x80000000 */\r
11637 #define RCC_CSR_LPWRRSTF                     RCC_CSR_LPWRRSTF_Msk\r
11638 \r
11639 /******************************************************************************/\r
11640 /*                                                                            */\r
11641 /*                                    RNG                                     */\r
11642 /*                                                                            */\r
11643 /******************************************************************************/\r
11644 /********************  Bits definition for RNG_CR register  *******************/\r
11645 #define RNG_CR_RNGEN_Pos    (2U)\r
11646 #define RNG_CR_RNGEN_Msk    (0x1UL << RNG_CR_RNGEN_Pos)                        /*!< 0x00000004 */\r
11647 #define RNG_CR_RNGEN        RNG_CR_RNGEN_Msk\r
11648 #define RNG_CR_IE_Pos       (3U)\r
11649 #define RNG_CR_IE_Msk       (0x1UL << RNG_CR_IE_Pos)                           /*!< 0x00000008 */\r
11650 #define RNG_CR_IE           RNG_CR_IE_Msk\r
11651 \r
11652 /********************  Bits definition for RNG_SR register  *******************/\r
11653 #define RNG_SR_DRDY_Pos     (0U)\r
11654 #define RNG_SR_DRDY_Msk     (0x1UL << RNG_SR_DRDY_Pos)                         /*!< 0x00000001 */\r
11655 #define RNG_SR_DRDY         RNG_SR_DRDY_Msk\r
11656 #define RNG_SR_CECS_Pos     (1U)\r
11657 #define RNG_SR_CECS_Msk     (0x1UL << RNG_SR_CECS_Pos)                         /*!< 0x00000002 */\r
11658 #define RNG_SR_CECS         RNG_SR_CECS_Msk\r
11659 #define RNG_SR_SECS_Pos     (2U)\r
11660 #define RNG_SR_SECS_Msk     (0x1UL << RNG_SR_SECS_Pos)                         /*!< 0x00000004 */\r
11661 #define RNG_SR_SECS         RNG_SR_SECS_Msk\r
11662 #define RNG_SR_CEIS_Pos     (5U)\r
11663 #define RNG_SR_CEIS_Msk     (0x1UL << RNG_SR_CEIS_Pos)                         /*!< 0x00000020 */\r
11664 #define RNG_SR_CEIS         RNG_SR_CEIS_Msk\r
11665 #define RNG_SR_SEIS_Pos     (6U)\r
11666 #define RNG_SR_SEIS_Msk     (0x1UL << RNG_SR_SEIS_Pos)                         /*!< 0x00000040 */\r
11667 #define RNG_SR_SEIS         RNG_SR_SEIS_Msk\r
11668 \r
11669 /******************************************************************************/\r
11670 /*                                                                            */\r
11671 /*                           Real-Time Clock (RTC)                            */\r
11672 /*                                                                            */\r
11673 /******************************************************************************/\r
11674 /*\r
11675 * @brief Specific device feature definitions\r
11676 */\r
11677 #define RTC_TAMPER1_SUPPORT\r
11678 #define RTC_TAMPER2_SUPPORT\r
11679 #define RTC_TAMPER3_SUPPORT\r
11680 #define RTC_WAKEUP_SUPPORT\r
11681 #define RTC_BACKUP_SUPPORT\r
11682 \r
11683 /********************  Bits definition for RTC_TR register  *******************/\r
11684 #define RTC_TR_PM_Pos                  (22U)\r
11685 #define RTC_TR_PM_Msk                  (0x1UL << RTC_TR_PM_Pos)                /*!< 0x00400000 */\r
11686 #define RTC_TR_PM                      RTC_TR_PM_Msk\r
11687 #define RTC_TR_HT_Pos                  (20U)\r
11688 #define RTC_TR_HT_Msk                  (0x3UL << RTC_TR_HT_Pos)                /*!< 0x00300000 */\r
11689 #define RTC_TR_HT                      RTC_TR_HT_Msk\r
11690 #define RTC_TR_HT_0                    (0x1UL << RTC_TR_HT_Pos)                /*!< 0x00100000 */\r
11691 #define RTC_TR_HT_1                    (0x2UL << RTC_TR_HT_Pos)                /*!< 0x00200000 */\r
11692 #define RTC_TR_HU_Pos                  (16U)\r
11693 #define RTC_TR_HU_Msk                  (0xFUL << RTC_TR_HU_Pos)                /*!< 0x000F0000 */\r
11694 #define RTC_TR_HU                      RTC_TR_HU_Msk\r
11695 #define RTC_TR_HU_0                    (0x1UL << RTC_TR_HU_Pos)                /*!< 0x00010000 */\r
11696 #define RTC_TR_HU_1                    (0x2UL << RTC_TR_HU_Pos)                /*!< 0x00020000 */\r
11697 #define RTC_TR_HU_2                    (0x4UL << RTC_TR_HU_Pos)                /*!< 0x00040000 */\r
11698 #define RTC_TR_HU_3                    (0x8UL << RTC_TR_HU_Pos)                /*!< 0x00080000 */\r
11699 #define RTC_TR_MNT_Pos                 (12U)\r
11700 #define RTC_TR_MNT_Msk                 (0x7UL << RTC_TR_MNT_Pos)               /*!< 0x00007000 */\r
11701 #define RTC_TR_MNT                     RTC_TR_MNT_Msk\r
11702 #define RTC_TR_MNT_0                   (0x1UL << RTC_TR_MNT_Pos)               /*!< 0x00001000 */\r
11703 #define RTC_TR_MNT_1                   (0x2UL << RTC_TR_MNT_Pos)               /*!< 0x00002000 */\r
11704 #define RTC_TR_MNT_2                   (0x4UL << RTC_TR_MNT_Pos)               /*!< 0x00004000 */\r
11705 #define RTC_TR_MNU_Pos                 (8U)\r
11706 #define RTC_TR_MNU_Msk                 (0xFUL << RTC_TR_MNU_Pos)               /*!< 0x00000F00 */\r
11707 #define RTC_TR_MNU                     RTC_TR_MNU_Msk\r
11708 #define RTC_TR_MNU_0                   (0x1UL << RTC_TR_MNU_Pos)               /*!< 0x00000100 */\r
11709 #define RTC_TR_MNU_1                   (0x2UL << RTC_TR_MNU_Pos)               /*!< 0x00000200 */\r
11710 #define RTC_TR_MNU_2                   (0x4UL << RTC_TR_MNU_Pos)               /*!< 0x00000400 */\r
11711 #define RTC_TR_MNU_3                   (0x8UL << RTC_TR_MNU_Pos)               /*!< 0x00000800 */\r
11712 #define RTC_TR_ST_Pos                  (4U)\r
11713 #define RTC_TR_ST_Msk                  (0x7UL << RTC_TR_ST_Pos)                /*!< 0x00000070 */\r
11714 #define RTC_TR_ST                      RTC_TR_ST_Msk\r
11715 #define RTC_TR_ST_0                    (0x1UL << RTC_TR_ST_Pos)                /*!< 0x00000010 */\r
11716 #define RTC_TR_ST_1                    (0x2UL << RTC_TR_ST_Pos)                /*!< 0x00000020 */\r
11717 #define RTC_TR_ST_2                    (0x4UL << RTC_TR_ST_Pos)                /*!< 0x00000040 */\r
11718 #define RTC_TR_SU_Pos                  (0U)\r
11719 #define RTC_TR_SU_Msk                  (0xFUL << RTC_TR_SU_Pos)                /*!< 0x0000000F */\r
11720 #define RTC_TR_SU                      RTC_TR_SU_Msk\r
11721 #define RTC_TR_SU_0                    (0x1UL << RTC_TR_SU_Pos)                /*!< 0x00000001 */\r
11722 #define RTC_TR_SU_1                    (0x2UL << RTC_TR_SU_Pos)                /*!< 0x00000002 */\r
11723 #define RTC_TR_SU_2                    (0x4UL << RTC_TR_SU_Pos)                /*!< 0x00000004 */\r
11724 #define RTC_TR_SU_3                    (0x8UL << RTC_TR_SU_Pos)                /*!< 0x00000008 */\r
11725 \r
11726 /********************  Bits definition for RTC_DR register  *******************/\r
11727 #define RTC_DR_YT_Pos                  (20U)\r
11728 #define RTC_DR_YT_Msk                  (0xFUL << RTC_DR_YT_Pos)                /*!< 0x00F00000 */\r
11729 #define RTC_DR_YT                      RTC_DR_YT_Msk\r
11730 #define RTC_DR_YT_0                    (0x1UL << RTC_DR_YT_Pos)                /*!< 0x00100000 */\r
11731 #define RTC_DR_YT_1                    (0x2UL << RTC_DR_YT_Pos)                /*!< 0x00200000 */\r
11732 #define RTC_DR_YT_2                    (0x4UL << RTC_DR_YT_Pos)                /*!< 0x00400000 */\r
11733 #define RTC_DR_YT_3                    (0x8UL << RTC_DR_YT_Pos)                /*!< 0x00800000 */\r
11734 #define RTC_DR_YU_Pos                  (16U)\r
11735 #define RTC_DR_YU_Msk                  (0xFUL << RTC_DR_YU_Pos)                /*!< 0x000F0000 */\r
11736 #define RTC_DR_YU                      RTC_DR_YU_Msk\r
11737 #define RTC_DR_YU_0                    (0x1UL << RTC_DR_YU_Pos)                /*!< 0x00010000 */\r
11738 #define RTC_DR_YU_1                    (0x2UL << RTC_DR_YU_Pos)                /*!< 0x00020000 */\r
11739 #define RTC_DR_YU_2                    (0x4UL << RTC_DR_YU_Pos)                /*!< 0x00040000 */\r
11740 #define RTC_DR_YU_3                    (0x8UL << RTC_DR_YU_Pos)                /*!< 0x00080000 */\r
11741 #define RTC_DR_WDU_Pos                 (13U)\r
11742 #define RTC_DR_WDU_Msk                 (0x7UL << RTC_DR_WDU_Pos)               /*!< 0x0000E000 */\r
11743 #define RTC_DR_WDU                     RTC_DR_WDU_Msk\r
11744 #define RTC_DR_WDU_0                   (0x1UL << RTC_DR_WDU_Pos)               /*!< 0x00002000 */\r
11745 #define RTC_DR_WDU_1                   (0x2UL << RTC_DR_WDU_Pos)               /*!< 0x00004000 */\r
11746 #define RTC_DR_WDU_2                   (0x4UL << RTC_DR_WDU_Pos)               /*!< 0x00008000 */\r
11747 #define RTC_DR_MT_Pos                  (12U)\r
11748 #define RTC_DR_MT_Msk                  (0x1UL << RTC_DR_MT_Pos)                /*!< 0x00001000 */\r
11749 #define RTC_DR_MT                      RTC_DR_MT_Msk\r
11750 #define RTC_DR_MU_Pos                  (8U)\r
11751 #define RTC_DR_MU_Msk                  (0xFUL << RTC_DR_MU_Pos)                /*!< 0x00000F00 */\r
11752 #define RTC_DR_MU                      RTC_DR_MU_Msk\r
11753 #define RTC_DR_MU_0                    (0x1UL << RTC_DR_MU_Pos)                /*!< 0x00000100 */\r
11754 #define RTC_DR_MU_1                    (0x2UL << RTC_DR_MU_Pos)                /*!< 0x00000200 */\r
11755 #define RTC_DR_MU_2                    (0x4UL << RTC_DR_MU_Pos)                /*!< 0x00000400 */\r
11756 #define RTC_DR_MU_3                    (0x8UL << RTC_DR_MU_Pos)                /*!< 0x00000800 */\r
11757 #define RTC_DR_DT_Pos                  (4U)\r
11758 #define RTC_DR_DT_Msk                  (0x3UL << RTC_DR_DT_Pos)                /*!< 0x00000030 */\r
11759 #define RTC_DR_DT                      RTC_DR_DT_Msk\r
11760 #define RTC_DR_DT_0                    (0x1UL << RTC_DR_DT_Pos)                /*!< 0x00000010 */\r
11761 #define RTC_DR_DT_1                    (0x2UL << RTC_DR_DT_Pos)                /*!< 0x00000020 */\r
11762 #define RTC_DR_DU_Pos                  (0U)\r
11763 #define RTC_DR_DU_Msk                  (0xFUL << RTC_DR_DU_Pos)                /*!< 0x0000000F */\r
11764 #define RTC_DR_DU                      RTC_DR_DU_Msk\r
11765 #define RTC_DR_DU_0                    (0x1UL << RTC_DR_DU_Pos)                /*!< 0x00000001 */\r
11766 #define RTC_DR_DU_1                    (0x2UL << RTC_DR_DU_Pos)                /*!< 0x00000002 */\r
11767 #define RTC_DR_DU_2                    (0x4UL << RTC_DR_DU_Pos)                /*!< 0x00000004 */\r
11768 #define RTC_DR_DU_3                    (0x8UL << RTC_DR_DU_Pos)                /*!< 0x00000008 */\r
11769 \r
11770 /********************  Bits definition for RTC_CR register  *******************/\r
11771 #define RTC_CR_ITSE_Pos                (24U)\r
11772 #define RTC_CR_ITSE_Msk                (0x1UL << RTC_CR_ITSE_Pos)              /*!< 0x01000000 */\r
11773 #define RTC_CR_ITSE                    RTC_CR_ITSE_Msk\r
11774 #define RTC_CR_COE_Pos                 (23U)\r
11775 #define RTC_CR_COE_Msk                 (0x1UL << RTC_CR_COE_Pos)               /*!< 0x00800000 */\r
11776 #define RTC_CR_COE                     RTC_CR_COE_Msk\r
11777 #define RTC_CR_OSEL_Pos                (21U)\r
11778 #define RTC_CR_OSEL_Msk                (0x3UL << RTC_CR_OSEL_Pos)              /*!< 0x00600000 */\r
11779 #define RTC_CR_OSEL                    RTC_CR_OSEL_Msk\r
11780 #define RTC_CR_OSEL_0                  (0x1UL << RTC_CR_OSEL_Pos)              /*!< 0x00200000 */\r
11781 #define RTC_CR_OSEL_1                  (0x2UL << RTC_CR_OSEL_Pos)              /*!< 0x00400000 */\r
11782 #define RTC_CR_POL_Pos                 (20U)\r
11783 #define RTC_CR_POL_Msk                 (0x1UL << RTC_CR_POL_Pos)               /*!< 0x00100000 */\r
11784 #define RTC_CR_POL                     RTC_CR_POL_Msk\r
11785 #define RTC_CR_COSEL_Pos               (19U)\r
11786 #define RTC_CR_COSEL_Msk               (0x1UL << RTC_CR_COSEL_Pos)             /*!< 0x00080000 */\r
11787 #define RTC_CR_COSEL                   RTC_CR_COSEL_Msk\r
11788 #define RTC_CR_BKP_Pos                 (18U)\r
11789 #define RTC_CR_BKP_Msk                 (0x1UL << RTC_CR_BKP_Pos)               /*!< 0x00040000 */\r
11790 #define RTC_CR_BKP                     RTC_CR_BKP_Msk\r
11791 #define RTC_CR_SUB1H_Pos               (17U)\r
11792 #define RTC_CR_SUB1H_Msk               (0x1UL << RTC_CR_SUB1H_Pos)             /*!< 0x00020000 */\r
11793 #define RTC_CR_SUB1H                   RTC_CR_SUB1H_Msk\r
11794 #define RTC_CR_ADD1H_Pos               (16U)\r
11795 #define RTC_CR_ADD1H_Msk               (0x1UL << RTC_CR_ADD1H_Pos)             /*!< 0x00010000 */\r
11796 #define RTC_CR_ADD1H                   RTC_CR_ADD1H_Msk\r
11797 #define RTC_CR_TSIE_Pos                (15U)\r
11798 #define RTC_CR_TSIE_Msk                (0x1UL << RTC_CR_TSIE_Pos)              /*!< 0x00008000 */\r
11799 #define RTC_CR_TSIE                    RTC_CR_TSIE_Msk\r
11800 #define RTC_CR_WUTIE_Pos               (14U)\r
11801 #define RTC_CR_WUTIE_Msk               (0x1UL << RTC_CR_WUTIE_Pos)             /*!< 0x00004000 */\r
11802 #define RTC_CR_WUTIE                   RTC_CR_WUTIE_Msk\r
11803 #define RTC_CR_ALRBIE_Pos              (13U)\r
11804 #define RTC_CR_ALRBIE_Msk              (0x1UL << RTC_CR_ALRBIE_Pos)            /*!< 0x00002000 */\r
11805 #define RTC_CR_ALRBIE                  RTC_CR_ALRBIE_Msk\r
11806 #define RTC_CR_ALRAIE_Pos              (12U)\r
11807 #define RTC_CR_ALRAIE_Msk              (0x1UL << RTC_CR_ALRAIE_Pos)            /*!< 0x00001000 */\r
11808 #define RTC_CR_ALRAIE                  RTC_CR_ALRAIE_Msk\r
11809 #define RTC_CR_TSE_Pos                 (11U)\r
11810 #define RTC_CR_TSE_Msk                 (0x1UL << RTC_CR_TSE_Pos)               /*!< 0x00000800 */\r
11811 #define RTC_CR_TSE                     RTC_CR_TSE_Msk\r
11812 #define RTC_CR_WUTE_Pos                (10U)\r
11813 #define RTC_CR_WUTE_Msk                (0x1UL << RTC_CR_WUTE_Pos)              /*!< 0x00000400 */\r
11814 #define RTC_CR_WUTE                    RTC_CR_WUTE_Msk\r
11815 #define RTC_CR_ALRBE_Pos               (9U)\r
11816 #define RTC_CR_ALRBE_Msk               (0x1UL << RTC_CR_ALRBE_Pos)             /*!< 0x00000200 */\r
11817 #define RTC_CR_ALRBE                   RTC_CR_ALRBE_Msk\r
11818 #define RTC_CR_ALRAE_Pos               (8U)\r
11819 #define RTC_CR_ALRAE_Msk               (0x1UL << RTC_CR_ALRAE_Pos)             /*!< 0x00000100 */\r
11820 #define RTC_CR_ALRAE                   RTC_CR_ALRAE_Msk\r
11821 #define RTC_CR_FMT_Pos                 (6U)\r
11822 #define RTC_CR_FMT_Msk                 (0x1UL << RTC_CR_FMT_Pos)               /*!< 0x00000040 */\r
11823 #define RTC_CR_FMT                     RTC_CR_FMT_Msk\r
11824 #define RTC_CR_BYPSHAD_Pos             (5U)\r
11825 #define RTC_CR_BYPSHAD_Msk             (0x1UL << RTC_CR_BYPSHAD_Pos)           /*!< 0x00000020 */\r
11826 #define RTC_CR_BYPSHAD                 RTC_CR_BYPSHAD_Msk\r
11827 #define RTC_CR_REFCKON_Pos             (4U)\r
11828 #define RTC_CR_REFCKON_Msk             (0x1UL << RTC_CR_REFCKON_Pos)           /*!< 0x00000010 */\r
11829 #define RTC_CR_REFCKON                 RTC_CR_REFCKON_Msk\r
11830 #define RTC_CR_TSEDGE_Pos              (3U)\r
11831 #define RTC_CR_TSEDGE_Msk              (0x1UL << RTC_CR_TSEDGE_Pos)            /*!< 0x00000008 */\r
11832 #define RTC_CR_TSEDGE                  RTC_CR_TSEDGE_Msk\r
11833 #define RTC_CR_WUCKSEL_Pos             (0U)\r
11834 #define RTC_CR_WUCKSEL_Msk             (0x7UL << RTC_CR_WUCKSEL_Pos)           /*!< 0x00000007 */\r
11835 #define RTC_CR_WUCKSEL                 RTC_CR_WUCKSEL_Msk\r
11836 #define RTC_CR_WUCKSEL_0               (0x1UL << RTC_CR_WUCKSEL_Pos)           /*!< 0x00000001 */\r
11837 #define RTC_CR_WUCKSEL_1               (0x2UL << RTC_CR_WUCKSEL_Pos)           /*!< 0x00000002 */\r
11838 #define RTC_CR_WUCKSEL_2               (0x4UL << RTC_CR_WUCKSEL_Pos)           /*!< 0x00000004 */\r
11839 \r
11840 /* Legacy defines */\r
11841 #define RTC_CR_BCK_Pos                 RTC_CR_BKP_Pos\r
11842 #define RTC_CR_BCK_Msk                 RTC_CR_BKP_Msk\r
11843 #define RTC_CR_BCK                     RTC_CR_BKP\r
11844 \r
11845 /********************  Bits definition for RTC_ISR register  ******************/\r
11846 #define RTC_ISR_ITSF_Pos               (17U)\r
11847 #define RTC_ISR_ITSF_Msk               (0x1UL << RTC_ISR_ITSF_Pos)             /*!< 0x00020000 */\r
11848 #define RTC_ISR_ITSF                   RTC_ISR_ITSF_Msk\r
11849 #define RTC_ISR_RECALPF_Pos            (16U)\r
11850 #define RTC_ISR_RECALPF_Msk            (0x1UL << RTC_ISR_RECALPF_Pos)          /*!< 0x00010000 */\r
11851 #define RTC_ISR_RECALPF                RTC_ISR_RECALPF_Msk\r
11852 #define RTC_ISR_TAMP3F_Pos             (15U)\r
11853 #define RTC_ISR_TAMP3F_Msk             (0x1UL << RTC_ISR_TAMP3F_Pos)           /*!< 0x00008000 */\r
11854 #define RTC_ISR_TAMP3F                 RTC_ISR_TAMP3F_Msk\r
11855 #define RTC_ISR_TAMP2F_Pos             (14U)\r
11856 #define RTC_ISR_TAMP2F_Msk             (0x1UL << RTC_ISR_TAMP2F_Pos)           /*!< 0x00004000 */\r
11857 #define RTC_ISR_TAMP2F                 RTC_ISR_TAMP2F_Msk\r
11858 #define RTC_ISR_TAMP1F_Pos             (13U)\r
11859 #define RTC_ISR_TAMP1F_Msk             (0x1UL << RTC_ISR_TAMP1F_Pos)           /*!< 0x00002000 */\r
11860 #define RTC_ISR_TAMP1F                 RTC_ISR_TAMP1F_Msk\r
11861 #define RTC_ISR_TSOVF_Pos              (12U)\r
11862 #define RTC_ISR_TSOVF_Msk              (0x1UL << RTC_ISR_TSOVF_Pos)            /*!< 0x00001000 */\r
11863 #define RTC_ISR_TSOVF                  RTC_ISR_TSOVF_Msk\r
11864 #define RTC_ISR_TSF_Pos                (11U)\r
11865 #define RTC_ISR_TSF_Msk                (0x1UL << RTC_ISR_TSF_Pos)              /*!< 0x00000800 */\r
11866 #define RTC_ISR_TSF                    RTC_ISR_TSF_Msk\r
11867 #define RTC_ISR_WUTF_Pos               (10U)\r
11868 #define RTC_ISR_WUTF_Msk               (0x1UL << RTC_ISR_WUTF_Pos)             /*!< 0x00000400 */\r
11869 #define RTC_ISR_WUTF                   RTC_ISR_WUTF_Msk\r
11870 #define RTC_ISR_ALRBF_Pos              (9U)\r
11871 #define RTC_ISR_ALRBF_Msk              (0x1UL << RTC_ISR_ALRBF_Pos)            /*!< 0x00000200 */\r
11872 #define RTC_ISR_ALRBF                  RTC_ISR_ALRBF_Msk\r
11873 #define RTC_ISR_ALRAF_Pos              (8U)\r
11874 #define RTC_ISR_ALRAF_Msk              (0x1UL << RTC_ISR_ALRAF_Pos)            /*!< 0x00000100 */\r
11875 #define RTC_ISR_ALRAF                  RTC_ISR_ALRAF_Msk\r
11876 #define RTC_ISR_INIT_Pos               (7U)\r
11877 #define RTC_ISR_INIT_Msk               (0x1UL << RTC_ISR_INIT_Pos)             /*!< 0x00000080 */\r
11878 #define RTC_ISR_INIT                   RTC_ISR_INIT_Msk\r
11879 #define RTC_ISR_INITF_Pos              (6U)\r
11880 #define RTC_ISR_INITF_Msk              (0x1UL << RTC_ISR_INITF_Pos)            /*!< 0x00000040 */\r
11881 #define RTC_ISR_INITF                  RTC_ISR_INITF_Msk\r
11882 #define RTC_ISR_RSF_Pos                (5U)\r
11883 #define RTC_ISR_RSF_Msk                (0x1UL << RTC_ISR_RSF_Pos)              /*!< 0x00000020 */\r
11884 #define RTC_ISR_RSF                    RTC_ISR_RSF_Msk\r
11885 #define RTC_ISR_INITS_Pos              (4U)\r
11886 #define RTC_ISR_INITS_Msk              (0x1UL << RTC_ISR_INITS_Pos)            /*!< 0x00000010 */\r
11887 #define RTC_ISR_INITS                  RTC_ISR_INITS_Msk\r
11888 #define RTC_ISR_SHPF_Pos               (3U)\r
11889 #define RTC_ISR_SHPF_Msk               (0x1UL << RTC_ISR_SHPF_Pos)             /*!< 0x00000008 */\r
11890 #define RTC_ISR_SHPF                   RTC_ISR_SHPF_Msk\r
11891 #define RTC_ISR_WUTWF_Pos              (2U)\r
11892 #define RTC_ISR_WUTWF_Msk              (0x1UL << RTC_ISR_WUTWF_Pos)            /*!< 0x00000004 */\r
11893 #define RTC_ISR_WUTWF                  RTC_ISR_WUTWF_Msk\r
11894 #define RTC_ISR_ALRBWF_Pos             (1U)\r
11895 #define RTC_ISR_ALRBWF_Msk             (0x1UL << RTC_ISR_ALRBWF_Pos)           /*!< 0x00000002 */\r
11896 #define RTC_ISR_ALRBWF                 RTC_ISR_ALRBWF_Msk\r
11897 #define RTC_ISR_ALRAWF_Pos             (0U)\r
11898 #define RTC_ISR_ALRAWF_Msk             (0x1UL << RTC_ISR_ALRAWF_Pos)           /*!< 0x00000001 */\r
11899 #define RTC_ISR_ALRAWF                 RTC_ISR_ALRAWF_Msk\r
11900 \r
11901 /********************  Bits definition for RTC_PRER register  *****************/\r
11902 #define RTC_PRER_PREDIV_A_Pos          (16U)\r
11903 #define RTC_PRER_PREDIV_A_Msk          (0x7FUL << RTC_PRER_PREDIV_A_Pos)       /*!< 0x007F0000 */\r
11904 #define RTC_PRER_PREDIV_A              RTC_PRER_PREDIV_A_Msk\r
11905 #define RTC_PRER_PREDIV_S_Pos          (0U)\r
11906 #define RTC_PRER_PREDIV_S_Msk          (0x7FFFUL << RTC_PRER_PREDIV_S_Pos)     /*!< 0x00007FFF */\r
11907 #define RTC_PRER_PREDIV_S              RTC_PRER_PREDIV_S_Msk\r
11908 \r
11909 /********************  Bits definition for RTC_WUTR register  *****************/\r
11910 #define RTC_WUTR_WUT_Pos               (0U)\r
11911 #define RTC_WUTR_WUT_Msk               (0xFFFFUL << RTC_WUTR_WUT_Pos)          /*!< 0x0000FFFF */\r
11912 #define RTC_WUTR_WUT                   RTC_WUTR_WUT_Msk\r
11913 \r
11914 /********************  Bits definition for RTC_ALRMAR register  ***************/\r
11915 #define RTC_ALRMAR_MSK4_Pos            (31U)\r
11916 #define RTC_ALRMAR_MSK4_Msk            (0x1UL << RTC_ALRMAR_MSK4_Pos)          /*!< 0x80000000 */\r
11917 #define RTC_ALRMAR_MSK4                RTC_ALRMAR_MSK4_Msk\r
11918 #define RTC_ALRMAR_WDSEL_Pos           (30U)\r
11919 #define RTC_ALRMAR_WDSEL_Msk           (0x1UL << RTC_ALRMAR_WDSEL_Pos)         /*!< 0x40000000 */\r
11920 #define RTC_ALRMAR_WDSEL               RTC_ALRMAR_WDSEL_Msk\r
11921 #define RTC_ALRMAR_DT_Pos              (28U)\r
11922 #define RTC_ALRMAR_DT_Msk              (0x3UL << RTC_ALRMAR_DT_Pos)            /*!< 0x30000000 */\r
11923 #define RTC_ALRMAR_DT                  RTC_ALRMAR_DT_Msk\r
11924 #define RTC_ALRMAR_DT_0                (0x1UL << RTC_ALRMAR_DT_Pos)            /*!< 0x10000000 */\r
11925 #define RTC_ALRMAR_DT_1                (0x2UL << RTC_ALRMAR_DT_Pos)            /*!< 0x20000000 */\r
11926 #define RTC_ALRMAR_DU_Pos              (24U)\r
11927 #define RTC_ALRMAR_DU_Msk              (0xFUL << RTC_ALRMAR_DU_Pos)            /*!< 0x0F000000 */\r
11928 #define RTC_ALRMAR_DU                  RTC_ALRMAR_DU_Msk\r
11929 #define RTC_ALRMAR_DU_0                (0x1UL << RTC_ALRMAR_DU_Pos)            /*!< 0x01000000 */\r
11930 #define RTC_ALRMAR_DU_1                (0x2UL << RTC_ALRMAR_DU_Pos)            /*!< 0x02000000 */\r
11931 #define RTC_ALRMAR_DU_2                (0x4UL << RTC_ALRMAR_DU_Pos)            /*!< 0x04000000 */\r
11932 #define RTC_ALRMAR_DU_3                (0x8UL << RTC_ALRMAR_DU_Pos)            /*!< 0x08000000 */\r
11933 #define RTC_ALRMAR_MSK3_Pos            (23U)\r
11934 #define RTC_ALRMAR_MSK3_Msk            (0x1UL << RTC_ALRMAR_MSK3_Pos)          /*!< 0x00800000 */\r
11935 #define RTC_ALRMAR_MSK3                RTC_ALRMAR_MSK3_Msk\r
11936 #define RTC_ALRMAR_PM_Pos              (22U)\r
11937 #define RTC_ALRMAR_PM_Msk              (0x1UL << RTC_ALRMAR_PM_Pos)            /*!< 0x00400000 */\r
11938 #define RTC_ALRMAR_PM                  RTC_ALRMAR_PM_Msk\r
11939 #define RTC_ALRMAR_HT_Pos              (20U)\r
11940 #define RTC_ALRMAR_HT_Msk              (0x3UL << RTC_ALRMAR_HT_Pos)            /*!< 0x00300000 */\r
11941 #define RTC_ALRMAR_HT                  RTC_ALRMAR_HT_Msk\r
11942 #define RTC_ALRMAR_HT_0                (0x1UL << RTC_ALRMAR_HT_Pos)            /*!< 0x00100000 */\r
11943 #define RTC_ALRMAR_HT_1                (0x2UL << RTC_ALRMAR_HT_Pos)            /*!< 0x00200000 */\r
11944 #define RTC_ALRMAR_HU_Pos              (16U)\r
11945 #define RTC_ALRMAR_HU_Msk              (0xFUL << RTC_ALRMAR_HU_Pos)            /*!< 0x000F0000 */\r
11946 #define RTC_ALRMAR_HU                  RTC_ALRMAR_HU_Msk\r
11947 #define RTC_ALRMAR_HU_0                (0x1UL << RTC_ALRMAR_HU_Pos)            /*!< 0x00010000 */\r
11948 #define RTC_ALRMAR_HU_1                (0x2UL << RTC_ALRMAR_HU_Pos)            /*!< 0x00020000 */\r
11949 #define RTC_ALRMAR_HU_2                (0x4UL << RTC_ALRMAR_HU_Pos)            /*!< 0x00040000 */\r
11950 #define RTC_ALRMAR_HU_3                (0x8UL << RTC_ALRMAR_HU_Pos)            /*!< 0x00080000 */\r
11951 #define RTC_ALRMAR_MSK2_Pos            (15U)\r
11952 #define RTC_ALRMAR_MSK2_Msk            (0x1UL << RTC_ALRMAR_MSK2_Pos)          /*!< 0x00008000 */\r
11953 #define RTC_ALRMAR_MSK2                RTC_ALRMAR_MSK2_Msk\r
11954 #define RTC_ALRMAR_MNT_Pos             (12U)\r
11955 #define RTC_ALRMAR_MNT_Msk             (0x7UL << RTC_ALRMAR_MNT_Pos)           /*!< 0x00007000 */\r
11956 #define RTC_ALRMAR_MNT                 RTC_ALRMAR_MNT_Msk\r
11957 #define RTC_ALRMAR_MNT_0               (0x1UL << RTC_ALRMAR_MNT_Pos)           /*!< 0x00001000 */\r
11958 #define RTC_ALRMAR_MNT_1               (0x2UL << RTC_ALRMAR_MNT_Pos)           /*!< 0x00002000 */\r
11959 #define RTC_ALRMAR_MNT_2               (0x4UL << RTC_ALRMAR_MNT_Pos)           /*!< 0x00004000 */\r
11960 #define RTC_ALRMAR_MNU_Pos             (8U)\r
11961 #define RTC_ALRMAR_MNU_Msk             (0xFUL << RTC_ALRMAR_MNU_Pos)           /*!< 0x00000F00 */\r
11962 #define RTC_ALRMAR_MNU                 RTC_ALRMAR_MNU_Msk\r
11963 #define RTC_ALRMAR_MNU_0               (0x1UL << RTC_ALRMAR_MNU_Pos)           /*!< 0x00000100 */\r
11964 #define RTC_ALRMAR_MNU_1               (0x2UL << RTC_ALRMAR_MNU_Pos)           /*!< 0x00000200 */\r
11965 #define RTC_ALRMAR_MNU_2               (0x4UL << RTC_ALRMAR_MNU_Pos)           /*!< 0x00000400 */\r
11966 #define RTC_ALRMAR_MNU_3               (0x8UL << RTC_ALRMAR_MNU_Pos)           /*!< 0x00000800 */\r
11967 #define RTC_ALRMAR_MSK1_Pos            (7U)\r
11968 #define RTC_ALRMAR_MSK1_Msk            (0x1UL << RTC_ALRMAR_MSK1_Pos)          /*!< 0x00000080 */\r
11969 #define RTC_ALRMAR_MSK1                RTC_ALRMAR_MSK1_Msk\r
11970 #define RTC_ALRMAR_ST_Pos              (4U)\r
11971 #define RTC_ALRMAR_ST_Msk              (0x7UL << RTC_ALRMAR_ST_Pos)            /*!< 0x00000070 */\r
11972 #define RTC_ALRMAR_ST                  RTC_ALRMAR_ST_Msk\r
11973 #define RTC_ALRMAR_ST_0                (0x1UL << RTC_ALRMAR_ST_Pos)            /*!< 0x00000010 */\r
11974 #define RTC_ALRMAR_ST_1                (0x2UL << RTC_ALRMAR_ST_Pos)            /*!< 0x00000020 */\r
11975 #define RTC_ALRMAR_ST_2                (0x4UL << RTC_ALRMAR_ST_Pos)            /*!< 0x00000040 */\r
11976 #define RTC_ALRMAR_SU_Pos              (0U)\r
11977 #define RTC_ALRMAR_SU_Msk              (0xFUL << RTC_ALRMAR_SU_Pos)            /*!< 0x0000000F */\r
11978 #define RTC_ALRMAR_SU                  RTC_ALRMAR_SU_Msk\r
11979 #define RTC_ALRMAR_SU_0                (0x1UL << RTC_ALRMAR_SU_Pos)            /*!< 0x00000001 */\r
11980 #define RTC_ALRMAR_SU_1                (0x2UL << RTC_ALRMAR_SU_Pos)            /*!< 0x00000002 */\r
11981 #define RTC_ALRMAR_SU_2                (0x4UL << RTC_ALRMAR_SU_Pos)            /*!< 0x00000004 */\r
11982 #define RTC_ALRMAR_SU_3                (0x8UL << RTC_ALRMAR_SU_Pos)            /*!< 0x00000008 */\r
11983 \r
11984 /********************  Bits definition for RTC_ALRMBR register  ***************/\r
11985 #define RTC_ALRMBR_MSK4_Pos            (31U)\r
11986 #define RTC_ALRMBR_MSK4_Msk            (0x1UL << RTC_ALRMBR_MSK4_Pos)          /*!< 0x80000000 */\r
11987 #define RTC_ALRMBR_MSK4                RTC_ALRMBR_MSK4_Msk\r
11988 #define RTC_ALRMBR_WDSEL_Pos           (30U)\r
11989 #define RTC_ALRMBR_WDSEL_Msk           (0x1UL << RTC_ALRMBR_WDSEL_Pos)         /*!< 0x40000000 */\r
11990 #define RTC_ALRMBR_WDSEL               RTC_ALRMBR_WDSEL_Msk\r
11991 #define RTC_ALRMBR_DT_Pos              (28U)\r
11992 #define RTC_ALRMBR_DT_Msk              (0x3UL << RTC_ALRMBR_DT_Pos)            /*!< 0x30000000 */\r
11993 #define RTC_ALRMBR_DT                  RTC_ALRMBR_DT_Msk\r
11994 #define RTC_ALRMBR_DT_0                (0x1UL << RTC_ALRMBR_DT_Pos)            /*!< 0x10000000 */\r
11995 #define RTC_ALRMBR_DT_1                (0x2UL << RTC_ALRMBR_DT_Pos)            /*!< 0x20000000 */\r
11996 #define RTC_ALRMBR_DU_Pos              (24U)\r
11997 #define RTC_ALRMBR_DU_Msk              (0xFUL << RTC_ALRMBR_DU_Pos)            /*!< 0x0F000000 */\r
11998 #define RTC_ALRMBR_DU                  RTC_ALRMBR_DU_Msk\r
11999 #define RTC_ALRMBR_DU_0                (0x1UL << RTC_ALRMBR_DU_Pos)            /*!< 0x01000000 */\r
12000 #define RTC_ALRMBR_DU_1                (0x2UL << RTC_ALRMBR_DU_Pos)            /*!< 0x02000000 */\r
12001 #define RTC_ALRMBR_DU_2                (0x4UL << RTC_ALRMBR_DU_Pos)            /*!< 0x04000000 */\r
12002 #define RTC_ALRMBR_DU_3                (0x8UL << RTC_ALRMBR_DU_Pos)            /*!< 0x08000000 */\r
12003 #define RTC_ALRMBR_MSK3_Pos            (23U)\r
12004 #define RTC_ALRMBR_MSK3_Msk            (0x1UL << RTC_ALRMBR_MSK3_Pos)          /*!< 0x00800000 */\r
12005 #define RTC_ALRMBR_MSK3                RTC_ALRMBR_MSK3_Msk\r
12006 #define RTC_ALRMBR_PM_Pos              (22U)\r
12007 #define RTC_ALRMBR_PM_Msk              (0x1UL << RTC_ALRMBR_PM_Pos)            /*!< 0x00400000 */\r
12008 #define RTC_ALRMBR_PM                  RTC_ALRMBR_PM_Msk\r
12009 #define RTC_ALRMBR_HT_Pos              (20U)\r
12010 #define RTC_ALRMBR_HT_Msk              (0x3UL << RTC_ALRMBR_HT_Pos)            /*!< 0x00300000 */\r
12011 #define RTC_ALRMBR_HT                  RTC_ALRMBR_HT_Msk\r
12012 #define RTC_ALRMBR_HT_0                (0x1UL << RTC_ALRMBR_HT_Pos)            /*!< 0x00100000 */\r
12013 #define RTC_ALRMBR_HT_1                (0x2UL << RTC_ALRMBR_HT_Pos)            /*!< 0x00200000 */\r
12014 #define RTC_ALRMBR_HU_Pos              (16U)\r
12015 #define RTC_ALRMBR_HU_Msk              (0xFUL << RTC_ALRMBR_HU_Pos)            /*!< 0x000F0000 */\r
12016 #define RTC_ALRMBR_HU                  RTC_ALRMBR_HU_Msk\r
12017 #define RTC_ALRMBR_HU_0                (0x1UL << RTC_ALRMBR_HU_Pos)            /*!< 0x00010000 */\r
12018 #define RTC_ALRMBR_HU_1                (0x2UL << RTC_ALRMBR_HU_Pos)            /*!< 0x00020000 */\r
12019 #define RTC_ALRMBR_HU_2                (0x4UL << RTC_ALRMBR_HU_Pos)            /*!< 0x00040000 */\r
12020 #define RTC_ALRMBR_HU_3                (0x8UL << RTC_ALRMBR_HU_Pos)            /*!< 0x00080000 */\r
12021 #define RTC_ALRMBR_MSK2_Pos            (15U)\r
12022 #define RTC_ALRMBR_MSK2_Msk            (0x1UL << RTC_ALRMBR_MSK2_Pos)          /*!< 0x00008000 */\r
12023 #define RTC_ALRMBR_MSK2                RTC_ALRMBR_MSK2_Msk\r
12024 #define RTC_ALRMBR_MNT_Pos             (12U)\r
12025 #define RTC_ALRMBR_MNT_Msk             (0x7UL << RTC_ALRMBR_MNT_Pos)           /*!< 0x00007000 */\r
12026 #define RTC_ALRMBR_MNT                 RTC_ALRMBR_MNT_Msk\r
12027 #define RTC_ALRMBR_MNT_0               (0x1UL << RTC_ALRMBR_MNT_Pos)           /*!< 0x00001000 */\r
12028 #define RTC_ALRMBR_MNT_1               (0x2UL << RTC_ALRMBR_MNT_Pos)           /*!< 0x00002000 */\r
12029 #define RTC_ALRMBR_MNT_2               (0x4UL << RTC_ALRMBR_MNT_Pos)           /*!< 0x00004000 */\r
12030 #define RTC_ALRMBR_MNU_Pos             (8U)\r
12031 #define RTC_ALRMBR_MNU_Msk             (0xFUL << RTC_ALRMBR_MNU_Pos)           /*!< 0x00000F00 */\r
12032 #define RTC_ALRMBR_MNU                 RTC_ALRMBR_MNU_Msk\r
12033 #define RTC_ALRMBR_MNU_0               (0x1UL << RTC_ALRMBR_MNU_Pos)           /*!< 0x00000100 */\r
12034 #define RTC_ALRMBR_MNU_1               (0x2UL << RTC_ALRMBR_MNU_Pos)           /*!< 0x00000200 */\r
12035 #define RTC_ALRMBR_MNU_2               (0x4UL << RTC_ALRMBR_MNU_Pos)           /*!< 0x00000400 */\r
12036 #define RTC_ALRMBR_MNU_3               (0x8UL << RTC_ALRMBR_MNU_Pos)           /*!< 0x00000800 */\r
12037 #define RTC_ALRMBR_MSK1_Pos            (7U)\r
12038 #define RTC_ALRMBR_MSK1_Msk            (0x1UL << RTC_ALRMBR_MSK1_Pos)          /*!< 0x00000080 */\r
12039 #define RTC_ALRMBR_MSK1                RTC_ALRMBR_MSK1_Msk\r
12040 #define RTC_ALRMBR_ST_Pos              (4U)\r
12041 #define RTC_ALRMBR_ST_Msk              (0x7UL << RTC_ALRMBR_ST_Pos)            /*!< 0x00000070 */\r
12042 #define RTC_ALRMBR_ST                  RTC_ALRMBR_ST_Msk\r
12043 #define RTC_ALRMBR_ST_0                (0x1UL << RTC_ALRMBR_ST_Pos)            /*!< 0x00000010 */\r
12044 #define RTC_ALRMBR_ST_1                (0x2UL << RTC_ALRMBR_ST_Pos)            /*!< 0x00000020 */\r
12045 #define RTC_ALRMBR_ST_2                (0x4UL << RTC_ALRMBR_ST_Pos)            /*!< 0x00000040 */\r
12046 #define RTC_ALRMBR_SU_Pos              (0U)\r
12047 #define RTC_ALRMBR_SU_Msk              (0xFUL << RTC_ALRMBR_SU_Pos)            /*!< 0x0000000F */\r
12048 #define RTC_ALRMBR_SU                  RTC_ALRMBR_SU_Msk\r
12049 #define RTC_ALRMBR_SU_0                (0x1UL << RTC_ALRMBR_SU_Pos)            /*!< 0x00000001 */\r
12050 #define RTC_ALRMBR_SU_1                (0x2UL << RTC_ALRMBR_SU_Pos)            /*!< 0x00000002 */\r
12051 #define RTC_ALRMBR_SU_2                (0x4UL << RTC_ALRMBR_SU_Pos)            /*!< 0x00000004 */\r
12052 #define RTC_ALRMBR_SU_3                (0x8UL << RTC_ALRMBR_SU_Pos)            /*!< 0x00000008 */\r
12053 \r
12054 /********************  Bits definition for RTC_WPR register  ******************/\r
12055 #define RTC_WPR_KEY_Pos                (0U)\r
12056 #define RTC_WPR_KEY_Msk                (0xFFUL << RTC_WPR_KEY_Pos)             /*!< 0x000000FF */\r
12057 #define RTC_WPR_KEY                    RTC_WPR_KEY_Msk\r
12058 \r
12059 /********************  Bits definition for RTC_SSR register  ******************/\r
12060 #define RTC_SSR_SS_Pos                 (0U)\r
12061 #define RTC_SSR_SS_Msk                 (0xFFFFUL << RTC_SSR_SS_Pos)            /*!< 0x0000FFFF */\r
12062 #define RTC_SSR_SS                     RTC_SSR_SS_Msk\r
12063 \r
12064 /********************  Bits definition for RTC_SHIFTR register  ***************/\r
12065 #define RTC_SHIFTR_SUBFS_Pos           (0U)\r
12066 #define RTC_SHIFTR_SUBFS_Msk           (0x7FFFUL << RTC_SHIFTR_SUBFS_Pos)      /*!< 0x00007FFF */\r
12067 #define RTC_SHIFTR_SUBFS               RTC_SHIFTR_SUBFS_Msk\r
12068 #define RTC_SHIFTR_ADD1S_Pos           (31U)\r
12069 #define RTC_SHIFTR_ADD1S_Msk           (0x1UL << RTC_SHIFTR_ADD1S_Pos)         /*!< 0x80000000 */\r
12070 #define RTC_SHIFTR_ADD1S               RTC_SHIFTR_ADD1S_Msk\r
12071 \r
12072 /********************  Bits definition for RTC_TSTR register  *****************/\r
12073 #define RTC_TSTR_PM_Pos                (22U)\r
12074 #define RTC_TSTR_PM_Msk                (0x1UL << RTC_TSTR_PM_Pos)              /*!< 0x00400000 */\r
12075 #define RTC_TSTR_PM                    RTC_TSTR_PM_Msk\r
12076 #define RTC_TSTR_HT_Pos                (20U)\r
12077 #define RTC_TSTR_HT_Msk                (0x3UL << RTC_TSTR_HT_Pos)              /*!< 0x00300000 */\r
12078 #define RTC_TSTR_HT                    RTC_TSTR_HT_Msk\r
12079 #define RTC_TSTR_HT_0                  (0x1UL << RTC_TSTR_HT_Pos)              /*!< 0x00100000 */\r
12080 #define RTC_TSTR_HT_1                  (0x2UL << RTC_TSTR_HT_Pos)              /*!< 0x00200000 */\r
12081 #define RTC_TSTR_HU_Pos                (16U)\r
12082 #define RTC_TSTR_HU_Msk                (0xFUL << RTC_TSTR_HU_Pos)              /*!< 0x000F0000 */\r
12083 #define RTC_TSTR_HU                    RTC_TSTR_HU_Msk\r
12084 #define RTC_TSTR_HU_0                  (0x1UL << RTC_TSTR_HU_Pos)              /*!< 0x00010000 */\r
12085 #define RTC_TSTR_HU_1                  (0x2UL << RTC_TSTR_HU_Pos)              /*!< 0x00020000 */\r
12086 #define RTC_TSTR_HU_2                  (0x4UL << RTC_TSTR_HU_Pos)              /*!< 0x00040000 */\r
12087 #define RTC_TSTR_HU_3                  (0x8UL << RTC_TSTR_HU_Pos)              /*!< 0x00080000 */\r
12088 #define RTC_TSTR_MNT_Pos               (12U)\r
12089 #define RTC_TSTR_MNT_Msk               (0x7UL << RTC_TSTR_MNT_Pos)             /*!< 0x00007000 */\r
12090 #define RTC_TSTR_MNT                   RTC_TSTR_MNT_Msk\r
12091 #define RTC_TSTR_MNT_0                 (0x1UL << RTC_TSTR_MNT_Pos)             /*!< 0x00001000 */\r
12092 #define RTC_TSTR_MNT_1                 (0x2UL << RTC_TSTR_MNT_Pos)             /*!< 0x00002000 */\r
12093 #define RTC_TSTR_MNT_2                 (0x4UL << RTC_TSTR_MNT_Pos)             /*!< 0x00004000 */\r
12094 #define RTC_TSTR_MNU_Pos               (8U)\r
12095 #define RTC_TSTR_MNU_Msk               (0xFUL << RTC_TSTR_MNU_Pos)             /*!< 0x00000F00 */\r
12096 #define RTC_TSTR_MNU                   RTC_TSTR_MNU_Msk\r
12097 #define RTC_TSTR_MNU_0                 (0x1UL << RTC_TSTR_MNU_Pos)             /*!< 0x00000100 */\r
12098 #define RTC_TSTR_MNU_1                 (0x2UL << RTC_TSTR_MNU_Pos)             /*!< 0x00000200 */\r
12099 #define RTC_TSTR_MNU_2                 (0x4UL << RTC_TSTR_MNU_Pos)             /*!< 0x00000400 */\r
12100 #define RTC_TSTR_MNU_3                 (0x8UL << RTC_TSTR_MNU_Pos)             /*!< 0x00000800 */\r
12101 #define RTC_TSTR_ST_Pos                (4U)\r
12102 #define RTC_TSTR_ST_Msk                (0x7UL << RTC_TSTR_ST_Pos)              /*!< 0x00000070 */\r
12103 #define RTC_TSTR_ST                    RTC_TSTR_ST_Msk\r
12104 #define RTC_TSTR_ST_0                  (0x1UL << RTC_TSTR_ST_Pos)              /*!< 0x00000010 */\r
12105 #define RTC_TSTR_ST_1                  (0x2UL << RTC_TSTR_ST_Pos)              /*!< 0x00000020 */\r
12106 #define RTC_TSTR_ST_2                  (0x4UL << RTC_TSTR_ST_Pos)              /*!< 0x00000040 */\r
12107 #define RTC_TSTR_SU_Pos                (0U)\r
12108 #define RTC_TSTR_SU_Msk                (0xFUL << RTC_TSTR_SU_Pos)              /*!< 0x0000000F */\r
12109 #define RTC_TSTR_SU                    RTC_TSTR_SU_Msk\r
12110 #define RTC_TSTR_SU_0                  (0x1UL << RTC_TSTR_SU_Pos)              /*!< 0x00000001 */\r
12111 #define RTC_TSTR_SU_1                  (0x2UL << RTC_TSTR_SU_Pos)              /*!< 0x00000002 */\r
12112 #define RTC_TSTR_SU_2                  (0x4UL << RTC_TSTR_SU_Pos)              /*!< 0x00000004 */\r
12113 #define RTC_TSTR_SU_3                  (0x8UL << RTC_TSTR_SU_Pos)              /*!< 0x00000008 */\r
12114 \r
12115 /********************  Bits definition for RTC_TSDR register  *****************/\r
12116 #define RTC_TSDR_WDU_Pos               (13U)\r
12117 #define RTC_TSDR_WDU_Msk               (0x7UL << RTC_TSDR_WDU_Pos)             /*!< 0x0000E000 */\r
12118 #define RTC_TSDR_WDU                   RTC_TSDR_WDU_Msk\r
12119 #define RTC_TSDR_WDU_0                 (0x1UL << RTC_TSDR_WDU_Pos)             /*!< 0x00002000 */\r
12120 #define RTC_TSDR_WDU_1                 (0x2UL << RTC_TSDR_WDU_Pos)             /*!< 0x00004000 */\r
12121 #define RTC_TSDR_WDU_2                 (0x4UL << RTC_TSDR_WDU_Pos)             /*!< 0x00008000 */\r
12122 #define RTC_TSDR_MT_Pos                (12U)\r
12123 #define RTC_TSDR_MT_Msk                (0x1UL << RTC_TSDR_MT_Pos)              /*!< 0x00001000 */\r
12124 #define RTC_TSDR_MT                    RTC_TSDR_MT_Msk\r
12125 #define RTC_TSDR_MU_Pos                (8U)\r
12126 #define RTC_TSDR_MU_Msk                (0xFUL << RTC_TSDR_MU_Pos)              /*!< 0x00000F00 */\r
12127 #define RTC_TSDR_MU                    RTC_TSDR_MU_Msk\r
12128 #define RTC_TSDR_MU_0                  (0x1UL << RTC_TSDR_MU_Pos)              /*!< 0x00000100 */\r
12129 #define RTC_TSDR_MU_1                  (0x2UL << RTC_TSDR_MU_Pos)              /*!< 0x00000200 */\r
12130 #define RTC_TSDR_MU_2                  (0x4UL << RTC_TSDR_MU_Pos)              /*!< 0x00000400 */\r
12131 #define RTC_TSDR_MU_3                  (0x8UL << RTC_TSDR_MU_Pos)              /*!< 0x00000800 */\r
12132 #define RTC_TSDR_DT_Pos                (4U)\r
12133 #define RTC_TSDR_DT_Msk                (0x3UL << RTC_TSDR_DT_Pos)              /*!< 0x00000030 */\r
12134 #define RTC_TSDR_DT                    RTC_TSDR_DT_Msk\r
12135 #define RTC_TSDR_DT_0                  (0x1UL << RTC_TSDR_DT_Pos)              /*!< 0x00000010 */\r
12136 #define RTC_TSDR_DT_1                  (0x2UL << RTC_TSDR_DT_Pos)              /*!< 0x00000020 */\r
12137 #define RTC_TSDR_DU_Pos                (0U)\r
12138 #define RTC_TSDR_DU_Msk                (0xFUL << RTC_TSDR_DU_Pos)              /*!< 0x0000000F */\r
12139 #define RTC_TSDR_DU                    RTC_TSDR_DU_Msk\r
12140 #define RTC_TSDR_DU_0                  (0x1UL << RTC_TSDR_DU_Pos)              /*!< 0x00000001 */\r
12141 #define RTC_TSDR_DU_1                  (0x2UL << RTC_TSDR_DU_Pos)              /*!< 0x00000002 */\r
12142 #define RTC_TSDR_DU_2                  (0x4UL << RTC_TSDR_DU_Pos)              /*!< 0x00000004 */\r
12143 #define RTC_TSDR_DU_3                  (0x8UL << RTC_TSDR_DU_Pos)              /*!< 0x00000008 */\r
12144 \r
12145 /********************  Bits definition for RTC_TSSSR register  ****************/\r
12146 #define RTC_TSSSR_SS_Pos               (0U)\r
12147 #define RTC_TSSSR_SS_Msk               (0xFFFFUL << RTC_TSSSR_SS_Pos)          /*!< 0x0000FFFF */\r
12148 #define RTC_TSSSR_SS                   RTC_TSSSR_SS_Msk\r
12149 \r
12150 /********************  Bits definition for RTC_CAL register  *****************/\r
12151 #define RTC_CALR_CALP_Pos              (15U)\r
12152 #define RTC_CALR_CALP_Msk              (0x1UL << RTC_CALR_CALP_Pos)            /*!< 0x00008000 */\r
12153 #define RTC_CALR_CALP                  RTC_CALR_CALP_Msk\r
12154 #define RTC_CALR_CALW8_Pos             (14U)\r
12155 #define RTC_CALR_CALW8_Msk             (0x1UL << RTC_CALR_CALW8_Pos)           /*!< 0x00004000 */\r
12156 #define RTC_CALR_CALW8                 RTC_CALR_CALW8_Msk\r
12157 #define RTC_CALR_CALW16_Pos            (13U)\r
12158 #define RTC_CALR_CALW16_Msk            (0x1UL << RTC_CALR_CALW16_Pos)          /*!< 0x00002000 */\r
12159 #define RTC_CALR_CALW16                RTC_CALR_CALW16_Msk\r
12160 #define RTC_CALR_CALM_Pos              (0U)\r
12161 #define RTC_CALR_CALM_Msk              (0x1FFUL << RTC_CALR_CALM_Pos)          /*!< 0x000001FF */\r
12162 #define RTC_CALR_CALM                  RTC_CALR_CALM_Msk\r
12163 #define RTC_CALR_CALM_0                (0x001UL << RTC_CALR_CALM_Pos)          /*!< 0x00000001 */\r
12164 #define RTC_CALR_CALM_1                (0x002UL << RTC_CALR_CALM_Pos)          /*!< 0x00000002 */\r
12165 #define RTC_CALR_CALM_2                (0x004UL << RTC_CALR_CALM_Pos)          /*!< 0x00000004 */\r
12166 #define RTC_CALR_CALM_3                (0x008UL << RTC_CALR_CALM_Pos)          /*!< 0x00000008 */\r
12167 #define RTC_CALR_CALM_4                (0x010UL << RTC_CALR_CALM_Pos)          /*!< 0x00000010 */\r
12168 #define RTC_CALR_CALM_5                (0x020UL << RTC_CALR_CALM_Pos)          /*!< 0x00000020 */\r
12169 #define RTC_CALR_CALM_6                (0x040UL << RTC_CALR_CALM_Pos)          /*!< 0x00000040 */\r
12170 #define RTC_CALR_CALM_7                (0x080UL << RTC_CALR_CALM_Pos)          /*!< 0x00000080 */\r
12171 #define RTC_CALR_CALM_8                (0x100UL << RTC_CALR_CALM_Pos)          /*!< 0x00000100 */\r
12172 \r
12173 /********************  Bits definition for RTC_TAMPCR register  ***************/\r
12174 #define RTC_TAMPCR_TAMP3MF_Pos         (24U)\r
12175 #define RTC_TAMPCR_TAMP3MF_Msk         (0x1UL << RTC_TAMPCR_TAMP3MF_Pos)       /*!< 0x01000000 */\r
12176 #define RTC_TAMPCR_TAMP3MF             RTC_TAMPCR_TAMP3MF_Msk\r
12177 #define RTC_TAMPCR_TAMP3NOERASE_Pos    (23U)\r
12178 #define RTC_TAMPCR_TAMP3NOERASE_Msk    (0x1UL << RTC_TAMPCR_TAMP3NOERASE_Pos)  /*!< 0x00800000 */\r
12179 #define RTC_TAMPCR_TAMP3NOERASE        RTC_TAMPCR_TAMP3NOERASE_Msk\r
12180 #define RTC_TAMPCR_TAMP3IE_Pos         (22U)\r
12181 #define RTC_TAMPCR_TAMP3IE_Msk         (0x1UL << RTC_TAMPCR_TAMP3IE_Pos)       /*!< 0x00400000 */\r
12182 #define RTC_TAMPCR_TAMP3IE             RTC_TAMPCR_TAMP3IE_Msk\r
12183 #define RTC_TAMPCR_TAMP2MF_Pos         (21U)\r
12184 #define RTC_TAMPCR_TAMP2MF_Msk         (0x1UL << RTC_TAMPCR_TAMP2MF_Pos)       /*!< 0x00200000 */\r
12185 #define RTC_TAMPCR_TAMP2MF             RTC_TAMPCR_TAMP2MF_Msk\r
12186 #define RTC_TAMPCR_TAMP2NOERASE_Pos    (20U)\r
12187 #define RTC_TAMPCR_TAMP2NOERASE_Msk    (0x1UL << RTC_TAMPCR_TAMP2NOERASE_Pos)  /*!< 0x00100000 */\r
12188 #define RTC_TAMPCR_TAMP2NOERASE        RTC_TAMPCR_TAMP2NOERASE_Msk\r
12189 #define RTC_TAMPCR_TAMP2IE_Pos         (19U)\r
12190 #define RTC_TAMPCR_TAMP2IE_Msk         (0x1UL << RTC_TAMPCR_TAMP2IE_Pos)       /*!< 0x00080000 */\r
12191 #define RTC_TAMPCR_TAMP2IE             RTC_TAMPCR_TAMP2IE_Msk\r
12192 #define RTC_TAMPCR_TAMP1MF_Pos         (18U)\r
12193 #define RTC_TAMPCR_TAMP1MF_Msk         (0x1UL << RTC_TAMPCR_TAMP1MF_Pos)       /*!< 0x00040000 */\r
12194 #define RTC_TAMPCR_TAMP1MF             RTC_TAMPCR_TAMP1MF_Msk\r
12195 #define RTC_TAMPCR_TAMP1NOERASE_Pos    (17U)\r
12196 #define RTC_TAMPCR_TAMP1NOERASE_Msk    (0x1UL << RTC_TAMPCR_TAMP1NOERASE_Pos)  /*!< 0x00020000 */\r
12197 #define RTC_TAMPCR_TAMP1NOERASE        RTC_TAMPCR_TAMP1NOERASE_Msk\r
12198 #define RTC_TAMPCR_TAMP1IE_Pos         (16U)\r
12199 #define RTC_TAMPCR_TAMP1IE_Msk         (0x1UL << RTC_TAMPCR_TAMP1IE_Pos)       /*!< 0x00010000 */\r
12200 #define RTC_TAMPCR_TAMP1IE             RTC_TAMPCR_TAMP1IE_Msk\r
12201 #define RTC_TAMPCR_TAMPPUDIS_Pos       (15U)\r
12202 #define RTC_TAMPCR_TAMPPUDIS_Msk       (0x1UL << RTC_TAMPCR_TAMPPUDIS_Pos)     /*!< 0x00008000 */\r
12203 #define RTC_TAMPCR_TAMPPUDIS           RTC_TAMPCR_TAMPPUDIS_Msk\r
12204 #define RTC_TAMPCR_TAMPPRCH_Pos        (13U)\r
12205 #define RTC_TAMPCR_TAMPPRCH_Msk        (0x3UL << RTC_TAMPCR_TAMPPRCH_Pos)      /*!< 0x00006000 */\r
12206 #define RTC_TAMPCR_TAMPPRCH            RTC_TAMPCR_TAMPPRCH_Msk\r
12207 #define RTC_TAMPCR_TAMPPRCH_0          (0x1UL << RTC_TAMPCR_TAMPPRCH_Pos)      /*!< 0x00002000 */\r
12208 #define RTC_TAMPCR_TAMPPRCH_1          (0x2UL << RTC_TAMPCR_TAMPPRCH_Pos)      /*!< 0x00004000 */\r
12209 #define RTC_TAMPCR_TAMPFLT_Pos         (11U)\r
12210 #define RTC_TAMPCR_TAMPFLT_Msk         (0x3UL << RTC_TAMPCR_TAMPFLT_Pos)       /*!< 0x00001800 */\r
12211 #define RTC_TAMPCR_TAMPFLT             RTC_TAMPCR_TAMPFLT_Msk\r
12212 #define RTC_TAMPCR_TAMPFLT_0           (0x1UL << RTC_TAMPCR_TAMPFLT_Pos)       /*!< 0x00000800 */\r
12213 #define RTC_TAMPCR_TAMPFLT_1           (0x2UL << RTC_TAMPCR_TAMPFLT_Pos)       /*!< 0x00001000 */\r
12214 #define RTC_TAMPCR_TAMPFREQ_Pos        (8U)\r
12215 #define RTC_TAMPCR_TAMPFREQ_Msk        (0x7UL << RTC_TAMPCR_TAMPFREQ_Pos)      /*!< 0x00000700 */\r
12216 #define RTC_TAMPCR_TAMPFREQ            RTC_TAMPCR_TAMPFREQ_Msk\r
12217 #define RTC_TAMPCR_TAMPFREQ_0          (0x1UL << RTC_TAMPCR_TAMPFREQ_Pos)      /*!< 0x00000100 */\r
12218 #define RTC_TAMPCR_TAMPFREQ_1          (0x2UL << RTC_TAMPCR_TAMPFREQ_Pos)      /*!< 0x00000200 */\r
12219 #define RTC_TAMPCR_TAMPFREQ_2          (0x4UL << RTC_TAMPCR_TAMPFREQ_Pos)      /*!< 0x00000400 */\r
12220 #define RTC_TAMPCR_TAMPTS_Pos          (7U)\r
12221 #define RTC_TAMPCR_TAMPTS_Msk          (0x1UL << RTC_TAMPCR_TAMPTS_Pos)        /*!< 0x00000080 */\r
12222 #define RTC_TAMPCR_TAMPTS              RTC_TAMPCR_TAMPTS_Msk\r
12223 #define RTC_TAMPCR_TAMP3TRG_Pos        (6U)\r
12224 #define RTC_TAMPCR_TAMP3TRG_Msk        (0x1UL << RTC_TAMPCR_TAMP3TRG_Pos)      /*!< 0x00000040 */\r
12225 #define RTC_TAMPCR_TAMP3TRG            RTC_TAMPCR_TAMP3TRG_Msk\r
12226 #define RTC_TAMPCR_TAMP3E_Pos          (5U)\r
12227 #define RTC_TAMPCR_TAMP3E_Msk          (0x1UL << RTC_TAMPCR_TAMP3E_Pos)        /*!< 0x00000020 */\r
12228 #define RTC_TAMPCR_TAMP3E              RTC_TAMPCR_TAMP3E_Msk\r
12229 #define RTC_TAMPCR_TAMP2TRG_Pos        (4U)\r
12230 #define RTC_TAMPCR_TAMP2TRG_Msk        (0x1UL << RTC_TAMPCR_TAMP2TRG_Pos)      /*!< 0x00000010 */\r
12231 #define RTC_TAMPCR_TAMP2TRG            RTC_TAMPCR_TAMP2TRG_Msk\r
12232 #define RTC_TAMPCR_TAMP2E_Pos          (3U)\r
12233 #define RTC_TAMPCR_TAMP2E_Msk          (0x1UL << RTC_TAMPCR_TAMP2E_Pos)        /*!< 0x00000008 */\r
12234 #define RTC_TAMPCR_TAMP2E              RTC_TAMPCR_TAMP2E_Msk\r
12235 #define RTC_TAMPCR_TAMPIE_Pos          (2U)\r
12236 #define RTC_TAMPCR_TAMPIE_Msk          (0x1UL << RTC_TAMPCR_TAMPIE_Pos)        /*!< 0x00000004 */\r
12237 #define RTC_TAMPCR_TAMPIE              RTC_TAMPCR_TAMPIE_Msk\r
12238 #define RTC_TAMPCR_TAMP1TRG_Pos        (1U)\r
12239 #define RTC_TAMPCR_TAMP1TRG_Msk        (0x1UL << RTC_TAMPCR_TAMP1TRG_Pos)      /*!< 0x00000002 */\r
12240 #define RTC_TAMPCR_TAMP1TRG            RTC_TAMPCR_TAMP1TRG_Msk\r
12241 #define RTC_TAMPCR_TAMP1E_Pos          (0U)\r
12242 #define RTC_TAMPCR_TAMP1E_Msk          (0x1UL << RTC_TAMPCR_TAMP1E_Pos)        /*!< 0x00000001 */\r
12243 #define RTC_TAMPCR_TAMP1E              RTC_TAMPCR_TAMP1E_Msk\r
12244 \r
12245 /********************  Bits definition for RTC_ALRMASSR register  *************/\r
12246 #define RTC_ALRMASSR_MASKSS_Pos        (24U)\r
12247 #define RTC_ALRMASSR_MASKSS_Msk        (0xFUL << RTC_ALRMASSR_MASKSS_Pos)      /*!< 0x0F000000 */\r
12248 #define RTC_ALRMASSR_MASKSS            RTC_ALRMASSR_MASKSS_Msk\r
12249 #define RTC_ALRMASSR_MASKSS_0          (0x1UL << RTC_ALRMASSR_MASKSS_Pos)      /*!< 0x01000000 */\r
12250 #define RTC_ALRMASSR_MASKSS_1          (0x2UL << RTC_ALRMASSR_MASKSS_Pos)      /*!< 0x02000000 */\r
12251 #define RTC_ALRMASSR_MASKSS_2          (0x4UL << RTC_ALRMASSR_MASKSS_Pos)      /*!< 0x04000000 */\r
12252 #define RTC_ALRMASSR_MASKSS_3          (0x8UL << RTC_ALRMASSR_MASKSS_Pos)      /*!< 0x08000000 */\r
12253 #define RTC_ALRMASSR_SS_Pos            (0U)\r
12254 #define RTC_ALRMASSR_SS_Msk            (0x7FFFUL << RTC_ALRMASSR_SS_Pos)       /*!< 0x00007FFF */\r
12255 #define RTC_ALRMASSR_SS                RTC_ALRMASSR_SS_Msk\r
12256 \r
12257 /********************  Bits definition for RTC_ALRMBSSR register  *************/\r
12258 #define RTC_ALRMBSSR_MASKSS_Pos        (24U)\r
12259 #define RTC_ALRMBSSR_MASKSS_Msk        (0xFUL << RTC_ALRMBSSR_MASKSS_Pos)      /*!< 0x0F000000 */\r
12260 #define RTC_ALRMBSSR_MASKSS            RTC_ALRMBSSR_MASKSS_Msk\r
12261 #define RTC_ALRMBSSR_MASKSS_0          (0x1UL << RTC_ALRMBSSR_MASKSS_Pos)      /*!< 0x01000000 */\r
12262 #define RTC_ALRMBSSR_MASKSS_1          (0x2UL << RTC_ALRMBSSR_MASKSS_Pos)      /*!< 0x02000000 */\r
12263 #define RTC_ALRMBSSR_MASKSS_2          (0x4UL << RTC_ALRMBSSR_MASKSS_Pos)      /*!< 0x04000000 */\r
12264 #define RTC_ALRMBSSR_MASKSS_3          (0x8UL << RTC_ALRMBSSR_MASKSS_Pos)      /*!< 0x08000000 */\r
12265 #define RTC_ALRMBSSR_SS_Pos            (0U)\r
12266 #define RTC_ALRMBSSR_SS_Msk            (0x7FFFUL << RTC_ALRMBSSR_SS_Pos)       /*!< 0x00007FFF */\r
12267 #define RTC_ALRMBSSR_SS                RTC_ALRMBSSR_SS_Msk\r
12268 \r
12269 /********************  Bits definition for RTC_0R register  *******************/\r
12270 #define RTC_OR_OUT_RMP_Pos             (1U)\r
12271 #define RTC_OR_OUT_RMP_Msk             (0x1UL << RTC_OR_OUT_RMP_Pos)           /*!< 0x00000002 */\r
12272 #define RTC_OR_OUT_RMP                 RTC_OR_OUT_RMP_Msk\r
12273 #define RTC_OR_ALARMOUTTYPE_Pos        (0U)\r
12274 #define RTC_OR_ALARMOUTTYPE_Msk        (0x1UL << RTC_OR_ALARMOUTTYPE_Pos)      /*!< 0x00000001 */\r
12275 #define RTC_OR_ALARMOUTTYPE            RTC_OR_ALARMOUTTYPE_Msk\r
12276 \r
12277 \r
12278 /********************  Bits definition for RTC_BKP0R register  ****************/\r
12279 #define RTC_BKP0R_Pos                  (0U)\r
12280 #define RTC_BKP0R_Msk                  (0xFFFFFFFFUL << RTC_BKP0R_Pos)         /*!< 0xFFFFFFFF */\r
12281 #define RTC_BKP0R                      RTC_BKP0R_Msk\r
12282 \r
12283 /********************  Bits definition for RTC_BKP1R register  ****************/\r
12284 #define RTC_BKP1R_Pos                  (0U)\r
12285 #define RTC_BKP1R_Msk                  (0xFFFFFFFFUL << RTC_BKP1R_Pos)         /*!< 0xFFFFFFFF */\r
12286 #define RTC_BKP1R                      RTC_BKP1R_Msk\r
12287 \r
12288 /********************  Bits definition for RTC_BKP2R register  ****************/\r
12289 #define RTC_BKP2R_Pos                  (0U)\r
12290 #define RTC_BKP2R_Msk                  (0xFFFFFFFFUL << RTC_BKP2R_Pos)         /*!< 0xFFFFFFFF */\r
12291 #define RTC_BKP2R                      RTC_BKP2R_Msk\r
12292 \r
12293 /********************  Bits definition for RTC_BKP3R register  ****************/\r
12294 #define RTC_BKP3R_Pos                  (0U)\r
12295 #define RTC_BKP3R_Msk                  (0xFFFFFFFFUL << RTC_BKP3R_Pos)         /*!< 0xFFFFFFFF */\r
12296 #define RTC_BKP3R                      RTC_BKP3R_Msk\r
12297 \r
12298 /********************  Bits definition for RTC_BKP4R register  ****************/\r
12299 #define RTC_BKP4R_Pos                  (0U)\r
12300 #define RTC_BKP4R_Msk                  (0xFFFFFFFFUL << RTC_BKP4R_Pos)         /*!< 0xFFFFFFFF */\r
12301 #define RTC_BKP4R                      RTC_BKP4R_Msk\r
12302 \r
12303 /********************  Bits definition for RTC_BKP5R register  ****************/\r
12304 #define RTC_BKP5R_Pos                  (0U)\r
12305 #define RTC_BKP5R_Msk                  (0xFFFFFFFFUL << RTC_BKP5R_Pos)         /*!< 0xFFFFFFFF */\r
12306 #define RTC_BKP5R                      RTC_BKP5R_Msk\r
12307 \r
12308 /********************  Bits definition for RTC_BKP6R register  ****************/\r
12309 #define RTC_BKP6R_Pos                  (0U)\r
12310 #define RTC_BKP6R_Msk                  (0xFFFFFFFFUL << RTC_BKP6R_Pos)         /*!< 0xFFFFFFFF */\r
12311 #define RTC_BKP6R                      RTC_BKP6R_Msk\r
12312 \r
12313 /********************  Bits definition for RTC_BKP7R register  ****************/\r
12314 #define RTC_BKP7R_Pos                  (0U)\r
12315 #define RTC_BKP7R_Msk                  (0xFFFFFFFFUL << RTC_BKP7R_Pos)         /*!< 0xFFFFFFFF */\r
12316 #define RTC_BKP7R                      RTC_BKP7R_Msk\r
12317 \r
12318 /********************  Bits definition for RTC_BKP8R register  ****************/\r
12319 #define RTC_BKP8R_Pos                  (0U)\r
12320 #define RTC_BKP8R_Msk                  (0xFFFFFFFFUL << RTC_BKP8R_Pos)         /*!< 0xFFFFFFFF */\r
12321 #define RTC_BKP8R                      RTC_BKP8R_Msk\r
12322 \r
12323 /********************  Bits definition for RTC_BKP9R register  ****************/\r
12324 #define RTC_BKP9R_Pos                  (0U)\r
12325 #define RTC_BKP9R_Msk                  (0xFFFFFFFFUL << RTC_BKP9R_Pos)         /*!< 0xFFFFFFFF */\r
12326 #define RTC_BKP9R                      RTC_BKP9R_Msk\r
12327 \r
12328 /********************  Bits definition for RTC_BKP10R register  ***************/\r
12329 #define RTC_BKP10R_Pos                 (0U)\r
12330 #define RTC_BKP10R_Msk                 (0xFFFFFFFFUL << RTC_BKP10R_Pos)        /*!< 0xFFFFFFFF */\r
12331 #define RTC_BKP10R                     RTC_BKP10R_Msk\r
12332 \r
12333 /********************  Bits definition for RTC_BKP11R register  ***************/\r
12334 #define RTC_BKP11R_Pos                 (0U)\r
12335 #define RTC_BKP11R_Msk                 (0xFFFFFFFFUL << RTC_BKP11R_Pos)        /*!< 0xFFFFFFFF */\r
12336 #define RTC_BKP11R                     RTC_BKP11R_Msk\r
12337 \r
12338 /********************  Bits definition for RTC_BKP12R register  ***************/\r
12339 #define RTC_BKP12R_Pos                 (0U)\r
12340 #define RTC_BKP12R_Msk                 (0xFFFFFFFFUL << RTC_BKP12R_Pos)        /*!< 0xFFFFFFFF */\r
12341 #define RTC_BKP12R                     RTC_BKP12R_Msk\r
12342 \r
12343 /********************  Bits definition for RTC_BKP13R register  ***************/\r
12344 #define RTC_BKP13R_Pos                 (0U)\r
12345 #define RTC_BKP13R_Msk                 (0xFFFFFFFFUL << RTC_BKP13R_Pos)        /*!< 0xFFFFFFFF */\r
12346 #define RTC_BKP13R                     RTC_BKP13R_Msk\r
12347 \r
12348 /********************  Bits definition for RTC_BKP14R register  ***************/\r
12349 #define RTC_BKP14R_Pos                 (0U)\r
12350 #define RTC_BKP14R_Msk                 (0xFFFFFFFFUL << RTC_BKP14R_Pos)        /*!< 0xFFFFFFFF */\r
12351 #define RTC_BKP14R                     RTC_BKP14R_Msk\r
12352 \r
12353 /********************  Bits definition for RTC_BKP15R register  ***************/\r
12354 #define RTC_BKP15R_Pos                 (0U)\r
12355 #define RTC_BKP15R_Msk                 (0xFFFFFFFFUL << RTC_BKP15R_Pos)        /*!< 0xFFFFFFFF */\r
12356 #define RTC_BKP15R                     RTC_BKP15R_Msk\r
12357 \r
12358 /********************  Bits definition for RTC_BKP16R register  ***************/\r
12359 #define RTC_BKP16R_Pos                 (0U)\r
12360 #define RTC_BKP16R_Msk                 (0xFFFFFFFFUL << RTC_BKP16R_Pos)        /*!< 0xFFFFFFFF */\r
12361 #define RTC_BKP16R                     RTC_BKP16R_Msk\r
12362 \r
12363 /********************  Bits definition for RTC_BKP17R register  ***************/\r
12364 #define RTC_BKP17R_Pos                 (0U)\r
12365 #define RTC_BKP17R_Msk                 (0xFFFFFFFFUL << RTC_BKP17R_Pos)        /*!< 0xFFFFFFFF */\r
12366 #define RTC_BKP17R                     RTC_BKP17R_Msk\r
12367 \r
12368 /********************  Bits definition for RTC_BKP18R register  ***************/\r
12369 #define RTC_BKP18R_Pos                 (0U)\r
12370 #define RTC_BKP18R_Msk                 (0xFFFFFFFFUL << RTC_BKP18R_Pos)        /*!< 0xFFFFFFFF */\r
12371 #define RTC_BKP18R                     RTC_BKP18R_Msk\r
12372 \r
12373 /********************  Bits definition for RTC_BKP19R register  ***************/\r
12374 #define RTC_BKP19R_Pos                 (0U)\r
12375 #define RTC_BKP19R_Msk                 (0xFFFFFFFFUL << RTC_BKP19R_Pos)        /*!< 0xFFFFFFFF */\r
12376 #define RTC_BKP19R                     RTC_BKP19R_Msk\r
12377 \r
12378 /********************  Bits definition for RTC_BKP20R register  ***************/\r
12379 #define RTC_BKP20R_Pos                 (0U)\r
12380 #define RTC_BKP20R_Msk                 (0xFFFFFFFFUL << RTC_BKP20R_Pos)        /*!< 0xFFFFFFFF */\r
12381 #define RTC_BKP20R                     RTC_BKP20R_Msk\r
12382 \r
12383 /********************  Bits definition for RTC_BKP21R register  ***************/\r
12384 #define RTC_BKP21R_Pos                 (0U)\r
12385 #define RTC_BKP21R_Msk                 (0xFFFFFFFFUL << RTC_BKP21R_Pos)        /*!< 0xFFFFFFFF */\r
12386 #define RTC_BKP21R                     RTC_BKP21R_Msk\r
12387 \r
12388 /********************  Bits definition for RTC_BKP22R register  ***************/\r
12389 #define RTC_BKP22R_Pos                 (0U)\r
12390 #define RTC_BKP22R_Msk                 (0xFFFFFFFFUL << RTC_BKP22R_Pos)        /*!< 0xFFFFFFFF */\r
12391 #define RTC_BKP22R                     RTC_BKP22R_Msk\r
12392 \r
12393 /********************  Bits definition for RTC_BKP23R register  ***************/\r
12394 #define RTC_BKP23R_Pos                 (0U)\r
12395 #define RTC_BKP23R_Msk                 (0xFFFFFFFFUL << RTC_BKP23R_Pos)        /*!< 0xFFFFFFFF */\r
12396 #define RTC_BKP23R                     RTC_BKP23R_Msk\r
12397 \r
12398 /********************  Bits definition for RTC_BKP24R register  ***************/\r
12399 #define RTC_BKP24R_Pos                 (0U)\r
12400 #define RTC_BKP24R_Msk                 (0xFFFFFFFFUL << RTC_BKP24R_Pos)        /*!< 0xFFFFFFFF */\r
12401 #define RTC_BKP24R                     RTC_BKP24R_Msk\r
12402 \r
12403 /********************  Bits definition for RTC_BKP25R register  ***************/\r
12404 #define RTC_BKP25R_Pos                 (0U)\r
12405 #define RTC_BKP25R_Msk                 (0xFFFFFFFFUL << RTC_BKP25R_Pos)        /*!< 0xFFFFFFFF */\r
12406 #define RTC_BKP25R                     RTC_BKP25R_Msk\r
12407 \r
12408 /********************  Bits definition for RTC_BKP26R register  ***************/\r
12409 #define RTC_BKP26R_Pos                 (0U)\r
12410 #define RTC_BKP26R_Msk                 (0xFFFFFFFFUL << RTC_BKP26R_Pos)        /*!< 0xFFFFFFFF */\r
12411 #define RTC_BKP26R                     RTC_BKP26R_Msk\r
12412 \r
12413 /********************  Bits definition for RTC_BKP27R register  ***************/\r
12414 #define RTC_BKP27R_Pos                 (0U)\r
12415 #define RTC_BKP27R_Msk                 (0xFFFFFFFFUL << RTC_BKP27R_Pos)        /*!< 0xFFFFFFFF */\r
12416 #define RTC_BKP27R                     RTC_BKP27R_Msk\r
12417 \r
12418 /********************  Bits definition for RTC_BKP28R register  ***************/\r
12419 #define RTC_BKP28R_Pos                 (0U)\r
12420 #define RTC_BKP28R_Msk                 (0xFFFFFFFFUL << RTC_BKP28R_Pos)        /*!< 0xFFFFFFFF */\r
12421 #define RTC_BKP28R                     RTC_BKP28R_Msk\r
12422 \r
12423 /********************  Bits definition for RTC_BKP29R register  ***************/\r
12424 #define RTC_BKP29R_Pos                 (0U)\r
12425 #define RTC_BKP29R_Msk                 (0xFFFFFFFFUL << RTC_BKP29R_Pos)        /*!< 0xFFFFFFFF */\r
12426 #define RTC_BKP29R                     RTC_BKP29R_Msk\r
12427 \r
12428 /********************  Bits definition for RTC_BKP30R register  ***************/\r
12429 #define RTC_BKP30R_Pos                 (0U)\r
12430 #define RTC_BKP30R_Msk                 (0xFFFFFFFFUL << RTC_BKP30R_Pos)        /*!< 0xFFFFFFFF */\r
12431 #define RTC_BKP30R                     RTC_BKP30R_Msk\r
12432 \r
12433 /********************  Bits definition for RTC_BKP31R register  ***************/\r
12434 #define RTC_BKP31R_Pos                 (0U)\r
12435 #define RTC_BKP31R_Msk                 (0xFFFFFFFFUL << RTC_BKP31R_Pos)        /*!< 0xFFFFFFFF */\r
12436 #define RTC_BKP31R                     RTC_BKP31R_Msk\r
12437 \r
12438 /******************** Number of backup registers ******************************/\r
12439 #define RTC_BKP_NUMBER                       32U\r
12440 \r
12441 /******************************************************************************/\r
12442 /*                                                                            */\r
12443 /*                          Serial Audio Interface                            */\r
12444 /*                                                                            */\r
12445 /******************************************************************************/\r
12446 /********************  Bit definition for SAI_GCR register  *******************/\r
12447 #define SAI_GCR_SYNCIN_Pos         (0U)\r
12448 #define SAI_GCR_SYNCIN_Msk         (0x3UL << SAI_GCR_SYNCIN_Pos)               /*!< 0x00000003 */\r
12449 #define SAI_GCR_SYNCIN             SAI_GCR_SYNCIN_Msk                          /*!<SYNCIN[1:0] bits (Synchronization Inputs)   */\r
12450 #define SAI_GCR_SYNCIN_0           (0x1UL << SAI_GCR_SYNCIN_Pos)               /*!< 0x00000001 */\r
12451 #define SAI_GCR_SYNCIN_1           (0x2UL << SAI_GCR_SYNCIN_Pos)               /*!< 0x00000002 */\r
12452 \r
12453 #define SAI_GCR_SYNCOUT_Pos        (4U)\r
12454 #define SAI_GCR_SYNCOUT_Msk        (0x3UL << SAI_GCR_SYNCOUT_Pos)              /*!< 0x00000030 */\r
12455 #define SAI_GCR_SYNCOUT            SAI_GCR_SYNCOUT_Msk                         /*!<SYNCOUT[1:0] bits (Synchronization Outputs) */\r
12456 #define SAI_GCR_SYNCOUT_0          (0x1UL << SAI_GCR_SYNCOUT_Pos)              /*!< 0x00000010 */\r
12457 #define SAI_GCR_SYNCOUT_1          (0x2UL << SAI_GCR_SYNCOUT_Pos)              /*!< 0x00000020 */\r
12458 \r
12459 /*******************  Bit definition for SAI_xCR1 register  *******************/\r
12460 #define SAI_xCR1_MODE_Pos          (0U)\r
12461 #define SAI_xCR1_MODE_Msk          (0x3UL << SAI_xCR1_MODE_Pos)                /*!< 0x00000003 */\r
12462 #define SAI_xCR1_MODE              SAI_xCR1_MODE_Msk                           /*!<MODE[1:0] bits (Audio Block Mode)           */\r
12463 #define SAI_xCR1_MODE_0            (0x1UL << SAI_xCR1_MODE_Pos)                /*!< 0x00000001 */\r
12464 #define SAI_xCR1_MODE_1            (0x2UL << SAI_xCR1_MODE_Pos)                /*!< 0x00000002 */\r
12465 \r
12466 #define SAI_xCR1_PRTCFG_Pos        (2U)\r
12467 #define SAI_xCR1_PRTCFG_Msk        (0x3UL << SAI_xCR1_PRTCFG_Pos)              /*!< 0x0000000C */\r
12468 #define SAI_xCR1_PRTCFG            SAI_xCR1_PRTCFG_Msk                         /*!<PRTCFG[1:0] bits (Protocol Configuration)   */\r
12469 #define SAI_xCR1_PRTCFG_0          (0x1UL << SAI_xCR1_PRTCFG_Pos)              /*!< 0x00000004 */\r
12470 #define SAI_xCR1_PRTCFG_1          (0x2UL << SAI_xCR1_PRTCFG_Pos)              /*!< 0x00000008 */\r
12471 \r
12472 #define SAI_xCR1_DS_Pos            (5U)\r
12473 #define SAI_xCR1_DS_Msk            (0x7UL << SAI_xCR1_DS_Pos)                  /*!< 0x000000E0 */\r
12474 #define SAI_xCR1_DS                SAI_xCR1_DS_Msk                             /*!<DS[1:0] bits (Data Size) */\r
12475 #define SAI_xCR1_DS_0              (0x1UL << SAI_xCR1_DS_Pos)                  /*!< 0x00000020 */\r
12476 #define SAI_xCR1_DS_1              (0x2UL << SAI_xCR1_DS_Pos)                  /*!< 0x00000040 */\r
12477 #define SAI_xCR1_DS_2              (0x4UL << SAI_xCR1_DS_Pos)                  /*!< 0x00000080 */\r
12478 \r
12479 #define SAI_xCR1_LSBFIRST_Pos      (8U)\r
12480 #define SAI_xCR1_LSBFIRST_Msk      (0x1UL << SAI_xCR1_LSBFIRST_Pos)            /*!< 0x00000100 */\r
12481 #define SAI_xCR1_LSBFIRST          SAI_xCR1_LSBFIRST_Msk                       /*!<LSB First Configuration  */\r
12482 #define SAI_xCR1_CKSTR_Pos         (9U)\r
12483 #define SAI_xCR1_CKSTR_Msk         (0x1UL << SAI_xCR1_CKSTR_Pos)               /*!< 0x00000200 */\r
12484 #define SAI_xCR1_CKSTR             SAI_xCR1_CKSTR_Msk                          /*!<ClocK STRobing edge      */\r
12485 \r
12486 #define SAI_xCR1_SYNCEN_Pos        (10U)\r
12487 #define SAI_xCR1_SYNCEN_Msk        (0x3UL << SAI_xCR1_SYNCEN_Pos)              /*!< 0x00000C00 */\r
12488 #define SAI_xCR1_SYNCEN            SAI_xCR1_SYNCEN_Msk                         /*!<SYNCEN[1:0](SYNChronization ENable) */\r
12489 #define SAI_xCR1_SYNCEN_0          (0x1UL << SAI_xCR1_SYNCEN_Pos)              /*!< 0x00000400 */\r
12490 #define SAI_xCR1_SYNCEN_1          (0x2UL << SAI_xCR1_SYNCEN_Pos)              /*!< 0x00000800 */\r
12491 \r
12492 #define SAI_xCR1_MONO_Pos          (12U)\r
12493 #define SAI_xCR1_MONO_Msk          (0x1UL << SAI_xCR1_MONO_Pos)                /*!< 0x00001000 */\r
12494 #define SAI_xCR1_MONO              SAI_xCR1_MONO_Msk                           /*!<Mono mode                  */\r
12495 #define SAI_xCR1_OUTDRIV_Pos       (13U)\r
12496 #define SAI_xCR1_OUTDRIV_Msk       (0x1UL << SAI_xCR1_OUTDRIV_Pos)             /*!< 0x00002000 */\r
12497 #define SAI_xCR1_OUTDRIV           SAI_xCR1_OUTDRIV_Msk                        /*!<Output Drive               */\r
12498 #define SAI_xCR1_SAIEN_Pos         (16U)\r
12499 #define SAI_xCR1_SAIEN_Msk         (0x1UL << SAI_xCR1_SAIEN_Pos)               /*!< 0x00010000 */\r
12500 #define SAI_xCR1_SAIEN             SAI_xCR1_SAIEN_Msk                          /*!<Audio Block enable         */\r
12501 #define SAI_xCR1_DMAEN_Pos         (17U)\r
12502 #define SAI_xCR1_DMAEN_Msk         (0x1UL << SAI_xCR1_DMAEN_Pos)               /*!< 0x00020000 */\r
12503 #define SAI_xCR1_DMAEN             SAI_xCR1_DMAEN_Msk                          /*!<DMA enable                 */\r
12504 #define SAI_xCR1_NODIV_Pos         (19U)\r
12505 #define SAI_xCR1_NODIV_Msk         (0x1UL << SAI_xCR1_NODIV_Pos)               /*!< 0x00080000 */\r
12506 #define SAI_xCR1_NODIV             SAI_xCR1_NODIV_Msk                          /*!<No Divider Configuration   */\r
12507 \r
12508 #define SAI_xCR1_MCKDIV_Pos        (20U)\r
12509 #define SAI_xCR1_MCKDIV_Msk        (0xFUL << SAI_xCR1_MCKDIV_Pos)              /*!< 0x00F00000 */\r
12510 #define SAI_xCR1_MCKDIV            SAI_xCR1_MCKDIV_Msk                         /*!<MCKDIV[3:0] (Master ClocK Divider)  */\r
12511 #define SAI_xCR1_MCKDIV_0          (0x1UL << SAI_xCR1_MCKDIV_Pos)              /*!< 0x00100000 */\r
12512 #define SAI_xCR1_MCKDIV_1          (0x2UL << SAI_xCR1_MCKDIV_Pos)              /*!< 0x00200000 */\r
12513 #define SAI_xCR1_MCKDIV_2          (0x4UL << SAI_xCR1_MCKDIV_Pos)              /*!< 0x00400000 */\r
12514 #define SAI_xCR1_MCKDIV_3          (0x8UL << SAI_xCR1_MCKDIV_Pos)              /*!< 0x00800000 */\r
12515 \r
12516 /*******************  Bit definition for SAI_xCR2 register  *******************/\r
12517 #define SAI_xCR2_FTH_Pos           (0U)\r
12518 #define SAI_xCR2_FTH_Msk           (0x7UL << SAI_xCR2_FTH_Pos)                 /*!< 0x00000007 */\r
12519 #define SAI_xCR2_FTH               SAI_xCR2_FTH_Msk                            /*!<FTH[2:0](Fifo THreshold)  */\r
12520 #define SAI_xCR2_FTH_0             (0x1UL << SAI_xCR2_FTH_Pos)                 /*!< 0x00000001 */\r
12521 #define SAI_xCR2_FTH_1             (0x2UL << SAI_xCR2_FTH_Pos)                 /*!< 0x00000002 */\r
12522 #define SAI_xCR2_FTH_2             (0x4UL << SAI_xCR2_FTH_Pos)                 /*!< 0x00000004 */\r
12523 \r
12524 #define SAI_xCR2_FFLUSH_Pos        (3U)\r
12525 #define SAI_xCR2_FFLUSH_Msk        (0x1UL << SAI_xCR2_FFLUSH_Pos)              /*!< 0x00000008 */\r
12526 #define SAI_xCR2_FFLUSH            SAI_xCR2_FFLUSH_Msk                         /*!<Fifo FLUSH                       */\r
12527 #define SAI_xCR2_TRIS_Pos          (4U)\r
12528 #define SAI_xCR2_TRIS_Msk          (0x1UL << SAI_xCR2_TRIS_Pos)                /*!< 0x00000010 */\r
12529 #define SAI_xCR2_TRIS              SAI_xCR2_TRIS_Msk                           /*!<TRIState Management on data line */\r
12530 #define SAI_xCR2_MUTE_Pos          (5U)\r
12531 #define SAI_xCR2_MUTE_Msk          (0x1UL << SAI_xCR2_MUTE_Pos)                /*!< 0x00000020 */\r
12532 #define SAI_xCR2_MUTE              SAI_xCR2_MUTE_Msk                           /*!<Mute mode                        */\r
12533 #define SAI_xCR2_MUTEVAL_Pos       (6U)\r
12534 #define SAI_xCR2_MUTEVAL_Msk       (0x1UL << SAI_xCR2_MUTEVAL_Pos)             /*!< 0x00000040 */\r
12535 #define SAI_xCR2_MUTEVAL           SAI_xCR2_MUTEVAL_Msk                        /*!<Muate value                      */\r
12536 \r
12537 \r
12538 #define SAI_xCR2_MUTECNT_Pos       (7U)\r
12539 #define SAI_xCR2_MUTECNT_Msk       (0x3FUL << SAI_xCR2_MUTECNT_Pos)            /*!< 0x00001F80 */\r
12540 #define SAI_xCR2_MUTECNT           SAI_xCR2_MUTECNT_Msk                        /*!<MUTECNT[5:0] (MUTE counter) */\r
12541 #define SAI_xCR2_MUTECNT_0         (0x01UL << SAI_xCR2_MUTECNT_Pos)            /*!< 0x00000080 */\r
12542 #define SAI_xCR2_MUTECNT_1         (0x02UL << SAI_xCR2_MUTECNT_Pos)            /*!< 0x00000100 */\r
12543 #define SAI_xCR2_MUTECNT_2         (0x04UL << SAI_xCR2_MUTECNT_Pos)            /*!< 0x00000200 */\r
12544 #define SAI_xCR2_MUTECNT_3         (0x08UL << SAI_xCR2_MUTECNT_Pos)            /*!< 0x00000400 */\r
12545 #define SAI_xCR2_MUTECNT_4         (0x10UL << SAI_xCR2_MUTECNT_Pos)            /*!< 0x00000800 */\r
12546 #define SAI_xCR2_MUTECNT_5         (0x20UL << SAI_xCR2_MUTECNT_Pos)            /*!< 0x00001000 */\r
12547 \r
12548 #define SAI_xCR2_CPL_Pos           (13U)\r
12549 #define SAI_xCR2_CPL_Msk           (0x1UL << SAI_xCR2_CPL_Pos)                 /*!< 0x00002000 */\r
12550 #define SAI_xCR2_CPL               SAI_xCR2_CPL_Msk                            /*!<CPL mode                    */\r
12551 #define SAI_xCR2_COMP_Pos          (14U)\r
12552 #define SAI_xCR2_COMP_Msk          (0x3UL << SAI_xCR2_COMP_Pos)                /*!< 0x0000C000 */\r
12553 #define SAI_xCR2_COMP              SAI_xCR2_COMP_Msk                           /*!<COMP[1:0] (Companding mode) */\r
12554 #define SAI_xCR2_COMP_0            (0x1UL << SAI_xCR2_COMP_Pos)                /*!< 0x00004000 */\r
12555 #define SAI_xCR2_COMP_1            (0x2UL << SAI_xCR2_COMP_Pos)                /*!< 0x00008000 */\r
12556 \r
12557 \r
12558 /******************  Bit definition for SAI_xFRCR register  *******************/\r
12559 #define SAI_xFRCR_FRL_Pos          (0U)\r
12560 #define SAI_xFRCR_FRL_Msk          (0xFFUL << SAI_xFRCR_FRL_Pos)               /*!< 0x000000FF */\r
12561 #define SAI_xFRCR_FRL              SAI_xFRCR_FRL_Msk                           /*!<FRL[7:0](Frame length)  */\r
12562 #define SAI_xFRCR_FRL_0            (0x01UL << SAI_xFRCR_FRL_Pos)               /*!< 0x00000001 */\r
12563 #define SAI_xFRCR_FRL_1            (0x02UL << SAI_xFRCR_FRL_Pos)               /*!< 0x00000002 */\r
12564 #define SAI_xFRCR_FRL_2            (0x04UL << SAI_xFRCR_FRL_Pos)               /*!< 0x00000004 */\r
12565 #define SAI_xFRCR_FRL_3            (0x08UL << SAI_xFRCR_FRL_Pos)               /*!< 0x00000008 */\r
12566 #define SAI_xFRCR_FRL_4            (0x10UL << SAI_xFRCR_FRL_Pos)               /*!< 0x00000010 */\r
12567 #define SAI_xFRCR_FRL_5            (0x20UL << SAI_xFRCR_FRL_Pos)               /*!< 0x00000020 */\r
12568 #define SAI_xFRCR_FRL_6            (0x40UL << SAI_xFRCR_FRL_Pos)               /*!< 0x00000040 */\r
12569 #define SAI_xFRCR_FRL_7            (0x80UL << SAI_xFRCR_FRL_Pos)               /*!< 0x00000080 */\r
12570 \r
12571 #define SAI_xFRCR_FSALL_Pos        (8U)\r
12572 #define SAI_xFRCR_FSALL_Msk        (0x7FUL << SAI_xFRCR_FSALL_Pos)             /*!< 0x00007F00 */\r
12573 #define SAI_xFRCR_FSALL            SAI_xFRCR_FSALL_Msk                         /*!<FRL[6:0] (Frame synchronization active level length)  */\r
12574 #define SAI_xFRCR_FSALL_0          (0x01UL << SAI_xFRCR_FSALL_Pos)             /*!< 0x00000100 */\r
12575 #define SAI_xFRCR_FSALL_1          (0x02UL << SAI_xFRCR_FSALL_Pos)             /*!< 0x00000200 */\r
12576 #define SAI_xFRCR_FSALL_2          (0x04UL << SAI_xFRCR_FSALL_Pos)             /*!< 0x00000400 */\r
12577 #define SAI_xFRCR_FSALL_3          (0x08UL << SAI_xFRCR_FSALL_Pos)             /*!< 0x00000800 */\r
12578 #define SAI_xFRCR_FSALL_4          (0x10UL << SAI_xFRCR_FSALL_Pos)             /*!< 0x00001000 */\r
12579 #define SAI_xFRCR_FSALL_5          (0x20UL << SAI_xFRCR_FSALL_Pos)             /*!< 0x00002000 */\r
12580 #define SAI_xFRCR_FSALL_6          (0x40UL << SAI_xFRCR_FSALL_Pos)             /*!< 0x00004000 */\r
12581 \r
12582 #define SAI_xFRCR_FSDEF_Pos        (16U)\r
12583 #define SAI_xFRCR_FSDEF_Msk        (0x1UL << SAI_xFRCR_FSDEF_Pos)              /*!< 0x00010000 */\r
12584 #define SAI_xFRCR_FSDEF            SAI_xFRCR_FSDEF_Msk                         /*!< Frame Synchronization Definition */\r
12585 #define SAI_xFRCR_FSPOL_Pos        (17U)\r
12586 #define SAI_xFRCR_FSPOL_Msk        (0x1UL << SAI_xFRCR_FSPOL_Pos)              /*!< 0x00020000 */\r
12587 #define SAI_xFRCR_FSPOL            SAI_xFRCR_FSPOL_Msk                         /*!<Frame Synchronization POLarity    */\r
12588 #define SAI_xFRCR_FSOFF_Pos        (18U)\r
12589 #define SAI_xFRCR_FSOFF_Msk        (0x1UL << SAI_xFRCR_FSOFF_Pos)              /*!< 0x00040000 */\r
12590 #define SAI_xFRCR_FSOFF            SAI_xFRCR_FSOFF_Msk                         /*!<Frame Synchronization OFFset      */\r
12591 \r
12592 /******************  Bit definition for SAI_xSLOTR register  *******************/\r
12593 #define SAI_xSLOTR_FBOFF_Pos       (0U)\r
12594 #define SAI_xSLOTR_FBOFF_Msk       (0x1FUL << SAI_xSLOTR_FBOFF_Pos)            /*!< 0x0000001F */\r
12595 #define SAI_xSLOTR_FBOFF           SAI_xSLOTR_FBOFF_Msk                        /*!<FRL[4:0](First Bit Offset)  */\r
12596 #define SAI_xSLOTR_FBOFF_0         (0x01UL << SAI_xSLOTR_FBOFF_Pos)            /*!< 0x00000001 */\r
12597 #define SAI_xSLOTR_FBOFF_1         (0x02UL << SAI_xSLOTR_FBOFF_Pos)            /*!< 0x00000002 */\r
12598 #define SAI_xSLOTR_FBOFF_2         (0x04UL << SAI_xSLOTR_FBOFF_Pos)            /*!< 0x00000004 */\r
12599 #define SAI_xSLOTR_FBOFF_3         (0x08UL << SAI_xSLOTR_FBOFF_Pos)            /*!< 0x00000008 */\r
12600 #define SAI_xSLOTR_FBOFF_4         (0x10UL << SAI_xSLOTR_FBOFF_Pos)            /*!< 0x00000010 */\r
12601 \r
12602 #define SAI_xSLOTR_SLOTSZ_Pos      (6U)\r
12603 #define SAI_xSLOTR_SLOTSZ_Msk      (0x3UL << SAI_xSLOTR_SLOTSZ_Pos)            /*!< 0x000000C0 */\r
12604 #define SAI_xSLOTR_SLOTSZ          SAI_xSLOTR_SLOTSZ_Msk                       /*!<SLOTSZ[1:0] (Slot size)  */\r
12605 #define SAI_xSLOTR_SLOTSZ_0        (0x1UL << SAI_xSLOTR_SLOTSZ_Pos)            /*!< 0x00000040 */\r
12606 #define SAI_xSLOTR_SLOTSZ_1        (0x2UL << SAI_xSLOTR_SLOTSZ_Pos)            /*!< 0x00000080 */\r
12607 \r
12608 #define SAI_xSLOTR_NBSLOT_Pos      (8U)\r
12609 #define SAI_xSLOTR_NBSLOT_Msk      (0xFUL << SAI_xSLOTR_NBSLOT_Pos)            /*!< 0x00000F00 */\r
12610 #define SAI_xSLOTR_NBSLOT          SAI_xSLOTR_NBSLOT_Msk                       /*!<NBSLOT[3:0] (Number of Slot in audio Frame)  */\r
12611 #define SAI_xSLOTR_NBSLOT_0        (0x1UL << SAI_xSLOTR_NBSLOT_Pos)            /*!< 0x00000100 */\r
12612 #define SAI_xSLOTR_NBSLOT_1        (0x2UL << SAI_xSLOTR_NBSLOT_Pos)            /*!< 0x00000200 */\r
12613 #define SAI_xSLOTR_NBSLOT_2        (0x4UL << SAI_xSLOTR_NBSLOT_Pos)            /*!< 0x00000400 */\r
12614 #define SAI_xSLOTR_NBSLOT_3        (0x8UL << SAI_xSLOTR_NBSLOT_Pos)            /*!< 0x00000800 */\r
12615 \r
12616 #define SAI_xSLOTR_SLOTEN_Pos      (16U)\r
12617 #define SAI_xSLOTR_SLOTEN_Msk      (0xFFFFUL << SAI_xSLOTR_SLOTEN_Pos)         /*!< 0xFFFF0000 */\r
12618 #define SAI_xSLOTR_SLOTEN          SAI_xSLOTR_SLOTEN_Msk                       /*!<SLOTEN[15:0] (Slot Enable)  */\r
12619 \r
12620 /*******************  Bit definition for SAI_xIMR register  *******************/\r
12621 #define SAI_xIMR_OVRUDRIE_Pos      (0U)\r
12622 #define SAI_xIMR_OVRUDRIE_Msk      (0x1UL << SAI_xIMR_OVRUDRIE_Pos)            /*!< 0x00000001 */\r
12623 #define SAI_xIMR_OVRUDRIE          SAI_xIMR_OVRUDRIE_Msk                       /*!<Overrun underrun interrupt enable                              */\r
12624 #define SAI_xIMR_MUTEDETIE_Pos     (1U)\r
12625 #define SAI_xIMR_MUTEDETIE_Msk     (0x1UL << SAI_xIMR_MUTEDETIE_Pos)           /*!< 0x00000002 */\r
12626 #define SAI_xIMR_MUTEDETIE         SAI_xIMR_MUTEDETIE_Msk                      /*!<Mute detection interrupt enable                                */\r
12627 #define SAI_xIMR_WCKCFGIE_Pos      (2U)\r
12628 #define SAI_xIMR_WCKCFGIE_Msk      (0x1UL << SAI_xIMR_WCKCFGIE_Pos)            /*!< 0x00000004 */\r
12629 #define SAI_xIMR_WCKCFGIE          SAI_xIMR_WCKCFGIE_Msk                       /*!<Wrong Clock Configuration interrupt enable                     */\r
12630 #define SAI_xIMR_FREQIE_Pos        (3U)\r
12631 #define SAI_xIMR_FREQIE_Msk        (0x1UL << SAI_xIMR_FREQIE_Pos)              /*!< 0x00000008 */\r
12632 #define SAI_xIMR_FREQIE            SAI_xIMR_FREQIE_Msk                         /*!<FIFO request interrupt enable                                  */\r
12633 #define SAI_xIMR_CNRDYIE_Pos       (4U)\r
12634 #define SAI_xIMR_CNRDYIE_Msk       (0x1UL << SAI_xIMR_CNRDYIE_Pos)             /*!< 0x00000010 */\r
12635 #define SAI_xIMR_CNRDYIE           SAI_xIMR_CNRDYIE_Msk                        /*!<Codec not ready interrupt enable                               */\r
12636 #define SAI_xIMR_AFSDETIE_Pos      (5U)\r
12637 #define SAI_xIMR_AFSDETIE_Msk      (0x1UL << SAI_xIMR_AFSDETIE_Pos)            /*!< 0x00000020 */\r
12638 #define SAI_xIMR_AFSDETIE          SAI_xIMR_AFSDETIE_Msk                       /*!<Anticipated frame synchronization detection interrupt enable   */\r
12639 #define SAI_xIMR_LFSDETIE_Pos      (6U)\r
12640 #define SAI_xIMR_LFSDETIE_Msk      (0x1UL << SAI_xIMR_LFSDETIE_Pos)            /*!< 0x00000040 */\r
12641 #define SAI_xIMR_LFSDETIE          SAI_xIMR_LFSDETIE_Msk                       /*!<Late frame synchronization detection interrupt enable          */\r
12642 \r
12643 /********************  Bit definition for SAI_xSR register  *******************/\r
12644 #define SAI_xSR_OVRUDR_Pos         (0U)\r
12645 #define SAI_xSR_OVRUDR_Msk         (0x1UL << SAI_xSR_OVRUDR_Pos)               /*!< 0x00000001 */\r
12646 #define SAI_xSR_OVRUDR             SAI_xSR_OVRUDR_Msk                          /*!<Overrun underrun                               */\r
12647 #define SAI_xSR_MUTEDET_Pos        (1U)\r
12648 #define SAI_xSR_MUTEDET_Msk        (0x1UL << SAI_xSR_MUTEDET_Pos)              /*!< 0x00000002 */\r
12649 #define SAI_xSR_MUTEDET            SAI_xSR_MUTEDET_Msk                         /*!<Mute detection                                 */\r
12650 #define SAI_xSR_WCKCFG_Pos         (2U)\r
12651 #define SAI_xSR_WCKCFG_Msk         (0x1UL << SAI_xSR_WCKCFG_Pos)               /*!< 0x00000004 */\r
12652 #define SAI_xSR_WCKCFG             SAI_xSR_WCKCFG_Msk                          /*!<Wrong Clock Configuration                      */\r
12653 #define SAI_xSR_FREQ_Pos           (3U)\r
12654 #define SAI_xSR_FREQ_Msk           (0x1UL << SAI_xSR_FREQ_Pos)                 /*!< 0x00000008 */\r
12655 #define SAI_xSR_FREQ               SAI_xSR_FREQ_Msk                            /*!<FIFO request                                   */\r
12656 #define SAI_xSR_CNRDY_Pos          (4U)\r
12657 #define SAI_xSR_CNRDY_Msk          (0x1UL << SAI_xSR_CNRDY_Pos)                /*!< 0x00000010 */\r
12658 #define SAI_xSR_CNRDY              SAI_xSR_CNRDY_Msk                           /*!<Codec not ready                                */\r
12659 #define SAI_xSR_AFSDET_Pos         (5U)\r
12660 #define SAI_xSR_AFSDET_Msk         (0x1UL << SAI_xSR_AFSDET_Pos)               /*!< 0x00000020 */\r
12661 #define SAI_xSR_AFSDET             SAI_xSR_AFSDET_Msk                          /*!<Anticipated frame synchronization detection    */\r
12662 #define SAI_xSR_LFSDET_Pos         (6U)\r
12663 #define SAI_xSR_LFSDET_Msk         (0x1UL << SAI_xSR_LFSDET_Pos)               /*!< 0x00000040 */\r
12664 #define SAI_xSR_LFSDET             SAI_xSR_LFSDET_Msk                          /*!<Late frame synchronization detection           */\r
12665 \r
12666 #define SAI_xSR_FLVL_Pos           (16U)\r
12667 #define SAI_xSR_FLVL_Msk           (0x7UL << SAI_xSR_FLVL_Pos)                 /*!< 0x00070000 */\r
12668 #define SAI_xSR_FLVL               SAI_xSR_FLVL_Msk                            /*!<FLVL[2:0] (FIFO Level Threshold)               */\r
12669 #define SAI_xSR_FLVL_0             (0x1UL << SAI_xSR_FLVL_Pos)                 /*!< 0x00010000 */\r
12670 #define SAI_xSR_FLVL_1             (0x2UL << SAI_xSR_FLVL_Pos)                 /*!< 0x00020000 */\r
12671 #define SAI_xSR_FLVL_2             (0x4UL << SAI_xSR_FLVL_Pos)                 /*!< 0x00040000 */\r
12672 \r
12673 /******************  Bit definition for SAI_xCLRFR register  ******************/\r
12674 #define SAI_xCLRFR_COVRUDR_Pos     (0U)\r
12675 #define SAI_xCLRFR_COVRUDR_Msk     (0x1UL << SAI_xCLRFR_COVRUDR_Pos)           /*!< 0x00000001 */\r
12676 #define SAI_xCLRFR_COVRUDR         SAI_xCLRFR_COVRUDR_Msk                      /*!<Clear Overrun underrun                               */\r
12677 #define SAI_xCLRFR_CMUTEDET_Pos    (1U)\r
12678 #define SAI_xCLRFR_CMUTEDET_Msk    (0x1UL << SAI_xCLRFR_CMUTEDET_Pos)          /*!< 0x00000002 */\r
12679 #define SAI_xCLRFR_CMUTEDET        SAI_xCLRFR_CMUTEDET_Msk                     /*!<Clear Mute detection                                 */\r
12680 #define SAI_xCLRFR_CWCKCFG_Pos     (2U)\r
12681 #define SAI_xCLRFR_CWCKCFG_Msk     (0x1UL << SAI_xCLRFR_CWCKCFG_Pos)           /*!< 0x00000004 */\r
12682 #define SAI_xCLRFR_CWCKCFG         SAI_xCLRFR_CWCKCFG_Msk                      /*!<Clear Wrong Clock Configuration                      */\r
12683 #define SAI_xCLRFR_CFREQ_Pos       (3U)\r
12684 #define SAI_xCLRFR_CFREQ_Msk       (0x1UL << SAI_xCLRFR_CFREQ_Pos)             /*!< 0x00000008 */\r
12685 #define SAI_xCLRFR_CFREQ           SAI_xCLRFR_CFREQ_Msk                        /*!<Clear FIFO request                                   */\r
12686 #define SAI_xCLRFR_CCNRDY_Pos      (4U)\r
12687 #define SAI_xCLRFR_CCNRDY_Msk      (0x1UL << SAI_xCLRFR_CCNRDY_Pos)            /*!< 0x00000010 */\r
12688 #define SAI_xCLRFR_CCNRDY          SAI_xCLRFR_CCNRDY_Msk                       /*!<Clear Codec not ready                                */\r
12689 #define SAI_xCLRFR_CAFSDET_Pos     (5U)\r
12690 #define SAI_xCLRFR_CAFSDET_Msk     (0x1UL << SAI_xCLRFR_CAFSDET_Pos)           /*!< 0x00000020 */\r
12691 #define SAI_xCLRFR_CAFSDET         SAI_xCLRFR_CAFSDET_Msk                      /*!<Clear Anticipated frame synchronization detection    */\r
12692 #define SAI_xCLRFR_CLFSDET_Pos     (6U)\r
12693 #define SAI_xCLRFR_CLFSDET_Msk     (0x1UL << SAI_xCLRFR_CLFSDET_Pos)           /*!< 0x00000040 */\r
12694 #define SAI_xCLRFR_CLFSDET         SAI_xCLRFR_CLFSDET_Msk                      /*!<Clear Late frame synchronization detection           */\r
12695 \r
12696 /******************  Bit definition for SAI_xDR register  ******************/\r
12697 #define SAI_xDR_DATA_Pos           (0U)\r
12698 #define SAI_xDR_DATA_Msk           (0xFFFFFFFFUL << SAI_xDR_DATA_Pos)          /*!< 0xFFFFFFFF */\r
12699 #define SAI_xDR_DATA               SAI_xDR_DATA_Msk\r
12700 \r
12701 /******************************************************************************/\r
12702 /*                                                                            */\r
12703 /*                           SDMMC Interface                                  */\r
12704 /*                                                                            */\r
12705 /******************************************************************************/\r
12706 /******************  Bit definition for SDMMC_POWER register  ******************/\r
12707 #define SDMMC_POWER_PWRCTRL_Pos         (0U)\r
12708 #define SDMMC_POWER_PWRCTRL_Msk         (0x3UL << SDMMC_POWER_PWRCTRL_Pos)     /*!< 0x00000003 */\r
12709 #define SDMMC_POWER_PWRCTRL             SDMMC_POWER_PWRCTRL_Msk                /*!<PWRCTRL[1:0] bits (Power supply control bits) */\r
12710 #define SDMMC_POWER_PWRCTRL_0           (0x1UL << SDMMC_POWER_PWRCTRL_Pos)     /*!< 0x00000001 */\r
12711 #define SDMMC_POWER_PWRCTRL_1           (0x2UL << SDMMC_POWER_PWRCTRL_Pos)     /*!< 0x00000002 */\r
12712 \r
12713 /******************  Bit definition for SDMMC_CLKCR register  ******************/\r
12714 #define SDMMC_CLKCR_CLKDIV_Pos          (0U)\r
12715 #define SDMMC_CLKCR_CLKDIV_Msk          (0xFFUL << SDMMC_CLKCR_CLKDIV_Pos)     /*!< 0x000000FF */\r
12716 #define SDMMC_CLKCR_CLKDIV              SDMMC_CLKCR_CLKDIV_Msk                 /*!<Clock divide factor             */\r
12717 #define SDMMC_CLKCR_CLKEN_Pos           (8U)\r
12718 #define SDMMC_CLKCR_CLKEN_Msk           (0x1UL << SDMMC_CLKCR_CLKEN_Pos)       /*!< 0x00000100 */\r
12719 #define SDMMC_CLKCR_CLKEN               SDMMC_CLKCR_CLKEN_Msk                  /*!<Clock enable bit                */\r
12720 #define SDMMC_CLKCR_PWRSAV_Pos          (9U)\r
12721 #define SDMMC_CLKCR_PWRSAV_Msk          (0x1UL << SDMMC_CLKCR_PWRSAV_Pos)      /*!< 0x00000200 */\r
12722 #define SDMMC_CLKCR_PWRSAV              SDMMC_CLKCR_PWRSAV_Msk                 /*!<Power saving configuration bit  */\r
12723 #define SDMMC_CLKCR_BYPASS_Pos          (10U)\r
12724 #define SDMMC_CLKCR_BYPASS_Msk          (0x1UL << SDMMC_CLKCR_BYPASS_Pos)      /*!< 0x00000400 */\r
12725 #define SDMMC_CLKCR_BYPASS              SDMMC_CLKCR_BYPASS_Msk                 /*!<Clock divider bypass enable bit */\r
12726 \r
12727 #define SDMMC_CLKCR_WIDBUS_Pos          (11U)\r
12728 #define SDMMC_CLKCR_WIDBUS_Msk          (0x3UL << SDMMC_CLKCR_WIDBUS_Pos)      /*!< 0x00001800 */\r
12729 #define SDMMC_CLKCR_WIDBUS              SDMMC_CLKCR_WIDBUS_Msk                 /*!<WIDBUS[1:0] bits (Wide bus mode enable bit) */\r
12730 #define SDMMC_CLKCR_WIDBUS_0            (0x1UL << SDMMC_CLKCR_WIDBUS_Pos)      /*!< 0x00000800 */\r
12731 #define SDMMC_CLKCR_WIDBUS_1            (0x2UL << SDMMC_CLKCR_WIDBUS_Pos)      /*!< 0x00001000 */\r
12732 \r
12733 #define SDMMC_CLKCR_NEGEDGE_Pos         (13U)\r
12734 #define SDMMC_CLKCR_NEGEDGE_Msk         (0x1UL << SDMMC_CLKCR_NEGEDGE_Pos)     /*!< 0x00002000 */\r
12735 #define SDMMC_CLKCR_NEGEDGE             SDMMC_CLKCR_NEGEDGE_Msk                /*!<SDMMC_CK dephasing selection bit */\r
12736 #define SDMMC_CLKCR_HWFC_EN_Pos         (14U)\r
12737 #define SDMMC_CLKCR_HWFC_EN_Msk         (0x1UL << SDMMC_CLKCR_HWFC_EN_Pos)     /*!< 0x00004000 */\r
12738 #define SDMMC_CLKCR_HWFC_EN             SDMMC_CLKCR_HWFC_EN_Msk                /*!<HW Flow Control enable          */\r
12739 \r
12740 /*******************  Bit definition for SDMMC_ARG register  *******************/\r
12741 #define SDMMC_ARG_CMDARG_Pos            (0U)\r
12742 #define SDMMC_ARG_CMDARG_Msk            (0xFFFFFFFFUL << SDMMC_ARG_CMDARG_Pos) /*!< 0xFFFFFFFF */\r
12743 #define SDMMC_ARG_CMDARG                SDMMC_ARG_CMDARG_Msk                   /*!<Command argument */\r
12744 \r
12745 /*******************  Bit definition for SDMMC_CMD register  *******************/\r
12746 #define SDMMC_CMD_CMDINDEX_Pos          (0U)\r
12747 #define SDMMC_CMD_CMDINDEX_Msk          (0x3FUL << SDMMC_CMD_CMDINDEX_Pos)     /*!< 0x0000003F */\r
12748 #define SDMMC_CMD_CMDINDEX              SDMMC_CMD_CMDINDEX_Msk                 /*!<Command Index                               */\r
12749 \r
12750 #define SDMMC_CMD_WAITRESP_Pos          (6U)\r
12751 #define SDMMC_CMD_WAITRESP_Msk          (0x3UL << SDMMC_CMD_WAITRESP_Pos)      /*!< 0x000000C0 */\r
12752 #define SDMMC_CMD_WAITRESP              SDMMC_CMD_WAITRESP_Msk                 /*!<WAITRESP[1:0] bits (Wait for response bits) */\r
12753 #define SDMMC_CMD_WAITRESP_0            (0x1UL << SDMMC_CMD_WAITRESP_Pos)      /*!< 0x00000040 */\r
12754 #define SDMMC_CMD_WAITRESP_1            (0x2UL << SDMMC_CMD_WAITRESP_Pos)      /*!< 0x00000080 */\r
12755 \r
12756 #define SDMMC_CMD_WAITINT_Pos           (8U)\r
12757 #define SDMMC_CMD_WAITINT_Msk           (0x1UL << SDMMC_CMD_WAITINT_Pos)       /*!< 0x00000100 */\r
12758 #define SDMMC_CMD_WAITINT               SDMMC_CMD_WAITINT_Msk                  /*!<CPSM Waits for Interrupt Request                               */\r
12759 #define SDMMC_CMD_WAITPEND_Pos          (9U)\r
12760 #define SDMMC_CMD_WAITPEND_Msk          (0x1UL << SDMMC_CMD_WAITPEND_Pos)      /*!< 0x00000200 */\r
12761 #define SDMMC_CMD_WAITPEND              SDMMC_CMD_WAITPEND_Msk                 /*!<CPSM Waits for ends of data transfer (CmdPend internal signal) */\r
12762 #define SDMMC_CMD_CPSMEN_Pos            (10U)\r
12763 #define SDMMC_CMD_CPSMEN_Msk            (0x1UL << SDMMC_CMD_CPSMEN_Pos)        /*!< 0x00000400 */\r
12764 #define SDMMC_CMD_CPSMEN                SDMMC_CMD_CPSMEN_Msk                   /*!<Command path state machine (CPSM) Enable bit                   */\r
12765 #define SDMMC_CMD_SDIOSUSPEND_Pos       (11U)\r
12766 #define SDMMC_CMD_SDIOSUSPEND_Msk       (0x1UL << SDMMC_CMD_SDIOSUSPEND_Pos)   /*!< 0x00000800 */\r
12767 #define SDMMC_CMD_SDIOSUSPEND           SDMMC_CMD_SDIOSUSPEND_Msk              /*!<SD I/O suspend command                                         */\r
12768 \r
12769 /*****************  Bit definition for SDMMC_RESPCMD register  *****************/\r
12770 #define SDMMC_RESPCMD_RESPCMD_Pos       (0U)\r
12771 #define SDMMC_RESPCMD_RESPCMD_Msk       (0x3FUL << SDMMC_RESPCMD_RESPCMD_Pos)  /*!< 0x0000003F */\r
12772 #define SDMMC_RESPCMD_RESPCMD           SDMMC_RESPCMD_RESPCMD_Msk              /*!<Response command index */\r
12773 \r
12774 /******************  Bit definition for SDMMC_RESP1 register  ******************/\r
12775 #define SDMMC_RESP1_CARDSTATUS1_Pos     (0U)\r
12776 #define SDMMC_RESP1_CARDSTATUS1_Msk     (0xFFFFFFFFUL << SDMMC_RESP1_CARDSTATUS1_Pos) /*!< 0xFFFFFFFF */\r
12777 #define SDMMC_RESP1_CARDSTATUS1         SDMMC_RESP1_CARDSTATUS1_Msk            /*!<Card Status */\r
12778 \r
12779 /******************  Bit definition for SDMMC_RESP2 register  ******************/\r
12780 #define SDMMC_RESP2_CARDSTATUS2_Pos     (0U)\r
12781 #define SDMMC_RESP2_CARDSTATUS2_Msk     (0xFFFFFFFFUL << SDMMC_RESP2_CARDSTATUS2_Pos) /*!< 0xFFFFFFFF */\r
12782 #define SDMMC_RESP2_CARDSTATUS2         SDMMC_RESP2_CARDSTATUS2_Msk            /*!<Card Status */\r
12783 \r
12784 /******************  Bit definition for SDMMC_RESP3 register  ******************/\r
12785 #define SDMMC_RESP3_CARDSTATUS3_Pos     (0U)\r
12786 #define SDMMC_RESP3_CARDSTATUS3_Msk     (0xFFFFFFFFUL << SDMMC_RESP3_CARDSTATUS3_Pos) /*!< 0xFFFFFFFF */\r
12787 #define SDMMC_RESP3_CARDSTATUS3         SDMMC_RESP3_CARDSTATUS3_Msk            /*!<Card Status */\r
12788 \r
12789 /******************  Bit definition for SDMMC_RESP4 register  ******************/\r
12790 #define SDMMC_RESP4_CARDSTATUS4_Pos     (0U)\r
12791 #define SDMMC_RESP4_CARDSTATUS4_Msk     (0xFFFFFFFFUL << SDMMC_RESP4_CARDSTATUS4_Pos) /*!< 0xFFFFFFFF */\r
12792 #define SDMMC_RESP4_CARDSTATUS4         SDMMC_RESP4_CARDSTATUS4_Msk            /*!<Card Status */\r
12793 \r
12794 /******************  Bit definition for SDMMC_DTIMER register  *****************/\r
12795 #define SDMMC_DTIMER_DATATIME_Pos       (0U)\r
12796 #define SDMMC_DTIMER_DATATIME_Msk       (0xFFFFFFFFUL << SDMMC_DTIMER_DATATIME_Pos) /*!< 0xFFFFFFFF */\r
12797 #define SDMMC_DTIMER_DATATIME           SDMMC_DTIMER_DATATIME_Msk              /*!<Data timeout period. */\r
12798 \r
12799 /******************  Bit definition for SDMMC_DLEN register  *******************/\r
12800 #define SDMMC_DLEN_DATALENGTH_Pos       (0U)\r
12801 #define SDMMC_DLEN_DATALENGTH_Msk       (0x1FFFFFFUL << SDMMC_DLEN_DATALENGTH_Pos) /*!< 0x01FFFFFF */\r
12802 #define SDMMC_DLEN_DATALENGTH           SDMMC_DLEN_DATALENGTH_Msk              /*!<Data length value    */\r
12803 \r
12804 /******************  Bit definition for SDMMC_DCTRL register  ******************/\r
12805 #define SDMMC_DCTRL_DTEN_Pos            (0U)\r
12806 #define SDMMC_DCTRL_DTEN_Msk            (0x1UL << SDMMC_DCTRL_DTEN_Pos)        /*!< 0x00000001 */\r
12807 #define SDMMC_DCTRL_DTEN                SDMMC_DCTRL_DTEN_Msk                   /*!<Data transfer enabled bit         */\r
12808 #define SDMMC_DCTRL_DTDIR_Pos           (1U)\r
12809 #define SDMMC_DCTRL_DTDIR_Msk           (0x1UL << SDMMC_DCTRL_DTDIR_Pos)       /*!< 0x00000002 */\r
12810 #define SDMMC_DCTRL_DTDIR               SDMMC_DCTRL_DTDIR_Msk                  /*!<Data transfer direction selection */\r
12811 #define SDMMC_DCTRL_DTMODE_Pos          (2U)\r
12812 #define SDMMC_DCTRL_DTMODE_Msk          (0x1UL << SDMMC_DCTRL_DTMODE_Pos)      /*!< 0x00000004 */\r
12813 #define SDMMC_DCTRL_DTMODE              SDMMC_DCTRL_DTMODE_Msk                 /*!<Data transfer mode selection      */\r
12814 #define SDMMC_DCTRL_DMAEN_Pos           (3U)\r
12815 #define SDMMC_DCTRL_DMAEN_Msk           (0x1UL << SDMMC_DCTRL_DMAEN_Pos)       /*!< 0x00000008 */\r
12816 #define SDMMC_DCTRL_DMAEN               SDMMC_DCTRL_DMAEN_Msk                  /*!<DMA enabled bit                   */\r
12817 \r
12818 #define SDMMC_DCTRL_DBLOCKSIZE_Pos      (4U)\r
12819 #define SDMMC_DCTRL_DBLOCKSIZE_Msk      (0xFUL << SDMMC_DCTRL_DBLOCKSIZE_Pos)  /*!< 0x000000F0 */\r
12820 #define SDMMC_DCTRL_DBLOCKSIZE          SDMMC_DCTRL_DBLOCKSIZE_Msk             /*!<DBLOCKSIZE[3:0] bits (Data block size) */\r
12821 #define SDMMC_DCTRL_DBLOCKSIZE_0        (0x1UL << SDMMC_DCTRL_DBLOCKSIZE_Pos)  /*!< 0x00000010 */\r
12822 #define SDMMC_DCTRL_DBLOCKSIZE_1        (0x2UL << SDMMC_DCTRL_DBLOCKSIZE_Pos)  /*!< 0x00000020 */\r
12823 #define SDMMC_DCTRL_DBLOCKSIZE_2        (0x4UL << SDMMC_DCTRL_DBLOCKSIZE_Pos)  /*!< 0x00000040 */\r
12824 #define SDMMC_DCTRL_DBLOCKSIZE_3        (0x8UL << SDMMC_DCTRL_DBLOCKSIZE_Pos)  /*!< 0x00000080 */\r
12825 \r
12826 #define SDMMC_DCTRL_RWSTART_Pos         (8U)\r
12827 #define SDMMC_DCTRL_RWSTART_Msk         (0x1UL << SDMMC_DCTRL_RWSTART_Pos)     /*!< 0x00000100 */\r
12828 #define SDMMC_DCTRL_RWSTART             SDMMC_DCTRL_RWSTART_Msk                /*!<Read wait start         */\r
12829 #define SDMMC_DCTRL_RWSTOP_Pos          (9U)\r
12830 #define SDMMC_DCTRL_RWSTOP_Msk          (0x1UL << SDMMC_DCTRL_RWSTOP_Pos)      /*!< 0x00000200 */\r
12831 #define SDMMC_DCTRL_RWSTOP              SDMMC_DCTRL_RWSTOP_Msk                 /*!<Read wait stop          */\r
12832 #define SDMMC_DCTRL_RWMOD_Pos           (10U)\r
12833 #define SDMMC_DCTRL_RWMOD_Msk           (0x1UL << SDMMC_DCTRL_RWMOD_Pos)       /*!< 0x00000400 */\r
12834 #define SDMMC_DCTRL_RWMOD               SDMMC_DCTRL_RWMOD_Msk                  /*!<Read wait mode          */\r
12835 #define SDMMC_DCTRL_SDIOEN_Pos          (11U)\r
12836 #define SDMMC_DCTRL_SDIOEN_Msk          (0x1UL << SDMMC_DCTRL_SDIOEN_Pos)      /*!< 0x00000800 */\r
12837 #define SDMMC_DCTRL_SDIOEN              SDMMC_DCTRL_SDIOEN_Msk                 /*!<SD I/O enable functions */\r
12838 \r
12839 /******************  Bit definition for SDMMC_DCOUNT register  *****************/\r
12840 #define SDMMC_DCOUNT_DATACOUNT_Pos      (0U)\r
12841 #define SDMMC_DCOUNT_DATACOUNT_Msk      (0x1FFFFFFUL << SDMMC_DCOUNT_DATACOUNT_Pos) /*!< 0x01FFFFFF */\r
12842 #define SDMMC_DCOUNT_DATACOUNT          SDMMC_DCOUNT_DATACOUNT_Msk             /*!<Data count value */\r
12843 \r
12844 /******************  Bit definition for SDMMC_STA register  ********************/\r
12845 #define SDMMC_STA_CCRCFAIL_Pos          (0U)\r
12846 #define SDMMC_STA_CCRCFAIL_Msk          (0x1UL << SDMMC_STA_CCRCFAIL_Pos)      /*!< 0x00000001 */\r
12847 #define SDMMC_STA_CCRCFAIL              SDMMC_STA_CCRCFAIL_Msk                 /*!<Command response received (CRC check failed)  */\r
12848 #define SDMMC_STA_DCRCFAIL_Pos          (1U)\r
12849 #define SDMMC_STA_DCRCFAIL_Msk          (0x1UL << SDMMC_STA_DCRCFAIL_Pos)      /*!< 0x00000002 */\r
12850 #define SDMMC_STA_DCRCFAIL              SDMMC_STA_DCRCFAIL_Msk                 /*!<Data block sent/received (CRC check failed)   */\r
12851 #define SDMMC_STA_CTIMEOUT_Pos          (2U)\r
12852 #define SDMMC_STA_CTIMEOUT_Msk          (0x1UL << SDMMC_STA_CTIMEOUT_Pos)      /*!< 0x00000004 */\r
12853 #define SDMMC_STA_CTIMEOUT              SDMMC_STA_CTIMEOUT_Msk                 /*!<Command response timeout                      */\r
12854 #define SDMMC_STA_DTIMEOUT_Pos          (3U)\r
12855 #define SDMMC_STA_DTIMEOUT_Msk          (0x1UL << SDMMC_STA_DTIMEOUT_Pos)      /*!< 0x00000008 */\r
12856 #define SDMMC_STA_DTIMEOUT              SDMMC_STA_DTIMEOUT_Msk                 /*!<Data timeout                                  */\r
12857 #define SDMMC_STA_TXUNDERR_Pos          (4U)\r
12858 #define SDMMC_STA_TXUNDERR_Msk          (0x1UL << SDMMC_STA_TXUNDERR_Pos)      /*!< 0x00000010 */\r
12859 #define SDMMC_STA_TXUNDERR              SDMMC_STA_TXUNDERR_Msk                 /*!<Transmit FIFO underrun error                  */\r
12860 #define SDMMC_STA_RXOVERR_Pos           (5U)\r
12861 #define SDMMC_STA_RXOVERR_Msk           (0x1UL << SDMMC_STA_RXOVERR_Pos)       /*!< 0x00000020 */\r
12862 #define SDMMC_STA_RXOVERR               SDMMC_STA_RXOVERR_Msk                  /*!<Received FIFO overrun error                   */\r
12863 #define SDMMC_STA_CMDREND_Pos           (6U)\r
12864 #define SDMMC_STA_CMDREND_Msk           (0x1UL << SDMMC_STA_CMDREND_Pos)       /*!< 0x00000040 */\r
12865 #define SDMMC_STA_CMDREND               SDMMC_STA_CMDREND_Msk                  /*!<Command response received (CRC check passed)  */\r
12866 #define SDMMC_STA_CMDSENT_Pos           (7U)\r
12867 #define SDMMC_STA_CMDSENT_Msk           (0x1UL << SDMMC_STA_CMDSENT_Pos)       /*!< 0x00000080 */\r
12868 #define SDMMC_STA_CMDSENT               SDMMC_STA_CMDSENT_Msk                  /*!<Command sent (no response required)           */\r
12869 #define SDMMC_STA_DATAEND_Pos           (8U)\r
12870 #define SDMMC_STA_DATAEND_Msk           (0x1UL << SDMMC_STA_DATAEND_Pos)       /*!< 0x00000100 */\r
12871 #define SDMMC_STA_DATAEND               SDMMC_STA_DATAEND_Msk                  /*!<Data end (data counter, SDIDCOUNT, is zero)   */\r
12872 #define SDMMC_STA_STBITERR_Pos          (9U)\r
12873 #define SDMMC_STA_STBITERR_Msk          (0x1UL << SDMMC_STA_STBITERR_Pos)      /*!< 0x00000200 */\r
12874 #define SDMMC_STA_STBITERR              SDMMC_STA_STBITERR_Msk                 /*!<Start bit not detected on all data signals in wide bus mode */\r
12875 #define SDMMC_STA_DBCKEND_Pos           (10U)\r
12876 #define SDMMC_STA_DBCKEND_Msk           (0x1UL << SDMMC_STA_DBCKEND_Pos)       /*!< 0x00000400 */\r
12877 #define SDMMC_STA_DBCKEND               SDMMC_STA_DBCKEND_Msk                  /*!<Data block sent/received (CRC check passed)   */\r
12878 #define SDMMC_STA_CMDACT_Pos            (11U)\r
12879 #define SDMMC_STA_CMDACT_Msk            (0x1UL << SDMMC_STA_CMDACT_Pos)        /*!< 0x00000800 */\r
12880 #define SDMMC_STA_CMDACT                SDMMC_STA_CMDACT_Msk                   /*!<Command transfer in progress                  */\r
12881 #define SDMMC_STA_TXACT_Pos             (12U)\r
12882 #define SDMMC_STA_TXACT_Msk             (0x1UL << SDMMC_STA_TXACT_Pos)         /*!< 0x00001000 */\r
12883 #define SDMMC_STA_TXACT                 SDMMC_STA_TXACT_Msk                    /*!<Data transmit in progress                     */\r
12884 #define SDMMC_STA_RXACT_Pos             (13U)\r
12885 #define SDMMC_STA_RXACT_Msk             (0x1UL << SDMMC_STA_RXACT_Pos)         /*!< 0x00002000 */\r
12886 #define SDMMC_STA_RXACT                 SDMMC_STA_RXACT_Msk                    /*!<Data receive in progress                      */\r
12887 #define SDMMC_STA_TXFIFOHE_Pos          (14U)\r
12888 #define SDMMC_STA_TXFIFOHE_Msk          (0x1UL << SDMMC_STA_TXFIFOHE_Pos)      /*!< 0x00004000 */\r
12889 #define SDMMC_STA_TXFIFOHE              SDMMC_STA_TXFIFOHE_Msk                 /*!<Transmit FIFO Half Empty: at least 8 words can be written into the FIFO */\r
12890 #define SDMMC_STA_RXFIFOHF_Pos          (15U)\r
12891 #define SDMMC_STA_RXFIFOHF_Msk          (0x1UL << SDMMC_STA_RXFIFOHF_Pos)      /*!< 0x00008000 */\r
12892 #define SDMMC_STA_RXFIFOHF              SDMMC_STA_RXFIFOHF_Msk                 /*!<Receive FIFO Half Full: there are at least 8 words in the FIFO */\r
12893 #define SDMMC_STA_TXFIFOF_Pos           (16U)\r
12894 #define SDMMC_STA_TXFIFOF_Msk           (0x1UL << SDMMC_STA_TXFIFOF_Pos)       /*!< 0x00010000 */\r
12895 #define SDMMC_STA_TXFIFOF               SDMMC_STA_TXFIFOF_Msk                  /*!<Transmit FIFO full                            */\r
12896 #define SDMMC_STA_RXFIFOF_Pos           (17U)\r
12897 #define SDMMC_STA_RXFIFOF_Msk           (0x1UL << SDMMC_STA_RXFIFOF_Pos)       /*!< 0x00020000 */\r
12898 #define SDMMC_STA_RXFIFOF               SDMMC_STA_RXFIFOF_Msk                  /*!<Receive FIFO full                             */\r
12899 #define SDMMC_STA_TXFIFOE_Pos           (18U)\r
12900 #define SDMMC_STA_TXFIFOE_Msk           (0x1UL << SDMMC_STA_TXFIFOE_Pos)       /*!< 0x00040000 */\r
12901 #define SDMMC_STA_TXFIFOE               SDMMC_STA_TXFIFOE_Msk                  /*!<Transmit FIFO empty                           */\r
12902 #define SDMMC_STA_RXFIFOE_Pos           (19U)\r
12903 #define SDMMC_STA_RXFIFOE_Msk           (0x1UL << SDMMC_STA_RXFIFOE_Pos)       /*!< 0x00080000 */\r
12904 #define SDMMC_STA_RXFIFOE               SDMMC_STA_RXFIFOE_Msk                  /*!<Receive FIFO empty                            */\r
12905 #define SDMMC_STA_TXDAVL_Pos            (20U)\r
12906 #define SDMMC_STA_TXDAVL_Msk            (0x1UL << SDMMC_STA_TXDAVL_Pos)        /*!< 0x00100000 */\r
12907 #define SDMMC_STA_TXDAVL                SDMMC_STA_TXDAVL_Msk                   /*!<Data available in transmit FIFO               */\r
12908 #define SDMMC_STA_RXDAVL_Pos            (21U)\r
12909 #define SDMMC_STA_RXDAVL_Msk            (0x1UL << SDMMC_STA_RXDAVL_Pos)        /*!< 0x00200000 */\r
12910 #define SDMMC_STA_RXDAVL                SDMMC_STA_RXDAVL_Msk                   /*!<Data available in receive FIFO                */\r
12911 #define SDMMC_STA_SDIOIT_Pos            (22U)\r
12912 #define SDMMC_STA_SDIOIT_Msk            (0x1UL << SDMMC_STA_SDIOIT_Pos)        /*!< 0x00400000 */\r
12913 #define SDMMC_STA_SDIOIT                SDMMC_STA_SDIOIT_Msk                   /*!<SDIO interrupt received                       */\r
12914 \r
12915 /*******************  Bit definition for SDMMC_ICR register  *******************/\r
12916 #define SDMMC_ICR_CCRCFAILC_Pos         (0U)\r
12917 #define SDMMC_ICR_CCRCFAILC_Msk         (0x1UL << SDMMC_ICR_CCRCFAILC_Pos)     /*!< 0x00000001 */\r
12918 #define SDMMC_ICR_CCRCFAILC             SDMMC_ICR_CCRCFAILC_Msk                /*!<CCRCFAIL flag clear bit */\r
12919 #define SDMMC_ICR_DCRCFAILC_Pos         (1U)\r
12920 #define SDMMC_ICR_DCRCFAILC_Msk         (0x1UL << SDMMC_ICR_DCRCFAILC_Pos)     /*!< 0x00000002 */\r
12921 #define SDMMC_ICR_DCRCFAILC             SDMMC_ICR_DCRCFAILC_Msk                /*!<DCRCFAIL flag clear bit */\r
12922 #define SDMMC_ICR_CTIMEOUTC_Pos         (2U)\r
12923 #define SDMMC_ICR_CTIMEOUTC_Msk         (0x1UL << SDMMC_ICR_CTIMEOUTC_Pos)     /*!< 0x00000004 */\r
12924 #define SDMMC_ICR_CTIMEOUTC             SDMMC_ICR_CTIMEOUTC_Msk                /*!<CTIMEOUT flag clear bit */\r
12925 #define SDMMC_ICR_DTIMEOUTC_Pos         (3U)\r
12926 #define SDMMC_ICR_DTIMEOUTC_Msk         (0x1UL << SDMMC_ICR_DTIMEOUTC_Pos)     /*!< 0x00000008 */\r
12927 #define SDMMC_ICR_DTIMEOUTC             SDMMC_ICR_DTIMEOUTC_Msk                /*!<DTIMEOUT flag clear bit */\r
12928 #define SDMMC_ICR_TXUNDERRC_Pos         (4U)\r
12929 #define SDMMC_ICR_TXUNDERRC_Msk         (0x1UL << SDMMC_ICR_TXUNDERRC_Pos)     /*!< 0x00000010 */\r
12930 #define SDMMC_ICR_TXUNDERRC             SDMMC_ICR_TXUNDERRC_Msk                /*!<TXUNDERR flag clear bit */\r
12931 #define SDMMC_ICR_RXOVERRC_Pos          (5U)\r
12932 #define SDMMC_ICR_RXOVERRC_Msk          (0x1UL << SDMMC_ICR_RXOVERRC_Pos)      /*!< 0x00000020 */\r
12933 #define SDMMC_ICR_RXOVERRC              SDMMC_ICR_RXOVERRC_Msk                 /*!<RXOVERR flag clear bit  */\r
12934 #define SDMMC_ICR_CMDRENDC_Pos          (6U)\r
12935 #define SDMMC_ICR_CMDRENDC_Msk          (0x1UL << SDMMC_ICR_CMDRENDC_Pos)      /*!< 0x00000040 */\r
12936 #define SDMMC_ICR_CMDRENDC              SDMMC_ICR_CMDRENDC_Msk                 /*!<CMDREND flag clear bit  */\r
12937 #define SDMMC_ICR_CMDSENTC_Pos          (7U)\r
12938 #define SDMMC_ICR_CMDSENTC_Msk          (0x1UL << SDMMC_ICR_CMDSENTC_Pos)      /*!< 0x00000080 */\r
12939 #define SDMMC_ICR_CMDSENTC              SDMMC_ICR_CMDSENTC_Msk                 /*!<CMDSENT flag clear bit  */\r
12940 #define SDMMC_ICR_DATAENDC_Pos          (8U)\r
12941 #define SDMMC_ICR_DATAENDC_Msk          (0x1UL << SDMMC_ICR_DATAENDC_Pos)      /*!< 0x00000100 */\r
12942 #define SDMMC_ICR_DATAENDC              SDMMC_ICR_DATAENDC_Msk                 /*!<DATAEND flag clear bit  */\r
12943 #define SDMMC_ICR_STBITERRC_Pos         (9U)\r
12944 #define SDMMC_ICR_STBITERRC_Msk         (0x1UL << SDMMC_ICR_STBITERRC_Pos)     /*!< 0x00000200 */\r
12945 #define SDMMC_ICR_STBITERRC             SDMMC_ICR_STBITERRC_Msk                /*!<STBITERR flag clear bit */\r
12946 #define SDMMC_ICR_DBCKENDC_Pos          (10U)\r
12947 #define SDMMC_ICR_DBCKENDC_Msk          (0x1UL << SDMMC_ICR_DBCKENDC_Pos)      /*!< 0x00000400 */\r
12948 #define SDMMC_ICR_DBCKENDC              SDMMC_ICR_DBCKENDC_Msk                 /*!<DBCKEND flag clear bit  */\r
12949 #define SDMMC_ICR_SDIOITC_Pos           (22U)\r
12950 #define SDMMC_ICR_SDIOITC_Msk           (0x1UL << SDMMC_ICR_SDIOITC_Pos)       /*!< 0x00400000 */\r
12951 #define SDMMC_ICR_SDIOITC               SDMMC_ICR_SDIOITC_Msk                  /*!<SDIOIT flag clear bit   */\r
12952 \r
12953 /******************  Bit definition for SDMMC_MASK register  *******************/\r
12954 #define SDMMC_MASK_CCRCFAILIE_Pos       (0U)\r
12955 #define SDMMC_MASK_CCRCFAILIE_Msk       (0x1UL << SDMMC_MASK_CCRCFAILIE_Pos)   /*!< 0x00000001 */\r
12956 #define SDMMC_MASK_CCRCFAILIE           SDMMC_MASK_CCRCFAILIE_Msk              /*!<Command CRC Fail Interrupt Enable          */\r
12957 #define SDMMC_MASK_DCRCFAILIE_Pos       (1U)\r
12958 #define SDMMC_MASK_DCRCFAILIE_Msk       (0x1UL << SDMMC_MASK_DCRCFAILIE_Pos)   /*!< 0x00000002 */\r
12959 #define SDMMC_MASK_DCRCFAILIE           SDMMC_MASK_DCRCFAILIE_Msk              /*!<Data CRC Fail Interrupt Enable             */\r
12960 #define SDMMC_MASK_CTIMEOUTIE_Pos       (2U)\r
12961 #define SDMMC_MASK_CTIMEOUTIE_Msk       (0x1UL << SDMMC_MASK_CTIMEOUTIE_Pos)   /*!< 0x00000004 */\r
12962 #define SDMMC_MASK_CTIMEOUTIE           SDMMC_MASK_CTIMEOUTIE_Msk              /*!<Command TimeOut Interrupt Enable           */\r
12963 #define SDMMC_MASK_DTIMEOUTIE_Pos       (3U)\r
12964 #define SDMMC_MASK_DTIMEOUTIE_Msk       (0x1UL << SDMMC_MASK_DTIMEOUTIE_Pos)   /*!< 0x00000008 */\r
12965 #define SDMMC_MASK_DTIMEOUTIE           SDMMC_MASK_DTIMEOUTIE_Msk              /*!<Data TimeOut Interrupt Enable              */\r
12966 #define SDMMC_MASK_TXUNDERRIE_Pos       (4U)\r
12967 #define SDMMC_MASK_TXUNDERRIE_Msk       (0x1UL << SDMMC_MASK_TXUNDERRIE_Pos)   /*!< 0x00000010 */\r
12968 #define SDMMC_MASK_TXUNDERRIE           SDMMC_MASK_TXUNDERRIE_Msk              /*!<Tx FIFO UnderRun Error Interrupt Enable    */\r
12969 #define SDMMC_MASK_RXOVERRIE_Pos        (5U)\r
12970 #define SDMMC_MASK_RXOVERRIE_Msk        (0x1UL << SDMMC_MASK_RXOVERRIE_Pos)    /*!< 0x00000020 */\r
12971 #define SDMMC_MASK_RXOVERRIE            SDMMC_MASK_RXOVERRIE_Msk               /*!<Rx FIFO OverRun Error Interrupt Enable     */\r
12972 #define SDMMC_MASK_CMDRENDIE_Pos        (6U)\r
12973 #define SDMMC_MASK_CMDRENDIE_Msk        (0x1UL << SDMMC_MASK_CMDRENDIE_Pos)    /*!< 0x00000040 */\r
12974 #define SDMMC_MASK_CMDRENDIE            SDMMC_MASK_CMDRENDIE_Msk               /*!<Command Response Received Interrupt Enable */\r
12975 #define SDMMC_MASK_CMDSENTIE_Pos        (7U)\r
12976 #define SDMMC_MASK_CMDSENTIE_Msk        (0x1UL << SDMMC_MASK_CMDSENTIE_Pos)    /*!< 0x00000080 */\r
12977 #define SDMMC_MASK_CMDSENTIE            SDMMC_MASK_CMDSENTIE_Msk               /*!<Command Sent Interrupt Enable              */\r
12978 #define SDMMC_MASK_DATAENDIE_Pos        (8U)\r
12979 #define SDMMC_MASK_DATAENDIE_Msk        (0x1UL << SDMMC_MASK_DATAENDIE_Pos)    /*!< 0x00000100 */\r
12980 #define SDMMC_MASK_DATAENDIE            SDMMC_MASK_DATAENDIE_Msk               /*!<Data End Interrupt Enable                  */\r
12981 #define SDMMC_MASK_DBCKENDIE_Pos        (10U)\r
12982 #define SDMMC_MASK_DBCKENDIE_Msk        (0x1UL << SDMMC_MASK_DBCKENDIE_Pos)    /*!< 0x00000400 */\r
12983 #define SDMMC_MASK_DBCKENDIE            SDMMC_MASK_DBCKENDIE_Msk               /*!<Data Block End Interrupt Enable            */\r
12984 #define SDMMC_MASK_CMDACTIE_Pos         (11U)\r
12985 #define SDMMC_MASK_CMDACTIE_Msk         (0x1UL << SDMMC_MASK_CMDACTIE_Pos)     /*!< 0x00000800 */\r
12986 #define SDMMC_MASK_CMDACTIE             SDMMC_MASK_CMDACTIE_Msk                /*!<CCommand Acting Interrupt Enable           */\r
12987 #define SDMMC_MASK_TXACTIE_Pos          (12U)\r
12988 #define SDMMC_MASK_TXACTIE_Msk          (0x1UL << SDMMC_MASK_TXACTIE_Pos)      /*!< 0x00001000 */\r
12989 #define SDMMC_MASK_TXACTIE              SDMMC_MASK_TXACTIE_Msk                 /*!<Data Transmit Acting Interrupt Enable      */\r
12990 #define SDMMC_MASK_RXACTIE_Pos          (13U)\r
12991 #define SDMMC_MASK_RXACTIE_Msk          (0x1UL << SDMMC_MASK_RXACTIE_Pos)      /*!< 0x00002000 */\r
12992 #define SDMMC_MASK_RXACTIE              SDMMC_MASK_RXACTIE_Msk                 /*!<Data receive acting interrupt enabled      */\r
12993 #define SDMMC_MASK_TXFIFOHEIE_Pos       (14U)\r
12994 #define SDMMC_MASK_TXFIFOHEIE_Msk       (0x1UL << SDMMC_MASK_TXFIFOHEIE_Pos)   /*!< 0x00004000 */\r
12995 #define SDMMC_MASK_TXFIFOHEIE           SDMMC_MASK_TXFIFOHEIE_Msk              /*!<Tx FIFO Half Empty interrupt Enable        */\r
12996 #define SDMMC_MASK_RXFIFOHFIE_Pos       (15U)\r
12997 #define SDMMC_MASK_RXFIFOHFIE_Msk       (0x1UL << SDMMC_MASK_RXFIFOHFIE_Pos)   /*!< 0x00008000 */\r
12998 #define SDMMC_MASK_RXFIFOHFIE           SDMMC_MASK_RXFIFOHFIE_Msk              /*!<Rx FIFO Half Full interrupt Enable         */\r
12999 #define SDMMC_MASK_TXFIFOFIE_Pos        (16U)\r
13000 #define SDMMC_MASK_TXFIFOFIE_Msk        (0x1UL << SDMMC_MASK_TXFIFOFIE_Pos)    /*!< 0x00010000 */\r
13001 #define SDMMC_MASK_TXFIFOFIE            SDMMC_MASK_TXFIFOFIE_Msk               /*!<Tx FIFO Full interrupt Enable              */\r
13002 #define SDMMC_MASK_RXFIFOFIE_Pos        (17U)\r
13003 #define SDMMC_MASK_RXFIFOFIE_Msk        (0x1UL << SDMMC_MASK_RXFIFOFIE_Pos)    /*!< 0x00020000 */\r
13004 #define SDMMC_MASK_RXFIFOFIE            SDMMC_MASK_RXFIFOFIE_Msk               /*!<Rx FIFO Full interrupt Enable              */\r
13005 #define SDMMC_MASK_TXFIFOEIE_Pos        (18U)\r
13006 #define SDMMC_MASK_TXFIFOEIE_Msk        (0x1UL << SDMMC_MASK_TXFIFOEIE_Pos)    /*!< 0x00040000 */\r
13007 #define SDMMC_MASK_TXFIFOEIE            SDMMC_MASK_TXFIFOEIE_Msk               /*!<Tx FIFO Empty interrupt Enable             */\r
13008 #define SDMMC_MASK_RXFIFOEIE_Pos        (19U)\r
13009 #define SDMMC_MASK_RXFIFOEIE_Msk        (0x1UL << SDMMC_MASK_RXFIFOEIE_Pos)    /*!< 0x00080000 */\r
13010 #define SDMMC_MASK_RXFIFOEIE            SDMMC_MASK_RXFIFOEIE_Msk               /*!<Rx FIFO Empty interrupt Enable             */\r
13011 #define SDMMC_MASK_TXDAVLIE_Pos         (20U)\r
13012 #define SDMMC_MASK_TXDAVLIE_Msk         (0x1UL << SDMMC_MASK_TXDAVLIE_Pos)     /*!< 0x00100000 */\r
13013 #define SDMMC_MASK_TXDAVLIE             SDMMC_MASK_TXDAVLIE_Msk                /*!<Data available in Tx FIFO interrupt Enable */\r
13014 #define SDMMC_MASK_RXDAVLIE_Pos         (21U)\r
13015 #define SDMMC_MASK_RXDAVLIE_Msk         (0x1UL << SDMMC_MASK_RXDAVLIE_Pos)     /*!< 0x00200000 */\r
13016 #define SDMMC_MASK_RXDAVLIE             SDMMC_MASK_RXDAVLIE_Msk                /*!<Data available in Rx FIFO interrupt Enable */\r
13017 #define SDMMC_MASK_SDIOITIE_Pos         (22U)\r
13018 #define SDMMC_MASK_SDIOITIE_Msk         (0x1UL << SDMMC_MASK_SDIOITIE_Pos)     /*!< 0x00400000 */\r
13019 #define SDMMC_MASK_SDIOITIE             SDMMC_MASK_SDIOITIE_Msk                /*!<SDIO Mode Interrupt Received interrupt Enable */\r
13020 \r
13021 /*****************  Bit definition for SDMMC_FIFOCNT register  *****************/\r
13022 #define SDMMC_FIFOCNT_FIFOCOUNT_Pos     (0U)\r
13023 #define SDMMC_FIFOCNT_FIFOCOUNT_Msk     (0xFFFFFFUL << SDMMC_FIFOCNT_FIFOCOUNT_Pos) /*!< 0x00FFFFFF */\r
13024 #define SDMMC_FIFOCNT_FIFOCOUNT         SDMMC_FIFOCNT_FIFOCOUNT_Msk            /*!<Remaining number of words to be written to or read from the FIFO */\r
13025 \r
13026 /******************  Bit definition for SDMMC_FIFO register  *******************/\r
13027 #define SDMMC_FIFO_FIFODATA_Pos         (0U)\r
13028 #define SDMMC_FIFO_FIFODATA_Msk         (0xFFFFFFFFUL << SDMMC_FIFO_FIFODATA_Pos) /*!< 0xFFFFFFFF */\r
13029 #define SDMMC_FIFO_FIFODATA             SDMMC_FIFO_FIFODATA_Msk                /*!<Receive and transmit FIFO data */\r
13030 \r
13031 /******************************************************************************/\r
13032 /*                                                                            */\r
13033 /*                        Serial Peripheral Interface (SPI)                   */\r
13034 /*                                                                            */\r
13035 /******************************************************************************/\r
13036 /*******************  Bit definition for SPI_CR1 register  ********************/\r
13037 #define SPI_CR1_CPHA_Pos         (0U)\r
13038 #define SPI_CR1_CPHA_Msk         (0x1UL << SPI_CR1_CPHA_Pos)                   /*!< 0x00000001 */\r
13039 #define SPI_CR1_CPHA             SPI_CR1_CPHA_Msk                              /*!<Clock Phase      */\r
13040 #define SPI_CR1_CPOL_Pos         (1U)\r
13041 #define SPI_CR1_CPOL_Msk         (0x1UL << SPI_CR1_CPOL_Pos)                   /*!< 0x00000002 */\r
13042 #define SPI_CR1_CPOL             SPI_CR1_CPOL_Msk                              /*!<Clock Polarity   */\r
13043 #define SPI_CR1_MSTR_Pos         (2U)\r
13044 #define SPI_CR1_MSTR_Msk         (0x1UL << SPI_CR1_MSTR_Pos)                   /*!< 0x00000004 */\r
13045 #define SPI_CR1_MSTR             SPI_CR1_MSTR_Msk                              /*!<Master Selection */\r
13046 \r
13047 #define SPI_CR1_BR_Pos           (3U)\r
13048 #define SPI_CR1_BR_Msk           (0x7UL << SPI_CR1_BR_Pos)                     /*!< 0x00000038 */\r
13049 #define SPI_CR1_BR               SPI_CR1_BR_Msk                                /*!<BR[2:0] bits (Baud Rate Control) */\r
13050 #define SPI_CR1_BR_0             (0x1UL << SPI_CR1_BR_Pos)                     /*!< 0x00000008 */\r
13051 #define SPI_CR1_BR_1             (0x2UL << SPI_CR1_BR_Pos)                     /*!< 0x00000010 */\r
13052 #define SPI_CR1_BR_2             (0x4UL << SPI_CR1_BR_Pos)                     /*!< 0x00000020 */\r
13053 \r
13054 #define SPI_CR1_SPE_Pos          (6U)\r
13055 #define SPI_CR1_SPE_Msk          (0x1UL << SPI_CR1_SPE_Pos)                    /*!< 0x00000040 */\r
13056 #define SPI_CR1_SPE              SPI_CR1_SPE_Msk                               /*!<SPI Enable                          */\r
13057 #define SPI_CR1_LSBFIRST_Pos     (7U)\r
13058 #define SPI_CR1_LSBFIRST_Msk     (0x1UL << SPI_CR1_LSBFIRST_Pos)               /*!< 0x00000080 */\r
13059 #define SPI_CR1_LSBFIRST         SPI_CR1_LSBFIRST_Msk                          /*!<Frame Format                        */\r
13060 #define SPI_CR1_SSI_Pos          (8U)\r
13061 #define SPI_CR1_SSI_Msk          (0x1UL << SPI_CR1_SSI_Pos)                    /*!< 0x00000100 */\r
13062 #define SPI_CR1_SSI              SPI_CR1_SSI_Msk                               /*!<Internal slave select               */\r
13063 #define SPI_CR1_SSM_Pos          (9U)\r
13064 #define SPI_CR1_SSM_Msk          (0x1UL << SPI_CR1_SSM_Pos)                    /*!< 0x00000200 */\r
13065 #define SPI_CR1_SSM              SPI_CR1_SSM_Msk                               /*!<Software slave management           */\r
13066 #define SPI_CR1_RXONLY_Pos       (10U)\r
13067 #define SPI_CR1_RXONLY_Msk       (0x1UL << SPI_CR1_RXONLY_Pos)                 /*!< 0x00000400 */\r
13068 #define SPI_CR1_RXONLY           SPI_CR1_RXONLY_Msk                            /*!<Receive only                        */\r
13069 #define SPI_CR1_CRCL_Pos         (11U)\r
13070 #define SPI_CR1_CRCL_Msk         (0x1UL << SPI_CR1_CRCL_Pos)                   /*!< 0x00000800 */\r
13071 #define SPI_CR1_CRCL             SPI_CR1_CRCL_Msk                              /*!< CRC Length */\r
13072 #define SPI_CR1_CRCNEXT_Pos      (12U)\r
13073 #define SPI_CR1_CRCNEXT_Msk      (0x1UL << SPI_CR1_CRCNEXT_Pos)                /*!< 0x00001000 */\r
13074 #define SPI_CR1_CRCNEXT          SPI_CR1_CRCNEXT_Msk                           /*!<Transmit CRC next                   */\r
13075 #define SPI_CR1_CRCEN_Pos        (13U)\r
13076 #define SPI_CR1_CRCEN_Msk        (0x1UL << SPI_CR1_CRCEN_Pos)                  /*!< 0x00002000 */\r
13077 #define SPI_CR1_CRCEN            SPI_CR1_CRCEN_Msk                             /*!<Hardware CRC calculation enable     */\r
13078 #define SPI_CR1_BIDIOE_Pos       (14U)\r
13079 #define SPI_CR1_BIDIOE_Msk       (0x1UL << SPI_CR1_BIDIOE_Pos)                 /*!< 0x00004000 */\r
13080 #define SPI_CR1_BIDIOE           SPI_CR1_BIDIOE_Msk                            /*!<Output enable in bidirectional mode */\r
13081 #define SPI_CR1_BIDIMODE_Pos     (15U)\r
13082 #define SPI_CR1_BIDIMODE_Msk     (0x1UL << SPI_CR1_BIDIMODE_Pos)               /*!< 0x00008000 */\r
13083 #define SPI_CR1_BIDIMODE         SPI_CR1_BIDIMODE_Msk                          /*!<Bidirectional data mode enable      */\r
13084 \r
13085 /*******************  Bit definition for SPI_CR2 register  ********************/\r
13086 #define SPI_CR2_RXDMAEN_Pos      (0U)\r
13087 #define SPI_CR2_RXDMAEN_Msk      (0x1UL << SPI_CR2_RXDMAEN_Pos)                /*!< 0x00000001 */\r
13088 #define SPI_CR2_RXDMAEN          SPI_CR2_RXDMAEN_Msk                           /*!< Rx Buffer DMA Enable */\r
13089 #define SPI_CR2_TXDMAEN_Pos      (1U)\r
13090 #define SPI_CR2_TXDMAEN_Msk      (0x1UL << SPI_CR2_TXDMAEN_Pos)                /*!< 0x00000002 */\r
13091 #define SPI_CR2_TXDMAEN          SPI_CR2_TXDMAEN_Msk                           /*!< Tx Buffer DMA Enable */\r
13092 #define SPI_CR2_SSOE_Pos         (2U)\r
13093 #define SPI_CR2_SSOE_Msk         (0x1UL << SPI_CR2_SSOE_Pos)                   /*!< 0x00000004 */\r
13094 #define SPI_CR2_SSOE             SPI_CR2_SSOE_Msk                              /*!< SS Output Enable */\r
13095 #define SPI_CR2_NSSP_Pos         (3U)\r
13096 #define SPI_CR2_NSSP_Msk         (0x1UL << SPI_CR2_NSSP_Pos)                   /*!< 0x00000008 */\r
13097 #define SPI_CR2_NSSP             SPI_CR2_NSSP_Msk                              /*!< NSS pulse management Enable */\r
13098 #define SPI_CR2_FRF_Pos          (4U)\r
13099 #define SPI_CR2_FRF_Msk          (0x1UL << SPI_CR2_FRF_Pos)                    /*!< 0x00000010 */\r
13100 #define SPI_CR2_FRF              SPI_CR2_FRF_Msk                               /*!< Frame Format Enable */\r
13101 #define SPI_CR2_ERRIE_Pos        (5U)\r
13102 #define SPI_CR2_ERRIE_Msk        (0x1UL << SPI_CR2_ERRIE_Pos)                  /*!< 0x00000020 */\r
13103 #define SPI_CR2_ERRIE            SPI_CR2_ERRIE_Msk                             /*!< Error Interrupt Enable */\r
13104 #define SPI_CR2_RXNEIE_Pos       (6U)\r
13105 #define SPI_CR2_RXNEIE_Msk       (0x1UL << SPI_CR2_RXNEIE_Pos)                 /*!< 0x00000040 */\r
13106 #define SPI_CR2_RXNEIE           SPI_CR2_RXNEIE_Msk                            /*!< RX buffer Not Empty Interrupt Enable */\r
13107 #define SPI_CR2_TXEIE_Pos        (7U)\r
13108 #define SPI_CR2_TXEIE_Msk        (0x1UL << SPI_CR2_TXEIE_Pos)                  /*!< 0x00000080 */\r
13109 #define SPI_CR2_TXEIE            SPI_CR2_TXEIE_Msk                             /*!< Tx buffer Empty Interrupt Enable */\r
13110 #define SPI_CR2_DS_Pos           (8U)\r
13111 #define SPI_CR2_DS_Msk           (0xFUL << SPI_CR2_DS_Pos)                     /*!< 0x00000F00 */\r
13112 #define SPI_CR2_DS               SPI_CR2_DS_Msk                                /*!< DS[3:0] Data Size */\r
13113 #define SPI_CR2_DS_0             (0x1UL << SPI_CR2_DS_Pos)                     /*!< 0x00000100 */\r
13114 #define SPI_CR2_DS_1             (0x2UL << SPI_CR2_DS_Pos)                     /*!< 0x00000200 */\r
13115 #define SPI_CR2_DS_2             (0x4UL << SPI_CR2_DS_Pos)                     /*!< 0x00000400 */\r
13116 #define SPI_CR2_DS_3             (0x8UL << SPI_CR2_DS_Pos)                     /*!< 0x00000800 */\r
13117 #define SPI_CR2_FRXTH_Pos        (12U)\r
13118 #define SPI_CR2_FRXTH_Msk        (0x1UL << SPI_CR2_FRXTH_Pos)                  /*!< 0x00001000 */\r
13119 #define SPI_CR2_FRXTH            SPI_CR2_FRXTH_Msk                             /*!< FIFO reception Threshold */\r
13120 #define SPI_CR2_LDMARX_Pos       (13U)\r
13121 #define SPI_CR2_LDMARX_Msk       (0x1UL << SPI_CR2_LDMARX_Pos)                 /*!< 0x00002000 */\r
13122 #define SPI_CR2_LDMARX           SPI_CR2_LDMARX_Msk                            /*!< Last DMA transfer for reception */\r
13123 #define SPI_CR2_LDMATX_Pos       (14U)\r
13124 #define SPI_CR2_LDMATX_Msk       (0x1UL << SPI_CR2_LDMATX_Pos)                 /*!< 0x00004000 */\r
13125 #define SPI_CR2_LDMATX           SPI_CR2_LDMATX_Msk                            /*!< Last DMA transfer for transmission */\r
13126 \r
13127 /********************  Bit definition for SPI_SR register  ********************/\r
13128 #define SPI_SR_RXNE_Pos          (0U)\r
13129 #define SPI_SR_RXNE_Msk          (0x1UL << SPI_SR_RXNE_Pos)                    /*!< 0x00000001 */\r
13130 #define SPI_SR_RXNE              SPI_SR_RXNE_Msk                               /*!< Receive buffer Not Empty */\r
13131 #define SPI_SR_TXE_Pos           (1U)\r
13132 #define SPI_SR_TXE_Msk           (0x1UL << SPI_SR_TXE_Pos)                     /*!< 0x00000002 */\r
13133 #define SPI_SR_TXE               SPI_SR_TXE_Msk                                /*!< Transmit buffer Empty */\r
13134 #define SPI_SR_CHSIDE_Pos        (2U)\r
13135 #define SPI_SR_CHSIDE_Msk        (0x1UL << SPI_SR_CHSIDE_Pos)                  /*!< 0x00000004 */\r
13136 #define SPI_SR_CHSIDE            SPI_SR_CHSIDE_Msk                             /*!< Channel side */\r
13137 #define SPI_SR_UDR_Pos           (3U)\r
13138 #define SPI_SR_UDR_Msk           (0x1UL << SPI_SR_UDR_Pos)                     /*!< 0x00000008 */\r
13139 #define SPI_SR_UDR               SPI_SR_UDR_Msk                                /*!< Underrun flag */\r
13140 #define SPI_SR_CRCERR_Pos        (4U)\r
13141 #define SPI_SR_CRCERR_Msk        (0x1UL << SPI_SR_CRCERR_Pos)                  /*!< 0x00000010 */\r
13142 #define SPI_SR_CRCERR            SPI_SR_CRCERR_Msk                             /*!< CRC Error flag */\r
13143 #define SPI_SR_MODF_Pos          (5U)\r
13144 #define SPI_SR_MODF_Msk          (0x1UL << SPI_SR_MODF_Pos)                    /*!< 0x00000020 */\r
13145 #define SPI_SR_MODF              SPI_SR_MODF_Msk                               /*!< Mode fault */\r
13146 #define SPI_SR_OVR_Pos           (6U)\r
13147 #define SPI_SR_OVR_Msk           (0x1UL << SPI_SR_OVR_Pos)                     /*!< 0x00000040 */\r
13148 #define SPI_SR_OVR               SPI_SR_OVR_Msk                                /*!< Overrun flag */\r
13149 #define SPI_SR_BSY_Pos           (7U)\r
13150 #define SPI_SR_BSY_Msk           (0x1UL << SPI_SR_BSY_Pos)                     /*!< 0x00000080 */\r
13151 #define SPI_SR_BSY               SPI_SR_BSY_Msk                                /*!< Busy flag */\r
13152 #define SPI_SR_FRE_Pos           (8U)\r
13153 #define SPI_SR_FRE_Msk           (0x1UL << SPI_SR_FRE_Pos)                     /*!< 0x00000100 */\r
13154 #define SPI_SR_FRE               SPI_SR_FRE_Msk                                /*!< TI frame format error */\r
13155 #define SPI_SR_FRLVL_Pos         (9U)\r
13156 #define SPI_SR_FRLVL_Msk         (0x3UL << SPI_SR_FRLVL_Pos)                   /*!< 0x00000600 */\r
13157 #define SPI_SR_FRLVL             SPI_SR_FRLVL_Msk                              /*!< FIFO Reception Level */\r
13158 #define SPI_SR_FRLVL_0           (0x1UL << SPI_SR_FRLVL_Pos)                   /*!< 0x00000200 */\r
13159 #define SPI_SR_FRLVL_1           (0x2UL << SPI_SR_FRLVL_Pos)                   /*!< 0x00000400 */\r
13160 #define SPI_SR_FTLVL_Pos         (11U)\r
13161 #define SPI_SR_FTLVL_Msk         (0x3UL << SPI_SR_FTLVL_Pos)                   /*!< 0x00001800 */\r
13162 #define SPI_SR_FTLVL             SPI_SR_FTLVL_Msk                              /*!< FIFO Transmission Level */\r
13163 #define SPI_SR_FTLVL_0           (0x1UL << SPI_SR_FTLVL_Pos)                   /*!< 0x00000800 */\r
13164 #define SPI_SR_FTLVL_1           (0x2UL << SPI_SR_FTLVL_Pos)                   /*!< 0x00001000 */\r
13165 \r
13166 /********************  Bit definition for SPI_DR register  ********************/\r
13167 #define SPI_DR_DR_Pos            (0U)\r
13168 #define SPI_DR_DR_Msk            (0xFFFFUL << SPI_DR_DR_Pos)                   /*!< 0x0000FFFF */\r
13169 #define SPI_DR_DR                SPI_DR_DR_Msk                                 /*!<Data Register           */\r
13170 \r
13171 /*******************  Bit definition for SPI_CRCPR register  ******************/\r
13172 #define SPI_CRCPR_CRCPOLY_Pos    (0U)\r
13173 #define SPI_CRCPR_CRCPOLY_Msk    (0xFFFFUL << SPI_CRCPR_CRCPOLY_Pos)           /*!< 0x0000FFFF */\r
13174 #define SPI_CRCPR_CRCPOLY        SPI_CRCPR_CRCPOLY_Msk                         /*!<CRC polynomial register */\r
13175 \r
13176 /******************  Bit definition for SPI_RXCRCR register  ******************/\r
13177 #define SPI_RXCRCR_RXCRC_Pos     (0U)\r
13178 #define SPI_RXCRCR_RXCRC_Msk     (0xFFFFUL << SPI_RXCRCR_RXCRC_Pos)            /*!< 0x0000FFFF */\r
13179 #define SPI_RXCRCR_RXCRC         SPI_RXCRCR_RXCRC_Msk                          /*!<Rx CRC Register         */\r
13180 \r
13181 /******************  Bit definition for SPI_TXCRCR register  ******************/\r
13182 #define SPI_TXCRCR_TXCRC_Pos     (0U)\r
13183 #define SPI_TXCRCR_TXCRC_Msk     (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos)            /*!< 0x0000FFFF */\r
13184 #define SPI_TXCRCR_TXCRC         SPI_TXCRCR_TXCRC_Msk                          /*!<Tx CRC Register         */\r
13185 \r
13186 /******************************************************************************/\r
13187 /*                                                                            */\r
13188 /*                                    QUADSPI                                 */\r
13189 /*                                                                            */\r
13190 /******************************************************************************/\r
13191 /*****************  Bit definition for QUADSPI_CR register  *******************/\r
13192 #define QUADSPI_CR_EN_Pos              (0U)\r
13193 #define QUADSPI_CR_EN_Msk              (0x1UL << QUADSPI_CR_EN_Pos)            /*!< 0x00000001 */\r
13194 #define QUADSPI_CR_EN                  QUADSPI_CR_EN_Msk                       /*!< Enable */\r
13195 #define QUADSPI_CR_ABORT_Pos           (1U)\r
13196 #define QUADSPI_CR_ABORT_Msk           (0x1UL << QUADSPI_CR_ABORT_Pos)         /*!< 0x00000002 */\r
13197 #define QUADSPI_CR_ABORT               QUADSPI_CR_ABORT_Msk                    /*!< Abort request */\r
13198 #define QUADSPI_CR_DMAEN_Pos           (2U)\r
13199 #define QUADSPI_CR_DMAEN_Msk           (0x1UL << QUADSPI_CR_DMAEN_Pos)         /*!< 0x00000004 */\r
13200 #define QUADSPI_CR_DMAEN               QUADSPI_CR_DMAEN_Msk                    /*!< DMA Enable */\r
13201 #define QUADSPI_CR_TCEN_Pos            (3U)\r
13202 #define QUADSPI_CR_TCEN_Msk            (0x1UL << QUADSPI_CR_TCEN_Pos)          /*!< 0x00000008 */\r
13203 #define QUADSPI_CR_TCEN                QUADSPI_CR_TCEN_Msk                     /*!< Timeout Counter Enable */\r
13204 #define QUADSPI_CR_SSHIFT_Pos          (4U)\r
13205 #define QUADSPI_CR_SSHIFT_Msk          (0x1UL << QUADSPI_CR_SSHIFT_Pos)        /*!< 0x00000010 */\r
13206 #define QUADSPI_CR_SSHIFT              QUADSPI_CR_SSHIFT_Msk                   /*!< Sample Shift */\r
13207 #define QUADSPI_CR_FTHRES_Pos          (8U)\r
13208 #define QUADSPI_CR_FTHRES_Msk          (0xFUL << QUADSPI_CR_FTHRES_Pos)        /*!< 0x00000F00 */\r
13209 #define QUADSPI_CR_FTHRES              QUADSPI_CR_FTHRES_Msk                   /*!< FTHRES[3:0] FIFO Level */\r
13210 #define QUADSPI_CR_TEIE_Pos            (16U)\r
13211 #define QUADSPI_CR_TEIE_Msk            (0x1UL << QUADSPI_CR_TEIE_Pos)          /*!< 0x00010000 */\r
13212 #define QUADSPI_CR_TEIE                QUADSPI_CR_TEIE_Msk                     /*!< Transfer Error Interrupt Enable */\r
13213 #define QUADSPI_CR_TCIE_Pos            (17U)\r
13214 #define QUADSPI_CR_TCIE_Msk            (0x1UL << QUADSPI_CR_TCIE_Pos)          /*!< 0x00020000 */\r
13215 #define QUADSPI_CR_TCIE                QUADSPI_CR_TCIE_Msk                     /*!< Transfer Complete Interrupt Enable */\r
13216 #define QUADSPI_CR_FTIE_Pos            (18U)\r
13217 #define QUADSPI_CR_FTIE_Msk            (0x1UL << QUADSPI_CR_FTIE_Pos)          /*!< 0x00040000 */\r
13218 #define QUADSPI_CR_FTIE                QUADSPI_CR_FTIE_Msk                     /*!< FIFO Threshold Interrupt Enable */\r
13219 #define QUADSPI_CR_SMIE_Pos            (19U)\r
13220 #define QUADSPI_CR_SMIE_Msk            (0x1UL << QUADSPI_CR_SMIE_Pos)          /*!< 0x00080000 */\r
13221 #define QUADSPI_CR_SMIE                QUADSPI_CR_SMIE_Msk                     /*!< Status Match Interrupt Enable */\r
13222 #define QUADSPI_CR_TOIE_Pos            (20U)\r
13223 #define QUADSPI_CR_TOIE_Msk            (0x1UL << QUADSPI_CR_TOIE_Pos)          /*!< 0x00100000 */\r
13224 #define QUADSPI_CR_TOIE                QUADSPI_CR_TOIE_Msk                     /*!< TimeOut Interrupt Enable */\r
13225 #define QUADSPI_CR_APMS_Pos            (22U)\r
13226 #define QUADSPI_CR_APMS_Msk            (0x1UL << QUADSPI_CR_APMS_Pos)          /*!< 0x00400000 */\r
13227 #define QUADSPI_CR_APMS                QUADSPI_CR_APMS_Msk                     /*!< Automatic Polling Mode Stop */\r
13228 #define QUADSPI_CR_PMM_Pos             (23U)\r
13229 #define QUADSPI_CR_PMM_Msk             (0x1UL << QUADSPI_CR_PMM_Pos)           /*!< 0x00800000 */\r
13230 #define QUADSPI_CR_PMM                 QUADSPI_CR_PMM_Msk                      /*!< Polling Match Mode */\r
13231 #define QUADSPI_CR_PRESCALER_Pos       (24U)\r
13232 #define QUADSPI_CR_PRESCALER_Msk       (0xFFUL << QUADSPI_CR_PRESCALER_Pos)    /*!< 0xFF000000 */\r
13233 #define QUADSPI_CR_PRESCALER           QUADSPI_CR_PRESCALER_Msk                /*!< PRESCALER[7:0] Clock prescaler */\r
13234 \r
13235 /*****************  Bit definition for QUADSPI_DCR register  ******************/\r
13236 #define QUADSPI_DCR_CKMODE_Pos         (0U)\r
13237 #define QUADSPI_DCR_CKMODE_Msk         (0x1UL << QUADSPI_DCR_CKMODE_Pos)       /*!< 0x00000001 */\r
13238 #define QUADSPI_DCR_CKMODE             QUADSPI_DCR_CKMODE_Msk                  /*!< Mode 0 / Mode 3 */\r
13239 #define QUADSPI_DCR_CSHT_Pos           (8U)\r
13240 #define QUADSPI_DCR_CSHT_Msk           (0x7UL << QUADSPI_DCR_CSHT_Pos)         /*!< 0x00000700 */\r
13241 #define QUADSPI_DCR_CSHT               QUADSPI_DCR_CSHT_Msk                    /*!< CSHT[2:0]: ChipSelect High Time */\r
13242 #define QUADSPI_DCR_CSHT_0             (0x1UL << QUADSPI_DCR_CSHT_Pos)         /*!< 0x00000100 */\r
13243 #define QUADSPI_DCR_CSHT_1             (0x2UL << QUADSPI_DCR_CSHT_Pos)         /*!< 0x00000200 */\r
13244 #define QUADSPI_DCR_CSHT_2             (0x4UL << QUADSPI_DCR_CSHT_Pos)         /*!< 0x00000400 */\r
13245 #define QUADSPI_DCR_FSIZE_Pos          (16U)\r
13246 #define QUADSPI_DCR_FSIZE_Msk          (0x1FUL << QUADSPI_DCR_FSIZE_Pos)       /*!< 0x001F0000 */\r
13247 #define QUADSPI_DCR_FSIZE              QUADSPI_DCR_FSIZE_Msk                   /*!< FSIZE[4:0]: Flash Size */\r
13248 \r
13249 /******************  Bit definition for QUADSPI_SR register  *******************/\r
13250 #define QUADSPI_SR_TEF_Pos             (0U)\r
13251 #define QUADSPI_SR_TEF_Msk             (0x1UL << QUADSPI_SR_TEF_Pos)           /*!< 0x00000001 */\r
13252 #define QUADSPI_SR_TEF                 QUADSPI_SR_TEF_Msk                      /*!< Transfer Error Flag */\r
13253 #define QUADSPI_SR_TCF_Pos             (1U)\r
13254 #define QUADSPI_SR_TCF_Msk             (0x1UL << QUADSPI_SR_TCF_Pos)           /*!< 0x00000002 */\r
13255 #define QUADSPI_SR_TCF                 QUADSPI_SR_TCF_Msk                      /*!< Transfer Complete Flag */\r
13256 #define QUADSPI_SR_FTF_Pos             (2U)\r
13257 #define QUADSPI_SR_FTF_Msk             (0x1UL << QUADSPI_SR_FTF_Pos)           /*!< 0x00000004 */\r
13258 #define QUADSPI_SR_FTF                 QUADSPI_SR_FTF_Msk                      /*!< FIFO Threshlod Flag */\r
13259 #define QUADSPI_SR_SMF_Pos             (3U)\r
13260 #define QUADSPI_SR_SMF_Msk             (0x1UL << QUADSPI_SR_SMF_Pos)           /*!< 0x00000008 */\r
13261 #define QUADSPI_SR_SMF                 QUADSPI_SR_SMF_Msk                      /*!< Status Match Flag */\r
13262 #define QUADSPI_SR_TOF_Pos             (4U)\r
13263 #define QUADSPI_SR_TOF_Msk             (0x1UL << QUADSPI_SR_TOF_Pos)           /*!< 0x00000010 */\r
13264 #define QUADSPI_SR_TOF                 QUADSPI_SR_TOF_Msk                      /*!< Timeout Flag */\r
13265 #define QUADSPI_SR_BUSY_Pos            (5U)\r
13266 #define QUADSPI_SR_BUSY_Msk            (0x1UL << QUADSPI_SR_BUSY_Pos)          /*!< 0x00000020 */\r
13267 #define QUADSPI_SR_BUSY                QUADSPI_SR_BUSY_Msk                     /*!< Busy */\r
13268 #define QUADSPI_SR_FLEVEL_Pos          (8U)\r
13269 #define QUADSPI_SR_FLEVEL_Msk          (0x1FUL << QUADSPI_SR_FLEVEL_Pos)       /*!< 0x00001F00 */\r
13270 #define QUADSPI_SR_FLEVEL              QUADSPI_SR_FLEVEL_Msk                   /*!< FIFO Threshlod Flag */\r
13271 \r
13272 /******************  Bit definition for QUADSPI_FCR register  ******************/\r
13273 #define QUADSPI_FCR_CTEF_Pos           (0U)\r
13274 #define QUADSPI_FCR_CTEF_Msk           (0x1UL << QUADSPI_FCR_CTEF_Pos)         /*!< 0x00000001 */\r
13275 #define QUADSPI_FCR_CTEF               QUADSPI_FCR_CTEF_Msk                    /*!< Clear Transfer Error Flag */\r
13276 #define QUADSPI_FCR_CTCF_Pos           (1U)\r
13277 #define QUADSPI_FCR_CTCF_Msk           (0x1UL << QUADSPI_FCR_CTCF_Pos)         /*!< 0x00000002 */\r
13278 #define QUADSPI_FCR_CTCF               QUADSPI_FCR_CTCF_Msk                    /*!< Clear Transfer Complete Flag */\r
13279 #define QUADSPI_FCR_CSMF_Pos           (3U)\r
13280 #define QUADSPI_FCR_CSMF_Msk           (0x1UL << QUADSPI_FCR_CSMF_Pos)         /*!< 0x00000008 */\r
13281 #define QUADSPI_FCR_CSMF               QUADSPI_FCR_CSMF_Msk                    /*!< Clear Status Match Flag */\r
13282 #define QUADSPI_FCR_CTOF_Pos           (4U)\r
13283 #define QUADSPI_FCR_CTOF_Msk           (0x1UL << QUADSPI_FCR_CTOF_Pos)         /*!< 0x00000010 */\r
13284 #define QUADSPI_FCR_CTOF               QUADSPI_FCR_CTOF_Msk                    /*!< Clear Timeout Flag */\r
13285 \r
13286 /******************  Bit definition for QUADSPI_DLR register  ******************/\r
13287 #define QUADSPI_DLR_DL_Pos             (0U)\r
13288 #define QUADSPI_DLR_DL_Msk             (0xFFFFFFFFUL << QUADSPI_DLR_DL_Pos)    /*!< 0xFFFFFFFF */\r
13289 #define QUADSPI_DLR_DL                 QUADSPI_DLR_DL_Msk                      /*!< DL[31:0]: Data Length */\r
13290 \r
13291 /******************  Bit definition for QUADSPI_CCR register  ******************/\r
13292 #define QUADSPI_CCR_INSTRUCTION_Pos    (0U)\r
13293 #define QUADSPI_CCR_INSTRUCTION_Msk    (0xFFUL << QUADSPI_CCR_INSTRUCTION_Pos) /*!< 0x000000FF */\r
13294 #define QUADSPI_CCR_INSTRUCTION        QUADSPI_CCR_INSTRUCTION_Msk             /*!< INSTRUCTION[7:0]: Instruction */\r
13295 #define QUADSPI_CCR_IMODE_Pos          (8U)\r
13296 #define QUADSPI_CCR_IMODE_Msk          (0x3UL << QUADSPI_CCR_IMODE_Pos)        /*!< 0x00000300 */\r
13297 #define QUADSPI_CCR_IMODE              QUADSPI_CCR_IMODE_Msk                   /*!< IMODE[1:0]: Instruction Mode */\r
13298 #define QUADSPI_CCR_IMODE_0            (0x1UL << QUADSPI_CCR_IMODE_Pos)        /*!< 0x00000100 */\r
13299 #define QUADSPI_CCR_IMODE_1            (0x2UL << QUADSPI_CCR_IMODE_Pos)        /*!< 0x00000200 */\r
13300 #define QUADSPI_CCR_ADMODE_Pos         (10U)\r
13301 #define QUADSPI_CCR_ADMODE_Msk         (0x3UL << QUADSPI_CCR_ADMODE_Pos)       /*!< 0x00000C00 */\r
13302 #define QUADSPI_CCR_ADMODE             QUADSPI_CCR_ADMODE_Msk                  /*!< ADMODE[1:0]: Address Mode */\r
13303 #define QUADSPI_CCR_ADMODE_0           (0x1UL << QUADSPI_CCR_ADMODE_Pos)       /*!< 0x00000400 */\r
13304 #define QUADSPI_CCR_ADMODE_1           (0x2UL << QUADSPI_CCR_ADMODE_Pos)       /*!< 0x00000800 */\r
13305 #define QUADSPI_CCR_ADSIZE_Pos         (12U)\r
13306 #define QUADSPI_CCR_ADSIZE_Msk         (0x3UL << QUADSPI_CCR_ADSIZE_Pos)       /*!< 0x00003000 */\r
13307 #define QUADSPI_CCR_ADSIZE             QUADSPI_CCR_ADSIZE_Msk                  /*!< ADSIZE[1:0]: Address Size */\r
13308 #define QUADSPI_CCR_ADSIZE_0           (0x1UL << QUADSPI_CCR_ADSIZE_Pos)       /*!< 0x00001000 */\r
13309 #define QUADSPI_CCR_ADSIZE_1           (0x2UL << QUADSPI_CCR_ADSIZE_Pos)       /*!< 0x00002000 */\r
13310 #define QUADSPI_CCR_ABMODE_Pos         (14U)\r
13311 #define QUADSPI_CCR_ABMODE_Msk         (0x3UL << QUADSPI_CCR_ABMODE_Pos)       /*!< 0x0000C000 */\r
13312 #define QUADSPI_CCR_ABMODE             QUADSPI_CCR_ABMODE_Msk                  /*!< ABMODE[1:0]: Alternate Bytes Mode */\r
13313 #define QUADSPI_CCR_ABMODE_0           (0x1UL << QUADSPI_CCR_ABMODE_Pos)       /*!< 0x00004000 */\r
13314 #define QUADSPI_CCR_ABMODE_1           (0x2UL << QUADSPI_CCR_ABMODE_Pos)       /*!< 0x00008000 */\r
13315 #define QUADSPI_CCR_ABSIZE_Pos         (16U)\r
13316 #define QUADSPI_CCR_ABSIZE_Msk         (0x3UL << QUADSPI_CCR_ABSIZE_Pos)       /*!< 0x00030000 */\r
13317 #define QUADSPI_CCR_ABSIZE             QUADSPI_CCR_ABSIZE_Msk                  /*!< ABSIZE[1:0]: Instruction Mode */\r
13318 #define QUADSPI_CCR_ABSIZE_0           (0x1UL << QUADSPI_CCR_ABSIZE_Pos)       /*!< 0x00010000 */\r
13319 #define QUADSPI_CCR_ABSIZE_1           (0x2UL << QUADSPI_CCR_ABSIZE_Pos)       /*!< 0x00020000 */\r
13320 #define QUADSPI_CCR_DCYC_Pos           (18U)\r
13321 #define QUADSPI_CCR_DCYC_Msk           (0x1FUL << QUADSPI_CCR_DCYC_Pos)        /*!< 0x007C0000 */\r
13322 #define QUADSPI_CCR_DCYC               QUADSPI_CCR_DCYC_Msk                    /*!< DCYC[4:0]: Dummy Cycles */\r
13323 #define QUADSPI_CCR_DMODE_Pos          (24U)\r
13324 #define QUADSPI_CCR_DMODE_Msk          (0x3UL << QUADSPI_CCR_DMODE_Pos)        /*!< 0x03000000 */\r
13325 #define QUADSPI_CCR_DMODE              QUADSPI_CCR_DMODE_Msk                   /*!< DMODE[1:0]: Data Mode */\r
13326 #define QUADSPI_CCR_DMODE_0            (0x1UL << QUADSPI_CCR_DMODE_Pos)        /*!< 0x01000000 */\r
13327 #define QUADSPI_CCR_DMODE_1            (0x2UL << QUADSPI_CCR_DMODE_Pos)        /*!< 0x02000000 */\r
13328 #define QUADSPI_CCR_FMODE_Pos          (26U)\r
13329 #define QUADSPI_CCR_FMODE_Msk          (0x3UL << QUADSPI_CCR_FMODE_Pos)        /*!< 0x0C000000 */\r
13330 #define QUADSPI_CCR_FMODE              QUADSPI_CCR_FMODE_Msk                   /*!< FMODE[1:0]: Functional Mode */\r
13331 #define QUADSPI_CCR_FMODE_0            (0x1UL << QUADSPI_CCR_FMODE_Pos)        /*!< 0x04000000 */\r
13332 #define QUADSPI_CCR_FMODE_1            (0x2UL << QUADSPI_CCR_FMODE_Pos)        /*!< 0x08000000 */\r
13333 #define QUADSPI_CCR_SIOO_Pos           (28U)\r
13334 #define QUADSPI_CCR_SIOO_Msk           (0x1UL << QUADSPI_CCR_SIOO_Pos)         /*!< 0x10000000 */\r
13335 #define QUADSPI_CCR_SIOO               QUADSPI_CCR_SIOO_Msk                    /*!< SIOO: Send Instruction Only Once Mode */\r
13336 #define QUADSPI_CCR_DDRM_Pos           (31U)\r
13337 #define QUADSPI_CCR_DDRM_Msk           (0x1UL << QUADSPI_CCR_DDRM_Pos)         /*!< 0x80000000 */\r
13338 #define QUADSPI_CCR_DDRM               QUADSPI_CCR_DDRM_Msk                    /*!< DDRM: Double Data Rate Mode */\r
13339 \r
13340 /******************  Bit definition for QUADSPI_AR register  *******************/\r
13341 #define QUADSPI_AR_ADDRESS_Pos         (0U)\r
13342 #define QUADSPI_AR_ADDRESS_Msk         (0xFFFFFFFFUL << QUADSPI_AR_ADDRESS_Pos) /*!< 0xFFFFFFFF */\r
13343 #define QUADSPI_AR_ADDRESS             QUADSPI_AR_ADDRESS_Msk                  /*!< ADDRESS[31:0]: Address */\r
13344 \r
13345 /******************  Bit definition for QUADSPI_ABR register  ******************/\r
13346 #define QUADSPI_ABR_ALTERNATE_Pos      (0U)\r
13347 #define QUADSPI_ABR_ALTERNATE_Msk      (0xFFFFFFFFUL << QUADSPI_ABR_ALTERNATE_Pos) /*!< 0xFFFFFFFF */\r
13348 #define QUADSPI_ABR_ALTERNATE          QUADSPI_ABR_ALTERNATE_Msk               /*!< ALTERNATE[31:0]: Alternate Bytes */\r
13349 \r
13350 /******************  Bit definition for QUADSPI_DR register  *******************/\r
13351 #define QUADSPI_DR_DATA_Pos            (0U)\r
13352 #define QUADSPI_DR_DATA_Msk            (0xFFFFFFFFUL << QUADSPI_DR_DATA_Pos)   /*!< 0xFFFFFFFF */\r
13353 #define QUADSPI_DR_DATA                QUADSPI_DR_DATA_Msk                     /*!< DATA[31:0]: Data */\r
13354 \r
13355 /******************  Bit definition for QUADSPI_PSMKR register  ****************/\r
13356 #define QUADSPI_PSMKR_MASK_Pos         (0U)\r
13357 #define QUADSPI_PSMKR_MASK_Msk         (0xFFFFFFFFUL << QUADSPI_PSMKR_MASK_Pos) /*!< 0xFFFFFFFF */\r
13358 #define QUADSPI_PSMKR_MASK             QUADSPI_PSMKR_MASK_Msk                  /*!< MASK[31:0]: Status Mask */\r
13359 \r
13360 /******************  Bit definition for QUADSPI_PSMAR register  ****************/\r
13361 #define QUADSPI_PSMAR_MATCH_Pos        (0U)\r
13362 #define QUADSPI_PSMAR_MATCH_Msk        (0xFFFFFFFFUL << QUADSPI_PSMAR_MATCH_Pos) /*!< 0xFFFFFFFF */\r
13363 #define QUADSPI_PSMAR_MATCH            QUADSPI_PSMAR_MATCH_Msk                 /*!< MATCH[31:0]: Status Match */\r
13364 \r
13365 /******************  Bit definition for QUADSPI_PIR register  *****************/\r
13366 #define QUADSPI_PIR_INTERVAL_Pos       (0U)\r
13367 #define QUADSPI_PIR_INTERVAL_Msk       (0xFFFFUL << QUADSPI_PIR_INTERVAL_Pos)  /*!< 0x0000FFFF */\r
13368 #define QUADSPI_PIR_INTERVAL           QUADSPI_PIR_INTERVAL_Msk                /*!< INTERVAL[15:0]: Polling Interval */\r
13369 \r
13370 /******************  Bit definition for QUADSPI_LPTR register  *****************/\r
13371 #define QUADSPI_LPTR_TIMEOUT_Pos       (0U)\r
13372 #define QUADSPI_LPTR_TIMEOUT_Msk       (0xFFFFUL << QUADSPI_LPTR_TIMEOUT_Pos)  /*!< 0x0000FFFF */\r
13373 #define QUADSPI_LPTR_TIMEOUT           QUADSPI_LPTR_TIMEOUT_Msk                /*!< TIMEOUT[15:0]: Timeout period */\r
13374 \r
13375 /******************************************************************************/\r
13376 /*                                                                            */\r
13377 /*                                 SYSCFG                                     */\r
13378 /*                                                                            */\r
13379 /******************************************************************************/\r
13380 /******************  Bit definition for SYSCFG_MEMRMP register  ***************/\r
13381 #define SYSCFG_MEMRMP_MEM_MODE_Pos      (0U)\r
13382 #define SYSCFG_MEMRMP_MEM_MODE_Msk      (0x7UL << SYSCFG_MEMRMP_MEM_MODE_Pos)  /*!< 0x00000007 */\r
13383 #define SYSCFG_MEMRMP_MEM_MODE          SYSCFG_MEMRMP_MEM_MODE_Msk             /*!< SYSCFG_Memory Remap Config */\r
13384 #define SYSCFG_MEMRMP_MEM_MODE_0        (0x1UL << SYSCFG_MEMRMP_MEM_MODE_Pos)  /*!< 0x00000001 */\r
13385 #define SYSCFG_MEMRMP_MEM_MODE_1        (0x2UL << SYSCFG_MEMRMP_MEM_MODE_Pos)  /*!< 0x00000002 */\r
13386 #define SYSCFG_MEMRMP_MEM_MODE_2        (0x4UL << SYSCFG_MEMRMP_MEM_MODE_Pos)  /*!< 0x00000004 */\r
13387 \r
13388 #define SYSCFG_MEMRMP_FB_MODE_Pos       (8U)\r
13389 #define SYSCFG_MEMRMP_FB_MODE_Msk       (0x1UL << SYSCFG_MEMRMP_FB_MODE_Pos)   /*!< 0x00000100 */\r
13390 #define SYSCFG_MEMRMP_FB_MODE           SYSCFG_MEMRMP_FB_MODE_Msk              /*!< Flash Bank mode selection */\r
13391 \r
13392 /******************  Bit definition for SYSCFG_CFGR1 register  ******************/\r
13393 #define SYSCFG_CFGR1_FWDIS_Pos          (0U)\r
13394 #define SYSCFG_CFGR1_FWDIS_Msk          (0x1UL << SYSCFG_CFGR1_FWDIS_Pos)      /*!< 0x00000001 */\r
13395 #define SYSCFG_CFGR1_FWDIS              SYSCFG_CFGR1_FWDIS_Msk                 /*!< FIREWALL access enable*/\r
13396 #define SYSCFG_CFGR1_BOOSTEN_Pos        (8U)\r
13397 #define SYSCFG_CFGR1_BOOSTEN_Msk        (0x1UL << SYSCFG_CFGR1_BOOSTEN_Pos)    /*!< 0x00000100 */\r
13398 #define SYSCFG_CFGR1_BOOSTEN            SYSCFG_CFGR1_BOOSTEN_Msk               /*!< I/O analog switch voltage booster enable */\r
13399 #define SYSCFG_CFGR1_I2C_PB6_FMP_Pos    (16U)\r
13400 #define SYSCFG_CFGR1_I2C_PB6_FMP_Msk    (0x1UL << SYSCFG_CFGR1_I2C_PB6_FMP_Pos) /*!< 0x00010000 */\r
13401 #define SYSCFG_CFGR1_I2C_PB6_FMP        SYSCFG_CFGR1_I2C_PB6_FMP_Msk           /*!< I2C PB6 Fast mode plus */\r
13402 #define SYSCFG_CFGR1_I2C_PB7_FMP_Pos    (17U)\r
13403 #define SYSCFG_CFGR1_I2C_PB7_FMP_Msk    (0x1UL << SYSCFG_CFGR1_I2C_PB7_FMP_Pos) /*!< 0x00020000 */\r
13404 #define SYSCFG_CFGR1_I2C_PB7_FMP        SYSCFG_CFGR1_I2C_PB7_FMP_Msk           /*!< I2C PB7 Fast mode plus */\r
13405 #define SYSCFG_CFGR1_I2C_PB8_FMP_Pos    (18U)\r
13406 #define SYSCFG_CFGR1_I2C_PB8_FMP_Msk    (0x1UL << SYSCFG_CFGR1_I2C_PB8_FMP_Pos) /*!< 0x00040000 */\r
13407 #define SYSCFG_CFGR1_I2C_PB8_FMP        SYSCFG_CFGR1_I2C_PB8_FMP_Msk           /*!< I2C PB8 Fast mode plus */\r
13408 #define SYSCFG_CFGR1_I2C_PB9_FMP_Pos    (19U)\r
13409 #define SYSCFG_CFGR1_I2C_PB9_FMP_Msk    (0x1UL << SYSCFG_CFGR1_I2C_PB9_FMP_Pos) /*!< 0x00080000 */\r
13410 #define SYSCFG_CFGR1_I2C_PB9_FMP        SYSCFG_CFGR1_I2C_PB9_FMP_Msk           /*!< I2C PB9 Fast mode plus */\r
13411 #define SYSCFG_CFGR1_I2C1_FMP_Pos       (20U)\r
13412 #define SYSCFG_CFGR1_I2C1_FMP_Msk       (0x1UL << SYSCFG_CFGR1_I2C1_FMP_Pos)   /*!< 0x00100000 */\r
13413 #define SYSCFG_CFGR1_I2C1_FMP           SYSCFG_CFGR1_I2C1_FMP_Msk              /*!< I2C1 Fast mode plus */\r
13414 #define SYSCFG_CFGR1_I2C2_FMP_Pos       (21U)\r
13415 #define SYSCFG_CFGR1_I2C2_FMP_Msk       (0x1UL << SYSCFG_CFGR1_I2C2_FMP_Pos)   /*!< 0x00200000 */\r
13416 #define SYSCFG_CFGR1_I2C2_FMP           SYSCFG_CFGR1_I2C2_FMP_Msk              /*!< I2C2 Fast mode plus */\r
13417 #define SYSCFG_CFGR1_I2C3_FMP_Pos       (22U)\r
13418 #define SYSCFG_CFGR1_I2C3_FMP_Msk       (0x1UL << SYSCFG_CFGR1_I2C3_FMP_Pos)   /*!< 0x00400000 */\r
13419 #define SYSCFG_CFGR1_I2C3_FMP           SYSCFG_CFGR1_I2C3_FMP_Msk              /*!< I2C3 Fast mode plus */\r
13420 #define SYSCFG_CFGR1_FPU_IE_0           (0x04000000UL)                         /*!<  Invalid operation Interrupt enable */\r
13421 #define SYSCFG_CFGR1_FPU_IE_1           (0x08000000UL)                         /*!<  Divide-by-zero Interrupt enable */\r
13422 #define SYSCFG_CFGR1_FPU_IE_2           (0x10000000UL)                         /*!<  Underflow Interrupt enable */\r
13423 #define SYSCFG_CFGR1_FPU_IE_3           (0x20000000UL)                         /*!<  Overflow Interrupt enable */\r
13424 #define SYSCFG_CFGR1_FPU_IE_4           (0x40000000UL)                         /*!<  Input denormal Interrupt enable */\r
13425 #define SYSCFG_CFGR1_FPU_IE_5           (0x80000000UL)                         /*!<  Inexact Interrupt enable (interrupt disabled at reset) */\r
13426 \r
13427 /*****************  Bit definition for SYSCFG_EXTICR1 register  ***************/\r
13428 #define SYSCFG_EXTICR1_EXTI0_Pos        (0U)\r
13429 #define SYSCFG_EXTICR1_EXTI0_Msk        (0x7UL << SYSCFG_EXTICR1_EXTI0_Pos)    /*!< 0x00000007 */\r
13430 #define SYSCFG_EXTICR1_EXTI0            SYSCFG_EXTICR1_EXTI0_Msk               /*!<EXTI 0 configuration */\r
13431 #define SYSCFG_EXTICR1_EXTI1_Pos        (4U)\r
13432 #define SYSCFG_EXTICR1_EXTI1_Msk        (0x7UL << SYSCFG_EXTICR1_EXTI1_Pos)    /*!< 0x00000070 */\r
13433 #define SYSCFG_EXTICR1_EXTI1            SYSCFG_EXTICR1_EXTI1_Msk               /*!<EXTI 1 configuration */\r
13434 #define SYSCFG_EXTICR1_EXTI2_Pos        (8U)\r
13435 #define SYSCFG_EXTICR1_EXTI2_Msk        (0x7UL << SYSCFG_EXTICR1_EXTI2_Pos)    /*!< 0x00000700 */\r
13436 #define SYSCFG_EXTICR1_EXTI2            SYSCFG_EXTICR1_EXTI2_Msk               /*!<EXTI 2 configuration */\r
13437 #define SYSCFG_EXTICR1_EXTI3_Pos        (12U)\r
13438 #define SYSCFG_EXTICR1_EXTI3_Msk        (0x7UL << SYSCFG_EXTICR1_EXTI3_Pos)    /*!< 0x00007000 */\r
13439 #define SYSCFG_EXTICR1_EXTI3            SYSCFG_EXTICR1_EXTI3_Msk               /*!<EXTI 3 configuration */\r
13440 \r
13441 /**\r
13442   * @brief   EXTI0 configuration\r
13443   */\r
13444 #define SYSCFG_EXTICR1_EXTI0_PA             (0x00000000UL)                     /*!<PA[0] pin */\r
13445 #define SYSCFG_EXTICR1_EXTI0_PB             (0x00000001UL)                     /*!<PB[0] pin */\r
13446 #define SYSCFG_EXTICR1_EXTI0_PC             (0x00000002UL)                     /*!<PC[0] pin */\r
13447 #define SYSCFG_EXTICR1_EXTI0_PD             (0x00000003UL)                     /*!<PD[0] pin */\r
13448 #define SYSCFG_EXTICR1_EXTI0_PE             (0x00000004UL)                     /*!<PE[0] pin */\r
13449 #define SYSCFG_EXTICR1_EXTI0_PF             (0x00000005UL)                     /*!<PF[0] pin */\r
13450 #define SYSCFG_EXTICR1_EXTI0_PG             (0x00000006UL)                     /*!<PG[0] pin */\r
13451 #define SYSCFG_EXTICR1_EXTI0_PH             (0x00000007UL)                     /*!<PH[0] pin */\r
13452 \r
13453 /**\r
13454   * @brief   EXTI1 configuration\r
13455   */\r
13456 #define SYSCFG_EXTICR1_EXTI1_PA             (0x00000000UL)                     /*!<PA[1] pin */\r
13457 #define SYSCFG_EXTICR1_EXTI1_PB             (0x00000010UL)                     /*!<PB[1] pin */\r
13458 #define SYSCFG_EXTICR1_EXTI1_PC             (0x00000020UL)                     /*!<PC[1] pin */\r
13459 #define SYSCFG_EXTICR1_EXTI1_PD             (0x00000030UL)                     /*!<PD[1] pin */\r
13460 #define SYSCFG_EXTICR1_EXTI1_PE             (0x00000040UL)                     /*!<PE[1] pin */\r
13461 #define SYSCFG_EXTICR1_EXTI1_PF             (0x00000050UL)                     /*!<PF[1] pin */\r
13462 #define SYSCFG_EXTICR1_EXTI1_PG             (0x00000060UL)                     /*!<PG[1] pin */\r
13463 #define SYSCFG_EXTICR1_EXTI1_PH             (0x00000070UL)                     /*!<PH[1] pin */\r
13464 \r
13465 /**\r
13466   * @brief   EXTI2 configuration\r
13467   */\r
13468 #define SYSCFG_EXTICR1_EXTI2_PA             (0x00000000UL)                     /*!<PA[2] pin */\r
13469 #define SYSCFG_EXTICR1_EXTI2_PB             (0x00000100UL)                     /*!<PB[2] pin */\r
13470 #define SYSCFG_EXTICR1_EXTI2_PC             (0x00000200UL)                     /*!<PC[2] pin */\r
13471 #define SYSCFG_EXTICR1_EXTI2_PD             (0x00000300UL)                     /*!<PD[2] pin */\r
13472 #define SYSCFG_EXTICR1_EXTI2_PE             (0x00000400UL)                     /*!<PE[2] pin */\r
13473 #define SYSCFG_EXTICR1_EXTI2_PF             (0x00000500UL)                     /*!<PF[2] pin */\r
13474 #define SYSCFG_EXTICR1_EXTI2_PG             (0x00000600UL)                     /*!<PG[2] pin */\r
13475 \r
13476 /**\r
13477   * @brief   EXTI3 configuration\r
13478   */\r
13479 #define SYSCFG_EXTICR1_EXTI3_PA             (0x00000000UL)                     /*!<PA[3] pin */\r
13480 #define SYSCFG_EXTICR1_EXTI3_PB             (0x00001000UL)                     /*!<PB[3] pin */\r
13481 #define SYSCFG_EXTICR1_EXTI3_PC             (0x00002000UL)                     /*!<PC[3] pin */\r
13482 #define SYSCFG_EXTICR1_EXTI3_PD             (0x00003000UL)                     /*!<PD[3] pin */\r
13483 #define SYSCFG_EXTICR1_EXTI3_PE             (0x00004000UL)                     /*!<PE[3] pin */\r
13484 #define SYSCFG_EXTICR1_EXTI3_PF             (0x00005000UL)                     /*!<PF[3] pin */\r
13485 #define SYSCFG_EXTICR1_EXTI3_PG             (0x00006000UL)                     /*!<PG[3] pin */\r
13486 \r
13487 /*****************  Bit definition for SYSCFG_EXTICR2 register  ***************/\r
13488 #define SYSCFG_EXTICR2_EXTI4_Pos        (0U)\r
13489 #define SYSCFG_EXTICR2_EXTI4_Msk        (0x7UL << SYSCFG_EXTICR2_EXTI4_Pos)    /*!< 0x00000007 */\r
13490 #define SYSCFG_EXTICR2_EXTI4            SYSCFG_EXTICR2_EXTI4_Msk               /*!<EXTI 4 configuration */\r
13491 #define SYSCFG_EXTICR2_EXTI5_Pos        (4U)\r
13492 #define SYSCFG_EXTICR2_EXTI5_Msk        (0x7UL << SYSCFG_EXTICR2_EXTI5_Pos)    /*!< 0x00000070 */\r
13493 #define SYSCFG_EXTICR2_EXTI5            SYSCFG_EXTICR2_EXTI5_Msk               /*!<EXTI 5 configuration */\r
13494 #define SYSCFG_EXTICR2_EXTI6_Pos        (8U)\r
13495 #define SYSCFG_EXTICR2_EXTI6_Msk        (0x7UL << SYSCFG_EXTICR2_EXTI6_Pos)    /*!< 0x00000700 */\r
13496 #define SYSCFG_EXTICR2_EXTI6            SYSCFG_EXTICR2_EXTI6_Msk               /*!<EXTI 6 configuration */\r
13497 #define SYSCFG_EXTICR2_EXTI7_Pos        (12U)\r
13498 #define SYSCFG_EXTICR2_EXTI7_Msk        (0x7UL << SYSCFG_EXTICR2_EXTI7_Pos)    /*!< 0x00007000 */\r
13499 #define SYSCFG_EXTICR2_EXTI7            SYSCFG_EXTICR2_EXTI7_Msk               /*!<EXTI 7 configuration */\r
13500 /**\r
13501   * @brief   EXTI4 configuration\r
13502   */\r
13503 #define SYSCFG_EXTICR2_EXTI4_PA             (0x00000000UL)                     /*!<PA[4] pin */\r
13504 #define SYSCFG_EXTICR2_EXTI4_PB             (0x00000001UL)                     /*!<PB[4] pin */\r
13505 #define SYSCFG_EXTICR2_EXTI4_PC             (0x00000002UL)                     /*!<PC[4] pin */\r
13506 #define SYSCFG_EXTICR2_EXTI4_PD             (0x00000003UL)                     /*!<PD[4] pin */\r
13507 #define SYSCFG_EXTICR2_EXTI4_PE             (0x00000004UL)                     /*!<PE[4] pin */\r
13508 #define SYSCFG_EXTICR2_EXTI4_PF             (0x00000005UL)                     /*!<PF[4] pin */\r
13509 #define SYSCFG_EXTICR2_EXTI4_PG             (0x00000006UL)                     /*!<PG[4] pin */\r
13510 \r
13511 /**\r
13512   * @brief   EXTI5 configuration\r
13513   */\r
13514 #define SYSCFG_EXTICR2_EXTI5_PA             (0x00000000UL)                     /*!<PA[5] pin */\r
13515 #define SYSCFG_EXTICR2_EXTI5_PB             (0x00000010UL)                     /*!<PB[5] pin */\r
13516 #define SYSCFG_EXTICR2_EXTI5_PC             (0x00000020UL)                     /*!<PC[5] pin */\r
13517 #define SYSCFG_EXTICR2_EXTI5_PD             (0x00000030UL)                     /*!<PD[5] pin */\r
13518 #define SYSCFG_EXTICR2_EXTI5_PE             (0x00000040UL)                     /*!<PE[5] pin */\r
13519 #define SYSCFG_EXTICR2_EXTI5_PF             (0x00000050UL)                     /*!<PF[5] pin */\r
13520 #define SYSCFG_EXTICR2_EXTI5_PG             (0x00000060UL)                     /*!<PG[5] pin */\r
13521 \r
13522 /**\r
13523   * @brief   EXTI6 configuration\r
13524   */\r
13525 #define SYSCFG_EXTICR2_EXTI6_PA             (0x00000000UL)                     /*!<PA[6] pin */\r
13526 #define SYSCFG_EXTICR2_EXTI6_PB             (0x00000100UL)                     /*!<PB[6] pin */\r
13527 #define SYSCFG_EXTICR2_EXTI6_PC             (0x00000200UL)                     /*!<PC[6] pin */\r
13528 #define SYSCFG_EXTICR2_EXTI6_PD             (0x00000300UL)                     /*!<PD[6] pin */\r
13529 #define SYSCFG_EXTICR2_EXTI6_PE             (0x00000400UL)                     /*!<PE[6] pin */\r
13530 #define SYSCFG_EXTICR2_EXTI6_PF             (0x00000500UL)                     /*!<PF[6] pin */\r
13531 #define SYSCFG_EXTICR2_EXTI6_PG             (0x00000600UL)                     /*!<PG[6] pin */\r
13532 \r
13533 /**\r
13534   * @brief   EXTI7 configuration\r
13535   */\r
13536 #define SYSCFG_EXTICR2_EXTI7_PA             (0x00000000UL)                     /*!<PA[7] pin */\r
13537 #define SYSCFG_EXTICR2_EXTI7_PB             (0x00001000UL)                     /*!<PB[7] pin */\r
13538 #define SYSCFG_EXTICR2_EXTI7_PC             (0x00002000UL)                     /*!<PC[7] pin */\r
13539 #define SYSCFG_EXTICR2_EXTI7_PD             (0x00003000UL)                     /*!<PD[7] pin */\r
13540 #define SYSCFG_EXTICR2_EXTI7_PE             (0x00004000UL)                     /*!<PE[7] pin */\r
13541 #define SYSCFG_EXTICR2_EXTI7_PF             (0x00005000UL)                     /*!<PF[7] pin */\r
13542 #define SYSCFG_EXTICR2_EXTI7_PG             (0x00006000UL)                     /*!<PG[7] pin */\r
13543 \r
13544 /*****************  Bit definition for SYSCFG_EXTICR3 register  ***************/\r
13545 #define SYSCFG_EXTICR3_EXTI8_Pos        (0U)\r
13546 #define SYSCFG_EXTICR3_EXTI8_Msk        (0x7UL << SYSCFG_EXTICR3_EXTI8_Pos)    /*!< 0x00000007 */\r
13547 #define SYSCFG_EXTICR3_EXTI8            SYSCFG_EXTICR3_EXTI8_Msk               /*!<EXTI 8 configuration */\r
13548 #define SYSCFG_EXTICR3_EXTI9_Pos        (4U)\r
13549 #define SYSCFG_EXTICR3_EXTI9_Msk        (0x7UL << SYSCFG_EXTICR3_EXTI9_Pos)    /*!< 0x00000070 */\r
13550 #define SYSCFG_EXTICR3_EXTI9            SYSCFG_EXTICR3_EXTI9_Msk               /*!<EXTI 9 configuration */\r
13551 #define SYSCFG_EXTICR3_EXTI10_Pos       (8U)\r
13552 #define SYSCFG_EXTICR3_EXTI10_Msk       (0x7UL << SYSCFG_EXTICR3_EXTI10_Pos)   /*!< 0x00000700 */\r
13553 #define SYSCFG_EXTICR3_EXTI10           SYSCFG_EXTICR3_EXTI10_Msk              /*!<EXTI 10 configuration */\r
13554 #define SYSCFG_EXTICR3_EXTI11_Pos       (12U)\r
13555 #define SYSCFG_EXTICR3_EXTI11_Msk       (0x7UL << SYSCFG_EXTICR3_EXTI11_Pos)   /*!< 0x00007000 */\r
13556 #define SYSCFG_EXTICR3_EXTI11           SYSCFG_EXTICR3_EXTI11_Msk              /*!<EXTI 11 configuration */\r
13557 \r
13558 /**\r
13559   * @brief   EXTI8 configuration\r
13560   */\r
13561 #define SYSCFG_EXTICR3_EXTI8_PA             (0x00000000UL)                     /*!<PA[8] pin */\r
13562 #define SYSCFG_EXTICR3_EXTI8_PB             (0x00000001UL)                     /*!<PB[8] pin */\r
13563 #define SYSCFG_EXTICR3_EXTI8_PC             (0x00000002UL)                     /*!<PC[8] pin */\r
13564 #define SYSCFG_EXTICR3_EXTI8_PD             (0x00000003UL)                     /*!<PD[8] pin */\r
13565 #define SYSCFG_EXTICR3_EXTI8_PE             (0x00000004UL)                     /*!<PE[8] pin */\r
13566 #define SYSCFG_EXTICR3_EXTI8_PF             (0x00000005UL)                     /*!<PF[8] pin */\r
13567 #define SYSCFG_EXTICR3_EXTI8_PG             (0x00000006UL)                     /*!<PG[8] pin */\r
13568 \r
13569 /**\r
13570   * @brief   EXTI9 configuration\r
13571   */\r
13572 #define SYSCFG_EXTICR3_EXTI9_PA             (0x00000000UL)                     /*!<PA[9] pin */\r
13573 #define SYSCFG_EXTICR3_EXTI9_PB             (0x00000010UL)                     /*!<PB[9] pin */\r
13574 #define SYSCFG_EXTICR3_EXTI9_PC             (0x00000020UL)                     /*!<PC[9] pin */\r
13575 #define SYSCFG_EXTICR3_EXTI9_PD             (0x00000030UL)                     /*!<PD[9] pin */\r
13576 #define SYSCFG_EXTICR3_EXTI9_PE             (0x00000040UL)                     /*!<PE[9] pin */\r
13577 #define SYSCFG_EXTICR3_EXTI9_PF             (0x00000050UL)                     /*!<PF[9] pin */\r
13578 #define SYSCFG_EXTICR3_EXTI9_PG             (0x00000060UL)                     /*!<PG[9] pin */\r
13579 \r
13580 /**\r
13581   * @brief   EXTI10 configuration\r
13582   */\r
13583 #define SYSCFG_EXTICR3_EXTI10_PA            (0x00000000UL)                     /*!<PA[10] pin */\r
13584 #define SYSCFG_EXTICR3_EXTI10_PB            (0x00000100UL)                     /*!<PB[10] pin */\r
13585 #define SYSCFG_EXTICR3_EXTI10_PC            (0x00000200UL)                     /*!<PC[10] pin */\r
13586 #define SYSCFG_EXTICR3_EXTI10_PD            (0x00000300UL)                     /*!<PD[10] pin */\r
13587 #define SYSCFG_EXTICR3_EXTI10_PE            (0x00000400UL)                     /*!<PE[10] pin */\r
13588 #define SYSCFG_EXTICR3_EXTI10_PF            (0x00000500UL)                     /*!<PF[10] pin */\r
13589 #define SYSCFG_EXTICR3_EXTI10_PG            (0x00000600UL)                     /*!<PG[10] pin */\r
13590 \r
13591 /**\r
13592   * @brief   EXTI11 configuration\r
13593   */\r
13594 #define SYSCFG_EXTICR3_EXTI11_PA            (0x00000000UL)                     /*!<PA[11] pin */\r
13595 #define SYSCFG_EXTICR3_EXTI11_PB            (0x00001000UL)                     /*!<PB[11] pin */\r
13596 #define SYSCFG_EXTICR3_EXTI11_PC            (0x00002000UL)                     /*!<PC[11] pin */\r
13597 #define SYSCFG_EXTICR3_EXTI11_PD            (0x00003000UL)                     /*!<PD[11] pin */\r
13598 #define SYSCFG_EXTICR3_EXTI11_PE            (0x00004000UL)                     /*!<PE[11] pin */\r
13599 #define SYSCFG_EXTICR3_EXTI11_PF            (0x00005000UL)                     /*!<PF[11] pin */\r
13600 #define SYSCFG_EXTICR3_EXTI11_PG            (0x00006000UL)                     /*!<PG[11] pin */\r
13601 \r
13602 /*****************  Bit definition for SYSCFG_EXTICR4 register  ***************/\r
13603 #define SYSCFG_EXTICR4_EXTI12_Pos       (0U)\r
13604 #define SYSCFG_EXTICR4_EXTI12_Msk       (0x7UL << SYSCFG_EXTICR4_EXTI12_Pos)   /*!< 0x00000007 */\r
13605 #define SYSCFG_EXTICR4_EXTI12           SYSCFG_EXTICR4_EXTI12_Msk              /*!<EXTI 12 configuration */\r
13606 #define SYSCFG_EXTICR4_EXTI13_Pos       (4U)\r
13607 #define SYSCFG_EXTICR4_EXTI13_Msk       (0x7UL << SYSCFG_EXTICR4_EXTI13_Pos)   /*!< 0x00000070 */\r
13608 #define SYSCFG_EXTICR4_EXTI13           SYSCFG_EXTICR4_EXTI13_Msk              /*!<EXTI 13 configuration */\r
13609 #define SYSCFG_EXTICR4_EXTI14_Pos       (8U)\r
13610 #define SYSCFG_EXTICR4_EXTI14_Msk       (0x7UL << SYSCFG_EXTICR4_EXTI14_Pos)   /*!< 0x00000700 */\r
13611 #define SYSCFG_EXTICR4_EXTI14           SYSCFG_EXTICR4_EXTI14_Msk              /*!<EXTI 14 configuration */\r
13612 #define SYSCFG_EXTICR4_EXTI15_Pos       (12U)\r
13613 #define SYSCFG_EXTICR4_EXTI15_Msk       (0x7UL << SYSCFG_EXTICR4_EXTI15_Pos)   /*!< 0x00007000 */\r
13614 #define SYSCFG_EXTICR4_EXTI15           SYSCFG_EXTICR4_EXTI15_Msk              /*!<EXTI 15 configuration */\r
13615 \r
13616 /**\r
13617   * @brief   EXTI12 configuration\r
13618   */\r
13619 #define SYSCFG_EXTICR4_EXTI12_PA            (0x00000000UL)                     /*!<PA[12] pin */\r
13620 #define SYSCFG_EXTICR4_EXTI12_PB            (0x00000001UL)                     /*!<PB[12] pin */\r
13621 #define SYSCFG_EXTICR4_EXTI12_PC            (0x00000002UL)                     /*!<PC[12] pin */\r
13622 #define SYSCFG_EXTICR4_EXTI12_PD            (0x00000003UL)                     /*!<PD[12] pin */\r
13623 #define SYSCFG_EXTICR4_EXTI12_PE            (0x00000004UL)                     /*!<PE[12] pin */\r
13624 #define SYSCFG_EXTICR4_EXTI12_PF            (0x00000005UL)                     /*!<PF[12] pin */\r
13625 #define SYSCFG_EXTICR4_EXTI12_PG            (0x00000006UL)                     /*!<PG[12] pin */\r
13626 \r
13627 /**\r
13628   * @brief   EXTI13 configuration\r
13629   */\r
13630 #define SYSCFG_EXTICR4_EXTI13_PA            (0x00000000UL)                     /*!<PA[13] pin */\r
13631 #define SYSCFG_EXTICR4_EXTI13_PB            (0x00000010UL)                     /*!<PB[13] pin */\r
13632 #define SYSCFG_EXTICR4_EXTI13_PC            (0x00000020UL)                     /*!<PC[13] pin */\r
13633 #define SYSCFG_EXTICR4_EXTI13_PD            (0x00000030UL)                     /*!<PD[13] pin */\r
13634 #define SYSCFG_EXTICR4_EXTI13_PE            (0x00000040UL)                     /*!<PE[13] pin */\r
13635 #define SYSCFG_EXTICR4_EXTI13_PF            (0x00000050UL)                     /*!<PF[13] pin */\r
13636 #define SYSCFG_EXTICR4_EXTI13_PG            (0x00000060UL)                     /*!<PG[13] pin */\r
13637 \r
13638 /**\r
13639   * @brief   EXTI14 configuration\r
13640   */\r
13641 #define SYSCFG_EXTICR4_EXTI14_PA            (0x00000000UL)                     /*!<PA[14] pin */\r
13642 #define SYSCFG_EXTICR4_EXTI14_PB            (0x00000100UL)                     /*!<PB[14] pin */\r
13643 #define SYSCFG_EXTICR4_EXTI14_PC            (0x00000200UL)                     /*!<PC[14] pin */\r
13644 #define SYSCFG_EXTICR4_EXTI14_PD            (0x00000300UL)                     /*!<PD[14] pin */\r
13645 #define SYSCFG_EXTICR4_EXTI14_PE            (0x00000400UL)                     /*!<PE[14] pin */\r
13646 #define SYSCFG_EXTICR4_EXTI14_PF            (0x00000500UL)                     /*!<PF[14] pin */\r
13647 #define SYSCFG_EXTICR4_EXTI14_PG            (0x00000600UL)                     /*!<PG[14] pin */\r
13648 \r
13649 /**\r
13650   * @brief   EXTI15 configuration\r
13651   */\r
13652 #define SYSCFG_EXTICR4_EXTI15_PA            (0x00000000UL)                     /*!<PA[15] pin */\r
13653 #define SYSCFG_EXTICR4_EXTI15_PB            (0x00001000UL)                     /*!<PB[15] pin */\r
13654 #define SYSCFG_EXTICR4_EXTI15_PC            (0x00002000UL)                     /*!<PC[15] pin */\r
13655 #define SYSCFG_EXTICR4_EXTI15_PD            (0x00003000UL)                     /*!<PD[15] pin */\r
13656 #define SYSCFG_EXTICR4_EXTI15_PE            (0x00004000UL)                     /*!<PE[15] pin */\r
13657 #define SYSCFG_EXTICR4_EXTI15_PF            (0x00005000UL)                     /*!<PF[15] pin */\r
13658 #define SYSCFG_EXTICR4_EXTI15_PG            (0x00006000UL)                     /*!<PG[15] pin */\r
13659 \r
13660 /******************  Bit definition for SYSCFG_SCSR register  ****************/\r
13661 #define SYSCFG_SCSR_SRAM2ER_Pos         (0U)\r
13662 #define SYSCFG_SCSR_SRAM2ER_Msk         (0x1UL << SYSCFG_SCSR_SRAM2ER_Pos)     /*!< 0x00000001 */\r
13663 #define SYSCFG_SCSR_SRAM2ER             SYSCFG_SCSR_SRAM2ER_Msk                /*!< SRAM2 Erase Request */\r
13664 #define SYSCFG_SCSR_SRAM2BSY_Pos        (1U)\r
13665 #define SYSCFG_SCSR_SRAM2BSY_Msk        (0x1UL << SYSCFG_SCSR_SRAM2BSY_Pos)    /*!< 0x00000002 */\r
13666 #define SYSCFG_SCSR_SRAM2BSY            SYSCFG_SCSR_SRAM2BSY_Msk               /*!< SRAM2 Erase Ongoing */\r
13667 \r
13668 /******************  Bit definition for SYSCFG_CFGR2 register  ****************/\r
13669 #define SYSCFG_CFGR2_CLL_Pos            (0U)\r
13670 #define SYSCFG_CFGR2_CLL_Msk            (0x1UL << SYSCFG_CFGR2_CLL_Pos)        /*!< 0x00000001 */\r
13671 #define SYSCFG_CFGR2_CLL                SYSCFG_CFGR2_CLL_Msk                   /*!< Core Lockup Lock */\r
13672 #define SYSCFG_CFGR2_SPL_Pos            (1U)\r
13673 #define SYSCFG_CFGR2_SPL_Msk            (0x1UL << SYSCFG_CFGR2_SPL_Pos)        /*!< 0x00000002 */\r
13674 #define SYSCFG_CFGR2_SPL                SYSCFG_CFGR2_SPL_Msk                   /*!< SRAM Parity Lock*/\r
13675 #define SYSCFG_CFGR2_PVDL_Pos           (2U)\r
13676 #define SYSCFG_CFGR2_PVDL_Msk           (0x1UL << SYSCFG_CFGR2_PVDL_Pos)       /*!< 0x00000004 */\r
13677 #define SYSCFG_CFGR2_PVDL               SYSCFG_CFGR2_PVDL_Msk                  /*!<  PVD Lock */\r
13678 #define SYSCFG_CFGR2_ECCL_Pos           (3U)\r
13679 #define SYSCFG_CFGR2_ECCL_Msk           (0x1UL << SYSCFG_CFGR2_ECCL_Pos)       /*!< 0x00000008 */\r
13680 #define SYSCFG_CFGR2_ECCL               SYSCFG_CFGR2_ECCL_Msk                  /*!< ECC Lock*/\r
13681 #define SYSCFG_CFGR2_SPF_Pos            (8U)\r
13682 #define SYSCFG_CFGR2_SPF_Msk            (0x1UL << SYSCFG_CFGR2_SPF_Pos)        /*!< 0x00000100 */\r
13683 #define SYSCFG_CFGR2_SPF                SYSCFG_CFGR2_SPF_Msk                   /*!< SRAM Parity Flag */\r
13684 \r
13685 /******************  Bit definition for SYSCFG_SWPR register  ****************/\r
13686 #define SYSCFG_SWPR_PAGE0_Pos           (0U)\r
13687 #define SYSCFG_SWPR_PAGE0_Msk           (0x1UL << SYSCFG_SWPR_PAGE0_Pos)       /*!< 0x00000001 */\r
13688 #define SYSCFG_SWPR_PAGE0               SYSCFG_SWPR_PAGE0_Msk                  /*!< SRAM2 Write protection page 0 */\r
13689 #define SYSCFG_SWPR_PAGE1_Pos           (1U)\r
13690 #define SYSCFG_SWPR_PAGE1_Msk           (0x1UL << SYSCFG_SWPR_PAGE1_Pos)       /*!< 0x00000002 */\r
13691 #define SYSCFG_SWPR_PAGE1               SYSCFG_SWPR_PAGE1_Msk                  /*!< SRAM2 Write protection page 1 */\r
13692 #define SYSCFG_SWPR_PAGE2_Pos           (2U)\r
13693 #define SYSCFG_SWPR_PAGE2_Msk           (0x1UL << SYSCFG_SWPR_PAGE2_Pos)       /*!< 0x00000004 */\r
13694 #define SYSCFG_SWPR_PAGE2               SYSCFG_SWPR_PAGE2_Msk                  /*!< SRAM2 Write protection page 2 */\r
13695 #define SYSCFG_SWPR_PAGE3_Pos           (3U)\r
13696 #define SYSCFG_SWPR_PAGE3_Msk           (0x1UL << SYSCFG_SWPR_PAGE3_Pos)       /*!< 0x00000008 */\r
13697 #define SYSCFG_SWPR_PAGE3               SYSCFG_SWPR_PAGE3_Msk                  /*!< SRAM2 Write protection page 3 */\r
13698 #define SYSCFG_SWPR_PAGE4_Pos           (4U)\r
13699 #define SYSCFG_SWPR_PAGE4_Msk           (0x1UL << SYSCFG_SWPR_PAGE4_Pos)       /*!< 0x00000010 */\r
13700 #define SYSCFG_SWPR_PAGE4               SYSCFG_SWPR_PAGE4_Msk                  /*!< SRAM2 Write protection page 4 */\r
13701 #define SYSCFG_SWPR_PAGE5_Pos           (5U)\r
13702 #define SYSCFG_SWPR_PAGE5_Msk           (0x1UL << SYSCFG_SWPR_PAGE5_Pos)       /*!< 0x00000020 */\r
13703 #define SYSCFG_SWPR_PAGE5               SYSCFG_SWPR_PAGE5_Msk                  /*!< SRAM2 Write protection page 5 */\r
13704 #define SYSCFG_SWPR_PAGE6_Pos           (6U)\r
13705 #define SYSCFG_SWPR_PAGE6_Msk           (0x1UL << SYSCFG_SWPR_PAGE6_Pos)       /*!< 0x00000040 */\r
13706 #define SYSCFG_SWPR_PAGE6               SYSCFG_SWPR_PAGE6_Msk                  /*!< SRAM2 Write protection page 6 */\r
13707 #define SYSCFG_SWPR_PAGE7_Pos           (7U)\r
13708 #define SYSCFG_SWPR_PAGE7_Msk           (0x1UL << SYSCFG_SWPR_PAGE7_Pos)       /*!< 0x00000080 */\r
13709 #define SYSCFG_SWPR_PAGE7               SYSCFG_SWPR_PAGE7_Msk                  /*!< SRAM2 Write protection page 7 */\r
13710 #define SYSCFG_SWPR_PAGE8_Pos           (8U)\r
13711 #define SYSCFG_SWPR_PAGE8_Msk           (0x1UL << SYSCFG_SWPR_PAGE8_Pos)       /*!< 0x00000100 */\r
13712 #define SYSCFG_SWPR_PAGE8               SYSCFG_SWPR_PAGE8_Msk                  /*!< SRAM2 Write protection page 8 */\r
13713 #define SYSCFG_SWPR_PAGE9_Pos           (9U)\r
13714 #define SYSCFG_SWPR_PAGE9_Msk           (0x1UL << SYSCFG_SWPR_PAGE9_Pos)       /*!< 0x00000200 */\r
13715 #define SYSCFG_SWPR_PAGE9               SYSCFG_SWPR_PAGE9_Msk                  /*!< SRAM2 Write protection page 9 */\r
13716 #define SYSCFG_SWPR_PAGE10_Pos          (10U)\r
13717 #define SYSCFG_SWPR_PAGE10_Msk          (0x1UL << SYSCFG_SWPR_PAGE10_Pos)      /*!< 0x00000400 */\r
13718 #define SYSCFG_SWPR_PAGE10              SYSCFG_SWPR_PAGE10_Msk                 /*!< SRAM2 Write protection page 10*/\r
13719 #define SYSCFG_SWPR_PAGE11_Pos          (11U)\r
13720 #define SYSCFG_SWPR_PAGE11_Msk          (0x1UL << SYSCFG_SWPR_PAGE11_Pos)      /*!< 0x00000800 */\r
13721 #define SYSCFG_SWPR_PAGE11              SYSCFG_SWPR_PAGE11_Msk                 /*!< SRAM2 Write protection page 11*/\r
13722 #define SYSCFG_SWPR_PAGE12_Pos          (12U)\r
13723 #define SYSCFG_SWPR_PAGE12_Msk          (0x1UL << SYSCFG_SWPR_PAGE12_Pos)      /*!< 0x00001000 */\r
13724 #define SYSCFG_SWPR_PAGE12              SYSCFG_SWPR_PAGE12_Msk                 /*!< SRAM2 Write protection page 12*/\r
13725 #define SYSCFG_SWPR_PAGE13_Pos          (13U)\r
13726 #define SYSCFG_SWPR_PAGE13_Msk          (0x1UL << SYSCFG_SWPR_PAGE13_Pos)      /*!< 0x00002000 */\r
13727 #define SYSCFG_SWPR_PAGE13              SYSCFG_SWPR_PAGE13_Msk                 /*!< SRAM2 Write protection page 13*/\r
13728 #define SYSCFG_SWPR_PAGE14_Pos          (14U)\r
13729 #define SYSCFG_SWPR_PAGE14_Msk          (0x1UL << SYSCFG_SWPR_PAGE14_Pos)      /*!< 0x00004000 */\r
13730 #define SYSCFG_SWPR_PAGE14              SYSCFG_SWPR_PAGE14_Msk                 /*!< SRAM2 Write protection page 14*/\r
13731 #define SYSCFG_SWPR_PAGE15_Pos          (15U)\r
13732 #define SYSCFG_SWPR_PAGE15_Msk          (0x1UL << SYSCFG_SWPR_PAGE15_Pos)      /*!< 0x00008000 */\r
13733 #define SYSCFG_SWPR_PAGE15              SYSCFG_SWPR_PAGE15_Msk                 /*!< SRAM2 Write protection page 15*/\r
13734 #define SYSCFG_SWPR_PAGE16_Pos          (16U)\r
13735 #define SYSCFG_SWPR_PAGE16_Msk          (0x1UL << SYSCFG_SWPR_PAGE16_Pos)      /*!< 0x00010000 */\r
13736 #define SYSCFG_SWPR_PAGE16              SYSCFG_SWPR_PAGE16_Msk                 /*!< SRAM2 Write protection page 16*/\r
13737 #define SYSCFG_SWPR_PAGE17_Pos          (17U)\r
13738 #define SYSCFG_SWPR_PAGE17_Msk          (0x1UL << SYSCFG_SWPR_PAGE17_Pos)      /*!< 0x00020000 */\r
13739 #define SYSCFG_SWPR_PAGE17              SYSCFG_SWPR_PAGE17_Msk                 /*!< SRAM2 Write protection page 17*/\r
13740 #define SYSCFG_SWPR_PAGE18_Pos          (18U)\r
13741 #define SYSCFG_SWPR_PAGE18_Msk          (0x1UL << SYSCFG_SWPR_PAGE18_Pos)      /*!< 0x00040000 */\r
13742 #define SYSCFG_SWPR_PAGE18              SYSCFG_SWPR_PAGE18_Msk                 /*!< SRAM2 Write protection page 18*/\r
13743 #define SYSCFG_SWPR_PAGE19_Pos          (19U)\r
13744 #define SYSCFG_SWPR_PAGE19_Msk          (0x1UL << SYSCFG_SWPR_PAGE19_Pos)      /*!< 0x00080000 */\r
13745 #define SYSCFG_SWPR_PAGE19              SYSCFG_SWPR_PAGE19_Msk                 /*!< SRAM2 Write protection page 19*/\r
13746 #define SYSCFG_SWPR_PAGE20_Pos          (20U)\r
13747 #define SYSCFG_SWPR_PAGE20_Msk          (0x1UL << SYSCFG_SWPR_PAGE20_Pos)      /*!< 0x00100000 */\r
13748 #define SYSCFG_SWPR_PAGE20              SYSCFG_SWPR_PAGE20_Msk                 /*!< SRAM2 Write protection page 20*/\r
13749 #define SYSCFG_SWPR_PAGE21_Pos          (21U)\r
13750 #define SYSCFG_SWPR_PAGE21_Msk          (0x1UL << SYSCFG_SWPR_PAGE21_Pos)      /*!< 0x00200000 */\r
13751 #define SYSCFG_SWPR_PAGE21              SYSCFG_SWPR_PAGE21_Msk                 /*!< SRAM2 Write protection page 21*/\r
13752 #define SYSCFG_SWPR_PAGE22_Pos          (22U)\r
13753 #define SYSCFG_SWPR_PAGE22_Msk          (0x1UL << SYSCFG_SWPR_PAGE22_Pos)      /*!< 0x00400000 */\r
13754 #define SYSCFG_SWPR_PAGE22              SYSCFG_SWPR_PAGE22_Msk                 /*!< SRAM2 Write protection page 22*/\r
13755 #define SYSCFG_SWPR_PAGE23_Pos          (23U)\r
13756 #define SYSCFG_SWPR_PAGE23_Msk          (0x1UL << SYSCFG_SWPR_PAGE23_Pos)      /*!< 0x00800000 */\r
13757 #define SYSCFG_SWPR_PAGE23              SYSCFG_SWPR_PAGE23_Msk                 /*!< SRAM2 Write protection page 23*/\r
13758 #define SYSCFG_SWPR_PAGE24_Pos          (24U)\r
13759 #define SYSCFG_SWPR_PAGE24_Msk          (0x1UL << SYSCFG_SWPR_PAGE24_Pos)      /*!< 0x01000000 */\r
13760 #define SYSCFG_SWPR_PAGE24              SYSCFG_SWPR_PAGE24_Msk                 /*!< SRAM2 Write protection page 24*/\r
13761 #define SYSCFG_SWPR_PAGE25_Pos          (25U)\r
13762 #define SYSCFG_SWPR_PAGE25_Msk          (0x1UL << SYSCFG_SWPR_PAGE25_Pos)      /*!< 0x02000000 */\r
13763 #define SYSCFG_SWPR_PAGE25              SYSCFG_SWPR_PAGE25_Msk                 /*!< SRAM2 Write protection page 25*/\r
13764 #define SYSCFG_SWPR_PAGE26_Pos          (26U)\r
13765 #define SYSCFG_SWPR_PAGE26_Msk          (0x1UL << SYSCFG_SWPR_PAGE26_Pos)      /*!< 0x04000000 */\r
13766 #define SYSCFG_SWPR_PAGE26              SYSCFG_SWPR_PAGE26_Msk                 /*!< SRAM2 Write protection page 26*/\r
13767 #define SYSCFG_SWPR_PAGE27_Pos          (27U)\r
13768 #define SYSCFG_SWPR_PAGE27_Msk          (0x1UL << SYSCFG_SWPR_PAGE27_Pos)      /*!< 0x08000000 */\r
13769 #define SYSCFG_SWPR_PAGE27              SYSCFG_SWPR_PAGE27_Msk                 /*!< SRAM2 Write protection page 27*/\r
13770 #define SYSCFG_SWPR_PAGE28_Pos          (28U)\r
13771 #define SYSCFG_SWPR_PAGE28_Msk          (0x1UL << SYSCFG_SWPR_PAGE28_Pos)      /*!< 0x10000000 */\r
13772 #define SYSCFG_SWPR_PAGE28              SYSCFG_SWPR_PAGE28_Msk                 /*!< SRAM2 Write protection page 28*/\r
13773 #define SYSCFG_SWPR_PAGE29_Pos          (29U)\r
13774 #define SYSCFG_SWPR_PAGE29_Msk          (0x1UL << SYSCFG_SWPR_PAGE29_Pos)      /*!< 0x20000000 */\r
13775 #define SYSCFG_SWPR_PAGE29              SYSCFG_SWPR_PAGE29_Msk                 /*!< SRAM2 Write protection page 29*/\r
13776 #define SYSCFG_SWPR_PAGE30_Pos          (30U)\r
13777 #define SYSCFG_SWPR_PAGE30_Msk          (0x1UL << SYSCFG_SWPR_PAGE30_Pos)      /*!< 0x40000000 */\r
13778 #define SYSCFG_SWPR_PAGE30              SYSCFG_SWPR_PAGE30_Msk                 /*!< SRAM2 Write protection page 30*/\r
13779 #define SYSCFG_SWPR_PAGE31_Pos          (31U)\r
13780 #define SYSCFG_SWPR_PAGE31_Msk          (0x1UL << SYSCFG_SWPR_PAGE31_Pos)      /*!< 0x80000000 */\r
13781 #define SYSCFG_SWPR_PAGE31              SYSCFG_SWPR_PAGE31_Msk                 /*!< SRAM2 Write protection page 31*/\r
13782 \r
13783 /******************  Bit definition for SYSCFG_SKR register  ****************/\r
13784 #define SYSCFG_SKR_KEY_Pos              (0U)\r
13785 #define SYSCFG_SKR_KEY_Msk              (0xFFUL << SYSCFG_SKR_KEY_Pos)         /*!< 0x000000FF */\r
13786 #define SYSCFG_SKR_KEY                  SYSCFG_SKR_KEY_Msk                     /*!<  SRAM2 write protection key for software erase  */\r
13787 \r
13788 \r
13789 \r
13790 \r
13791 /******************************************************************************/\r
13792 /*                                                                            */\r
13793 /*                                    TIM                                     */\r
13794 /*                                                                            */\r
13795 /******************************************************************************/\r
13796 /*******************  Bit definition for TIM_CR1 register  ********************/\r
13797 #define TIM_CR1_CEN_Pos           (0U)\r
13798 #define TIM_CR1_CEN_Msk           (0x1UL << TIM_CR1_CEN_Pos)                   /*!< 0x00000001 */\r
13799 #define TIM_CR1_CEN               TIM_CR1_CEN_Msk                              /*!<Counter enable */\r
13800 #define TIM_CR1_UDIS_Pos          (1U)\r
13801 #define TIM_CR1_UDIS_Msk          (0x1UL << TIM_CR1_UDIS_Pos)                  /*!< 0x00000002 */\r
13802 #define TIM_CR1_UDIS              TIM_CR1_UDIS_Msk                             /*!<Update disable */\r
13803 #define TIM_CR1_URS_Pos           (2U)\r
13804 #define TIM_CR1_URS_Msk           (0x1UL << TIM_CR1_URS_Pos)                   /*!< 0x00000004 */\r
13805 #define TIM_CR1_URS               TIM_CR1_URS_Msk                              /*!<Update request source */\r
13806 #define TIM_CR1_OPM_Pos           (3U)\r
13807 #define TIM_CR1_OPM_Msk           (0x1UL << TIM_CR1_OPM_Pos)                   /*!< 0x00000008 */\r
13808 #define TIM_CR1_OPM               TIM_CR1_OPM_Msk                              /*!<One pulse mode */\r
13809 #define TIM_CR1_DIR_Pos           (4U)\r
13810 #define TIM_CR1_DIR_Msk           (0x1UL << TIM_CR1_DIR_Pos)                   /*!< 0x00000010 */\r
13811 #define TIM_CR1_DIR               TIM_CR1_DIR_Msk                              /*!<Direction */\r
13812 \r
13813 #define TIM_CR1_CMS_Pos           (5U)\r
13814 #define TIM_CR1_CMS_Msk           (0x3UL << TIM_CR1_CMS_Pos)                   /*!< 0x00000060 */\r
13815 #define TIM_CR1_CMS               TIM_CR1_CMS_Msk                              /*!<CMS[1:0] bits (Center-aligned mode selection) */\r
13816 #define TIM_CR1_CMS_0             (0x1UL << TIM_CR1_CMS_Pos)                   /*!< 0x00000020 */\r
13817 #define TIM_CR1_CMS_1             (0x2UL << TIM_CR1_CMS_Pos)                   /*!< 0x00000040 */\r
13818 \r
13819 #define TIM_CR1_ARPE_Pos          (7U)\r
13820 #define TIM_CR1_ARPE_Msk          (0x1UL << TIM_CR1_ARPE_Pos)                  /*!< 0x00000080 */\r
13821 #define TIM_CR1_ARPE              TIM_CR1_ARPE_Msk                             /*!<Auto-reload preload enable */\r
13822 \r
13823 #define TIM_CR1_CKD_Pos           (8U)\r
13824 #define TIM_CR1_CKD_Msk           (0x3UL << TIM_CR1_CKD_Pos)                   /*!< 0x00000300 */\r
13825 #define TIM_CR1_CKD               TIM_CR1_CKD_Msk                              /*!<CKD[1:0] bits (clock division) */\r
13826 #define TIM_CR1_CKD_0             (0x1UL << TIM_CR1_CKD_Pos)                   /*!< 0x00000100 */\r
13827 #define TIM_CR1_CKD_1             (0x2UL << TIM_CR1_CKD_Pos)                   /*!< 0x00000200 */\r
13828 \r
13829 #define TIM_CR1_UIFREMAP_Pos      (11U)\r
13830 #define TIM_CR1_UIFREMAP_Msk      (0x1UL << TIM_CR1_UIFREMAP_Pos)              /*!< 0x00000800 */\r
13831 #define TIM_CR1_UIFREMAP          TIM_CR1_UIFREMAP_Msk                         /*!<Update interrupt flag remap */\r
13832 \r
13833 /*******************  Bit definition for TIM_CR2 register  ********************/\r
13834 #define TIM_CR2_CCPC_Pos          (0U)\r
13835 #define TIM_CR2_CCPC_Msk          (0x1UL << TIM_CR2_CCPC_Pos)                  /*!< 0x00000001 */\r
13836 #define TIM_CR2_CCPC              TIM_CR2_CCPC_Msk                             /*!<Capture/Compare Preloaded Control */\r
13837 #define TIM_CR2_CCUS_Pos          (2U)\r
13838 #define TIM_CR2_CCUS_Msk          (0x1UL << TIM_CR2_CCUS_Pos)                  /*!< 0x00000004 */\r
13839 #define TIM_CR2_CCUS              TIM_CR2_CCUS_Msk                             /*!<Capture/Compare Control Update Selection */\r
13840 #define TIM_CR2_CCDS_Pos          (3U)\r
13841 #define TIM_CR2_CCDS_Msk          (0x1UL << TIM_CR2_CCDS_Pos)                  /*!< 0x00000008 */\r
13842 #define TIM_CR2_CCDS              TIM_CR2_CCDS_Msk                             /*!<Capture/Compare DMA Selection */\r
13843 \r
13844 #define TIM_CR2_MMS_Pos           (4U)\r
13845 #define TIM_CR2_MMS_Msk           (0x7UL << TIM_CR2_MMS_Pos)                   /*!< 0x00000070 */\r
13846 #define TIM_CR2_MMS               TIM_CR2_MMS_Msk                              /*!<MMS[2:0] bits (Master Mode Selection) */\r
13847 #define TIM_CR2_MMS_0             (0x1UL << TIM_CR2_MMS_Pos)                   /*!< 0x00000010 */\r
13848 #define TIM_CR2_MMS_1             (0x2UL << TIM_CR2_MMS_Pos)                   /*!< 0x00000020 */\r
13849 #define TIM_CR2_MMS_2             (0x4UL << TIM_CR2_MMS_Pos)                   /*!< 0x00000040 */\r
13850 \r
13851 #define TIM_CR2_TI1S_Pos          (7U)\r
13852 #define TIM_CR2_TI1S_Msk          (0x1UL << TIM_CR2_TI1S_Pos)                  /*!< 0x00000080 */\r
13853 #define TIM_CR2_TI1S              TIM_CR2_TI1S_Msk                             /*!<TI1 Selection */\r
13854 #define TIM_CR2_OIS1_Pos          (8U)\r
13855 #define TIM_CR2_OIS1_Msk          (0x1UL << TIM_CR2_OIS1_Pos)                  /*!< 0x00000100 */\r
13856 #define TIM_CR2_OIS1              TIM_CR2_OIS1_Msk                             /*!<Output Idle state 1 (OC1 output) */\r
13857 #define TIM_CR2_OIS1N_Pos         (9U)\r
13858 #define TIM_CR2_OIS1N_Msk         (0x1UL << TIM_CR2_OIS1N_Pos)                 /*!< 0x00000200 */\r
13859 #define TIM_CR2_OIS1N             TIM_CR2_OIS1N_Msk                            /*!<Output Idle state 1 (OC1N output) */\r
13860 #define TIM_CR2_OIS2_Pos          (10U)\r
13861 #define TIM_CR2_OIS2_Msk          (0x1UL << TIM_CR2_OIS2_Pos)                  /*!< 0x00000400 */\r
13862 #define TIM_CR2_OIS2              TIM_CR2_OIS2_Msk                             /*!<Output Idle state 2 (OC2 output) */\r
13863 #define TIM_CR2_OIS2N_Pos         (11U)\r
13864 #define TIM_CR2_OIS2N_Msk         (0x1UL << TIM_CR2_OIS2N_Pos)                 /*!< 0x00000800 */\r
13865 #define TIM_CR2_OIS2N             TIM_CR2_OIS2N_Msk                            /*!<Output Idle state 2 (OC2N output) */\r
13866 #define TIM_CR2_OIS3_Pos          (12U)\r
13867 #define TIM_CR2_OIS3_Msk          (0x1UL << TIM_CR2_OIS3_Pos)                  /*!< 0x00001000 */\r
13868 #define TIM_CR2_OIS3              TIM_CR2_OIS3_Msk                             /*!<Output Idle state 3 (OC3 output) */\r
13869 #define TIM_CR2_OIS3N_Pos         (13U)\r
13870 #define TIM_CR2_OIS3N_Msk         (0x1UL << TIM_CR2_OIS3N_Pos)                 /*!< 0x00002000 */\r
13871 #define TIM_CR2_OIS3N             TIM_CR2_OIS3N_Msk                            /*!<Output Idle state 3 (OC3N output) */\r
13872 #define TIM_CR2_OIS4_Pos          (14U)\r
13873 #define TIM_CR2_OIS4_Msk          (0x1UL << TIM_CR2_OIS4_Pos)                  /*!< 0x00004000 */\r
13874 #define TIM_CR2_OIS4              TIM_CR2_OIS4_Msk                             /*!<Output Idle state 4 (OC4 output) */\r
13875 #define TIM_CR2_OIS5_Pos          (16U)\r
13876 #define TIM_CR2_OIS5_Msk          (0x1UL << TIM_CR2_OIS5_Pos)                  /*!< 0x00010000 */\r
13877 #define TIM_CR2_OIS5              TIM_CR2_OIS5_Msk                             /*!<Output Idle state 5 (OC5 output) */\r
13878 #define TIM_CR2_OIS6_Pos          (18U)\r
13879 #define TIM_CR2_OIS6_Msk          (0x1UL << TIM_CR2_OIS6_Pos)                  /*!< 0x00040000 */\r
13880 #define TIM_CR2_OIS6              TIM_CR2_OIS6_Msk                             /*!<Output Idle state 6 (OC6 output) */\r
13881 \r
13882 #define TIM_CR2_MMS2_Pos          (20U)\r
13883 #define TIM_CR2_MMS2_Msk          (0xFUL << TIM_CR2_MMS2_Pos)                  /*!< 0x00F00000 */\r
13884 #define TIM_CR2_MMS2              TIM_CR2_MMS2_Msk                             /*!<MMS[2:0] bits (Master Mode Selection) */\r
13885 #define TIM_CR2_MMS2_0            (0x1UL << TIM_CR2_MMS2_Pos)                  /*!< 0x00100000 */\r
13886 #define TIM_CR2_MMS2_1            (0x2UL << TIM_CR2_MMS2_Pos)                  /*!< 0x00200000 */\r
13887 #define TIM_CR2_MMS2_2            (0x4UL << TIM_CR2_MMS2_Pos)                  /*!< 0x00400000 */\r
13888 #define TIM_CR2_MMS2_3            (0x8UL << TIM_CR2_MMS2_Pos)                  /*!< 0x00800000 */\r
13889 \r
13890 /*******************  Bit definition for TIM_SMCR register  *******************/\r
13891 #define TIM_SMCR_SMS_Pos          (0U)\r
13892 #define TIM_SMCR_SMS_Msk          (0x10007UL << TIM_SMCR_SMS_Pos)              /*!< 0x00010007 */\r
13893 #define TIM_SMCR_SMS              TIM_SMCR_SMS_Msk                             /*!<SMS[2:0] bits (Slave mode selection) */\r
13894 #define TIM_SMCR_SMS_0            (0x00001UL << TIM_SMCR_SMS_Pos)              /*!< 0x00000001 */\r
13895 #define TIM_SMCR_SMS_1            (0x00002UL << TIM_SMCR_SMS_Pos)              /*!< 0x00000002 */\r
13896 #define TIM_SMCR_SMS_2            (0x00004UL << TIM_SMCR_SMS_Pos)              /*!< 0x00000004 */\r
13897 #define TIM_SMCR_SMS_3            (0x10000UL << TIM_SMCR_SMS_Pos)              /*!< 0x00010000 */\r
13898 \r
13899 #define TIM_SMCR_OCCS_Pos         (3U)\r
13900 #define TIM_SMCR_OCCS_Msk         (0x1UL << TIM_SMCR_OCCS_Pos)                 /*!< 0x00000008 */\r
13901 #define TIM_SMCR_OCCS             TIM_SMCR_OCCS_Msk                            /*!< OCREF clear selection */\r
13902 \r
13903 #define TIM_SMCR_TS_Pos           (4U)\r
13904 #define TIM_SMCR_TS_Msk           (0x7UL << TIM_SMCR_TS_Pos)                   /*!< 0x00000070 */\r
13905 #define TIM_SMCR_TS               TIM_SMCR_TS_Msk                              /*!<TS[2:0] bits (Trigger selection) */\r
13906 #define TIM_SMCR_TS_0             (0x1UL << TIM_SMCR_TS_Pos)                   /*!< 0x00000010 */\r
13907 #define TIM_SMCR_TS_1             (0x2UL << TIM_SMCR_TS_Pos)                   /*!< 0x00000020 */\r
13908 #define TIM_SMCR_TS_2             (0x4UL << TIM_SMCR_TS_Pos)                   /*!< 0x00000040 */\r
13909 \r
13910 #define TIM_SMCR_MSM_Pos          (7U)\r
13911 #define TIM_SMCR_MSM_Msk          (0x1UL << TIM_SMCR_MSM_Pos)                  /*!< 0x00000080 */\r
13912 #define TIM_SMCR_MSM              TIM_SMCR_MSM_Msk                             /*!<Master/slave mode */\r
13913 \r
13914 #define TIM_SMCR_ETF_Pos          (8U)\r
13915 #define TIM_SMCR_ETF_Msk          (0xFUL << TIM_SMCR_ETF_Pos)                  /*!< 0x00000F00 */\r
13916 #define TIM_SMCR_ETF              TIM_SMCR_ETF_Msk                             /*!<ETF[3:0] bits (External trigger filter) */\r
13917 #define TIM_SMCR_ETF_0            (0x1UL << TIM_SMCR_ETF_Pos)                  /*!< 0x00000100 */\r
13918 #define TIM_SMCR_ETF_1            (0x2UL << TIM_SMCR_ETF_Pos)                  /*!< 0x00000200 */\r
13919 #define TIM_SMCR_ETF_2            (0x4UL << TIM_SMCR_ETF_Pos)                  /*!< 0x00000400 */\r
13920 #define TIM_SMCR_ETF_3            (0x8UL << TIM_SMCR_ETF_Pos)                  /*!< 0x00000800 */\r
13921 \r
13922 #define TIM_SMCR_ETPS_Pos         (12U)\r
13923 #define TIM_SMCR_ETPS_Msk         (0x3UL << TIM_SMCR_ETPS_Pos)                 /*!< 0x00003000 */\r
13924 #define TIM_SMCR_ETPS             TIM_SMCR_ETPS_Msk                            /*!<ETPS[1:0] bits (External trigger prescaler) */\r
13925 #define TIM_SMCR_ETPS_0           (0x1UL << TIM_SMCR_ETPS_Pos)                 /*!< 0x00001000 */\r
13926 #define TIM_SMCR_ETPS_1           (0x2UL << TIM_SMCR_ETPS_Pos)                 /*!< 0x00002000 */\r
13927 \r
13928 #define TIM_SMCR_ECE_Pos          (14U)\r
13929 #define TIM_SMCR_ECE_Msk          (0x1UL << TIM_SMCR_ECE_Pos)                  /*!< 0x00004000 */\r
13930 #define TIM_SMCR_ECE              TIM_SMCR_ECE_Msk                             /*!<External clock enable */\r
13931 #define TIM_SMCR_ETP_Pos          (15U)\r
13932 #define TIM_SMCR_ETP_Msk          (0x1UL << TIM_SMCR_ETP_Pos)                  /*!< 0x00008000 */\r
13933 #define TIM_SMCR_ETP              TIM_SMCR_ETP_Msk                             /*!<External trigger polarity */\r
13934 \r
13935 /*******************  Bit definition for TIM_DIER register  *******************/\r
13936 #define TIM_DIER_UIE_Pos          (0U)\r
13937 #define TIM_DIER_UIE_Msk          (0x1UL << TIM_DIER_UIE_Pos)                  /*!< 0x00000001 */\r
13938 #define TIM_DIER_UIE              TIM_DIER_UIE_Msk                             /*!<Update interrupt enable */\r
13939 #define TIM_DIER_CC1IE_Pos        (1U)\r
13940 #define TIM_DIER_CC1IE_Msk        (0x1UL << TIM_DIER_CC1IE_Pos)                /*!< 0x00000002 */\r
13941 #define TIM_DIER_CC1IE            TIM_DIER_CC1IE_Msk                           /*!<Capture/Compare 1 interrupt enable */\r
13942 #define TIM_DIER_CC2IE_Pos        (2U)\r
13943 #define TIM_DIER_CC2IE_Msk        (0x1UL << TIM_DIER_CC2IE_Pos)                /*!< 0x00000004 */\r
13944 #define TIM_DIER_CC2IE            TIM_DIER_CC2IE_Msk                           /*!<Capture/Compare 2 interrupt enable */\r
13945 #define TIM_DIER_CC3IE_Pos        (3U)\r
13946 #define TIM_DIER_CC3IE_Msk        (0x1UL << TIM_DIER_CC3IE_Pos)                /*!< 0x00000008 */\r
13947 #define TIM_DIER_CC3IE            TIM_DIER_CC3IE_Msk                           /*!<Capture/Compare 3 interrupt enable */\r
13948 #define TIM_DIER_CC4IE_Pos        (4U)\r
13949 #define TIM_DIER_CC4IE_Msk        (0x1UL << TIM_DIER_CC4IE_Pos)                /*!< 0x00000010 */\r
13950 #define TIM_DIER_CC4IE            TIM_DIER_CC4IE_Msk                           /*!<Capture/Compare 4 interrupt enable */\r
13951 #define TIM_DIER_COMIE_Pos        (5U)\r
13952 #define TIM_DIER_COMIE_Msk        (0x1UL << TIM_DIER_COMIE_Pos)                /*!< 0x00000020 */\r
13953 #define TIM_DIER_COMIE            TIM_DIER_COMIE_Msk                           /*!<COM interrupt enable */\r
13954 #define TIM_DIER_TIE_Pos          (6U)\r
13955 #define TIM_DIER_TIE_Msk          (0x1UL << TIM_DIER_TIE_Pos)                  /*!< 0x00000040 */\r
13956 #define TIM_DIER_TIE              TIM_DIER_TIE_Msk                             /*!<Trigger interrupt enable */\r
13957 #define TIM_DIER_BIE_Pos          (7U)\r
13958 #define TIM_DIER_BIE_Msk          (0x1UL << TIM_DIER_BIE_Pos)                  /*!< 0x00000080 */\r
13959 #define TIM_DIER_BIE              TIM_DIER_BIE_Msk                             /*!<Break interrupt enable */\r
13960 #define TIM_DIER_UDE_Pos          (8U)\r
13961 #define TIM_DIER_UDE_Msk          (0x1UL << TIM_DIER_UDE_Pos)                  /*!< 0x00000100 */\r
13962 #define TIM_DIER_UDE              TIM_DIER_UDE_Msk                             /*!<Update DMA request enable */\r
13963 #define TIM_DIER_CC1DE_Pos        (9U)\r
13964 #define TIM_DIER_CC1DE_Msk        (0x1UL << TIM_DIER_CC1DE_Pos)                /*!< 0x00000200 */\r
13965 #define TIM_DIER_CC1DE            TIM_DIER_CC1DE_Msk                           /*!<Capture/Compare 1 DMA request enable */\r
13966 #define TIM_DIER_CC2DE_Pos        (10U)\r
13967 #define TIM_DIER_CC2DE_Msk        (0x1UL << TIM_DIER_CC2DE_Pos)                /*!< 0x00000400 */\r
13968 #define TIM_DIER_CC2DE            TIM_DIER_CC2DE_Msk                           /*!<Capture/Compare 2 DMA request enable */\r
13969 #define TIM_DIER_CC3DE_Pos        (11U)\r
13970 #define TIM_DIER_CC3DE_Msk        (0x1UL << TIM_DIER_CC3DE_Pos)                /*!< 0x00000800 */\r
13971 #define TIM_DIER_CC3DE            TIM_DIER_CC3DE_Msk                           /*!<Capture/Compare 3 DMA request enable */\r
13972 #define TIM_DIER_CC4DE_Pos        (12U)\r
13973 #define TIM_DIER_CC4DE_Msk        (0x1UL << TIM_DIER_CC4DE_Pos)                /*!< 0x00001000 */\r
13974 #define TIM_DIER_CC4DE            TIM_DIER_CC4DE_Msk                           /*!<Capture/Compare 4 DMA request enable */\r
13975 #define TIM_DIER_COMDE_Pos        (13U)\r
13976 #define TIM_DIER_COMDE_Msk        (0x1UL << TIM_DIER_COMDE_Pos)                /*!< 0x00002000 */\r
13977 #define TIM_DIER_COMDE            TIM_DIER_COMDE_Msk                           /*!<COM DMA request enable */\r
13978 #define TIM_DIER_TDE_Pos          (14U)\r
13979 #define TIM_DIER_TDE_Msk          (0x1UL << TIM_DIER_TDE_Pos)                  /*!< 0x00004000 */\r
13980 #define TIM_DIER_TDE              TIM_DIER_TDE_Msk                             /*!<Trigger DMA request enable */\r
13981 \r
13982 /********************  Bit definition for TIM_SR register  ********************/\r
13983 #define TIM_SR_UIF_Pos            (0U)\r
13984 #define TIM_SR_UIF_Msk            (0x1UL << TIM_SR_UIF_Pos)                    /*!< 0x00000001 */\r
13985 #define TIM_SR_UIF                TIM_SR_UIF_Msk                               /*!<Update interrupt Flag */\r
13986 #define TIM_SR_CC1IF_Pos          (1U)\r
13987 #define TIM_SR_CC1IF_Msk          (0x1UL << TIM_SR_CC1IF_Pos)                  /*!< 0x00000002 */\r
13988 #define TIM_SR_CC1IF              TIM_SR_CC1IF_Msk                             /*!<Capture/Compare 1 interrupt Flag */\r
13989 #define TIM_SR_CC2IF_Pos          (2U)\r
13990 #define TIM_SR_CC2IF_Msk          (0x1UL << TIM_SR_CC2IF_Pos)                  /*!< 0x00000004 */\r
13991 #define TIM_SR_CC2IF              TIM_SR_CC2IF_Msk                             /*!<Capture/Compare 2 interrupt Flag */\r
13992 #define TIM_SR_CC3IF_Pos          (3U)\r
13993 #define TIM_SR_CC3IF_Msk          (0x1UL << TIM_SR_CC3IF_Pos)                  /*!< 0x00000008 */\r
13994 #define TIM_SR_CC3IF              TIM_SR_CC3IF_Msk                             /*!<Capture/Compare 3 interrupt Flag */\r
13995 #define TIM_SR_CC4IF_Pos          (4U)\r
13996 #define TIM_SR_CC4IF_Msk          (0x1UL << TIM_SR_CC4IF_Pos)                  /*!< 0x00000010 */\r
13997 #define TIM_SR_CC4IF              TIM_SR_CC4IF_Msk                             /*!<Capture/Compare 4 interrupt Flag */\r
13998 #define TIM_SR_COMIF_Pos          (5U)\r
13999 #define TIM_SR_COMIF_Msk          (0x1UL << TIM_SR_COMIF_Pos)                  /*!< 0x00000020 */\r
14000 #define TIM_SR_COMIF              TIM_SR_COMIF_Msk                             /*!<COM interrupt Flag */\r
14001 #define TIM_SR_TIF_Pos            (6U)\r
14002 #define TIM_SR_TIF_Msk            (0x1UL << TIM_SR_TIF_Pos)                    /*!< 0x00000040 */\r
14003 #define TIM_SR_TIF                TIM_SR_TIF_Msk                               /*!<Trigger interrupt Flag */\r
14004 #define TIM_SR_BIF_Pos            (7U)\r
14005 #define TIM_SR_BIF_Msk            (0x1UL << TIM_SR_BIF_Pos)                    /*!< 0x00000080 */\r
14006 #define TIM_SR_BIF                TIM_SR_BIF_Msk                               /*!<Break interrupt Flag */\r
14007 #define TIM_SR_B2IF_Pos           (8U)\r
14008 #define TIM_SR_B2IF_Msk           (0x1UL << TIM_SR_B2IF_Pos)                   /*!< 0x00000100 */\r
14009 #define TIM_SR_B2IF               TIM_SR_B2IF_Msk                              /*!<Break 2 interrupt Flag */\r
14010 #define TIM_SR_CC1OF_Pos          (9U)\r
14011 #define TIM_SR_CC1OF_Msk          (0x1UL << TIM_SR_CC1OF_Pos)                  /*!< 0x00000200 */\r
14012 #define TIM_SR_CC1OF              TIM_SR_CC1OF_Msk                             /*!<Capture/Compare 1 Overcapture Flag */\r
14013 #define TIM_SR_CC2OF_Pos          (10U)\r
14014 #define TIM_SR_CC2OF_Msk          (0x1UL << TIM_SR_CC2OF_Pos)                  /*!< 0x00000400 */\r
14015 #define TIM_SR_CC2OF              TIM_SR_CC2OF_Msk                             /*!<Capture/Compare 2 Overcapture Flag */\r
14016 #define TIM_SR_CC3OF_Pos          (11U)\r
14017 #define TIM_SR_CC3OF_Msk          (0x1UL << TIM_SR_CC3OF_Pos)                  /*!< 0x00000800 */\r
14018 #define TIM_SR_CC3OF              TIM_SR_CC3OF_Msk                             /*!<Capture/Compare 3 Overcapture Flag */\r
14019 #define TIM_SR_CC4OF_Pos          (12U)\r
14020 #define TIM_SR_CC4OF_Msk          (0x1UL << TIM_SR_CC4OF_Pos)                  /*!< 0x00001000 */\r
14021 #define TIM_SR_CC4OF              TIM_SR_CC4OF_Msk                             /*!<Capture/Compare 4 Overcapture Flag */\r
14022 #define TIM_SR_SBIF_Pos           (13U)\r
14023 #define TIM_SR_SBIF_Msk           (0x1UL << TIM_SR_SBIF_Pos)                   /*!< 0x00002000 */\r
14024 #define TIM_SR_SBIF               TIM_SR_SBIF_Msk                              /*!<System Break interrupt Flag */\r
14025 #define TIM_SR_CC5IF_Pos          (16U)\r
14026 #define TIM_SR_CC5IF_Msk          (0x1UL << TIM_SR_CC5IF_Pos)                  /*!< 0x00010000 */\r
14027 #define TIM_SR_CC5IF              TIM_SR_CC5IF_Msk                             /*!<Capture/Compare 5 interrupt Flag */\r
14028 #define TIM_SR_CC6IF_Pos          (17U)\r
14029 #define TIM_SR_CC6IF_Msk          (0x1UL << TIM_SR_CC6IF_Pos)                  /*!< 0x00020000 */\r
14030 #define TIM_SR_CC6IF              TIM_SR_CC6IF_Msk                             /*!<Capture/Compare 6 interrupt Flag */\r
14031 \r
14032 \r
14033 /*******************  Bit definition for TIM_EGR register  ********************/\r
14034 #define TIM_EGR_UG_Pos            (0U)\r
14035 #define TIM_EGR_UG_Msk            (0x1UL << TIM_EGR_UG_Pos)                    /*!< 0x00000001 */\r
14036 #define TIM_EGR_UG                TIM_EGR_UG_Msk                               /*!<Update Generation */\r
14037 #define TIM_EGR_CC1G_Pos          (1U)\r
14038 #define TIM_EGR_CC1G_Msk          (0x1UL << TIM_EGR_CC1G_Pos)                  /*!< 0x00000002 */\r
14039 #define TIM_EGR_CC1G              TIM_EGR_CC1G_Msk                             /*!<Capture/Compare 1 Generation */\r
14040 #define TIM_EGR_CC2G_Pos          (2U)\r
14041 #define TIM_EGR_CC2G_Msk          (0x1UL << TIM_EGR_CC2G_Pos)                  /*!< 0x00000004 */\r
14042 #define TIM_EGR_CC2G              TIM_EGR_CC2G_Msk                             /*!<Capture/Compare 2 Generation */\r
14043 #define TIM_EGR_CC3G_Pos          (3U)\r
14044 #define TIM_EGR_CC3G_Msk          (0x1UL << TIM_EGR_CC3G_Pos)                  /*!< 0x00000008 */\r
14045 #define TIM_EGR_CC3G              TIM_EGR_CC3G_Msk                             /*!<Capture/Compare 3 Generation */\r
14046 #define TIM_EGR_CC4G_Pos          (4U)\r
14047 #define TIM_EGR_CC4G_Msk          (0x1UL << TIM_EGR_CC4G_Pos)                  /*!< 0x00000010 */\r
14048 #define TIM_EGR_CC4G              TIM_EGR_CC4G_Msk                             /*!<Capture/Compare 4 Generation */\r
14049 #define TIM_EGR_COMG_Pos          (5U)\r
14050 #define TIM_EGR_COMG_Msk          (0x1UL << TIM_EGR_COMG_Pos)                  /*!< 0x00000020 */\r
14051 #define TIM_EGR_COMG              TIM_EGR_COMG_Msk                             /*!<Capture/Compare Control Update Generation */\r
14052 #define TIM_EGR_TG_Pos            (6U)\r
14053 #define TIM_EGR_TG_Msk            (0x1UL << TIM_EGR_TG_Pos)                    /*!< 0x00000040 */\r
14054 #define TIM_EGR_TG                TIM_EGR_TG_Msk                               /*!<Trigger Generation */\r
14055 #define TIM_EGR_BG_Pos            (7U)\r
14056 #define TIM_EGR_BG_Msk            (0x1UL << TIM_EGR_BG_Pos)                    /*!< 0x00000080 */\r
14057 #define TIM_EGR_BG                TIM_EGR_BG_Msk                               /*!<Break Generation */\r
14058 #define TIM_EGR_B2G_Pos           (8U)\r
14059 #define TIM_EGR_B2G_Msk           (0x1UL << TIM_EGR_B2G_Pos)                   /*!< 0x00000100 */\r
14060 #define TIM_EGR_B2G               TIM_EGR_B2G_Msk                              /*!<Break 2 Generation */\r
14061 \r
14062 \r
14063 /******************  Bit definition for TIM_CCMR1 register  *******************/\r
14064 #define TIM_CCMR1_CC1S_Pos        (0U)\r
14065 #define TIM_CCMR1_CC1S_Msk        (0x3UL << TIM_CCMR1_CC1S_Pos)                /*!< 0x00000003 */\r
14066 #define TIM_CCMR1_CC1S            TIM_CCMR1_CC1S_Msk                           /*!<CC1S[1:0] bits (Capture/Compare 1 Selection) */\r
14067 #define TIM_CCMR1_CC1S_0          (0x1UL << TIM_CCMR1_CC1S_Pos)                /*!< 0x00000001 */\r
14068 #define TIM_CCMR1_CC1S_1          (0x2UL << TIM_CCMR1_CC1S_Pos)                /*!< 0x00000002 */\r
14069 \r
14070 #define TIM_CCMR1_OC1FE_Pos       (2U)\r
14071 #define TIM_CCMR1_OC1FE_Msk       (0x1UL << TIM_CCMR1_OC1FE_Pos)               /*!< 0x00000004 */\r
14072 #define TIM_CCMR1_OC1FE           TIM_CCMR1_OC1FE_Msk                          /*!<Output Compare 1 Fast enable */\r
14073 #define TIM_CCMR1_OC1PE_Pos       (3U)\r
14074 #define TIM_CCMR1_OC1PE_Msk       (0x1UL << TIM_CCMR1_OC1PE_Pos)               /*!< 0x00000008 */\r
14075 #define TIM_CCMR1_OC1PE           TIM_CCMR1_OC1PE_Msk                          /*!<Output Compare 1 Preload enable */\r
14076 \r
14077 #define TIM_CCMR1_OC1M_Pos        (4U)\r
14078 #define TIM_CCMR1_OC1M_Msk        (0x1007UL << TIM_CCMR1_OC1M_Pos)             /*!< 0x00010070 */\r
14079 #define TIM_CCMR1_OC1M            TIM_CCMR1_OC1M_Msk                           /*!<OC1M[2:0] bits (Output Compare 1 Mode) */\r
14080 #define TIM_CCMR1_OC1M_0          (0x0001UL << TIM_CCMR1_OC1M_Pos)             /*!< 0x00000010 */\r
14081 #define TIM_CCMR1_OC1M_1          (0x0002UL << TIM_CCMR1_OC1M_Pos)             /*!< 0x00000020 */\r
14082 #define TIM_CCMR1_OC1M_2          (0x0004UL << TIM_CCMR1_OC1M_Pos)             /*!< 0x00000040 */\r
14083 #define TIM_CCMR1_OC1M_3          (0x1000UL << TIM_CCMR1_OC1M_Pos)             /*!< 0x00010000 */\r
14084 \r
14085 #define TIM_CCMR1_OC1CE_Pos       (7U)\r
14086 #define TIM_CCMR1_OC1CE_Msk       (0x1UL << TIM_CCMR1_OC1CE_Pos)               /*!< 0x00000080 */\r
14087 #define TIM_CCMR1_OC1CE           TIM_CCMR1_OC1CE_Msk                          /*!<Output Compare 1 Clear Enable */\r
14088 \r
14089 #define TIM_CCMR1_CC2S_Pos        (8U)\r
14090 #define TIM_CCMR1_CC2S_Msk        (0x3UL << TIM_CCMR1_CC2S_Pos)                /*!< 0x00000300 */\r
14091 #define TIM_CCMR1_CC2S            TIM_CCMR1_CC2S_Msk                           /*!<CC2S[1:0] bits (Capture/Compare 2 Selection) */\r
14092 #define TIM_CCMR1_CC2S_0          (0x1UL << TIM_CCMR1_CC2S_Pos)                /*!< 0x00000100 */\r
14093 #define TIM_CCMR1_CC2S_1          (0x2UL << TIM_CCMR1_CC2S_Pos)                /*!< 0x00000200 */\r
14094 \r
14095 #define TIM_CCMR1_OC2FE_Pos       (10U)\r
14096 #define TIM_CCMR1_OC2FE_Msk       (0x1UL << TIM_CCMR1_OC2FE_Pos)               /*!< 0x00000400 */\r
14097 #define TIM_CCMR1_OC2FE           TIM_CCMR1_OC2FE_Msk                          /*!<Output Compare 2 Fast enable */\r
14098 #define TIM_CCMR1_OC2PE_Pos       (11U)\r
14099 #define TIM_CCMR1_OC2PE_Msk       (0x1UL << TIM_CCMR1_OC2PE_Pos)               /*!< 0x00000800 */\r
14100 #define TIM_CCMR1_OC2PE           TIM_CCMR1_OC2PE_Msk                          /*!<Output Compare 2 Preload enable */\r
14101 \r
14102 #define TIM_CCMR1_OC2M_Pos        (12U)\r
14103 #define TIM_CCMR1_OC2M_Msk        (0x1007UL << TIM_CCMR1_OC2M_Pos)             /*!< 0x01007000 */\r
14104 #define TIM_CCMR1_OC2M            TIM_CCMR1_OC2M_Msk                           /*!<OC2M[2:0] bits (Output Compare 2 Mode) */\r
14105 #define TIM_CCMR1_OC2M_0          (0x0001UL << TIM_CCMR1_OC2M_Pos)             /*!< 0x00001000 */\r
14106 #define TIM_CCMR1_OC2M_1          (0x0002UL << TIM_CCMR1_OC2M_Pos)             /*!< 0x00002000 */\r
14107 #define TIM_CCMR1_OC2M_2          (0x0004UL << TIM_CCMR1_OC2M_Pos)             /*!< 0x00004000 */\r
14108 #define TIM_CCMR1_OC2M_3          (0x1000UL << TIM_CCMR1_OC2M_Pos)             /*!< 0x01000000 */\r
14109 \r
14110 #define TIM_CCMR1_OC2CE_Pos       (15U)\r
14111 #define TIM_CCMR1_OC2CE_Msk       (0x1UL << TIM_CCMR1_OC2CE_Pos)               /*!< 0x00008000 */\r
14112 #define TIM_CCMR1_OC2CE           TIM_CCMR1_OC2CE_Msk                          /*!<Output Compare 2 Clear Enable */\r
14113 \r
14114 /*----------------------------------------------------------------------------*/\r
14115 #define TIM_CCMR1_IC1PSC_Pos      (2U)\r
14116 #define TIM_CCMR1_IC1PSC_Msk      (0x3UL << TIM_CCMR1_IC1PSC_Pos)              /*!< 0x0000000C */\r
14117 #define TIM_CCMR1_IC1PSC          TIM_CCMR1_IC1PSC_Msk                         /*!<IC1PSC[1:0] bits (Input Capture 1 Prescaler) */\r
14118 #define TIM_CCMR1_IC1PSC_0        (0x1UL << TIM_CCMR1_IC1PSC_Pos)              /*!< 0x00000004 */\r
14119 #define TIM_CCMR1_IC1PSC_1        (0x2UL << TIM_CCMR1_IC1PSC_Pos)              /*!< 0x00000008 */\r
14120 \r
14121 #define TIM_CCMR1_IC1F_Pos        (4U)\r
14122 #define TIM_CCMR1_IC1F_Msk        (0xFUL << TIM_CCMR1_IC1F_Pos)                /*!< 0x000000F0 */\r
14123 #define TIM_CCMR1_IC1F            TIM_CCMR1_IC1F_Msk                           /*!<IC1F[3:0] bits (Input Capture 1 Filter) */\r
14124 #define TIM_CCMR1_IC1F_0          (0x1UL << TIM_CCMR1_IC1F_Pos)                /*!< 0x00000010 */\r
14125 #define TIM_CCMR1_IC1F_1          (0x2UL << TIM_CCMR1_IC1F_Pos)                /*!< 0x00000020 */\r
14126 #define TIM_CCMR1_IC1F_2          (0x4UL << TIM_CCMR1_IC1F_Pos)                /*!< 0x00000040 */\r
14127 #define TIM_CCMR1_IC1F_3          (0x8UL << TIM_CCMR1_IC1F_Pos)                /*!< 0x00000080 */\r
14128 \r
14129 #define TIM_CCMR1_IC2PSC_Pos      (10U)\r
14130 #define TIM_CCMR1_IC2PSC_Msk      (0x3UL << TIM_CCMR1_IC2PSC_Pos)              /*!< 0x00000C00 */\r
14131 #define TIM_CCMR1_IC2PSC          TIM_CCMR1_IC2PSC_Msk                         /*!<IC2PSC[1:0] bits (Input Capture 2 Prescaler) */\r
14132 #define TIM_CCMR1_IC2PSC_0        (0x1UL << TIM_CCMR1_IC2PSC_Pos)              /*!< 0x00000400 */\r
14133 #define TIM_CCMR1_IC2PSC_1        (0x2UL << TIM_CCMR1_IC2PSC_Pos)              /*!< 0x00000800 */\r
14134 \r
14135 #define TIM_CCMR1_IC2F_Pos        (12U)\r
14136 #define TIM_CCMR1_IC2F_Msk        (0xFUL << TIM_CCMR1_IC2F_Pos)                /*!< 0x0000F000 */\r
14137 #define TIM_CCMR1_IC2F            TIM_CCMR1_IC2F_Msk                           /*!<IC2F[3:0] bits (Input Capture 2 Filter) */\r
14138 #define TIM_CCMR1_IC2F_0          (0x1UL << TIM_CCMR1_IC2F_Pos)                /*!< 0x00001000 */\r
14139 #define TIM_CCMR1_IC2F_1          (0x2UL << TIM_CCMR1_IC2F_Pos)                /*!< 0x00002000 */\r
14140 #define TIM_CCMR1_IC2F_2          (0x4UL << TIM_CCMR1_IC2F_Pos)                /*!< 0x00004000 */\r
14141 #define TIM_CCMR1_IC2F_3          (0x8UL << TIM_CCMR1_IC2F_Pos)                /*!< 0x00008000 */\r
14142 \r
14143 /******************  Bit definition for TIM_CCMR2 register  *******************/\r
14144 #define TIM_CCMR2_CC3S_Pos        (0U)\r
14145 #define TIM_CCMR2_CC3S_Msk        (0x3UL << TIM_CCMR2_CC3S_Pos)                /*!< 0x00000003 */\r
14146 #define TIM_CCMR2_CC3S            TIM_CCMR2_CC3S_Msk                           /*!<CC3S[1:0] bits (Capture/Compare 3 Selection) */\r
14147 #define TIM_CCMR2_CC3S_0          (0x1UL << TIM_CCMR2_CC3S_Pos)                /*!< 0x00000001 */\r
14148 #define TIM_CCMR2_CC3S_1          (0x2UL << TIM_CCMR2_CC3S_Pos)                /*!< 0x00000002 */\r
14149 \r
14150 #define TIM_CCMR2_OC3FE_Pos       (2U)\r
14151 #define TIM_CCMR2_OC3FE_Msk       (0x1UL << TIM_CCMR2_OC3FE_Pos)               /*!< 0x00000004 */\r
14152 #define TIM_CCMR2_OC3FE           TIM_CCMR2_OC3FE_Msk                          /*!<Output Compare 3 Fast enable */\r
14153 #define TIM_CCMR2_OC3PE_Pos       (3U)\r
14154 #define TIM_CCMR2_OC3PE_Msk       (0x1UL << TIM_CCMR2_OC3PE_Pos)               /*!< 0x00000008 */\r
14155 #define TIM_CCMR2_OC3PE           TIM_CCMR2_OC3PE_Msk                          /*!<Output Compare 3 Preload enable */\r
14156 \r
14157 #define TIM_CCMR2_OC3M_Pos        (4U)\r
14158 #define TIM_CCMR2_OC3M_Msk        (0x1007UL << TIM_CCMR2_OC3M_Pos)             /*!< 0x00010070 */\r
14159 #define TIM_CCMR2_OC3M            TIM_CCMR2_OC3M_Msk                           /*!<OC3M[2:0] bits (Output Compare 3 Mode) */\r
14160 #define TIM_CCMR2_OC3M_0          (0x0001UL << TIM_CCMR2_OC3M_Pos)             /*!< 0x00000010 */\r
14161 #define TIM_CCMR2_OC3M_1          (0x0002UL << TIM_CCMR2_OC3M_Pos)             /*!< 0x00000020 */\r
14162 #define TIM_CCMR2_OC3M_2          (0x0004UL << TIM_CCMR2_OC3M_Pos)             /*!< 0x00000040 */\r
14163 #define TIM_CCMR2_OC3M_3          (0x1000UL << TIM_CCMR2_OC3M_Pos)             /*!< 0x00010000 */\r
14164 \r
14165 #define TIM_CCMR2_OC3CE_Pos       (7U)\r
14166 #define TIM_CCMR2_OC3CE_Msk       (0x1UL << TIM_CCMR2_OC3CE_Pos)               /*!< 0x00000080 */\r
14167 #define TIM_CCMR2_OC3CE           TIM_CCMR2_OC3CE_Msk                          /*!<Output Compare 3 Clear Enable */\r
14168 \r
14169 #define TIM_CCMR2_CC4S_Pos        (8U)\r
14170 #define TIM_CCMR2_CC4S_Msk        (0x3UL << TIM_CCMR2_CC4S_Pos)                /*!< 0x00000300 */\r
14171 #define TIM_CCMR2_CC4S            TIM_CCMR2_CC4S_Msk                           /*!<CC4S[1:0] bits (Capture/Compare 4 Selection) */\r
14172 #define TIM_CCMR2_CC4S_0          (0x1UL << TIM_CCMR2_CC4S_Pos)                /*!< 0x00000100 */\r
14173 #define TIM_CCMR2_CC4S_1          (0x2UL << TIM_CCMR2_CC4S_Pos)                /*!< 0x00000200 */\r
14174 \r
14175 #define TIM_CCMR2_OC4FE_Pos       (10U)\r
14176 #define TIM_CCMR2_OC4FE_Msk       (0x1UL << TIM_CCMR2_OC4FE_Pos)               /*!< 0x00000400 */\r
14177 #define TIM_CCMR2_OC4FE           TIM_CCMR2_OC4FE_Msk                          /*!<Output Compare 4 Fast enable */\r
14178 #define TIM_CCMR2_OC4PE_Pos       (11U)\r
14179 #define TIM_CCMR2_OC4PE_Msk       (0x1UL << TIM_CCMR2_OC4PE_Pos)               /*!< 0x00000800 */\r
14180 #define TIM_CCMR2_OC4PE           TIM_CCMR2_OC4PE_Msk                          /*!<Output Compare 4 Preload enable */\r
14181 \r
14182 #define TIM_CCMR2_OC4M_Pos        (12U)\r
14183 #define TIM_CCMR2_OC4M_Msk        (0x1007UL << TIM_CCMR2_OC4M_Pos)             /*!< 0x01007000 */\r
14184 #define TIM_CCMR2_OC4M            TIM_CCMR2_OC4M_Msk                           /*!<OC4M[2:0] bits (Output Compare 4 Mode) */\r
14185 #define TIM_CCMR2_OC4M_0          (0x0001UL << TIM_CCMR2_OC4M_Pos)             /*!< 0x00001000 */\r
14186 #define TIM_CCMR2_OC4M_1          (0x0002UL << TIM_CCMR2_OC4M_Pos)             /*!< 0x00002000 */\r
14187 #define TIM_CCMR2_OC4M_2          (0x0004UL << TIM_CCMR2_OC4M_Pos)             /*!< 0x00004000 */\r
14188 #define TIM_CCMR2_OC4M_3          (0x1000UL << TIM_CCMR2_OC4M_Pos)             /*!< 0x01000000 */\r
14189 \r
14190 #define TIM_CCMR2_OC4CE_Pos       (15U)\r
14191 #define TIM_CCMR2_OC4CE_Msk       (0x1UL << TIM_CCMR2_OC4CE_Pos)               /*!< 0x00008000 */\r
14192 #define TIM_CCMR2_OC4CE           TIM_CCMR2_OC4CE_Msk                          /*!<Output Compare 4 Clear Enable */\r
14193 \r
14194 /*----------------------------------------------------------------------------*/\r
14195 #define TIM_CCMR2_IC3PSC_Pos      (2U)\r
14196 #define TIM_CCMR2_IC3PSC_Msk      (0x3UL << TIM_CCMR2_IC3PSC_Pos)              /*!< 0x0000000C */\r
14197 #define TIM_CCMR2_IC3PSC          TIM_CCMR2_IC3PSC_Msk                         /*!<IC3PSC[1:0] bits (Input Capture 3 Prescaler) */\r
14198 #define TIM_CCMR2_IC3PSC_0        (0x1UL << TIM_CCMR2_IC3PSC_Pos)              /*!< 0x00000004 */\r
14199 #define TIM_CCMR2_IC3PSC_1        (0x2UL << TIM_CCMR2_IC3PSC_Pos)              /*!< 0x00000008 */\r
14200 \r
14201 #define TIM_CCMR2_IC3F_Pos        (4U)\r
14202 #define TIM_CCMR2_IC3F_Msk        (0xFUL << TIM_CCMR2_IC3F_Pos)                /*!< 0x000000F0 */\r
14203 #define TIM_CCMR2_IC3F            TIM_CCMR2_IC3F_Msk                           /*!<IC3F[3:0] bits (Input Capture 3 Filter) */\r
14204 #define TIM_CCMR2_IC3F_0          (0x1UL << TIM_CCMR2_IC3F_Pos)                /*!< 0x00000010 */\r
14205 #define TIM_CCMR2_IC3F_1          (0x2UL << TIM_CCMR2_IC3F_Pos)                /*!< 0x00000020 */\r
14206 #define TIM_CCMR2_IC3F_2          (0x4UL << TIM_CCMR2_IC3F_Pos)                /*!< 0x00000040 */\r
14207 #define TIM_CCMR2_IC3F_3          (0x8UL << TIM_CCMR2_IC3F_Pos)                /*!< 0x00000080 */\r
14208 \r
14209 #define TIM_CCMR2_IC4PSC_Pos      (10U)\r
14210 #define TIM_CCMR2_IC4PSC_Msk      (0x3UL << TIM_CCMR2_IC4PSC_Pos)              /*!< 0x00000C00 */\r
14211 #define TIM_CCMR2_IC4PSC          TIM_CCMR2_IC4PSC_Msk                         /*!<IC4PSC[1:0] bits (Input Capture 4 Prescaler) */\r
14212 #define TIM_CCMR2_IC4PSC_0        (0x1UL << TIM_CCMR2_IC4PSC_Pos)              /*!< 0x00000400 */\r
14213 #define TIM_CCMR2_IC4PSC_1        (0x2UL << TIM_CCMR2_IC4PSC_Pos)              /*!< 0x00000800 */\r
14214 \r
14215 #define TIM_CCMR2_IC4F_Pos        (12U)\r
14216 #define TIM_CCMR2_IC4F_Msk        (0xFUL << TIM_CCMR2_IC4F_Pos)                /*!< 0x0000F000 */\r
14217 #define TIM_CCMR2_IC4F            TIM_CCMR2_IC4F_Msk                           /*!<IC4F[3:0] bits (Input Capture 4 Filter) */\r
14218 #define TIM_CCMR2_IC4F_0          (0x1UL << TIM_CCMR2_IC4F_Pos)                /*!< 0x00001000 */\r
14219 #define TIM_CCMR2_IC4F_1          (0x2UL << TIM_CCMR2_IC4F_Pos)                /*!< 0x00002000 */\r
14220 #define TIM_CCMR2_IC4F_2          (0x4UL << TIM_CCMR2_IC4F_Pos)                /*!< 0x00004000 */\r
14221 #define TIM_CCMR2_IC4F_3          (0x8UL << TIM_CCMR2_IC4F_Pos)                /*!< 0x00008000 */\r
14222 \r
14223 /******************  Bit definition for TIM_CCMR3 register  *******************/\r
14224 #define TIM_CCMR3_OC5FE_Pos       (2U)\r
14225 #define TIM_CCMR3_OC5FE_Msk       (0x1UL << TIM_CCMR3_OC5FE_Pos)               /*!< 0x00000004 */\r
14226 #define TIM_CCMR3_OC5FE           TIM_CCMR3_OC5FE_Msk                          /*!<Output Compare 5 Fast enable */\r
14227 #define TIM_CCMR3_OC5PE_Pos       (3U)\r
14228 #define TIM_CCMR3_OC5PE_Msk       (0x1UL << TIM_CCMR3_OC5PE_Pos)               /*!< 0x00000008 */\r
14229 #define TIM_CCMR3_OC5PE           TIM_CCMR3_OC5PE_Msk                          /*!<Output Compare 5 Preload enable */\r
14230 \r
14231 #define TIM_CCMR3_OC5M_Pos        (4U)\r
14232 #define TIM_CCMR3_OC5M_Msk        (0x1007UL << TIM_CCMR3_OC5M_Pos)             /*!< 0x00010070 */\r
14233 #define TIM_CCMR3_OC5M            TIM_CCMR3_OC5M_Msk                           /*!<OC5M[3:0] bits (Output Compare 5 Mode) */\r
14234 #define TIM_CCMR3_OC5M_0          (0x0001UL << TIM_CCMR3_OC5M_Pos)             /*!< 0x00000010 */\r
14235 #define TIM_CCMR3_OC5M_1          (0x0002UL << TIM_CCMR3_OC5M_Pos)             /*!< 0x00000020 */\r
14236 #define TIM_CCMR3_OC5M_2          (0x0004UL << TIM_CCMR3_OC5M_Pos)             /*!< 0x00000040 */\r
14237 #define TIM_CCMR3_OC5M_3          (0x1000UL << TIM_CCMR3_OC5M_Pos)             /*!< 0x00010000 */\r
14238 \r
14239 #define TIM_CCMR3_OC5CE_Pos       (7U)\r
14240 #define TIM_CCMR3_OC5CE_Msk       (0x1UL << TIM_CCMR3_OC5CE_Pos)               /*!< 0x00000080 */\r
14241 #define TIM_CCMR3_OC5CE           TIM_CCMR3_OC5CE_Msk                          /*!<Output Compare 5 Clear Enable */\r
14242 \r
14243 #define TIM_CCMR3_OC6FE_Pos       (10U)\r
14244 #define TIM_CCMR3_OC6FE_Msk       (0x1UL << TIM_CCMR3_OC6FE_Pos)               /*!< 0x00000400 */\r
14245 #define TIM_CCMR3_OC6FE           TIM_CCMR3_OC6FE_Msk                          /*!<Output Compare 6 Fast enable */\r
14246 #define TIM_CCMR3_OC6PE_Pos       (11U)\r
14247 #define TIM_CCMR3_OC6PE_Msk       (0x1UL << TIM_CCMR3_OC6PE_Pos)               /*!< 0x00000800 */\r
14248 #define TIM_CCMR3_OC6PE           TIM_CCMR3_OC6PE_Msk                          /*!<Output Compare 6 Preload enable */\r
14249 \r
14250 #define TIM_CCMR3_OC6M_Pos        (12U)\r
14251 #define TIM_CCMR3_OC6M_Msk        (0x1007UL << TIM_CCMR3_OC6M_Pos)             /*!< 0x01007000 */\r
14252 #define TIM_CCMR3_OC6M            TIM_CCMR3_OC6M_Msk                           /*!<OC6M[3:0] bits (Output Compare 6 Mode) */\r
14253 #define TIM_CCMR3_OC6M_0          (0x0001UL << TIM_CCMR3_OC6M_Pos)             /*!< 0x00001000 */\r
14254 #define TIM_CCMR3_OC6M_1          (0x0002UL << TIM_CCMR3_OC6M_Pos)             /*!< 0x00002000 */\r
14255 #define TIM_CCMR3_OC6M_2          (0x0004UL << TIM_CCMR3_OC6M_Pos)             /*!< 0x00004000 */\r
14256 #define TIM_CCMR3_OC6M_3          (0x1000UL << TIM_CCMR3_OC6M_Pos)             /*!< 0x01000000 */\r
14257 \r
14258 #define TIM_CCMR3_OC6CE_Pos       (15U)\r
14259 #define TIM_CCMR3_OC6CE_Msk       (0x1UL << TIM_CCMR3_OC6CE_Pos)               /*!< 0x00008000 */\r
14260 #define TIM_CCMR3_OC6CE           TIM_CCMR3_OC6CE_Msk                          /*!<Output Compare 6 Clear Enable */\r
14261 \r
14262 /*******************  Bit definition for TIM_CCER register  *******************/\r
14263 #define TIM_CCER_CC1E_Pos         (0U)\r
14264 #define TIM_CCER_CC1E_Msk         (0x1UL << TIM_CCER_CC1E_Pos)                 /*!< 0x00000001 */\r
14265 #define TIM_CCER_CC1E             TIM_CCER_CC1E_Msk                            /*!<Capture/Compare 1 output enable */\r
14266 #define TIM_CCER_CC1P_Pos         (1U)\r
14267 #define TIM_CCER_CC1P_Msk         (0x1UL << TIM_CCER_CC1P_Pos)                 /*!< 0x00000002 */\r
14268 #define TIM_CCER_CC1P             TIM_CCER_CC1P_Msk                            /*!<Capture/Compare 1 output Polarity */\r
14269 #define TIM_CCER_CC1NE_Pos        (2U)\r
14270 #define TIM_CCER_CC1NE_Msk        (0x1UL << TIM_CCER_CC1NE_Pos)                /*!< 0x00000004 */\r
14271 #define TIM_CCER_CC1NE            TIM_CCER_CC1NE_Msk                           /*!<Capture/Compare 1 Complementary output enable */\r
14272 #define TIM_CCER_CC1NP_Pos        (3U)\r
14273 #define TIM_CCER_CC1NP_Msk        (0x1UL << TIM_CCER_CC1NP_Pos)                /*!< 0x00000008 */\r
14274 #define TIM_CCER_CC1NP            TIM_CCER_CC1NP_Msk                           /*!<Capture/Compare 1 Complementary output Polarity */\r
14275 #define TIM_CCER_CC2E_Pos         (4U)\r
14276 #define TIM_CCER_CC2E_Msk         (0x1UL << TIM_CCER_CC2E_Pos)                 /*!< 0x00000010 */\r
14277 #define TIM_CCER_CC2E             TIM_CCER_CC2E_Msk                            /*!<Capture/Compare 2 output enable */\r
14278 #define TIM_CCER_CC2P_Pos         (5U)\r
14279 #define TIM_CCER_CC2P_Msk         (0x1UL << TIM_CCER_CC2P_Pos)                 /*!< 0x00000020 */\r
14280 #define TIM_CCER_CC2P             TIM_CCER_CC2P_Msk                            /*!<Capture/Compare 2 output Polarity */\r
14281 #define TIM_CCER_CC2NE_Pos        (6U)\r
14282 #define TIM_CCER_CC2NE_Msk        (0x1UL << TIM_CCER_CC2NE_Pos)                /*!< 0x00000040 */\r
14283 #define TIM_CCER_CC2NE            TIM_CCER_CC2NE_Msk                           /*!<Capture/Compare 2 Complementary output enable */\r
14284 #define TIM_CCER_CC2NP_Pos        (7U)\r
14285 #define TIM_CCER_CC2NP_Msk        (0x1UL << TIM_CCER_CC2NP_Pos)                /*!< 0x00000080 */\r
14286 #define TIM_CCER_CC2NP            TIM_CCER_CC2NP_Msk                           /*!<Capture/Compare 2 Complementary output Polarity */\r
14287 #define TIM_CCER_CC3E_Pos         (8U)\r
14288 #define TIM_CCER_CC3E_Msk         (0x1UL << TIM_CCER_CC3E_Pos)                 /*!< 0x00000100 */\r
14289 #define TIM_CCER_CC3E             TIM_CCER_CC3E_Msk                            /*!<Capture/Compare 3 output enable */\r
14290 #define TIM_CCER_CC3P_Pos         (9U)\r
14291 #define TIM_CCER_CC3P_Msk         (0x1UL << TIM_CCER_CC3P_Pos)                 /*!< 0x00000200 */\r
14292 #define TIM_CCER_CC3P             TIM_CCER_CC3P_Msk                            /*!<Capture/Compare 3 output Polarity */\r
14293 #define TIM_CCER_CC3NE_Pos        (10U)\r
14294 #define TIM_CCER_CC3NE_Msk        (0x1UL << TIM_CCER_CC3NE_Pos)                /*!< 0x00000400 */\r
14295 #define TIM_CCER_CC3NE            TIM_CCER_CC3NE_Msk                           /*!<Capture/Compare 3 Complementary output enable */\r
14296 #define TIM_CCER_CC3NP_Pos        (11U)\r
14297 #define TIM_CCER_CC3NP_Msk        (0x1UL << TIM_CCER_CC3NP_Pos)                /*!< 0x00000800 */\r
14298 #define TIM_CCER_CC3NP            TIM_CCER_CC3NP_Msk                           /*!<Capture/Compare 3 Complementary output Polarity */\r
14299 #define TIM_CCER_CC4E_Pos         (12U)\r
14300 #define TIM_CCER_CC4E_Msk         (0x1UL << TIM_CCER_CC4E_Pos)                 /*!< 0x00001000 */\r
14301 #define TIM_CCER_CC4E             TIM_CCER_CC4E_Msk                            /*!<Capture/Compare 4 output enable */\r
14302 #define TIM_CCER_CC4P_Pos         (13U)\r
14303 #define TIM_CCER_CC4P_Msk         (0x1UL << TIM_CCER_CC4P_Pos)                 /*!< 0x00002000 */\r
14304 #define TIM_CCER_CC4P             TIM_CCER_CC4P_Msk                            /*!<Capture/Compare 4 output Polarity */\r
14305 #define TIM_CCER_CC4NP_Pos        (15U)\r
14306 #define TIM_CCER_CC4NP_Msk        (0x1UL << TIM_CCER_CC4NP_Pos)                /*!< 0x00008000 */\r
14307 #define TIM_CCER_CC4NP            TIM_CCER_CC4NP_Msk                           /*!<Capture/Compare 4 Complementary output Polarity */\r
14308 #define TIM_CCER_CC5E_Pos         (16U)\r
14309 #define TIM_CCER_CC5E_Msk         (0x1UL << TIM_CCER_CC5E_Pos)                 /*!< 0x00010000 */\r
14310 #define TIM_CCER_CC5E             TIM_CCER_CC5E_Msk                            /*!<Capture/Compare 5 output enable */\r
14311 #define TIM_CCER_CC5P_Pos         (17U)\r
14312 #define TIM_CCER_CC5P_Msk         (0x1UL << TIM_CCER_CC5P_Pos)                 /*!< 0x00020000 */\r
14313 #define TIM_CCER_CC5P             TIM_CCER_CC5P_Msk                            /*!<Capture/Compare 5 output Polarity */\r
14314 #define TIM_CCER_CC6E_Pos         (20U)\r
14315 #define TIM_CCER_CC6E_Msk         (0x1UL << TIM_CCER_CC6E_Pos)                 /*!< 0x00100000 */\r
14316 #define TIM_CCER_CC6E             TIM_CCER_CC6E_Msk                            /*!<Capture/Compare 6 output enable */\r
14317 #define TIM_CCER_CC6P_Pos         (21U)\r
14318 #define TIM_CCER_CC6P_Msk         (0x1UL << TIM_CCER_CC6P_Pos)                 /*!< 0x00200000 */\r
14319 #define TIM_CCER_CC6P             TIM_CCER_CC6P_Msk                            /*!<Capture/Compare 6 output Polarity */\r
14320 \r
14321 /*******************  Bit definition for TIM_CNT register  ********************/\r
14322 #define TIM_CNT_CNT_Pos           (0U)\r
14323 #define TIM_CNT_CNT_Msk           (0xFFFFFFFFUL << TIM_CNT_CNT_Pos)            /*!< 0xFFFFFFFF */\r
14324 #define TIM_CNT_CNT               TIM_CNT_CNT_Msk                              /*!<Counter Value */\r
14325 #define TIM_CNT_UIFCPY_Pos        (31U)\r
14326 #define TIM_CNT_UIFCPY_Msk        (0x1UL << TIM_CNT_UIFCPY_Pos)                /*!< 0x80000000 */\r
14327 #define TIM_CNT_UIFCPY            TIM_CNT_UIFCPY_Msk                           /*!<Update interrupt flag copy (if UIFREMAP=1) */\r
14328 \r
14329 /*******************  Bit definition for TIM_PSC register  ********************/\r
14330 #define TIM_PSC_PSC_Pos           (0U)\r
14331 #define TIM_PSC_PSC_Msk           (0xFFFFUL << TIM_PSC_PSC_Pos)                /*!< 0x0000FFFF */\r
14332 #define TIM_PSC_PSC               TIM_PSC_PSC_Msk                              /*!<Prescaler Value */\r
14333 \r
14334 /*******************  Bit definition for TIM_ARR register  ********************/\r
14335 #define TIM_ARR_ARR_Pos           (0U)\r
14336 #define TIM_ARR_ARR_Msk           (0xFFFFFFFFUL << TIM_ARR_ARR_Pos)            /*!< 0xFFFFFFFF */\r
14337 #define TIM_ARR_ARR               TIM_ARR_ARR_Msk                              /*!<Actual auto-reload Value */\r
14338 \r
14339 /*******************  Bit definition for TIM_RCR register  ********************/\r
14340 #define TIM_RCR_REP_Pos           (0U)\r
14341 #define TIM_RCR_REP_Msk           (0xFFFFUL << TIM_RCR_REP_Pos)                /*!< 0x0000FFFF */\r
14342 #define TIM_RCR_REP               TIM_RCR_REP_Msk                              /*!<Repetition Counter Value */\r
14343 \r
14344 /*******************  Bit definition for TIM_CCR1 register  *******************/\r
14345 #define TIM_CCR1_CCR1_Pos         (0U)\r
14346 #define TIM_CCR1_CCR1_Msk         (0xFFFFUL << TIM_CCR1_CCR1_Pos)              /*!< 0x0000FFFF */\r
14347 #define TIM_CCR1_CCR1             TIM_CCR1_CCR1_Msk                            /*!<Capture/Compare 1 Value */\r
14348 \r
14349 /*******************  Bit definition for TIM_CCR2 register  *******************/\r
14350 #define TIM_CCR2_CCR2_Pos         (0U)\r
14351 #define TIM_CCR2_CCR2_Msk         (0xFFFFUL << TIM_CCR2_CCR2_Pos)              /*!< 0x0000FFFF */\r
14352 #define TIM_CCR2_CCR2             TIM_CCR2_CCR2_Msk                            /*!<Capture/Compare 2 Value */\r
14353 \r
14354 /*******************  Bit definition for TIM_CCR3 register  *******************/\r
14355 #define TIM_CCR3_CCR3_Pos         (0U)\r
14356 #define TIM_CCR3_CCR3_Msk         (0xFFFFUL << TIM_CCR3_CCR3_Pos)              /*!< 0x0000FFFF */\r
14357 #define TIM_CCR3_CCR3             TIM_CCR3_CCR3_Msk                            /*!<Capture/Compare 3 Value */\r
14358 \r
14359 /*******************  Bit definition for TIM_CCR4 register  *******************/\r
14360 #define TIM_CCR4_CCR4_Pos         (0U)\r
14361 #define TIM_CCR4_CCR4_Msk         (0xFFFFUL << TIM_CCR4_CCR4_Pos)              /*!< 0x0000FFFF */\r
14362 #define TIM_CCR4_CCR4             TIM_CCR4_CCR4_Msk                            /*!<Capture/Compare 4 Value */\r
14363 \r
14364 /*******************  Bit definition for TIM_CCR5 register  *******************/\r
14365 #define TIM_CCR5_CCR5_Pos         (0U)\r
14366 #define TIM_CCR5_CCR5_Msk         (0xFFFFFFFFUL << TIM_CCR5_CCR5_Pos)          /*!< 0xFFFFFFFF */\r
14367 #define TIM_CCR5_CCR5             TIM_CCR5_CCR5_Msk                            /*!<Capture/Compare 5 Value */\r
14368 #define TIM_CCR5_GC5C1_Pos        (29U)\r
14369 #define TIM_CCR5_GC5C1_Msk        (0x1UL << TIM_CCR5_GC5C1_Pos)                /*!< 0x20000000 */\r
14370 #define TIM_CCR5_GC5C1            TIM_CCR5_GC5C1_Msk                           /*!<Group Channel 5 and Channel 1 */\r
14371 #define TIM_CCR5_GC5C2_Pos        (30U)\r
14372 #define TIM_CCR5_GC5C2_Msk        (0x1UL << TIM_CCR5_GC5C2_Pos)                /*!< 0x40000000 */\r
14373 #define TIM_CCR5_GC5C2            TIM_CCR5_GC5C2_Msk                           /*!<Group Channel 5 and Channel 2 */\r
14374 #define TIM_CCR5_GC5C3_Pos        (31U)\r
14375 #define TIM_CCR5_GC5C3_Msk        (0x1UL << TIM_CCR5_GC5C3_Pos)                /*!< 0x80000000 */\r
14376 #define TIM_CCR5_GC5C3            TIM_CCR5_GC5C3_Msk                           /*!<Group Channel 5 and Channel 3 */\r
14377 \r
14378 /*******************  Bit definition for TIM_CCR6 register  *******************/\r
14379 #define TIM_CCR6_CCR6_Pos         (0U)\r
14380 #define TIM_CCR6_CCR6_Msk         (0xFFFFUL << TIM_CCR6_CCR6_Pos)              /*!< 0x0000FFFF */\r
14381 #define TIM_CCR6_CCR6             TIM_CCR6_CCR6_Msk                            /*!<Capture/Compare 6 Value */\r
14382 \r
14383 /*******************  Bit definition for TIM_BDTR register  *******************/\r
14384 #define TIM_BDTR_DTG_Pos          (0U)\r
14385 #define TIM_BDTR_DTG_Msk          (0xFFUL << TIM_BDTR_DTG_Pos)                 /*!< 0x000000FF */\r
14386 #define TIM_BDTR_DTG              TIM_BDTR_DTG_Msk                             /*!<DTG[0:7] bits (Dead-Time Generator set-up) */\r
14387 #define TIM_BDTR_DTG_0            (0x01UL << TIM_BDTR_DTG_Pos)                 /*!< 0x00000001 */\r
14388 #define TIM_BDTR_DTG_1            (0x02UL << TIM_BDTR_DTG_Pos)                 /*!< 0x00000002 */\r
14389 #define TIM_BDTR_DTG_2            (0x04UL << TIM_BDTR_DTG_Pos)                 /*!< 0x00000004 */\r
14390 #define TIM_BDTR_DTG_3            (0x08UL << TIM_BDTR_DTG_Pos)                 /*!< 0x00000008 */\r
14391 #define TIM_BDTR_DTG_4            (0x10UL << TIM_BDTR_DTG_Pos)                 /*!< 0x00000010 */\r
14392 #define TIM_BDTR_DTG_5            (0x20UL << TIM_BDTR_DTG_Pos)                 /*!< 0x00000020 */\r
14393 #define TIM_BDTR_DTG_6            (0x40UL << TIM_BDTR_DTG_Pos)                 /*!< 0x00000040 */\r
14394 #define TIM_BDTR_DTG_7            (0x80UL << TIM_BDTR_DTG_Pos)                 /*!< 0x00000080 */\r
14395 \r
14396 #define TIM_BDTR_LOCK_Pos         (8U)\r
14397 #define TIM_BDTR_LOCK_Msk         (0x3UL << TIM_BDTR_LOCK_Pos)                 /*!< 0x00000300 */\r
14398 #define TIM_BDTR_LOCK             TIM_BDTR_LOCK_Msk                            /*!<LOCK[1:0] bits (Lock Configuration) */\r
14399 #define TIM_BDTR_LOCK_0           (0x1UL << TIM_BDTR_LOCK_Pos)                 /*!< 0x00000100 */\r
14400 #define TIM_BDTR_LOCK_1           (0x2UL << TIM_BDTR_LOCK_Pos)                 /*!< 0x00000200 */\r
14401 \r
14402 #define TIM_BDTR_OSSI_Pos         (10U)\r
14403 #define TIM_BDTR_OSSI_Msk         (0x1UL << TIM_BDTR_OSSI_Pos)                 /*!< 0x00000400 */\r
14404 #define TIM_BDTR_OSSI             TIM_BDTR_OSSI_Msk                            /*!<Off-State Selection for Idle mode */\r
14405 #define TIM_BDTR_OSSR_Pos         (11U)\r
14406 #define TIM_BDTR_OSSR_Msk         (0x1UL << TIM_BDTR_OSSR_Pos)                 /*!< 0x00000800 */\r
14407 #define TIM_BDTR_OSSR             TIM_BDTR_OSSR_Msk                            /*!<Off-State Selection for Run mode */\r
14408 #define TIM_BDTR_BKE_Pos          (12U)\r
14409 #define TIM_BDTR_BKE_Msk          (0x1UL << TIM_BDTR_BKE_Pos)                  /*!< 0x00001000 */\r
14410 #define TIM_BDTR_BKE              TIM_BDTR_BKE_Msk                             /*!<Break enable for Break 1 */\r
14411 #define TIM_BDTR_BKP_Pos          (13U)\r
14412 #define TIM_BDTR_BKP_Msk          (0x1UL << TIM_BDTR_BKP_Pos)                  /*!< 0x00002000 */\r
14413 #define TIM_BDTR_BKP              TIM_BDTR_BKP_Msk                             /*!<Break Polarity for Break 1 */\r
14414 #define TIM_BDTR_AOE_Pos          (14U)\r
14415 #define TIM_BDTR_AOE_Msk          (0x1UL << TIM_BDTR_AOE_Pos)                  /*!< 0x00004000 */\r
14416 #define TIM_BDTR_AOE              TIM_BDTR_AOE_Msk                             /*!<Automatic Output enable */\r
14417 #define TIM_BDTR_MOE_Pos          (15U)\r
14418 #define TIM_BDTR_MOE_Msk          (0x1UL << TIM_BDTR_MOE_Pos)                  /*!< 0x00008000 */\r
14419 #define TIM_BDTR_MOE              TIM_BDTR_MOE_Msk                             /*!<Main Output enable */\r
14420 \r
14421 #define TIM_BDTR_BKF_Pos          (16U)\r
14422 #define TIM_BDTR_BKF_Msk          (0xFUL << TIM_BDTR_BKF_Pos)                  /*!< 0x000F0000 */\r
14423 #define TIM_BDTR_BKF              TIM_BDTR_BKF_Msk                             /*!<Break Filter for Break 1 */\r
14424 #define TIM_BDTR_BK2F_Pos         (20U)\r
14425 #define TIM_BDTR_BK2F_Msk         (0xFUL << TIM_BDTR_BK2F_Pos)                 /*!< 0x00F00000 */\r
14426 #define TIM_BDTR_BK2F             TIM_BDTR_BK2F_Msk                            /*!<Break Filter for Break 2 */\r
14427 \r
14428 #define TIM_BDTR_BK2E_Pos         (24U)\r
14429 #define TIM_BDTR_BK2E_Msk         (0x1UL << TIM_BDTR_BK2E_Pos)                 /*!< 0x01000000 */\r
14430 #define TIM_BDTR_BK2E             TIM_BDTR_BK2E_Msk                            /*!<Break enable for Break 2 */\r
14431 #define TIM_BDTR_BK2P_Pos         (25U)\r
14432 #define TIM_BDTR_BK2P_Msk         (0x1UL << TIM_BDTR_BK2P_Pos)                 /*!< 0x02000000 */\r
14433 #define TIM_BDTR_BK2P             TIM_BDTR_BK2P_Msk                            /*!<Break Polarity for Break 2 */\r
14434 \r
14435 /*******************  Bit definition for TIM_DCR register  ********************/\r
14436 #define TIM_DCR_DBA_Pos           (0U)\r
14437 #define TIM_DCR_DBA_Msk           (0x1FUL << TIM_DCR_DBA_Pos)                  /*!< 0x0000001F */\r
14438 #define TIM_DCR_DBA               TIM_DCR_DBA_Msk                              /*!<DBA[4:0] bits (DMA Base Address) */\r
14439 #define TIM_DCR_DBA_0             (0x01UL << TIM_DCR_DBA_Pos)                  /*!< 0x00000001 */\r
14440 #define TIM_DCR_DBA_1             (0x02UL << TIM_DCR_DBA_Pos)                  /*!< 0x00000002 */\r
14441 #define TIM_DCR_DBA_2             (0x04UL << TIM_DCR_DBA_Pos)                  /*!< 0x00000004 */\r
14442 #define TIM_DCR_DBA_3             (0x08UL << TIM_DCR_DBA_Pos)                  /*!< 0x00000008 */\r
14443 #define TIM_DCR_DBA_4             (0x10UL << TIM_DCR_DBA_Pos)                  /*!< 0x00000010 */\r
14444 \r
14445 #define TIM_DCR_DBL_Pos           (8U)\r
14446 #define TIM_DCR_DBL_Msk           (0x1FUL << TIM_DCR_DBL_Pos)                  /*!< 0x00001F00 */\r
14447 #define TIM_DCR_DBL               TIM_DCR_DBL_Msk                              /*!<DBL[4:0] bits (DMA Burst Length) */\r
14448 #define TIM_DCR_DBL_0             (0x01UL << TIM_DCR_DBL_Pos)                  /*!< 0x00000100 */\r
14449 #define TIM_DCR_DBL_1             (0x02UL << TIM_DCR_DBL_Pos)                  /*!< 0x00000200 */\r
14450 #define TIM_DCR_DBL_2             (0x04UL << TIM_DCR_DBL_Pos)                  /*!< 0x00000400 */\r
14451 #define TIM_DCR_DBL_3             (0x08UL << TIM_DCR_DBL_Pos)                  /*!< 0x00000800 */\r
14452 #define TIM_DCR_DBL_4             (0x10UL << TIM_DCR_DBL_Pos)                  /*!< 0x00001000 */\r
14453 \r
14454 /*******************  Bit definition for TIM_DMAR register  *******************/\r
14455 #define TIM_DMAR_DMAB_Pos         (0U)\r
14456 #define TIM_DMAR_DMAB_Msk         (0xFFFFUL << TIM_DMAR_DMAB_Pos)              /*!< 0x0000FFFF */\r
14457 #define TIM_DMAR_DMAB             TIM_DMAR_DMAB_Msk                            /*!<DMA register for burst accesses */\r
14458 \r
14459 /*******************  Bit definition for TIM1_OR1 register  *******************/\r
14460 #define TIM1_OR1_ETR_ADC1_RMP_Pos      (0U)\r
14461 #define TIM1_OR1_ETR_ADC1_RMP_Msk      (0x3UL << TIM1_OR1_ETR_ADC1_RMP_Pos)    /*!< 0x00000003 */\r
14462 #define TIM1_OR1_ETR_ADC1_RMP          TIM1_OR1_ETR_ADC1_RMP_Msk               /*!<ETR_ADC1_RMP[1:0] bits (TIM1 ETR remap on ADC1) */\r
14463 #define TIM1_OR1_ETR_ADC1_RMP_0        (0x1UL << TIM1_OR1_ETR_ADC1_RMP_Pos)    /*!< 0x00000001 */\r
14464 #define TIM1_OR1_ETR_ADC1_RMP_1        (0x2UL << TIM1_OR1_ETR_ADC1_RMP_Pos)    /*!< 0x00000002 */\r
14465 \r
14466 #define TIM1_OR1_ETR_ADC3_RMP_Pos      (2U)\r
14467 #define TIM1_OR1_ETR_ADC3_RMP_Msk      (0x3UL << TIM1_OR1_ETR_ADC3_RMP_Pos)    /*!< 0x0000000C */\r
14468 #define TIM1_OR1_ETR_ADC3_RMP          TIM1_OR1_ETR_ADC3_RMP_Msk               /*!<ETR_ADC3_RMP[1:0] bits (TIM1 ETR remap on ADC3) */\r
14469 #define TIM1_OR1_ETR_ADC3_RMP_0        (0x1UL << TIM1_OR1_ETR_ADC3_RMP_Pos)    /*!< 0x00000004 */\r
14470 #define TIM1_OR1_ETR_ADC3_RMP_1        (0x2UL << TIM1_OR1_ETR_ADC3_RMP_Pos)    /*!< 0x00000008 */\r
14471 \r
14472 #define TIM1_OR1_TI1_RMP_Pos           (4U)\r
14473 #define TIM1_OR1_TI1_RMP_Msk           (0x1UL << TIM1_OR1_TI1_RMP_Pos)         /*!< 0x00000010 */\r
14474 #define TIM1_OR1_TI1_RMP               TIM1_OR1_TI1_RMP_Msk                    /*!<TIM1 Input Capture 1 remap */\r
14475 \r
14476 /*******************  Bit definition for TIM1_OR2 register  *******************/\r
14477 #define TIM1_OR2_BKINE_Pos             (0U)\r
14478 #define TIM1_OR2_BKINE_Msk             (0x1UL << TIM1_OR2_BKINE_Pos)           /*!< 0x00000001 */\r
14479 #define TIM1_OR2_BKINE                 TIM1_OR2_BKINE_Msk                      /*!<BRK BKIN input enable */\r
14480 #define TIM1_OR2_BKCMP1E_Pos           (1U)\r
14481 #define TIM1_OR2_BKCMP1E_Msk           (0x1UL << TIM1_OR2_BKCMP1E_Pos)         /*!< 0x00000002 */\r
14482 #define TIM1_OR2_BKCMP1E               TIM1_OR2_BKCMP1E_Msk                    /*!<BRK COMP1 enable */\r
14483 #define TIM1_OR2_BKCMP2E_Pos           (2U)\r
14484 #define TIM1_OR2_BKCMP2E_Msk           (0x1UL << TIM1_OR2_BKCMP2E_Pos)         /*!< 0x00000004 */\r
14485 #define TIM1_OR2_BKCMP2E               TIM1_OR2_BKCMP2E_Msk                    /*!<BRK COMP2 enable */\r
14486 #define TIM1_OR2_BKDF1BK0E_Pos         (8U)\r
14487 #define TIM1_OR2_BKDF1BK0E_Msk         (0x1UL << TIM1_OR2_BKDF1BK0E_Pos)       /*!< 0x00000100 */\r
14488 #define TIM1_OR2_BKDF1BK0E             TIM1_OR2_BKDF1BK0E_Msk                  /*!<BRK DFSDM1_BREAK[0] enable */\r
14489 #define TIM1_OR2_BKINP_Pos             (9U)\r
14490 #define TIM1_OR2_BKINP_Msk             (0x1UL << TIM1_OR2_BKINP_Pos)           /*!< 0x00000200 */\r
14491 #define TIM1_OR2_BKINP                 TIM1_OR2_BKINP_Msk                      /*!<BRK BKIN input polarity */\r
14492 #define TIM1_OR2_BKCMP1P_Pos           (10U)\r
14493 #define TIM1_OR2_BKCMP1P_Msk           (0x1UL << TIM1_OR2_BKCMP1P_Pos)         /*!< 0x00000400 */\r
14494 #define TIM1_OR2_BKCMP1P               TIM1_OR2_BKCMP1P_Msk                    /*!<BRK COMP1 input polarity */\r
14495 #define TIM1_OR2_BKCMP2P_Pos           (11U)\r
14496 #define TIM1_OR2_BKCMP2P_Msk           (0x1UL << TIM1_OR2_BKCMP2P_Pos)         /*!< 0x00000800 */\r
14497 #define TIM1_OR2_BKCMP2P               TIM1_OR2_BKCMP2P_Msk                    /*!<BRK COMP2 input polarity */\r
14498 \r
14499 #define TIM1_OR2_ETRSEL_Pos            (14U)\r
14500 #define TIM1_OR2_ETRSEL_Msk            (0x7UL << TIM1_OR2_ETRSEL_Pos)          /*!< 0x0001C000 */\r
14501 #define TIM1_OR2_ETRSEL                TIM1_OR2_ETRSEL_Msk                     /*!<ETRSEL[2:0] bits (TIM1 ETR source selection) */\r
14502 #define TIM1_OR2_ETRSEL_0              (0x1UL << TIM1_OR2_ETRSEL_Pos)          /*!< 0x00004000 */\r
14503 #define TIM1_OR2_ETRSEL_1              (0x2UL << TIM1_OR2_ETRSEL_Pos)          /*!< 0x00008000 */\r
14504 #define TIM1_OR2_ETRSEL_2              (0x4UL << TIM1_OR2_ETRSEL_Pos)          /*!< 0x00010000 */\r
14505 \r
14506 /*******************  Bit definition for TIM1_OR3 register  *******************/\r
14507 #define TIM1_OR3_BK2INE_Pos            (0U)\r
14508 #define TIM1_OR3_BK2INE_Msk            (0x1UL << TIM1_OR3_BK2INE_Pos)          /*!< 0x00000001 */\r
14509 #define TIM1_OR3_BK2INE                TIM1_OR3_BK2INE_Msk                     /*!<BRK2 BKIN2 input enable */\r
14510 #define TIM1_OR3_BK2CMP1E_Pos          (1U)\r
14511 #define TIM1_OR3_BK2CMP1E_Msk          (0x1UL << TIM1_OR3_BK2CMP1E_Pos)        /*!< 0x00000002 */\r
14512 #define TIM1_OR3_BK2CMP1E              TIM1_OR3_BK2CMP1E_Msk                   /*!<BRK2 COMP1 enable */\r
14513 #define TIM1_OR3_BK2CMP2E_Pos          (2U)\r
14514 #define TIM1_OR3_BK2CMP2E_Msk          (0x1UL << TIM1_OR3_BK2CMP2E_Pos)        /*!< 0x00000004 */\r
14515 #define TIM1_OR3_BK2CMP2E              TIM1_OR3_BK2CMP2E_Msk                   /*!<BRK2 COMP2 enable */\r
14516 #define TIM1_OR3_BK2DF1BK1E_Pos        (8U)\r
14517 #define TIM1_OR3_BK2DF1BK1E_Msk        (0x1UL << TIM1_OR3_BK2DF1BK1E_Pos)      /*!< 0x00000100 */\r
14518 #define TIM1_OR3_BK2DF1BK1E            TIM1_OR3_BK2DF1BK1E_Msk                 /*!<BRK2 DFSDM1_BREAK[1] enable */\r
14519 #define TIM1_OR3_BK2INP_Pos            (9U)\r
14520 #define TIM1_OR3_BK2INP_Msk            (0x1UL << TIM1_OR3_BK2INP_Pos)          /*!< 0x00000200 */\r
14521 #define TIM1_OR3_BK2INP                TIM1_OR3_BK2INP_Msk                     /*!<BRK2 BKIN2 input polarity */\r
14522 #define TIM1_OR3_BK2CMP1P_Pos          (10U)\r
14523 #define TIM1_OR3_BK2CMP1P_Msk          (0x1UL << TIM1_OR3_BK2CMP1P_Pos)        /*!< 0x00000400 */\r
14524 #define TIM1_OR3_BK2CMP1P              TIM1_OR3_BK2CMP1P_Msk                   /*!<BRK2 COMP1 input polarity */\r
14525 #define TIM1_OR3_BK2CMP2P_Pos          (11U)\r
14526 #define TIM1_OR3_BK2CMP2P_Msk          (0x1UL << TIM1_OR3_BK2CMP2P_Pos)        /*!< 0x00000800 */\r
14527 #define TIM1_OR3_BK2CMP2P              TIM1_OR3_BK2CMP2P_Msk                   /*!<BRK2 COMP2 input polarity */\r
14528 \r
14529 /*******************  Bit definition for TIM8_OR1 register  *******************/\r
14530 #define TIM8_OR1_ETR_ADC2_RMP_Pos      (0U)\r
14531 #define TIM8_OR1_ETR_ADC2_RMP_Msk      (0x3UL << TIM8_OR1_ETR_ADC2_RMP_Pos)    /*!< 0x00000003 */\r
14532 #define TIM8_OR1_ETR_ADC2_RMP          TIM8_OR1_ETR_ADC2_RMP_Msk               /*!<ETR_ADC2_RMP[1:0] bits (TIM8 ETR remap on ADC2) */\r
14533 #define TIM8_OR1_ETR_ADC2_RMP_0        (0x1UL << TIM8_OR1_ETR_ADC2_RMP_Pos)    /*!< 0x00000001 */\r
14534 #define TIM8_OR1_ETR_ADC2_RMP_1        (0x2UL << TIM8_OR1_ETR_ADC2_RMP_Pos)    /*!< 0x00000002 */\r
14535 \r
14536 #define TIM8_OR1_ETR_ADC3_RMP_Pos      (2U)\r
14537 #define TIM8_OR1_ETR_ADC3_RMP_Msk      (0x3UL << TIM8_OR1_ETR_ADC3_RMP_Pos)    /*!< 0x0000000C */\r
14538 #define TIM8_OR1_ETR_ADC3_RMP          TIM8_OR1_ETR_ADC3_RMP_Msk               /*!<ETR_ADC3_RMP[1:0] bits (TIM8 ETR remap on ADC3) */\r
14539 #define TIM8_OR1_ETR_ADC3_RMP_0        (0x1UL << TIM8_OR1_ETR_ADC3_RMP_Pos)    /*!< 0x00000004 */\r
14540 #define TIM8_OR1_ETR_ADC3_RMP_1        (0x2UL << TIM8_OR1_ETR_ADC3_RMP_Pos)    /*!< 0x00000008 */\r
14541 \r
14542 #define TIM8_OR1_TI1_RMP_Pos           (4U)\r
14543 #define TIM8_OR1_TI1_RMP_Msk           (0x1UL << TIM8_OR1_TI1_RMP_Pos)         /*!< 0x00000010 */\r
14544 #define TIM8_OR1_TI1_RMP               TIM8_OR1_TI1_RMP_Msk                    /*!<TIM8 Input Capture 1 remap */\r
14545 \r
14546 /*******************  Bit definition for TIM8_OR2 register  *******************/\r
14547 #define TIM8_OR2_BKINE_Pos             (0U)\r
14548 #define TIM8_OR2_BKINE_Msk             (0x1UL << TIM8_OR2_BKINE_Pos)           /*!< 0x00000001 */\r
14549 #define TIM8_OR2_BKINE                 TIM8_OR2_BKINE_Msk                      /*!<BRK BKIN input enable */\r
14550 #define TIM8_OR2_BKCMP1E_Pos           (1U)\r
14551 #define TIM8_OR2_BKCMP1E_Msk           (0x1UL << TIM8_OR2_BKCMP1E_Pos)         /*!< 0x00000002 */\r
14552 #define TIM8_OR2_BKCMP1E               TIM8_OR2_BKCMP1E_Msk                    /*!<BRK COMP1 enable */\r
14553 #define TIM8_OR2_BKCMP2E_Pos           (2U)\r
14554 #define TIM8_OR2_BKCMP2E_Msk           (0x1UL << TIM8_OR2_BKCMP2E_Pos)         /*!< 0x00000004 */\r
14555 #define TIM8_OR2_BKCMP2E               TIM8_OR2_BKCMP2E_Msk                    /*!<BRK COMP2 enable */\r
14556 #define TIM8_OR2_BKDF1BK2E_Pos         (8U)\r
14557 #define TIM8_OR2_BKDF1BK2E_Msk         (0x1UL << TIM8_OR2_BKDF1BK2E_Pos)       /*!< 0x00000100 */\r
14558 #define TIM8_OR2_BKDF1BK2E             TIM8_OR2_BKDF1BK2E_Msk                  /*!<BRK DFSDM1_BREAK[2] enable */\r
14559 #define TIM8_OR2_BKINP_Pos             (9U)\r
14560 #define TIM8_OR2_BKINP_Msk             (0x1UL << TIM8_OR2_BKINP_Pos)           /*!< 0x00000200 */\r
14561 #define TIM8_OR2_BKINP                 TIM8_OR2_BKINP_Msk                      /*!<BRK BKIN input polarity */\r
14562 #define TIM8_OR2_BKCMP1P_Pos           (10U)\r
14563 #define TIM8_OR2_BKCMP1P_Msk           (0x1UL << TIM8_OR2_BKCMP1P_Pos)         /*!< 0x00000400 */\r
14564 #define TIM8_OR2_BKCMP1P               TIM8_OR2_BKCMP1P_Msk                    /*!<BRK COMP1 input polarity */\r
14565 #define TIM8_OR2_BKCMP2P_Pos           (11U)\r
14566 #define TIM8_OR2_BKCMP2P_Msk           (0x1UL << TIM8_OR2_BKCMP2P_Pos)         /*!< 0x00000800 */\r
14567 #define TIM8_OR2_BKCMP2P               TIM8_OR2_BKCMP2P_Msk                    /*!<BRK COMP2 input polarity */\r
14568 \r
14569 #define TIM8_OR2_ETRSEL_Pos            (14U)\r
14570 #define TIM8_OR2_ETRSEL_Msk            (0x7UL << TIM8_OR2_ETRSEL_Pos)          /*!< 0x0001C000 */\r
14571 #define TIM8_OR2_ETRSEL                TIM8_OR2_ETRSEL_Msk                     /*!<ETRSEL[2:0] bits (TIM8 ETR source selection) */\r
14572 #define TIM8_OR2_ETRSEL_0              (0x1UL << TIM8_OR2_ETRSEL_Pos)          /*!< 0x00004000 */\r
14573 #define TIM8_OR2_ETRSEL_1              (0x2UL << TIM8_OR2_ETRSEL_Pos)          /*!< 0x00008000 */\r
14574 #define TIM8_OR2_ETRSEL_2              (0x4UL << TIM8_OR2_ETRSEL_Pos)          /*!< 0x00010000 */\r
14575 \r
14576 /*******************  Bit definition for TIM8_OR3 register  *******************/\r
14577 #define TIM8_OR3_BK2INE_Pos            (0U)\r
14578 #define TIM8_OR3_BK2INE_Msk            (0x1UL << TIM8_OR3_BK2INE_Pos)          /*!< 0x00000001 */\r
14579 #define TIM8_OR3_BK2INE                TIM8_OR3_BK2INE_Msk                     /*!<BRK2 BKIN2 input enable */\r
14580 #define TIM8_OR3_BK2CMP1E_Pos          (1U)\r
14581 #define TIM8_OR3_BK2CMP1E_Msk          (0x1UL << TIM8_OR3_BK2CMP1E_Pos)        /*!< 0x00000002 */\r
14582 #define TIM8_OR3_BK2CMP1E              TIM8_OR3_BK2CMP1E_Msk                   /*!<BRK2 COMP1 enable */\r
14583 #define TIM8_OR3_BK2CMP2E_Pos          (2U)\r
14584 #define TIM8_OR3_BK2CMP2E_Msk          (0x1UL << TIM8_OR3_BK2CMP2E_Pos)        /*!< 0x00000004 */\r
14585 #define TIM8_OR3_BK2CMP2E              TIM8_OR3_BK2CMP2E_Msk                   /*!<BRK2 COMP2 enable */\r
14586 #define TIM8_OR3_BK2DF1BK3E_Pos        (8U)\r
14587 #define TIM8_OR3_BK2DF1BK3E_Msk        (0x1UL << TIM8_OR3_BK2DF1BK3E_Pos)      /*!< 0x00000100 */\r
14588 #define TIM8_OR3_BK2DF1BK3E            TIM8_OR3_BK2DF1BK3E_Msk                 /*!<BRK2 DFSDM1_BREAK[3] enable */\r
14589 #define TIM8_OR3_BK2INP_Pos            (9U)\r
14590 #define TIM8_OR3_BK2INP_Msk            (0x1UL << TIM8_OR3_BK2INP_Pos)          /*!< 0x00000200 */\r
14591 #define TIM8_OR3_BK2INP                TIM8_OR3_BK2INP_Msk                     /*!<BRK2 BKIN2 input polarity */\r
14592 #define TIM8_OR3_BK2CMP1P_Pos          (10U)\r
14593 #define TIM8_OR3_BK2CMP1P_Msk          (0x1UL << TIM8_OR3_BK2CMP1P_Pos)        /*!< 0x00000400 */\r
14594 #define TIM8_OR3_BK2CMP1P              TIM8_OR3_BK2CMP1P_Msk                   /*!<BRK2 COMP1 input polarity */\r
14595 #define TIM8_OR3_BK2CMP2P_Pos          (11U)\r
14596 #define TIM8_OR3_BK2CMP2P_Msk          (0x1UL << TIM8_OR3_BK2CMP2P_Pos)        /*!< 0x00000800 */\r
14597 #define TIM8_OR3_BK2CMP2P              TIM8_OR3_BK2CMP2P_Msk                   /*!<BRK2 COMP2 input polarity */\r
14598 \r
14599 /*******************  Bit definition for TIM2_OR1 register  *******************/\r
14600 #define TIM2_OR1_ITR1_RMP_Pos     (0U)\r
14601 #define TIM2_OR1_ITR1_RMP_Msk     (0x1UL << TIM2_OR1_ITR1_RMP_Pos)             /*!< 0x00000001 */\r
14602 #define TIM2_OR1_ITR1_RMP         TIM2_OR1_ITR1_RMP_Msk                        /*!<TIM2 Internal trigger 1 remap */\r
14603 #define TIM2_OR1_ETR1_RMP_Pos     (1U)\r
14604 #define TIM2_OR1_ETR1_RMP_Msk     (0x1UL << TIM2_OR1_ETR1_RMP_Pos)             /*!< 0x00000002 */\r
14605 #define TIM2_OR1_ETR1_RMP         TIM2_OR1_ETR1_RMP_Msk                        /*!<TIM2 External trigger 1 remap */\r
14606 \r
14607 #define TIM2_OR1_TI4_RMP_Pos      (2U)\r
14608 #define TIM2_OR1_TI4_RMP_Msk      (0x3UL << TIM2_OR1_TI4_RMP_Pos)              /*!< 0x0000000C */\r
14609 #define TIM2_OR1_TI4_RMP          TIM2_OR1_TI4_RMP_Msk                         /*!<TI4_RMP[1:0] bits (TIM2 Input Capture 4 remap) */\r
14610 #define TIM2_OR1_TI4_RMP_0        (0x1UL << TIM2_OR1_TI4_RMP_Pos)              /*!< 0x00000004 */\r
14611 #define TIM2_OR1_TI4_RMP_1        (0x2UL << TIM2_OR1_TI4_RMP_Pos)              /*!< 0x00000008 */\r
14612 \r
14613 /*******************  Bit definition for TIM2_OR2 register  *******************/\r
14614 #define TIM2_OR2_ETRSEL_Pos       (14U)\r
14615 #define TIM2_OR2_ETRSEL_Msk       (0x7UL << TIM2_OR2_ETRSEL_Pos)               /*!< 0x0001C000 */\r
14616 #define TIM2_OR2_ETRSEL           TIM2_OR2_ETRSEL_Msk                          /*!<ETRSEL[2:0] bits (TIM2 ETR source selection) */\r
14617 #define TIM2_OR2_ETRSEL_0         (0x1UL << TIM2_OR2_ETRSEL_Pos)               /*!< 0x00004000 */\r
14618 #define TIM2_OR2_ETRSEL_1         (0x2UL << TIM2_OR2_ETRSEL_Pos)               /*!< 0x00008000 */\r
14619 #define TIM2_OR2_ETRSEL_2         (0x4UL << TIM2_OR2_ETRSEL_Pos)               /*!< 0x00010000 */\r
14620 \r
14621 /*******************  Bit definition for TIM3_OR1 register  *******************/\r
14622 #define TIM3_OR1_TI1_RMP_Pos      (0U)\r
14623 #define TIM3_OR1_TI1_RMP_Msk      (0x3UL << TIM3_OR1_TI1_RMP_Pos)              /*!< 0x00000003 */\r
14624 #define TIM3_OR1_TI1_RMP          TIM3_OR1_TI1_RMP_Msk                         /*!<TI1_RMP[1:0] bits (TIM3 Input Capture 1 remap) */\r
14625 #define TIM3_OR1_TI1_RMP_0        (0x1UL << TIM3_OR1_TI1_RMP_Pos)              /*!< 0x00000001 */\r
14626 #define TIM3_OR1_TI1_RMP_1        (0x2UL << TIM3_OR1_TI1_RMP_Pos)              /*!< 0x00000002 */\r
14627 \r
14628 /*******************  Bit definition for TIM3_OR2 register  *******************/\r
14629 #define TIM3_OR2_ETRSEL_Pos       (14U)\r
14630 #define TIM3_OR2_ETRSEL_Msk       (0x7UL << TIM3_OR2_ETRSEL_Pos)               /*!< 0x0001C000 */\r
14631 #define TIM3_OR2_ETRSEL           TIM3_OR2_ETRSEL_Msk                          /*!<ETRSEL[2:0] bits (TIM3 ETR source selection) */\r
14632 #define TIM3_OR2_ETRSEL_0         (0x1UL << TIM3_OR2_ETRSEL_Pos)               /*!< 0x00004000 */\r
14633 #define TIM3_OR2_ETRSEL_1         (0x2UL << TIM3_OR2_ETRSEL_Pos)               /*!< 0x00008000 */\r
14634 #define TIM3_OR2_ETRSEL_2         (0x4UL << TIM3_OR2_ETRSEL_Pos)               /*!< 0x00010000 */\r
14635 \r
14636 /*******************  Bit definition for TIM15_OR1 register  ******************/\r
14637 #define TIM15_OR1_TI1_RMP_Pos           (0U)\r
14638 #define TIM15_OR1_TI1_RMP_Msk           (0x1UL << TIM15_OR1_TI1_RMP_Pos)       /*!< 0x00000001 */\r
14639 #define TIM15_OR1_TI1_RMP               TIM15_OR1_TI1_RMP_Msk                  /*!<TIM15 Input Capture 1 remap */\r
14640 \r
14641 #define TIM15_OR1_ENCODER_MODE_Pos      (1U)\r
14642 #define TIM15_OR1_ENCODER_MODE_Msk      (0x3UL << TIM15_OR1_ENCODER_MODE_Pos)  /*!< 0x00000006 */\r
14643 #define TIM15_OR1_ENCODER_MODE          TIM15_OR1_ENCODER_MODE_Msk             /*!<ENCODER_MODE[1:0] bits (TIM15 Encoder mode) */\r
14644 #define TIM15_OR1_ENCODER_MODE_0        (0x1UL << TIM15_OR1_ENCODER_MODE_Pos)  /*!< 0x00000002 */\r
14645 #define TIM15_OR1_ENCODER_MODE_1        (0x2UL << TIM15_OR1_ENCODER_MODE_Pos)  /*!< 0x00000004 */\r
14646 \r
14647 /*******************  Bit definition for TIM15_OR2 register  ******************/\r
14648 #define TIM15_OR2_BKINE_Pos             (0U)\r
14649 #define TIM15_OR2_BKINE_Msk             (0x1UL << TIM15_OR2_BKINE_Pos)         /*!< 0x00000001 */\r
14650 #define TIM15_OR2_BKINE                 TIM15_OR2_BKINE_Msk                    /*!<BRK BKIN input enable */\r
14651 #define TIM15_OR2_BKCMP1E_Pos           (1U)\r
14652 #define TIM15_OR2_BKCMP1E_Msk           (0x1UL << TIM15_OR2_BKCMP1E_Pos)       /*!< 0x00000002 */\r
14653 #define TIM15_OR2_BKCMP1E               TIM15_OR2_BKCMP1E_Msk                  /*!<BRK COMP1 enable */\r
14654 #define TIM15_OR2_BKCMP2E_Pos           (2U)\r
14655 #define TIM15_OR2_BKCMP2E_Msk           (0x1UL << TIM15_OR2_BKCMP2E_Pos)       /*!< 0x00000004 */\r
14656 #define TIM15_OR2_BKCMP2E               TIM15_OR2_BKCMP2E_Msk                  /*!<BRK COMP2 enable */\r
14657 #define TIM15_OR2_BKDF1BK0E_Pos         (8U)\r
14658 #define TIM15_OR2_BKDF1BK0E_Msk         (0x1UL << TIM15_OR2_BKDF1BK0E_Pos)     /*!< 0x00000100 */\r
14659 #define TIM15_OR2_BKDF1BK0E             TIM15_OR2_BKDF1BK0E_Msk                /*!<BRK DFSDM1_BREAK[0] enable */\r
14660 #define TIM15_OR2_BKINP_Pos             (9U)\r
14661 #define TIM15_OR2_BKINP_Msk             (0x1UL << TIM15_OR2_BKINP_Pos)         /*!< 0x00000200 */\r
14662 #define TIM15_OR2_BKINP                 TIM15_OR2_BKINP_Msk                    /*!<BRK BKIN input polarity */\r
14663 #define TIM15_OR2_BKCMP1P_Pos           (10U)\r
14664 #define TIM15_OR2_BKCMP1P_Msk           (0x1UL << TIM15_OR2_BKCMP1P_Pos)       /*!< 0x00000400 */\r
14665 #define TIM15_OR2_BKCMP1P               TIM15_OR2_BKCMP1P_Msk                  /*!<BRK COMP1 input polarity */\r
14666 #define TIM15_OR2_BKCMP2P_Pos           (11U)\r
14667 #define TIM15_OR2_BKCMP2P_Msk           (0x1UL << TIM15_OR2_BKCMP2P_Pos)       /*!< 0x00000800 */\r
14668 #define TIM15_OR2_BKCMP2P               TIM15_OR2_BKCMP2P_Msk                  /*!<BRK COMP2 input polarity */\r
14669 \r
14670 /*******************  Bit definition for TIM16_OR1 register  ******************/\r
14671 #define TIM16_OR1_TI1_RMP_Pos      (0U)\r
14672 #define TIM16_OR1_TI1_RMP_Msk      (0x3UL << TIM16_OR1_TI1_RMP_Pos)            /*!< 0x00000003 */\r
14673 #define TIM16_OR1_TI1_RMP          TIM16_OR1_TI1_RMP_Msk                       /*!<TI1_RMP[1:0] bits (TIM16 Input Capture 1 remap) */\r
14674 #define TIM16_OR1_TI1_RMP_0        (0x1UL << TIM16_OR1_TI1_RMP_Pos)            /*!< 0x00000001 */\r
14675 #define TIM16_OR1_TI1_RMP_1        (0x2UL << TIM16_OR1_TI1_RMP_Pos)            /*!< 0x00000002 */\r
14676 \r
14677 /*******************  Bit definition for TIM16_OR2 register  ******************/\r
14678 #define TIM16_OR2_BKINE_Pos        (0U)\r
14679 #define TIM16_OR2_BKINE_Msk        (0x1UL << TIM16_OR2_BKINE_Pos)              /*!< 0x00000001 */\r
14680 #define TIM16_OR2_BKINE            TIM16_OR2_BKINE_Msk                         /*!<BRK BKIN input enable */\r
14681 #define TIM16_OR2_BKCMP1E_Pos      (1U)\r
14682 #define TIM16_OR2_BKCMP1E_Msk      (0x1UL << TIM16_OR2_BKCMP1E_Pos)            /*!< 0x00000002 */\r
14683 #define TIM16_OR2_BKCMP1E          TIM16_OR2_BKCMP1E_Msk                       /*!<BRK COMP1 enable */\r
14684 #define TIM16_OR2_BKCMP2E_Pos      (2U)\r
14685 #define TIM16_OR2_BKCMP2E_Msk      (0x1UL << TIM16_OR2_BKCMP2E_Pos)            /*!< 0x00000004 */\r
14686 #define TIM16_OR2_BKCMP2E          TIM16_OR2_BKCMP2E_Msk                       /*!<BRK COMP2 enable */\r
14687 #define TIM16_OR2_BKDF1BK1E_Pos    (8U)\r
14688 #define TIM16_OR2_BKDF1BK1E_Msk    (0x1UL << TIM16_OR2_BKDF1BK1E_Pos)          /*!< 0x00000100 */\r
14689 #define TIM16_OR2_BKDF1BK1E        TIM16_OR2_BKDF1BK1E_Msk                     /*!<BRK DFSDM1_BREAK[1] enable */\r
14690 #define TIM16_OR2_BKINP_Pos        (9U)\r
14691 #define TIM16_OR2_BKINP_Msk        (0x1UL << TIM16_OR2_BKINP_Pos)              /*!< 0x00000200 */\r
14692 #define TIM16_OR2_BKINP            TIM16_OR2_BKINP_Msk                         /*!<BRK BKIN input polarity */\r
14693 #define TIM16_OR2_BKCMP1P_Pos      (10U)\r
14694 #define TIM16_OR2_BKCMP1P_Msk      (0x1UL << TIM16_OR2_BKCMP1P_Pos)            /*!< 0x00000400 */\r
14695 #define TIM16_OR2_BKCMP1P          TIM16_OR2_BKCMP1P_Msk                       /*!<BRK COMP1 input polarity */\r
14696 #define TIM16_OR2_BKCMP2P_Pos      (11U)\r
14697 #define TIM16_OR2_BKCMP2P_Msk      (0x1UL << TIM16_OR2_BKCMP2P_Pos)            /*!< 0x00000800 */\r
14698 #define TIM16_OR2_BKCMP2P          TIM16_OR2_BKCMP2P_Msk                       /*!<BRK COMP2 input polarity */\r
14699 \r
14700 /*******************  Bit definition for TIM17_OR1 register  ******************/\r
14701 #define TIM17_OR1_TI1_RMP_Pos      (0U)\r
14702 #define TIM17_OR1_TI1_RMP_Msk      (0x3UL << TIM17_OR1_TI1_RMP_Pos)            /*!< 0x00000003 */\r
14703 #define TIM17_OR1_TI1_RMP          TIM17_OR1_TI1_RMP_Msk                       /*!<TI1_RMP[1:0] bits (TIM17 Input Capture 1 remap) */\r
14704 #define TIM17_OR1_TI1_RMP_0        (0x1UL << TIM17_OR1_TI1_RMP_Pos)            /*!< 0x00000001 */\r
14705 #define TIM17_OR1_TI1_RMP_1        (0x2UL << TIM17_OR1_TI1_RMP_Pos)            /*!< 0x00000002 */\r
14706 \r
14707 /*******************  Bit definition for TIM17_OR2 register  ******************/\r
14708 #define TIM17_OR2_BKINE_Pos        (0U)\r
14709 #define TIM17_OR2_BKINE_Msk        (0x1UL << TIM17_OR2_BKINE_Pos)              /*!< 0x00000001 */\r
14710 #define TIM17_OR2_BKINE            TIM17_OR2_BKINE_Msk                         /*!<BRK BKIN input enable */\r
14711 #define TIM17_OR2_BKCMP1E_Pos      (1U)\r
14712 #define TIM17_OR2_BKCMP1E_Msk      (0x1UL << TIM17_OR2_BKCMP1E_Pos)            /*!< 0x00000002 */\r
14713 #define TIM17_OR2_BKCMP1E          TIM17_OR2_BKCMP1E_Msk                       /*!<BRK COMP1 enable */\r
14714 #define TIM17_OR2_BKCMP2E_Pos      (2U)\r
14715 #define TIM17_OR2_BKCMP2E_Msk      (0x1UL << TIM17_OR2_BKCMP2E_Pos)            /*!< 0x00000004 */\r
14716 #define TIM17_OR2_BKCMP2E          TIM17_OR2_BKCMP2E_Msk                       /*!<BRK COMP2 enable */\r
14717 #define TIM17_OR2_BKDF1BK2E_Pos    (8U)\r
14718 #define TIM17_OR2_BKDF1BK2E_Msk    (0x1UL << TIM17_OR2_BKDF1BK2E_Pos)          /*!< 0x00000100 */\r
14719 #define TIM17_OR2_BKDF1BK2E        TIM17_OR2_BKDF1BK2E_Msk                     /*!<BRK DFSDM1_BREAK[2] enable */\r
14720 #define TIM17_OR2_BKINP_Pos        (9U)\r
14721 #define TIM17_OR2_BKINP_Msk        (0x1UL << TIM17_OR2_BKINP_Pos)              /*!< 0x00000200 */\r
14722 #define TIM17_OR2_BKINP            TIM17_OR2_BKINP_Msk                         /*!<BRK BKIN input polarity */\r
14723 #define TIM17_OR2_BKCMP1P_Pos      (10U)\r
14724 #define TIM17_OR2_BKCMP1P_Msk      (0x1UL << TIM17_OR2_BKCMP1P_Pos)            /*!< 0x00000400 */\r
14725 #define TIM17_OR2_BKCMP1P          TIM17_OR2_BKCMP1P_Msk                       /*!<BRK COMP1 input polarity */\r
14726 #define TIM17_OR2_BKCMP2P_Pos      (11U)\r
14727 #define TIM17_OR2_BKCMP2P_Msk      (0x1UL << TIM17_OR2_BKCMP2P_Pos)            /*!< 0x00000800 */\r
14728 #define TIM17_OR2_BKCMP2P          TIM17_OR2_BKCMP2P_Msk                       /*!<BRK COMP2 input polarity */\r
14729 \r
14730 /******************************************************************************/\r
14731 /*                                                                            */\r
14732 /*                         Low Power Timer (LPTIM)                            */\r
14733 /*                                                                            */\r
14734 /******************************************************************************/\r
14735 /******************  Bit definition for LPTIM_ISR register  *******************/\r
14736 #define LPTIM_ISR_CMPM_Pos          (0U)\r
14737 #define LPTIM_ISR_CMPM_Msk          (0x1UL << LPTIM_ISR_CMPM_Pos)              /*!< 0x00000001 */\r
14738 #define LPTIM_ISR_CMPM              LPTIM_ISR_CMPM_Msk                         /*!< Compare match */\r
14739 #define LPTIM_ISR_ARRM_Pos          (1U)\r
14740 #define LPTIM_ISR_ARRM_Msk          (0x1UL << LPTIM_ISR_ARRM_Pos)              /*!< 0x00000002 */\r
14741 #define LPTIM_ISR_ARRM              LPTIM_ISR_ARRM_Msk                         /*!< Autoreload match */\r
14742 #define LPTIM_ISR_EXTTRIG_Pos       (2U)\r
14743 #define LPTIM_ISR_EXTTRIG_Msk       (0x1UL << LPTIM_ISR_EXTTRIG_Pos)           /*!< 0x00000004 */\r
14744 #define LPTIM_ISR_EXTTRIG           LPTIM_ISR_EXTTRIG_Msk                      /*!< External trigger edge event */\r
14745 #define LPTIM_ISR_CMPOK_Pos         (3U)\r
14746 #define LPTIM_ISR_CMPOK_Msk         (0x1UL << LPTIM_ISR_CMPOK_Pos)             /*!< 0x00000008 */\r
14747 #define LPTIM_ISR_CMPOK             LPTIM_ISR_CMPOK_Msk                        /*!< Compare register update OK */\r
14748 #define LPTIM_ISR_ARROK_Pos         (4U)\r
14749 #define LPTIM_ISR_ARROK_Msk         (0x1UL << LPTIM_ISR_ARROK_Pos)             /*!< 0x00000010 */\r
14750 #define LPTIM_ISR_ARROK             LPTIM_ISR_ARROK_Msk                        /*!< Autoreload register update OK */\r
14751 #define LPTIM_ISR_UP_Pos            (5U)\r
14752 #define LPTIM_ISR_UP_Msk            (0x1UL << LPTIM_ISR_UP_Pos)                /*!< 0x00000020 */\r
14753 #define LPTIM_ISR_UP                LPTIM_ISR_UP_Msk                           /*!< Counter direction change down to up */\r
14754 #define LPTIM_ISR_DOWN_Pos          (6U)\r
14755 #define LPTIM_ISR_DOWN_Msk          (0x1UL << LPTIM_ISR_DOWN_Pos)              /*!< 0x00000040 */\r
14756 #define LPTIM_ISR_DOWN              LPTIM_ISR_DOWN_Msk                         /*!< Counter direction change up to down */\r
14757 \r
14758 /******************  Bit definition for LPTIM_ICR register  *******************/\r
14759 #define LPTIM_ICR_CMPMCF_Pos        (0U)\r
14760 #define LPTIM_ICR_CMPMCF_Msk        (0x1UL << LPTIM_ICR_CMPMCF_Pos)            /*!< 0x00000001 */\r
14761 #define LPTIM_ICR_CMPMCF            LPTIM_ICR_CMPMCF_Msk                       /*!< Compare match Clear Flag */\r
14762 #define LPTIM_ICR_ARRMCF_Pos        (1U)\r
14763 #define LPTIM_ICR_ARRMCF_Msk        (0x1UL << LPTIM_ICR_ARRMCF_Pos)            /*!< 0x00000002 */\r
14764 #define LPTIM_ICR_ARRMCF            LPTIM_ICR_ARRMCF_Msk                       /*!< Autoreload match Clear Flag */\r
14765 #define LPTIM_ICR_EXTTRIGCF_Pos     (2U)\r
14766 #define LPTIM_ICR_EXTTRIGCF_Msk     (0x1UL << LPTIM_ICR_EXTTRIGCF_Pos)         /*!< 0x00000004 */\r
14767 #define LPTIM_ICR_EXTTRIGCF         LPTIM_ICR_EXTTRIGCF_Msk                    /*!< External trigger edge event Clear Flag */\r
14768 #define LPTIM_ICR_CMPOKCF_Pos       (3U)\r
14769 #define LPTIM_ICR_CMPOKCF_Msk       (0x1UL << LPTIM_ICR_CMPOKCF_Pos)           /*!< 0x00000008 */\r
14770 #define LPTIM_ICR_CMPOKCF           LPTIM_ICR_CMPOKCF_Msk                      /*!< Compare register update OK Clear Flag */\r
14771 #define LPTIM_ICR_ARROKCF_Pos       (4U)\r
14772 #define LPTIM_ICR_ARROKCF_Msk       (0x1UL << LPTIM_ICR_ARROKCF_Pos)           /*!< 0x00000010 */\r
14773 #define LPTIM_ICR_ARROKCF           LPTIM_ICR_ARROKCF_Msk                      /*!< Autoreload register update OK Clear Flag */\r
14774 #define LPTIM_ICR_UPCF_Pos          (5U)\r
14775 #define LPTIM_ICR_UPCF_Msk          (0x1UL << LPTIM_ICR_UPCF_Pos)              /*!< 0x00000020 */\r
14776 #define LPTIM_ICR_UPCF              LPTIM_ICR_UPCF_Msk                         /*!< Counter direction change down to up Clear Flag */\r
14777 #define LPTIM_ICR_DOWNCF_Pos        (6U)\r
14778 #define LPTIM_ICR_DOWNCF_Msk        (0x1UL << LPTIM_ICR_DOWNCF_Pos)            /*!< 0x00000040 */\r
14779 #define LPTIM_ICR_DOWNCF            LPTIM_ICR_DOWNCF_Msk                       /*!< Counter direction change up to down Clear Flag */\r
14780 \r
14781 /******************  Bit definition for LPTIM_IER register ********************/\r
14782 #define LPTIM_IER_CMPMIE_Pos        (0U)\r
14783 #define LPTIM_IER_CMPMIE_Msk        (0x1UL << LPTIM_IER_CMPMIE_Pos)            /*!< 0x00000001 */\r
14784 #define LPTIM_IER_CMPMIE            LPTIM_IER_CMPMIE_Msk                       /*!< Compare match Interrupt Enable */\r
14785 #define LPTIM_IER_ARRMIE_Pos        (1U)\r
14786 #define LPTIM_IER_ARRMIE_Msk        (0x1UL << LPTIM_IER_ARRMIE_Pos)            /*!< 0x00000002 */\r
14787 #define LPTIM_IER_ARRMIE            LPTIM_IER_ARRMIE_Msk                       /*!< Autoreload match Interrupt Enable */\r
14788 #define LPTIM_IER_EXTTRIGIE_Pos     (2U)\r
14789 #define LPTIM_IER_EXTTRIGIE_Msk     (0x1UL << LPTIM_IER_EXTTRIGIE_Pos)         /*!< 0x00000004 */\r
14790 #define LPTIM_IER_EXTTRIGIE         LPTIM_IER_EXTTRIGIE_Msk                    /*!< External trigger edge event Interrupt Enable */\r
14791 #define LPTIM_IER_CMPOKIE_Pos       (3U)\r
14792 #define LPTIM_IER_CMPOKIE_Msk       (0x1UL << LPTIM_IER_CMPOKIE_Pos)           /*!< 0x00000008 */\r
14793 #define LPTIM_IER_CMPOKIE           LPTIM_IER_CMPOKIE_Msk                      /*!< Compare register update OK Interrupt Enable */\r
14794 #define LPTIM_IER_ARROKIE_Pos       (4U)\r
14795 #define LPTIM_IER_ARROKIE_Msk       (0x1UL << LPTIM_IER_ARROKIE_Pos)           /*!< 0x00000010 */\r
14796 #define LPTIM_IER_ARROKIE           LPTIM_IER_ARROKIE_Msk                      /*!< Autoreload register update OK Interrupt Enable */\r
14797 #define LPTIM_IER_UPIE_Pos          (5U)\r
14798 #define LPTIM_IER_UPIE_Msk          (0x1UL << LPTIM_IER_UPIE_Pos)              /*!< 0x00000020 */\r
14799 #define LPTIM_IER_UPIE              LPTIM_IER_UPIE_Msk                         /*!< Counter direction change down to up Interrupt Enable */\r
14800 #define LPTIM_IER_DOWNIE_Pos        (6U)\r
14801 #define LPTIM_IER_DOWNIE_Msk        (0x1UL << LPTIM_IER_DOWNIE_Pos)            /*!< 0x00000040 */\r
14802 #define LPTIM_IER_DOWNIE            LPTIM_IER_DOWNIE_Msk                       /*!< Counter direction change up to down Interrupt Enable */\r
14803 \r
14804 /******************  Bit definition for LPTIM_CFGR register *******************/\r
14805 #define LPTIM_CFGR_CKSEL_Pos        (0U)\r
14806 #define LPTIM_CFGR_CKSEL_Msk        (0x1UL << LPTIM_CFGR_CKSEL_Pos)            /*!< 0x00000001 */\r
14807 #define LPTIM_CFGR_CKSEL            LPTIM_CFGR_CKSEL_Msk                       /*!< Clock selector */\r
14808 \r
14809 #define LPTIM_CFGR_CKPOL_Pos        (1U)\r
14810 #define LPTIM_CFGR_CKPOL_Msk        (0x3UL << LPTIM_CFGR_CKPOL_Pos)            /*!< 0x00000006 */\r
14811 #define LPTIM_CFGR_CKPOL            LPTIM_CFGR_CKPOL_Msk                       /*!< CKPOL[1:0] bits (Clock polarity) */\r
14812 #define LPTIM_CFGR_CKPOL_0          (0x1UL << LPTIM_CFGR_CKPOL_Pos)            /*!< 0x00000002 */\r
14813 #define LPTIM_CFGR_CKPOL_1          (0x2UL << LPTIM_CFGR_CKPOL_Pos)            /*!< 0x00000004 */\r
14814 \r
14815 #define LPTIM_CFGR_CKFLT_Pos        (3U)\r
14816 #define LPTIM_CFGR_CKFLT_Msk        (0x3UL << LPTIM_CFGR_CKFLT_Pos)            /*!< 0x00000018 */\r
14817 #define LPTIM_CFGR_CKFLT            LPTIM_CFGR_CKFLT_Msk                       /*!< CKFLT[1:0] bits (Configurable digital filter for external clock) */\r
14818 #define LPTIM_CFGR_CKFLT_0          (0x1UL << LPTIM_CFGR_CKFLT_Pos)            /*!< 0x00000008 */\r
14819 #define LPTIM_CFGR_CKFLT_1          (0x2UL << LPTIM_CFGR_CKFLT_Pos)            /*!< 0x00000010 */\r
14820 \r
14821 #define LPTIM_CFGR_TRGFLT_Pos       (6U)\r
14822 #define LPTIM_CFGR_TRGFLT_Msk       (0x3UL << LPTIM_CFGR_TRGFLT_Pos)           /*!< 0x000000C0 */\r
14823 #define LPTIM_CFGR_TRGFLT           LPTIM_CFGR_TRGFLT_Msk                      /*!< TRGFLT[1:0] bits (Configurable digital filter for trigger) */\r
14824 #define LPTIM_CFGR_TRGFLT_0         (0x1UL << LPTIM_CFGR_TRGFLT_Pos)           /*!< 0x00000040 */\r
14825 #define LPTIM_CFGR_TRGFLT_1         (0x2UL << LPTIM_CFGR_TRGFLT_Pos)           /*!< 0x00000080 */\r
14826 \r
14827 #define LPTIM_CFGR_PRESC_Pos        (9U)\r
14828 #define LPTIM_CFGR_PRESC_Msk        (0x7UL << LPTIM_CFGR_PRESC_Pos)            /*!< 0x00000E00 */\r
14829 #define LPTIM_CFGR_PRESC            LPTIM_CFGR_PRESC_Msk                       /*!< PRESC[2:0] bits (Clock prescaler) */\r
14830 #define LPTIM_CFGR_PRESC_0          (0x1UL << LPTIM_CFGR_PRESC_Pos)            /*!< 0x00000200 */\r
14831 #define LPTIM_CFGR_PRESC_1          (0x2UL << LPTIM_CFGR_PRESC_Pos)            /*!< 0x00000400 */\r
14832 #define LPTIM_CFGR_PRESC_2          (0x4UL << LPTIM_CFGR_PRESC_Pos)            /*!< 0x00000800 */\r
14833 \r
14834 #define LPTIM_CFGR_TRIGSEL_Pos      (13U)\r
14835 #define LPTIM_CFGR_TRIGSEL_Msk      (0x7UL << LPTIM_CFGR_TRIGSEL_Pos)          /*!< 0x0000E000 */\r
14836 #define LPTIM_CFGR_TRIGSEL          LPTIM_CFGR_TRIGSEL_Msk                     /*!< TRIGSEL[2:0]] bits (Trigger selector) */\r
14837 #define LPTIM_CFGR_TRIGSEL_0        (0x1UL << LPTIM_CFGR_TRIGSEL_Pos)          /*!< 0x00002000 */\r
14838 #define LPTIM_CFGR_TRIGSEL_1        (0x2UL << LPTIM_CFGR_TRIGSEL_Pos)          /*!< 0x00004000 */\r
14839 #define LPTIM_CFGR_TRIGSEL_2        (0x4UL << LPTIM_CFGR_TRIGSEL_Pos)          /*!< 0x00008000 */\r
14840 \r
14841 #define LPTIM_CFGR_TRIGEN_Pos       (17U)\r
14842 #define LPTIM_CFGR_TRIGEN_Msk       (0x3UL << LPTIM_CFGR_TRIGEN_Pos)           /*!< 0x00060000 */\r
14843 #define LPTIM_CFGR_TRIGEN           LPTIM_CFGR_TRIGEN_Msk                      /*!< TRIGEN[1:0] bits (Trigger enable and polarity) */\r
14844 #define LPTIM_CFGR_TRIGEN_0         (0x1UL << LPTIM_CFGR_TRIGEN_Pos)           /*!< 0x00020000 */\r
14845 #define LPTIM_CFGR_TRIGEN_1         (0x2UL << LPTIM_CFGR_TRIGEN_Pos)           /*!< 0x00040000 */\r
14846 \r
14847 #define LPTIM_CFGR_TIMOUT_Pos       (19U)\r
14848 #define LPTIM_CFGR_TIMOUT_Msk       (0x1UL << LPTIM_CFGR_TIMOUT_Pos)           /*!< 0x00080000 */\r
14849 #define LPTIM_CFGR_TIMOUT           LPTIM_CFGR_TIMOUT_Msk                      /*!< Timout enable */\r
14850 #define LPTIM_CFGR_WAVE_Pos         (20U)\r
14851 #define LPTIM_CFGR_WAVE_Msk         (0x1UL << LPTIM_CFGR_WAVE_Pos)             /*!< 0x00100000 */\r
14852 #define LPTIM_CFGR_WAVE             LPTIM_CFGR_WAVE_Msk                        /*!< Waveform shape */\r
14853 #define LPTIM_CFGR_WAVPOL_Pos       (21U)\r
14854 #define LPTIM_CFGR_WAVPOL_Msk       (0x1UL << LPTIM_CFGR_WAVPOL_Pos)           /*!< 0x00200000 */\r
14855 #define LPTIM_CFGR_WAVPOL           LPTIM_CFGR_WAVPOL_Msk                      /*!< Waveform shape polarity */\r
14856 #define LPTIM_CFGR_PRELOAD_Pos      (22U)\r
14857 #define LPTIM_CFGR_PRELOAD_Msk      (0x1UL << LPTIM_CFGR_PRELOAD_Pos)          /*!< 0x00400000 */\r
14858 #define LPTIM_CFGR_PRELOAD          LPTIM_CFGR_PRELOAD_Msk                     /*!< Reg update mode */\r
14859 #define LPTIM_CFGR_COUNTMODE_Pos    (23U)\r
14860 #define LPTIM_CFGR_COUNTMODE_Msk    (0x1UL << LPTIM_CFGR_COUNTMODE_Pos)        /*!< 0x00800000 */\r
14861 #define LPTIM_CFGR_COUNTMODE        LPTIM_CFGR_COUNTMODE_Msk                   /*!< Counter mode enable */\r
14862 #define LPTIM_CFGR_ENC_Pos          (24U)\r
14863 #define LPTIM_CFGR_ENC_Msk          (0x1UL << LPTIM_CFGR_ENC_Pos)              /*!< 0x01000000 */\r
14864 #define LPTIM_CFGR_ENC              LPTIM_CFGR_ENC_Msk                         /*!< Encoder mode enable */\r
14865 \r
14866 /******************  Bit definition for LPTIM_CR register  ********************/\r
14867 #define LPTIM_CR_ENABLE_Pos         (0U)\r
14868 #define LPTIM_CR_ENABLE_Msk         (0x1UL << LPTIM_CR_ENABLE_Pos)             /*!< 0x00000001 */\r
14869 #define LPTIM_CR_ENABLE             LPTIM_CR_ENABLE_Msk                        /*!< LPTIMer enable */\r
14870 #define LPTIM_CR_SNGSTRT_Pos        (1U)\r
14871 #define LPTIM_CR_SNGSTRT_Msk        (0x1UL << LPTIM_CR_SNGSTRT_Pos)            /*!< 0x00000002 */\r
14872 #define LPTIM_CR_SNGSTRT            LPTIM_CR_SNGSTRT_Msk                       /*!< Timer start in single mode */\r
14873 #define LPTIM_CR_CNTSTRT_Pos        (2U)\r
14874 #define LPTIM_CR_CNTSTRT_Msk        (0x1UL << LPTIM_CR_CNTSTRT_Pos)            /*!< 0x00000004 */\r
14875 #define LPTIM_CR_CNTSTRT            LPTIM_CR_CNTSTRT_Msk                       /*!< Timer start in continuous mode */\r
14876 \r
14877 /******************  Bit definition for LPTIM_CMP register  *******************/\r
14878 #define LPTIM_CMP_CMP_Pos           (0U)\r
14879 #define LPTIM_CMP_CMP_Msk           (0xFFFFUL << LPTIM_CMP_CMP_Pos)            /*!< 0x0000FFFF */\r
14880 #define LPTIM_CMP_CMP               LPTIM_CMP_CMP_Msk                          /*!< Compare register */\r
14881 \r
14882 /******************  Bit definition for LPTIM_ARR register  *******************/\r
14883 #define LPTIM_ARR_ARR_Pos           (0U)\r
14884 #define LPTIM_ARR_ARR_Msk           (0xFFFFUL << LPTIM_ARR_ARR_Pos)            /*!< 0x0000FFFF */\r
14885 #define LPTIM_ARR_ARR               LPTIM_ARR_ARR_Msk                          /*!< Auto reload register */\r
14886 \r
14887 /******************  Bit definition for LPTIM_CNT register  *******************/\r
14888 #define LPTIM_CNT_CNT_Pos           (0U)\r
14889 #define LPTIM_CNT_CNT_Msk           (0xFFFFUL << LPTIM_CNT_CNT_Pos)            /*!< 0x0000FFFF */\r
14890 #define LPTIM_CNT_CNT               LPTIM_CNT_CNT_Msk                          /*!< Counter register */\r
14891 \r
14892 /******************  Bit definition for LPTIM_OR register  ********************/\r
14893 #define LPTIM_OR_OR_Pos             (0U)\r
14894 #define LPTIM_OR_OR_Msk             (0x3UL << LPTIM_OR_OR_Pos)                 /*!< 0x00000003 */\r
14895 #define LPTIM_OR_OR                 LPTIM_OR_OR_Msk                            /*!< OR[1:0] bits (Remap selection) */\r
14896 #define LPTIM_OR_OR_0               (0x1UL << LPTIM_OR_OR_Pos)                 /*!< 0x00000001 */\r
14897 #define LPTIM_OR_OR_1               (0x2UL << LPTIM_OR_OR_Pos)                 /*!< 0x00000002 */\r
14898 \r
14899 /******************************************************************************/\r
14900 /*                                                                            */\r
14901 /*                      Analog Comparators (COMP)                             */\r
14902 /*                                                                            */\r
14903 /******************************************************************************/\r
14904 /**********************  Bit definition for COMP_CSR register  ****************/\r
14905 #define COMP_CSR_EN_Pos            (0U)\r
14906 #define COMP_CSR_EN_Msk            (0x1UL << COMP_CSR_EN_Pos)                  /*!< 0x00000001 */\r
14907 #define COMP_CSR_EN                COMP_CSR_EN_Msk                             /*!< Comparator enable */\r
14908 \r
14909 #define COMP_CSR_PWRMODE_Pos       (2U)\r
14910 #define COMP_CSR_PWRMODE_Msk       (0x3UL << COMP_CSR_PWRMODE_Pos)             /*!< 0x0000000C */\r
14911 #define COMP_CSR_PWRMODE           COMP_CSR_PWRMODE_Msk                        /*!< Comparator power mode */\r
14912 #define COMP_CSR_PWRMODE_0         (0x1UL << COMP_CSR_PWRMODE_Pos)             /*!< 0x00000004 */\r
14913 #define COMP_CSR_PWRMODE_1         (0x2UL << COMP_CSR_PWRMODE_Pos)             /*!< 0x00000008 */\r
14914 \r
14915 #define COMP_CSR_INMSEL_Pos        (4U)\r
14916 #define COMP_CSR_INMSEL_Msk        (0x7UL << COMP_CSR_INMSEL_Pos)              /*!< 0x00000070 */\r
14917 #define COMP_CSR_INMSEL            COMP_CSR_INMSEL_Msk                         /*!< Comparator input minus selection */\r
14918 #define COMP_CSR_INMSEL_0          (0x1UL << COMP_CSR_INMSEL_Pos)              /*!< 0x00000010 */\r
14919 #define COMP_CSR_INMSEL_1          (0x2UL << COMP_CSR_INMSEL_Pos)              /*!< 0x00000020 */\r
14920 #define COMP_CSR_INMSEL_2          (0x4UL << COMP_CSR_INMSEL_Pos)              /*!< 0x00000040 */\r
14921 \r
14922 #define COMP_CSR_INPSEL_Pos        (7U)\r
14923 #define COMP_CSR_INPSEL_Msk        (0x1UL << COMP_CSR_INPSEL_Pos)              /*!< 0x00000080 */\r
14924 #define COMP_CSR_INPSEL            COMP_CSR_INPSEL_Msk                         /*!< Comparator input plus selection */\r
14925 #define COMP_CSR_INPSEL_0          (0x1UL << COMP_CSR_INPSEL_Pos)              /*!< 0x00000080 */\r
14926 \r
14927 #define COMP_CSR_WINMODE_Pos       (9U)\r
14928 #define COMP_CSR_WINMODE_Msk       (0x1UL << COMP_CSR_WINMODE_Pos)             /*!< 0x00000200 */\r
14929 #define COMP_CSR_WINMODE           COMP_CSR_WINMODE_Msk                        /*!< Pair of comparators window mode. Bit intended to be used with COMP common instance (COMP_Common_TypeDef)  */\r
14930 \r
14931 #define COMP_CSR_POLARITY_Pos      (15U)\r
14932 #define COMP_CSR_POLARITY_Msk      (0x1UL << COMP_CSR_POLARITY_Pos)            /*!< 0x00008000 */\r
14933 #define COMP_CSR_POLARITY          COMP_CSR_POLARITY_Msk                       /*!< Comparator output polarity */\r
14934 \r
14935 #define COMP_CSR_HYST_Pos          (16U)\r
14936 #define COMP_CSR_HYST_Msk          (0x3UL << COMP_CSR_HYST_Pos)                /*!< 0x00030000 */\r
14937 #define COMP_CSR_HYST              COMP_CSR_HYST_Msk                           /*!< Comparator hysteresis */\r
14938 #define COMP_CSR_HYST_0            (0x1UL << COMP_CSR_HYST_Pos)                /*!< 0x00010000 */\r
14939 #define COMP_CSR_HYST_1            (0x2UL << COMP_CSR_HYST_Pos)                /*!< 0x00020000 */\r
14940 \r
14941 #define COMP_CSR_BLANKING_Pos      (18U)\r
14942 #define COMP_CSR_BLANKING_Msk      (0x7UL << COMP_CSR_BLANKING_Pos)            /*!< 0x001C0000 */\r
14943 #define COMP_CSR_BLANKING          COMP_CSR_BLANKING_Msk                       /*!< Comparator blanking source */\r
14944 #define COMP_CSR_BLANKING_0        (0x1UL << COMP_CSR_BLANKING_Pos)            /*!< 0x00040000 */\r
14945 #define COMP_CSR_BLANKING_1        (0x2UL << COMP_CSR_BLANKING_Pos)            /*!< 0x00080000 */\r
14946 #define COMP_CSR_BLANKING_2        (0x4UL << COMP_CSR_BLANKING_Pos)            /*!< 0x00100000 */\r
14947 \r
14948 #define COMP_CSR_BRGEN_Pos         (22U)\r
14949 #define COMP_CSR_BRGEN_Msk         (0x1UL << COMP_CSR_BRGEN_Pos)               /*!< 0x00400000 */\r
14950 #define COMP_CSR_BRGEN             COMP_CSR_BRGEN_Msk                          /*!< Comparator voltage scaler enable */\r
14951 #define COMP_CSR_SCALEN_Pos        (23U)\r
14952 #define COMP_CSR_SCALEN_Msk        (0x1UL << COMP_CSR_SCALEN_Pos)              /*!< 0x00800000 */\r
14953 #define COMP_CSR_SCALEN            COMP_CSR_SCALEN_Msk                         /*!< Comparator scaler bridge enable */\r
14954 \r
14955 #define COMP_CSR_VALUE_Pos         (30U)\r
14956 #define COMP_CSR_VALUE_Msk         (0x1UL << COMP_CSR_VALUE_Pos)               /*!< 0x40000000 */\r
14957 #define COMP_CSR_VALUE             COMP_CSR_VALUE_Msk                          /*!< Comparator output level */\r
14958 \r
14959 #define COMP_CSR_LOCK_Pos          (31U)\r
14960 #define COMP_CSR_LOCK_Msk          (0x1UL << COMP_CSR_LOCK_Pos)                /*!< 0x80000000 */\r
14961 #define COMP_CSR_LOCK              COMP_CSR_LOCK_Msk                           /*!< Comparator lock */\r
14962 \r
14963 /******************************************************************************/\r
14964 /*                                                                            */\r
14965 /*                         Operational Amplifier (OPAMP)                      */\r
14966 /*                                                                            */\r
14967 /******************************************************************************/\r
14968 /*********************  Bit definition for OPAMPx_CSR register  ***************/\r
14969 #define OPAMP_CSR_OPAMPxEN_Pos           (0U)\r
14970 #define OPAMP_CSR_OPAMPxEN_Msk           (0x1UL << OPAMP_CSR_OPAMPxEN_Pos)     /*!< 0x00000001 */\r
14971 #define OPAMP_CSR_OPAMPxEN               OPAMP_CSR_OPAMPxEN_Msk                /*!< OPAMP enable */\r
14972 #define OPAMP_CSR_OPALPM_Pos             (1U)\r
14973 #define OPAMP_CSR_OPALPM_Msk             (0x1UL << OPAMP_CSR_OPALPM_Pos)       /*!< 0x00000002 */\r
14974 #define OPAMP_CSR_OPALPM                 OPAMP_CSR_OPALPM_Msk                  /*!< Operational amplifier Low Power Mode */\r
14975 \r
14976 #define OPAMP_CSR_OPAMODE_Pos            (2U)\r
14977 #define OPAMP_CSR_OPAMODE_Msk            (0x3UL << OPAMP_CSR_OPAMODE_Pos)      /*!< 0x0000000C */\r
14978 #define OPAMP_CSR_OPAMODE                OPAMP_CSR_OPAMODE_Msk                 /*!< Operational amplifier PGA mode */\r
14979 #define OPAMP_CSR_OPAMODE_0              (0x1UL << OPAMP_CSR_OPAMODE_Pos)      /*!< 0x00000004 */\r
14980 #define OPAMP_CSR_OPAMODE_1              (0x2UL << OPAMP_CSR_OPAMODE_Pos)      /*!< 0x00000008 */\r
14981 \r
14982 #define OPAMP_CSR_PGGAIN_Pos             (4U)\r
14983 #define OPAMP_CSR_PGGAIN_Msk             (0x3UL << OPAMP_CSR_PGGAIN_Pos)       /*!< 0x00000030 */\r
14984 #define OPAMP_CSR_PGGAIN                 OPAMP_CSR_PGGAIN_Msk                  /*!< Operational amplifier Programmable amplifier gain value */\r
14985 #define OPAMP_CSR_PGGAIN_0               (0x1UL << OPAMP_CSR_PGGAIN_Pos)       /*!< 0x00000010 */\r
14986 #define OPAMP_CSR_PGGAIN_1               (0x2UL << OPAMP_CSR_PGGAIN_Pos)       /*!< 0x00000020 */\r
14987 \r
14988 #define OPAMP_CSR_VMSEL_Pos              (8U)\r
14989 #define OPAMP_CSR_VMSEL_Msk              (0x3UL << OPAMP_CSR_VMSEL_Pos)        /*!< 0x00000300 */\r
14990 #define OPAMP_CSR_VMSEL                  OPAMP_CSR_VMSEL_Msk                   /*!< Inverting input selection */\r
14991 #define OPAMP_CSR_VMSEL_0                (0x1UL << OPAMP_CSR_VMSEL_Pos)        /*!< 0x00000100 */\r
14992 #define OPAMP_CSR_VMSEL_1                (0x2UL << OPAMP_CSR_VMSEL_Pos)        /*!< 0x00000200 */\r
14993 \r
14994 #define OPAMP_CSR_VPSEL_Pos              (10U)\r
14995 #define OPAMP_CSR_VPSEL_Msk              (0x1UL << OPAMP_CSR_VPSEL_Pos)        /*!< 0x00000400 */\r
14996 #define OPAMP_CSR_VPSEL                  OPAMP_CSR_VPSEL_Msk                   /*!< Non inverted input selection */\r
14997 #define OPAMP_CSR_CALON_Pos              (12U)\r
14998 #define OPAMP_CSR_CALON_Msk              (0x1UL << OPAMP_CSR_CALON_Pos)        /*!< 0x00001000 */\r
14999 #define OPAMP_CSR_CALON                  OPAMP_CSR_CALON_Msk                   /*!< Calibration mode enable */\r
15000 #define OPAMP_CSR_CALSEL_Pos             (13U)\r
15001 #define OPAMP_CSR_CALSEL_Msk             (0x1UL << OPAMP_CSR_CALSEL_Pos)       /*!< 0x00002000 */\r
15002 #define OPAMP_CSR_CALSEL                 OPAMP_CSR_CALSEL_Msk                  /*!< Calibration selection */\r
15003 #define OPAMP_CSR_USERTRIM_Pos           (14U)\r
15004 #define OPAMP_CSR_USERTRIM_Msk           (0x1UL << OPAMP_CSR_USERTRIM_Pos)     /*!< 0x00004000 */\r
15005 #define OPAMP_CSR_USERTRIM               OPAMP_CSR_USERTRIM_Msk                /*!< User trimming enable */\r
15006 #define OPAMP_CSR_CALOUT_Pos             (15U)\r
15007 #define OPAMP_CSR_CALOUT_Msk             (0x1UL << OPAMP_CSR_CALOUT_Pos)       /*!< 0x00008000 */\r
15008 #define OPAMP_CSR_CALOUT                 OPAMP_CSR_CALOUT_Msk                  /*!< Operational amplifier1 calibration output */\r
15009 \r
15010 /*********************  Bit definition for OPAMP1_CSR register  ***************/\r
15011 #define OPAMP1_CSR_OPAEN_Pos              (0U)\r
15012 #define OPAMP1_CSR_OPAEN_Msk              (0x1UL << OPAMP1_CSR_OPAEN_Pos)      /*!< 0x00000001 */\r
15013 #define OPAMP1_CSR_OPAEN                  OPAMP1_CSR_OPAEN_Msk                 /*!< Operational amplifier1 Enable */\r
15014 #define OPAMP1_CSR_OPALPM_Pos             (1U)\r
15015 #define OPAMP1_CSR_OPALPM_Msk             (0x1UL << OPAMP1_CSR_OPALPM_Pos)     /*!< 0x00000002 */\r
15016 #define OPAMP1_CSR_OPALPM                 OPAMP1_CSR_OPALPM_Msk                /*!< Operational amplifier1 Low Power Mode */\r
15017 \r
15018 #define OPAMP1_CSR_OPAMODE_Pos            (2U)\r
15019 #define OPAMP1_CSR_OPAMODE_Msk            (0x3UL << OPAMP1_CSR_OPAMODE_Pos)    /*!< 0x0000000C */\r
15020 #define OPAMP1_CSR_OPAMODE                OPAMP1_CSR_OPAMODE_Msk               /*!< Operational amplifier1 PGA mode */\r
15021 #define OPAMP1_CSR_OPAMODE_0              (0x1UL << OPAMP1_CSR_OPAMODE_Pos)    /*!< 0x00000004 */\r
15022 #define OPAMP1_CSR_OPAMODE_1              (0x2UL << OPAMP1_CSR_OPAMODE_Pos)    /*!< 0x00000008 */\r
15023 \r
15024 #define OPAMP1_CSR_PGAGAIN_Pos            (4U)\r
15025 #define OPAMP1_CSR_PGAGAIN_Msk            (0x3UL << OPAMP1_CSR_PGAGAIN_Pos)    /*!< 0x00000030 */\r
15026 #define OPAMP1_CSR_PGAGAIN                OPAMP1_CSR_PGAGAIN_Msk               /*!< Operational amplifier1 Programmable amplifier gain value */\r
15027 #define OPAMP1_CSR_PGAGAIN_0              (0x1UL << OPAMP1_CSR_PGAGAIN_Pos)    /*!< 0x00000010 */\r
15028 #define OPAMP1_CSR_PGAGAIN_1              (0x2UL << OPAMP1_CSR_PGAGAIN_Pos)    /*!< 0x00000020 */\r
15029 \r
15030 #define OPAMP1_CSR_VMSEL_Pos              (8U)\r
15031 #define OPAMP1_CSR_VMSEL_Msk              (0x3UL << OPAMP1_CSR_VMSEL_Pos)      /*!< 0x00000300 */\r
15032 #define OPAMP1_CSR_VMSEL                  OPAMP1_CSR_VMSEL_Msk                 /*!< Inverting input selection */\r
15033 #define OPAMP1_CSR_VMSEL_0                (0x1UL << OPAMP1_CSR_VMSEL_Pos)      /*!< 0x00000100 */\r
15034 #define OPAMP1_CSR_VMSEL_1                (0x2UL << OPAMP1_CSR_VMSEL_Pos)      /*!< 0x00000200 */\r
15035 \r
15036 #define OPAMP1_CSR_VPSEL_Pos              (10U)\r
15037 #define OPAMP1_CSR_VPSEL_Msk              (0x1UL << OPAMP1_CSR_VPSEL_Pos)      /*!< 0x00000400 */\r
15038 #define OPAMP1_CSR_VPSEL                  OPAMP1_CSR_VPSEL_Msk                 /*!< Non inverted input selection */\r
15039 #define OPAMP1_CSR_CALON_Pos              (12U)\r
15040 #define OPAMP1_CSR_CALON_Msk              (0x1UL << OPAMP1_CSR_CALON_Pos)      /*!< 0x00001000 */\r
15041 #define OPAMP1_CSR_CALON                  OPAMP1_CSR_CALON_Msk                 /*!< Calibration mode enable */\r
15042 #define OPAMP1_CSR_CALSEL_Pos             (13U)\r
15043 #define OPAMP1_CSR_CALSEL_Msk             (0x1UL << OPAMP1_CSR_CALSEL_Pos)     /*!< 0x00002000 */\r
15044 #define OPAMP1_CSR_CALSEL                 OPAMP1_CSR_CALSEL_Msk                /*!< Calibration selection */\r
15045 #define OPAMP1_CSR_USERTRIM_Pos           (14U)\r
15046 #define OPAMP1_CSR_USERTRIM_Msk           (0x1UL << OPAMP1_CSR_USERTRIM_Pos)   /*!< 0x00004000 */\r
15047 #define OPAMP1_CSR_USERTRIM               OPAMP1_CSR_USERTRIM_Msk              /*!< User trimming enable */\r
15048 #define OPAMP1_CSR_CALOUT_Pos             (15U)\r
15049 #define OPAMP1_CSR_CALOUT_Msk             (0x1UL << OPAMP1_CSR_CALOUT_Pos)     /*!< 0x00008000 */\r
15050 #define OPAMP1_CSR_CALOUT                 OPAMP1_CSR_CALOUT_Msk                /*!< Operational amplifier1 calibration output */\r
15051 \r
15052 #define OPAMP1_CSR_OPARANGE_Pos           (31U)\r
15053 #define OPAMP1_CSR_OPARANGE_Msk           (0x1UL << OPAMP1_CSR_OPARANGE_Pos)   /*!< 0x80000000 */\r
15054 #define OPAMP1_CSR_OPARANGE               OPAMP1_CSR_OPARANGE_Msk              /*!< Common to several OPAMP instances: Operational amplifier voltage supply range. Bit intended to be used with OPAMP common instance (OPAMP_Common_TypeDef) */\r
15055 \r
15056 /*********************  Bit definition for OPAMP2_CSR register  ***************/\r
15057 #define OPAMP2_CSR_OPAEN_Pos              (0U)\r
15058 #define OPAMP2_CSR_OPAEN_Msk              (0x1UL << OPAMP2_CSR_OPAEN_Pos)      /*!< 0x00000001 */\r
15059 #define OPAMP2_CSR_OPAEN                  OPAMP2_CSR_OPAEN_Msk                 /*!< Operational amplifier2 Enable */\r
15060 #define OPAMP2_CSR_OPALPM_Pos             (1U)\r
15061 #define OPAMP2_CSR_OPALPM_Msk             (0x1UL << OPAMP2_CSR_OPALPM_Pos)     /*!< 0x00000002 */\r
15062 #define OPAMP2_CSR_OPALPM                 OPAMP2_CSR_OPALPM_Msk                /*!< Operational amplifier2 Low Power Mode */\r
15063 \r
15064 #define OPAMP2_CSR_OPAMODE_Pos            (2U)\r
15065 #define OPAMP2_CSR_OPAMODE_Msk            (0x3UL << OPAMP2_CSR_OPAMODE_Pos)    /*!< 0x0000000C */\r
15066 #define OPAMP2_CSR_OPAMODE                OPAMP2_CSR_OPAMODE_Msk               /*!< Operational amplifier2 PGA mode */\r
15067 #define OPAMP2_CSR_OPAMODE_0              (0x1UL << OPAMP2_CSR_OPAMODE_Pos)    /*!< 0x00000004 */\r
15068 #define OPAMP2_CSR_OPAMODE_1              (0x2UL << OPAMP2_CSR_OPAMODE_Pos)    /*!< 0x00000008 */\r
15069 \r
15070 #define OPAMP2_CSR_PGAGAIN_Pos            (4U)\r
15071 #define OPAMP2_CSR_PGAGAIN_Msk            (0x3UL << OPAMP2_CSR_PGAGAIN_Pos)    /*!< 0x00000030 */\r
15072 #define OPAMP2_CSR_PGAGAIN                OPAMP2_CSR_PGAGAIN_Msk               /*!< Operational amplifier2 Programmable amplifier gain value */\r
15073 #define OPAMP2_CSR_PGAGAIN_0              (0x1UL << OPAMP2_CSR_PGAGAIN_Pos)    /*!< 0x00000010 */\r
15074 #define OPAMP2_CSR_PGAGAIN_1              (0x2UL << OPAMP2_CSR_PGAGAIN_Pos)    /*!< 0x00000020 */\r
15075 \r
15076 #define OPAMP2_CSR_VMSEL_Pos              (8U)\r
15077 #define OPAMP2_CSR_VMSEL_Msk              (0x3UL << OPAMP2_CSR_VMSEL_Pos)      /*!< 0x00000300 */\r
15078 #define OPAMP2_CSR_VMSEL                  OPAMP2_CSR_VMSEL_Msk                 /*!< Inverting input selection */\r
15079 #define OPAMP2_CSR_VMSEL_0                (0x1UL << OPAMP2_CSR_VMSEL_Pos)      /*!< 0x00000100 */\r
15080 #define OPAMP2_CSR_VMSEL_1                (0x2UL << OPAMP2_CSR_VMSEL_Pos)      /*!< 0x00000200 */\r
15081 \r
15082 #define OPAMP2_CSR_VPSEL_Pos              (10U)\r
15083 #define OPAMP2_CSR_VPSEL_Msk              (0x1UL << OPAMP2_CSR_VPSEL_Pos)      /*!< 0x00000400 */\r
15084 #define OPAMP2_CSR_VPSEL                  OPAMP2_CSR_VPSEL_Msk                 /*!< Non inverted input selection */\r
15085 #define OPAMP2_CSR_CALON_Pos              (12U)\r
15086 #define OPAMP2_CSR_CALON_Msk              (0x1UL << OPAMP2_CSR_CALON_Pos)      /*!< 0x00001000 */\r
15087 #define OPAMP2_CSR_CALON                  OPAMP2_CSR_CALON_Msk                 /*!< Calibration mode enable */\r
15088 #define OPAMP2_CSR_CALSEL_Pos             (13U)\r
15089 #define OPAMP2_CSR_CALSEL_Msk             (0x1UL << OPAMP2_CSR_CALSEL_Pos)     /*!< 0x00002000 */\r
15090 #define OPAMP2_CSR_CALSEL                 OPAMP2_CSR_CALSEL_Msk                /*!< Calibration selection */\r
15091 #define OPAMP2_CSR_USERTRIM_Pos           (14U)\r
15092 #define OPAMP2_CSR_USERTRIM_Msk           (0x1UL << OPAMP2_CSR_USERTRIM_Pos)   /*!< 0x00004000 */\r
15093 #define OPAMP2_CSR_USERTRIM               OPAMP2_CSR_USERTRIM_Msk              /*!< User trimming enable */\r
15094 #define OPAMP2_CSR_CALOUT_Pos             (15U)\r
15095 #define OPAMP2_CSR_CALOUT_Msk             (0x1UL << OPAMP2_CSR_CALOUT_Pos)     /*!< 0x00008000 */\r
15096 #define OPAMP2_CSR_CALOUT                 OPAMP2_CSR_CALOUT_Msk                /*!< Operational amplifier2 calibration output */\r
15097 \r
15098 /*******************  Bit definition for OPAMP_OTR register  ******************/\r
15099 #define OPAMP_OTR_TRIMOFFSETN_Pos        (0U)\r
15100 #define OPAMP_OTR_TRIMOFFSETN_Msk        (0x1FUL << OPAMP_OTR_TRIMOFFSETN_Pos) /*!< 0x0000001F */\r
15101 #define OPAMP_OTR_TRIMOFFSETN            OPAMP_OTR_TRIMOFFSETN_Msk             /*!< Trim for NMOS differential pairs */\r
15102 #define OPAMP_OTR_TRIMOFFSETP_Pos        (8U)\r
15103 #define OPAMP_OTR_TRIMOFFSETP_Msk        (0x1FUL << OPAMP_OTR_TRIMOFFSETP_Pos) /*!< 0x00001F00 */\r
15104 #define OPAMP_OTR_TRIMOFFSETP            OPAMP_OTR_TRIMOFFSETP_Msk             /*!< Trim for PMOS differential pairs */\r
15105 \r
15106 /*******************  Bit definition for OPAMP1_OTR register  ******************/\r
15107 #define OPAMP1_OTR_TRIMOFFSETN_Pos        (0U)\r
15108 #define OPAMP1_OTR_TRIMOFFSETN_Msk        (0x1FUL << OPAMP1_OTR_TRIMOFFSETN_Pos) /*!< 0x0000001F */\r
15109 #define OPAMP1_OTR_TRIMOFFSETN            OPAMP1_OTR_TRIMOFFSETN_Msk           /*!< Trim for NMOS differential pairs */\r
15110 #define OPAMP1_OTR_TRIMOFFSETP_Pos        (8U)\r
15111 #define OPAMP1_OTR_TRIMOFFSETP_Msk        (0x1FUL << OPAMP1_OTR_TRIMOFFSETP_Pos) /*!< 0x00001F00 */\r
15112 #define OPAMP1_OTR_TRIMOFFSETP            OPAMP1_OTR_TRIMOFFSETP_Msk           /*!< Trim for PMOS differential pairs */\r
15113 \r
15114 /*******************  Bit definition for OPAMP2_OTR register  ******************/\r
15115 #define OPAMP2_OTR_TRIMOFFSETN_Pos        (0U)\r
15116 #define OPAMP2_OTR_TRIMOFFSETN_Msk        (0x1FUL << OPAMP2_OTR_TRIMOFFSETN_Pos) /*!< 0x0000001F */\r
15117 #define OPAMP2_OTR_TRIMOFFSETN            OPAMP2_OTR_TRIMOFFSETN_Msk           /*!< Trim for NMOS differential pairs */\r
15118 #define OPAMP2_OTR_TRIMOFFSETP_Pos        (8U)\r
15119 #define OPAMP2_OTR_TRIMOFFSETP_Msk        (0x1FUL << OPAMP2_OTR_TRIMOFFSETP_Pos) /*!< 0x00001F00 */\r
15120 #define OPAMP2_OTR_TRIMOFFSETP            OPAMP2_OTR_TRIMOFFSETP_Msk           /*!< Trim for PMOS differential pairs */\r
15121 \r
15122 /*******************  Bit definition for OPAMP_LPOTR register  ****************/\r
15123 #define OPAMP_LPOTR_TRIMLPOFFSETN_Pos    (0U)\r
15124 #define OPAMP_LPOTR_TRIMLPOFFSETN_Msk    (0x1FUL << OPAMP_LPOTR_TRIMLPOFFSETN_Pos) /*!< 0x0000001F */\r
15125 #define OPAMP_LPOTR_TRIMLPOFFSETN        OPAMP_LPOTR_TRIMLPOFFSETN_Msk         /*!< Trim for NMOS differential pairs */\r
15126 #define OPAMP_LPOTR_TRIMLPOFFSETP_Pos    (8U)\r
15127 #define OPAMP_LPOTR_TRIMLPOFFSETP_Msk    (0x1FUL << OPAMP_LPOTR_TRIMLPOFFSETP_Pos) /*!< 0x00001F00 */\r
15128 #define OPAMP_LPOTR_TRIMLPOFFSETP        OPAMP_LPOTR_TRIMLPOFFSETP_Msk         /*!< Trim for PMOS differential pairs */\r
15129 \r
15130 /*******************  Bit definition for OPAMP1_LPOTR register  ****************/\r
15131 #define OPAMP1_LPOTR_TRIMLPOFFSETN_Pos    (0U)\r
15132 #define OPAMP1_LPOTR_TRIMLPOFFSETN_Msk    (0x1FUL << OPAMP1_LPOTR_TRIMLPOFFSETN_Pos) /*!< 0x0000001F */\r
15133 #define OPAMP1_LPOTR_TRIMLPOFFSETN        OPAMP1_LPOTR_TRIMLPOFFSETN_Msk       /*!< Trim for NMOS differential pairs */\r
15134 #define OPAMP1_LPOTR_TRIMLPOFFSETP_Pos    (8U)\r
15135 #define OPAMP1_LPOTR_TRIMLPOFFSETP_Msk    (0x1FUL << OPAMP1_LPOTR_TRIMLPOFFSETP_Pos) /*!< 0x00001F00 */\r
15136 #define OPAMP1_LPOTR_TRIMLPOFFSETP        OPAMP1_LPOTR_TRIMLPOFFSETP_Msk       /*!< Trim for PMOS differential pairs */\r
15137 \r
15138 /*******************  Bit definition for OPAMP2_LPOTR register  ****************/\r
15139 #define OPAMP2_LPOTR_TRIMLPOFFSETN_Pos    (0U)\r
15140 #define OPAMP2_LPOTR_TRIMLPOFFSETN_Msk    (0x1FUL << OPAMP2_LPOTR_TRIMLPOFFSETN_Pos) /*!< 0x0000001F */\r
15141 #define OPAMP2_LPOTR_TRIMLPOFFSETN        OPAMP2_LPOTR_TRIMLPOFFSETN_Msk       /*!< Trim for NMOS differential pairs */\r
15142 #define OPAMP2_LPOTR_TRIMLPOFFSETP_Pos    (8U)\r
15143 #define OPAMP2_LPOTR_TRIMLPOFFSETP_Msk    (0x1FUL << OPAMP2_LPOTR_TRIMLPOFFSETP_Pos) /*!< 0x00001F00 */\r
15144 #define OPAMP2_LPOTR_TRIMLPOFFSETP        OPAMP2_LPOTR_TRIMLPOFFSETP_Msk       /*!< Trim for PMOS differential pairs */\r
15145 \r
15146 /******************************************************************************/\r
15147 /*                                                                            */\r
15148 /*                          Touch Sensing Controller (TSC)                    */\r
15149 /*                                                                            */\r
15150 /******************************************************************************/\r
15151 /*******************  Bit definition for TSC_CR register  *********************/\r
15152 #define TSC_CR_TSCE_Pos          (0U)\r
15153 #define TSC_CR_TSCE_Msk          (0x1UL << TSC_CR_TSCE_Pos)                    /*!< 0x00000001 */\r
15154 #define TSC_CR_TSCE              TSC_CR_TSCE_Msk                               /*!<Touch sensing controller enable */\r
15155 #define TSC_CR_START_Pos         (1U)\r
15156 #define TSC_CR_START_Msk         (0x1UL << TSC_CR_START_Pos)                   /*!< 0x00000002 */\r
15157 #define TSC_CR_START             TSC_CR_START_Msk                              /*!<Start acquisition */\r
15158 #define TSC_CR_AM_Pos            (2U)\r
15159 #define TSC_CR_AM_Msk            (0x1UL << TSC_CR_AM_Pos)                      /*!< 0x00000004 */\r
15160 #define TSC_CR_AM                TSC_CR_AM_Msk                                 /*!<Acquisition mode */\r
15161 #define TSC_CR_SYNCPOL_Pos       (3U)\r
15162 #define TSC_CR_SYNCPOL_Msk       (0x1UL << TSC_CR_SYNCPOL_Pos)                 /*!< 0x00000008 */\r
15163 #define TSC_CR_SYNCPOL           TSC_CR_SYNCPOL_Msk                            /*!<Synchronization pin polarity */\r
15164 #define TSC_CR_IODEF_Pos         (4U)\r
15165 #define TSC_CR_IODEF_Msk         (0x1UL << TSC_CR_IODEF_Pos)                   /*!< 0x00000010 */\r
15166 #define TSC_CR_IODEF             TSC_CR_IODEF_Msk                              /*!<IO default mode */\r
15167 \r
15168 #define TSC_CR_MCV_Pos           (5U)\r
15169 #define TSC_CR_MCV_Msk           (0x7UL << TSC_CR_MCV_Pos)                     /*!< 0x000000E0 */\r
15170 #define TSC_CR_MCV               TSC_CR_MCV_Msk                                /*!<MCV[2:0] bits (Max Count Value) */\r
15171 #define TSC_CR_MCV_0             (0x1UL << TSC_CR_MCV_Pos)                     /*!< 0x00000020 */\r
15172 #define TSC_CR_MCV_1             (0x2UL << TSC_CR_MCV_Pos)                     /*!< 0x00000040 */\r
15173 #define TSC_CR_MCV_2             (0x4UL << TSC_CR_MCV_Pos)                     /*!< 0x00000080 */\r
15174 \r
15175 #define TSC_CR_PGPSC_Pos         (12U)\r
15176 #define TSC_CR_PGPSC_Msk         (0x7UL << TSC_CR_PGPSC_Pos)                   /*!< 0x00007000 */\r
15177 #define TSC_CR_PGPSC             TSC_CR_PGPSC_Msk                              /*!<PGPSC[2:0] bits (Pulse Generator Prescaler) */\r
15178 #define TSC_CR_PGPSC_0           (0x1UL << TSC_CR_PGPSC_Pos)                   /*!< 0x00001000 */\r
15179 #define TSC_CR_PGPSC_1           (0x2UL << TSC_CR_PGPSC_Pos)                   /*!< 0x00002000 */\r
15180 #define TSC_CR_PGPSC_2           (0x4UL << TSC_CR_PGPSC_Pos)                   /*!< 0x00004000 */\r
15181 \r
15182 #define TSC_CR_SSPSC_Pos         (15U)\r
15183 #define TSC_CR_SSPSC_Msk         (0x1UL << TSC_CR_SSPSC_Pos)                   /*!< 0x00008000 */\r
15184 #define TSC_CR_SSPSC             TSC_CR_SSPSC_Msk                              /*!<Spread Spectrum Prescaler */\r
15185 #define TSC_CR_SSE_Pos           (16U)\r
15186 #define TSC_CR_SSE_Msk           (0x1UL << TSC_CR_SSE_Pos)                     /*!< 0x00010000 */\r
15187 #define TSC_CR_SSE               TSC_CR_SSE_Msk                                /*!<Spread Spectrum Enable */\r
15188 \r
15189 #define TSC_CR_SSD_Pos           (17U)\r
15190 #define TSC_CR_SSD_Msk           (0x7FUL << TSC_CR_SSD_Pos)                    /*!< 0x00FE0000 */\r
15191 #define TSC_CR_SSD               TSC_CR_SSD_Msk                                /*!<SSD[6:0] bits (Spread Spectrum Deviation) */\r
15192 #define TSC_CR_SSD_0             (0x01UL << TSC_CR_SSD_Pos)                    /*!< 0x00020000 */\r
15193 #define TSC_CR_SSD_1             (0x02UL << TSC_CR_SSD_Pos)                    /*!< 0x00040000 */\r
15194 #define TSC_CR_SSD_2             (0x04UL << TSC_CR_SSD_Pos)                    /*!< 0x00080000 */\r
15195 #define TSC_CR_SSD_3             (0x08UL << TSC_CR_SSD_Pos)                    /*!< 0x00100000 */\r
15196 #define TSC_CR_SSD_4             (0x10UL << TSC_CR_SSD_Pos)                    /*!< 0x00200000 */\r
15197 #define TSC_CR_SSD_5             (0x20UL << TSC_CR_SSD_Pos)                    /*!< 0x00400000 */\r
15198 #define TSC_CR_SSD_6             (0x40UL << TSC_CR_SSD_Pos)                    /*!< 0x00800000 */\r
15199 \r
15200 #define TSC_CR_CTPL_Pos          (24U)\r
15201 #define TSC_CR_CTPL_Msk          (0xFUL << TSC_CR_CTPL_Pos)                    /*!< 0x0F000000 */\r
15202 #define TSC_CR_CTPL              TSC_CR_CTPL_Msk                               /*!<CTPL[3:0] bits (Charge Transfer pulse low) */\r
15203 #define TSC_CR_CTPL_0            (0x1UL << TSC_CR_CTPL_Pos)                    /*!< 0x01000000 */\r
15204 #define TSC_CR_CTPL_1            (0x2UL << TSC_CR_CTPL_Pos)                    /*!< 0x02000000 */\r
15205 #define TSC_CR_CTPL_2            (0x4UL << TSC_CR_CTPL_Pos)                    /*!< 0x04000000 */\r
15206 #define TSC_CR_CTPL_3            (0x8UL << TSC_CR_CTPL_Pos)                    /*!< 0x08000000 */\r
15207 \r
15208 #define TSC_CR_CTPH_Pos          (28U)\r
15209 #define TSC_CR_CTPH_Msk          (0xFUL << TSC_CR_CTPH_Pos)                    /*!< 0xF0000000 */\r
15210 #define TSC_CR_CTPH              TSC_CR_CTPH_Msk                               /*!<CTPH[3:0] bits (Charge Transfer pulse high) */\r
15211 #define TSC_CR_CTPH_0            (0x1UL << TSC_CR_CTPH_Pos)                    /*!< 0x10000000 */\r
15212 #define TSC_CR_CTPH_1            (0x2UL << TSC_CR_CTPH_Pos)                    /*!< 0x20000000 */\r
15213 #define TSC_CR_CTPH_2            (0x4UL << TSC_CR_CTPH_Pos)                    /*!< 0x40000000 */\r
15214 #define TSC_CR_CTPH_3            (0x8UL << TSC_CR_CTPH_Pos)                    /*!< 0x80000000 */\r
15215 \r
15216 /*******************  Bit definition for TSC_IER register  ********************/\r
15217 #define TSC_IER_EOAIE_Pos        (0U)\r
15218 #define TSC_IER_EOAIE_Msk        (0x1UL << TSC_IER_EOAIE_Pos)                  /*!< 0x00000001 */\r
15219 #define TSC_IER_EOAIE            TSC_IER_EOAIE_Msk                             /*!<End of acquisition interrupt enable */\r
15220 #define TSC_IER_MCEIE_Pos        (1U)\r
15221 #define TSC_IER_MCEIE_Msk        (0x1UL << TSC_IER_MCEIE_Pos)                  /*!< 0x00000002 */\r
15222 #define TSC_IER_MCEIE            TSC_IER_MCEIE_Msk                             /*!<Max count error interrupt enable */\r
15223 \r
15224 /*******************  Bit definition for TSC_ICR register  ********************/\r
15225 #define TSC_ICR_EOAIC_Pos        (0U)\r
15226 #define TSC_ICR_EOAIC_Msk        (0x1UL << TSC_ICR_EOAIC_Pos)                  /*!< 0x00000001 */\r
15227 #define TSC_ICR_EOAIC            TSC_ICR_EOAIC_Msk                             /*!<End of acquisition interrupt clear */\r
15228 #define TSC_ICR_MCEIC_Pos        (1U)\r
15229 #define TSC_ICR_MCEIC_Msk        (0x1UL << TSC_ICR_MCEIC_Pos)                  /*!< 0x00000002 */\r
15230 #define TSC_ICR_MCEIC            TSC_ICR_MCEIC_Msk                             /*!<Max count error interrupt clear */\r
15231 \r
15232 /*******************  Bit definition for TSC_ISR register  ********************/\r
15233 #define TSC_ISR_EOAF_Pos         (0U)\r
15234 #define TSC_ISR_EOAF_Msk         (0x1UL << TSC_ISR_EOAF_Pos)                   /*!< 0x00000001 */\r
15235 #define TSC_ISR_EOAF             TSC_ISR_EOAF_Msk                              /*!<End of acquisition flag */\r
15236 #define TSC_ISR_MCEF_Pos         (1U)\r
15237 #define TSC_ISR_MCEF_Msk         (0x1UL << TSC_ISR_MCEF_Pos)                   /*!< 0x00000002 */\r
15238 #define TSC_ISR_MCEF             TSC_ISR_MCEF_Msk                              /*!<Max count error flag */\r
15239 \r
15240 /*******************  Bit definition for TSC_IOHCR register  ******************/\r
15241 #define TSC_IOHCR_G1_IO1_Pos     (0U)\r
15242 #define TSC_IOHCR_G1_IO1_Msk     (0x1UL << TSC_IOHCR_G1_IO1_Pos)               /*!< 0x00000001 */\r
15243 #define TSC_IOHCR_G1_IO1         TSC_IOHCR_G1_IO1_Msk                          /*!<GROUP1_IO1 schmitt trigger hysteresis mode */\r
15244 #define TSC_IOHCR_G1_IO2_Pos     (1U)\r
15245 #define TSC_IOHCR_G1_IO2_Msk     (0x1UL << TSC_IOHCR_G1_IO2_Pos)               /*!< 0x00000002 */\r
15246 #define TSC_IOHCR_G1_IO2         TSC_IOHCR_G1_IO2_Msk                          /*!<GROUP1_IO2 schmitt trigger hysteresis mode */\r
15247 #define TSC_IOHCR_G1_IO3_Pos     (2U)\r
15248 #define TSC_IOHCR_G1_IO3_Msk     (0x1UL << TSC_IOHCR_G1_IO3_Pos)               /*!< 0x00000004 */\r
15249 #define TSC_IOHCR_G1_IO3         TSC_IOHCR_G1_IO3_Msk                          /*!<GROUP1_IO3 schmitt trigger hysteresis mode */\r
15250 #define TSC_IOHCR_G1_IO4_Pos     (3U)\r
15251 #define TSC_IOHCR_G1_IO4_Msk     (0x1UL << TSC_IOHCR_G1_IO4_Pos)               /*!< 0x00000008 */\r
15252 #define TSC_IOHCR_G1_IO4         TSC_IOHCR_G1_IO4_Msk                          /*!<GROUP1_IO4 schmitt trigger hysteresis mode */\r
15253 #define TSC_IOHCR_G2_IO1_Pos     (4U)\r
15254 #define TSC_IOHCR_G2_IO1_Msk     (0x1UL << TSC_IOHCR_G2_IO1_Pos)               /*!< 0x00000010 */\r
15255 #define TSC_IOHCR_G2_IO1         TSC_IOHCR_G2_IO1_Msk                          /*!<GROUP2_IO1 schmitt trigger hysteresis mode */\r
15256 #define TSC_IOHCR_G2_IO2_Pos     (5U)\r
15257 #define TSC_IOHCR_G2_IO2_Msk     (0x1UL << TSC_IOHCR_G2_IO2_Pos)               /*!< 0x00000020 */\r
15258 #define TSC_IOHCR_G2_IO2         TSC_IOHCR_G2_IO2_Msk                          /*!<GROUP2_IO2 schmitt trigger hysteresis mode */\r
15259 #define TSC_IOHCR_G2_IO3_Pos     (6U)\r
15260 #define TSC_IOHCR_G2_IO3_Msk     (0x1UL << TSC_IOHCR_G2_IO3_Pos)               /*!< 0x00000040 */\r
15261 #define TSC_IOHCR_G2_IO3         TSC_IOHCR_G2_IO3_Msk                          /*!<GROUP2_IO3 schmitt trigger hysteresis mode */\r
15262 #define TSC_IOHCR_G2_IO4_Pos     (7U)\r
15263 #define TSC_IOHCR_G2_IO4_Msk     (0x1UL << TSC_IOHCR_G2_IO4_Pos)               /*!< 0x00000080 */\r
15264 #define TSC_IOHCR_G2_IO4         TSC_IOHCR_G2_IO4_Msk                          /*!<GROUP2_IO4 schmitt trigger hysteresis mode */\r
15265 #define TSC_IOHCR_G3_IO1_Pos     (8U)\r
15266 #define TSC_IOHCR_G3_IO1_Msk     (0x1UL << TSC_IOHCR_G3_IO1_Pos)               /*!< 0x00000100 */\r
15267 #define TSC_IOHCR_G3_IO1         TSC_IOHCR_G3_IO1_Msk                          /*!<GROUP3_IO1 schmitt trigger hysteresis mode */\r
15268 #define TSC_IOHCR_G3_IO2_Pos     (9U)\r
15269 #define TSC_IOHCR_G3_IO2_Msk     (0x1UL << TSC_IOHCR_G3_IO2_Pos)               /*!< 0x00000200 */\r
15270 #define TSC_IOHCR_G3_IO2         TSC_IOHCR_G3_IO2_Msk                          /*!<GROUP3_IO2 schmitt trigger hysteresis mode */\r
15271 #define TSC_IOHCR_G3_IO3_Pos     (10U)\r
15272 #define TSC_IOHCR_G3_IO3_Msk     (0x1UL << TSC_IOHCR_G3_IO3_Pos)               /*!< 0x00000400 */\r
15273 #define TSC_IOHCR_G3_IO3         TSC_IOHCR_G3_IO3_Msk                          /*!<GROUP3_IO3 schmitt trigger hysteresis mode */\r
15274 #define TSC_IOHCR_G3_IO4_Pos     (11U)\r
15275 #define TSC_IOHCR_G3_IO4_Msk     (0x1UL << TSC_IOHCR_G3_IO4_Pos)               /*!< 0x00000800 */\r
15276 #define TSC_IOHCR_G3_IO4         TSC_IOHCR_G3_IO4_Msk                          /*!<GROUP3_IO4 schmitt trigger hysteresis mode */\r
15277 #define TSC_IOHCR_G4_IO1_Pos     (12U)\r
15278 #define TSC_IOHCR_G4_IO1_Msk     (0x1UL << TSC_IOHCR_G4_IO1_Pos)               /*!< 0x00001000 */\r
15279 #define TSC_IOHCR_G4_IO1         TSC_IOHCR_G4_IO1_Msk                          /*!<GROUP4_IO1 schmitt trigger hysteresis mode */\r
15280 #define TSC_IOHCR_G4_IO2_Pos     (13U)\r
15281 #define TSC_IOHCR_G4_IO2_Msk     (0x1UL << TSC_IOHCR_G4_IO2_Pos)               /*!< 0x00002000 */\r
15282 #define TSC_IOHCR_G4_IO2         TSC_IOHCR_G4_IO2_Msk                          /*!<GROUP4_IO2 schmitt trigger hysteresis mode */\r
15283 #define TSC_IOHCR_G4_IO3_Pos     (14U)\r
15284 #define TSC_IOHCR_G4_IO3_Msk     (0x1UL << TSC_IOHCR_G4_IO3_Pos)               /*!< 0x00004000 */\r
15285 #define TSC_IOHCR_G4_IO3         TSC_IOHCR_G4_IO3_Msk                          /*!<GROUP4_IO3 schmitt trigger hysteresis mode */\r
15286 #define TSC_IOHCR_G4_IO4_Pos     (15U)\r
15287 #define TSC_IOHCR_G4_IO4_Msk     (0x1UL << TSC_IOHCR_G4_IO4_Pos)               /*!< 0x00008000 */\r
15288 #define TSC_IOHCR_G4_IO4         TSC_IOHCR_G4_IO4_Msk                          /*!<GROUP4_IO4 schmitt trigger hysteresis mode */\r
15289 #define TSC_IOHCR_G5_IO1_Pos     (16U)\r
15290 #define TSC_IOHCR_G5_IO1_Msk     (0x1UL << TSC_IOHCR_G5_IO1_Pos)               /*!< 0x00010000 */\r
15291 #define TSC_IOHCR_G5_IO1         TSC_IOHCR_G5_IO1_Msk                          /*!<GROUP5_IO1 schmitt trigger hysteresis mode */\r
15292 #define TSC_IOHCR_G5_IO2_Pos     (17U)\r
15293 #define TSC_IOHCR_G5_IO2_Msk     (0x1UL << TSC_IOHCR_G5_IO2_Pos)               /*!< 0x00020000 */\r
15294 #define TSC_IOHCR_G5_IO2         TSC_IOHCR_G5_IO2_Msk                          /*!<GROUP5_IO2 schmitt trigger hysteresis mode */\r
15295 #define TSC_IOHCR_G5_IO3_Pos     (18U)\r
15296 #define TSC_IOHCR_G5_IO3_Msk     (0x1UL << TSC_IOHCR_G5_IO3_Pos)               /*!< 0x00040000 */\r
15297 #define TSC_IOHCR_G5_IO3         TSC_IOHCR_G5_IO3_Msk                          /*!<GROUP5_IO3 schmitt trigger hysteresis mode */\r
15298 #define TSC_IOHCR_G5_IO4_Pos     (19U)\r
15299 #define TSC_IOHCR_G5_IO4_Msk     (0x1UL << TSC_IOHCR_G5_IO4_Pos)               /*!< 0x00080000 */\r
15300 #define TSC_IOHCR_G5_IO4         TSC_IOHCR_G5_IO4_Msk                          /*!<GROUP5_IO4 schmitt trigger hysteresis mode */\r
15301 #define TSC_IOHCR_G6_IO1_Pos     (20U)\r
15302 #define TSC_IOHCR_G6_IO1_Msk     (0x1UL << TSC_IOHCR_G6_IO1_Pos)               /*!< 0x00100000 */\r
15303 #define TSC_IOHCR_G6_IO1         TSC_IOHCR_G6_IO1_Msk                          /*!<GROUP6_IO1 schmitt trigger hysteresis mode */\r
15304 #define TSC_IOHCR_G6_IO2_Pos     (21U)\r
15305 #define TSC_IOHCR_G6_IO2_Msk     (0x1UL << TSC_IOHCR_G6_IO2_Pos)               /*!< 0x00200000 */\r
15306 #define TSC_IOHCR_G6_IO2         TSC_IOHCR_G6_IO2_Msk                          /*!<GROUP6_IO2 schmitt trigger hysteresis mode */\r
15307 #define TSC_IOHCR_G6_IO3_Pos     (22U)\r
15308 #define TSC_IOHCR_G6_IO3_Msk     (0x1UL << TSC_IOHCR_G6_IO3_Pos)               /*!< 0x00400000 */\r
15309 #define TSC_IOHCR_G6_IO3         TSC_IOHCR_G6_IO3_Msk                          /*!<GROUP6_IO3 schmitt trigger hysteresis mode */\r
15310 #define TSC_IOHCR_G6_IO4_Pos     (23U)\r
15311 #define TSC_IOHCR_G6_IO4_Msk     (0x1UL << TSC_IOHCR_G6_IO4_Pos)               /*!< 0x00800000 */\r
15312 #define TSC_IOHCR_G6_IO4         TSC_IOHCR_G6_IO4_Msk                          /*!<GROUP6_IO4 schmitt trigger hysteresis mode */\r
15313 #define TSC_IOHCR_G7_IO1_Pos     (24U)\r
15314 #define TSC_IOHCR_G7_IO1_Msk     (0x1UL << TSC_IOHCR_G7_IO1_Pos)               /*!< 0x01000000 */\r
15315 #define TSC_IOHCR_G7_IO1         TSC_IOHCR_G7_IO1_Msk                          /*!<GROUP7_IO1 schmitt trigger hysteresis mode */\r
15316 #define TSC_IOHCR_G7_IO2_Pos     (25U)\r
15317 #define TSC_IOHCR_G7_IO2_Msk     (0x1UL << TSC_IOHCR_G7_IO2_Pos)               /*!< 0x02000000 */\r
15318 #define TSC_IOHCR_G7_IO2         TSC_IOHCR_G7_IO2_Msk                          /*!<GROUP7_IO2 schmitt trigger hysteresis mode */\r
15319 #define TSC_IOHCR_G7_IO3_Pos     (26U)\r
15320 #define TSC_IOHCR_G7_IO3_Msk     (0x1UL << TSC_IOHCR_G7_IO3_Pos)               /*!< 0x04000000 */\r
15321 #define TSC_IOHCR_G7_IO3         TSC_IOHCR_G7_IO3_Msk                          /*!<GROUP7_IO3 schmitt trigger hysteresis mode */\r
15322 #define TSC_IOHCR_G7_IO4_Pos     (27U)\r
15323 #define TSC_IOHCR_G7_IO4_Msk     (0x1UL << TSC_IOHCR_G7_IO4_Pos)               /*!< 0x08000000 */\r
15324 #define TSC_IOHCR_G7_IO4         TSC_IOHCR_G7_IO4_Msk                          /*!<GROUP7_IO4 schmitt trigger hysteresis mode */\r
15325 #define TSC_IOHCR_G8_IO1_Pos     (28U)\r
15326 #define TSC_IOHCR_G8_IO1_Msk     (0x1UL << TSC_IOHCR_G8_IO1_Pos)               /*!< 0x10000000 */\r
15327 #define TSC_IOHCR_G8_IO1         TSC_IOHCR_G8_IO1_Msk                          /*!<GROUP8_IO1 schmitt trigger hysteresis mode */\r
15328 #define TSC_IOHCR_G8_IO2_Pos     (29U)\r
15329 #define TSC_IOHCR_G8_IO2_Msk     (0x1UL << TSC_IOHCR_G8_IO2_Pos)               /*!< 0x20000000 */\r
15330 #define TSC_IOHCR_G8_IO2         TSC_IOHCR_G8_IO2_Msk                          /*!<GROUP8_IO2 schmitt trigger hysteresis mode */\r
15331 #define TSC_IOHCR_G8_IO3_Pos     (30U)\r
15332 #define TSC_IOHCR_G8_IO3_Msk     (0x1UL << TSC_IOHCR_G8_IO3_Pos)               /*!< 0x40000000 */\r
15333 #define TSC_IOHCR_G8_IO3         TSC_IOHCR_G8_IO3_Msk                          /*!<GROUP8_IO3 schmitt trigger hysteresis mode */\r
15334 #define TSC_IOHCR_G8_IO4_Pos     (31U)\r
15335 #define TSC_IOHCR_G8_IO4_Msk     (0x1UL << TSC_IOHCR_G8_IO4_Pos)               /*!< 0x80000000 */\r
15336 #define TSC_IOHCR_G8_IO4         TSC_IOHCR_G8_IO4_Msk                          /*!<GROUP8_IO4 schmitt trigger hysteresis mode */\r
15337 \r
15338 /*******************  Bit definition for TSC_IOASCR register  *****************/\r
15339 #define TSC_IOASCR_G1_IO1_Pos    (0U)\r
15340 #define TSC_IOASCR_G1_IO1_Msk    (0x1UL << TSC_IOASCR_G1_IO1_Pos)              /*!< 0x00000001 */\r
15341 #define TSC_IOASCR_G1_IO1        TSC_IOASCR_G1_IO1_Msk                         /*!<GROUP1_IO1 analog switch enable */\r
15342 #define TSC_IOASCR_G1_IO2_Pos    (1U)\r
15343 #define TSC_IOASCR_G1_IO2_Msk    (0x1UL << TSC_IOASCR_G1_IO2_Pos)              /*!< 0x00000002 */\r
15344 #define TSC_IOASCR_G1_IO2        TSC_IOASCR_G1_IO2_Msk                         /*!<GROUP1_IO2 analog switch enable */\r
15345 #define TSC_IOASCR_G1_IO3_Pos    (2U)\r
15346 #define TSC_IOASCR_G1_IO3_Msk    (0x1UL << TSC_IOASCR_G1_IO3_Pos)              /*!< 0x00000004 */\r
15347 #define TSC_IOASCR_G1_IO3        TSC_IOASCR_G1_IO3_Msk                         /*!<GROUP1_IO3 analog switch enable */\r
15348 #define TSC_IOASCR_G1_IO4_Pos    (3U)\r
15349 #define TSC_IOASCR_G1_IO4_Msk    (0x1UL << TSC_IOASCR_G1_IO4_Pos)              /*!< 0x00000008 */\r
15350 #define TSC_IOASCR_G1_IO4        TSC_IOASCR_G1_IO4_Msk                         /*!<GROUP1_IO4 analog switch enable */\r
15351 #define TSC_IOASCR_G2_IO1_Pos    (4U)\r
15352 #define TSC_IOASCR_G2_IO1_Msk    (0x1UL << TSC_IOASCR_G2_IO1_Pos)              /*!< 0x00000010 */\r
15353 #define TSC_IOASCR_G2_IO1        TSC_IOASCR_G2_IO1_Msk                         /*!<GROUP2_IO1 analog switch enable */\r
15354 #define TSC_IOASCR_G2_IO2_Pos    (5U)\r
15355 #define TSC_IOASCR_G2_IO2_Msk    (0x1UL << TSC_IOASCR_G2_IO2_Pos)              /*!< 0x00000020 */\r
15356 #define TSC_IOASCR_G2_IO2        TSC_IOASCR_G2_IO2_Msk                         /*!<GROUP2_IO2 analog switch enable */\r
15357 #define TSC_IOASCR_G2_IO3_Pos    (6U)\r
15358 #define TSC_IOASCR_G2_IO3_Msk    (0x1UL << TSC_IOASCR_G2_IO3_Pos)              /*!< 0x00000040 */\r
15359 #define TSC_IOASCR_G2_IO3        TSC_IOASCR_G2_IO3_Msk                         /*!<GROUP2_IO3 analog switch enable */\r
15360 #define TSC_IOASCR_G2_IO4_Pos    (7U)\r
15361 #define TSC_IOASCR_G2_IO4_Msk    (0x1UL << TSC_IOASCR_G2_IO4_Pos)              /*!< 0x00000080 */\r
15362 #define TSC_IOASCR_G2_IO4        TSC_IOASCR_G2_IO4_Msk                         /*!<GROUP2_IO4 analog switch enable */\r
15363 #define TSC_IOASCR_G3_IO1_Pos    (8U)\r
15364 #define TSC_IOASCR_G3_IO1_Msk    (0x1UL << TSC_IOASCR_G3_IO1_Pos)              /*!< 0x00000100 */\r
15365 #define TSC_IOASCR_G3_IO1        TSC_IOASCR_G3_IO1_Msk                         /*!<GROUP3_IO1 analog switch enable */\r
15366 #define TSC_IOASCR_G3_IO2_Pos    (9U)\r
15367 #define TSC_IOASCR_G3_IO2_Msk    (0x1UL << TSC_IOASCR_G3_IO2_Pos)              /*!< 0x00000200 */\r
15368 #define TSC_IOASCR_G3_IO2        TSC_IOASCR_G3_IO2_Msk                         /*!<GROUP3_IO2 analog switch enable */\r
15369 #define TSC_IOASCR_G3_IO3_Pos    (10U)\r
15370 #define TSC_IOASCR_G3_IO3_Msk    (0x1UL << TSC_IOASCR_G3_IO3_Pos)              /*!< 0x00000400 */\r
15371 #define TSC_IOASCR_G3_IO3        TSC_IOASCR_G3_IO3_Msk                         /*!<GROUP3_IO3 analog switch enable */\r
15372 #define TSC_IOASCR_G3_IO4_Pos    (11U)\r
15373 #define TSC_IOASCR_G3_IO4_Msk    (0x1UL << TSC_IOASCR_G3_IO4_Pos)              /*!< 0x00000800 */\r
15374 #define TSC_IOASCR_G3_IO4        TSC_IOASCR_G3_IO4_Msk                         /*!<GROUP3_IO4 analog switch enable */\r
15375 #define TSC_IOASCR_G4_IO1_Pos    (12U)\r
15376 #define TSC_IOASCR_G4_IO1_Msk    (0x1UL << TSC_IOASCR_G4_IO1_Pos)              /*!< 0x00001000 */\r
15377 #define TSC_IOASCR_G4_IO1        TSC_IOASCR_G4_IO1_Msk                         /*!<GROUP4_IO1 analog switch enable */\r
15378 #define TSC_IOASCR_G4_IO2_Pos    (13U)\r
15379 #define TSC_IOASCR_G4_IO2_Msk    (0x1UL << TSC_IOASCR_G4_IO2_Pos)              /*!< 0x00002000 */\r
15380 #define TSC_IOASCR_G4_IO2        TSC_IOASCR_G4_IO2_Msk                         /*!<GROUP4_IO2 analog switch enable */\r
15381 #define TSC_IOASCR_G4_IO3_Pos    (14U)\r
15382 #define TSC_IOASCR_G4_IO3_Msk    (0x1UL << TSC_IOASCR_G4_IO3_Pos)              /*!< 0x00004000 */\r
15383 #define TSC_IOASCR_G4_IO3        TSC_IOASCR_G4_IO3_Msk                         /*!<GROUP4_IO3 analog switch enable */\r
15384 #define TSC_IOASCR_G4_IO4_Pos    (15U)\r
15385 #define TSC_IOASCR_G4_IO4_Msk    (0x1UL << TSC_IOASCR_G4_IO4_Pos)              /*!< 0x00008000 */\r
15386 #define TSC_IOASCR_G4_IO4        TSC_IOASCR_G4_IO4_Msk                         /*!<GROUP4_IO4 analog switch enable */\r
15387 #define TSC_IOASCR_G5_IO1_Pos    (16U)\r
15388 #define TSC_IOASCR_G5_IO1_Msk    (0x1UL << TSC_IOASCR_G5_IO1_Pos)              /*!< 0x00010000 */\r
15389 #define TSC_IOASCR_G5_IO1        TSC_IOASCR_G5_IO1_Msk                         /*!<GROUP5_IO1 analog switch enable */\r
15390 #define TSC_IOASCR_G5_IO2_Pos    (17U)\r
15391 #define TSC_IOASCR_G5_IO2_Msk    (0x1UL << TSC_IOASCR_G5_IO2_Pos)              /*!< 0x00020000 */\r
15392 #define TSC_IOASCR_G5_IO2        TSC_IOASCR_G5_IO2_Msk                         /*!<GROUP5_IO2 analog switch enable */\r
15393 #define TSC_IOASCR_G5_IO3_Pos    (18U)\r
15394 #define TSC_IOASCR_G5_IO3_Msk    (0x1UL << TSC_IOASCR_G5_IO3_Pos)              /*!< 0x00040000 */\r
15395 #define TSC_IOASCR_G5_IO3        TSC_IOASCR_G5_IO3_Msk                         /*!<GROUP5_IO3 analog switch enable */\r
15396 #define TSC_IOASCR_G5_IO4_Pos    (19U)\r
15397 #define TSC_IOASCR_G5_IO4_Msk    (0x1UL << TSC_IOASCR_G5_IO4_Pos)              /*!< 0x00080000 */\r
15398 #define TSC_IOASCR_G5_IO4        TSC_IOASCR_G5_IO4_Msk                         /*!<GROUP5_IO4 analog switch enable */\r
15399 #define TSC_IOASCR_G6_IO1_Pos    (20U)\r
15400 #define TSC_IOASCR_G6_IO1_Msk    (0x1UL << TSC_IOASCR_G6_IO1_Pos)              /*!< 0x00100000 */\r
15401 #define TSC_IOASCR_G6_IO1        TSC_IOASCR_G6_IO1_Msk                         /*!<GROUP6_IO1 analog switch enable */\r
15402 #define TSC_IOASCR_G6_IO2_Pos    (21U)\r
15403 #define TSC_IOASCR_G6_IO2_Msk    (0x1UL << TSC_IOASCR_G6_IO2_Pos)              /*!< 0x00200000 */\r
15404 #define TSC_IOASCR_G6_IO2        TSC_IOASCR_G6_IO2_Msk                         /*!<GROUP6_IO2 analog switch enable */\r
15405 #define TSC_IOASCR_G6_IO3_Pos    (22U)\r
15406 #define TSC_IOASCR_G6_IO3_Msk    (0x1UL << TSC_IOASCR_G6_IO3_Pos)              /*!< 0x00400000 */\r
15407 #define TSC_IOASCR_G6_IO3        TSC_IOASCR_G6_IO3_Msk                         /*!<GROUP6_IO3 analog switch enable */\r
15408 #define TSC_IOASCR_G6_IO4_Pos    (23U)\r
15409 #define TSC_IOASCR_G6_IO4_Msk    (0x1UL << TSC_IOASCR_G6_IO4_Pos)              /*!< 0x00800000 */\r
15410 #define TSC_IOASCR_G6_IO4        TSC_IOASCR_G6_IO4_Msk                         /*!<GROUP6_IO4 analog switch enable */\r
15411 #define TSC_IOASCR_G7_IO1_Pos    (24U)\r
15412 #define TSC_IOASCR_G7_IO1_Msk    (0x1UL << TSC_IOASCR_G7_IO1_Pos)              /*!< 0x01000000 */\r
15413 #define TSC_IOASCR_G7_IO1        TSC_IOASCR_G7_IO1_Msk                         /*!<GROUP7_IO1 analog switch enable */\r
15414 #define TSC_IOASCR_G7_IO2_Pos    (25U)\r
15415 #define TSC_IOASCR_G7_IO2_Msk    (0x1UL << TSC_IOASCR_G7_IO2_Pos)              /*!< 0x02000000 */\r
15416 #define TSC_IOASCR_G7_IO2        TSC_IOASCR_G7_IO2_Msk                         /*!<GROUP7_IO2 analog switch enable */\r
15417 #define TSC_IOASCR_G7_IO3_Pos    (26U)\r
15418 #define TSC_IOASCR_G7_IO3_Msk    (0x1UL << TSC_IOASCR_G7_IO3_Pos)              /*!< 0x04000000 */\r
15419 #define TSC_IOASCR_G7_IO3        TSC_IOASCR_G7_IO3_Msk                         /*!<GROUP7_IO3 analog switch enable */\r
15420 #define TSC_IOASCR_G7_IO4_Pos    (27U)\r
15421 #define TSC_IOASCR_G7_IO4_Msk    (0x1UL << TSC_IOASCR_G7_IO4_Pos)              /*!< 0x08000000 */\r
15422 #define TSC_IOASCR_G7_IO4        TSC_IOASCR_G7_IO4_Msk                         /*!<GROUP7_IO4 analog switch enable */\r
15423 #define TSC_IOASCR_G8_IO1_Pos    (28U)\r
15424 #define TSC_IOASCR_G8_IO1_Msk    (0x1UL << TSC_IOASCR_G8_IO1_Pos)              /*!< 0x10000000 */\r
15425 #define TSC_IOASCR_G8_IO1        TSC_IOASCR_G8_IO1_Msk                         /*!<GROUP8_IO1 analog switch enable */\r
15426 #define TSC_IOASCR_G8_IO2_Pos    (29U)\r
15427 #define TSC_IOASCR_G8_IO2_Msk    (0x1UL << TSC_IOASCR_G8_IO2_Pos)              /*!< 0x20000000 */\r
15428 #define TSC_IOASCR_G8_IO2        TSC_IOASCR_G8_IO2_Msk                         /*!<GROUP8_IO2 analog switch enable */\r
15429 #define TSC_IOASCR_G8_IO3_Pos    (30U)\r
15430 #define TSC_IOASCR_G8_IO3_Msk    (0x1UL << TSC_IOASCR_G8_IO3_Pos)              /*!< 0x40000000 */\r
15431 #define TSC_IOASCR_G8_IO3        TSC_IOASCR_G8_IO3_Msk                         /*!<GROUP8_IO3 analog switch enable */\r
15432 #define TSC_IOASCR_G8_IO4_Pos    (31U)\r
15433 #define TSC_IOASCR_G8_IO4_Msk    (0x1UL << TSC_IOASCR_G8_IO4_Pos)              /*!< 0x80000000 */\r
15434 #define TSC_IOASCR_G8_IO4        TSC_IOASCR_G8_IO4_Msk                         /*!<GROUP8_IO4 analog switch enable */\r
15435 \r
15436 /*******************  Bit definition for TSC_IOSCR register  ******************/\r
15437 #define TSC_IOSCR_G1_IO1_Pos     (0U)\r
15438 #define TSC_IOSCR_G1_IO1_Msk     (0x1UL << TSC_IOSCR_G1_IO1_Pos)               /*!< 0x00000001 */\r
15439 #define TSC_IOSCR_G1_IO1         TSC_IOSCR_G1_IO1_Msk                          /*!<GROUP1_IO1 sampling mode */\r
15440 #define TSC_IOSCR_G1_IO2_Pos     (1U)\r
15441 #define TSC_IOSCR_G1_IO2_Msk     (0x1UL << TSC_IOSCR_G1_IO2_Pos)               /*!< 0x00000002 */\r
15442 #define TSC_IOSCR_G1_IO2         TSC_IOSCR_G1_IO2_Msk                          /*!<GROUP1_IO2 sampling mode */\r
15443 #define TSC_IOSCR_G1_IO3_Pos     (2U)\r
15444 #define TSC_IOSCR_G1_IO3_Msk     (0x1UL << TSC_IOSCR_G1_IO3_Pos)               /*!< 0x00000004 */\r
15445 #define TSC_IOSCR_G1_IO3         TSC_IOSCR_G1_IO3_Msk                          /*!<GROUP1_IO3 sampling mode */\r
15446 #define TSC_IOSCR_G1_IO4_Pos     (3U)\r
15447 #define TSC_IOSCR_G1_IO4_Msk     (0x1UL << TSC_IOSCR_G1_IO4_Pos)               /*!< 0x00000008 */\r
15448 #define TSC_IOSCR_G1_IO4         TSC_IOSCR_G1_IO4_Msk                          /*!<GROUP1_IO4 sampling mode */\r
15449 #define TSC_IOSCR_G2_IO1_Pos     (4U)\r
15450 #define TSC_IOSCR_G2_IO1_Msk     (0x1UL << TSC_IOSCR_G2_IO1_Pos)               /*!< 0x00000010 */\r
15451 #define TSC_IOSCR_G2_IO1         TSC_IOSCR_G2_IO1_Msk                          /*!<GROUP2_IO1 sampling mode */\r
15452 #define TSC_IOSCR_G2_IO2_Pos     (5U)\r
15453 #define TSC_IOSCR_G2_IO2_Msk     (0x1UL << TSC_IOSCR_G2_IO2_Pos)               /*!< 0x00000020 */\r
15454 #define TSC_IOSCR_G2_IO2         TSC_IOSCR_G2_IO2_Msk                          /*!<GROUP2_IO2 sampling mode */\r
15455 #define TSC_IOSCR_G2_IO3_Pos     (6U)\r
15456 #define TSC_IOSCR_G2_IO3_Msk     (0x1UL << TSC_IOSCR_G2_IO3_Pos)               /*!< 0x00000040 */\r
15457 #define TSC_IOSCR_G2_IO3         TSC_IOSCR_G2_IO3_Msk                          /*!<GROUP2_IO3 sampling mode */\r
15458 #define TSC_IOSCR_G2_IO4_Pos     (7U)\r
15459 #define TSC_IOSCR_G2_IO4_Msk     (0x1UL << TSC_IOSCR_G2_IO4_Pos)               /*!< 0x00000080 */\r
15460 #define TSC_IOSCR_G2_IO4         TSC_IOSCR_G2_IO4_Msk                          /*!<GROUP2_IO4 sampling mode */\r
15461 #define TSC_IOSCR_G3_IO1_Pos     (8U)\r
15462 #define TSC_IOSCR_G3_IO1_Msk     (0x1UL << TSC_IOSCR_G3_IO1_Pos)               /*!< 0x00000100 */\r
15463 #define TSC_IOSCR_G3_IO1         TSC_IOSCR_G3_IO1_Msk                          /*!<GROUP3_IO1 sampling mode */\r
15464 #define TSC_IOSCR_G3_IO2_Pos     (9U)\r
15465 #define TSC_IOSCR_G3_IO2_Msk     (0x1UL << TSC_IOSCR_G3_IO2_Pos)               /*!< 0x00000200 */\r
15466 #define TSC_IOSCR_G3_IO2         TSC_IOSCR_G3_IO2_Msk                          /*!<GROUP3_IO2 sampling mode */\r
15467 #define TSC_IOSCR_G3_IO3_Pos     (10U)\r
15468 #define TSC_IOSCR_G3_IO3_Msk     (0x1UL << TSC_IOSCR_G3_IO3_Pos)               /*!< 0x00000400 */\r
15469 #define TSC_IOSCR_G3_IO3         TSC_IOSCR_G3_IO3_Msk                          /*!<GROUP3_IO3 sampling mode */\r
15470 #define TSC_IOSCR_G3_IO4_Pos     (11U)\r
15471 #define TSC_IOSCR_G3_IO4_Msk     (0x1UL << TSC_IOSCR_G3_IO4_Pos)               /*!< 0x00000800 */\r
15472 #define TSC_IOSCR_G3_IO4         TSC_IOSCR_G3_IO4_Msk                          /*!<GROUP3_IO4 sampling mode */\r
15473 #define TSC_IOSCR_G4_IO1_Pos     (12U)\r
15474 #define TSC_IOSCR_G4_IO1_Msk     (0x1UL << TSC_IOSCR_G4_IO1_Pos)               /*!< 0x00001000 */\r
15475 #define TSC_IOSCR_G4_IO1         TSC_IOSCR_G4_IO1_Msk                          /*!<GROUP4_IO1 sampling mode */\r
15476 #define TSC_IOSCR_G4_IO2_Pos     (13U)\r
15477 #define TSC_IOSCR_G4_IO2_Msk     (0x1UL << TSC_IOSCR_G4_IO2_Pos)               /*!< 0x00002000 */\r
15478 #define TSC_IOSCR_G4_IO2         TSC_IOSCR_G4_IO2_Msk                          /*!<GROUP4_IO2 sampling mode */\r
15479 #define TSC_IOSCR_G4_IO3_Pos     (14U)\r
15480 #define TSC_IOSCR_G4_IO3_Msk     (0x1UL << TSC_IOSCR_G4_IO3_Pos)               /*!< 0x00004000 */\r
15481 #define TSC_IOSCR_G4_IO3         TSC_IOSCR_G4_IO3_Msk                          /*!<GROUP4_IO3 sampling mode */\r
15482 #define TSC_IOSCR_G4_IO4_Pos     (15U)\r
15483 #define TSC_IOSCR_G4_IO4_Msk     (0x1UL << TSC_IOSCR_G4_IO4_Pos)               /*!< 0x00008000 */\r
15484 #define TSC_IOSCR_G4_IO4         TSC_IOSCR_G4_IO4_Msk                          /*!<GROUP4_IO4 sampling mode */\r
15485 #define TSC_IOSCR_G5_IO1_Pos     (16U)\r
15486 #define TSC_IOSCR_G5_IO1_Msk     (0x1UL << TSC_IOSCR_G5_IO1_Pos)               /*!< 0x00010000 */\r
15487 #define TSC_IOSCR_G5_IO1         TSC_IOSCR_G5_IO1_Msk                          /*!<GROUP5_IO1 sampling mode */\r
15488 #define TSC_IOSCR_G5_IO2_Pos     (17U)\r
15489 #define TSC_IOSCR_G5_IO2_Msk     (0x1UL << TSC_IOSCR_G5_IO2_Pos)               /*!< 0x00020000 */\r
15490 #define TSC_IOSCR_G5_IO2         TSC_IOSCR_G5_IO2_Msk                          /*!<GROUP5_IO2 sampling mode */\r
15491 #define TSC_IOSCR_G5_IO3_Pos     (18U)\r
15492 #define TSC_IOSCR_G5_IO3_Msk     (0x1UL << TSC_IOSCR_G5_IO3_Pos)               /*!< 0x00040000 */\r
15493 #define TSC_IOSCR_G5_IO3         TSC_IOSCR_G5_IO3_Msk                          /*!<GROUP5_IO3 sampling mode */\r
15494 #define TSC_IOSCR_G5_IO4_Pos     (19U)\r
15495 #define TSC_IOSCR_G5_IO4_Msk     (0x1UL << TSC_IOSCR_G5_IO4_Pos)               /*!< 0x00080000 */\r
15496 #define TSC_IOSCR_G5_IO4         TSC_IOSCR_G5_IO4_Msk                          /*!<GROUP5_IO4 sampling mode */\r
15497 #define TSC_IOSCR_G6_IO1_Pos     (20U)\r
15498 #define TSC_IOSCR_G6_IO1_Msk     (0x1UL << TSC_IOSCR_G6_IO1_Pos)               /*!< 0x00100000 */\r
15499 #define TSC_IOSCR_G6_IO1         TSC_IOSCR_G6_IO1_Msk                          /*!<GROUP6_IO1 sampling mode */\r
15500 #define TSC_IOSCR_G6_IO2_Pos     (21U)\r
15501 #define TSC_IOSCR_G6_IO2_Msk     (0x1UL << TSC_IOSCR_G6_IO2_Pos)               /*!< 0x00200000 */\r
15502 #define TSC_IOSCR_G6_IO2         TSC_IOSCR_G6_IO2_Msk                          /*!<GROUP6_IO2 sampling mode */\r
15503 #define TSC_IOSCR_G6_IO3_Pos     (22U)\r
15504 #define TSC_IOSCR_G6_IO3_Msk     (0x1UL << TSC_IOSCR_G6_IO3_Pos)               /*!< 0x00400000 */\r
15505 #define TSC_IOSCR_G6_IO3         TSC_IOSCR_G6_IO3_Msk                          /*!<GROUP6_IO3 sampling mode */\r
15506 #define TSC_IOSCR_G6_IO4_Pos     (23U)\r
15507 #define TSC_IOSCR_G6_IO4_Msk     (0x1UL << TSC_IOSCR_G6_IO4_Pos)               /*!< 0x00800000 */\r
15508 #define TSC_IOSCR_G6_IO4         TSC_IOSCR_G6_IO4_Msk                          /*!<GROUP6_IO4 sampling mode */\r
15509 #define TSC_IOSCR_G7_IO1_Pos     (24U)\r
15510 #define TSC_IOSCR_G7_IO1_Msk     (0x1UL << TSC_IOSCR_G7_IO1_Pos)               /*!< 0x01000000 */\r
15511 #define TSC_IOSCR_G7_IO1         TSC_IOSCR_G7_IO1_Msk                          /*!<GROUP7_IO1 sampling mode */\r
15512 #define TSC_IOSCR_G7_IO2_Pos     (25U)\r
15513 #define TSC_IOSCR_G7_IO2_Msk     (0x1UL << TSC_IOSCR_G7_IO2_Pos)               /*!< 0x02000000 */\r
15514 #define TSC_IOSCR_G7_IO2         TSC_IOSCR_G7_IO2_Msk                          /*!<GROUP7_IO2 sampling mode */\r
15515 #define TSC_IOSCR_G7_IO3_Pos     (26U)\r
15516 #define TSC_IOSCR_G7_IO3_Msk     (0x1UL << TSC_IOSCR_G7_IO3_Pos)               /*!< 0x04000000 */\r
15517 #define TSC_IOSCR_G7_IO3         TSC_IOSCR_G7_IO3_Msk                          /*!<GROUP7_IO3 sampling mode */\r
15518 #define TSC_IOSCR_G7_IO4_Pos     (27U)\r
15519 #define TSC_IOSCR_G7_IO4_Msk     (0x1UL << TSC_IOSCR_G7_IO4_Pos)               /*!< 0x08000000 */\r
15520 #define TSC_IOSCR_G7_IO4         TSC_IOSCR_G7_IO4_Msk                          /*!<GROUP7_IO4 sampling mode */\r
15521 #define TSC_IOSCR_G8_IO1_Pos     (28U)\r
15522 #define TSC_IOSCR_G8_IO1_Msk     (0x1UL << TSC_IOSCR_G8_IO1_Pos)               /*!< 0x10000000 */\r
15523 #define TSC_IOSCR_G8_IO1         TSC_IOSCR_G8_IO1_Msk                          /*!<GROUP8_IO1 sampling mode */\r
15524 #define TSC_IOSCR_G8_IO2_Pos     (29U)\r
15525 #define TSC_IOSCR_G8_IO2_Msk     (0x1UL << TSC_IOSCR_G8_IO2_Pos)               /*!< 0x20000000 */\r
15526 #define TSC_IOSCR_G8_IO2         TSC_IOSCR_G8_IO2_Msk                          /*!<GROUP8_IO2 sampling mode */\r
15527 #define TSC_IOSCR_G8_IO3_Pos     (30U)\r
15528 #define TSC_IOSCR_G8_IO3_Msk     (0x1UL << TSC_IOSCR_G8_IO3_Pos)               /*!< 0x40000000 */\r
15529 #define TSC_IOSCR_G8_IO3         TSC_IOSCR_G8_IO3_Msk                          /*!<GROUP8_IO3 sampling mode */\r
15530 #define TSC_IOSCR_G8_IO4_Pos     (31U)\r
15531 #define TSC_IOSCR_G8_IO4_Msk     (0x1UL << TSC_IOSCR_G8_IO4_Pos)               /*!< 0x80000000 */\r
15532 #define TSC_IOSCR_G8_IO4         TSC_IOSCR_G8_IO4_Msk                          /*!<GROUP8_IO4 sampling mode */\r
15533 \r
15534 /*******************  Bit definition for TSC_IOCCR register  ******************/\r
15535 #define TSC_IOCCR_G1_IO1_Pos     (0U)\r
15536 #define TSC_IOCCR_G1_IO1_Msk     (0x1UL << TSC_IOCCR_G1_IO1_Pos)               /*!< 0x00000001 */\r
15537 #define TSC_IOCCR_G1_IO1         TSC_IOCCR_G1_IO1_Msk                          /*!<GROUP1_IO1 channel mode */\r
15538 #define TSC_IOCCR_G1_IO2_Pos     (1U)\r
15539 #define TSC_IOCCR_G1_IO2_Msk     (0x1UL << TSC_IOCCR_G1_IO2_Pos)               /*!< 0x00000002 */\r
15540 #define TSC_IOCCR_G1_IO2         TSC_IOCCR_G1_IO2_Msk                          /*!<GROUP1_IO2 channel mode */\r
15541 #define TSC_IOCCR_G1_IO3_Pos     (2U)\r
15542 #define TSC_IOCCR_G1_IO3_Msk     (0x1UL << TSC_IOCCR_G1_IO3_Pos)               /*!< 0x00000004 */\r
15543 #define TSC_IOCCR_G1_IO3         TSC_IOCCR_G1_IO3_Msk                          /*!<GROUP1_IO3 channel mode */\r
15544 #define TSC_IOCCR_G1_IO4_Pos     (3U)\r
15545 #define TSC_IOCCR_G1_IO4_Msk     (0x1UL << TSC_IOCCR_G1_IO4_Pos)               /*!< 0x00000008 */\r
15546 #define TSC_IOCCR_G1_IO4         TSC_IOCCR_G1_IO4_Msk                          /*!<GROUP1_IO4 channel mode */\r
15547 #define TSC_IOCCR_G2_IO1_Pos     (4U)\r
15548 #define TSC_IOCCR_G2_IO1_Msk     (0x1UL << TSC_IOCCR_G2_IO1_Pos)               /*!< 0x00000010 */\r
15549 #define TSC_IOCCR_G2_IO1         TSC_IOCCR_G2_IO1_Msk                          /*!<GROUP2_IO1 channel mode */\r
15550 #define TSC_IOCCR_G2_IO2_Pos     (5U)\r
15551 #define TSC_IOCCR_G2_IO2_Msk     (0x1UL << TSC_IOCCR_G2_IO2_Pos)               /*!< 0x00000020 */\r
15552 #define TSC_IOCCR_G2_IO2         TSC_IOCCR_G2_IO2_Msk                          /*!<GROUP2_IO2 channel mode */\r
15553 #define TSC_IOCCR_G2_IO3_Pos     (6U)\r
15554 #define TSC_IOCCR_G2_IO3_Msk     (0x1UL << TSC_IOCCR_G2_IO3_Pos)               /*!< 0x00000040 */\r
15555 #define TSC_IOCCR_G2_IO3         TSC_IOCCR_G2_IO3_Msk                          /*!<GROUP2_IO3 channel mode */\r
15556 #define TSC_IOCCR_G2_IO4_Pos     (7U)\r
15557 #define TSC_IOCCR_G2_IO4_Msk     (0x1UL << TSC_IOCCR_G2_IO4_Pos)               /*!< 0x00000080 */\r
15558 #define TSC_IOCCR_G2_IO4         TSC_IOCCR_G2_IO4_Msk                          /*!<GROUP2_IO4 channel mode */\r
15559 #define TSC_IOCCR_G3_IO1_Pos     (8U)\r
15560 #define TSC_IOCCR_G3_IO1_Msk     (0x1UL << TSC_IOCCR_G3_IO1_Pos)               /*!< 0x00000100 */\r
15561 #define TSC_IOCCR_G3_IO1         TSC_IOCCR_G3_IO1_Msk                          /*!<GROUP3_IO1 channel mode */\r
15562 #define TSC_IOCCR_G3_IO2_Pos     (9U)\r
15563 #define TSC_IOCCR_G3_IO2_Msk     (0x1UL << TSC_IOCCR_G3_IO2_Pos)               /*!< 0x00000200 */\r
15564 #define TSC_IOCCR_G3_IO2         TSC_IOCCR_G3_IO2_Msk                          /*!<GROUP3_IO2 channel mode */\r
15565 #define TSC_IOCCR_G3_IO3_Pos     (10U)\r
15566 #define TSC_IOCCR_G3_IO3_Msk     (0x1UL << TSC_IOCCR_G3_IO3_Pos)               /*!< 0x00000400 */\r
15567 #define TSC_IOCCR_G3_IO3         TSC_IOCCR_G3_IO3_Msk                          /*!<GROUP3_IO3 channel mode */\r
15568 #define TSC_IOCCR_G3_IO4_Pos     (11U)\r
15569 #define TSC_IOCCR_G3_IO4_Msk     (0x1UL << TSC_IOCCR_G3_IO4_Pos)               /*!< 0x00000800 */\r
15570 #define TSC_IOCCR_G3_IO4         TSC_IOCCR_G3_IO4_Msk                          /*!<GROUP3_IO4 channel mode */\r
15571 #define TSC_IOCCR_G4_IO1_Pos     (12U)\r
15572 #define TSC_IOCCR_G4_IO1_Msk     (0x1UL << TSC_IOCCR_G4_IO1_Pos)               /*!< 0x00001000 */\r
15573 #define TSC_IOCCR_G4_IO1         TSC_IOCCR_G4_IO1_Msk                          /*!<GROUP4_IO1 channel mode */\r
15574 #define TSC_IOCCR_G4_IO2_Pos     (13U)\r
15575 #define TSC_IOCCR_G4_IO2_Msk     (0x1UL << TSC_IOCCR_G4_IO2_Pos)               /*!< 0x00002000 */\r
15576 #define TSC_IOCCR_G4_IO2         TSC_IOCCR_G4_IO2_Msk                          /*!<GROUP4_IO2 channel mode */\r
15577 #define TSC_IOCCR_G4_IO3_Pos     (14U)\r
15578 #define TSC_IOCCR_G4_IO3_Msk     (0x1UL << TSC_IOCCR_G4_IO3_Pos)               /*!< 0x00004000 */\r
15579 #define TSC_IOCCR_G4_IO3         TSC_IOCCR_G4_IO3_Msk                          /*!<GROUP4_IO3 channel mode */\r
15580 #define TSC_IOCCR_G4_IO4_Pos     (15U)\r
15581 #define TSC_IOCCR_G4_IO4_Msk     (0x1UL << TSC_IOCCR_G4_IO4_Pos)               /*!< 0x00008000 */\r
15582 #define TSC_IOCCR_G4_IO4         TSC_IOCCR_G4_IO4_Msk                          /*!<GROUP4_IO4 channel mode */\r
15583 #define TSC_IOCCR_G5_IO1_Pos     (16U)\r
15584 #define TSC_IOCCR_G5_IO1_Msk     (0x1UL << TSC_IOCCR_G5_IO1_Pos)               /*!< 0x00010000 */\r
15585 #define TSC_IOCCR_G5_IO1         TSC_IOCCR_G5_IO1_Msk                          /*!<GROUP5_IO1 channel mode */\r
15586 #define TSC_IOCCR_G5_IO2_Pos     (17U)\r
15587 #define TSC_IOCCR_G5_IO2_Msk     (0x1UL << TSC_IOCCR_G5_IO2_Pos)               /*!< 0x00020000 */\r
15588 #define TSC_IOCCR_G5_IO2         TSC_IOCCR_G5_IO2_Msk                          /*!<GROUP5_IO2 channel mode */\r
15589 #define TSC_IOCCR_G5_IO3_Pos     (18U)\r
15590 #define TSC_IOCCR_G5_IO3_Msk     (0x1UL << TSC_IOCCR_G5_IO3_Pos)               /*!< 0x00040000 */\r
15591 #define TSC_IOCCR_G5_IO3         TSC_IOCCR_G5_IO3_Msk                          /*!<GROUP5_IO3 channel mode */\r
15592 #define TSC_IOCCR_G5_IO4_Pos     (19U)\r
15593 #define TSC_IOCCR_G5_IO4_Msk     (0x1UL << TSC_IOCCR_G5_IO4_Pos)               /*!< 0x00080000 */\r
15594 #define TSC_IOCCR_G5_IO4         TSC_IOCCR_G5_IO4_Msk                          /*!<GROUP5_IO4 channel mode */\r
15595 #define TSC_IOCCR_G6_IO1_Pos     (20U)\r
15596 #define TSC_IOCCR_G6_IO1_Msk     (0x1UL << TSC_IOCCR_G6_IO1_Pos)               /*!< 0x00100000 */\r
15597 #define TSC_IOCCR_G6_IO1         TSC_IOCCR_G6_IO1_Msk                          /*!<GROUP6_IO1 channel mode */\r
15598 #define TSC_IOCCR_G6_IO2_Pos     (21U)\r
15599 #define TSC_IOCCR_G6_IO2_Msk     (0x1UL << TSC_IOCCR_G6_IO2_Pos)               /*!< 0x00200000 */\r
15600 #define TSC_IOCCR_G6_IO2         TSC_IOCCR_G6_IO2_Msk                          /*!<GROUP6_IO2 channel mode */\r
15601 #define TSC_IOCCR_G6_IO3_Pos     (22U)\r
15602 #define TSC_IOCCR_G6_IO3_Msk     (0x1UL << TSC_IOCCR_G6_IO3_Pos)               /*!< 0x00400000 */\r
15603 #define TSC_IOCCR_G6_IO3         TSC_IOCCR_G6_IO3_Msk                          /*!<GROUP6_IO3 channel mode */\r
15604 #define TSC_IOCCR_G6_IO4_Pos     (23U)\r
15605 #define TSC_IOCCR_G6_IO4_Msk     (0x1UL << TSC_IOCCR_G6_IO4_Pos)               /*!< 0x00800000 */\r
15606 #define TSC_IOCCR_G6_IO4         TSC_IOCCR_G6_IO4_Msk                          /*!<GROUP6_IO4 channel mode */\r
15607 #define TSC_IOCCR_G7_IO1_Pos     (24U)\r
15608 #define TSC_IOCCR_G7_IO1_Msk     (0x1UL << TSC_IOCCR_G7_IO1_Pos)               /*!< 0x01000000 */\r
15609 #define TSC_IOCCR_G7_IO1         TSC_IOCCR_G7_IO1_Msk                          /*!<GROUP7_IO1 channel mode */\r
15610 #define TSC_IOCCR_G7_IO2_Pos     (25U)\r
15611 #define TSC_IOCCR_G7_IO2_Msk     (0x1UL << TSC_IOCCR_G7_IO2_Pos)               /*!< 0x02000000 */\r
15612 #define TSC_IOCCR_G7_IO2         TSC_IOCCR_G7_IO2_Msk                          /*!<GROUP7_IO2 channel mode */\r
15613 #define TSC_IOCCR_G7_IO3_Pos     (26U)\r
15614 #define TSC_IOCCR_G7_IO3_Msk     (0x1UL << TSC_IOCCR_G7_IO3_Pos)               /*!< 0x04000000 */\r
15615 #define TSC_IOCCR_G7_IO3         TSC_IOCCR_G7_IO3_Msk                          /*!<GROUP7_IO3 channel mode */\r
15616 #define TSC_IOCCR_G7_IO4_Pos     (27U)\r
15617 #define TSC_IOCCR_G7_IO4_Msk     (0x1UL << TSC_IOCCR_G7_IO4_Pos)               /*!< 0x08000000 */\r
15618 #define TSC_IOCCR_G7_IO4         TSC_IOCCR_G7_IO4_Msk                          /*!<GROUP7_IO4 channel mode */\r
15619 #define TSC_IOCCR_G8_IO1_Pos     (28U)\r
15620 #define TSC_IOCCR_G8_IO1_Msk     (0x1UL << TSC_IOCCR_G8_IO1_Pos)               /*!< 0x10000000 */\r
15621 #define TSC_IOCCR_G8_IO1         TSC_IOCCR_G8_IO1_Msk                          /*!<GROUP8_IO1 channel mode */\r
15622 #define TSC_IOCCR_G8_IO2_Pos     (29U)\r
15623 #define TSC_IOCCR_G8_IO2_Msk     (0x1UL << TSC_IOCCR_G8_IO2_Pos)               /*!< 0x20000000 */\r
15624 #define TSC_IOCCR_G8_IO2         TSC_IOCCR_G8_IO2_Msk                          /*!<GROUP8_IO2 channel mode */\r
15625 #define TSC_IOCCR_G8_IO3_Pos     (30U)\r
15626 #define TSC_IOCCR_G8_IO3_Msk     (0x1UL << TSC_IOCCR_G8_IO3_Pos)               /*!< 0x40000000 */\r
15627 #define TSC_IOCCR_G8_IO3         TSC_IOCCR_G8_IO3_Msk                          /*!<GROUP8_IO3 channel mode */\r
15628 #define TSC_IOCCR_G8_IO4_Pos     (31U)\r
15629 #define TSC_IOCCR_G8_IO4_Msk     (0x1UL << TSC_IOCCR_G8_IO4_Pos)               /*!< 0x80000000 */\r
15630 #define TSC_IOCCR_G8_IO4         TSC_IOCCR_G8_IO4_Msk                          /*!<GROUP8_IO4 channel mode */\r
15631 \r
15632 /*******************  Bit definition for TSC_IOGCSR register  *****************/\r
15633 #define TSC_IOGCSR_G1E_Pos       (0U)\r
15634 #define TSC_IOGCSR_G1E_Msk       (0x1UL << TSC_IOGCSR_G1E_Pos)                 /*!< 0x00000001 */\r
15635 #define TSC_IOGCSR_G1E           TSC_IOGCSR_G1E_Msk                            /*!<Analog IO GROUP1 enable */\r
15636 #define TSC_IOGCSR_G2E_Pos       (1U)\r
15637 #define TSC_IOGCSR_G2E_Msk       (0x1UL << TSC_IOGCSR_G2E_Pos)                 /*!< 0x00000002 */\r
15638 #define TSC_IOGCSR_G2E           TSC_IOGCSR_G2E_Msk                            /*!<Analog IO GROUP2 enable */\r
15639 #define TSC_IOGCSR_G3E_Pos       (2U)\r
15640 #define TSC_IOGCSR_G3E_Msk       (0x1UL << TSC_IOGCSR_G3E_Pos)                 /*!< 0x00000004 */\r
15641 #define TSC_IOGCSR_G3E           TSC_IOGCSR_G3E_Msk                            /*!<Analog IO GROUP3 enable */\r
15642 #define TSC_IOGCSR_G4E_Pos       (3U)\r
15643 #define TSC_IOGCSR_G4E_Msk       (0x1UL << TSC_IOGCSR_G4E_Pos)                 /*!< 0x00000008 */\r
15644 #define TSC_IOGCSR_G4E           TSC_IOGCSR_G4E_Msk                            /*!<Analog IO GROUP4 enable */\r
15645 #define TSC_IOGCSR_G5E_Pos       (4U)\r
15646 #define TSC_IOGCSR_G5E_Msk       (0x1UL << TSC_IOGCSR_G5E_Pos)                 /*!< 0x00000010 */\r
15647 #define TSC_IOGCSR_G5E           TSC_IOGCSR_G5E_Msk                            /*!<Analog IO GROUP5 enable */\r
15648 #define TSC_IOGCSR_G6E_Pos       (5U)\r
15649 #define TSC_IOGCSR_G6E_Msk       (0x1UL << TSC_IOGCSR_G6E_Pos)                 /*!< 0x00000020 */\r
15650 #define TSC_IOGCSR_G6E           TSC_IOGCSR_G6E_Msk                            /*!<Analog IO GROUP6 enable */\r
15651 #define TSC_IOGCSR_G7E_Pos       (6U)\r
15652 #define TSC_IOGCSR_G7E_Msk       (0x1UL << TSC_IOGCSR_G7E_Pos)                 /*!< 0x00000040 */\r
15653 #define TSC_IOGCSR_G7E           TSC_IOGCSR_G7E_Msk                            /*!<Analog IO GROUP7 enable */\r
15654 #define TSC_IOGCSR_G8E_Pos       (7U)\r
15655 #define TSC_IOGCSR_G8E_Msk       (0x1UL << TSC_IOGCSR_G8E_Pos)                 /*!< 0x00000080 */\r
15656 #define TSC_IOGCSR_G8E           TSC_IOGCSR_G8E_Msk                            /*!<Analog IO GROUP8 enable */\r
15657 #define TSC_IOGCSR_G1S_Pos       (16U)\r
15658 #define TSC_IOGCSR_G1S_Msk       (0x1UL << TSC_IOGCSR_G1S_Pos)                 /*!< 0x00010000 */\r
15659 #define TSC_IOGCSR_G1S           TSC_IOGCSR_G1S_Msk                            /*!<Analog IO GROUP1 status */\r
15660 #define TSC_IOGCSR_G2S_Pos       (17U)\r
15661 #define TSC_IOGCSR_G2S_Msk       (0x1UL << TSC_IOGCSR_G2S_Pos)                 /*!< 0x00020000 */\r
15662 #define TSC_IOGCSR_G2S           TSC_IOGCSR_G2S_Msk                            /*!<Analog IO GROUP2 status */\r
15663 #define TSC_IOGCSR_G3S_Pos       (18U)\r
15664 #define TSC_IOGCSR_G3S_Msk       (0x1UL << TSC_IOGCSR_G3S_Pos)                 /*!< 0x00040000 */\r
15665 #define TSC_IOGCSR_G3S           TSC_IOGCSR_G3S_Msk                            /*!<Analog IO GROUP3 status */\r
15666 #define TSC_IOGCSR_G4S_Pos       (19U)\r
15667 #define TSC_IOGCSR_G4S_Msk       (0x1UL << TSC_IOGCSR_G4S_Pos)                 /*!< 0x00080000 */\r
15668 #define TSC_IOGCSR_G4S           TSC_IOGCSR_G4S_Msk                            /*!<Analog IO GROUP4 status */\r
15669 #define TSC_IOGCSR_G5S_Pos       (20U)\r
15670 #define TSC_IOGCSR_G5S_Msk       (0x1UL << TSC_IOGCSR_G5S_Pos)                 /*!< 0x00100000 */\r
15671 #define TSC_IOGCSR_G5S           TSC_IOGCSR_G5S_Msk                            /*!<Analog IO GROUP5 status */\r
15672 #define TSC_IOGCSR_G6S_Pos       (21U)\r
15673 #define TSC_IOGCSR_G6S_Msk       (0x1UL << TSC_IOGCSR_G6S_Pos)                 /*!< 0x00200000 */\r
15674 #define TSC_IOGCSR_G6S           TSC_IOGCSR_G6S_Msk                            /*!<Analog IO GROUP6 status */\r
15675 #define TSC_IOGCSR_G7S_Pos       (22U)\r
15676 #define TSC_IOGCSR_G7S_Msk       (0x1UL << TSC_IOGCSR_G7S_Pos)                 /*!< 0x00400000 */\r
15677 #define TSC_IOGCSR_G7S           TSC_IOGCSR_G7S_Msk                            /*!<Analog IO GROUP7 status */\r
15678 #define TSC_IOGCSR_G8S_Pos       (23U)\r
15679 #define TSC_IOGCSR_G8S_Msk       (0x1UL << TSC_IOGCSR_G8S_Pos)                 /*!< 0x00800000 */\r
15680 #define TSC_IOGCSR_G8S           TSC_IOGCSR_G8S_Msk                            /*!<Analog IO GROUP8 status */\r
15681 \r
15682 /*******************  Bit definition for TSC_IOGXCR register  *****************/\r
15683 #define TSC_IOGXCR_CNT_Pos       (0U)\r
15684 #define TSC_IOGXCR_CNT_Msk       (0x3FFFUL << TSC_IOGXCR_CNT_Pos)              /*!< 0x00003FFF */\r
15685 #define TSC_IOGXCR_CNT           TSC_IOGXCR_CNT_Msk                            /*!<CNT[13:0] bits (Counter value) */\r
15686 \r
15687 /******************************************************************************/\r
15688 /*                                                                            */\r
15689 /*      Universal Synchronous Asynchronous Receiver Transmitter (USART)       */\r
15690 /*                                                                            */\r
15691 /******************************************************************************/\r
15692 /******************  Bit definition for USART_CR1 register  *******************/\r
15693 #define USART_CR1_UE_Pos              (0U)\r
15694 #define USART_CR1_UE_Msk              (0x1UL << USART_CR1_UE_Pos)              /*!< 0x00000001 */\r
15695 #define USART_CR1_UE                  USART_CR1_UE_Msk                         /*!< USART Enable */\r
15696 #define USART_CR1_UESM_Pos            (1U)\r
15697 #define USART_CR1_UESM_Msk            (0x1UL << USART_CR1_UESM_Pos)            /*!< 0x00000002 */\r
15698 #define USART_CR1_UESM                USART_CR1_UESM_Msk                       /*!< USART Enable in STOP Mode */\r
15699 #define USART_CR1_RE_Pos              (2U)\r
15700 #define USART_CR1_RE_Msk              (0x1UL << USART_CR1_RE_Pos)              /*!< 0x00000004 */\r
15701 #define USART_CR1_RE                  USART_CR1_RE_Msk                         /*!< Receiver Enable */\r
15702 #define USART_CR1_TE_Pos              (3U)\r
15703 #define USART_CR1_TE_Msk              (0x1UL << USART_CR1_TE_Pos)              /*!< 0x00000008 */\r
15704 #define USART_CR1_TE                  USART_CR1_TE_Msk                         /*!< Transmitter Enable */\r
15705 #define USART_CR1_IDLEIE_Pos          (4U)\r
15706 #define USART_CR1_IDLEIE_Msk          (0x1UL << USART_CR1_IDLEIE_Pos)          /*!< 0x00000010 */\r
15707 #define USART_CR1_IDLEIE              USART_CR1_IDLEIE_Msk                     /*!< IDLE Interrupt Enable */\r
15708 #define USART_CR1_RXNEIE_Pos          (5U)\r
15709 #define USART_CR1_RXNEIE_Msk          (0x1UL << USART_CR1_RXNEIE_Pos)          /*!< 0x00000020 */\r
15710 #define USART_CR1_RXNEIE              USART_CR1_RXNEIE_Msk                     /*!< RXNE Interrupt Enable */\r
15711 #define USART_CR1_TCIE_Pos            (6U)\r
15712 #define USART_CR1_TCIE_Msk            (0x1UL << USART_CR1_TCIE_Pos)            /*!< 0x00000040 */\r
15713 #define USART_CR1_TCIE                USART_CR1_TCIE_Msk                       /*!< Transmission Complete Interrupt Enable */\r
15714 #define USART_CR1_TXEIE_Pos           (7U)\r
15715 #define USART_CR1_TXEIE_Msk           (0x1UL << USART_CR1_TXEIE_Pos)           /*!< 0x00000080 */\r
15716 #define USART_CR1_TXEIE               USART_CR1_TXEIE_Msk                      /*!< TXE Interrupt Enable */\r
15717 #define USART_CR1_PEIE_Pos            (8U)\r
15718 #define USART_CR1_PEIE_Msk            (0x1UL << USART_CR1_PEIE_Pos)            /*!< 0x00000100 */\r
15719 #define USART_CR1_PEIE                USART_CR1_PEIE_Msk                       /*!< PE Interrupt Enable */\r
15720 #define USART_CR1_PS_Pos              (9U)\r
15721 #define USART_CR1_PS_Msk              (0x1UL << USART_CR1_PS_Pos)              /*!< 0x00000200 */\r
15722 #define USART_CR1_PS                  USART_CR1_PS_Msk                         /*!< Parity Selection */\r
15723 #define USART_CR1_PCE_Pos             (10U)\r
15724 #define USART_CR1_PCE_Msk             (0x1UL << USART_CR1_PCE_Pos)             /*!< 0x00000400 */\r
15725 #define USART_CR1_PCE                 USART_CR1_PCE_Msk                        /*!< Parity Control Enable */\r
15726 #define USART_CR1_WAKE_Pos            (11U)\r
15727 #define USART_CR1_WAKE_Msk            (0x1UL << USART_CR1_WAKE_Pos)            /*!< 0x00000800 */\r
15728 #define USART_CR1_WAKE                USART_CR1_WAKE_Msk                       /*!< Receiver Wakeup method */\r
15729 #define USART_CR1_M_Pos               (12U)\r
15730 #define USART_CR1_M_Msk               (0x10001UL << USART_CR1_M_Pos)           /*!< 0x10001000 */\r
15731 #define USART_CR1_M                   USART_CR1_M_Msk                          /*!< Word length */\r
15732 #define USART_CR1_M0_Pos              (12U)\r
15733 #define USART_CR1_M0_Msk              (0x1UL << USART_CR1_M0_Pos)              /*!< 0x00001000 */\r
15734 #define USART_CR1_M0                  USART_CR1_M0_Msk                         /*!< Word length - Bit 0 */\r
15735 #define USART_CR1_MME_Pos             (13U)\r
15736 #define USART_CR1_MME_Msk             (0x1UL << USART_CR1_MME_Pos)             /*!< 0x00002000 */\r
15737 #define USART_CR1_MME                 USART_CR1_MME_Msk                        /*!< Mute Mode Enable */\r
15738 #define USART_CR1_CMIE_Pos            (14U)\r
15739 #define USART_CR1_CMIE_Msk            (0x1UL << USART_CR1_CMIE_Pos)            /*!< 0x00004000 */\r
15740 #define USART_CR1_CMIE                USART_CR1_CMIE_Msk                       /*!< Character match interrupt enable */\r
15741 #define USART_CR1_OVER8_Pos           (15U)\r
15742 #define USART_CR1_OVER8_Msk           (0x1UL << USART_CR1_OVER8_Pos)           /*!< 0x00008000 */\r
15743 #define USART_CR1_OVER8               USART_CR1_OVER8_Msk                      /*!< Oversampling by 8-bit or 16-bit mode */\r
15744 #define USART_CR1_DEDT_Pos            (16U)\r
15745 #define USART_CR1_DEDT_Msk            (0x1FUL << USART_CR1_DEDT_Pos)           /*!< 0x001F0000 */\r
15746 #define USART_CR1_DEDT                USART_CR1_DEDT_Msk                       /*!< DEDT[4:0] bits (Driver Enable Deassertion Time) */\r
15747 #define USART_CR1_DEDT_0              (0x01UL << USART_CR1_DEDT_Pos)           /*!< 0x00010000 */\r
15748 #define USART_CR1_DEDT_1              (0x02UL << USART_CR1_DEDT_Pos)           /*!< 0x00020000 */\r
15749 #define USART_CR1_DEDT_2              (0x04UL << USART_CR1_DEDT_Pos)           /*!< 0x00040000 */\r
15750 #define USART_CR1_DEDT_3              (0x08UL << USART_CR1_DEDT_Pos)           /*!< 0x00080000 */\r
15751 #define USART_CR1_DEDT_4              (0x10UL << USART_CR1_DEDT_Pos)           /*!< 0x00100000 */\r
15752 #define USART_CR1_DEAT_Pos            (21U)\r
15753 #define USART_CR1_DEAT_Msk            (0x1FUL << USART_CR1_DEAT_Pos)           /*!< 0x03E00000 */\r
15754 #define USART_CR1_DEAT                USART_CR1_DEAT_Msk                       /*!< DEAT[4:0] bits (Driver Enable Assertion Time) */\r
15755 #define USART_CR1_DEAT_0              (0x01UL << USART_CR1_DEAT_Pos)           /*!< 0x00200000 */\r
15756 #define USART_CR1_DEAT_1              (0x02UL << USART_CR1_DEAT_Pos)           /*!< 0x00400000 */\r
15757 #define USART_CR1_DEAT_2              (0x04UL << USART_CR1_DEAT_Pos)           /*!< 0x00800000 */\r
15758 #define USART_CR1_DEAT_3              (0x08UL << USART_CR1_DEAT_Pos)           /*!< 0x01000000 */\r
15759 #define USART_CR1_DEAT_4              (0x10UL << USART_CR1_DEAT_Pos)           /*!< 0x02000000 */\r
15760 #define USART_CR1_RTOIE_Pos           (26U)\r
15761 #define USART_CR1_RTOIE_Msk           (0x1UL << USART_CR1_RTOIE_Pos)           /*!< 0x04000000 */\r
15762 #define USART_CR1_RTOIE               USART_CR1_RTOIE_Msk                      /*!< Receive Time Out interrupt enable */\r
15763 #define USART_CR1_EOBIE_Pos           (27U)\r
15764 #define USART_CR1_EOBIE_Msk           (0x1UL << USART_CR1_EOBIE_Pos)           /*!< 0x08000000 */\r
15765 #define USART_CR1_EOBIE               USART_CR1_EOBIE_Msk                      /*!< End of Block interrupt enable */\r
15766 #define USART_CR1_M1_Pos              (28U)\r
15767 #define USART_CR1_M1_Msk              (0x1UL << USART_CR1_M1_Pos)              /*!< 0x10000000 */\r
15768 #define USART_CR1_M1                  USART_CR1_M1_Msk                         /*!< Word length - Bit 1 */\r
15769 \r
15770 /******************  Bit definition for USART_CR2 register  *******************/\r
15771 #define USART_CR2_ADDM7_Pos           (4U)\r
15772 #define USART_CR2_ADDM7_Msk           (0x1UL << USART_CR2_ADDM7_Pos)           /*!< 0x00000010 */\r
15773 #define USART_CR2_ADDM7               USART_CR2_ADDM7_Msk                      /*!< 7-bit or 4-bit Address Detection */\r
15774 #define USART_CR2_LBDL_Pos            (5U)\r
15775 #define USART_CR2_LBDL_Msk            (0x1UL << USART_CR2_LBDL_Pos)            /*!< 0x00000020 */\r
15776 #define USART_CR2_LBDL                USART_CR2_LBDL_Msk                       /*!< LIN Break Detection Length */\r
15777 #define USART_CR2_LBDIE_Pos           (6U)\r
15778 #define USART_CR2_LBDIE_Msk           (0x1UL << USART_CR2_LBDIE_Pos)           /*!< 0x00000040 */\r
15779 #define USART_CR2_LBDIE               USART_CR2_LBDIE_Msk                      /*!< LIN Break Detection Interrupt Enable */\r
15780 #define USART_CR2_LBCL_Pos            (8U)\r
15781 #define USART_CR2_LBCL_Msk            (0x1UL << USART_CR2_LBCL_Pos)            /*!< 0x00000100 */\r
15782 #define USART_CR2_LBCL                USART_CR2_LBCL_Msk                       /*!< Last Bit Clock pulse */\r
15783 #define USART_CR2_CPHA_Pos            (9U)\r
15784 #define USART_CR2_CPHA_Msk            (0x1UL << USART_CR2_CPHA_Pos)            /*!< 0x00000200 */\r
15785 #define USART_CR2_CPHA                USART_CR2_CPHA_Msk                       /*!< Clock Phase */\r
15786 #define USART_CR2_CPOL_Pos            (10U)\r
15787 #define USART_CR2_CPOL_Msk            (0x1UL << USART_CR2_CPOL_Pos)            /*!< 0x00000400 */\r
15788 #define USART_CR2_CPOL                USART_CR2_CPOL_Msk                       /*!< Clock Polarity */\r
15789 #define USART_CR2_CLKEN_Pos           (11U)\r
15790 #define USART_CR2_CLKEN_Msk           (0x1UL << USART_CR2_CLKEN_Pos)           /*!< 0x00000800 */\r
15791 #define USART_CR2_CLKEN               USART_CR2_CLKEN_Msk                      /*!< Clock Enable */\r
15792 #define USART_CR2_STOP_Pos            (12U)\r
15793 #define USART_CR2_STOP_Msk            (0x3UL << USART_CR2_STOP_Pos)            /*!< 0x00003000 */\r
15794 #define USART_CR2_STOP                USART_CR2_STOP_Msk                       /*!< STOP[1:0] bits (STOP bits) */\r
15795 #define USART_CR2_STOP_0              (0x1UL << USART_CR2_STOP_Pos)            /*!< 0x00001000 */\r
15796 #define USART_CR2_STOP_1              (0x2UL << USART_CR2_STOP_Pos)            /*!< 0x00002000 */\r
15797 #define USART_CR2_LINEN_Pos           (14U)\r
15798 #define USART_CR2_LINEN_Msk           (0x1UL << USART_CR2_LINEN_Pos)           /*!< 0x00004000 */\r
15799 #define USART_CR2_LINEN               USART_CR2_LINEN_Msk                      /*!< LIN mode enable */\r
15800 #define USART_CR2_SWAP_Pos            (15U)\r
15801 #define USART_CR2_SWAP_Msk            (0x1UL << USART_CR2_SWAP_Pos)            /*!< 0x00008000 */\r
15802 #define USART_CR2_SWAP                USART_CR2_SWAP_Msk                       /*!< SWAP TX/RX pins */\r
15803 #define USART_CR2_RXINV_Pos           (16U)\r
15804 #define USART_CR2_RXINV_Msk           (0x1UL << USART_CR2_RXINV_Pos)           /*!< 0x00010000 */\r
15805 #define USART_CR2_RXINV               USART_CR2_RXINV_Msk                      /*!< RX pin active level inversion */\r
15806 #define USART_CR2_TXINV_Pos           (17U)\r
15807 #define USART_CR2_TXINV_Msk           (0x1UL << USART_CR2_TXINV_Pos)           /*!< 0x00020000 */\r
15808 #define USART_CR2_TXINV               USART_CR2_TXINV_Msk                      /*!< TX pin active level inversion */\r
15809 #define USART_CR2_DATAINV_Pos         (18U)\r
15810 #define USART_CR2_DATAINV_Msk         (0x1UL << USART_CR2_DATAINV_Pos)         /*!< 0x00040000 */\r
15811 #define USART_CR2_DATAINV             USART_CR2_DATAINV_Msk                    /*!< Binary data inversion */\r
15812 #define USART_CR2_MSBFIRST_Pos        (19U)\r
15813 #define USART_CR2_MSBFIRST_Msk        (0x1UL << USART_CR2_MSBFIRST_Pos)        /*!< 0x00080000 */\r
15814 #define USART_CR2_MSBFIRST            USART_CR2_MSBFIRST_Msk                   /*!< Most Significant Bit First */\r
15815 #define USART_CR2_ABREN_Pos           (20U)\r
15816 #define USART_CR2_ABREN_Msk           (0x1UL << USART_CR2_ABREN_Pos)           /*!< 0x00100000 */\r
15817 #define USART_CR2_ABREN               USART_CR2_ABREN_Msk                      /*!< Auto Baud-Rate Enable*/\r
15818 #define USART_CR2_ABRMODE_Pos         (21U)\r
15819 #define USART_CR2_ABRMODE_Msk         (0x3UL << USART_CR2_ABRMODE_Pos)         /*!< 0x00600000 */\r
15820 #define USART_CR2_ABRMODE             USART_CR2_ABRMODE_Msk                    /*!< ABRMOD[1:0] bits (Auto Baud-Rate Mode) */\r
15821 #define USART_CR2_ABRMODE_0           (0x1UL << USART_CR2_ABRMODE_Pos)         /*!< 0x00200000 */\r
15822 #define USART_CR2_ABRMODE_1           (0x2UL << USART_CR2_ABRMODE_Pos)         /*!< 0x00400000 */\r
15823 #define USART_CR2_RTOEN_Pos           (23U)\r
15824 #define USART_CR2_RTOEN_Msk           (0x1UL << USART_CR2_RTOEN_Pos)           /*!< 0x00800000 */\r
15825 #define USART_CR2_RTOEN               USART_CR2_RTOEN_Msk                      /*!< Receiver Time-Out enable */\r
15826 #define USART_CR2_ADD_Pos             (24U)\r
15827 #define USART_CR2_ADD_Msk             (0xFFUL << USART_CR2_ADD_Pos)            /*!< 0xFF000000 */\r
15828 #define USART_CR2_ADD                 USART_CR2_ADD_Msk                        /*!< Address of the USART node */\r
15829 \r
15830 /******************  Bit definition for USART_CR3 register  *******************/\r
15831 #define USART_CR3_EIE_Pos             (0U)\r
15832 #define USART_CR3_EIE_Msk             (0x1UL << USART_CR3_EIE_Pos)             /*!< 0x00000001 */\r
15833 #define USART_CR3_EIE                 USART_CR3_EIE_Msk                        /*!< Error Interrupt Enable */\r
15834 #define USART_CR3_IREN_Pos            (1U)\r
15835 #define USART_CR3_IREN_Msk            (0x1UL << USART_CR3_IREN_Pos)            /*!< 0x00000002 */\r
15836 #define USART_CR3_IREN                USART_CR3_IREN_Msk                       /*!< IrDA mode Enable */\r
15837 #define USART_CR3_IRLP_Pos            (2U)\r
15838 #define USART_CR3_IRLP_Msk            (0x1UL << USART_CR3_IRLP_Pos)            /*!< 0x00000004 */\r
15839 #define USART_CR3_IRLP                USART_CR3_IRLP_Msk                       /*!< IrDA Low-Power */\r
15840 #define USART_CR3_HDSEL_Pos           (3U)\r
15841 #define USART_CR3_HDSEL_Msk           (0x1UL << USART_CR3_HDSEL_Pos)           /*!< 0x00000008 */\r
15842 #define USART_CR3_HDSEL               USART_CR3_HDSEL_Msk                      /*!< Half-Duplex Selection */\r
15843 #define USART_CR3_NACK_Pos            (4U)\r
15844 #define USART_CR3_NACK_Msk            (0x1UL << USART_CR3_NACK_Pos)            /*!< 0x00000010 */\r
15845 #define USART_CR3_NACK                USART_CR3_NACK_Msk                       /*!< SmartCard NACK enable */\r
15846 #define USART_CR3_SCEN_Pos            (5U)\r
15847 #define USART_CR3_SCEN_Msk            (0x1UL << USART_CR3_SCEN_Pos)            /*!< 0x00000020 */\r
15848 #define USART_CR3_SCEN                USART_CR3_SCEN_Msk                       /*!< SmartCard mode enable */\r
15849 #define USART_CR3_DMAR_Pos            (6U)\r
15850 #define USART_CR3_DMAR_Msk            (0x1UL << USART_CR3_DMAR_Pos)            /*!< 0x00000040 */\r
15851 #define USART_CR3_DMAR                USART_CR3_DMAR_Msk                       /*!< DMA Enable Receiver */\r
15852 #define USART_CR3_DMAT_Pos            (7U)\r
15853 #define USART_CR3_DMAT_Msk            (0x1UL << USART_CR3_DMAT_Pos)            /*!< 0x00000080 */\r
15854 #define USART_CR3_DMAT                USART_CR3_DMAT_Msk                       /*!< DMA Enable Transmitter */\r
15855 #define USART_CR3_RTSE_Pos            (8U)\r
15856 #define USART_CR3_RTSE_Msk            (0x1UL << USART_CR3_RTSE_Pos)            /*!< 0x00000100 */\r
15857 #define USART_CR3_RTSE                USART_CR3_RTSE_Msk                       /*!< RTS Enable */\r
15858 #define USART_CR3_CTSE_Pos            (9U)\r
15859 #define USART_CR3_CTSE_Msk            (0x1UL << USART_CR3_CTSE_Pos)            /*!< 0x00000200 */\r
15860 #define USART_CR3_CTSE                USART_CR3_CTSE_Msk                       /*!< CTS Enable */\r
15861 #define USART_CR3_CTSIE_Pos           (10U)\r
15862 #define USART_CR3_CTSIE_Msk           (0x1UL << USART_CR3_CTSIE_Pos)           /*!< 0x00000400 */\r
15863 #define USART_CR3_CTSIE               USART_CR3_CTSIE_Msk                      /*!< CTS Interrupt Enable */\r
15864 #define USART_CR3_ONEBIT_Pos          (11U)\r
15865 #define USART_CR3_ONEBIT_Msk          (0x1UL << USART_CR3_ONEBIT_Pos)          /*!< 0x00000800 */\r
15866 #define USART_CR3_ONEBIT              USART_CR3_ONEBIT_Msk                     /*!< One sample bit method enable */\r
15867 #define USART_CR3_OVRDIS_Pos          (12U)\r
15868 #define USART_CR3_OVRDIS_Msk          (0x1UL << USART_CR3_OVRDIS_Pos)          /*!< 0x00001000 */\r
15869 #define USART_CR3_OVRDIS              USART_CR3_OVRDIS_Msk                     /*!< Overrun Disable */\r
15870 #define USART_CR3_DDRE_Pos            (13U)\r
15871 #define USART_CR3_DDRE_Msk            (0x1UL << USART_CR3_DDRE_Pos)            /*!< 0x00002000 */\r
15872 #define USART_CR3_DDRE                USART_CR3_DDRE_Msk                       /*!< DMA Disable on Reception Error */\r
15873 #define USART_CR3_DEM_Pos             (14U)\r
15874 #define USART_CR3_DEM_Msk             (0x1UL << USART_CR3_DEM_Pos)             /*!< 0x00004000 */\r
15875 #define USART_CR3_DEM                 USART_CR3_DEM_Msk                        /*!< Driver Enable Mode */\r
15876 #define USART_CR3_DEP_Pos             (15U)\r
15877 #define USART_CR3_DEP_Msk             (0x1UL << USART_CR3_DEP_Pos)             /*!< 0x00008000 */\r
15878 #define USART_CR3_DEP                 USART_CR3_DEP_Msk                        /*!< Driver Enable Polarity Selection */\r
15879 #define USART_CR3_SCARCNT_Pos         (17U)\r
15880 #define USART_CR3_SCARCNT_Msk         (0x7UL << USART_CR3_SCARCNT_Pos)         /*!< 0x000E0000 */\r
15881 #define USART_CR3_SCARCNT             USART_CR3_SCARCNT_Msk                    /*!< SCARCNT[2:0] bits (SmartCard Auto-Retry Count) */\r
15882 #define USART_CR3_SCARCNT_0           (0x1UL << USART_CR3_SCARCNT_Pos)         /*!< 0x00020000 */\r
15883 #define USART_CR3_SCARCNT_1           (0x2UL << USART_CR3_SCARCNT_Pos)         /*!< 0x00040000 */\r
15884 #define USART_CR3_SCARCNT_2           (0x4UL << USART_CR3_SCARCNT_Pos)         /*!< 0x00080000 */\r
15885 #define USART_CR3_WUS_Pos             (20U)\r
15886 #define USART_CR3_WUS_Msk             (0x3UL << USART_CR3_WUS_Pos)             /*!< 0x00300000 */\r
15887 #define USART_CR3_WUS                 USART_CR3_WUS_Msk                        /*!< WUS[1:0] bits (Wake UP Interrupt Flag Selection) */\r
15888 #define USART_CR3_WUS_0               (0x1UL << USART_CR3_WUS_Pos)             /*!< 0x00100000 */\r
15889 #define USART_CR3_WUS_1               (0x2UL << USART_CR3_WUS_Pos)             /*!< 0x00200000 */\r
15890 #define USART_CR3_WUFIE_Pos           (22U)\r
15891 #define USART_CR3_WUFIE_Msk           (0x1UL << USART_CR3_WUFIE_Pos)           /*!< 0x00400000 */\r
15892 #define USART_CR3_WUFIE               USART_CR3_WUFIE_Msk                      /*!< Wake Up Interrupt Enable */\r
15893 #define USART_CR3_UCESM_Pos           (23U)\r
15894 #define USART_CR3_UCESM_Msk           (0x1UL << USART_CR3_UCESM_Pos)           /*!< 0x02000000 */\r
15895 #define USART_CR3_UCESM               USART_CR3_UCESM_Msk                      /*!< USART Clock enable in Stop mode */\r
15896 \r
15897 /******************  Bit definition for USART_BRR register  *******************/\r
15898 #define USART_BRR_DIV_FRACTION_Pos    (0U)\r
15899 #define USART_BRR_DIV_FRACTION_Msk    (0xFUL << USART_BRR_DIV_FRACTION_Pos)    /*!< 0x0000000F */\r
15900 #define USART_BRR_DIV_FRACTION        USART_BRR_DIV_FRACTION_Msk               /*!< Fraction of USARTDIV */\r
15901 #define USART_BRR_DIV_MANTISSA_Pos    (4U)\r
15902 #define USART_BRR_DIV_MANTISSA_Msk    (0xFFFUL << USART_BRR_DIV_MANTISSA_Pos)  /*!< 0x0000FFF0 */\r
15903 #define USART_BRR_DIV_MANTISSA        USART_BRR_DIV_MANTISSA_Msk               /*!< Mantissa of USARTDIV */\r
15904 \r
15905 /******************  Bit definition for USART_GTPR register  ******************/\r
15906 #define USART_GTPR_PSC_Pos            (0U)\r
15907 #define USART_GTPR_PSC_Msk            (0xFFUL << USART_GTPR_PSC_Pos)           /*!< 0x000000FF */\r
15908 #define USART_GTPR_PSC                USART_GTPR_PSC_Msk                       /*!< PSC[7:0] bits (Prescaler value) */\r
15909 #define USART_GTPR_GT_Pos             (8U)\r
15910 #define USART_GTPR_GT_Msk             (0xFFUL << USART_GTPR_GT_Pos)            /*!< 0x0000FF00 */\r
15911 #define USART_GTPR_GT                 USART_GTPR_GT_Msk                        /*!< GT[7:0] bits (Guard time value) */\r
15912 \r
15913 /*******************  Bit definition for USART_RTOR register  *****************/\r
15914 #define USART_RTOR_RTO_Pos            (0U)\r
15915 #define USART_RTOR_RTO_Msk            (0xFFFFFFUL << USART_RTOR_RTO_Pos)       /*!< 0x00FFFFFF */\r
15916 #define USART_RTOR_RTO                USART_RTOR_RTO_Msk                       /*!< Receiver Time Out Value */\r
15917 #define USART_RTOR_BLEN_Pos           (24U)\r
15918 #define USART_RTOR_BLEN_Msk           (0xFFUL << USART_RTOR_BLEN_Pos)          /*!< 0xFF000000 */\r
15919 #define USART_RTOR_BLEN               USART_RTOR_BLEN_Msk                      /*!< Block Length */\r
15920 \r
15921 /*******************  Bit definition for USART_RQR register  ******************/\r
15922 #define USART_RQR_ABRRQ_Pos           (0U)\r
15923 #define USART_RQR_ABRRQ_Msk           (0x1UL << USART_RQR_ABRRQ_Pos)           /*!< 0x00000001 */\r
15924 #define USART_RQR_ABRRQ               USART_RQR_ABRRQ_Msk                      /*!< Auto-Baud Rate Request */\r
15925 #define USART_RQR_SBKRQ_Pos           (1U)\r
15926 #define USART_RQR_SBKRQ_Msk           (0x1UL << USART_RQR_SBKRQ_Pos)           /*!< 0x00000002 */\r
15927 #define USART_RQR_SBKRQ               USART_RQR_SBKRQ_Msk                      /*!< Send Break Request */\r
15928 #define USART_RQR_MMRQ_Pos            (2U)\r
15929 #define USART_RQR_MMRQ_Msk            (0x1UL << USART_RQR_MMRQ_Pos)            /*!< 0x00000004 */\r
15930 #define USART_RQR_MMRQ                USART_RQR_MMRQ_Msk                       /*!< Mute Mode Request */\r
15931 #define USART_RQR_RXFRQ_Pos           (3U)\r
15932 #define USART_RQR_RXFRQ_Msk           (0x1UL << USART_RQR_RXFRQ_Pos)           /*!< 0x00000008 */\r
15933 #define USART_RQR_RXFRQ               USART_RQR_RXFRQ_Msk                      /*!< Receive Data flush Request */\r
15934 #define USART_RQR_TXFRQ_Pos           (4U)\r
15935 #define USART_RQR_TXFRQ_Msk           (0x1UL << USART_RQR_TXFRQ_Pos)           /*!< 0x00000010 */\r
15936 #define USART_RQR_TXFRQ               USART_RQR_TXFRQ_Msk                      /*!< Transmit data flush Request */\r
15937 \r
15938 /*******************  Bit definition for USART_ISR register  ******************/\r
15939 #define USART_ISR_PE_Pos              (0U)\r
15940 #define USART_ISR_PE_Msk              (0x1UL << USART_ISR_PE_Pos)              /*!< 0x00000001 */\r
15941 #define USART_ISR_PE                  USART_ISR_PE_Msk                         /*!< Parity Error */\r
15942 #define USART_ISR_FE_Pos              (1U)\r
15943 #define USART_ISR_FE_Msk              (0x1UL << USART_ISR_FE_Pos)              /*!< 0x00000002 */\r
15944 #define USART_ISR_FE                  USART_ISR_FE_Msk                         /*!< Framing Error */\r
15945 #define USART_ISR_NE_Pos              (2U)\r
15946 #define USART_ISR_NE_Msk              (0x1UL << USART_ISR_NE_Pos)              /*!< 0x00000004 */\r
15947 #define USART_ISR_NE                  USART_ISR_NE_Msk                         /*!< Noise Error detected Flag */\r
15948 #define USART_ISR_ORE_Pos             (3U)\r
15949 #define USART_ISR_ORE_Msk             (0x1UL << USART_ISR_ORE_Pos)             /*!< 0x00000008 */\r
15950 #define USART_ISR_ORE                 USART_ISR_ORE_Msk                        /*!< OverRun Error */\r
15951 #define USART_ISR_IDLE_Pos            (4U)\r
15952 #define USART_ISR_IDLE_Msk            (0x1UL << USART_ISR_IDLE_Pos)            /*!< 0x00000010 */\r
15953 #define USART_ISR_IDLE                USART_ISR_IDLE_Msk                       /*!< IDLE line detected */\r
15954 #define USART_ISR_RXNE_Pos            (5U)\r
15955 #define USART_ISR_RXNE_Msk            (0x1UL << USART_ISR_RXNE_Pos)            /*!< 0x00000020 */\r
15956 #define USART_ISR_RXNE                USART_ISR_RXNE_Msk                       /*!< Read Data Register Not Empty */\r
15957 #define USART_ISR_TC_Pos              (6U)\r
15958 #define USART_ISR_TC_Msk              (0x1UL << USART_ISR_TC_Pos)              /*!< 0x00000040 */\r
15959 #define USART_ISR_TC                  USART_ISR_TC_Msk                         /*!< Transmission Complete */\r
15960 #define USART_ISR_TXE_Pos             (7U)\r
15961 #define USART_ISR_TXE_Msk             (0x1UL << USART_ISR_TXE_Pos)             /*!< 0x00000080 */\r
15962 #define USART_ISR_TXE                 USART_ISR_TXE_Msk                        /*!< Transmit Data Register Empty */\r
15963 #define USART_ISR_LBDF_Pos            (8U)\r
15964 #define USART_ISR_LBDF_Msk            (0x1UL << USART_ISR_LBDF_Pos)            /*!< 0x00000100 */\r
15965 #define USART_ISR_LBDF                USART_ISR_LBDF_Msk                       /*!< LIN Break Detection Flag */\r
15966 #define USART_ISR_CTSIF_Pos           (9U)\r
15967 #define USART_ISR_CTSIF_Msk           (0x1UL << USART_ISR_CTSIF_Pos)           /*!< 0x00000200 */\r
15968 #define USART_ISR_CTSIF               USART_ISR_CTSIF_Msk                      /*!< CTS interrupt flag */\r
15969 #define USART_ISR_CTS_Pos             (10U)\r
15970 #define USART_ISR_CTS_Msk             (0x1UL << USART_ISR_CTS_Pos)             /*!< 0x00000400 */\r
15971 #define USART_ISR_CTS                 USART_ISR_CTS_Msk                        /*!< CTS flag */\r
15972 #define USART_ISR_RTOF_Pos            (11U)\r
15973 #define USART_ISR_RTOF_Msk            (0x1UL << USART_ISR_RTOF_Pos)            /*!< 0x00000800 */\r
15974 #define USART_ISR_RTOF                USART_ISR_RTOF_Msk                       /*!< Receiver Time Out */\r
15975 #define USART_ISR_EOBF_Pos            (12U)\r
15976 #define USART_ISR_EOBF_Msk            (0x1UL << USART_ISR_EOBF_Pos)            /*!< 0x00001000 */\r
15977 #define USART_ISR_EOBF                USART_ISR_EOBF_Msk                       /*!< End Of Block Flag */\r
15978 #define USART_ISR_ABRE_Pos            (14U)\r
15979 #define USART_ISR_ABRE_Msk            (0x1UL << USART_ISR_ABRE_Pos)            /*!< 0x00004000 */\r
15980 #define USART_ISR_ABRE                USART_ISR_ABRE_Msk                       /*!< Auto-Baud Rate Error */\r
15981 #define USART_ISR_ABRF_Pos            (15U)\r
15982 #define USART_ISR_ABRF_Msk            (0x1UL << USART_ISR_ABRF_Pos)            /*!< 0x00008000 */\r
15983 #define USART_ISR_ABRF                USART_ISR_ABRF_Msk                       /*!< Auto-Baud Rate Flag */\r
15984 #define USART_ISR_BUSY_Pos            (16U)\r
15985 #define USART_ISR_BUSY_Msk            (0x1UL << USART_ISR_BUSY_Pos)            /*!< 0x00010000 */\r
15986 #define USART_ISR_BUSY                USART_ISR_BUSY_Msk                       /*!< Busy Flag */\r
15987 #define USART_ISR_CMF_Pos             (17U)\r
15988 #define USART_ISR_CMF_Msk             (0x1UL << USART_ISR_CMF_Pos)             /*!< 0x00020000 */\r
15989 #define USART_ISR_CMF                 USART_ISR_CMF_Msk                        /*!< Character Match Flag */\r
15990 #define USART_ISR_SBKF_Pos            (18U)\r
15991 #define USART_ISR_SBKF_Msk            (0x1UL << USART_ISR_SBKF_Pos)            /*!< 0x00040000 */\r
15992 #define USART_ISR_SBKF                USART_ISR_SBKF_Msk                       /*!< Send Break Flag */\r
15993 #define USART_ISR_RWU_Pos             (19U)\r
15994 #define USART_ISR_RWU_Msk             (0x1UL << USART_ISR_RWU_Pos)             /*!< 0x00080000 */\r
15995 #define USART_ISR_RWU                 USART_ISR_RWU_Msk                        /*!< Receive Wake Up from mute mode Flag */\r
15996 #define USART_ISR_WUF_Pos             (20U)\r
15997 #define USART_ISR_WUF_Msk             (0x1UL << USART_ISR_WUF_Pos)             /*!< 0x00100000 */\r
15998 #define USART_ISR_WUF                 USART_ISR_WUF_Msk                        /*!< Wake Up from stop mode Flag */\r
15999 #define USART_ISR_TEACK_Pos           (21U)\r
16000 #define USART_ISR_TEACK_Msk           (0x1UL << USART_ISR_TEACK_Pos)           /*!< 0x00200000 */\r
16001 #define USART_ISR_TEACK               USART_ISR_TEACK_Msk                      /*!< Transmit Enable Acknowledge Flag */\r
16002 #define USART_ISR_REACK_Pos           (22U)\r
16003 #define USART_ISR_REACK_Msk           (0x1UL << USART_ISR_REACK_Pos)           /*!< 0x00400000 */\r
16004 #define USART_ISR_REACK               USART_ISR_REACK_Msk                      /*!< Receive Enable Acknowledge Flag */\r
16005 \r
16006 /*******************  Bit definition for USART_ICR register  ******************/\r
16007 #define USART_ICR_PECF_Pos            (0U)\r
16008 #define USART_ICR_PECF_Msk            (0x1UL << USART_ICR_PECF_Pos)            /*!< 0x00000001 */\r
16009 #define USART_ICR_PECF                USART_ICR_PECF_Msk                       /*!< Parity Error Clear Flag */\r
16010 #define USART_ICR_FECF_Pos            (1U)\r
16011 #define USART_ICR_FECF_Msk            (0x1UL << USART_ICR_FECF_Pos)            /*!< 0x00000002 */\r
16012 #define USART_ICR_FECF                USART_ICR_FECF_Msk                       /*!< Framing Error Clear Flag */\r
16013 #define USART_ICR_NECF_Pos            (2U)\r
16014 #define USART_ICR_NECF_Msk            (0x1UL << USART_ICR_NECF_Pos)            /*!< 0x00000004 */\r
16015 #define USART_ICR_NECF                USART_ICR_NECF_Msk                       /*!< Noise Error detected Clear Flag */\r
16016 #define USART_ICR_ORECF_Pos           (3U)\r
16017 #define USART_ICR_ORECF_Msk           (0x1UL << USART_ICR_ORECF_Pos)           /*!< 0x00000008 */\r
16018 #define USART_ICR_ORECF               USART_ICR_ORECF_Msk                      /*!< OverRun Error Clear Flag */\r
16019 #define USART_ICR_IDLECF_Pos          (4U)\r
16020 #define USART_ICR_IDLECF_Msk          (0x1UL << USART_ICR_IDLECF_Pos)          /*!< 0x00000010 */\r
16021 #define USART_ICR_IDLECF              USART_ICR_IDLECF_Msk                     /*!< IDLE line detected Clear Flag */\r
16022 #define USART_ICR_TCCF_Pos            (6U)\r
16023 #define USART_ICR_TCCF_Msk            (0x1UL << USART_ICR_TCCF_Pos)            /*!< 0x00000040 */\r
16024 #define USART_ICR_TCCF                USART_ICR_TCCF_Msk                       /*!< Transmission Complete Clear Flag */\r
16025 #define USART_ICR_LBDCF_Pos           (8U)\r
16026 #define USART_ICR_LBDCF_Msk           (0x1UL << USART_ICR_LBDCF_Pos)           /*!< 0x00000100 */\r
16027 #define USART_ICR_LBDCF               USART_ICR_LBDCF_Msk                      /*!< LIN Break Detection Clear Flag */\r
16028 #define USART_ICR_CTSCF_Pos           (9U)\r
16029 #define USART_ICR_CTSCF_Msk           (0x1UL << USART_ICR_CTSCF_Pos)           /*!< 0x00000200 */\r
16030 #define USART_ICR_CTSCF               USART_ICR_CTSCF_Msk                      /*!< CTS Interrupt Clear Flag */\r
16031 #define USART_ICR_RTOCF_Pos           (11U)\r
16032 #define USART_ICR_RTOCF_Msk           (0x1UL << USART_ICR_RTOCF_Pos)           /*!< 0x00000800 */\r
16033 #define USART_ICR_RTOCF               USART_ICR_RTOCF_Msk                      /*!< Receiver Time Out Clear Flag */\r
16034 #define USART_ICR_EOBCF_Pos           (12U)\r
16035 #define USART_ICR_EOBCF_Msk           (0x1UL << USART_ICR_EOBCF_Pos)           /*!< 0x00001000 */\r
16036 #define USART_ICR_EOBCF               USART_ICR_EOBCF_Msk                      /*!< End Of Block Clear Flag */\r
16037 #define USART_ICR_CMCF_Pos            (17U)\r
16038 #define USART_ICR_CMCF_Msk            (0x1UL << USART_ICR_CMCF_Pos)            /*!< 0x00020000 */\r
16039 #define USART_ICR_CMCF                USART_ICR_CMCF_Msk                       /*!< Character Match Clear Flag */\r
16040 #define USART_ICR_WUCF_Pos            (20U)\r
16041 #define USART_ICR_WUCF_Msk            (0x1UL << USART_ICR_WUCF_Pos)            /*!< 0x00100000 */\r
16042 #define USART_ICR_WUCF                USART_ICR_WUCF_Msk                       /*!< Wake Up from stop mode Clear Flag */\r
16043 \r
16044 /* Legacy defines */\r
16045 #define USART_ICR_NCF_Pos             USART_ICR_NECF_Pos\r
16046 #define USART_ICR_NCF_Msk             USART_ICR_NECF_Msk\r
16047 #define USART_ICR_NCF                 USART_ICR_NECF\r
16048 \r
16049 /*******************  Bit definition for USART_RDR register  ******************/\r
16050 #define USART_RDR_RDR_Pos             (0U)\r
16051 #define USART_RDR_RDR_Msk             (0x1FFUL << USART_RDR_RDR_Pos)           /*!< 0x000001FF */\r
16052 #define USART_RDR_RDR                 USART_RDR_RDR_Msk                        /*!< RDR[8:0] bits (Receive Data value) */\r
16053 \r
16054 /*******************  Bit definition for USART_TDR register  ******************/\r
16055 #define USART_TDR_TDR_Pos             (0U)\r
16056 #define USART_TDR_TDR_Msk             (0x1FFUL << USART_TDR_TDR_Pos)           /*!< 0x000001FF */\r
16057 #define USART_TDR_TDR                 USART_TDR_TDR_Msk                        /*!< TDR[8:0] bits (Transmit Data value) */\r
16058 \r
16059 /******************************************************************************/\r
16060 /*                                                                            */\r
16061 /*           Single Wire Protocol Master Interface (SWPMI)                    */\r
16062 /*                                                                            */\r
16063 /******************************************************************************/\r
16064 \r
16065 /*******************  Bit definition for SWPMI_CR register   ********************/\r
16066 #define SWPMI_CR_RXDMA_Pos       (0U)\r
16067 #define SWPMI_CR_RXDMA_Msk       (0x1UL << SWPMI_CR_RXDMA_Pos)                 /*!< 0x00000001 */\r
16068 #define SWPMI_CR_RXDMA           SWPMI_CR_RXDMA_Msk                            /*!<Reception DMA enable                                 */\r
16069 #define SWPMI_CR_TXDMA_Pos       (1U)\r
16070 #define SWPMI_CR_TXDMA_Msk       (0x1UL << SWPMI_CR_TXDMA_Pos)                 /*!< 0x00000002 */\r
16071 #define SWPMI_CR_TXDMA           SWPMI_CR_TXDMA_Msk                            /*!<Transmission DMA enable                              */\r
16072 #define SWPMI_CR_RXMODE_Pos      (2U)\r
16073 #define SWPMI_CR_RXMODE_Msk      (0x1UL << SWPMI_CR_RXMODE_Pos)                /*!< 0x00000004 */\r
16074 #define SWPMI_CR_RXMODE          SWPMI_CR_RXMODE_Msk                           /*!<Reception buffering mode                             */\r
16075 #define SWPMI_CR_TXMODE_Pos      (3U)\r
16076 #define SWPMI_CR_TXMODE_Msk      (0x1UL << SWPMI_CR_TXMODE_Pos)                /*!< 0x00000008 */\r
16077 #define SWPMI_CR_TXMODE          SWPMI_CR_TXMODE_Msk                           /*!<Transmission buffering mode                          */\r
16078 #define SWPMI_CR_LPBK_Pos        (4U)\r
16079 #define SWPMI_CR_LPBK_Msk        (0x1UL << SWPMI_CR_LPBK_Pos)                  /*!< 0x00000010 */\r
16080 #define SWPMI_CR_LPBK            SWPMI_CR_LPBK_Msk                             /*!<Loopback mode enable                                 */\r
16081 #define SWPMI_CR_SWPACT_Pos      (5U)\r
16082 #define SWPMI_CR_SWPACT_Msk      (0x1UL << SWPMI_CR_SWPACT_Pos)                /*!< 0x00000020 */\r
16083 #define SWPMI_CR_SWPACT          SWPMI_CR_SWPACT_Msk                           /*!<Single wire protocol master interface activate       */\r
16084 #define SWPMI_CR_DEACT_Pos       (10U)\r
16085 #define SWPMI_CR_DEACT_Msk       (0x1UL << SWPMI_CR_DEACT_Pos)                 /*!< 0x00000400 */\r
16086 #define SWPMI_CR_DEACT           SWPMI_CR_DEACT_Msk                            /*!<Single wire protocol master interface deactivate     */\r
16087 \r
16088 /*******************  Bit definition for SWPMI_BRR register  ********************/\r
16089 #define SWPMI_BRR_BR_Pos         (0U)\r
16090 #define SWPMI_BRR_BR_Msk         (0x3FUL << SWPMI_BRR_BR_Pos)                  /*!< 0x0000003F */\r
16091 #define SWPMI_BRR_BR             SWPMI_BRR_BR_Msk                              /*!<BR[5:0] bits (Bitrate prescaler) */\r
16092 \r
16093 /*******************  Bit definition for SWPMI_ISR register  ********************/\r
16094 #define SWPMI_ISR_RXBFF_Pos      (0U)\r
16095 #define SWPMI_ISR_RXBFF_Msk      (0x1UL << SWPMI_ISR_RXBFF_Pos)                /*!< 0x00000001 */\r
16096 #define SWPMI_ISR_RXBFF          SWPMI_ISR_RXBFF_Msk                           /*!<Receive buffer full flag        */\r
16097 #define SWPMI_ISR_TXBEF_Pos      (1U)\r
16098 #define SWPMI_ISR_TXBEF_Msk      (0x1UL << SWPMI_ISR_TXBEF_Pos)                /*!< 0x00000002 */\r
16099 #define SWPMI_ISR_TXBEF          SWPMI_ISR_TXBEF_Msk                           /*!<Transmit buffer empty flag      */\r
16100 #define SWPMI_ISR_RXBERF_Pos     (2U)\r
16101 #define SWPMI_ISR_RXBERF_Msk     (0x1UL << SWPMI_ISR_RXBERF_Pos)               /*!< 0x00000004 */\r
16102 #define SWPMI_ISR_RXBERF         SWPMI_ISR_RXBERF_Msk                          /*!<Receive CRC error flag          */\r
16103 #define SWPMI_ISR_RXOVRF_Pos     (3U)\r
16104 #define SWPMI_ISR_RXOVRF_Msk     (0x1UL << SWPMI_ISR_RXOVRF_Pos)               /*!< 0x00000008 */\r
16105 #define SWPMI_ISR_RXOVRF         SWPMI_ISR_RXOVRF_Msk                          /*!<Receive overrun error flag      */\r
16106 #define SWPMI_ISR_TXUNRF_Pos     (4U)\r
16107 #define SWPMI_ISR_TXUNRF_Msk     (0x1UL << SWPMI_ISR_TXUNRF_Pos)               /*!< 0x00000010 */\r
16108 #define SWPMI_ISR_TXUNRF         SWPMI_ISR_TXUNRF_Msk                          /*!<Transmit underrun error flag    */\r
16109 #define SWPMI_ISR_RXNE_Pos       (5U)\r
16110 #define SWPMI_ISR_RXNE_Msk       (0x1UL << SWPMI_ISR_RXNE_Pos)                 /*!< 0x00000020 */\r
16111 #define SWPMI_ISR_RXNE           SWPMI_ISR_RXNE_Msk                            /*!<Receive data register not empty */\r
16112 #define SWPMI_ISR_TXE_Pos        (6U)\r
16113 #define SWPMI_ISR_TXE_Msk        (0x1UL << SWPMI_ISR_TXE_Pos)                  /*!< 0x00000040 */\r
16114 #define SWPMI_ISR_TXE            SWPMI_ISR_TXE_Msk                             /*!<Transmit data register empty    */\r
16115 #define SWPMI_ISR_TCF_Pos        (7U)\r
16116 #define SWPMI_ISR_TCF_Msk        (0x1UL << SWPMI_ISR_TCF_Pos)                  /*!< 0x00000080 */\r
16117 #define SWPMI_ISR_TCF            SWPMI_ISR_TCF_Msk                             /*!<Transfer complete flag          */\r
16118 #define SWPMI_ISR_SRF_Pos        (8U)\r
16119 #define SWPMI_ISR_SRF_Msk        (0x1UL << SWPMI_ISR_SRF_Pos)                  /*!< 0x00000100 */\r
16120 #define SWPMI_ISR_SRF            SWPMI_ISR_SRF_Msk                             /*!<Slave resume flag               */\r
16121 #define SWPMI_ISR_SUSP_Pos       (9U)\r
16122 #define SWPMI_ISR_SUSP_Msk       (0x1UL << SWPMI_ISR_SUSP_Pos)                 /*!< 0x00000200 */\r
16123 #define SWPMI_ISR_SUSP           SWPMI_ISR_SUSP_Msk                            /*!<SUSPEND flag                    */\r
16124 #define SWPMI_ISR_DEACTF_Pos     (10U)\r
16125 #define SWPMI_ISR_DEACTF_Msk     (0x1UL << SWPMI_ISR_DEACTF_Pos)               /*!< 0x00000400 */\r
16126 #define SWPMI_ISR_DEACTF         SWPMI_ISR_DEACTF_Msk                          /*!<DEACTIVATED flag                */\r
16127 \r
16128 /*******************  Bit definition for SWPMI_ICR register  ********************/\r
16129 #define SWPMI_ICR_CRXBFF_Pos     (0U)\r
16130 #define SWPMI_ICR_CRXBFF_Msk     (0x1UL << SWPMI_ICR_CRXBFF_Pos)               /*!< 0x00000001 */\r
16131 #define SWPMI_ICR_CRXBFF         SWPMI_ICR_CRXBFF_Msk                          /*!<Clear receive buffer full flag       */\r
16132 #define SWPMI_ICR_CTXBEF_Pos     (1U)\r
16133 #define SWPMI_ICR_CTXBEF_Msk     (0x1UL << SWPMI_ICR_CTXBEF_Pos)               /*!< 0x00000002 */\r
16134 #define SWPMI_ICR_CTXBEF         SWPMI_ICR_CTXBEF_Msk                          /*!<Clear transmit buffer empty flag     */\r
16135 #define SWPMI_ICR_CRXBERF_Pos    (2U)\r
16136 #define SWPMI_ICR_CRXBERF_Msk    (0x1UL << SWPMI_ICR_CRXBERF_Pos)              /*!< 0x00000004 */\r
16137 #define SWPMI_ICR_CRXBERF        SWPMI_ICR_CRXBERF_Msk                         /*!<Clear receive CRC error flag         */\r
16138 #define SWPMI_ICR_CRXOVRF_Pos    (3U)\r
16139 #define SWPMI_ICR_CRXOVRF_Msk    (0x1UL << SWPMI_ICR_CRXOVRF_Pos)              /*!< 0x00000008 */\r
16140 #define SWPMI_ICR_CRXOVRF        SWPMI_ICR_CRXOVRF_Msk                         /*!<Clear receive overrun error flag     */\r
16141 #define SWPMI_ICR_CTXUNRF_Pos    (4U)\r
16142 #define SWPMI_ICR_CTXUNRF_Msk    (0x1UL << SWPMI_ICR_CTXUNRF_Pos)              /*!< 0x00000010 */\r
16143 #define SWPMI_ICR_CTXUNRF        SWPMI_ICR_CTXUNRF_Msk                         /*!<Clear transmit underrun error flag   */\r
16144 #define SWPMI_ICR_CTCF_Pos       (7U)\r
16145 #define SWPMI_ICR_CTCF_Msk       (0x1UL << SWPMI_ICR_CTCF_Pos)                 /*!< 0x00000080 */\r
16146 #define SWPMI_ICR_CTCF           SWPMI_ICR_CTCF_Msk                            /*!<Clear transfer complete flag         */\r
16147 #define SWPMI_ICR_CSRF_Pos       (8U)\r
16148 #define SWPMI_ICR_CSRF_Msk       (0x1UL << SWPMI_ICR_CSRF_Pos)                 /*!< 0x00000100 */\r
16149 #define SWPMI_ICR_CSRF           SWPMI_ICR_CSRF_Msk                            /*!<Clear slave resume flag              */\r
16150 \r
16151 /*******************  Bit definition for SWPMI_IER register  ********************/\r
16152 #define SWPMI_IER_SRIE_Pos       (8U)\r
16153 #define SWPMI_IER_SRIE_Msk       (0x1UL << SWPMI_IER_SRIE_Pos)                 /*!< 0x00000100 */\r
16154 #define SWPMI_IER_SRIE           SWPMI_IER_SRIE_Msk                            /*!<Slave resume interrupt enable               */\r
16155 #define SWPMI_IER_TCIE_Pos       (7U)\r
16156 #define SWPMI_IER_TCIE_Msk       (0x1UL << SWPMI_IER_TCIE_Pos)                 /*!< 0x00000080 */\r
16157 #define SWPMI_IER_TCIE           SWPMI_IER_TCIE_Msk                            /*!<Transmit complete interrupt enable          */\r
16158 #define SWPMI_IER_TIE_Pos        (6U)\r
16159 #define SWPMI_IER_TIE_Msk        (0x1UL << SWPMI_IER_TIE_Pos)                  /*!< 0x00000040 */\r
16160 #define SWPMI_IER_TIE            SWPMI_IER_TIE_Msk                             /*!<Transmit interrupt enable                   */\r
16161 #define SWPMI_IER_RIE_Pos        (5U)\r
16162 #define SWPMI_IER_RIE_Msk        (0x1UL << SWPMI_IER_RIE_Pos)                  /*!< 0x00000020 */\r
16163 #define SWPMI_IER_RIE            SWPMI_IER_RIE_Msk                             /*!<Receive interrupt enable                    */\r
16164 #define SWPMI_IER_TXUNRIE_Pos    (4U)\r
16165 #define SWPMI_IER_TXUNRIE_Msk    (0x1UL << SWPMI_IER_TXUNRIE_Pos)              /*!< 0x00000010 */\r
16166 #define SWPMI_IER_TXUNRIE        SWPMI_IER_TXUNRIE_Msk                         /*!<Transmit underrun error interrupt enable    */\r
16167 #define SWPMI_IER_RXOVRIE_Pos    (3U)\r
16168 #define SWPMI_IER_RXOVRIE_Msk    (0x1UL << SWPMI_IER_RXOVRIE_Pos)              /*!< 0x00000008 */\r
16169 #define SWPMI_IER_RXOVRIE        SWPMI_IER_RXOVRIE_Msk                         /*!<Receive overrun error interrupt enable      */\r
16170 #define SWPMI_IER_RXBERIE_Pos    (2U)\r
16171 #define SWPMI_IER_RXBERIE_Msk    (0x1UL << SWPMI_IER_RXBERIE_Pos)              /*!< 0x00000004 */\r
16172 #define SWPMI_IER_RXBERIE        SWPMI_IER_RXBERIE_Msk                         /*!<Receive CRC error interrupt enable          */\r
16173 #define SWPMI_IER_TXBEIE_Pos     (1U)\r
16174 #define SWPMI_IER_TXBEIE_Msk     (0x1UL << SWPMI_IER_TXBEIE_Pos)               /*!< 0x00000002 */\r
16175 #define SWPMI_IER_TXBEIE         SWPMI_IER_TXBEIE_Msk                          /*!<Transmit buffer empty interrupt enable      */\r
16176 #define SWPMI_IER_RXBFIE_Pos     (0U)\r
16177 #define SWPMI_IER_RXBFIE_Msk     (0x1UL << SWPMI_IER_RXBFIE_Pos)               /*!< 0x00000001 */\r
16178 #define SWPMI_IER_RXBFIE         SWPMI_IER_RXBFIE_Msk                          /*!<Receive buffer full interrupt enable        */\r
16179 \r
16180 /*******************  Bit definition for SWPMI_RFL register  ********************/\r
16181 #define SWPMI_RFL_RFL_Pos        (0U)\r
16182 #define SWPMI_RFL_RFL_Msk        (0x1FUL << SWPMI_RFL_RFL_Pos)                 /*!< 0x0000001F */\r
16183 #define SWPMI_RFL_RFL            SWPMI_RFL_RFL_Msk                             /*!<RFL[4:0] bits (Receive Frame length) */\r
16184 #define SWPMI_RFL_RFL_0_1_Pos    (0U)\r
16185 #define SWPMI_RFL_RFL_0_1_Msk    (0x3UL << SWPMI_RFL_RFL_0_1_Pos)              /*!< 0x00000003 */\r
16186 #define SWPMI_RFL_RFL_0_1        SWPMI_RFL_RFL_0_1_Msk                         /*!<RFL[1:0] bits (number of relevant bytes for the last SWPMI_RDR register read.) */\r
16187 \r
16188 /*******************  Bit definition for SWPMI_TDR register  ********************/\r
16189 #define SWPMI_TDR_TD_Pos         (0U)\r
16190 #define SWPMI_TDR_TD_Msk         (0xFFFFFFFFUL << SWPMI_TDR_TD_Pos)            /*!< 0xFFFFFFFF */\r
16191 #define SWPMI_TDR_TD             SWPMI_TDR_TD_Msk                              /*!<Transmit Data Register         */\r
16192 \r
16193 /*******************  Bit definition for SWPMI_RDR register  ********************/\r
16194 #define SWPMI_RDR_RD_Pos         (0U)\r
16195 #define SWPMI_RDR_RD_Msk         (0xFFFFFFFFUL << SWPMI_RDR_RD_Pos)            /*!< 0xFFFFFFFF */\r
16196 #define SWPMI_RDR_RD             SWPMI_RDR_RD_Msk                              /*!<Receive Data Register          */\r
16197 \r
16198 /*******************  Bit definition for SWPMI_OR register  ********************/\r
16199 #define SWPMI_OR_TBYP_Pos        (0U)\r
16200 #define SWPMI_OR_TBYP_Msk        (0x1UL << SWPMI_OR_TBYP_Pos)                  /*!< 0x00000001 */\r
16201 #define SWPMI_OR_TBYP            SWPMI_OR_TBYP_Msk                             /*!<SWP Transceiver Bypass */\r
16202 #define SWPMI_OR_CLASS_Pos       (1U)\r
16203 #define SWPMI_OR_CLASS_Msk       (0x1UL << SWPMI_OR_CLASS_Pos)                 /*!< 0x00000002 */\r
16204 #define SWPMI_OR_CLASS           SWPMI_OR_CLASS_Msk                            /*!<SWP Voltage Class selection */\r
16205 \r
16206 /******************************************************************************/\r
16207 /*                                                                            */\r
16208 /*                                 VREFBUF                                    */\r
16209 /*                                                                            */\r
16210 /******************************************************************************/\r
16211 /*******************  Bit definition for VREFBUF_CSR register  ****************/\r
16212 #define VREFBUF_CSR_ENVR_Pos    (0U)\r
16213 #define VREFBUF_CSR_ENVR_Msk    (0x1UL << VREFBUF_CSR_ENVR_Pos)                /*!< 0x00000001 */\r
16214 #define VREFBUF_CSR_ENVR        VREFBUF_CSR_ENVR_Msk                           /*!<Voltage reference buffer enable */\r
16215 #define VREFBUF_CSR_HIZ_Pos     (1U)\r
16216 #define VREFBUF_CSR_HIZ_Msk     (0x1UL << VREFBUF_CSR_HIZ_Pos)                 /*!< 0x00000002 */\r
16217 #define VREFBUF_CSR_HIZ         VREFBUF_CSR_HIZ_Msk                            /*!<High impedance mode             */\r
16218 #define VREFBUF_CSR_VRS_Pos     (2U)\r
16219 #define VREFBUF_CSR_VRS_Msk     (0x1UL << VREFBUF_CSR_VRS_Pos)                 /*!< 0x00000004 */\r
16220 #define VREFBUF_CSR_VRS         VREFBUF_CSR_VRS_Msk                            /*!<Voltage reference scale         */\r
16221 #define VREFBUF_CSR_VRR_Pos     (3U)\r
16222 #define VREFBUF_CSR_VRR_Msk     (0x1UL << VREFBUF_CSR_VRR_Pos)                 /*!< 0x00000008 */\r
16223 #define VREFBUF_CSR_VRR         VREFBUF_CSR_VRR_Msk                            /*!<Voltage reference buffer ready  */\r
16224 \r
16225 /*******************  Bit definition for VREFBUF_CCR register  ******************/\r
16226 #define VREFBUF_CCR_TRIM_Pos    (0U)\r
16227 #define VREFBUF_CCR_TRIM_Msk    (0x3FUL << VREFBUF_CCR_TRIM_Pos)               /*!< 0x0000003F */\r
16228 #define VREFBUF_CCR_TRIM        VREFBUF_CCR_TRIM_Msk                           /*!<TRIM[5:0] bits (Trimming code)  */\r
16229 \r
16230 /******************************************************************************/\r
16231 /*                                                                            */\r
16232 /*                            Window WATCHDOG                                 */\r
16233 /*                                                                            */\r
16234 /******************************************************************************/\r
16235 /*******************  Bit definition for WWDG_CR register  ********************/\r
16236 #define WWDG_CR_T_Pos           (0U)\r
16237 #define WWDG_CR_T_Msk           (0x7FUL << WWDG_CR_T_Pos)                      /*!< 0x0000007F */\r
16238 #define WWDG_CR_T               WWDG_CR_T_Msk                                  /*!<T[6:0] bits (7-Bit counter (MSB to LSB)) */\r
16239 #define WWDG_CR_T_0             (0x01UL << WWDG_CR_T_Pos)                      /*!< 0x00000001 */\r
16240 #define WWDG_CR_T_1             (0x02UL << WWDG_CR_T_Pos)                      /*!< 0x00000002 */\r
16241 #define WWDG_CR_T_2             (0x04UL << WWDG_CR_T_Pos)                      /*!< 0x00000004 */\r
16242 #define WWDG_CR_T_3             (0x08UL << WWDG_CR_T_Pos)                      /*!< 0x00000008 */\r
16243 #define WWDG_CR_T_4             (0x10UL << WWDG_CR_T_Pos)                      /*!< 0x00000010 */\r
16244 #define WWDG_CR_T_5             (0x20UL << WWDG_CR_T_Pos)                      /*!< 0x00000020 */\r
16245 #define WWDG_CR_T_6             (0x40UL << WWDG_CR_T_Pos)                      /*!< 0x00000040 */\r
16246 \r
16247 #define WWDG_CR_WDGA_Pos        (7U)\r
16248 #define WWDG_CR_WDGA_Msk        (0x1UL << WWDG_CR_WDGA_Pos)                    /*!< 0x00000080 */\r
16249 #define WWDG_CR_WDGA            WWDG_CR_WDGA_Msk                               /*!<Activation bit */\r
16250 \r
16251 /*******************  Bit definition for WWDG_CFR register  *******************/\r
16252 #define WWDG_CFR_W_Pos          (0U)\r
16253 #define WWDG_CFR_W_Msk          (0x7FUL << WWDG_CFR_W_Pos)                     /*!< 0x0000007F */\r
16254 #define WWDG_CFR_W              WWDG_CFR_W_Msk                                 /*!<W[6:0] bits (7-bit window value) */\r
16255 #define WWDG_CFR_W_0            (0x01UL << WWDG_CFR_W_Pos)                     /*!< 0x00000001 */\r
16256 #define WWDG_CFR_W_1            (0x02UL << WWDG_CFR_W_Pos)                     /*!< 0x00000002 */\r
16257 #define WWDG_CFR_W_2            (0x04UL << WWDG_CFR_W_Pos)                     /*!< 0x00000004 */\r
16258 #define WWDG_CFR_W_3            (0x08UL << WWDG_CFR_W_Pos)                     /*!< 0x00000008 */\r
16259 #define WWDG_CFR_W_4            (0x10UL << WWDG_CFR_W_Pos)                     /*!< 0x00000010 */\r
16260 #define WWDG_CFR_W_5            (0x20UL << WWDG_CFR_W_Pos)                     /*!< 0x00000020 */\r
16261 #define WWDG_CFR_W_6            (0x40UL << WWDG_CFR_W_Pos)                     /*!< 0x00000040 */\r
16262 \r
16263 #define WWDG_CFR_WDGTB_Pos      (7U)\r
16264 #define WWDG_CFR_WDGTB_Msk      (0x3UL << WWDG_CFR_WDGTB_Pos)                  /*!< 0x00000180 */\r
16265 #define WWDG_CFR_WDGTB          WWDG_CFR_WDGTB_Msk                             /*!<WDGTB[1:0] bits (Timer Base) */\r
16266 #define WWDG_CFR_WDGTB_0        (0x1UL << WWDG_CFR_WDGTB_Pos)                  /*!< 0x00000080 */\r
16267 #define WWDG_CFR_WDGTB_1        (0x2UL << WWDG_CFR_WDGTB_Pos)                  /*!< 0x00000100 */\r
16268 \r
16269 #define WWDG_CFR_EWI_Pos        (9U)\r
16270 #define WWDG_CFR_EWI_Msk        (0x1UL << WWDG_CFR_EWI_Pos)                    /*!< 0x00000200 */\r
16271 #define WWDG_CFR_EWI            WWDG_CFR_EWI_Msk                               /*!<Early Wakeup Interrupt */\r
16272 \r
16273 /*******************  Bit definition for WWDG_SR register  ********************/\r
16274 #define WWDG_SR_EWIF_Pos        (0U)\r
16275 #define WWDG_SR_EWIF_Msk        (0x1UL << WWDG_SR_EWIF_Pos)                    /*!< 0x00000001 */\r
16276 #define WWDG_SR_EWIF            WWDG_SR_EWIF_Msk                               /*!<Early Wakeup Interrupt Flag */\r
16277 \r
16278 \r
16279 /******************************************************************************/\r
16280 /*                                                                            */\r
16281 /*                                 Debug MCU                                  */\r
16282 /*                                                                            */\r
16283 /******************************************************************************/\r
16284 /********************  Bit definition for DBGMCU_IDCODE register  *************/\r
16285 #define DBGMCU_IDCODE_DEV_ID_Pos               (0U)\r
16286 #define DBGMCU_IDCODE_DEV_ID_Msk               (0xFFFUL << DBGMCU_IDCODE_DEV_ID_Pos) /*!< 0x00000FFF */\r
16287 #define DBGMCU_IDCODE_DEV_ID                   DBGMCU_IDCODE_DEV_ID_Msk\r
16288 #define DBGMCU_IDCODE_REV_ID_Pos               (16U)\r
16289 #define DBGMCU_IDCODE_REV_ID_Msk               (0xFFFFUL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0xFFFF0000 */\r
16290 #define DBGMCU_IDCODE_REV_ID                   DBGMCU_IDCODE_REV_ID_Msk\r
16291 \r
16292 /********************  Bit definition for DBGMCU_CR register  *****************/\r
16293 #define DBGMCU_CR_DBG_SLEEP_Pos                (0U)\r
16294 #define DBGMCU_CR_DBG_SLEEP_Msk                (0x1UL << DBGMCU_CR_DBG_SLEEP_Pos) /*!< 0x00000001 */\r
16295 #define DBGMCU_CR_DBG_SLEEP                    DBGMCU_CR_DBG_SLEEP_Msk\r
16296 #define DBGMCU_CR_DBG_STOP_Pos                 (1U)\r
16297 #define DBGMCU_CR_DBG_STOP_Msk                 (0x1UL << DBGMCU_CR_DBG_STOP_Pos) /*!< 0x00000002 */\r
16298 #define DBGMCU_CR_DBG_STOP                     DBGMCU_CR_DBG_STOP_Msk\r
16299 #define DBGMCU_CR_DBG_STANDBY_Pos              (2U)\r
16300 #define DBGMCU_CR_DBG_STANDBY_Msk              (0x1UL << DBGMCU_CR_DBG_STANDBY_Pos) /*!< 0x00000004 */\r
16301 #define DBGMCU_CR_DBG_STANDBY                  DBGMCU_CR_DBG_STANDBY_Msk\r
16302 #define DBGMCU_CR_TRACE_IOEN_Pos               (5U)\r
16303 #define DBGMCU_CR_TRACE_IOEN_Msk               (0x1UL << DBGMCU_CR_TRACE_IOEN_Pos) /*!< 0x00000020 */\r
16304 #define DBGMCU_CR_TRACE_IOEN                   DBGMCU_CR_TRACE_IOEN_Msk\r
16305 \r
16306 #define DBGMCU_CR_TRACE_MODE_Pos               (6U)\r
16307 #define DBGMCU_CR_TRACE_MODE_Msk               (0x3UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x000000C0 */\r
16308 #define DBGMCU_CR_TRACE_MODE                   DBGMCU_CR_TRACE_MODE_Msk\r
16309 #define DBGMCU_CR_TRACE_MODE_0                 (0x1UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x00000040 */\r
16310 #define DBGMCU_CR_TRACE_MODE_1                 (0x2UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x00000080 */\r
16311 \r
16312 /********************  Bit definition for DBGMCU_APB1FZR1 register  ***********/\r
16313 #define DBGMCU_APB1FZR1_DBG_TIM2_STOP_Pos      (0U)\r
16314 #define DBGMCU_APB1FZR1_DBG_TIM2_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_TIM2_STOP_Pos) /*!< 0x00000001 */\r
16315 #define DBGMCU_APB1FZR1_DBG_TIM2_STOP          DBGMCU_APB1FZR1_DBG_TIM2_STOP_Msk\r
16316 #define DBGMCU_APB1FZR1_DBG_TIM3_STOP_Pos      (1U)\r
16317 #define DBGMCU_APB1FZR1_DBG_TIM3_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_TIM3_STOP_Pos) /*!< 0x00000002 */\r
16318 #define DBGMCU_APB1FZR1_DBG_TIM3_STOP          DBGMCU_APB1FZR1_DBG_TIM3_STOP_Msk\r
16319 #define DBGMCU_APB1FZR1_DBG_TIM4_STOP_Pos      (2U)\r
16320 #define DBGMCU_APB1FZR1_DBG_TIM4_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_TIM4_STOP_Pos) /*!< 0x00000004 */\r
16321 #define DBGMCU_APB1FZR1_DBG_TIM4_STOP          DBGMCU_APB1FZR1_DBG_TIM4_STOP_Msk\r
16322 #define DBGMCU_APB1FZR1_DBG_TIM5_STOP_Pos      (3U)\r
16323 #define DBGMCU_APB1FZR1_DBG_TIM5_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_TIM5_STOP_Pos) /*!< 0x00000008 */\r
16324 #define DBGMCU_APB1FZR1_DBG_TIM5_STOP          DBGMCU_APB1FZR1_DBG_TIM5_STOP_Msk\r
16325 #define DBGMCU_APB1FZR1_DBG_TIM6_STOP_Pos      (4U)\r
16326 #define DBGMCU_APB1FZR1_DBG_TIM6_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_TIM6_STOP_Pos) /*!< 0x00000010 */\r
16327 #define DBGMCU_APB1FZR1_DBG_TIM6_STOP          DBGMCU_APB1FZR1_DBG_TIM6_STOP_Msk\r
16328 #define DBGMCU_APB1FZR1_DBG_TIM7_STOP_Pos      (5U)\r
16329 #define DBGMCU_APB1FZR1_DBG_TIM7_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_TIM7_STOP_Pos) /*!< 0x00000020 */\r
16330 #define DBGMCU_APB1FZR1_DBG_TIM7_STOP          DBGMCU_APB1FZR1_DBG_TIM7_STOP_Msk\r
16331 #define DBGMCU_APB1FZR1_DBG_RTC_STOP_Pos       (10U)\r
16332 #define DBGMCU_APB1FZR1_DBG_RTC_STOP_Msk       (0x1UL << DBGMCU_APB1FZR1_DBG_RTC_STOP_Pos) /*!< 0x00000400 */\r
16333 #define DBGMCU_APB1FZR1_DBG_RTC_STOP           DBGMCU_APB1FZR1_DBG_RTC_STOP_Msk\r
16334 #define DBGMCU_APB1FZR1_DBG_WWDG_STOP_Pos      (11U)\r
16335 #define DBGMCU_APB1FZR1_DBG_WWDG_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_WWDG_STOP_Pos) /*!< 0x00000800 */\r
16336 #define DBGMCU_APB1FZR1_DBG_WWDG_STOP          DBGMCU_APB1FZR1_DBG_WWDG_STOP_Msk\r
16337 #define DBGMCU_APB1FZR1_DBG_IWDG_STOP_Pos      (12U)\r
16338 #define DBGMCU_APB1FZR1_DBG_IWDG_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_IWDG_STOP_Pos) /*!< 0x00001000 */\r
16339 #define DBGMCU_APB1FZR1_DBG_IWDG_STOP          DBGMCU_APB1FZR1_DBG_IWDG_STOP_Msk\r
16340 #define DBGMCU_APB1FZR1_DBG_I2C1_STOP_Pos      (21U)\r
16341 #define DBGMCU_APB1FZR1_DBG_I2C1_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_I2C1_STOP_Pos) /*!< 0x00200000 */\r
16342 #define DBGMCU_APB1FZR1_DBG_I2C1_STOP          DBGMCU_APB1FZR1_DBG_I2C1_STOP_Msk\r
16343 #define DBGMCU_APB1FZR1_DBG_I2C2_STOP_Pos      (22U)\r
16344 #define DBGMCU_APB1FZR1_DBG_I2C2_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_I2C2_STOP_Pos) /*!< 0x00400000 */\r
16345 #define DBGMCU_APB1FZR1_DBG_I2C2_STOP          DBGMCU_APB1FZR1_DBG_I2C2_STOP_Msk\r
16346 #define DBGMCU_APB1FZR1_DBG_I2C3_STOP_Pos      (23U)\r
16347 #define DBGMCU_APB1FZR1_DBG_I2C3_STOP_Msk      (0x1UL << DBGMCU_APB1FZR1_DBG_I2C3_STOP_Pos) /*!< 0x00800000 */\r
16348 #define DBGMCU_APB1FZR1_DBG_I2C3_STOP          DBGMCU_APB1FZR1_DBG_I2C3_STOP_Msk\r
16349 #define DBGMCU_APB1FZR1_DBG_CAN_STOP_Pos       (25U)\r
16350 #define DBGMCU_APB1FZR1_DBG_CAN_STOP_Msk       (0x1UL << DBGMCU_APB1FZR1_DBG_CAN_STOP_Pos) /*!< 0x02000000 */\r
16351 #define DBGMCU_APB1FZR1_DBG_CAN_STOP           DBGMCU_APB1FZR1_DBG_CAN_STOP_Msk\r
16352 #define DBGMCU_APB1FZR1_DBG_LPTIM1_STOP_Pos    (31U)\r
16353 #define DBGMCU_APB1FZR1_DBG_LPTIM1_STOP_Msk    (0x1UL << DBGMCU_APB1FZR1_DBG_LPTIM1_STOP_Pos) /*!< 0x80000000 */\r
16354 #define DBGMCU_APB1FZR1_DBG_LPTIM1_STOP        DBGMCU_APB1FZR1_DBG_LPTIM1_STOP_Msk\r
16355 \r
16356 /********************  Bit definition for DBGMCU_APB1FZR2 register  **********/\r
16357 #define DBGMCU_APB1FZR2_DBG_LPTIM2_STOP_Pos    (5U)\r
16358 #define DBGMCU_APB1FZR2_DBG_LPTIM2_STOP_Msk    (0x1UL << DBGMCU_APB1FZR2_DBG_LPTIM2_STOP_Pos) /*!< 0x00000020 */\r
16359 #define DBGMCU_APB1FZR2_DBG_LPTIM2_STOP        DBGMCU_APB1FZR2_DBG_LPTIM2_STOP_Msk\r
16360 \r
16361 /********************  Bit definition for DBGMCU_APB2FZ register  ************/\r
16362 #define DBGMCU_APB2FZ_DBG_TIM1_STOP_Pos        (11U)\r
16363 #define DBGMCU_APB2FZ_DBG_TIM1_STOP_Msk        (0x1UL << DBGMCU_APB2FZ_DBG_TIM1_STOP_Pos) /*!< 0x00000800 */\r
16364 #define DBGMCU_APB2FZ_DBG_TIM1_STOP            DBGMCU_APB2FZ_DBG_TIM1_STOP_Msk\r
16365 #define DBGMCU_APB2FZ_DBG_TIM8_STOP_Pos        (13U)\r
16366 #define DBGMCU_APB2FZ_DBG_TIM8_STOP_Msk        (0x1UL << DBGMCU_APB2FZ_DBG_TIM8_STOP_Pos) /*!< 0x00002000 */\r
16367 #define DBGMCU_APB2FZ_DBG_TIM8_STOP            DBGMCU_APB2FZ_DBG_TIM8_STOP_Msk\r
16368 #define DBGMCU_APB2FZ_DBG_TIM15_STOP_Pos       (16U)\r
16369 #define DBGMCU_APB2FZ_DBG_TIM15_STOP_Msk       (0x1UL << DBGMCU_APB2FZ_DBG_TIM15_STOP_Pos) /*!< 0x00010000 */\r
16370 #define DBGMCU_APB2FZ_DBG_TIM15_STOP           DBGMCU_APB2FZ_DBG_TIM15_STOP_Msk\r
16371 #define DBGMCU_APB2FZ_DBG_TIM16_STOP_Pos       (17U)\r
16372 #define DBGMCU_APB2FZ_DBG_TIM16_STOP_Msk       (0x1UL << DBGMCU_APB2FZ_DBG_TIM16_STOP_Pos) /*!< 0x00020000 */\r
16373 #define DBGMCU_APB2FZ_DBG_TIM16_STOP           DBGMCU_APB2FZ_DBG_TIM16_STOP_Msk\r
16374 #define DBGMCU_APB2FZ_DBG_TIM17_STOP_Pos       (18U)\r
16375 #define DBGMCU_APB2FZ_DBG_TIM17_STOP_Msk       (0x1UL << DBGMCU_APB2FZ_DBG_TIM17_STOP_Pos) /*!< 0x00040000 */\r
16376 #define DBGMCU_APB2FZ_DBG_TIM17_STOP           DBGMCU_APB2FZ_DBG_TIM17_STOP_Msk\r
16377 \r
16378 /******************************************************************************/\r
16379 /*                                                                            */\r
16380 /*                                       USB_OTG                              */\r
16381 /*                                                                            */\r
16382 /******************************************************************************/\r
16383 /********************  Bit definition for USB_OTG_GOTGCTL register  ********************/\r
16384 #define USB_OTG_GOTGCTL_SRQSCS_Pos               (0U)\r
16385 #define USB_OTG_GOTGCTL_SRQSCS_Msk               (0x1UL << USB_OTG_GOTGCTL_SRQSCS_Pos) /*!< 0x00000001 */\r
16386 #define USB_OTG_GOTGCTL_SRQSCS                   USB_OTG_GOTGCTL_SRQSCS_Msk    /*!< Session request success */\r
16387 #define USB_OTG_GOTGCTL_SRQ_Pos                  (1U)\r
16388 #define USB_OTG_GOTGCTL_SRQ_Msk                  (0x1UL << USB_OTG_GOTGCTL_SRQ_Pos) /*!< 0x00000002 */\r
16389 #define USB_OTG_GOTGCTL_SRQ                      USB_OTG_GOTGCTL_SRQ_Msk       /*!< Session request */\r
16390 #define USB_OTG_GOTGCTL_VBVALOEN_Pos             (2U)\r
16391 #define USB_OTG_GOTGCTL_VBVALOEN_Msk             (0x1UL << USB_OTG_GOTGCTL_VBVALOEN_Pos) /*!< 0x00000004 */\r
16392 #define USB_OTG_GOTGCTL_VBVALOEN                 USB_OTG_GOTGCTL_VBVALOEN_Msk  /*!< VBUS valid override enable */\r
16393 #define USB_OTG_GOTGCTL_VBVALOVAL_Pos            (3U)\r
16394 #define USB_OTG_GOTGCTL_VBVALOVAL_Msk            (0x1UL << USB_OTG_GOTGCTL_VBVALOVAL_Pos) /*!< 0x00000008 */\r
16395 #define USB_OTG_GOTGCTL_VBVALOVAL                USB_OTG_GOTGCTL_VBVALOVAL_Msk /*!< VBUS valid override value */\r
16396 #define USB_OTG_GOTGCTL_AVALOEN_Pos              (4U)\r
16397 #define USB_OTG_GOTGCTL_AVALOEN_Msk              (0x1UL << USB_OTG_GOTGCTL_AVALOEN_Pos) /*!< 0x00000010 */\r
16398 #define USB_OTG_GOTGCTL_AVALOEN                  USB_OTG_GOTGCTL_AVALOEN_Msk   /*!< A-peripheral session valid override enable */\r
16399 #define USB_OTG_GOTGCTL_AVALOVAL_Pos             (5U)\r
16400 #define USB_OTG_GOTGCTL_AVALOVAL_Msk             (0x1UL << USB_OTG_GOTGCTL_AVALOVAL_Pos) /*!< 0x00000020 */\r
16401 #define USB_OTG_GOTGCTL_AVALOVAL                 USB_OTG_GOTGCTL_AVALOVAL_Msk  /*!< A-peripheral session valid override value */\r
16402 #define USB_OTG_GOTGCTL_BVALOEN_Pos              (6U)\r
16403 #define USB_OTG_GOTGCTL_BVALOEN_Msk              (0x1UL << USB_OTG_GOTGCTL_BVALOEN_Pos) /*!< 0x00000040 */\r
16404 #define USB_OTG_GOTGCTL_BVALOEN                  USB_OTG_GOTGCTL_BVALOEN_Msk   /*!< B-peripheral session valid override enable */\r
16405 #define USB_OTG_GOTGCTL_BVALOVAL_Pos             (7U)\r
16406 #define USB_OTG_GOTGCTL_BVALOVAL_Msk             (0x1UL << USB_OTG_GOTGCTL_BVALOVAL_Pos) /*!< 0x00000080 */\r
16407 #define USB_OTG_GOTGCTL_BVALOVAL                 USB_OTG_GOTGCTL_BVALOVAL_Msk  /*!< B-peripheral session valid override value  */\r
16408 #define USB_OTG_GOTGCTL_BSESVLD_Pos              (19U)\r
16409 #define USB_OTG_GOTGCTL_BSESVLD_Msk              (0x1UL << USB_OTG_GOTGCTL_BSESVLD_Pos) /*!< 0x00080000 */\r
16410 #define USB_OTG_GOTGCTL_BSESVLD                  USB_OTG_GOTGCTL_BSESVLD_Msk   /*!<  B-session valid*/\r
16411 \r
16412 /********************  Bit definition for USB_OTG_GOTGINT register  ********************/\r
16413 #define USB_OTG_GOTGINT_SEDET_Pos                (2U)\r
16414 #define USB_OTG_GOTGINT_SEDET_Msk                (0x1UL << USB_OTG_GOTGINT_SEDET_Pos) /*!< 0x00000004 */\r
16415 #define USB_OTG_GOTGINT_SEDET                    USB_OTG_GOTGINT_SEDET_Msk     /*!< Session end detected */\r
16416 #define USB_OTG_GOTGINT_SRSSCHG_Pos              (8U)\r
16417 #define USB_OTG_GOTGINT_SRSSCHG_Msk              (0x1UL << USB_OTG_GOTGINT_SRSSCHG_Pos) /*!< 0x00000100 */\r
16418 #define USB_OTG_GOTGINT_SRSSCHG                  USB_OTG_GOTGINT_SRSSCHG_Msk   /*!< Session request success status change */\r
16419 #define USB_OTG_GOTGINT_HNSSCHG_Pos              (9U)\r
16420 #define USB_OTG_GOTGINT_HNSSCHG_Msk              (0x1UL << USB_OTG_GOTGINT_HNSSCHG_Pos) /*!< 0x00000200 */\r
16421 #define USB_OTG_GOTGINT_HNSSCHG                  USB_OTG_GOTGINT_HNSSCHG_Msk   /*!< Host negotiation success status change */\r
16422 #define USB_OTG_GOTGINT_HNGDET_Pos               (17U)\r
16423 #define USB_OTG_GOTGINT_HNGDET_Msk               (0x1UL << USB_OTG_GOTGINT_HNGDET_Pos) /*!< 0x00020000 */\r
16424 #define USB_OTG_GOTGINT_HNGDET                   USB_OTG_GOTGINT_HNGDET_Msk    /*!< Host negotiation detected */\r
16425 #define USB_OTG_GOTGINT_ADTOCHG_Pos              (18U)\r
16426 #define USB_OTG_GOTGINT_ADTOCHG_Msk              (0x1UL << USB_OTG_GOTGINT_ADTOCHG_Pos) /*!< 0x00040000 */\r
16427 #define USB_OTG_GOTGINT_ADTOCHG                  USB_OTG_GOTGINT_ADTOCHG_Msk   /*!< A-device timeout change */\r
16428 #define USB_OTG_GOTGINT_DBCDNE_Pos               (19U)\r
16429 #define USB_OTG_GOTGINT_DBCDNE_Msk               (0x1UL << USB_OTG_GOTGINT_DBCDNE_Pos) /*!< 0x00080000 */\r
16430 #define USB_OTG_GOTGINT_DBCDNE                   USB_OTG_GOTGINT_DBCDNE_Msk    /*!< Debounce done */\r
16431 \r
16432 /********************  Bit definition for USB_OTG_GAHBCFG register  ********************/\r
16433 #define USB_OTG_GAHBCFG_GINT_Pos                 (0U)\r
16434 #define USB_OTG_GAHBCFG_GINT_Msk                 (0x1UL << USB_OTG_GAHBCFG_GINT_Pos) /*!< 0x00000001 */\r
16435 #define USB_OTG_GAHBCFG_GINT                     USB_OTG_GAHBCFG_GINT_Msk      /*!< Global interrupt mask */\r
16436 #define USB_OTG_GAHBCFG_HBSTLEN_Pos              (1U)\r
16437 #define USB_OTG_GAHBCFG_HBSTLEN_Msk              (0xFUL << USB_OTG_GAHBCFG_HBSTLEN_Pos) /*!< 0x0000001E */\r
16438 #define USB_OTG_GAHBCFG_HBSTLEN                  USB_OTG_GAHBCFG_HBSTLEN_Msk   /*!< Burst length/type */\r
16439 #define USB_OTG_GAHBCFG_HBSTLEN_0                (0x1UL << USB_OTG_GAHBCFG_HBSTLEN_Pos) /*!< 0x00000002 */\r
16440 #define USB_OTG_GAHBCFG_HBSTLEN_1                (0x2UL << USB_OTG_GAHBCFG_HBSTLEN_Pos) /*!< 0x00000004 */\r
16441 #define USB_OTG_GAHBCFG_HBSTLEN_2                (0x4UL << USB_OTG_GAHBCFG_HBSTLEN_Pos) /*!< 0x00000008 */\r
16442 #define USB_OTG_GAHBCFG_HBSTLEN_3                (0x8UL << USB_OTG_GAHBCFG_HBSTLEN_Pos) /*!< 0x00000010 */\r
16443 #define USB_OTG_GAHBCFG_DMAEN_Pos                (5U)\r
16444 #define USB_OTG_GAHBCFG_DMAEN_Msk                (0x1UL << USB_OTG_GAHBCFG_DMAEN_Pos) /*!< 0x00000020 */\r
16445 #define USB_OTG_GAHBCFG_DMAEN                    USB_OTG_GAHBCFG_DMAEN_Msk     /*!< DMA enable */\r
16446 #define USB_OTG_GAHBCFG_TXFELVL_Pos              (7U)\r
16447 #define USB_OTG_GAHBCFG_TXFELVL_Msk              (0x1UL << USB_OTG_GAHBCFG_TXFELVL_Pos) /*!< 0x00000080 */\r
16448 #define USB_OTG_GAHBCFG_TXFELVL                  USB_OTG_GAHBCFG_TXFELVL_Msk   /*!< TxFIFO empty level */\r
16449 #define USB_OTG_GAHBCFG_PTXFELVL_Pos             (8U)\r
16450 #define USB_OTG_GAHBCFG_PTXFELVL_Msk             (0x1UL << USB_OTG_GAHBCFG_PTXFELVL_Pos) /*!< 0x00000100 */\r
16451 #define USB_OTG_GAHBCFG_PTXFELVL                 USB_OTG_GAHBCFG_PTXFELVL_Msk  /*!< Periodic TxFIFO empty level */\r
16452 \r
16453 /********************  Bit definition for USB_OTG_GUSBCFG register  ********************/\r
16454 #define USB_OTG_GUSBCFG_TOCAL_Pos                (0U)\r
16455 #define USB_OTG_GUSBCFG_TOCAL_Msk                (0x7UL << USB_OTG_GUSBCFG_TOCAL_Pos) /*!< 0x00000007 */\r
16456 #define USB_OTG_GUSBCFG_TOCAL                    USB_OTG_GUSBCFG_TOCAL_Msk     /*!< FS timeout calibration */\r
16457 #define USB_OTG_GUSBCFG_TOCAL_0                  (0x1UL << USB_OTG_GUSBCFG_TOCAL_Pos) /*!< 0x00000001 */\r
16458 #define USB_OTG_GUSBCFG_TOCAL_1                  (0x2UL << USB_OTG_GUSBCFG_TOCAL_Pos) /*!< 0x00000002 */\r
16459 #define USB_OTG_GUSBCFG_TOCAL_2                  (0x4UL << USB_OTG_GUSBCFG_TOCAL_Pos) /*!< 0x00000004 */\r
16460 #define USB_OTG_GUSBCFG_PHYSEL_Pos               (6U)\r
16461 #define USB_OTG_GUSBCFG_PHYSEL_Msk               (0x1UL << USB_OTG_GUSBCFG_PHYSEL_Pos) /*!< 0x00000040 */\r
16462 #define USB_OTG_GUSBCFG_PHYSEL                   USB_OTG_GUSBCFG_PHYSEL_Msk    /*!< USB 2.0 high-speed ULPI PHY or USB 1.1 full-speed serial transceiver select */\r
16463 #define USB_OTG_GUSBCFG_SRPCAP_Pos               (8U)\r
16464 #define USB_OTG_GUSBCFG_SRPCAP_Msk               (0x1UL << USB_OTG_GUSBCFG_SRPCAP_Pos) /*!< 0x00000100 */\r
16465 #define USB_OTG_GUSBCFG_SRPCAP                   USB_OTG_GUSBCFG_SRPCAP_Msk    /*!< SRP-capable */\r
16466 #define USB_OTG_GUSBCFG_HNPCAP_Pos               (9U)\r
16467 #define USB_OTG_GUSBCFG_HNPCAP_Msk               (0x1UL << USB_OTG_GUSBCFG_HNPCAP_Pos) /*!< 0x00000200 */\r
16468 #define USB_OTG_GUSBCFG_HNPCAP                   USB_OTG_GUSBCFG_HNPCAP_Msk    /*!< HNP-capable */\r
16469 #define USB_OTG_GUSBCFG_TRDT_Pos                 (10U)\r
16470 #define USB_OTG_GUSBCFG_TRDT_Msk                 (0xFUL << USB_OTG_GUSBCFG_TRDT_Pos) /*!< 0x00003C00 */\r
16471 #define USB_OTG_GUSBCFG_TRDT                     USB_OTG_GUSBCFG_TRDT_Msk      /*!< USB turnaround time */\r
16472 #define USB_OTG_GUSBCFG_TRDT_0                   (0x1UL << USB_OTG_GUSBCFG_TRDT_Pos) /*!< 0x00000400 */\r
16473 #define USB_OTG_GUSBCFG_TRDT_1                   (0x2UL << USB_OTG_GUSBCFG_TRDT_Pos) /*!< 0x00000800 */\r
16474 #define USB_OTG_GUSBCFG_TRDT_2                   (0x4UL << USB_OTG_GUSBCFG_TRDT_Pos) /*!< 0x00001000 */\r
16475 #define USB_OTG_GUSBCFG_TRDT_3                   (0x8UL << USB_OTG_GUSBCFG_TRDT_Pos) /*!< 0x00002000 */\r
16476 #define USB_OTG_GUSBCFG_PHYLPCS_Pos              (15U)\r
16477 #define USB_OTG_GUSBCFG_PHYLPCS_Msk              (0x1UL << USB_OTG_GUSBCFG_PHYLPCS_Pos) /*!< 0x00008000 */\r
16478 #define USB_OTG_GUSBCFG_PHYLPCS                  USB_OTG_GUSBCFG_PHYLPCS_Msk   /*!< PHY Low-power clock select */\r
16479 #define USB_OTG_GUSBCFG_ULPIFSLS_Pos             (17U)\r
16480 #define USB_OTG_GUSBCFG_ULPIFSLS_Msk             (0x1UL << USB_OTG_GUSBCFG_ULPIFSLS_Pos) /*!< 0x00020000 */\r
16481 #define USB_OTG_GUSBCFG_ULPIFSLS                 USB_OTG_GUSBCFG_ULPIFSLS_Msk  /*!< ULPI FS/LS select */\r
16482 #define USB_OTG_GUSBCFG_ULPIAR_Pos               (18U)\r
16483 #define USB_OTG_GUSBCFG_ULPIAR_Msk               (0x1UL << USB_OTG_GUSBCFG_ULPIAR_Pos) /*!< 0x00040000 */\r
16484 #define USB_OTG_GUSBCFG_ULPIAR                   USB_OTG_GUSBCFG_ULPIAR_Msk    /*!< ULPI Auto-resume */\r
16485 #define USB_OTG_GUSBCFG_ULPICSM_Pos              (19U)\r
16486 #define USB_OTG_GUSBCFG_ULPICSM_Msk              (0x1UL << USB_OTG_GUSBCFG_ULPICSM_Pos) /*!< 0x00080000 */\r
16487 #define USB_OTG_GUSBCFG_ULPICSM                  USB_OTG_GUSBCFG_ULPICSM_Msk   /*!< ULPI Clock SuspendM */\r
16488 #define USB_OTG_GUSBCFG_ULPIEVBUSD_Pos           (20U)\r
16489 #define USB_OTG_GUSBCFG_ULPIEVBUSD_Msk           (0x1UL << USB_OTG_GUSBCFG_ULPIEVBUSD_Pos) /*!< 0x00100000 */\r
16490 #define USB_OTG_GUSBCFG_ULPIEVBUSD               USB_OTG_GUSBCFG_ULPIEVBUSD_Msk /*!< ULPI External VBUS Drive */\r
16491 #define USB_OTG_GUSBCFG_ULPIEVBUSI_Pos           (21U)\r
16492 #define USB_OTG_GUSBCFG_ULPIEVBUSI_Msk           (0x1UL << USB_OTG_GUSBCFG_ULPIEVBUSI_Pos) /*!< 0x00200000 */\r
16493 #define USB_OTG_GUSBCFG_ULPIEVBUSI               USB_OTG_GUSBCFG_ULPIEVBUSI_Msk /*!< ULPI external VBUS indicator */\r
16494 #define USB_OTG_GUSBCFG_TSDPS_Pos                (22U)\r
16495 #define USB_OTG_GUSBCFG_TSDPS_Msk                (0x1UL << USB_OTG_GUSBCFG_TSDPS_Pos) /*!< 0x00400000 */\r
16496 #define USB_OTG_GUSBCFG_TSDPS                    USB_OTG_GUSBCFG_TSDPS_Msk     /*!< TermSel DLine pulsing selection */\r
16497 #define USB_OTG_GUSBCFG_PCCI_Pos                 (23U)\r
16498 #define USB_OTG_GUSBCFG_PCCI_Msk                 (0x1UL << USB_OTG_GUSBCFG_PCCI_Pos) /*!< 0x00800000 */\r
16499 #define USB_OTG_GUSBCFG_PCCI                     USB_OTG_GUSBCFG_PCCI_Msk      /*!< Indicator complement */\r
16500 #define USB_OTG_GUSBCFG_PTCI_Pos                 (24U)\r
16501 #define USB_OTG_GUSBCFG_PTCI_Msk                 (0x1UL << USB_OTG_GUSBCFG_PTCI_Pos) /*!< 0x01000000 */\r
16502 #define USB_OTG_GUSBCFG_PTCI                     USB_OTG_GUSBCFG_PTCI_Msk      /*!< Indicator pass through */\r
16503 #define USB_OTG_GUSBCFG_ULPIIPD_Pos              (25U)\r
16504 #define USB_OTG_GUSBCFG_ULPIIPD_Msk              (0x1UL << USB_OTG_GUSBCFG_ULPIIPD_Pos) /*!< 0x02000000 */\r
16505 #define USB_OTG_GUSBCFG_ULPIIPD                  USB_OTG_GUSBCFG_ULPIIPD_Msk   /*!< ULPI interface protect disable */\r
16506 #define USB_OTG_GUSBCFG_FHMOD_Pos                (29U)\r
16507 #define USB_OTG_GUSBCFG_FHMOD_Msk                (0x1UL << USB_OTG_GUSBCFG_FHMOD_Pos) /*!< 0x20000000 */\r
16508 #define USB_OTG_GUSBCFG_FHMOD                    USB_OTG_GUSBCFG_FHMOD_Msk     /*!< Forced host mode */\r
16509 #define USB_OTG_GUSBCFG_FDMOD_Pos                (30U)\r
16510 #define USB_OTG_GUSBCFG_FDMOD_Msk                (0x1UL << USB_OTG_GUSBCFG_FDMOD_Pos) /*!< 0x40000000 */\r
16511 #define USB_OTG_GUSBCFG_FDMOD                    USB_OTG_GUSBCFG_FDMOD_Msk     /*!< Forced peripheral mode */\r
16512 #define USB_OTG_GUSBCFG_CTXPKT_Pos               (31U)\r
16513 #define USB_OTG_GUSBCFG_CTXPKT_Msk               (0x1UL << USB_OTG_GUSBCFG_CTXPKT_Pos) /*!< 0x80000000 */\r
16514 #define USB_OTG_GUSBCFG_CTXPKT                   USB_OTG_GUSBCFG_CTXPKT_Msk    /*!< Corrupt Tx packet */\r
16515 \r
16516 /********************  Bit definition for USB_OTG_GRSTCTL register  ********************/\r
16517 #define USB_OTG_GRSTCTL_CSRST_Pos                (0U)\r
16518 #define USB_OTG_GRSTCTL_CSRST_Msk                (0x1UL << USB_OTG_GRSTCTL_CSRST_Pos) /*!< 0x00000001 */\r
16519 #define USB_OTG_GRSTCTL_CSRST                    USB_OTG_GRSTCTL_CSRST_Msk     /*!< Core soft reset */\r
16520 #define USB_OTG_GRSTCTL_HSRST_Pos                (1U)\r
16521 #define USB_OTG_GRSTCTL_HSRST_Msk                (0x1UL << USB_OTG_GRSTCTL_HSRST_Pos) /*!< 0x00000002 */\r
16522 #define USB_OTG_GRSTCTL_HSRST                    USB_OTG_GRSTCTL_HSRST_Msk     /*!< HCLK soft reset */\r
16523 #define USB_OTG_GRSTCTL_FCRST_Pos                (2U)\r
16524 #define USB_OTG_GRSTCTL_FCRST_Msk                (0x1UL << USB_OTG_GRSTCTL_FCRST_Pos) /*!< 0x00000004 */\r
16525 #define USB_OTG_GRSTCTL_FCRST                    USB_OTG_GRSTCTL_FCRST_Msk     /*!< Host frame counter reset */\r
16526 #define USB_OTG_GRSTCTL_RXFFLSH_Pos              (4U)\r
16527 #define USB_OTG_GRSTCTL_RXFFLSH_Msk              (0x1UL << USB_OTG_GRSTCTL_RXFFLSH_Pos) /*!< 0x00000010 */\r
16528 #define USB_OTG_GRSTCTL_RXFFLSH                  USB_OTG_GRSTCTL_RXFFLSH_Msk   /*!< RxFIFO flush */\r
16529 #define USB_OTG_GRSTCTL_TXFFLSH_Pos              (5U)\r
16530 #define USB_OTG_GRSTCTL_TXFFLSH_Msk              (0x1UL << USB_OTG_GRSTCTL_TXFFLSH_Pos) /*!< 0x00000020 */\r
16531 #define USB_OTG_GRSTCTL_TXFFLSH                  USB_OTG_GRSTCTL_TXFFLSH_Msk   /*!< TxFIFO flush */\r
16532 #define USB_OTG_GRSTCTL_TXFNUM_Pos               (6U)\r
16533 #define USB_OTG_GRSTCTL_TXFNUM_Msk               (0x1FUL << USB_OTG_GRSTCTL_TXFNUM_Pos) /*!< 0x000007C0 */\r
16534 #define USB_OTG_GRSTCTL_TXFNUM                   USB_OTG_GRSTCTL_TXFNUM_Msk    /*!< TxFIFO number */\r
16535 #define USB_OTG_GRSTCTL_TXFNUM_0                 (0x01UL << USB_OTG_GRSTCTL_TXFNUM_Pos) /*!< 0x00000040 */\r
16536 #define USB_OTG_GRSTCTL_TXFNUM_1                 (0x02UL << USB_OTG_GRSTCTL_TXFNUM_Pos) /*!< 0x00000080 */\r
16537 #define USB_OTG_GRSTCTL_TXFNUM_2                 (0x04UL << USB_OTG_GRSTCTL_TXFNUM_Pos) /*!< 0x00000100 */\r
16538 #define USB_OTG_GRSTCTL_TXFNUM_3                 (0x08UL << USB_OTG_GRSTCTL_TXFNUM_Pos) /*!< 0x00000200 */\r
16539 #define USB_OTG_GRSTCTL_TXFNUM_4                 (0x10UL << USB_OTG_GRSTCTL_TXFNUM_Pos) /*!< 0x00000400 */\r
16540 #define USB_OTG_GRSTCTL_DMAREQ_Pos               (30U)\r
16541 #define USB_OTG_GRSTCTL_DMAREQ_Msk               (0x1UL << USB_OTG_GRSTCTL_DMAREQ_Pos) /*!< 0x40000000 */\r
16542 #define USB_OTG_GRSTCTL_DMAREQ                   USB_OTG_GRSTCTL_DMAREQ_Msk    /*!< DMA request signal */\r
16543 #define USB_OTG_GRSTCTL_AHBIDL_Pos               (31U)\r
16544 #define USB_OTG_GRSTCTL_AHBIDL_Msk               (0x1UL << USB_OTG_GRSTCTL_AHBIDL_Pos) /*!< 0x80000000 */\r
16545 #define USB_OTG_GRSTCTL_AHBIDL                   USB_OTG_GRSTCTL_AHBIDL_Msk    /*!< AHB master idle */\r
16546 \r
16547 /********************  Bit definition for USB_OTG_GINTSTS register  ********************/\r
16548 #define USB_OTG_GINTSTS_CMOD_Pos                 (0U)\r
16549 #define USB_OTG_GINTSTS_CMOD_Msk                 (0x1UL << USB_OTG_GINTSTS_CMOD_Pos) /*!< 0x00000001 */\r
16550 #define USB_OTG_GINTSTS_CMOD                     USB_OTG_GINTSTS_CMOD_Msk      /*!< Current mode of operation */\r
16551 #define USB_OTG_GINTSTS_MMIS_Pos                 (1U)\r
16552 #define USB_OTG_GINTSTS_MMIS_Msk                 (0x1UL << USB_OTG_GINTSTS_MMIS_Pos) /*!< 0x00000002 */\r
16553 #define USB_OTG_GINTSTS_MMIS                     USB_OTG_GINTSTS_MMIS_Msk      /*!< Mode mismatch interrupt */\r
16554 #define USB_OTG_GINTSTS_OTGINT_Pos               (2U)\r
16555 #define USB_OTG_GINTSTS_OTGINT_Msk               (0x1UL << USB_OTG_GINTSTS_OTGINT_Pos) /*!< 0x00000004 */\r
16556 #define USB_OTG_GINTSTS_OTGINT                   USB_OTG_GINTSTS_OTGINT_Msk    /*!< OTG interrupt */\r
16557 #define USB_OTG_GINTSTS_SOF_Pos                  (3U)\r
16558 #define USB_OTG_GINTSTS_SOF_Msk                  (0x1UL << USB_OTG_GINTSTS_SOF_Pos) /*!< 0x00000008 */\r
16559 #define USB_OTG_GINTSTS_SOF                      USB_OTG_GINTSTS_SOF_Msk       /*!< Start of frame */\r
16560 #define USB_OTG_GINTSTS_RXFLVL_Pos               (4U)\r
16561 #define USB_OTG_GINTSTS_RXFLVL_Msk               (0x1UL << USB_OTG_GINTSTS_RXFLVL_Pos) /*!< 0x00000010 */\r
16562 #define USB_OTG_GINTSTS_RXFLVL                   USB_OTG_GINTSTS_RXFLVL_Msk    /*!< RxFIFO nonempty */\r
16563 #define USB_OTG_GINTSTS_NPTXFE_Pos               (5U)\r
16564 #define USB_OTG_GINTSTS_NPTXFE_Msk               (0x1UL << USB_OTG_GINTSTS_NPTXFE_Pos) /*!< 0x00000020 */\r
16565 #define USB_OTG_GINTSTS_NPTXFE                   USB_OTG_GINTSTS_NPTXFE_Msk    /*!< Nonperiodic TxFIFO empty */\r
16566 #define USB_OTG_GINTSTS_GINAKEFF_Pos             (6U)\r
16567 #define USB_OTG_GINTSTS_GINAKEFF_Msk             (0x1UL << USB_OTG_GINTSTS_GINAKEFF_Pos) /*!< 0x00000040 */\r
16568 #define USB_OTG_GINTSTS_GINAKEFF                 USB_OTG_GINTSTS_GINAKEFF_Msk  /*!< Global IN nonperiodic NAK effective */\r
16569 #define USB_OTG_GINTSTS_BOUTNAKEFF_Pos           (7U)\r
16570 #define USB_OTG_GINTSTS_BOUTNAKEFF_Msk           (0x1UL << USB_OTG_GINTSTS_BOUTNAKEFF_Pos) /*!< 0x00000080 */\r
16571 #define USB_OTG_GINTSTS_BOUTNAKEFF               USB_OTG_GINTSTS_BOUTNAKEFF_Msk /*!< Global OUT NAK effective */\r
16572 #define USB_OTG_GINTSTS_ESUSP_Pos                (10U)\r
16573 #define USB_OTG_GINTSTS_ESUSP_Msk                (0x1UL << USB_OTG_GINTSTS_ESUSP_Pos) /*!< 0x00000400 */\r
16574 #define USB_OTG_GINTSTS_ESUSP                    USB_OTG_GINTSTS_ESUSP_Msk     /*!< Early suspend */\r
16575 #define USB_OTG_GINTSTS_USBSUSP_Pos              (11U)\r
16576 #define USB_OTG_GINTSTS_USBSUSP_Msk              (0x1UL << USB_OTG_GINTSTS_USBSUSP_Pos) /*!< 0x00000800 */\r
16577 #define USB_OTG_GINTSTS_USBSUSP                  USB_OTG_GINTSTS_USBSUSP_Msk   /*!< USB suspend */\r
16578 #define USB_OTG_GINTSTS_USBRST_Pos               (12U)\r
16579 #define USB_OTG_GINTSTS_USBRST_Msk               (0x1UL << USB_OTG_GINTSTS_USBRST_Pos) /*!< 0x00001000 */\r
16580 #define USB_OTG_GINTSTS_USBRST                   USB_OTG_GINTSTS_USBRST_Msk    /*!< USB reset */\r
16581 #define USB_OTG_GINTSTS_ENUMDNE_Pos              (13U)\r
16582 #define USB_OTG_GINTSTS_ENUMDNE_Msk              (0x1UL << USB_OTG_GINTSTS_ENUMDNE_Pos) /*!< 0x00002000 */\r
16583 #define USB_OTG_GINTSTS_ENUMDNE                  USB_OTG_GINTSTS_ENUMDNE_Msk   /*!< Enumeration done */\r
16584 #define USB_OTG_GINTSTS_ISOODRP_Pos              (14U)\r
16585 #define USB_OTG_GINTSTS_ISOODRP_Msk              (0x1UL << USB_OTG_GINTSTS_ISOODRP_Pos) /*!< 0x00004000 */\r
16586 #define USB_OTG_GINTSTS_ISOODRP                  USB_OTG_GINTSTS_ISOODRP_Msk   /*!< Isochronous OUT packet dropped interrupt */\r
16587 #define USB_OTG_GINTSTS_EOPF_Pos                 (15U)\r
16588 #define USB_OTG_GINTSTS_EOPF_Msk                 (0x1UL << USB_OTG_GINTSTS_EOPF_Pos) /*!< 0x00008000 */\r
16589 #define USB_OTG_GINTSTS_EOPF                     USB_OTG_GINTSTS_EOPF_Msk      /*!< End of periodic frame interrupt */\r
16590 #define USB_OTG_GINTSTS_IEPINT_Pos               (18U)\r
16591 #define USB_OTG_GINTSTS_IEPINT_Msk               (0x1UL << USB_OTG_GINTSTS_IEPINT_Pos) /*!< 0x00040000 */\r
16592 #define USB_OTG_GINTSTS_IEPINT                   USB_OTG_GINTSTS_IEPINT_Msk    /*!< IN endpoint interrupt */\r
16593 #define USB_OTG_GINTSTS_OEPINT_Pos               (19U)\r
16594 #define USB_OTG_GINTSTS_OEPINT_Msk               (0x1UL << USB_OTG_GINTSTS_OEPINT_Pos) /*!< 0x00080000 */\r
16595 #define USB_OTG_GINTSTS_OEPINT                   USB_OTG_GINTSTS_OEPINT_Msk    /*!< OUT endpoint interrupt */\r
16596 #define USB_OTG_GINTSTS_IISOIXFR_Pos             (20U)\r
16597 #define USB_OTG_GINTSTS_IISOIXFR_Msk             (0x1UL << USB_OTG_GINTSTS_IISOIXFR_Pos) /*!< 0x00100000 */\r
16598 #define USB_OTG_GINTSTS_IISOIXFR                 USB_OTG_GINTSTS_IISOIXFR_Msk  /*!< Incomplete isochronous IN transfer */\r
16599 #define USB_OTG_GINTSTS_PXFR_INCOMPISOOUT_Pos    (21U)\r
16600 #define USB_OTG_GINTSTS_PXFR_INCOMPISOOUT_Msk    (0x1UL << USB_OTG_GINTSTS_PXFR_INCOMPISOOUT_Pos) /*!< 0x00200000 */\r
16601 #define USB_OTG_GINTSTS_PXFR_INCOMPISOOUT        USB_OTG_GINTSTS_PXFR_INCOMPISOOUT_Msk /*!< Incomplete periodic transfer */\r
16602 #define USB_OTG_GINTSTS_DATAFSUSP_Pos            (22U)\r
16603 #define USB_OTG_GINTSTS_DATAFSUSP_Msk            (0x1UL << USB_OTG_GINTSTS_DATAFSUSP_Pos) /*!< 0x00400000 */\r
16604 #define USB_OTG_GINTSTS_DATAFSUSP                USB_OTG_GINTSTS_DATAFSUSP_Msk /*!< Data fetch suspended */\r
16605 #define USB_OTG_GINTSTS_HPRTINT_Pos              (24U)\r
16606 #define USB_OTG_GINTSTS_HPRTINT_Msk              (0x1UL << USB_OTG_GINTSTS_HPRTINT_Pos) /*!< 0x01000000 */\r
16607 #define USB_OTG_GINTSTS_HPRTINT                  USB_OTG_GINTSTS_HPRTINT_Msk   /*!< Host port interrupt */\r
16608 #define USB_OTG_GINTSTS_HCINT_Pos                (25U)\r
16609 #define USB_OTG_GINTSTS_HCINT_Msk                (0x1UL << USB_OTG_GINTSTS_HCINT_Pos) /*!< 0x02000000 */\r
16610 #define USB_OTG_GINTSTS_HCINT                    USB_OTG_GINTSTS_HCINT_Msk     /*!< Host channels interrupt */\r
16611 #define USB_OTG_GINTSTS_PTXFE_Pos                (26U)\r
16612 #define USB_OTG_GINTSTS_PTXFE_Msk                (0x1UL << USB_OTG_GINTSTS_PTXFE_Pos) /*!< 0x04000000 */\r
16613 #define USB_OTG_GINTSTS_PTXFE                    USB_OTG_GINTSTS_PTXFE_Msk     /*!< Periodic TxFIFO empty */\r
16614 #define USB_OTG_GINTSTS_LPMINT_Pos               (27U)\r
16615 #define USB_OTG_GINTSTS_LPMINT_Msk               (0x1UL << USB_OTG_GINTSTS_LPMINT_Pos) /*!< 0x08000000 */\r
16616 #define USB_OTG_GINTSTS_LPMINT                   USB_OTG_GINTSTS_LPMINT_Msk    /*!< LPM interrupt */\r
16617 #define USB_OTG_GINTSTS_CIDSCHG_Pos              (28U)\r
16618 #define USB_OTG_GINTSTS_CIDSCHG_Msk              (0x1UL << USB_OTG_GINTSTS_CIDSCHG_Pos) /*!< 0x10000000 */\r
16619 #define USB_OTG_GINTSTS_CIDSCHG                  USB_OTG_GINTSTS_CIDSCHG_Msk   /*!< Connector ID status change */\r
16620 #define USB_OTG_GINTSTS_DISCINT_Pos              (29U)\r
16621 #define USB_OTG_GINTSTS_DISCINT_Msk              (0x1UL << USB_OTG_GINTSTS_DISCINT_Pos) /*!< 0x20000000 */\r
16622 #define USB_OTG_GINTSTS_DISCINT                  USB_OTG_GINTSTS_DISCINT_Msk   /*!< Disconnect detected interrupt */\r
16623 #define USB_OTG_GINTSTS_SRQINT_Pos               (30U)\r
16624 #define USB_OTG_GINTSTS_SRQINT_Msk               (0x1UL << USB_OTG_GINTSTS_SRQINT_Pos) /*!< 0x40000000 */\r
16625 #define USB_OTG_GINTSTS_SRQINT                   USB_OTG_GINTSTS_SRQINT_Msk    /*!< Session request/new session detected interrupt */\r
16626 #define USB_OTG_GINTSTS_WKUINT_Pos               (31U)\r
16627 #define USB_OTG_GINTSTS_WKUINT_Msk               (0x1UL << USB_OTG_GINTSTS_WKUINT_Pos) /*!< 0x80000000 */\r
16628 #define USB_OTG_GINTSTS_WKUINT                   USB_OTG_GINTSTS_WKUINT_Msk    /*!< Resume/remote wakeup detected interrupt */\r
16629 \r
16630 /********************  Bit definition for USB_OTG_GINTMSK register  ********************/\r
16631 #define USB_OTG_GINTMSK_MMISM_Pos                (1U)\r
16632 #define USB_OTG_GINTMSK_MMISM_Msk                (0x1UL << USB_OTG_GINTMSK_MMISM_Pos) /*!< 0x00000002 */\r
16633 #define USB_OTG_GINTMSK_MMISM                    USB_OTG_GINTMSK_MMISM_Msk     /*!< Mode mismatch interrupt mask */\r
16634 #define USB_OTG_GINTMSK_OTGINT_Pos               (2U)\r
16635 #define USB_OTG_GINTMSK_OTGINT_Msk               (0x1UL << USB_OTG_GINTMSK_OTGINT_Pos) /*!< 0x00000004 */\r
16636 #define USB_OTG_GINTMSK_OTGINT                   USB_OTG_GINTMSK_OTGINT_Msk    /*!< OTG interrupt mask */\r
16637 #define USB_OTG_GINTMSK_SOFM_Pos                 (3U)\r
16638 #define USB_OTG_GINTMSK_SOFM_Msk                 (0x1UL << USB_OTG_GINTMSK_SOFM_Pos) /*!< 0x00000008 */\r
16639 #define USB_OTG_GINTMSK_SOFM                     USB_OTG_GINTMSK_SOFM_Msk      /*!< Start of frame mask */\r
16640 #define USB_OTG_GINTMSK_RXFLVLM_Pos              (4U)\r
16641 #define USB_OTG_GINTMSK_RXFLVLM_Msk              (0x1UL << USB_OTG_GINTMSK_RXFLVLM_Pos) /*!< 0x00000010 */\r
16642 #define USB_OTG_GINTMSK_RXFLVLM                  USB_OTG_GINTMSK_RXFLVLM_Msk   /*!< Receive FIFO nonempty mask */\r
16643 #define USB_OTG_GINTMSK_NPTXFEM_Pos              (5U)\r
16644 #define USB_OTG_GINTMSK_NPTXFEM_Msk              (0x1UL << USB_OTG_GINTMSK_NPTXFEM_Pos) /*!< 0x00000020 */\r
16645 #define USB_OTG_GINTMSK_NPTXFEM                  USB_OTG_GINTMSK_NPTXFEM_Msk   /*!< Nonperiodic TxFIFO empty mask */\r
16646 #define USB_OTG_GINTMSK_GINAKEFFM_Pos            (6U)\r
16647 #define USB_OTG_GINTMSK_GINAKEFFM_Msk            (0x1UL << USB_OTG_GINTMSK_GINAKEFFM_Pos) /*!< 0x00000040 */\r
16648 #define USB_OTG_GINTMSK_GINAKEFFM                USB_OTG_GINTMSK_GINAKEFFM_Msk /*!< Global nonperiodic IN NAK effective mask */\r
16649 #define USB_OTG_GINTMSK_GONAKEFFM_Pos            (7U)\r
16650 #define USB_OTG_GINTMSK_GONAKEFFM_Msk            (0x1UL << USB_OTG_GINTMSK_GONAKEFFM_Pos) /*!< 0x00000080 */\r
16651 #define USB_OTG_GINTMSK_GONAKEFFM                USB_OTG_GINTMSK_GONAKEFFM_Msk /*!< Global OUT NAK effective mask */\r
16652 #define USB_OTG_GINTMSK_ESUSPM_Pos               (10U)\r
16653 #define USB_OTG_GINTMSK_ESUSPM_Msk               (0x1UL << USB_OTG_GINTMSK_ESUSPM_Pos) /*!< 0x00000400 */\r
16654 #define USB_OTG_GINTMSK_ESUSPM                   USB_OTG_GINTMSK_ESUSPM_Msk    /*!< Early suspend mask */\r
16655 #define USB_OTG_GINTMSK_USBSUSPM_Pos             (11U)\r
16656 #define USB_OTG_GINTMSK_USBSUSPM_Msk             (0x1UL << USB_OTG_GINTMSK_USBSUSPM_Pos) /*!< 0x00000800 */\r
16657 #define USB_OTG_GINTMSK_USBSUSPM                 USB_OTG_GINTMSK_USBSUSPM_Msk  /*!< USB suspend mask */\r
16658 #define USB_OTG_GINTMSK_USBRST_Pos               (12U)\r
16659 #define USB_OTG_GINTMSK_USBRST_Msk               (0x1UL << USB_OTG_GINTMSK_USBRST_Pos) /*!< 0x00001000 */\r
16660 #define USB_OTG_GINTMSK_USBRST                   USB_OTG_GINTMSK_USBRST_Msk    /*!< USB reset mask */\r
16661 #define USB_OTG_GINTMSK_ENUMDNEM_Pos             (13U)\r
16662 #define USB_OTG_GINTMSK_ENUMDNEM_Msk             (0x1UL << USB_OTG_GINTMSK_ENUMDNEM_Pos) /*!< 0x00002000 */\r
16663 #define USB_OTG_GINTMSK_ENUMDNEM                 USB_OTG_GINTMSK_ENUMDNEM_Msk  /*!< Enumeration done mask */\r
16664 #define USB_OTG_GINTMSK_ISOODRPM_Pos             (14U)\r
16665 #define USB_OTG_GINTMSK_ISOODRPM_Msk             (0x1UL << USB_OTG_GINTMSK_ISOODRPM_Pos) /*!< 0x00004000 */\r
16666 #define USB_OTG_GINTMSK_ISOODRPM                 USB_OTG_GINTMSK_ISOODRPM_Msk  /*!< Isochronous OUT packet dropped interrupt mask */\r
16667 #define USB_OTG_GINTMSK_EOPFM_Pos                (15U)\r
16668 #define USB_OTG_GINTMSK_EOPFM_Msk                (0x1UL << USB_OTG_GINTMSK_EOPFM_Pos) /*!< 0x00008000 */\r
16669 #define USB_OTG_GINTMSK_EOPFM                    USB_OTG_GINTMSK_EOPFM_Msk     /*!< End of periodic frame interrupt mask */\r
16670 #define USB_OTG_GINTMSK_EPMISM_Pos               (17U)\r
16671 #define USB_OTG_GINTMSK_EPMISM_Msk               (0x1UL << USB_OTG_GINTMSK_EPMISM_Pos) /*!< 0x00020000 */\r
16672 #define USB_OTG_GINTMSK_EPMISM                   USB_OTG_GINTMSK_EPMISM_Msk    /*!< Endpoint mismatch interrupt mask */\r
16673 #define USB_OTG_GINTMSK_IEPINT_Pos               (18U)\r
16674 #define USB_OTG_GINTMSK_IEPINT_Msk               (0x1UL << USB_OTG_GINTMSK_IEPINT_Pos) /*!< 0x00040000 */\r
16675 #define USB_OTG_GINTMSK_IEPINT                   USB_OTG_GINTMSK_IEPINT_Msk    /*!< IN endpoints interrupt mask */\r
16676 #define USB_OTG_GINTMSK_OEPINT_Pos               (19U)\r
16677 #define USB_OTG_GINTMSK_OEPINT_Msk               (0x1UL << USB_OTG_GINTMSK_OEPINT_Pos) /*!< 0x00080000 */\r
16678 #define USB_OTG_GINTMSK_OEPINT                   USB_OTG_GINTMSK_OEPINT_Msk    /*!< OUT endpoints interrupt mask */\r
16679 #define USB_OTG_GINTMSK_IISOIXFRM_Pos            (20U)\r
16680 #define USB_OTG_GINTMSK_IISOIXFRM_Msk            (0x1UL << USB_OTG_GINTMSK_IISOIXFRM_Pos) /*!< 0x00100000 */\r
16681 #define USB_OTG_GINTMSK_IISOIXFRM                USB_OTG_GINTMSK_IISOIXFRM_Msk /*!< Incomplete isochronous IN transfer mask */\r
16682 #define USB_OTG_GINTMSK_PXFRM_IISOOXFRM_Pos      (21U)\r
16683 #define USB_OTG_GINTMSK_PXFRM_IISOOXFRM_Msk      (0x1UL << USB_OTG_GINTMSK_PXFRM_IISOOXFRM_Pos) /*!< 0x00200000 */\r
16684 #define USB_OTG_GINTMSK_PXFRM_IISOOXFRM          USB_OTG_GINTMSK_PXFRM_IISOOXFRM_Msk /*!< Incomplete periodic transfer mask */\r
16685 #define USB_OTG_GINTMSK_FSUSPM_Pos               (22U)\r
16686 #define USB_OTG_GINTMSK_FSUSPM_Msk               (0x1UL << USB_OTG_GINTMSK_FSUSPM_Pos) /*!< 0x00400000 */\r
16687 #define USB_OTG_GINTMSK_FSUSPM                   USB_OTG_GINTMSK_FSUSPM_Msk    /*!< Data fetch suspended mask */\r
16688 #define USB_OTG_GINTMSK_PRTIM_Pos                (24U)\r
16689 #define USB_OTG_GINTMSK_PRTIM_Msk                (0x1UL << USB_OTG_GINTMSK_PRTIM_Pos) /*!< 0x01000000 */\r
16690 #define USB_OTG_GINTMSK_PRTIM                    USB_OTG_GINTMSK_PRTIM_Msk     /*!< Host port interrupt mask */\r
16691 #define USB_OTG_GINTMSK_HCIM_Pos                 (25U)\r
16692 #define USB_OTG_GINTMSK_HCIM_Msk                 (0x1UL << USB_OTG_GINTMSK_HCIM_Pos) /*!< 0x02000000 */\r
16693 #define USB_OTG_GINTMSK_HCIM                     USB_OTG_GINTMSK_HCIM_Msk      /*!< Host channels interrupt mask */\r
16694 #define USB_OTG_GINTMSK_PTXFEM_Pos               (26U)\r
16695 #define USB_OTG_GINTMSK_PTXFEM_Msk               (0x1UL << USB_OTG_GINTMSK_PTXFEM_Pos) /*!< 0x04000000 */\r
16696 #define USB_OTG_GINTMSK_PTXFEM                   USB_OTG_GINTMSK_PTXFEM_Msk    /*!< Periodic TxFIFO empty mask */\r
16697 #define USB_OTG_GINTMSK_LPMINTM_Pos              (27U)\r
16698 #define USB_OTG_GINTMSK_LPMINTM_Msk              (0x1UL << USB_OTG_GINTMSK_LPMINTM_Pos) /*!< 0x08000000 */\r
16699 #define USB_OTG_GINTMSK_LPMINTM                  USB_OTG_GINTMSK_LPMINTM_Msk   /*!< LPM interrupt Mask */\r
16700 #define USB_OTG_GINTMSK_CIDSCHGM_Pos             (28U)\r
16701 #define USB_OTG_GINTMSK_CIDSCHGM_Msk             (0x1UL << USB_OTG_GINTMSK_CIDSCHGM_Pos) /*!< 0x10000000 */\r
16702 #define USB_OTG_GINTMSK_CIDSCHGM                 USB_OTG_GINTMSK_CIDSCHGM_Msk  /*!< Connector ID status change mask */\r
16703 #define USB_OTG_GINTMSK_DISCINT_Pos              (29U)\r
16704 #define USB_OTG_GINTMSK_DISCINT_Msk              (0x1UL << USB_OTG_GINTMSK_DISCINT_Pos) /*!< 0x20000000 */\r
16705 #define USB_OTG_GINTMSK_DISCINT                  USB_OTG_GINTMSK_DISCINT_Msk   /*!< Disconnect detected interrupt mask */\r
16706 #define USB_OTG_GINTMSK_SRQIM_Pos                (30U)\r
16707 #define USB_OTG_GINTMSK_SRQIM_Msk                (0x1UL << USB_OTG_GINTMSK_SRQIM_Pos) /*!< 0x40000000 */\r
16708 #define USB_OTG_GINTMSK_SRQIM                    USB_OTG_GINTMSK_SRQIM_Msk     /*!< Session request/new session detected interrupt mask */\r
16709 #define USB_OTG_GINTMSK_WUIM_Pos                 (31U)\r
16710 #define USB_OTG_GINTMSK_WUIM_Msk                 (0x1UL << USB_OTG_GINTMSK_WUIM_Pos) /*!< 0x80000000 */\r
16711 #define USB_OTG_GINTMSK_WUIM                     USB_OTG_GINTMSK_WUIM_Msk      /*!< Resume/remote wakeup detected interrupt mask */\r
16712 \r
16713 /********************  Bit definition for USB_OTG_GRXSTSR/GRXSTSP registers  ***********/\r
16714 /* Host mode */\r
16715 #define USB_OTG_CHNUM_Pos                        (0U)\r
16716 #define USB_OTG_CHNUM_Msk                        (0xFUL << USB_OTG_CHNUM_Pos)  /*!< 0x0000000F */\r
16717 #define USB_OTG_CHNUM                            USB_OTG_CHNUM_Msk             /*!< Channel number */\r
16718 #define USB_OTG_CHNUM_0                          (0x1UL << USB_OTG_CHNUM_Pos)  /*!< 0x00000001 */\r
16719 #define USB_OTG_CHNUM_1                          (0x2UL << USB_OTG_CHNUM_Pos)  /*!< 0x00000002 */\r
16720 #define USB_OTG_CHNUM_2                          (0x4UL << USB_OTG_CHNUM_Pos)  /*!< 0x00000004 */\r
16721 #define USB_OTG_CHNUM_3                          (0x8UL << USB_OTG_CHNUM_Pos)  /*!< 0x00000008 */\r
16722 /* Device mode */\r
16723 #define USB_OTG_EPNUM_Pos                        (0U)\r
16724 #define USB_OTG_EPNUM_Msk                        (0xFUL << USB_OTG_EPNUM_Pos)  /*!< 0x0000000F */\r
16725 #define USB_OTG_EPNUM                            USB_OTG_EPNUM_Msk             /*!< Endpoint number */\r
16726 #define USB_OTG_EPNUM_0                          (0x1UL << USB_OTG_EPNUM_Pos)  /*!< 0x00000001 */\r
16727 #define USB_OTG_EPNUM_1                          (0x2UL << USB_OTG_EPNUM_Pos)  /*!< 0x00000002 */\r
16728 #define USB_OTG_EPNUM_2                          (0x4UL << USB_OTG_EPNUM_Pos)  /*!< 0x00000004 */\r
16729 #define USB_OTG_EPNUM_3                          (0x8UL << USB_OTG_EPNUM_Pos)  /*!< 0x00000008 */\r
16730 #define USB_OTG_FRMNUM_Pos                       (21U)\r
16731 #define USB_OTG_FRMNUM_Msk                       (0xFUL << USB_OTG_FRMNUM_Pos) /*!< 0x01E00000 */\r
16732 #define USB_OTG_FRMNUM                           USB_OTG_FRMNUM_Msk            /*!< Frame number */\r
16733 #define USB_OTG_FRMNUM_0                         (0x1UL << USB_OTG_FRMNUM_Pos) /*!< 0x00200000 */\r
16734 #define USB_OTG_FRMNUM_1                         (0x2UL << USB_OTG_FRMNUM_Pos) /*!< 0x00400000 */\r
16735 #define USB_OTG_FRMNUM_2                         (0x4UL << USB_OTG_FRMNUM_Pos) /*!< 0x00800000 */\r
16736 #define USB_OTG_FRMNUM_3                         (0x8UL << USB_OTG_FRMNUM_Pos) /*!< 0x01000000 */\r
16737 /* Host/Device mode */\r
16738 #define USB_OTG_BCNT_Pos                         (4U)\r
16739 #define USB_OTG_BCNT_Msk                         (0x7FFUL << USB_OTG_BCNT_Pos) /*!< 0x00007FF0 */\r
16740 #define USB_OTG_BCNT                             USB_OTG_BCNT_Msk              /*!< Byte count */\r
16741 #define USB_OTG_DPID_Pos                         (15U)\r
16742 #define USB_OTG_DPID_Msk                         (0x3UL << USB_OTG_DPID_Pos)   /*!< 0x00018000 */\r
16743 #define USB_OTG_DPID                             USB_OTG_DPID_Msk              /*!< Data PID */\r
16744 #define USB_OTG_DPID_0                           (0x1UL << USB_OTG_DPID_Pos)   /*!< 0x00008000 */\r
16745 #define USB_OTG_DPID_1                           (0x2UL << USB_OTG_DPID_Pos)   /*!< 0x00010000 */\r
16746 #define USB_OTG_PKTSTS_Pos                       (17U)\r
16747 #define USB_OTG_PKTSTS_Msk                       (0xFUL << USB_OTG_PKTSTS_Pos) /*!< 0x001E0000 */\r
16748 #define USB_OTG_PKTSTS                           USB_OTG_PKTSTS_Msk            /*!< Packet status */\r
16749 #define USB_OTG_PKTSTS_0                         (0x1UL << USB_OTG_PKTSTS_Pos) /*!< 0x00020000 */\r
16750 #define USB_OTG_PKTSTS_1                         (0x2UL << USB_OTG_PKTSTS_Pos) /*!< 0x00040000 */\r
16751 #define USB_OTG_PKTSTS_2                         (0x4UL << USB_OTG_PKTSTS_Pos) /*!< 0x00080000 */\r
16752 #define USB_OTG_PKTSTS_3                         (0x8UL << USB_OTG_PKTSTS_Pos) /*!< 0x00100000 */\r
16753 \r
16754 /********************  Bit definition for USB_OTG_GRXSTSP register  ********************/\r
16755 #define USB_OTG_GRXSTSP_EPNUM_Pos                (0U)\r
16756 #define USB_OTG_GRXSTSP_EPNUM_Msk                (0xFUL << USB_OTG_GRXSTSP_EPNUM_Pos) /*!< 0x0000000F */\r
16757 #define USB_OTG_GRXSTSP_EPNUM                    USB_OTG_GRXSTSP_EPNUM_Msk     /*!< IN EP interrupt mask bits */\r
16758 #define USB_OTG_GRXSTSP_BCNT_Pos                 (4U)\r
16759 #define USB_OTG_GRXSTSP_BCNT_Msk                 (0x7FFUL << USB_OTG_GRXSTSP_BCNT_Pos) /*!< 0x00007FF0 */\r
16760 #define USB_OTG_GRXSTSP_BCNT                     USB_OTG_GRXSTSP_BCNT_Msk      /*!< OUT EP interrupt mask bits */\r
16761 #define USB_OTG_GRXSTSP_DPID_Pos                 (15U)\r
16762 #define USB_OTG_GRXSTSP_DPID_Msk                 (0x3UL << USB_OTG_GRXSTSP_DPID_Pos) /*!< 0x00018000 */\r
16763 #define USB_OTG_GRXSTSP_DPID                     USB_OTG_GRXSTSP_DPID_Msk      /*!< OUT EP interrupt mask bits */\r
16764 #define USB_OTG_GRXSTSP_PKTSTS_Pos               (17U)\r
16765 #define USB_OTG_GRXSTSP_PKTSTS_Msk               (0xFUL << USB_OTG_GRXSTSP_PKTSTS_Pos) /*!< 0x001E0000 */\r
16766 #define USB_OTG_GRXSTSP_PKTSTS                   USB_OTG_GRXSTSP_PKTSTS_Msk    /*!< OUT EP interrupt mask bits */\r
16767 \r
16768 /********************  Bit definition for USB_OTG_GRXFSIZ register  ********************/\r
16769 #define USB_OTG_GRXFSIZ_RXFD_Pos                 (0U)\r
16770 #define USB_OTG_GRXFSIZ_RXFD_Msk                 (0xFFFFUL << USB_OTG_GRXFSIZ_RXFD_Pos) /*!< 0x0000FFFF */\r
16771 #define USB_OTG_GRXFSIZ_RXFD                     USB_OTG_GRXFSIZ_RXFD_Msk      /*!< RxFIFO depth */\r
16772 \r
16773 /********************  Bit definition for USB_OTG_HNPTXFSIZ/DIEPTXF0 register  *********/\r
16774 #define USB_OTG_NPTXFSA_Pos                      (0U)\r
16775 #define USB_OTG_NPTXFSA_Msk                      (0xFFFFUL << USB_OTG_NPTXFSA_Pos) /*!< 0x0000FFFF */\r
16776 #define USB_OTG_NPTXFSA                          USB_OTG_NPTXFSA_Msk           /*!< Nonperiodic transmit RAM start address */\r
16777 #define USB_OTG_NPTXFD_Pos                       (16U)\r
16778 #define USB_OTG_NPTXFD_Msk                       (0xFFFFUL << USB_OTG_NPTXFD_Pos) /*!< 0xFFFF0000 */\r
16779 #define USB_OTG_NPTXFD                           USB_OTG_NPTXFD_Msk            /*!< Nonperiodic TxFIFO depth */\r
16780 #define USB_OTG_TX0FSA_Pos                       (0U)\r
16781 #define USB_OTG_TX0FSA_Msk                       (0xFFFFUL << USB_OTG_TX0FSA_Pos) /*!< 0x0000FFFF */\r
16782 #define USB_OTG_TX0FSA                           USB_OTG_TX0FSA_Msk            /*!< Endpoint 0 transmit RAM start address */\r
16783 #define USB_OTG_TX0FD_Pos                        (16U)\r
16784 #define USB_OTG_TX0FD_Msk                        (0xFFFFUL << USB_OTG_TX0FD_Pos) /*!< 0xFFFF0000 */\r
16785 #define USB_OTG_TX0FD                            USB_OTG_TX0FD_Msk             /*!< Endpoint 0 TxFIFO depth */\r
16786 \r
16787 /********************  Bit definition for USB_OTG_GNPTXSTS register  ********************/\r
16788 #define USB_OTG_GNPTXSTS_NPTXFSAV_Pos            (0U)\r
16789 #define USB_OTG_GNPTXSTS_NPTXFSAV_Msk            (0xFFFFUL << USB_OTG_GNPTXSTS_NPTXFSAV_Pos) /*!< 0x0000FFFF */\r
16790 #define USB_OTG_GNPTXSTS_NPTXFSAV                USB_OTG_GNPTXSTS_NPTXFSAV_Msk /*!< Nonperiodic TxFIFO space available */\r
16791 #define USB_OTG_GNPTXSTS_NPTQXSAV_Pos            (16U)\r
16792 #define USB_OTG_GNPTXSTS_NPTQXSAV_Msk            (0xFFUL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00FF0000 */\r
16793 #define USB_OTG_GNPTXSTS_NPTQXSAV                USB_OTG_GNPTXSTS_NPTQXSAV_Msk /*!< Nonperiodic transmit request queue space available */\r
16794 #define USB_OTG_GNPTXSTS_NPTQXSAV_0              (0x01UL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00010000 */\r
16795 #define USB_OTG_GNPTXSTS_NPTQXSAV_1              (0x02UL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00020000 */\r
16796 #define USB_OTG_GNPTXSTS_NPTQXSAV_2              (0x04UL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00040000 */\r
16797 #define USB_OTG_GNPTXSTS_NPTQXSAV_3              (0x08UL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00080000 */\r
16798 #define USB_OTG_GNPTXSTS_NPTQXSAV_4              (0x10UL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00100000 */\r
16799 #define USB_OTG_GNPTXSTS_NPTQXSAV_5              (0x20UL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00200000 */\r
16800 #define USB_OTG_GNPTXSTS_NPTQXSAV_6              (0x40UL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00400000 */\r
16801 #define USB_OTG_GNPTXSTS_NPTQXSAV_7              (0x80UL << USB_OTG_GNPTXSTS_NPTQXSAV_Pos) /*!< 0x00800000 */\r
16802 \r
16803 #define USB_OTG_GNPTXSTS_NPTXQTOP_Pos            (24U)\r
16804 #define USB_OTG_GNPTXSTS_NPTXQTOP_Msk            (0x7FUL << USB_OTG_GNPTXSTS_NPTXQTOP_Pos) /*!< 0x7F000000 */\r
16805 #define USB_OTG_GNPTXSTS_NPTXQTOP                USB_OTG_GNPTXSTS_NPTXQTOP_Msk /*!< Top of the nonperiodic transmit request queue */\r
16806 #define USB_OTG_GNPTXSTS_NPTXQTOP_0              (0x01UL << USB_OTG_GNPTXSTS_NPTXQTOP_Pos) /*!< 0x01000000 */\r
16807 #define USB_OTG_GNPTXSTS_NPTXQTOP_1              (0x02UL << USB_OTG_GNPTXSTS_NPTXQTOP_Pos) /*!< 0x02000000 */\r
16808 #define USB_OTG_GNPTXSTS_NPTXQTOP_2              (0x04UL << USB_OTG_GNPTXSTS_NPTXQTOP_Pos) /*!< 0x04000000 */\r
16809 #define USB_OTG_GNPTXSTS_NPTXQTOP_3              (0x08UL << USB_OTG_GNPTXSTS_NPTXQTOP_Pos) /*!< 0x08000000 */\r
16810 #define USB_OTG_GNPTXSTS_NPTXQTOP_4              (0x10UL << USB_OTG_GNPTXSTS_NPTXQTOP_Pos) /*!< 0x10000000 */\r
16811 #define USB_OTG_GNPTXSTS_NPTXQTOP_5              (0x20UL << USB_OTG_GNPTXSTS_NPTXQTOP_Pos) /*!< 0x20000000 */\r
16812 #define USB_OTG_GNPTXSTS_NPTXQTOP_6              (0x40UL << USB_OTG_GNPTXSTS_NPTXQTOP_Pos) /*!< 0x40000000 */\r
16813 \r
16814 /********************  Bit definition for USB_OTG_GCCFG register  ********************/\r
16815 #define USB_OTG_GCCFG_DCDET_Pos                  (0U)\r
16816 #define USB_OTG_GCCFG_DCDET_Msk                  (0x1UL << USB_OTG_GCCFG_DCDET_Pos) /*!< 0x00000001 */\r
16817 #define USB_OTG_GCCFG_DCDET                      USB_OTG_GCCFG_DCDET_Msk       /*!< Data contact detection (DCD) status */\r
16818 #define USB_OTG_GCCFG_PDET_Pos                   (1U)\r
16819 #define USB_OTG_GCCFG_PDET_Msk                   (0x1UL << USB_OTG_GCCFG_PDET_Pos) /*!< 0x00000002 */\r
16820 #define USB_OTG_GCCFG_PDET                       USB_OTG_GCCFG_PDET_Msk        /*!< Primary detection (PD) status */\r
16821 #define USB_OTG_GCCFG_SDET_Pos                   (2U)\r
16822 #define USB_OTG_GCCFG_SDET_Msk                   (0x1UL << USB_OTG_GCCFG_SDET_Pos) /*!< 0x00000004 */\r
16823 #define USB_OTG_GCCFG_SDET                       USB_OTG_GCCFG_SDET_Msk        /*!< Secondary detection (SD) status */\r
16824 #define USB_OTG_GCCFG_PS2DET_Pos                 (3U)\r
16825 #define USB_OTG_GCCFG_PS2DET_Msk                 (0x1UL << USB_OTG_GCCFG_PS2DET_Pos) /*!< 0x00000008 */\r
16826 #define USB_OTG_GCCFG_PS2DET                     USB_OTG_GCCFG_PS2DET_Msk      /*!< DM pull-up detection status */\r
16827 #define USB_OTG_GCCFG_PWRDWN_Pos                 (16U)\r
16828 #define USB_OTG_GCCFG_PWRDWN_Msk                 (0x1UL << USB_OTG_GCCFG_PWRDWN_Pos) /*!< 0x00010000 */\r
16829 #define USB_OTG_GCCFG_PWRDWN                     USB_OTG_GCCFG_PWRDWN_Msk      /*!< Power down */\r
16830 #define USB_OTG_GCCFG_BCDEN_Pos                  (17U)\r
16831 #define USB_OTG_GCCFG_BCDEN_Msk                  (0x1UL << USB_OTG_GCCFG_BCDEN_Pos) /*!< 0x00020000 */\r
16832 #define USB_OTG_GCCFG_BCDEN                      USB_OTG_GCCFG_BCDEN_Msk       /*!< Battery charging detector (BCD) enable */\r
16833 #define USB_OTG_GCCFG_DCDEN_Pos                  (18U)\r
16834 #define USB_OTG_GCCFG_DCDEN_Msk                  (0x1UL << USB_OTG_GCCFG_DCDEN_Pos) /*!< 0x00040000 */\r
16835 #define USB_OTG_GCCFG_DCDEN                      USB_OTG_GCCFG_DCDEN_Msk       /*!< Data contact detection (DCD) mode enable*/\r
16836 #define USB_OTG_GCCFG_PDEN_Pos                   (19U)\r
16837 #define USB_OTG_GCCFG_PDEN_Msk                   (0x1UL << USB_OTG_GCCFG_PDEN_Pos) /*!< 0x00080000 */\r
16838 #define USB_OTG_GCCFG_PDEN                       USB_OTG_GCCFG_PDEN_Msk        /*!< Primary detection (PD) mode enable*/\r
16839 #define USB_OTG_GCCFG_SDEN_Pos                   (20U)\r
16840 #define USB_OTG_GCCFG_SDEN_Msk                   (0x1UL << USB_OTG_GCCFG_SDEN_Pos) /*!< 0x00100000 */\r
16841 #define USB_OTG_GCCFG_SDEN                       USB_OTG_GCCFG_SDEN_Msk        /*!< Secondary detection (SD) mode enable */\r
16842 #define USB_OTG_GCCFG_VBDEN_Pos                  (21U)\r
16843 #define USB_OTG_GCCFG_VBDEN_Msk                  (0x1UL << USB_OTG_GCCFG_VBDEN_Pos) /*!< 0x00200000 */\r
16844 #define USB_OTG_GCCFG_VBDEN                      USB_OTG_GCCFG_VBDEN_Msk       /*!< Secondary detection (SD) mode enable */\r
16845 \r
16846 /********************  Bit definition for USB_OTG_CID register  ********************/\r
16847 #define USB_OTG_CID_PRODUCT_ID_Pos               (0U)\r
16848 #define USB_OTG_CID_PRODUCT_ID_Msk               (0xFFFFFFFFUL << USB_OTG_CID_PRODUCT_ID_Pos) /*!< 0xFFFFFFFF */\r
16849 #define USB_OTG_CID_PRODUCT_ID                   USB_OTG_CID_PRODUCT_ID_Msk    /*!< Product ID field */\r
16850 \r
16851 /********************  Bit definition for USB_OTG_GLPMCFG register  ********************/\r
16852 #define USB_OTG_GLPMCFG_ENBESL_Pos               (28U)\r
16853 #define USB_OTG_GLPMCFG_ENBESL_Msk               (0x1UL << USB_OTG_GLPMCFG_ENBESL_Pos) /*!< 0x10000000 */\r
16854 #define USB_OTG_GLPMCFG_ENBESL                   USB_OTG_GLPMCFG_ENBESL_Msk    /* Enable best effort service latency */\r
16855 #define USB_OTG_GLPMCFG_LPMRCNTSTS_Pos           (25U)\r
16856 #define USB_OTG_GLPMCFG_LPMRCNTSTS_Msk           (0x7UL << USB_OTG_GLPMCFG_LPMRCNTSTS_Pos) /*!< 0x0E000000 */\r
16857 #define USB_OTG_GLPMCFG_LPMRCNTSTS               USB_OTG_GLPMCFG_LPMRCNTSTS_Msk /* LPM retry count status */\r
16858 #define USB_OTG_GLPMCFG_SNDLPM_Pos               (24U)\r
16859 #define USB_OTG_GLPMCFG_SNDLPM_Msk               (0x1UL << USB_OTG_GLPMCFG_SNDLPM_Pos) /*!< 0x01000000 */\r
16860 #define USB_OTG_GLPMCFG_SNDLPM                   USB_OTG_GLPMCFG_SNDLPM_Msk    /* Send LPM transaction */\r
16861 #define USB_OTG_GLPMCFG_LPMRCNT_Pos              (21U)\r
16862 #define USB_OTG_GLPMCFG_LPMRCNT_Msk              (0x7UL << USB_OTG_GLPMCFG_LPMRCNT_Pos) /*!< 0x00E00000 */\r
16863 #define USB_OTG_GLPMCFG_LPMRCNT                  USB_OTG_GLPMCFG_LPMRCNT_Msk   /* LPM retry count */\r
16864 #define USB_OTG_GLPMCFG_LPMCHIDX_Pos             (17U)\r
16865 #define USB_OTG_GLPMCFG_LPMCHIDX_Msk             (0xFUL << USB_OTG_GLPMCFG_LPMCHIDX_Pos) /*!< 0x001E0000 */\r
16866 #define USB_OTG_GLPMCFG_LPMCHIDX                 USB_OTG_GLPMCFG_LPMCHIDX_Msk  /* LPMCHIDX: */\r
16867 #define USB_OTG_GLPMCFG_L1RSMOK_Pos              (16U)\r
16868 #define USB_OTG_GLPMCFG_L1RSMOK_Msk              (0x1UL << USB_OTG_GLPMCFG_L1RSMOK_Pos) /*!< 0x00010000 */\r
16869 #define USB_OTG_GLPMCFG_L1RSMOK                  USB_OTG_GLPMCFG_L1RSMOK_Msk /* Sleep State Resume OK */\r
16870 #define USB_OTG_GLPMCFG_SLPSTS_Pos               (15U)\r
16871 #define USB_OTG_GLPMCFG_SLPSTS_Msk               (0x1UL << USB_OTG_GLPMCFG_SLPSTS_Pos) /*!< 0x00008000 */\r
16872 #define USB_OTG_GLPMCFG_SLPSTS                   USB_OTG_GLPMCFG_SLPSTS_Msk    /* Port sleep status */\r
16873 #define USB_OTG_GLPMCFG_LPMRSP_Pos               (13U)\r
16874 #define USB_OTG_GLPMCFG_LPMRSP_Msk               (0x3UL << USB_OTG_GLPMCFG_LPMRSP_Pos) /*!< 0x00006000 */\r
16875 #define USB_OTG_GLPMCFG_LPMRSP                   USB_OTG_GLPMCFG_LPMRSP_Msk    /* LPM response */\r
16876 #define USB_OTG_GLPMCFG_L1DSEN_Pos               (12U)\r
16877 #define USB_OTG_GLPMCFG_L1DSEN_Msk               (0x1UL << USB_OTG_GLPMCFG_L1DSEN_Pos) /*!< 0x00001000 */\r
16878 #define USB_OTG_GLPMCFG_L1DSEN                   USB_OTG_GLPMCFG_L1DSEN_Msk    /* L1 deep sleep enable */\r
16879 #define USB_OTG_GLPMCFG_BESLTHRS_Pos             (8U)\r
16880 #define USB_OTG_GLPMCFG_BESLTHRS_Msk             (0xFUL << USB_OTG_GLPMCFG_BESLTHRS_Pos) /*!< 0x00000F00 */\r
16881 #define USB_OTG_GLPMCFG_BESLTHRS                 USB_OTG_GLPMCFG_BESLTHRS_Msk  /* BESL threshold */\r
16882 #define USB_OTG_GLPMCFG_L1SSEN_Pos               (7U)\r
16883 #define USB_OTG_GLPMCFG_L1SSEN_Msk               (0x1UL << USB_OTG_GLPMCFG_L1SSEN_Pos) /*!< 0x00000080 */\r
16884 #define USB_OTG_GLPMCFG_L1SSEN                   USB_OTG_GLPMCFG_L1SSEN_Msk    /* L1 shallow sleep enable */\r
16885 #define USB_OTG_GLPMCFG_REMWAKE_Pos              (6U)\r
16886 #define USB_OTG_GLPMCFG_REMWAKE_Msk              (0x1UL << USB_OTG_GLPMCFG_REMWAKE_Pos) /*!< 0x00000040 */\r
16887 #define USB_OTG_GLPMCFG_REMWAKE                  USB_OTG_GLPMCFG_REMWAKE_Msk   /* bRemoteWake value received with last ACKed LPM Token */\r
16888 #define USB_OTG_GLPMCFG_BESL_Pos                 (2U)\r
16889 #define USB_OTG_GLPMCFG_BESL_Msk                 (0xFUL << USB_OTG_GLPMCFG_BESL_Pos) /*!< 0x0000003C */\r
16890 #define USB_OTG_GLPMCFG_BESL                     USB_OTG_GLPMCFG_BESL_Msk      /* BESL value received with last ACKed LPM Token  */\r
16891 #define USB_OTG_GLPMCFG_LPMACK_Pos               (1U)\r
16892 #define USB_OTG_GLPMCFG_LPMACK_Msk               (0x1UL << USB_OTG_GLPMCFG_LPMACK_Pos) /*!< 0x00000002 */\r
16893 #define USB_OTG_GLPMCFG_LPMACK                   USB_OTG_GLPMCFG_LPMACK_Msk    /* LPM Token acknowledge enable*/\r
16894 #define USB_OTG_GLPMCFG_LPMEN_Pos                (0U)\r
16895 #define USB_OTG_GLPMCFG_LPMEN_Msk                (0x1UL << USB_OTG_GLPMCFG_LPMEN_Pos) /*!< 0x00000001 */\r
16896 #define USB_OTG_GLPMCFG_LPMEN                    USB_OTG_GLPMCFG_LPMEN_Msk     /* LPM support enable  */\r
16897 \r
16898 /* Legacy defines */\r
16899 #define USB_OTG_GLPMCFG_L1ResumeOK_Pos           USB_OTG_GLPMCFG_L1RSMOK_Pos\r
16900 #define USB_OTG_GLPMCFG_L1ResumeOK_Msk           USB_OTG_GLPMCFG_L1RSMOK_Msk\r
16901 #define USB_OTG_GLPMCFG_L1ResumeOK               USB_OTG_GLPMCFG_L1RSMOK\r
16902 \r
16903 /********************  Bit definition for USB_OTG_GPWRDN register  **********************/\r
16904 #define USB_OTG_GPWRDN_DISABLEVBUS_Pos           (6U)\r
16905 #define USB_OTG_GPWRDN_DISABLEVBUS_Msk           (0x1UL << USB_OTG_GPWRDN_DISABLEVBUS_Pos) /*!< 0x00000040 */\r
16906 #define USB_OTG_GPWRDN_DISABLEVBUS               USB_OTG_GPWRDN_DISABLEVBUS_Msk /*!< Power down */\r
16907 \r
16908 /********************  Bit definition for USB_OTG_HPTXFSIZ register  ********************/\r
16909 #define USB_OTG_HPTXFSIZ_PTXSA_Pos               (0U)\r
16910 #define USB_OTG_HPTXFSIZ_PTXSA_Msk               (0xFFFFUL << USB_OTG_HPTXFSIZ_PTXSA_Pos) /*!< 0x0000FFFF */\r
16911 #define USB_OTG_HPTXFSIZ_PTXSA                   USB_OTG_HPTXFSIZ_PTXSA_Msk    /*!< Host periodic TxFIFO start address */\r
16912 #define USB_OTG_HPTXFSIZ_PTXFD_Pos               (16U)\r
16913 #define USB_OTG_HPTXFSIZ_PTXFD_Msk               (0xFFFFUL << USB_OTG_HPTXFSIZ_PTXFD_Pos) /*!< 0xFFFF0000 */\r
16914 #define USB_OTG_HPTXFSIZ_PTXFD                   USB_OTG_HPTXFSIZ_PTXFD_Msk    /*!< Host periodic TxFIFO depth */\r
16915 \r
16916 /********************  Bit definition for USB_OTG_DIEPTXF register  ********************/\r
16917 #define USB_OTG_DIEPTXF_INEPTXSA_Pos             (0U)\r
16918 #define USB_OTG_DIEPTXF_INEPTXSA_Msk             (0xFFFFUL << USB_OTG_DIEPTXF_INEPTXSA_Pos) /*!< 0x0000FFFF */\r
16919 #define USB_OTG_DIEPTXF_INEPTXSA                 USB_OTG_DIEPTXF_INEPTXSA_Msk  /*!< IN endpoint FIFOx transmit RAM start address */\r
16920 #define USB_OTG_DIEPTXF_INEPTXFD_Pos             (16U)\r
16921 #define USB_OTG_DIEPTXF_INEPTXFD_Msk             (0xFFFFUL << USB_OTG_DIEPTXF_INEPTXFD_Pos) /*!< 0xFFFF0000 */\r
16922 #define USB_OTG_DIEPTXF_INEPTXFD                 USB_OTG_DIEPTXF_INEPTXFD_Msk  /*!< IN endpoint TxFIFO depth */\r
16923 \r
16924 /********************  Bit definition for USB_OTG_HCFG register  ********************/\r
16925 #define USB_OTG_HCFG_FSLSPCS_Pos                 (0U)\r
16926 #define USB_OTG_HCFG_FSLSPCS_Msk                 (0x3UL << USB_OTG_HCFG_FSLSPCS_Pos) /*!< 0x00000003 */\r
16927 #define USB_OTG_HCFG_FSLSPCS                     USB_OTG_HCFG_FSLSPCS_Msk      /*!< FS/LS PHY clock select */\r
16928 #define USB_OTG_HCFG_FSLSPCS_0                   (0x1UL << USB_OTG_HCFG_FSLSPCS_Pos) /*!< 0x00000001 */\r
16929 #define USB_OTG_HCFG_FSLSPCS_1                   (0x2UL << USB_OTG_HCFG_FSLSPCS_Pos) /*!< 0x00000002 */\r
16930 #define USB_OTG_HCFG_FSLSS_Pos                   (2U)\r
16931 #define USB_OTG_HCFG_FSLSS_Msk                   (0x1UL << USB_OTG_HCFG_FSLSS_Pos) /*!< 0x00000004 */\r
16932 #define USB_OTG_HCFG_FSLSS                       USB_OTG_HCFG_FSLSS_Msk        /*!< FS- and LS-only support */\r
16933 \r
16934 /********************  Bit definition for USB_OTG_HFIR register  ********************/\r
16935 #define USB_OTG_HFIR_FRIVL_Pos                   (0U)\r
16936 #define USB_OTG_HFIR_FRIVL_Msk                   (0xFFFFUL << USB_OTG_HFIR_FRIVL_Pos) /*!< 0x0000FFFF */\r
16937 #define USB_OTG_HFIR_FRIVL                       USB_OTG_HFIR_FRIVL_Msk        /*!< Frame interval */\r
16938 \r
16939 /********************  Bit definition for USB_OTG_HFNUM register  ********************/\r
16940 #define USB_OTG_HFNUM_FRNUM_Pos                  (0U)\r
16941 #define USB_OTG_HFNUM_FRNUM_Msk                  (0xFFFFUL << USB_OTG_HFNUM_FRNUM_Pos) /*!< 0x0000FFFF */\r
16942 #define USB_OTG_HFNUM_FRNUM                      USB_OTG_HFNUM_FRNUM_Msk       /*!< Frame number */\r
16943 #define USB_OTG_HFNUM_FTREM_Pos                  (16U)\r
16944 #define USB_OTG_HFNUM_FTREM_Msk                  (0xFFFFUL << USB_OTG_HFNUM_FTREM_Pos) /*!< 0xFFFF0000 */\r
16945 #define USB_OTG_HFNUM_FTREM                      USB_OTG_HFNUM_FTREM_Msk       /*!< Frame time remaining */\r
16946 \r
16947 /********************  Bit definition for USB_OTG_HPTXSTS register  ********************/\r
16948 #define USB_OTG_HPTXSTS_PTXFSAVL_Pos             (0U)\r
16949 #define USB_OTG_HPTXSTS_PTXFSAVL_Msk             (0xFFFFUL << USB_OTG_HPTXSTS_PTXFSAVL_Pos) /*!< 0x0000FFFF */\r
16950 #define USB_OTG_HPTXSTS_PTXFSAVL                 USB_OTG_HPTXSTS_PTXFSAVL_Msk  /*!< Periodic transmit data FIFO space available */\r
16951 #define USB_OTG_HPTXSTS_PTXQSAV_Pos              (16U)\r
16952 #define USB_OTG_HPTXSTS_PTXQSAV_Msk              (0xFFUL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00FF0000 */\r
16953 #define USB_OTG_HPTXSTS_PTXQSAV                  USB_OTG_HPTXSTS_PTXQSAV_Msk   /*!< Periodic transmit request queue space available */\r
16954 #define USB_OTG_HPTXSTS_PTXQSAV_0                (0x01UL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00010000 */\r
16955 #define USB_OTG_HPTXSTS_PTXQSAV_1                (0x02UL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00020000 */\r
16956 #define USB_OTG_HPTXSTS_PTXQSAV_2                (0x04UL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00040000 */\r
16957 #define USB_OTG_HPTXSTS_PTXQSAV_3                (0x08UL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00080000 */\r
16958 #define USB_OTG_HPTXSTS_PTXQSAV_4                (0x10UL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00100000 */\r
16959 #define USB_OTG_HPTXSTS_PTXQSAV_5                (0x20UL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00200000 */\r
16960 #define USB_OTG_HPTXSTS_PTXQSAV_6                (0x40UL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00400000 */\r
16961 #define USB_OTG_HPTXSTS_PTXQSAV_7                (0x80UL << USB_OTG_HPTXSTS_PTXQSAV_Pos) /*!< 0x00800000 */\r
16962 \r
16963 #define USB_OTG_HPTXSTS_PTXQTOP_Pos              (24U)\r
16964 #define USB_OTG_HPTXSTS_PTXQTOP_Msk              (0xFFUL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0xFF000000 */\r
16965 #define USB_OTG_HPTXSTS_PTXQTOP                  USB_OTG_HPTXSTS_PTXQTOP_Msk   /*!< Top of the periodic transmit request queue */\r
16966 #define USB_OTG_HPTXSTS_PTXQTOP_0                (0x01UL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0x01000000 */\r
16967 #define USB_OTG_HPTXSTS_PTXQTOP_1                (0x02UL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0x02000000 */\r
16968 #define USB_OTG_HPTXSTS_PTXQTOP_2                (0x04UL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0x04000000 */\r
16969 #define USB_OTG_HPTXSTS_PTXQTOP_3                (0x08UL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0x08000000 */\r
16970 #define USB_OTG_HPTXSTS_PTXQTOP_4                (0x10UL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0x10000000 */\r
16971 #define USB_OTG_HPTXSTS_PTXQTOP_5                (0x20UL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0x20000000 */\r
16972 #define USB_OTG_HPTXSTS_PTXQTOP_6                (0x40UL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0x40000000 */\r
16973 #define USB_OTG_HPTXSTS_PTXQTOP_7                (0x80UL << USB_OTG_HPTXSTS_PTXQTOP_Pos) /*!< 0x80000000 */\r
16974 \r
16975 /********************  Bit definition for USB_OTG_HAINT register  ********************/\r
16976 #define USB_OTG_HAINT_HAINT_Pos                  (0U)\r
16977 #define USB_OTG_HAINT_HAINT_Msk                  (0xFFFFUL << USB_OTG_HAINT_HAINT_Pos) /*!< 0x0000FFFF */\r
16978 #define USB_OTG_HAINT_HAINT                      USB_OTG_HAINT_HAINT_Msk       /*!< Channel interrupts */\r
16979 \r
16980 /********************  Bit definition for USB_OTG_HAINTMSK register  ********************/\r
16981 #define USB_OTG_HAINTMSK_HAINTM_Pos              (0U)\r
16982 #define USB_OTG_HAINTMSK_HAINTM_Msk              (0xFFFFUL << USB_OTG_HAINTMSK_HAINTM_Pos) /*!< 0x0000FFFF */\r
16983 #define USB_OTG_HAINTMSK_HAINTM                  USB_OTG_HAINTMSK_HAINTM_Msk   /*!< Channel interrupt mask */\r
16984 \r
16985 /********************  Bit definition for USB_OTG_HPRT register  ********************/\r
16986 #define USB_OTG_HPRT_PCSTS_Pos                   (0U)\r
16987 #define USB_OTG_HPRT_PCSTS_Msk                   (0x1UL << USB_OTG_HPRT_PCSTS_Pos) /*!< 0x00000001 */\r
16988 #define USB_OTG_HPRT_PCSTS                       USB_OTG_HPRT_PCSTS_Msk        /*!< Port connect status */\r
16989 #define USB_OTG_HPRT_PCDET_Pos                   (1U)\r
16990 #define USB_OTG_HPRT_PCDET_Msk                   (0x1UL << USB_OTG_HPRT_PCDET_Pos) /*!< 0x00000002 */\r
16991 #define USB_OTG_HPRT_PCDET                       USB_OTG_HPRT_PCDET_Msk        /*!< Port connect detected */\r
16992 #define USB_OTG_HPRT_PENA_Pos                    (2U)\r
16993 #define USB_OTG_HPRT_PENA_Msk                    (0x1UL << USB_OTG_HPRT_PENA_Pos) /*!< 0x00000004 */\r
16994 #define USB_OTG_HPRT_PENA                        USB_OTG_HPRT_PENA_Msk         /*!< Port enable */\r
16995 #define USB_OTG_HPRT_PENCHNG_Pos                 (3U)\r
16996 #define USB_OTG_HPRT_PENCHNG_Msk                 (0x1UL << USB_OTG_HPRT_PENCHNG_Pos) /*!< 0x00000008 */\r
16997 #define USB_OTG_HPRT_PENCHNG                     USB_OTG_HPRT_PENCHNG_Msk      /*!< Port enable/disable change */\r
16998 #define USB_OTG_HPRT_POCA_Pos                    (4U)\r
16999 #define USB_OTG_HPRT_POCA_Msk                    (0x1UL << USB_OTG_HPRT_POCA_Pos) /*!< 0x00000010 */\r
17000 #define USB_OTG_HPRT_POCA                        USB_OTG_HPRT_POCA_Msk         /*!< Port overcurrent active */\r
17001 #define USB_OTG_HPRT_POCCHNG_Pos                 (5U)\r
17002 #define USB_OTG_HPRT_POCCHNG_Msk                 (0x1UL << USB_OTG_HPRT_POCCHNG_Pos) /*!< 0x00000020 */\r
17003 #define USB_OTG_HPRT_POCCHNG                     USB_OTG_HPRT_POCCHNG_Msk      /*!< Port overcurrent change */\r
17004 #define USB_OTG_HPRT_PRES_Pos                    (6U)\r
17005 #define USB_OTG_HPRT_PRES_Msk                    (0x1UL << USB_OTG_HPRT_PRES_Pos) /*!< 0x00000040 */\r
17006 #define USB_OTG_HPRT_PRES                        USB_OTG_HPRT_PRES_Msk         /*!< Port resume */\r
17007 #define USB_OTG_HPRT_PSUSP_Pos                   (7U)\r
17008 #define USB_OTG_HPRT_PSUSP_Msk                   (0x1UL << USB_OTG_HPRT_PSUSP_Pos) /*!< 0x00000080 */\r
17009 #define USB_OTG_HPRT_PSUSP                       USB_OTG_HPRT_PSUSP_Msk        /*!< Port suspend */\r
17010 #define USB_OTG_HPRT_PRST_Pos                    (8U)\r
17011 #define USB_OTG_HPRT_PRST_Msk                    (0x1UL << USB_OTG_HPRT_PRST_Pos) /*!< 0x00000100 */\r
17012 #define USB_OTG_HPRT_PRST                        USB_OTG_HPRT_PRST_Msk         /*!< Port reset */\r
17013 \r
17014 #define USB_OTG_HPRT_PLSTS_Pos                   (10U)\r
17015 #define USB_OTG_HPRT_PLSTS_Msk                   (0x3UL << USB_OTG_HPRT_PLSTS_Pos) /*!< 0x00000C00 */\r
17016 #define USB_OTG_HPRT_PLSTS                       USB_OTG_HPRT_PLSTS_Msk        /*!< Port line status */\r
17017 #define USB_OTG_HPRT_PLSTS_0                     (0x1UL << USB_OTG_HPRT_PLSTS_Pos) /*!< 0x00000400 */\r
17018 #define USB_OTG_HPRT_PLSTS_1                     (0x2UL << USB_OTG_HPRT_PLSTS_Pos) /*!< 0x00000800 */\r
17019 #define USB_OTG_HPRT_PPWR_Pos                    (12U)\r
17020 #define USB_OTG_HPRT_PPWR_Msk                    (0x1UL << USB_OTG_HPRT_PPWR_Pos) /*!< 0x00001000 */\r
17021 #define USB_OTG_HPRT_PPWR                        USB_OTG_HPRT_PPWR_Msk         /*!< Port power */\r
17022 \r
17023 #define USB_OTG_HPRT_PTCTL_Pos                   (13U)\r
17024 #define USB_OTG_HPRT_PTCTL_Msk                   (0xFUL << USB_OTG_HPRT_PTCTL_Pos) /*!< 0x0001E000 */\r
17025 #define USB_OTG_HPRT_PTCTL                       USB_OTG_HPRT_PTCTL_Msk        /*!< Port test control */\r
17026 #define USB_OTG_HPRT_PTCTL_0                     (0x1UL << USB_OTG_HPRT_PTCTL_Pos) /*!< 0x00002000 */\r
17027 #define USB_OTG_HPRT_PTCTL_1                     (0x2UL << USB_OTG_HPRT_PTCTL_Pos) /*!< 0x00004000 */\r
17028 #define USB_OTG_HPRT_PTCTL_2                     (0x4UL << USB_OTG_HPRT_PTCTL_Pos) /*!< 0x00008000 */\r
17029 #define USB_OTG_HPRT_PTCTL_3                     (0x8UL << USB_OTG_HPRT_PTCTL_Pos) /*!< 0x00010000 */\r
17030 \r
17031 #define USB_OTG_HPRT_PSPD_Pos                    (17U)\r
17032 #define USB_OTG_HPRT_PSPD_Msk                    (0x3UL << USB_OTG_HPRT_PSPD_Pos) /*!< 0x00060000 */\r
17033 #define USB_OTG_HPRT_PSPD                        USB_OTG_HPRT_PSPD_Msk         /*!< Port speed */\r
17034 #define USB_OTG_HPRT_PSPD_0                      (0x1UL << USB_OTG_HPRT_PSPD_Pos) /*!< 0x00020000 */\r
17035 #define USB_OTG_HPRT_PSPD_1                      (0x2UL << USB_OTG_HPRT_PSPD_Pos) /*!< 0x00040000 */\r
17036 \r
17037 /********************  Bit definition for USB_OTG_HCCHAR register  ********************/\r
17038 #define USB_OTG_HCCHAR_MPSIZ_Pos                 (0U)\r
17039 #define USB_OTG_HCCHAR_MPSIZ_Msk                 (0x7FFUL << USB_OTG_HCCHAR_MPSIZ_Pos) /*!< 0x000007FF */\r
17040 #define USB_OTG_HCCHAR_MPSIZ                     USB_OTG_HCCHAR_MPSIZ_Msk      /*!< Maximum packet size */\r
17041 \r
17042 #define USB_OTG_HCCHAR_EPNUM_Pos                 (11U)\r
17043 #define USB_OTG_HCCHAR_EPNUM_Msk                 (0xFUL << USB_OTG_HCCHAR_EPNUM_Pos) /*!< 0x00007800 */\r
17044 #define USB_OTG_HCCHAR_EPNUM                     USB_OTG_HCCHAR_EPNUM_Msk      /*!< Endpoint number */\r
17045 #define USB_OTG_HCCHAR_EPNUM_0                   (0x1UL << USB_OTG_HCCHAR_EPNUM_Pos) /*!< 0x00000800 */\r
17046 #define USB_OTG_HCCHAR_EPNUM_1                   (0x2UL << USB_OTG_HCCHAR_EPNUM_Pos) /*!< 0x00001000 */\r
17047 #define USB_OTG_HCCHAR_EPNUM_2                   (0x4UL << USB_OTG_HCCHAR_EPNUM_Pos) /*!< 0x00002000 */\r
17048 #define USB_OTG_HCCHAR_EPNUM_3                   (0x8UL << USB_OTG_HCCHAR_EPNUM_Pos) /*!< 0x00004000 */\r
17049 #define USB_OTG_HCCHAR_EPDIR_Pos                 (15U)\r
17050 #define USB_OTG_HCCHAR_EPDIR_Msk                 (0x1UL << USB_OTG_HCCHAR_EPDIR_Pos) /*!< 0x00008000 */\r
17051 #define USB_OTG_HCCHAR_EPDIR                     USB_OTG_HCCHAR_EPDIR_Msk      /*!< Endpoint direction */\r
17052 #define USB_OTG_HCCHAR_LSDEV_Pos                 (17U)\r
17053 #define USB_OTG_HCCHAR_LSDEV_Msk                 (0x1UL << USB_OTG_HCCHAR_LSDEV_Pos) /*!< 0x00020000 */\r
17054 #define USB_OTG_HCCHAR_LSDEV                     USB_OTG_HCCHAR_LSDEV_Msk      /*!< Low-speed device */\r
17055 \r
17056 #define USB_OTG_HCCHAR_EPTYP_Pos                 (18U)\r
17057 #define USB_OTG_HCCHAR_EPTYP_Msk                 (0x3UL << USB_OTG_HCCHAR_EPTYP_Pos) /*!< 0x000C0000 */\r
17058 #define USB_OTG_HCCHAR_EPTYP                     USB_OTG_HCCHAR_EPTYP_Msk      /*!< Endpoint type */\r
17059 #define USB_OTG_HCCHAR_EPTYP_0                   (0x1UL << USB_OTG_HCCHAR_EPTYP_Pos) /*!< 0x00040000 */\r
17060 #define USB_OTG_HCCHAR_EPTYP_1                   (0x2UL << USB_OTG_HCCHAR_EPTYP_Pos) /*!< 0x00080000 */\r
17061 \r
17062 #define USB_OTG_HCCHAR_MC_Pos                    (20U)\r
17063 #define USB_OTG_HCCHAR_MC_Msk                    (0x3UL << USB_OTG_HCCHAR_MC_Pos) /*!< 0x00300000 */\r
17064 #define USB_OTG_HCCHAR_MC                        USB_OTG_HCCHAR_MC_Msk         /*!< Multi Count (MC) / Error Count (EC) */\r
17065 #define USB_OTG_HCCHAR_MC_0                      (0x1UL << USB_OTG_HCCHAR_MC_Pos) /*!< 0x00100000 */\r
17066 #define USB_OTG_HCCHAR_MC_1                      (0x2UL << USB_OTG_HCCHAR_MC_Pos) /*!< 0x00200000 */\r
17067 \r
17068 #define USB_OTG_HCCHAR_DAD_Pos                   (22U)\r
17069 #define USB_OTG_HCCHAR_DAD_Msk                   (0x7FUL << USB_OTG_HCCHAR_DAD_Pos) /*!< 0x1FC00000 */\r
17070 #define USB_OTG_HCCHAR_DAD                       USB_OTG_HCCHAR_DAD_Msk        /*!< Device address */\r
17071 #define USB_OTG_HCCHAR_DAD_0                     (0x01UL << USB_OTG_HCCHAR_DAD_Pos) /*!< 0x00400000 */\r
17072 #define USB_OTG_HCCHAR_DAD_1                     (0x02UL << USB_OTG_HCCHAR_DAD_Pos) /*!< 0x00800000 */\r
17073 #define USB_OTG_HCCHAR_DAD_2                     (0x04UL << USB_OTG_HCCHAR_DAD_Pos) /*!< 0x01000000 */\r
17074 #define USB_OTG_HCCHAR_DAD_3                     (0x08UL << USB_OTG_HCCHAR_DAD_Pos) /*!< 0x02000000 */\r
17075 #define USB_OTG_HCCHAR_DAD_4                     (0x10UL << USB_OTG_HCCHAR_DAD_Pos) /*!< 0x04000000 */\r
17076 #define USB_OTG_HCCHAR_DAD_5                     (0x20UL << USB_OTG_HCCHAR_DAD_Pos) /*!< 0x08000000 */\r
17077 #define USB_OTG_HCCHAR_DAD_6                     (0x40UL << USB_OTG_HCCHAR_DAD_Pos) /*!< 0x10000000 */\r
17078 #define USB_OTG_HCCHAR_ODDFRM_Pos                (29U)\r
17079 #define USB_OTG_HCCHAR_ODDFRM_Msk                (0x1UL << USB_OTG_HCCHAR_ODDFRM_Pos) /*!< 0x20000000 */\r
17080 #define USB_OTG_HCCHAR_ODDFRM                    USB_OTG_HCCHAR_ODDFRM_Msk     /*!< Odd frame */\r
17081 #define USB_OTG_HCCHAR_CHDIS_Pos                 (30U)\r
17082 #define USB_OTG_HCCHAR_CHDIS_Msk                 (0x1UL << USB_OTG_HCCHAR_CHDIS_Pos) /*!< 0x40000000 */\r
17083 #define USB_OTG_HCCHAR_CHDIS                     USB_OTG_HCCHAR_CHDIS_Msk      /*!< Channel disable */\r
17084 #define USB_OTG_HCCHAR_CHENA_Pos                 (31U)\r
17085 #define USB_OTG_HCCHAR_CHENA_Msk                 (0x1UL << USB_OTG_HCCHAR_CHENA_Pos) /*!< 0x80000000 */\r
17086 #define USB_OTG_HCCHAR_CHENA                     USB_OTG_HCCHAR_CHENA_Msk      /*!< Channel enable */\r
17087 \r
17088 /********************  Bit definition for USB_OTG_HCINT register  ********************/\r
17089 #define USB_OTG_HCINT_XFRC_Pos                   (0U)\r
17090 #define USB_OTG_HCINT_XFRC_Msk                   (0x1UL << USB_OTG_HCINT_XFRC_Pos) /*!< 0x00000001 */\r
17091 #define USB_OTG_HCINT_XFRC                       USB_OTG_HCINT_XFRC_Msk        /*!< Transfer completed */\r
17092 #define USB_OTG_HCINT_CHH_Pos                    (1U)\r
17093 #define USB_OTG_HCINT_CHH_Msk                    (0x1UL << USB_OTG_HCINT_CHH_Pos) /*!< 0x00000002 */\r
17094 #define USB_OTG_HCINT_CHH                        USB_OTG_HCINT_CHH_Msk         /*!< Channel halted */\r
17095 #define USB_OTG_HCINT_AHBERR_Pos                 (2U)\r
17096 #define USB_OTG_HCINT_AHBERR_Msk                 (0x1UL << USB_OTG_HCINT_AHBERR_Pos) /*!< 0x00000004 */\r
17097 #define USB_OTG_HCINT_AHBERR                     USB_OTG_HCINT_AHBERR_Msk      /*!< AHB error */\r
17098 #define USB_OTG_HCINT_STALL_Pos                  (3U)\r
17099 #define USB_OTG_HCINT_STALL_Msk                  (0x1UL << USB_OTG_HCINT_STALL_Pos) /*!< 0x00000008 */\r
17100 #define USB_OTG_HCINT_STALL                      USB_OTG_HCINT_STALL_Msk       /*!< STALL response received interrupt */\r
17101 #define USB_OTG_HCINT_NAK_Pos                    (4U)\r
17102 #define USB_OTG_HCINT_NAK_Msk                    (0x1UL << USB_OTG_HCINT_NAK_Pos) /*!< 0x00000010 */\r
17103 #define USB_OTG_HCINT_NAK                        USB_OTG_HCINT_NAK_Msk         /*!< NAK response received interrupt */\r
17104 #define USB_OTG_HCINT_ACK_Pos                    (5U)\r
17105 #define USB_OTG_HCINT_ACK_Msk                    (0x1UL << USB_OTG_HCINT_ACK_Pos) /*!< 0x00000020 */\r
17106 #define USB_OTG_HCINT_ACK                        USB_OTG_HCINT_ACK_Msk         /*!< ACK response received/transmitted interrupt */\r
17107 #define USB_OTG_HCINT_NYET_Pos                   (6U)\r
17108 #define USB_OTG_HCINT_NYET_Msk                   (0x1UL << USB_OTG_HCINT_NYET_Pos) /*!< 0x00000040 */\r
17109 #define USB_OTG_HCINT_NYET                       USB_OTG_HCINT_NYET_Msk        /*!< Response received interrupt */\r
17110 #define USB_OTG_HCINT_TXERR_Pos                  (7U)\r
17111 #define USB_OTG_HCINT_TXERR_Msk                  (0x1UL << USB_OTG_HCINT_TXERR_Pos) /*!< 0x00000080 */\r
17112 #define USB_OTG_HCINT_TXERR                      USB_OTG_HCINT_TXERR_Msk       /*!< Transaction error */\r
17113 #define USB_OTG_HCINT_BBERR_Pos                  (8U)\r
17114 #define USB_OTG_HCINT_BBERR_Msk                  (0x1UL << USB_OTG_HCINT_BBERR_Pos) /*!< 0x00000100 */\r
17115 #define USB_OTG_HCINT_BBERR                      USB_OTG_HCINT_BBERR_Msk       /*!< Babble error */\r
17116 #define USB_OTG_HCINT_FRMOR_Pos                  (9U)\r
17117 #define USB_OTG_HCINT_FRMOR_Msk                  (0x1UL << USB_OTG_HCINT_FRMOR_Pos) /*!< 0x00000200 */\r
17118 #define USB_OTG_HCINT_FRMOR                      USB_OTG_HCINT_FRMOR_Msk       /*!< Frame overrun */\r
17119 #define USB_OTG_HCINT_DTERR_Pos                  (10U)\r
17120 #define USB_OTG_HCINT_DTERR_Msk                  (0x1UL << USB_OTG_HCINT_DTERR_Pos) /*!< 0x00000400 */\r
17121 #define USB_OTG_HCINT_DTERR                      USB_OTG_HCINT_DTERR_Msk       /*!< Data toggle error */\r
17122 \r
17123 /********************  Bit definition for USB_OTG_HCINTMSK register  ********************/\r
17124 #define USB_OTG_HCINTMSK_XFRCM_Pos               (0U)\r
17125 #define USB_OTG_HCINTMSK_XFRCM_Msk               (0x1UL << USB_OTG_HCINTMSK_XFRCM_Pos) /*!< 0x00000001 */\r
17126 #define USB_OTG_HCINTMSK_XFRCM                   USB_OTG_HCINTMSK_XFRCM_Msk    /*!< Transfer completed mask */\r
17127 #define USB_OTG_HCINTMSK_CHHM_Pos                (1U)\r
17128 #define USB_OTG_HCINTMSK_CHHM_Msk                (0x1UL << USB_OTG_HCINTMSK_CHHM_Pos) /*!< 0x00000002 */\r
17129 #define USB_OTG_HCINTMSK_CHHM                    USB_OTG_HCINTMSK_CHHM_Msk     /*!< Channel halted mask */\r
17130 #define USB_OTG_HCINTMSK_AHBERR_Pos              (2U)\r
17131 #define USB_OTG_HCINTMSK_AHBERR_Msk              (0x1UL << USB_OTG_HCINTMSK_AHBERR_Pos) /*!< 0x00000004 */\r
17132 #define USB_OTG_HCINTMSK_AHBERR                  USB_OTG_HCINTMSK_AHBERR_Msk   /*!< AHB error */\r
17133 #define USB_OTG_HCINTMSK_STALLM_Pos              (3U)\r
17134 #define USB_OTG_HCINTMSK_STALLM_Msk              (0x1UL << USB_OTG_HCINTMSK_STALLM_Pos) /*!< 0x00000008 */\r
17135 #define USB_OTG_HCINTMSK_STALLM                  USB_OTG_HCINTMSK_STALLM_Msk   /*!< STALL response received interrupt mask */\r
17136 #define USB_OTG_HCINTMSK_NAKM_Pos                (4U)\r
17137 #define USB_OTG_HCINTMSK_NAKM_Msk                (0x1UL << USB_OTG_HCINTMSK_NAKM_Pos) /*!< 0x00000010 */\r
17138 #define USB_OTG_HCINTMSK_NAKM                    USB_OTG_HCINTMSK_NAKM_Msk     /*!< NAK response received interrupt mask */\r
17139 #define USB_OTG_HCINTMSK_ACKM_Pos                (5U)\r
17140 #define USB_OTG_HCINTMSK_ACKM_Msk                (0x1UL << USB_OTG_HCINTMSK_ACKM_Pos) /*!< 0x00000020 */\r
17141 #define USB_OTG_HCINTMSK_ACKM                    USB_OTG_HCINTMSK_ACKM_Msk     /*!< ACK response received/transmitted interrupt mask */\r
17142 #define USB_OTG_HCINTMSK_NYET_Pos                (6U)\r
17143 #define USB_OTG_HCINTMSK_NYET_Msk                (0x1UL << USB_OTG_HCINTMSK_NYET_Pos) /*!< 0x00000040 */\r
17144 #define USB_OTG_HCINTMSK_NYET                    USB_OTG_HCINTMSK_NYET_Msk     /*!< response received interrupt mask */\r
17145 #define USB_OTG_HCINTMSK_TXERRM_Pos              (7U)\r
17146 #define USB_OTG_HCINTMSK_TXERRM_Msk              (0x1UL << USB_OTG_HCINTMSK_TXERRM_Pos) /*!< 0x00000080 */\r
17147 #define USB_OTG_HCINTMSK_TXERRM                  USB_OTG_HCINTMSK_TXERRM_Msk   /*!< Transaction error mask */\r
17148 #define USB_OTG_HCINTMSK_BBERRM_Pos              (8U)\r
17149 #define USB_OTG_HCINTMSK_BBERRM_Msk              (0x1UL << USB_OTG_HCINTMSK_BBERRM_Pos) /*!< 0x00000100 */\r
17150 #define USB_OTG_HCINTMSK_BBERRM                  USB_OTG_HCINTMSK_BBERRM_Msk   /*!< Babble error mask */\r
17151 #define USB_OTG_HCINTMSK_FRMORM_Pos              (9U)\r
17152 #define USB_OTG_HCINTMSK_FRMORM_Msk              (0x1UL << USB_OTG_HCINTMSK_FRMORM_Pos) /*!< 0x00000200 */\r
17153 #define USB_OTG_HCINTMSK_FRMORM                  USB_OTG_HCINTMSK_FRMORM_Msk   /*!< Frame overrun mask */\r
17154 #define USB_OTG_HCINTMSK_DTERRM_Pos              (10U)\r
17155 #define USB_OTG_HCINTMSK_DTERRM_Msk              (0x1UL << USB_OTG_HCINTMSK_DTERRM_Pos) /*!< 0x00000400 */\r
17156 #define USB_OTG_HCINTMSK_DTERRM                  USB_OTG_HCINTMSK_DTERRM_Msk   /*!< Data toggle error mask */\r
17157 \r
17158 /********************  Bit definition for USB_OTG_HCTSIZ register  ********************/\r
17159 #define USB_OTG_HCTSIZ_XFRSIZ_Pos                (0U)\r
17160 #define USB_OTG_HCTSIZ_XFRSIZ_Msk                (0x7FFFFUL << USB_OTG_HCTSIZ_XFRSIZ_Pos) /*!< 0x0007FFFF */\r
17161 #define USB_OTG_HCTSIZ_XFRSIZ                    USB_OTG_HCTSIZ_XFRSIZ_Msk     /*!< Transfer size */\r
17162 #define USB_OTG_HCTSIZ_PKTCNT_Pos                (19U)\r
17163 #define USB_OTG_HCTSIZ_PKTCNT_Msk                (0x3FFUL << USB_OTG_HCTSIZ_PKTCNT_Pos) /*!< 0x1FF80000 */\r
17164 #define USB_OTG_HCTSIZ_PKTCNT                    USB_OTG_HCTSIZ_PKTCNT_Msk     /*!< Packet count */\r
17165 #define USB_OTG_HCTSIZ_DOPING_Pos                (31U)\r
17166 #define USB_OTG_HCTSIZ_DOPING_Msk                (0x1UL << USB_OTG_HCTSIZ_DOPING_Pos) /*!< 0x80000000 */\r
17167 #define USB_OTG_HCTSIZ_DOPING                    USB_OTG_HCTSIZ_DOPING_Msk     /*!< Do PING */\r
17168 #define USB_OTG_HCTSIZ_DPID_Pos                  (29U)\r
17169 #define USB_OTG_HCTSIZ_DPID_Msk                  (0x3UL << USB_OTG_HCTSIZ_DPID_Pos) /*!< 0x60000000 */\r
17170 #define USB_OTG_HCTSIZ_DPID                      USB_OTG_HCTSIZ_DPID_Msk       /*!< Data PID */\r
17171 #define USB_OTG_HCTSIZ_DPID_0                    (0x1UL << USB_OTG_HCTSIZ_DPID_Pos) /*!< 0x20000000 */\r
17172 #define USB_OTG_HCTSIZ_DPID_1                    (0x2UL << USB_OTG_HCTSIZ_DPID_Pos) /*!< 0x40000000 */\r
17173 \r
17174 /********************  Bit definition for USB_OTG_HCDMA register  *********************/\r
17175 #define USB_OTG_HCDMA_DMAADDR_Pos                (0U)\r
17176 #define USB_OTG_HCDMA_DMAADDR_Msk                (0xFFFFFFFFUL << USB_OTG_HCDMA_DMAADDR_Pos) /*!< 0xFFFFFFFF */\r
17177 #define USB_OTG_HCDMA_DMAADDR                    USB_OTG_HCDMA_DMAADDR_Msk     /*!< DMA address */\r
17178 \r
17179 /********************  Bit definition for USB_OTG_DCFG register  ********************/\r
17180 #define USB_OTG_DCFG_DSPD_Pos                    (0U)\r
17181 #define USB_OTG_DCFG_DSPD_Msk                    (0x3UL << USB_OTG_DCFG_DSPD_Pos) /*!< 0x00000003 */\r
17182 #define USB_OTG_DCFG_DSPD                        USB_OTG_DCFG_DSPD_Msk         /*!< Device speed */\r
17183 #define USB_OTG_DCFG_DSPD_0                      (0x1UL << USB_OTG_DCFG_DSPD_Pos) /*!< 0x00000001 */\r
17184 #define USB_OTG_DCFG_DSPD_1                      (0x2UL << USB_OTG_DCFG_DSPD_Pos) /*!< 0x00000002 */\r
17185 #define USB_OTG_DCFG_NZLSOHSK_Pos                (2U)\r
17186 #define USB_OTG_DCFG_NZLSOHSK_Msk                (0x1UL << USB_OTG_DCFG_NZLSOHSK_Pos) /*!< 0x00000004 */\r
17187 #define USB_OTG_DCFG_NZLSOHSK                    USB_OTG_DCFG_NZLSOHSK_Msk     /*!< Nonzero-length status OUT handshake */\r
17188 #define USB_OTG_DCFG_DAD_Pos                     (4U)\r
17189 #define USB_OTG_DCFG_DAD_Msk                     (0x7FUL << USB_OTG_DCFG_DAD_Pos) /*!< 0x000007F0 */\r
17190 #define USB_OTG_DCFG_DAD                         USB_OTG_DCFG_DAD_Msk          /*!< Device address */\r
17191 #define USB_OTG_DCFG_DAD_0                       (0x01UL << USB_OTG_DCFG_DAD_Pos) /*!< 0x00000010 */\r
17192 #define USB_OTG_DCFG_DAD_1                       (0x02UL << USB_OTG_DCFG_DAD_Pos) /*!< 0x00000020 */\r
17193 #define USB_OTG_DCFG_DAD_2                       (0x04UL << USB_OTG_DCFG_DAD_Pos) /*!< 0x00000040 */\r
17194 #define USB_OTG_DCFG_DAD_3                       (0x08UL << USB_OTG_DCFG_DAD_Pos) /*!< 0x00000080 */\r
17195 #define USB_OTG_DCFG_DAD_4                       (0x10UL << USB_OTG_DCFG_DAD_Pos) /*!< 0x00000100 */\r
17196 #define USB_OTG_DCFG_DAD_5                       (0x20UL << USB_OTG_DCFG_DAD_Pos) /*!< 0x00000200 */\r
17197 #define USB_OTG_DCFG_DAD_6                       (0x40UL << USB_OTG_DCFG_DAD_Pos) /*!< 0x00000400 */\r
17198 #define USB_OTG_DCFG_PFIVL_Pos                   (11U)\r
17199 #define USB_OTG_DCFG_PFIVL_Msk                   (0x3UL << USB_OTG_DCFG_PFIVL_Pos) /*!< 0x00001800 */\r
17200 #define USB_OTG_DCFG_PFIVL                       USB_OTG_DCFG_PFIVL_Msk        /*!< Periodic (micro)frame interval */\r
17201 #define USB_OTG_DCFG_PFIVL_0                     (0x1UL << USB_OTG_DCFG_PFIVL_Pos) /*!< 0x00000800 */\r
17202 #define USB_OTG_DCFG_PFIVL_1                     (0x2UL << USB_OTG_DCFG_PFIVL_Pos) /*!< 0x00001000 */\r
17203 #define USB_OTG_DCFG_PERSCHIVL_Pos               (24U)\r
17204 #define USB_OTG_DCFG_PERSCHIVL_Msk               (0x3UL << USB_OTG_DCFG_PERSCHIVL_Pos) /*!< 0x03000000 */\r
17205 #define USB_OTG_DCFG_PERSCHIVL                   USB_OTG_DCFG_PERSCHIVL_Msk    /*!< Periodic scheduling interval */\r
17206 #define USB_OTG_DCFG_PERSCHIVL_0                 (0x1UL << USB_OTG_DCFG_PERSCHIVL_Pos) /*!< 0x01000000 */\r
17207 #define USB_OTG_DCFG_PERSCHIVL_1                 (0x2UL << USB_OTG_DCFG_PERSCHIVL_Pos) /*!< 0x02000000 */\r
17208 \r
17209 /********************  Bit definition for USB_OTG_DCTL register  ********************/\r
17210 #define USB_OTG_DCTL_RWUSIG_Pos                  (0U)\r
17211 #define USB_OTG_DCTL_RWUSIG_Msk                  (0x1UL << USB_OTG_DCTL_RWUSIG_Pos) /*!< 0x00000001 */\r
17212 #define USB_OTG_DCTL_RWUSIG                      USB_OTG_DCTL_RWUSIG_Msk       /*!< Remote wakeup signaling */\r
17213 #define USB_OTG_DCTL_SDIS_Pos                    (1U)\r
17214 #define USB_OTG_DCTL_SDIS_Msk                    (0x1UL << USB_OTG_DCTL_SDIS_Pos) /*!< 0x00000002 */\r
17215 #define USB_OTG_DCTL_SDIS                        USB_OTG_DCTL_SDIS_Msk         /*!< Soft disconnect */\r
17216 #define USB_OTG_DCTL_GINSTS_Pos                  (2U)\r
17217 #define USB_OTG_DCTL_GINSTS_Msk                  (0x1UL << USB_OTG_DCTL_GINSTS_Pos) /*!< 0x00000004 */\r
17218 #define USB_OTG_DCTL_GINSTS                      USB_OTG_DCTL_GINSTS_Msk       /*!< Global IN NAK status */\r
17219 #define USB_OTG_DCTL_GONSTS_Pos                  (3U)\r
17220 #define USB_OTG_DCTL_GONSTS_Msk                  (0x1UL << USB_OTG_DCTL_GONSTS_Pos) /*!< 0x00000008 */\r
17221 #define USB_OTG_DCTL_GONSTS                      USB_OTG_DCTL_GONSTS_Msk       /*!< Global OUT NAK status */\r
17222 #define USB_OTG_DCTL_TCTL_Pos                    (4U)\r
17223 #define USB_OTG_DCTL_TCTL_Msk                    (0x7UL << USB_OTG_DCTL_TCTL_Pos) /*!< 0x00000070 */\r
17224 #define USB_OTG_DCTL_TCTL                        USB_OTG_DCTL_TCTL_Msk         /*!< Test control */\r
17225 #define USB_OTG_DCTL_TCTL_0                      (0x1UL << USB_OTG_DCTL_TCTL_Pos) /*!< 0x00000010 */\r
17226 #define USB_OTG_DCTL_TCTL_1                      (0x2UL << USB_OTG_DCTL_TCTL_Pos) /*!< 0x00000020 */\r
17227 #define USB_OTG_DCTL_TCTL_2                      (0x4UL << USB_OTG_DCTL_TCTL_Pos) /*!< 0x00000040 */\r
17228 #define USB_OTG_DCTL_SGINAK_Pos                  (7U)\r
17229 #define USB_OTG_DCTL_SGINAK_Msk                  (0x1UL << USB_OTG_DCTL_SGINAK_Pos) /*!< 0x00000080 */\r
17230 #define USB_OTG_DCTL_SGINAK                      USB_OTG_DCTL_SGINAK_Msk       /*!< Set global IN NAK */\r
17231 #define USB_OTG_DCTL_CGINAK_Pos                  (8U)\r
17232 #define USB_OTG_DCTL_CGINAK_Msk                  (0x1UL << USB_OTG_DCTL_CGINAK_Pos) /*!< 0x00000100 */\r
17233 #define USB_OTG_DCTL_CGINAK                      USB_OTG_DCTL_CGINAK_Msk       /*!< Clear global IN NAK */\r
17234 #define USB_OTG_DCTL_SGONAK_Pos                  (9U)\r
17235 #define USB_OTG_DCTL_SGONAK_Msk                  (0x1UL << USB_OTG_DCTL_SGONAK_Pos) /*!< 0x00000200 */\r
17236 #define USB_OTG_DCTL_SGONAK                      USB_OTG_DCTL_SGONAK_Msk       /*!< Set global OUT NAK */\r
17237 #define USB_OTG_DCTL_CGONAK_Pos                  (10U)\r
17238 #define USB_OTG_DCTL_CGONAK_Msk                  (0x1UL << USB_OTG_DCTL_CGONAK_Pos) /*!< 0x00000400 */\r
17239 #define USB_OTG_DCTL_CGONAK                      USB_OTG_DCTL_CGONAK_Msk       /*!< Clear global OUT NAK */\r
17240 #define USB_OTG_DCTL_POPRGDNE_Pos                (11U)\r
17241 #define USB_OTG_DCTL_POPRGDNE_Msk                (0x1UL << USB_OTG_DCTL_POPRGDNE_Pos) /*!< 0x00000800 */\r
17242 #define USB_OTG_DCTL_POPRGDNE                    USB_OTG_DCTL_POPRGDNE_Msk     /*!< Power-on programming done */\r
17243 \r
17244 /********************  Bit definition for USB_OTG_DSTS register  ********************/\r
17245 #define USB_OTG_DSTS_SUSPSTS_Pos                 (0U)\r
17246 #define USB_OTG_DSTS_SUSPSTS_Msk                 (0x1UL << USB_OTG_DSTS_SUSPSTS_Pos) /*!< 0x00000001 */\r
17247 #define USB_OTG_DSTS_SUSPSTS                     USB_OTG_DSTS_SUSPSTS_Msk      /*!< Suspend status */\r
17248 #define USB_OTG_DSTS_ENUMSPD_Pos                 (1U)\r
17249 #define USB_OTG_DSTS_ENUMSPD_Msk                 (0x3UL << USB_OTG_DSTS_ENUMSPD_Pos) /*!< 0x00000006 */\r
17250 #define USB_OTG_DSTS_ENUMSPD                     USB_OTG_DSTS_ENUMSPD_Msk      /*!< Enumerated speed */\r
17251 #define USB_OTG_DSTS_ENUMSPD_0                   (0x1UL << USB_OTG_DSTS_ENUMSPD_Pos) /*!< 0x00000002 */\r
17252 #define USB_OTG_DSTS_ENUMSPD_1                   (0x2UL << USB_OTG_DSTS_ENUMSPD_Pos) /*!< 0x00000004 */\r
17253 #define USB_OTG_DSTS_EERR_Pos                    (3U)\r
17254 #define USB_OTG_DSTS_EERR_Msk                    (0x1UL << USB_OTG_DSTS_EERR_Pos) /*!< 0x00000008 */\r
17255 #define USB_OTG_DSTS_EERR                        USB_OTG_DSTS_EERR_Msk         /*!< Erratic error */\r
17256 #define USB_OTG_DSTS_FNSOF_Pos                   (8U)\r
17257 #define USB_OTG_DSTS_FNSOF_Msk                   (0x3FFFUL << USB_OTG_DSTS_FNSOF_Pos) /*!< 0x003FFF00 */\r
17258 #define USB_OTG_DSTS_FNSOF                       USB_OTG_DSTS_FNSOF_Msk        /*!< Frame number of the received SOF */\r
17259 \r
17260 /********************  Bit definition for USB_OTG_DIEPMSK register  ********************/\r
17261 #define USB_OTG_DIEPMSK_XFRCM_Pos                (0U)\r
17262 #define USB_OTG_DIEPMSK_XFRCM_Msk                (0x1UL << USB_OTG_DIEPMSK_XFRCM_Pos) /*!< 0x00000001 */\r
17263 #define USB_OTG_DIEPMSK_XFRCM                    USB_OTG_DIEPMSK_XFRCM_Msk     /*!< Transfer completed interrupt mask */\r
17264 #define USB_OTG_DIEPMSK_EPDM_Pos                 (1U)\r
17265 #define USB_OTG_DIEPMSK_EPDM_Msk                 (0x1UL << USB_OTG_DIEPMSK_EPDM_Pos) /*!< 0x00000002 */\r
17266 #define USB_OTG_DIEPMSK_EPDM                     USB_OTG_DIEPMSK_EPDM_Msk      /*!< Endpoint disabled interrupt mask */\r
17267 #define USB_OTG_DIEPMSK_TOM_Pos                  (3U)\r
17268 #define USB_OTG_DIEPMSK_TOM_Msk                  (0x1UL << USB_OTG_DIEPMSK_TOM_Pos) /*!< 0x00000008 */\r
17269 #define USB_OTG_DIEPMSK_TOM                      USB_OTG_DIEPMSK_TOM_Msk       /*!< Timeout condition mask (nonisochronous endpoints) */\r
17270 #define USB_OTG_DIEPMSK_ITTXFEMSK_Pos            (4U)\r
17271 #define USB_OTG_DIEPMSK_ITTXFEMSK_Msk            (0x1UL << USB_OTG_DIEPMSK_ITTXFEMSK_Pos) /*!< 0x00000010 */\r
17272 #define USB_OTG_DIEPMSK_ITTXFEMSK                USB_OTG_DIEPMSK_ITTXFEMSK_Msk /*!< IN token received when TxFIFO empty mask */\r
17273 #define USB_OTG_DIEPMSK_INEPNMM_Pos              (5U)\r
17274 #define USB_OTG_DIEPMSK_INEPNMM_Msk              (0x1UL << USB_OTG_DIEPMSK_INEPNMM_Pos) /*!< 0x00000020 */\r
17275 #define USB_OTG_DIEPMSK_INEPNMM                  USB_OTG_DIEPMSK_INEPNMM_Msk   /*!< IN token received with EP mismatch mask */\r
17276 #define USB_OTG_DIEPMSK_INEPNEM_Pos              (6U)\r
17277 #define USB_OTG_DIEPMSK_INEPNEM_Msk              (0x1UL << USB_OTG_DIEPMSK_INEPNEM_Pos) /*!< 0x00000040 */\r
17278 #define USB_OTG_DIEPMSK_INEPNEM                  USB_OTG_DIEPMSK_INEPNEM_Msk   /*!< IN endpoint NAK effective mask */\r
17279 #define USB_OTG_DIEPMSK_TXFURM_Pos               (8U)\r
17280 #define USB_OTG_DIEPMSK_TXFURM_Msk               (0x1UL << USB_OTG_DIEPMSK_TXFURM_Pos) /*!< 0x00000100 */\r
17281 #define USB_OTG_DIEPMSK_TXFURM                   USB_OTG_DIEPMSK_TXFURM_Msk    /*!< FIFO underrun mask */\r
17282 #define USB_OTG_DIEPMSK_BIM_Pos                  (9U)\r
17283 #define USB_OTG_DIEPMSK_BIM_Msk                  (0x1UL << USB_OTG_DIEPMSK_BIM_Pos) /*!< 0x00000200 */\r
17284 #define USB_OTG_DIEPMSK_BIM                      USB_OTG_DIEPMSK_BIM_Msk       /*!< BNA interrupt mask */\r
17285 \r
17286 /* Legacy defines */\r
17287 #define USB_OTG_DIEPEACHMSK1_XFRCM_Pos           USB_OTG_DIEPMSK_XFRCM_Pos\r
17288 #define USB_OTG_DIEPEACHMSK1_XFRCM_Msk           USB_OTG_DIEPMSK_XFRCM_Msk\r
17289 #define USB_OTG_DIEPEACHMSK1_XFRCM               USB_OTG_DIEPMSK_XFRCM\r
17290 #define USB_OTG_DIEPEACHMSK1_EPDM_Pos            USB_OTG_DIEPMSK_EPDM_Pos\r
17291 #define USB_OTG_DIEPEACHMSK1_EPDM_Msk            USB_OTG_DIEPMSK_EPDM_Msk\r
17292 #define USB_OTG_DIEPEACHMSK1_EPDM                USB_OTG_DIEPMSK_EPDM\r
17293 #define USB_OTG_DIEPEACHMSK1_TOM_Pos             USB_OTG_DIEPMSK_TOM_Pos\r
17294 #define USB_OTG_DIEPEACHMSK1_TOM_Msk             USB_OTG_DIEPMSK_TOM_Msk\r
17295 #define USB_OTG_DIEPEACHMSK1_TOM                 USB_OTG_DIEPMSK_TOM\r
17296 #define USB_OTG_DIEPEACHMSK1_ITTXFEMSK_Pos       USB_OTG_DIEPMSK_ITTXFEMSK_Pos\r
17297 #define USB_OTG_DIEPEACHMSK1_ITTXFEMSK_Msk       USB_OTG_DIEPMSK_ITTXFEMSK_Msk\r
17298 #define USB_OTG_DIEPEACHMSK1_ITTXFEMSK           USB_OTG_DIEPMSK_ITTXFEMSK\r
17299 #define USB_OTG_DIEPEACHMSK1_INEPNMM_Pos         USB_OTG_DIEPMSK_INEPNMM_Pos\r
17300 #define USB_OTG_DIEPEACHMSK1_INEPNMM_Msk         USB_OTG_DIEPMSK_INEPNMM_Msk\r
17301 #define USB_OTG_DIEPEACHMSK1_INEPNMM             USB_OTG_DIEPMSK_INEPNMM\r
17302 #define USB_OTG_DIEPEACHMSK1_INEPNEM_Pos         USB_OTG_DIEPMSK_INEPNEM_Pos\r
17303 #define USB_OTG_DIEPEACHMSK1_INEPNEM_Msk         USB_OTG_DIEPMSK_INEPNEM_Pos\r
17304 #define USB_OTG_DIEPEACHMSK1_INEPNEM             USB_OTG_DIEPMSK_INEPNEM\r
17305 #define USB_OTG_DIEPEACHMSK1_TXFURM_Pos          USB_OTG_DIEPMSK_TXFURM_Pos\r
17306 #define USB_OTG_DIEPEACHMSK1_TXFURM_Msk          USB_OTG_DIEPMSK_TXFURM_Msk\r
17307 #define USB_OTG_DIEPEACHMSK1_TXFURM              USB_OTG_DIEPMSK_TXFURM\r
17308 #define USB_OTG_DIEPEACHMSK1_BIM_Pos             USB_OTG_DIEPMSK_BIM_Pos\r
17309 #define USB_OTG_DIEPEACHMSK1_BIM_Msk             USB_OTG_DIEPMSK_BIM_Msk\r
17310 #define USB_OTG_DIEPEACHMSK1_BIM                 USB_OTG_DIEPMSK_BIM\r
17311 #define USB_OTG_DIEPEACHMSK1_NAKM_Pos            (13U)\r
17312 #define USB_OTG_DIEPEACHMSK1_NAKM_Msk            (0x1UL << USB_OTG_DIEPEACHMSK1_NAKM_Pos) /*!< 0x00002000 */\r
17313 #define USB_OTG_DIEPEACHMSK1_NAKM                USB_OTG_DIEPEACHMSK1_NAKM_Msk /*!< NAK interrupt mask */\r
17314 \r
17315 /********************  Bit definition for USB_OTG_DOEPMSK register  ********************/\r
17316 #define USB_OTG_DOEPMSK_XFRCM_Pos                (0U)\r
17317 #define USB_OTG_DOEPMSK_XFRCM_Msk                (0x1UL << USB_OTG_DOEPMSK_XFRCM_Pos) /*!< 0x00000001 */\r
17318 #define USB_OTG_DOEPMSK_XFRCM                    USB_OTG_DOEPMSK_XFRCM_Msk     /*!< Transfer completed interrupt mask */\r
17319 #define USB_OTG_DOEPMSK_EPDM_Pos                 (1U)\r
17320 #define USB_OTG_DOEPMSK_EPDM_Msk                 (0x1UL << USB_OTG_DOEPMSK_EPDM_Pos) /*!< 0x00000002 */\r
17321 #define USB_OTG_DOEPMSK_EPDM                     USB_OTG_DOEPMSK_EPDM_Msk      /*!< Endpoint disabled interrupt mask */\r
17322 #define USB_OTG_DOEPMSK_STUPM_Pos                (3U)\r
17323 #define USB_OTG_DOEPMSK_STUPM_Msk                (0x1UL << USB_OTG_DOEPMSK_STUPM_Pos) /*!< 0x00000008 */\r
17324 #define USB_OTG_DOEPMSK_STUPM                    USB_OTG_DOEPMSK_STUPM_Msk     /*!< SETUP phase done mask */\r
17325 #define USB_OTG_DOEPMSK_OTEPDM_Pos               (4U)\r
17326 #define USB_OTG_DOEPMSK_OTEPDM_Msk               (0x1UL << USB_OTG_DOEPMSK_OTEPDM_Pos) /*!< 0x00000010 */\r
17327 #define USB_OTG_DOEPMSK_OTEPDM                   USB_OTG_DOEPMSK_OTEPDM_Msk    /*!< OUT token received when endpoint disabled mask */\r
17328 #define USB_OTG_DOEPMSK_B2BSTUP_Pos              (6U)\r
17329 #define USB_OTG_DOEPMSK_B2BSTUP_Msk              (0x1UL << USB_OTG_DOEPMSK_B2BSTUP_Pos) /*!< 0x00000040 */\r
17330 #define USB_OTG_DOEPMSK_B2BSTUP                  USB_OTG_DOEPMSK_B2BSTUP_Msk   /*!< Back-to-back SETUP packets received mask */\r
17331 #define USB_OTG_DOEPMSK_OPEM_Pos                 (8U)\r
17332 #define USB_OTG_DOEPMSK_OPEM_Msk                 (0x1UL << USB_OTG_DOEPMSK_OPEM_Pos) /*!< 0x00000100 */\r
17333 #define USB_OTG_DOEPMSK_OPEM                     USB_OTG_DOEPMSK_OPEM_Msk      /*!< OUT packet error mask */\r
17334 #define USB_OTG_DOEPMSK_BOIM_Pos                 (9U)\r
17335 #define USB_OTG_DOEPMSK_BOIM_Msk                 (0x1UL << USB_OTG_DOEPMSK_BOIM_Pos) /*!< 0x00000200 */\r
17336 #define USB_OTG_DOEPMSK_BOIM                     USB_OTG_DOEPMSK_BOIM_Msk      /*!< BNA interrupt mask */\r
17337 \r
17338 /* Legacy defines */\r
17339 #define USB_OTG_DOEPEACHMSK1_XFRCM_Pos           USB_OTG_DOEPMSK_XFRCM_Pos\r
17340 #define USB_OTG_DOEPEACHMSK1_XFRCM_Msk           USB_OTG_DOEPMSK_XFRCM_Msk\r
17341 #define USB_OTG_DOEPEACHMSK1_XFRCM               USB_OTG_DOEPMSK_XFRCM\r
17342 #define USB_OTG_DOEPEACHMSK1_EPDM_Pos            USB_OTG_DOEPMSK_EPDM_Pos\r
17343 #define USB_OTG_DOEPEACHMSK1_EPDM_Msk            USB_OTG_DOEPMSK_EPDM_Msk\r
17344 #define USB_OTG_DOEPEACHMSK1_EPDM                USB_OTG_DOEPMSK_EPDM\r
17345 #define USB_OTG_DOEPEACHMSK1_TOM_Pos             USB_OTG_DOEPMSK_STUPM_Pos\r
17346 #define USB_OTG_DOEPEACHMSK1_TOM_Msk             USB_OTG_DOEPMSK_STUPM_Msk\r
17347 #define USB_OTG_DOEPEACHMSK1_TOM                 USB_OTG_DOEPMSK_STUPM\r
17348 #define USB_OTG_DOEPEACHMSK1_ITTXFEMSK_Pos       USB_OTG_DOEPMSK_OTEPDM_Pos\r
17349 #define USB_OTG_DOEPEACHMSK1_ITTXFEMSK_Msk       USB_OTG_DOEPMSK_OTEPDM_Msk\r
17350 #define USB_OTG_DOEPEACHMSK1_ITTXFEMSK           USB_OTG_DOEPMSK_OTEPDM\r
17351 #define USB_OTG_DOEPEACHMSK1_INEPNMM_Pos         (5U)\r
17352 #define USB_OTG_DOEPEACHMSK1_INEPNMM_Msk         (0x1UL << USB_OTG_DOEPEACHMSK1_INEPNMM_Pos) /*!< 0x00000020 */\r
17353 #define USB_OTG_DOEPEACHMSK1_INEPNMM             USB_OTG_DOEPEACHMSK1_INEPNMM_Msk /*!< IN token received with EP mismatch mask */\r
17354 #define USB_OTG_DOEPEACHMSK1_INEPNEM_Pos         USB_OTG_DOEPMSK_B2BSTUP_Pos\r
17355 #define USB_OTG_DOEPEACHMSK1_INEPNEM_Msk         USB_OTG_DOEPMSK_B2BSTUP_Msk\r
17356 #define USB_OTG_DOEPEACHMSK1_INEPNEM             USB_OTG_DOEPMSK_B2BSTUP\r
17357 #define USB_OTG_DOEPEACHMSK1_TXFURM_Pos          USB_OTG_DOEPMSK_OPEM_Pos\r
17358 #define USB_OTG_DOEPEACHMSK1_TXFURM_Msk          USB_OTG_DOEPMSK_OPEM_Msk\r
17359 #define USB_OTG_DOEPEACHMSK1_TXFURM              USB_OTG_DOEPMSK_OPEM\r
17360 #define USB_OTG_DOEPEACHMSK1_BIM_Pos             USB_OTG_DOEPMSK_BOIM_Pos\r
17361 #define USB_OTG_DOEPEACHMSK1_BIM_Msk             USB_OTG_DOEPMSK_BOIM_Msk\r
17362 #define USB_OTG_DOEPEACHMSK1_BIM                 USB_OTG_DOEPMSK_BOIM\r
17363 #define USB_OTG_DOEPEACHMSK1_BERRM_Pos           (12U)\r
17364 #define USB_OTG_DOEPEACHMSK1_BERRM_Msk           (0x1UL << USB_OTG_DOEPEACHMSK1_BERRM_Pos) /*!< 0x00001000 */\r
17365 #define USB_OTG_DOEPEACHMSK1_BERRM               USB_OTG_DOEPEACHMSK1_BERRM_Msk /*!< Bubble error interrupt mask */\r
17366 #define USB_OTG_DOEPEACHMSK1_NAKM_Pos            (13U)\r
17367 #define USB_OTG_DOEPEACHMSK1_NAKM_Msk            (0x1UL << USB_OTG_DOEPEACHMSK1_NAKM_Pos) /*!< 0x00002000 */\r
17368 #define USB_OTG_DOEPEACHMSK1_NAKM                USB_OTG_DOEPEACHMSK1_NAKM_Msk /*!< NAK interrupt mask */\r
17369 #define USB_OTG_DOEPEACHMSK1_NYETM_Pos           (14U)\r
17370 #define USB_OTG_DOEPEACHMSK1_NYETM_Msk           (0x1UL << USB_OTG_DOEPEACHMSK1_NYETM_Pos) /*!< 0x00004000 */\r
17371 #define USB_OTG_DOEPEACHMSK1_NYETM               USB_OTG_DOEPEACHMSK1_NYETM_Msk /*!< NYET interrupt mask */\r
17372 \r
17373 /********************  Bit definition for USB_OTG_DAINT register  ********************/\r
17374 #define USB_OTG_DAINT_IEPINT_Pos                 (0U)\r
17375 #define USB_OTG_DAINT_IEPINT_Msk                 (0xFFFFUL << USB_OTG_DAINT_IEPINT_Pos) /*!< 0x0000FFFF */\r
17376 #define USB_OTG_DAINT_IEPINT                     USB_OTG_DAINT_IEPINT_Msk      /*!< IN endpoint interrupt bits */\r
17377 #define USB_OTG_DAINT_OEPINT_Pos                 (16U)\r
17378 #define USB_OTG_DAINT_OEPINT_Msk                 (0xFFFFUL << USB_OTG_DAINT_OEPINT_Pos) /*!< 0xFFFF0000 */\r
17379 #define USB_OTG_DAINT_OEPINT                     USB_OTG_DAINT_OEPINT_Msk      /*!< OUT endpoint interrupt bits */\r
17380 \r
17381 /********************  Bit definition for USB_OTG_DAINTMSK register  ********************/\r
17382 #define USB_OTG_DAINTMSK_IEPM_Pos                (0U)\r
17383 #define USB_OTG_DAINTMSK_IEPM_Msk                (0xFFFFUL << USB_OTG_DAINTMSK_IEPM_Pos) /*!< 0x0000FFFF */\r
17384 #define USB_OTG_DAINTMSK_IEPM                    USB_OTG_DAINTMSK_IEPM_Msk     /*!< IN EP interrupt mask bits */\r
17385 #define USB_OTG_DAINTMSK_OEPM_Pos                (16U)\r
17386 #define USB_OTG_DAINTMSK_OEPM_Msk                (0xFFFFUL << USB_OTG_DAINTMSK_OEPM_Pos) /*!< 0xFFFF0000 */\r
17387 #define USB_OTG_DAINTMSK_OEPM                    USB_OTG_DAINTMSK_OEPM_Msk     /*!< OUT EP interrupt mask bits */\r
17388 \r
17389 /********************  Bit definition for USB_OTG_DVBUSDIS register  ********************/\r
17390 #define USB_OTG_DVBUSDIS_VBUSDT_Pos              (0U)\r
17391 #define USB_OTG_DVBUSDIS_VBUSDT_Msk              (0xFFFFUL << USB_OTG_DVBUSDIS_VBUSDT_Pos) /*!< 0x0000FFFF */\r
17392 #define USB_OTG_DVBUSDIS_VBUSDT                  USB_OTG_DVBUSDIS_VBUSDT_Msk   /*!< Device VBUS discharge time */\r
17393 \r
17394 /********************  Bit definition for USB_OTG_DVBUSPULSE register  ********************/\r
17395 #define USB_OTG_DVBUSPULSE_DVBUSP_Pos            (0U)\r
17396 #define USB_OTG_DVBUSPULSE_DVBUSP_Msk            (0xFFFUL << USB_OTG_DVBUSPULSE_DVBUSP_Pos) /*!< 0x00000FFF */\r
17397 #define USB_OTG_DVBUSPULSE_DVBUSP                USB_OTG_DVBUSPULSE_DVBUSP_Msk /*!< Device VBUS pulsing time */\r
17398 \r
17399 /********************  Bit definition for USB_OTG_DTHRCTL register  ***************/\r
17400 #define USB_OTG_DTHRCTL_NONISOTHREN_Pos          (0U)\r
17401 #define USB_OTG_DTHRCTL_NONISOTHREN_Msk          (0x1UL << USB_OTG_DTHRCTL_NONISOTHREN_Pos) /*!< 0x00000001 */\r
17402 #define USB_OTG_DTHRCTL_NONISOTHREN              USB_OTG_DTHRCTL_NONISOTHREN_Msk /*!< Nonisochronous IN endpoints threshold enable */\r
17403 #define USB_OTG_DTHRCTL_ISOTHREN_Pos             (1U)\r
17404 #define USB_OTG_DTHRCTL_ISOTHREN_Msk             (0x1UL << USB_OTG_DTHRCTL_ISOTHREN_Pos) /*!< 0x00000002 */\r
17405 #define USB_OTG_DTHRCTL_ISOTHREN                 USB_OTG_DTHRCTL_ISOTHREN_Msk  /*!< ISO IN endpoint threshold enable */\r
17406 #define USB_OTG_DTHRCTL_TXTHRLEN_Pos             (2U)\r
17407 #define USB_OTG_DTHRCTL_TXTHRLEN_Msk             (0x1FFUL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x000007FC */\r
17408 #define USB_OTG_DTHRCTL_TXTHRLEN                 USB_OTG_DTHRCTL_TXTHRLEN_Msk  /*!< Transmit threshold length */\r
17409 #define USB_OTG_DTHRCTL_TXTHRLEN_0               (0x001UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000004 */\r
17410 #define USB_OTG_DTHRCTL_TXTHRLEN_1               (0x002UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000008 */\r
17411 #define USB_OTG_DTHRCTL_TXTHRLEN_2               (0x004UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000010 */\r
17412 #define USB_OTG_DTHRCTL_TXTHRLEN_3               (0x008UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000020 */\r
17413 #define USB_OTG_DTHRCTL_TXTHRLEN_4               (0x010UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000040 */\r
17414 #define USB_OTG_DTHRCTL_TXTHRLEN_5               (0x020UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000080 */\r
17415 #define USB_OTG_DTHRCTL_TXTHRLEN_6               (0x040UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000100 */\r
17416 #define USB_OTG_DTHRCTL_TXTHRLEN_7               (0x080UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000200 */\r
17417 #define USB_OTG_DTHRCTL_TXTHRLEN_8               (0x100UL << USB_OTG_DTHRCTL_TXTHRLEN_Pos) /*!< 0x00000400 */\r
17418 #define USB_OTG_DTHRCTL_RXTHREN_Pos              (16U)\r
17419 #define USB_OTG_DTHRCTL_RXTHREN_Msk              (0x1UL << USB_OTG_DTHRCTL_RXTHREN_Pos) /*!< 0x00010000 */\r
17420 #define USB_OTG_DTHRCTL_RXTHREN                  USB_OTG_DTHRCTL_RXTHREN_Msk   /*!< Receive threshold enable */\r
17421 #define USB_OTG_DTHRCTL_RXTHRLEN_Pos             (17U)\r
17422 #define USB_OTG_DTHRCTL_RXTHRLEN_Msk             (0x1FFUL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x03FE0000 */\r
17423 #define USB_OTG_DTHRCTL_RXTHRLEN                 USB_OTG_DTHRCTL_RXTHRLEN_Msk  /*!< Receive threshold length */\r
17424 #define USB_OTG_DTHRCTL_RXTHRLEN_0               (0x001UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x00020000 */\r
17425 #define USB_OTG_DTHRCTL_RXTHRLEN_1               (0x002UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x00040000 */\r
17426 #define USB_OTG_DTHRCTL_RXTHRLEN_2               (0x004UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x00080000 */\r
17427 #define USB_OTG_DTHRCTL_RXTHRLEN_3               (0x008UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x00100000 */\r
17428 #define USB_OTG_DTHRCTL_RXTHRLEN_4               (0x010UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x00200000 */\r
17429 #define USB_OTG_DTHRCTL_RXTHRLEN_5               (0x020UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x00400000 */\r
17430 #define USB_OTG_DTHRCTL_RXTHRLEN_6               (0x040UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x00800000 */\r
17431 #define USB_OTG_DTHRCTL_RXTHRLEN_7               (0x080UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x01000000 */\r
17432 #define USB_OTG_DTHRCTL_RXTHRLEN_8               (0x100UL << USB_OTG_DTHRCTL_RXTHRLEN_Pos) /*!< 0x02000000 */\r
17433 #define USB_OTG_DTHRCTL_ARPEN_Pos                (27U)\r
17434 #define USB_OTG_DTHRCTL_ARPEN_Msk                (0x1UL << USB_OTG_DTHRCTL_ARPEN_Pos) /*!< 0x08000000 */\r
17435 #define USB_OTG_DTHRCTL_ARPEN                    USB_OTG_DTHRCTL_ARPEN_Msk     /*!< Arbiter parking enable */\r
17436 \r
17437 /********************  Bit definition for USB_OTG_DIEPEMPMSK register  ***************/\r
17438 #define USB_OTG_DIEPEMPMSK_INEPTXFEM_Pos         (0U)\r
17439 #define USB_OTG_DIEPEMPMSK_INEPTXFEM_Msk         (0xFFFFUL << USB_OTG_DIEPEMPMSK_INEPTXFEM_Pos) /*!< 0x0000FFFF */\r
17440 #define USB_OTG_DIEPEMPMSK_INEPTXFEM             USB_OTG_DIEPEMPMSK_INEPTXFEM_Msk /*!< IN EP Tx FIFO empty interrupt mask bits */\r
17441 \r
17442 /********************  Bit definition for USB_OTG_DEACHINT register  ********************/\r
17443 #define USB_OTG_DEACHINT_IEP1INT_Pos             (1U)\r
17444 #define USB_OTG_DEACHINT_IEP1INT_Msk             (0x1UL << USB_OTG_DEACHINT_IEP1INT_Pos) /*!< 0x00000002 */\r
17445 #define USB_OTG_DEACHINT_IEP1INT                 USB_OTG_DEACHINT_IEP1INT_Msk  /*!< IN endpoint 1interrupt bit */\r
17446 #define USB_OTG_DEACHINT_OEP1INT_Pos             (17U)\r
17447 #define USB_OTG_DEACHINT_OEP1INT_Msk             (0x1UL << USB_OTG_DEACHINT_OEP1INT_Pos) /*!< 0x00020000 */\r
17448 #define USB_OTG_DEACHINT_OEP1INT                 USB_OTG_DEACHINT_OEP1INT_Msk  /*!< OUT endpoint 1 interrupt bit */\r
17449 \r
17450 /********************  Bit definition for USB_OTG_DEACHINTMSK register  ********************/\r
17451 #define USB_OTG_DEACHINTMSK_IEP1INTM_Pos         (1U)\r
17452 #define USB_OTG_DEACHINTMSK_IEP1INTM_Msk         (0x1UL << USB_OTG_DEACHINTMSK_IEP1INTM_Pos) /*!< 0x00000002 */\r
17453 #define USB_OTG_DEACHINTMSK_IEP1INTM             USB_OTG_DEACHINTMSK_IEP1INTM_Msk /*!< IN Endpoint 1 interrupt mask bit */\r
17454 #define USB_OTG_DEACHINTMSK_OEP1INTM_Pos         (17U)\r
17455 #define USB_OTG_DEACHINTMSK_OEP1INTM_Msk         (0x1UL << USB_OTG_DEACHINTMSK_OEP1INTM_Pos) /*!< 0x00020000 */\r
17456 #define USB_OTG_DEACHINTMSK_OEP1INTM             USB_OTG_DEACHINTMSK_OEP1INTM_Msk /*!< OUT Endpoint 1 interrupt mask bit */\r
17457 \r
17458 /********************  Bit definition for USB_OTG_DIEPCTL register  ********************/\r
17459 #define USB_OTG_DIEPCTL_MPSIZ_Pos                (0U)\r
17460 #define USB_OTG_DIEPCTL_MPSIZ_Msk                (0x7FFUL << USB_OTG_DIEPCTL_MPSIZ_Pos) /*!< 0x000007FF */\r
17461 #define USB_OTG_DIEPCTL_MPSIZ                    USB_OTG_DIEPCTL_MPSIZ_Msk     /*!< Maximum packet size */\r
17462 #define USB_OTG_DIEPCTL_USBAEP_Pos               (15U)\r
17463 #define USB_OTG_DIEPCTL_USBAEP_Msk               (0x1UL << USB_OTG_DIEPCTL_USBAEP_Pos) /*!< 0x00008000 */\r
17464 #define USB_OTG_DIEPCTL_USBAEP                   USB_OTG_DIEPCTL_USBAEP_Msk    /*!< USB active endpoint */\r
17465 #define USB_OTG_DIEPCTL_EONUM_DPID_Pos           (16U)\r
17466 #define USB_OTG_DIEPCTL_EONUM_DPID_Msk           (0x1UL << USB_OTG_DIEPCTL_EONUM_DPID_Pos) /*!< 0x00010000 */\r
17467 #define USB_OTG_DIEPCTL_EONUM_DPID               USB_OTG_DIEPCTL_EONUM_DPID_Msk /*!< Even/odd frame */\r
17468 #define USB_OTG_DIEPCTL_NAKSTS_Pos               (17U)\r
17469 #define USB_OTG_DIEPCTL_NAKSTS_Msk               (0x1UL << USB_OTG_DIEPCTL_NAKSTS_Pos) /*!< 0x00020000 */\r
17470 #define USB_OTG_DIEPCTL_NAKSTS                   USB_OTG_DIEPCTL_NAKSTS_Msk    /*!< NAK status */\r
17471 #define USB_OTG_DIEPCTL_EPTYP_Pos                (18U)\r
17472 #define USB_OTG_DIEPCTL_EPTYP_Msk                (0x3UL << USB_OTG_DIEPCTL_EPTYP_Pos) /*!< 0x000C0000 */\r
17473 #define USB_OTG_DIEPCTL_EPTYP                    USB_OTG_DIEPCTL_EPTYP_Msk     /*!< Endpoint type */\r
17474 #define USB_OTG_DIEPCTL_EPTYP_0                  (0x1UL << USB_OTG_DIEPCTL_EPTYP_Pos) /*!< 0x00040000 */\r
17475 #define USB_OTG_DIEPCTL_EPTYP_1                  (0x2UL << USB_OTG_DIEPCTL_EPTYP_Pos) /*!< 0x00080000 */\r
17476 #define USB_OTG_DIEPCTL_STALL_Pos                (21U)\r
17477 #define USB_OTG_DIEPCTL_STALL_Msk                (0x1UL << USB_OTG_DIEPCTL_STALL_Pos) /*!< 0x00200000 */\r
17478 #define USB_OTG_DIEPCTL_STALL                    USB_OTG_DIEPCTL_STALL_Msk     /*!< STALL handshake */\r
17479 #define USB_OTG_DIEPCTL_TXFNUM_Pos               (22U)\r
17480 #define USB_OTG_DIEPCTL_TXFNUM_Msk               (0xFUL << USB_OTG_DIEPCTL_TXFNUM_Pos) /*!< 0x03C00000 */\r
17481 #define USB_OTG_DIEPCTL_TXFNUM                   USB_OTG_DIEPCTL_TXFNUM_Msk    /*!< TxFIFO number */\r
17482 #define USB_OTG_DIEPCTL_TXFNUM_0                 (0x1UL << USB_OTG_DIEPCTL_TXFNUM_Pos) /*!< 0x00400000 */\r
17483 #define USB_OTG_DIEPCTL_TXFNUM_1                 (0x2UL << USB_OTG_DIEPCTL_TXFNUM_Pos) /*!< 0x00800000 */\r
17484 #define USB_OTG_DIEPCTL_TXFNUM_2                 (0x4UL << USB_OTG_DIEPCTL_TXFNUM_Pos) /*!< 0x01000000 */\r
17485 #define USB_OTG_DIEPCTL_TXFNUM_3                 (0x8UL << USB_OTG_DIEPCTL_TXFNUM_Pos) /*!< 0x02000000 */\r
17486 #define USB_OTG_DIEPCTL_CNAK_Pos                 (26U)\r
17487 #define USB_OTG_DIEPCTL_CNAK_Msk                 (0x1UL << USB_OTG_DIEPCTL_CNAK_Pos) /*!< 0x04000000 */\r
17488 #define USB_OTG_DIEPCTL_CNAK                     USB_OTG_DIEPCTL_CNAK_Msk      /*!< Clear NAK */\r
17489 #define USB_OTG_DIEPCTL_SNAK_Pos                 (27U)\r
17490 #define USB_OTG_DIEPCTL_SNAK_Msk                 (0x1UL << USB_OTG_DIEPCTL_SNAK_Pos) /*!< 0x08000000 */\r
17491 #define USB_OTG_DIEPCTL_SNAK                     USB_OTG_DIEPCTL_SNAK_Msk      /*!< Set NAK */\r
17492 #define USB_OTG_DIEPCTL_SD0PID_SEVNFRM_Pos       (28U)\r
17493 #define USB_OTG_DIEPCTL_SD0PID_SEVNFRM_Msk       (0x1UL << USB_OTG_DIEPCTL_SD0PID_SEVNFRM_Pos) /*!< 0x10000000 */\r
17494 #define USB_OTG_DIEPCTL_SD0PID_SEVNFRM           USB_OTG_DIEPCTL_SD0PID_SEVNFRM_Msk /*!< Set DATA0 PID */\r
17495 #define USB_OTG_DIEPCTL_SODDFRM_Pos              (29U)\r
17496 #define USB_OTG_DIEPCTL_SODDFRM_Msk              (0x1UL << USB_OTG_DIEPCTL_SODDFRM_Pos) /*!< 0x20000000 */\r
17497 #define USB_OTG_DIEPCTL_SODDFRM                  USB_OTG_DIEPCTL_SODDFRM_Msk   /*!< Set odd frame */\r
17498 #define USB_OTG_DIEPCTL_EPDIS_Pos                (30U)\r
17499 #define USB_OTG_DIEPCTL_EPDIS_Msk                (0x1UL << USB_OTG_DIEPCTL_EPDIS_Pos) /*!< 0x40000000 */\r
17500 #define USB_OTG_DIEPCTL_EPDIS                    USB_OTG_DIEPCTL_EPDIS_Msk     /*!< Endpoint disable */\r
17501 #define USB_OTG_DIEPCTL_EPENA_Pos                (31U)\r
17502 #define USB_OTG_DIEPCTL_EPENA_Msk                (0x1UL << USB_OTG_DIEPCTL_EPENA_Pos) /*!< 0x80000000 */\r
17503 #define USB_OTG_DIEPCTL_EPENA                    USB_OTG_DIEPCTL_EPENA_Msk     /*!< Endpoint enable */\r
17504 \r
17505 /********************  Bit definition for USB_OTG_DIEPINT register  ********************/\r
17506 #define USB_OTG_DIEPINT_XFRC_Pos                 (0U)\r
17507 #define USB_OTG_DIEPINT_XFRC_Msk                 (0x1UL << USB_OTG_DIEPINT_XFRC_Pos) /*!< 0x00000001 */\r
17508 #define USB_OTG_DIEPINT_XFRC                     USB_OTG_DIEPINT_XFRC_Msk      /*!< Transfer completed interrupt */\r
17509 #define USB_OTG_DIEPINT_EPDISD_Pos               (1U)\r
17510 #define USB_OTG_DIEPINT_EPDISD_Msk               (0x1UL << USB_OTG_DIEPINT_EPDISD_Pos) /*!< 0x00000002 */\r
17511 #define USB_OTG_DIEPINT_EPDISD                   USB_OTG_DIEPINT_EPDISD_Msk    /*!< Endpoint disabled interrupt */\r
17512 #define USB_OTG_DIEPINT_TOC_Pos                  (3U)\r
17513 #define USB_OTG_DIEPINT_TOC_Msk                  (0x1UL << USB_OTG_DIEPINT_TOC_Pos) /*!< 0x00000008 */\r
17514 #define USB_OTG_DIEPINT_TOC                      USB_OTG_DIEPINT_TOC_Msk       /*!< Timeout condition */\r
17515 #define USB_OTG_DIEPINT_ITTXFE_Pos               (4U)\r
17516 #define USB_OTG_DIEPINT_ITTXFE_Msk               (0x1UL << USB_OTG_DIEPINT_ITTXFE_Pos) /*!< 0x00000010 */\r
17517 #define USB_OTG_DIEPINT_ITTXFE                   USB_OTG_DIEPINT_ITTXFE_Msk    /*!< IN token received when TxFIFO is empty */\r
17518 #define USB_OTG_DIEPINT_INEPNE_Pos               (6U)\r
17519 #define USB_OTG_DIEPINT_INEPNE_Msk               (0x1UL << USB_OTG_DIEPINT_INEPNE_Pos) /*!< 0x00000040 */\r
17520 #define USB_OTG_DIEPINT_INEPNE                   USB_OTG_DIEPINT_INEPNE_Msk    /*!< IN endpoint NAK effective */\r
17521 #define USB_OTG_DIEPINT_TXFE_Pos                 (7U)\r
17522 #define USB_OTG_DIEPINT_TXFE_Msk                 (0x1UL << USB_OTG_DIEPINT_TXFE_Pos) /*!< 0x00000080 */\r
17523 #define USB_OTG_DIEPINT_TXFE                     USB_OTG_DIEPINT_TXFE_Msk      /*!< Transmit FIFO empty */\r
17524 #define USB_OTG_DIEPINT_TXFIFOUDRN_Pos           (8U)\r
17525 #define USB_OTG_DIEPINT_TXFIFOUDRN_Msk           (0x1UL << USB_OTG_DIEPINT_TXFIFOUDRN_Pos) /*!< 0x00000100 */\r
17526 #define USB_OTG_DIEPINT_TXFIFOUDRN               USB_OTG_DIEPINT_TXFIFOUDRN_Msk /*!< Transmit Fifo Underrun */\r
17527 #define USB_OTG_DIEPINT_BNA_Pos                  (9U)\r
17528 #define USB_OTG_DIEPINT_BNA_Msk                  (0x1UL << USB_OTG_DIEPINT_BNA_Pos) /*!< 0x00000200 */\r
17529 #define USB_OTG_DIEPINT_BNA                      USB_OTG_DIEPINT_BNA_Msk       /*!< Buffer not available interrupt */\r
17530 #define USB_OTG_DIEPINT_PKTDRPSTS_Pos            (11U)\r
17531 #define USB_OTG_DIEPINT_PKTDRPSTS_Msk            (0x1UL << USB_OTG_DIEPINT_PKTDRPSTS_Pos) /*!< 0x00000800 */\r
17532 #define USB_OTG_DIEPINT_PKTDRPSTS                USB_OTG_DIEPINT_PKTDRPSTS_Msk /*!< Packet dropped status */\r
17533 #define USB_OTG_DIEPINT_BERR_Pos                 (12U)\r
17534 #define USB_OTG_DIEPINT_BERR_Msk                 (0x1UL << USB_OTG_DIEPINT_BERR_Pos) /*!< 0x00001000 */\r
17535 #define USB_OTG_DIEPINT_BERR                     USB_OTG_DIEPINT_BERR_Msk      /*!< Babble error interrupt */\r
17536 #define USB_OTG_DIEPINT_NAK_Pos                  (13U)\r
17537 #define USB_OTG_DIEPINT_NAK_Msk                  (0x1UL << USB_OTG_DIEPINT_NAK_Pos) /*!< 0x00002000 */\r
17538 #define USB_OTG_DIEPINT_NAK                      USB_OTG_DIEPINT_NAK_Msk       /*!< NAK interrupt */\r
17539 \r
17540 /********************  Bit definition for USB_OTG_DIEPTSIZ register  ********************/\r
17541 #define USB_OTG_DIEPTSIZ_XFRSIZ_Pos              (0U)\r
17542 #define USB_OTG_DIEPTSIZ_XFRSIZ_Msk              (0x7FFFFUL << USB_OTG_DIEPTSIZ_XFRSIZ_Pos) /*!< 0x0007FFFF */\r
17543 #define USB_OTG_DIEPTSIZ_XFRSIZ                  USB_OTG_DIEPTSIZ_XFRSIZ_Msk   /*!< Transfer size */\r
17544 #define USB_OTG_DIEPTSIZ_PKTCNT_Pos              (19U)\r
17545 #define USB_OTG_DIEPTSIZ_PKTCNT_Msk              (0x3FFUL << USB_OTG_DIEPTSIZ_PKTCNT_Pos) /*!< 0x1FF80000 */\r
17546 #define USB_OTG_DIEPTSIZ_PKTCNT                  USB_OTG_DIEPTSIZ_PKTCNT_Msk   /*!< Packet count */\r
17547 #define USB_OTG_DIEPTSIZ_MULCNT_Pos              (29U)\r
17548 #define USB_OTG_DIEPTSIZ_MULCNT_Msk              (0x3UL << USB_OTG_DIEPTSIZ_MULCNT_Pos) /*!< 0x60000000 */\r
17549 #define USB_OTG_DIEPTSIZ_MULCNT                  USB_OTG_DIEPTSIZ_MULCNT_Msk   /*!< Packet count */\r
17550 \r
17551 /********************  Bit definition for USB_OTG_DIEPDMA register  *********************/\r
17552 #define USB_OTG_DIEPDMA_DMAADDR_Pos              (0U)\r
17553 #define USB_OTG_DIEPDMA_DMAADDR_Msk              (0xFFFFFFFFUL << USB_OTG_DIEPDMA_DMAADDR_Pos) /*!< 0xFFFFFFFF */\r
17554 #define USB_OTG_DIEPDMA_DMAADDR                  USB_OTG_DIEPDMA_DMAADDR_Msk   /*!< DMA address */\r
17555 \r
17556 /********************  Bit definition for USB_OTG_DTXFSTS register  ********************/\r
17557 #define USB_OTG_DTXFSTS_INEPTFSAV_Pos            (0U)\r
17558 #define USB_OTG_DTXFSTS_INEPTFSAV_Msk            (0xFFFFUL << USB_OTG_DTXFSTS_INEPTFSAV_Pos) /*!< 0x0000FFFF */\r
17559 #define USB_OTG_DTXFSTS_INEPTFSAV                USB_OTG_DTXFSTS_INEPTFSAV_Msk /*!< IN endpoint TxFIFO space avail */\r
17560 \r
17561 /********************  Bit definition for USB_OTG_DOEPCTL register  ********************/\r
17562 #define USB_OTG_DOEPCTL_MPSIZ_Pos                (0U)\r
17563 #define USB_OTG_DOEPCTL_MPSIZ_Msk                (0x7FFUL << USB_OTG_DOEPCTL_MPSIZ_Pos) /*!< 0x000007FF */\r
17564 #define USB_OTG_DOEPCTL_MPSIZ                    USB_OTG_DOEPCTL_MPSIZ_Msk     /*!< Maximum packet size */          /*!<Bit 1 */\r
17565 #define USB_OTG_DOEPCTL_USBAEP_Pos               (15U)\r
17566 #define USB_OTG_DOEPCTL_USBAEP_Msk               (0x1UL << USB_OTG_DOEPCTL_USBAEP_Pos) /*!< 0x00008000 */\r
17567 #define USB_OTG_DOEPCTL_USBAEP                   USB_OTG_DOEPCTL_USBAEP_Msk    /*!< USB active endpoint */\r
17568 #define USB_OTG_DOEPCTL_NAKSTS_Pos               (17U)\r
17569 #define USB_OTG_DOEPCTL_NAKSTS_Msk               (0x1UL << USB_OTG_DOEPCTL_NAKSTS_Pos) /*!< 0x00020000 */\r
17570 #define USB_OTG_DOEPCTL_NAKSTS                   USB_OTG_DOEPCTL_NAKSTS_Msk    /*!< NAK status */\r
17571 #define USB_OTG_DOEPCTL_SD0PID_SEVNFRM_Pos       (28U)\r
17572 #define USB_OTG_DOEPCTL_SD0PID_SEVNFRM_Msk       (0x1UL << USB_OTG_DOEPCTL_SD0PID_SEVNFRM_Pos) /*!< 0x10000000 */\r
17573 #define USB_OTG_DOEPCTL_SD0PID_SEVNFRM           USB_OTG_DOEPCTL_SD0PID_SEVNFRM_Msk /*!< Set DATA0 PID */\r
17574 #define USB_OTG_DOEPCTL_SODDFRM_Pos              (29U)\r
17575 #define USB_OTG_DOEPCTL_SODDFRM_Msk              (0x1UL << USB_OTG_DOEPCTL_SODDFRM_Pos) /*!< 0x20000000 */\r
17576 #define USB_OTG_DOEPCTL_SODDFRM                  USB_OTG_DOEPCTL_SODDFRM_Msk   /*!< Set odd frame */\r
17577 #define USB_OTG_DOEPCTL_EPTYP_Pos                (18U)\r
17578 #define USB_OTG_DOEPCTL_EPTYP_Msk                (0x3UL << USB_OTG_DOEPCTL_EPTYP_Pos) /*!< 0x000C0000 */\r
17579 #define USB_OTG_DOEPCTL_EPTYP                    USB_OTG_DOEPCTL_EPTYP_Msk     /*!< Endpoint type */\r
17580 #define USB_OTG_DOEPCTL_EPTYP_0                  (0x1UL << USB_OTG_DOEPCTL_EPTYP_Pos) /*!< 0x00040000 */\r
17581 #define USB_OTG_DOEPCTL_EPTYP_1                  (0x2UL << USB_OTG_DOEPCTL_EPTYP_Pos) /*!< 0x00080000 */\r
17582 #define USB_OTG_DOEPCTL_SNPM_Pos                 (20U)\r
17583 #define USB_OTG_DOEPCTL_SNPM_Msk                 (0x1UL << USB_OTG_DOEPCTL_SNPM_Pos) /*!< 0x00100000 */\r
17584 #define USB_OTG_DOEPCTL_SNPM                     USB_OTG_DOEPCTL_SNPM_Msk      /*!< Snoop mode */\r
17585 #define USB_OTG_DOEPCTL_STALL_Pos                (21U)\r
17586 #define USB_OTG_DOEPCTL_STALL_Msk                (0x1UL << USB_OTG_DOEPCTL_STALL_Pos) /*!< 0x00200000 */\r
17587 #define USB_OTG_DOEPCTL_STALL                    USB_OTG_DOEPCTL_STALL_Msk     /*!< STALL handshake */\r
17588 #define USB_OTG_DOEPCTL_CNAK_Pos                 (26U)\r
17589 #define USB_OTG_DOEPCTL_CNAK_Msk                 (0x1UL << USB_OTG_DOEPCTL_CNAK_Pos) /*!< 0x04000000 */\r
17590 #define USB_OTG_DOEPCTL_CNAK                     USB_OTG_DOEPCTL_CNAK_Msk      /*!< Clear NAK */\r
17591 #define USB_OTG_DOEPCTL_SNAK_Pos                 (27U)\r
17592 #define USB_OTG_DOEPCTL_SNAK_Msk                 (0x1UL << USB_OTG_DOEPCTL_SNAK_Pos) /*!< 0x08000000 */\r
17593 #define USB_OTG_DOEPCTL_SNAK                     USB_OTG_DOEPCTL_SNAK_Msk      /*!< Set NAK */\r
17594 #define USB_OTG_DOEPCTL_EPDIS_Pos                (30U)\r
17595 #define USB_OTG_DOEPCTL_EPDIS_Msk                (0x1UL << USB_OTG_DOEPCTL_EPDIS_Pos) /*!< 0x40000000 */\r
17596 #define USB_OTG_DOEPCTL_EPDIS                    USB_OTG_DOEPCTL_EPDIS_Msk     /*!< Endpoint disable */\r
17597 #define USB_OTG_DOEPCTL_EPENA_Pos                (31U)\r
17598 #define USB_OTG_DOEPCTL_EPENA_Msk                (0x1UL << USB_OTG_DOEPCTL_EPENA_Pos) /*!< 0x80000000 */\r
17599 #define USB_OTG_DOEPCTL_EPENA                    USB_OTG_DOEPCTL_EPENA_Msk     /*!< Endpoint enable */\r
17600 \r
17601 /********************  Bit definition for USB_OTG_DOEPINT register  ********************/\r
17602 #define USB_OTG_DOEPINT_XFRC_Pos                 (0U)\r
17603 #define USB_OTG_DOEPINT_XFRC_Msk                 (0x1UL << USB_OTG_DOEPINT_XFRC_Pos) /*!< 0x00000001 */\r
17604 #define USB_OTG_DOEPINT_XFRC                     USB_OTG_DOEPINT_XFRC_Msk      /*!< Transfer completed interrupt */\r
17605 #define USB_OTG_DOEPINT_EPDISD_Pos               (1U)\r
17606 #define USB_OTG_DOEPINT_EPDISD_Msk               (0x1UL << USB_OTG_DOEPINT_EPDISD_Pos) /*!< 0x00000002 */\r
17607 #define USB_OTG_DOEPINT_EPDISD                   USB_OTG_DOEPINT_EPDISD_Msk    /*!< Endpoint disabled interrupt */\r
17608 #define USB_OTG_DOEPINT_STUP_Pos                 (3U)\r
17609 #define USB_OTG_DOEPINT_STUP_Msk                 (0x1UL << USB_OTG_DOEPINT_STUP_Pos) /*!< 0x00000008 */\r
17610 #define USB_OTG_DOEPINT_STUP                     USB_OTG_DOEPINT_STUP_Msk      /*!< SETUP phase done */\r
17611 #define USB_OTG_DOEPINT_OTEPDIS_Pos              (4U)\r
17612 #define USB_OTG_DOEPINT_OTEPDIS_Msk              (0x1UL << USB_OTG_DOEPINT_OTEPDIS_Pos) /*!< 0x00000010 */\r
17613 #define USB_OTG_DOEPINT_OTEPDIS                  USB_OTG_DOEPINT_OTEPDIS_Msk   /*!< OUT token received when endpoint disabled */\r
17614 #define USB_OTG_DOEPINT_B2BSTUP_Pos              (6U)\r
17615 #define USB_OTG_DOEPINT_B2BSTUP_Msk              (0x1UL << USB_OTG_DOEPINT_B2BSTUP_Pos) /*!< 0x00000040 */\r
17616 #define USB_OTG_DOEPINT_B2BSTUP                  USB_OTG_DOEPINT_B2BSTUP_Msk   /*!< Back-to-back SETUP packets received */\r
17617 #define USB_OTG_DOEPINT_NYET_Pos                 (14U)\r
17618 #define USB_OTG_DOEPINT_NYET_Msk                 (0x1UL << USB_OTG_DOEPINT_NYET_Pos) /*!< 0x00004000 */\r
17619 #define USB_OTG_DOEPINT_NYET                     USB_OTG_DOEPINT_NYET_Msk      /*!< NYET interrupt */\r
17620 \r
17621 /********************  Bit definition for USB_OTG_DOEPTSIZ register  ********************/\r
17622 #define USB_OTG_DOEPTSIZ_XFRSIZ_Pos              (0U)\r
17623 #define USB_OTG_DOEPTSIZ_XFRSIZ_Msk              (0x7FFFFUL << USB_OTG_DOEPTSIZ_XFRSIZ_Pos) /*!< 0x0007FFFF */\r
17624 #define USB_OTG_DOEPTSIZ_XFRSIZ                  USB_OTG_DOEPTSIZ_XFRSIZ_Msk   /*!< Transfer size */\r
17625 #define USB_OTG_DOEPTSIZ_PKTCNT_Pos              (19U)\r
17626 #define USB_OTG_DOEPTSIZ_PKTCNT_Msk              (0x3FFUL << USB_OTG_DOEPTSIZ_PKTCNT_Pos) /*!< 0x1FF80000 */\r
17627 #define USB_OTG_DOEPTSIZ_PKTCNT                  USB_OTG_DOEPTSIZ_PKTCNT_Msk   /*!< Packet count */\r
17628 #define USB_OTG_DOEPTSIZ_STUPCNT_Pos             (29U)\r
17629 #define USB_OTG_DOEPTSIZ_STUPCNT_Msk             (0x3UL << USB_OTG_DOEPTSIZ_STUPCNT_Pos) /*!< 0x60000000 */\r
17630 #define USB_OTG_DOEPTSIZ_STUPCNT                 USB_OTG_DOEPTSIZ_STUPCNT_Msk  /*!< SETUP packet count */\r
17631 #define USB_OTG_DOEPTSIZ_STUPCNT_0               (0x1UL << USB_OTG_DOEPTSIZ_STUPCNT_Pos) /*!< 0x20000000 */\r
17632 #define USB_OTG_DOEPTSIZ_STUPCNT_1               (0x2UL << USB_OTG_DOEPTSIZ_STUPCNT_Pos) /*!< 0x40000000 */\r
17633 \r
17634 /********************  Bit definition for USB_OTG_PCGCCTL register  ********************/\r
17635 #define USB_OTG_PCGCCTL_STPPCLK_Pos              (0U)\r
17636 #define USB_OTG_PCGCCTL_STPPCLK_Msk              (0x1UL << USB_OTG_PCGCCTL_STPPCLK_Pos) /*!< 0x00000001 */\r
17637 #define USB_OTG_PCGCCTL_STPPCLK                  USB_OTG_PCGCCTL_STPPCLK_Msk   /*!< Stop PHY clock */\r
17638 #define USB_OTG_PCGCCTL_GATEHCLK_Pos             (1U)\r
17639 #define USB_OTG_PCGCCTL_GATEHCLK_Msk             (0x1UL << USB_OTG_PCGCCTL_GATEHCLK_Pos) /*!< 0x00000002 */\r
17640 #define USB_OTG_PCGCCTL_GATEHCLK                 USB_OTG_PCGCCTL_GATEHCLK_Msk   /*!< Gate HCLK */\r
17641 #define USB_OTG_PCGCCTL_PHYSUSP_Pos              (4U)\r
17642 #define USB_OTG_PCGCCTL_PHYSUSP_Msk              (0x1UL << USB_OTG_PCGCCTL_PHYSUSP_Pos) /*!< 0x00000010 */\r
17643 #define USB_OTG_PCGCCTL_PHYSUSP                  USB_OTG_PCGCCTL_PHYSUSP_Msk   /*!<Bit 1 */\r
17644 \r
17645 /* Legacy defines */\r
17646 #define USB_OTG_PCGCCTL_STOPCLK_Pos              USB_OTG_PCGCCTL_STPPCLK_Pos\r
17647 #define USB_OTG_PCGCCTL_STOPCLK_Msk              USB_OTG_PCGCCTL_STPPCLK_Msk\r
17648 #define USB_OTG_PCGCCTL_STOPCLK                  USB_OTG_PCGCCTL_STPPCLK\r
17649 #define USB_OTG_PCGCCTL_GATECLK_Pos              USB_OTG_PCGCCTL_GATEHCLK_Pos\r
17650 #define USB_OTG_PCGCCTL_GATECLK_Msk              USB_OTG_PCGCCTL_GATEHCLK_Msk\r
17651 #define USB_OTG_PCGCCTL_GATECLK                  USB_OTG_PCGCCTL_GATEHCLK\r
17652 #define USB_OTG_PCGCR_STPPCLK_Pos                USB_OTG_PCGCCTL_STPPCLK_Pos\r
17653 #define USB_OTG_PCGCR_STPPCLK_Msk                USB_OTG_PCGCCTL_STPPCLK_Msk\r
17654 #define USB_OTG_PCGCR_STPPCLK                    USB_OTG_PCGCCTL_STPPCLK\r
17655 #define USB_OTG_PCGCR_GATEHCLK_Pos               USB_OTG_PCGCCTL_GATEHCLK_Pos\r
17656 #define USB_OTG_PCGCR_GATEHCLK_Msk               USB_OTG_PCGCCTL_GATEHCLK_Msk\r
17657 #define USB_OTG_PCGCR_GATEHCLK                   USB_OTG_PCGCCTL_GATEHCLK\r
17658 #define USB_OTG_PCGCR_PHYSUSP_Pos                USB_OTG_PCGCCTL_PHYSUSP_Pos\r
17659 #define USB_OTG_PCGCR_PHYSUSP_Msk                USB_OTG_PCGCCTL_PHYSUSP_Msk\r
17660 #define USB_OTG_PCGCR_PHYSUSP                    USB_OTG_PCGCCTL_PHYSUSP\r
17661 #define USB_OTG_GHWCFG3_LPMMode_Pos              (14U)\r
17662 #define USB_OTG_GHWCFG3_LPMMode_Msk              (0x1UL << USB_OTG_GHWCFG3_LPMMode_Pos) /*!< 0x00004000 */\r
17663 #define USB_OTG_GHWCFG3_LPMMode                  USB_OTG_GHWCFG3_LPMMode_Msk   /* LPM mode specified for Mode of Operation */\r
17664 #define USB_OTG_HCSPLT_PRTADDR_Pos               (0U)\r
17665 #define USB_OTG_HCSPLT_PRTADDR_Msk               (0x7FUL << USB_OTG_HCSPLT_PRTADDR_Pos) /*!< 0x0000007F */\r
17666 #define USB_OTG_HCSPLT_PRTADDR                   USB_OTG_HCSPLT_PRTADDR_Msk    /*!< Port address */\r
17667 #define USB_OTG_HCSPLT_PRTADDR_0                 (0x01UL << USB_OTG_HCSPLT_PRTADDR_Pos) /*!< 0x00000001 */\r
17668 #define USB_OTG_HCSPLT_PRTADDR_1                 (0x02UL << USB_OTG_HCSPLT_PRTADDR_Pos) /*!< 0x00000002 */\r
17669 #define USB_OTG_HCSPLT_PRTADDR_2                 (0x04UL << USB_OTG_HCSPLT_PRTADDR_Pos) /*!< 0x00000004 */\r
17670 #define USB_OTG_HCSPLT_PRTADDR_3                 (0x08UL << USB_OTG_HCSPLT_PRTADDR_Pos) /*!< 0x00000008 */\r
17671 #define USB_OTG_HCSPLT_PRTADDR_4                 (0x10UL << USB_OTG_HCSPLT_PRTADDR_Pos) /*!< 0x00000010 */\r
17672 #define USB_OTG_HCSPLT_PRTADDR_5                 (0x20UL << USB_OTG_HCSPLT_PRTADDR_Pos) /*!< 0x00000020 */\r
17673 #define USB_OTG_HCSPLT_PRTADDR_6                 (0x40UL << USB_OTG_HCSPLT_PRTADDR_Pos) /*!< 0x00000040 */\r
17674 #define USB_OTG_HCSPLT_HUBADDR_Pos               (7U)\r
17675 #define USB_OTG_HCSPLT_HUBADDR_Msk               (0x7FUL << USB_OTG_HCSPLT_HUBADDR_Pos) /*!< 0x00003F80 */\r
17676 #define USB_OTG_HCSPLT_HUBADDR                   USB_OTG_HCSPLT_HUBADDR_Msk    /*!< Hub address */\r
17677 #define USB_OTG_HCSPLT_HUBADDR_0                 (0x01UL << USB_OTG_HCSPLT_HUBADDR_Pos) /*!< 0x00000080 */\r
17678 #define USB_OTG_HCSPLT_HUBADDR_1                 (0x02UL << USB_OTG_HCSPLT_HUBADDR_Pos) /*!< 0x00000100 */\r
17679 #define USB_OTG_HCSPLT_HUBADDR_2                 (0x04UL << USB_OTG_HCSPLT_HUBADDR_Pos) /*!< 0x00000200 */\r
17680 #define USB_OTG_HCSPLT_HUBADDR_3                 (0x08UL << USB_OTG_HCSPLT_HUBADDR_Pos) /*!< 0x00000400 */\r
17681 #define USB_OTG_HCSPLT_HUBADDR_4                 (0x10UL << USB_OTG_HCSPLT_HUBADDR_Pos) /*!< 0x00000800 */\r
17682 #define USB_OTG_HCSPLT_HUBADDR_5                 (0x20UL << USB_OTG_HCSPLT_HUBADDR_Pos) /*!< 0x00001000 */\r
17683 #define USB_OTG_HCSPLT_HUBADDR_6                 (0x40UL << USB_OTG_HCSPLT_HUBADDR_Pos) /*!< 0x00002000 */\r
17684 #define USB_OTG_HCSPLT_XACTPOS_Pos               (14U)\r
17685 #define USB_OTG_HCSPLT_XACTPOS_Msk               (0x3UL << USB_OTG_HCSPLT_XACTPOS_Pos) /*!< 0x0000C000 */\r
17686 #define USB_OTG_HCSPLT_XACTPOS                   USB_OTG_HCSPLT_XACTPOS_Msk    /*!< XACTPOS */\r
17687 #define USB_OTG_HCSPLT_XACTPOS_0                 (0x1UL << USB_OTG_HCSPLT_XACTPOS_Pos) /*!< 0x00004000 */\r
17688 #define USB_OTG_HCSPLT_XACTPOS_1                 (0x2UL << USB_OTG_HCSPLT_XACTPOS_Pos) /*!< 0x00008000 */\r
17689 #define USB_OTG_HCSPLT_COMPLSPLT_Pos             (16U)\r
17690 #define USB_OTG_HCSPLT_COMPLSPLT_Msk             (0x1UL << USB_OTG_HCSPLT_COMPLSPLT_Pos) /*!< 0x00010000 */\r
17691 #define USB_OTG_HCSPLT_COMPLSPLT                 USB_OTG_HCSPLT_COMPLSPLT_Msk  /*!< Do complete split */\r
17692 #define USB_OTG_HCSPLT_SPLITEN_Pos               (31U)\r
17693 #define USB_OTG_HCSPLT_SPLITEN_Msk               (0x1UL << USB_OTG_HCSPLT_SPLITEN_Pos) /*!< 0x80000000 */\r
17694 #define USB_OTG_HCSPLT_SPLITEN                   USB_OTG_HCSPLT_SPLITEN_Msk    /*!< Split enable */\r
17695 \r
17696 \r
17697 /**\r
17698   * @}\r
17699   */\r
17700 \r
17701 /**\r
17702   * @}\r
17703   */\r
17704 \r
17705 /** @addtogroup Exported_macros\r
17706   * @{\r
17707   */\r
17708 \r
17709 /******************************* ADC Instances ********************************/\r
17710 #define IS_ADC_ALL_INSTANCE(INSTANCE) (((INSTANCE) == ADC1) || \\r
17711                                        ((INSTANCE) == ADC2) || \\r
17712                                        ((INSTANCE) == ADC3))\r
17713 \r
17714 #define IS_ADC_MULTIMODE_MASTER_INSTANCE(INSTANCE) ((INSTANCE) == ADC1)\r
17715 \r
17716 #define IS_ADC_COMMON_INSTANCE(INSTANCE) ((INSTANCE) == ADC123_COMMON)\r
17717 \r
17718 /******************************** CAN Instances ******************************/\r
17719 #define IS_CAN_ALL_INSTANCE(INSTANCE) ((INSTANCE) == CAN1)\r
17720 \r
17721 /******************************** COMP Instances ******************************/\r
17722 #define IS_COMP_ALL_INSTANCE(INSTANCE) (((INSTANCE) == COMP1) || \\r
17723                                         ((INSTANCE) == COMP2))\r
17724 \r
17725 #define IS_COMP_COMMON_INSTANCE(COMMON_INSTANCE) ((COMMON_INSTANCE) == COMP12_COMMON)\r
17726 \r
17727 /******************** COMP Instances with window mode capability **************/\r
17728 #define IS_COMP_WINDOWMODE_INSTANCE(INSTANCE) ((INSTANCE) == COMP2)\r
17729 \r
17730 /******************************* CRC Instances ********************************/\r
17731 #define IS_CRC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == CRC)\r
17732 \r
17733 /******************************* DAC Instances ********************************/\r
17734 #define IS_DAC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == DAC1)\r
17735 \r
17736 /****************************** DFSDM Instances *******************************/\r
17737 #define IS_DFSDM_FILTER_ALL_INSTANCE(INSTANCE) (((INSTANCE) == DFSDM1_Filter0) || \\r
17738                                                 ((INSTANCE) == DFSDM1_Filter1) || \\r
17739                                                 ((INSTANCE) == DFSDM1_Filter2) || \\r
17740                                                 ((INSTANCE) == DFSDM1_Filter3))\r
17741 \r
17742 #define IS_DFSDM_CHANNEL_ALL_INSTANCE(INSTANCE) (((INSTANCE) == DFSDM1_Channel0) || \\r
17743                                                  ((INSTANCE) == DFSDM1_Channel1) || \\r
17744                                                  ((INSTANCE) == DFSDM1_Channel2) || \\r
17745                                                  ((INSTANCE) == DFSDM1_Channel3) || \\r
17746                                                  ((INSTANCE) == DFSDM1_Channel4) || \\r
17747                                                  ((INSTANCE) == DFSDM1_Channel5) || \\r
17748                                                  ((INSTANCE) == DFSDM1_Channel6) || \\r
17749                                                  ((INSTANCE) == DFSDM1_Channel7))\r
17750 \r
17751 /******************************** DMA Instances *******************************/\r
17752 #define IS_DMA_ALL_INSTANCE(INSTANCE) (((INSTANCE) == DMA1_Channel1) || \\r
17753                                        ((INSTANCE) == DMA1_Channel2) || \\r
17754                                        ((INSTANCE) == DMA1_Channel3) || \\r
17755                                        ((INSTANCE) == DMA1_Channel4) || \\r
17756                                        ((INSTANCE) == DMA1_Channel5) || \\r
17757                                        ((INSTANCE) == DMA1_Channel6) || \\r
17758                                        ((INSTANCE) == DMA1_Channel7) || \\r
17759                                        ((INSTANCE) == DMA2_Channel1) || \\r
17760                                        ((INSTANCE) == DMA2_Channel2) || \\r
17761                                        ((INSTANCE) == DMA2_Channel3) || \\r
17762                                        ((INSTANCE) == DMA2_Channel4) || \\r
17763                                        ((INSTANCE) == DMA2_Channel5) || \\r
17764                                        ((INSTANCE) == DMA2_Channel6) || \\r
17765                                        ((INSTANCE) == DMA2_Channel7))\r
17766 \r
17767 /******************************* GPIO Instances *******************************/\r
17768 #define IS_GPIO_ALL_INSTANCE(INSTANCE) (((INSTANCE) == GPIOA) || \\r
17769                                         ((INSTANCE) == GPIOB) || \\r
17770                                         ((INSTANCE) == GPIOC) || \\r
17771                                         ((INSTANCE) == GPIOD) || \\r
17772                                         ((INSTANCE) == GPIOE) || \\r
17773                                         ((INSTANCE) == GPIOF) || \\r
17774                                         ((INSTANCE) == GPIOG) || \\r
17775                                         ((INSTANCE) == GPIOH))\r
17776 \r
17777 /******************************* GPIO AF Instances ****************************/\r
17778 /* On L4, all GPIO Bank support AF */\r
17779 #define IS_GPIO_AF_INSTANCE(INSTANCE)   IS_GPIO_ALL_INSTANCE(INSTANCE)\r
17780 \r
17781 /**************************** GPIO Lock Instances *****************************/\r
17782 /* On L4, all GPIO Bank support the Lock mechanism */\r
17783 #define IS_GPIO_LOCK_INSTANCE(INSTANCE) IS_GPIO_ALL_INSTANCE(INSTANCE)\r
17784 \r
17785 /******************************** I2C Instances *******************************/\r
17786 #define IS_I2C_ALL_INSTANCE(INSTANCE) (((INSTANCE) == I2C1) || \\r
17787                                        ((INSTANCE) == I2C2) || \\r
17788                                        ((INSTANCE) == I2C3))\r
17789 \r
17790 /****************** I2C Instances : wakeup capability from stop modes *********/\r
17791 #define IS_I2C_WAKEUP_FROMSTOP_INSTANCE(INSTANCE) IS_I2C_ALL_INSTANCE(INSTANCE)\r
17792 \r
17793 /******************************* HCD Instances *******************************/\r
17794 #define IS_HCD_ALL_INSTANCE(INSTANCE) ((INSTANCE) == USB_OTG_FS)\r
17795 \r
17796 /****************************** OPAMP Instances *******************************/\r
17797 #define IS_OPAMP_ALL_INSTANCE(INSTANCE) (((INSTANCE) == OPAMP1) || \\r
17798                                          ((INSTANCE) == OPAMP2))\r
17799 \r
17800 #define IS_OPAMP_COMMON_INSTANCE(COMMON_INSTANCE) ((COMMON_INSTANCE) == OPAMP12_COMMON)\r
17801 \r
17802 /******************************* PCD Instances *******************************/\r
17803 #define IS_PCD_ALL_INSTANCE(INSTANCE) ((INSTANCE) == USB_OTG_FS)\r
17804 \r
17805 /******************************* QSPI Instances *******************************/\r
17806 #define IS_QSPI_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == QUADSPI)\r
17807 \r
17808 /******************************* RNG Instances ********************************/\r
17809 #define IS_RNG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == RNG)\r
17810 \r
17811 /****************************** RTC Instances *********************************/\r
17812 #define IS_RTC_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == RTC)\r
17813 \r
17814 /******************************** SAI Instances *******************************/\r
17815 #define IS_SAI_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SAI1_Block_A) || \\r
17816                                        ((INSTANCE) == SAI1_Block_B) || \\r
17817                                        ((INSTANCE) == SAI2_Block_A) || \\r
17818                                        ((INSTANCE) == SAI2_Block_B))\r
17819 \r
17820 /****************************** SDMMC Instances *******************************/\r
17821 #define IS_SDMMC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == SDMMC1)\r
17822 \r
17823 /****************************** SMBUS Instances *******************************/\r
17824 #define IS_SMBUS_ALL_INSTANCE(INSTANCE) (((INSTANCE) == I2C1) || \\r
17825                                          ((INSTANCE) == I2C2) || \\r
17826                                          ((INSTANCE) == I2C3))\r
17827 \r
17828 /******************************** SPI Instances *******************************/\r
17829 #define IS_SPI_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI1) || \\r
17830                                        ((INSTANCE) == SPI2) || \\r
17831                                        ((INSTANCE) == SPI3))\r
17832 \r
17833 /******************************** SWPMI Instances *****************************/\r
17834 #define IS_SWPMI_INSTANCE(INSTANCE)  ((INSTANCE) == SWPMI1)\r
17835 \r
17836 /****************** LPTIM Instances : All supported instances *****************/\r
17837 #define IS_LPTIM_INSTANCE(INSTANCE)     (((INSTANCE) == LPTIM1) || \\r
17838                                          ((INSTANCE) == LPTIM2))\r
17839 \r
17840 /****************** LPTIM Instances : supporting the encoder mode *************/\r
17841 #define IS_LPTIM_ENCODER_INTERFACE_INSTANCE(INSTANCE) ((INSTANCE) == LPTIM1)\r
17842 \r
17843 /****************** TIM Instances : All supported instances *******************/\r
17844 #define IS_TIM_INSTANCE(INSTANCE)       (((INSTANCE) == TIM1)   || \\r
17845                                          ((INSTANCE) == TIM2)   || \\r
17846                                          ((INSTANCE) == TIM3)   || \\r
17847                                          ((INSTANCE) == TIM4)   || \\r
17848                                          ((INSTANCE) == TIM5)   || \\r
17849                                          ((INSTANCE) == TIM6)   || \\r
17850                                          ((INSTANCE) == TIM7)   || \\r
17851                                          ((INSTANCE) == TIM8)   || \\r
17852                                          ((INSTANCE) == TIM15)  || \\r
17853                                          ((INSTANCE) == TIM16)  || \\r
17854                                          ((INSTANCE) == TIM17))\r
17855 \r
17856 /****************** TIM Instances : supporting 32 bits counter ****************/\r
17857 #define IS_TIM_32B_COUNTER_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)   || \\r
17858                                                ((INSTANCE) == TIM5))\r
17859 \r
17860 /****************** TIM Instances : supporting the break function *************/\r
17861 #define IS_TIM_BREAK_INSTANCE(INSTANCE)    (((INSTANCE) == TIM1)    || \\r
17862                                             ((INSTANCE) == TIM8)    || \\r
17863                                             ((INSTANCE) == TIM15)   || \\r
17864                                             ((INSTANCE) == TIM16)   || \\r
17865                                             ((INSTANCE) == TIM17))\r
17866 \r
17867 /************** TIM Instances : supporting Break source selection *************/\r
17868 #define IS_TIM_BREAKSOURCE_INSTANCE(INSTANCE) (((INSTANCE) == TIM1)   || \\r
17869                                                ((INSTANCE) == TIM8)   || \\r
17870                                                ((INSTANCE) == TIM15)  || \\r
17871                                                ((INSTANCE) == TIM16)  || \\r
17872                                                ((INSTANCE) == TIM17))\r
17873 \r
17874 /****************** TIM Instances : supporting 2 break inputs *****************/\r
17875 #define IS_TIM_BKIN2_INSTANCE(INSTANCE)    (((INSTANCE) == TIM1)    || \\r
17876                                             ((INSTANCE) == TIM8))\r
17877 \r
17878 /************* TIM Instances : at least 1 capture/compare channel *************/\r
17879 #define IS_TIM_CC1_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)   || \\r
17880                                          ((INSTANCE) == TIM2)   || \\r
17881                                          ((INSTANCE) == TIM3)   || \\r
17882                                          ((INSTANCE) == TIM4)   || \\r
17883                                          ((INSTANCE) == TIM5)   || \\r
17884                                          ((INSTANCE) == TIM8)   || \\r
17885                                          ((INSTANCE) == TIM15)  || \\r
17886                                          ((INSTANCE) == TIM16)  || \\r
17887                                          ((INSTANCE) == TIM17))\r
17888 \r
17889 /************ TIM Instances : at least 2 capture/compare channels *************/\r
17890 #define IS_TIM_CC2_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)   || \\r
17891                                          ((INSTANCE) == TIM2)   || \\r
17892                                          ((INSTANCE) == TIM3)   || \\r
17893                                          ((INSTANCE) == TIM4)   || \\r
17894                                          ((INSTANCE) == TIM5)   || \\r
17895                                          ((INSTANCE) == TIM8)   || \\r
17896                                          ((INSTANCE) == TIM15))\r
17897 \r
17898 /************ TIM Instances : at least 3 capture/compare channels *************/\r
17899 #define IS_TIM_CC3_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)   || \\r
17900                                          ((INSTANCE) == TIM2)   || \\r
17901                                          ((INSTANCE) == TIM3)   || \\r
17902                                          ((INSTANCE) == TIM4)   || \\r
17903                                          ((INSTANCE) == TIM5)   || \\r
17904                                          ((INSTANCE) == TIM8))\r
17905 \r
17906 /************ TIM Instances : at least 4 capture/compare channels *************/\r
17907 #define IS_TIM_CC4_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)   || \\r
17908                                          ((INSTANCE) == TIM2)   || \\r
17909                                          ((INSTANCE) == TIM3)   || \\r
17910                                          ((INSTANCE) == TIM4)   || \\r
17911                                          ((INSTANCE) == TIM5)   || \\r
17912                                          ((INSTANCE) == TIM8))\r
17913 \r
17914 /****************** TIM Instances : at least 5 capture/compare channels *******/\r
17915 #define IS_TIM_CC5_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)   || \\r
17916                                          ((INSTANCE) == TIM8))\r
17917 \r
17918 /****************** TIM Instances : at least 6 capture/compare channels *******/\r
17919 #define IS_TIM_CC6_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)   || \\r
17920                                          ((INSTANCE) == TIM8))\r
17921 \r
17922 /************ TIM Instances : DMA requests generation (TIMx_DIER.COMDE) *******/\r
17923 #define IS_TIM_CCDMA_INSTANCE(INSTANCE)    (((INSTANCE) == TIM1)   || \\r
17924                                             ((INSTANCE) == TIM8)   || \\r
17925                                             ((INSTANCE) == TIM15)  || \\r
17926                                             ((INSTANCE) == TIM16)  || \\r
17927                                             ((INSTANCE) == TIM17))\r
17928 \r
17929 /****************** TIM Instances : DMA requests generation (TIMx_DIER.UDE) ***/\r
17930 #define IS_TIM_DMA_INSTANCE(INSTANCE)      (((INSTANCE) == TIM1)   || \\r
17931                                             ((INSTANCE) == TIM2)   || \\r
17932                                             ((INSTANCE) == TIM3)   || \\r
17933                                             ((INSTANCE) == TIM4)   || \\r
17934                                             ((INSTANCE) == TIM5)   || \\r
17935                                             ((INSTANCE) == TIM6)   || \\r
17936                                             ((INSTANCE) == TIM7)   || \\r
17937                                             ((INSTANCE) == TIM8)   || \\r
17938                                             ((INSTANCE) == TIM15)  || \\r
17939                                             ((INSTANCE) == TIM16)  || \\r
17940                                             ((INSTANCE) == TIM17))\r
17941 \r
17942 /************ TIM Instances : DMA requests generation (TIMx_DIER.CCxDE) *******/\r
17943 #define IS_TIM_DMA_CC_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)   || \\r
17944                                             ((INSTANCE) == TIM2)   || \\r
17945                                             ((INSTANCE) == TIM3)   || \\r
17946                                             ((INSTANCE) == TIM4)   || \\r
17947                                             ((INSTANCE) == TIM5)   || \\r
17948                                             ((INSTANCE) == TIM8)   || \\r
17949                                             ((INSTANCE) == TIM15)  || \\r
17950                                             ((INSTANCE) == TIM16)  || \\r
17951                                             ((INSTANCE) == TIM17))\r
17952 \r
17953 /******************** TIM Instances : DMA burst feature ***********************/\r
17954 #define IS_TIM_DMABURST_INSTANCE(INSTANCE) (((INSTANCE) == TIM1)   || \\r
17955                                             ((INSTANCE) == TIM2)   || \\r
17956                                             ((INSTANCE) == TIM3)   || \\r
17957                                             ((INSTANCE) == TIM4)   || \\r
17958                                             ((INSTANCE) == TIM5)   || \\r
17959                                             ((INSTANCE) == TIM8)   || \\r
17960                                             ((INSTANCE) == TIM15)  || \\r
17961                                             ((INSTANCE) == TIM16)  || \\r
17962                                             ((INSTANCE) == TIM17))\r
17963 \r
17964 /******************* TIM Instances : output(s) available **********************/\r
17965 #define IS_TIM_CCX_INSTANCE(INSTANCE, CHANNEL) \\r
17966     ((((INSTANCE) == TIM1) &&                  \\r
17967      (((CHANNEL) == TIM_CHANNEL_1) ||          \\r
17968       ((CHANNEL) == TIM_CHANNEL_2) ||          \\r
17969       ((CHANNEL) == TIM_CHANNEL_3) ||          \\r
17970       ((CHANNEL) == TIM_CHANNEL_4) ||          \\r
17971       ((CHANNEL) == TIM_CHANNEL_5) ||          \\r
17972       ((CHANNEL) == TIM_CHANNEL_6)))           \\r
17973      ||                                        \\r
17974      (((INSTANCE) == TIM2) &&                  \\r
17975      (((CHANNEL) == TIM_CHANNEL_1) ||          \\r
17976       ((CHANNEL) == TIM_CHANNEL_2) ||          \\r
17977       ((CHANNEL) == TIM_CHANNEL_3) ||          \\r
17978       ((CHANNEL) == TIM_CHANNEL_4)))           \\r
17979      ||                                        \\r
17980      (((INSTANCE) == TIM3) &&                  \\r
17981      (((CHANNEL) == TIM_CHANNEL_1) ||          \\r
17982       ((CHANNEL) == TIM_CHANNEL_2) ||          \\r
17983       ((CHANNEL) == TIM_CHANNEL_3) ||          \\r
17984       ((CHANNEL) == TIM_CHANNEL_4)))           \\r
17985      ||                                        \\r
17986      (((INSTANCE) == TIM4) &&                  \\r
17987      (((CHANNEL) == TIM_CHANNEL_1) ||          \\r
17988       ((CHANNEL) == TIM_CHANNEL_2) ||          \\r
17989       ((CHANNEL) == TIM_CHANNEL_3) ||          \\r
17990       ((CHANNEL) == TIM_CHANNEL_4)))           \\r
17991      ||                                        \\r
17992      (((INSTANCE) == TIM5) &&                  \\r
17993      (((CHANNEL) == TIM_CHANNEL_1) ||          \\r
17994       ((CHANNEL) == TIM_CHANNEL_2) ||          \\r
17995       ((CHANNEL) == TIM_CHANNEL_3) ||          \\r
17996       ((CHANNEL) == TIM_CHANNEL_4)))           \\r
17997      ||                                        \\r
17998      (((INSTANCE) == TIM8) &&                  \\r
17999      (((CHANNEL) == TIM_CHANNEL_1) ||          \\r
18000       ((CHANNEL) == TIM_CHANNEL_2) ||          \\r
18001       ((CHANNEL) == TIM_CHANNEL_3) ||          \\r
18002       ((CHANNEL) == TIM_CHANNEL_4) ||          \\r
18003       ((CHANNEL) == TIM_CHANNEL_5) ||          \\r
18004       ((CHANNEL) == TIM_CHANNEL_6)))           \\r
18005      ||                                        \\r
18006      (((INSTANCE) == TIM15) &&                 \\r
18007      (((CHANNEL) == TIM_CHANNEL_1) ||          \\r
18008       ((CHANNEL) == TIM_CHANNEL_2)))           \\r
18009      ||                                        \\r
18010      (((INSTANCE) == TIM16) &&                 \\r
18011      (((CHANNEL) == TIM_CHANNEL_1)))           \\r
18012      ||                                        \\r
18013      (((INSTANCE) == TIM17) &&                 \\r
18014       (((CHANNEL) == TIM_CHANNEL_1))))\r
18015 \r
18016 /****************** TIM Instances : supporting complementary output(s) ********/\r
18017 #define IS_TIM_CCXN_INSTANCE(INSTANCE, CHANNEL) \\r
18018    ((((INSTANCE) == TIM1) &&                    \\r
18019      (((CHANNEL) == TIM_CHANNEL_1) ||           \\r
18020       ((CHANNEL) == TIM_CHANNEL_2) ||           \\r
18021       ((CHANNEL) == TIM_CHANNEL_3)))            \\r
18022     ||                                          \\r
18023     (((INSTANCE) == TIM8) &&                    \\r
18024      (((CHANNEL) == TIM_CHANNEL_1) ||           \\r
18025       ((CHANNEL) == TIM_CHANNEL_2) ||           \\r
18026       ((CHANNEL) == TIM_CHANNEL_3)))            \\r
18027     ||                                          \\r
18028     (((INSTANCE) == TIM15) &&                   \\r
18029      ((CHANNEL) == TIM_CHANNEL_1))              \\r
18030     ||                                          \\r
18031     (((INSTANCE) == TIM16) &&                   \\r
18032      ((CHANNEL) == TIM_CHANNEL_1))              \\r
18033     ||                                          \\r
18034     (((INSTANCE) == TIM17) &&                   \\r
18035      ((CHANNEL) == TIM_CHANNEL_1)))\r
18036 \r
18037 /****************** TIM Instances : supporting clock division *****************/\r
18038 #define IS_TIM_CLOCK_DIVISION_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)    || \\r
18039                                                     ((INSTANCE) == TIM2)    || \\r
18040                                                     ((INSTANCE) == TIM3)    || \\r
18041                                                     ((INSTANCE) == TIM4)    || \\r
18042                                                     ((INSTANCE) == TIM5)    || \\r
18043                                                     ((INSTANCE) == TIM8)    || \\r
18044                                                     ((INSTANCE) == TIM15)   || \\r
18045                                                     ((INSTANCE) == TIM16)   || \\r
18046                                                     ((INSTANCE) == TIM17))\r
18047 \r
18048 /****** TIM Instances : supporting external clock mode 1 for ETRF input *******/\r
18049 #define IS_TIM_CLOCKSOURCE_ETRMODE1_INSTANCE(INSTANCE) (((INSTANCE) == TIM1) || \\r
18050                                                         ((INSTANCE) == TIM2) || \\r
18051                                                         ((INSTANCE) == TIM3) || \\r
18052                                                         ((INSTANCE) == TIM4) || \\r
18053                                                         ((INSTANCE) == TIM5) || \\r
18054                                                         ((INSTANCE) == TIM8) || \\r
18055                                                         ((INSTANCE) == TIM15))\r
18056 \r
18057 /****** TIM Instances : supporting external clock mode 2 for ETRF input *******/\r
18058 #define IS_TIM_CLOCKSOURCE_ETRMODE2_INSTANCE(INSTANCE) (((INSTANCE) == TIM1) || \\r
18059                                                         ((INSTANCE) == TIM2) || \\r
18060                                                         ((INSTANCE) == TIM3) || \\r
18061                                                         ((INSTANCE) == TIM4) || \\r
18062                                                         ((INSTANCE) == TIM5) || \\r
18063                                                         ((INSTANCE) == TIM8))\r
18064 \r
18065 /****************** TIM Instances : supporting external clock mode 1 for TIX inputs*/\r
18066 #define IS_TIM_CLOCKSOURCE_TIX_INSTANCE(INSTANCE)      (((INSTANCE) == TIM1) || \\r
18067                                                         ((INSTANCE) == TIM2) || \\r
18068                                                         ((INSTANCE) == TIM3) || \\r
18069                                                         ((INSTANCE) == TIM4) || \\r
18070                                                         ((INSTANCE) == TIM5) || \\r
18071                                                         ((INSTANCE) == TIM8) || \\r
18072                                                         ((INSTANCE) == TIM15))\r
18073 \r
18074 /****************** TIM Instances : supporting internal trigger inputs(ITRX) *******/\r
18075 #define IS_TIM_CLOCKSOURCE_ITRX_INSTANCE(INSTANCE)     (((INSTANCE) == TIM1) || \\r
18076                                                         ((INSTANCE) == TIM2) || \\r
18077                                                         ((INSTANCE) == TIM3) || \\r
18078                                                         ((INSTANCE) == TIM4) || \\r
18079                                                         ((INSTANCE) == TIM5) || \\r
18080                                                         ((INSTANCE) == TIM8) || \\r
18081                                                         ((INSTANCE) == TIM15))\r
18082 \r
18083 /****************** TIM Instances : supporting combined 3-phase PWM mode ******/\r
18084 #define IS_TIM_COMBINED3PHASEPWM_INSTANCE(INSTANCE) (((INSTANCE) == TIM1)   || \\r
18085                                                      ((INSTANCE) == TIM8))\r
18086 \r
18087 /****************** TIM Instances : supporting commutation event generation ***/\r
18088 #define IS_TIM_COMMUTATION_EVENT_INSTANCE(INSTANCE) (((INSTANCE) == TIM1)   || \\r
18089                                                      ((INSTANCE) == TIM8)   || \\r
18090                                                      ((INSTANCE) == TIM15)  || \\r
18091                                                      ((INSTANCE) == TIM16)  || \\r
18092                                                      ((INSTANCE) == TIM17))\r
18093 \r
18094 /****************** TIM Instances : supporting counting mode selection ********/\r
18095 #define IS_TIM_COUNTER_MODE_SELECT_INSTANCE(INSTANCE)  (((INSTANCE) == TIM1) || \\r
18096                                                         ((INSTANCE) == TIM2) || \\r
18097                                                         ((INSTANCE) == TIM3) || \\r
18098                                                         ((INSTANCE) == TIM4) || \\r
18099                                                         ((INSTANCE) == TIM5) || \\r
18100                                                         ((INSTANCE) == TIM8))\r
18101 \r
18102 /****************** TIM Instances : supporting encoder interface **************/\r
18103 #define IS_TIM_ENCODER_INTERFACE_INSTANCE(INSTANCE)  (((INSTANCE) == TIM1)  || \\r
18104                                                       ((INSTANCE) == TIM2)  || \\r
18105                                                       ((INSTANCE) == TIM3)  || \\r
18106                                                       ((INSTANCE) == TIM4)  || \\r
18107                                                       ((INSTANCE) == TIM5)  || \\r
18108                                                       ((INSTANCE) == TIM8))\r
18109 \r
18110 /****************** TIM Instances : supporting Hall sensor interface **********/\r
18111 #define IS_TIM_HALL_SENSOR_INTERFACE_INSTANCE(INSTANCE) (((INSTANCE) == TIM1)   || \\r
18112                                                          ((INSTANCE) == TIM2)   || \\r
18113                                                          ((INSTANCE) == TIM3)   || \\r
18114                                                          ((INSTANCE) == TIM4)   || \\r
18115                                                          ((INSTANCE) == TIM5)   || \\r
18116                                                          ((INSTANCE) == TIM8))\r
18117 \r
18118 /**************** TIM Instances : external trigger input available ************/\r
18119 #define IS_TIM_ETR_INSTANCE(INSTANCE)      (((INSTANCE) == TIM1)  || \\r
18120                                             ((INSTANCE) == TIM2)  || \\r
18121                                             ((INSTANCE) == TIM3)  || \\r
18122                                             ((INSTANCE) == TIM4)  || \\r
18123                                             ((INSTANCE) == TIM5)  || \\r
18124                                             ((INSTANCE) == TIM8))\r
18125 \r
18126 /************* TIM Instances : supporting ETR source selection ***************/\r
18127 #define IS_TIM_ETRSEL_INSTANCE(INSTANCE)    (((INSTANCE) == TIM1)  || \\r
18128                                              ((INSTANCE) == TIM2)  || \\r
18129                                              ((INSTANCE) == TIM3)  || \\r
18130                                              ((INSTANCE) == TIM8))\r
18131 \r
18132 /****** TIM Instances : Master mode available (TIMx_CR2.MMS available )********/\r
18133 #define IS_TIM_MASTER_INSTANCE(INSTANCE)   (((INSTANCE) == TIM1)  || \\r
18134                                             ((INSTANCE) == TIM2)  || \\r
18135                                             ((INSTANCE) == TIM3)  || \\r
18136                                             ((INSTANCE) == TIM4)  || \\r
18137                                             ((INSTANCE) == TIM5)  || \\r
18138                                             ((INSTANCE) == TIM6)  || \\r
18139                                             ((INSTANCE) == TIM7)  || \\r
18140                                             ((INSTANCE) == TIM8)  || \\r
18141                                             ((INSTANCE) == TIM15))\r
18142 \r
18143 /*********** TIM Instances : Slave mode available (TIMx_SMCR available )*******/\r
18144 #define IS_TIM_SLAVE_INSTANCE(INSTANCE)    (((INSTANCE) == TIM1)  || \\r
18145                                             ((INSTANCE) == TIM2)  || \\r
18146                                             ((INSTANCE) == TIM3)  || \\r
18147                                             ((INSTANCE) == TIM4)  || \\r
18148                                             ((INSTANCE) == TIM5)  || \\r
18149                                             ((INSTANCE) == TIM8)  || \\r
18150                                             ((INSTANCE) == TIM15))\r
18151 \r
18152 /****************** TIM Instances : supporting OCxREF clear *******************/\r
18153 #define IS_TIM_OCXREF_CLEAR_INSTANCE(INSTANCE)        (((INSTANCE) == TIM1) || \\r
18154                                                        ((INSTANCE) == TIM2) || \\r
18155                                                        ((INSTANCE) == TIM3) || \\r
18156                                                        ((INSTANCE) == TIM4) || \\r
18157                                                        ((INSTANCE) == TIM5) || \\r
18158                                                        ((INSTANCE) == TIM8))\r
18159 \r
18160 /****************** TIM Instances : remapping capability **********************/\r
18161 #define IS_TIM_REMAP_INSTANCE(INSTANCE)    (((INSTANCE) == TIM1)  || \\r
18162                                             ((INSTANCE) == TIM2)  || \\r
18163                                             ((INSTANCE) == TIM3)  || \\r
18164                                             ((INSTANCE) == TIM8)  || \\r
18165                                             ((INSTANCE) == TIM15) || \\r
18166                                             ((INSTANCE) == TIM16) || \\r
18167                                             ((INSTANCE) == TIM17))\r
18168 \r
18169 /****************** TIM Instances : supporting repetition counter *************/\r
18170 #define IS_TIM_REPETITION_COUNTER_INSTANCE(INSTANCE)  (((INSTANCE) == TIM1)  || \\r
18171                                                        ((INSTANCE) == TIM8)  || \\r
18172                                                        ((INSTANCE) == TIM15) || \\r
18173                                                        ((INSTANCE) == TIM16) || \\r
18174                                                        ((INSTANCE) == TIM17))\r
18175 \r
18176 /****************** TIM Instances : supporting synchronization ****************/\r
18177 #define IS_TIM_SYNCHRO_INSTANCE(INSTANCE)  IS_TIM_MASTER_INSTANCE(INSTANCE)\r
18178 \r
18179 /****************** TIM Instances : supporting ADC triggering through TRGO2 ***/\r
18180 #define IS_TIM_TRGO2_INSTANCE(INSTANCE)    (((INSTANCE) == TIM1)    || \\r
18181                                             ((INSTANCE) == TIM8))\r
18182 \r
18183 /******************* TIM Instances : Timer input XOR function *****************/\r
18184 #define IS_TIM_XOR_INSTANCE(INSTANCE)      (((INSTANCE) == TIM1)   || \\r
18185                                             ((INSTANCE) == TIM2)   || \\r
18186                                             ((INSTANCE) == TIM3)   || \\r
18187                                             ((INSTANCE) == TIM4)   || \\r
18188                                             ((INSTANCE) == TIM5)   || \\r
18189                                             ((INSTANCE) == TIM8)   || \\r
18190                                             ((INSTANCE) == TIM15))\r
18191 \r
18192 /****************** TIM Instances : Advanced timer instances *******************/\r
18193 #define IS_TIM_ADVANCED_INSTANCE(INSTANCE)       (((INSTANCE) == TIM1)   || \\r
18194                                                   ((INSTANCE) == TIM8))\r
18195 \r
18196 /****************************** TSC Instances *********************************/\r
18197 #define IS_TSC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == TSC)\r
18198 \r
18199 /******************** USART Instances : Synchronous mode **********************/\r
18200 #define IS_USART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \\r
18201                                      ((INSTANCE) == USART2) || \\r
18202                                      ((INSTANCE) == USART3))\r
18203 \r
18204 /******************** UART Instances : Asynchronous mode **********************/\r
18205 #define IS_UART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \\r
18206                                     ((INSTANCE) == USART2) || \\r
18207                                     ((INSTANCE) == USART3) || \\r
18208                                     ((INSTANCE) == UART4)  || \\r
18209                                     ((INSTANCE) == UART5))\r
18210 \r
18211 /****************** UART Instances : Auto Baud Rate detection ****************/\r
18212 #define IS_USART_AUTOBAUDRATE_DETECTION_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \\r
18213                                                             ((INSTANCE) == USART2) || \\r
18214                                                             ((INSTANCE) == USART3) || \\r
18215                                                             ((INSTANCE) == UART4)  || \\r
18216                                                             ((INSTANCE) == UART5))\r
18217 \r
18218 /****************** UART Instances : Driver Enable *****************/\r
18219 #define IS_UART_DRIVER_ENABLE_INSTANCE(INSTANCE)     (((INSTANCE) == USART1) || \\r
18220                                                       ((INSTANCE) == USART2) || \\r
18221                                                       ((INSTANCE) == USART3) || \\r
18222                                                       ((INSTANCE) == UART4)  || \\r
18223                                                       ((INSTANCE) == UART5)  || \\r
18224                                                       ((INSTANCE) == LPUART1))\r
18225 \r
18226 /******************** UART Instances : Half-Duplex mode **********************/\r
18227 #define IS_UART_HALFDUPLEX_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \\r
18228                                                  ((INSTANCE) == USART2) || \\r
18229                                                  ((INSTANCE) == USART3) || \\r
18230                                                  ((INSTANCE) == UART4)  || \\r
18231                                                  ((INSTANCE) == UART5)  || \\r
18232                                                  ((INSTANCE) == LPUART1))\r
18233 \r
18234 /****************** UART Instances : Hardware Flow control ********************/\r
18235 #define IS_UART_HWFLOW_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \\r
18236                                            ((INSTANCE) == USART2) || \\r
18237                                            ((INSTANCE) == USART3) || \\r
18238                                            ((INSTANCE) == UART4)  || \\r
18239                                            ((INSTANCE) == UART5)  || \\r
18240                                            ((INSTANCE) == LPUART1))\r
18241 \r
18242 /******************** UART Instances : LIN mode **********************/\r
18243 #define IS_UART_LIN_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \\r
18244                                           ((INSTANCE) == USART2) || \\r
18245                                           ((INSTANCE) == USART3) || \\r
18246                                           ((INSTANCE) == UART4)  || \\r
18247                                           ((INSTANCE) == UART5))\r
18248 \r
18249 /******************** UART Instances : Wake-up from Stop mode **********************/\r
18250 #define IS_UART_WAKEUP_FROMSTOP_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \\r
18251                                                       ((INSTANCE) == USART2) || \\r
18252                                                       ((INSTANCE) == USART3) || \\r
18253                                                       ((INSTANCE) == UART4)  || \\r
18254                                                       ((INSTANCE) == UART5)  || \\r
18255                                                       ((INSTANCE) == LPUART1))\r
18256 \r
18257 /*********************** UART Instances : IRDA mode ***************************/\r
18258 #define IS_IRDA_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \\r
18259                                     ((INSTANCE) == USART2) || \\r
18260                                     ((INSTANCE) == USART3) || \\r
18261                                     ((INSTANCE) == UART4)  || \\r
18262                                     ((INSTANCE) == UART5))\r
18263 \r
18264 /********************* USART Instances : Smard card mode ***********************/\r
18265 #define IS_SMARTCARD_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \\r
18266                                          ((INSTANCE) == USART2) || \\r
18267                                          ((INSTANCE) == USART3))\r
18268 \r
18269 /******************** LPUART Instance *****************************************/\r
18270 #define IS_LPUART_INSTANCE(INSTANCE)    ((INSTANCE) == LPUART1)\r
18271 \r
18272 /****************************** IWDG Instances ********************************/\r
18273 #define IS_IWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == IWDG)\r
18274 \r
18275 /****************************** WWDG Instances ********************************/\r
18276 #define IS_WWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == WWDG)\r
18277 \r
18278 /**\r
18279   * @}\r
18280   */\r
18281 \r
18282 \r
18283 /******************************************************************************/\r
18284 /*  For a painless codes migration between the STM32L4xx device product       */\r
18285 /*  lines, the aliases defined below are put in place to overcome the         */\r
18286 /*  differences in the interrupt handlers and IRQn definitions.               */\r
18287 /*  No need to update developed interrupt code when moving across             */\r
18288 /*  product lines within the same STM32L4 Family                              */\r
18289 /******************************************************************************/\r
18290 \r
18291 /* Aliases for __IRQn */\r
18292 #define TIM6_IRQn                      TIM6_DAC_IRQn\r
18293 #define ADC1_IRQn                      ADC1_2_IRQn\r
18294 #define TIM1_TRG_COM_IRQn              TIM1_TRG_COM_TIM17_IRQn\r
18295 #define TIM8_IRQn                      TIM8_UP_IRQn\r
18296 #define HASH_RNG_IRQn                  RNG_IRQn\r
18297 #define DFSDM0_IRQn                    DFSDM1_FLT0_IRQn\r
18298 #define DFSDM1_IRQn                    DFSDM1_FLT1_IRQn\r
18299 #define DFSDM2_IRQn                    DFSDM1_FLT2_IRQn\r
18300 #define DFSDM3_IRQn                    DFSDM1_FLT3_IRQn\r
18301 \r
18302 /* Aliases for __IRQHandler */\r
18303 #define TIM6_IRQHandler                TIM6_DAC_IRQHandler\r
18304 #define ADC1_IRQHandler                ADC1_2_IRQHandler\r
18305 #define TIM1_TRG_COM_IRQHandler        TIM1_TRG_COM_TIM17_IRQHandler\r
18306 #define TIM8_IRQHandler                TIM8_UP_IRQHandler\r
18307 #define HASH_RNG_IRQHandler            RNG_IRQHandler\r
18308 #define DFSDM0_IRQHandler              DFSDM1_FLT0_IRQHandler\r
18309 #define DFSDM1_IRQHandler              DFSDM1_FLT1_IRQHandler\r
18310 #define DFSDM2_IRQHandler              DFSDM1_FLT2_IRQHandler\r
18311 #define DFSDM3_IRQHandler              DFSDM1_FLT3_IRQHandler\r
18312 \r
18313 #ifdef __cplusplus\r
18314 }\r
18315 #endif /* __cplusplus */\r
18316 \r
18317 #endif /* __STM32L475xx_H */\r
18318 \r
18319 /**\r
18320   * @}\r
18321   */\r
18322 \r
18323   /**\r
18324   * @}\r
18325   */\r
18326 \r
18327 /************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/\r