]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_R5_UltraScale_MPSoC/RTOSDemo_R5_bsp/psu_cortexr5_0/libsrc/standalone_v5_4/src/includes_ps/xiou_slcr.h
Update some more standard demos for use on 64-bit architectures.
[freertos] / FreeRTOS / Demo / CORTEX_R5_UltraScale_MPSoC / RTOSDemo_R5_bsp / psu_cortexr5_0 / libsrc / standalone_v5_4 / src / includes_ps / xiou_slcr.h
1 /* ### HEADER ### */
2
3 #ifndef __XIOU_SLCR_H__
4 #define __XIOU_SLCR_H__
5
6
7 #ifdef __cplusplus
8 extern "C" {
9 #endif
10
11 /**
12  * XiouSlcr Base Address
13  */
14 #define XIOU_SLCR_BASEADDR      0xFF180000UL
15
16 /**
17  * Register: XiouSlcrMioPin0
18  */
19 #define XIOU_SLCR_MIO_PIN_0    ( ( XIOU_SLCR_BASEADDR ) + 0x00000000UL )
20 #define XIOU_SLCR_MIO_PIN_0_RSTVAL   0x00000000UL
21
22 #define XIOU_SLCR_MIO_PIN_0_L3_SEL_SHIFT   5UL
23 #define XIOU_SLCR_MIO_PIN_0_L3_SEL_WIDTH   3UL
24 #define XIOU_SLCR_MIO_PIN_0_L3_SEL_MASK    0x000000e0UL
25 #define XIOU_SLCR_MIO_PIN_0_L3_SEL_DEFVAL  0x0UL
26
27 #define XIOU_SLCR_MIO_PIN_0_L2_SEL_SHIFT   3UL
28 #define XIOU_SLCR_MIO_PIN_0_L2_SEL_WIDTH   2UL
29 #define XIOU_SLCR_MIO_PIN_0_L2_SEL_MASK    0x00000018UL
30 #define XIOU_SLCR_MIO_PIN_0_L2_SEL_DEFVAL  0x0UL
31
32 #define XIOU_SLCR_MIO_PIN_0_L1_SEL_SHIFT   2UL
33 #define XIOU_SLCR_MIO_PIN_0_L1_SEL_WIDTH   1UL
34 #define XIOU_SLCR_MIO_PIN_0_L1_SEL_MASK    0x00000004UL
35 #define XIOU_SLCR_MIO_PIN_0_L1_SEL_DEFVAL  0x0UL
36
37 #define XIOU_SLCR_MIO_PIN_0_L0_SEL_SHIFT   1UL
38 #define XIOU_SLCR_MIO_PIN_0_L0_SEL_WIDTH   1UL
39 #define XIOU_SLCR_MIO_PIN_0_L0_SEL_MASK    0x00000002UL
40 #define XIOU_SLCR_MIO_PIN_0_L0_SEL_DEFVAL  0x0UL
41
42 /**
43  * Register: XiouSlcrMioPin1
44  */
45 #define XIOU_SLCR_MIO_PIN_1    ( ( XIOU_SLCR_BASEADDR ) + 0x00000004UL )
46 #define XIOU_SLCR_MIO_PIN_1_RSTVAL   0x00000000UL
47
48 #define XIOU_SLCR_MIO_PIN_1_L3_SEL_SHIFT   5UL
49 #define XIOU_SLCR_MIO_PIN_1_L3_SEL_WIDTH   3UL
50 #define XIOU_SLCR_MIO_PIN_1_L3_SEL_MASK    0x000000e0UL
51 #define XIOU_SLCR_MIO_PIN_1_L3_SEL_DEFVAL  0x0UL
52
53 #define XIOU_SLCR_MIO_PIN_1_L2_SEL_SHIFT   3UL
54 #define XIOU_SLCR_MIO_PIN_1_L2_SEL_WIDTH   2UL
55 #define XIOU_SLCR_MIO_PIN_1_L2_SEL_MASK    0x00000018UL
56 #define XIOU_SLCR_MIO_PIN_1_L2_SEL_DEFVAL  0x0UL
57
58 #define XIOU_SLCR_MIO_PIN_1_L1_SEL_SHIFT   2UL
59 #define XIOU_SLCR_MIO_PIN_1_L1_SEL_WIDTH   1UL
60 #define XIOU_SLCR_MIO_PIN_1_L1_SEL_MASK    0x00000004UL
61 #define XIOU_SLCR_MIO_PIN_1_L1_SEL_DEFVAL  0x0UL
62
63 #define XIOU_SLCR_MIO_PIN_1_L0_SEL_SHIFT   1UL
64 #define XIOU_SLCR_MIO_PIN_1_L0_SEL_WIDTH   1UL
65 #define XIOU_SLCR_MIO_PIN_1_L0_SEL_MASK    0x00000002UL
66 #define XIOU_SLCR_MIO_PIN_1_L0_SEL_DEFVAL  0x0UL
67
68 /**
69  * Register: XiouSlcrMioPin2
70  */
71 #define XIOU_SLCR_MIO_PIN_2    ( ( XIOU_SLCR_BASEADDR ) + 0x00000008UL )
72 #define XIOU_SLCR_MIO_PIN_2_RSTVAL   0x00000000UL
73
74 #define XIOU_SLCR_MIO_PIN_2_L3_SEL_SHIFT   5UL
75 #define XIOU_SLCR_MIO_PIN_2_L3_SEL_WIDTH   3UL
76 #define XIOU_SLCR_MIO_PIN_2_L3_SEL_MASK    0x000000e0UL
77 #define XIOU_SLCR_MIO_PIN_2_L3_SEL_DEFVAL  0x0UL
78
79 #define XIOU_SLCR_MIO_PIN_2_L2_SEL_SHIFT   3UL
80 #define XIOU_SLCR_MIO_PIN_2_L2_SEL_WIDTH   2UL
81 #define XIOU_SLCR_MIO_PIN_2_L2_SEL_MASK    0x00000018UL
82 #define XIOU_SLCR_MIO_PIN_2_L2_SEL_DEFVAL  0x0UL
83
84 #define XIOU_SLCR_MIO_PIN_2_L1_SEL_SHIFT   2UL
85 #define XIOU_SLCR_MIO_PIN_2_L1_SEL_WIDTH   1UL
86 #define XIOU_SLCR_MIO_PIN_2_L1_SEL_MASK    0x00000004UL
87 #define XIOU_SLCR_MIO_PIN_2_L1_SEL_DEFVAL  0x0UL
88
89 #define XIOU_SLCR_MIO_PIN_2_L0_SEL_SHIFT   1UL
90 #define XIOU_SLCR_MIO_PIN_2_L0_SEL_WIDTH   1UL
91 #define XIOU_SLCR_MIO_PIN_2_L0_SEL_MASK    0x00000002UL
92 #define XIOU_SLCR_MIO_PIN_2_L0_SEL_DEFVAL  0x0UL
93
94 /**
95  * Register: XiouSlcrMioPin3
96  */
97 #define XIOU_SLCR_MIO_PIN_3    ( ( XIOU_SLCR_BASEADDR ) + 0x0000000CUL )
98 #define XIOU_SLCR_MIO_PIN_3_RSTVAL   0x00000000UL
99
100 #define XIOU_SLCR_MIO_PIN_3_L3_SEL_SHIFT   5UL
101 #define XIOU_SLCR_MIO_PIN_3_L3_SEL_WIDTH   3UL
102 #define XIOU_SLCR_MIO_PIN_3_L3_SEL_MASK    0x000000e0UL
103 #define XIOU_SLCR_MIO_PIN_3_L3_SEL_DEFVAL  0x0UL
104
105 #define XIOU_SLCR_MIO_PIN_3_L2_SEL_SHIFT   3UL
106 #define XIOU_SLCR_MIO_PIN_3_L2_SEL_WIDTH   2UL
107 #define XIOU_SLCR_MIO_PIN_3_L2_SEL_MASK    0x00000018UL
108 #define XIOU_SLCR_MIO_PIN_3_L2_SEL_DEFVAL  0x0UL
109
110 #define XIOU_SLCR_MIO_PIN_3_L1_SEL_SHIFT   2UL
111 #define XIOU_SLCR_MIO_PIN_3_L1_SEL_WIDTH   1UL
112 #define XIOU_SLCR_MIO_PIN_3_L1_SEL_MASK    0x00000004UL
113 #define XIOU_SLCR_MIO_PIN_3_L1_SEL_DEFVAL  0x0UL
114
115 #define XIOU_SLCR_MIO_PIN_3_L0_SEL_SHIFT   1UL
116 #define XIOU_SLCR_MIO_PIN_3_L0_SEL_WIDTH   1UL
117 #define XIOU_SLCR_MIO_PIN_3_L0_SEL_MASK    0x00000002UL
118 #define XIOU_SLCR_MIO_PIN_3_L0_SEL_DEFVAL  0x0UL
119
120 /**
121  * Register: XiouSlcrMioPin4
122  */
123 #define XIOU_SLCR_MIO_PIN_4    ( ( XIOU_SLCR_BASEADDR ) + 0x00000010UL )
124 #define XIOU_SLCR_MIO_PIN_4_RSTVAL   0x00000000UL
125
126 #define XIOU_SLCR_MIO_PIN_4_L3_SEL_SHIFT   5UL
127 #define XIOU_SLCR_MIO_PIN_4_L3_SEL_WIDTH   3UL
128 #define XIOU_SLCR_MIO_PIN_4_L3_SEL_MASK    0x000000e0UL
129 #define XIOU_SLCR_MIO_PIN_4_L3_SEL_DEFVAL  0x0UL
130
131 #define XIOU_SLCR_MIO_PIN_4_L2_SEL_SHIFT   3UL
132 #define XIOU_SLCR_MIO_PIN_4_L2_SEL_WIDTH   2UL
133 #define XIOU_SLCR_MIO_PIN_4_L2_SEL_MASK    0x00000018UL
134 #define XIOU_SLCR_MIO_PIN_4_L2_SEL_DEFVAL  0x0UL
135
136 #define XIOU_SLCR_MIO_PIN_4_L1_SEL_SHIFT   2UL
137 #define XIOU_SLCR_MIO_PIN_4_L1_SEL_WIDTH   1UL
138 #define XIOU_SLCR_MIO_PIN_4_L1_SEL_MASK    0x00000004UL
139 #define XIOU_SLCR_MIO_PIN_4_L1_SEL_DEFVAL  0x0UL
140
141 #define XIOU_SLCR_MIO_PIN_4_L0_SEL_SHIFT   1UL
142 #define XIOU_SLCR_MIO_PIN_4_L0_SEL_WIDTH   1UL
143 #define XIOU_SLCR_MIO_PIN_4_L0_SEL_MASK    0x00000002UL
144 #define XIOU_SLCR_MIO_PIN_4_L0_SEL_DEFVAL  0x0UL
145
146 /**
147  * Register: XiouSlcrMioPin5
148  */
149 #define XIOU_SLCR_MIO_PIN_5    ( ( XIOU_SLCR_BASEADDR ) + 0x00000014UL )
150 #define XIOU_SLCR_MIO_PIN_5_RSTVAL   0x00000000UL
151
152 #define XIOU_SLCR_MIO_PIN_5_L3_SEL_SHIFT   5UL
153 #define XIOU_SLCR_MIO_PIN_5_L3_SEL_WIDTH   3UL
154 #define XIOU_SLCR_MIO_PIN_5_L3_SEL_MASK    0x000000e0UL
155 #define XIOU_SLCR_MIO_PIN_5_L3_SEL_DEFVAL  0x0UL
156
157 #define XIOU_SLCR_MIO_PIN_5_L2_SEL_SHIFT   3UL
158 #define XIOU_SLCR_MIO_PIN_5_L2_SEL_WIDTH   2UL
159 #define XIOU_SLCR_MIO_PIN_5_L2_SEL_MASK    0x00000018UL
160 #define XIOU_SLCR_MIO_PIN_5_L2_SEL_DEFVAL  0x0UL
161
162 #define XIOU_SLCR_MIO_PIN_5_L1_SEL_SHIFT   2UL
163 #define XIOU_SLCR_MIO_PIN_5_L1_SEL_WIDTH   1UL
164 #define XIOU_SLCR_MIO_PIN_5_L1_SEL_MASK    0x00000004UL
165 #define XIOU_SLCR_MIO_PIN_5_L1_SEL_DEFVAL  0x0UL
166
167 #define XIOU_SLCR_MIO_PIN_5_L0_SEL_SHIFT   1UL
168 #define XIOU_SLCR_MIO_PIN_5_L0_SEL_WIDTH   1UL
169 #define XIOU_SLCR_MIO_PIN_5_L0_SEL_MASK    0x00000002UL
170 #define XIOU_SLCR_MIO_PIN_5_L0_SEL_DEFVAL  0x0UL
171
172 /**
173  * Register: XiouSlcrMioPin6
174  */
175 #define XIOU_SLCR_MIO_PIN_6    ( ( XIOU_SLCR_BASEADDR ) + 0x00000018UL )
176 #define XIOU_SLCR_MIO_PIN_6_RSTVAL   0x00000000UL
177
178 #define XIOU_SLCR_MIO_PIN_6_L3_SEL_SHIFT   5UL
179 #define XIOU_SLCR_MIO_PIN_6_L3_SEL_WIDTH   3UL
180 #define XIOU_SLCR_MIO_PIN_6_L3_SEL_MASK    0x000000e0UL
181 #define XIOU_SLCR_MIO_PIN_6_L3_SEL_DEFVAL  0x0UL
182
183 #define XIOU_SLCR_MIO_PIN_6_L2_SEL_SHIFT   3UL
184 #define XIOU_SLCR_MIO_PIN_6_L2_SEL_WIDTH   2UL
185 #define XIOU_SLCR_MIO_PIN_6_L2_SEL_MASK    0x00000018UL
186 #define XIOU_SLCR_MIO_PIN_6_L2_SEL_DEFVAL  0x0UL
187
188 #define XIOU_SLCR_MIO_PIN_6_L1_SEL_SHIFT   2UL
189 #define XIOU_SLCR_MIO_PIN_6_L1_SEL_WIDTH   1UL
190 #define XIOU_SLCR_MIO_PIN_6_L1_SEL_MASK    0x00000004UL
191 #define XIOU_SLCR_MIO_PIN_6_L1_SEL_DEFVAL  0x0UL
192
193 #define XIOU_SLCR_MIO_PIN_6_L0_SEL_SHIFT   1UL
194 #define XIOU_SLCR_MIO_PIN_6_L0_SEL_WIDTH   1UL
195 #define XIOU_SLCR_MIO_PIN_6_L0_SEL_MASK    0x00000002UL
196 #define XIOU_SLCR_MIO_PIN_6_L0_SEL_DEFVAL  0x0UL
197
198 /**
199  * Register: XiouSlcrMioPin7
200  */
201 #define XIOU_SLCR_MIO_PIN_7    ( ( XIOU_SLCR_BASEADDR ) + 0x0000001CUL )
202 #define XIOU_SLCR_MIO_PIN_7_RSTVAL   0x00000000UL
203
204 #define XIOU_SLCR_MIO_PIN_7_L3_SEL_SHIFT   5UL
205 #define XIOU_SLCR_MIO_PIN_7_L3_SEL_WIDTH   3UL
206 #define XIOU_SLCR_MIO_PIN_7_L3_SEL_MASK    0x000000e0UL
207 #define XIOU_SLCR_MIO_PIN_7_L3_SEL_DEFVAL  0x0UL
208
209 #define XIOU_SLCR_MIO_PIN_7_L2_SEL_SHIFT   3UL
210 #define XIOU_SLCR_MIO_PIN_7_L2_SEL_WIDTH   2UL
211 #define XIOU_SLCR_MIO_PIN_7_L2_SEL_MASK    0x00000018UL
212 #define XIOU_SLCR_MIO_PIN_7_L2_SEL_DEFVAL  0x0UL
213
214 #define XIOU_SLCR_MIO_PIN_7_L1_SEL_SHIFT   2UL
215 #define XIOU_SLCR_MIO_PIN_7_L1_SEL_WIDTH   1UL
216 #define XIOU_SLCR_MIO_PIN_7_L1_SEL_MASK    0x00000004UL
217 #define XIOU_SLCR_MIO_PIN_7_L1_SEL_DEFVAL  0x0UL
218
219 #define XIOU_SLCR_MIO_PIN_7_L0_SEL_SHIFT   1UL
220 #define XIOU_SLCR_MIO_PIN_7_L0_SEL_WIDTH   1UL
221 #define XIOU_SLCR_MIO_PIN_7_L0_SEL_MASK    0x00000002UL
222 #define XIOU_SLCR_MIO_PIN_7_L0_SEL_DEFVAL  0x0UL
223
224 /**
225  * Register: XiouSlcrMioPin8
226  */
227 #define XIOU_SLCR_MIO_PIN_8    ( ( XIOU_SLCR_BASEADDR ) + 0x00000020UL )
228 #define XIOU_SLCR_MIO_PIN_8_RSTVAL   0x00000000UL
229
230 #define XIOU_SLCR_MIO_PIN_8_L3_SEL_SHIFT   5UL
231 #define XIOU_SLCR_MIO_PIN_8_L3_SEL_WIDTH   3UL
232 #define XIOU_SLCR_MIO_PIN_8_L3_SEL_MASK    0x000000e0UL
233 #define XIOU_SLCR_MIO_PIN_8_L3_SEL_DEFVAL  0x0UL
234
235 #define XIOU_SLCR_MIO_PIN_8_L2_SEL_SHIFT   3UL
236 #define XIOU_SLCR_MIO_PIN_8_L2_SEL_WIDTH   2UL
237 #define XIOU_SLCR_MIO_PIN_8_L2_SEL_MASK    0x00000018UL
238 #define XIOU_SLCR_MIO_PIN_8_L2_SEL_DEFVAL  0x0UL
239
240 #define XIOU_SLCR_MIO_PIN_8_L1_SEL_SHIFT   2UL
241 #define XIOU_SLCR_MIO_PIN_8_L1_SEL_WIDTH   1UL
242 #define XIOU_SLCR_MIO_PIN_8_L1_SEL_MASK    0x00000004UL
243 #define XIOU_SLCR_MIO_PIN_8_L1_SEL_DEFVAL  0x0UL
244
245 #define XIOU_SLCR_MIO_PIN_8_L0_SEL_SHIFT   1UL
246 #define XIOU_SLCR_MIO_PIN_8_L0_SEL_WIDTH   1UL
247 #define XIOU_SLCR_MIO_PIN_8_L0_SEL_MASK    0x00000002UL
248 #define XIOU_SLCR_MIO_PIN_8_L0_SEL_DEFVAL  0x0UL
249
250 /**
251  * Register: XiouSlcrMioPin9
252  */
253 #define XIOU_SLCR_MIO_PIN_9    ( ( XIOU_SLCR_BASEADDR ) + 0x00000024UL )
254 #define XIOU_SLCR_MIO_PIN_9_RSTVAL   0x00000000UL
255
256 #define XIOU_SLCR_MIO_PIN_9_L3_SEL_SHIFT   5UL
257 #define XIOU_SLCR_MIO_PIN_9_L3_SEL_WIDTH   3UL
258 #define XIOU_SLCR_MIO_PIN_9_L3_SEL_MASK    0x000000e0UL
259 #define XIOU_SLCR_MIO_PIN_9_L3_SEL_DEFVAL  0x0UL
260
261 #define XIOU_SLCR_MIO_PIN_9_L2_SEL_SHIFT   3UL
262 #define XIOU_SLCR_MIO_PIN_9_L2_SEL_WIDTH   2UL
263 #define XIOU_SLCR_MIO_PIN_9_L2_SEL_MASK    0x00000018UL
264 #define XIOU_SLCR_MIO_PIN_9_L2_SEL_DEFVAL  0x0UL
265
266 #define XIOU_SLCR_MIO_PIN_9_L1_SEL_SHIFT   2UL
267 #define XIOU_SLCR_MIO_PIN_9_L1_SEL_WIDTH   1UL
268 #define XIOU_SLCR_MIO_PIN_9_L1_SEL_MASK    0x00000004UL
269 #define XIOU_SLCR_MIO_PIN_9_L1_SEL_DEFVAL  0x0UL
270
271 #define XIOU_SLCR_MIO_PIN_9_L0_SEL_SHIFT   1UL
272 #define XIOU_SLCR_MIO_PIN_9_L0_SEL_WIDTH   1UL
273 #define XIOU_SLCR_MIO_PIN_9_L0_SEL_MASK    0x00000002UL
274 #define XIOU_SLCR_MIO_PIN_9_L0_SEL_DEFVAL  0x0UL
275
276 /**
277  * Register: XiouSlcrMioPin10
278  */
279 #define XIOU_SLCR_MIO_PIN_10    ( ( XIOU_SLCR_BASEADDR ) + 0x00000028UL )
280 #define XIOU_SLCR_MIO_PIN_10_RSTVAL   0x00000000UL
281
282 #define XIOU_SLCR_MIO_PIN_10_L3_SEL_SHIFT   5UL
283 #define XIOU_SLCR_MIO_PIN_10_L3_SEL_WIDTH   3UL
284 #define XIOU_SLCR_MIO_PIN_10_L3_SEL_MASK    0x000000e0UL
285 #define XIOU_SLCR_MIO_PIN_10_L3_SEL_DEFVAL  0x0UL
286
287 #define XIOU_SLCR_MIO_PIN_10_L2_SEL_SHIFT   3UL
288 #define XIOU_SLCR_MIO_PIN_10_L2_SEL_WIDTH   2UL
289 #define XIOU_SLCR_MIO_PIN_10_L2_SEL_MASK    0x00000018UL
290 #define XIOU_SLCR_MIO_PIN_10_L2_SEL_DEFVAL  0x0UL
291
292 #define XIOU_SLCR_MIO_PIN_10_L1_SEL_SHIFT   2UL
293 #define XIOU_SLCR_MIO_PIN_10_L1_SEL_WIDTH   1UL
294 #define XIOU_SLCR_MIO_PIN_10_L1_SEL_MASK    0x00000004UL
295 #define XIOU_SLCR_MIO_PIN_10_L1_SEL_DEFVAL  0x0UL
296
297 #define XIOU_SLCR_MIO_PIN_10_L0_SEL_SHIFT   1UL
298 #define XIOU_SLCR_MIO_PIN_10_L0_SEL_WIDTH   1UL
299 #define XIOU_SLCR_MIO_PIN_10_L0_SEL_MASK    0x00000002UL
300 #define XIOU_SLCR_MIO_PIN_10_L0_SEL_DEFVAL  0x0UL
301
302 /**
303  * Register: XiouSlcrMioPin11
304  */
305 #define XIOU_SLCR_MIO_PIN_11    ( ( XIOU_SLCR_BASEADDR ) + 0x0000002CUL )
306 #define XIOU_SLCR_MIO_PIN_11_RSTVAL   0x00000000UL
307
308 #define XIOU_SLCR_MIO_PIN_11_L3_SEL_SHIFT   5UL
309 #define XIOU_SLCR_MIO_PIN_11_L3_SEL_WIDTH   3UL
310 #define XIOU_SLCR_MIO_PIN_11_L3_SEL_MASK    0x000000e0UL
311 #define XIOU_SLCR_MIO_PIN_11_L3_SEL_DEFVAL  0x0UL
312
313 #define XIOU_SLCR_MIO_PIN_11_L2_SEL_SHIFT   3UL
314 #define XIOU_SLCR_MIO_PIN_11_L2_SEL_WIDTH   2UL
315 #define XIOU_SLCR_MIO_PIN_11_L2_SEL_MASK    0x00000018UL
316 #define XIOU_SLCR_MIO_PIN_11_L2_SEL_DEFVAL  0x0UL
317
318 #define XIOU_SLCR_MIO_PIN_11_L1_SEL_SHIFT   2UL
319 #define XIOU_SLCR_MIO_PIN_11_L1_SEL_WIDTH   1UL
320 #define XIOU_SLCR_MIO_PIN_11_L1_SEL_MASK    0x00000004UL
321 #define XIOU_SLCR_MIO_PIN_11_L1_SEL_DEFVAL  0x0UL
322
323 #define XIOU_SLCR_MIO_PIN_11_L0_SEL_SHIFT   1UL
324 #define XIOU_SLCR_MIO_PIN_11_L0_SEL_WIDTH   1UL
325 #define XIOU_SLCR_MIO_PIN_11_L0_SEL_MASK    0x00000002UL
326 #define XIOU_SLCR_MIO_PIN_11_L0_SEL_DEFVAL  0x0UL
327
328 /**
329  * Register: XiouSlcrMioPin12
330  */
331 #define XIOU_SLCR_MIO_PIN_12    ( ( XIOU_SLCR_BASEADDR ) + 0x00000030UL )
332 #define XIOU_SLCR_MIO_PIN_12_RSTVAL   0x00000000UL
333
334 #define XIOU_SLCR_MIO_PIN_12_L3_SEL_SHIFT   5UL
335 #define XIOU_SLCR_MIO_PIN_12_L3_SEL_WIDTH   3UL
336 #define XIOU_SLCR_MIO_PIN_12_L3_SEL_MASK    0x000000e0UL
337 #define XIOU_SLCR_MIO_PIN_12_L3_SEL_DEFVAL  0x0UL
338
339 #define XIOU_SLCR_MIO_PIN_12_L2_SEL_SHIFT   3UL
340 #define XIOU_SLCR_MIO_PIN_12_L2_SEL_WIDTH   2UL
341 #define XIOU_SLCR_MIO_PIN_12_L2_SEL_MASK    0x00000018UL
342 #define XIOU_SLCR_MIO_PIN_12_L2_SEL_DEFVAL  0x0UL
343
344 #define XIOU_SLCR_MIO_PIN_12_L1_SEL_SHIFT   2UL
345 #define XIOU_SLCR_MIO_PIN_12_L1_SEL_WIDTH   1UL
346 #define XIOU_SLCR_MIO_PIN_12_L1_SEL_MASK    0x00000004UL
347 #define XIOU_SLCR_MIO_PIN_12_L1_SEL_DEFVAL  0x0UL
348
349 #define XIOU_SLCR_MIO_PIN_12_L0_SEL_SHIFT   1UL
350 #define XIOU_SLCR_MIO_PIN_12_L0_SEL_WIDTH   1UL
351 #define XIOU_SLCR_MIO_PIN_12_L0_SEL_MASK    0x00000002UL
352 #define XIOU_SLCR_MIO_PIN_12_L0_SEL_DEFVAL  0x0UL
353
354 /**
355  * Register: XiouSlcrMioPin13
356  */
357 #define XIOU_SLCR_MIO_PIN_13    ( ( XIOU_SLCR_BASEADDR ) + 0x00000034UL )
358 #define XIOU_SLCR_MIO_PIN_13_RSTVAL   0x00000000UL
359
360 #define XIOU_SLCR_MIO_PIN_13_L3_SEL_SHIFT   5UL
361 #define XIOU_SLCR_MIO_PIN_13_L3_SEL_WIDTH   3UL
362 #define XIOU_SLCR_MIO_PIN_13_L3_SEL_MASK    0x000000e0UL
363 #define XIOU_SLCR_MIO_PIN_13_L3_SEL_DEFVAL  0x0UL
364
365 #define XIOU_SLCR_MIO_PIN_13_L2_SEL_SHIFT   3UL
366 #define XIOU_SLCR_MIO_PIN_13_L2_SEL_WIDTH   2UL
367 #define XIOU_SLCR_MIO_PIN_13_L2_SEL_MASK    0x00000018UL
368 #define XIOU_SLCR_MIO_PIN_13_L2_SEL_DEFVAL  0x0UL
369
370 #define XIOU_SLCR_MIO_PIN_13_L1_SEL_SHIFT   2UL
371 #define XIOU_SLCR_MIO_PIN_13_L1_SEL_WIDTH   1UL
372 #define XIOU_SLCR_MIO_PIN_13_L1_SEL_MASK    0x00000004UL
373 #define XIOU_SLCR_MIO_PIN_13_L1_SEL_DEFVAL  0x0UL
374
375 #define XIOU_SLCR_MIO_PIN_13_L0_SEL_SHIFT   1UL
376 #define XIOU_SLCR_MIO_PIN_13_L0_SEL_WIDTH   1UL
377 #define XIOU_SLCR_MIO_PIN_13_L0_SEL_MASK    0x00000002UL
378 #define XIOU_SLCR_MIO_PIN_13_L0_SEL_DEFVAL  0x0UL
379
380 /**
381  * Register: XiouSlcrMioPin14
382  */
383 #define XIOU_SLCR_MIO_PIN_14    ( ( XIOU_SLCR_BASEADDR ) + 0x00000038UL )
384 #define XIOU_SLCR_MIO_PIN_14_RSTVAL   0x00000000UL
385
386 #define XIOU_SLCR_MIO_PIN_14_L3_SEL_SHIFT   5UL
387 #define XIOU_SLCR_MIO_PIN_14_L3_SEL_WIDTH   3UL
388 #define XIOU_SLCR_MIO_PIN_14_L3_SEL_MASK    0x000000e0UL
389 #define XIOU_SLCR_MIO_PIN_14_L3_SEL_DEFVAL  0x0UL
390
391 #define XIOU_SLCR_MIO_PIN_14_L2_SEL_SHIFT   3UL
392 #define XIOU_SLCR_MIO_PIN_14_L2_SEL_WIDTH   2UL
393 #define XIOU_SLCR_MIO_PIN_14_L2_SEL_MASK    0x00000018UL
394 #define XIOU_SLCR_MIO_PIN_14_L2_SEL_DEFVAL  0x0UL
395
396 #define XIOU_SLCR_MIO_PIN_14_L1_SEL_SHIFT   2UL
397 #define XIOU_SLCR_MIO_PIN_14_L1_SEL_WIDTH   1UL
398 #define XIOU_SLCR_MIO_PIN_14_L1_SEL_MASK    0x00000004UL
399 #define XIOU_SLCR_MIO_PIN_14_L1_SEL_DEFVAL  0x0UL
400
401 #define XIOU_SLCR_MIO_PIN_14_L0_SEL_SHIFT   1UL
402 #define XIOU_SLCR_MIO_PIN_14_L0_SEL_WIDTH   1UL
403 #define XIOU_SLCR_MIO_PIN_14_L0_SEL_MASK    0x00000002UL
404 #define XIOU_SLCR_MIO_PIN_14_L0_SEL_DEFVAL  0x0UL
405
406 /**
407  * Register: XiouSlcrMioPin15
408  */
409 #define XIOU_SLCR_MIO_PIN_15    ( ( XIOU_SLCR_BASEADDR ) + 0x0000003CUL )
410 #define XIOU_SLCR_MIO_PIN_15_RSTVAL   0x00000000UL
411
412 #define XIOU_SLCR_MIO_PIN_15_L3_SEL_SHIFT   5UL
413 #define XIOU_SLCR_MIO_PIN_15_L3_SEL_WIDTH   3UL
414 #define XIOU_SLCR_MIO_PIN_15_L3_SEL_MASK    0x000000e0UL
415 #define XIOU_SLCR_MIO_PIN_15_L3_SEL_DEFVAL  0x0UL
416
417 #define XIOU_SLCR_MIO_PIN_15_L2_SEL_SHIFT   3UL
418 #define XIOU_SLCR_MIO_PIN_15_L2_SEL_WIDTH   2UL
419 #define XIOU_SLCR_MIO_PIN_15_L2_SEL_MASK    0x00000018UL
420 #define XIOU_SLCR_MIO_PIN_15_L2_SEL_DEFVAL  0x0UL
421
422 #define XIOU_SLCR_MIO_PIN_15_L1_SEL_SHIFT   2UL
423 #define XIOU_SLCR_MIO_PIN_15_L1_SEL_WIDTH   1UL
424 #define XIOU_SLCR_MIO_PIN_15_L1_SEL_MASK    0x00000004UL
425 #define XIOU_SLCR_MIO_PIN_15_L1_SEL_DEFVAL  0x0UL
426
427 #define XIOU_SLCR_MIO_PIN_15_L0_SEL_SHIFT   1UL
428 #define XIOU_SLCR_MIO_PIN_15_L0_SEL_WIDTH   1UL
429 #define XIOU_SLCR_MIO_PIN_15_L0_SEL_MASK    0x00000002UL
430 #define XIOU_SLCR_MIO_PIN_15_L0_SEL_DEFVAL  0x0UL
431
432 /**
433  * Register: XiouSlcrMioPin16
434  */
435 #define XIOU_SLCR_MIO_PIN_16    ( ( XIOU_SLCR_BASEADDR ) + 0x00000040UL )
436 #define XIOU_SLCR_MIO_PIN_16_RSTVAL   0x00000000UL
437
438 #define XIOU_SLCR_MIO_PIN_16_L3_SEL_SHIFT   5UL
439 #define XIOU_SLCR_MIO_PIN_16_L3_SEL_WIDTH   3UL
440 #define XIOU_SLCR_MIO_PIN_16_L3_SEL_MASK    0x000000e0UL
441 #define XIOU_SLCR_MIO_PIN_16_L3_SEL_DEFVAL  0x0UL
442
443 #define XIOU_SLCR_MIO_PIN_16_L2_SEL_SHIFT   3UL
444 #define XIOU_SLCR_MIO_PIN_16_L2_SEL_WIDTH   2UL
445 #define XIOU_SLCR_MIO_PIN_16_L2_SEL_MASK    0x00000018UL
446 #define XIOU_SLCR_MIO_PIN_16_L2_SEL_DEFVAL  0x0UL
447
448 #define XIOU_SLCR_MIO_PIN_16_L1_SEL_SHIFT   2UL
449 #define XIOU_SLCR_MIO_PIN_16_L1_SEL_WIDTH   1UL
450 #define XIOU_SLCR_MIO_PIN_16_L1_SEL_MASK    0x00000004UL
451 #define XIOU_SLCR_MIO_PIN_16_L1_SEL_DEFVAL  0x0UL
452
453 #define XIOU_SLCR_MIO_PIN_16_L0_SEL_SHIFT   1UL
454 #define XIOU_SLCR_MIO_PIN_16_L0_SEL_WIDTH   1UL
455 #define XIOU_SLCR_MIO_PIN_16_L0_SEL_MASK    0x00000002UL
456 #define XIOU_SLCR_MIO_PIN_16_L0_SEL_DEFVAL  0x0UL
457
458 /**
459  * Register: XiouSlcrMioPin17
460  */
461 #define XIOU_SLCR_MIO_PIN_17    ( ( XIOU_SLCR_BASEADDR ) + 0x00000044UL )
462 #define XIOU_SLCR_MIO_PIN_17_RSTVAL   0x00000000UL
463
464 #define XIOU_SLCR_MIO_PIN_17_L3_SEL_SHIFT   5UL
465 #define XIOU_SLCR_MIO_PIN_17_L3_SEL_WIDTH   3UL
466 #define XIOU_SLCR_MIO_PIN_17_L3_SEL_MASK    0x000000e0UL
467 #define XIOU_SLCR_MIO_PIN_17_L3_SEL_DEFVAL  0x0UL
468
469 #define XIOU_SLCR_MIO_PIN_17_L2_SEL_SHIFT   3UL
470 #define XIOU_SLCR_MIO_PIN_17_L2_SEL_WIDTH   2UL
471 #define XIOU_SLCR_MIO_PIN_17_L2_SEL_MASK    0x00000018UL
472 #define XIOU_SLCR_MIO_PIN_17_L2_SEL_DEFVAL  0x0UL
473
474 #define XIOU_SLCR_MIO_PIN_17_L1_SEL_SHIFT   2UL
475 #define XIOU_SLCR_MIO_PIN_17_L1_SEL_WIDTH   1UL
476 #define XIOU_SLCR_MIO_PIN_17_L1_SEL_MASK    0x00000004UL
477 #define XIOU_SLCR_MIO_PIN_17_L1_SEL_DEFVAL  0x0UL
478
479 #define XIOU_SLCR_MIO_PIN_17_L0_SEL_SHIFT   1UL
480 #define XIOU_SLCR_MIO_PIN_17_L0_SEL_WIDTH   1UL
481 #define XIOU_SLCR_MIO_PIN_17_L0_SEL_MASK    0x00000002UL
482 #define XIOU_SLCR_MIO_PIN_17_L0_SEL_DEFVAL  0x0UL
483
484 /**
485  * Register: XiouSlcrMioPin18
486  */
487 #define XIOU_SLCR_MIO_PIN_18    ( ( XIOU_SLCR_BASEADDR ) + 0x00000048UL )
488 #define XIOU_SLCR_MIO_PIN_18_RSTVAL   0x00000000UL
489
490 #define XIOU_SLCR_MIO_PIN_18_L3_SEL_SHIFT   5UL
491 #define XIOU_SLCR_MIO_PIN_18_L3_SEL_WIDTH   3UL
492 #define XIOU_SLCR_MIO_PIN_18_L3_SEL_MASK    0x000000e0UL
493 #define XIOU_SLCR_MIO_PIN_18_L3_SEL_DEFVAL  0x0UL
494
495 #define XIOU_SLCR_MIO_PIN_18_L2_SEL_SHIFT   3UL
496 #define XIOU_SLCR_MIO_PIN_18_L2_SEL_WIDTH   2UL
497 #define XIOU_SLCR_MIO_PIN_18_L2_SEL_MASK    0x00000018UL
498 #define XIOU_SLCR_MIO_PIN_18_L2_SEL_DEFVAL  0x0UL
499
500 #define XIOU_SLCR_MIO_PIN_18_L1_SEL_SHIFT   2UL
501 #define XIOU_SLCR_MIO_PIN_18_L1_SEL_WIDTH   1UL
502 #define XIOU_SLCR_MIO_PIN_18_L1_SEL_MASK    0x00000004UL
503 #define XIOU_SLCR_MIO_PIN_18_L1_SEL_DEFVAL  0x0UL
504
505 #define XIOU_SLCR_MIO_PIN_18_L0_SEL_SHIFT   1UL
506 #define XIOU_SLCR_MIO_PIN_18_L0_SEL_WIDTH   1UL
507 #define XIOU_SLCR_MIO_PIN_18_L0_SEL_MASK    0x00000002UL
508 #define XIOU_SLCR_MIO_PIN_18_L0_SEL_DEFVAL  0x0UL
509
510 /**
511  * Register: XiouSlcrMioPin19
512  */
513 #define XIOU_SLCR_MIO_PIN_19    ( ( XIOU_SLCR_BASEADDR ) + 0x0000004CUL )
514 #define XIOU_SLCR_MIO_PIN_19_RSTVAL   0x00000000UL
515
516 #define XIOU_SLCR_MIO_PIN_19_L3_SEL_SHIFT   5UL
517 #define XIOU_SLCR_MIO_PIN_19_L3_SEL_WIDTH   3UL
518 #define XIOU_SLCR_MIO_PIN_19_L3_SEL_MASK    0x000000e0UL
519 #define XIOU_SLCR_MIO_PIN_19_L3_SEL_DEFVAL  0x0UL
520
521 #define XIOU_SLCR_MIO_PIN_19_L2_SEL_SHIFT   3UL
522 #define XIOU_SLCR_MIO_PIN_19_L2_SEL_WIDTH   2UL
523 #define XIOU_SLCR_MIO_PIN_19_L2_SEL_MASK    0x00000018UL
524 #define XIOU_SLCR_MIO_PIN_19_L2_SEL_DEFVAL  0x0UL
525
526 #define XIOU_SLCR_MIO_PIN_19_L1_SEL_SHIFT   2UL
527 #define XIOU_SLCR_MIO_PIN_19_L1_SEL_WIDTH   1UL
528 #define XIOU_SLCR_MIO_PIN_19_L1_SEL_MASK    0x00000004UL
529 #define XIOU_SLCR_MIO_PIN_19_L1_SEL_DEFVAL  0x0UL
530
531 #define XIOU_SLCR_MIO_PIN_19_L0_SEL_SHIFT   1UL
532 #define XIOU_SLCR_MIO_PIN_19_L0_SEL_WIDTH   1UL
533 #define XIOU_SLCR_MIO_PIN_19_L0_SEL_MASK    0x00000002UL
534 #define XIOU_SLCR_MIO_PIN_19_L0_SEL_DEFVAL  0x0UL
535
536 /**
537  * Register: XiouSlcrMioPin20
538  */
539 #define XIOU_SLCR_MIO_PIN_20    ( ( XIOU_SLCR_BASEADDR ) + 0x00000050UL )
540 #define XIOU_SLCR_MIO_PIN_20_RSTVAL   0x00000000UL
541
542 #define XIOU_SLCR_MIO_PIN_20_L3_SEL_SHIFT   5UL
543 #define XIOU_SLCR_MIO_PIN_20_L3_SEL_WIDTH   3UL
544 #define XIOU_SLCR_MIO_PIN_20_L3_SEL_MASK    0x000000e0UL
545 #define XIOU_SLCR_MIO_PIN_20_L3_SEL_DEFVAL  0x0UL
546
547 #define XIOU_SLCR_MIO_PIN_20_L2_SEL_SHIFT   3UL
548 #define XIOU_SLCR_MIO_PIN_20_L2_SEL_WIDTH   2UL
549 #define XIOU_SLCR_MIO_PIN_20_L2_SEL_MASK    0x00000018UL
550 #define XIOU_SLCR_MIO_PIN_20_L2_SEL_DEFVAL  0x0UL
551
552 #define XIOU_SLCR_MIO_PIN_20_L1_SEL_SHIFT   2UL
553 #define XIOU_SLCR_MIO_PIN_20_L1_SEL_WIDTH   1UL
554 #define XIOU_SLCR_MIO_PIN_20_L1_SEL_MASK    0x00000004UL
555 #define XIOU_SLCR_MIO_PIN_20_L1_SEL_DEFVAL  0x0UL
556
557 #define XIOU_SLCR_MIO_PIN_20_L0_SEL_SHIFT   1UL
558 #define XIOU_SLCR_MIO_PIN_20_L0_SEL_WIDTH   1UL
559 #define XIOU_SLCR_MIO_PIN_20_L0_SEL_MASK    0x00000002UL
560 #define XIOU_SLCR_MIO_PIN_20_L0_SEL_DEFVAL  0x0UL
561
562 /**
563  * Register: XiouSlcrMioPin21
564  */
565 #define XIOU_SLCR_MIO_PIN_21    ( ( XIOU_SLCR_BASEADDR ) + 0x00000054UL )
566 #define XIOU_SLCR_MIO_PIN_21_RSTVAL   0x00000000UL
567
568 #define XIOU_SLCR_MIO_PIN_21_L3_SEL_SHIFT   5UL
569 #define XIOU_SLCR_MIO_PIN_21_L3_SEL_WIDTH   3UL
570 #define XIOU_SLCR_MIO_PIN_21_L3_SEL_MASK    0x000000e0UL
571 #define XIOU_SLCR_MIO_PIN_21_L3_SEL_DEFVAL  0x0UL
572
573 #define XIOU_SLCR_MIO_PIN_21_L2_SEL_SHIFT   3UL
574 #define XIOU_SLCR_MIO_PIN_21_L2_SEL_WIDTH   2UL
575 #define XIOU_SLCR_MIO_PIN_21_L2_SEL_MASK    0x00000018UL
576 #define XIOU_SLCR_MIO_PIN_21_L2_SEL_DEFVAL  0x0UL
577
578 #define XIOU_SLCR_MIO_PIN_21_L1_SEL_SHIFT   2UL
579 #define XIOU_SLCR_MIO_PIN_21_L1_SEL_WIDTH   1UL
580 #define XIOU_SLCR_MIO_PIN_21_L1_SEL_MASK    0x00000004UL
581 #define XIOU_SLCR_MIO_PIN_21_L1_SEL_DEFVAL  0x0UL
582
583 #define XIOU_SLCR_MIO_PIN_21_L0_SEL_SHIFT   1UL
584 #define XIOU_SLCR_MIO_PIN_21_L0_SEL_WIDTH   1UL
585 #define XIOU_SLCR_MIO_PIN_21_L0_SEL_MASK    0x00000002UL
586 #define XIOU_SLCR_MIO_PIN_21_L0_SEL_DEFVAL  0x0UL
587
588 /**
589  * Register: XiouSlcrMioPin22
590  */
591 #define XIOU_SLCR_MIO_PIN_22    ( ( XIOU_SLCR_BASEADDR ) + 0x00000058UL )
592 #define XIOU_SLCR_MIO_PIN_22_RSTVAL   0x00000000UL
593
594 #define XIOU_SLCR_MIO_PIN_22_L3_SEL_SHIFT   5UL
595 #define XIOU_SLCR_MIO_PIN_22_L3_SEL_WIDTH   3UL
596 #define XIOU_SLCR_MIO_PIN_22_L3_SEL_MASK    0x000000e0UL
597 #define XIOU_SLCR_MIO_PIN_22_L3_SEL_DEFVAL  0x0UL
598
599 #define XIOU_SLCR_MIO_PIN_22_L2_SEL_SHIFT   3UL
600 #define XIOU_SLCR_MIO_PIN_22_L2_SEL_WIDTH   2UL
601 #define XIOU_SLCR_MIO_PIN_22_L2_SEL_MASK    0x00000018UL
602 #define XIOU_SLCR_MIO_PIN_22_L2_SEL_DEFVAL  0x0UL
603
604 #define XIOU_SLCR_MIO_PIN_22_L1_SEL_SHIFT   2UL
605 #define XIOU_SLCR_MIO_PIN_22_L1_SEL_WIDTH   1UL
606 #define XIOU_SLCR_MIO_PIN_22_L1_SEL_MASK    0x00000004UL
607 #define XIOU_SLCR_MIO_PIN_22_L1_SEL_DEFVAL  0x0UL
608
609 #define XIOU_SLCR_MIO_PIN_22_L0_SEL_SHIFT   1UL
610 #define XIOU_SLCR_MIO_PIN_22_L0_SEL_WIDTH   1UL
611 #define XIOU_SLCR_MIO_PIN_22_L0_SEL_MASK    0x00000002UL
612 #define XIOU_SLCR_MIO_PIN_22_L0_SEL_DEFVAL  0x0UL
613
614 /**
615  * Register: XiouSlcrMioPin23
616  */
617 #define XIOU_SLCR_MIO_PIN_23    ( ( XIOU_SLCR_BASEADDR ) + 0x0000005CUL )
618 #define XIOU_SLCR_MIO_PIN_23_RSTVAL   0x00000000UL
619
620 #define XIOU_SLCR_MIO_PIN_23_L3_SEL_SHIFT   5UL
621 #define XIOU_SLCR_MIO_PIN_23_L3_SEL_WIDTH   3UL
622 #define XIOU_SLCR_MIO_PIN_23_L3_SEL_MASK    0x000000e0UL
623 #define XIOU_SLCR_MIO_PIN_23_L3_SEL_DEFVAL  0x0UL
624
625 #define XIOU_SLCR_MIO_PIN_23_L2_SEL_SHIFT   3UL
626 #define XIOU_SLCR_MIO_PIN_23_L2_SEL_WIDTH   2UL
627 #define XIOU_SLCR_MIO_PIN_23_L2_SEL_MASK    0x00000018UL
628 #define XIOU_SLCR_MIO_PIN_23_L2_SEL_DEFVAL  0x0UL
629
630 #define XIOU_SLCR_MIO_PIN_23_L1_SEL_SHIFT   2UL
631 #define XIOU_SLCR_MIO_PIN_23_L1_SEL_WIDTH   1UL
632 #define XIOU_SLCR_MIO_PIN_23_L1_SEL_MASK    0x00000004UL
633 #define XIOU_SLCR_MIO_PIN_23_L1_SEL_DEFVAL  0x0UL
634
635 #define XIOU_SLCR_MIO_PIN_23_L0_SEL_SHIFT   1UL
636 #define XIOU_SLCR_MIO_PIN_23_L0_SEL_WIDTH   1UL
637 #define XIOU_SLCR_MIO_PIN_23_L0_SEL_MASK    0x00000002UL
638 #define XIOU_SLCR_MIO_PIN_23_L0_SEL_DEFVAL  0x0UL
639
640 /**
641  * Register: XiouSlcrMioPin24
642  */
643 #define XIOU_SLCR_MIO_PIN_24    ( ( XIOU_SLCR_BASEADDR ) + 0x00000060UL )
644 #define XIOU_SLCR_MIO_PIN_24_RSTVAL   0x00000000UL
645
646 #define XIOU_SLCR_MIO_PIN_24_L3_SEL_SHIFT   5UL
647 #define XIOU_SLCR_MIO_PIN_24_L3_SEL_WIDTH   3UL
648 #define XIOU_SLCR_MIO_PIN_24_L3_SEL_MASK    0x000000e0UL
649 #define XIOU_SLCR_MIO_PIN_24_L3_SEL_DEFVAL  0x0UL
650
651 #define XIOU_SLCR_MIO_PIN_24_L2_SEL_SHIFT   3UL
652 #define XIOU_SLCR_MIO_PIN_24_L2_SEL_WIDTH   2UL
653 #define XIOU_SLCR_MIO_PIN_24_L2_SEL_MASK    0x00000018UL
654 #define XIOU_SLCR_MIO_PIN_24_L2_SEL_DEFVAL  0x0UL
655
656 #define XIOU_SLCR_MIO_PIN_24_L1_SEL_SHIFT   2UL
657 #define XIOU_SLCR_MIO_PIN_24_L1_SEL_WIDTH   1UL
658 #define XIOU_SLCR_MIO_PIN_24_L1_SEL_MASK    0x00000004UL
659 #define XIOU_SLCR_MIO_PIN_24_L1_SEL_DEFVAL  0x0UL
660
661 #define XIOU_SLCR_MIO_PIN_24_L0_SEL_SHIFT   1UL
662 #define XIOU_SLCR_MIO_PIN_24_L0_SEL_WIDTH   1UL
663 #define XIOU_SLCR_MIO_PIN_24_L0_SEL_MASK    0x00000002UL
664 #define XIOU_SLCR_MIO_PIN_24_L0_SEL_DEFVAL  0x0UL
665
666 /**
667  * Register: XiouSlcrMioPin25
668  */
669 #define XIOU_SLCR_MIO_PIN_25    ( ( XIOU_SLCR_BASEADDR ) + 0x00000064UL )
670 #define XIOU_SLCR_MIO_PIN_25_RSTVAL   0x00000000UL
671
672 #define XIOU_SLCR_MIO_PIN_25_L3_SEL_SHIFT   5UL
673 #define XIOU_SLCR_MIO_PIN_25_L3_SEL_WIDTH   3UL
674 #define XIOU_SLCR_MIO_PIN_25_L3_SEL_MASK    0x000000e0UL
675 #define XIOU_SLCR_MIO_PIN_25_L3_SEL_DEFVAL  0x0UL
676
677 #define XIOU_SLCR_MIO_PIN_25_L2_SEL_SHIFT   3UL
678 #define XIOU_SLCR_MIO_PIN_25_L2_SEL_WIDTH   2UL
679 #define XIOU_SLCR_MIO_PIN_25_L2_SEL_MASK    0x00000018UL
680 #define XIOU_SLCR_MIO_PIN_25_L2_SEL_DEFVAL  0x0UL
681
682 #define XIOU_SLCR_MIO_PIN_25_L1_SEL_SHIFT   2UL
683 #define XIOU_SLCR_MIO_PIN_25_L1_SEL_WIDTH   1UL
684 #define XIOU_SLCR_MIO_PIN_25_L1_SEL_MASK    0x00000004UL
685 #define XIOU_SLCR_MIO_PIN_25_L1_SEL_DEFVAL  0x0UL
686
687 #define XIOU_SLCR_MIO_PIN_25_L0_SEL_SHIFT   1UL
688 #define XIOU_SLCR_MIO_PIN_25_L0_SEL_WIDTH   1UL
689 #define XIOU_SLCR_MIO_PIN_25_L0_SEL_MASK    0x00000002UL
690 #define XIOU_SLCR_MIO_PIN_25_L0_SEL_DEFVAL  0x0UL
691
692 /**
693  * Register: XiouSlcrMioPin26
694  */
695 #define XIOU_SLCR_MIO_PIN_26    ( ( XIOU_SLCR_BASEADDR ) + 0x00000068UL )
696 #define XIOU_SLCR_MIO_PIN_26_RSTVAL   0x00000000UL
697
698 #define XIOU_SLCR_MIO_PIN_26_L3_SEL_SHIFT   5UL
699 #define XIOU_SLCR_MIO_PIN_26_L3_SEL_WIDTH   3UL
700 #define XIOU_SLCR_MIO_PIN_26_L3_SEL_MASK    0x000000e0UL
701 #define XIOU_SLCR_MIO_PIN_26_L3_SEL_DEFVAL  0x0UL
702
703 #define XIOU_SLCR_MIO_PIN_26_L2_SEL_SHIFT   3UL
704 #define XIOU_SLCR_MIO_PIN_26_L2_SEL_WIDTH   2UL
705 #define XIOU_SLCR_MIO_PIN_26_L2_SEL_MASK    0x00000018UL
706 #define XIOU_SLCR_MIO_PIN_26_L2_SEL_DEFVAL  0x0UL
707
708 #define XIOU_SLCR_MIO_PIN_26_L1_SEL_SHIFT   2UL
709 #define XIOU_SLCR_MIO_PIN_26_L1_SEL_WIDTH   1UL
710 #define XIOU_SLCR_MIO_PIN_26_L1_SEL_MASK    0x00000004UL
711 #define XIOU_SLCR_MIO_PIN_26_L1_SEL_DEFVAL  0x0UL
712
713 #define XIOU_SLCR_MIO_PIN_26_L0_SEL_SHIFT   1UL
714 #define XIOU_SLCR_MIO_PIN_26_L0_SEL_WIDTH   1UL
715 #define XIOU_SLCR_MIO_PIN_26_L0_SEL_MASK    0x00000002UL
716 #define XIOU_SLCR_MIO_PIN_26_L0_SEL_DEFVAL  0x0UL
717
718 /**
719  * Register: XiouSlcrMioPin27
720  */
721 #define XIOU_SLCR_MIO_PIN_27    ( ( XIOU_SLCR_BASEADDR ) + 0x0000006CUL )
722 #define XIOU_SLCR_MIO_PIN_27_RSTVAL   0x00000000UL
723
724 #define XIOU_SLCR_MIO_PIN_27_L3_SEL_SHIFT   5UL
725 #define XIOU_SLCR_MIO_PIN_27_L3_SEL_WIDTH   3UL
726 #define XIOU_SLCR_MIO_PIN_27_L3_SEL_MASK    0x000000e0UL
727 #define XIOU_SLCR_MIO_PIN_27_L3_SEL_DEFVAL  0x0UL
728
729 #define XIOU_SLCR_MIO_PIN_27_L2_SEL_SHIFT   3UL
730 #define XIOU_SLCR_MIO_PIN_27_L2_SEL_WIDTH   2UL
731 #define XIOU_SLCR_MIO_PIN_27_L2_SEL_MASK    0x00000018UL
732 #define XIOU_SLCR_MIO_PIN_27_L2_SEL_DEFVAL  0x0UL
733
734 #define XIOU_SLCR_MIO_PIN_27_L1_SEL_SHIFT   2UL
735 #define XIOU_SLCR_MIO_PIN_27_L1_SEL_WIDTH   1UL
736 #define XIOU_SLCR_MIO_PIN_27_L1_SEL_MASK    0x00000004UL
737 #define XIOU_SLCR_MIO_PIN_27_L1_SEL_DEFVAL  0x0UL
738
739 #define XIOU_SLCR_MIO_PIN_27_L0_SEL_SHIFT   1UL
740 #define XIOU_SLCR_MIO_PIN_27_L0_SEL_WIDTH   1UL
741 #define XIOU_SLCR_MIO_PIN_27_L0_SEL_MASK    0x00000002UL
742 #define XIOU_SLCR_MIO_PIN_27_L0_SEL_DEFVAL  0x0UL
743
744 /**
745  * Register: XiouSlcrMioPin28
746  */
747 #define XIOU_SLCR_MIO_PIN_28    ( ( XIOU_SLCR_BASEADDR ) + 0x00000070UL )
748 #define XIOU_SLCR_MIO_PIN_28_RSTVAL   0x00000000UL
749
750 #define XIOU_SLCR_MIO_PIN_28_L3_SEL_SHIFT   5UL
751 #define XIOU_SLCR_MIO_PIN_28_L3_SEL_WIDTH   3UL
752 #define XIOU_SLCR_MIO_PIN_28_L3_SEL_MASK    0x000000e0UL
753 #define XIOU_SLCR_MIO_PIN_28_L3_SEL_DEFVAL  0x0UL
754
755 #define XIOU_SLCR_MIO_PIN_28_L2_SEL_SHIFT   3UL
756 #define XIOU_SLCR_MIO_PIN_28_L2_SEL_WIDTH   2UL
757 #define XIOU_SLCR_MIO_PIN_28_L2_SEL_MASK    0x00000018UL
758 #define XIOU_SLCR_MIO_PIN_28_L2_SEL_DEFVAL  0x0UL
759
760 #define XIOU_SLCR_MIO_PIN_28_L1_SEL_SHIFT   2UL
761 #define XIOU_SLCR_MIO_PIN_28_L1_SEL_WIDTH   1UL
762 #define XIOU_SLCR_MIO_PIN_28_L1_SEL_MASK    0x00000004UL
763 #define XIOU_SLCR_MIO_PIN_28_L1_SEL_DEFVAL  0x0UL
764
765 #define XIOU_SLCR_MIO_PIN_28_L0_SEL_SHIFT   1UL
766 #define XIOU_SLCR_MIO_PIN_28_L0_SEL_WIDTH   1UL
767 #define XIOU_SLCR_MIO_PIN_28_L0_SEL_MASK    0x00000002UL
768 #define XIOU_SLCR_MIO_PIN_28_L0_SEL_DEFVAL  0x0UL
769
770 /**
771  * Register: XiouSlcrMioPin29
772  */
773 #define XIOU_SLCR_MIO_PIN_29    ( ( XIOU_SLCR_BASEADDR ) + 0x00000074UL )
774 #define XIOU_SLCR_MIO_PIN_29_RSTVAL   0x00000000UL
775
776 #define XIOU_SLCR_MIO_PIN_29_L3_SEL_SHIFT   5UL
777 #define XIOU_SLCR_MIO_PIN_29_L3_SEL_WIDTH   3UL
778 #define XIOU_SLCR_MIO_PIN_29_L3_SEL_MASK    0x000000e0UL
779 #define XIOU_SLCR_MIO_PIN_29_L3_SEL_DEFVAL  0x0UL
780
781 #define XIOU_SLCR_MIO_PIN_29_L2_SEL_SHIFT   3UL
782 #define XIOU_SLCR_MIO_PIN_29_L2_SEL_WIDTH   2UL
783 #define XIOU_SLCR_MIO_PIN_29_L2_SEL_MASK    0x00000018UL
784 #define XIOU_SLCR_MIO_PIN_29_L2_SEL_DEFVAL  0x0UL
785
786 #define XIOU_SLCR_MIO_PIN_29_L1_SEL_SHIFT   2UL
787 #define XIOU_SLCR_MIO_PIN_29_L1_SEL_WIDTH   1UL
788 #define XIOU_SLCR_MIO_PIN_29_L1_SEL_MASK    0x00000004UL
789 #define XIOU_SLCR_MIO_PIN_29_L1_SEL_DEFVAL  0x0UL
790
791 #define XIOU_SLCR_MIO_PIN_29_L0_SEL_SHIFT   1UL
792 #define XIOU_SLCR_MIO_PIN_29_L0_SEL_WIDTH   1UL
793 #define XIOU_SLCR_MIO_PIN_29_L0_SEL_MASK    0x00000002UL
794 #define XIOU_SLCR_MIO_PIN_29_L0_SEL_DEFVAL  0x0UL
795
796 /**
797  * Register: XiouSlcrMioPin30
798  */
799 #define XIOU_SLCR_MIO_PIN_30    ( ( XIOU_SLCR_BASEADDR ) + 0x00000078UL )
800 #define XIOU_SLCR_MIO_PIN_30_RSTVAL   0x00000000UL
801
802 #define XIOU_SLCR_MIO_PIN_30_L3_SEL_SHIFT   5UL
803 #define XIOU_SLCR_MIO_PIN_30_L3_SEL_WIDTH   3UL
804 #define XIOU_SLCR_MIO_PIN_30_L3_SEL_MASK    0x000000e0UL
805 #define XIOU_SLCR_MIO_PIN_30_L3_SEL_DEFVAL  0x0UL
806
807 #define XIOU_SLCR_MIO_PIN_30_L2_SEL_SHIFT   3UL
808 #define XIOU_SLCR_MIO_PIN_30_L2_SEL_WIDTH   2UL
809 #define XIOU_SLCR_MIO_PIN_30_L2_SEL_MASK    0x00000018UL
810 #define XIOU_SLCR_MIO_PIN_30_L2_SEL_DEFVAL  0x0UL
811
812 #define XIOU_SLCR_MIO_PIN_30_L1_SEL_SHIFT   2UL
813 #define XIOU_SLCR_MIO_PIN_30_L1_SEL_WIDTH   1UL
814 #define XIOU_SLCR_MIO_PIN_30_L1_SEL_MASK    0x00000004UL
815 #define XIOU_SLCR_MIO_PIN_30_L1_SEL_DEFVAL  0x0UL
816
817 #define XIOU_SLCR_MIO_PIN_30_L0_SEL_SHIFT   1UL
818 #define XIOU_SLCR_MIO_PIN_30_L0_SEL_WIDTH   1UL
819 #define XIOU_SLCR_MIO_PIN_30_L0_SEL_MASK    0x00000002UL
820 #define XIOU_SLCR_MIO_PIN_30_L0_SEL_DEFVAL  0x0UL
821
822 /**
823  * Register: XiouSlcrMioPin31
824  */
825 #define XIOU_SLCR_MIO_PIN_31    ( ( XIOU_SLCR_BASEADDR ) + 0x0000007CUL )
826 #define XIOU_SLCR_MIO_PIN_31_RSTVAL   0x00000000UL
827
828 #define XIOU_SLCR_MIO_PIN_31_L3_SEL_SHIFT   5UL
829 #define XIOU_SLCR_MIO_PIN_31_L3_SEL_WIDTH   3UL
830 #define XIOU_SLCR_MIO_PIN_31_L3_SEL_MASK    0x000000e0UL
831 #define XIOU_SLCR_MIO_PIN_31_L3_SEL_DEFVAL  0x0UL
832
833 #define XIOU_SLCR_MIO_PIN_31_L2_SEL_SHIFT   3UL
834 #define XIOU_SLCR_MIO_PIN_31_L2_SEL_WIDTH   2UL
835 #define XIOU_SLCR_MIO_PIN_31_L2_SEL_MASK    0x00000018UL
836 #define XIOU_SLCR_MIO_PIN_31_L2_SEL_DEFVAL  0x0UL
837
838 #define XIOU_SLCR_MIO_PIN_31_L1_SEL_SHIFT   2UL
839 #define XIOU_SLCR_MIO_PIN_31_L1_SEL_WIDTH   1UL
840 #define XIOU_SLCR_MIO_PIN_31_L1_SEL_MASK    0x00000004UL
841 #define XIOU_SLCR_MIO_PIN_31_L1_SEL_DEFVAL  0x0UL
842
843 #define XIOU_SLCR_MIO_PIN_31_L0_SEL_SHIFT   1UL
844 #define XIOU_SLCR_MIO_PIN_31_L0_SEL_WIDTH   1UL
845 #define XIOU_SLCR_MIO_PIN_31_L0_SEL_MASK    0x00000002UL
846 #define XIOU_SLCR_MIO_PIN_31_L0_SEL_DEFVAL  0x0UL
847
848 /**
849  * Register: XiouSlcrMioPin32
850  */
851 #define XIOU_SLCR_MIO_PIN_32    ( ( XIOU_SLCR_BASEADDR ) + 0x00000080UL )
852 #define XIOU_SLCR_MIO_PIN_32_RSTVAL   0x00000000UL
853
854 #define XIOU_SLCR_MIO_PIN_32_L3_SEL_SHIFT   5UL
855 #define XIOU_SLCR_MIO_PIN_32_L3_SEL_WIDTH   3UL
856 #define XIOU_SLCR_MIO_PIN_32_L3_SEL_MASK    0x000000e0UL
857 #define XIOU_SLCR_MIO_PIN_32_L3_SEL_DEFVAL  0x0UL
858
859 #define XIOU_SLCR_MIO_PIN_32_L2_SEL_SHIFT   3UL
860 #define XIOU_SLCR_MIO_PIN_32_L2_SEL_WIDTH   2UL
861 #define XIOU_SLCR_MIO_PIN_32_L2_SEL_MASK    0x00000018UL
862 #define XIOU_SLCR_MIO_PIN_32_L2_SEL_DEFVAL  0x0UL
863
864 #define XIOU_SLCR_MIO_PIN_32_L1_SEL_SHIFT   2UL
865 #define XIOU_SLCR_MIO_PIN_32_L1_SEL_WIDTH   1UL
866 #define XIOU_SLCR_MIO_PIN_32_L1_SEL_MASK    0x00000004UL
867 #define XIOU_SLCR_MIO_PIN_32_L1_SEL_DEFVAL  0x0UL
868
869 #define XIOU_SLCR_MIO_PIN_32_L0_SEL_SHIFT   1UL
870 #define XIOU_SLCR_MIO_PIN_32_L0_SEL_WIDTH   1UL
871 #define XIOU_SLCR_MIO_PIN_32_L0_SEL_MASK    0x00000002UL
872 #define XIOU_SLCR_MIO_PIN_32_L0_SEL_DEFVAL  0x0UL
873
874 /**
875  * Register: XiouSlcrMioPin33
876  */
877 #define XIOU_SLCR_MIO_PIN_33    ( ( XIOU_SLCR_BASEADDR ) + 0x00000084UL )
878 #define XIOU_SLCR_MIO_PIN_33_RSTVAL   0x00000000UL
879
880 #define XIOU_SLCR_MIO_PIN_33_L3_SEL_SHIFT   5UL
881 #define XIOU_SLCR_MIO_PIN_33_L3_SEL_WIDTH   3UL
882 #define XIOU_SLCR_MIO_PIN_33_L3_SEL_MASK    0x000000e0UL
883 #define XIOU_SLCR_MIO_PIN_33_L3_SEL_DEFVAL  0x0UL
884
885 #define XIOU_SLCR_MIO_PIN_33_L2_SEL_SHIFT   3UL
886 #define XIOU_SLCR_MIO_PIN_33_L2_SEL_WIDTH   2UL
887 #define XIOU_SLCR_MIO_PIN_33_L2_SEL_MASK    0x00000018UL
888 #define XIOU_SLCR_MIO_PIN_33_L2_SEL_DEFVAL  0x0UL
889
890 #define XIOU_SLCR_MIO_PIN_33_L1_SEL_SHIFT   2UL
891 #define XIOU_SLCR_MIO_PIN_33_L1_SEL_WIDTH   1UL
892 #define XIOU_SLCR_MIO_PIN_33_L1_SEL_MASK    0x00000004UL
893 #define XIOU_SLCR_MIO_PIN_33_L1_SEL_DEFVAL  0x0UL
894
895 #define XIOU_SLCR_MIO_PIN_33_L0_SEL_SHIFT   1UL
896 #define XIOU_SLCR_MIO_PIN_33_L0_SEL_WIDTH   1UL
897 #define XIOU_SLCR_MIO_PIN_33_L0_SEL_MASK    0x00000002UL
898 #define XIOU_SLCR_MIO_PIN_33_L0_SEL_DEFVAL  0x0UL
899
900 /**
901  * Register: XiouSlcrMioPin34
902  */
903 #define XIOU_SLCR_MIO_PIN_34    ( ( XIOU_SLCR_BASEADDR ) + 0x00000088UL )
904 #define XIOU_SLCR_MIO_PIN_34_RSTVAL   0x00000000UL
905
906 #define XIOU_SLCR_MIO_PIN_34_L3_SEL_SHIFT   5UL
907 #define XIOU_SLCR_MIO_PIN_34_L3_SEL_WIDTH   3UL
908 #define XIOU_SLCR_MIO_PIN_34_L3_SEL_MASK    0x000000e0UL
909 #define XIOU_SLCR_MIO_PIN_34_L3_SEL_DEFVAL  0x0UL
910
911 #define XIOU_SLCR_MIO_PIN_34_L2_SEL_SHIFT   3UL
912 #define XIOU_SLCR_MIO_PIN_34_L2_SEL_WIDTH   2UL
913 #define XIOU_SLCR_MIO_PIN_34_L2_SEL_MASK    0x00000018UL
914 #define XIOU_SLCR_MIO_PIN_34_L2_SEL_DEFVAL  0x0UL
915
916 #define XIOU_SLCR_MIO_PIN_34_L1_SEL_SHIFT   2UL
917 #define XIOU_SLCR_MIO_PIN_34_L1_SEL_WIDTH   1UL
918 #define XIOU_SLCR_MIO_PIN_34_L1_SEL_MASK    0x00000004UL
919 #define XIOU_SLCR_MIO_PIN_34_L1_SEL_DEFVAL  0x0UL
920
921 #define XIOU_SLCR_MIO_PIN_34_L0_SEL_SHIFT   1UL
922 #define XIOU_SLCR_MIO_PIN_34_L0_SEL_WIDTH   1UL
923 #define XIOU_SLCR_MIO_PIN_34_L0_SEL_MASK    0x00000002UL
924 #define XIOU_SLCR_MIO_PIN_34_L0_SEL_DEFVAL  0x0UL
925
926 /**
927  * Register: XiouSlcrMioPin35
928  */
929 #define XIOU_SLCR_MIO_PIN_35    ( ( XIOU_SLCR_BASEADDR ) + 0x0000008CUL )
930 #define XIOU_SLCR_MIO_PIN_35_RSTVAL   0x00000000UL
931
932 #define XIOU_SLCR_MIO_PIN_35_L3_SEL_SHIFT   5UL
933 #define XIOU_SLCR_MIO_PIN_35_L3_SEL_WIDTH   3UL
934 #define XIOU_SLCR_MIO_PIN_35_L3_SEL_MASK    0x000000e0UL
935 #define XIOU_SLCR_MIO_PIN_35_L3_SEL_DEFVAL  0x0UL
936
937 #define XIOU_SLCR_MIO_PIN_35_L2_SEL_SHIFT   3UL
938 #define XIOU_SLCR_MIO_PIN_35_L2_SEL_WIDTH   2UL
939 #define XIOU_SLCR_MIO_PIN_35_L2_SEL_MASK    0x00000018UL
940 #define XIOU_SLCR_MIO_PIN_35_L2_SEL_DEFVAL  0x0UL
941
942 #define XIOU_SLCR_MIO_PIN_35_L1_SEL_SHIFT   2UL
943 #define XIOU_SLCR_MIO_PIN_35_L1_SEL_WIDTH   1UL
944 #define XIOU_SLCR_MIO_PIN_35_L1_SEL_MASK    0x00000004UL
945 #define XIOU_SLCR_MIO_PIN_35_L1_SEL_DEFVAL  0x0UL
946
947 #define XIOU_SLCR_MIO_PIN_35_L0_SEL_SHIFT   1UL
948 #define XIOU_SLCR_MIO_PIN_35_L0_SEL_WIDTH   1UL
949 #define XIOU_SLCR_MIO_PIN_35_L0_SEL_MASK    0x00000002UL
950 #define XIOU_SLCR_MIO_PIN_35_L0_SEL_DEFVAL  0x0UL
951
952 /**
953  * Register: XiouSlcrMioPin36
954  */
955 #define XIOU_SLCR_MIO_PIN_36    ( ( XIOU_SLCR_BASEADDR ) + 0x00000090UL )
956 #define XIOU_SLCR_MIO_PIN_36_RSTVAL   0x00000000UL
957
958 #define XIOU_SLCR_MIO_PIN_36_L3_SEL_SHIFT   5UL
959 #define XIOU_SLCR_MIO_PIN_36_L3_SEL_WIDTH   3UL
960 #define XIOU_SLCR_MIO_PIN_36_L3_SEL_MASK    0x000000e0UL
961 #define XIOU_SLCR_MIO_PIN_36_L3_SEL_DEFVAL  0x0UL
962
963 #define XIOU_SLCR_MIO_PIN_36_L2_SEL_SHIFT   3UL
964 #define XIOU_SLCR_MIO_PIN_36_L2_SEL_WIDTH   2UL
965 #define XIOU_SLCR_MIO_PIN_36_L2_SEL_MASK    0x00000018UL
966 #define XIOU_SLCR_MIO_PIN_36_L2_SEL_DEFVAL  0x0UL
967
968 #define XIOU_SLCR_MIO_PIN_36_L1_SEL_SHIFT   2UL
969 #define XIOU_SLCR_MIO_PIN_36_L1_SEL_WIDTH   1UL
970 #define XIOU_SLCR_MIO_PIN_36_L1_SEL_MASK    0x00000004UL
971 #define XIOU_SLCR_MIO_PIN_36_L1_SEL_DEFVAL  0x0UL
972
973 #define XIOU_SLCR_MIO_PIN_36_L0_SEL_SHIFT   1UL
974 #define XIOU_SLCR_MIO_PIN_36_L0_SEL_WIDTH   1UL
975 #define XIOU_SLCR_MIO_PIN_36_L0_SEL_MASK    0x00000002UL
976 #define XIOU_SLCR_MIO_PIN_36_L0_SEL_DEFVAL  0x0UL
977
978 /**
979  * Register: XiouSlcrMioPin37
980  */
981 #define XIOU_SLCR_MIO_PIN_37    ( ( XIOU_SLCR_BASEADDR ) + 0x00000094UL )
982 #define XIOU_SLCR_MIO_PIN_37_RSTVAL   0x00000000UL
983
984 #define XIOU_SLCR_MIO_PIN_37_L3_SEL_SHIFT   5UL
985 #define XIOU_SLCR_MIO_PIN_37_L3_SEL_WIDTH   3UL
986 #define XIOU_SLCR_MIO_PIN_37_L3_SEL_MASK    0x000000e0UL
987 #define XIOU_SLCR_MIO_PIN_37_L3_SEL_DEFVAL  0x0UL
988
989 #define XIOU_SLCR_MIO_PIN_37_L2_SEL_SHIFT   3UL
990 #define XIOU_SLCR_MIO_PIN_37_L2_SEL_WIDTH   2UL
991 #define XIOU_SLCR_MIO_PIN_37_L2_SEL_MASK    0x00000018UL
992 #define XIOU_SLCR_MIO_PIN_37_L2_SEL_DEFVAL  0x0UL
993
994 #define XIOU_SLCR_MIO_PIN_37_L1_SEL_SHIFT   2UL
995 #define XIOU_SLCR_MIO_PIN_37_L1_SEL_WIDTH   1UL
996 #define XIOU_SLCR_MIO_PIN_37_L1_SEL_MASK    0x00000004UL
997 #define XIOU_SLCR_MIO_PIN_37_L1_SEL_DEFVAL  0x0UL
998
999 #define XIOU_SLCR_MIO_PIN_37_L0_SEL_SHIFT   1UL
1000 #define XIOU_SLCR_MIO_PIN_37_L0_SEL_WIDTH   1UL
1001 #define XIOU_SLCR_MIO_PIN_37_L0_SEL_MASK    0x00000002UL
1002 #define XIOU_SLCR_MIO_PIN_37_L0_SEL_DEFVAL  0x0UL
1003
1004 /**
1005  * Register: XiouSlcrMioPin38
1006  */
1007 #define XIOU_SLCR_MIO_PIN_38    ( ( XIOU_SLCR_BASEADDR ) + 0x00000098UL )
1008 #define XIOU_SLCR_MIO_PIN_38_RSTVAL   0x00000000UL
1009
1010 #define XIOU_SLCR_MIO_PIN_38_L3_SEL_SHIFT   5UL
1011 #define XIOU_SLCR_MIO_PIN_38_L3_SEL_WIDTH   3UL
1012 #define XIOU_SLCR_MIO_PIN_38_L3_SEL_MASK    0x000000e0UL
1013 #define XIOU_SLCR_MIO_PIN_38_L3_SEL_DEFVAL  0x0UL
1014
1015 #define XIOU_SLCR_MIO_PIN_38_L2_SEL_SHIFT   3UL
1016 #define XIOU_SLCR_MIO_PIN_38_L2_SEL_WIDTH   2UL
1017 #define XIOU_SLCR_MIO_PIN_38_L2_SEL_MASK    0x00000018UL
1018 #define XIOU_SLCR_MIO_PIN_38_L2_SEL_DEFVAL  0x0UL
1019
1020 #define XIOU_SLCR_MIO_PIN_38_L1_SEL_SHIFT   2UL
1021 #define XIOU_SLCR_MIO_PIN_38_L1_SEL_WIDTH   1UL
1022 #define XIOU_SLCR_MIO_PIN_38_L1_SEL_MASK    0x00000004UL
1023 #define XIOU_SLCR_MIO_PIN_38_L1_SEL_DEFVAL  0x0UL
1024
1025 #define XIOU_SLCR_MIO_PIN_38_L0_SEL_SHIFT   1UL
1026 #define XIOU_SLCR_MIO_PIN_38_L0_SEL_WIDTH   1UL
1027 #define XIOU_SLCR_MIO_PIN_38_L0_SEL_MASK    0x00000002UL
1028 #define XIOU_SLCR_MIO_PIN_38_L0_SEL_DEFVAL  0x0UL
1029
1030 /**
1031  * Register: XiouSlcrMioPin39
1032  */
1033 #define XIOU_SLCR_MIO_PIN_39    ( ( XIOU_SLCR_BASEADDR ) + 0x0000009CUL )
1034 #define XIOU_SLCR_MIO_PIN_39_RSTVAL   0x00000000UL
1035
1036 #define XIOU_SLCR_MIO_PIN_39_L3_SEL_SHIFT   5UL
1037 #define XIOU_SLCR_MIO_PIN_39_L3_SEL_WIDTH   3UL
1038 #define XIOU_SLCR_MIO_PIN_39_L3_SEL_MASK    0x000000e0UL
1039 #define XIOU_SLCR_MIO_PIN_39_L3_SEL_DEFVAL  0x0UL
1040
1041 #define XIOU_SLCR_MIO_PIN_39_L2_SEL_SHIFT   3UL
1042 #define XIOU_SLCR_MIO_PIN_39_L2_SEL_WIDTH   2UL
1043 #define XIOU_SLCR_MIO_PIN_39_L2_SEL_MASK    0x00000018UL
1044 #define XIOU_SLCR_MIO_PIN_39_L2_SEL_DEFVAL  0x0UL
1045
1046 #define XIOU_SLCR_MIO_PIN_39_L1_SEL_SHIFT   2UL
1047 #define XIOU_SLCR_MIO_PIN_39_L1_SEL_WIDTH   1UL
1048 #define XIOU_SLCR_MIO_PIN_39_L1_SEL_MASK    0x00000004UL
1049 #define XIOU_SLCR_MIO_PIN_39_L1_SEL_DEFVAL  0x0UL
1050
1051 #define XIOU_SLCR_MIO_PIN_39_L0_SEL_SHIFT   1UL
1052 #define XIOU_SLCR_MIO_PIN_39_L0_SEL_WIDTH   1UL
1053 #define XIOU_SLCR_MIO_PIN_39_L0_SEL_MASK    0x00000002UL
1054 #define XIOU_SLCR_MIO_PIN_39_L0_SEL_DEFVAL  0x0UL
1055
1056 /**
1057  * Register: XiouSlcrMioPin40
1058  */
1059 #define XIOU_SLCR_MIO_PIN_40    ( ( XIOU_SLCR_BASEADDR ) + 0x000000A0UL )
1060 #define XIOU_SLCR_MIO_PIN_40_RSTVAL   0x00000000UL
1061
1062 #define XIOU_SLCR_MIO_PIN_40_L3_SEL_SHIFT   5UL
1063 #define XIOU_SLCR_MIO_PIN_40_L3_SEL_WIDTH   3UL
1064 #define XIOU_SLCR_MIO_PIN_40_L3_SEL_MASK    0x000000e0UL
1065 #define XIOU_SLCR_MIO_PIN_40_L3_SEL_DEFVAL  0x0UL
1066
1067 #define XIOU_SLCR_MIO_PIN_40_L2_SEL_SHIFT   3UL
1068 #define XIOU_SLCR_MIO_PIN_40_L2_SEL_WIDTH   2UL
1069 #define XIOU_SLCR_MIO_PIN_40_L2_SEL_MASK    0x00000018UL
1070 #define XIOU_SLCR_MIO_PIN_40_L2_SEL_DEFVAL  0x0UL
1071
1072 #define XIOU_SLCR_MIO_PIN_40_L1_SEL_SHIFT   2UL
1073 #define XIOU_SLCR_MIO_PIN_40_L1_SEL_WIDTH   1UL
1074 #define XIOU_SLCR_MIO_PIN_40_L1_SEL_MASK    0x00000004UL
1075 #define XIOU_SLCR_MIO_PIN_40_L1_SEL_DEFVAL  0x0UL
1076
1077 #define XIOU_SLCR_MIO_PIN_40_L0_SEL_SHIFT   1UL
1078 #define XIOU_SLCR_MIO_PIN_40_L0_SEL_WIDTH   1UL
1079 #define XIOU_SLCR_MIO_PIN_40_L0_SEL_MASK    0x00000002UL
1080 #define XIOU_SLCR_MIO_PIN_40_L0_SEL_DEFVAL  0x0UL
1081
1082 /**
1083  * Register: XiouSlcrMioPin41
1084  */
1085 #define XIOU_SLCR_MIO_PIN_41    ( ( XIOU_SLCR_BASEADDR ) + 0x000000A4UL )
1086 #define XIOU_SLCR_MIO_PIN_41_RSTVAL   0x00000000UL
1087
1088 #define XIOU_SLCR_MIO_PIN_41_L3_SEL_SHIFT   5UL
1089 #define XIOU_SLCR_MIO_PIN_41_L3_SEL_WIDTH   3UL
1090 #define XIOU_SLCR_MIO_PIN_41_L3_SEL_MASK    0x000000e0UL
1091 #define XIOU_SLCR_MIO_PIN_41_L3_SEL_DEFVAL  0x0UL
1092
1093 #define XIOU_SLCR_MIO_PIN_41_L2_SEL_SHIFT   3UL
1094 #define XIOU_SLCR_MIO_PIN_41_L2_SEL_WIDTH   2UL
1095 #define XIOU_SLCR_MIO_PIN_41_L2_SEL_MASK    0x00000018UL
1096 #define XIOU_SLCR_MIO_PIN_41_L2_SEL_DEFVAL  0x0UL
1097
1098 #define XIOU_SLCR_MIO_PIN_41_L1_SEL_SHIFT   2UL
1099 #define XIOU_SLCR_MIO_PIN_41_L1_SEL_WIDTH   1UL
1100 #define XIOU_SLCR_MIO_PIN_41_L1_SEL_MASK    0x00000004UL
1101 #define XIOU_SLCR_MIO_PIN_41_L1_SEL_DEFVAL  0x0UL
1102
1103 #define XIOU_SLCR_MIO_PIN_41_L0_SEL_SHIFT   1UL
1104 #define XIOU_SLCR_MIO_PIN_41_L0_SEL_WIDTH   1UL
1105 #define XIOU_SLCR_MIO_PIN_41_L0_SEL_MASK    0x00000002UL
1106 #define XIOU_SLCR_MIO_PIN_41_L0_SEL_DEFVAL  0x0UL
1107
1108 /**
1109  * Register: XiouSlcrMioPin42
1110  */
1111 #define XIOU_SLCR_MIO_PIN_42    ( ( XIOU_SLCR_BASEADDR ) + 0x000000A8UL )
1112 #define XIOU_SLCR_MIO_PIN_42_RSTVAL   0x00000000UL
1113
1114 #define XIOU_SLCR_MIO_PIN_42_L3_SEL_SHIFT   5UL
1115 #define XIOU_SLCR_MIO_PIN_42_L3_SEL_WIDTH   3UL
1116 #define XIOU_SLCR_MIO_PIN_42_L3_SEL_MASK    0x000000e0UL
1117 #define XIOU_SLCR_MIO_PIN_42_L3_SEL_DEFVAL  0x0UL
1118
1119 #define XIOU_SLCR_MIO_PIN_42_L2_SEL_SHIFT   3UL
1120 #define XIOU_SLCR_MIO_PIN_42_L2_SEL_WIDTH   2UL
1121 #define XIOU_SLCR_MIO_PIN_42_L2_SEL_MASK    0x00000018UL
1122 #define XIOU_SLCR_MIO_PIN_42_L2_SEL_DEFVAL  0x0UL
1123
1124 #define XIOU_SLCR_MIO_PIN_42_L1_SEL_SHIFT   2UL
1125 #define XIOU_SLCR_MIO_PIN_42_L1_SEL_WIDTH   1UL
1126 #define XIOU_SLCR_MIO_PIN_42_L1_SEL_MASK    0x00000004UL
1127 #define XIOU_SLCR_MIO_PIN_42_L1_SEL_DEFVAL  0x0UL
1128
1129 #define XIOU_SLCR_MIO_PIN_42_L0_SEL_SHIFT   1UL
1130 #define XIOU_SLCR_MIO_PIN_42_L0_SEL_WIDTH   1UL
1131 #define XIOU_SLCR_MIO_PIN_42_L0_SEL_MASK    0x00000002UL
1132 #define XIOU_SLCR_MIO_PIN_42_L0_SEL_DEFVAL  0x0UL
1133
1134 /**
1135  * Register: XiouSlcrMioPin43
1136  */
1137 #define XIOU_SLCR_MIO_PIN_43    ( ( XIOU_SLCR_BASEADDR ) + 0x000000ACUL )
1138 #define XIOU_SLCR_MIO_PIN_43_RSTVAL   0x00000000UL
1139
1140 #define XIOU_SLCR_MIO_PIN_43_L3_SEL_SHIFT   5UL
1141 #define XIOU_SLCR_MIO_PIN_43_L3_SEL_WIDTH   3UL
1142 #define XIOU_SLCR_MIO_PIN_43_L3_SEL_MASK    0x000000e0UL
1143 #define XIOU_SLCR_MIO_PIN_43_L3_SEL_DEFVAL  0x0UL
1144
1145 #define XIOU_SLCR_MIO_PIN_43_L2_SEL_SHIFT   3UL
1146 #define XIOU_SLCR_MIO_PIN_43_L2_SEL_WIDTH   2UL
1147 #define XIOU_SLCR_MIO_PIN_43_L2_SEL_MASK    0x00000018UL
1148 #define XIOU_SLCR_MIO_PIN_43_L2_SEL_DEFVAL  0x0UL
1149
1150 #define XIOU_SLCR_MIO_PIN_43_L1_SEL_SHIFT   2UL
1151 #define XIOU_SLCR_MIO_PIN_43_L1_SEL_WIDTH   1UL
1152 #define XIOU_SLCR_MIO_PIN_43_L1_SEL_MASK    0x00000004UL
1153 #define XIOU_SLCR_MIO_PIN_43_L1_SEL_DEFVAL  0x0UL
1154
1155 #define XIOU_SLCR_MIO_PIN_43_L0_SEL_SHIFT   1UL
1156 #define XIOU_SLCR_MIO_PIN_43_L0_SEL_WIDTH   1UL
1157 #define XIOU_SLCR_MIO_PIN_43_L0_SEL_MASK    0x00000002UL
1158 #define XIOU_SLCR_MIO_PIN_43_L0_SEL_DEFVAL  0x0UL
1159
1160 /**
1161  * Register: XiouSlcrMioPin44
1162  */
1163 #define XIOU_SLCR_MIO_PIN_44    ( ( XIOU_SLCR_BASEADDR ) + 0x000000B0UL )
1164 #define XIOU_SLCR_MIO_PIN_44_RSTVAL   0x00000000UL
1165
1166 #define XIOU_SLCR_MIO_PIN_44_L3_SEL_SHIFT   5UL
1167 #define XIOU_SLCR_MIO_PIN_44_L3_SEL_WIDTH   3UL
1168 #define XIOU_SLCR_MIO_PIN_44_L3_SEL_MASK    0x000000e0UL
1169 #define XIOU_SLCR_MIO_PIN_44_L3_SEL_DEFVAL  0x0UL
1170
1171 #define XIOU_SLCR_MIO_PIN_44_L2_SEL_SHIFT   3UL
1172 #define XIOU_SLCR_MIO_PIN_44_L2_SEL_WIDTH   2UL
1173 #define XIOU_SLCR_MIO_PIN_44_L2_SEL_MASK    0x00000018UL
1174 #define XIOU_SLCR_MIO_PIN_44_L2_SEL_DEFVAL  0x0UL
1175
1176 #define XIOU_SLCR_MIO_PIN_44_L1_SEL_SHIFT   2UL
1177 #define XIOU_SLCR_MIO_PIN_44_L1_SEL_WIDTH   1UL
1178 #define XIOU_SLCR_MIO_PIN_44_L1_SEL_MASK    0x00000004UL
1179 #define XIOU_SLCR_MIO_PIN_44_L1_SEL_DEFVAL  0x0UL
1180
1181 #define XIOU_SLCR_MIO_PIN_44_L0_SEL_SHIFT   1UL
1182 #define XIOU_SLCR_MIO_PIN_44_L0_SEL_WIDTH   1UL
1183 #define XIOU_SLCR_MIO_PIN_44_L0_SEL_MASK    0x00000002UL
1184 #define XIOU_SLCR_MIO_PIN_44_L0_SEL_DEFVAL  0x0UL
1185
1186 /**
1187  * Register: XiouSlcrMioPin45
1188  */
1189 #define XIOU_SLCR_MIO_PIN_45    ( ( XIOU_SLCR_BASEADDR ) + 0x000000B4UL )
1190 #define XIOU_SLCR_MIO_PIN_45_RSTVAL   0x00000000UL
1191
1192 #define XIOU_SLCR_MIO_PIN_45_L3_SEL_SHIFT   5UL
1193 #define XIOU_SLCR_MIO_PIN_45_L3_SEL_WIDTH   3UL
1194 #define XIOU_SLCR_MIO_PIN_45_L3_SEL_MASK    0x000000e0UL
1195 #define XIOU_SLCR_MIO_PIN_45_L3_SEL_DEFVAL  0x0UL
1196
1197 #define XIOU_SLCR_MIO_PIN_45_L2_SEL_SHIFT   3UL
1198 #define XIOU_SLCR_MIO_PIN_45_L2_SEL_WIDTH   2UL
1199 #define XIOU_SLCR_MIO_PIN_45_L2_SEL_MASK    0x00000018UL
1200 #define XIOU_SLCR_MIO_PIN_45_L2_SEL_DEFVAL  0x0UL
1201
1202 #define XIOU_SLCR_MIO_PIN_45_L1_SEL_SHIFT   2UL
1203 #define XIOU_SLCR_MIO_PIN_45_L1_SEL_WIDTH   1UL
1204 #define XIOU_SLCR_MIO_PIN_45_L1_SEL_MASK    0x00000004UL
1205 #define XIOU_SLCR_MIO_PIN_45_L1_SEL_DEFVAL  0x0UL
1206
1207 #define XIOU_SLCR_MIO_PIN_45_L0_SEL_SHIFT   1UL
1208 #define XIOU_SLCR_MIO_PIN_45_L0_SEL_WIDTH   1UL
1209 #define XIOU_SLCR_MIO_PIN_45_L0_SEL_MASK    0x00000002UL
1210 #define XIOU_SLCR_MIO_PIN_45_L0_SEL_DEFVAL  0x0UL
1211
1212 /**
1213  * Register: XiouSlcrMioPin46
1214  */
1215 #define XIOU_SLCR_MIO_PIN_46    ( ( XIOU_SLCR_BASEADDR ) + 0x000000B8UL )
1216 #define XIOU_SLCR_MIO_PIN_46_RSTVAL   0x00000000UL
1217
1218 #define XIOU_SLCR_MIO_PIN_46_L3_SEL_SHIFT   5UL
1219 #define XIOU_SLCR_MIO_PIN_46_L3_SEL_WIDTH   3UL
1220 #define XIOU_SLCR_MIO_PIN_46_L3_SEL_MASK    0x000000e0UL
1221 #define XIOU_SLCR_MIO_PIN_46_L3_SEL_DEFVAL  0x0UL
1222
1223 #define XIOU_SLCR_MIO_PIN_46_L2_SEL_SHIFT   3UL
1224 #define XIOU_SLCR_MIO_PIN_46_L2_SEL_WIDTH   2UL
1225 #define XIOU_SLCR_MIO_PIN_46_L2_SEL_MASK    0x00000018UL
1226 #define XIOU_SLCR_MIO_PIN_46_L2_SEL_DEFVAL  0x0UL
1227
1228 #define XIOU_SLCR_MIO_PIN_46_L1_SEL_SHIFT   2UL
1229 #define XIOU_SLCR_MIO_PIN_46_L1_SEL_WIDTH   1UL
1230 #define XIOU_SLCR_MIO_PIN_46_L1_SEL_MASK    0x00000004UL
1231 #define XIOU_SLCR_MIO_PIN_46_L1_SEL_DEFVAL  0x0UL
1232
1233 #define XIOU_SLCR_MIO_PIN_46_L0_SEL_SHIFT   1UL
1234 #define XIOU_SLCR_MIO_PIN_46_L0_SEL_WIDTH   1UL
1235 #define XIOU_SLCR_MIO_PIN_46_L0_SEL_MASK    0x00000002UL
1236 #define XIOU_SLCR_MIO_PIN_46_L0_SEL_DEFVAL  0x0UL
1237
1238 /**
1239  * Register: XiouSlcrMioPin47
1240  */
1241 #define XIOU_SLCR_MIO_PIN_47    ( ( XIOU_SLCR_BASEADDR ) + 0x000000BCUL )
1242 #define XIOU_SLCR_MIO_PIN_47_RSTVAL   0x00000000UL
1243
1244 #define XIOU_SLCR_MIO_PIN_47_L3_SEL_SHIFT   5UL
1245 #define XIOU_SLCR_MIO_PIN_47_L3_SEL_WIDTH   3UL
1246 #define XIOU_SLCR_MIO_PIN_47_L3_SEL_MASK    0x000000e0UL
1247 #define XIOU_SLCR_MIO_PIN_47_L3_SEL_DEFVAL  0x0UL
1248
1249 #define XIOU_SLCR_MIO_PIN_47_L2_SEL_SHIFT   3UL
1250 #define XIOU_SLCR_MIO_PIN_47_L2_SEL_WIDTH   2UL
1251 #define XIOU_SLCR_MIO_PIN_47_L2_SEL_MASK    0x00000018UL
1252 #define XIOU_SLCR_MIO_PIN_47_L2_SEL_DEFVAL  0x0UL
1253
1254 #define XIOU_SLCR_MIO_PIN_47_L1_SEL_SHIFT   2UL
1255 #define XIOU_SLCR_MIO_PIN_47_L1_SEL_WIDTH   1UL
1256 #define XIOU_SLCR_MIO_PIN_47_L1_SEL_MASK    0x00000004UL
1257 #define XIOU_SLCR_MIO_PIN_47_L1_SEL_DEFVAL  0x0UL
1258
1259 #define XIOU_SLCR_MIO_PIN_47_L0_SEL_SHIFT   1UL
1260 #define XIOU_SLCR_MIO_PIN_47_L0_SEL_WIDTH   1UL
1261 #define XIOU_SLCR_MIO_PIN_47_L0_SEL_MASK    0x00000002UL
1262 #define XIOU_SLCR_MIO_PIN_47_L0_SEL_DEFVAL  0x0UL
1263
1264 /**
1265  * Register: XiouSlcrMioPin48
1266  */
1267 #define XIOU_SLCR_MIO_PIN_48    ( ( XIOU_SLCR_BASEADDR ) + 0x000000C0UL )
1268 #define XIOU_SLCR_MIO_PIN_48_RSTVAL   0x00000000UL
1269
1270 #define XIOU_SLCR_MIO_PIN_48_L3_SEL_SHIFT   5UL
1271 #define XIOU_SLCR_MIO_PIN_48_L3_SEL_WIDTH   3UL
1272 #define XIOU_SLCR_MIO_PIN_48_L3_SEL_MASK    0x000000e0UL
1273 #define XIOU_SLCR_MIO_PIN_48_L3_SEL_DEFVAL  0x0UL
1274
1275 #define XIOU_SLCR_MIO_PIN_48_L2_SEL_SHIFT   3UL
1276 #define XIOU_SLCR_MIO_PIN_48_L2_SEL_WIDTH   2UL
1277 #define XIOU_SLCR_MIO_PIN_48_L2_SEL_MASK    0x00000018UL
1278 #define XIOU_SLCR_MIO_PIN_48_L2_SEL_DEFVAL  0x0UL
1279
1280 #define XIOU_SLCR_MIO_PIN_48_L1_SEL_SHIFT   2UL
1281 #define XIOU_SLCR_MIO_PIN_48_L1_SEL_WIDTH   1UL
1282 #define XIOU_SLCR_MIO_PIN_48_L1_SEL_MASK    0x00000004UL
1283 #define XIOU_SLCR_MIO_PIN_48_L1_SEL_DEFVAL  0x0UL
1284
1285 #define XIOU_SLCR_MIO_PIN_48_L0_SEL_SHIFT   1UL
1286 #define XIOU_SLCR_MIO_PIN_48_L0_SEL_WIDTH   1UL
1287 #define XIOU_SLCR_MIO_PIN_48_L0_SEL_MASK    0x00000002UL
1288 #define XIOU_SLCR_MIO_PIN_48_L0_SEL_DEFVAL  0x0UL
1289
1290 /**
1291  * Register: XiouSlcrMioPin49
1292  */
1293 #define XIOU_SLCR_MIO_PIN_49    ( ( XIOU_SLCR_BASEADDR ) + 0x000000C4UL )
1294 #define XIOU_SLCR_MIO_PIN_49_RSTVAL   0x00000000UL
1295
1296 #define XIOU_SLCR_MIO_PIN_49_L3_SEL_SHIFT   5UL
1297 #define XIOU_SLCR_MIO_PIN_49_L3_SEL_WIDTH   3UL
1298 #define XIOU_SLCR_MIO_PIN_49_L3_SEL_MASK    0x000000e0UL
1299 #define XIOU_SLCR_MIO_PIN_49_L3_SEL_DEFVAL  0x0UL
1300
1301 #define XIOU_SLCR_MIO_PIN_49_L2_SEL_SHIFT   3UL
1302 #define XIOU_SLCR_MIO_PIN_49_L2_SEL_WIDTH   2UL
1303 #define XIOU_SLCR_MIO_PIN_49_L2_SEL_MASK    0x00000018UL
1304 #define XIOU_SLCR_MIO_PIN_49_L2_SEL_DEFVAL  0x0UL
1305
1306 #define XIOU_SLCR_MIO_PIN_49_L1_SEL_SHIFT   2UL
1307 #define XIOU_SLCR_MIO_PIN_49_L1_SEL_WIDTH   1UL
1308 #define XIOU_SLCR_MIO_PIN_49_L1_SEL_MASK    0x00000004UL
1309 #define XIOU_SLCR_MIO_PIN_49_L1_SEL_DEFVAL  0x0UL
1310
1311 #define XIOU_SLCR_MIO_PIN_49_L0_SEL_SHIFT   1UL
1312 #define XIOU_SLCR_MIO_PIN_49_L0_SEL_WIDTH   1UL
1313 #define XIOU_SLCR_MIO_PIN_49_L0_SEL_MASK    0x00000002UL
1314 #define XIOU_SLCR_MIO_PIN_49_L0_SEL_DEFVAL  0x0UL
1315
1316 /**
1317  * Register: XiouSlcrMioPin50
1318  */
1319 #define XIOU_SLCR_MIO_PIN_50    ( ( XIOU_SLCR_BASEADDR ) + 0x000000C8UL )
1320 #define XIOU_SLCR_MIO_PIN_50_RSTVAL   0x00000000UL
1321
1322 #define XIOU_SLCR_MIO_PIN_50_L3_SEL_SHIFT   5UL
1323 #define XIOU_SLCR_MIO_PIN_50_L3_SEL_WIDTH   3UL
1324 #define XIOU_SLCR_MIO_PIN_50_L3_SEL_MASK    0x000000e0UL
1325 #define XIOU_SLCR_MIO_PIN_50_L3_SEL_DEFVAL  0x0UL
1326
1327 #define XIOU_SLCR_MIO_PIN_50_L2_SEL_SHIFT   3UL
1328 #define XIOU_SLCR_MIO_PIN_50_L2_SEL_WIDTH   2UL
1329 #define XIOU_SLCR_MIO_PIN_50_L2_SEL_MASK    0x00000018UL
1330 #define XIOU_SLCR_MIO_PIN_50_L2_SEL_DEFVAL  0x0UL
1331
1332 #define XIOU_SLCR_MIO_PIN_50_L1_SEL_SHIFT   2UL
1333 #define XIOU_SLCR_MIO_PIN_50_L1_SEL_WIDTH   1UL
1334 #define XIOU_SLCR_MIO_PIN_50_L1_SEL_MASK    0x00000004UL
1335 #define XIOU_SLCR_MIO_PIN_50_L1_SEL_DEFVAL  0x0UL
1336
1337 #define XIOU_SLCR_MIO_PIN_50_L0_SEL_SHIFT   1UL
1338 #define XIOU_SLCR_MIO_PIN_50_L0_SEL_WIDTH   1UL
1339 #define XIOU_SLCR_MIO_PIN_50_L0_SEL_MASK    0x00000002UL
1340 #define XIOU_SLCR_MIO_PIN_50_L0_SEL_DEFVAL  0x0UL
1341
1342 /**
1343  * Register: XiouSlcrMioPin51
1344  */
1345 #define XIOU_SLCR_MIO_PIN_51    ( ( XIOU_SLCR_BASEADDR ) + 0x000000CCUL )
1346 #define XIOU_SLCR_MIO_PIN_51_RSTVAL   0x00000000UL
1347
1348 #define XIOU_SLCR_MIO_PIN_51_L3_SEL_SHIFT   5UL
1349 #define XIOU_SLCR_MIO_PIN_51_L3_SEL_WIDTH   3UL
1350 #define XIOU_SLCR_MIO_PIN_51_L3_SEL_MASK    0x000000e0UL
1351 #define XIOU_SLCR_MIO_PIN_51_L3_SEL_DEFVAL  0x0UL
1352
1353 #define XIOU_SLCR_MIO_PIN_51_L2_SEL_SHIFT   3UL
1354 #define XIOU_SLCR_MIO_PIN_51_L2_SEL_WIDTH   2UL
1355 #define XIOU_SLCR_MIO_PIN_51_L2_SEL_MASK    0x00000018UL
1356 #define XIOU_SLCR_MIO_PIN_51_L2_SEL_DEFVAL  0x0UL
1357
1358 #define XIOU_SLCR_MIO_PIN_51_L1_SEL_SHIFT   2UL
1359 #define XIOU_SLCR_MIO_PIN_51_L1_SEL_WIDTH   1UL
1360 #define XIOU_SLCR_MIO_PIN_51_L1_SEL_MASK    0x00000004UL
1361 #define XIOU_SLCR_MIO_PIN_51_L1_SEL_DEFVAL  0x0UL
1362
1363 #define XIOU_SLCR_MIO_PIN_51_L0_SEL_SHIFT   1UL
1364 #define XIOU_SLCR_MIO_PIN_51_L0_SEL_WIDTH   1UL
1365 #define XIOU_SLCR_MIO_PIN_51_L0_SEL_MASK    0x00000002UL
1366 #define XIOU_SLCR_MIO_PIN_51_L0_SEL_DEFVAL  0x0UL
1367
1368 /**
1369  * Register: XiouSlcrMioPin52
1370  */
1371 #define XIOU_SLCR_MIO_PIN_52    ( ( XIOU_SLCR_BASEADDR ) + 0x000000D0UL )
1372 #define XIOU_SLCR_MIO_PIN_52_RSTVAL   0x00000000UL
1373
1374 #define XIOU_SLCR_MIO_PIN_52_L3_SEL_SHIFT   5UL
1375 #define XIOU_SLCR_MIO_PIN_52_L3_SEL_WIDTH   3UL
1376 #define XIOU_SLCR_MIO_PIN_52_L3_SEL_MASK    0x000000e0UL
1377 #define XIOU_SLCR_MIO_PIN_52_L3_SEL_DEFVAL  0x0UL
1378
1379 #define XIOU_SLCR_MIO_PIN_52_L2_SEL_SHIFT   3UL
1380 #define XIOU_SLCR_MIO_PIN_52_L2_SEL_WIDTH   2UL
1381 #define XIOU_SLCR_MIO_PIN_52_L2_SEL_MASK    0x00000018UL
1382 #define XIOU_SLCR_MIO_PIN_52_L2_SEL_DEFVAL  0x0UL
1383
1384 #define XIOU_SLCR_MIO_PIN_52_L1_SEL_SHIFT   2UL
1385 #define XIOU_SLCR_MIO_PIN_52_L1_SEL_WIDTH   1UL
1386 #define XIOU_SLCR_MIO_PIN_52_L1_SEL_MASK    0x00000004UL
1387 #define XIOU_SLCR_MIO_PIN_52_L1_SEL_DEFVAL  0x0UL
1388
1389 #define XIOU_SLCR_MIO_PIN_52_L0_SEL_SHIFT   1UL
1390 #define XIOU_SLCR_MIO_PIN_52_L0_SEL_WIDTH   1UL
1391 #define XIOU_SLCR_MIO_PIN_52_L0_SEL_MASK    0x00000002UL
1392 #define XIOU_SLCR_MIO_PIN_52_L0_SEL_DEFVAL  0x0UL
1393
1394 /**
1395  * Register: XiouSlcrMioPin53
1396  */
1397 #define XIOU_SLCR_MIO_PIN_53    ( ( XIOU_SLCR_BASEADDR ) + 0x000000D4UL )
1398 #define XIOU_SLCR_MIO_PIN_53_RSTVAL   0x00000000UL
1399
1400 #define XIOU_SLCR_MIO_PIN_53_L3_SEL_SHIFT   5UL
1401 #define XIOU_SLCR_MIO_PIN_53_L3_SEL_WIDTH   3UL
1402 #define XIOU_SLCR_MIO_PIN_53_L3_SEL_MASK    0x000000e0UL
1403 #define XIOU_SLCR_MIO_PIN_53_L3_SEL_DEFVAL  0x0UL
1404
1405 #define XIOU_SLCR_MIO_PIN_53_L2_SEL_SHIFT   3UL
1406 #define XIOU_SLCR_MIO_PIN_53_L2_SEL_WIDTH   2UL
1407 #define XIOU_SLCR_MIO_PIN_53_L2_SEL_MASK    0x00000018UL
1408 #define XIOU_SLCR_MIO_PIN_53_L2_SEL_DEFVAL  0x0UL
1409
1410 #define XIOU_SLCR_MIO_PIN_53_L1_SEL_SHIFT   2UL
1411 #define XIOU_SLCR_MIO_PIN_53_L1_SEL_WIDTH   1UL
1412 #define XIOU_SLCR_MIO_PIN_53_L1_SEL_MASK    0x00000004UL
1413 #define XIOU_SLCR_MIO_PIN_53_L1_SEL_DEFVAL  0x0UL
1414
1415 #define XIOU_SLCR_MIO_PIN_53_L0_SEL_SHIFT   1UL
1416 #define XIOU_SLCR_MIO_PIN_53_L0_SEL_WIDTH   1UL
1417 #define XIOU_SLCR_MIO_PIN_53_L0_SEL_MASK    0x00000002UL
1418 #define XIOU_SLCR_MIO_PIN_53_L0_SEL_DEFVAL  0x0UL
1419
1420 /**
1421  * Register: XiouSlcrMioPin54
1422  */
1423 #define XIOU_SLCR_MIO_PIN_54    ( ( XIOU_SLCR_BASEADDR ) + 0x000000D8UL )
1424 #define XIOU_SLCR_MIO_PIN_54_RSTVAL   0x00000000UL
1425
1426 #define XIOU_SLCR_MIO_PIN_54_L3_SEL_SHIFT   5UL
1427 #define XIOU_SLCR_MIO_PIN_54_L3_SEL_WIDTH   3UL
1428 #define XIOU_SLCR_MIO_PIN_54_L3_SEL_MASK    0x000000e0UL
1429 #define XIOU_SLCR_MIO_PIN_54_L3_SEL_DEFVAL  0x0UL
1430
1431 #define XIOU_SLCR_MIO_PIN_54_L2_SEL_SHIFT   3UL
1432 #define XIOU_SLCR_MIO_PIN_54_L2_SEL_WIDTH   2UL
1433 #define XIOU_SLCR_MIO_PIN_54_L2_SEL_MASK    0x00000018UL
1434 #define XIOU_SLCR_MIO_PIN_54_L2_SEL_DEFVAL  0x0UL
1435
1436 #define XIOU_SLCR_MIO_PIN_54_L1_SEL_SHIFT   2UL
1437 #define XIOU_SLCR_MIO_PIN_54_L1_SEL_WIDTH   1UL
1438 #define XIOU_SLCR_MIO_PIN_54_L1_SEL_MASK    0x00000004UL
1439 #define XIOU_SLCR_MIO_PIN_54_L1_SEL_DEFVAL  0x0UL
1440
1441 #define XIOU_SLCR_MIO_PIN_54_L0_SEL_SHIFT   1UL
1442 #define XIOU_SLCR_MIO_PIN_54_L0_SEL_WIDTH   1UL
1443 #define XIOU_SLCR_MIO_PIN_54_L0_SEL_MASK    0x00000002UL
1444 #define XIOU_SLCR_MIO_PIN_54_L0_SEL_DEFVAL  0x0UL
1445
1446 /**
1447  * Register: XiouSlcrMioPin55
1448  */
1449 #define XIOU_SLCR_MIO_PIN_55    ( ( XIOU_SLCR_BASEADDR ) + 0x000000DCUL )
1450 #define XIOU_SLCR_MIO_PIN_55_RSTVAL   0x00000000UL
1451
1452 #define XIOU_SLCR_MIO_PIN_55_L3_SEL_SHIFT   5UL
1453 #define XIOU_SLCR_MIO_PIN_55_L3_SEL_WIDTH   3UL
1454 #define XIOU_SLCR_MIO_PIN_55_L3_SEL_MASK    0x000000e0UL
1455 #define XIOU_SLCR_MIO_PIN_55_L3_SEL_DEFVAL  0x0UL
1456
1457 #define XIOU_SLCR_MIO_PIN_55_L2_SEL_SHIFT   3UL
1458 #define XIOU_SLCR_MIO_PIN_55_L2_SEL_WIDTH   2UL
1459 #define XIOU_SLCR_MIO_PIN_55_L2_SEL_MASK    0x00000018UL
1460 #define XIOU_SLCR_MIO_PIN_55_L2_SEL_DEFVAL  0x0UL
1461
1462 #define XIOU_SLCR_MIO_PIN_55_L1_SEL_SHIFT   2UL
1463 #define XIOU_SLCR_MIO_PIN_55_L1_SEL_WIDTH   1UL
1464 #define XIOU_SLCR_MIO_PIN_55_L1_SEL_MASK    0x00000004UL
1465 #define XIOU_SLCR_MIO_PIN_55_L1_SEL_DEFVAL  0x0UL
1466
1467 #define XIOU_SLCR_MIO_PIN_55_L0_SEL_SHIFT   1UL
1468 #define XIOU_SLCR_MIO_PIN_55_L0_SEL_WIDTH   1UL
1469 #define XIOU_SLCR_MIO_PIN_55_L0_SEL_MASK    0x00000002UL
1470 #define XIOU_SLCR_MIO_PIN_55_L0_SEL_DEFVAL  0x0UL
1471
1472 /**
1473  * Register: XiouSlcrMioPin56
1474  */
1475 #define XIOU_SLCR_MIO_PIN_56    ( ( XIOU_SLCR_BASEADDR ) + 0x000000E0UL )
1476 #define XIOU_SLCR_MIO_PIN_56_RSTVAL   0x00000000UL
1477
1478 #define XIOU_SLCR_MIO_PIN_56_L3_SEL_SHIFT   5UL
1479 #define XIOU_SLCR_MIO_PIN_56_L3_SEL_WIDTH   3UL
1480 #define XIOU_SLCR_MIO_PIN_56_L3_SEL_MASK    0x000000e0UL
1481 #define XIOU_SLCR_MIO_PIN_56_L3_SEL_DEFVAL  0x0UL
1482
1483 #define XIOU_SLCR_MIO_PIN_56_L2_SEL_SHIFT   3UL
1484 #define XIOU_SLCR_MIO_PIN_56_L2_SEL_WIDTH   2UL
1485 #define XIOU_SLCR_MIO_PIN_56_L2_SEL_MASK    0x00000018UL
1486 #define XIOU_SLCR_MIO_PIN_56_L2_SEL_DEFVAL  0x0UL
1487
1488 #define XIOU_SLCR_MIO_PIN_56_L1_SEL_SHIFT   2UL
1489 #define XIOU_SLCR_MIO_PIN_56_L1_SEL_WIDTH   1UL
1490 #define XIOU_SLCR_MIO_PIN_56_L1_SEL_MASK    0x00000004UL
1491 #define XIOU_SLCR_MIO_PIN_56_L1_SEL_DEFVAL  0x0UL
1492
1493 #define XIOU_SLCR_MIO_PIN_56_L0_SEL_SHIFT   1UL
1494 #define XIOU_SLCR_MIO_PIN_56_L0_SEL_WIDTH   1UL
1495 #define XIOU_SLCR_MIO_PIN_56_L0_SEL_MASK    0x00000002UL
1496 #define XIOU_SLCR_MIO_PIN_56_L0_SEL_DEFVAL  0x0UL
1497
1498 /**
1499  * Register: XiouSlcrMioPin57
1500  */
1501 #define XIOU_SLCR_MIO_PIN_57    ( ( XIOU_SLCR_BASEADDR ) + 0x000000E4UL )
1502 #define XIOU_SLCR_MIO_PIN_57_RSTVAL   0x00000000UL
1503
1504 #define XIOU_SLCR_MIO_PIN_57_L3_SEL_SHIFT   5UL
1505 #define XIOU_SLCR_MIO_PIN_57_L3_SEL_WIDTH   3UL
1506 #define XIOU_SLCR_MIO_PIN_57_L3_SEL_MASK    0x000000e0UL
1507 #define XIOU_SLCR_MIO_PIN_57_L3_SEL_DEFVAL  0x0UL
1508
1509 #define XIOU_SLCR_MIO_PIN_57_L2_SEL_SHIFT   3UL
1510 #define XIOU_SLCR_MIO_PIN_57_L2_SEL_WIDTH   2UL
1511 #define XIOU_SLCR_MIO_PIN_57_L2_SEL_MASK    0x00000018UL
1512 #define XIOU_SLCR_MIO_PIN_57_L2_SEL_DEFVAL  0x0UL
1513
1514 #define XIOU_SLCR_MIO_PIN_57_L1_SEL_SHIFT   2UL
1515 #define XIOU_SLCR_MIO_PIN_57_L1_SEL_WIDTH   1UL
1516 #define XIOU_SLCR_MIO_PIN_57_L1_SEL_MASK    0x00000004UL
1517 #define XIOU_SLCR_MIO_PIN_57_L1_SEL_DEFVAL  0x0UL
1518
1519 #define XIOU_SLCR_MIO_PIN_57_L0_SEL_SHIFT   1UL
1520 #define XIOU_SLCR_MIO_PIN_57_L0_SEL_WIDTH   1UL
1521 #define XIOU_SLCR_MIO_PIN_57_L0_SEL_MASK    0x00000002UL
1522 #define XIOU_SLCR_MIO_PIN_57_L0_SEL_DEFVAL  0x0UL
1523
1524 /**
1525  * Register: XiouSlcrMioPin58
1526  */
1527 #define XIOU_SLCR_MIO_PIN_58    ( ( XIOU_SLCR_BASEADDR ) + 0x000000E8UL )
1528 #define XIOU_SLCR_MIO_PIN_58_RSTVAL   0x00000000UL
1529
1530 #define XIOU_SLCR_MIO_PIN_58_L3_SEL_SHIFT   5UL
1531 #define XIOU_SLCR_MIO_PIN_58_L3_SEL_WIDTH   3UL
1532 #define XIOU_SLCR_MIO_PIN_58_L3_SEL_MASK    0x000000e0UL
1533 #define XIOU_SLCR_MIO_PIN_58_L3_SEL_DEFVAL  0x0UL
1534
1535 #define XIOU_SLCR_MIO_PIN_58_L2_SEL_SHIFT   3UL
1536 #define XIOU_SLCR_MIO_PIN_58_L2_SEL_WIDTH   2UL
1537 #define XIOU_SLCR_MIO_PIN_58_L2_SEL_MASK    0x00000018UL
1538 #define XIOU_SLCR_MIO_PIN_58_L2_SEL_DEFVAL  0x0UL
1539
1540 #define XIOU_SLCR_MIO_PIN_58_L1_SEL_SHIFT   2UL
1541 #define XIOU_SLCR_MIO_PIN_58_L1_SEL_WIDTH   1UL
1542 #define XIOU_SLCR_MIO_PIN_58_L1_SEL_MASK    0x00000004UL
1543 #define XIOU_SLCR_MIO_PIN_58_L1_SEL_DEFVAL  0x0UL
1544
1545 #define XIOU_SLCR_MIO_PIN_58_L0_SEL_SHIFT   1UL
1546 #define XIOU_SLCR_MIO_PIN_58_L0_SEL_WIDTH   1UL
1547 #define XIOU_SLCR_MIO_PIN_58_L0_SEL_MASK    0x00000002UL
1548 #define XIOU_SLCR_MIO_PIN_58_L0_SEL_DEFVAL  0x0UL
1549
1550 /**
1551  * Register: XiouSlcrMioPin59
1552  */
1553 #define XIOU_SLCR_MIO_PIN_59    ( ( XIOU_SLCR_BASEADDR ) + 0x000000ECUL )
1554 #define XIOU_SLCR_MIO_PIN_59_RSTVAL   0x00000000UL
1555
1556 #define XIOU_SLCR_MIO_PIN_59_L3_SEL_SHIFT   5UL
1557 #define XIOU_SLCR_MIO_PIN_59_L3_SEL_WIDTH   3UL
1558 #define XIOU_SLCR_MIO_PIN_59_L3_SEL_MASK    0x000000e0UL
1559 #define XIOU_SLCR_MIO_PIN_59_L3_SEL_DEFVAL  0x0UL
1560
1561 #define XIOU_SLCR_MIO_PIN_59_L2_SEL_SHIFT   3UL
1562 #define XIOU_SLCR_MIO_PIN_59_L2_SEL_WIDTH   2UL
1563 #define XIOU_SLCR_MIO_PIN_59_L2_SEL_MASK    0x00000018UL
1564 #define XIOU_SLCR_MIO_PIN_59_L2_SEL_DEFVAL  0x0UL
1565
1566 #define XIOU_SLCR_MIO_PIN_59_L1_SEL_SHIFT   2UL
1567 #define XIOU_SLCR_MIO_PIN_59_L1_SEL_WIDTH   1UL
1568 #define XIOU_SLCR_MIO_PIN_59_L1_SEL_MASK    0x00000004UL
1569 #define XIOU_SLCR_MIO_PIN_59_L1_SEL_DEFVAL  0x0UL
1570
1571 #define XIOU_SLCR_MIO_PIN_59_L0_SEL_SHIFT   1UL
1572 #define XIOU_SLCR_MIO_PIN_59_L0_SEL_WIDTH   1UL
1573 #define XIOU_SLCR_MIO_PIN_59_L0_SEL_MASK    0x00000002UL
1574 #define XIOU_SLCR_MIO_PIN_59_L0_SEL_DEFVAL  0x0UL
1575
1576 /**
1577  * Register: XiouSlcrMioPin60
1578  */
1579 #define XIOU_SLCR_MIO_PIN_60    ( ( XIOU_SLCR_BASEADDR ) + 0x000000F0UL )
1580 #define XIOU_SLCR_MIO_PIN_60_RSTVAL   0x00000000UL
1581
1582 #define XIOU_SLCR_MIO_PIN_60_L3_SEL_SHIFT   5UL
1583 #define XIOU_SLCR_MIO_PIN_60_L3_SEL_WIDTH   3UL
1584 #define XIOU_SLCR_MIO_PIN_60_L3_SEL_MASK    0x000000e0UL
1585 #define XIOU_SLCR_MIO_PIN_60_L3_SEL_DEFVAL  0x0UL
1586
1587 #define XIOU_SLCR_MIO_PIN_60_L2_SEL_SHIFT   3UL
1588 #define XIOU_SLCR_MIO_PIN_60_L2_SEL_WIDTH   2UL
1589 #define XIOU_SLCR_MIO_PIN_60_L2_SEL_MASK    0x00000018UL
1590 #define XIOU_SLCR_MIO_PIN_60_L2_SEL_DEFVAL  0x0UL
1591
1592 #define XIOU_SLCR_MIO_PIN_60_L1_SEL_SHIFT   2UL
1593 #define XIOU_SLCR_MIO_PIN_60_L1_SEL_WIDTH   1UL
1594 #define XIOU_SLCR_MIO_PIN_60_L1_SEL_MASK    0x00000004UL
1595 #define XIOU_SLCR_MIO_PIN_60_L1_SEL_DEFVAL  0x0UL
1596
1597 #define XIOU_SLCR_MIO_PIN_60_L0_SEL_SHIFT   1UL
1598 #define XIOU_SLCR_MIO_PIN_60_L0_SEL_WIDTH   1UL
1599 #define XIOU_SLCR_MIO_PIN_60_L0_SEL_MASK    0x00000002UL
1600 #define XIOU_SLCR_MIO_PIN_60_L0_SEL_DEFVAL  0x0UL
1601
1602 /**
1603  * Register: XiouSlcrMioPin61
1604  */
1605 #define XIOU_SLCR_MIO_PIN_61    ( ( XIOU_SLCR_BASEADDR ) + 0x000000F4UL )
1606 #define XIOU_SLCR_MIO_PIN_61_RSTVAL   0x00000000UL
1607
1608 #define XIOU_SLCR_MIO_PIN_61_L3_SEL_SHIFT   5UL
1609 #define XIOU_SLCR_MIO_PIN_61_L3_SEL_WIDTH   3UL
1610 #define XIOU_SLCR_MIO_PIN_61_L3_SEL_MASK    0x000000e0UL
1611 #define XIOU_SLCR_MIO_PIN_61_L3_SEL_DEFVAL  0x0UL
1612
1613 #define XIOU_SLCR_MIO_PIN_61_L2_SEL_SHIFT   3UL
1614 #define XIOU_SLCR_MIO_PIN_61_L2_SEL_WIDTH   2UL
1615 #define XIOU_SLCR_MIO_PIN_61_L2_SEL_MASK    0x00000018UL
1616 #define XIOU_SLCR_MIO_PIN_61_L2_SEL_DEFVAL  0x0UL
1617
1618 #define XIOU_SLCR_MIO_PIN_61_L1_SEL_SHIFT   2UL
1619 #define XIOU_SLCR_MIO_PIN_61_L1_SEL_WIDTH   1UL
1620 #define XIOU_SLCR_MIO_PIN_61_L1_SEL_MASK    0x00000004UL
1621 #define XIOU_SLCR_MIO_PIN_61_L1_SEL_DEFVAL  0x0UL
1622
1623 #define XIOU_SLCR_MIO_PIN_61_L0_SEL_SHIFT   1UL
1624 #define XIOU_SLCR_MIO_PIN_61_L0_SEL_WIDTH   1UL
1625 #define XIOU_SLCR_MIO_PIN_61_L0_SEL_MASK    0x00000002UL
1626 #define XIOU_SLCR_MIO_PIN_61_L0_SEL_DEFVAL  0x0UL
1627
1628 /**
1629  * Register: XiouSlcrMioPin62
1630  */
1631 #define XIOU_SLCR_MIO_PIN_62    ( ( XIOU_SLCR_BASEADDR ) + 0x000000F8UL )
1632 #define XIOU_SLCR_MIO_PIN_62_RSTVAL   0x00000000UL
1633
1634 #define XIOU_SLCR_MIO_PIN_62_L3_SEL_SHIFT   5UL
1635 #define XIOU_SLCR_MIO_PIN_62_L3_SEL_WIDTH   3UL
1636 #define XIOU_SLCR_MIO_PIN_62_L3_SEL_MASK    0x000000e0UL
1637 #define XIOU_SLCR_MIO_PIN_62_L3_SEL_DEFVAL  0x0UL
1638
1639 #define XIOU_SLCR_MIO_PIN_62_L2_SEL_SHIFT   3UL
1640 #define XIOU_SLCR_MIO_PIN_62_L2_SEL_WIDTH   2UL
1641 #define XIOU_SLCR_MIO_PIN_62_L2_SEL_MASK    0x00000018UL
1642 #define XIOU_SLCR_MIO_PIN_62_L2_SEL_DEFVAL  0x0UL
1643
1644 #define XIOU_SLCR_MIO_PIN_62_L1_SEL_SHIFT   2UL
1645 #define XIOU_SLCR_MIO_PIN_62_L1_SEL_WIDTH   1UL
1646 #define XIOU_SLCR_MIO_PIN_62_L1_SEL_MASK    0x00000004UL
1647 #define XIOU_SLCR_MIO_PIN_62_L1_SEL_DEFVAL  0x0UL
1648
1649 #define XIOU_SLCR_MIO_PIN_62_L0_SEL_SHIFT   1UL
1650 #define XIOU_SLCR_MIO_PIN_62_L0_SEL_WIDTH   1UL
1651 #define XIOU_SLCR_MIO_PIN_62_L0_SEL_MASK    0x00000002UL
1652 #define XIOU_SLCR_MIO_PIN_62_L0_SEL_DEFVAL  0x0UL
1653
1654 /**
1655  * Register: XiouSlcrMioPin63
1656  */
1657 #define XIOU_SLCR_MIO_PIN_63    ( ( XIOU_SLCR_BASEADDR ) + 0x000000FCUL )
1658 #define XIOU_SLCR_MIO_PIN_63_RSTVAL   0x00000000UL
1659
1660 #define XIOU_SLCR_MIO_PIN_63_L3_SEL_SHIFT   5UL
1661 #define XIOU_SLCR_MIO_PIN_63_L3_SEL_WIDTH   3UL
1662 #define XIOU_SLCR_MIO_PIN_63_L3_SEL_MASK    0x000000e0UL
1663 #define XIOU_SLCR_MIO_PIN_63_L3_SEL_DEFVAL  0x0UL
1664
1665 #define XIOU_SLCR_MIO_PIN_63_L2_SEL_SHIFT   3UL
1666 #define XIOU_SLCR_MIO_PIN_63_L2_SEL_WIDTH   2UL
1667 #define XIOU_SLCR_MIO_PIN_63_L2_SEL_MASK    0x00000018UL
1668 #define XIOU_SLCR_MIO_PIN_63_L2_SEL_DEFVAL  0x0UL
1669
1670 #define XIOU_SLCR_MIO_PIN_63_L1_SEL_SHIFT   2UL
1671 #define XIOU_SLCR_MIO_PIN_63_L1_SEL_WIDTH   1UL
1672 #define XIOU_SLCR_MIO_PIN_63_L1_SEL_MASK    0x00000004UL
1673 #define XIOU_SLCR_MIO_PIN_63_L1_SEL_DEFVAL  0x0UL
1674
1675 #define XIOU_SLCR_MIO_PIN_63_L0_SEL_SHIFT   1UL
1676 #define XIOU_SLCR_MIO_PIN_63_L0_SEL_WIDTH   1UL
1677 #define XIOU_SLCR_MIO_PIN_63_L0_SEL_MASK    0x00000002UL
1678 #define XIOU_SLCR_MIO_PIN_63_L0_SEL_DEFVAL  0x0UL
1679
1680 /**
1681  * Register: XiouSlcrMioPin64
1682  */
1683 #define XIOU_SLCR_MIO_PIN_64    ( ( XIOU_SLCR_BASEADDR ) + 0x00000100UL )
1684 #define XIOU_SLCR_MIO_PIN_64_RSTVAL   0x00000000UL
1685
1686 #define XIOU_SLCR_MIO_PIN_64_L3_SEL_SHIFT   5UL
1687 #define XIOU_SLCR_MIO_PIN_64_L3_SEL_WIDTH   3UL
1688 #define XIOU_SLCR_MIO_PIN_64_L3_SEL_MASK    0x000000e0UL
1689 #define XIOU_SLCR_MIO_PIN_64_L3_SEL_DEFVAL  0x0UL
1690
1691 #define XIOU_SLCR_MIO_PIN_64_L2_SEL_SHIFT   3UL
1692 #define XIOU_SLCR_MIO_PIN_64_L2_SEL_WIDTH   2UL
1693 #define XIOU_SLCR_MIO_PIN_64_L2_SEL_MASK    0x00000018UL
1694 #define XIOU_SLCR_MIO_PIN_64_L2_SEL_DEFVAL  0x0UL
1695
1696 #define XIOU_SLCR_MIO_PIN_64_L1_SEL_SHIFT   2UL
1697 #define XIOU_SLCR_MIO_PIN_64_L1_SEL_WIDTH   1UL
1698 #define XIOU_SLCR_MIO_PIN_64_L1_SEL_MASK    0x00000004UL
1699 #define XIOU_SLCR_MIO_PIN_64_L1_SEL_DEFVAL  0x0UL
1700
1701 #define XIOU_SLCR_MIO_PIN_64_L0_SEL_SHIFT   1UL
1702 #define XIOU_SLCR_MIO_PIN_64_L0_SEL_WIDTH   1UL
1703 #define XIOU_SLCR_MIO_PIN_64_L0_SEL_MASK    0x00000002UL
1704 #define XIOU_SLCR_MIO_PIN_64_L0_SEL_DEFVAL  0x0UL
1705
1706 /**
1707  * Register: XiouSlcrMioPin65
1708  */
1709 #define XIOU_SLCR_MIO_PIN_65    ( ( XIOU_SLCR_BASEADDR ) + 0x00000104UL )
1710 #define XIOU_SLCR_MIO_PIN_65_RSTVAL   0x00000000UL
1711
1712 #define XIOU_SLCR_MIO_PIN_65_L3_SEL_SHIFT   5UL
1713 #define XIOU_SLCR_MIO_PIN_65_L3_SEL_WIDTH   3UL
1714 #define XIOU_SLCR_MIO_PIN_65_L3_SEL_MASK    0x000000e0UL
1715 #define XIOU_SLCR_MIO_PIN_65_L3_SEL_DEFVAL  0x0UL
1716
1717 #define XIOU_SLCR_MIO_PIN_65_L2_SEL_SHIFT   3UL
1718 #define XIOU_SLCR_MIO_PIN_65_L2_SEL_WIDTH   2UL
1719 #define XIOU_SLCR_MIO_PIN_65_L2_SEL_MASK    0x00000018UL
1720 #define XIOU_SLCR_MIO_PIN_65_L2_SEL_DEFVAL  0x0UL
1721
1722 #define XIOU_SLCR_MIO_PIN_65_L1_SEL_SHIFT   2UL
1723 #define XIOU_SLCR_MIO_PIN_65_L1_SEL_WIDTH   1UL
1724 #define XIOU_SLCR_MIO_PIN_65_L1_SEL_MASK    0x00000004UL
1725 #define XIOU_SLCR_MIO_PIN_65_L1_SEL_DEFVAL  0x0UL
1726
1727 #define XIOU_SLCR_MIO_PIN_65_L0_SEL_SHIFT   1UL
1728 #define XIOU_SLCR_MIO_PIN_65_L0_SEL_WIDTH   1UL
1729 #define XIOU_SLCR_MIO_PIN_65_L0_SEL_MASK    0x00000002UL
1730 #define XIOU_SLCR_MIO_PIN_65_L0_SEL_DEFVAL  0x0UL
1731
1732 /**
1733  * Register: XiouSlcrMioPin66
1734  */
1735 #define XIOU_SLCR_MIO_PIN_66    ( ( XIOU_SLCR_BASEADDR ) + 0x00000108UL )
1736 #define XIOU_SLCR_MIO_PIN_66_RSTVAL   0x00000000UL
1737
1738 #define XIOU_SLCR_MIO_PIN_66_L3_SEL_SHIFT   5UL
1739 #define XIOU_SLCR_MIO_PIN_66_L3_SEL_WIDTH   3UL
1740 #define XIOU_SLCR_MIO_PIN_66_L3_SEL_MASK    0x000000e0UL
1741 #define XIOU_SLCR_MIO_PIN_66_L3_SEL_DEFVAL  0x0UL
1742
1743 #define XIOU_SLCR_MIO_PIN_66_L2_SEL_SHIFT   3UL
1744 #define XIOU_SLCR_MIO_PIN_66_L2_SEL_WIDTH   2UL
1745 #define XIOU_SLCR_MIO_PIN_66_L2_SEL_MASK    0x00000018UL
1746 #define XIOU_SLCR_MIO_PIN_66_L2_SEL_DEFVAL  0x0UL
1747
1748 #define XIOU_SLCR_MIO_PIN_66_L1_SEL_SHIFT   2UL
1749 #define XIOU_SLCR_MIO_PIN_66_L1_SEL_WIDTH   1UL
1750 #define XIOU_SLCR_MIO_PIN_66_L1_SEL_MASK    0x00000004UL
1751 #define XIOU_SLCR_MIO_PIN_66_L1_SEL_DEFVAL  0x0UL
1752
1753 #define XIOU_SLCR_MIO_PIN_66_L0_SEL_SHIFT   1UL
1754 #define XIOU_SLCR_MIO_PIN_66_L0_SEL_WIDTH   1UL
1755 #define XIOU_SLCR_MIO_PIN_66_L0_SEL_MASK    0x00000002UL
1756 #define XIOU_SLCR_MIO_PIN_66_L0_SEL_DEFVAL  0x0UL
1757
1758 /**
1759  * Register: XiouSlcrMioPin67
1760  */
1761 #define XIOU_SLCR_MIO_PIN_67    ( ( XIOU_SLCR_BASEADDR ) + 0x0000010CUL )
1762 #define XIOU_SLCR_MIO_PIN_67_RSTVAL   0x00000000UL
1763
1764 #define XIOU_SLCR_MIO_PIN_67_L3_SEL_SHIFT   5UL
1765 #define XIOU_SLCR_MIO_PIN_67_L3_SEL_WIDTH   3UL
1766 #define XIOU_SLCR_MIO_PIN_67_L3_SEL_MASK    0x000000e0UL
1767 #define XIOU_SLCR_MIO_PIN_67_L3_SEL_DEFVAL  0x0UL
1768
1769 #define XIOU_SLCR_MIO_PIN_67_L2_SEL_SHIFT   3UL
1770 #define XIOU_SLCR_MIO_PIN_67_L2_SEL_WIDTH   2UL
1771 #define XIOU_SLCR_MIO_PIN_67_L2_SEL_MASK    0x00000018UL
1772 #define XIOU_SLCR_MIO_PIN_67_L2_SEL_DEFVAL  0x0UL
1773
1774 #define XIOU_SLCR_MIO_PIN_67_L1_SEL_SHIFT   2UL
1775 #define XIOU_SLCR_MIO_PIN_67_L1_SEL_WIDTH   1UL
1776 #define XIOU_SLCR_MIO_PIN_67_L1_SEL_MASK    0x00000004UL
1777 #define XIOU_SLCR_MIO_PIN_67_L1_SEL_DEFVAL  0x0UL
1778
1779 #define XIOU_SLCR_MIO_PIN_67_L0_SEL_SHIFT   1UL
1780 #define XIOU_SLCR_MIO_PIN_67_L0_SEL_WIDTH   1UL
1781 #define XIOU_SLCR_MIO_PIN_67_L0_SEL_MASK    0x00000002UL
1782 #define XIOU_SLCR_MIO_PIN_67_L0_SEL_DEFVAL  0x0UL
1783
1784 /**
1785  * Register: XiouSlcrMioPin68
1786  */
1787 #define XIOU_SLCR_MIO_PIN_68    ( ( XIOU_SLCR_BASEADDR ) + 0x00000110UL )
1788 #define XIOU_SLCR_MIO_PIN_68_RSTVAL   0x00000000UL
1789
1790 #define XIOU_SLCR_MIO_PIN_68_L3_SEL_SHIFT   5UL
1791 #define XIOU_SLCR_MIO_PIN_68_L3_SEL_WIDTH   3UL
1792 #define XIOU_SLCR_MIO_PIN_68_L3_SEL_MASK    0x000000e0UL
1793 #define XIOU_SLCR_MIO_PIN_68_L3_SEL_DEFVAL  0x0UL
1794
1795 #define XIOU_SLCR_MIO_PIN_68_L2_SEL_SHIFT   3UL
1796 #define XIOU_SLCR_MIO_PIN_68_L2_SEL_WIDTH   2UL
1797 #define XIOU_SLCR_MIO_PIN_68_L2_SEL_MASK    0x00000018UL
1798 #define XIOU_SLCR_MIO_PIN_68_L2_SEL_DEFVAL  0x0UL
1799
1800 #define XIOU_SLCR_MIO_PIN_68_L1_SEL_SHIFT   2UL
1801 #define XIOU_SLCR_MIO_PIN_68_L1_SEL_WIDTH   1UL
1802 #define XIOU_SLCR_MIO_PIN_68_L1_SEL_MASK    0x00000004UL
1803 #define XIOU_SLCR_MIO_PIN_68_L1_SEL_DEFVAL  0x0UL
1804
1805 #define XIOU_SLCR_MIO_PIN_68_L0_SEL_SHIFT   1UL
1806 #define XIOU_SLCR_MIO_PIN_68_L0_SEL_WIDTH   1UL
1807 #define XIOU_SLCR_MIO_PIN_68_L0_SEL_MASK    0x00000002UL
1808 #define XIOU_SLCR_MIO_PIN_68_L0_SEL_DEFVAL  0x0UL
1809
1810 /**
1811  * Register: XiouSlcrMioPin69
1812  */
1813 #define XIOU_SLCR_MIO_PIN_69    ( ( XIOU_SLCR_BASEADDR ) + 0x00000114UL )
1814 #define XIOU_SLCR_MIO_PIN_69_RSTVAL   0x00000000UL
1815
1816 #define XIOU_SLCR_MIO_PIN_69_L3_SEL_SHIFT   5UL
1817 #define XIOU_SLCR_MIO_PIN_69_L3_SEL_WIDTH   3UL
1818 #define XIOU_SLCR_MIO_PIN_69_L3_SEL_MASK    0x000000e0UL
1819 #define XIOU_SLCR_MIO_PIN_69_L3_SEL_DEFVAL  0x0UL
1820
1821 #define XIOU_SLCR_MIO_PIN_69_L2_SEL_SHIFT   3UL
1822 #define XIOU_SLCR_MIO_PIN_69_L2_SEL_WIDTH   2UL
1823 #define XIOU_SLCR_MIO_PIN_69_L2_SEL_MASK    0x00000018UL
1824 #define XIOU_SLCR_MIO_PIN_69_L2_SEL_DEFVAL  0x0UL
1825
1826 #define XIOU_SLCR_MIO_PIN_69_L1_SEL_SHIFT   2UL
1827 #define XIOU_SLCR_MIO_PIN_69_L1_SEL_WIDTH   1UL
1828 #define XIOU_SLCR_MIO_PIN_69_L1_SEL_MASK    0x00000004UL
1829 #define XIOU_SLCR_MIO_PIN_69_L1_SEL_DEFVAL  0x0UL
1830
1831 #define XIOU_SLCR_MIO_PIN_69_L0_SEL_SHIFT   1UL
1832 #define XIOU_SLCR_MIO_PIN_69_L0_SEL_WIDTH   1UL
1833 #define XIOU_SLCR_MIO_PIN_69_L0_SEL_MASK    0x00000002UL
1834 #define XIOU_SLCR_MIO_PIN_69_L0_SEL_DEFVAL  0x0UL
1835
1836 /**
1837  * Register: XiouSlcrMioPin70
1838  */
1839 #define XIOU_SLCR_MIO_PIN_70    ( ( XIOU_SLCR_BASEADDR ) + 0x00000118UL )
1840 #define XIOU_SLCR_MIO_PIN_70_RSTVAL   0x00000000UL
1841
1842 #define XIOU_SLCR_MIO_PIN_70_L3_SEL_SHIFT   5UL
1843 #define XIOU_SLCR_MIO_PIN_70_L3_SEL_WIDTH   3UL
1844 #define XIOU_SLCR_MIO_PIN_70_L3_SEL_MASK    0x000000e0UL
1845 #define XIOU_SLCR_MIO_PIN_70_L3_SEL_DEFVAL  0x0UL
1846
1847 #define XIOU_SLCR_MIO_PIN_70_L2_SEL_SHIFT   3UL
1848 #define XIOU_SLCR_MIO_PIN_70_L2_SEL_WIDTH   2UL
1849 #define XIOU_SLCR_MIO_PIN_70_L2_SEL_MASK    0x00000018UL
1850 #define XIOU_SLCR_MIO_PIN_70_L2_SEL_DEFVAL  0x0UL
1851
1852 #define XIOU_SLCR_MIO_PIN_70_L1_SEL_SHIFT   2UL
1853 #define XIOU_SLCR_MIO_PIN_70_L1_SEL_WIDTH   1UL
1854 #define XIOU_SLCR_MIO_PIN_70_L1_SEL_MASK    0x00000004UL
1855 #define XIOU_SLCR_MIO_PIN_70_L1_SEL_DEFVAL  0x0UL
1856
1857 #define XIOU_SLCR_MIO_PIN_70_L0_SEL_SHIFT   1UL
1858 #define XIOU_SLCR_MIO_PIN_70_L0_SEL_WIDTH   1UL
1859 #define XIOU_SLCR_MIO_PIN_70_L0_SEL_MASK    0x00000002UL
1860 #define XIOU_SLCR_MIO_PIN_70_L0_SEL_DEFVAL  0x0UL
1861
1862 /**
1863  * Register: XiouSlcrMioPin71
1864  */
1865 #define XIOU_SLCR_MIO_PIN_71    ( ( XIOU_SLCR_BASEADDR ) + 0x0000011CUL )
1866 #define XIOU_SLCR_MIO_PIN_71_RSTVAL   0x00000000UL
1867
1868 #define XIOU_SLCR_MIO_PIN_71_L3_SEL_SHIFT   5UL
1869 #define XIOU_SLCR_MIO_PIN_71_L3_SEL_WIDTH   3UL
1870 #define XIOU_SLCR_MIO_PIN_71_L3_SEL_MASK    0x000000e0UL
1871 #define XIOU_SLCR_MIO_PIN_71_L3_SEL_DEFVAL  0x0UL
1872
1873 #define XIOU_SLCR_MIO_PIN_71_L2_SEL_SHIFT   3UL
1874 #define XIOU_SLCR_MIO_PIN_71_L2_SEL_WIDTH   2UL
1875 #define XIOU_SLCR_MIO_PIN_71_L2_SEL_MASK    0x00000018UL
1876 #define XIOU_SLCR_MIO_PIN_71_L2_SEL_DEFVAL  0x0UL
1877
1878 #define XIOU_SLCR_MIO_PIN_71_L1_SEL_SHIFT   2UL
1879 #define XIOU_SLCR_MIO_PIN_71_L1_SEL_WIDTH   1UL
1880 #define XIOU_SLCR_MIO_PIN_71_L1_SEL_MASK    0x00000004UL
1881 #define XIOU_SLCR_MIO_PIN_71_L1_SEL_DEFVAL  0x0UL
1882
1883 #define XIOU_SLCR_MIO_PIN_71_L0_SEL_SHIFT   1UL
1884 #define XIOU_SLCR_MIO_PIN_71_L0_SEL_WIDTH   1UL
1885 #define XIOU_SLCR_MIO_PIN_71_L0_SEL_MASK    0x00000002UL
1886 #define XIOU_SLCR_MIO_PIN_71_L0_SEL_DEFVAL  0x0UL
1887
1888 /**
1889  * Register: XiouSlcrMioPin72
1890  */
1891 #define XIOU_SLCR_MIO_PIN_72    ( ( XIOU_SLCR_BASEADDR ) + 0x00000120UL )
1892 #define XIOU_SLCR_MIO_PIN_72_RSTVAL   0x00000000UL
1893
1894 #define XIOU_SLCR_MIO_PIN_72_L3_SEL_SHIFT   5UL
1895 #define XIOU_SLCR_MIO_PIN_72_L3_SEL_WIDTH   3UL
1896 #define XIOU_SLCR_MIO_PIN_72_L3_SEL_MASK    0x000000e0UL
1897 #define XIOU_SLCR_MIO_PIN_72_L3_SEL_DEFVAL  0x0UL
1898
1899 #define XIOU_SLCR_MIO_PIN_72_L2_SEL_SHIFT   3UL
1900 #define XIOU_SLCR_MIO_PIN_72_L2_SEL_WIDTH   2UL
1901 #define XIOU_SLCR_MIO_PIN_72_L2_SEL_MASK    0x00000018UL
1902 #define XIOU_SLCR_MIO_PIN_72_L2_SEL_DEFVAL  0x0UL
1903
1904 #define XIOU_SLCR_MIO_PIN_72_L1_SEL_SHIFT   2UL
1905 #define XIOU_SLCR_MIO_PIN_72_L1_SEL_WIDTH   1UL
1906 #define XIOU_SLCR_MIO_PIN_72_L1_SEL_MASK    0x00000004UL
1907 #define XIOU_SLCR_MIO_PIN_72_L1_SEL_DEFVAL  0x0UL
1908
1909 #define XIOU_SLCR_MIO_PIN_72_L0_SEL_SHIFT   1UL
1910 #define XIOU_SLCR_MIO_PIN_72_L0_SEL_WIDTH   1UL
1911 #define XIOU_SLCR_MIO_PIN_72_L0_SEL_MASK    0x00000002UL
1912 #define XIOU_SLCR_MIO_PIN_72_L0_SEL_DEFVAL  0x0UL
1913
1914 /**
1915  * Register: XiouSlcrMioPin73
1916  */
1917 #define XIOU_SLCR_MIO_PIN_73    ( ( XIOU_SLCR_BASEADDR ) + 0x00000124UL )
1918 #define XIOU_SLCR_MIO_PIN_73_RSTVAL   0x00000000UL
1919
1920 #define XIOU_SLCR_MIO_PIN_73_L3_SEL_SHIFT   5UL
1921 #define XIOU_SLCR_MIO_PIN_73_L3_SEL_WIDTH   3UL
1922 #define XIOU_SLCR_MIO_PIN_73_L3_SEL_MASK    0x000000e0UL
1923 #define XIOU_SLCR_MIO_PIN_73_L3_SEL_DEFVAL  0x0UL
1924
1925 #define XIOU_SLCR_MIO_PIN_73_L2_SEL_SHIFT   3UL
1926 #define XIOU_SLCR_MIO_PIN_73_L2_SEL_WIDTH   2UL
1927 #define XIOU_SLCR_MIO_PIN_73_L2_SEL_MASK    0x00000018UL
1928 #define XIOU_SLCR_MIO_PIN_73_L2_SEL_DEFVAL  0x0UL
1929
1930 #define XIOU_SLCR_MIO_PIN_73_L1_SEL_SHIFT   2UL
1931 #define XIOU_SLCR_MIO_PIN_73_L1_SEL_WIDTH   1UL
1932 #define XIOU_SLCR_MIO_PIN_73_L1_SEL_MASK    0x00000004UL
1933 #define XIOU_SLCR_MIO_PIN_73_L1_SEL_DEFVAL  0x0UL
1934
1935 #define XIOU_SLCR_MIO_PIN_73_L0_SEL_SHIFT   1UL
1936 #define XIOU_SLCR_MIO_PIN_73_L0_SEL_WIDTH   1UL
1937 #define XIOU_SLCR_MIO_PIN_73_L0_SEL_MASK    0x00000002UL
1938 #define XIOU_SLCR_MIO_PIN_73_L0_SEL_DEFVAL  0x0UL
1939
1940 /**
1941  * Register: XiouSlcrMioPin74
1942  */
1943 #define XIOU_SLCR_MIO_PIN_74    ( ( XIOU_SLCR_BASEADDR ) + 0x00000128UL )
1944 #define XIOU_SLCR_MIO_PIN_74_RSTVAL   0x00000000UL
1945
1946 #define XIOU_SLCR_MIO_PIN_74_L3_SEL_SHIFT   5UL
1947 #define XIOU_SLCR_MIO_PIN_74_L3_SEL_WIDTH   3UL
1948 #define XIOU_SLCR_MIO_PIN_74_L3_SEL_MASK    0x000000e0UL
1949 #define XIOU_SLCR_MIO_PIN_74_L3_SEL_DEFVAL  0x0UL
1950
1951 #define XIOU_SLCR_MIO_PIN_74_L2_SEL_SHIFT   3UL
1952 #define XIOU_SLCR_MIO_PIN_74_L2_SEL_WIDTH   2UL
1953 #define XIOU_SLCR_MIO_PIN_74_L2_SEL_MASK    0x00000018UL
1954 #define XIOU_SLCR_MIO_PIN_74_L2_SEL_DEFVAL  0x0UL
1955
1956 #define XIOU_SLCR_MIO_PIN_74_L1_SEL_SHIFT   2UL
1957 #define XIOU_SLCR_MIO_PIN_74_L1_SEL_WIDTH   1UL
1958 #define XIOU_SLCR_MIO_PIN_74_L1_SEL_MASK    0x00000004UL
1959 #define XIOU_SLCR_MIO_PIN_74_L1_SEL_DEFVAL  0x0UL
1960
1961 #define XIOU_SLCR_MIO_PIN_74_L0_SEL_SHIFT   1UL
1962 #define XIOU_SLCR_MIO_PIN_74_L0_SEL_WIDTH   1UL
1963 #define XIOU_SLCR_MIO_PIN_74_L0_SEL_MASK    0x00000002UL
1964 #define XIOU_SLCR_MIO_PIN_74_L0_SEL_DEFVAL  0x0UL
1965
1966 /**
1967  * Register: XiouSlcrMioPin75
1968  */
1969 #define XIOU_SLCR_MIO_PIN_75    ( ( XIOU_SLCR_BASEADDR ) + 0x0000012CUL )
1970 #define XIOU_SLCR_MIO_PIN_75_RSTVAL   0x00000000UL
1971
1972 #define XIOU_SLCR_MIO_PIN_75_L3_SEL_SHIFT   5UL
1973 #define XIOU_SLCR_MIO_PIN_75_L3_SEL_WIDTH   3UL
1974 #define XIOU_SLCR_MIO_PIN_75_L3_SEL_MASK    0x000000e0UL
1975 #define XIOU_SLCR_MIO_PIN_75_L3_SEL_DEFVAL  0x0UL
1976
1977 #define XIOU_SLCR_MIO_PIN_75_L2_SEL_SHIFT   3UL
1978 #define XIOU_SLCR_MIO_PIN_75_L2_SEL_WIDTH   2UL
1979 #define XIOU_SLCR_MIO_PIN_75_L2_SEL_MASK    0x00000018UL
1980 #define XIOU_SLCR_MIO_PIN_75_L2_SEL_DEFVAL  0x0UL
1981
1982 #define XIOU_SLCR_MIO_PIN_75_L1_SEL_SHIFT   2UL
1983 #define XIOU_SLCR_MIO_PIN_75_L1_SEL_WIDTH   1UL
1984 #define XIOU_SLCR_MIO_PIN_75_L1_SEL_MASK    0x00000004UL
1985 #define XIOU_SLCR_MIO_PIN_75_L1_SEL_DEFVAL  0x0UL
1986
1987 #define XIOU_SLCR_MIO_PIN_75_L0_SEL_SHIFT   1UL
1988 #define XIOU_SLCR_MIO_PIN_75_L0_SEL_WIDTH   1UL
1989 #define XIOU_SLCR_MIO_PIN_75_L0_SEL_MASK    0x00000002UL
1990 #define XIOU_SLCR_MIO_PIN_75_L0_SEL_DEFVAL  0x0UL
1991
1992 /**
1993  * Register: XiouSlcrMioPin76
1994  */
1995 #define XIOU_SLCR_MIO_PIN_76    ( ( XIOU_SLCR_BASEADDR ) + 0x00000130UL )
1996 #define XIOU_SLCR_MIO_PIN_76_RSTVAL   0x00000000UL
1997
1998 #define XIOU_SLCR_MIO_PIN_76_L3_SEL_SHIFT   5UL
1999 #define XIOU_SLCR_MIO_PIN_76_L3_SEL_WIDTH   3UL
2000 #define XIOU_SLCR_MIO_PIN_76_L3_SEL_MASK    0x000000e0UL
2001 #define XIOU_SLCR_MIO_PIN_76_L3_SEL_DEFVAL  0x0UL
2002
2003 #define XIOU_SLCR_MIO_PIN_76_L2_SEL_SHIFT   3UL
2004 #define XIOU_SLCR_MIO_PIN_76_L2_SEL_WIDTH   2UL
2005 #define XIOU_SLCR_MIO_PIN_76_L2_SEL_MASK    0x00000018UL
2006 #define XIOU_SLCR_MIO_PIN_76_L2_SEL_DEFVAL  0x0UL
2007
2008 #define XIOU_SLCR_MIO_PIN_76_L1_SEL_SHIFT   2UL
2009 #define XIOU_SLCR_MIO_PIN_76_L1_SEL_WIDTH   1UL
2010 #define XIOU_SLCR_MIO_PIN_76_L1_SEL_MASK    0x00000004UL
2011 #define XIOU_SLCR_MIO_PIN_76_L1_SEL_DEFVAL  0x0UL
2012
2013 #define XIOU_SLCR_MIO_PIN_76_L0_SEL_SHIFT   1UL
2014 #define XIOU_SLCR_MIO_PIN_76_L0_SEL_WIDTH   1UL
2015 #define XIOU_SLCR_MIO_PIN_76_L0_SEL_MASK    0x00000002UL
2016 #define XIOU_SLCR_MIO_PIN_76_L0_SEL_DEFVAL  0x0UL
2017
2018 /**
2019  * Register: XiouSlcrMioPin77
2020  */
2021 #define XIOU_SLCR_MIO_PIN_77    ( ( XIOU_SLCR_BASEADDR ) + 0x00000134UL )
2022 #define XIOU_SLCR_MIO_PIN_77_RSTVAL   0x00000000UL
2023
2024 #define XIOU_SLCR_MIO_PIN_77_L3_SEL_SHIFT   5UL
2025 #define XIOU_SLCR_MIO_PIN_77_L3_SEL_WIDTH   3UL
2026 #define XIOU_SLCR_MIO_PIN_77_L3_SEL_MASK    0x000000e0UL
2027 #define XIOU_SLCR_MIO_PIN_77_L3_SEL_DEFVAL  0x0UL
2028
2029 #define XIOU_SLCR_MIO_PIN_77_L2_SEL_SHIFT   3UL
2030 #define XIOU_SLCR_MIO_PIN_77_L2_SEL_WIDTH   2UL
2031 #define XIOU_SLCR_MIO_PIN_77_L2_SEL_MASK    0x00000018UL
2032 #define XIOU_SLCR_MIO_PIN_77_L2_SEL_DEFVAL  0x0UL
2033
2034 #define XIOU_SLCR_MIO_PIN_77_L1_SEL_SHIFT   2UL
2035 #define XIOU_SLCR_MIO_PIN_77_L1_SEL_WIDTH   1UL
2036 #define XIOU_SLCR_MIO_PIN_77_L1_SEL_MASK    0x00000004UL
2037 #define XIOU_SLCR_MIO_PIN_77_L1_SEL_DEFVAL  0x0UL
2038
2039 #define XIOU_SLCR_MIO_PIN_77_L0_SEL_SHIFT   1UL
2040 #define XIOU_SLCR_MIO_PIN_77_L0_SEL_WIDTH   1UL
2041 #define XIOU_SLCR_MIO_PIN_77_L0_SEL_MASK    0x00000002UL
2042 #define XIOU_SLCR_MIO_PIN_77_L0_SEL_DEFVAL  0x0UL
2043
2044 /**
2045  * Register: XiouSlcrBank0Ctrl0
2046  */
2047 #define XIOU_SLCR_BANK0_CTRL0    ( ( XIOU_SLCR_BASEADDR ) + 0x00000138UL )
2048 #define XIOU_SLCR_BANK0_CTRL0_RSTVAL   0x03ffffffUL
2049
2050 #define XIOU_SLCR_BANK0_CTRL0_DRIVE0_SHIFT   0UL
2051 #define XIOU_SLCR_BANK0_CTRL0_DRIVE0_WIDTH   26UL
2052 #define XIOU_SLCR_BANK0_CTRL0_DRIVE0_MASK    0x03ffffffUL
2053 #define XIOU_SLCR_BANK0_CTRL0_DRIVE0_DEFVAL  0x3ffffffUL
2054
2055 /**
2056  * Register: XiouSlcrBank0Ctrl1
2057  */
2058 #define XIOU_SLCR_BANK0_CTRL1    ( ( XIOU_SLCR_BASEADDR ) + 0x0000013CUL )
2059 #define XIOU_SLCR_BANK0_CTRL1_RSTVAL   0x00000000UL
2060
2061 #define XIOU_SLCR_BANK0_CTRL1_DRIVE1_SHIFT   0UL
2062 #define XIOU_SLCR_BANK0_CTRL1_DRIVE1_WIDTH   26UL
2063 #define XIOU_SLCR_BANK0_CTRL1_DRIVE1_MASK    0x03ffffffUL
2064 #define XIOU_SLCR_BANK0_CTRL1_DRIVE1_DEFVAL  0x0UL
2065
2066 /**
2067  * Register: XiouSlcrBank0Ctrl3
2068  */
2069 #define XIOU_SLCR_BANK0_CTRL3    ( ( XIOU_SLCR_BASEADDR ) + 0x00000140UL )
2070 #define XIOU_SLCR_BANK0_CTRL3_RSTVAL   0x00000000UL
2071
2072 #define XIOU_SLCR_BANK0_CTRL3_SCHMITT_CMOS_N_SHIFT   0UL
2073 #define XIOU_SLCR_BANK0_CTRL3_SCHMITT_CMOS_N_WIDTH   26UL
2074 #define XIOU_SLCR_BANK0_CTRL3_SCHMITT_CMOS_N_MASK    0x03ffffffUL
2075 #define XIOU_SLCR_BANK0_CTRL3_SCHMITT_CMOS_N_DEFVAL  0x0UL
2076
2077 /**
2078  * Register: XiouSlcrBank0Ctrl4
2079  */
2080 #define XIOU_SLCR_BANK0_CTRL4    ( ( XIOU_SLCR_BASEADDR ) + 0x00000144UL )
2081 #define XIOU_SLCR_BANK0_CTRL4_RSTVAL   0x03ffffffUL
2082
2083 #define XIOU_SLCR_BANK0_CTRL4_PULLHILO_N_SHIFT   0UL
2084 #define XIOU_SLCR_BANK0_CTRL4_PULLHILO_N_WIDTH   26UL
2085 #define XIOU_SLCR_BANK0_CTRL4_PULLHILO_N_MASK    0x03ffffffUL
2086 #define XIOU_SLCR_BANK0_CTRL4_PULLHILO_N_DEFVAL  0x3ffffffUL
2087
2088 /**
2089  * Register: XiouSlcrBank0Ctrl5
2090  */
2091 #define XIOU_SLCR_BANK0_CTRL5    ( ( XIOU_SLCR_BASEADDR ) + 0x00000148UL )
2092 #define XIOU_SLCR_BANK0_CTRL5_RSTVAL   0x03ffffffUL
2093
2094 #define XIOU_SLCR_BANK0_CTRL5_PULL_EN_SHIFT   0UL
2095 #define XIOU_SLCR_BANK0_CTRL5_PULL_EN_WIDTH   26UL
2096 #define XIOU_SLCR_BANK0_CTRL5_PULL_EN_MASK    0x03ffffffUL
2097 #define XIOU_SLCR_BANK0_CTRL5_PULL_EN_DEFVAL  0x3ffffffUL
2098
2099 /**
2100  * Register: XiouSlcrBank0Ctrl6
2101  */
2102 #define XIOU_SLCR_BANK0_CTRL6    ( ( XIOU_SLCR_BASEADDR ) + 0x0000014CUL )
2103 #define XIOU_SLCR_BANK0_CTRL6_RSTVAL   0x00000000UL
2104
2105 #define XIOU_SLCR_BANK0_CTRL6_SLOW_FAST_SLEW_N_SHIFT   0UL
2106 #define XIOU_SLCR_BANK0_CTRL6_SLOW_FAST_SLEW_N_WIDTH   26UL
2107 #define XIOU_SLCR_BANK0_CTRL6_SLOW_FAST_SLEW_N_MASK    0x03ffffffUL
2108 #define XIOU_SLCR_BANK0_CTRL6_SLOW_FAST_SLEW_N_DEFVAL  0x0UL
2109
2110 /**
2111  * Register: XiouSlcrBank0Sts
2112  */
2113 #define XIOU_SLCR_BANK0_STS    ( ( XIOU_SLCR_BASEADDR ) + 0x00000150UL )
2114 #define XIOU_SLCR_BANK0_STS_RSTVAL   0x00000000UL
2115
2116 #define XIOU_SLCR_BANK0_STS_VOLTAGE_MODE_SHIFT   0UL
2117 #define XIOU_SLCR_BANK0_STS_VOLTAGE_MODE_WIDTH   1UL
2118 #define XIOU_SLCR_BANK0_STS_VOLTAGE_MODE_MASK    0x00000001UL
2119 #define XIOU_SLCR_BANK0_STS_VOLTAGE_MODE_DEFVAL  0x0UL
2120
2121 /**
2122  * Register: XiouSlcrBank1Ctrl0
2123  */
2124 #define XIOU_SLCR_BANK1_CTRL0    ( ( XIOU_SLCR_BASEADDR ) + 0x00000154UL )
2125 #define XIOU_SLCR_BANK1_CTRL0_RSTVAL   0x03ffffffUL
2126
2127 #define XIOU_SLCR_BANK1_CTRL0_DRIVE0_SHIFT   0UL
2128 #define XIOU_SLCR_BANK1_CTRL0_DRIVE0_WIDTH   26UL
2129 #define XIOU_SLCR_BANK1_CTRL0_DRIVE0_MASK    0x03ffffffUL
2130 #define XIOU_SLCR_BANK1_CTRL0_DRIVE0_DEFVAL  0x3ffffffUL
2131
2132 /**
2133  * Register: XiouSlcrBank1Ctrl1
2134  */
2135 #define XIOU_SLCR_BANK1_CTRL1    ( ( XIOU_SLCR_BASEADDR ) + 0x00000158UL )
2136 #define XIOU_SLCR_BANK1_CTRL1_RSTVAL   0x00000000UL
2137
2138 #define XIOU_SLCR_BANK1_CTRL1_DRIVE1_SHIFT   0UL
2139 #define XIOU_SLCR_BANK1_CTRL1_DRIVE1_WIDTH   26UL
2140 #define XIOU_SLCR_BANK1_CTRL1_DRIVE1_MASK    0x03ffffffUL
2141 #define XIOU_SLCR_BANK1_CTRL1_DRIVE1_DEFVAL  0x0UL
2142
2143 /**
2144  * Register: XiouSlcrBank1Ctrl3
2145  */
2146 #define XIOU_SLCR_BANK1_CTRL3    ( ( XIOU_SLCR_BASEADDR ) + 0x0000015CUL )
2147 #define XIOU_SLCR_BANK1_CTRL3_RSTVAL   0x00000000UL
2148
2149 #define XIOU_SLCR_BANK1_CTRL3_SCHMITT_CMOS_N_SHIFT   0UL
2150 #define XIOU_SLCR_BANK1_CTRL3_SCHMITT_CMOS_N_WIDTH   26UL
2151 #define XIOU_SLCR_BANK1_CTRL3_SCHMITT_CMOS_N_MASK    0x03ffffffUL
2152 #define XIOU_SLCR_BANK1_CTRL3_SCHMITT_CMOS_N_DEFVAL  0x0UL
2153
2154 /**
2155  * Register: XiouSlcrBank1Ctrl4
2156  */
2157 #define XIOU_SLCR_BANK1_CTRL4    ( ( XIOU_SLCR_BASEADDR ) + 0x00000160UL )
2158 #define XIOU_SLCR_BANK1_CTRL4_RSTVAL   0x03ffffffUL
2159
2160 #define XIOU_SLCR_BANK1_CTRL4_PULLHILO_N_SHIFT   0UL
2161 #define XIOU_SLCR_BANK1_CTRL4_PULLHILO_N_WIDTH   26UL
2162 #define XIOU_SLCR_BANK1_CTRL4_PULLHILO_N_MASK    0x03ffffffUL
2163 #define XIOU_SLCR_BANK1_CTRL4_PULLHILO_N_DEFVAL  0x3ffffffUL
2164
2165 /**
2166  * Register: XiouSlcrBank1Ctrl5
2167  */
2168 #define XIOU_SLCR_BANK1_CTRL5    ( ( XIOU_SLCR_BASEADDR ) + 0x00000164UL )
2169 #define XIOU_SLCR_BANK1_CTRL5_RSTVAL   0x03ffffffUL
2170
2171 #define XIOU_SLCR_BANK1_CTRL5_PULL_EN_SHIFT   0UL
2172 #define XIOU_SLCR_BANK1_CTRL5_PULL_EN_WIDTH   26UL
2173 #define XIOU_SLCR_BANK1_CTRL5_PULL_EN_MASK    0x03ffffffUL
2174 #define XIOU_SLCR_BANK1_CTRL5_PULL_EN_DEFVAL  0x3ffffffUL
2175
2176 /**
2177  * Register: XiouSlcrBank1Ctrl6
2178  */
2179 #define XIOU_SLCR_BANK1_CTRL6    ( ( XIOU_SLCR_BASEADDR ) + 0x00000168UL )
2180 #define XIOU_SLCR_BANK1_CTRL6_RSTVAL   0x00000000UL
2181
2182 #define XIOU_SLCR_BANK1_CTRL6_SLOW_FAST_SLEW_N_SHIFT   0UL
2183 #define XIOU_SLCR_BANK1_CTRL6_SLOW_FAST_SLEW_N_WIDTH   26UL
2184 #define XIOU_SLCR_BANK1_CTRL6_SLOW_FAST_SLEW_N_MASK    0x03ffffffUL
2185 #define XIOU_SLCR_BANK1_CTRL6_SLOW_FAST_SLEW_N_DEFVAL  0x0UL
2186
2187 /**
2188  * Register: XiouSlcrBank1Sts
2189  */
2190 #define XIOU_SLCR_BANK1_STS    ( ( XIOU_SLCR_BASEADDR ) + 0x0000016CUL )
2191 #define XIOU_SLCR_BANK1_STS_RSTVAL   0x00000000UL
2192
2193 #define XIOU_SLCR_BANK1_STS_VOLTAGE_MODE_SHIFT   0UL
2194 #define XIOU_SLCR_BANK1_STS_VOLTAGE_MODE_WIDTH   1UL
2195 #define XIOU_SLCR_BANK1_STS_VOLTAGE_MODE_MASK    0x00000001UL
2196 #define XIOU_SLCR_BANK1_STS_VOLTAGE_MODE_DEFVAL  0x0UL
2197
2198 /**
2199  * Register: XiouSlcrBank2Ctrl0
2200  */
2201 #define XIOU_SLCR_BANK2_CTRL0    ( ( XIOU_SLCR_BASEADDR ) + 0x00000170UL )
2202 #define XIOU_SLCR_BANK2_CTRL0_RSTVAL   0x03ffffffUL
2203
2204 #define XIOU_SLCR_BANK2_CTRL0_DRIVE0_SHIFT   0UL
2205 #define XIOU_SLCR_BANK2_CTRL0_DRIVE0_WIDTH   26UL
2206 #define XIOU_SLCR_BANK2_CTRL0_DRIVE0_MASK    0x03ffffffUL
2207 #define XIOU_SLCR_BANK2_CTRL0_DRIVE0_DEFVAL  0x3ffffffUL
2208
2209 /**
2210  * Register: XiouSlcrBank2Ctrl1
2211  */
2212 #define XIOU_SLCR_BANK2_CTRL1    ( ( XIOU_SLCR_BASEADDR ) + 0x00000174UL )
2213 #define XIOU_SLCR_BANK2_CTRL1_RSTVAL   0x00000000UL
2214
2215 #define XIOU_SLCR_BANK2_CTRL1_DRIVE1_SHIFT   0UL
2216 #define XIOU_SLCR_BANK2_CTRL1_DRIVE1_WIDTH   26UL
2217 #define XIOU_SLCR_BANK2_CTRL1_DRIVE1_MASK    0x03ffffffUL
2218 #define XIOU_SLCR_BANK2_CTRL1_DRIVE1_DEFVAL  0x0UL
2219
2220 /**
2221  * Register: XiouSlcrBank2Ctrl3
2222  */
2223 #define XIOU_SLCR_BANK2_CTRL3    ( ( XIOU_SLCR_BASEADDR ) + 0x00000178UL )
2224 #define XIOU_SLCR_BANK2_CTRL3_RSTVAL   0x00000000UL
2225
2226 #define XIOU_SLCR_BANK2_CTRL3_SCHMITT_CMOS_N_SHIFT   0UL
2227 #define XIOU_SLCR_BANK2_CTRL3_SCHMITT_CMOS_N_WIDTH   26UL
2228 #define XIOU_SLCR_BANK2_CTRL3_SCHMITT_CMOS_N_MASK    0x03ffffffUL
2229 #define XIOU_SLCR_BANK2_CTRL3_SCHMITT_CMOS_N_DEFVAL  0x0UL
2230
2231 /**
2232  * Register: XiouSlcrBank2Ctrl4
2233  */
2234 #define XIOU_SLCR_BANK2_CTRL4    ( ( XIOU_SLCR_BASEADDR ) + 0x0000017CUL )
2235 #define XIOU_SLCR_BANK2_CTRL4_RSTVAL   0x03ffffffUL
2236
2237 #define XIOU_SLCR_BANK2_CTRL4_PULLHILO_N_SHIFT   0UL
2238 #define XIOU_SLCR_BANK2_CTRL4_PULLHILO_N_WIDTH   26UL
2239 #define XIOU_SLCR_BANK2_CTRL4_PULLHILO_N_MASK    0x03ffffffUL
2240 #define XIOU_SLCR_BANK2_CTRL4_PULLHILO_N_DEFVAL  0x3ffffffUL
2241
2242 /**
2243  * Register: XiouSlcrBank2Ctrl5
2244  */
2245 #define XIOU_SLCR_BANK2_CTRL5    ( ( XIOU_SLCR_BASEADDR ) + 0x00000180UL )
2246 #define XIOU_SLCR_BANK2_CTRL5_RSTVAL   0x03ffffffUL
2247
2248 #define XIOU_SLCR_BANK2_CTRL5_PULL_EN_SHIFT   0UL
2249 #define XIOU_SLCR_BANK2_CTRL5_PULL_EN_WIDTH   26UL
2250 #define XIOU_SLCR_BANK2_CTRL5_PULL_EN_MASK    0x03ffffffUL
2251 #define XIOU_SLCR_BANK2_CTRL5_PULL_EN_DEFVAL  0x3ffffffUL
2252
2253 /**
2254  * Register: XiouSlcrBank2Ctrl6
2255  */
2256 #define XIOU_SLCR_BANK2_CTRL6    ( ( XIOU_SLCR_BASEADDR ) + 0x00000184UL )
2257 #define XIOU_SLCR_BANK2_CTRL6_RSTVAL   0x00000000UL
2258
2259 #define XIOU_SLCR_BANK2_CTRL6_SLOW_FAST_SLEW_N_SHIFT   0UL
2260 #define XIOU_SLCR_BANK2_CTRL6_SLOW_FAST_SLEW_N_WIDTH   26UL
2261 #define XIOU_SLCR_BANK2_CTRL6_SLOW_FAST_SLEW_N_MASK    0x03ffffffUL
2262 #define XIOU_SLCR_BANK2_CTRL6_SLOW_FAST_SLEW_N_DEFVAL  0x0UL
2263
2264 /**
2265  * Register: XiouSlcrBank2Sts
2266  */
2267 #define XIOU_SLCR_BANK2_STS    ( ( XIOU_SLCR_BASEADDR ) + 0x00000188UL )
2268 #define XIOU_SLCR_BANK2_STS_RSTVAL   0x00000000UL
2269
2270 #define XIOU_SLCR_BANK2_STS_VOLTAGE_MODE_SHIFT   0UL
2271 #define XIOU_SLCR_BANK2_STS_VOLTAGE_MODE_WIDTH   1UL
2272 #define XIOU_SLCR_BANK2_STS_VOLTAGE_MODE_MASK    0x00000001UL
2273 #define XIOU_SLCR_BANK2_STS_VOLTAGE_MODE_DEFVAL  0x0UL
2274
2275 /**
2276  * Register: XiouSlcrMioLpbck
2277  */
2278 #define XIOU_SLCR_MIO_LPBCK    ( ( XIOU_SLCR_BASEADDR ) + 0x00000200UL )
2279 #define XIOU_SLCR_MIO_LPBCK_RSTVAL   0x00000000UL
2280
2281 #define XIOU_SLCR_MIO_LPBCK_XI2CPS_LOOP_SHIFT   3UL
2282 #define XIOU_SLCR_MIO_LPBCK_XI2CPS_LOOP_WIDTH   1UL
2283 #define XIOU_SLCR_MIO_LPBCK_XI2CPS_LOOP_MASK    0x00000008UL
2284 #define XIOU_SLCR_MIO_LPBCK_XI2CPS_LOOP_DEFVAL  0x0UL
2285
2286 #define XIOU_SLCR_MIO_LPBCK_CAN0_LOOP_CAN1_SHIFT   2UL
2287 #define XIOU_SLCR_MIO_LPBCK_CAN0_LOOP_CAN1_WIDTH   1UL
2288 #define XIOU_SLCR_MIO_LPBCK_CAN0_LOOP_CAN1_MASK    0x00000004UL
2289 #define XIOU_SLCR_MIO_LPBCK_CAN0_LOOP_CAN1_DEFVAL  0x0UL
2290
2291 #define XIOU_SLCR_MIO_LPBCK_UA0_LOOP_UA1_SHIFT   1UL
2292 #define XIOU_SLCR_MIO_LPBCK_UA0_LOOP_UA1_WIDTH   1UL
2293 #define XIOU_SLCR_MIO_LPBCK_UA0_LOOP_UA1_MASK    0x00000002UL
2294 #define XIOU_SLCR_MIO_LPBCK_UA0_LOOP_UA1_DEFVAL  0x0UL
2295
2296 #define XIOU_SLCR_MIO_LPBCK_XSPIPS_LOOP_SHIFT   0UL
2297 #define XIOU_SLCR_MIO_LPBCK_XSPIPS_LOOP_WIDTH   1UL
2298 #define XIOU_SLCR_MIO_LPBCK_XSPIPS_LOOP_MASK    0x00000001UL
2299 #define XIOU_SLCR_MIO_LPBCK_XSPIPS_LOOP_DEFVAL  0x0UL
2300
2301 /**
2302  * Register: XiouSlcrMioMstTri0
2303  */
2304 #define XIOU_SLCR_MIO_MST_TRI0    ( ( XIOU_SLCR_BASEADDR ) + 0x00000204UL )
2305 #define XIOU_SLCR_MIO_MST_TRI0_RSTVAL   0xffffffffUL
2306
2307 #define XIOU_SLCR_MIO_MST_TRI0_PIN_31_TRI_SHIFT   31UL
2308 #define XIOU_SLCR_MIO_MST_TRI0_PIN_31_TRI_WIDTH   1UL
2309 #define XIOU_SLCR_MIO_MST_TRI0_PIN_31_TRI_MASK    0x80000000UL
2310 #define XIOU_SLCR_MIO_MST_TRI0_PIN_31_TRI_DEFVAL  0x1UL
2311
2312 #define XIOU_SLCR_MIO_MST_TRI0_PIN_30_TRI_SHIFT   30UL
2313 #define XIOU_SLCR_MIO_MST_TRI0_PIN_30_TRI_WIDTH   1UL
2314 #define XIOU_SLCR_MIO_MST_TRI0_PIN_30_TRI_MASK    0x40000000UL
2315 #define XIOU_SLCR_MIO_MST_TRI0_PIN_30_TRI_DEFVAL  0x1UL
2316
2317 #define XIOU_SLCR_MIO_MST_TRI0_PIN_29_TRI_SHIFT   29UL
2318 #define XIOU_SLCR_MIO_MST_TRI0_PIN_29_TRI_WIDTH   1UL
2319 #define XIOU_SLCR_MIO_MST_TRI0_PIN_29_TRI_MASK    0x20000000UL
2320 #define XIOU_SLCR_MIO_MST_TRI0_PIN_29_TRI_DEFVAL  0x1UL
2321
2322 #define XIOU_SLCR_MIO_MST_TRI0_PIN_28_TRI_SHIFT   28UL
2323 #define XIOU_SLCR_MIO_MST_TRI0_PIN_28_TRI_WIDTH   1UL
2324 #define XIOU_SLCR_MIO_MST_TRI0_PIN_28_TRI_MASK    0x10000000UL
2325 #define XIOU_SLCR_MIO_MST_TRI0_PIN_28_TRI_DEFVAL  0x1UL
2326
2327 #define XIOU_SLCR_MIO_MST_TRI0_PIN_27_TRI_SHIFT   27UL
2328 #define XIOU_SLCR_MIO_MST_TRI0_PIN_27_TRI_WIDTH   1UL
2329 #define XIOU_SLCR_MIO_MST_TRI0_PIN_27_TRI_MASK    0x08000000UL
2330 #define XIOU_SLCR_MIO_MST_TRI0_PIN_27_TRI_DEFVAL  0x1UL
2331
2332 #define XIOU_SLCR_MIO_MST_TRI0_PIN_26_TRI_SHIFT   26UL
2333 #define XIOU_SLCR_MIO_MST_TRI0_PIN_26_TRI_WIDTH   1UL
2334 #define XIOU_SLCR_MIO_MST_TRI0_PIN_26_TRI_MASK    0x04000000UL
2335 #define XIOU_SLCR_MIO_MST_TRI0_PIN_26_TRI_DEFVAL  0x1UL
2336
2337 #define XIOU_SLCR_MIO_MST_TRI0_PIN_25_TRI_SHIFT   25UL
2338 #define XIOU_SLCR_MIO_MST_TRI0_PIN_25_TRI_WIDTH   1UL
2339 #define XIOU_SLCR_MIO_MST_TRI0_PIN_25_TRI_MASK    0x02000000UL
2340 #define XIOU_SLCR_MIO_MST_TRI0_PIN_25_TRI_DEFVAL  0x1UL
2341
2342 #define XIOU_SLCR_MIO_MST_TRI0_PIN_24_TRI_SHIFT   24UL
2343 #define XIOU_SLCR_MIO_MST_TRI0_PIN_24_TRI_WIDTH   1UL
2344 #define XIOU_SLCR_MIO_MST_TRI0_PIN_24_TRI_MASK    0x01000000UL
2345 #define XIOU_SLCR_MIO_MST_TRI0_PIN_24_TRI_DEFVAL  0x1UL
2346
2347 #define XIOU_SLCR_MIO_MST_TRI0_PIN_23_TRI_SHIFT   23UL
2348 #define XIOU_SLCR_MIO_MST_TRI0_PIN_23_TRI_WIDTH   1UL
2349 #define XIOU_SLCR_MIO_MST_TRI0_PIN_23_TRI_MASK    0x00800000UL
2350 #define XIOU_SLCR_MIO_MST_TRI0_PIN_23_TRI_DEFVAL  0x1UL
2351
2352 #define XIOU_SLCR_MIO_MST_TRI0_PIN_22_TRI_SHIFT   22UL
2353 #define XIOU_SLCR_MIO_MST_TRI0_PIN_22_TRI_WIDTH   1UL
2354 #define XIOU_SLCR_MIO_MST_TRI0_PIN_22_TRI_MASK    0x00400000UL
2355 #define XIOU_SLCR_MIO_MST_TRI0_PIN_22_TRI_DEFVAL  0x1UL
2356
2357 #define XIOU_SLCR_MIO_MST_TRI0_PIN_21_TRI_SHIFT   21UL
2358 #define XIOU_SLCR_MIO_MST_TRI0_PIN_21_TRI_WIDTH   1UL
2359 #define XIOU_SLCR_MIO_MST_TRI0_PIN_21_TRI_MASK    0x00200000UL
2360 #define XIOU_SLCR_MIO_MST_TRI0_PIN_21_TRI_DEFVAL  0x1UL
2361
2362 #define XIOU_SLCR_MIO_MST_TRI0_PIN_20_TRI_SHIFT   20UL
2363 #define XIOU_SLCR_MIO_MST_TRI0_PIN_20_TRI_WIDTH   1UL
2364 #define XIOU_SLCR_MIO_MST_TRI0_PIN_20_TRI_MASK    0x00100000UL
2365 #define XIOU_SLCR_MIO_MST_TRI0_PIN_20_TRI_DEFVAL  0x1UL
2366
2367 #define XIOU_SLCR_MIO_MST_TRI0_PIN_19_TRI_SHIFT   19UL
2368 #define XIOU_SLCR_MIO_MST_TRI0_PIN_19_TRI_WIDTH   1UL
2369 #define XIOU_SLCR_MIO_MST_TRI0_PIN_19_TRI_MASK    0x00080000UL
2370 #define XIOU_SLCR_MIO_MST_TRI0_PIN_19_TRI_DEFVAL  0x1UL
2371
2372 #define XIOU_SLCR_MIO_MST_TRI0_PIN_18_TRI_SHIFT   18UL
2373 #define XIOU_SLCR_MIO_MST_TRI0_PIN_18_TRI_WIDTH   1UL
2374 #define XIOU_SLCR_MIO_MST_TRI0_PIN_18_TRI_MASK    0x00040000UL
2375 #define XIOU_SLCR_MIO_MST_TRI0_PIN_18_TRI_DEFVAL  0x1UL
2376
2377 #define XIOU_SLCR_MIO_MST_TRI0_PIN_17_TRI_SHIFT   17UL
2378 #define XIOU_SLCR_MIO_MST_TRI0_PIN_17_TRI_WIDTH   1UL
2379 #define XIOU_SLCR_MIO_MST_TRI0_PIN_17_TRI_MASK    0x00020000UL
2380 #define XIOU_SLCR_MIO_MST_TRI0_PIN_17_TRI_DEFVAL  0x1UL
2381
2382 #define XIOU_SLCR_MIO_MST_TRI0_PIN_16_TRI_SHIFT   16UL
2383 #define XIOU_SLCR_MIO_MST_TRI0_PIN_16_TRI_WIDTH   1UL
2384 #define XIOU_SLCR_MIO_MST_TRI0_PIN_16_TRI_MASK    0x00010000UL
2385 #define XIOU_SLCR_MIO_MST_TRI0_PIN_16_TRI_DEFVAL  0x1UL
2386
2387 #define XIOU_SLCR_MIO_MST_TRI0_PIN_15_TRI_SHIFT   15UL
2388 #define XIOU_SLCR_MIO_MST_TRI0_PIN_15_TRI_WIDTH   1UL
2389 #define XIOU_SLCR_MIO_MST_TRI0_PIN_15_TRI_MASK    0x00008000UL
2390 #define XIOU_SLCR_MIO_MST_TRI0_PIN_15_TRI_DEFVAL  0x1UL
2391
2392 #define XIOU_SLCR_MIO_MST_TRI0_PIN_14_TRI_SHIFT   14UL
2393 #define XIOU_SLCR_MIO_MST_TRI0_PIN_14_TRI_WIDTH   1UL
2394 #define XIOU_SLCR_MIO_MST_TRI0_PIN_14_TRI_MASK    0x00004000UL
2395 #define XIOU_SLCR_MIO_MST_TRI0_PIN_14_TRI_DEFVAL  0x1UL
2396
2397 #define XIOU_SLCR_MIO_MST_TRI0_PIN_13_TRI_SHIFT   13UL
2398 #define XIOU_SLCR_MIO_MST_TRI0_PIN_13_TRI_WIDTH   1UL
2399 #define XIOU_SLCR_MIO_MST_TRI0_PIN_13_TRI_MASK    0x00002000UL
2400 #define XIOU_SLCR_MIO_MST_TRI0_PIN_13_TRI_DEFVAL  0x1UL
2401
2402 #define XIOU_SLCR_MIO_MST_TRI0_PIN_12_TRI_SHIFT   12UL
2403 #define XIOU_SLCR_MIO_MST_TRI0_PIN_12_TRI_WIDTH   1UL
2404 #define XIOU_SLCR_MIO_MST_TRI0_PIN_12_TRI_MASK    0x00001000UL
2405 #define XIOU_SLCR_MIO_MST_TRI0_PIN_12_TRI_DEFVAL  0x1UL
2406
2407 #define XIOU_SLCR_MIO_MST_TRI0_PIN_11_TRI_SHIFT   11UL
2408 #define XIOU_SLCR_MIO_MST_TRI0_PIN_11_TRI_WIDTH   1UL
2409 #define XIOU_SLCR_MIO_MST_TRI0_PIN_11_TRI_MASK    0x00000800UL
2410 #define XIOU_SLCR_MIO_MST_TRI0_PIN_11_TRI_DEFVAL  0x1UL
2411
2412 #define XIOU_SLCR_MIO_MST_TRI0_PIN_10_TRI_SHIFT   10UL
2413 #define XIOU_SLCR_MIO_MST_TRI0_PIN_10_TRI_WIDTH   1UL
2414 #define XIOU_SLCR_MIO_MST_TRI0_PIN_10_TRI_MASK    0x00000400UL
2415 #define XIOU_SLCR_MIO_MST_TRI0_PIN_10_TRI_DEFVAL  0x1UL
2416
2417 #define XIOU_SLCR_MIO_MST_TRI0_PIN_09_TRI_SHIFT   9UL
2418 #define XIOU_SLCR_MIO_MST_TRI0_PIN_09_TRI_WIDTH   1UL
2419 #define XIOU_SLCR_MIO_MST_TRI0_PIN_09_TRI_MASK    0x00000200UL
2420 #define XIOU_SLCR_MIO_MST_TRI0_PIN_09_TRI_DEFVAL  0x1UL
2421
2422 #define XIOU_SLCR_MIO_MST_TRI0_PIN_08_TRI_SHIFT   8UL
2423 #define XIOU_SLCR_MIO_MST_TRI0_PIN_08_TRI_WIDTH   1UL
2424 #define XIOU_SLCR_MIO_MST_TRI0_PIN_08_TRI_MASK    0x00000100UL
2425 #define XIOU_SLCR_MIO_MST_TRI0_PIN_08_TRI_DEFVAL  0x1UL
2426
2427 #define XIOU_SLCR_MIO_MST_TRI0_PIN_07_TRI_SHIFT   7UL
2428 #define XIOU_SLCR_MIO_MST_TRI0_PIN_07_TRI_WIDTH   1UL
2429 #define XIOU_SLCR_MIO_MST_TRI0_PIN_07_TRI_MASK    0x00000080UL
2430 #define XIOU_SLCR_MIO_MST_TRI0_PIN_07_TRI_DEFVAL  0x1UL
2431
2432 #define XIOU_SLCR_MIO_MST_TRI0_PIN_06_TRI_SHIFT   6UL
2433 #define XIOU_SLCR_MIO_MST_TRI0_PIN_06_TRI_WIDTH   1UL
2434 #define XIOU_SLCR_MIO_MST_TRI0_PIN_06_TRI_MASK    0x00000040UL
2435 #define XIOU_SLCR_MIO_MST_TRI0_PIN_06_TRI_DEFVAL  0x1UL
2436
2437 #define XIOU_SLCR_MIO_MST_TRI0_PIN_05_TRI_SHIFT   5UL
2438 #define XIOU_SLCR_MIO_MST_TRI0_PIN_05_TRI_WIDTH   1UL
2439 #define XIOU_SLCR_MIO_MST_TRI0_PIN_05_TRI_MASK    0x00000020UL
2440 #define XIOU_SLCR_MIO_MST_TRI0_PIN_05_TRI_DEFVAL  0x1UL
2441
2442 #define XIOU_SLCR_MIO_MST_TRI0_PIN_04_TRI_SHIFT   4UL
2443 #define XIOU_SLCR_MIO_MST_TRI0_PIN_04_TRI_WIDTH   1UL
2444 #define XIOU_SLCR_MIO_MST_TRI0_PIN_04_TRI_MASK    0x00000010UL
2445 #define XIOU_SLCR_MIO_MST_TRI0_PIN_04_TRI_DEFVAL  0x1UL
2446
2447 #define XIOU_SLCR_MIO_MST_TRI0_PIN_03_TRI_SHIFT   3UL
2448 #define XIOU_SLCR_MIO_MST_TRI0_PIN_03_TRI_WIDTH   1UL
2449 #define XIOU_SLCR_MIO_MST_TRI0_PIN_03_TRI_MASK    0x00000008UL
2450 #define XIOU_SLCR_MIO_MST_TRI0_PIN_03_TRI_DEFVAL  0x1UL
2451
2452 #define XIOU_SLCR_MIO_MST_TRI0_PIN_02_TRI_SHIFT   2UL
2453 #define XIOU_SLCR_MIO_MST_TRI0_PIN_02_TRI_WIDTH   1UL
2454 #define XIOU_SLCR_MIO_MST_TRI0_PIN_02_TRI_MASK    0x00000004UL
2455 #define XIOU_SLCR_MIO_MST_TRI0_PIN_02_TRI_DEFVAL  0x1UL
2456
2457 #define XIOU_SLCR_MIO_MST_TRI0_PIN_01_TRI_SHIFT   1UL
2458 #define XIOU_SLCR_MIO_MST_TRI0_PIN_01_TRI_WIDTH   1UL
2459 #define XIOU_SLCR_MIO_MST_TRI0_PIN_01_TRI_MASK    0x00000002UL
2460 #define XIOU_SLCR_MIO_MST_TRI0_PIN_01_TRI_DEFVAL  0x1UL
2461
2462 #define XIOU_SLCR_MIO_MST_TRI0_PIN_00_TRI_SHIFT   0UL
2463 #define XIOU_SLCR_MIO_MST_TRI0_PIN_00_TRI_WIDTH   1UL
2464 #define XIOU_SLCR_MIO_MST_TRI0_PIN_00_TRI_MASK    0x00000001UL
2465 #define XIOU_SLCR_MIO_MST_TRI0_PIN_00_TRI_DEFVAL  0x1UL
2466
2467 /**
2468  * Register: XiouSlcrMioMstTri1
2469  */
2470 #define XIOU_SLCR_MIO_MST_TRI1    ( ( XIOU_SLCR_BASEADDR ) + 0x00000208UL )
2471 #define XIOU_SLCR_MIO_MST_TRI1_RSTVAL   0xffffffffUL
2472
2473 #define XIOU_SLCR_MIO_MST_TRI1_PIN_63_TRI_SHIFT   31UL
2474 #define XIOU_SLCR_MIO_MST_TRI1_PIN_63_TRI_WIDTH   1UL
2475 #define XIOU_SLCR_MIO_MST_TRI1_PIN_63_TRI_MASK    0x80000000UL
2476 #define XIOU_SLCR_MIO_MST_TRI1_PIN_63_TRI_DEFVAL  0x1UL
2477
2478 #define XIOU_SLCR_MIO_MST_TRI1_PIN_62_TRI_SHIFT   30UL
2479 #define XIOU_SLCR_MIO_MST_TRI1_PIN_62_TRI_WIDTH   1UL
2480 #define XIOU_SLCR_MIO_MST_TRI1_PIN_62_TRI_MASK    0x40000000UL
2481 #define XIOU_SLCR_MIO_MST_TRI1_PIN_62_TRI_DEFVAL  0x1UL
2482
2483 #define XIOU_SLCR_MIO_MST_TRI1_PIN_61_TRI_SHIFT   29UL
2484 #define XIOU_SLCR_MIO_MST_TRI1_PIN_61_TRI_WIDTH   1UL
2485 #define XIOU_SLCR_MIO_MST_TRI1_PIN_61_TRI_MASK    0x20000000UL
2486 #define XIOU_SLCR_MIO_MST_TRI1_PIN_61_TRI_DEFVAL  0x1UL
2487
2488 #define XIOU_SLCR_MIO_MST_TRI1_PIN_60_TRI_SHIFT   28UL
2489 #define XIOU_SLCR_MIO_MST_TRI1_PIN_60_TRI_WIDTH   1UL
2490 #define XIOU_SLCR_MIO_MST_TRI1_PIN_60_TRI_MASK    0x10000000UL
2491 #define XIOU_SLCR_MIO_MST_TRI1_PIN_60_TRI_DEFVAL  0x1UL
2492
2493 #define XIOU_SLCR_MIO_MST_TRI1_PIN_59_TRI_SHIFT   27UL
2494 #define XIOU_SLCR_MIO_MST_TRI1_PIN_59_TRI_WIDTH   1UL
2495 #define XIOU_SLCR_MIO_MST_TRI1_PIN_59_TRI_MASK    0x08000000UL
2496 #define XIOU_SLCR_MIO_MST_TRI1_PIN_59_TRI_DEFVAL  0x1UL
2497
2498 #define XIOU_SLCR_MIO_MST_TRI1_PIN_58_TRI_SHIFT   26UL
2499 #define XIOU_SLCR_MIO_MST_TRI1_PIN_58_TRI_WIDTH   1UL
2500 #define XIOU_SLCR_MIO_MST_TRI1_PIN_58_TRI_MASK    0x04000000UL
2501 #define XIOU_SLCR_MIO_MST_TRI1_PIN_58_TRI_DEFVAL  0x1UL
2502
2503 #define XIOU_SLCR_MIO_MST_TRI1_PIN_57_TRI_SHIFT   25UL
2504 #define XIOU_SLCR_MIO_MST_TRI1_PIN_57_TRI_WIDTH   1UL
2505 #define XIOU_SLCR_MIO_MST_TRI1_PIN_57_TRI_MASK    0x02000000UL
2506 #define XIOU_SLCR_MIO_MST_TRI1_PIN_57_TRI_DEFVAL  0x1UL
2507
2508 #define XIOU_SLCR_MIO_MST_TRI1_PIN_56_TRI_SHIFT   24UL
2509 #define XIOU_SLCR_MIO_MST_TRI1_PIN_56_TRI_WIDTH   1UL
2510 #define XIOU_SLCR_MIO_MST_TRI1_PIN_56_TRI_MASK    0x01000000UL
2511 #define XIOU_SLCR_MIO_MST_TRI1_PIN_56_TRI_DEFVAL  0x1UL
2512
2513 #define XIOU_SLCR_MIO_MST_TRI1_PIN_55_TRI_SHIFT   23UL
2514 #define XIOU_SLCR_MIO_MST_TRI1_PIN_55_TRI_WIDTH   1UL
2515 #define XIOU_SLCR_MIO_MST_TRI1_PIN_55_TRI_MASK    0x00800000UL
2516 #define XIOU_SLCR_MIO_MST_TRI1_PIN_55_TRI_DEFVAL  0x1UL
2517
2518 #define XIOU_SLCR_MIO_MST_TRI1_PIN_54_TRI_SHIFT   22UL
2519 #define XIOU_SLCR_MIO_MST_TRI1_PIN_54_TRI_WIDTH   1UL
2520 #define XIOU_SLCR_MIO_MST_TRI1_PIN_54_TRI_MASK    0x00400000UL
2521 #define XIOU_SLCR_MIO_MST_TRI1_PIN_54_TRI_DEFVAL  0x1UL
2522
2523 #define XIOU_SLCR_MIO_MST_TRI1_PIN_53_TRI_SHIFT   21UL
2524 #define XIOU_SLCR_MIO_MST_TRI1_PIN_53_TRI_WIDTH   1UL
2525 #define XIOU_SLCR_MIO_MST_TRI1_PIN_53_TRI_MASK    0x00200000UL
2526 #define XIOU_SLCR_MIO_MST_TRI1_PIN_53_TRI_DEFVAL  0x1UL
2527
2528 #define XIOU_SLCR_MIO_MST_TRI1_PIN_52_TRI_SHIFT   20UL
2529 #define XIOU_SLCR_MIO_MST_TRI1_PIN_52_TRI_WIDTH   1UL
2530 #define XIOU_SLCR_MIO_MST_TRI1_PIN_52_TRI_MASK    0x00100000UL
2531 #define XIOU_SLCR_MIO_MST_TRI1_PIN_52_TRI_DEFVAL  0x1UL
2532
2533 #define XIOU_SLCR_MIO_MST_TRI1_PIN_51_TRI_SHIFT   19UL
2534 #define XIOU_SLCR_MIO_MST_TRI1_PIN_51_TRI_WIDTH   1UL
2535 #define XIOU_SLCR_MIO_MST_TRI1_PIN_51_TRI_MASK    0x00080000UL
2536 #define XIOU_SLCR_MIO_MST_TRI1_PIN_51_TRI_DEFVAL  0x1UL
2537
2538 #define XIOU_SLCR_MIO_MST_TRI1_PIN_50_TRI_SHIFT   18UL
2539 #define XIOU_SLCR_MIO_MST_TRI1_PIN_50_TRI_WIDTH   1UL
2540 #define XIOU_SLCR_MIO_MST_TRI1_PIN_50_TRI_MASK    0x00040000UL
2541 #define XIOU_SLCR_MIO_MST_TRI1_PIN_50_TRI_DEFVAL  0x1UL
2542
2543 #define XIOU_SLCR_MIO_MST_TRI1_PIN_49_TRI_SHIFT   17UL
2544 #define XIOU_SLCR_MIO_MST_TRI1_PIN_49_TRI_WIDTH   1UL
2545 #define XIOU_SLCR_MIO_MST_TRI1_PIN_49_TRI_MASK    0x00020000UL
2546 #define XIOU_SLCR_MIO_MST_TRI1_PIN_49_TRI_DEFVAL  0x1UL
2547
2548 #define XIOU_SLCR_MIO_MST_TRI1_PIN_48_TRI_SHIFT   16UL
2549 #define XIOU_SLCR_MIO_MST_TRI1_PIN_48_TRI_WIDTH   1UL
2550 #define XIOU_SLCR_MIO_MST_TRI1_PIN_48_TRI_MASK    0x00010000UL
2551 #define XIOU_SLCR_MIO_MST_TRI1_PIN_48_TRI_DEFVAL  0x1UL
2552
2553 #define XIOU_SLCR_MIO_MST_TRI1_PIN_47_TRI_SHIFT   15UL
2554 #define XIOU_SLCR_MIO_MST_TRI1_PIN_47_TRI_WIDTH   1UL
2555 #define XIOU_SLCR_MIO_MST_TRI1_PIN_47_TRI_MASK    0x00008000UL
2556 #define XIOU_SLCR_MIO_MST_TRI1_PIN_47_TRI_DEFVAL  0x1UL
2557
2558 #define XIOU_SLCR_MIO_MST_TRI1_PIN_46_TRI_SHIFT   14UL
2559 #define XIOU_SLCR_MIO_MST_TRI1_PIN_46_TRI_WIDTH   1UL
2560 #define XIOU_SLCR_MIO_MST_TRI1_PIN_46_TRI_MASK    0x00004000UL
2561 #define XIOU_SLCR_MIO_MST_TRI1_PIN_46_TRI_DEFVAL  0x1UL
2562
2563 #define XIOU_SLCR_MIO_MST_TRI1_PIN_45_TRI_SHIFT   13UL
2564 #define XIOU_SLCR_MIO_MST_TRI1_PIN_45_TRI_WIDTH   1UL
2565 #define XIOU_SLCR_MIO_MST_TRI1_PIN_45_TRI_MASK    0x00002000UL
2566 #define XIOU_SLCR_MIO_MST_TRI1_PIN_45_TRI_DEFVAL  0x1UL
2567
2568 #define XIOU_SLCR_MIO_MST_TRI1_PIN_44_TRI_SHIFT   12UL
2569 #define XIOU_SLCR_MIO_MST_TRI1_PIN_44_TRI_WIDTH   1UL
2570 #define XIOU_SLCR_MIO_MST_TRI1_PIN_44_TRI_MASK    0x00001000UL
2571 #define XIOU_SLCR_MIO_MST_TRI1_PIN_44_TRI_DEFVAL  0x1UL
2572
2573 #define XIOU_SLCR_MIO_MST_TRI1_PIN_43_TRI_SHIFT   11UL
2574 #define XIOU_SLCR_MIO_MST_TRI1_PIN_43_TRI_WIDTH   1UL
2575 #define XIOU_SLCR_MIO_MST_TRI1_PIN_43_TRI_MASK    0x00000800UL
2576 #define XIOU_SLCR_MIO_MST_TRI1_PIN_43_TRI_DEFVAL  0x1UL
2577
2578 #define XIOU_SLCR_MIO_MST_TRI1_PIN_42_TRI_SHIFT   10UL
2579 #define XIOU_SLCR_MIO_MST_TRI1_PIN_42_TRI_WIDTH   1UL
2580 #define XIOU_SLCR_MIO_MST_TRI1_PIN_42_TRI_MASK    0x00000400UL
2581 #define XIOU_SLCR_MIO_MST_TRI1_PIN_42_TRI_DEFVAL  0x1UL
2582
2583 #define XIOU_SLCR_MIO_MST_TRI1_PIN_41_TRI_SHIFT   9UL
2584 #define XIOU_SLCR_MIO_MST_TRI1_PIN_41_TRI_WIDTH   1UL
2585 #define XIOU_SLCR_MIO_MST_TRI1_PIN_41_TRI_MASK    0x00000200UL
2586 #define XIOU_SLCR_MIO_MST_TRI1_PIN_41_TRI_DEFVAL  0x1UL
2587
2588 #define XIOU_SLCR_MIO_MST_TRI1_PIN_40_TRI_SHIFT   8UL
2589 #define XIOU_SLCR_MIO_MST_TRI1_PIN_40_TRI_WIDTH   1UL
2590 #define XIOU_SLCR_MIO_MST_TRI1_PIN_40_TRI_MASK    0x00000100UL
2591 #define XIOU_SLCR_MIO_MST_TRI1_PIN_40_TRI_DEFVAL  0x1UL
2592
2593 #define XIOU_SLCR_MIO_MST_TRI1_PIN_39_TRI_SHIFT   7UL
2594 #define XIOU_SLCR_MIO_MST_TRI1_PIN_39_TRI_WIDTH   1UL
2595 #define XIOU_SLCR_MIO_MST_TRI1_PIN_39_TRI_MASK    0x00000080UL
2596 #define XIOU_SLCR_MIO_MST_TRI1_PIN_39_TRI_DEFVAL  0x1UL
2597
2598 #define XIOU_SLCR_MIO_MST_TRI1_PIN_38_TRI_SHIFT   6UL
2599 #define XIOU_SLCR_MIO_MST_TRI1_PIN_38_TRI_WIDTH   1UL
2600 #define XIOU_SLCR_MIO_MST_TRI1_PIN_38_TRI_MASK    0x00000040UL
2601 #define XIOU_SLCR_MIO_MST_TRI1_PIN_38_TRI_DEFVAL  0x1UL
2602
2603 #define XIOU_SLCR_MIO_MST_TRI1_PIN_37_TRI_SHIFT   5UL
2604 #define XIOU_SLCR_MIO_MST_TRI1_PIN_37_TRI_WIDTH   1UL
2605 #define XIOU_SLCR_MIO_MST_TRI1_PIN_37_TRI_MASK    0x00000020UL
2606 #define XIOU_SLCR_MIO_MST_TRI1_PIN_37_TRI_DEFVAL  0x1UL
2607
2608 #define XIOU_SLCR_MIO_MST_TRI1_PIN_36_TRI_SHIFT   4UL
2609 #define XIOU_SLCR_MIO_MST_TRI1_PIN_36_TRI_WIDTH   1UL
2610 #define XIOU_SLCR_MIO_MST_TRI1_PIN_36_TRI_MASK    0x00000010UL
2611 #define XIOU_SLCR_MIO_MST_TRI1_PIN_36_TRI_DEFVAL  0x1UL
2612
2613 #define XIOU_SLCR_MIO_MST_TRI1_PIN_35_TRI_SHIFT   3UL
2614 #define XIOU_SLCR_MIO_MST_TRI1_PIN_35_TRI_WIDTH   1UL
2615 #define XIOU_SLCR_MIO_MST_TRI1_PIN_35_TRI_MASK    0x00000008UL
2616 #define XIOU_SLCR_MIO_MST_TRI1_PIN_35_TRI_DEFVAL  0x1UL
2617
2618 #define XIOU_SLCR_MIO_MST_TRI1_PIN_34_TRI_SHIFT   2UL
2619 #define XIOU_SLCR_MIO_MST_TRI1_PIN_34_TRI_WIDTH   1UL
2620 #define XIOU_SLCR_MIO_MST_TRI1_PIN_34_TRI_MASK    0x00000004UL
2621 #define XIOU_SLCR_MIO_MST_TRI1_PIN_34_TRI_DEFVAL  0x1UL
2622
2623 #define XIOU_SLCR_MIO_MST_TRI1_PIN_33_TRI_SHIFT   1UL
2624 #define XIOU_SLCR_MIO_MST_TRI1_PIN_33_TRI_WIDTH   1UL
2625 #define XIOU_SLCR_MIO_MST_TRI1_PIN_33_TRI_MASK    0x00000002UL
2626 #define XIOU_SLCR_MIO_MST_TRI1_PIN_33_TRI_DEFVAL  0x1UL
2627
2628 #define XIOU_SLCR_MIO_MST_TRI1_PIN_32_TRI_SHIFT   0UL
2629 #define XIOU_SLCR_MIO_MST_TRI1_PIN_32_TRI_WIDTH   1UL
2630 #define XIOU_SLCR_MIO_MST_TRI1_PIN_32_TRI_MASK    0x00000001UL
2631 #define XIOU_SLCR_MIO_MST_TRI1_PIN_32_TRI_DEFVAL  0x1UL
2632
2633 /**
2634  * Register: XiouSlcrMioMstTri2
2635  */
2636 #define XIOU_SLCR_MIO_MST_TRI2    ( ( XIOU_SLCR_BASEADDR ) + 0x0000020CUL )
2637 #define XIOU_SLCR_MIO_MST_TRI2_RSTVAL   0x00003fffUL
2638
2639 #define XIOU_SLCR_MIO_MST_TRI2_PIN_77_TRI_SHIFT   13UL
2640 #define XIOU_SLCR_MIO_MST_TRI2_PIN_77_TRI_WIDTH   1UL
2641 #define XIOU_SLCR_MIO_MST_TRI2_PIN_77_TRI_MASK    0x00002000UL
2642 #define XIOU_SLCR_MIO_MST_TRI2_PIN_77_TRI_DEFVAL  0x1UL
2643
2644 #define XIOU_SLCR_MIO_MST_TRI2_PIN_76_TRI_SHIFT   12UL
2645 #define XIOU_SLCR_MIO_MST_TRI2_PIN_76_TRI_WIDTH   1UL
2646 #define XIOU_SLCR_MIO_MST_TRI2_PIN_76_TRI_MASK    0x00001000UL
2647 #define XIOU_SLCR_MIO_MST_TRI2_PIN_76_TRI_DEFVAL  0x1UL
2648
2649 #define XIOU_SLCR_MIO_MST_TRI2_PIN_75_TRI_SHIFT   11UL
2650 #define XIOU_SLCR_MIO_MST_TRI2_PIN_75_TRI_WIDTH   1UL
2651 #define XIOU_SLCR_MIO_MST_TRI2_PIN_75_TRI_MASK    0x00000800UL
2652 #define XIOU_SLCR_MIO_MST_TRI2_PIN_75_TRI_DEFVAL  0x1UL
2653
2654 #define XIOU_SLCR_MIO_MST_TRI2_PIN_74_TRI_SHIFT   10UL
2655 #define XIOU_SLCR_MIO_MST_TRI2_PIN_74_TRI_WIDTH   1UL
2656 #define XIOU_SLCR_MIO_MST_TRI2_PIN_74_TRI_MASK    0x00000400UL
2657 #define XIOU_SLCR_MIO_MST_TRI2_PIN_74_TRI_DEFVAL  0x1UL
2658
2659 #define XIOU_SLCR_MIO_MST_TRI2_PIN_73_TRI_SHIFT   9UL
2660 #define XIOU_SLCR_MIO_MST_TRI2_PIN_73_TRI_WIDTH   1UL
2661 #define XIOU_SLCR_MIO_MST_TRI2_PIN_73_TRI_MASK    0x00000200UL
2662 #define XIOU_SLCR_MIO_MST_TRI2_PIN_73_TRI_DEFVAL  0x1UL
2663
2664 #define XIOU_SLCR_MIO_MST_TRI2_PIN_72_TRI_SHIFT   8UL
2665 #define XIOU_SLCR_MIO_MST_TRI2_PIN_72_TRI_WIDTH   1UL
2666 #define XIOU_SLCR_MIO_MST_TRI2_PIN_72_TRI_MASK    0x00000100UL
2667 #define XIOU_SLCR_MIO_MST_TRI2_PIN_72_TRI_DEFVAL  0x1UL
2668
2669 #define XIOU_SLCR_MIO_MST_TRI2_PIN_71_TRI_SHIFT   7UL
2670 #define XIOU_SLCR_MIO_MST_TRI2_PIN_71_TRI_WIDTH   1UL
2671 #define XIOU_SLCR_MIO_MST_TRI2_PIN_71_TRI_MASK    0x00000080UL
2672 #define XIOU_SLCR_MIO_MST_TRI2_PIN_71_TRI_DEFVAL  0x1UL
2673
2674 #define XIOU_SLCR_MIO_MST_TRI2_PIN_70_TRI_SHIFT   6UL
2675 #define XIOU_SLCR_MIO_MST_TRI2_PIN_70_TRI_WIDTH   1UL
2676 #define XIOU_SLCR_MIO_MST_TRI2_PIN_70_TRI_MASK    0x00000040UL
2677 #define XIOU_SLCR_MIO_MST_TRI2_PIN_70_TRI_DEFVAL  0x1UL
2678
2679 #define XIOU_SLCR_MIO_MST_TRI2_PIN_69_TRI_SHIFT   5UL
2680 #define XIOU_SLCR_MIO_MST_TRI2_PIN_69_TRI_WIDTH   1UL
2681 #define XIOU_SLCR_MIO_MST_TRI2_PIN_69_TRI_MASK    0x00000020UL
2682 #define XIOU_SLCR_MIO_MST_TRI2_PIN_69_TRI_DEFVAL  0x1UL
2683
2684 #define XIOU_SLCR_MIO_MST_TRI2_PIN_68_TRI_SHIFT   4UL
2685 #define XIOU_SLCR_MIO_MST_TRI2_PIN_68_TRI_WIDTH   1UL
2686 #define XIOU_SLCR_MIO_MST_TRI2_PIN_68_TRI_MASK    0x00000010UL
2687 #define XIOU_SLCR_MIO_MST_TRI2_PIN_68_TRI_DEFVAL  0x1UL
2688
2689 #define XIOU_SLCR_MIO_MST_TRI2_PIN_67_TRI_SHIFT   3UL
2690 #define XIOU_SLCR_MIO_MST_TRI2_PIN_67_TRI_WIDTH   1UL
2691 #define XIOU_SLCR_MIO_MST_TRI2_PIN_67_TRI_MASK    0x00000008UL
2692 #define XIOU_SLCR_MIO_MST_TRI2_PIN_67_TRI_DEFVAL  0x1UL
2693
2694 #define XIOU_SLCR_MIO_MST_TRI2_PIN_66_TRI_SHIFT   2UL
2695 #define XIOU_SLCR_MIO_MST_TRI2_PIN_66_TRI_WIDTH   1UL
2696 #define XIOU_SLCR_MIO_MST_TRI2_PIN_66_TRI_MASK    0x00000004UL
2697 #define XIOU_SLCR_MIO_MST_TRI2_PIN_66_TRI_DEFVAL  0x1UL
2698
2699 #define XIOU_SLCR_MIO_MST_TRI2_PIN_65_TRI_SHIFT   1UL
2700 #define XIOU_SLCR_MIO_MST_TRI2_PIN_65_TRI_WIDTH   1UL
2701 #define XIOU_SLCR_MIO_MST_TRI2_PIN_65_TRI_MASK    0x00000002UL
2702 #define XIOU_SLCR_MIO_MST_TRI2_PIN_65_TRI_DEFVAL  0x1UL
2703
2704 #define XIOU_SLCR_MIO_MST_TRI2_PIN_64_TRI_SHIFT   0UL
2705 #define XIOU_SLCR_MIO_MST_TRI2_PIN_64_TRI_WIDTH   1UL
2706 #define XIOU_SLCR_MIO_MST_TRI2_PIN_64_TRI_MASK    0x00000001UL
2707 #define XIOU_SLCR_MIO_MST_TRI2_PIN_64_TRI_DEFVAL  0x1UL
2708
2709 /**
2710  * Register: XiouSlcrWdtClkSel
2711  */
2712 #define XIOU_SLCR_WDT_CLK_SEL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000300UL )
2713 #define XIOU_SLCR_WDT_CLK_SEL_RSTVAL   0x00000000UL
2714
2715 #define XIOU_SLCR_WDT_CLK_SEL_SHIFT   0UL
2716 #define XIOU_SLCR_WDT_CLK_SEL_WIDTH   1UL
2717 #define XIOU_SLCR_WDT_CLK_SEL_MASK    0x00000001UL
2718 #define XIOU_SLCR_WDT_CLK_SEL_DEFVAL  0x0UL
2719
2720 /**
2721  * Register: XiouSlcrCanMioCtrl
2722  */
2723 #define XIOU_SLCR_CAN_MIO_CTRL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000304UL )
2724 #define XIOU_SLCR_CAN_MIO_CTRL_RSTVAL   0x00000000UL
2725
2726 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_RXIN_REG_SHIFT   23UL
2727 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_RXIN_REG_WIDTH   1UL
2728 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_RXIN_REG_MASK    0x00800000UL
2729 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_RXIN_REG_DEFVAL  0x0UL
2730
2731 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_REF_SEL_SHIFT   22UL
2732 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_REF_SEL_WIDTH   1UL
2733 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_REF_SEL_MASK    0x00400000UL
2734 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_REF_SEL_DEFVAL  0x0UL
2735
2736 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_MUX_SHIFT   15UL
2737 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_MUX_WIDTH   7UL
2738 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_MUX_MASK    0x003f8000UL
2739 #define XIOU_SLCR_CAN_MIO_CTRL_CAN1_MUX_DEFVAL  0x0UL
2740
2741 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_RXIN_REG_SHIFT   8UL
2742 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_RXIN_REG_WIDTH   1UL
2743 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_RXIN_REG_MASK    0x00000100UL
2744 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_RXIN_REG_DEFVAL  0x0UL
2745
2746 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_REF_SEL_SHIFT   7UL
2747 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_REF_SEL_WIDTH   1UL
2748 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_REF_SEL_MASK    0x00000080UL
2749 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_REF_SEL_DEFVAL  0x0UL
2750
2751 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_MUX_SHIFT   0UL
2752 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_MUX_WIDTH   7UL
2753 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_MUX_MASK    0x0000007fUL
2754 #define XIOU_SLCR_CAN_MIO_CTRL_CAN0_MUX_DEFVAL  0x0UL
2755
2756 /**
2757  * Register: XiouSlcrGemClkCtrl
2758  */
2759 #define XIOU_SLCR_GEM_CLK_CTRL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000308UL )
2760 #define XIOU_SLCR_GEM_CLK_CTRL_RSTVAL   0x00000000UL
2761
2762 #define XIOU_SLCR_GEM_CLK_CTRL_TSU_LB_SEL_SHIFT   22UL
2763 #define XIOU_SLCR_GEM_CLK_CTRL_TSU_LB_SEL_WIDTH   1UL
2764 #define XIOU_SLCR_GEM_CLK_CTRL_TSU_LB_SEL_MASK    0x00400000UL
2765 #define XIOU_SLCR_GEM_CLK_CTRL_TSU_LB_SEL_DEFVAL  0x0UL
2766
2767 #define XIOU_SLCR_GEM_CLK_CTRL_TSU_SEL_SHIFT   20UL
2768 #define XIOU_SLCR_GEM_CLK_CTRL_TSU_SEL_WIDTH   2UL
2769 #define XIOU_SLCR_GEM_CLK_CTRL_TSU_SEL_MASK    0x00300000UL
2770 #define XIOU_SLCR_GEM_CLK_CTRL_TSU_SEL_DEFVAL  0x0UL
2771
2772 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_SHIFT   18UL
2773 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_WIDTH   1UL
2774 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_MASK    0x00040000UL
2775 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_DEFVAL  0x0UL
2776
2777 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_SHIFT   17UL
2778 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_WIDTH   1UL
2779 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_MASK    0x00020000UL
2780 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_DEFVAL  0x0UL
2781
2782 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_SHIFT   16UL
2783 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_WIDTH   1UL
2784 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_MASK    0x00010000UL
2785 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_DEFVAL  0x0UL
2786
2787 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_SHIFT   15UL
2788 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_WIDTH   1UL
2789 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_MASK    0x00008000UL
2790 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_DEFVAL  0x0UL
2791
2792 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_SHIFT   13UL
2793 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_WIDTH   1UL
2794 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_MASK    0x00002000UL
2795 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_DEFVAL  0x0UL
2796
2797 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_SHIFT   12UL
2798 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_WIDTH   1UL
2799 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_MASK    0x00001000UL
2800 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_DEFVAL  0x0UL
2801
2802 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_SHIFT   11UL
2803 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_WIDTH   1UL
2804 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_MASK    0x00000800UL
2805 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_DEFVAL  0x0UL
2806
2807 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_SHIFT   10UL
2808 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_WIDTH   1UL
2809 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_MASK    0x00000400UL
2810 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_DEFVAL  0x0UL
2811
2812 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_SHIFT   8UL
2813 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_WIDTH   1UL
2814 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_MASK    0x00000100UL
2815 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_DEFVAL  0x0UL
2816
2817 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_SHIFT   7UL
2818 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_WIDTH   1UL
2819 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_MASK    0x00000080UL
2820 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_DEFVAL  0x0UL
2821
2822 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_SHIFT   6UL
2823 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_WIDTH   1UL
2824 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_MASK    0x00000040UL
2825 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_DEFVAL  0x0UL
2826
2827 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_SHIFT   5UL
2828 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_WIDTH   1UL
2829 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_MASK    0x00000020UL
2830 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_DEFVAL  0x0UL
2831
2832 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_SHIFT   3UL
2833 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_WIDTH   1UL
2834 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_MASK    0x00000008UL
2835 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_FIFO_SEL_DEFVAL  0x0UL
2836
2837 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_SHIFT   2UL
2838 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_WIDTH   1UL
2839 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_MASK    0x00000004UL
2840 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_SGMII_MODE_DEFVAL  0x0UL
2841
2842 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_SHIFT   1UL
2843 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_WIDTH   1UL
2844 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_MASK    0x00000002UL
2845 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_REF_SRC_SEL_DEFVAL  0x0UL
2846
2847 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_SHIFT   0UL
2848 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_WIDTH   1UL
2849 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_MASK    0x00000001UL
2850 #define XIOU_SLCR_GEM_CLK_CTRL_XEMACPS_RX_SRC_SEL_DEFVAL  0x0UL
2851
2852 /**
2853  * Register: XiouSlcrSdioClkCtrl
2854  */
2855 #define XIOU_SLCR_SDIO_CLK_CTRL    ( ( XIOU_SLCR_BASEADDR ) + 0x0000030CUL )
2856 #define XIOU_SLCR_SDIO_CLK_CTRL_RSTVAL   0x00000000UL
2857
2858 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO1_FBCLK_SEL_SHIFT   18UL
2859 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO1_FBCLK_SEL_WIDTH   1UL
2860 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO1_FBCLK_SEL_MASK    0x00040000UL
2861 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO1_FBCLK_SEL_DEFVAL  0x0UL
2862
2863 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO1_RX_SRC_SEL_SHIFT   17UL
2864 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO1_RX_SRC_SEL_WIDTH   1UL
2865 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO1_RX_SRC_SEL_MASK    0x00020000UL
2866 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO1_RX_SRC_SEL_DEFVAL  0x0UL
2867
2868 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO0_FBCLK_SEL_SHIFT   2UL
2869 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO0_FBCLK_SEL_WIDTH   1UL
2870 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO0_FBCLK_SEL_MASK    0x00000004UL
2871 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO0_FBCLK_SEL_DEFVAL  0x0UL
2872
2873 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO0_RX_SRC_SEL_SHIFT   0UL
2874 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO0_RX_SRC_SEL_WIDTH   2UL
2875 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO0_RX_SRC_SEL_MASK    0x00000003UL
2876 #define XIOU_SLCR_SDIO_CLK_CTRL_SDIO0_RX_SRC_SEL_DEFVAL  0x0UL
2877
2878 /**
2879  * Register: XiouSlcrCtrlRegSd
2880  */
2881 #define XIOU_SLCR_CTRL_REG_SD    ( ( XIOU_SLCR_BASEADDR ) + 0x00000310UL )
2882 #define XIOU_SLCR_CTRL_REG_SD_RSTVAL   0x00000000UL
2883
2884 #define XIOU_SLCR_CTRL_REG_SD_XSDPS_EMMC_SEL_SHIFT   15UL
2885 #define XIOU_SLCR_CTRL_REG_SD_XSDPS_EMMC_SEL_WIDTH   1UL
2886 #define XIOU_SLCR_CTRL_REG_SD_XSDPS_EMMC_SEL_MASK    0x00008000UL
2887 #define XIOU_SLCR_CTRL_REG_SD_XSDPS_EMMC_SEL_DEFVAL  0x0UL
2888
2889 #define XIOU_SLCR_CTRL_REG_SD_XSDPS_EMMC_SEL_SHIFT   0UL
2890 #define XIOU_SLCR_CTRL_REG_SD_XSDPS_EMMC_SEL_WIDTH   1UL
2891 #define XIOU_SLCR_CTRL_REG_SD_XSDPS_EMMC_SEL_MASK    0x00000001UL
2892 #define XIOU_SLCR_CTRL_REG_SD_XSDPS_EMMC_SEL_DEFVAL  0x0UL
2893
2894 /**
2895  * Register: XiouSlcrSdItapdly
2896  */
2897 #define XIOU_SLCR_SD_ITAPDLY    ( ( XIOU_SLCR_BASEADDR ) + 0x00000314UL )
2898 #define XIOU_SLCR_SD_ITAPDLY_RSTVAL   0x00000000UL
2899
2900 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPCHGWIN_SHIFT   25UL
2901 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPCHGWIN_WIDTH   1UL
2902 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPCHGWIN_MASK    0x02000000UL
2903 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPCHGWIN_DEFVAL  0x0UL
2904
2905 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYENA_SHIFT   24UL
2906 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYENA_WIDTH   1UL
2907 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYENA_MASK    0x01000000UL
2908 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYENA_DEFVAL  0x0UL
2909
2910 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYSEL_SHIFT   16UL
2911 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYSEL_WIDTH   8UL
2912 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYSEL_MASK    0x00ff0000UL
2913 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYSEL_DEFVAL  0x0UL
2914
2915 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPCHGWIN_SHIFT   9UL
2916 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPCHGWIN_WIDTH   1UL
2917 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPCHGWIN_MASK    0x00000200UL
2918 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPCHGWIN_DEFVAL  0x0UL
2919
2920 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYENA_SHIFT   8UL
2921 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYENA_WIDTH   1UL
2922 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYENA_MASK    0x00000100UL
2923 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYENA_DEFVAL  0x0UL
2924
2925 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYSEL_SHIFT   0UL
2926 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYSEL_WIDTH   8UL
2927 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYSEL_MASK    0x000000ffUL
2928 #define XIOU_SLCR_SD_ITAPDLY_XSDPS_ITAPDLYSEL_DEFVAL  0x0UL
2929
2930 /**
2931  * Register: XiouSlcrSdOtapdlysel
2932  */
2933 #define XIOU_SLCR_SD_OTAPDLYSEL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000318UL )
2934 #define XIOU_SLCR_SD_OTAPDLYSEL_RSTVAL   0x00000000UL
2935
2936 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_OTAPDLYENA_SHIFT   22UL
2937 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_OTAPDLYENA_WIDTH   1UL
2938 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_OTAPDLYENA_MASK    0x00400000UL
2939 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_OTAPDLYENA_DEFVAL  0x0UL
2940
2941 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_SHIFT   16UL
2942 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_WIDTH   6UL
2943 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_MASK    0x003f0000UL
2944 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_DEFVAL  0x0UL
2945
2946 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_OTAPDLYENA_SHIFT   6UL
2947 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_OTAPDLYENA_WIDTH   1UL
2948 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_OTAPDLYENA_MASK    0x00000040UL
2949 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_OTAPDLYENA_DEFVAL  0x0UL
2950
2951 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_SHIFT   0UL
2952 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_WIDTH   6UL
2953 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_MASK    0x0000003fUL
2954 #define XIOU_SLCR_SD_OTAPDLYSEL_XSDPS_DEFVAL  0x0UL
2955
2956 /**
2957  * Register: XiouSlcrSdCfgReg1
2958  */
2959 #define XIOU_SLCR_SD_CFG_REG1    ( ( XIOU_SLCR_BASEADDR ) + 0x0000031CUL )
2960 #define XIOU_SLCR_SD_CFG_REG1_RSTVAL   0x32403240UL
2961
2962 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_BASECLK_SHIFT   23UL
2963 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_BASECLK_WIDTH   8UL
2964 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_BASECLK_MASK    0x7f800000UL
2965 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_BASECLK_DEFVAL  0x64UL
2966
2967 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_TUNIGCOUNT_SHIFT   17UL
2968 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_TUNIGCOUNT_WIDTH   6UL
2969 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_TUNIGCOUNT_MASK    0x007e0000UL
2970 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_TUNIGCOUNT_DEFVAL  0x20UL
2971
2972 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_ASYNCWKPENA_SHIFT   16UL
2973 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_ASYNCWKPENA_WIDTH   1UL
2974 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_ASYNCWKPENA_MASK    0x00010000UL
2975 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_ASYNCWKPENA_DEFVAL  0x0UL
2976
2977 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_BASECLK_SHIFT   7UL
2978 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_BASECLK_WIDTH   8UL
2979 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_BASECLK_MASK    0x00007f80UL
2980 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_BASECLK_DEFVAL  0x64UL
2981
2982 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_TUNIGCOUNT_SHIFT   1UL
2983 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_TUNIGCOUNT_WIDTH   6UL
2984 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_TUNIGCOUNT_MASK    0x0000007eUL
2985 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_TUNIGCOUNT_DEFVAL  0x20UL
2986
2987 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_ASYNCWKPENA_SHIFT   0UL
2988 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_ASYNCWKPENA_WIDTH   1UL
2989 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_ASYNCWKPENA_MASK    0x00000001UL
2990 #define XIOU_SLCR_SD_CFG_REG1_XSDPS_ASYNCWKPENA_DEFVAL  0x0UL
2991
2992 /**
2993  * Register: XiouSlcrSdCfgReg2
2994  */
2995 #define XIOU_SLCR_SD_CFG_REG2    ( ( XIOU_SLCR_BASEADDR ) + 0x00000320UL )
2996 #define XIOU_SLCR_SD_CFG_REG2_RSTVAL   0x0ffc0ffcUL
2997
2998 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SLOTTYPE_SHIFT   28UL
2999 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SLOTTYPE_WIDTH   2UL
3000 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SLOTTYPE_MASK    0x30000000UL
3001 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SLOTTYPE_DEFVAL  0x0UL
3002
3003 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ASYCINTR_SHIFT   27UL
3004 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ASYCINTR_WIDTH   1UL
3005 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ASYCINTR_MASK    0x08000000UL
3006 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ASYCINTR_DEFVAL  0x1UL
3007
3008 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_64BIT_SHIFT   26UL
3009 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_64BIT_WIDTH   1UL
3010 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_64BIT_MASK    0x04000000UL
3011 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_64BIT_DEFVAL  0x1UL
3012
3013 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_1P8V_SHIFT   25UL
3014 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_1P8V_WIDTH   1UL
3015 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_1P8V_MASK    0x02000000UL
3016 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_1P8V_DEFVAL  0x1UL
3017
3018 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P0V_SHIFT   24UL
3019 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P0V_WIDTH   1UL
3020 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P0V_MASK    0x01000000UL
3021 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P0V_DEFVAL  0x1UL
3022
3023 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P3V_SHIFT   23UL
3024 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P3V_WIDTH   1UL
3025 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P3V_MASK    0x00800000UL
3026 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P3V_DEFVAL  0x1UL
3027
3028 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SUSPRES_SHIFT   22UL
3029 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SUSPRES_WIDTH   1UL
3030 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SUSPRES_MASK    0x00400000UL
3031 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SUSPRES_DEFVAL  0x1UL
3032
3033 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SDMA_SHIFT   21UL
3034 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SDMA_WIDTH   1UL
3035 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SDMA_MASK    0x00200000UL
3036 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SDMA_DEFVAL  0x1UL
3037
3038 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_HIGHSPEED_SHIFT   20UL
3039 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_HIGHSPEED_WIDTH   1UL
3040 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_HIGHSPEED_MASK    0x00100000UL
3041 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_HIGHSPEED_DEFVAL  0x1UL
3042
3043 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ADMA2_SHIFT   19UL
3044 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ADMA2_WIDTH   1UL
3045 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ADMA2_MASK    0x00080000UL
3046 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ADMA2_DEFVAL  0x1UL
3047
3048 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_8BIT_SHIFT   18UL
3049 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_8BIT_WIDTH   1UL
3050 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_8BIT_MASK    0x00040000UL
3051 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_8BIT_DEFVAL  0x1UL
3052
3053 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_MAXBLK_SHIFT   16UL
3054 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_MAXBLK_WIDTH   2UL
3055 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_MAXBLK_MASK    0x00030000UL
3056 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_MAXBLK_DEFVAL  0x0UL
3057
3058 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SLOTTYPE_SHIFT   12UL
3059 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SLOTTYPE_WIDTH   2UL
3060 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SLOTTYPE_MASK    0x00003000UL
3061 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SLOTTYPE_DEFVAL  0x0UL
3062
3063 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ASYCINTR_SHIFT   11UL
3064 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ASYCINTR_WIDTH   1UL
3065 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ASYCINTR_MASK    0x00000800UL
3066 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ASYCINTR_DEFVAL  0x1UL
3067
3068 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_64BIT_SHIFT   10UL
3069 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_64BIT_WIDTH   1UL
3070 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_64BIT_MASK    0x00000400UL
3071 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_64BIT_DEFVAL  0x1UL
3072
3073 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_1P8V_SHIFT   9UL
3074 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_1P8V_WIDTH   1UL
3075 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_1P8V_MASK    0x00000200UL
3076 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_1P8V_DEFVAL  0x1UL
3077
3078 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P0V_SHIFT   8UL
3079 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P0V_WIDTH   1UL
3080 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P0V_MASK    0x00000100UL
3081 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P0V_DEFVAL  0x1UL
3082
3083 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P3V_SHIFT   7UL
3084 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P3V_WIDTH   1UL
3085 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P3V_MASK    0x00000080UL
3086 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_3P3V_DEFVAL  0x1UL
3087
3088 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SUSPRES_SHIFT   6UL
3089 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SUSPRES_WIDTH   1UL
3090 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SUSPRES_MASK    0x00000040UL
3091 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SUSPRES_DEFVAL  0x1UL
3092
3093 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SDMA_SHIFT   5UL
3094 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SDMA_WIDTH   1UL
3095 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SDMA_MASK    0x00000020UL
3096 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_SDMA_DEFVAL  0x1UL
3097
3098 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_HIGHSPEED_SHIFT   4UL
3099 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_HIGHSPEED_WIDTH   1UL
3100 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_HIGHSPEED_MASK    0x00000010UL
3101 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_HIGHSPEED_DEFVAL  0x1UL
3102
3103 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ADMA2_SHIFT   3UL
3104 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ADMA2_WIDTH   1UL
3105 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ADMA2_MASK    0x00000008UL
3106 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_ADMA2_DEFVAL  0x1UL
3107
3108 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_8BIT_SHIFT   2UL
3109 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_8BIT_WIDTH   1UL
3110 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_8BIT_MASK    0x00000004UL
3111 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_8BIT_DEFVAL  0x1UL
3112
3113 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_MAXBLK_SHIFT   0UL
3114 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_MAXBLK_WIDTH   2UL
3115 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_MAXBLK_MASK    0x00000003UL
3116 #define XIOU_SLCR_SD_CFG_REG2_XSDPS_MAXBLK_DEFVAL  0x0UL
3117
3118 /**
3119  * Register: XiouSlcrSdCfgReg3
3120  */
3121 #define XIOU_SLCR_SD_CFG_REG3    ( ( XIOU_SLCR_BASEADDR ) + 0x00000324UL )
3122 #define XIOU_SLCR_SD_CFG_REG3_RSTVAL   0x06070607UL
3123
3124 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_TUNINGSDR50_SHIFT   26UL
3125 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_TUNINGSDR50_WIDTH   1UL
3126 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_TUNINGSDR50_MASK    0x04000000UL
3127 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_TUNINGSDR50_DEFVAL  0x1UL
3128
3129 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_RETUNETMR_SHIFT   22UL
3130 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_RETUNETMR_WIDTH   4UL
3131 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_RETUNETMR_MASK    0x03c00000UL
3132 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_RETUNETMR_DEFVAL  0x8UL
3133
3134 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDRIVER_SHIFT   21UL
3135 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDRIVER_WIDTH   1UL
3136 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDRIVER_MASK    0x00200000UL
3137 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDRIVER_DEFVAL  0x0UL
3138
3139 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_CDRIVER_SHIFT   20UL
3140 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_CDRIVER_WIDTH   1UL
3141 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_CDRIVER_MASK    0x00100000UL
3142 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_CDRIVER_DEFVAL  0x0UL
3143
3144 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_ADRIVER_SHIFT   19UL
3145 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_ADRIVER_WIDTH   1UL
3146 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_ADRIVER_MASK    0x00080000UL
3147 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_ADRIVER_DEFVAL  0x0UL
3148
3149 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDR50_SHIFT   18UL
3150 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDR50_WIDTH   1UL
3151 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDR50_MASK    0x00040000UL
3152 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDR50_DEFVAL  0x1UL
3153
3154 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR104_SHIFT   17UL
3155 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR104_WIDTH   1UL
3156 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR104_MASK    0x00020000UL
3157 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR104_DEFVAL  0x1UL
3158
3159 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR50_SHIFT   16UL
3160 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR50_WIDTH   1UL
3161 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR50_MASK    0x00010000UL
3162 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR50_DEFVAL  0x1UL
3163
3164 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_TUNINGSDR50_SHIFT   10UL
3165 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_TUNINGSDR50_WIDTH   1UL
3166 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_TUNINGSDR50_MASK    0x00000400UL
3167 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_TUNINGSDR50_DEFVAL  0x1UL
3168
3169 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_RETUNETMR_SHIFT   6UL
3170 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_RETUNETMR_WIDTH   4UL
3171 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_RETUNETMR_MASK    0x000003c0UL
3172 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_RETUNETMR_DEFVAL  0x8UL
3173
3174 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDRIVER_SHIFT   5UL
3175 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDRIVER_WIDTH   1UL
3176 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDRIVER_MASK    0x00000020UL
3177 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDRIVER_DEFVAL  0x0UL
3178
3179 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_CDRIVER_SHIFT   4UL
3180 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_CDRIVER_WIDTH   1UL
3181 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_CDRIVER_MASK    0x00000010UL
3182 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_CDRIVER_DEFVAL  0x0UL
3183
3184 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_ADRIVER_SHIFT   3UL
3185 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_ADRIVER_WIDTH   1UL
3186 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_ADRIVER_MASK    0x00000008UL
3187 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_ADRIVER_DEFVAL  0x0UL
3188
3189 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDR50_SHIFT   2UL
3190 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDR50_WIDTH   1UL
3191 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDR50_MASK    0x00000004UL
3192 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_DDR50_DEFVAL  0x1UL
3193
3194 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR104_SHIFT   1UL
3195 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR104_WIDTH   1UL
3196 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR104_MASK    0x00000002UL
3197 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR104_DEFVAL  0x1UL
3198
3199 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR50_SHIFT   0UL
3200 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR50_WIDTH   1UL
3201 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR50_MASK    0x00000001UL
3202 #define XIOU_SLCR_SD_CFG_REG3_XSDPS_SDR50_DEFVAL  0x1UL
3203
3204 /**
3205  * Register: XiouSlcrSdInitpreset
3206  */
3207 #define XIOU_SLCR_SD_INITPRESET    ( ( XIOU_SLCR_BASEADDR ) + 0x00000328UL )
3208 #define XIOU_SLCR_SD_INITPRESET_RSTVAL   0x01000100UL
3209
3210 #define XIOU_SLCR_SD_INITPRESET_XSDPS_SHIFT   16UL
3211 #define XIOU_SLCR_SD_INITPRESET_XSDPS_WIDTH   13UL
3212 #define XIOU_SLCR_SD_INITPRESET_XSDPS_MASK    0x1fff0000UL
3213 #define XIOU_SLCR_SD_INITPRESET_XSDPS_DEFVAL  0x100UL
3214
3215 #define XIOU_SLCR_SD_INITPRESET_XSDPS_SHIFT   0UL
3216 #define XIOU_SLCR_SD_INITPRESET_XSDPS_WIDTH   13UL
3217 #define XIOU_SLCR_SD_INITPRESET_XSDPS_MASK    0x00001fffUL
3218 #define XIOU_SLCR_SD_INITPRESET_XSDPS_DEFVAL  0x100UL
3219
3220 /**
3221  * Register: XiouSlcrSdDsppreset
3222  */
3223 #define XIOU_SLCR_SD_DSPPRESET    ( ( XIOU_SLCR_BASEADDR ) + 0x0000032CUL )
3224 #define XIOU_SLCR_SD_DSPPRESET_RSTVAL   0x00040004UL
3225
3226 #define XIOU_SLCR_SD_DSPPRESET_XSDPS_SHIFT   16UL
3227 #define XIOU_SLCR_SD_DSPPRESET_XSDPS_WIDTH   13UL
3228 #define XIOU_SLCR_SD_DSPPRESET_XSDPS_MASK    0x1fff0000UL
3229 #define XIOU_SLCR_SD_DSPPRESET_XSDPS_DEFVAL  0x4UL
3230
3231 #define XIOU_SLCR_SD_DSPPRESET_XSDPS_SHIFT   0UL
3232 #define XIOU_SLCR_SD_DSPPRESET_XSDPS_WIDTH   13UL
3233 #define XIOU_SLCR_SD_DSPPRESET_XSDPS_MASK    0x00001fffUL
3234 #define XIOU_SLCR_SD_DSPPRESET_XSDPS_DEFVAL  0x4UL
3235
3236 /**
3237  * Register: XiouSlcrSdHspdpreset
3238  */
3239 #define XIOU_SLCR_SD_HSPDPRESET    ( ( XIOU_SLCR_BASEADDR ) + 0x00000330UL )
3240 #define XIOU_SLCR_SD_HSPDPRESET_RSTVAL   0x00020002UL
3241
3242 #define XIOU_SLCR_SD_HSPDPRESET_XSDPS_SHIFT   16UL
3243 #define XIOU_SLCR_SD_HSPDPRESET_XSDPS_WIDTH   13UL
3244 #define XIOU_SLCR_SD_HSPDPRESET_XSDPS_MASK    0x1fff0000UL
3245 #define XIOU_SLCR_SD_HSPDPRESET_XSDPS_DEFVAL  0x2UL
3246
3247 #define XIOU_SLCR_SD_HSPDPRESET_XSDPS_SHIFT   0UL
3248 #define XIOU_SLCR_SD_HSPDPRESET_XSDPS_WIDTH   13UL
3249 #define XIOU_SLCR_SD_HSPDPRESET_XSDPS_MASK    0x00001fffUL
3250 #define XIOU_SLCR_SD_HSPDPRESET_XSDPS_DEFVAL  0x2UL
3251
3252 /**
3253  * Register: XiouSlcrSdSdr12preset
3254  */
3255 #define XIOU_SLCR_SD_SDR12PRESET    ( ( XIOU_SLCR_BASEADDR ) + 0x00000334UL )
3256 #define XIOU_SLCR_SD_SDR12PRESET_RSTVAL   0x00040004UL
3257
3258 #define XIOU_SLCR_SD_SDR12PRESET_XSDPS_SHIFT   16UL
3259 #define XIOU_SLCR_SD_SDR12PRESET_XSDPS_WIDTH   13UL
3260 #define XIOU_SLCR_SD_SDR12PRESET_XSDPS_MASK    0x1fff0000UL
3261 #define XIOU_SLCR_SD_SDR12PRESET_XSDPS_DEFVAL  0x4UL
3262
3263 #define XIOU_SLCR_SD_SDR12PRESET_XSDPS_SHIFT   0UL
3264 #define XIOU_SLCR_SD_SDR12PRESET_XSDPS_WIDTH   13UL
3265 #define XIOU_SLCR_SD_SDR12PRESET_XSDPS_MASK    0x00001fffUL
3266 #define XIOU_SLCR_SD_SDR12PRESET_XSDPS_DEFVAL  0x4UL
3267
3268 /**
3269  * Register: XiouSlcrSdSdr25preset
3270  */
3271 #define XIOU_SLCR_SD_SDR25PRESET    ( ( XIOU_SLCR_BASEADDR ) + 0x00000338UL )
3272 #define XIOU_SLCR_SD_SDR25PRESET_RSTVAL   0x00020002UL
3273
3274 #define XIOU_SLCR_SD_SDR25PRESET_XSDPS_SHIFT   16UL
3275 #define XIOU_SLCR_SD_SDR25PRESET_XSDPS_WIDTH   13UL
3276 #define XIOU_SLCR_SD_SDR25PRESET_XSDPS_MASK    0x1fff0000UL
3277 #define XIOU_SLCR_SD_SDR25PRESET_XSDPS_DEFVAL  0x2UL
3278
3279 #define XIOU_SLCR_SD_SDR25PRESET_XSDPS_SHIFT   0UL
3280 #define XIOU_SLCR_SD_SDR25PRESET_XSDPS_WIDTH   13UL
3281 #define XIOU_SLCR_SD_SDR25PRESET_XSDPS_MASK    0x00001fffUL
3282 #define XIOU_SLCR_SD_SDR25PRESET_XSDPS_DEFVAL  0x2UL
3283
3284 /**
3285  * Register: XiouSlcrSdSdr50prset
3286  */
3287 #define XIOU_SLCR_SD_SDR50PRSET    ( ( XIOU_SLCR_BASEADDR ) + 0x0000033CUL )
3288 #define XIOU_SLCR_SD_SDR50PRSET_RSTVAL   0x00010001UL
3289
3290 #define XIOU_SLCR_SD_SDR50PRSET_XSDPS_SDR50PRESET_SHIFT   16UL
3291 #define XIOU_SLCR_SD_SDR50PRSET_XSDPS_SDR50PRESET_WIDTH   13UL
3292 #define XIOU_SLCR_SD_SDR50PRSET_XSDPS_SDR50PRESET_MASK    0x1fff0000UL
3293 #define XIOU_SLCR_SD_SDR50PRSET_XSDPS_SDR50PRESET_DEFVAL  0x1UL
3294
3295 #define XIOU_SLCR_SD_SDR50PRSET_XSDPS_SDR50PRESET_SHIFT   0UL
3296 #define XIOU_SLCR_SD_SDR50PRSET_XSDPS_SDR50PRESET_WIDTH   13UL
3297 #define XIOU_SLCR_SD_SDR50PRSET_XSDPS_SDR50PRESET_MASK    0x00001fffUL
3298 #define XIOU_SLCR_SD_SDR50PRSET_XSDPS_SDR50PRESET_DEFVAL  0x1UL
3299
3300 /**
3301  * Register: XiouSlcrSdSdr104prst
3302  */
3303 #define XIOU_SLCR_SD_SDR104PRST    ( ( XIOU_SLCR_BASEADDR ) + 0x00000340UL )
3304 #define XIOU_SLCR_SD_SDR104PRST_RSTVAL   0x00000000UL
3305
3306 #define XIOU_SLCR_SD_SDR104PRST_XSDPS_SDR104PRESET_SHIFT   16UL
3307 #define XIOU_SLCR_SD_SDR104PRST_XSDPS_SDR104PRESET_WIDTH   13UL
3308 #define XIOU_SLCR_SD_SDR104PRST_XSDPS_SDR104PRESET_MASK    0x1fff0000UL
3309 #define XIOU_SLCR_SD_SDR104PRST_XSDPS_SDR104PRESET_DEFVAL  0x0UL
3310
3311 #define XIOU_SLCR_SD_SDR104PRST_XSDPS_SDR104PRESET_SHIFT   0UL
3312 #define XIOU_SLCR_SD_SDR104PRST_XSDPS_SDR104PRESET_WIDTH   13UL
3313 #define XIOU_SLCR_SD_SDR104PRST_XSDPS_SDR104PRESET_MASK    0x00001fffUL
3314 #define XIOU_SLCR_SD_SDR104PRST_XSDPS_SDR104PRESET_DEFVAL  0x0UL
3315
3316 /**
3317  * Register: XiouSlcrSdDdr50preset
3318  */
3319 #define XIOU_SLCR_SD_DDR50PRESET    ( ( XIOU_SLCR_BASEADDR ) + 0x00000344UL )
3320 #define XIOU_SLCR_SD_DDR50PRESET_RSTVAL   0x00020002UL
3321
3322 #define XIOU_SLCR_SD_DDR50PRESET_XSDPS_SHIFT   16UL
3323 #define XIOU_SLCR_SD_DDR50PRESET_XSDPS_WIDTH   13UL
3324 #define XIOU_SLCR_SD_DDR50PRESET_XSDPS_MASK    0x1fff0000UL
3325 #define XIOU_SLCR_SD_DDR50PRESET_XSDPS_DEFVAL  0x2UL
3326
3327 #define XIOU_SLCR_SD_DDR50PRESET_XSDPS_SHIFT   0UL
3328 #define XIOU_SLCR_SD_DDR50PRESET_XSDPS_WIDTH   13UL
3329 #define XIOU_SLCR_SD_DDR50PRESET_XSDPS_MASK    0x00001fffUL
3330 #define XIOU_SLCR_SD_DDR50PRESET_XSDPS_DEFVAL  0x2UL
3331
3332 /**
3333  * Register: XiouSlcrSdMaxcur1p8
3334  */
3335 #define XIOU_SLCR_SD_MAXCUR1P8    ( ( XIOU_SLCR_BASEADDR ) + 0x0000034CUL )
3336 #define XIOU_SLCR_SD_MAXCUR1P8_RSTVAL   0x00000000UL
3337
3338 #define XIOU_SLCR_SD_MAXCUR1P8_XSDPS_SHIFT   16UL
3339 #define XIOU_SLCR_SD_MAXCUR1P8_XSDPS_WIDTH   8UL
3340 #define XIOU_SLCR_SD_MAXCUR1P8_XSDPS_MASK    0x00ff0000UL
3341 #define XIOU_SLCR_SD_MAXCUR1P8_XSDPS_DEFVAL  0x0UL
3342
3343 #define XIOU_SLCR_SD_MAXCUR1P8_XSDPS_SHIFT   0UL
3344 #define XIOU_SLCR_SD_MAXCUR1P8_XSDPS_WIDTH   8UL
3345 #define XIOU_SLCR_SD_MAXCUR1P8_XSDPS_MASK    0x000000ffUL
3346 #define XIOU_SLCR_SD_MAXCUR1P8_XSDPS_DEFVAL  0x0UL
3347
3348 /**
3349  * Register: XiouSlcrSdMaxcur3p0
3350  */
3351 #define XIOU_SLCR_SD_MAXCUR3P0    ( ( XIOU_SLCR_BASEADDR ) + 0x00000350UL )
3352 #define XIOU_SLCR_SD_MAXCUR3P0_RSTVAL   0x00000000UL
3353
3354 #define XIOU_SLCR_SD_MAXCUR3P0_XSDPS_SHIFT   16UL
3355 #define XIOU_SLCR_SD_MAXCUR3P0_XSDPS_WIDTH   8UL
3356 #define XIOU_SLCR_SD_MAXCUR3P0_XSDPS_MASK    0x00ff0000UL
3357 #define XIOU_SLCR_SD_MAXCUR3P0_XSDPS_DEFVAL  0x0UL
3358
3359 #define XIOU_SLCR_SD_MAXCUR3P0_XSDPS_SHIFT   0UL
3360 #define XIOU_SLCR_SD_MAXCUR3P0_XSDPS_WIDTH   8UL
3361 #define XIOU_SLCR_SD_MAXCUR3P0_XSDPS_MASK    0x000000ffUL
3362 #define XIOU_SLCR_SD_MAXCUR3P0_XSDPS_DEFVAL  0x0UL
3363
3364 /**
3365  * Register: XiouSlcrSdMaxcur3p3
3366  */
3367 #define XIOU_SLCR_SD_MAXCUR3P3    ( ( XIOU_SLCR_BASEADDR ) + 0x00000354UL )
3368 #define XIOU_SLCR_SD_MAXCUR3P3_RSTVAL   0x00000000UL
3369
3370 #define XIOU_SLCR_SD_MAXCUR3P3_XSDPS_SHIFT   16UL
3371 #define XIOU_SLCR_SD_MAXCUR3P3_XSDPS_WIDTH   8UL
3372 #define XIOU_SLCR_SD_MAXCUR3P3_XSDPS_MASK    0x00ff0000UL
3373 #define XIOU_SLCR_SD_MAXCUR3P3_XSDPS_DEFVAL  0x0UL
3374
3375 #define XIOU_SLCR_SD_MAXCUR3P3_XSDPS_SHIFT   0UL
3376 #define XIOU_SLCR_SD_MAXCUR3P3_XSDPS_WIDTH   8UL
3377 #define XIOU_SLCR_SD_MAXCUR3P3_XSDPS_MASK    0x000000ffUL
3378 #define XIOU_SLCR_SD_MAXCUR3P3_XSDPS_DEFVAL  0x0UL
3379
3380 /**
3381  * Register: XiouSlcrSdDllCtrl
3382  */
3383 #define XIOU_SLCR_SD_DLL_CTRL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000358UL )
3384 #define XIOU_SLCR_SD_DLL_CTRL_RSTVAL   0x00000000UL
3385
3386 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_RST_SHIFT   18UL
3387 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_RST_WIDTH   1UL
3388 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_RST_MASK    0x00040000UL
3389 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_RST_DEFVAL  0x0UL
3390
3391 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_TESTMODE_SHIFT   17UL
3392 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_TESTMODE_WIDTH   1UL
3393 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_TESTMODE_MASK    0x00020000UL
3394 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_TESTMODE_DEFVAL  0x0UL
3395
3396 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_LOCK_SHIFT   16UL
3397 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_LOCK_WIDTH   1UL
3398 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_LOCK_MASK    0x00010000UL
3399 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_LOCK_DEFVAL  0x0UL
3400
3401 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_RST_SHIFT   2UL
3402 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_RST_WIDTH   1UL
3403 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_RST_MASK    0x00000004UL
3404 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_RST_DEFVAL  0x0UL
3405
3406 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_TESTMODE_SHIFT   1UL
3407 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_TESTMODE_WIDTH   1UL
3408 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_TESTMODE_MASK    0x00000002UL
3409 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_TESTMODE_DEFVAL  0x0UL
3410
3411 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_LOCK_SHIFT   0UL
3412 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_LOCK_WIDTH   1UL
3413 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_LOCK_MASK    0x00000001UL
3414 #define XIOU_SLCR_SD_DLL_CTRL_XSDPS_LOCK_DEFVAL  0x0UL
3415
3416 /**
3417  * Register: XiouSlcrSdCdnCtrl
3418  */
3419 #define XIOU_SLCR_SD_CDN_CTRL    ( ( XIOU_SLCR_BASEADDR ) + 0x0000035CUL )
3420 #define XIOU_SLCR_SD_CDN_CTRL_RSTVAL   0x00000000UL
3421
3422 #define XIOU_SLCR_SD_CDN_CTRL_XSDPS_SHIFT   16UL
3423 #define XIOU_SLCR_SD_CDN_CTRL_XSDPS_WIDTH   1UL
3424 #define XIOU_SLCR_SD_CDN_CTRL_XSDPS_MASK    0x00010000UL
3425 #define XIOU_SLCR_SD_CDN_CTRL_XSDPS_DEFVAL  0x0UL
3426
3427 #define XIOU_SLCR_SD_CDN_CTRL_XSDPS_SHIFT   0UL
3428 #define XIOU_SLCR_SD_CDN_CTRL_XSDPS_WIDTH   1UL
3429 #define XIOU_SLCR_SD_CDN_CTRL_XSDPS_MASK    0x00000001UL
3430 #define XIOU_SLCR_SD_CDN_CTRL_XSDPS_DEFVAL  0x0UL
3431
3432 /**
3433  * Register: XiouSlcrGemCtrl
3434  */
3435 #define XIOU_SLCR_GEM_CTRL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000360UL )
3436 #define XIOU_SLCR_GEM_CTRL_RSTVAL   0x00000000UL
3437
3438 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_SHIFT   6UL
3439 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_WIDTH   2UL
3440 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_MASK    0x000000c0UL
3441 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_DEFVAL  0x0UL
3442
3443 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_SHIFT   4UL
3444 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_WIDTH   2UL
3445 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_MASK    0x00000030UL
3446 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_DEFVAL  0x0UL
3447
3448 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_SHIFT   2UL
3449 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_WIDTH   2UL
3450 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_MASK    0x0000000cUL
3451 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_DEFVAL  0x0UL
3452
3453 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_SHIFT   0UL
3454 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_WIDTH   2UL
3455 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_MASK    0x00000003UL
3456 #define XIOU_SLCR_GEM_CTRL_XEMACPS_SGMII_SD_DEFVAL  0x0UL
3457
3458 /**
3459  * Register: XiouSlcrTtcApbClk
3460  */
3461 #define XIOU_SLCR_TTC_APB_CLK    ( ( XIOU_SLCR_BASEADDR ) + 0x00000380UL )
3462 #define XIOU_SLCR_TTC_APB_CLK_RSTVAL   0x00000000UL
3463
3464 #define XIOU_SLCR_TTC_APB_CLK_TTC3_SEL_SHIFT   6UL
3465 #define XIOU_SLCR_TTC_APB_CLK_TTC3_SEL_WIDTH   2UL
3466 #define XIOU_SLCR_TTC_APB_CLK_TTC3_SEL_MASK    0x000000c0UL
3467 #define XIOU_SLCR_TTC_APB_CLK_TTC3_SEL_DEFVAL  0x0UL
3468
3469 #define XIOU_SLCR_TTC_APB_CLK_TTC2_SEL_SHIFT   4UL
3470 #define XIOU_SLCR_TTC_APB_CLK_TTC2_SEL_WIDTH   2UL
3471 #define XIOU_SLCR_TTC_APB_CLK_TTC2_SEL_MASK    0x00000030UL
3472 #define XIOU_SLCR_TTC_APB_CLK_TTC2_SEL_DEFVAL  0x0UL
3473
3474 #define XIOU_SLCR_TTC_APB_CLK_TTC1_SEL_SHIFT   2UL
3475 #define XIOU_SLCR_TTC_APB_CLK_TTC1_SEL_WIDTH   2UL
3476 #define XIOU_SLCR_TTC_APB_CLK_TTC1_SEL_MASK    0x0000000cUL
3477 #define XIOU_SLCR_TTC_APB_CLK_TTC1_SEL_DEFVAL  0x0UL
3478
3479 #define XIOU_SLCR_TTC_APB_CLK_TTC0_SEL_SHIFT   0UL
3480 #define XIOU_SLCR_TTC_APB_CLK_TTC0_SEL_WIDTH   2UL
3481 #define XIOU_SLCR_TTC_APB_CLK_TTC0_SEL_MASK    0x00000003UL
3482 #define XIOU_SLCR_TTC_APB_CLK_TTC0_SEL_DEFVAL  0x0UL
3483
3484 /**
3485  * Register: XiouSlcrTapdlyBypass
3486  */
3487 #define XIOU_SLCR_TAPDLY_BYPASS    ( ( XIOU_SLCR_BASEADDR ) + 0x00000390UL )
3488 #define XIOU_SLCR_TAPDLY_BYPASS_RSTVAL   0x00000007UL
3489
3490 #define XIOU_SLCR_TAPDLY_BYPASS_LQSPI_RX_SHIFT   2UL
3491 #define XIOU_SLCR_TAPDLY_BYPASS_LQSPI_RX_WIDTH   1UL
3492 #define XIOU_SLCR_TAPDLY_BYPASS_LQSPI_RX_MASK    0x00000004UL
3493 #define XIOU_SLCR_TAPDLY_BYPASS_LQSPI_RX_DEFVAL  0x1UL
3494
3495 #define XIOU_SLCR_TAPDLY_BYPASS_XNANDPS8_DQS_OUT_SHIFT   1UL
3496 #define XIOU_SLCR_TAPDLY_BYPASS_XNANDPS8_DQS_OUT_WIDTH   1UL
3497 #define XIOU_SLCR_TAPDLY_BYPASS_XNANDPS8_DQS_OUT_MASK    0x00000002UL
3498 #define XIOU_SLCR_TAPDLY_BYPASS_XNANDPS8_DQS_OUT_DEFVAL  0x1UL
3499
3500 #define XIOU_SLCR_TAPDLY_BYPASS_XNANDPS8_DQS_IN_SHIFT   0UL
3501 #define XIOU_SLCR_TAPDLY_BYPASS_XNANDPS8_DQS_IN_WIDTH   1UL
3502 #define XIOU_SLCR_TAPDLY_BYPASS_XNANDPS8_DQS_IN_MASK    0x00000001UL
3503 #define XIOU_SLCR_TAPDLY_BYPASS_XNANDPS8_DQS_IN_DEFVAL  0x1UL
3504
3505 /**
3506  * Register: XiouSlcrCoherentCtrl
3507  */
3508 #define XIOU_SLCR_COHERENT_CTRL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000400UL )
3509 #define XIOU_SLCR_COHERENT_CTRL_RSTVAL   0x00000000UL
3510
3511 #define XIOU_SLCR_COHERENT_CTRL_XQSPIPSAXI_COH_SHIFT   28UL
3512 #define XIOU_SLCR_COHERENT_CTRL_XQSPIPSAXI_COH_WIDTH   4UL
3513 #define XIOU_SLCR_COHERENT_CTRL_XQSPIPSAXI_COH_MASK    0xf0000000UL
3514 #define XIOU_SLCR_COHERENT_CTRL_XQSPIPSAXI_COH_DEFVAL  0x0UL
3515
3516 #define XIOU_SLCR_COHERENT_CTRL_XNANDPS8_AXI_COH_SHIFT   24UL
3517 #define XIOU_SLCR_COHERENT_CTRL_XNANDPS8_AXI_COH_WIDTH   4UL
3518 #define XIOU_SLCR_COHERENT_CTRL_XNANDPS8_AXI_COH_MASK    0x0f000000UL
3519 #define XIOU_SLCR_COHERENT_CTRL_XNANDPS8_AXI_COH_DEFVAL  0x0UL
3520
3521 #define XIOU_SLCR_COHERENT_CTRL_XSDPS_AXI_COH_SHIFT   20UL
3522 #define XIOU_SLCR_COHERENT_CTRL_XSDPS_AXI_COH_WIDTH   4UL
3523 #define XIOU_SLCR_COHERENT_CTRL_XSDPS_AXI_COH_MASK    0x00f00000UL
3524 #define XIOU_SLCR_COHERENT_CTRL_XSDPS_AXI_COH_DEFVAL  0x0UL
3525
3526 #define XIOU_SLCR_COHERENT_CTRL_XSDPS_AXI_COH_SHIFT   16UL
3527 #define XIOU_SLCR_COHERENT_CTRL_XSDPS_AXI_COH_WIDTH   4UL
3528 #define XIOU_SLCR_COHERENT_CTRL_XSDPS_AXI_COH_MASK    0x000f0000UL
3529 #define XIOU_SLCR_COHERENT_CTRL_XSDPS_AXI_COH_DEFVAL  0x0UL
3530
3531 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_SHIFT   12UL
3532 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_WIDTH   4UL
3533 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_MASK    0x0000f000UL
3534 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_DEFVAL  0x0UL
3535
3536 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_SHIFT   8UL
3537 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_WIDTH   4UL
3538 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_MASK    0x00000f00UL
3539 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_DEFVAL  0x0UL
3540
3541 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_SHIFT   4UL
3542 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_WIDTH   4UL
3543 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_MASK    0x000000f0UL
3544 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_DEFVAL  0x0UL
3545
3546 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_SHIFT   0UL
3547 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_WIDTH   4UL
3548 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_MASK    0x0000000fUL
3549 #define XIOU_SLCR_COHERENT_CTRL_XEMACPS_AXI_COH_DEFVAL  0x0UL
3550
3551 /**
3552  * Register: XiouSlcrVideoPssClkSel
3553  */
3554 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000404UL )
3555 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_RSTVAL   0x00000000UL
3556
3557 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_ALT_SHIFT   1UL
3558 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_ALT_WIDTH   1UL
3559 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_ALT_MASK    0x00000002UL
3560 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_ALT_DEFVAL  0x0UL
3561
3562 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_SHIFT   0UL
3563 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_WIDTH   1UL
3564 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_MASK    0x00000001UL
3565 #define XIOU_SLCR_VIDEO_PSS_CLK_SEL_DEFVAL  0x0UL
3566
3567 /**
3568  * Register: XiouSlcrInterconnectRoute
3569  */
3570 #define XIOU_SLCR_INTERCONNECT_ROUTE    ( ( XIOU_SLCR_BASEADDR ) + 0x00000408UL )
3571 #define XIOU_SLCR_INTERCONNECT_ROUTE_RSTVAL   0x00000000UL
3572
3573 #define XIOU_SLCR_INTERCONNECT_ROUTE_XNANDPS8_SHIFT   7UL
3574 #define XIOU_SLCR_INTERCONNECT_ROUTE_XNANDPS8_WIDTH   1UL
3575 #define XIOU_SLCR_INTERCONNECT_ROUTE_XNANDPS8_MASK    0x00000080UL
3576 #define XIOU_SLCR_INTERCONNECT_ROUTE_XNANDPS8_DEFVAL  0x0UL
3577
3578 #define XIOU_SLCR_INTERCONNECT_ROUTE_QSPI_SHIFT   6UL
3579 #define XIOU_SLCR_INTERCONNECT_ROUTE_QSPI_WIDTH   1UL
3580 #define XIOU_SLCR_INTERCONNECT_ROUTE_QSPI_MASK    0x00000040UL
3581 #define XIOU_SLCR_INTERCONNECT_ROUTE_QSPI_DEFVAL  0x0UL
3582
3583 #define XIOU_SLCR_INTERCONNECT_ROUTE_XSDPS_SHIFT   5UL
3584 #define XIOU_SLCR_INTERCONNECT_ROUTE_XSDPS_WIDTH   1UL
3585 #define XIOU_SLCR_INTERCONNECT_ROUTE_XSDPS_MASK    0x00000020UL
3586 #define XIOU_SLCR_INTERCONNECT_ROUTE_XSDPS_DEFVAL  0x0UL
3587
3588 #define XIOU_SLCR_INTERCONNECT_ROUTE_XSDPS_SHIFT   4UL
3589 #define XIOU_SLCR_INTERCONNECT_ROUTE_XSDPS_WIDTH   1UL
3590 #define XIOU_SLCR_INTERCONNECT_ROUTE_XSDPS_MASK    0x00000010UL
3591 #define XIOU_SLCR_INTERCONNECT_ROUTE_XSDPS_DEFVAL  0x0UL
3592
3593 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_SHIFT   3UL
3594 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_WIDTH   1UL
3595 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_MASK    0x00000008UL
3596 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_DEFVAL  0x0UL
3597
3598 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_SHIFT   2UL
3599 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_WIDTH   1UL
3600 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_MASK    0x00000004UL
3601 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_DEFVAL  0x0UL
3602
3603 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_SHIFT   1UL
3604 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_WIDTH   1UL
3605 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_MASK    0x00000002UL
3606 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_DEFVAL  0x0UL
3607
3608 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_SHIFT   0UL
3609 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_WIDTH   1UL
3610 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_MASK    0x00000001UL
3611 #define XIOU_SLCR_INTERCONNECT_ROUTE_XEMACPS_DEFVAL  0x0UL
3612
3613 /**
3614  * Register: XiouSlcrRamXemacps
3615  */
3616 #define XIOU_SLCR_RAM_XEMACPS    ( ( XIOU_SLCR_BASEADDR ) + 0x00000500UL )
3617 #define XIOU_SLCR_RAM_XEMACPS_RSTVAL   0x00005b5bUL
3618
3619 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_SHIFT   14UL
3620 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_WIDTH   1UL
3621 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_MASK    0x00004000UL
3622 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_DEFVAL  0x1UL
3623
3624 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_SHIFT   11UL
3625 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_WIDTH   3UL
3626 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_MASK    0x00003800UL
3627 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_DEFVAL  0x3UL
3628
3629 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_SHIFT   8UL
3630 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_WIDTH   3UL
3631 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_MASK    0x00000700UL
3632 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_DEFVAL  0x3UL
3633
3634 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_SHIFT   6UL
3635 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_WIDTH   1UL
3636 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_MASK    0x00000040UL
3637 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_DEFVAL  0x1UL
3638
3639 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_SHIFT   3UL
3640 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_WIDTH   3UL
3641 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_MASK    0x00000038UL
3642 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_DEFVAL  0x3UL
3643
3644 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_SHIFT   0UL
3645 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_WIDTH   3UL
3646 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_MASK    0x00000007UL
3647 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_DEFVAL  0x3UL
3648
3649 /**
3650  * Register: XiouSlcrRamXemacps
3651  */
3652 #define XIOU_SLCR_RAM_XEMACPS    ( ( XIOU_SLCR_BASEADDR ) + 0x00000504UL )
3653 #define XIOU_SLCR_RAM_XEMACPS_RSTVAL   0x00005b5bUL
3654
3655 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_SHIFT   14UL
3656 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_WIDTH   1UL
3657 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_MASK    0x00004000UL
3658 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_DEFVAL  0x1UL
3659
3660 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_SHIFT   11UL
3661 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_WIDTH   3UL
3662 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_MASK    0x00003800UL
3663 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_DEFVAL  0x3UL
3664
3665 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_SHIFT   8UL
3666 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_WIDTH   3UL
3667 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_MASK    0x00000700UL
3668 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_DEFVAL  0x3UL
3669
3670 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_SHIFT   6UL
3671 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_WIDTH   1UL
3672 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_MASK    0x00000040UL
3673 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_DEFVAL  0x1UL
3674
3675 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_SHIFT   3UL
3676 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_WIDTH   3UL
3677 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_MASK    0x00000038UL
3678 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_DEFVAL  0x3UL
3679
3680 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_SHIFT   0UL
3681 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_WIDTH   3UL
3682 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_MASK    0x00000007UL
3683 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_DEFVAL  0x3UL
3684
3685 /**
3686  * Register: XiouSlcrRamXemacps
3687  */
3688 #define XIOU_SLCR_RAM_XEMACPS    ( ( XIOU_SLCR_BASEADDR ) + 0x00000508UL )
3689 #define XIOU_SLCR_RAM_XEMACPS_RSTVAL   0x00005b5bUL
3690
3691 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_SHIFT   14UL
3692 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_WIDTH   1UL
3693 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_MASK    0x00004000UL
3694 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_DEFVAL  0x1UL
3695
3696 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_SHIFT   11UL
3697 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_WIDTH   3UL
3698 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_MASK    0x00003800UL
3699 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_DEFVAL  0x3UL
3700
3701 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_SHIFT   8UL
3702 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_WIDTH   3UL
3703 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_MASK    0x00000700UL
3704 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_DEFVAL  0x3UL
3705
3706 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_SHIFT   6UL
3707 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_WIDTH   1UL
3708 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_MASK    0x00000040UL
3709 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_DEFVAL  0x1UL
3710
3711 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_SHIFT   3UL
3712 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_WIDTH   3UL
3713 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_MASK    0x00000038UL
3714 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_DEFVAL  0x3UL
3715
3716 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_SHIFT   0UL
3717 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_WIDTH   3UL
3718 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_MASK    0x00000007UL
3719 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_DEFVAL  0x3UL
3720
3721 /**
3722  * Register: XiouSlcrRamXemacps
3723  */
3724 #define XIOU_SLCR_RAM_XEMACPS    ( ( XIOU_SLCR_BASEADDR ) + 0x0000050CUL )
3725 #define XIOU_SLCR_RAM_XEMACPS_RSTVAL   0x00005b5bUL
3726
3727 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_SHIFT   14UL
3728 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_WIDTH   1UL
3729 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_MASK    0x00004000UL
3730 #define XIOU_SLCR_RAM_XEMACPS_EMASA1_DEFVAL  0x1UL
3731
3732 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_SHIFT   11UL
3733 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_WIDTH   3UL
3734 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_MASK    0x00003800UL
3735 #define XIOU_SLCR_RAM_XEMACPS_EMAB1_DEFVAL  0x3UL
3736
3737 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_SHIFT   8UL
3738 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_WIDTH   3UL
3739 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_MASK    0x00000700UL
3740 #define XIOU_SLCR_RAM_XEMACPS_EMAA1_DEFVAL  0x3UL
3741
3742 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_SHIFT   6UL
3743 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_WIDTH   1UL
3744 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_MASK    0x00000040UL
3745 #define XIOU_SLCR_RAM_XEMACPS_EMASA0_DEFVAL  0x1UL
3746
3747 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_SHIFT   3UL
3748 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_WIDTH   3UL
3749 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_MASK    0x00000038UL
3750 #define XIOU_SLCR_RAM_XEMACPS_EMAB0_DEFVAL  0x3UL
3751
3752 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_SHIFT   0UL
3753 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_WIDTH   3UL
3754 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_MASK    0x00000007UL
3755 #define XIOU_SLCR_RAM_XEMACPS_EMAA0_DEFVAL  0x3UL
3756
3757 /**
3758  * Register: XiouSlcrRamXsdps
3759  */
3760 #define XIOU_SLCR_RAM_XSDPS    ( ( XIOU_SLCR_BASEADDR ) + 0x00000510UL )
3761 #define XIOU_SLCR_RAM_XSDPS_RSTVAL   0x0000005bUL
3762
3763 #define XIOU_SLCR_RAM_XSDPS_EMASA0_SHIFT   6UL
3764 #define XIOU_SLCR_RAM_XSDPS_EMASA0_WIDTH   1UL
3765 #define XIOU_SLCR_RAM_XSDPS_EMASA0_MASK    0x00000040UL
3766 #define XIOU_SLCR_RAM_XSDPS_EMASA0_DEFVAL  0x1UL
3767
3768 #define XIOU_SLCR_RAM_XSDPS_EMAB0_SHIFT   3UL
3769 #define XIOU_SLCR_RAM_XSDPS_EMAB0_WIDTH   3UL
3770 #define XIOU_SLCR_RAM_XSDPS_EMAB0_MASK    0x00000038UL
3771 #define XIOU_SLCR_RAM_XSDPS_EMAB0_DEFVAL  0x3UL
3772
3773 #define XIOU_SLCR_RAM_XSDPS_EMAA0_SHIFT   0UL
3774 #define XIOU_SLCR_RAM_XSDPS_EMAA0_WIDTH   3UL
3775 #define XIOU_SLCR_RAM_XSDPS_EMAA0_MASK    0x00000007UL
3776 #define XIOU_SLCR_RAM_XSDPS_EMAA0_DEFVAL  0x3UL
3777
3778 /**
3779  * Register: XiouSlcrRamXsdps
3780  */
3781 #define XIOU_SLCR_RAM_XSDPS    ( ( XIOU_SLCR_BASEADDR ) + 0x00000514UL )
3782 #define XIOU_SLCR_RAM_XSDPS_RSTVAL   0x0000005bUL
3783
3784 #define XIOU_SLCR_RAM_XSDPS_EMASA0_SHIFT   6UL
3785 #define XIOU_SLCR_RAM_XSDPS_EMASA0_WIDTH   1UL
3786 #define XIOU_SLCR_RAM_XSDPS_EMASA0_MASK    0x00000040UL
3787 #define XIOU_SLCR_RAM_XSDPS_EMASA0_DEFVAL  0x1UL
3788
3789 #define XIOU_SLCR_RAM_XSDPS_EMAB0_SHIFT   3UL
3790 #define XIOU_SLCR_RAM_XSDPS_EMAB0_WIDTH   3UL
3791 #define XIOU_SLCR_RAM_XSDPS_EMAB0_MASK    0x00000038UL
3792 #define XIOU_SLCR_RAM_XSDPS_EMAB0_DEFVAL  0x3UL
3793
3794 #define XIOU_SLCR_RAM_XSDPS_EMAA0_SHIFT   0UL
3795 #define XIOU_SLCR_RAM_XSDPS_EMAA0_WIDTH   3UL
3796 #define XIOU_SLCR_RAM_XSDPS_EMAA0_MASK    0x00000007UL
3797 #define XIOU_SLCR_RAM_XSDPS_EMAA0_DEFVAL  0x3UL
3798
3799 /**
3800  * Register: XiouSlcrRamCan0
3801  */
3802 #define XIOU_SLCR_RAM_CAN0    ( ( XIOU_SLCR_BASEADDR ) + 0x00000518UL )
3803 #define XIOU_SLCR_RAM_CAN0_RSTVAL   0x005b5b5bUL
3804
3805 #define XIOU_SLCR_RAM_CAN0_EMASA2_SHIFT   22UL
3806 #define XIOU_SLCR_RAM_CAN0_EMASA2_WIDTH   1UL
3807 #define XIOU_SLCR_RAM_CAN0_EMASA2_MASK    0x00400000UL
3808 #define XIOU_SLCR_RAM_CAN0_EMASA2_DEFVAL  0x1UL
3809
3810 #define XIOU_SLCR_RAM_CAN0_EMAB2_SHIFT   19UL
3811 #define XIOU_SLCR_RAM_CAN0_EMAB2_WIDTH   3UL
3812 #define XIOU_SLCR_RAM_CAN0_EMAB2_MASK    0x00380000UL
3813 #define XIOU_SLCR_RAM_CAN0_EMAB2_DEFVAL  0x3UL
3814
3815 #define XIOU_SLCR_RAM_CAN0_EMAA2_SHIFT   16UL
3816 #define XIOU_SLCR_RAM_CAN0_EMAA2_WIDTH   3UL
3817 #define XIOU_SLCR_RAM_CAN0_EMAA2_MASK    0x00070000UL
3818 #define XIOU_SLCR_RAM_CAN0_EMAA2_DEFVAL  0x3UL
3819
3820 #define XIOU_SLCR_RAM_CAN0_EMASA1_SHIFT   14UL
3821 #define XIOU_SLCR_RAM_CAN0_EMASA1_WIDTH   1UL
3822 #define XIOU_SLCR_RAM_CAN0_EMASA1_MASK    0x00004000UL
3823 #define XIOU_SLCR_RAM_CAN0_EMASA1_DEFVAL  0x1UL
3824
3825 #define XIOU_SLCR_RAM_CAN0_EMAB1_SHIFT   11UL
3826 #define XIOU_SLCR_RAM_CAN0_EMAB1_WIDTH   3UL
3827 #define XIOU_SLCR_RAM_CAN0_EMAB1_MASK    0x00003800UL
3828 #define XIOU_SLCR_RAM_CAN0_EMAB1_DEFVAL  0x3UL
3829
3830 #define XIOU_SLCR_RAM_CAN0_EMAA1_SHIFT   8UL
3831 #define XIOU_SLCR_RAM_CAN0_EMAA1_WIDTH   3UL
3832 #define XIOU_SLCR_RAM_CAN0_EMAA1_MASK    0x00000700UL
3833 #define XIOU_SLCR_RAM_CAN0_EMAA1_DEFVAL  0x3UL
3834
3835 #define XIOU_SLCR_RAM_CAN0_EMASA0_SHIFT   6UL
3836 #define XIOU_SLCR_RAM_CAN0_EMASA0_WIDTH   1UL
3837 #define XIOU_SLCR_RAM_CAN0_EMASA0_MASK    0x00000040UL
3838 #define XIOU_SLCR_RAM_CAN0_EMASA0_DEFVAL  0x1UL
3839
3840 #define XIOU_SLCR_RAM_CAN0_EMAB0_SHIFT   3UL
3841 #define XIOU_SLCR_RAM_CAN0_EMAB0_WIDTH   3UL
3842 #define XIOU_SLCR_RAM_CAN0_EMAB0_MASK    0x00000038UL
3843 #define XIOU_SLCR_RAM_CAN0_EMAB0_DEFVAL  0x3UL
3844
3845 #define XIOU_SLCR_RAM_CAN0_EMAA0_SHIFT   0UL
3846 #define XIOU_SLCR_RAM_CAN0_EMAA0_WIDTH   3UL
3847 #define XIOU_SLCR_RAM_CAN0_EMAA0_MASK    0x00000007UL
3848 #define XIOU_SLCR_RAM_CAN0_EMAA0_DEFVAL  0x3UL
3849
3850 /**
3851  * Register: XiouSlcrRamCan1
3852  */
3853 #define XIOU_SLCR_RAM_CAN1    ( ( XIOU_SLCR_BASEADDR ) + 0x0000051CUL )
3854 #define XIOU_SLCR_RAM_CAN1_RSTVAL   0x005b5b5bUL
3855
3856 #define XIOU_SLCR_RAM_CAN1_EMASA2_SHIFT   22UL
3857 #define XIOU_SLCR_RAM_CAN1_EMASA2_WIDTH   1UL
3858 #define XIOU_SLCR_RAM_CAN1_EMASA2_MASK    0x00400000UL
3859 #define XIOU_SLCR_RAM_CAN1_EMASA2_DEFVAL  0x1UL
3860
3861 #define XIOU_SLCR_RAM_CAN1_EMAB2_SHIFT   19UL
3862 #define XIOU_SLCR_RAM_CAN1_EMAB2_WIDTH   3UL
3863 #define XIOU_SLCR_RAM_CAN1_EMAB2_MASK    0x00380000UL
3864 #define XIOU_SLCR_RAM_CAN1_EMAB2_DEFVAL  0x3UL
3865
3866 #define XIOU_SLCR_RAM_CAN1_EMAA2_SHIFT   16UL
3867 #define XIOU_SLCR_RAM_CAN1_EMAA2_WIDTH   3UL
3868 #define XIOU_SLCR_RAM_CAN1_EMAA2_MASK    0x00070000UL
3869 #define XIOU_SLCR_RAM_CAN1_EMAA2_DEFVAL  0x3UL
3870
3871 #define XIOU_SLCR_RAM_CAN1_EMASA1_SHIFT   14UL
3872 #define XIOU_SLCR_RAM_CAN1_EMASA1_WIDTH   1UL
3873 #define XIOU_SLCR_RAM_CAN1_EMASA1_MASK    0x00004000UL
3874 #define XIOU_SLCR_RAM_CAN1_EMASA1_DEFVAL  0x1UL
3875
3876 #define XIOU_SLCR_RAM_CAN1_EMAB1_SHIFT   11UL
3877 #define XIOU_SLCR_RAM_CAN1_EMAB1_WIDTH   3UL
3878 #define XIOU_SLCR_RAM_CAN1_EMAB1_MASK    0x00003800UL
3879 #define XIOU_SLCR_RAM_CAN1_EMAB1_DEFVAL  0x3UL
3880
3881 #define XIOU_SLCR_RAM_CAN1_EMAA1_SHIFT   8UL
3882 #define XIOU_SLCR_RAM_CAN1_EMAA1_WIDTH   3UL
3883 #define XIOU_SLCR_RAM_CAN1_EMAA1_MASK    0x00000700UL
3884 #define XIOU_SLCR_RAM_CAN1_EMAA1_DEFVAL  0x3UL
3885
3886 #define XIOU_SLCR_RAM_CAN1_EMASA0_SHIFT   6UL
3887 #define XIOU_SLCR_RAM_CAN1_EMASA0_WIDTH   1UL
3888 #define XIOU_SLCR_RAM_CAN1_EMASA0_MASK    0x00000040UL
3889 #define XIOU_SLCR_RAM_CAN1_EMASA0_DEFVAL  0x1UL
3890
3891 #define XIOU_SLCR_RAM_CAN1_EMAB0_SHIFT   3UL
3892 #define XIOU_SLCR_RAM_CAN1_EMAB0_WIDTH   3UL
3893 #define XIOU_SLCR_RAM_CAN1_EMAB0_MASK    0x00000038UL
3894 #define XIOU_SLCR_RAM_CAN1_EMAB0_DEFVAL  0x3UL
3895
3896 #define XIOU_SLCR_RAM_CAN1_EMAA0_SHIFT   0UL
3897 #define XIOU_SLCR_RAM_CAN1_EMAA0_WIDTH   3UL
3898 #define XIOU_SLCR_RAM_CAN1_EMAA0_MASK    0x00000007UL
3899 #define XIOU_SLCR_RAM_CAN1_EMAA0_DEFVAL  0x3UL
3900
3901 /**
3902  * Register: XiouSlcrRamLqspi
3903  */
3904 #define XIOU_SLCR_RAM_LQSPI    ( ( XIOU_SLCR_BASEADDR ) + 0x00000520UL )
3905 #define XIOU_SLCR_RAM_LQSPI_RSTVAL   0x00002ddbUL
3906
3907 #define XIOU_SLCR_RAM_LQSPI_EMASA1_SHIFT   13UL
3908 #define XIOU_SLCR_RAM_LQSPI_EMASA1_WIDTH   1UL
3909 #define XIOU_SLCR_RAM_LQSPI_EMASA1_MASK    0x00002000UL
3910 #define XIOU_SLCR_RAM_LQSPI_EMASA1_DEFVAL  0x1UL
3911
3912 #define XIOU_SLCR_RAM_LQSPI_EMAB1_SHIFT   10UL
3913 #define XIOU_SLCR_RAM_LQSPI_EMAB1_WIDTH   3UL
3914 #define XIOU_SLCR_RAM_LQSPI_EMAB1_MASK    0x00001c00UL
3915 #define XIOU_SLCR_RAM_LQSPI_EMAB1_DEFVAL  0x3UL
3916
3917 #define XIOU_SLCR_RAM_LQSPI_EMAA1_SHIFT   7UL
3918 #define XIOU_SLCR_RAM_LQSPI_EMAA1_WIDTH   3UL
3919 #define XIOU_SLCR_RAM_LQSPI_EMAA1_MASK    0x00000380UL
3920 #define XIOU_SLCR_RAM_LQSPI_EMAA1_DEFVAL  0x3UL
3921
3922 #define XIOU_SLCR_RAM_LQSPI_EMASA0_SHIFT   6UL
3923 #define XIOU_SLCR_RAM_LQSPI_EMASA0_WIDTH   1UL
3924 #define XIOU_SLCR_RAM_LQSPI_EMASA0_MASK    0x00000040UL
3925 #define XIOU_SLCR_RAM_LQSPI_EMASA0_DEFVAL  0x1UL
3926
3927 #define XIOU_SLCR_RAM_LQSPI_EMAB0_SHIFT   3UL
3928 #define XIOU_SLCR_RAM_LQSPI_EMAB0_WIDTH   3UL
3929 #define XIOU_SLCR_RAM_LQSPI_EMAB0_MASK    0x00000038UL
3930 #define XIOU_SLCR_RAM_LQSPI_EMAB0_DEFVAL  0x3UL
3931
3932 #define XIOU_SLCR_RAM_LQSPI_EMAA0_SHIFT   0UL
3933 #define XIOU_SLCR_RAM_LQSPI_EMAA0_WIDTH   3UL
3934 #define XIOU_SLCR_RAM_LQSPI_EMAA0_MASK    0x00000007UL
3935 #define XIOU_SLCR_RAM_LQSPI_EMAA0_DEFVAL  0x3UL
3936
3937 /**
3938  * Register: XiouSlcrRamXnandps8
3939  */
3940 #define XIOU_SLCR_RAM_XNANDPS8    ( ( XIOU_SLCR_BASEADDR ) + 0x00000524UL )
3941 #define XIOU_SLCR_RAM_XNANDPS8_RSTVAL   0x0000005bUL
3942
3943 #define XIOU_SLCR_RAM_XNANDPS8_EMASA0_SHIFT   6UL
3944 #define XIOU_SLCR_RAM_XNANDPS8_EMASA0_WIDTH   1UL
3945 #define XIOU_SLCR_RAM_XNANDPS8_EMASA0_MASK    0x00000040UL
3946 #define XIOU_SLCR_RAM_XNANDPS8_EMASA0_DEFVAL  0x1UL
3947
3948 #define XIOU_SLCR_RAM_XNANDPS8_EMAB0_SHIFT   3UL
3949 #define XIOU_SLCR_RAM_XNANDPS8_EMAB0_WIDTH   3UL
3950 #define XIOU_SLCR_RAM_XNANDPS8_EMAB0_MASK    0x00000038UL
3951 #define XIOU_SLCR_RAM_XNANDPS8_EMAB0_DEFVAL  0x3UL
3952
3953 #define XIOU_SLCR_RAM_XNANDPS8_EMAA0_SHIFT   0UL
3954 #define XIOU_SLCR_RAM_XNANDPS8_EMAA0_WIDTH   3UL
3955 #define XIOU_SLCR_RAM_XNANDPS8_EMAA0_MASK    0x00000007UL
3956 #define XIOU_SLCR_RAM_XNANDPS8_EMAA0_DEFVAL  0x3UL
3957
3958 /**
3959  * Register: XiouSlcrCtrl
3960  */
3961 #define XIOU_SLCR_CTRL    ( ( XIOU_SLCR_BASEADDR ) + 0x00000600UL )
3962 #define XIOU_SLCR_CTRL_RSTVAL   0x00000000UL
3963
3964 #define XIOU_SLCR_CTRL_SLVERR_EN_SHIFT   0UL
3965 #define XIOU_SLCR_CTRL_SLVERR_EN_WIDTH   1UL
3966 #define XIOU_SLCR_CTRL_SLVERR_EN_MASK    0x00000001UL
3967 #define XIOU_SLCR_CTRL_SLVERR_EN_DEFVAL  0x0UL
3968
3969 /**
3970  * Register: XiouSlcrIsr
3971  */
3972 #define XIOU_SLCR_ISR    ( ( XIOU_SLCR_BASEADDR ) + 0x00000700UL )
3973 #define XIOU_SLCR_ISR_RSTVAL   0x00000000UL
3974
3975 #define XIOU_SLCR_ISR_ADDR_DECD_ERR_SHIFT   0UL
3976 #define XIOU_SLCR_ISR_ADDR_DECD_ERR_WIDTH   1UL
3977 #define XIOU_SLCR_ISR_ADDR_DECD_ERR_MASK    0x00000001UL
3978 #define XIOU_SLCR_ISR_ADDR_DECD_ERR_DEFVAL  0x0UL
3979
3980 /**
3981  * Register: XiouSlcrImr
3982  */
3983 #define XIOU_SLCR_IMR    ( ( XIOU_SLCR_BASEADDR ) + 0x00000704UL )
3984 #define XIOU_SLCR_IMR_RSTVAL   0x00000001UL
3985
3986 #define XIOU_SLCR_IMR_ADDR_DECD_ERR_SHIFT   0UL
3987 #define XIOU_SLCR_IMR_ADDR_DECD_ERR_WIDTH   1UL
3988 #define XIOU_SLCR_IMR_ADDR_DECD_ERR_MASK    0x00000001UL
3989 #define XIOU_SLCR_IMR_ADDR_DECD_ERR_DEFVAL  0x1UL
3990
3991 /**
3992  * Register: XiouSlcrIer
3993  */
3994 #define XIOU_SLCR_IER    ( ( XIOU_SLCR_BASEADDR ) + 0x00000708UL )
3995 #define XIOU_SLCR_IER_RSTVAL   0x00000000UL
3996
3997 #define XIOU_SLCR_IER_ADDR_DECD_ERR_SHIFT   0UL
3998 #define XIOU_SLCR_IER_ADDR_DECD_ERR_WIDTH   1UL
3999 #define XIOU_SLCR_IER_ADDR_DECD_ERR_MASK    0x00000001UL
4000 #define XIOU_SLCR_IER_ADDR_DECD_ERR_DEFVAL  0x0UL
4001
4002 /**
4003  * Register: XiouSlcrIdr
4004  */
4005 #define XIOU_SLCR_IDR    ( ( XIOU_SLCR_BASEADDR ) + 0x0000070CUL )
4006 #define XIOU_SLCR_IDR_RSTVAL   0x00000000UL
4007
4008 #define XIOU_SLCR_IDR_ADDR_DECD_ERR_SHIFT   0UL
4009 #define XIOU_SLCR_IDR_ADDR_DECD_ERR_WIDTH   1UL
4010 #define XIOU_SLCR_IDR_ADDR_DECD_ERR_MASK    0x00000001UL
4011 #define XIOU_SLCR_IDR_ADDR_DECD_ERR_DEFVAL  0x0UL
4012
4013 /**
4014  * Register: XiouSlcrItr
4015  */
4016 #define XIOU_SLCR_ITR    ( ( XIOU_SLCR_BASEADDR ) + 0x00000710UL )
4017 #define XIOU_SLCR_ITR_RSTVAL   0x00000000UL
4018
4019 #define XIOU_SLCR_ITR_ADDR_DECD_ERR_SHIFT   0UL
4020 #define XIOU_SLCR_ITR_ADDR_DECD_ERR_WIDTH   1UL
4021 #define XIOU_SLCR_ITR_ADDR_DECD_ERR_MASK    0x00000001UL
4022 #define XIOU_SLCR_ITR_ADDR_DECD_ERR_DEFVAL  0x0UL
4023
4024
4025 #ifdef __cplusplus
4026 }
4027 #endif
4028
4029 #endif /* __XIOU_SLCR_H__ */