]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_R5_UltraScale_MPSoC/RTOSDemo_R5_bsp/psu_cortexr5_0/libsrc/standalone_v6_6/src/xpseudo_asm.h
Update Zynq, MPSoc Cortex-A53 and MPSoc Cortex-R5 demo projects to build with the...
[freertos] / FreeRTOS / Demo / CORTEX_R5_UltraScale_MPSoC / RTOSDemo_R5_bsp / psu_cortexr5_0 / libsrc / standalone_v6_6 / src / xpseudo_asm.h
1 /******************************************************************************
2 *
3 * Copyright (C) 2014 - 2015 Xilinx, Inc. All rights reserved.
4 *
5 * Permission is hereby granted, free of charge, to any person obtaining a copy
6 * of this software and associated documentation files (the "Software"), to deal
7 * in the Software without restriction, including without limitation the rights
8 * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
9 * copies of the Software, and to permit persons to whom the Software is
10 * furnished to do so, subject to the following conditions:
11 *
12 * The above copyright notice and this permission notice shall be included in
13 * all copies or substantial portions of the Software.
14 *
15 * Use of the Software is limited solely to applications:
16 * (a) running on a Xilinx device, or
17 * (b) that interact with a Xilinx device through a bus or interconnect.
18 *
19 * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
20 * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
21 * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
22 * XILINX  BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY,
23 * WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF
24 * OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
25 * SOFTWARE.
26 *
27 * Except as contained in this notice, the name of the Xilinx shall not be used
28 * in advertising or otherwise to promote the sale, use or other dealings in
29 * this Software without prior written authorization from Xilinx.
30 *
31 ******************************************************************************/
32 /*****************************************************************************/
33 /**
34 *
35 * @file xpseudo_asm.h
36 *
37 * @addtogroup r5_specific Cortex R5 Processor Specific Include Files
38 *
39 * The xpseudo_asm.h includes xreg_cortexr5.h and xpseudo_asm_gcc.h.
40 *
41 * The xreg_cortexr5.h file contains definitions for inline assembler code.
42 * It provides inline definitions for Cortex R5 GPRs, SPRs,co-processor
43 * registers and Debug register
44 *
45 * The xpseudo_asm_gcc.h contains the definitions for the most often used
46 * inline assembler instructions, available as macros. These can be very
47 * useful for tasks such as setting or getting special purpose registers,
48 * synchronization,or cache manipulation. These inline assembler instructions
49 * can be used from drivers and user applications written in C.
50 *
51 * @{
52 * <pre>
53 * MODIFICATION HISTORY:
54 *
55 * Ver   Who  Date     Changes
56 * ----- ---- -------- -----------------------------------------------
57 * 5.00  pkp  02/10/14 Initial version
58 * 6.2   mus  01/27/17 Updated to support IAR compiler
59 * </pre>
60 *
61 ******************************************************************************/
62 #ifndef XPSEUDO_ASM_H /* prevent circular inclusions */
63 #define XPSEUDO_ASM_H /* by using protection macros */
64
65 #include "xreg_cortexr5.h"
66 #if defined (__GNUC__)
67 #include "xpseudo_asm_gcc.h"
68 #elif defined (__ICCARM__)
69 #include "xpseudo_asm_iccarm.h"
70 #endif
71 #endif /* XPSEUDO_ASM_H */
72 /**
73 * @} End of "addtogroup r5_specific".
74 */