]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/NEC_V850ES_IAR/LowLevelInit/LowLevelInit.c
Add FreeRTOS-Plus directory.
[freertos] / FreeRTOS / Demo / NEC_V850ES_IAR / LowLevelInit / LowLevelInit.c
1 /*\r
2     FreeRTOS V7.1.1 - Copyright (C) 2012 Real Time Engineers Ltd.\r
3         \r
4 \r
5     ***************************************************************************\r
6      *                                                                       *\r
7      *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
8      *    Complete, revised, and edited pdf reference manuals are also       *\r
9      *    available.                                                         *\r
10      *                                                                       *\r
11      *    Purchasing FreeRTOS documentation will not only help you, by       *\r
12      *    ensuring you get running as quickly as possible and with an        *\r
13      *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
14      *    the FreeRTOS project to continue with its mission of providing     *\r
15      *    professional grade, cross platform, de facto standard solutions    *\r
16      *    for microcontrollers - completely free of charge!                  *\r
17      *                                                                       *\r
18      *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
19      *                                                                       *\r
20      *    Thank you for using FreeRTOS, and thank you for your support!      *\r
21      *                                                                       *\r
22     ***************************************************************************\r
23 \r
24 \r
25     This file is part of the FreeRTOS distribution.\r
26 \r
27     FreeRTOS is free software; you can redistribute it and/or modify it under\r
28     the terms of the GNU General Public License (version 2) as published by the\r
29     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
30     >>>NOTE<<< The modification to the GPL is included to allow you to\r
31     distribute a combined work that includes FreeRTOS without being obliged to\r
32     provide the source code for proprietary components outside of the FreeRTOS\r
33     kernel.  FreeRTOS is distributed in the hope that it will be useful, but\r
34     WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY\r
35     or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
36     more details. You should have received a copy of the GNU General Public\r
37     License and the FreeRTOS license exception along with FreeRTOS; if not it\r
38     can be viewed here: http://www.freertos.org/a00114.html and also obtained\r
39     by writing to Richard Barry, contact details for whom are available on the\r
40     FreeRTOS WEB site.\r
41 \r
42     1 tab == 4 spaces!\r
43     \r
44     ***************************************************************************\r
45      *                                                                       *\r
46      *    Having a problem?  Start by reading the FAQ "My application does   *\r
47      *    not run, what could be wrong?                                      *\r
48      *                                                                       *\r
49      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
50      *                                                                       *\r
51     ***************************************************************************\r
52 \r
53     \r
54     http://www.FreeRTOS.org - Documentation, training, latest information, \r
55     license and contact details.\r
56     \r
57     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
58     including FreeRTOS+Trace - an indispensable productivity tool.\r
59 \r
60     Real Time Engineers ltd license FreeRTOS to High Integrity Systems, who sell \r
61     the code with commercial support, indemnification, and middleware, under \r
62     the OpenRTOS brand: http://www.OpenRTOS.com.  High Integrity Systems also\r
63     provide a safety engineered and independently SIL3 certified version under \r
64     the SafeRTOS brand: http://www.SafeRTOS.com.\r
65 */\r
66 \r
67 #include "FreeRTOS.h"\r
68 \r
69 /*-----------------------------------------------------------*/\r
70 \r
71 /* Called by the startup code to initialise the run time system. */\r
72 unsigned portCHAR __low_level_init(void);\r
73 \r
74 /*-----------------------------------------------------------*/\r
75 \r
76 unsigned portCHAR __low_level_init(void)\r
77 {\r
78 unsigned portCHAR resetflag = RESF;\r
79 unsigned portCHAR psval = 0;\r
80 unsigned portBASE_TYPE i = 0;        \r
81 \r
82         /* Setup provided by NEC. */\r
83 \r
84         portDISABLE_INTERRUPTS();         /* disable global interrupts */                      \r
85 \r
86         PRCMD = 0x00;                     /* On-chip debug mode */\r
87         OCDM = 0x00;\r
88         VSWC = 0x00;                      /* set system wait control register */\r
89         WDTM2 = 0x00;                     /* WDT2 setting */\r
90         PLLON = 0;                        /* PLL stop mode */\r
91         psval = 0x0A | 0x00;\r
92         PRCMD = psval;                    /* set Command Register */\r
93         CKC = psval;                      /* set Clock Control Register */\r
94         PLLS = 0x03;\r
95         psval = 0x80;                     /* Set fXX and fCPU */\r
96         PRCMD = psval;\r
97         PCC = psval;\r
98         PLLON = 1;                        /* activate PLL */\r
99         for( i = 0; i <= 2000; i++ )      /* Wait for stabilisation */\r
100         {\r
101         portNOP();\r
102         }\r
103         while( LOCK )                     /* Wait for PLL frequency stabiliasation */\r
104         {\r
105         ;\r
106         }\r
107         SELPLL = 1;                       /* Set PLL mode active */\r
108         RSTOP = 0;                        /* Set fR (enable) */\r
109         BGCE0 = 0;                        /* Set fBRG(disable) */\r
110         psval = 0x00;                     /* Stand-by setting */\r
111         PRCMD = psval;                    /* set Command Register */\r
112         PSC = psval;                      /* set Power Save Control Register */\r
113 \r
114         return pdTRUE;\r
115 }\r
116 /*-----------------------------------------------------------*/\r