]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/NEC_V850ES_IAR/LowLevelInit/LowLevelInit_Fx3.c
Update version number ready for next release.
[freertos] / FreeRTOS / Demo / NEC_V850ES_IAR / LowLevelInit / LowLevelInit_Fx3.c
1 /*\r
2  * FreeRTOS Kernel V10.2.1\r
3  * Copyright (C) 2019 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
4  *\r
5  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
6  * this software and associated documentation files (the "Software"), to deal in\r
7  * the Software without restriction, including without limitation the rights to\r
8  * use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies of\r
9  * the Software, and to permit persons to whom the Software is furnished to do so,\r
10  * subject to the following conditions:\r
11  *\r
12  * The above copyright notice and this permission notice shall be included in all\r
13  * copies or substantial portions of the Software.\r
14  *\r
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR\r
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS\r
17  * FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR\r
18  * COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER\r
19  * IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN\r
20  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.\r
21  *\r
22  * http://www.FreeRTOS.org\r
23  * http://aws.amazon.com/freertos\r
24  *\r
25  * 1 tab == 4 spaces!\r
26  */\r
27 \r
28 #include "FreeRTOS.h"\r
29 \r
30 /*-----------------------------------------------------------*/\r
31 \r
32 /* Called by the startup code to initialise the run time system. */\r
33 unsigned char __low_level_init(void);\r
34 \r
35 /*-----------------------------------------------------------*/\r
36 \r
37 unsigned char __low_level_init(void)\r
38 {\r
39 unsigned char resetflag = RESF;\r
40 unsigned char psval = 0;\r
41 \r
42         /* Setup provided by NEC. */\r
43 \r
44         /* Disable global interrupts to ensure no interrupts occur during system\r
45         setup. */\r
46         portDISABLE_INTERRUPTS();\r
47 \r
48         PRCMD = 0x00;\r
49         OCDM = 0x00;\r
50         VSWC = 0x12;\r
51         VSWC = 18;\r
52 \r
53         /* Set main system clock */\r
54         OSTS = 0x06;\r
55         psval = 0x80;\r
56         PRCMD = psval;\r
57         PCC = psval;\r
58         while (!OSTC)\r
59         {\r
60                 ;\r
61         }\r
62 \r
63         PLLS = 0x03;\r
64         PLLON = 1;\r
65         while (LOCKR)\r
66         {\r
67                 ;\r
68         }\r
69 \r
70         psval = 0x01;\r
71         PRCMD = psval;\r
72         MCM = psval;\r
73         SELPLL = 1;\r
74 \r
75         /* Set fCPU */\r
76         psval = PCC | 0x00;\r
77         PRCMD = psval;\r
78         PCC = psval;\r
79         RCM = 0x83;\r
80 \r
81         /* Set fXP1 */\r
82         SELCNT4 = 0x00;\r
83 \r
84         /* Set fBRG */\r
85         PRSM0 = 0x00;\r
86 \r
87         /* Stand-by setting */\r
88         psval = 0x00;\r
89         PRCMD = psval;\r
90         PSC = psval;\r
91 \r
92         /* WDT2 setting */\r
93         WDTM2 = 0x1F;\r
94 \r
95         /* PCL setting */\r
96         PCLM = 0x00;\r
97 \r
98         /* disable dma0 - dma3 */\r
99         E00 = 0;        \r
100         E11 = 0;\r
101         E22 = 0;\r
102         E33 = 0;        \r
103 \r
104         return pdTRUE;\r
105 }\r
106 /*-----------------------------------------------------------*/\r