]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/PIC32MEC14xx_MPLAB/src/Full_Demo/timertest.c
628b0e4a81782148b577ee90306bf48a399ae58c
[freertos] / FreeRTOS / Demo / PIC32MEC14xx_MPLAB / src / Full_Demo / timertest.c
1 /*\r
2     FreeRTOS V8.2.3 - Copyright (C) 2015 Real Time Engineers Ltd.\r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     ***************************************************************************\r
8      *                                                                       *\r
9      *    FreeRTOS provides completely free yet professionally developed,    *\r
10      *    robust, strictly quality controlled, supported, and cross          *\r
11      *    platform software that has become a de facto standard.             *\r
12      *                                                                       *\r
13      *    Help yourself get started quickly and support the FreeRTOS         *\r
14      *    project by purchasing a FreeRTOS tutorial book, reference          *\r
15      *    manual, or both from: http://www.FreeRTOS.org/Documentation        *\r
16      *                                                                       *\r
17      *    Thank you!                                                         *\r
18      *                                                                       *\r
19     ***************************************************************************\r
20 \r
21     This file is part of the FreeRTOS distribution.\r
22 \r
23     FreeRTOS is free software; you can redistribute it and/or modify it under\r
24     the terms of the GNU General Public License (version 2) as published by the\r
25     Free Software Foundation >>>> AND MODIFIED BY <<<< the FreeRTOS exception.\r
26 \r
27     >>!   NOTE: The modification to the GPL is included to allow you to     !<<\r
28     >>!   distribute a combined work that includes FreeRTOS without being   !<<\r
29     >>!   obliged to provide the source code for proprietary components     !<<\r
30     >>!   outside of the FreeRTOS kernel.                                   !<<\r
31 \r
32     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
33     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
34     FOR A PARTICULAR PURPOSE.  Full license text is available from the following\r
35     link: http://www.freertos.org/a00114.html\r
36 \r
37     1 tab == 4 spaces!\r
38 \r
39     ***************************************************************************\r
40      *                                                                       *\r
41      *    Having a problem?  Start by reading the FAQ "My application does   *\r
42      *    not run, what could be wrong?"                                     *\r
43      *                                                                       *\r
44      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
45      *                                                                       *\r
46     ***************************************************************************\r
47 \r
48     http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
49     license and Real Time Engineers Ltd. contact details.\r
50 \r
51     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
52     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
53     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
54 \r
55     http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
56     Integrity Systems to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
57     licenses offer ticketed support, indemnification and middleware.\r
58 \r
59     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
60     engineered and independently SIL3 certified version for use in safety and\r
61     mission critical applications that require provable dependability.\r
62 \r
63     1 tab == 4 spaces!\r
64 */\r
65 \r
66 /* High speed timer test as described in main.c. */\r
67 \r
68 /* System port includes */\r
69 #include "appcfg.h"\r
70 #include "platform.h"\r
71 #include "MEC14xx/mec14xx.h"\r
72 #include "MEC14xx/mec14xx_girqs.h"\r
73 \r
74 /* Scheduler includes. */\r
75 #include "FreeRTOS.h"\r
76 \r
77 /* The priority of the high speed timer interrupt. */\r
78 #define timerTEST_INT_PRIORITY  ( 7 )\r
79 \r
80 /* MEC14xx Timer 3 Timer MMCR's */\r
81 #define portMMCR_TMR3_COUNT             *((volatile uint32_t *)(0xA0000C60ul))\r
82 #define portMMCR_TMR3_PRELOAD   *((volatile uint32_t *)(0xA0000C64ul))\r
83 #define portMMCR_TMR3_STATUS    *((volatile uint32_t *)(0xA0000C68ul))\r
84 #define portMMCR_TMR3_INTEN             *((volatile uint32_t *)(0xA0000C6Cul))\r
85 #define portMMCR_TMR3_CONTROL   *((volatile uint32_t *)(0xA0000C70ul))\r
86 \r
87 /* MEC14xx JTVIC external interrupt controller\r
88  * is mapped to M14K closely-coupled peripheral space.\r
89  */\r
90 #define portGIRQ23_TMR3_TIMER_BITPOS    (3)\r
91 #define portGIRQ23_TMR3_TIMER_MASK              (1ul << (portGIRQ23_TMR3_TIMER_BITPOS))\r
92 #define portMMCR_JTVIC_GIRQ23_SRC               *((volatile uint32_t *)(0xBFFFC0F0ul))\r
93 #define portMMCR_JTVIC_GIRQ23_SETEN             *((volatile uint32_t *)(0xBFFFC0F4ul))\r
94 #define portMMCR_JTVIC_GIRQ23_PRIA              *((volatile uint32_t *)(0xBFFFC3F0ul))\r
95 \r
96 /*-----------------------------------------------------------*/\r
97 \r
98 /* Incremented every 20,000 interrupts, so should count in seconds. */\r
99 unsigned long ulHighFrequencyTimerInterrupts = 0;\r
100 \r
101 /*-----------------------------------------------------------*/\r
102 \r
103 void vSetupTimerTest( unsigned short usFrequencyHz )\r
104 {\r
105 /* Timer 3 is going to interrupt at usFrequencyHz Hz. */\r
106 const uint32_t ulPreload = ( unsigned short ) ( ( configPERIPHERAL_CLOCK_HZ / ( unsigned long ) usFrequencyHz ) - 1 );\r
107 \r
108         /* Timer 3 is used to generate interrupts above the kernel and max syscall \r
109         interrupt priorities. No system library calls are used here as they are not \r
110         guaranteed to be re-entrant. */\r
111         portMMCR_TMR3_CONTROL = 1ul;\r
112         portMMCR_TMR3_PRELOAD = ulPreload;\r
113         portMMCR_TMR3_COUNT = ulPreload;\r
114         portMMCR_TMR3_INTEN = 0x0001ul;\r
115         portMMCR_TMR3_STATUS = 0x0001ul;\r
116         /* Enable Timer 3, and set for auto restart, counting down. */\r
117         portMMCR_TMR3_CONTROL |= 0x0008;\r
118         portMMCR_TMR3_CONTROL |= 0x0020;\r
119 \r
120         /* Configure interrupts from the Timer 3. */\r
121         portMMCR_JTVIC_GIRQ23_SRC = ( portGIRQ23_TMR3_TIMER_MASK );\r
122         portMMCR_JTVIC_GIRQ23_PRIA &= ~( 0x0Ful << 12 );\r
123         portMMCR_JTVIC_GIRQ23_PRIA |= ( ( portIPL_TO_CODE( timerTEST_INT_PRIORITY ) ) << 12 );\r
124         portMMCR_JTVIC_GIRQ23_SETEN = ( portGIRQ23_TMR3_TIMER_MASK );\r
125 \r
126 }\r
127 /*-----------------------------------------------------------*/\r
128 \r
129 /* Interrupt handler for Timer 3 interrupts, no library functions are used\r
130  here as they may not be re-entrant. */\r
131 void __attribute__((interrupt, nomips16)) girq23_b3( void )\r
132 {\r
133         ulHighFrequencyTimerInterrupts++;\r
134 \r
135         /* The interrupt flag registered is shared with the lower priority timer\r
136          interrupts and the RTOS timer so disable interrupts here. This is not\r
137          strictly necessary since this is the highest priority interrupt. */\r
138         __asm volatile( "di" );\r
139         /* Clear the timer interrupt. */\r
140         portMMCR_JTVIC_GIRQ23_SRC = portGIRQ23_TMR3_TIMER_MASK;\r
141         __asm volatile( "ei" );\r
142 }\r
143 \r
144 \r