]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/RX600_RX62N-RDK_Renesas/RTOSDemo/IntQueueTimer.c
9c0d1bb6ae33f2541973b62e987645d8520bb99e
[freertos] / FreeRTOS / Demo / RX600_RX62N-RDK_Renesas / RTOSDemo / IntQueueTimer.c
1 /*\r
2     FreeRTOS V7.2.0 - Copyright (C) 2012 Real Time Engineers Ltd.\r
3         \r
4 \r
5     ***************************************************************************\r
6      *                                                                       *\r
7      *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
8      *    Complete, revised, and edited pdf reference manuals are also       *\r
9      *    available.                                                         *\r
10      *                                                                       *\r
11      *    Purchasing FreeRTOS documentation will not only help you, by       *\r
12      *    ensuring you get running as quickly as possible and with an        *\r
13      *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
14      *    the FreeRTOS project to continue with its mission of providing     *\r
15      *    professional grade, cross platform, de facto standard solutions    *\r
16      *    for microcontrollers - completely free of charge!                  *\r
17      *                                                                       *\r
18      *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
19      *                                                                       *\r
20      *    Thank you for using FreeRTOS, and thank you for your support!      *\r
21      *                                                                       *\r
22     ***************************************************************************\r
23 \r
24 \r
25     This file is part of the FreeRTOS distribution.\r
26 \r
27     FreeRTOS is free software; you can redistribute it and/or modify it under\r
28     the terms of the GNU General Public License (version 2) as published by the\r
29     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
30     >>>NOTE<<< The modification to the GPL is included to allow you to\r
31     distribute a combined work that includes FreeRTOS without being obliged to\r
32     provide the source code for proprietary components outside of the FreeRTOS\r
33     kernel.  FreeRTOS is distributed in the hope that it will be useful, but\r
34     WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY\r
35     or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
36     more details. You should have received a copy of the GNU General Public\r
37     License and the FreeRTOS license exception along with FreeRTOS; if not it\r
38     can be viewed here: http://www.freertos.org/a00114.html and also obtained\r
39     by writing to Richard Barry, contact details for whom are available on the\r
40     FreeRTOS WEB site.\r
41 \r
42     1 tab == 4 spaces!\r
43     \r
44     ***************************************************************************\r
45      *                                                                       *\r
46      *    Having a problem?  Start by reading the FAQ "My application does   *\r
47      *    not run, what could be wrong?                                      *\r
48      *                                                                       *\r
49      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
50      *                                                                       *\r
51     ***************************************************************************\r
52 \r
53     \r
54     http://www.FreeRTOS.org - Documentation, training, latest information, \r
55     license and contact details.\r
56     \r
57     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
58     including FreeRTOS+Trace - an indispensable productivity tool.\r
59 \r
60     Real Time Engineers ltd license FreeRTOS to High Integrity Systems, who sell \r
61     the code with commercial support, indemnification, and middleware, under \r
62     the OpenRTOS brand: http://www.OpenRTOS.com.  High Integrity Systems also\r
63     provide a safety engineered and independently SIL3 certified version under \r
64     the SafeRTOS brand: http://www.SafeRTOS.com.\r
65 */\r
66 \r
67 /*\r
68  * This file contains the non-portable and therefore RX62N specific parts of\r
69  * the IntQueue standard demo task - namely the configuration of the timers\r
70  * that generate the interrupts and the interrupt entry points.\r
71  */\r
72 \r
73 /* Scheduler includes. */\r
74 #include "FreeRTOS.h"\r
75 #include "task.h"\r
76 \r
77 /* Demo includes. */\r
78 #include "IntQueueTimer.h"\r
79 #include "IntQueue.h"\r
80 \r
81 /* Hardware specifics. */\r
82 #include "iodefine.h"\r
83 \r
84 #define tmrTIMER_0_1_FREQUENCY  ( 2000UL )\r
85 #define tmrTIMER_2_3_FREQUENCY  ( 2001UL )\r
86 \r
87 void vInitialiseTimerForIntQueueTest( void )\r
88 {\r
89         /* Ensure interrupts do not start until full configuration is complete. */\r
90         portENTER_CRITICAL();\r
91         {\r
92                 /* Cascade two 8bit timer channels to generate the interrupts. \r
93                 8bit timer unit 1 (TMR0 and TMR1) and 8bit timer unit 2 (TMR2 and TMR3 are\r
94                 utilised for this test. */\r
95 \r
96                 /* Enable the timers. */\r
97                 SYSTEM.MSTPCRA.BIT.MSTPA5 = 0;\r
98                 SYSTEM.MSTPCRA.BIT.MSTPA4 = 0;\r
99 \r
100                 /* Enable compare match A interrupt request. */\r
101                 TMR0.TCR.BIT.CMIEA = 1;\r
102                 TMR2.TCR.BIT.CMIEA = 1;\r
103 \r
104                 /* Clear the timer on compare match A. */\r
105                 TMR0.TCR.BIT.CCLR = 1;\r
106                 TMR2.TCR.BIT.CCLR = 1;\r
107 \r
108                 /* Set the compare match value. */\r
109                 TMR01.TCORA = ( unsigned short ) ( ( ( configPERIPHERAL_CLOCK_HZ / tmrTIMER_0_1_FREQUENCY ) -1 ) / 8 );\r
110                 TMR23.TCORA = ( unsigned short ) ( ( ( configPERIPHERAL_CLOCK_HZ / tmrTIMER_0_1_FREQUENCY ) -1 ) / 8 );\r
111 \r
112                 /* 16 bit operation ( count from timer 1,2 ). */\r
113                 TMR0.TCCR.BIT.CSS = 3;\r
114                 TMR2.TCCR.BIT.CSS = 3;\r
115         \r
116                 /* Use PCLK as the input. */\r
117                 TMR1.TCCR.BIT.CSS = 1;\r
118                 TMR3.TCCR.BIT.CSS = 1;\r
119         \r
120                 /* Divide PCLK by 8. */\r
121                 TMR1.TCCR.BIT.CKS = 2;\r
122                 TMR3.TCCR.BIT.CKS = 2;\r
123         \r
124                 /* Enable TMR 0, 2 interrupts. */\r
125                 IEN( TMR0, CMIA0 ) = 1;\r
126                 IEN( TMR2, CMIA2 ) = 1;\r
127 \r
128                 /* Set the timer interrupts to be above the kernel.  The interrupts are\r
129                 assigned different priorities so they nest with each other. */\r
130                 IPR( TMR0, CMIA0 ) = configMAX_SYSCALL_INTERRUPT_PRIORITY - 1;\r
131                 IPR( TMR2, CMIA2 ) = ( configMAX_SYSCALL_INTERRUPT_PRIORITY - 2 );\r
132         }\r
133         portEXIT_CRITICAL();\r
134         \r
135         /* Ensure the interrupts are clear as they are edge detected. */\r
136         IR( TMR0, CMIA0 ) = 0;\r
137         IR( TMR2, CMIA2 ) = 0;\r
138 }\r
139 /*-----------------------------------------------------------*/\r
140 \r
141 #pragma interrupt ( vT0_1InterruptHandler( vect = VECT_TMR0_CMIA0, enable ) )\r
142 void vT0_1InterruptHandler( void )\r
143 {\r
144         portYIELD_FROM_ISR( xFirstTimerHandler() );\r
145 }\r
146 /*-----------------------------------------------------------*/\r
147 \r
148 #pragma interrupt ( vT2_3InterruptHandler( vect = VECT_TMR2_CMIA2, enable ) )\r
149 void vT2_3InterruptHandler( void )\r
150 {\r
151         portYIELD_FROM_ISR( xSecondTimerHandler() );\r
152 }\r
153 \r
154 \r
155 \r
156 \r