]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/RX700_RX71M_RSK_Renesas_e2studio/src/Full_Demo/IntQueueTimer.c
Update to MIT licensed FreeRTOS V10.0.0 - see https://www.freertos.org/History.txt
[freertos] / FreeRTOS / Demo / RX700_RX71M_RSK_Renesas_e2studio / src / Full_Demo / IntQueueTimer.c
1 /*\r
2  * FreeRTOS Kernel V10.0.0\r
3  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
4  *\r
5  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
6  * this software and associated documentation files (the "Software"), to deal in\r
7  * the Software without restriction, including without limitation the rights to\r
8  * use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies of\r
9  * the Software, and to permit persons to whom the Software is furnished to do so,\r
10  * subject to the following conditions:\r
11  *\r
12  * The above copyright notice and this permission notice shall be included in all\r
13  * copies or substantial portions of the Software. If you wish to use our Amazon\r
14  * FreeRTOS name, please do so in a fair use way that does not cause confusion.\r
15  *\r
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR\r
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS\r
18  * FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR\r
19  * COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER\r
20  * IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN\r
21  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.\r
22  *\r
23  * http://www.FreeRTOS.org\r
24  * http://aws.amazon.com/freertos\r
25  *\r
26  * 1 tab == 4 spaces!\r
27  */\r
28 \r
29 /*\r
30  * This file contains the non-portable and therefore RX specific parts of the\r
31  * IntQueue standard demo task - namely the configuration of the timers that\r
32  * generate the interrupts and the interrupt entry points.\r
33  */\r
34 \r
35 /* Scheduler includes. */\r
36 #include "FreeRTOS.h"\r
37 #include "task.h"\r
38 \r
39 /* Demo includes. */\r
40 #include "IntQueueTimer.h"\r
41 #include "IntQueue.h"\r
42 \r
43 /* Hardware specifics. */\r
44 #include "iodefine.h"\r
45 \r
46 #define tmrTIMER_0_1_FREQUENCY  ( 2000UL )\r
47 #define tmrTIMER_2_3_FREQUENCY  ( 2407UL )\r
48 \r
49 void vInitialiseTimerForIntQueueTest( void )\r
50 {\r
51         /* Ensure interrupts do not start until full configuration is complete. */\r
52         portENTER_CRITICAL();\r
53         {\r
54                 /* Give write access. */\r
55                 SYSTEM.PRCR.WORD = 0xa502;\r
56 \r
57                 /* Cascade two 8bit timer channels to generate the interrupts. \r
58                 8bit timer unit 1 (TMR0 and TMR1) and 8bit timer unit 2 (TMR2 and TMR3 are\r
59                 utilised for this test. */\r
60 \r
61                 /* Enable the timers. */\r
62                 SYSTEM.MSTPCRA.BIT.MSTPA5 = 0;\r
63                 SYSTEM.MSTPCRA.BIT.MSTPA4 = 0;\r
64 \r
65                 /* Enable compare match A interrupt request. */\r
66                 TMR0.TCR.BIT.CMIEA = 1;\r
67                 TMR2.TCR.BIT.CMIEA = 1;\r
68 \r
69                 /* Clear the timer on compare match A. */\r
70                 TMR0.TCR.BIT.CCLR = 1;\r
71                 TMR2.TCR.BIT.CCLR = 1;\r
72 \r
73                 /* Set the compare match value. */\r
74                 TMR01.TCORA = ( unsigned short ) ( ( ( configPERIPHERAL_CLOCK_HZ / tmrTIMER_0_1_FREQUENCY ) -1 ) / 8 );\r
75                 TMR23.TCORA = ( unsigned short ) ( ( ( configPERIPHERAL_CLOCK_HZ / tmrTIMER_0_1_FREQUENCY ) -1 ) / 8 );\r
76 \r
77                 /* 16 bit operation ( count from timer 1,2 ). */\r
78                 TMR0.TCCR.BIT.CSS = 3;\r
79                 TMR2.TCCR.BIT.CSS = 3;\r
80         \r
81                 /* Use PCLK as the input. */\r
82                 TMR1.TCCR.BIT.CSS = 1;\r
83                 TMR3.TCCR.BIT.CSS = 1;\r
84         \r
85                 /* Divide PCLK by 8. */\r
86                 TMR1.TCCR.BIT.CKS = 2;\r
87                 TMR3.TCCR.BIT.CKS = 2;\r
88 \r
89                 /* Enable TMR 0, 2 interrupts. */\r
90                 TMR0.TCR.BIT.CMIEA = 1;\r
91                 TMR2.TCR.BIT.CMIEA = 1;\r
92 \r
93                 /* Set priority and enable interrupt. */\r
94                 ICU.SLIBXR128.BYTE = 3; /* Three is TMR0 compare match A. */\r
95                 IPR( PERIB, INTB128 ) = configMAX_SYSCALL_INTERRUPT_PRIORITY - 1;\r
96                 IEN( PERIB, INTB128 ) = 1;\r
97 \r
98                 /* Ensure that the flag is set to 0, otherwise the interrupt will not be\r
99                 accepted. */\r
100                 IR( PERIB, INTB128 ) = 0;\r
101 \r
102                 /* Do the same for TMR2, but to vector 129. */\r
103                 ICU.SLIBXR129.BYTE = 9; /* Nine is TMR2 compare match A. */\r
104                 IPR( PERIB, INTB129 ) = configMAX_SYSCALL_INTERRUPT_PRIORITY - 2;\r
105                 IEN( PERIB, INTB129 ) = 1;\r
106                 IR( PERIB, INTB129 ) = 0;\r
107         }\r
108         portEXIT_CRITICAL();\r
109 }\r
110 /*-----------------------------------------------------------*/\r
111 \r
112 #pragma interrupt ( Excep_PERIB_INTB128( vect = 128, enable ) )\r
113 void Excep_PERIB_INTB128( void )\r
114 {\r
115         portYIELD_FROM_ISR( xFirstTimerHandler() );\r
116 }\r
117 /*-----------------------------------------------------------*/\r
118 \r
119 #pragma interrupt ( Excep_PERIB_INTB129( vect = 129, enable ) )\r
120 void Excep_PERIB_INTB129( void )\r
121 {\r
122         portYIELD_FROM_ISR( xSecondTimerHandler() );\r
123 }\r
124 \r
125 \r
126 \r
127 \r