]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/RX700_RX71M_RSK_Renesas_e2studio/src/cg_src/r_cg_cgc.c
Baseline new GCC and Renesas compiler projects for RX71M and RX113 before adding...
[freertos] / FreeRTOS / Demo / RX700_RX71M_RSK_Renesas_e2studio / src / cg_src / r_cg_cgc.c
1 /***********************************************************************************************************************\r
2 * DISCLAIMER\r
3 * This software is supplied by Renesas Electronics Corporation and is only intended for use with Renesas products.\r
4 * No other uses are authorized. This software is owned by Renesas Electronics Corporation and is protected under all\r
5 * applicable laws, including copyright laws. \r
6 * THIS SOFTWARE IS PROVIDED "AS IS" AND RENESAS MAKES NO WARRANTIESREGARDING THIS SOFTWARE, WHETHER EXPRESS, IMPLIED\r
7 * OR STATUTORY, INCLUDING BUT NOT LIMITED TO WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND\r
8 * NON-INFRINGEMENT.  ALL SUCH WARRANTIES ARE EXPRESSLY DISCLAIMED.TO THE MAXIMUM EXTENT PERMITTED NOT PROHIBITED BY\r
9 * LAW, NEITHER RENESAS ELECTRONICS CORPORATION NOR ANY OF ITS AFFILIATED COMPANIES SHALL BE LIABLE FOR ANY DIRECT,\r
10 * INDIRECT, SPECIAL, INCIDENTAL OR CONSEQUENTIAL DAMAGES FOR ANY REASON RELATED TO THIS SOFTWARE, EVEN IF RENESAS OR\r
11 * ITS AFFILIATES HAVE BEEN ADVISED OF THE POSSIBILITY OF SUCH DAMAGES.\r
12 * Renesas reserves the right, without notice, to make changes to this software and to discontinue the availability \r
13 * of this software. By using this software, you agree to the additional terms and conditions found by accessing the \r
14 * following link:\r
15 * http://www.renesas.com/disclaimer\r
16 *\r
17 * Copyright (C) 2015 Renesas Electronics Corporation. All rights reserved.\r
18 ***********************************************************************************************************************/\r
19 \r
20 /***********************************************************************************************************************\r
21 * File Name    : r_cg_cgc.c\r
22 * Version      : Code Generator for RX71M V1.00.02.02 [28 May 2015]\r
23 * Device(s)    : R5F571MLCxFC\r
24 * Tool-Chain   : CCRX\r
25 * Description  : This file implements device driver for CGC module.\r
26 * Creation Date: 20/09/2015\r
27 ***********************************************************************************************************************/\r
28 \r
29 /***********************************************************************************************************************\r
30 Pragma directive\r
31 ***********************************************************************************************************************/\r
32 /* Start user code for pragma. Do not edit comment generated here */\r
33 /* End user code. Do not edit comment generated here */\r
34 \r
35 /***********************************************************************************************************************\r
36 Includes\r
37 ***********************************************************************************************************************/\r
38 #include "r_cg_macrodriver.h"\r
39 #include "r_cg_cgc.h"\r
40 /* Start user code for include. Do not edit comment generated here */\r
41 /* End user code. Do not edit comment generated here */\r
42 #include "r_cg_userdefine.h"\r
43 \r
44 /***********************************************************************************************************************\r
45 Global variables and functions\r
46 ***********************************************************************************************************************/\r
47 /* Start user code for global. Do not edit comment generated here */\r
48 /* End user code. Do not edit comment generated here */\r
49 \r
50 /***********************************************************************************************************************\r
51 * Function Name: R_CGC_Create\r
52 * Description  : This function initializes the clock generator.\r
53 * Arguments    : None\r
54 * Return Value : None\r
55 ***********************************************************************************************************************/\r
56 void R_CGC_Create(void)\r
57 {\r
58     volatile uint32_t memorywaitcycle;\r
59 \r
60     /* Set main clock control registers */\r
61     SYSTEM.MOFCR.BYTE = _00_CGC_MAINOSC_RESONATOR | _00_CGC_MAINOSC_UNDER24M;\r
62     SYSTEM.MOSCWTCR.BYTE = _5C_CGC_MOSCWTCR_VALUE;\r
63 \r
64     /* Set main clock operation */\r
65     SYSTEM.MOSCCR.BIT.MOSTP = 0U;\r
66 \r
67     /* Wait for main clock oscillator wait counter overflow */\r
68     while (1U != SYSTEM.OSCOVFSR.BIT.MOOVF);\r
69 \r
70     /* Set system clock */\r
71     SYSTEM.SCKCR.LONG = _00000002_CGC_PCLKD_DIV_4 | _00000020_CGC_PCLKC_DIV_4 | _00000200_CGC_PCLKB_DIV_4 | \r
72                         _00001000_CGC_PCLKA_DIV_2 | _00020000_CGC_BCLK_DIV_4 | _00000000_CGC_ICLK_DIV_1 | \r
73                         _20000000_CGC_FCLK_DIV_4;\r
74 \r
75     /* Set PLL circuit */\r
76     SYSTEM.PLLCR.WORD = _0000_CGC_PLL_FREQ_DIV_1 | _0000_CGC_PLL_SOURCE_MAIN | _1300_CGC_PLL_FREQ_MUL_10_0;\r
77     SYSTEM.PLLCR2.BIT.PLLEN = 0U;\r
78 \r
79     /* Wait for PLL wait counter overflow */\r
80     while (1U != SYSTEM.OSCOVFSR.BIT.PLOVF);\r
81 \r
82     /* Stop sub-clock */\r
83     RTC.RCR3.BIT.RTCEN = 0U;\r
84 \r
85     /* Wait for the register modification to complete */\r
86     while (0U != RTC.RCR3.BIT.RTCEN);\r
87 \r
88     /* Stop sub-clock */\r
89     SYSTEM.SOSCCR.BIT.SOSTP = 1U;\r
90 \r
91     /* Wait for the register modification to complete */\r
92     while (1U != SYSTEM.SOSCCR.BIT.SOSTP);\r
93 \r
94     /* Wait for sub-clock oscillation stopping */\r
95     while (0U != SYSTEM.OSCOVFSR.BIT.SOOVF);\r
96 \r
97     /* Set UCLK */\r
98     SYSTEM.SCKCR2.WORD = _0040_CGC_UCLK_DIV_5 | _0001_SCKCR2_BIT0;\r
99 \r
100     /* Set BCLK */\r
101     SYSTEM.SCKCR.BIT.PSTOP1 = 1U;\r
102 \r
103     /* Set SDCLK */\r
104     SYSTEM.SCKCR.BIT.PSTOP0 = 1U;\r
105 \r
106     /* Set memory wait cycle setting register */\r
107     SYSTEM.MEMWAIT.BIT.MEMWAIT = 1U;\r
108     memorywaitcycle = SYSTEM.MEMWAIT.LONG;\r
109     memorywaitcycle++;\r
110 \r
111     /* Set clock source */\r
112     SYSTEM.SCKCR3.WORD = _0400_CGC_CLOCKSOURCE_PLL;\r
113 \r
114     /* Set LOCO */\r
115     SYSTEM.LOCOCR.BIT.LCSTP = 0U;\r
116 }\r
117 \r
118 \r
119 /* Start user code for adding. Do not edit comment generated here */\r
120 /* End user code. Do not edit comment generated here */\r