]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/GCC/STR75x/port.c
Add FreeRTOS-Plus directory.
[freertos] / FreeRTOS / Source / portable / GCC / STR75x / port.c
1 /*\r
2     FreeRTOS V7.1.1 - Copyright (C) 2012 Real Time Engineers Ltd.\r
3         \r
4 \r
5     ***************************************************************************\r
6      *                                                                       *\r
7      *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
8      *    Complete, revised, and edited pdf reference manuals are also       *\r
9      *    available.                                                         *\r
10      *                                                                       *\r
11      *    Purchasing FreeRTOS documentation will not only help you, by       *\r
12      *    ensuring you get running as quickly as possible and with an        *\r
13      *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
14      *    the FreeRTOS project to continue with its mission of providing     *\r
15      *    professional grade, cross platform, de facto standard solutions    *\r
16      *    for microcontrollers - completely free of charge!                  *\r
17      *                                                                       *\r
18      *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
19      *                                                                       *\r
20      *    Thank you for using FreeRTOS, and thank you for your support!      *\r
21      *                                                                       *\r
22     ***************************************************************************\r
23 \r
24 \r
25     This file is part of the FreeRTOS distribution.\r
26 \r
27     FreeRTOS is free software; you can redistribute it and/or modify it under\r
28     the terms of the GNU General Public License (version 2) as published by the\r
29     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
30     >>>NOTE<<< The modification to the GPL is included to allow you to\r
31     distribute a combined work that includes FreeRTOS without being obliged to\r
32     provide the source code for proprietary components outside of the FreeRTOS\r
33     kernel.  FreeRTOS is distributed in the hope that it will be useful, but\r
34     WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY\r
35     or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
36     more details. You should have received a copy of the GNU General Public\r
37     License and the FreeRTOS license exception along with FreeRTOS; if not it\r
38     can be viewed here: http://www.freertos.org/a00114.html and also obtained\r
39     by writing to Richard Barry, contact details for whom are available on the\r
40     FreeRTOS WEB site.\r
41 \r
42     1 tab == 4 spaces!\r
43     \r
44     ***************************************************************************\r
45      *                                                                       *\r
46      *    Having a problem?  Start by reading the FAQ "My application does   *\r
47      *    not run, what could be wrong?                                      *\r
48      *                                                                       *\r
49      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
50      *                                                                       *\r
51     ***************************************************************************\r
52 \r
53     \r
54     http://www.FreeRTOS.org - Documentation, training, latest information, \r
55     license and contact details.\r
56     \r
57     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
58     including FreeRTOS+Trace - an indispensable productivity tool.\r
59 \r
60     Real Time Engineers ltd license FreeRTOS to High Integrity Systems, who sell \r
61     the code with commercial support, indemnification, and middleware, under \r
62     the OpenRTOS brand: http://www.OpenRTOS.com.  High Integrity Systems also\r
63     provide a safety engineered and independently SIL3 certified version under \r
64     the SafeRTOS brand: http://www.SafeRTOS.com.\r
65 */\r
66 \r
67 /*-----------------------------------------------------------\r
68  * Implementation of functions defined in portable.h for the ST STR75x ARM7\r
69  * port.\r
70  *----------------------------------------------------------*/\r
71 \r
72 /* Library includes. */\r
73 #include "75x_tb.h"\r
74 #include "75x_eic.h"\r
75 \r
76 /* Scheduler includes. */\r
77 #include "FreeRTOS.h"\r
78 #include "task.h"\r
79 \r
80 /* Constants required to setup the initial stack. */\r
81 #define portINITIAL_SPSR                                ( ( portSTACK_TYPE ) 0x1f ) /* System mode, ARM mode, interrupts enabled. */\r
82 #define portTHUMB_MODE_BIT                              ( ( portSTACK_TYPE ) 0x20 )\r
83 #define portINSTRUCTION_SIZE                    ( ( portSTACK_TYPE ) 4 )\r
84 \r
85 /* Constants required to handle critical sections. */\r
86 #define portNO_CRITICAL_NESTING                 ( ( unsigned long ) 0 )\r
87 \r
88 /* Prescale used on the timer clock when calculating the tick period. */\r
89 #define portPRESCALE 20\r
90 \r
91 \r
92 /*-----------------------------------------------------------*/\r
93 \r
94 /* Setup the TB to generate the tick interrupts. */\r
95 static void prvSetupTimerInterrupt( void );\r
96 \r
97 /*-----------------------------------------------------------*/\r
98 \r
99 /*\r
100  * Initialise the stack of a task to look exactly as if a call to\r
101  * portSAVE_CONTEXT had been called.\r
102  *\r
103  * See header file for description.\r
104  */\r
105 portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE pxCode, void *pvParameters )\r
106 {\r
107 portSTACK_TYPE *pxOriginalTOS;\r
108 \r
109         pxOriginalTOS = pxTopOfStack;\r
110 \r
111         /* To ensure asserts in tasks.c don't fail, although in this case the assert\r
112         is not really required. */\r
113         pxTopOfStack--;\r
114 \r
115         /* Setup the initial stack of the task.  The stack is set exactly as\r
116         expected by the portRESTORE_CONTEXT() macro. */\r
117 \r
118         /* First on the stack is the return address - which in this case is the\r
119         start of the task.  The offset is added to make the return address appear\r
120         as it would within an IRQ ISR. */\r
121         *pxTopOfStack = ( portSTACK_TYPE ) pxCode + portINSTRUCTION_SIZE;               \r
122         pxTopOfStack--;\r
123 \r
124         *pxTopOfStack = ( portSTACK_TYPE ) 0xaaaaaaaa;  /* R14 */\r
125         pxTopOfStack--; \r
126         *pxTopOfStack = ( portSTACK_TYPE ) pxOriginalTOS; /* Stack used when task starts goes in R13. */\r
127         pxTopOfStack--;\r
128         *pxTopOfStack = ( portSTACK_TYPE ) 0x12121212;  /* R12 */\r
129         pxTopOfStack--; \r
130         *pxTopOfStack = ( portSTACK_TYPE ) 0x11111111;  /* R11 */\r
131         pxTopOfStack--; \r
132         *pxTopOfStack = ( portSTACK_TYPE ) 0x10101010;  /* R10 */\r
133         pxTopOfStack--; \r
134         *pxTopOfStack = ( portSTACK_TYPE ) 0x09090909;  /* R9 */\r
135         pxTopOfStack--; \r
136         *pxTopOfStack = ( portSTACK_TYPE ) 0x08080808;  /* R8 */\r
137         pxTopOfStack--; \r
138         *pxTopOfStack = ( portSTACK_TYPE ) 0x07070707;  /* R7 */\r
139         pxTopOfStack--; \r
140         *pxTopOfStack = ( portSTACK_TYPE ) 0x06060606;  /* R6 */\r
141         pxTopOfStack--; \r
142         *pxTopOfStack = ( portSTACK_TYPE ) 0x05050505;  /* R5 */\r
143         pxTopOfStack--; \r
144         *pxTopOfStack = ( portSTACK_TYPE ) 0x04040404;  /* R4 */\r
145         pxTopOfStack--; \r
146         *pxTopOfStack = ( portSTACK_TYPE ) 0x03030303;  /* R3 */\r
147         pxTopOfStack--; \r
148         *pxTopOfStack = ( portSTACK_TYPE ) 0x02020202;  /* R2 */\r
149         pxTopOfStack--; \r
150         *pxTopOfStack = ( portSTACK_TYPE ) 0x01010101;  /* R1 */\r
151         pxTopOfStack--; \r
152 \r
153         /* When the task starts is will expect to find the function parameter in\r
154         R0. */\r
155         *pxTopOfStack = ( portSTACK_TYPE ) pvParameters; /* R0 */\r
156         pxTopOfStack--;\r
157 \r
158         /* The status register is set for system mode, with interrupts enabled. */\r
159         *pxTopOfStack = ( portSTACK_TYPE ) portINITIAL_SPSR;\r
160 \r
161         #ifdef THUMB_INTERWORK\r
162         {\r
163                 /* We want the task to start in thumb mode. */\r
164                 *pxTopOfStack |= portTHUMB_MODE_BIT;\r
165         }\r
166         #endif\r
167 \r
168         pxTopOfStack--;\r
169 \r
170         /* Interrupt flags cannot always be stored on the stack and will\r
171         instead be stored in a variable, which is then saved as part of the\r
172         tasks context. */\r
173         *pxTopOfStack = portNO_CRITICAL_NESTING;\r
174 \r
175         return pxTopOfStack;    \r
176 }\r
177 /*-----------------------------------------------------------*/\r
178 \r
179 portBASE_TYPE xPortStartScheduler( void )\r
180 {\r
181 extern void vPortISRStartFirstTask( void );\r
182 \r
183         /* Start the timer that generates the tick ISR.  Interrupts are disabled\r
184         here already. */\r
185         prvSetupTimerInterrupt();\r
186 \r
187         /* Start the first task. */\r
188         vPortISRStartFirstTask();       \r
189 \r
190         /* Should not get here! */\r
191         return 0;\r
192 }\r
193 /*-----------------------------------------------------------*/\r
194 \r
195 void vPortEndScheduler( void )\r
196 {\r
197         /* It is unlikely that the ARM port will require this function as there\r
198         is nothing to return to.  */\r
199 }\r
200 /*-----------------------------------------------------------*/\r
201 \r
202 static void prvSetupTimerInterrupt( void )\r
203 {\r
204 EIC_IRQInitTypeDef  EIC_IRQInitStructure;       \r
205 TB_InitTypeDef      TB_InitStructure;\r
206 \r
207         /* Setup the EIC for the TB. */\r
208         EIC_IRQInitStructure.EIC_IRQChannelCmd = ENABLE;\r
209         EIC_IRQInitStructure.EIC_IRQChannel = TB_IRQChannel;\r
210         EIC_IRQInitStructure.EIC_IRQChannelPriority = 1;\r
211         EIC_IRQInit(&EIC_IRQInitStructure);\r
212         \r
213         /* Setup the TB for the generation of the tick interrupt. */\r
214         TB_InitStructure.TB_Mode = TB_Mode_Timing;\r
215         TB_InitStructure.TB_CounterMode = TB_CounterMode_Down;\r
216         TB_InitStructure.TB_Prescaler = portPRESCALE - 1;\r
217         TB_InitStructure.TB_AutoReload = ( ( configCPU_CLOCK_HZ / portPRESCALE ) / configTICK_RATE_HZ );\r
218         TB_Init(&TB_InitStructure);\r
219         \r
220         /* Enable TB Update interrupt */\r
221         TB_ITConfig(TB_IT_Update, ENABLE);\r
222 \r
223         /* Clear TB Update interrupt pending bit */\r
224         TB_ClearITPendingBit(TB_IT_Update);\r
225 \r
226         /* Enable TB */\r
227         TB_Cmd(ENABLE);\r
228 }\r
229 /*-----------------------------------------------------------*/\r
230 \r
231 \r
232 \r
233 \r
234 \r
235 \r
236 \r