]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/IAR/ARM_CM4F/portasm.s
Update Cortex-M3 and Cortex-M4F ports to allow the SysTick to be clocked at a differe...
[freertos] / FreeRTOS / Source / portable / IAR / ARM_CM4F / portasm.s
1 /*\r
2     FreeRTOS V7.6.0 - Copyright (C) 2013 Real Time Engineers Ltd.\r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     ***************************************************************************\r
8      *                                                                       *\r
9      *    FreeRTOS provides completely free yet professionally developed,    *\r
10      *    robust, strictly quality controlled, supported, and cross          *\r
11      *    platform software that has become a de facto standard.             *\r
12      *                                                                       *\r
13      *    Help yourself get started quickly and support the FreeRTOS         *\r
14      *    project by purchasing a FreeRTOS tutorial book, reference          *\r
15      *    manual, or both from: http://www.FreeRTOS.org/Documentation        *\r
16      *                                                                       *\r
17      *    Thank you!                                                         *\r
18      *                                                                       *\r
19     ***************************************************************************\r
20 \r
21     This file is part of the FreeRTOS distribution.\r
22 \r
23     FreeRTOS is free software; you can redistribute it and/or modify it under\r
24     the terms of the GNU General Public License (version 2) as published by the\r
25     Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
26 \r
27     >>! NOTE: The modification to the GPL is included to allow you to distribute\r
28     >>! a combined work that includes FreeRTOS without being obliged to provide\r
29     >>! the source code for proprietary components outside of the FreeRTOS\r
30     >>! kernel.\r
31 \r
32     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
33     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
34     FOR A PARTICULAR PURPOSE.  Full license text is available from the following\r
35     link: http://www.freertos.org/a00114.html\r
36 \r
37     1 tab == 4 spaces!\r
38 \r
39     ***************************************************************************\r
40      *                                                                       *\r
41      *    Having a problem?  Start by reading the FAQ "My application does   *\r
42      *    not run, what could be wrong?"                                     *\r
43      *                                                                       *\r
44      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
45      *                                                                       *\r
46     ***************************************************************************\r
47 \r
48     http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
49     license and Real Time Engineers Ltd. contact details.\r
50 \r
51     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
52     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
53     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
54 \r
55     http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
56     Integrity Systems to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
57     licenses offer ticketed support, indemnification and middleware.\r
58 \r
59     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
60     engineered and independently SIL3 certified version for use in safety and\r
61     mission critical applications that require provable dependability.\r
62 \r
63     1 tab == 4 spaces!\r
64 */\r
65 \r
66 #include <FreeRTOSConfig.h>\r
67 \r
68         RSEG    CODE:CODE(2)\r
69         thumb\r
70 \r
71         EXTERN pxCurrentTCB\r
72         EXTERN vTaskSwitchContext\r
73 \r
74         PUBLIC xPortPendSVHandler\r
75         PUBLIC ulPortSetInterruptMask\r
76         PUBLIC vPortClearInterruptMask\r
77         PUBLIC vPortSVCHandler\r
78         PUBLIC vPortStartFirstTask\r
79         PUBLIC vPortEnableVFP\r
80 \r
81 \r
82 /*-----------------------------------------------------------*/\r
83 \r
84 xPortPendSVHandler:\r
85         mrs r0, psp\r
86         isb\r
87         /* Get the location of the current TCB. */\r
88         ldr     r3, =pxCurrentTCB\r
89         ldr     r2, [r3]\r
90 \r
91         /* Is the task using the FPU context?  If so, push high vfp registers. */\r
92         tst r14, #0x10\r
93         it eq\r
94         vstmdbeq r0!, {s16-s31}\r
95 \r
96         /* Save the core registers. */\r
97         stmdb r0!, {r4-r11, r14}\r
98 \r
99         /* Save the new top of stack into the first member of the TCB. */\r
100         str r0, [r2]\r
101 \r
102         stmdb sp!, {r3}\r
103         mov r0, #configMAX_SYSCALL_INTERRUPT_PRIORITY\r
104         msr basepri, r0\r
105         bl vTaskSwitchContext\r
106         mov r0, #0\r
107         msr basepri, r0\r
108         ldmia sp!, {r3}\r
109 \r
110         /* The first item in pxCurrentTCB is the task top of stack. */\r
111         ldr r1, [r3]\r
112         ldr r0, [r1]\r
113 \r
114         /* Pop the core registers. */\r
115         ldmia r0!, {r4-r11, r14}\r
116 \r
117         /* Is the task using the FPU context?  If so, pop the high vfp registers\r
118         too. */\r
119         tst r14, #0x10\r
120         it eq\r
121         vldmiaeq r0!, {s16-s31}\r
122 \r
123         msr psp, r0\r
124         isb\r
125         #ifdef WORKAROUND_PMU_CM001 /* XMC4000 specific errata */\r
126                 #if WORKAROUND_PMU_CM001 == 1\r
127                         push { r14 }\r
128                         pop { pc }\r
129                 #endif\r
130         #endif\r
131 \r
132         bx r14\r
133 \r
134 \r
135 /*-----------------------------------------------------------*/\r
136 \r
137 ulPortSetInterruptMask:\r
138         mrs r0, basepri\r
139         mov r1, #configMAX_SYSCALL_INTERRUPT_PRIORITY\r
140         msr basepri, r1\r
141         bx r14\r
142 \r
143 /*-----------------------------------------------------------*/\r
144 \r
145 vPortClearInterruptMask:\r
146         msr basepri, r0\r
147         bx r14\r
148 \r
149 /*-----------------------------------------------------------*/\r
150 \r
151 vPortSVCHandler:\r
152         /* Get the location of the current TCB. */\r
153         ldr     r3, =pxCurrentTCB\r
154         ldr r1, [r3]\r
155         ldr r0, [r1]\r
156         /* Pop the core registers. */\r
157         ldmia r0!, {r4-r11, r14}\r
158         msr psp, r0\r
159         isb\r
160         mov r0, #0\r
161         msr     basepri, r0\r
162         bx r14\r
163 \r
164 /*-----------------------------------------------------------*/\r
165 \r
166 vPortStartFirstTask\r
167         /* Use the NVIC offset register to locate the stack. */\r
168         ldr r0, =0xE000ED08\r
169         ldr r0, [r0]\r
170         ldr r0, [r0]\r
171         /* Set the msp back to the start of the stack. */\r
172         msr msp, r0\r
173         /* Call SVC to start the first task. */\r
174         cpsie i\r
175         dsb\r
176         isb\r
177         svc 0\r
178 \r
179 /*-----------------------------------------------------------*/\r
180 \r
181 vPortEnableVFP:\r
182         /* The FPU enable bits are in the CPACR. */\r
183         ldr.w r0, =0xE000ED88\r
184         ldr     r1, [r0]\r
185 \r
186         /* Enable CP10 and CP11 coprocessors, then save back. */\r
187         orr     r1, r1, #( 0xf << 20 )\r
188         str r1, [r0]\r
189         bx      r14\r
190 \r
191 \r
192 \r
193         END\r
194 \r