]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/IAR/ARM_CRx_No_GIC/portmacro.h
Prepare for V9.0.0 release:
[freertos] / FreeRTOS / Source / portable / IAR / ARM_CRx_No_GIC / portmacro.h
1 /*\r
2     FreeRTOS V9.0.0 - Copyright (C) 2016 Real Time Engineers Ltd.\r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     This file is part of the FreeRTOS distribution.\r
8 \r
9     FreeRTOS is free software; you can redistribute it and/or modify it under\r
10     the terms of the GNU General Public License (version 2) as published by the\r
11     Free Software Foundation >>>> AND MODIFIED BY <<<< the FreeRTOS exception.\r
12 \r
13     ***************************************************************************\r
14     >>!   NOTE: The modification to the GPL is included to allow you to     !<<\r
15     >>!   distribute a combined work that includes FreeRTOS without being   !<<\r
16     >>!   obliged to provide the source code for proprietary components     !<<\r
17     >>!   outside of the FreeRTOS kernel.                                   !<<\r
18     ***************************************************************************\r
19 \r
20     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
21     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
22     FOR A PARTICULAR PURPOSE.  Full license text is available on the following\r
23     link: http://www.freertos.org/a00114.html\r
24 \r
25     ***************************************************************************\r
26      *                                                                       *\r
27      *    FreeRTOS provides completely free yet professionally developed,    *\r
28      *    robust, strictly quality controlled, supported, and cross          *\r
29      *    platform software that is more than just the market leader, it     *\r
30      *    is the industry's de facto standard.                               *\r
31      *                                                                       *\r
32      *    Help yourself get started quickly while simultaneously helping     *\r
33      *    to support the FreeRTOS project by purchasing a FreeRTOS           *\r
34      *    tutorial book, reference manual, or both:                          *\r
35      *    http://www.FreeRTOS.org/Documentation                              *\r
36      *                                                                       *\r
37     ***************************************************************************\r
38 \r
39     http://www.FreeRTOS.org/FAQHelp.html - Having a problem?  Start by reading\r
40     the FAQ page "My application does not run, what could be wrong?".  Have you\r
41     defined configASSERT()?\r
42 \r
43     http://www.FreeRTOS.org/support - In return for receiving this top quality\r
44     embedded software for free we request you assist our global community by\r
45     participating in the support forum.\r
46 \r
47     http://www.FreeRTOS.org/training - Investing in training allows your team to\r
48     be as productive as possible as early as possible.  Now you can receive\r
49     FreeRTOS training directly from Richard Barry, CEO of Real Time Engineers\r
50     Ltd, and the world's leading authority on the world's leading RTOS.\r
51 \r
52     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
53     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
54     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
55 \r
56     http://www.FreeRTOS.org/labs - Where new FreeRTOS products go to incubate.\r
57     Come and try FreeRTOS+TCP, our new open source TCP/IP stack for FreeRTOS.\r
58 \r
59     http://www.OpenRTOS.com - Real Time Engineers ltd. license FreeRTOS to High\r
60     Integrity Systems ltd. to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
61     licenses offer ticketed support, indemnification and commercial middleware.\r
62 \r
63     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
64     engineered and independently SIL3 certified version for use in safety and\r
65     mission critical applications that require provable dependability.\r
66 \r
67     1 tab == 4 spaces!\r
68 */\r
69 \r
70 #ifndef PORTMACRO_H\r
71 #define PORTMACRO_H\r
72 \r
73 #include <intrinsics.h>\r
74 \r
75 #ifdef __cplusplus\r
76         extern "C" {\r
77 #endif\r
78 \r
79 /*-----------------------------------------------------------\r
80  * Port specific definitions.\r
81  *\r
82  * The settings in this file configure FreeRTOS correctly for the given hardware\r
83  * and compiler.\r
84  *\r
85  * These settings should not be altered.\r
86  *-----------------------------------------------------------\r
87  */\r
88 \r
89 /* Type definitions. */\r
90 #define portCHAR                char\r
91 #define portFLOAT               float\r
92 #define portDOUBLE              double\r
93 #define portLONG                long\r
94 #define portSHORT               short\r
95 #define portSTACK_TYPE  uint32_t\r
96 #define portBASE_TYPE   long\r
97 \r
98 typedef portSTACK_TYPE StackType_t;\r
99 typedef long BaseType_t;\r
100 typedef unsigned long UBaseType_t;\r
101 \r
102 typedef uint32_t TickType_t;\r
103 #define portMAX_DELAY ( TickType_t ) 0xffffffffUL\r
104 \r
105 /* 32-bit tick type on a 32-bit architecture, so reads of the tick count do\r
106 not need to be guarded with a critical section. */\r
107 #define portTICK_TYPE_IS_ATOMIC 1\r
108 \r
109 /*-----------------------------------------------------------*/\r
110 \r
111 /* Hardware specifics. */\r
112 #define portSTACK_GROWTH                        ( -1 )\r
113 #define portTICK_PERIOD_MS                      ( ( TickType_t ) 1000 / configTICK_RATE_HZ )\r
114 #define portBYTE_ALIGNMENT                      8\r
115 \r
116 /*-----------------------------------------------------------*/\r
117 \r
118 /* Task utilities. */\r
119 \r
120 /* Called at the end of an ISR that can cause a context switch. */\r
121 #define portEND_SWITCHING_ISR( xSwitchRequired )\\r
122 {                                                                                               \\r
123 extern volatile uint32_t ulPortYieldRequired;   \\r
124                                                                                                 \\r
125         if( xSwitchRequired != pdFALSE )                        \\r
126         {                                                                                       \\r
127                 ulPortYieldRequired = pdTRUE;                   \\r
128         }                                                                                       \\r
129 }\r
130 \r
131 #define portYIELD_FROM_ISR( x ) portEND_SWITCHING_ISR( x )\r
132 #define portYIELD() __asm volatile ( "SWI 0             \n"                             \\r
133                                                                          "ISB             " );\r
134 \r
135 \r
136 /*-----------------------------------------------------------\r
137  * Critical section control\r
138  *----------------------------------------------------------*/\r
139 \r
140 extern void vPortEnterCritical( void );\r
141 extern void vPortExitCritical( void );\r
142 extern uint32_t ulPortSetInterruptMask( void );\r
143 extern void vPortClearInterruptMask( uint32_t ulNewMaskValue );\r
144 extern void vPortInstallFreeRTOSVectorTable( void );\r
145 \r
146 /* The I bit within the CPSR. */\r
147 #define portINTERRUPT_ENABLE_BIT        ( 1 << 7 )\r
148 \r
149 /* In the absence of a priority mask register, these functions and macros\r
150 globally enable and disable interrupts. */\r
151 #define portENTER_CRITICAL()            vPortEnterCritical();\r
152 #define portEXIT_CRITICAL()                     vPortExitCritical();\r
153 #define portENABLE_INTERRUPTS()         __asm volatile ( "CPSIE i       \n"     );\r
154 #define portDISABLE_INTERRUPTS()        __asm volatile ( "CPSID i       \n"             \\r
155                                                                                                          "DSB           \n"             \\r
156                                                                                                          "ISB             " );\r
157 #pragma inline\r
158 static inline uint32_t portINLINE_SET_INTERRUPT_MASK_FROM_ISR( void )\r
159 {\r
160 volatile uint32_t ulCPSR;\r
161 \r
162         __asm volatile ( "MRS %0, CPSR" : "=r" (ulCPSR) );\r
163         ulCPSR &= portINTERRUPT_ENABLE_BIT;\r
164         portDISABLE_INTERRUPTS();\r
165         return ulCPSR;\r
166 }\r
167 \r
168 #define portSET_INTERRUPT_MASK_FROM_ISR() portINLINE_SET_INTERRUPT_MASK_FROM_ISR()\r
169 #define portCLEAR_INTERRUPT_MASK_FROM_ISR(x)    if( x == 0 ) portENABLE_INTERRUPTS()\r
170 \r
171 /*-----------------------------------------------------------*/\r
172 \r
173 /* Task function macros as described on the FreeRTOS.org WEB site.  These are\r
174 not required for this port but included in case common demo code that uses these\r
175 macros is used. */\r
176 #define portTASK_FUNCTION_PROTO( vFunction, pvParameters )      void vFunction( void *pvParameters )\r
177 #define portTASK_FUNCTION( vFunction, pvParameters )    void vFunction( void *pvParameters )\r
178 \r
179 /* Prototype of the FreeRTOS tick handler.  This must be installed as the\r
180 handler for whichever peripheral is used to generate the RTOS tick. */\r
181 void FreeRTOS_Tick_Handler( void );\r
182 \r
183 /* Any task that uses the floating point unit MUST call vPortTaskUsesFPU()\r
184 before any floating point instructions are executed. */\r
185 void vPortTaskUsesFPU( void );\r
186 #define portTASK_USES_FLOATING_POINT() vPortTaskUsesFPU()\r
187 \r
188 #define portLOWEST_INTERRUPT_PRIORITY ( ( ( uint32_t ) configUNIQUE_INTERRUPT_PRIORITIES ) - 1UL )\r
189 #define portLOWEST_USABLE_INTERRUPT_PRIORITY ( portLOWEST_INTERRUPT_PRIORITY - 1UL )\r
190 \r
191 /* Architecture specific optimisations. */\r
192 #ifndef configUSE_PORT_OPTIMISED_TASK_SELECTION\r
193         #define configUSE_PORT_OPTIMISED_TASK_SELECTION 1\r
194 #endif\r
195 \r
196 #if configUSE_PORT_OPTIMISED_TASK_SELECTION == 1\r
197 \r
198         /* Store/clear the ready priorities in a bit map. */\r
199         #define portRECORD_READY_PRIORITY( uxPriority, uxReadyPriorities ) ( uxReadyPriorities ) |= ( 1UL << ( uxPriority ) )\r
200         #define portRESET_READY_PRIORITY( uxPriority, uxReadyPriorities ) ( uxReadyPriorities ) &= ~( 1UL << ( uxPriority ) )\r
201 \r
202         /*-----------------------------------------------------------*/\r
203 \r
204         #define portGET_HIGHEST_PRIORITY( uxTopPriority, uxReadyPriorities ) uxTopPriority = ( 31UL - ( uint32_t ) __CLZ( uxReadyPriorities ) )\r
205 \r
206 #endif /* configUSE_PORT_OPTIMISED_TASK_SELECTION */\r
207 \r
208 #define portNOP() __asm volatile( "NOP" )\r
209 #define portINLINE inline\r
210 \r
211 /* Suppress warnings that are generated by the IAR tools, but cannot be fixed in\r
212 the source code because to do so would cause other compilers to generate\r
213 warnings. */\r
214 #pragma diag_suppress=Pe191\r
215 #pragma diag_suppress=Pa082\r
216 \r
217 #ifdef __cplusplus\r
218         } /* extern C */\r
219 #endif\r
220 \r
221 \r
222 #endif /* PORTMACRO_H */\r
223 \r