]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/IAR/STR75x/port.c
Prepare for V7.3.0 release.
[freertos] / FreeRTOS / Source / portable / IAR / STR75x / port.c
1 /*\r
2     FreeRTOS V7.3.0 - Copyright (C) 2012 Real Time Engineers Ltd.\r
3 \r
4     FEATURES AND PORTS ARE ADDED TO FREERTOS ALL THE TIME.  PLEASE VISIT \r
5     http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     ***************************************************************************\r
8      *                                                                       *\r
9      *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
10      *    Complete, revised, and edited pdf reference manuals are also       *\r
11      *    available.                                                         *\r
12      *                                                                       *\r
13      *    Purchasing FreeRTOS documentation will not only help you, by       *\r
14      *    ensuring you get running as quickly as possible and with an        *\r
15      *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
16      *    the FreeRTOS project to continue with its mission of providing     *\r
17      *    professional grade, cross platform, de facto standard solutions    *\r
18      *    for microcontrollers - completely free of charge!                  *\r
19      *                                                                       *\r
20      *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
21      *                                                                       *\r
22      *    Thank you for using FreeRTOS, and thank you for your support!      *\r
23      *                                                                       *\r
24     ***************************************************************************\r
25 \r
26 \r
27     This file is part of the FreeRTOS distribution.\r
28 \r
29     FreeRTOS is free software; you can redistribute it and/or modify it under\r
30     the terms of the GNU General Public License (version 2) as published by the\r
31     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
32     >>>NOTE<<< The modification to the GPL is included to allow you to\r
33     distribute a combined work that includes FreeRTOS without being obliged to\r
34     provide the source code for proprietary components outside of the FreeRTOS\r
35     kernel.  FreeRTOS is distributed in the hope that it will be useful, but\r
36     WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY\r
37     or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
38     more details. You should have received a copy of the GNU General Public\r
39     License and the FreeRTOS license exception along with FreeRTOS; if not it\r
40     can be viewed here: http://www.freertos.org/a00114.html and also obtained\r
41     by writing to Richard Barry, contact details for whom are available on the\r
42     FreeRTOS WEB site.\r
43 \r
44     1 tab == 4 spaces!\r
45     \r
46     ***************************************************************************\r
47      *                                                                       *\r
48      *    Having a problem?  Start by reading the FAQ "My application does   *\r
49      *    not run, what could be wrong?"                                     *\r
50      *                                                                       *\r
51      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
52      *                                                                       *\r
53     ***************************************************************************\r
54 \r
55     \r
56     http://www.FreeRTOS.org - Documentation, training, latest versions, license \r
57     and contact details.  \r
58     \r
59     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
60     including FreeRTOS+Trace - an indispensable productivity tool.\r
61 \r
62     Real Time Engineers ltd license FreeRTOS to High Integrity Systems, who sell \r
63     the code with commercial support, indemnification, and middleware, under \r
64     the OpenRTOS brand: http://www.OpenRTOS.com.  High Integrity Systems also\r
65     provide a safety engineered and independently SIL3 certified version under \r
66     the SafeRTOS brand: http://www.SafeRTOS.com.\r
67 */\r
68 \r
69 /*-----------------------------------------------------------\r
70  * Implementation of functions defined in portable.h for the ST STR75x ARM7\r
71  * port.\r
72  *----------------------------------------------------------*/\r
73 \r
74 /* Library includes. */\r
75 #include "75x_tb.h"\r
76 #include "75x_eic.h"\r
77 \r
78 /* Scheduler includes. */\r
79 #include "FreeRTOS.h"\r
80 #include "task.h"\r
81 \r
82 /* Constants required to setup the initial stack. */\r
83 #define portINITIAL_SPSR                                ( ( portSTACK_TYPE ) 0x3f ) /* System mode, THUMB mode, interrupts enabled. */\r
84 #define portINSTRUCTION_SIZE                    ( ( portSTACK_TYPE ) 4 )\r
85 \r
86 /* Constants required to handle critical sections. */\r
87 #define portNO_CRITICAL_NESTING                 ( ( unsigned long ) 0 )\r
88 \r
89 /* Prescale used on the timer clock when calculating the tick period. */\r
90 #define portPRESCALE 20\r
91 \r
92 \r
93 /*-----------------------------------------------------------*/\r
94 \r
95 /* Setup the TB to generate the tick interrupts. */\r
96 static void prvSetupTimerInterrupt( void );\r
97 \r
98 /* ulCriticalNesting will get set to zero when the first task starts.  It\r
99 cannot be initialised to 0 as this will cause interrupts to be enabled\r
100 during the kernel initialisation process. */\r
101 unsigned long ulCriticalNesting = ( unsigned long ) 9999;\r
102 \r
103 /* Tick interrupt routines for preemptive operation. */\r
104 __arm void vPortPreemptiveTick( void );\r
105 \r
106 /*-----------------------------------------------------------*/\r
107 \r
108 /*\r
109  * Initialise the stack of a task to look exactly as if a call to\r
110  * portSAVE_CONTEXT had been called.\r
111  *\r
112  * See header file for description.\r
113  */\r
114 portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE pxCode, void *pvParameters )\r
115 {\r
116 portSTACK_TYPE *pxOriginalTOS;\r
117 \r
118         pxOriginalTOS = pxTopOfStack;\r
119 \r
120         /* To ensure asserts in tasks.c don't fail, although in this case the assert\r
121         is not really required. */\r
122         pxTopOfStack--;\r
123 \r
124         /* Setup the initial stack of the task.  The stack is set exactly as\r
125         expected by the portRESTORE_CONTEXT() macro. */\r
126 \r
127         /* First on the stack is the return address - which in this case is the\r
128         start of the task.  The offset is added to make the return address appear\r
129         as it would within an IRQ ISR. */\r
130         *pxTopOfStack = ( portSTACK_TYPE ) pxCode + portINSTRUCTION_SIZE;               \r
131         pxTopOfStack--;\r
132 \r
133         *pxTopOfStack = ( portSTACK_TYPE ) 0xaaaaaaaa;  /* R14 */\r
134         pxTopOfStack--; \r
135         *pxTopOfStack = ( portSTACK_TYPE ) pxOriginalTOS; /* Stack used when task starts goes in R13. */\r
136         pxTopOfStack--;\r
137         *pxTopOfStack = ( portSTACK_TYPE ) 0x12121212;  /* R12 */\r
138         pxTopOfStack--; \r
139         *pxTopOfStack = ( portSTACK_TYPE ) 0x11111111;  /* R11 */\r
140         pxTopOfStack--; \r
141         *pxTopOfStack = ( portSTACK_TYPE ) 0x10101010;  /* R10 */\r
142         pxTopOfStack--; \r
143         *pxTopOfStack = ( portSTACK_TYPE ) 0x09090909;  /* R9 */\r
144         pxTopOfStack--; \r
145         *pxTopOfStack = ( portSTACK_TYPE ) 0x08080808;  /* R8 */\r
146         pxTopOfStack--; \r
147         *pxTopOfStack = ( portSTACK_TYPE ) 0x07070707;  /* R7 */\r
148         pxTopOfStack--; \r
149         *pxTopOfStack = ( portSTACK_TYPE ) 0x06060606;  /* R6 */\r
150         pxTopOfStack--; \r
151         *pxTopOfStack = ( portSTACK_TYPE ) 0x05050505;  /* R5 */\r
152         pxTopOfStack--; \r
153         *pxTopOfStack = ( portSTACK_TYPE ) 0x04040404;  /* R4 */\r
154         pxTopOfStack--; \r
155         *pxTopOfStack = ( portSTACK_TYPE ) 0x03030303;  /* R3 */\r
156         pxTopOfStack--; \r
157         *pxTopOfStack = ( portSTACK_TYPE ) 0x02020202;  /* R2 */\r
158         pxTopOfStack--; \r
159         *pxTopOfStack = ( portSTACK_TYPE ) 0x01010101;  /* R1 */\r
160         pxTopOfStack--; \r
161 \r
162         /* When the task starts is will expect to find the function parameter in\r
163         R0. */\r
164         *pxTopOfStack = ( portSTACK_TYPE ) pvParameters; /* R0 */\r
165         pxTopOfStack--;\r
166 \r
167         /* The status register is set for system mode, with interrupts enabled. */\r
168         *pxTopOfStack = ( portSTACK_TYPE ) portINITIAL_SPSR;\r
169         pxTopOfStack--;\r
170 \r
171         /* Interrupt flags cannot always be stored on the stack and will\r
172         instead be stored in a variable, which is then saved as part of the\r
173         tasks context. */\r
174         *pxTopOfStack = portNO_CRITICAL_NESTING;\r
175 \r
176         return pxTopOfStack;    \r
177 }\r
178 /*-----------------------------------------------------------*/\r
179 \r
180 portBASE_TYPE xPortStartScheduler( void )\r
181 {\r
182 extern void vPortStartFirstTask( void );\r
183 \r
184         /* Start the timer that generates the tick ISR.  Interrupts are disabled\r
185         here already. */\r
186         prvSetupTimerInterrupt();\r
187 \r
188         /* Start the first task. */\r
189         vPortStartFirstTask();  \r
190 \r
191         /* Should not get here! */\r
192         return 0;\r
193 }\r
194 /*-----------------------------------------------------------*/\r
195 \r
196 void vPortEndScheduler( void )\r
197 {\r
198         /* It is unlikely that the ARM port will require this function as there\r
199         is nothing to return to.  */\r
200 }\r
201 /*-----------------------------------------------------------*/\r
202 \r
203 __arm void vPortPreemptiveTick( void )\r
204 {\r
205         /* Increment the tick counter. */\r
206         vTaskIncrementTick();\r
207 \r
208         /* The new tick value might unblock a task.  Ensure the highest task that\r
209         is ready to execute is the task that will execute when the tick ISR\r
210         exits. */\r
211         #if configUSE_PREEMPTION == 1\r
212                 vTaskSwitchContext();\r
213         #endif\r
214 \r
215         TB_ClearITPendingBit( TB_IT_Update );\r
216 }\r
217 /*-----------------------------------------------------------*/\r
218 \r
219 static void prvSetupTimerInterrupt( void )\r
220 {\r
221 EIC_IRQInitTypeDef  EIC_IRQInitStructure;       \r
222 TB_InitTypeDef      TB_InitStructure;\r
223 \r
224         /* Setup the EIC for the TB. */\r
225         EIC_IRQInitStructure.EIC_IRQChannelCmd = ENABLE;\r
226         EIC_IRQInitStructure.EIC_IRQChannel = TB_IRQChannel;\r
227         EIC_IRQInitStructure.EIC_IRQChannelPriority = 1;\r
228         EIC_IRQInit(&EIC_IRQInitStructure);\r
229         \r
230         /* Setup the TB for the generation of the tick interrupt. */\r
231         TB_InitStructure.TB_Mode = TB_Mode_Timing;\r
232         TB_InitStructure.TB_CounterMode = TB_CounterMode_Down;\r
233         TB_InitStructure.TB_Prescaler = portPRESCALE - 1;\r
234         TB_InitStructure.TB_AutoReload = ( ( configCPU_CLOCK_HZ / portPRESCALE ) / configTICK_RATE_HZ );\r
235         TB_Init(&TB_InitStructure);\r
236         \r
237         /* Enable TB Update interrupt */\r
238         TB_ITConfig(TB_IT_Update, ENABLE);\r
239 \r
240         /* Clear TB Update interrupt pending bit */\r
241         TB_ClearITPendingBit(TB_IT_Update);\r
242 \r
243         /* Enable TB */\r
244         TB_Cmd(ENABLE);\r
245 }\r
246 /*-----------------------------------------------------------*/\r
247 \r
248 __arm __interwork void vPortEnterCritical( void )\r
249 {\r
250         /* Disable interrupts first! */\r
251         __disable_interrupt();\r
252 \r
253         /* Now interrupts are disabled ulCriticalNesting can be accessed\r
254         directly.  Increment ulCriticalNesting to keep a count of how many times\r
255         portENTER_CRITICAL() has been called. */\r
256         ulCriticalNesting++;\r
257 }\r
258 /*-----------------------------------------------------------*/\r
259 \r
260 __arm __interwork void vPortExitCritical( void )\r
261 {\r
262         if( ulCriticalNesting > portNO_CRITICAL_NESTING )\r
263         {\r
264                 /* Decrement the nesting count as we are leaving a critical section. */\r
265                 ulCriticalNesting--;\r
266 \r
267                 /* If the nesting level has reached zero then interrupts should be\r
268                 re-enabled. */\r
269                 if( ulCriticalNesting == portNO_CRITICAL_NESTING )\r
270                 {\r
271                         __enable_interrupt();\r
272                 }\r
273         }\r
274 }\r
275 /*-----------------------------------------------------------*/\r
276 \r
277 \r
278 \r
279 \r
280 \r
281 \r