]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/IAR/STR91x/ISR_Support.h
Update version number to 8.1.1 for patch release that re-enables mutexes to be given...
[freertos] / FreeRTOS / Source / portable / IAR / STR91x / ISR_Support.h
1 /*\r
2     FreeRTOS V8.1.1 - Copyright (C) 2014 Real Time Engineers Ltd. \r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     ***************************************************************************\r
8      *                                                                       *\r
9      *    FreeRTOS provides completely free yet professionally developed,    *\r
10      *    robust, strictly quality controlled, supported, and cross          *\r
11      *    platform software that has become a de facto standard.             *\r
12      *                                                                       *\r
13      *    Help yourself get started quickly and support the FreeRTOS         *\r
14      *    project by purchasing a FreeRTOS tutorial book, reference          *\r
15      *    manual, or both from: http://www.FreeRTOS.org/Documentation        *\r
16      *                                                                       *\r
17      *    Thank you!                                                         *\r
18      *                                                                       *\r
19     ***************************************************************************\r
20 \r
21     This file is part of the FreeRTOS distribution.\r
22 \r
23     FreeRTOS is free software; you can redistribute it and/or modify it under\r
24     the terms of the GNU General Public License (version 2) as published by the\r
25     Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
26 \r
27     >>!   NOTE: The modification to the GPL is included to allow you to     !<<\r
28     >>!   distribute a combined work that includes FreeRTOS without being   !<<\r
29     >>!   obliged to provide the source code for proprietary components     !<<\r
30     >>!   outside of the FreeRTOS kernel.                                   !<<\r
31 \r
32     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
33     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
34     FOR A PARTICULAR PURPOSE.  Full license text is available from the following\r
35     link: http://www.freertos.org/a00114.html\r
36 \r
37     1 tab == 4 spaces!\r
38 \r
39     ***************************************************************************\r
40      *                                                                       *\r
41      *    Having a problem?  Start by reading the FAQ "My application does   *\r
42      *    not run, what could be wrong?"                                     *\r
43      *                                                                       *\r
44      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
45      *                                                                       *\r
46     ***************************************************************************\r
47 \r
48     http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
49     license and Real Time Engineers Ltd. contact details.\r
50 \r
51     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
52     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
53     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
54 \r
55     http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
56     Integrity Systems to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
57     licenses offer ticketed support, indemnification and middleware.\r
58 \r
59     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
60     engineered and independently SIL3 certified version for use in safety and\r
61     mission critical applications that require provable dependability.\r
62 \r
63     1 tab == 4 spaces!\r
64 */\r
65 \r
66         EXTERN pxCurrentTCB\r
67         EXTERN ulCriticalNesting\r
68 \r
69 ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;\r
70 ; Context save and restore macro definitions\r
71 ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;\r
72 \r
73 portSAVE_CONTEXT MACRO\r
74 \r
75         ; Push R0 as we are going to use the register.                                  \r
76         STMDB   SP!, {R0}\r
77 \r
78         ; Set R0 to point to the task stack pointer.                                    \r
79         STMDB   SP, {SP}^\r
80         NOP\r
81         SUB             SP, SP, #4\r
82         LDMIA   SP!, {R0}\r
83 \r
84         ; Push the return address onto the stack.                                               \r
85         STMDB   R0!, {LR}\r
86 \r
87         ; Now we have saved LR we can use it instead of R0.                             \r
88         MOV             LR, R0\r
89 \r
90         ; Pop R0 so we can save it onto the system mode stack.                  \r
91         LDMIA   SP!, {R0}\r
92 \r
93         ; Push all the system mode registers onto the task stack.               \r
94         STMDB   LR, {R0-LR}^\r
95         NOP\r
96         SUB             LR, LR, #60\r
97 \r
98         ; Push the SPSR onto the task stack.                                                    \r
99         MRS             R0, SPSR\r
100         STMDB   LR!, {R0}\r
101 \r
102         LDR             R0, =ulCriticalNesting \r
103         LDR             R0, [R0]\r
104         STMDB   LR!, {R0}\r
105 \r
106         ; Store the new top of stack for the task.                                              \r
107         LDR             R1, =pxCurrentTCB\r
108         LDR             R0, [R1]\r
109         STR             LR, [R0]\r
110 \r
111         ENDM\r
112 \r
113 \r
114 portRESTORE_CONTEXT MACRO\r
115 \r
116         ; Set the LR to the task stack.                                                                         \r
117         LDR             R1, =pxCurrentTCB\r
118         LDR             R0, [R1]\r
119         LDR             LR, [R0]\r
120 \r
121         ; The critical nesting depth is the first item on the stack.    \r
122         ; Load it into the ulCriticalNesting variable.                                  \r
123         LDR             R0, =ulCriticalNesting\r
124         LDMFD   LR!, {R1}\r
125         STR             R1, [R0]\r
126 \r
127         ; Get the SPSR from the stack.                                                                  \r
128         LDMFD   LR!, {R0}\r
129         MSR             SPSR_cxsf, R0\r
130 \r
131         ; Restore all system mode registers for the task.                               \r
132         LDMFD   LR, {R0-R14}^\r
133         NOP\r
134 \r
135         ; Restore the return address.                                                                   \r
136         LDR             LR, [LR, #+60]\r
137 \r
138         ; And return - correcting the offset in the LR to obtain the    \r
139         ; correct address.                                                                                              \r
140         SUBS    PC, LR, #4\r
141 \r
142         ENDM\r
143 \r