]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/RVDS/ARM_CM0/port.c
6c4d71f25094e8bf1d1da0bb0502b2e13d009e86
[freertos] / FreeRTOS / Source / portable / RVDS / ARM_CM0 / port.c
1 /*\r
2     FreeRTOS V8.2.0 - Copyright (C) 2015 Real Time Engineers Ltd.\r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     This file is part of the FreeRTOS distribution.\r
8 \r
9     FreeRTOS is free software; you can redistribute it and/or modify it under\r
10     the terms of the GNU General Public License (version 2) as published by the\r
11     Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
12 \r
13         ***************************************************************************\r
14     >>!   NOTE: The modification to the GPL is included to allow you to     !<<\r
15     >>!   distribute a combined work that includes FreeRTOS without being   !<<\r
16     >>!   obliged to provide the source code for proprietary components     !<<\r
17     >>!   outside of the FreeRTOS kernel.                                   !<<\r
18         ***************************************************************************\r
19 \r
20     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
21     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
22     FOR A PARTICULAR PURPOSE.  Full license text is available on the following\r
23     link: http://www.freertos.org/a00114.html\r
24 \r
25     ***************************************************************************\r
26      *                                                                       *\r
27      *    FreeRTOS provides completely free yet professionally developed,    *\r
28      *    robust, strictly quality controlled, supported, and cross          *\r
29      *    platform software that is more than just the market leader, it     *\r
30      *    is the industry's de facto standard.                               *\r
31      *                                                                       *\r
32      *    Help yourself get started quickly while simultaneously helping     *\r
33      *    to support the FreeRTOS project by purchasing a FreeRTOS           *\r
34      *    tutorial book, reference manual, or both:                          *\r
35      *    http://www.FreeRTOS.org/Documentation                              *\r
36      *                                                                       *\r
37     ***************************************************************************\r
38 \r
39     http://www.FreeRTOS.org/FAQHelp.html - Having a problem?  Start by reading\r
40         the FAQ page "My application does not run, what could be wrong?".  Have you\r
41         defined configASSERT()?\r
42 \r
43         http://www.FreeRTOS.org/support - In return for receiving this top quality\r
44         embedded software for free we request you assist our global community by\r
45         participating in the support forum.\r
46 \r
47         http://www.FreeRTOS.org/training - Investing in training allows your team to\r
48         be as productive as possible as early as possible.  Now you can receive\r
49         FreeRTOS training directly from Richard Barry, CEO of Real Time Engineers\r
50         Ltd, and the world's leading authority on the world's leading RTOS.\r
51 \r
52     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
53     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
54     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
55 \r
56     http://www.FreeRTOS.org/labs - Where new FreeRTOS products go to incubate.\r
57     Come and try FreeRTOS+TCP, our new open source TCP/IP stack for FreeRTOS.\r
58 \r
59     http://www.OpenRTOS.com - Real Time Engineers ltd. license FreeRTOS to High\r
60     Integrity Systems ltd. to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
61     licenses offer ticketed support, indemnification and commercial middleware.\r
62 \r
63     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
64     engineered and independently SIL3 certified version for use in safety and\r
65     mission critical applications that require provable dependability.\r
66 \r
67     1 tab == 4 spaces!\r
68 */\r
69 \r
70 /*-----------------------------------------------------------\r
71  * Implementation of functions defined in portable.h for the ARM CM0 port.\r
72  *----------------------------------------------------------*/\r
73 \r
74 /* Scheduler includes. */\r
75 #include "FreeRTOS.h"\r
76 #include "task.h"\r
77 \r
78 /* Constants required to manipulate the NVIC. */\r
79 #define portNVIC_SYSTICK_CTRL           ( ( volatile uint32_t *) 0xe000e010 )\r
80 #define portNVIC_SYSTICK_LOAD           ( ( volatile uint32_t *) 0xe000e014 )\r
81 #define portNVIC_INT_CTRL                       ( ( volatile uint32_t *) 0xe000ed04 )\r
82 #define portNVIC_SYSPRI2                        ( ( volatile uint32_t *) 0xe000ed20 )\r
83 #define portNVIC_SYSTICK_CLK            0x00000004\r
84 #define portNVIC_SYSTICK_INT            0x00000002\r
85 #define portNVIC_SYSTICK_ENABLE         0x00000001\r
86 #define portNVIC_PENDSVSET                      0x10000000\r
87 #define portMIN_INTERRUPT_PRIORITY      ( 255UL )\r
88 #define portNVIC_PENDSV_PRI                     ( portMIN_INTERRUPT_PRIORITY << 16UL )\r
89 #define portNVIC_SYSTICK_PRI            ( portMIN_INTERRUPT_PRIORITY << 24UL )\r
90 \r
91 /* Constants required to set up the initial stack. */\r
92 #define portINITIAL_XPSR                        ( 0x01000000 )\r
93 \r
94 /* Constants used with memory barrier intrinsics. */\r
95 #define portSY_FULL_READ_WRITE          ( 15 )\r
96 \r
97 /* Each task maintains its own interrupt status in the critical nesting\r
98 variable. */\r
99 static UBaseType_t uxCriticalNesting = 0xaaaaaaaa;\r
100 \r
101 /*\r
102  * Setup the timer to generate the tick interrupts.\r
103  */\r
104 static void prvSetupTimerInterrupt( void );\r
105 \r
106 /*\r
107  * Exception handlers.\r
108  */\r
109 void xPortPendSVHandler( void );\r
110 void xPortSysTickHandler( void );\r
111 void vPortSVCHandler( void );\r
112 \r
113 /*\r
114  * Start first task is a separate function so it can be tested in isolation.\r
115  */\r
116 static void prvPortStartFirstTask( void );\r
117 \r
118 /*\r
119  * Used to catch tasks that attempt to return from their implementing function.\r
120  */\r
121 static void prvTaskExitError( void );\r
122 \r
123 /*-----------------------------------------------------------*/\r
124 \r
125 /*\r
126  * See header file for description.\r
127  */\r
128 StackType_t *pxPortInitialiseStack( StackType_t *pxTopOfStack, TaskFunction_t pxCode, void *pvParameters )\r
129 {\r
130         /* Simulate the stack frame as it would be created by a context switch\r
131         interrupt. */\r
132         pxTopOfStack--; /* Offset added to account for the way the MCU uses the stack on entry/exit of interrupts. */\r
133         *pxTopOfStack = portINITIAL_XPSR;       /* xPSR */\r
134         pxTopOfStack--;\r
135         *pxTopOfStack = ( StackType_t ) pxCode; /* PC */\r
136         pxTopOfStack--;\r
137         *pxTopOfStack = ( StackType_t ) prvTaskExitError;       /* LR */\r
138         pxTopOfStack -= 5;      /* R12, R3, R2 and R1. */\r
139         *pxTopOfStack = ( StackType_t ) pvParameters;   /* R0 */\r
140         pxTopOfStack -= 8; /* R11..R4. */\r
141 \r
142         return pxTopOfStack;\r
143 }\r
144 /*-----------------------------------------------------------*/\r
145 \r
146 static void prvTaskExitError( void )\r
147 {\r
148         /* A function that implements a task must not exit or attempt to return to\r
149         its caller as there is nothing to return to.  If a task wants to exit it\r
150         should instead call vTaskDelete( NULL ).\r
151 \r
152         Artificially force an assert() to be triggered if configASSERT() is\r
153         defined, then stop here so application writers can catch the error. */\r
154         configASSERT( uxCriticalNesting == ~0UL );\r
155         portDISABLE_INTERRUPTS();\r
156         for( ;; );\r
157 }\r
158 /*-----------------------------------------------------------*/\r
159 \r
160 void vPortSVCHandler( void )\r
161 {\r
162         /* This function is no longer used, but retained for backward\r
163         compatibility. */\r
164 }\r
165 /*-----------------------------------------------------------*/\r
166 \r
167 __asm void prvPortStartFirstTask( void )\r
168 {\r
169         extern pxCurrentTCB;\r
170 \r
171         PRESERVE8\r
172 \r
173         /* The MSP stack is not reset as, unlike on M3/4 parts, there is no vector\r
174         table offset register that can be used to locate the initial stack value.\r
175         Not all M0 parts have the application vector table at address 0. */\r
176 \r
177         ldr     r3, =pxCurrentTCB       /* Obtain location of pxCurrentTCB. */\r
178         ldr r1, [r3]\r
179         ldr r0, [r1]                    /* The first item in pxCurrentTCB is the task top of stack. */\r
180         adds r0, #32                    /* Discard everything up to r0. */\r
181         msr psp, r0                             /* This is now the new top of stack to use in the task. */\r
182         movs r0, #2                             /* Switch to the psp stack. */\r
183         msr CONTROL, r0\r
184         pop {r0-r5}                             /* Pop the registers that are saved automatically. */\r
185         mov lr, r5                              /* lr is now in r5. */\r
186         cpsie i                                 /* The first task has its context and interrupts can be enabled. */\r
187         pop {pc}                                /* Finally, pop the PC to jump to the user defined task code. */\r
188 \r
189         ALIGN\r
190 }\r
191 /*-----------------------------------------------------------*/\r
192 \r
193 /*\r
194  * See header file for description.\r
195  */\r
196 BaseType_t xPortStartScheduler( void )\r
197 {\r
198         /* Make PendSV, CallSV and SysTick the same priroity as the kernel. */\r
199         *(portNVIC_SYSPRI2) |= portNVIC_PENDSV_PRI;\r
200         *(portNVIC_SYSPRI2) |= portNVIC_SYSTICK_PRI;\r
201 \r
202         /* Start the timer that generates the tick ISR.  Interrupts are disabled\r
203         here already. */\r
204         prvSetupTimerInterrupt();\r
205 \r
206         /* Initialise the critical nesting count ready for the first task. */\r
207         uxCriticalNesting = 0;\r
208 \r
209         /* Start the first task. */\r
210         prvPortStartFirstTask();\r
211 \r
212         /* Should not get here! */\r
213         return 0;\r
214 }\r
215 /*-----------------------------------------------------------*/\r
216 \r
217 void vPortEndScheduler( void )\r
218 {\r
219         /* Not implemented in ports where there is nothing to return to.\r
220         Artificially force an assert. */\r
221         configASSERT( uxCriticalNesting == 1000UL );\r
222 }\r
223 /*-----------------------------------------------------------*/\r
224 \r
225 void vPortYield( void )\r
226 {\r
227         /* Set a PendSV to request a context switch. */\r
228         *( portNVIC_INT_CTRL ) = portNVIC_PENDSVSET;\r
229 \r
230         /* Barriers are normally not required but do ensure the code is completely\r
231         within the specified behaviour for the architecture. */\r
232         __dsb( portSY_FULL_READ_WRITE );\r
233         __isb( portSY_FULL_READ_WRITE );\r
234 }\r
235 /*-----------------------------------------------------------*/\r
236 \r
237 void vPortEnterCritical( void )\r
238 {\r
239     portDISABLE_INTERRUPTS();\r
240     uxCriticalNesting++;\r
241         __dsb( portSY_FULL_READ_WRITE );\r
242         __isb( portSY_FULL_READ_WRITE );\r
243 }\r
244 /*-----------------------------------------------------------*/\r
245 \r
246 void vPortExitCritical( void )\r
247 {\r
248         configASSERT( uxCriticalNesting );\r
249     uxCriticalNesting--;\r
250     if( uxCriticalNesting == 0 )\r
251     {\r
252         portENABLE_INTERRUPTS();\r
253     }\r
254 }\r
255 /*-----------------------------------------------------------*/\r
256 \r
257 __asm uint32_t ulSetInterruptMaskFromISR( void )\r
258 {\r
259         mrs r0, PRIMASK\r
260         cpsid i\r
261         bx lr\r
262 }\r
263 /*-----------------------------------------------------------*/\r
264 \r
265 __asm void vClearInterruptMaskFromISR( uint32_t ulMask )\r
266 {\r
267         msr PRIMASK, r0\r
268         bx lr\r
269 }\r
270 /*-----------------------------------------------------------*/\r
271 \r
272 __asm void xPortPendSVHandler( void )\r
273 {\r
274         extern vTaskSwitchContext\r
275         extern pxCurrentTCB\r
276 \r
277         PRESERVE8\r
278 \r
279         mrs r0, psp\r
280 \r
281         ldr     r3, =pxCurrentTCB       /* Get the location of the current TCB. */\r
282         ldr     r2, [r3]\r
283 \r
284         subs r0, #32                    /* Make space for the remaining low registers. */\r
285         str r0, [r2]                    /* Save the new top of stack. */\r
286         stmia r0!, {r4-r7}              /* Store the low registers that are not saved automatically. */\r
287         mov r4, r8                              /* Store the high registers. */\r
288         mov r5, r9\r
289         mov r6, r10\r
290         mov r7, r11\r
291         stmia r0!, {r4-r7}\r
292 \r
293         push {r3, r14}\r
294         cpsid i\r
295         bl vTaskSwitchContext\r
296         cpsie i\r
297         pop {r2, r3}                    /* lr goes in r3. r2 now holds tcb pointer. */\r
298 \r
299         ldr r1, [r2]\r
300         ldr r0, [r1]                    /* The first item in pxCurrentTCB is the task top of stack. */\r
301         adds r0, #16                    /* Move to the high registers. */\r
302         ldmia r0!, {r4-r7}              /* Pop the high registers. */\r
303         mov r8, r4\r
304         mov r9, r5\r
305         mov r10, r6\r
306         mov r11, r7\r
307 \r
308         msr psp, r0                             /* Remember the new top of stack for the task. */\r
309 \r
310         subs r0, #32                    /* Go back for the low registers that are not automatically restored. */\r
311         ldmia r0!, {r4-r7}      /* Pop low registers.  */\r
312 \r
313         bx r3\r
314         ALIGN\r
315 }\r
316 /*-----------------------------------------------------------*/\r
317 \r
318 void xPortSysTickHandler( void )\r
319 {\r
320 uint32_t ulPreviousMask;\r
321 \r
322         ulPreviousMask = portSET_INTERRUPT_MASK_FROM_ISR();\r
323         {\r
324                 /* Increment the RTOS tick. */\r
325                 if( xTaskIncrementTick() != pdFALSE )\r
326                 {\r
327                         /* Pend a context switch. */\r
328                         *(portNVIC_INT_CTRL) = portNVIC_PENDSVSET;\r
329                 }\r
330         }\r
331         portCLEAR_INTERRUPT_MASK_FROM_ISR( ulPreviousMask );\r
332 }\r
333 /*-----------------------------------------------------------*/\r
334 \r
335 /*\r
336  * Setup the systick timer to generate the tick interrupts at the required\r
337  * frequency.\r
338  */\r
339 void prvSetupTimerInterrupt( void )\r
340 {\r
341         /* Configure SysTick to interrupt at the requested rate. */\r
342         *(portNVIC_SYSTICK_LOAD) = ( configCPU_CLOCK_HZ / configTICK_RATE_HZ ) - 1UL;\r
343         *(portNVIC_SYSTICK_CTRL) = portNVIC_SYSTICK_CLK | portNVIC_SYSTICK_INT | portNVIC_SYSTICK_ENABLE;\r
344 }\r
345 /*-----------------------------------------------------------*/\r
346 \r