]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/RVDS/ARM_CM7/r0p1/port.c
Update version number to 9.0.0rc2.
[freertos] / FreeRTOS / Source / portable / RVDS / ARM_CM7 / r0p1 / port.c
1 /*\r
2     FreeRTOS V9.0.0rc2 - Copyright (C) 2016 Real Time Engineers Ltd.\r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     This file is part of the FreeRTOS distribution.\r
8 \r
9     FreeRTOS is free software; you can redistribute it and/or modify it under\r
10     the terms of the GNU General Public License (version 2) as published by the\r
11     Free Software Foundation >>>> AND MODIFIED BY <<<< the FreeRTOS exception.\r
12 \r
13     ***************************************************************************\r
14     >>!   NOTE: The modification to the GPL is included to allow you to     !<<\r
15     >>!   distribute a combined work that includes FreeRTOS without being   !<<\r
16     >>!   obliged to provide the source code for proprietary components     !<<\r
17     >>!   outside of the FreeRTOS kernel.                                   !<<\r
18     ***************************************************************************\r
19 \r
20     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
21     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
22     FOR A PARTICULAR PURPOSE.  Full license text is available on the following\r
23     link: http://www.freertos.org/a00114.html\r
24 \r
25     ***************************************************************************\r
26      *                                                                       *\r
27      *    FreeRTOS provides completely free yet professionally developed,    *\r
28      *    robust, strictly quality controlled, supported, and cross          *\r
29      *    platform software that is more than just the market leader, it     *\r
30      *    is the industry's de facto standard.                               *\r
31      *                                                                       *\r
32      *    Help yourself get started quickly while simultaneously helping     *\r
33      *    to support the FreeRTOS project by purchasing a FreeRTOS           *\r
34      *    tutorial book, reference manual, or both:                          *\r
35      *    http://www.FreeRTOS.org/Documentation                              *\r
36      *                                                                       *\r
37     ***************************************************************************\r
38 \r
39     http://www.FreeRTOS.org/FAQHelp.html - Having a problem?  Start by reading\r
40     the FAQ page "My application does not run, what could be wrong?".  Have you\r
41     defined configASSERT()?\r
42 \r
43     http://www.FreeRTOS.org/support - In return for receiving this top quality\r
44     embedded software for free we request you assist our global community by\r
45     participating in the support forum.\r
46 \r
47     http://www.FreeRTOS.org/training - Investing in training allows your team to\r
48     be as productive as possible as early as possible.  Now you can receive\r
49     FreeRTOS training directly from Richard Barry, CEO of Real Time Engineers\r
50     Ltd, and the world's leading authority on the world's leading RTOS.\r
51 \r
52     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
53     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
54     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
55 \r
56     http://www.FreeRTOS.org/labs - Where new FreeRTOS products go to incubate.\r
57     Come and try FreeRTOS+TCP, our new open source TCP/IP stack for FreeRTOS.\r
58 \r
59     http://www.OpenRTOS.com - Real Time Engineers ltd. license FreeRTOS to High\r
60     Integrity Systems ltd. to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
61     licenses offer ticketed support, indemnification and commercial middleware.\r
62 \r
63     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
64     engineered and independently SIL3 certified version for use in safety and\r
65     mission critical applications that require provable dependability.\r
66 \r
67     1 tab == 4 spaces!\r
68 */\r
69 \r
70 /*-----------------------------------------------------------\r
71  * Implementation of functions defined in portable.h for the ARM CM4F port.\r
72  *----------------------------------------------------------*/\r
73 \r
74 /* Scheduler includes. */\r
75 #include "FreeRTOS.h"\r
76 #include "task.h"\r
77 \r
78 #ifndef __TARGET_FPU_VFP\r
79         #error This port can only be used when the project options are configured to enable hardware floating point support.\r
80 #endif\r
81 \r
82 #if configMAX_SYSCALL_INTERRUPT_PRIORITY == 0\r
83         #error configMAX_SYSCALL_INTERRUPT_PRIORITY must not be set to 0.  See http://www.FreeRTOS.org/RTOS-Cortex-M3-M4.html\r
84 #endif\r
85 \r
86 #ifndef configSYSTICK_CLOCK_HZ\r
87         #define configSYSTICK_CLOCK_HZ configCPU_CLOCK_HZ\r
88         /* Ensure the SysTick is clocked at the same frequency as the core. */\r
89         #define portNVIC_SYSTICK_CLK_BIT        ( 1UL << 2UL )\r
90 #else\r
91         /* The way the SysTick is clocked is not modified in case it is not the same\r
92         as the core. */\r
93         #define portNVIC_SYSTICK_CLK_BIT        ( 0 )\r
94 #endif\r
95 \r
96 /* The __weak attribute does not work as you might expect with the Keil tools\r
97 so the configOVERRIDE_DEFAULT_TICK_CONFIGURATION constant must be set to 1 if\r
98 the application writer wants to provide their own implementation of\r
99 vPortSetupTimerInterrupt().  Ensure configOVERRIDE_DEFAULT_TICK_CONFIGURATION\r
100 is defined. */\r
101 #ifndef configOVERRIDE_DEFAULT_TICK_CONFIGURATION\r
102         #define configOVERRIDE_DEFAULT_TICK_CONFIGURATION 0\r
103 #endif\r
104 \r
105 /* Constants required to manipulate the core.  Registers first... */\r
106 #define portNVIC_SYSTICK_CTRL_REG                       ( * ( ( volatile uint32_t * ) 0xe000e010 ) )\r
107 #define portNVIC_SYSTICK_LOAD_REG                       ( * ( ( volatile uint32_t * ) 0xe000e014 ) )\r
108 #define portNVIC_SYSTICK_CURRENT_VALUE_REG      ( * ( ( volatile uint32_t * ) 0xe000e018 ) )\r
109 #define portNVIC_SYSPRI2_REG                            ( * ( ( volatile uint32_t * ) 0xe000ed20 ) )\r
110 /* ...then bits in the registers. */\r
111 #define portNVIC_SYSTICK_INT_BIT                        ( 1UL << 1UL )\r
112 #define portNVIC_SYSTICK_ENABLE_BIT                     ( 1UL << 0UL )\r
113 #define portNVIC_SYSTICK_COUNT_FLAG_BIT         ( 1UL << 16UL )\r
114 #define portNVIC_PENDSVCLEAR_BIT                        ( 1UL << 27UL )\r
115 #define portNVIC_PEND_SYSTICK_CLEAR_BIT         ( 1UL << 25UL )\r
116 \r
117 #define portNVIC_PENDSV_PRI                                     ( ( ( uint32_t ) configKERNEL_INTERRUPT_PRIORITY ) << 16UL )\r
118 #define portNVIC_SYSTICK_PRI                            ( ( ( uint32_t ) configKERNEL_INTERRUPT_PRIORITY ) << 24UL )\r
119 \r
120 /* Constants required to check the validity of an interrupt priority. */\r
121 #define portFIRST_USER_INTERRUPT_NUMBER         ( 16 )\r
122 #define portNVIC_IP_REGISTERS_OFFSET_16         ( 0xE000E3F0 )\r
123 #define portAIRCR_REG                                           ( * ( ( volatile uint32_t * ) 0xE000ED0C ) )\r
124 #define portMAX_8_BIT_VALUE                                     ( ( uint8_t ) 0xff )\r
125 #define portTOP_BIT_OF_BYTE                                     ( ( uint8_t ) 0x80 )\r
126 #define portMAX_PRIGROUP_BITS                           ( ( uint8_t ) 7 )\r
127 #define portPRIORITY_GROUP_MASK                         ( 0x07UL << 8UL )\r
128 #define portPRIGROUP_SHIFT                                      ( 8UL )\r
129 \r
130 /* Masks off all bits but the VECTACTIVE bits in the ICSR register. */\r
131 #define portVECTACTIVE_MASK                                     ( 0xFFUL )\r
132 \r
133 /* Constants required to manipulate the VFP. */\r
134 #define portFPCCR                                       ( ( volatile uint32_t * ) 0xe000ef34 ) /* Floating point context control register. */\r
135 #define portASPEN_AND_LSPEN_BITS        ( 0x3UL << 30UL )\r
136 \r
137 /* Constants required to set up the initial stack. */\r
138 #define portINITIAL_XPSR                        ( 0x01000000 )\r
139 #define portINITIAL_EXEC_RETURN         ( 0xfffffffd )\r
140 \r
141 /* The systick is a 24-bit counter. */\r
142 #define portMAX_24_BIT_NUMBER                           ( 0xffffffUL )\r
143 \r
144 /* A fiddle factor to estimate the number of SysTick counts that would have\r
145 occurred while the SysTick counter is stopped during tickless idle\r
146 calculations. */\r
147 #define portMISSED_COUNTS_FACTOR                        ( 45UL )\r
148 \r
149 /* Each task maintains its own interrupt status in the critical nesting\r
150 variable. */\r
151 static UBaseType_t uxCriticalNesting = 0xaaaaaaaa;\r
152 \r
153 /*\r
154  * Setup the timer to generate the tick interrupts.  The implementation in this\r
155  * file is weak to allow application writers to change the timer used to\r
156  * generate the tick interrupt.\r
157  */\r
158 void vPortSetupTimerInterrupt( void );\r
159 \r
160 /*\r
161  * Exception handlers.\r
162  */\r
163 void xPortPendSVHandler( void );\r
164 void xPortSysTickHandler( void );\r
165 void vPortSVCHandler( void );\r
166 \r
167 /*\r
168  * Start first task is a separate function so it can be tested in isolation.\r
169  */\r
170 static void prvStartFirstTask( void );\r
171 \r
172 /*\r
173  * Functions defined in portasm.s to enable the VFP.\r
174  */\r
175 static void prvEnableVFP( void );\r
176 \r
177 /*\r
178  * Used to catch tasks that attempt to return from their implementing function.\r
179  */\r
180 static void prvTaskExitError( void );\r
181 \r
182 /*-----------------------------------------------------------*/\r
183 \r
184 /*\r
185  * The number of SysTick increments that make up one tick period.\r
186  */\r
187 #if configUSE_TICKLESS_IDLE == 1\r
188         static uint32_t ulTimerCountsForOneTick = 0;\r
189 #endif /* configUSE_TICKLESS_IDLE */\r
190 \r
191 /*\r
192  * The maximum number of tick periods that can be suppressed is limited by the\r
193  * 24 bit resolution of the SysTick timer.\r
194  */\r
195 #if configUSE_TICKLESS_IDLE == 1\r
196         static uint32_t xMaximumPossibleSuppressedTicks = 0;\r
197 #endif /* configUSE_TICKLESS_IDLE */\r
198 \r
199 /*\r
200  * Compensate for the CPU cycles that pass while the SysTick is stopped (low\r
201  * power functionality only.\r
202  */\r
203 #if configUSE_TICKLESS_IDLE == 1\r
204         static uint32_t ulStoppedTimerCompensation = 0;\r
205 #endif /* configUSE_TICKLESS_IDLE */\r
206 \r
207 /*\r
208  * Used by the portASSERT_IF_INTERRUPT_PRIORITY_INVALID() macro to ensure\r
209  * FreeRTOS API functions are not called from interrupts that have been assigned\r
210  * a priority above configMAX_SYSCALL_INTERRUPT_PRIORITY.\r
211  */\r
212 #if ( configASSERT_DEFINED == 1 )\r
213          static uint8_t ucMaxSysCallPriority = 0;\r
214          static uint32_t ulMaxPRIGROUPValue = 0;\r
215          static const volatile uint8_t * const pcInterruptPriorityRegisters = ( uint8_t * ) portNVIC_IP_REGISTERS_OFFSET_16;\r
216 #endif /* configASSERT_DEFINED */\r
217 \r
218 /*-----------------------------------------------------------*/\r
219 \r
220 /*\r
221  * See header file for description.\r
222  */\r
223 StackType_t *pxPortInitialiseStack( StackType_t *pxTopOfStack, TaskFunction_t pxCode, void *pvParameters )\r
224 {\r
225         /* Simulate the stack frame as it would be created by a context switch\r
226         interrupt. */\r
227 \r
228         /* Offset added to account for the way the MCU uses the stack on entry/exit\r
229         of interrupts, and to ensure alignment. */\r
230         pxTopOfStack--;\r
231 \r
232         *pxTopOfStack = portINITIAL_XPSR;       /* xPSR */\r
233         pxTopOfStack--;\r
234         *pxTopOfStack = ( StackType_t ) pxCode; /* PC */\r
235         pxTopOfStack--;\r
236         *pxTopOfStack = ( StackType_t ) prvTaskExitError;       /* LR */\r
237 \r
238         /* Save code space by skipping register initialisation. */\r
239         pxTopOfStack -= 5;      /* R12, R3, R2 and R1. */\r
240         *pxTopOfStack = ( StackType_t ) pvParameters;   /* R0 */\r
241 \r
242         /* A save method is being used that requires each task to maintain its\r
243         own exec return value. */\r
244         pxTopOfStack--;\r
245         *pxTopOfStack = portINITIAL_EXEC_RETURN;\r
246 \r
247         pxTopOfStack -= 8;      /* R11, R10, R9, R8, R7, R6, R5 and R4. */\r
248 \r
249         return pxTopOfStack;\r
250 }\r
251 /*-----------------------------------------------------------*/\r
252 \r
253 static void prvTaskExitError( void )\r
254 {\r
255         /* A function that implements a task must not exit or attempt to return to\r
256         its caller as there is nothing to return to.  If a task wants to exit it\r
257         should instead call vTaskDelete( NULL ).\r
258 \r
259         Artificially force an assert() to be triggered if configASSERT() is\r
260         defined, then stop here so application writers can catch the error. */\r
261         configASSERT( uxCriticalNesting == ~0UL );\r
262         portDISABLE_INTERRUPTS();\r
263         for( ;; );\r
264 }\r
265 /*-----------------------------------------------------------*/\r
266 \r
267 __asm void vPortSVCHandler( void )\r
268 {\r
269         PRESERVE8\r
270 \r
271         /* Get the location of the current TCB. */\r
272         ldr     r3, =pxCurrentTCB\r
273         ldr r1, [r3]\r
274         ldr r0, [r1]\r
275         /* Pop the core registers. */\r
276         ldmia r0!, {r4-r11, r14}\r
277         msr psp, r0\r
278         isb\r
279         mov r0, #0\r
280         msr     basepri, r0\r
281         bx r14\r
282 }\r
283 /*-----------------------------------------------------------*/\r
284 \r
285 __asm void prvStartFirstTask( void )\r
286 {\r
287         PRESERVE8\r
288 \r
289         /* Use the NVIC offset register to locate the stack. */\r
290         ldr r0, =0xE000ED08\r
291         ldr r0, [r0]\r
292         ldr r0, [r0]\r
293         /* Set the msp back to the start of the stack. */\r
294         msr msp, r0\r
295         /* Globally enable interrupts. */\r
296         cpsie i\r
297         cpsie f\r
298         dsb\r
299         isb\r
300         /* Call SVC to start the first task. */\r
301         svc 0\r
302         nop\r
303         nop\r
304 }\r
305 /*-----------------------------------------------------------*/\r
306 \r
307 __asm void prvEnableVFP( void )\r
308 {\r
309         PRESERVE8\r
310 \r
311         /* The FPU enable bits are in the CPACR. */\r
312         ldr.w r0, =0xE000ED88\r
313         ldr     r1, [r0]\r
314 \r
315         /* Enable CP10 and CP11 coprocessors, then save back. */\r
316         orr     r1, r1, #( 0xf << 20 )\r
317         str r1, [r0]\r
318         bx      r14\r
319         nop\r
320 }\r
321 /*-----------------------------------------------------------*/\r
322 \r
323 /*\r
324  * See header file for description.\r
325  */\r
326 BaseType_t xPortStartScheduler( void )\r
327 {\r
328         #if( configASSERT_DEFINED == 1 )\r
329         {\r
330                 volatile uint32_t ulOriginalPriority;\r
331                 volatile uint8_t * const pucFirstUserPriorityRegister = ( uint8_t * ) ( portNVIC_IP_REGISTERS_OFFSET_16 + portFIRST_USER_INTERRUPT_NUMBER );\r
332                 volatile uint8_t ucMaxPriorityValue;\r
333 \r
334                 /* Determine the maximum priority from which ISR safe FreeRTOS API\r
335                 functions can be called.  ISR safe functions are those that end in\r
336                 "FromISR".  FreeRTOS maintains separate thread and ISR API functions to\r
337                 ensure interrupt entry is as fast and simple as possible.\r
338 \r
339                 Save the interrupt priority value that is about to be clobbered. */\r
340                 ulOriginalPriority = *pucFirstUserPriorityRegister;\r
341 \r
342                 /* Determine the number of priority bits available.  First write to all\r
343                 possible bits. */\r
344                 *pucFirstUserPriorityRegister = portMAX_8_BIT_VALUE;\r
345 \r
346                 /* Read the value back to see how many bits stuck. */\r
347                 ucMaxPriorityValue = *pucFirstUserPriorityRegister;\r
348 \r
349                 /* The kernel interrupt priority should be set to the lowest \r
350                 priority. */\r
351                 configASSERT( ucMaxPriorityValue == ( configKERNEL_INTERRUPT_PRIORITY & ucMaxPriorityValue ) );\r
352                 \r
353                 /* Use the same mask on the maximum system call priority. */\r
354                 ucMaxSysCallPriority = configMAX_SYSCALL_INTERRUPT_PRIORITY & ucMaxPriorityValue;\r
355 \r
356                 /* Calculate the maximum acceptable priority group value for the number\r
357                 of bits read back. */\r
358                 ulMaxPRIGROUPValue = portMAX_PRIGROUP_BITS;\r
359                 while( ( ucMaxPriorityValue & portTOP_BIT_OF_BYTE ) == portTOP_BIT_OF_BYTE )\r
360                 {\r
361                         ulMaxPRIGROUPValue--;\r
362                         ucMaxPriorityValue <<= ( uint8_t ) 0x01;\r
363                 }\r
364 \r
365                 /* Shift the priority group value back to its position within the AIRCR\r
366                 register. */\r
367                 ulMaxPRIGROUPValue <<= portPRIGROUP_SHIFT;\r
368                 ulMaxPRIGROUPValue &= portPRIORITY_GROUP_MASK;\r
369 \r
370                 /* Restore the clobbered interrupt priority register to its original\r
371                 value. */\r
372                 *pucFirstUserPriorityRegister = ulOriginalPriority;\r
373         }\r
374         #endif /* conifgASSERT_DEFINED */\r
375 \r
376         /* Make PendSV and SysTick the lowest priority interrupts. */\r
377         portNVIC_SYSPRI2_REG |= portNVIC_PENDSV_PRI;\r
378         portNVIC_SYSPRI2_REG |= portNVIC_SYSTICK_PRI;\r
379 \r
380         /* Start the timer that generates the tick ISR.  Interrupts are disabled\r
381         here already. */\r
382         vPortSetupTimerInterrupt();\r
383 \r
384         /* Initialise the critical nesting count ready for the first task. */\r
385         uxCriticalNesting = 0;\r
386 \r
387         /* Ensure the VFP is enabled - it should be anyway. */\r
388         prvEnableVFP();\r
389 \r
390         /* Lazy save always. */\r
391         *( portFPCCR ) |= portASPEN_AND_LSPEN_BITS;\r
392 \r
393         /* Start the first task. */\r
394         prvStartFirstTask();\r
395 \r
396         /* Should not get here! */\r
397         return 0;\r
398 }\r
399 /*-----------------------------------------------------------*/\r
400 \r
401 void vPortEndScheduler( void )\r
402 {\r
403         /* Not implemented in ports where there is nothing to return to.\r
404         Artificially force an assert. */\r
405         configASSERT( uxCriticalNesting == 1000UL );\r
406 }\r
407 /*-----------------------------------------------------------*/\r
408 \r
409 void vPortEnterCritical( void )\r
410 {\r
411         portDISABLE_INTERRUPTS();\r
412         uxCriticalNesting++;\r
413 \r
414         /* This is not the interrupt safe version of the enter critical function so\r
415         assert() if it is being called from an interrupt context.  Only API\r
416         functions that end in "FromISR" can be used in an interrupt.  Only assert if\r
417         the critical nesting count is 1 to protect against recursive calls if the\r
418         assert function also uses a critical section. */\r
419         if( uxCriticalNesting == 1 )\r
420         {\r
421                 configASSERT( ( portNVIC_INT_CTRL_REG & portVECTACTIVE_MASK ) == 0 );\r
422         }\r
423 }\r
424 /*-----------------------------------------------------------*/\r
425 \r
426 void vPortExitCritical( void )\r
427 {\r
428         configASSERT( uxCriticalNesting );\r
429         uxCriticalNesting--;\r
430         if( uxCriticalNesting == 0 )\r
431         {\r
432                 portENABLE_INTERRUPTS();\r
433         }\r
434 }\r
435 /*-----------------------------------------------------------*/\r
436 \r
437 __asm void xPortPendSVHandler( void )\r
438 {\r
439         extern uxCriticalNesting;\r
440         extern pxCurrentTCB;\r
441         extern vTaskSwitchContext;\r
442 \r
443         PRESERVE8\r
444 \r
445         mrs r0, psp\r
446         isb\r
447         /* Get the location of the current TCB. */\r
448         ldr     r3, =pxCurrentTCB\r
449         ldr     r2, [r3]\r
450 \r
451         /* Is the task using the FPU context?  If so, push high vfp registers. */\r
452         tst r14, #0x10\r
453         it eq\r
454         vstmdbeq r0!, {s16-s31}\r
455 \r
456         /* Save the core registers. */\r
457         stmdb r0!, {r4-r11, r14}\r
458 \r
459         /* Save the new top of stack into the first member of the TCB. */\r
460         str r0, [r2]\r
461 \r
462         stmdb sp!, {r3}\r
463         mov r0, #configMAX_SYSCALL_INTERRUPT_PRIORITY\r
464         cpsid i\r
465         msr basepri, r0\r
466         dsb\r
467         isb\r
468         cpsie i\r
469         bl vTaskSwitchContext\r
470         mov r0, #0\r
471         msr basepri, r0\r
472         ldmia sp!, {r3}\r
473 \r
474         /* The first item in pxCurrentTCB is the task top of stack. */\r
475         ldr r1, [r3]\r
476         ldr r0, [r1]\r
477 \r
478         /* Pop the core registers. */\r
479         ldmia r0!, {r4-r11, r14}\r
480 \r
481         /* Is the task using the FPU context?  If so, pop the high vfp registers\r
482         too. */\r
483         tst r14, #0x10\r
484         it eq\r
485         vldmiaeq r0!, {s16-s31}\r
486 \r
487         msr psp, r0\r
488         isb\r
489         #ifdef WORKAROUND_PMU_CM001 /* XMC4000 specific errata */\r
490                 #if WORKAROUND_PMU_CM001 == 1\r
491                         push { r14 }\r
492                         pop { pc }\r
493                         nop\r
494                 #endif\r
495         #endif\r
496 \r
497         bx r14\r
498 }\r
499 /*-----------------------------------------------------------*/\r
500 \r
501 void xPortSysTickHandler( void )\r
502 {\r
503         /* The SysTick runs at the lowest interrupt priority, so when this interrupt\r
504         executes all interrupts must be unmasked.  There is therefore no need to\r
505         save and then restore the interrupt mask value as its value is already\r
506         known - therefore the slightly faster vPortRaiseBASEPRI() function is used\r
507         in place of portSET_INTERRUPT_MASK_FROM_ISR(). */\r
508         vPortRaiseBASEPRI();\r
509         {\r
510                 /* Increment the RTOS tick. */\r
511                 if( xTaskIncrementTick() != pdFALSE )\r
512                 {\r
513                         /* A context switch is required.  Context switching is performed in\r
514                         the PendSV interrupt.  Pend the PendSV interrupt. */\r
515                         portNVIC_INT_CTRL_REG = portNVIC_PENDSVSET_BIT;\r
516                 }\r
517         }\r
518         vPortClearBASEPRIFromISR();\r
519 }\r
520 /*-----------------------------------------------------------*/\r
521 \r
522 #if configUSE_TICKLESS_IDLE == 1\r
523 \r
524         __weak void vPortSuppressTicksAndSleep( TickType_t xExpectedIdleTime )\r
525         {\r
526         uint32_t ulReloadValue, ulCompleteTickPeriods, ulCompletedSysTickDecrements, ulSysTickCTRL;\r
527         TickType_t xModifiableIdleTime;\r
528 \r
529                 /* Make sure the SysTick reload value does not overflow the counter. */\r
530                 if( xExpectedIdleTime > xMaximumPossibleSuppressedTicks )\r
531                 {\r
532                         xExpectedIdleTime = xMaximumPossibleSuppressedTicks;\r
533                 }\r
534 \r
535                 /* Stop the SysTick momentarily.  The time the SysTick is stopped for\r
536                 is accounted for as best it can be, but using the tickless mode will\r
537                 inevitably result in some tiny drift of the time maintained by the\r
538                 kernel with respect to calendar time. */\r
539                 portNVIC_SYSTICK_CTRL_REG &= ~portNVIC_SYSTICK_ENABLE_BIT;\r
540 \r
541                 /* Calculate the reload value required to wait xExpectedIdleTime\r
542                 tick periods.  -1 is used because this code will execute part way\r
543                 through one of the tick periods. */\r
544                 ulReloadValue = portNVIC_SYSTICK_CURRENT_VALUE_REG + ( ulTimerCountsForOneTick * ( xExpectedIdleTime - 1UL ) );\r
545                 if( ulReloadValue > ulStoppedTimerCompensation )\r
546                 {\r
547                         ulReloadValue -= ulStoppedTimerCompensation;\r
548                 }\r
549 \r
550                 /* Enter a critical section but don't use the taskENTER_CRITICAL()\r
551                 method as that will mask interrupts that should exit sleep mode. */\r
552                 __disable_irq();\r
553 \r
554                 /* If a context switch is pending or a task is waiting for the scheduler\r
555                 to be unsuspended then abandon the low power entry. */\r
556                 if( eTaskConfirmSleepModeStatus() == eAbortSleep )\r
557                 {\r
558                         /* Restart from whatever is left in the count register to complete\r
559                         this tick period. */\r
560                         portNVIC_SYSTICK_LOAD_REG = portNVIC_SYSTICK_CURRENT_VALUE_REG;\r
561 \r
562                         /* Restart SysTick. */\r
563                         portNVIC_SYSTICK_CTRL_REG |= portNVIC_SYSTICK_ENABLE_BIT;\r
564 \r
565                         /* Reset the reload register to the value required for normal tick\r
566                         periods. */\r
567                         portNVIC_SYSTICK_LOAD_REG = ulTimerCountsForOneTick - 1UL;\r
568 \r
569                         /* Re-enable interrupts - see comments above __disable_irq() call\r
570                         above. */\r
571                         __enable_irq();\r
572                 }\r
573                 else\r
574                 {\r
575                         /* Set the new reload value. */\r
576                         portNVIC_SYSTICK_LOAD_REG = ulReloadValue;\r
577 \r
578                         /* Clear the SysTick count flag and set the count value back to\r
579                         zero. */\r
580                         portNVIC_SYSTICK_CURRENT_VALUE_REG = 0UL;\r
581 \r
582                         /* Restart SysTick. */\r
583                         portNVIC_SYSTICK_CTRL_REG |= portNVIC_SYSTICK_ENABLE_BIT;\r
584 \r
585                         /* Sleep until something happens.  configPRE_SLEEP_PROCESSING() can\r
586                         set its parameter to 0 to indicate that its implementation contains\r
587                         its own wait for interrupt or wait for event instruction, and so wfi\r
588                         should not be executed again.  However, the original expected idle\r
589                         time variable must remain unmodified, so a copy is taken. */\r
590                         xModifiableIdleTime = xExpectedIdleTime;\r
591                         configPRE_SLEEP_PROCESSING( xModifiableIdleTime );\r
592                         if( xModifiableIdleTime > 0 )\r
593                         {\r
594                                 __dsb( portSY_FULL_READ_WRITE );\r
595                                 __wfi();\r
596                                 __isb( portSY_FULL_READ_WRITE );\r
597                         }\r
598                         configPOST_SLEEP_PROCESSING( xExpectedIdleTime );\r
599 \r
600                         /* Stop SysTick.  Again, the time the SysTick is stopped for is\r
601                         accounted for as best it can be, but using the tickless mode will\r
602                         inevitably result in some tiny drift of the time maintained by the\r
603                         kernel with respect to calendar time. */\r
604                         ulSysTickCTRL = portNVIC_SYSTICK_CTRL_REG;\r
605                         portNVIC_SYSTICK_CTRL_REG = ( ulSysTickCTRL & ~portNVIC_SYSTICK_ENABLE_BIT );\r
606 \r
607                         /* Re-enable interrupts - see comments above __disable_irq() call\r
608                         above. */\r
609                         __enable_irq();\r
610 \r
611                         if( ( ulSysTickCTRL & portNVIC_SYSTICK_COUNT_FLAG_BIT ) != 0 )\r
612                         {\r
613                                 uint32_t ulCalculatedLoadValue;\r
614 \r
615                                 /* The tick interrupt has already executed, and the SysTick\r
616                                 count reloaded with ulReloadValue.  Reset the\r
617                                 portNVIC_SYSTICK_LOAD_REG with whatever remains of this tick\r
618                                 period. */\r
619                                 ulCalculatedLoadValue = ( ulTimerCountsForOneTick - 1UL ) - ( ulReloadValue - portNVIC_SYSTICK_CURRENT_VALUE_REG );\r
620 \r
621                                 /* Don't allow a tiny value, or values that have somehow\r
622                                 underflowed because the post sleep hook did something\r
623                                 that took too long. */\r
624                                 if( ( ulCalculatedLoadValue < ulStoppedTimerCompensation ) || ( ulCalculatedLoadValue > ulTimerCountsForOneTick ) )\r
625                                 {\r
626                                         ulCalculatedLoadValue = ( ulTimerCountsForOneTick - 1UL );\r
627                                 }\r
628 \r
629                                 portNVIC_SYSTICK_LOAD_REG = ulCalculatedLoadValue;\r
630 \r
631                                 /* The tick interrupt handler will already have pended the tick\r
632                                 processing in the kernel.  As the pending tick will be\r
633                                 processed as soon as this function exits, the tick value\r
634                                 maintained by the tick is stepped forward by one less than the\r
635                                 time spent waiting. */\r
636                                 ulCompleteTickPeriods = xExpectedIdleTime - 1UL;\r
637                         }\r
638                         else\r
639                         {\r
640                                 /* Something other than the tick interrupt ended the sleep.\r
641                                 Work out how long the sleep lasted rounded to complete tick\r
642                                 periods (not the ulReload value which accounted for part\r
643                                 ticks). */\r
644                                 ulCompletedSysTickDecrements = ( xExpectedIdleTime * ulTimerCountsForOneTick ) - portNVIC_SYSTICK_CURRENT_VALUE_REG;\r
645 \r
646                                 /* How many complete tick periods passed while the processor\r
647                                 was waiting? */\r
648                                 ulCompleteTickPeriods = ulCompletedSysTickDecrements / ulTimerCountsForOneTick;\r
649 \r
650                                 /* The reload value is set to whatever fraction of a single tick\r
651                                 period remains. */\r
652                                 portNVIC_SYSTICK_LOAD_REG = ( ( ulCompleteTickPeriods + 1UL ) * ulTimerCountsForOneTick ) - ulCompletedSysTickDecrements;\r
653                         }\r
654 \r
655                         /* Restart SysTick so it runs from portNVIC_SYSTICK_LOAD_REG\r
656                         again, then set portNVIC_SYSTICK_LOAD_REG back to its standard\r
657                         value.  The critical section is used to ensure the tick interrupt\r
658                         can only execute once in the case that the reload register is near\r
659                         zero. */\r
660                         portNVIC_SYSTICK_CURRENT_VALUE_REG = 0UL;\r
661                         portENTER_CRITICAL();\r
662                         {\r
663                                 portNVIC_SYSTICK_CTRL_REG |= portNVIC_SYSTICK_ENABLE_BIT;\r
664                                 vTaskStepTick( ulCompleteTickPeriods );\r
665                                 portNVIC_SYSTICK_LOAD_REG = ulTimerCountsForOneTick - 1UL;\r
666                         }\r
667                         portEXIT_CRITICAL();\r
668                 }\r
669         }\r
670 \r
671 #endif /* #if configUSE_TICKLESS_IDLE */\r
672 \r
673 /*-----------------------------------------------------------*/\r
674 \r
675 /*\r
676  * Setup the SysTick timer to generate the tick interrupts at the required\r
677  * frequency.\r
678  */\r
679 #if configOVERRIDE_DEFAULT_TICK_CONFIGURATION == 0\r
680 \r
681         void vPortSetupTimerInterrupt( void )\r
682         {\r
683                 /* Calculate the constants required to configure the tick interrupt. */\r
684                 #if configUSE_TICKLESS_IDLE == 1\r
685                 {\r
686                         ulTimerCountsForOneTick = ( configSYSTICK_CLOCK_HZ / configTICK_RATE_HZ );\r
687                         xMaximumPossibleSuppressedTicks = portMAX_24_BIT_NUMBER / ulTimerCountsForOneTick;\r
688                         ulStoppedTimerCompensation = portMISSED_COUNTS_FACTOR / ( configCPU_CLOCK_HZ / configSYSTICK_CLOCK_HZ );\r
689                 }\r
690                 #endif /* configUSE_TICKLESS_IDLE */\r
691 \r
692                 /* Configure SysTick to interrupt at the requested rate. */\r
693                 portNVIC_SYSTICK_LOAD_REG = ( configSYSTICK_CLOCK_HZ / configTICK_RATE_HZ ) - 1UL;\r
694                 portNVIC_SYSTICK_CTRL_REG = ( portNVIC_SYSTICK_CLK_BIT | portNVIC_SYSTICK_INT_BIT | portNVIC_SYSTICK_ENABLE_BIT );\r
695         }\r
696 \r
697 #endif /* configOVERRIDE_DEFAULT_TICK_CONFIGURATION */\r
698 /*-----------------------------------------------------------*/\r
699 \r
700 __asm uint32_t vPortGetIPSR( void )\r
701 {\r
702         PRESERVE8\r
703 \r
704         mrs r0, ipsr\r
705         bx r14\r
706 }\r
707 /*-----------------------------------------------------------*/\r
708 \r
709 #if( configASSERT_DEFINED == 1 )\r
710 \r
711         void vPortValidateInterruptPriority( void )\r
712         {\r
713         uint32_t ulCurrentInterrupt;\r
714         uint8_t ucCurrentPriority;\r
715 \r
716                 /* Obtain the number of the currently executing interrupt. */\r
717                 ulCurrentInterrupt = vPortGetIPSR();\r
718 \r
719                 /* Is the interrupt number a user defined interrupt? */\r
720                 if( ulCurrentInterrupt >= portFIRST_USER_INTERRUPT_NUMBER )\r
721                 {\r
722                         /* Look up the interrupt's priority. */\r
723                         ucCurrentPriority = pcInterruptPriorityRegisters[ ulCurrentInterrupt ];\r
724 \r
725                         /* The following assertion will fail if a service routine (ISR) for\r
726                         an interrupt that has been assigned a priority above\r
727                         configMAX_SYSCALL_INTERRUPT_PRIORITY calls an ISR safe FreeRTOS API\r
728                         function.  ISR safe FreeRTOS API functions must *only* be called\r
729                         from interrupts that have been assigned a priority at or below\r
730                         configMAX_SYSCALL_INTERRUPT_PRIORITY.\r
731 \r
732                         Numerically low interrupt priority numbers represent logically high\r
733                         interrupt priorities, therefore the priority of the interrupt must\r
734                         be set to a value equal to or numerically *higher* than\r
735                         configMAX_SYSCALL_INTERRUPT_PRIORITY.\r
736 \r
737                         Interrupts that use the FreeRTOS API must not be left at their\r
738                         default priority of     zero as that is the highest possible priority,\r
739                         which is guaranteed to be above configMAX_SYSCALL_INTERRUPT_PRIORITY,\r
740                         and     therefore also guaranteed to be invalid.\r
741 \r
742                         FreeRTOS maintains separate thread and ISR API functions to ensure\r
743                         interrupt entry is as fast and simple as possible.\r
744 \r
745                         The following links provide detailed information:\r
746                         http://www.freertos.org/RTOS-Cortex-M3-M4.html\r
747                         http://www.freertos.org/FAQHelp.html */\r
748                         configASSERT( ucCurrentPriority >= ucMaxSysCallPriority );\r
749                 }\r
750 \r
751                 /* Priority grouping:  The interrupt controller (NVIC) allows the bits\r
752                 that define each interrupt's priority to be split between bits that\r
753                 define the interrupt's pre-emption priority bits and bits that define\r
754                 the interrupt's sub-priority.  For simplicity all bits must be defined\r
755                 to be pre-emption priority bits.  The following assertion will fail if\r
756                 this is not the case (if some bits represent a sub-priority).\r
757 \r
758                 If the application only uses CMSIS libraries for interrupt\r
759                 configuration then the correct setting can be achieved on all Cortex-M\r
760                 devices by calling NVIC_SetPriorityGrouping( 0 ); before starting the\r
761                 scheduler.  Note however that some vendor specific peripheral libraries\r
762                 assume a non-zero priority group setting, in which cases using a value\r
763                 of zero will result in unpredicable behaviour. */\r
764                 configASSERT( ( portAIRCR_REG & portPRIORITY_GROUP_MASK ) <= ulMaxPRIGROUPValue );\r
765         }\r
766 \r
767 #endif /* configASSERT_DEFINED */\r
768 \r
769 \r