]> git.sur5r.net Git - freertos/commitdiff
Update version number in +TCP code. V10.2.0
authorrtel <rtel@1d2547de-c912-0410-9cb9-b8ca96c0e9e2>
Thu, 21 Feb 2019 18:08:36 +0000 (18:08 +0000)
committerrtel <rtel@1d2547de-c912-0410-9cb9-b8ca96c0e9e2>
Thu, 21 Feb 2019 18:08:36 +0000 (18:08 +0000)
git-svn-id: https://svn.code.sf.net/p/freertos/code/trunk@2642 1d2547de-c912-0410-9cb9-b8ca96c0e9e2

51 files changed:
FreeRTOS+TCP.url [new file with mode: 0644]
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_ARP.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_DHCP.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_DNS.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_IP.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_Sockets.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_Stream_Buffer.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_TCP_IP.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_TCP_WIN.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/FreeRTOS_UDP_IP.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/History.txt
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOSIPConfigDefaults.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_ARP.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_DHCP.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_DNS.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_IP.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_IP_Private.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_Sockets.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_Stream_Buffer.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_TCP_IP.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_TCP_WIN.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_UDP_IP.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/FreeRTOS_errno_TCP.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/IPTraceMacroDefaults.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/NetworkBufferManagement.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/include/NetworkInterface.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/BufferManagement/BufferAllocation_1.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/BufferManagement/BufferAllocation_2.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/Compiler/GCC/pack_struct_end.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/Compiler/GCC/pack_struct_start.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/Compiler/IAR/pack_struct_end.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/Compiler/IAR/pack_struct_start.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/Compiler/MSVC/pack_struct_end.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/Compiler/MSVC/pack_struct_start.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/Compiler/Renesas/pack_struct_end.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/Compiler/Renesas/pack_struct_start.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/ATSAM4E/NetworkInterface.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/LPC17xx/NetworkInterface.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/LPC18xx/NetworkInterface.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/SH2A/NetworkInterface.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/STM32F7xx/NetworkInterface.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/STM32Fxx/NetworkInterface.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/STM32Fxx/stm32f4xx_hal_eth.h
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/WinPCap/NetworkInterface.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/Zynq/NetworkInterface.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/Zynq/uncached_memory.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/Zynq/x_emacpsif_dma.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/Zynq/x_emacpsif_hw.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/Zynq/x_emacpsif_physpeed.c
FreeRTOS-Plus/Source/FreeRTOS-Plus-TCP/portable/NetworkInterface/ksz8851snl/NetworkInterface.c
New - FreeRTOS+TCP.url [deleted file]

diff --git a/FreeRTOS+TCP.url b/FreeRTOS+TCP.url
new file mode 100644 (file)
index 0000000..2da199c
--- /dev/null
@@ -0,0 +1,5 @@
+[{000214A0-0000-0000-C000-000000000046}]\r
+Prop3=19,2\r
+[InternetShortcut]\r
+URL=http://www.freertos.org/FreeRTOS-Plus/FreeRTOS_Plus_TCP/index.html\r
+IDList=\r
index b31b76894206c394af3f792aeb2d572480eb9758..ed34d9aac08d81bf0d0ce116e744b89930faba9c 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 8e475bf73810e063e857bff29258660f94289bda..62cfd874b56334dd46df10e0fe36d1046af2111c 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index ab33e2cf74c05dda8b04faac81d343b451840c73..925cec929b9c46e50fc70b7b86c558fcca2e4263 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -1340,7 +1340,7 @@ TickType_t xTimeoutTime = pdMS_TO_TICKS( 200 );
        {\r
        BaseType_t x;\r
        BaseType_t xFound = pdFALSE;\r
-       uint32_t ulCurrentTimeSeconds = ( xTaskGetTickCount() / portTICK_PERIOD_MS ) / 1000UL;\r
+       uint32_t ulCurrentTimeSeconds = ( xTaskGetTickCount() / portTICK_PERIOD_MS ) / 1000;\r
        static BaseType_t xFreeEntry = 0;\r
 \r
                /* For each entry in the DNS cache table. */\r
index 996b5283863f8ecbef53c4b082b0356779b1f480..325a69ac4813b9ac7460313792264d9b33d28250 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -1288,6 +1288,11 @@ static void prvProcessNetworkDownEvent( void )
        }\r
        #endif\r
 \r
+       /* Per the ARP Cache Validation section of https://tools.ietf.org/html/rfc1122, \r
+       treat network down as a "delivery problem" and flush the ARP cache for this\r
+       interface. */\r
+       FreeRTOS_ClearARP( );\r
+\r
        /* The network has been disconnected (or is being initialised for the first\r
        time).  Perform whatever hardware processing is necessary to bring it up\r
        again, or wait for it to be available again.  This is hardware dependent. */\r
index 24f75e84b2fbe2f64d5fc97d0139a82527875b03..ce03f613692b5872250fae9d4235a10a2c59a86c 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -3339,7 +3339,7 @@ void vSocketWakeUpUser( FreeRTOS_Socket_t *pxSocket )
                }\r
                else\r
                {\r
-                       FreeRTOS_printf( ( "Prot Port IP-Remote       : Port  R/T Status       Alive  tmout Child\n" ) );\r
+                       FreeRTOS_printf( ( "Prot Port IP-Remote    : Port  R/T Status      Alive  tmout Child\n" ) );\r
                        for( pxIterator  = ( ListItem_t * ) listGET_HEAD_ENTRY( &xBoundTCPSocketsList );\r
                                 pxIterator != ( ListItem_t * ) listGET_END_MARKER( &xBoundTCPSocketsList );\r
                                 pxIterator  = ( ListItem_t * ) listGET_NEXT( pxIterator ) )\r
index 7729582e5e91b0d0fd2c0e0d869e8957244f61cb..f903fadc14f57e6a4909c202b40310a79c8cf220 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 8148846b37422662d318fc87d89442b54d79d431..7ec07336c2976f61f5317325aa3cea5c1e8adc4f 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -1197,7 +1197,7 @@ UBaseType_t uxNewMSS;
                else if( pucPtr[ 0 ] == TCP_OPT_MSS )\r
                {\r
                        /* Confirm that the option fits in the remaining buffer space. */\r
-                       if( ( xRemainingOptionsBytes < TCP_OPT_MSS_LEN ) || ( pucPtr[ 1 ] != TCP_OPT_MSS_LEN ) )\r
+                       if( ( xRemainingOptionsBytes < TCP_OPT_MSS_LEN )|| ( pucPtr[ 1 ] != TCP_OPT_MSS_LEN ) )\r
                        {\r
                                break;\r
                        }\r
index 11dc00f01db16e1fd862361444c1a403aaf289ad..93fde9590831954ba0872913d66e0d50424ae9f4 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -199,7 +199,7 @@ extern void vListInsertGeneric( List_t * const pxList, ListItem_t * const pxNewL
 \r
 /*-----------------------------------------------------------*/\r
 \r
-/* TCP segement pool. */\r
+/* TCP segment pool. */\r
 #if( ipconfigUSE_TCP_WIN == 1 )\r
        static TCPSegment_t *xTCPSegments = NULL;\r
 #endif /* ipconfigUSE_TCP_WIN == 1 */\r
@@ -673,6 +673,23 @@ const int32_t l500ms = 500;
 }\r
 /*-----------------------------------------------------------*/\r
 \r
+#if( ipconfigUSE_TCP_WIN == 1 )\r
+\r
+    void vTCPSegmentCleanup( void )\r
+    {\r
+        /* Free and clear the TCP segments pointer. This function should only be called\r
+         * once FreeRTOS+TCP will no longer be used. No thread-safety is provided for this\r
+         * function. */\r
+        if( xTCPSegments != NULL )\r
+        {\r
+            vPortFreeLarge( xTCPSegments );\r
+            xTCPSegments = NULL;\r
+        }\r
+    }\r
+\r
+#endif /* ipconfgiUSE_TCP_WIN == 1 */\r
+/*-----------------------------------------------------------*/\r
+\r
 /*=============================================================================\r
  *\r
  *                ######        #    #\r
index 532b89b91a57506ced14e62fcdd9b5abe511851e..87d60fcb7a902484e8f90d4c70a858da0ca33118 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index b485a283324adfc9b0ffee3bf7c1228bc26f46e6..07ad698a21a3875837002c25f6d1f1dc15b92e54 100644 (file)
@@ -1,3 +1,7 @@
+Changes in V2.0.11\r
+\r
+       + Updates some drivers in the portable layer.\r
+\r
 Changes between 160919 and 180821 releases:\r
 \r
        + Multiple security improvements and fixes in packet parsing routines, DNS\r
index 4b3a741151746a752a06000a39861b30a59906d4..ebe531ea00f8a2e5637032fca8b443f91a113565 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 5f7e7871f85f962dc649682574f8cc16e1095ed6..b9974b4607f1df7b15bea39ec5c4af3bf0933daf 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 3cdb4b6a8942bc49d6332757843fba870a48a840..64421e5ff21043168a488a3bbf7b87e325e24a0e 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 9ab08873e3a4d781e8d6f6ac4c385105cdd0f04d..cf59577e87fd0a26f98f9a43ce8040eac28d9d86 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 11342aeeb56c779f077eff0a8d4fc9135eb840ea..1ac4ed77c07baa96cd2cee6c3d9f59a70e796cc1 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 254201d19549725242ae351153833eae7b2cbb36..d6784cf6d457a8cd16341845ca640b24fcb35c37 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index a8a5710b7ebe640d0cf2523d757600103cdd84c0..630e681c6a04b31af0b9fd7a1e14272bf61b9419 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 1d088e71632c04f3bee60dc60d9be1b23f3017c8..1ebb86d8d19ebba4b2f7756473157687d94f3bfb 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 4a7aa00f99da11f2ec08538763676af1111c5b1e..503fa101bee9270aa79ca90c04295964c65e0e37 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 92b7902972de6c0c758c515edc12fca993e21dc2..691332289d1779e43ba261c201eb2f156093874f 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -154,6 +154,9 @@ void vTCPWindowDestroy( TCPWindow_t *pxWindow );
 /* Initialize a window */\r
 void vTCPWindowInit( TCPWindow_t *pxWindow, uint32_t ulAckNumber, uint32_t ulSequenceNumber, uint32_t ulMSS );\r
 \r
+/* Clean up allocated segments. Should only be called when FreeRTOS+TCP will no longer be used. */\r
+void vTCPSegmentCleanup( void );\r
+\r
 /*=============================================================================\r
  *\r
  * Rx functions\r
index ca70b3abd8473a1b20030548cb0678e8f2207221..99159521636f8783d0bcf050b65d86b8190cc61e 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index bb405eaf92fdbdcf2766560e58432975e9a5cac2..fffe22df0603351356124da92160b227b91fbfd2 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 6f1f5e360e97fc8189beb37795dda3b1c7f33160..3fa8eab8bbc3099eabefed256f4f63d082a94f42 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index e05f0ac8f22b86d93fd93a036ac308706ce1eb40..8e4f903153e36596dc03aa08917bd2391b7efb89 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index f5f246503254706fcda274cb94d368f79d514873..2924b7976fdb69a0d29b284cdbc58b9634a20066 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index f8b04e420bf985a0fa46db2f349a7e7e9eebe420..3540b15c28e59b3e82d9fd825cd6553d06e38e27 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index e158e39bb4650dda5a98dfb5402615c7f226aaaf..5647ac695552bfe0bcb5f301153071da64cfb14b 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.7\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 606f7df155a74145ca31ab739df364381c29c01c..d61b8d003426a3589269285da30e1cc7554db52f 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 8893ec01f84ce55a5c11a64a4488b6ab855e8f6c..5a88f78cfa87675db1748e63a51ad68771776e17 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 104ecef17045dcd79db195d3c117c32e2df14095..85e6708198a6ac1c51c224773c8d0bb25c467abe 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index f012d9988c0c94ba50624fc320a1c6091c25a08b..15e6eb69b3c942eebe68e43782bfc12b345cae73 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 54dffdde5f00bc20ca7f481ea04df6976dda7a64..19a0f39ef65117dc1523e85e179c95ae79c6b531 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index f133207cb00379ceb590018f6ca8b97ed21191a7..54a3e68856e4514da7cb5f1eeeaf3d1e64d8b813 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index b493136023bc030c130aaa1ed1f0b8382a8100e1..c8de043f9ec373918e4f0085850fcedaed64823b 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 9436de7de4814fc661bad1ae99f671909368f72b..55b2fd5ef3f4d519b4a0c5a69cba6c7071ba73d3 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index f7aab8a7a662b9c289c744b1a841313f0d28d51f..7d83e07ebc9dbfbacea3ddbca3eef7e9d350b6e4 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
- * FreeRTOS+TCP V2.0.3\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 7799731b4df397d40d1bd0c53b24e53ac8153b79..e0d04e45472b3eba6fb5de15bae301774ce725e0 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index c90c401db579f790bd254bfcff52e42821734b2c..ac01d41af47d865905094c6edafdaad777c99609 100644 (file)
@@ -1,28 +1,27 @@
 /*\r
- * FreeRTOS+TCP V2.0.3\r
- * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
- *\r
- * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
- * this software and associated documentation files (the "Software"), to deal in\r
- * the Software without restriction, including without limitation the rights to\r
- * use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies of\r
- * the Software, and to permit persons to whom the Software is furnished to do so,\r
- * subject to the following conditions:\r
- *\r
- * The above copyright notice and this permission notice shall be included in all\r
- * copies or substantial portions of the Software.\r
- *\r
- * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR\r
- * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS\r
- * FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR\r
- * COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER\r
- * IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN\r
- * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.\r
- *\r
- * http://aws.amazon.com/freertos\r
- * http://www.FreeRTOS.org\r
- */\r
-\r
+FreeRTOS+TCP V2.0.11\r
+Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
+\r
+Permission is hereby granted, free of charge, to any person obtaining a copy of\r
+this software and associated documentation files (the "Software"), to deal in\r
+the Software without restriction, including without limitation the rights to\r
+use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies of\r
+the Software, and to permit persons to whom the Software is furnished to do so,\r
+subject to the following conditions:\r
+\r
+The above copyright notice and this permission notice shall be included in all\r
+copies or substantial portions of the Software.\r
+\r
+THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR\r
+IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS\r
+FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR\r
+COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER\r
+IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN\r
+CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.\r
+\r
+ http://aws.amazon.com/freertos\r
+ http://www.FreeRTOS.org\r
+*/\r
 \r
 /* Standard includes. */\r
 #include <stdint.h>\r
@@ -230,121 +229,105 @@ static SemaphoreHandle_t xTXDescriptorSemaphore = NULL;
 BaseType_t xNetworkInterfaceInitialise( void )\r
 {\r
 BaseType_t xReturn = pdPASS;\r
-static BaseType_t xHasInitialised = pdFALSE;\r
 \r
-       if( xHasInitialised == pdFALSE )\r
-       {\r
-               xHasInitialised = pdTRUE;\r
+       /* The interrupt will be turned on when a link is established. */\r
+       NVIC_DisableIRQ( ETHERNET_IRQn );\r
+\r
+       /* Disable receive and transmit DMA processes. */\r
+       LPC_ETHERNET->DMA_OP_MODE &= ~( DMA_OM_ST | DMA_OM_SR );\r
 \r
-               /* The interrupt will be turned on when a link is established. */\r
-               NVIC_DisableIRQ( ETHERNET_IRQn );\r
+       /* Disable packet reception. */\r
+       LPC_ETHERNET->MAC_CONFIG &= ~( MAC_CFG_RE | MAC_CFG_TE );\r
 \r
-               /* Disable receive and transmit DMA processes. */\r
-               LPC_ETHERNET->DMA_OP_MODE &= ~( DMA_OM_ST | DMA_OM_SR );\r
+       /* Call the LPCOpen function to initialise the hardware. */\r
+       Chip_ENET_Init( LPC_ETHERNET );\r
 \r
-               /* Disable packet reception. */\r
-               LPC_ETHERNET->MAC_CONFIG &= ~( MAC_CFG_RE | MAC_CFG_TE );\r
+       /* Save MAC address. */\r
+       Chip_ENET_SetADDR( LPC_ETHERNET, ucMACAddress );\r
 \r
-               /* Call the LPCOpen function to initialise the hardware. */\r
-               Chip_ENET_Init( LPC_ETHERNET );\r
+       /* Clear all MAC address hash entries. */\r
+       LPC_ETHERNET->MAC_HASHTABLE_HIGH = 0;\r
+       LPC_ETHERNET->MAC_HASHTABLE_LOW = 0;\r
 \r
-               /* Save MAC address. */\r
-               Chip_ENET_SetADDR( LPC_ETHERNET, ucMACAddress );\r
+       #if( ipconfigUSE_LLMNR == 1 )\r
+       {\r
+               prvAddMACAddress( xLLMNR_MACAddress );\r
+       }\r
+       #endif /* ipconfigUSE_LLMNR == 1 */\r
 \r
-               /* Clear all MAC address hash entries. */\r
-               LPC_ETHERNET->MAC_HASHTABLE_HIGH = 0;\r
-               LPC_ETHERNET->MAC_HASHTABLE_LOW = 0;\r
+       /* Promiscuous flag (PR) and Receive All flag (RA) set to zero.  The\r
+       registers MAC_HASHTABLE_[LOW|HIGH] will be loaded to allow certain\r
+       multi-cast addresses. */\r
+       LPC_ETHERNET->MAC_FRAME_FILTER = MAC_FF_HMC;\r
 \r
-               #if( ipconfigUSE_LLMNR == 1 )\r
+       #if( configUSE_RMII == 1 )\r
+       {\r
+               if( lpc_phy_init( pdTRUE, prvDelay ) != SUCCESS )\r
                {\r
-                       prvAddMACAddress( xLLMNR_MACAddress );\r
+                       xReturn = pdFAIL;\r
                }\r
-               #endif /* ipconfigUSE_LLMNR == 1 */\r
-\r
-               /* Promiscuous flag (PR) and Receive All flag (RA) set to zero.  The\r
-               registers MAC_HASHTABLE_[LOW|HIGH] will be loaded to allow certain\r
-               multi-cast addresses. */\r
-               LPC_ETHERNET->MAC_FRAME_FILTER = MAC_FF_HMC;\r
-\r
-               #if( configUSE_RMII == 1 )\r
+       }\r
+       #else\r
+       {\r
+               #warning This path has not been tested.\r
+               if( lpc_phy_init( pdFALSE, prvDelay ) != SUCCESS )\r
                {\r
-                       if( lpc_phy_init( pdTRUE, prvDelay ) != SUCCESS )\r
-                       {\r
-                               xReturn = pdFAIL;\r
-                       }\r
+                       xReturn = pdFAIL;\r
                }\r
-               #else\r
+       }\r
+       #endif\r
+\r
+       if( xReturn == pdPASS )\r
+       {\r
+               /* Guard against the task being created more than once and the\r
+               descriptors being initialised more than once. */\r
+               if( xRxHanderTask == NULL )\r
                {\r
-                       #warning This path has not been tested.\r
-                       if( lpc_phy_init( pdFALSE, prvDelay ) != SUCCESS )\r
-                       {\r
-                               xReturn = pdFAIL;\r
-                       }\r
+                       xReturn = xTaskCreate( prvEMACHandlerTask, "EMAC", nwRX_TASK_STACK_SIZE, NULL, configMAX_PRIORITIES - 1, &xRxHanderTask );\r
+                       configASSERT( xReturn );\r
                }\r
-               #endif\r
 \r
-               if( xReturn == pdPASS )\r
+               if( xTXDescriptorSemaphore == NULL )\r
                {\r
-                       if( xTXDescriptorSemaphore == NULL )\r
-                       {\r
-                               /* Create a counting semaphore, with a value of 'configNUM_TX_DESCRIPTORS'\r
-                               and a maximum of 'configNUM_TX_DESCRIPTORS'. */\r
-                               xTXDescriptorSemaphore = xSemaphoreCreateCounting( ( UBaseType_t ) configNUM_TX_DESCRIPTORS, ( UBaseType_t ) configNUM_TX_DESCRIPTORS );\r
-                               configASSERT( xTXDescriptorSemaphore );\r
-                       }\r
+                       /* Create a counting semaphore, with a value of 'configNUM_TX_DESCRIPTORS'\r
+                       and a maximum of 'configNUM_TX_DESCRIPTORS'. */\r
+                       xTXDescriptorSemaphore = xSemaphoreCreateCounting( ( UBaseType_t ) configNUM_TX_DESCRIPTORS, ( UBaseType_t ) configNUM_TX_DESCRIPTORS );\r
+                       configASSERT( xTXDescriptorSemaphore );\r
+               }\r
 \r
-                       /* Enable MAC interrupts. */\r
-                       LPC_ETHERNET->DMA_INT_EN = nwDMA_INTERRUPT_MASK;\r
+               /* Enable MAC interrupts. */\r
+               LPC_ETHERNET->DMA_INT_EN = nwDMA_INTERRUPT_MASK;\r
+       }\r
 \r
-                       /* Auto-negotiate was already started.  Wait for it to complete. */\r
-                       xReturn = prvSetLinkSpeed();\r
+       if( xReturn != pdFAIL )\r
+       {\r
+               /* Auto-negotiate was already started.  Wait for it to complete. */\r
+               xReturn = prvSetLinkSpeed();\r
 \r
-                       if( xReturn == pdPASS )\r
-                       {\r
-                               /* Initialise the descriptors. */\r
-                               prvSetupTxDescriptors();\r
-                               prvSetupRxDescriptors();\r
+               if( xReturn == pdPASS )\r
+               {\r
+                       /* Initialise the descriptors. */\r
+                       prvSetupTxDescriptors();\r
+                       prvSetupRxDescriptors();\r
 \r
-                               /* Clear all interrupts. */\r
-                               LPC_ETHERNET->DMA_STAT = DMA_ST_ALL;\r
+                       /* Clear all interrupts. */\r
+                       LPC_ETHERNET->DMA_STAT = DMA_ST_ALL;\r
 \r
-                               /* Enable receive and transmit DMA processes. */\r
-                               LPC_ETHERNET->DMA_OP_MODE |= DMA_OM_ST | DMA_OM_SR;\r
+                       /* Enable receive and transmit DMA processes. */\r
+                       LPC_ETHERNET->DMA_OP_MODE |= DMA_OM_ST | DMA_OM_SR;\r
 \r
-                               /* Set Receiver / Transmitter Enable. */\r
-                               LPC_ETHERNET->MAC_CONFIG |= MAC_CFG_RE | MAC_CFG_TE;\r
+                       /* Set Receiver / Transmitter Enable. */\r
+                       LPC_ETHERNET->MAC_CONFIG |= MAC_CFG_RE | MAC_CFG_TE;\r
 \r
-                               /* Start receive polling. */\r
-                               LPC_ETHERNET->DMA_REC_POLL_DEMAND = 1;\r
+                       /* Start receive polling. */\r
+                       LPC_ETHERNET->DMA_REC_POLL_DEMAND = 1;\r
 \r
-                               /* Enable interrupts in the NVIC. */\r
-                               NVIC_SetPriority( ETHERNET_IRQn, configMAC_INTERRUPT_PRIORITY );\r
-                               NVIC_EnableIRQ( ETHERNET_IRQn );\r
-                       }\r
-                       /* Guard against the task being created more than once and the\r
-                       descriptors being initialised more than once. */\r
-                       if( xRxHanderTask == NULL )\r
-                       {\r
-                               xReturn = xTaskCreate( prvEMACHandlerTask, "EMAC", nwRX_TASK_STACK_SIZE, NULL, configMAX_PRIORITIES - 1, &xRxHanderTask );\r
-                               configASSERT( xReturn );\r
-                       }\r
+                       /* Enable interrupts in the NVIC. */\r
+                       NVIC_SetPriority( ETHERNET_IRQn, configMAC_INTERRUPT_PRIORITY );\r
+                       NVIC_EnableIRQ( ETHERNET_IRQn );\r
                }\r
        }\r
 \r
-       /* Once prvEMACHandlerTask() has started, the variable\r
-       'ulPHYLinkStatus' will be updated by that task. \r
-       The IP-task will keep on calling this function untill\r
-       it finally returns pdPASS.\r
-       Only then can the DHCP-procedure start (if configured). */\r
-       if( ( ulPHYLinkStatus & PHY_LINK_CONNECTED ) != 0 )\r
-       {\r
-               xReturn = pdPASS;\r
-       }\r
-       else\r
-       {\r
-               xReturn = pdFAIL;\r
-       }\r
-\r
        return xReturn;\r
 }\r
 /*-----------------------------------------------------------*/\r
@@ -461,7 +444,7 @@ const TickType_t xBlockTimeTicks = pdMS_TO_TICKS( 50 );
 \r
                                /* The DMA descriptor will 'own' this Network Buffer,\r
                                until it has been sent.  So don't release it now. */\r
-                               bReleaseAfterSend = pdFALSE;\r
+                               bReleaseAfterSend = false;\r
                        }\r
                        #else\r
                        {\r
@@ -667,6 +650,8 @@ BaseType_t xReturn;
 }\r
 /*-----------------------------------------------------------*/\r
 \r
+uint32_t ulDataAvailable;\r
+\r
 configPLACE_IN_SECTION_RAM\r
 static BaseType_t prvNetworkInterfaceInput()\r
 {\r
@@ -680,7 +665,9 @@ NetworkBufferDescriptor_t *pxDescriptor;
 #if( ipconfigZERO_COPY_RX_DRIVER != 0 )\r
        NetworkBufferDescriptor_t *pxNewDescriptor;\r
 #endif /* ipconfigZERO_COPY_RX_DRIVER */\r
-IPStackEvent_t xRxEvent = { eNetworkRxEvent, NULL };\r
+#if( ipconfigUSE_LINKED_RX_MESSAGES == 0 )\r
+       IPStackEvent_t xRxEvent = { eNetworkRxEvent, NULL };\r
+#endif\r
 \r
        /* Process each descriptor that is not still in use by the DMA. */\r
        ulStatus = xDMARxDescriptors[ ulNextRxDescriptorToProcess ].STATUS;\r
@@ -690,6 +677,7 @@ IPStackEvent_t xRxEvent = { eNetworkRxEvent, NULL };
                if( ( ulStatus & nwRX_STATUS_ERROR_BITS ) != 0 )\r
                {\r
                        /* There is some reception error. */\r
+                       intCount[ 3 ]++;\r
                        /* Clear error bits. */\r
                        ulStatus &= ~( ( uint32_t )nwRX_STATUS_ERROR_BITS );\r
                }\r
@@ -775,10 +763,19 @@ IPStackEvent_t xRxEvent = { eNetworkRxEvent, NULL };
                                                else\r
                                                {\r
                                                        iptraceNETWORK_INTERFACE_RECEIVE();\r
+\r
+                                                       /* The data that was available at the top of this\r
+                                                       loop has been sent, so is no longer available. */\r
+                                                       ulDataAvailable = pdFALSE;\r
                                                }\r
                                        }\r
                                }\r
                        }\r
+                       else\r
+                       {\r
+                               /* The packet is discarded as uninteresting. */\r
+                               ulDataAvailable = pdFALSE;\r
+                       }\r
                        /* Got here because received data was sent to the IP task or the\r
                        data contained an error and was discarded.  Give the descriptor\r
                        back to the DMA. */\r
@@ -825,6 +822,7 @@ const uint32_t ulTxInterruptMask =
                /* Remember that an RX event has happened. */\r
                ulISREvents |= EMAC_IF_RX_EVENT;\r
                vTaskNotifyGiveFromISR( xRxHanderTask, &xHigherPriorityTaskWoken );\r
+               intCount[ 0 ]++;\r
        }\r
 \r
        /* TX group interrupt(s). */\r
@@ -833,6 +831,7 @@ const uint32_t ulTxInterruptMask =
                /* Remember that a TX event has happened. */\r
                ulISREvents |= EMAC_IF_TX_EVENT;\r
                vTaskNotifyGiveFromISR( xRxHanderTask, &xHigherPriorityTaskWoken );\r
+               intCount[ 1 ]++;\r
        }\r
 \r
        /* Test for 'Abnormal interrupt summary'. */\r
@@ -880,11 +879,11 @@ const TickType_t xAutoNegotiateDelay = pdMS_TO_TICKS( 5000UL );
 \r
                        if( ( ulPhyStatus & PHY_LINK_FULLDUPLX ) != 0x00 )\r
                        {\r
-                               Chip_ENET_SetDuplex( LPC_ETHERNET, pdTRUE );\r
+                               Chip_ENET_SetDuplex( LPC_ETHERNET, true );\r
                        }\r
                        else\r
                        {\r
-                               Chip_ENET_SetDuplex( LPC_ETHERNET, pdFALSE );\r
+                               Chip_ENET_SetDuplex( LPC_ETHERNET, false );\r
                        }\r
 \r
                        xReturn = pdPASS;\r
index de077131f8c6b2cc84ddfcc385afb6106ffc6792..44d19f3a9a0b2b4fb899147b9633893df1ce6f0c 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 7c05b8679685f7980cf9111f3bf65bfba1a40ff6..7de2902f8a7c741cf166cbe98e0f6afdb23a3d17 100644 (file)
@@ -4,7 +4,7 @@
  */\r
 \r
 /*\r
- * FreeRTOS+TCP V2.0.1\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 268273cd96d16c8d0a7597e17be96f6f6931f243..ab17be237138c2d4f9cc0ef8d20dbd7846413ac0 100644 (file)
@@ -4,7 +4,7 @@
  */\r
 \r
 /*\r
- * FreeRTOS+TCP V2.0.3\r
+ * FreeRTOS+TCP V2.0.11\r
  * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
  *\r
  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -26,8 +26,7 @@
  *\r
  * http://aws.amazon.com/freertos\r
  * http://www.FreeRTOS.org\r
- */\r
-\r
+*/\r
 \r
 /* Standard includes. */\r
 #include <stdint.h>\r
 #include "NetworkInterface.h"\r
 #include "phyHandling.h"\r
 \r
+#define __STM32_HAL_LEGACY   1\r
+\r
 /* ST includes. */\r
-#ifdef STM32F7xx\r
+#if defined( STM32F7xx )\r
        #include "stm32f7xx_hal.h"\r
-#else\r
+#elif defined( STM32F4xx )\r
        #include "stm32f4xx_hal.h"\r
+#elif defined( STM32F2xx )\r
+       #include "stm32f2xx_hal.h"\r
+#else\r
+       #error What part?\r
 #endif\r
 \r
+#include "stm32fxx_hal_eth.h"\r
+\r
 /* Interrupt events to process.  Currently only the Rx event is processed\r
 although code for other events is included to allow for possible future\r
 expansion. */\r
@@ -69,7 +76,9 @@ expansion. */
          ETH_DMA_IT_FBE | ETH_DMA_IT_RWT | ETH_DMA_IT_RPS | ETH_DMA_IT_RBU | ETH_DMA_IT_R | \\r
          ETH_DMA_IT_TU | ETH_DMA_IT_RO | ETH_DMA_IT_TJT | ETH_DMA_IT_TPS | ETH_DMA_IT_T )\r
 \r
-\r
+#ifndef niEMAC_HANDLER_TASK_PRIORITY\r
+       #define niEMAC_HANDLER_TASK_PRIORITY    configMAX_PRIORITIES - 1\r
+#endif\r
 \r
 #define ipFRAGMENT_OFFSET_BIT_MASK             ( ( uint16_t ) 0x0fff ) /* The bits in the two byte IP header field that make up the fragment offset value. */\r
 \r
@@ -124,7 +133,11 @@ and the index of the PHY in use ( between 0 and 31 ). */
        #endif /* STM32F7xx */\r
 #endif /* ipconfigUSE_RMII */\r
 \r
-\r
+#if( ipconfigUSE_RMII != 0 )\r
+       #warning Using RMII, make sure if this is correct\r
+#else\r
+       #warning Using MII, make sure if this is correct\r
+#endif\r
 \r
 /*-----------------------------------------------------------*/\r
 \r
@@ -166,9 +179,9 @@ static void prvDMATxDescListInit( void );
  */\r
 static void prvDMARxDescListInit( void );\r
 \r
-/* After packets have been sent, the network\r
-buffers will be released. */\r
-static void vClearTXBuffers( void );\r
+       /* After packets have been sent, the network\r
+       buffers will be released. */\r
+       static void vClearTXBuffers( void );\r
 \r
 /*-----------------------------------------------------------*/\r
 \r
@@ -186,10 +199,10 @@ static EthernetPhy_t xPhyObject;
 /* Ethernet handle. */\r
 static ETH_HandleTypeDef xETH;\r
 \r
-/* xTXDescriptorSemaphore is a counting semaphore with\r
-a maximum count of ETH_TXBUFNB, which is the number of\r
-DMA TX descriptors. */\r
-static SemaphoreHandle_t xTXDescriptorSemaphore = NULL;\r
+       /* xTXDescriptorSemaphore is a counting semaphore with\r
+       a maximum count of ETH_TXBUFNB, which is the number of\r
+       DMA TX descriptors. */\r
+       static SemaphoreHandle_t xTXDescriptorSemaphore = NULL;\r
 \r
 /*\r
  * Note: it is adviced to define both\r
@@ -235,9 +248,6 @@ __attribute__ ((section(".first_data")))
        static __IO ETH_DMADescTypeDef  *DMATxDescToClear;\r
 #endif\r
 \r
-/* ucMACAddress as it appears in main.c */\r
-extern const uint8_t ucMACAddress[ 6 ];\r
-\r
 /* Holds the handle of the task used as a deferred interrupt processor.  The\r
 handle is used so direct notifications can be sent to the task for all EMAC/DMA\r
 related interrupts. */\r
@@ -289,43 +299,43 @@ BaseType_t xHigherPriorityTaskWoken = pdFALSE;
 }\r
 /*-----------------------------------------------------------*/\r
 \r
-void HAL_ETH_TxCpltCallback( ETH_HandleTypeDef *heth )\r
-{\r
-BaseType_t xHigherPriorityTaskWoken = pdFALSE;\r
-\r
-       /* This call-back is only useful in case packets are being sent\r
-       zero-copy.  Once they're sent, the buffers will be released\r
-       by the function vClearTXBuffers(). */\r
-       ulISREvents |= EMAC_IF_TX_EVENT;\r
-       /* Wakeup the prvEMACHandlerTask. */\r
-       if( xEMACTaskHandle != NULL )\r
+       void HAL_ETH_TxCpltCallback( ETH_HandleTypeDef *heth )\r
        {\r
-               vTaskNotifyGiveFromISR( xEMACTaskHandle, &xHigherPriorityTaskWoken );\r
-               portYIELD_FROM_ISR( xHigherPriorityTaskWoken );\r
-       }\r
+       BaseType_t xHigherPriorityTaskWoken = pdFALSE;\r
+\r
+               /* This call-back is only useful in case packets are being sent\r
+               zero-copy.  Once they're sent, the buffers will be released\r
+               by the function vClearTXBuffers(). */\r
+               ulISREvents |= EMAC_IF_TX_EVENT;\r
+               /* Wakeup the prvEMACHandlerTask. */\r
+               if( xEMACTaskHandle != NULL )\r
+               {\r
+                       vTaskNotifyGiveFromISR( xEMACTaskHandle, &xHigherPriorityTaskWoken );\r
+                       portYIELD_FROM_ISR( xHigherPriorityTaskWoken );\r
+               }\r
 \r
-}\r
+       }\r
 /*-----------------------------------------------------------*/\r
 \r
-static void vClearTXBuffers()\r
-{\r
-__IO ETH_DMADescTypeDef  *txLastDescriptor = xETH.TxDesc;\r
+       static void vClearTXBuffers()\r
+       {\r
+       __IO ETH_DMADescTypeDef  *txLastDescriptor = xETH.TxDesc;\r
 size_t uxCount = ( ( UBaseType_t ) ETH_TXBUFNB ) - uxSemaphoreGetCount( xTXDescriptorSemaphore );\r
 #if( ipconfigZERO_COPY_TX_DRIVER != 0 )\r
        NetworkBufferDescriptor_t *pxNetworkBuffer;\r
        uint8_t *ucPayLoad;\r
 #endif\r
 \r
-       /* This function is called after a TX-completion interrupt.\r
-       It will release each Network Buffer used in xNetworkInterfaceOutput().\r
-       'uxCount' represents the number of descriptors given to DMA for transmission.\r
-       After sending a packet, the DMA will clear the 'ETH_DMATXDESC_OWN' bit. */\r
-       while( ( uxCount > 0 ) && ( ( DMATxDescToClear->Status & ETH_DMATXDESC_OWN ) == 0 ) )\r
-       {\r
-               if( ( DMATxDescToClear == txLastDescriptor ) && ( uxCount != ETH_TXBUFNB ) )\r
+               /* This function is called after a TX-completion interrupt.\r
+               It will release each Network Buffer used in xNetworkInterfaceOutput().\r
+               'uxCount' represents the number of descriptors given to DMA for transmission.\r
+               After sending a packet, the DMA will clear the 'ETH_DMATXDESC_OWN' bit. */\r
+               while( ( uxCount > 0 ) && ( ( DMATxDescToClear->Status & ETH_DMATXDESC_OWN ) == 0 ) )\r
                {\r
-                       break;\r
-               }\r
+                       if( ( DMATxDescToClear == txLastDescriptor ) && ( uxCount != ETH_TXBUFNB ) )\r
+                       {\r
+                               break;\r
+                       }\r
                #if( ipconfigZERO_COPY_TX_DRIVER != 0 )\r
                {\r
                        ucPayLoad = ( uint8_t * )DMATxDescToClear->Buffer1Addr;\r
@@ -342,13 +352,13 @@ size_t uxCount = ( ( UBaseType_t ) ETH_TXBUFNB ) - uxSemaphoreGetCount( xTXDescr
                }\r
                #endif /* ipconfigZERO_COPY_TX_DRIVER */\r
 \r
-               DMATxDescToClear = ( ETH_DMADescTypeDef * )( DMATxDescToClear->Buffer2NextDescAddr );\r
+                       DMATxDescToClear = ( ETH_DMADescTypeDef * )( DMATxDescToClear->Buffer2NextDescAddr );\r
 \r
-               uxCount--;\r
-               /* Tell the counting semaphore that one more TX descriptor is available. */\r
-               xSemaphoreGive( xTXDescriptorSemaphore );\r
+                       uxCount--;\r
+                       /* Tell the counting semaphore that one more TX descriptor is available. */\r
+                       xSemaphoreGive( xTXDescriptorSemaphore );\r
+               }\r
        }\r
-}\r
 /*-----------------------------------------------------------*/\r
 \r
 BaseType_t xNetworkInterfaceInitialise( void )\r
@@ -358,11 +368,11 @@ BaseType_t xResult;
 \r
        if( xEMACTaskHandle == NULL )\r
        {\r
-               if( xTXDescriptorSemaphore == NULL )\r
-               {\r
-                       xTXDescriptorSemaphore = xSemaphoreCreateCounting( ( UBaseType_t ) ETH_TXBUFNB, ( UBaseType_t ) ETH_TXBUFNB );\r
-                       configASSERT( xTXDescriptorSemaphore );\r
-               }\r
+                       if( xTXDescriptorSemaphore == NULL )\r
+                       {\r
+                               xTXDescriptorSemaphore = xSemaphoreCreateCounting( ( UBaseType_t ) ETH_TXBUFNB, ( UBaseType_t ) ETH_TXBUFNB );\r
+                               configASSERT( xTXDescriptorSemaphore );\r
+                       }\r
 \r
                /* Initialise ETH */\r
 \r
@@ -373,7 +383,7 @@ BaseType_t xResult;
                /* Value of PhyAddress doesn't matter, will be probed for. */\r
                xETH.Init.PhyAddress = 0;\r
 \r
-               xETH.Init.MACAddr = ( uint8_t *) ucMACAddress;\r
+               xETH.Init.MACAddr = ( uint8_t *)FreeRTOS_GetMACAddress();\r
                xETH.Init.RxMode = ETH_RXINTERRUPT_MODE;\r
 \r
                /* using the ETH_CHECKSUM_BY_HARDWARE option:\r
@@ -387,7 +397,7 @@ BaseType_t xResult;
                }\r
                #else\r
                {\r
-                       xETH.Init.MediaInterface = ETH_MEDIA_INTERFACE_MII;\r
+               xETH.Init.MediaInterface = ETH_MEDIA_INTERFACE_MII;\r
                }\r
                #endif /* ipconfigUSE_RMII */\r
 \r
@@ -404,8 +414,8 @@ BaseType_t xResult;
                memset( &DMATxDscrTab, '\0', sizeof( DMATxDscrTab ) );\r
                memset( &DMARxDscrTab, '\0', sizeof( DMARxDscrTab ) );\r
 \r
-               /* Initialize Tx Descriptors list: Chain Mode */\r
-               DMATxDescToClear = DMATxDscrTab;\r
+                       /* Initialize Tx Descriptors list: Chain Mode */\r
+                       DMATxDescToClear = DMATxDscrTab;\r
 \r
                /* Initialise TX-descriptors. */\r
                prvDMATxDescListInit();\r
@@ -427,7 +437,7 @@ BaseType_t xResult;
                possible priority to ensure the interrupt handler can return directly\r
                to it.  The task's handle is stored in xEMACTaskHandle so interrupts can\r
                notify the task when there is something to process. */\r
-               xTaskCreate( prvEMACHandlerTask, "EMAC", configEMAC_TASK_STACK_SIZE, NULL, configMAX_PRIORITIES - 1, &xEMACTaskHandle );\r
+               xTaskCreate( prvEMACHandlerTask, "EMAC", configEMAC_TASK_STACK_SIZE, NULL, niEMAC_HANDLER_TASK_PRIORITY, &xEMACTaskHandle );\r
        } /* if( xEMACTaskHandle == NULL ) */\r
 \r
        if( xPhyObject.ulLinkStatusMask != 0 )\r
@@ -580,30 +590,37 @@ __IO ETH_DMADescTypeDef *pxDmaTxDesc;
 /* Do not wait too long for a free TX DMA buffer. */\r
 const TickType_t xBlockTimeTicks = pdMS_TO_TICKS( 50u );\r
 \r
-       #if( ipconfigDRIVER_INCLUDED_TX_IP_CHECKSUM != 0 )\r
+       /* Open a do {} while ( 0 ) loop to be able to call break. */\r
+       do\r
        {\r
-       ProtocolPacket_t *pxPacket;\r
-\r
-               #if( ipconfigZERO_COPY_RX_DRIVER != 0 )\r
+               if( xCheckLoopback( pxDescriptor, bReleaseAfterSend ) != 0 )\r
                {\r
-                       configASSERT( bReleaseAfterSend != 0 );\r
+                       /* The packet has been sent back to the IP-task.\r
+                       The IP-task will further handle it.\r
+                       Do not release the descriptor. */\r
+                       bReleaseAfterSend = pdFALSE;\r
+                       break;\r
                }\r
-               #endif /* ipconfigZERO_COPY_RX_DRIVER */\r
+               #if( ipconfigDRIVER_INCLUDED_TX_IP_CHECKSUM != 0 )\r
+               {\r
+               ProtocolPacket_t *pxPacket;\r
 \r
-               /* If the peripheral must calculate the checksum, it wants\r
-               the protocol checksum to have a value of zero. */\r
-               pxPacket = ( ProtocolPacket_t * ) ( pxDescriptor->pucEthernetBuffer );\r
+                       #if( ipconfigZERO_COPY_RX_DRIVER != 0 )\r
+                       {\r
+                               configASSERT( bReleaseAfterSend != 0 );\r
+                       }\r
+                       #endif /* ipconfigZERO_COPY_RX_DRIVER */\r
 \r
-               if( pxPacket->xICMPPacket.xIPHeader.ucProtocol == ipPROTOCOL_ICMP )\r
-               {\r
-                       pxPacket->xICMPPacket.xICMPHeader.usChecksum = ( uint16_t )0u;\r
-               }\r
-       }\r
-       #endif\r
+                       /* If the peripheral must calculate the checksum, it wants\r
+                       the protocol checksum to have a value of zero. */\r
+                       pxPacket = ( ProtocolPacket_t * ) ( pxDescriptor->pucEthernetBuffer );\r
 \r
-       /* Open a do {} while ( 0 ) loop to be able to call break. */\r
-       do\r
-       {\r
+                       if( pxPacket->xICMPPacket.xIPHeader.ucProtocol == ipPROTOCOL_ICMP )\r
+                       {\r
+                               pxPacket->xICMPPacket.xICMPHeader.usChecksum = ( uint16_t )0u;\r
+                       }\r
+               }\r
+               #endif /* ipconfigDRIVER_INCLUDED_TX_IP_CHECKSUM */\r
                if( xPhyObject.ulLinkStatusMask != 0 )\r
                {\r
                        if( xSemaphoreTake( xTXDescriptorSemaphore, xBlockTimeTicks ) != pdPASS )\r
@@ -653,6 +670,15 @@ const TickType_t xBlockTimeTicks = pdMS_TO_TICKS( 50u );
                                pxDmaTxDesc->Status |= ETH_DMATXDESC_FS | ETH_DMATXDESC_LS;\r
                                /* Set frame size */\r
                                pxDmaTxDesc->ControlBufferSize = ( ulTransmitSize & ETH_DMATXDESC_TBS1 );\r
+\r
+                               #if( NETWORK_BUFFERS_CACHED     != 0 )\r
+                               {\r
+                               BaseType_t xlength = CACHE_LINE_SIZE * ( ( ulTransmitSize + NETWORK_BUFFER_HEADER_SIZE + CACHE_LINE_SIZE - 1 ) / CACHE_LINE_SIZE );\r
+                               uint32_t *pulBuffer = ( uint32_t )( pxDescriptor->pucEthernetBuffer - NETWORK_BUFFER_HEADER_SIZE );\r
+                                       cache_clean_invalidate_by_addr( pulBuffer, xlength );\r
+                               }\r
+                               #endif\r
+\r
                                /* Set Own bit of the Tx descriptor Status: gives the buffer back to ETHERNET DMA */\r
                                pxDmaTxDesc->Status |= ETH_DMATXDESC_OWN;\r
 \r
@@ -787,11 +813,16 @@ uint8_t *pucBuffer;
        }\r
 \r
        /* Obtain the size of the packet and put it into the "usReceivedLength" variable. */\r
-       /* In order to make the code easier and faster, only packets in a single buffer\r
-       will be accepted.  This can be done by making the buffers large enough to\r
-       hold a complete Ethernet packet (1536 bytes). */\r
-       if( xReceivedLength > 0ul && xReceivedLength < ETH_RX_BUF_SIZE ) \r
+\r
+       /* get received frame */\r
+       if( xReceivedLength > 0ul )\r
        {\r
+        /* In order to make the code easier and faster, only packets in a single buffer\r
+        will be accepted.  This can be done by making the buffers large enough to\r
+               hold a complete Ethernet packet (1536 bytes).\r
+               Therefore, two sanity checks: */\r
+               configASSERT( xReceivedLength <= ETH_RX_BUF_SIZE );\r
+\r
                if( ( pxDMARxDescriptor->Status & ( ETH_DMARXDESC_CE | ETH_DMARXDESC_IPV4HCE | ETH_DMARXDESC_FT ) ) != ETH_DMARXDESC_FT )\r
                {\r
                        /* Not an Ethernet frame-type or a checmsum error. */\r
@@ -893,7 +924,7 @@ uint8_t *pucBuffer;
 \r
 \r
 BaseType_t xSTM32_PhyRead( BaseType_t xAddress, BaseType_t xRegister, uint32_t *pulValue )\r
-{\r
+               {\r
 uint16_t usPrevAddress = xETH.Init.PhyAddress;\r
 BaseType_t xResult;\r
 HAL_StatusTypeDef xHALResult;\r
@@ -911,11 +942,11 @@ HAL_StatusTypeDef xHALResult;
                xResult = -1;\r
        }\r
        return xResult;\r
-}\r
+       }\r
 /*-----------------------------------------------------------*/\r
 \r
 BaseType_t xSTM32_PhyWrite( BaseType_t xAddress, BaseType_t xRegister, uint32_t ulValue )\r
-{\r
+       {\r
 uint16_t usPrevAddress = xETH.Init.PhyAddress;\r
 BaseType_t xResult;\r
 HAL_StatusTypeDef xHALResult;\r
@@ -925,35 +956,16 @@ HAL_StatusTypeDef xHALResult;
        xETH.Init.PhyAddress = usPrevAddress;\r
 \r
        if( xHALResult == HAL_OK )\r
-       {\r
+               {\r
                xResult = 0;\r
-       }\r
-       else\r
-       {\r
+               }\r
+               else\r
+               {\r
                xResult = -1;\r
-       }\r
+               }\r
        return xResult;\r
-}\r
-/*-----------------------------------------------------------*/\r
-\r
-void phy_test()\r
-{\r
-BaseType_t xPhyCount;\r
-BaseType_t xPhyIndex;\r
-\r
-       vPhyInitialise( &xPhyObject, xSTM32_PhyRead, xSTM32_PhyWrite );\r
-       xPhyCount = xPhyDiscover( &xPhyObject );\r
-       FreeRTOS_printf( ( "PHY count %ld\n", xPhyCount ) );\r
-       for( xPhyIndex = 0; xPhyIndex < xPhyCount; xPhyIndex++ )\r
-       {\r
-               FreeRTOS_printf( ( "PHY[%d] at address %d ( 0x%08X )\n",\r
-                       xPhyIndex,\r
-                       xPhyObject.ucPhyIndexes[ xPhyIndex ],\r
-                       xPhyObject.ulPhyIDs[ xPhyIndex ] ) );\r
-\r
        }\r
-       \r
-}\r
+/*-----------------------------------------------------------*/\r
 \r
 void vMACBProbePhy( void )\r
 {\r
@@ -976,27 +988,27 @@ static void prvEthernetUpdateConfig( BaseType_t xForce )
                {\r
                        xPhyStartAutoNegotiation( &xPhyObject, xPhyGetMask( &xPhyObject ) );\r
 \r
-                       /* Configure the MAC with the Duplex Mode fixed by the\r
-                       auto-negotiation process. */\r
+                               /* Configure the MAC with the Duplex Mode fixed by the\r
+                               auto-negotiation process. */\r
                        if( xPhyObject.xPhyProperties.ucDuplex == PHY_DUPLEX_FULL )\r
-                       {\r
-                               xETH.Init.DuplexMode = ETH_MODE_FULLDUPLEX;\r
-                       }\r
-                       else\r
-                       {\r
-                               xETH.Init.DuplexMode = ETH_MODE_HALFDUPLEX;\r
-                       }\r
+                               {\r
+                                       xETH.Init.DuplexMode = ETH_MODE_FULLDUPLEX;\r
+                               }\r
+                               else\r
+                               {\r
+                                       xETH.Init.DuplexMode = ETH_MODE_HALFDUPLEX;\r
+                               }\r
 \r
-                       /* Configure the MAC with the speed fixed by the\r
-                       auto-negotiation process. */\r
+                               /* Configure the MAC with the speed fixed by the\r
+                               auto-negotiation process. */\r
                        if( xPhyObject.xPhyProperties.ucSpeed == PHY_SPEED_10 )\r
-                       {\r
-                               xETH.Init.Speed = ETH_SPEED_10M;\r
-                       }\r
-                       else\r
-                       {\r
-                               xETH.Init.Speed = ETH_SPEED_100M;\r
-                       }\r
+                               {\r
+                                       xETH.Init.Speed = ETH_SPEED_10M;\r
+                               }\r
+                               else\r
+                               {\r
+                                       xETH.Init.Speed = ETH_SPEED_100M;\r
+                               }\r
                }\r
                else /* AutoNegotiation Disable */\r
                {\r
@@ -1061,14 +1073,11 @@ BaseType_t xReturn;
 \r
 /* Uncomment this in case BufferAllocation_1.c is used. */\r
 \r
-/*\r
 #define niBUFFER_1_PACKET_SIZE         1536\r
 \r
-static __attribute__ ((section(".first_data"))) uint8_t ucNetworkPackets[ ipconfigNUM_NETWORK_BUFFER_DESCRIPTORS * niBUFFER_1_PACKET_SIZE ] __attribute__ ( ( aligned( 32 ) ) );\r
-\r
 void vNetworkInterfaceAllocateRAMToBuffers( NetworkBufferDescriptor_t pxNetworkBuffers[ ipconfigNUM_NETWORK_BUFFER_DESCRIPTORS ] )\r
 {\r
-\r
+static __attribute__ ((section(".first_data"))) uint8_t ucNetworkPackets[ ipconfigNUM_NETWORK_BUFFER_DESCRIPTORS * niBUFFER_1_PACKET_SIZE ] __attribute__ ( ( aligned( 32 ) ) );\r
 uint8_t *ucRAMBuffer = ucNetworkPackets;\r
 uint32_t ul;\r
 \r
@@ -1079,7 +1088,6 @@ uint32_t ul;
                ucRAMBuffer += niBUFFER_1_PACKET_SIZE;\r
        }\r
 }\r
-*/\r
 /*-----------------------------------------------------------*/\r
 \r
 static void prvEMACHandlerTask( void *pvParameters )\r
@@ -1157,9 +1165,9 @@ const TickType_t ulMaxBlockTime = pdMS_TO_TICKS( 100UL );
                {\r
                        /* Code to release TX buffers if zero-copy is used. */\r
                        ulISREvents &= ~EMAC_IF_TX_EVENT;\r
-                       /* Check if DMA packets have been delivered. */\r
-                       vClearTXBuffers();\r
-               }\r
+                               /* Check if DMA packets have been delivered. */\r
+                               vClearTXBuffers();\r
+                       }\r
 \r
                if( ( ulISREvents & EMAC_IF_ERR_EVENT ) != 0 )\r
                {\r
@@ -1167,10 +1175,10 @@ const TickType_t ulMaxBlockTime = pdMS_TO_TICKS( 100UL );
                        ulISREvents &= ~EMAC_IF_ERR_EVENT;\r
                }\r
                if( xPhyCheckLinkStatus( &xPhyObject, xResult ) != 0 )\r
-               {\r
+                       {\r
                        /* Something has changed to a Link Status, need re-check. */\r
-                       prvEthernetUpdateConfig( pdFALSE );\r
-               }\r
+                               prvEthernetUpdateConfig( pdFALSE );\r
+                       }\r
        }\r
 }\r
 /*-----------------------------------------------------------*/\r
index d2a72b010231c9467384d9749a49e48fb0fa666b..93b9caff093b87a2124b2ae4cfc0867774633bcf 100644 (file)
-/**\r
-  ******************************************************************************\r
-  * @file    stm32f4xx_hal_eth.h\r
-  * @author  MCD Application Team\r
-  * @version V1.3.2\r
-  * @date    26-June-2015\r
-  * @brief   Header file of ETH HAL module.\r
-  ******************************************************************************\r
-  * @attention\r
-  *\r
-  * <h2><center>&copy; COPYRIGHT(c) 2015 STMicroelectronics</center></h2>\r
-  *\r
-  * Redistribution and use in source and binary forms, with or without modification,\r
-  * are permitted provided that the following conditions are met:\r
-  *   1. Redistributions of source code must retain the above copyright notice,\r
-  *      this list of conditions and the following disclaimer.\r
-  *   2. Redistributions in binary form must reproduce the above copyright notice,\r
-  *      this list of conditions and the following disclaimer in the documentation\r
-  *      and/or other materials provided with the distribution.\r
-  *   3. Neither the name of STMicroelectronics nor the names of its contributors\r
-  *      may be used to endorse or promote products derived from this software\r
-  *      without specific prior written permission.\r
-  *\r
-  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"\r
-  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE\r
-  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE\r
-  * DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE\r
-  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL\r
-  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR\r
-  * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER\r
-  * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,\r
-  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE\r
-  * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.\r
-  *\r
-  ******************************************************************************\r
-  */\r
-\r
-/* Define to prevent recursive inclusion -------------------------------------*/\r
-#ifndef __STM32F4xx_HAL_ETH_H\r
-#define __STM32F4xx_HAL_ETH_H\r
-\r
-#ifdef __cplusplus\r
- extern "C" {\r
-#endif\r
-\r
-#if defined(STM32F407xx) || defined(STM32F417xx) || defined(STM32F427xx) || defined(STM32F437xx) || defined(STM32F429xx) || defined(STM32F439xx)\r
-/* Includes ------------------------------------------------------------------*/\r
-#include "stm32f4xx_hal_def.h"\r
-\r
-/** @addtogroup STM32F4xx_HAL_Driver\r
-  * @{\r
-  */\r
-\r
-/** @addtogroup ETH\r
-  * @{\r
-  */\r
-\r
-/** @addtogroup ETH_Private_Macros\r
-  * @{\r
-  */\r
-#define IS_ETH_PHY_ADDRESS(ADDRESS) ((ADDRESS) <= 0x20)\r
-#define IS_ETH_AUTONEGOTIATION(CMD) (((CMD) == ETH_AUTONEGOTIATION_ENABLE) || \\r
-                                     ((CMD) == ETH_AUTONEGOTIATION_DISABLE))\r
-#define IS_ETH_SPEED(SPEED) (((SPEED) == ETH_SPEED_10M) || \\r
-                             ((SPEED) == ETH_SPEED_100M))\r
-#define IS_ETH_DUPLEX_MODE(MODE)  (((MODE) == ETH_MODE_FULLDUPLEX) || \\r
-                                  ((MODE) == ETH_MODE_HALFDUPLEX))\r
-#define IS_ETH_DUPLEX_MODE(MODE)  (((MODE) == ETH_MODE_FULLDUPLEX) || \\r
-                                  ((MODE) == ETH_MODE_HALFDUPLEX))\r
-#define IS_ETH_RX_MODE(MODE)    (((MODE) == ETH_RXPOLLING_MODE) || \\r
-                                 ((MODE) == ETH_RXINTERRUPT_MODE))\r
-#define IS_ETH_RX_MODE(MODE)    (((MODE) == ETH_RXPOLLING_MODE) || \\r
-                                 ((MODE) == ETH_RXINTERRUPT_MODE))\r
-#define IS_ETH_RX_MODE(MODE)    (((MODE) == ETH_RXPOLLING_MODE) || \\r
-                                 ((MODE) == ETH_RXINTERRUPT_MODE))\r
-#define IS_ETH_CHECKSUM_MODE(MODE)    (((MODE) == ETH_CHECKSUM_BY_HARDWARE) || \\r
-                                      ((MODE) == ETH_CHECKSUM_BY_SOFTWARE))\r
-#define IS_ETH_MEDIA_INTERFACE(MODE)         (((MODE) == ETH_MEDIA_INTERFACE_MII) || \\r
-                                              ((MODE) == ETH_MEDIA_INTERFACE_RMII))\r
-#define IS_ETH_WATCHDOG(CMD) (((CMD) == ETH_WATCHDOG_ENABLE) || \\r
-                              ((CMD) == ETH_WATCHDOG_DISABLE))\r
-#define IS_ETH_JABBER(CMD) (((CMD) == ETH_JABBER_ENABLE) || \\r
-                            ((CMD) == ETH_JABBER_DISABLE))\r
-#define IS_ETH_INTER_FRAME_GAP(GAP) (((GAP) == ETH_INTERFRAMEGAP_96BIT) || \\r
-                                     ((GAP) == ETH_INTERFRAMEGAP_88BIT) || \\r
-                                     ((GAP) == ETH_INTERFRAMEGAP_80BIT) || \\r
-                                     ((GAP) == ETH_INTERFRAMEGAP_72BIT) || \\r
-                                     ((GAP) == ETH_INTERFRAMEGAP_64BIT) || \\r
-                                     ((GAP) == ETH_INTERFRAMEGAP_56BIT) || \\r
-                                     ((GAP) == ETH_INTERFRAMEGAP_48BIT) || \\r
-                                     ((GAP) == ETH_INTERFRAMEGAP_40BIT))\r
-#define IS_ETH_CARRIER_SENSE(CMD) (((CMD) == ETH_CARRIERSENCE_ENABLE) || \\r
-                                   ((CMD) == ETH_CARRIERSENCE_DISABLE))\r
-#define IS_ETH_RECEIVE_OWN(CMD) (((CMD) == ETH_RECEIVEOWN_ENABLE) || \\r
-                                 ((CMD) == ETH_RECEIVEOWN_DISABLE))\r
-#define IS_ETH_LOOPBACK_MODE(CMD) (((CMD) == ETH_LOOPBACKMODE_ENABLE) || \\r
-                                   ((CMD) == ETH_LOOPBACKMODE_DISABLE))\r
-#define IS_ETH_CHECKSUM_OFFLOAD(CMD) (((CMD) == ETH_CHECKSUMOFFLAOD_ENABLE) || \\r
-                                      ((CMD) == ETH_CHECKSUMOFFLAOD_DISABLE))\r
-#define IS_ETH_RETRY_TRANSMISSION(CMD) (((CMD) == ETH_RETRYTRANSMISSION_ENABLE) || \\r
-                                        ((CMD) == ETH_RETRYTRANSMISSION_DISABLE))\r
-#define IS_ETH_AUTOMATIC_PADCRC_STRIP(CMD) (((CMD) == ETH_AUTOMATICPADCRCSTRIP_ENABLE) || \\r
-                                            ((CMD) == ETH_AUTOMATICPADCRCSTRIP_DISABLE))\r
-#define IS_ETH_BACKOFF_LIMIT(LIMIT) (((LIMIT) == ETH_BACKOFFLIMIT_10) || \\r
-                                     ((LIMIT) == ETH_BACKOFFLIMIT_8) || \\r
-                                     ((LIMIT) == ETH_BACKOFFLIMIT_4) || \\r
-                                     ((LIMIT) == ETH_BACKOFFLIMIT_1))\r
-#define IS_ETH_DEFERRAL_CHECK(CMD) (((CMD) == ETH_DEFFERRALCHECK_ENABLE) || \\r
-                                    ((CMD) == ETH_DEFFERRALCHECK_DISABLE))\r
-#define IS_ETH_RECEIVE_ALL(CMD) (((CMD) == ETH_RECEIVEALL_ENABLE) || \\r
-                                 ((CMD) == ETH_RECEIVEAll_DISABLE))\r
-#define IS_ETH_SOURCE_ADDR_FILTER(CMD) (((CMD) == ETH_SOURCEADDRFILTER_NORMAL_ENABLE) || \\r
-                                        ((CMD) == ETH_SOURCEADDRFILTER_INVERSE_ENABLE) || \\r
-                                        ((CMD) == ETH_SOURCEADDRFILTER_DISABLE))\r
-#define IS_ETH_CONTROL_FRAMES(PASS) (((PASS) == ETH_PASSCONTROLFRAMES_BLOCKALL) || \\r
-                                     ((PASS) == ETH_PASSCONTROLFRAMES_FORWARDALL) || \\r
-                                     ((PASS) == ETH_PASSCONTROLFRAMES_FORWARDPASSEDADDRFILTER))\r
-#define IS_ETH_BROADCAST_FRAMES_RECEPTION(CMD) (((CMD) == ETH_BROADCASTFRAMESRECEPTION_ENABLE) || \\r
-                                                ((CMD) == ETH_BROADCASTFRAMESRECEPTION_DISABLE))\r
-#define IS_ETH_DESTINATION_ADDR_FILTER(FILTER) (((FILTER) == ETH_DESTINATIONADDRFILTER_NORMAL) || \\r
-                                                ((FILTER) == ETH_DESTINATIONADDRFILTER_INVERSE))\r
-#define IS_ETH_PROMISCUOUS_MODE(CMD) (((CMD) == ETH_PROMISCUOUS_MODE_ENABLE) || \\r
-                                      ((CMD) == ETH_PROMISCUOUS_MODE_DISABLE))\r
-#define IS_ETH_MULTICAST_FRAMES_FILTER(FILTER) (((FILTER) == ETH_MULTICASTFRAMESFILTER_PERFECTHASHTABLE) || \\r
-                                                ((FILTER) == ETH_MULTICASTFRAMESFILTER_HASHTABLE) || \\r
-                                                ((FILTER) == ETH_MULTICASTFRAMESFILTER_PERFECT) || \\r
-                                                ((FILTER) == ETH_MULTICASTFRAMESFILTER_NONE))\r
-#define IS_ETH_UNICAST_FRAMES_FILTER(FILTER) (((FILTER) == ETH_UNICASTFRAMESFILTER_PERFECTHASHTABLE) || \\r
-                                              ((FILTER) == ETH_UNICASTFRAMESFILTER_HASHTABLE) || \\r
-                                              ((FILTER) == ETH_UNICASTFRAMESFILTER_PERFECT))\r
-#define IS_ETH_PAUSE_TIME(TIME) ((TIME) <= 0xFFFF)\r
-#define IS_ETH_ZEROQUANTA_PAUSE(CMD)   (((CMD) == ETH_ZEROQUANTAPAUSE_ENABLE) || \\r
-                                        ((CMD) == ETH_ZEROQUANTAPAUSE_DISABLE))\r
-#define IS_ETH_PAUSE_LOW_THRESHOLD(THRESHOLD) (((THRESHOLD) == ETH_PAUSELOWTHRESHOLD_MINUS4) || \\r
-                                               ((THRESHOLD) == ETH_PAUSELOWTHRESHOLD_MINUS28) || \\r
-                                               ((THRESHOLD) == ETH_PAUSELOWTHRESHOLD_MINUS144) || \\r
-                                               ((THRESHOLD) == ETH_PAUSELOWTHRESHOLD_MINUS256))\r
-#define IS_ETH_UNICAST_PAUSE_FRAME_DETECT(CMD) (((CMD) == ETH_UNICASTPAUSEFRAMEDETECT_ENABLE) || \\r
-                                                ((CMD) == ETH_UNICASTPAUSEFRAMEDETECT_DISABLE))\r
-#define IS_ETH_RECEIVE_FLOWCONTROL(CMD) (((CMD) == ETH_RECEIVEFLOWCONTROL_ENABLE) || \\r
-                                         ((CMD) == ETH_RECEIVEFLOWCONTROL_DISABLE))\r
-#define IS_ETH_TRANSMIT_FLOWCONTROL(CMD) (((CMD) == ETH_TRANSMITFLOWCONTROL_ENABLE) || \\r
-                                          ((CMD) == ETH_TRANSMITFLOWCONTROL_DISABLE))\r
-#define IS_ETH_VLAN_TAG_COMPARISON(COMPARISON) (((COMPARISON) == ETH_VLANTAGCOMPARISON_12BIT) || \\r
-                                                ((COMPARISON) == ETH_VLANTAGCOMPARISON_16BIT))\r
-#define IS_ETH_VLAN_TAG_IDENTIFIER(IDENTIFIER) ((IDENTIFIER) <= 0xFFFF)\r
-#define IS_ETH_MAC_ADDRESS0123(ADDRESS) (((ADDRESS) == ETH_MAC_ADDRESS0) || \\r
-                                         ((ADDRESS) == ETH_MAC_ADDRESS1) || \\r
-                                         ((ADDRESS) == ETH_MAC_ADDRESS2) || \\r
-                                         ((ADDRESS) == ETH_MAC_ADDRESS3))\r
-#define IS_ETH_MAC_ADDRESS123(ADDRESS) (((ADDRESS) == ETH_MAC_ADDRESS1) || \\r
-                                        ((ADDRESS) == ETH_MAC_ADDRESS2) || \\r
-                                        ((ADDRESS) == ETH_MAC_ADDRESS3))\r
-#define IS_ETH_MAC_ADDRESS_FILTER(FILTER) (((FILTER) == ETH_MAC_ADDRESSFILTER_SA) || \\r
-                                           ((FILTER) == ETH_MAC_ADDRESSFILTER_DA))\r
-#define IS_ETH_MAC_ADDRESS_MASK(MASK) (((MASK) == ETH_MAC_ADDRESSMASK_BYTE6) || \\r
-                                       ((MASK) == ETH_MAC_ADDRESSMASK_BYTE5) || \\r
-                                       ((MASK) == ETH_MAC_ADDRESSMASK_BYTE4) || \\r
-                                       ((MASK) == ETH_MAC_ADDRESSMASK_BYTE3) || \\r
-                                       ((MASK) == ETH_MAC_ADDRESSMASK_BYTE2) || \\r
-                                       ((MASK) == ETH_MAC_ADDRESSMASK_BYTE1))\r
-#define IS_ETH_DROP_TCPIP_CHECKSUM_FRAME(CMD) (((CMD) == ETH_DROPTCPIPCHECKSUMERRORFRAME_ENABLE) || \\r
-                                               ((CMD) == ETH_DROPTCPIPCHECKSUMERRORFRAME_DISABLE))\r
-#define IS_ETH_RECEIVE_STORE_FORWARD(CMD) (((CMD) == ETH_RECEIVESTOREFORWARD_ENABLE) || \\r
-                                           ((CMD) == ETH_RECEIVESTOREFORWARD_DISABLE))\r
-#define IS_ETH_FLUSH_RECEIVE_FRAME(CMD) (((CMD) == ETH_FLUSHRECEIVEDFRAME_ENABLE) || \\r
-                                         ((CMD) == ETH_FLUSHRECEIVEDFRAME_DISABLE))\r
-#define IS_ETH_TRANSMIT_STORE_FORWARD(CMD) (((CMD) == ETH_TRANSMITSTOREFORWARD_ENABLE) || \\r
-                                            ((CMD) == ETH_TRANSMITSTOREFORWARD_DISABLE))\r
-#define IS_ETH_TRANSMIT_THRESHOLD_CONTROL(THRESHOLD) (((THRESHOLD) == ETH_TRANSMITTHRESHOLDCONTROL_64BYTES) || \\r
-                                                      ((THRESHOLD) == ETH_TRANSMITTHRESHOLDCONTROL_128BYTES) || \\r
-                                                      ((THRESHOLD) == ETH_TRANSMITTHRESHOLDCONTROL_192BYTES) || \\r
-                                                      ((THRESHOLD) == ETH_TRANSMITTHRESHOLDCONTROL_256BYTES) || \\r
-                                                      ((THRESHOLD) == ETH_TRANSMITTHRESHOLDCONTROL_40BYTES) || \\r
-                                                      ((THRESHOLD) == ETH_TRANSMITTHRESHOLDCONTROL_32BYTES) || \\r
-                                                      ((THRESHOLD) == ETH_TRANSMITTHRESHOLDCONTROL_24BYTES) || \\r
-                                                      ((THRESHOLD) == ETH_TRANSMITTHRESHOLDCONTROL_16BYTES))\r
-#define IS_ETH_FORWARD_ERROR_FRAMES(CMD) (((CMD) == ETH_FORWARDERRORFRAMES_ENABLE) || \\r
-                                          ((CMD) == ETH_FORWARDERRORFRAMES_DISABLE))\r
-#define IS_ETH_FORWARD_UNDERSIZED_GOOD_FRAMES(CMD) (((CMD) == ETH_FORWARDUNDERSIZEDGOODFRAMES_ENABLE) || \\r
-                                                    ((CMD) == ETH_FORWARDUNDERSIZEDGOODFRAMES_DISABLE))\r
-#define IS_ETH_RECEIVE_THRESHOLD_CONTROL(THRESHOLD) (((THRESHOLD) == ETH_RECEIVEDTHRESHOLDCONTROL_64BYTES) || \\r
-                                                     ((THRESHOLD) == ETH_RECEIVEDTHRESHOLDCONTROL_32BYTES) || \\r
-                                                     ((THRESHOLD) == ETH_RECEIVEDTHRESHOLDCONTROL_96BYTES) || \\r
-                                                     ((THRESHOLD) == ETH_RECEIVEDTHRESHOLDCONTROL_128BYTES))\r
-#define IS_ETH_SECOND_FRAME_OPERATE(CMD) (((CMD) == ETH_SECONDFRAMEOPERARTE_ENABLE) || \\r
-                                          ((CMD) == ETH_SECONDFRAMEOPERARTE_DISABLE))\r
-#define IS_ETH_ADDRESS_ALIGNED_BEATS(CMD) (((CMD) == ETH_ADDRESSALIGNEDBEATS_ENABLE) || \\r
-                                           ((CMD) == ETH_ADDRESSALIGNEDBEATS_DISABLE))\r
-#define IS_ETH_FIXED_BURST(CMD) (((CMD) == ETH_FIXEDBURST_ENABLE) || \\r
-                                 ((CMD) == ETH_FIXEDBURST_DISABLE))\r
-#define IS_ETH_RXDMA_BURST_LENGTH(LENGTH) (((LENGTH) == ETH_RXDMABURSTLENGTH_1BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_2BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_4BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_8BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_16BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_32BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_4XPBL_4BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_4XPBL_8BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_4XPBL_16BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_4XPBL_32BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_4XPBL_64BEAT) || \\r
-                                           ((LENGTH) == ETH_RXDMABURSTLENGTH_4XPBL_128BEAT))\r
-#define IS_ETH_TXDMA_BURST_LENGTH(LENGTH) (((LENGTH) == ETH_TXDMABURSTLENGTH_1BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_2BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_4BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_8BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_16BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_32BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_4XPBL_4BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_4XPBL_8BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_4XPBL_16BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_4XPBL_32BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_4XPBL_64BEAT) || \\r
-                                           ((LENGTH) == ETH_TXDMABURSTLENGTH_4XPBL_128BEAT))\r
-#define IS_ETH_DMA_DESC_SKIP_LENGTH(LENGTH) ((LENGTH) <= 0x1F)\r
-#define IS_ETH_DMA_ARBITRATION_ROUNDROBIN_RXTX(RATIO) (((RATIO) == ETH_DMAARBITRATION_ROUNDROBIN_RXTX_1_1) || \\r
-                                                       ((RATIO) == ETH_DMAARBITRATION_ROUNDROBIN_RXTX_2_1) || \\r
-                                                       ((RATIO) == ETH_DMAARBITRATION_ROUNDROBIN_RXTX_3_1) || \\r
-                                                       ((RATIO) == ETH_DMAARBITRATION_ROUNDROBIN_RXTX_4_1) || \\r
-                                                       ((RATIO) == ETH_DMAARBITRATION_RXPRIORTX))\r
-#define IS_ETH_DMATXDESC_GET_FLAG(FLAG) (((FLAG) == ETH_DMATXDESC_OWN) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_IC) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_LS) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_FS) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_DC) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_DP) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_TTSE) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_TER) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_TCH) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_TTSS) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_IHE) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_ES) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_JT) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_FF) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_PCE) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_LCA) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_NC) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_LCO) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_EC) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_VF) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_CC) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_ED) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_UF) || \\r
-                                         ((FLAG) == ETH_DMATXDESC_DB))\r
-#define IS_ETH_DMA_TXDESC_SEGMENT(SEGMENT) (((SEGMENT) == ETH_DMATXDESC_LASTSEGMENTS) || \\r
-                                            ((SEGMENT) == ETH_DMATXDESC_FIRSTSEGMENT))\r
-#define IS_ETH_DMA_TXDESC_CHECKSUM(CHECKSUM) (((CHECKSUM) == ETH_DMATXDESC_CHECKSUMBYPASS) || \\r
-                                              ((CHECKSUM) == ETH_DMATXDESC_CHECKSUMIPV4HEADER) || \\r
-                                              ((CHECKSUM) == ETH_DMATXDESC_CHECKSUMTCPUDPICMPSEGMENT) || \\r
-                                              ((CHECKSUM) == ETH_DMATXDESC_CHECKSUMTCPUDPICMPFULL))\r
-#define IS_ETH_DMATXDESC_BUFFER_SIZE(SIZE) ((SIZE) <= 0x1FFF)\r
-#define IS_ETH_DMARXDESC_GET_FLAG(FLAG) (((FLAG) == ETH_DMARXDESC_OWN) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_AFM) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_ES) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_DE) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_SAF) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_LE) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_OE) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_VLAN) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_FS) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_LS) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_IPV4HCE) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_LC) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_FT) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_RWT) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_RE) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_DBE) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_CE) || \\r
-                                         ((FLAG) == ETH_DMARXDESC_MAMPCE))\r
-#define IS_ETH_DMA_RXDESC_BUFFER(BUFFER) (((BUFFER) == ETH_DMARXDESC_BUFFER1) || \\r
-                                          ((BUFFER) == ETH_DMARXDESC_BUFFER2))\r
-#define IS_ETH_PMT_GET_FLAG(FLAG) (((FLAG) == ETH_PMT_FLAG_WUFR) || \\r
-                                   ((FLAG) == ETH_PMT_FLAG_MPR))\r
-#define IS_ETH_DMA_FLAG(FLAG) ((((FLAG) & (uint32_t)0xC7FE1800) == 0x00) && ((FLAG) != 0x00))\r
-#define IS_ETH_DMA_GET_FLAG(FLAG) (((FLAG) == ETH_DMA_FLAG_TST) || ((FLAG) == ETH_DMA_FLAG_PMT) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_MMC) || ((FLAG) == ETH_DMA_FLAG_DATATRANSFERERROR) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_READWRITEERROR) || ((FLAG) == ETH_DMA_FLAG_ACCESSERROR) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_NIS) || ((FLAG) == ETH_DMA_FLAG_AIS) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_ER) || ((FLAG) == ETH_DMA_FLAG_FBE) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_ET) || ((FLAG) == ETH_DMA_FLAG_RWT) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_RPS) || ((FLAG) == ETH_DMA_FLAG_RBU) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_R) || ((FLAG) == ETH_DMA_FLAG_TU) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_RO) || ((FLAG) == ETH_DMA_FLAG_TJT) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_TBU) || ((FLAG) == ETH_DMA_FLAG_TPS) || \\r
-                                   ((FLAG) == ETH_DMA_FLAG_T))\r
-#define IS_ETH_MAC_IT(IT) ((((IT) & (uint32_t)0xFFFFFDF1) == 0x00) && ((IT) != 0x00))\r
-#define IS_ETH_MAC_GET_IT(IT) (((IT) == ETH_MAC_IT_TST) || ((IT) == ETH_MAC_IT_MMCT) || \\r
-                               ((IT) == ETH_MAC_IT_MMCR) || ((IT) == ETH_MAC_IT_MMC) || \\r
-                               ((IT) == ETH_MAC_IT_PMT))\r
-#define IS_ETH_MAC_GET_FLAG(FLAG) (((FLAG) == ETH_MAC_FLAG_TST) || ((FLAG) == ETH_MAC_FLAG_MMCT) || \\r
-                                   ((FLAG) == ETH_MAC_FLAG_MMCR) || ((FLAG) == ETH_MAC_FLAG_MMC) || \\r
-                                   ((FLAG) == ETH_MAC_FLAG_PMT))\r
-#define IS_ETH_DMA_IT(IT) ((((IT) & (uint32_t)0xC7FE1800) == 0x00) && ((IT) != 0x00))\r
-#define IS_ETH_DMA_GET_IT(IT) (((IT) == ETH_DMA_IT_TST) || ((IT) == ETH_DMA_IT_PMT) || \\r
-                               ((IT) == ETH_DMA_IT_MMC) || ((IT) == ETH_DMA_IT_NIS) || \\r
-                               ((IT) == ETH_DMA_IT_AIS) || ((IT) == ETH_DMA_IT_ER) || \\r
-                               ((IT) == ETH_DMA_IT_FBE) || ((IT) == ETH_DMA_IT_ET) || \\r
-                               ((IT) == ETH_DMA_IT_RWT) || ((IT) == ETH_DMA_IT_RPS) || \\r
-                               ((IT) == ETH_DMA_IT_RBU) || ((IT) == ETH_DMA_IT_R) || \\r
-                               ((IT) == ETH_DMA_IT_TU) || ((IT) == ETH_DMA_IT_RO) || \\r
-                               ((IT) == ETH_DMA_IT_TJT) || ((IT) == ETH_DMA_IT_TBU) || \\r
-                               ((IT) == ETH_DMA_IT_TPS) || ((IT) == ETH_DMA_IT_T))\r
-#define IS_ETH_DMA_GET_OVERFLOW(OVERFLOW) (((OVERFLOW) == ETH_DMA_OVERFLOW_RXFIFOCOUNTER) || \\r
-                                           ((OVERFLOW) == ETH_DMA_OVERFLOW_MISSEDFRAMECOUNTER))\r
-#define IS_ETH_MMC_IT(IT) (((((IT) & (uint32_t)0xFFDF3FFF) == 0x00) || (((IT) & (uint32_t)0xEFFDFF9F) == 0x00)) && \\r
-                           ((IT) != 0x00))\r
-#define IS_ETH_MMC_GET_IT(IT) (((IT) == ETH_MMC_IT_TGF) || ((IT) == ETH_MMC_IT_TGFMSC) || \\r
-                               ((IT) == ETH_MMC_IT_TGFSC) || ((IT) == ETH_MMC_IT_RGUF) || \\r
-                               ((IT) == ETH_MMC_IT_RFAE) || ((IT) == ETH_MMC_IT_RFCE))\r
-#define IS_ETH_ENHANCED_DESCRIPTOR_FORMAT(CMD) (((CMD) == ETH_DMAENHANCEDDESCRIPTOR_ENABLE) || \\r
-                                                ((CMD) == ETH_DMAENHANCEDDESCRIPTOR_DISABLE))\r
-\r
-\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @addtogroup ETH_Private_Defines\r
-  * @{\r
-  */\r
-/* Delay to wait when writing to some Ethernet registers */\r
-#define ETH_REG_WRITE_DELAY ((uint32_t)0x00000001)\r
-\r
-/* ETHERNET Errors */\r
-#define  ETH_SUCCESS            ((uint32_t)0)\r
-#define  ETH_ERROR              ((uint32_t)1)\r
-\r
-/* ETHERNET DMA Tx descriptors Collision Count Shift */\r
-#define  ETH_DMATXDESC_COLLISION_COUNTSHIFT         ((uint32_t)3)\r
-\r
-/* ETHERNET DMA Tx descriptors Buffer2 Size Shift */\r
-#define  ETH_DMATXDESC_BUFFER2_SIZESHIFT           ((uint32_t)16)\r
-\r
-/* ETHERNET DMA Rx descriptors Frame Length Shift */\r
-#define  ETH_DMARXDESC_FRAME_LENGTHSHIFT           ((uint32_t)16)\r
-\r
-/* ETHERNET DMA Rx descriptors Buffer2 Size Shift */\r
-#define  ETH_DMARXDESC_BUFFER2_SIZESHIFT           ((uint32_t)16)\r
-\r
-/* ETHERNET DMA Rx descriptors Frame length Shift */\r
-#define  ETH_DMARXDESC_FRAMELENGTHSHIFT            ((uint32_t)16)\r
-\r
-/* ETHERNET MAC address offsets */\r
-#define ETH_MAC_ADDR_HBASE    (uint32_t)(ETH_MAC_BASE + (uint32_t)0x40)  /* ETHERNET MAC address high offset */\r
-#define ETH_MAC_ADDR_LBASE    (uint32_t)(ETH_MAC_BASE + (uint32_t)0x44)  /* ETHERNET MAC address low offset */\r
-\r
-/* ETHERNET MACMIIAR register Mask */\r
-#define ETH_MACMIIAR_CR_MASK    ((uint32_t)0xFFFFFFE3)\r
-\r
-/* ETHERNET MACCR register Mask */\r
-#define ETH_MACCR_CLEAR_MASK    ((uint32_t)0xFF20810F)\r
-\r
-/* ETHERNET MACFCR register Mask */\r
-#define ETH_MACFCR_CLEAR_MASK   ((uint32_t)0x0000FF41)\r
-\r
-/* ETHERNET DMAOMR register Mask */\r
-#define ETH_DMAOMR_CLEAR_MASK   ((uint32_t)0xF8DE3F23)\r
-\r
-/* ETHERNET Remote Wake-up frame register length */\r
-#define ETH_WAKEUP_REGISTER_LENGTH      8\r
-\r
-/* ETHERNET Missed frames counter Shift */\r
-#define  ETH_DMA_RX_OVERFLOW_MISSEDFRAMES_COUNTERSHIFT     17\r
- /**\r
-  * @}\r
-  */\r
-\r
-/* Exported types ------------------------------------------------------------*/\r
-/** @defgroup ETH_Exported_Types ETH Exported Types\r
-  * @{\r
-  */\r
-\r
-/**\r
-  * @brief  HAL State structures definition\r
-  */\r
-typedef enum\r
-{\r
-  HAL_ETH_STATE_RESET             = 0x00,    /*!< Peripheral not yet Initialized or disabled         */\r
-  HAL_ETH_STATE_READY             = 0x01,    /*!< Peripheral Initialized and ready for use           */\r
-  HAL_ETH_STATE_BUSY              = 0x02,    /*!< an internal process is ongoing                     */\r
-  HAL_ETH_STATE_BUSY_TX           = 0x12,    /*!< Data Transmission process is ongoing               */\r
-  HAL_ETH_STATE_BUSY_RX           = 0x22,    /*!< Data Reception process is ongoing                  */\r
-  HAL_ETH_STATE_BUSY_TX_RX        = 0x32,    /*!< Data Transmission and Reception process is ongoing */\r
-  HAL_ETH_STATE_BUSY_WR           = 0x42,    /*!< Write process is ongoing                           */\r
-  HAL_ETH_STATE_BUSY_RD           = 0x82,    /*!< Read process is ongoing                            */\r
-  HAL_ETH_STATE_TIMEOUT           = 0x03,    /*!< Timeout state                                      */\r
-  HAL_ETH_STATE_ERROR             = 0x04     /*!< Reception process is ongoing                       */\r
-}HAL_ETH_StateTypeDef;\r
-\r
-/**\r
-  * @brief  ETH Init Structure definition\r
-  */\r
-\r
-typedef struct\r
-{\r
-  uint32_t             AutoNegotiation;           /*!< Selects or not the AutoNegotiation mode for the external PHY\r
-                                                           The AutoNegotiation allows an automatic setting of the Speed (10/100Mbps)\r
-                                                           and the mode (half/full-duplex).\r
-                                                           This parameter can be a value of @ref ETH_AutoNegotiation */\r
-\r
-  uint32_t             Speed;                     /*!< Sets the Ethernet speed: 10/100 Mbps.\r
-                                                           This parameter can be a value of @ref ETH_Speed */\r
-\r
-  uint32_t             DuplexMode;                /*!< Selects the MAC duplex mode: Half-Duplex or Full-Duplex mode\r
-                                                           This parameter can be a value of @ref ETH_Duplex_Mode */\r
-\r
-  uint16_t             PhyAddress;                /*!< Ethernet PHY address.\r
-                                                           This parameter must be a number between Min_Data = 0 and Max_Data = 32 */\r
-\r
-  uint8_t             *MACAddr;                   /*!< MAC Address of used Hardware: must be pointer on an array of 6 bytes */\r
-\r
-  uint32_t             RxMode;                    /*!< Selects the Ethernet Rx mode: Polling mode, Interrupt mode.\r
-                                                           This parameter can be a value of @ref ETH_Rx_Mode */\r
-\r
-  uint32_t             ChecksumMode;              /*!< Selects if the checksum is check by hardware or by software.\r
-                                                         This parameter can be a value of @ref ETH_Checksum_Mode */\r
-\r
-  uint32_t             MediaInterface    ;               /*!< Selects the media-independent interface or the reduced media-independent interface.\r
-                                                         This parameter can be a value of @ref ETH_Media_Interface */\r
-\r
-} ETH_InitTypeDef;\r
-\r
-\r
- /**\r
-  * @brief  ETH MAC Configuration Structure definition\r
-  */\r
-\r
-typedef struct\r
-{\r
-  uint32_t             Watchdog;                  /*!< Selects or not the Watchdog timer\r
-                                                           When enabled, the MAC allows no more then 2048 bytes to be received.\r
-                                                           When disabled, the MAC can receive up to 16384 bytes.\r
-                                                           This parameter can be a value of @ref ETH_Watchdog */\r
-\r
-  uint32_t             Jabber;                    /*!< Selects or not Jabber timer\r
-                                                           When enabled, the MAC allows no more then 2048 bytes to be sent.\r
-                                                           When disabled, the MAC can send up to 16384 bytes.\r
-                                                           This parameter can be a value of @ref ETH_Jabber */\r
-\r
-  uint32_t             InterFrameGap;             /*!< Selects the minimum IFG between frames during transmission.\r
-                                                           This parameter can be a value of @ref ETH_Inter_Frame_Gap */\r
-\r
-  uint32_t             CarrierSense;              /*!< Selects or not the Carrier Sense.\r
-                                                           This parameter can be a value of @ref ETH_Carrier_Sense */\r
-\r
-  uint32_t             ReceiveOwn;                /*!< Selects or not the ReceiveOwn,\r
-                                                           ReceiveOwn allows the reception of frames when the TX_EN signal is asserted\r
-                                                           in Half-Duplex mode.\r
-                                                           This parameter can be a value of @ref ETH_Receive_Own */\r
-\r
-  uint32_t             LoopbackMode;              /*!< Selects or not the internal MAC MII Loopback mode.\r
-                                                           This parameter can be a value of @ref ETH_Loop_Back_Mode */\r
-\r
-  uint32_t             ChecksumOffload;           /*!< Selects or not the IPv4 checksum checking for received frame payloads' TCP/UDP/ICMP headers.\r
-                                                           This parameter can be a value of @ref ETH_Checksum_Offload */\r
-\r
-  uint32_t             RetryTransmission;         /*!< Selects or not the MAC attempt retries transmission, based on the settings of BL,\r
-                                                           when a collision occurs (Half-Duplex mode).\r
-                                                           This parameter can be a value of @ref ETH_Retry_Transmission */\r
-\r
-  uint32_t             AutomaticPadCRCStrip;      /*!< Selects or not the Automatic MAC Pad/CRC Stripping.\r
-                                                           This parameter can be a value of @ref ETH_Automatic_Pad_CRC_Strip */\r
-\r
-  uint32_t             BackOffLimit;              /*!< Selects the BackOff limit value.\r
-                                                           This parameter can be a value of @ref ETH_Back_Off_Limit */\r
-\r
-  uint32_t             DeferralCheck;             /*!< Selects or not the deferral check function (Half-Duplex mode).\r
-                                                           This parameter can be a value of @ref ETH_Deferral_Check */\r
-\r
-  uint32_t             ReceiveAll;                /*!< Selects or not all frames reception by the MAC (No filtering).\r
-                                                           This parameter can be a value of @ref ETH_Receive_All */\r
-\r
-  uint32_t             SourceAddrFilter;          /*!< Selects the Source Address Filter mode.\r
-                                                           This parameter can be a value of @ref ETH_Source_Addr_Filter */\r
-\r
-  uint32_t             PassControlFrames;         /*!< Sets the forwarding mode of the control frames (including unicast and multicast PAUSE frames)\r
-                                                           This parameter can be a value of @ref ETH_Pass_Control_Frames */\r
-\r
-  uint32_t             BroadcastFramesReception;  /*!< Selects or not the reception of Broadcast Frames.\r
-                                                           This parameter can be a value of @ref ETH_Broadcast_Frames_Reception */\r
-\r
-  uint32_t             DestinationAddrFilter;     /*!< Sets the destination filter mode for both unicast and multicast frames.\r
-                                                           This parameter can be a value of @ref ETH_Destination_Addr_Filter */\r
-\r
-  uint32_t             PromiscuousMode;           /*!< Selects or not the Promiscuous Mode\r
-                                                           This parameter can be a value of @ref ETH_Promiscuous_Mode */\r
-\r
-  uint32_t             MulticastFramesFilter;     /*!< Selects the Multicast Frames filter mode: None/HashTableFilter/PerfectFilter/PerfectHashTableFilter.\r
-                                                           This parameter can be a value of @ref ETH_Multicast_Frames_Filter */\r
-\r
-  uint32_t             UnicastFramesFilter;       /*!< Selects the Unicast Frames filter mode: HashTableFilter/PerfectFilter/PerfectHashTableFilter.\r
-                                                           This parameter can be a value of @ref ETH_Unicast_Frames_Filter */\r
-\r
-  uint32_t             HashTableHigh;             /*!< This field holds the higher 32 bits of Hash table.\r
-                                                           This parameter must be a number between Min_Data = 0x0 and Max_Data = 0xFFFFFFFF */\r
-\r
-  uint32_t             HashTableLow;              /*!< This field holds the lower 32 bits of Hash table.\r
-                                                           This parameter must be a number between Min_Data = 0x0 and Max_Data = 0xFFFFFFFF  */\r
-\r
-  uint32_t             PauseTime;                 /*!< This field holds the value to be used in the Pause Time field in the transmit control frame.\r
-                                                           This parameter must be a number between Min_Data = 0x0 and Max_Data = 0xFFFF */\r
-\r
-  uint32_t             ZeroQuantaPause;           /*!< Selects or not the automatic generation of Zero-Quanta Pause Control frames.\r
-                                                           This parameter can be a value of @ref ETH_Zero_Quanta_Pause */\r
-\r
-  uint32_t             PauseLowThreshold;         /*!< This field configures the threshold of the PAUSE to be checked for\r
-                                                           automatic retransmission of PAUSE Frame.\r
-                                                           This parameter can be a value of @ref ETH_Pause_Low_Threshold */\r
-\r
-  uint32_t             UnicastPauseFrameDetect;   /*!< Selects or not the MAC detection of the Pause frames (with MAC Address0\r
-                                                           unicast address and unique multicast address).\r
-                                                           This parameter can be a value of @ref ETH_Unicast_Pause_Frame_Detect */\r
-\r
-  uint32_t             ReceiveFlowControl;        /*!< Enables or disables the MAC to decode the received Pause frame and\r
-                                                           disable its transmitter for a specified time (Pause Time)\r
-                                                           This parameter can be a value of @ref ETH_Receive_Flow_Control */\r
-\r
-  uint32_t             TransmitFlowControl;       /*!< Enables or disables the MAC to transmit Pause frames (Full-Duplex mode)\r
-                                                           or the MAC back-pressure operation (Half-Duplex mode)\r
-                                                           This parameter can be a value of @ref ETH_Transmit_Flow_Control */\r
-\r
-  uint32_t             VLANTagComparison;         /*!< Selects the 12-bit VLAN identifier or the complete 16-bit VLAN tag for\r
-                                                           comparison and filtering.\r
-                                                           This parameter can be a value of @ref ETH_VLAN_Tag_Comparison */\r
-\r
-  uint32_t             VLANTagIdentifier;         /*!< Holds the VLAN tag identifier for receive frames */\r
-\r
-} ETH_MACInitTypeDef;\r
-\r
-\r
-/**\r
-  * @brief  ETH DMA Configuration Structure definition\r
-  */\r
-\r
-typedef struct\r
-{\r
- uint32_t              DropTCPIPChecksumErrorFrame; /*!< Selects or not the Dropping of TCP/IP Checksum Error Frames.\r
-                                                             This parameter can be a value of @ref ETH_Drop_TCP_IP_Checksum_Error_Frame */\r
-\r
-  uint32_t             ReceiveStoreForward;         /*!< Enables or disables the Receive store and forward mode.\r
-                                                             This parameter can be a value of @ref ETH_Receive_Store_Forward */\r
-\r
-  uint32_t             FlushReceivedFrame;          /*!< Enables or disables the flushing of received frames.\r
-                                                             This parameter can be a value of @ref ETH_Flush_Received_Frame */\r
-\r
-  uint32_t             TransmitStoreForward;        /*!< Enables or disables Transmit store and forward mode.\r
-                                                             This parameter can be a value of @ref ETH_Transmit_Store_Forward */\r
-\r
-  uint32_t             TransmitThresholdControl;    /*!< Selects or not the Transmit Threshold Control.\r
-                                                             This parameter can be a value of @ref ETH_Transmit_Threshold_Control */\r
-\r
-  uint32_t             ForwardErrorFrames;          /*!< Selects or not the forward to the DMA of erroneous frames.\r
-                                                             This parameter can be a value of @ref ETH_Forward_Error_Frames */\r
-\r
-  uint32_t             ForwardUndersizedGoodFrames; /*!< Enables or disables the Rx FIFO to forward Undersized frames (frames with no Error\r
-                                                             and length less than 64 bytes) including pad-bytes and CRC)\r
-                                                             This parameter can be a value of @ref ETH_Forward_Undersized_Good_Frames */\r
-\r
-  uint32_t             ReceiveThresholdControl;     /*!< Selects the threshold level of the Receive FIFO.\r
-                                                             This parameter can be a value of @ref ETH_Receive_Threshold_Control */\r
-\r
-  uint32_t             SecondFrameOperate;          /*!< Selects or not the Operate on second frame mode, which allows the DMA to process a second\r
-                                                             frame of Transmit data even before obtaining the status for the first frame.\r
-                                                             This parameter can be a value of @ref ETH_Second_Frame_Operate */\r
-\r
-  uint32_t             AddressAlignedBeats;         /*!< Enables or disables the Address Aligned Beats.\r
-                                                             This parameter can be a value of @ref ETH_Address_Aligned_Beats */\r
-\r
-  uint32_t             FixedBurst;                  /*!< Enables or disables the AHB Master interface fixed burst transfers.\r
-                                                             This parameter can be a value of @ref ETH_Fixed_Burst */\r
-\r
-  uint32_t             RxDMABurstLength;            /*!< Indicates the maximum number of beats to be transferred in one Rx DMA transaction.\r
-                                                             This parameter can be a value of @ref ETH_Rx_DMA_Burst_Length */\r
-\r
-  uint32_t             TxDMABurstLength;            /*!< Indicates the maximum number of beats to be transferred in one Tx DMA transaction.\r
-                                                             This parameter can be a value of @ref ETH_Tx_DMA_Burst_Length */\r
-\r
-  uint32_t             EnhancedDescriptorFormat;    /*!< Enables the enhanced descriptor format.\r
-                                                             This parameter can be a value of @ref ETH_DMA_Enhanced_descriptor_format */\r
-\r
-  uint32_t             DescriptorSkipLength;        /*!< Specifies the number of word to skip between two unchained descriptors (Ring mode)\r
-                                                             This parameter must be a number between Min_Data = 0 and Max_Data = 32 */\r
-\r
-  uint32_t             DMAArbitration;              /*!< Selects the DMA Tx/Rx arbitration.\r
-                                                             This parameter can be a value of @ref ETH_DMA_Arbitration */\r
-} ETH_DMAInitTypeDef;\r
-\r
-\r
-/**\r
-  * @brief  ETH DMA Descriptors data structure definition\r
-  */\r
-\r
-typedef struct\r
-{\r
-  __IO uint32_t   Status;           /*!< Status */\r
-\r
-  uint32_t   ControlBufferSize;     /*!< Control and Buffer1, Buffer2 lengths */\r
-\r
-  uint32_t   Buffer1Addr;           /*!< Buffer1 address pointer */\r
-\r
-  uint32_t   Buffer2NextDescAddr;   /*!< Buffer2 or next descriptor address pointer */\r
-\r
-  /*!< Enhanced ETHERNET DMA PTP Descriptors */\r
-  uint32_t   ExtendedStatus;        /*!< Extended status for PTP receive descriptor */\r
-\r
-  uint32_t   Reserved1;             /*!< Reserved */\r
-\r
-  uint32_t   TimeStampLow;          /*!< Time Stamp Low value for transmit and receive */\r
-\r
-  uint32_t   TimeStampHigh;         /*!< Time Stamp High value for transmit and receive */\r
-\r
-} ETH_DMADescTypeDef;\r
-\r
-\r
-/**\r
-  * @brief  Received Frame Informations structure definition\r
-  */\r
-typedef struct\r
-{\r
-  ETH_DMADescTypeDef *FSRxDesc;          /*!< First Segment Rx Desc */\r
-\r
-  ETH_DMADescTypeDef *LSRxDesc;          /*!< Last Segment Rx Desc */\r
-\r
-  uint32_t  SegCount;                    /*!< Segment count */\r
-\r
-  uint32_t length;                       /*!< Frame length */\r
-\r
-  uint32_t buffer;                       /*!< Frame buffer */\r
-\r
-} ETH_DMARxFrameInfos;\r
-\r
-\r
-/**\r
-  * @brief  ETH Handle Structure definition\r
-  */\r
-\r
-typedef struct\r
-{\r
-  ETH_TypeDef                *Instance;     /*!< Register base address       */\r
-\r
-  ETH_InitTypeDef            Init;          /*!< Ethernet Init Configuration */\r
-\r
-  uint32_t                   LinkStatus;    /*!< Ethernet link status        */\r
-\r
-  ETH_DMADescTypeDef         *RxDesc;       /*!< Rx descriptor to Get        */\r
-\r
-  ETH_DMADescTypeDef         *TxDesc;       /*!< Tx descriptor to Set        */\r
-\r
-  ETH_DMARxFrameInfos        RxFrameInfos;  /*!< last Rx frame infos         */\r
-\r
-  __IO HAL_ETH_StateTypeDef  State;         /*!< ETH communication state     */\r
-\r
-  HAL_LockTypeDef            Lock;          /*!< ETH Lock                    */\r
-\r
-} ETH_HandleTypeDef;\r
-\r
- /**\r
-  * @}\r
-  */\r
-\r
-/* Exported constants --------------------------------------------------------*/\r
-/** @defgroup ETH_Exported_Constants ETH Exported Constants\r
-  * @{\r
-  */\r
-\r
-/** @defgroup ETH_Buffers_setting ETH Buffers setting\r
-  * @{\r
-  */\r
-#define ETH_MAX_PACKET_SIZE    (1536u)    /*!< ETH_HEADER + ETH_EXTRA + ETH_VLAN_TAG + ETH_MAX_ETH_PAYLOAD + ETH_CRC */\r
-#define ETH_HEADER               ((uint32_t)14)    /*!< 6 byte Dest addr, 6 byte Src addr, 2 byte length/type */\r
-#define ETH_CRC                   ((uint32_t)4)    /*!< Ethernet CRC */\r
-#define ETH_EXTRA                 ((uint32_t)2)    /*!< Extra bytes in some cases */\r
-#define ETH_VLAN_TAG                  ((uint32_t)4)    /*!< optional 802.1q VLAN Tag */\r
-#define ETH_MIN_ETH_PAYLOAD          ((uint32_t)46)    /*!< Minimum Ethernet payload size */\r
-#define ETH_MAX_ETH_PAYLOAD        ((uint32_t)1500)    /*!< Maximum Ethernet payload size */\r
-#define ETH_JUMBO_FRAME_PAYLOAD    ((uint32_t)9000)    /*!< Jumbo frame payload size */\r
-\r
- /* Ethernet driver receive buffers are organized in a chained linked-list, when\r
-    an ethernet packet is received, the Rx-DMA will transfer the packet from RxFIFO\r
-    to the driver receive buffers memory.\r
-\r
-    Depending on the size of the received ethernet packet and the size of\r
-    each ethernet driver receive buffer, the received packet can take one or more\r
-    ethernet driver receive buffer.\r
-\r
-    In below are defined the size of one ethernet driver receive buffer ETH_RX_BUF_SIZE\r
-    and the total count of the driver receive buffers ETH_RXBUFNB.\r
-\r
-    The configured value for ETH_RX_BUF_SIZE and ETH_RXBUFNB are only provided as\r
-    example, they can be reconfigured in the application layer to fit the application\r
-    needs */\r
-\r
-/* Here we configure each Ethernet driver receive buffer to fit the Max size Ethernet\r
-   packet */\r
-#ifndef ETH_RX_BUF_SIZE\r
- #error please define ETH_RX_BUF_SIZE\r
- #define ETH_RX_BUF_SIZE         ETH_MAX_PACKET_SIZE\r
-#endif\r
-\r
-/* 5 Ethernet driver receive buffers are used (in a chained linked list)*/\r
-#ifndef ETH_RXBUFNB\r
- #define ETH_RXBUFNB             ((uint32_t)5     /*  5 Rx buffers of size ETH_RX_BUF_SIZE */\r
-#endif\r
-\r
-\r
- /* Ethernet driver transmit buffers are organized in a chained linked-list, when\r
-    an ethernet packet is transmitted, Tx-DMA will transfer the packet from the\r
-    driver transmit buffers memory to the TxFIFO.\r
-\r
-    Depending on the size of the Ethernet packet to be transmitted and the size of\r
-    each ethernet driver transmit buffer, the packet to be transmitted can take\r
-    one or more ethernet driver transmit buffer.\r
-\r
-    In below are defined the size of one ethernet driver transmit buffer ETH_TX_BUF_SIZE\r
-    and the total count of the driver transmit buffers ETH_TXBUFNB.\r
-\r
-    The configured value for ETH_TX_BUF_SIZE and ETH_TXBUFNB are only provided as\r
-    example, they can be reconfigured in the application layer to fit the application\r
-    needs */\r
-\r
-/* Here we configure each Ethernet driver transmit buffer to fit the Max size Ethernet\r
-   packet */\r
-#ifndef ETH_TX_BUF_SIZE\r
- #error please define ETH_TX_BUF_SIZE\r
- #define ETH_TX_BUF_SIZE         ETH_MAX_PACKET_SIZE\r
-#endif\r
-\r
-/* 5 ethernet driver transmit buffers are used (in a chained linked list)*/\r
-#ifndef ETH_TXBUFNB\r
- #define ETH_TXBUFNB             ((uint32_t)5      /* 5  Tx buffers of size ETH_TX_BUF_SIZE */\r
-#endif\r
-\r
- /**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_TX_Descriptor ETH DMA TX Descriptor\r
-  * @{\r
-  */\r
-\r
-/*\r
-   DMA Tx Descriptor\r
-  -----------------------------------------------------------------------------------------------\r
-  TDES0 | OWN(31) | CTRL[30:26] | Reserved[25:24] | CTRL[23:20] | Reserved[19:17] | Status[16:0] |\r
-  -----------------------------------------------------------------------------------------------\r
-  TDES1 | Reserved[31:29] | Buffer2 ByteCount[28:16] | Reserved[15:13] | Buffer1 ByteCount[12:0] |\r
-  -----------------------------------------------------------------------------------------------\r
-  TDES2 |                         Buffer1 Address [31:0]                                         |\r
-  -----------------------------------------------------------------------------------------------\r
-  TDES3 |                   Buffer2 Address [31:0] / Next Descriptor Address [31:0]              |\r
-  -----------------------------------------------------------------------------------------------\r
-*/\r
-\r
-/**\r
-  * @brief  Bit definition of TDES0 register: DMA Tx descriptor status register\r
-  */\r
-#define ETH_DMATXDESC_OWN                     ((uint32_t)0x80000000)  /*!< OWN bit: descriptor is owned by DMA engine */\r
-#define ETH_DMATXDESC_IC                      ((uint32_t)0x40000000)  /*!< Interrupt on Completion */\r
-#define ETH_DMATXDESC_LS                      ((uint32_t)0x20000000)  /*!< Last Segment */\r
-#define ETH_DMATXDESC_FS                      ((uint32_t)0x10000000)  /*!< First Segment */\r
-#define ETH_DMATXDESC_DC                      ((uint32_t)0x08000000)  /*!< Disable CRC */\r
-#define ETH_DMATXDESC_DP                      ((uint32_t)0x04000000)  /*!< Disable Padding */\r
-#define ETH_DMATXDESC_TTSE                    ((uint32_t)0x02000000)  /*!< Transmit Time Stamp Enable */\r
-#define ETH_DMATXDESC_CIC                     ((uint32_t)0x00C00000)  /*!< Checksum Insertion Control: 4 cases */\r
-#define ETH_DMATXDESC_CIC_BYPASS              ((uint32_t)0x00000000)  /*!< Do Nothing: Checksum Engine is bypassed */\r
-#define ETH_DMATXDESC_CIC_IPV4HEADER          ((uint32_t)0x00400000)  /*!< IPV4 header Checksum Insertion */\r
-#define ETH_DMATXDESC_CIC_TCPUDPICMP_SEGMENT  ((uint32_t)0x00800000)  /*!< TCP/UDP/ICMP Checksum Insertion calculated over segment only */\r
-#define ETH_DMATXDESC_CIC_TCPUDPICMP_FULL     ((uint32_t)0x00C00000)  /*!< TCP/UDP/ICMP Checksum Insertion fully calculated */\r
-#define ETH_DMATXDESC_TER                     ((uint32_t)0x00200000)  /*!< Transmit End of Ring */\r
-#define ETH_DMATXDESC_TCH                     ((uint32_t)0x00100000)  /*!< Second Address Chained */\r
-#define ETH_DMATXDESC_TTSS                    ((uint32_t)0x00020000)  /*!< Tx Time Stamp Status */\r
-#define ETH_DMATXDESC_IHE                     ((uint32_t)0x00010000)  /*!< IP Header Error */\r
-#define ETH_DMATXDESC_ES                      ((uint32_t)0x00008000)  /*!< Error summary: OR of the following bits: UE || ED || EC || LCO || NC || LCA || FF || JT */\r
-#define ETH_DMATXDESC_JT                      ((uint32_t)0x00004000)  /*!< Jabber Timeout */\r
-#define ETH_DMATXDESC_FF                      ((uint32_t)0x00002000)  /*!< Frame Flushed: DMA/MTL flushed the frame due to SW flush */\r
-#define ETH_DMATXDESC_PCE                     ((uint32_t)0x00001000)  /*!< Payload Checksum Error */\r
-#define ETH_DMATXDESC_LCA                     ((uint32_t)0x00000800)  /*!< Loss of Carrier: carrier lost during transmission */\r
-#define ETH_DMATXDESC_NC                      ((uint32_t)0x00000400)  /*!< No Carrier: no carrier signal from the transceiver */\r
-#define ETH_DMATXDESC_LCO                     ((uint32_t)0x00000200)  /*!< Late Collision: transmission aborted due to collision */\r
-#define ETH_DMATXDESC_EC                      ((uint32_t)0x00000100)  /*!< Excessive Collision: transmission aborted after 16 collisions */\r
-#define ETH_DMATXDESC_VF                      ((uint32_t)0x00000080)  /*!< VLAN Frame */\r
-#define ETH_DMATXDESC_CC                      ((uint32_t)0x00000078)  /*!< Collision Count */\r
-#define ETH_DMATXDESC_ED                      ((uint32_t)0x00000004)  /*!< Excessive Deferral */\r
-#define ETH_DMATXDESC_UF                      ((uint32_t)0x00000002)  /*!< Underflow Error: late data arrival from the memory */\r
-#define ETH_DMATXDESC_DB                      ((uint32_t)0x00000001)  /*!< Deferred Bit */\r
-\r
-/**\r
-  * @brief  Bit definition of TDES1 register\r
-  */\r
-#define ETH_DMATXDESC_TBS2  ((uint32_t)0x1FFF0000)  /*!< Transmit Buffer2 Size */\r
-#define ETH_DMATXDESC_TBS1  ((uint32_t)0x00001FFF)  /*!< Transmit Buffer1 Size */\r
-\r
-/**\r
-  * @brief  Bit definition of TDES2 register\r
-  */\r
-#define ETH_DMATXDESC_B1AP  ((uint32_t)0xFFFFFFFF)  /*!< Buffer1 Address Pointer */\r
-\r
-/**\r
-  * @brief  Bit definition of TDES3 register\r
-  */\r
-#define ETH_DMATXDESC_B2AP  ((uint32_t)0xFFFFFFFF)  /*!< Buffer2 Address Pointer */\r
-\r
-  /*---------------------------------------------------------------------------------------------\r
-  TDES6 |                         Transmit Time Stamp Low [31:0]                                 |\r
-  -----------------------------------------------------------------------------------------------\r
-  TDES7 |                         Transmit Time Stamp High [31:0]                                |\r
-  ----------------------------------------------------------------------------------------------*/\r
-\r
-/* Bit definition of TDES6 register */\r
- #define ETH_DMAPTPTXDESC_TTSL  ((uint32_t)0xFFFFFFFF)  /* Transmit Time Stamp Low */\r
-\r
-/* Bit definition of TDES7 register */\r
- #define ETH_DMAPTPTXDESC_TTSH  ((uint32_t)0xFFFFFFFF)  /* Transmit Time Stamp High */\r
-\r
-/**\r
-  * @}\r
-  */\r
-/** @defgroup ETH_DMA_RX_Descriptor ETH DMA RX Descriptor\r
-  * @{\r
-  */\r
-\r
 /*\r
-  DMA Rx Descriptor\r
-  --------------------------------------------------------------------------------------------------------------------\r
-  RDES0 | OWN(31) |                                             Status [30:0]                                          |\r
-  ---------------------------------------------------------------------------------------------------------------------\r
-  RDES1 | CTRL(31) | Reserved[30:29] | Buffer2 ByteCount[28:16] | CTRL[15:14] | Reserved(13) | Buffer1 ByteCount[12:0] |\r
-  ---------------------------------------------------------------------------------------------------------------------\r
-  RDES2 |                                       Buffer1 Address [31:0]                                                 |\r
-  ---------------------------------------------------------------------------------------------------------------------\r
-  RDES3 |                          Buffer2 Address [31:0] / Next Descriptor Address [31:0]                             |\r
-  ---------------------------------------------------------------------------------------------------------------------\r
-*/\r
-\r
-/**\r
-  * @brief  Bit definition of RDES0 register: DMA Rx descriptor status register\r
-  */\r
-#define ETH_DMARXDESC_OWN         ((uint32_t)0x80000000)  /*!< OWN bit: descriptor is owned by DMA engine  */\r
-#define ETH_DMARXDESC_AFM         ((uint32_t)0x40000000)  /*!< DA Filter Fail for the rx frame  */\r
-#define ETH_DMARXDESC_FL          ((uint32_t)0x3FFF0000)  /*!< Receive descriptor frame length  */\r
-#define ETH_DMARXDESC_ES          ((uint32_t)0x00008000)  /*!< Error summary: OR of the following bits: DE || OE || IPC || LC || RWT || RE || CE */\r
-#define ETH_DMARXDESC_DE          ((uint32_t)0x00004000)  /*!< Descriptor error: no more descriptors for receive frame  */\r
-#define ETH_DMARXDESC_SAF         ((uint32_t)0x00002000)  /*!< SA Filter Fail for the received frame */\r
-#define ETH_DMARXDESC_LE          ((uint32_t)0x00001000)  /*!< Frame size not matching with length field */\r
-#define ETH_DMARXDESC_OE          ((uint32_t)0x00000800)  /*!< Overflow Error: Frame was damaged due to buffer overflow */\r
-#define ETH_DMARXDESC_VLAN        ((uint32_t)0x00000400)  /*!< VLAN Tag: received frame is a VLAN frame */\r
-#define ETH_DMARXDESC_FS          ((uint32_t)0x00000200)  /*!< First descriptor of the frame  */\r
-#define ETH_DMARXDESC_LS          ((uint32_t)0x00000100)  /*!< Last descriptor of the frame  */\r
-#define ETH_DMARXDESC_IPV4HCE     ((uint32_t)0x00000080)  /*!< IPC Checksum Error: Rx Ipv4 header checksum error   */\r
-#define ETH_DMARXDESC_LC          ((uint32_t)0x00000040)  /*!< Late collision occurred during reception   */\r
-#define ETH_DMARXDESC_FT          ((uint32_t)0x00000020)  /*!< Frame type - Ethernet, otherwise 802.3    */\r
-#define ETH_DMARXDESC_RWT         ((uint32_t)0x00000010)  /*!< Receive Watchdog Timeout: watchdog timer expired during reception    */\r
-#define ETH_DMARXDESC_RE          ((uint32_t)0x00000008)  /*!< Receive error: error reported by MII interface  */\r
-#define ETH_DMARXDESC_DBE         ((uint32_t)0x00000004)  /*!< Dribble bit error: frame contains non int multiple of 8 bits  */\r
-#define ETH_DMARXDESC_CE          ((uint32_t)0x00000002)  /*!< CRC error */\r
-#define ETH_DMARXDESC_MAMPCE      ((uint32_t)0x00000001)  /*!< Rx MAC Address/Payload Checksum Error: Rx MAC address matched/ Rx Payload Checksum Error */\r
-\r
-/**\r
-  * @brief  Bit definition of RDES1 register\r
-  */\r
-#define ETH_DMARXDESC_DIC   ((uint32_t)0x80000000)  /*!< Disable Interrupt on Completion */\r
-#define ETH_DMARXDESC_RBS2  ((uint32_t)0x1FFF0000)  /*!< Receive Buffer2 Size */\r
-#define ETH_DMARXDESC_RER   ((uint32_t)0x00008000)  /*!< Receive End of Ring */\r
-#define ETH_DMARXDESC_RCH   ((uint32_t)0x00004000)  /*!< Second Address Chained */\r
-#define ETH_DMARXDESC_RBS1  ((uint32_t)0x00001FFF)  /*!< Receive Buffer1 Size */\r
-\r
-/**\r
-  * @brief  Bit definition of RDES2 register\r
-  */\r
-#define ETH_DMARXDESC_B1AP  ((uint32_t)0xFFFFFFFF)  /*!< Buffer1 Address Pointer */\r
-\r
-/**\r
-  * @brief  Bit definition of RDES3 register\r
-  */\r
-#define ETH_DMARXDESC_B2AP  ((uint32_t)0xFFFFFFFF)  /*!< Buffer2 Address Pointer */\r
-\r
-/*---------------------------------------------------------------------------------------------------------------------\r
-  RDES4 |                   Reserved[31:15]              |             Extended Status [14:0]                          |\r
-  ---------------------------------------------------------------------------------------------------------------------\r
-  RDES5 |                                            Reserved[31:0]                                                    |\r
-  ---------------------------------------------------------------------------------------------------------------------\r
-  RDES6 |                                       Receive Time Stamp Low [31:0]                                          |\r
-  ---------------------------------------------------------------------------------------------------------------------\r
-  RDES7 |                                       Receive Time Stamp High [31:0]                                         |\r
-  --------------------------------------------------------------------------------------------------------------------*/\r
-\r
-/* Bit definition of RDES4 register */\r
-#define ETH_DMAPTPRXDESC_PTPV     ((uint32_t)0x00002000)  /* PTP Version */\r
-#define ETH_DMAPTPRXDESC_PTPFT    ((uint32_t)0x00001000)  /* PTP Frame Type */\r
-#define ETH_DMAPTPRXDESC_PTPMT    ((uint32_t)0x00000F00)  /* PTP Message Type */\r
-  #define ETH_DMAPTPRXDESC_PTPMT_SYNC                      ((uint32_t)0x00000100)  /* SYNC message (all clock types) */\r
-  #define ETH_DMAPTPRXDESC_PTPMT_FOLLOWUP                  ((uint32_t)0x00000200)  /* FollowUp message (all clock types) */\r
-  #define ETH_DMAPTPRXDESC_PTPMT_DELAYREQ                  ((uint32_t)0x00000300)  /* DelayReq message (all clock types) */\r
-  #define ETH_DMAPTPRXDESC_PTPMT_DELAYRESP                 ((uint32_t)0x00000400)  /* DelayResp message (all clock types) */\r
-  #define ETH_DMAPTPRXDESC_PTPMT_PDELAYREQ_ANNOUNCE        ((uint32_t)0x00000500)  /* PdelayReq message (peer-to-peer transparent clock) or Announce message (Ordinary or Boundary clock) */\r
-  #define ETH_DMAPTPRXDESC_PTPMT_PDELAYRESP_MANAG          ((uint32_t)0x00000600)  /* PdelayResp message (peer-to-peer transparent clock) or Management message (Ordinary or Boundary clock)  */\r
-  #define ETH_DMAPTPRXDESC_PTPMT_PDELAYRESPFOLLOWUP_SIGNAL ((uint32_t)0x00000700)  /* PdelayRespFollowUp message (peer-to-peer transparent clock) or Signaling message (Ordinary or Boundary clock) */\r
-#define ETH_DMAPTPRXDESC_IPV6PR   ((uint32_t)0x00000080)  /* IPv6 Packet Received */\r
-#define ETH_DMAPTPRXDESC_IPV4PR   ((uint32_t)0x00000040)  /* IPv4 Packet Received */\r
-#define ETH_DMAPTPRXDESC_IPCB  ((uint32_t)0x00000020)  /* IP Checksum Bypassed */\r
-#define ETH_DMAPTPRXDESC_IPPE  ((uint32_t)0x00000010)  /* IP Payload Error */\r
-#define ETH_DMAPTPRXDESC_IPHE  ((uint32_t)0x00000008)  /* IP Header Error */\r
-#define ETH_DMAPTPRXDESC_IPPT  ((uint32_t)0x00000007)  /* IP Payload Type */\r
-  #define ETH_DMAPTPRXDESC_IPPT_UDP                 ((uint32_t)0x00000001)  /* UDP payload encapsulated in the IP datagram */\r
-  #define ETH_DMAPTPRXDESC_IPPT_TCP                 ((uint32_t)0x00000002)  /* TCP payload encapsulated in the IP datagram */\r
-  #define ETH_DMAPTPRXDESC_IPPT_ICMP                ((uint32_t)0x00000003)  /* ICMP payload encapsulated in the IP datagram */\r
-\r
-/* Bit definition of RDES6 register */\r
-#define ETH_DMAPTPRXDESC_RTSL  ((uint32_t)0xFFFFFFFF)  /* Receive Time Stamp Low */\r
-\r
-/* Bit definition of RDES7 register */\r
-#define ETH_DMAPTPRXDESC_RTSH  ((uint32_t)0xFFFFFFFF)  /* Receive Time Stamp High */\r
-/**\r
-  * @}\r
-  */\r
- /** @defgroup ETH_AutoNegotiation ETH AutoNegotiation\r
-  * @{\r
-  */\r
-#define ETH_AUTONEGOTIATION_ENABLE     ((uint32_t)0x00000001)\r
-#define ETH_AUTONEGOTIATION_DISABLE    ((uint32_t)0x00000000)\r
-\r
-/**\r
-  * @}\r
-  */\r
-/** @defgroup ETH_Speed ETH Speed\r
-  * @{\r
-  */\r
-#define ETH_SPEED_10M        ((uint32_t)0x00000000)\r
-#define ETH_SPEED_100M       ((uint32_t)0x00004000)\r
-\r
-/**\r
-  * @}\r
-  */\r
-/** @defgroup ETH_Duplex_Mode ETH Duplex Mode\r
-  * @{\r
-  */\r
-#define ETH_MODE_FULLDUPLEX       ((uint32_t)0x00000800)\r
-#define ETH_MODE_HALFDUPLEX       ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-/** @defgroup ETH_Rx_Mode ETH Rx Mode\r
-  * @{\r
-  */\r
-#define ETH_RXPOLLING_MODE      ((uint32_t)0x00000000)\r
-#define ETH_RXINTERRUPT_MODE    ((uint32_t)0x00000001)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Checksum_Mode ETH Checksum Mode\r
-  * @{\r
-  */\r
-#define ETH_CHECKSUM_BY_HARDWARE      ((uint32_t)0x00000000)\r
-#define ETH_CHECKSUM_BY_SOFTWARE      ((uint32_t)0x00000001)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Media_Interface ETH Media Interface\r
-  * @{\r
-  */\r
-#define ETH_MEDIA_INTERFACE_MII       ((uint32_t)0x00000000)\r
-#define ETH_MEDIA_INTERFACE_RMII      ((uint32_t)SYSCFG_PMC_MII_RMII_SEL)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Watchdog ETH Watchdog\r
-  * @{\r
-  */\r
-#define ETH_WATCHDOG_ENABLE       ((uint32_t)0x00000000)\r
-#define ETH_WATCHDOG_DISABLE      ((uint32_t)0x00800000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Jabber ETH Jabber\r
-  * @{\r
-  */\r
-#define ETH_JABBER_ENABLE    ((uint32_t)0x00000000)\r
-#define ETH_JABBER_DISABLE   ((uint32_t)0x00400000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Inter_Frame_Gap ETH Inter Frame Gap\r
-  * @{\r
-  */\r
-#define ETH_INTERFRAMEGAP_96BIT   ((uint32_t)0x00000000)  /*!< minimum IFG between frames during transmission is 96Bit */\r
-#define ETH_INTERFRAMEGAP_88BIT   ((uint32_t)0x00020000)  /*!< minimum IFG between frames during transmission is 88Bit */\r
-#define ETH_INTERFRAMEGAP_80BIT   ((uint32_t)0x00040000)  /*!< minimum IFG between frames during transmission is 80Bit */\r
-#define ETH_INTERFRAMEGAP_72BIT   ((uint32_t)0x00060000)  /*!< minimum IFG between frames during transmission is 72Bit */\r
-#define ETH_INTERFRAMEGAP_64BIT   ((uint32_t)0x00080000)  /*!< minimum IFG between frames during transmission is 64Bit */\r
-#define ETH_INTERFRAMEGAP_56BIT   ((uint32_t)0x000A0000)  /*!< minimum IFG between frames during transmission is 56Bit */\r
-#define ETH_INTERFRAMEGAP_48BIT   ((uint32_t)0x000C0000)  /*!< minimum IFG between frames during transmission is 48Bit */\r
-#define ETH_INTERFRAMEGAP_40BIT   ((uint32_t)0x000E0000)  /*!< minimum IFG between frames during transmission is 40Bit */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Carrier_Sense ETH Carrier Sense\r
-  * @{\r
-  */\r
-#define ETH_CARRIERSENCE_ENABLE   ((uint32_t)0x00000000)\r
-#define ETH_CARRIERSENCE_DISABLE  ((uint32_t)0x00010000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Receive_Own ETH Receive Own\r
-  * @{\r
-  */\r
-#define ETH_RECEIVEOWN_ENABLE     ((uint32_t)0x00000000)\r
-#define ETH_RECEIVEOWN_DISABLE    ((uint32_t)0x00002000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Loop_Back_Mode ETH Loop Back Mode\r
-  * @{\r
-  */\r
-#define ETH_LOOPBACKMODE_ENABLE        ((uint32_t)0x00001000)\r
-#define ETH_LOOPBACKMODE_DISABLE       ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Checksum_Offload ETH Checksum Offload\r
-  * @{\r
-  */\r
-#define ETH_CHECKSUMOFFLAOD_ENABLE     ((uint32_t)0x00000400)\r
-#define ETH_CHECKSUMOFFLAOD_DISABLE    ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Retry_Transmission ETH Retry Transmission\r
-  * @{\r
-  */\r
-#define ETH_RETRYTRANSMISSION_ENABLE   ((uint32_t)0x00000000)\r
-#define ETH_RETRYTRANSMISSION_DISABLE  ((uint32_t)0x00000200)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Automatic_Pad_CRC_Strip ETH Automatic Pad CRC Strip\r
-  * @{\r
-  */\r
-#define ETH_AUTOMATICPADCRCSTRIP_ENABLE     ((uint32_t)0x00000080)\r
-#define ETH_AUTOMATICPADCRCSTRIP_DISABLE    ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Back_Off_Limit ETH Back Off Limit\r
-  * @{\r
-  */\r
-#define ETH_BACKOFFLIMIT_10  ((uint32_t)0x00000000)\r
-#define ETH_BACKOFFLIMIT_8   ((uint32_t)0x00000020)\r
-#define ETH_BACKOFFLIMIT_4   ((uint32_t)0x00000040)\r
-#define ETH_BACKOFFLIMIT_1   ((uint32_t)0x00000060)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Deferral_Check ETH Deferral Check\r
-  * @{\r
-  */\r
-#define ETH_DEFFERRALCHECK_ENABLE       ((uint32_t)0x00000010)\r
-#define ETH_DEFFERRALCHECK_DISABLE      ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Receive_All ETH Receive All\r
-  * @{\r
-  */\r
-#define ETH_RECEIVEALL_ENABLE     ((uint32_t)0x80000000)\r
-#define ETH_RECEIVEAll_DISABLE    ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Source_Addr_Filter ETH Source Addr Filter\r
-  * @{\r
-  */\r
-#define ETH_SOURCEADDRFILTER_NORMAL_ENABLE       ((uint32_t)0x00000200)\r
-#define ETH_SOURCEADDRFILTER_INVERSE_ENABLE      ((uint32_t)0x00000300)\r
-#define ETH_SOURCEADDRFILTER_DISABLE             ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Pass_Control_Frames ETH Pass Control Frames\r
-  * @{\r
-  */\r
-#define ETH_PASSCONTROLFRAMES_BLOCKALL                ((uint32_t)0x00000040)  /*!< MAC filters all control frames from reaching the application */\r
-#define ETH_PASSCONTROLFRAMES_FORWARDALL              ((uint32_t)0x00000080)  /*!< MAC forwards all control frames to application even if they fail the Address Filter */\r
-#define ETH_PASSCONTROLFRAMES_FORWARDPASSEDADDRFILTER ((uint32_t)0x000000C0)  /*!< MAC forwards control frames that pass the Address Filter. */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Broadcast_Frames_Reception ETH Broadcast Frames Reception\r
-  * @{\r
-  */\r
-#define ETH_BROADCASTFRAMESRECEPTION_ENABLE     ((uint32_t)0x00000000)\r
-#define ETH_BROADCASTFRAMESRECEPTION_DISABLE    ((uint32_t)0x00000020)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Destination_Addr_Filter ETH Destination Addr Filter\r
-  * @{\r
-  */\r
-#define ETH_DESTINATIONADDRFILTER_NORMAL    ((uint32_t)0x00000000)\r
-#define ETH_DESTINATIONADDRFILTER_INVERSE   ((uint32_t)0x00000008)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Promiscuous_Mode ETH Promiscuous Mode\r
-  * @{\r
-  */\r
-#define ETH_PROMISCUOUS_MODE_ENABLE     ((uint32_t)0x00000001)\r
-#define ETH_PROMISCUOUS_MODE_DISABLE    ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Multicast_Frames_Filter ETH Multicast Frames Filter\r
-  * @{\r
-  */\r
-#define ETH_MULTICASTFRAMESFILTER_PERFECTHASHTABLE    ((uint32_t)0x00000404)\r
-#define ETH_MULTICASTFRAMESFILTER_HASHTABLE           ((uint32_t)0x00000004)\r
-#define ETH_MULTICASTFRAMESFILTER_PERFECT             ((uint32_t)0x00000000)\r
-#define ETH_MULTICASTFRAMESFILTER_NONE                ((uint32_t)0x00000010)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Unicast_Frames_Filter ETH Unicast Frames Filter\r
-  * @{\r
-  */\r
-#define ETH_UNICASTFRAMESFILTER_PERFECTHASHTABLE ((uint32_t)0x00000402)\r
-#define ETH_UNICASTFRAMESFILTER_HASHTABLE        ((uint32_t)0x00000002)\r
-#define ETH_UNICASTFRAMESFILTER_PERFECT          ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Zero_Quanta_Pause ETH Zero Quanta Pause\r
-  * @{\r
-  */\r
-#define ETH_ZEROQUANTAPAUSE_ENABLE     ((uint32_t)0x00000000)\r
-#define ETH_ZEROQUANTAPAUSE_DISABLE    ((uint32_t)0x00000080)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Pause_Low_Threshold ETH Pause Low Threshold\r
-  * @{\r
-  */\r
-#define ETH_PAUSELOWTHRESHOLD_MINUS4        ((uint32_t)0x00000000)  /*!< Pause time minus 4 slot times */\r
-#define ETH_PAUSELOWTHRESHOLD_MINUS28       ((uint32_t)0x00000010)  /*!< Pause time minus 28 slot times */\r
-#define ETH_PAUSELOWTHRESHOLD_MINUS144      ((uint32_t)0x00000020)  /*!< Pause time minus 144 slot times */\r
-#define ETH_PAUSELOWTHRESHOLD_MINUS256      ((uint32_t)0x00000030)  /*!< Pause time minus 256 slot times */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Unicast_Pause_Frame_Detect ETH Unicast Pause Frame Detect\r
-  * @{\r
-  */\r
-#define ETH_UNICASTPAUSEFRAMEDETECT_ENABLE  ((uint32_t)0x00000008)\r
-#define ETH_UNICASTPAUSEFRAMEDETECT_DISABLE ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Receive_Flow_Control ETH Receive Flow Control\r
-  * @{\r
-  */\r
-#define ETH_RECEIVEFLOWCONTROL_ENABLE       ((uint32_t)0x00000004)\r
-#define ETH_RECEIVEFLOWCONTROL_DISABLE      ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Transmit_Flow_Control ETH Transmit Flow Control\r
-  * @{\r
-  */\r
-#define ETH_TRANSMITFLOWCONTROL_ENABLE      ((uint32_t)0x00000002)\r
-#define ETH_TRANSMITFLOWCONTROL_DISABLE     ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_VLAN_Tag_Comparison ETH VLAN Tag Comparison\r
-  * @{\r
-  */\r
-#define ETH_VLANTAGCOMPARISON_12BIT    ((uint32_t)0x00010000)\r
-#define ETH_VLANTAGCOMPARISON_16BIT    ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_MAC_addresses ETH MAC addresses\r
-  * @{\r
-  */\r
-#define ETH_MAC_ADDRESS0     ((uint32_t)0x00000000)\r
-#define ETH_MAC_ADDRESS1     ((uint32_t)0x00000008)\r
-#define ETH_MAC_ADDRESS2     ((uint32_t)0x00000010)\r
-#define ETH_MAC_ADDRESS3     ((uint32_t)0x00000018)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_MAC_addresses_filter_SA_DA ETH MAC addresses filter SA DA\r
-  * @{\r
-  */\r
-#define ETH_MAC_ADDRESSFILTER_SA       ((uint32_t)0x00000000)\r
-#define ETH_MAC_ADDRESSFILTER_DA       ((uint32_t)0x00000008)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_MAC_addresses_filter_Mask_bytes ETH MAC addresses filter Mask bytes\r
-  * @{\r
-  */\r
-#define ETH_MAC_ADDRESSMASK_BYTE6      ((uint32_t)0x20000000)  /*!< Mask MAC Address high reg bits [15:8] */\r
-#define ETH_MAC_ADDRESSMASK_BYTE5      ((uint32_t)0x10000000)  /*!< Mask MAC Address high reg bits [7:0] */\r
-#define ETH_MAC_ADDRESSMASK_BYTE4      ((uint32_t)0x08000000)  /*!< Mask MAC Address low reg bits [31:24] */\r
-#define ETH_MAC_ADDRESSMASK_BYTE3      ((uint32_t)0x04000000)  /*!< Mask MAC Address low reg bits [23:16] */\r
-#define ETH_MAC_ADDRESSMASK_BYTE2      ((uint32_t)0x02000000)  /*!< Mask MAC Address low reg bits [15:8] */\r
-#define ETH_MAC_ADDRESSMASK_BYTE1      ((uint32_t)0x01000000)  /*!< Mask MAC Address low reg bits [70] */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_MAC_Debug_flags ETH MAC Debug flags\r
-  * @{\r
-  */\r
-#define ETH_MAC_TXFIFO_FULL          ((uint32_t)0x02000000)  /* Tx FIFO full */\r
-#define ETH_MAC_TXFIFONOT_EMPTY      ((uint32_t)0x01000000)  /* Tx FIFO not empty */\r
-#define ETH_MAC_TXFIFO_WRITE_ACTIVE  ((uint32_t)0x00400000)  /* Tx FIFO write active */\r
-#define ETH_MAC_TXFIFO_IDLE     ((uint32_t)0x00000000)  /* Tx FIFO read status: Idle */\r
-#define ETH_MAC_TXFIFO_READ     ((uint32_t)0x00100000)  /* Tx FIFO read status: Read (transferring data to the MAC transmitter) */\r
-#define ETH_MAC_TXFIFO_WAITING  ((uint32_t)0x00200000)  /* Tx FIFO read status: Waiting for TxStatus from MAC transmitter */\r
-#define ETH_MAC_TXFIFO_WRITING  ((uint32_t)0x00300000)  /* Tx FIFO read status: Writing the received TxStatus or flushing the TxFIFO */\r
-#define ETH_MAC_TRANSMISSION_PAUSE     ((uint32_t)0x00080000)  /* MAC transmitter in pause */\r
-#define ETH_MAC_TRANSMITFRAMECONTROLLER_IDLE            ((uint32_t)0x00000000)  /* MAC transmit frame controller: Idle */\r
-#define ETH_MAC_TRANSMITFRAMECONTROLLER_WAITING         ((uint32_t)0x00020000)  /* MAC transmit frame controller: Waiting for Status of previous frame or IFG/backoff period to be over */\r
-#define ETH_MAC_TRANSMITFRAMECONTROLLER_GENRATING_PCF   ((uint32_t)0x00040000)  /* MAC transmit frame controller: Generating and transmitting a Pause control frame (in full duplex mode) */\r
-#define ETH_MAC_TRANSMITFRAMECONTROLLER_TRANSFERRING    ((uint32_t)0x00060000)  /* MAC transmit frame controller: Transferring input frame for transmission */\r
-#define ETH_MAC_MII_TRANSMIT_ACTIVE      ((uint32_t)0x00010000)  /* MAC MII transmit engine active */\r
-#define ETH_MAC_RXFIFO_EMPTY             ((uint32_t)0x00000000)  /* Rx FIFO fill level: empty */\r
-#define ETH_MAC_RXFIFO_BELOW_THRESHOLD   ((uint32_t)0x00000100)  /* Rx FIFO fill level: fill-level below flow-control de-activate threshold */\r
-#define ETH_MAC_RXFIFO_ABOVE_THRESHOLD   ((uint32_t)0x00000200)  /* Rx FIFO fill level: fill-level above flow-control activate threshold */\r
-#define ETH_MAC_RXFIFO_FULL              ((uint32_t)0x00000300)  /* Rx FIFO fill level: full */\r
-#define ETH_MAC_READCONTROLLER_IDLE            ((uint32_t)0x00000060)  /* Rx FIFO read controller IDLE state */\r
-#define ETH_MAC_READCONTROLLER_READING_DATA    ((uint32_t)0x00000060)  /* Rx FIFO read controller Reading frame data */\r
-#define ETH_MAC_READCONTROLLER_READING_STATUS  ((uint32_t)0x00000060)  /* Rx FIFO read controller Reading frame status (or time-stamp) */\r
-#define ETH_MAC_READCONTROLLER_ FLUSHING       ((uint32_t)0x00000060)  /* Rx FIFO read controller Flushing the frame data and status */\r
-#define ETH_MAC_RXFIFO_WRITE_ACTIVE     ((uint32_t)0x00000010)  /* Rx FIFO write controller active */\r
-#define ETH_MAC_SMALL_FIFO_NOTACTIVE    ((uint32_t)0x00000000)  /* MAC small FIFO read / write controllers not active */\r
-#define ETH_MAC_SMALL_FIFO_READ_ACTIVE  ((uint32_t)0x00000002)  /* MAC small FIFO read controller active */\r
-#define ETH_MAC_SMALL_FIFO_WRITE_ACTIVE ((uint32_t)0x00000004)  /* MAC small FIFO write controller active */\r
-#define ETH_MAC_SMALL_FIFO_RW_ACTIVE    ((uint32_t)0x00000006)  /* MAC small FIFO read / write controllers active */\r
-#define ETH_MAC_MII_RECEIVE_PROTOCOL_ACTIVE   ((uint32_t)0x00000001)  /* MAC MII receive protocol engine active */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Drop_TCP_IP_Checksum_Error_Frame ETH Drop TCP IP Checksum Error Frame\r
-  * @{\r
-  */\r
-#define ETH_DROPTCPIPCHECKSUMERRORFRAME_ENABLE   ((uint32_t)0x00000000)\r
-#define ETH_DROPTCPIPCHECKSUMERRORFRAME_DISABLE  ((uint32_t)0x04000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Receive_Store_Forward ETH Receive Store Forward\r
-  * @{\r
-  */\r
-#define ETH_RECEIVESTOREFORWARD_ENABLE      ((uint32_t)0x02000000)\r
-#define ETH_RECEIVESTOREFORWARD_DISABLE     ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Flush_Received_Frame ETH Flush Received Frame\r
-  * @{\r
-  */\r
-#define ETH_FLUSHRECEIVEDFRAME_ENABLE       ((uint32_t)0x00000000)\r
-#define ETH_FLUSHRECEIVEDFRAME_DISABLE      ((uint32_t)0x01000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Transmit_Store_Forward ETH Transmit Store Forward\r
-  * @{\r
-  */\r
-#define ETH_TRANSMITSTOREFORWARD_ENABLE     ((uint32_t)0x00200000)\r
-#define ETH_TRANSMITSTOREFORWARD_DISABLE    ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Transmit_Threshold_Control ETH Transmit Threshold Control\r
-  * @{\r
-  */\r
-#define ETH_TRANSMITTHRESHOLDCONTROL_64BYTES     ((uint32_t)0x00000000)  /*!< threshold level of the MTL Transmit FIFO is 64 Bytes */\r
-#define ETH_TRANSMITTHRESHOLDCONTROL_128BYTES    ((uint32_t)0x00004000)  /*!< threshold level of the MTL Transmit FIFO is 128 Bytes */\r
-#define ETH_TRANSMITTHRESHOLDCONTROL_192BYTES    ((uint32_t)0x00008000)  /*!< threshold level of the MTL Transmit FIFO is 192 Bytes */\r
-#define ETH_TRANSMITTHRESHOLDCONTROL_256BYTES    ((uint32_t)0x0000C000)  /*!< threshold level of the MTL Transmit FIFO is 256 Bytes */\r
-#define ETH_TRANSMITTHRESHOLDCONTROL_40BYTES     ((uint32_t)0x00010000)  /*!< threshold level of the MTL Transmit FIFO is 40 Bytes */\r
-#define ETH_TRANSMITTHRESHOLDCONTROL_32BYTES     ((uint32_t)0x00014000)  /*!< threshold level of the MTL Transmit FIFO is 32 Bytes */\r
-#define ETH_TRANSMITTHRESHOLDCONTROL_24BYTES     ((uint32_t)0x00018000)  /*!< threshold level of the MTL Transmit FIFO is 24 Bytes */\r
-#define ETH_TRANSMITTHRESHOLDCONTROL_16BYTES     ((uint32_t)0x0001C000)  /*!< threshold level of the MTL Transmit FIFO is 16 Bytes */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Forward_Error_Frames ETH Forward Error Frames\r
-  * @{\r
-  */\r
-#define ETH_FORWARDERRORFRAMES_ENABLE       ((uint32_t)0x00000080)\r
-#define ETH_FORWARDERRORFRAMES_DISABLE      ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Forward_Undersized_Good_Frames ETH Forward Undersized Good Frames\r
-  * @{\r
-  */\r
-#define ETH_FORWARDUNDERSIZEDGOODFRAMES_ENABLE   ((uint32_t)0x00000040)\r
-#define ETH_FORWARDUNDERSIZEDGOODFRAMES_DISABLE  ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Receive_Threshold_Control ETH Receive Threshold Control\r
-  * @{\r
-  */\r
-#define ETH_RECEIVEDTHRESHOLDCONTROL_64BYTES      ((uint32_t)0x00000000)  /*!< threshold level of the MTL Receive FIFO is 64 Bytes */\r
-#define ETH_RECEIVEDTHRESHOLDCONTROL_32BYTES      ((uint32_t)0x00000008)  /*!< threshold level of the MTL Receive FIFO is 32 Bytes */\r
-#define ETH_RECEIVEDTHRESHOLDCONTROL_96BYTES      ((uint32_t)0x00000010)  /*!< threshold level of the MTL Receive FIFO is 96 Bytes */\r
-#define ETH_RECEIVEDTHRESHOLDCONTROL_128BYTES     ((uint32_t)0x00000018)  /*!< threshold level of the MTL Receive FIFO is 128 Bytes */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Second_Frame_Operate ETH Second Frame Operate\r
-  * @{\r
-  */\r
-#define ETH_SECONDFRAMEOPERARTE_ENABLE       ((uint32_t)0x00000004)\r
-#define ETH_SECONDFRAMEOPERARTE_DISABLE      ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Address_Aligned_Beats ETH Address Aligned Beats\r
-  * @{\r
-  */\r
-#define ETH_ADDRESSALIGNEDBEATS_ENABLE      ((uint32_t)0x02000000)\r
-#define ETH_ADDRESSALIGNEDBEATS_DISABLE     ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Fixed_Burst ETH Fixed Burst\r
-  * @{\r
-  */\r
-#define ETH_FIXEDBURST_ENABLE     ((uint32_t)0x00010000)\r
-#define ETH_FIXEDBURST_DISABLE    ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Rx_DMA_Burst_Length ETH Rx DMA Burst Length\r
-  * @{\r
-  */\r
-#define ETH_RXDMABURSTLENGTH_1BEAT          ((uint32_t)0x00020000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 1 */\r
-#define ETH_RXDMABURSTLENGTH_2BEAT          ((uint32_t)0x00040000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 2 */\r
-#define ETH_RXDMABURSTLENGTH_4BEAT          ((uint32_t)0x00080000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 4 */\r
-#define ETH_RXDMABURSTLENGTH_8BEAT          ((uint32_t)0x00100000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 8 */\r
-#define ETH_RXDMABURSTLENGTH_16BEAT         ((uint32_t)0x00200000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 16 */\r
-#define ETH_RXDMABURSTLENGTH_32BEAT         ((uint32_t)0x00400000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 32 */\r
-#define ETH_RXDMABURSTLENGTH_4XPBL_4BEAT    ((uint32_t)0x01020000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 4 */\r
-#define ETH_RXDMABURSTLENGTH_4XPBL_8BEAT    ((uint32_t)0x01040000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 8 */\r
-#define ETH_RXDMABURSTLENGTH_4XPBL_16BEAT   ((uint32_t)0x01080000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 16 */\r
-#define ETH_RXDMABURSTLENGTH_4XPBL_32BEAT   ((uint32_t)0x01100000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 32 */\r
-#define ETH_RXDMABURSTLENGTH_4XPBL_64BEAT   ((uint32_t)0x01200000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 64 */\r
-#define ETH_RXDMABURSTLENGTH_4XPBL_128BEAT  ((uint32_t)0x01400000)  /*!< maximum number of beats to be transferred in one RxDMA transaction is 128 */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_Tx_DMA_Burst_Length ETH Tx DMA Burst Length\r
-  * @{\r
-  */\r
-#define ETH_TXDMABURSTLENGTH_1BEAT          ((uint32_t)0x00000100)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 1 */\r
-#define ETH_TXDMABURSTLENGTH_2BEAT          ((uint32_t)0x00000200)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 2 */\r
-#define ETH_TXDMABURSTLENGTH_4BEAT          ((uint32_t)0x00000400)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 4 */\r
-#define ETH_TXDMABURSTLENGTH_8BEAT          ((uint32_t)0x00000800)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 8 */\r
-#define ETH_TXDMABURSTLENGTH_16BEAT         ((uint32_t)0x00001000)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 16 */\r
-#define ETH_TXDMABURSTLENGTH_32BEAT         ((uint32_t)0x00002000)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 32 */\r
-#define ETH_TXDMABURSTLENGTH_4XPBL_4BEAT    ((uint32_t)0x01000100)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 4 */\r
-#define ETH_TXDMABURSTLENGTH_4XPBL_8BEAT    ((uint32_t)0x01000200)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 8 */\r
-#define ETH_TXDMABURSTLENGTH_4XPBL_16BEAT   ((uint32_t)0x01000400)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 16 */\r
-#define ETH_TXDMABURSTLENGTH_4XPBL_32BEAT   ((uint32_t)0x01000800)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 32 */\r
-#define ETH_TXDMABURSTLENGTH_4XPBL_64BEAT   ((uint32_t)0x01001000)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 64 */\r
-#define ETH_TXDMABURSTLENGTH_4XPBL_128BEAT  ((uint32_t)0x01002000)  /*!< maximum number of beats to be transferred in one TxDMA (or both) transaction is 128 */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_Enhanced_descriptor_format ETH DMA Enhanced descriptor format\r
-  * @{\r
-  */\r
-#define ETH_DMAENHANCEDDESCRIPTOR_ENABLE              ((uint32_t)0x00000080)\r
-#define ETH_DMAENHANCEDDESCRIPTOR_DISABLE             ((uint32_t)0x00000000)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_Arbitration ETH DMA Arbitration\r
-  * @{\r
-  */\r
-#define ETH_DMAARBITRATION_ROUNDROBIN_RXTX_1_1   ((uint32_t)0x00000000)\r
-#define ETH_DMAARBITRATION_ROUNDROBIN_RXTX_2_1   ((uint32_t)0x00004000)\r
-#define ETH_DMAARBITRATION_ROUNDROBIN_RXTX_3_1   ((uint32_t)0x00008000)\r
-#define ETH_DMAARBITRATION_ROUNDROBIN_RXTX_4_1   ((uint32_t)0x0000C000)\r
-#define ETH_DMAARBITRATION_RXPRIORTX             ((uint32_t)0x00000002)\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_Tx_descriptor_segment ETH DMA Tx descriptor segment\r
-  * @{\r
-  */\r
-#define ETH_DMATXDESC_LASTSEGMENTS      ((uint32_t)0x40000000)  /*!< Last Segment */\r
-#define ETH_DMATXDESC_FIRSTSEGMENT      ((uint32_t)0x20000000)  /*!< First Segment */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_Tx_descriptor_Checksum_Insertion_Control ETH DMA Tx descriptor Checksum Insertion Control\r
-  * @{\r
-  */\r
-#define ETH_DMATXDESC_CHECKSUMBYPASS             ((uint32_t)0x00000000)   /*!< Checksum engine bypass */\r
-#define ETH_DMATXDESC_CHECKSUMIPV4HEADER         ((uint32_t)0x00400000)   /*!< IPv4 header checksum insertion  */\r
-#define ETH_DMATXDESC_CHECKSUMTCPUDPICMPSEGMENT  ((uint32_t)0x00800000)   /*!< TCP/UDP/ICMP checksum insertion. Pseudo header checksum is assumed to be present */\r
-#define ETH_DMATXDESC_CHECKSUMTCPUDPICMPFULL     ((uint32_t)0x00C00000)   /*!< TCP/UDP/ICMP checksum fully in hardware including pseudo header */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_Rx_descriptor_buffers ETH DMA Rx descriptor buffers\r
-  * @{\r
-  */\r
-#define ETH_DMARXDESC_BUFFER1     ((uint32_t)0x00000000)  /*!< DMA Rx Desc Buffer1 */\r
-#define ETH_DMARXDESC_BUFFER2     ((uint32_t)0x00000001)  /*!< DMA Rx Desc Buffer2 */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_PMT_Flags ETH PMT Flags\r
-  * @{\r
-  */\r
-#define ETH_PMT_FLAG_WUFFRPR      ((uint32_t)0x80000000)  /*!< Wake-Up Frame Filter Register Pointer Reset */\r
-#define ETH_PMT_FLAG_WUFR         ((uint32_t)0x00000040)  /*!< Wake-Up Frame Received */\r
-#define ETH_PMT_FLAG_MPR          ((uint32_t)0x00000020)  /*!< Magic Packet Received */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_MMC_Tx_Interrupts ETH MMC Tx Interrupts\r
-  * @{\r
-  */\r
-#define ETH_MMC_IT_TGF       ((uint32_t)0x00200000)  /*!< When Tx good frame counter reaches half the maximum value */\r
-#define ETH_MMC_IT_TGFMSC    ((uint32_t)0x00008000)  /*!< When Tx good multi col counter reaches half the maximum value */\r
-#define ETH_MMC_IT_TGFSC     ((uint32_t)0x00004000)  /*!< When Tx good single col counter reaches half the maximum value */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_MMC_Rx_Interrupts ETH MMC Rx Interrupts\r
-  * @{\r
-  */\r
-#define ETH_MMC_IT_RGUF      ((uint32_t)0x10020000)  /*!< When Rx good unicast frames counter reaches half the maximum value */\r
-#define ETH_MMC_IT_RFAE      ((uint32_t)0x10000040)  /*!< When Rx alignment error counter reaches half the maximum value */\r
-#define ETH_MMC_IT_RFCE      ((uint32_t)0x10000020)  /*!< When Rx crc error counter reaches half the maximum value */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_MAC_Flags ETH MAC Flags\r
-  * @{\r
-  */\r
-#define ETH_MAC_FLAG_TST     ((uint32_t)0x00000200)  /*!< Time stamp trigger flag (on MAC) */\r
-#define ETH_MAC_FLAG_MMCT    ((uint32_t)0x00000040)  /*!< MMC transmit flag  */\r
-#define ETH_MAC_FLAG_MMCR    ((uint32_t)0x00000020)  /*!< MMC receive flag */\r
-#define ETH_MAC_FLAG_MMC     ((uint32_t)0x00000010)  /*!< MMC flag (on MAC) */\r
-#define ETH_MAC_FLAG_PMT     ((uint32_t)0x00000008)  /*!< PMT flag (on MAC) */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_Flags ETH DMA Flags\r
-  * @{\r
-  */\r
-#define ETH_DMA_FLAG_TST               ((uint32_t)0x20000000)  /*!< Time-stamp trigger interrupt (on DMA) */\r
-#define ETH_DMA_FLAG_PMT               ((uint32_t)0x10000000)  /*!< PMT interrupt (on DMA) */\r
-#define ETH_DMA_FLAG_MMC               ((uint32_t)0x08000000)  /*!< MMC interrupt (on DMA) */\r
-#define ETH_DMA_FLAG_DATATRANSFERERROR ((uint32_t)0x00800000)  /*!< Error bits 0-Rx DMA, 1-Tx DMA */\r
-#define ETH_DMA_FLAG_READWRITEERROR    ((uint32_t)0x01000000)  /*!< Error bits 0-write transfer, 1-read transfer */\r
-#define ETH_DMA_FLAG_ACCESSERROR       ((uint32_t)0x02000000)  /*!< Error bits 0-data buffer, 1-desc. access */\r
-#define ETH_DMA_FLAG_NIS               ((uint32_t)0x00010000)  /*!< Normal interrupt summary flag */\r
-#define ETH_DMA_FLAG_AIS               ((uint32_t)0x00008000)  /*!< Abnormal interrupt summary flag */\r
-#define ETH_DMA_FLAG_ER                ((uint32_t)0x00004000)  /*!< Early receive flag */\r
-#define ETH_DMA_FLAG_FBE               ((uint32_t)0x00002000)  /*!< Fatal bus error flag */\r
-#define ETH_DMA_FLAG_ET                ((uint32_t)0x00000400)  /*!< Early transmit flag */\r
-#define ETH_DMA_FLAG_RWT               ((uint32_t)0x00000200)  /*!< Receive watchdog timeout flag */\r
-#define ETH_DMA_FLAG_RPS               ((uint32_t)0x00000100)  /*!< Receive process stopped flag */\r
-#define ETH_DMA_FLAG_RBU               ((uint32_t)0x00000080)  /*!< Receive buffer unavailable flag */\r
-#define ETH_DMA_FLAG_R                 ((uint32_t)0x00000040)  /*!< Receive flag */\r
-#define ETH_DMA_FLAG_TU                ((uint32_t)0x00000020)  /*!< Underflow flag */\r
-#define ETH_DMA_FLAG_RO                ((uint32_t)0x00000010)  /*!< Overflow flag */\r
-#define ETH_DMA_FLAG_TJT               ((uint32_t)0x00000008)  /*!< Transmit jabber timeout flag */\r
-#define ETH_DMA_FLAG_TBU               ((uint32_t)0x00000004)  /*!< Transmit buffer unavailable flag */\r
-#define ETH_DMA_FLAG_TPS               ((uint32_t)0x00000002)  /*!< Transmit process stopped flag */\r
-#define ETH_DMA_FLAG_T                 ((uint32_t)0x00000001)  /*!< Transmit flag */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_MAC_Interrupts ETH MAC Interrupts\r
-  * @{\r
-  */\r
-#define ETH_MAC_IT_TST       ((uint32_t)0x00000200)  /*!< Time stamp trigger interrupt (on MAC) */\r
-#define ETH_MAC_IT_MMCT      ((uint32_t)0x00000040)  /*!< MMC transmit interrupt */\r
-#define ETH_MAC_IT_MMCR      ((uint32_t)0x00000020)  /*!< MMC receive interrupt */\r
-#define ETH_MAC_IT_MMC       ((uint32_t)0x00000010)  /*!< MMC interrupt (on MAC) */\r
-#define ETH_MAC_IT_PMT       ((uint32_t)0x00000008)  /*!< PMT interrupt (on MAC) */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_Interrupts ETH DMA Interrupts\r
-  * @{\r
-  */\r
-#define ETH_DMA_IT_TST       ((uint32_t)0x20000000)  /*!< Time-stamp trigger interrupt (on DMA) */\r
-#define ETH_DMA_IT_PMT       ((uint32_t)0x10000000)  /*!< PMT interrupt (on DMA) */\r
-#define ETH_DMA_IT_MMC       ((uint32_t)0x08000000)  /*!< MMC interrupt (on DMA) */\r
-#define ETH_DMA_IT_NIS       ((uint32_t)0x00010000)  /*!< Normal interrupt summary */\r
-#define ETH_DMA_IT_AIS       ((uint32_t)0x00008000)  /*!< Abnormal interrupt summary */\r
-#define ETH_DMA_IT_ER        ((uint32_t)0x00004000)  /*!< Early receive interrupt */\r
-#define ETH_DMA_IT_FBE       ((uint32_t)0x00002000)  /*!< Fatal bus error interrupt */\r
-#define ETH_DMA_IT_ET        ((uint32_t)0x00000400)  /*!< Early transmit interrupt */\r
-#define ETH_DMA_IT_RWT       ((uint32_t)0x00000200)  /*!< Receive watchdog timeout interrupt */\r
-#define ETH_DMA_IT_RPS       ((uint32_t)0x00000100)  /*!< Receive process stopped interrupt */\r
-#define ETH_DMA_IT_RBU       ((uint32_t)0x00000080)  /*!< Receive buffer unavailable interrupt */\r
-#define ETH_DMA_IT_R         ((uint32_t)0x00000040)  /*!< Receive interrupt */\r
-#define ETH_DMA_IT_TU        ((uint32_t)0x00000020)  /*!< Underflow interrupt */\r
-#define ETH_DMA_IT_RO        ((uint32_t)0x00000010)  /*!< Overflow interrupt */\r
-#define ETH_DMA_IT_TJT       ((uint32_t)0x00000008)  /*!< Transmit jabber timeout interrupt */\r
-#define ETH_DMA_IT_TBU       ((uint32_t)0x00000004)  /*!< Transmit buffer unavailable interrupt */\r
-#define ETH_DMA_IT_TPS       ((uint32_t)0x00000002)  /*!< Transmit process stopped interrupt */\r
-#define ETH_DMA_IT_T         ((uint32_t)0x00000001)  /*!< Transmit interrupt */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_transmit_process_state ETH DMA transmit process state\r
-  * @{\r
-  */\r
-#define ETH_DMA_TRANSMITPROCESS_STOPPED     ((uint32_t)0x00000000)  /*!< Stopped - Reset or Stop Tx Command issued */\r
-#define ETH_DMA_TRANSMITPROCESS_FETCHING    ((uint32_t)0x00100000)  /*!< Running - fetching the Tx descriptor */\r
-#define ETH_DMA_TRANSMITPROCESS_WAITING     ((uint32_t)0x00200000)  /*!< Running - waiting for status */\r
-#define ETH_DMA_TRANSMITPROCESS_READING     ((uint32_t)0x00300000)  /*!< Running - reading the data from host memory */\r
-#define ETH_DMA_TRANSMITPROCESS_SUSPENDED   ((uint32_t)0x00600000)  /*!< Suspended - Tx Descriptor unavailable */\r
-#define ETH_DMA_TRANSMITPROCESS_CLOSING     ((uint32_t)0x00700000)  /*!< Running - closing Rx descriptor */\r
-\r
-/**\r
-  * @}\r
-  */\r
-\r
-\r
-/** @defgroup ETH_DMA_receive_process_state ETH DMA receive process state\r
-  * @{\r
-  */\r
-#define ETH_DMA_RECEIVEPROCESS_STOPPED      ((uint32_t)0x00000000)  /*!< Stopped - Reset or Stop Rx Command issued */\r
-#define ETH_DMA_RECEIVEPROCESS_FETCHING     ((uint32_t)0x00020000)  /*!< Running - fetching the Rx descriptor */\r
-#define ETH_DMA_RECEIVEPROCESS_WAITING      ((uint32_t)0x00060000)  /*!< Running - waiting for packet */\r
-#define ETH_DMA_RECEIVEPROCESS_SUSPENDED    ((uint32_t)0x00080000)  /*!< Suspended - Rx Descriptor unavailable */\r
-#define ETH_DMA_RECEIVEPROCESS_CLOSING      ((uint32_t)0x000A0000)  /*!< Running - closing descriptor */\r
-#define ETH_DMA_RECEIVEPROCESS_QUEUING      ((uint32_t)0x000E0000)  /*!< Running - queuing the receive frame into host memory */\r
-\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_DMA_overflow ETH DMA overflow\r
-  * @{\r
-  */\r
-#define ETH_DMA_OVERFLOW_RXFIFOCOUNTER      ((uint32_t)0x10000000)  /*!< Overflow bit for FIFO overflow counter */\r
-#define ETH_DMA_OVERFLOW_MISSEDFRAMECOUNTER ((uint32_t)0x00010000)  /*!< Overflow bit for missed frame counter */\r
-/**\r
-  * @}\r
-  */\r
-\r
-/** @defgroup ETH_EXTI_LINE_WAKEUP ETH EXTI LINE WAKEUP\r
-  * @{\r
-  */\r
-#define ETH_EXTI_LINE_WAKEUP              ((uint32_t)0x00080000)  /*!< External interrupt line 19 Connected to the ETH EXTI Line */\r
-\r
-/**\r
-  * @}\r
-  */\r
-\r
-/**\r
-  * @}\r
-  */\r
-\r
-/* Exported macro ------------------------------------------------------------*/\r
-/** @defgroup ETH_Exported_Macros ETH Exported Macros\r
- *  @brief macros to handle interrupts and specific clock configurations\r
- * @{\r
+ * The Ethernet header files for STM32F2, STM32F4 and STM32F7 have been merged to\r
+ * a single module that works for both parts: "stm32fxx_hal_eth"\r
  */\r
 \r
-/** @brief Reset ETH handle state\r
-  * @param  __HANDLE__: specifies the ETH handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_RESET_HANDLE_STATE(__HANDLE__) ((__HANDLE__)->State = HAL_ETH_STATE_RESET)\r
-\r
-/**\r
-  * @brief  Checks whether the specified ETHERNET DMA Tx Desc flag is set or not.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @param  __FLAG__: specifies the flag of TDES0 to check.\r
-  * @retval the ETH_DMATxDescFlag (SET or RESET).\r
-  */\r
-#define __HAL_ETH_DMATXDESC_GET_FLAG(__HANDLE__, __FLAG__)             ((__HANDLE__)->TxDesc->Status & (__FLAG__) == (__FLAG__))\r
-\r
-/**\r
-  * @brief  Checks whether the specified ETHERNET DMA Rx Desc flag is set or not.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @param  __FLAG__: specifies the flag of RDES0 to check.\r
-  * @retval the ETH_DMATxDescFlag (SET or RESET).\r
-  */\r
-#define __HAL_ETH_DMARXDESC_GET_FLAG(__HANDLE__, __FLAG__)             ((__HANDLE__)->RxDesc->Status & (__FLAG__) == (__FLAG__))\r
-\r
-/**\r
-  * @brief  Enables the specified DMA Rx Desc receive interrupt.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMARXDESC_ENABLE_IT(__HANDLE__)                          ((__HANDLE__)->RxDesc->ControlBufferSize &=(~(uint32_t)ETH_DMARXDESC_DIC))\r
-\r
-/**\r
-  * @brief  Disables the specified DMA Rx Desc receive interrupt.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMARXDESC_DISABLE_IT(__HANDLE__)                         ((__HANDLE__)->RxDesc->ControlBufferSize |= ETH_DMARXDESC_DIC)\r
-\r
-/**\r
-  * @brief  Set the specified DMA Rx Desc Own bit.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMARXDESC_SET_OWN_BIT(__HANDLE__)                           ((__HANDLE__)->RxDesc->Status |= ETH_DMARXDESC_OWN)\r
-\r
-/**\r
-  * @brief  Returns the specified ETHERNET DMA Tx Desc collision count.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval The Transmit descriptor collision counter value.\r
-  */\r
-#define __HAL_ETH_DMATXDESC_GET_COLLISION_COUNT(__HANDLE__)                   (((__HANDLE__)->TxDesc->Status & ETH_DMATXDESC_CC) >> ETH_DMATXDESC_COLLISION_COUNTSHIFT)\r
-\r
-/**\r
-  * @brief  Set the specified DMA Tx Desc Own bit.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMATXDESC_SET_OWN_BIT(__HANDLE__)                       ((__HANDLE__)->TxDesc->Status |= ETH_DMATXDESC_OWN)\r
-\r
-/**\r
-  * @brief  Enables the specified DMA Tx Desc Transmit interrupt.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMATXDESC_ENABLE_IT(__HANDLE__)                          ((__HANDLE__)->TxDesc->Status |= ETH_DMATXDESC_IC)\r
-\r
-/**\r
-  * @brief  Disables the specified DMA Tx Desc Transmit interrupt.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMATXDESC_DISABLE_IT(__HANDLE__)                          ((__HANDLE__)->TxDesc->Status &= ~ETH_DMATXDESC_IC)\r
-\r
-/**\r
-  * @brief  Selects the specified ETHERNET DMA Tx Desc Checksum Insertion.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @param  __CHECKSUM__: specifies is the DMA Tx desc checksum insertion.\r
-  *   This parameter can be one of the following values:\r
-  *     @arg ETH_DMATXDESC_CHECKSUMBYPASS : Checksum bypass\r
-  *     @arg ETH_DMATXDESC_CHECKSUMIPV4HEADER : IPv4 header checksum\r
-  *     @arg ETH_DMATXDESC_CHECKSUMTCPUDPICMPSEGMENT : TCP/UDP/ICMP checksum. Pseudo header checksum is assumed to be present\r
-  *     @arg ETH_DMATXDESC_CHECKSUMTCPUDPICMPFULL : TCP/UDP/ICMP checksum fully in hardware including pseudo header\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMATXDESC_CHECKSUM_INSERTION(__HANDLE__, __CHECKSUM__)     ((__HANDLE__)->TxDesc->Status |= (__CHECKSUM__))\r
-\r
-/**\r
-  * @brief  Enables the DMA Tx Desc CRC.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMATXDESC_CRC_ENABLE(__HANDLE__)                          ((__HANDLE__)->TxDesc->Status &= ~ETH_DMATXDESC_DC)\r
-\r
-/**\r
-  * @brief  Disables the DMA Tx Desc CRC.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMATXDESC_CRC_DISABLE(__HANDLE__)                         ((__HANDLE__)->TxDesc->Status |= ETH_DMATXDESC_DC)\r
-\r
-/**\r
-  * @brief  Enables the DMA Tx Desc padding for frame shorter than 64 bytes.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMATXDESC_SHORT_FRAME_PADDING_ENABLE(__HANDLE__)            ((__HANDLE__)->TxDesc->Status &= ~ETH_DMATXDESC_DP)\r
-\r
-/**\r
-  * @brief  Disables the DMA Tx Desc padding for frame shorter than 64 bytes.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMATXDESC_SHORT_FRAME_PADDING_DISABLE(__HANDLE__)           ((__HANDLE__)->TxDesc->Status |= ETH_DMATXDESC_DP)\r
-\r
-/**\r
- * @brief  Enables the specified ETHERNET MAC interrupts.\r
-  * @param  __HANDLE__   : ETH Handle\r
-  * @param  __INTERRUPT__: specifies the ETHERNET MAC interrupt sources to be\r
-  *   enabled or disabled.\r
-  *   This parameter can be any combination of the following values:\r
-  *     @arg ETH_MAC_IT_TST : Time stamp trigger interrupt\r
-  *     @arg ETH_MAC_IT_PMT : PMT interrupt\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MAC_ENABLE_IT(__HANDLE__, __INTERRUPT__)                 ((__HANDLE__)->Instance->MACIMR |= (__INTERRUPT__))\r
-\r
-/**\r
-  * @brief  Disables the specified ETHERNET MAC interrupts.\r
-  * @param  __HANDLE__   : ETH Handle\r
-  * @param  __INTERRUPT__: specifies the ETHERNET MAC interrupt sources to be\r
-  *   enabled or disabled.\r
-  *   This parameter can be any combination of the following values:\r
-  *     @arg ETH_MAC_IT_TST : Time stamp trigger interrupt\r
-  *     @arg ETH_MAC_IT_PMT : PMT interrupt\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MAC_DISABLE_IT(__HANDLE__, __INTERRUPT__)                ((__HANDLE__)->Instance->MACIMR &= ~(__INTERRUPT__))\r
-\r
-/**\r
-  * @brief  Initiate a Pause Control Frame (Full-duplex only).\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_INITIATE_PAUSE_CONTROL_FRAME(__HANDLE__)              ((__HANDLE__)->Instance->MACFCR |= ETH_MACFCR_FCBBPA)\r
-\r
-/**\r
-  * @brief  Checks whether the ETHERNET flow control busy bit is set or not.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval The new state of flow control busy status bit (SET or RESET).\r
-  */\r
-#define __HAL_ETH_GET_FLOW_CONTROL_BUSY_STATUS(__HANDLE__)               (((__HANDLE__)->Instance->MACFCR & ETH_MACFCR_FCBBPA) == ETH_MACFCR_FCBBPA)\r
-\r
-/**\r
-  * @brief  Enables the MAC Back Pressure operation activation (Half-duplex only).\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_BACK_PRESSURE_ACTIVATION_ENABLE(__HANDLE__)          ((__HANDLE__)->Instance->MACFCR |= ETH_MACFCR_FCBBPA)\r
-\r
-/**\r
-  * @brief  Disables the MAC BackPressure operation activation (Half-duplex only).\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_BACK_PRESSURE_ACTIVATION_DISABLE(__HANDLE__)         ((__HANDLE__)->Instance->MACFCR &= ~ETH_MACFCR_FCBBPA)\r
-\r
-/**\r
-  * @brief  Checks whether the specified ETHERNET MAC flag is set or not.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @param  __FLAG__: specifies the flag to check.\r
-  *   This parameter can be one of the following values:\r
-  *     @arg ETH_MAC_FLAG_TST  : Time stamp trigger flag\r
-  *     @arg ETH_MAC_FLAG_MMCT : MMC transmit flag\r
-  *     @arg ETH_MAC_FLAG_MMCR : MMC receive flag\r
-  *     @arg ETH_MAC_FLAG_MMC  : MMC flag\r
-  *     @arg ETH_MAC_FLAG_PMT  : PMT flag\r
-  * @retval The state of ETHERNET MAC flag.\r
-  */\r
-#define __HAL_ETH_MAC_GET_FLAG(__HANDLE__, __FLAG__)                   (((__HANDLE__)->Instance->MACSR &( __FLAG__)) == ( __FLAG__))\r
-\r
-/**\r
-  * @brief  Enables the specified ETHERNET DMA interrupts.\r
-  * @param  __HANDLE__   : ETH Handle\r
-  * @param  __INTERRUPT__: specifies the ETHERNET DMA interrupt sources to be\r
-  *   enabled @ref ETH_DMA_Interrupts\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMA_ENABLE_IT(__HANDLE__, __INTERRUPT__)                 ((__HANDLE__)->Instance->DMAIER |= (__INTERRUPT__))\r
-\r
-/**\r
-  * @brief  Disables the specified ETHERNET DMA interrupts.\r
-  * @param  __HANDLE__   : ETH Handle\r
-  * @param  __INTERRUPT__: specifies the ETHERNET DMA interrupt sources to be\r
-  *   disabled. @ref ETH_DMA_Interrupts\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMA_DISABLE_IT(__HANDLE__, __INTERRUPT__)                ((__HANDLE__)->Instance->DMAIER &= ~(__INTERRUPT__))\r
-\r
-/**\r
-  * @brief  Clears the ETHERNET DMA IT pending bit.\r
-  * @param  __HANDLE__   : ETH Handle\r
-  * @param  __INTERRUPT__: specifies the interrupt pending bit to clear. @ref ETH_DMA_Interrupts\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_DMA_CLEAR_IT(__HANDLE__, __INTERRUPT__)      ((__HANDLE__)->Instance->DMASR =(__INTERRUPT__))\r
-\r
-/**\r
-  * @brief  Checks whether the specified ETHERNET DMA flag is set or not.\r
-* @param  __HANDLE__: ETH Handle\r
-  * @param  __FLAG__: specifies the flag to check. @ref ETH_DMA_Flags\r
-  * @retval The new state of ETH_DMA_FLAG (SET or RESET).\r
-  */\r
-#define __HAL_ETH_DMA_GET_FLAG(__HANDLE__, __FLAG__)                   (((__HANDLE__)->Instance->DMASR &( __FLAG__)) == ( __FLAG__))\r
-\r
-/**\r
-  * @brief  Checks whether the specified ETHERNET DMA flag is set or not.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @param  __FLAG__: specifies the flag to clear. @ref ETH_DMA_Flags\r
-  * @retval The new state of ETH_DMA_FLAG (SET or RESET).\r
-  */\r
-#define __HAL_ETH_DMA_CLEAR_FLAG(__HANDLE__, __FLAG__)                 ((__HANDLE__)->Instance->DMASR = (__FLAG__))\r
-\r
-/**\r
-  * @brief  Checks whether the specified ETHERNET DMA overflow flag is set or not.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @param  __OVERFLOW__: specifies the DMA overflow flag to check.\r
-  *   This parameter can be one of the following values:\r
-  *     @arg ETH_DMA_OVERFLOW_RXFIFOCOUNTER : Overflow for FIFO Overflows Counter\r
-  *     @arg ETH_DMA_OVERFLOW_MISSEDFRAMECOUNTER : Overflow for Buffer Unavailable Missed Frame Counter\r
-  * @retval The state of ETHERNET DMA overflow Flag (SET or RESET).\r
-  */\r
-#define __HAL_ETH_GET_DMA_OVERFLOW_STATUS(__HANDLE__, __OVERFLOW__)       (((__HANDLE__)->Instance->DMAMFBOCR & (__OVERFLOW__)) == (__OVERFLOW__))\r
-\r
-/**\r
-  * @brief  Set the DMA Receive status watchdog timer register value\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @param  __VALUE__: DMA Receive status watchdog timer register value\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_SET_RECEIVE_WATCHDOG_TIMER(__HANDLE__, __VALUE__)       ((__HANDLE__)->Instance->DMARSWTR = (__VALUE__))\r
-\r
-/**\r
-  * @brief  Enables any unicast packet filtered by the MAC address\r
-  *   recognition to be a wake-up frame.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_GLOBAL_UNICAST_WAKEUP_ENABLE(__HANDLE__)               ((__HANDLE__)->Instance->MACPMTCSR |= ETH_MACPMTCSR_GU)\r
-\r
-/**\r
-  * @brief  Disables any unicast packet filtered by the MAC address\r
-  *   recognition to be a wake-up frame.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_GLOBAL_UNICAST_WAKEUP_DISABLE(__HANDLE__)              ((__HANDLE__)->Instance->MACPMTCSR &= ~ETH_MACPMTCSR_GU)\r
-\r
-/**\r
-  * @brief  Enables the MAC Wake-Up Frame Detection.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_FRAME_DETECTION_ENABLE(__HANDLE__)              ((__HANDLE__)->Instance->MACPMTCSR |= ETH_MACPMTCSR_WFE)\r
-\r
-/**\r
-  * @brief  Disables the MAC Wake-Up Frame Detection.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_FRAME_DETECTION_DISABLE(__HANDLE__)             ((__HANDLE__)->Instance->MACPMTCSR &= ~ETH_MACPMTCSR_WFE)\r
-\r
-/**\r
-  * @brief  Enables the MAC Magic Packet Detection.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MAGIC_PACKET_DETECTION_ENABLE(__HANDLE__)              ((__HANDLE__)->Instance->MACPMTCSR |= ETH_MACPMTCSR_MPE)\r
-\r
-/**\r
-  * @brief  Disables the MAC Magic Packet Detection.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MAGIC_PACKET_DETECTION_DISABLE(__HANDLE__)             ((__HANDLE__)->Instance->MACPMTCSR &= ~ETH_MACPMTCSR_WFE)\r
-\r
-/**\r
-  * @brief  Enables the MAC Power Down.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_POWER_DOWN_ENABLE(__HANDLE__)                         ((__HANDLE__)->Instance->MACPMTCSR |= ETH_MACPMTCSR_PD)\r
-\r
-/**\r
-  * @brief  Disables the MAC Power Down.\r
-  * @param  __HANDLE__: ETH Handle\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_POWER_DOWN_DISABLE(__HANDLE__)                        ((__HANDLE__)->Instance->MACPMTCSR &= ~ETH_MACPMTCSR_PD)\r
-\r
-/**\r
-  * @brief  Checks whether the specified ETHERNET PMT flag is set or not.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @param  __FLAG__: specifies the flag to check.\r
-  *   This parameter can be one of the following values:\r
-  *     @arg ETH_PMT_FLAG_WUFFRPR : Wake-Up Frame Filter Register Pointer Reset\r
-  *     @arg ETH_PMT_FLAG_WUFR    : Wake-Up Frame Received\r
-  *     @arg ETH_PMT_FLAG_MPR     : Magic Packet Received\r
-  * @retval The new state of ETHERNET PMT Flag (SET or RESET).\r
-  */\r
-#define __HAL_ETH_GET_PMT_FLAG_STATUS(__HANDLE__, __FLAG__)               (((__HANDLE__)->Instance->MACPMTCSR &( __FLAG__)) == ( __FLAG__))\r
-\r
-/**\r
-  * @brief  Preset and Initialize the MMC counters to almost-full value: 0xFFFF_FFF0 (full - 16)\r
-  * @param   __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_COUNTER_FULL_PRESET(__HANDLE__)                     ((__HANDLE__)->Instance->MMCCR |= (ETH_MMCCR_MCFHP | ETH_MMCCR_MCP))\r
-\r
-/**\r
-  * @brief  Preset and Initialize the MMC counters to almost-half value: 0x7FFF_FFF0 (half - 16)\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_COUNTER_HALF_PRESET(__HANDLE__)                     do{(__HANDLE__)->Instance->MMCCR &= ~ETH_MMCCR_MCFHP;\\r
-                                                                          (__HANDLE__)->Instance->MMCCR |= ETH_MMCCR_MCP;} while (0)\r
-\r
-/**\r
-  * @brief  Enables the MMC Counter Freeze.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_COUNTER_FREEZE_ENABLE(__HANDLE__)                  ((__HANDLE__)->Instance->MMCCR |= ETH_MMCCR_MCF)\r
-\r
-/**\r
-  * @brief  Disables the MMC Counter Freeze.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_COUNTER_FREEZE_DISABLE(__HANDLE__)                 ((__HANDLE__)->Instance->MMCCR &= ~ETH_MMCCR_MCF)\r
-\r
-/**\r
-  * @brief  Enables the MMC Reset On Read.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_ETH_MMC_RESET_ONREAD_ENABLE(__HANDLE__)                ((__HANDLE__)->Instance->MMCCR |= ETH_MMCCR_ROR)\r
-\r
-/**\r
-  * @brief  Disables the MMC Reset On Read.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_ETH_MMC_RESET_ONREAD_DISABLE(__HANDLE__)               ((__HANDLE__)->Instance->MMCCR &= ~ETH_MMCCR_ROR)\r
-\r
-/**\r
-  * @brief  Enables the MMC Counter Stop Rollover.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_ETH_MMC_COUNTER_ROLLOVER_ENABLE(__HANDLE__)            ((__HANDLE__)->Instance->MMCCR &= ~ETH_MMCCR_CSR)\r
-\r
-/**\r
-  * @brief  Disables the MMC Counter Stop Rollover.\r
-  * @param  __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_ETH_MMC_COUNTER_ROLLOVER_DISABLE(__HANDLE__)           ((__HANDLE__)->Instance->MMCCR |= ETH_MMCCR_CSR)\r
-\r
-/**\r
-  * @brief  Resets the MMC Counters.\r
-  * @param   __HANDLE__: ETH Handle.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_COUNTERS_RESET(__HANDLE__)                         ((__HANDLE__)->Instance->MMCCR |= ETH_MMCCR_CR)\r
-\r
-/**\r
-  * @brief  Enables the specified ETHERNET MMC Rx interrupts.\r
-  * @param   __HANDLE__: ETH Handle.\r
-  * @param  __INTERRUPT__: specifies the ETHERNET MMC interrupt sources to be enabled or disabled.\r
-  *   This parameter can be one of the following values:\r
-  *     @arg ETH_MMC_IT_RGUF  : When Rx good unicast frames counter reaches half the maximum value\r
-  *     @arg ETH_MMC_IT_RFAE  : When Rx alignment error counter reaches half the maximum value\r
-  *     @arg ETH_MMC_IT_RFCE  : When Rx crc error counter reaches half the maximum value\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_RX_IT_ENABLE(__HANDLE__, __INTERRUPT__)               (__HANDLE__)->Instance->MMCRIMR &= ~((__INTERRUPT__) & 0xEFFFFFFF)\r
-/**\r
-  * @brief  Disables the specified ETHERNET MMC Rx interrupts.\r
-  * @param   __HANDLE__: ETH Handle.\r
-  * @param  __INTERRUPT__: specifies the ETHERNET MMC interrupt sources to be enabled or disabled.\r
-  *   This parameter can be one of the following values:\r
-  *     @arg ETH_MMC_IT_RGUF  : When Rx good unicast frames counter reaches half the maximum value\r
-  *     @arg ETH_MMC_IT_RFAE  : When Rx alignment error counter reaches half the maximum value\r
-  *     @arg ETH_MMC_IT_RFCE  : When Rx crc error counter reaches half the maximum value\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_RX_IT_DISABLE(__HANDLE__, __INTERRUPT__)              (__HANDLE__)->Instance->MMCRIMR |= ((__INTERRUPT__) & 0xEFFFFFFF)\r
-/**\r
-  * @brief  Enables the specified ETHERNET MMC Tx interrupts.\r
-  * @param   __HANDLE__: ETH Handle.\r
-  * @param  __INTERRUPT__: specifies the ETHERNET MMC interrupt sources to be enabled or disabled.\r
-  *   This parameter can be one of the following values:\r
-  *     @arg ETH_MMC_IT_TGF   : When Tx good frame counter reaches half the maximum value\r
-  *     @arg ETH_MMC_IT_TGFMSC: When Tx good multi col counter reaches half the maximum value\r
-  *     @arg ETH_MMC_IT_TGFSC : When Tx good single col counter reaches half the maximum value\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_TX_IT_ENABLE(__HANDLE__, __INTERRUPT__)            ((__HANDLE__)->Instance->MMCRIMR &= ~ (__INTERRUPT__))\r
-\r
-/**\r
-  * @brief  Disables the specified ETHERNET MMC Tx interrupts.\r
-  * @param   __HANDLE__: ETH Handle.\r
-  * @param  __INTERRUPT__: specifies the ETHERNET MMC interrupt sources to be enabled or disabled.\r
-  *   This parameter can be one of the following values:\r
-  *     @arg ETH_MMC_IT_TGF   : When Tx good frame counter reaches half the maximum value\r
-  *     @arg ETH_MMC_IT_TGFMSC: When Tx good multi col counter reaches half the maximum value\r
-  *     @arg ETH_MMC_IT_TGFSC : When Tx good single col counter reaches half the maximum value\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_MMC_TX_IT_DISABLE(__HANDLE__, __INTERRUPT__)           ((__HANDLE__)->Instance->MMCRIMR |= (__INTERRUPT__))\r
-\r
-/**\r
-  * @brief  Enables the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_ENABLE_IT()    EXTI->IMR |= (ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief  Disables the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_DISABLE_IT()   EXTI->IMR &= ~(ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief Enable event on ETH External event line.\r
-  * @retval None.\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_ENABLE_EVENT()  EXTI->EMR |= (ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief Disable event on ETH External event line\r
-  * @retval None.\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_DISABLE_EVENT() EXTI->EMR &= ~(ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief  Get flag of the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_GET_FLAG()     EXTI->PR & (ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief  Clear flag of the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_CLEAR_FLAG()   EXTI->PR = (ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief  Enables rising edge trigger to the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_ENABLE_RISING_EDGE_TRIGGER()  EXTI->RTSR |= ETH_EXTI_LINE_WAKEUP\r
-\r
-/**\r
-  * @brief  Disables the rising edge trigger to the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_DISABLE_RISING_EDGE_TRIGGER()  EXTI->RTSR &= ~(ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief  Enables falling edge trigger to the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_ENABLE_FALLING_EDGE_TRIGGER()  EXTI->FTSR |= (ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief  Disables falling edge trigger to the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_DISABLE_FALLING_EDGE_TRIGGER()  EXTI->FTSR &= ~(ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief  Enables rising/falling edge trigger to the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_ENABLE_FALLINGRISING_TRIGGER()  EXTI->RTSR |= ETH_EXTI_LINE_WAKEUP;\\r
-                                                              EXTI->FTSR |= ETH_EXTI_LINE_WAKEUP\r
-\r
-/**\r
-  * @brief  Disables rising/falling edge trigger to the ETH External interrupt line.\r
-  * @retval None\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_DISABLE_FALLINGRISING_TRIGGER()  EXTI->RTSR &= ~(ETH_EXTI_LINE_WAKEUP);\\r
-                                                               EXTI->FTSR &= ~(ETH_EXTI_LINE_WAKEUP)\r
-\r
-/**\r
-  * @brief Generate a Software interrupt on selected EXTI line.\r
-  * @retval None.\r
-  */\r
-#define __HAL_ETH_WAKEUP_EXTI_GENERATE_SWIT()                  EXTI->SWIER|= ETH_EXTI_LINE_WAKEUP\r
-\r
-/**\r
-  * @}\r
-  */\r
-/* Exported functions --------------------------------------------------------*/\r
-\r
-/** @addtogroup ETH_Exported_Functions\r
-  * @{\r
-  */\r
-\r
-/* Initialization and de-initialization functions  ****************************/\r
-\r
-/** @addtogroup ETH_Exported_Functions_Group1\r
-  * @{\r
-  */\r
-HAL_StatusTypeDef HAL_ETH_Init(ETH_HandleTypeDef *heth);\r
-HAL_StatusTypeDef HAL_ETH_DeInit(ETH_HandleTypeDef *heth);\r
-void HAL_ETH_MspInit(ETH_HandleTypeDef *heth);\r
-void HAL_ETH_MspDeInit(ETH_HandleTypeDef *heth);\r
-HAL_StatusTypeDef HAL_ETH_DMATxDescListInit(ETH_HandleTypeDef *heth, ETH_DMADescTypeDef *DMATxDescTab, uint8_t* TxBuff, uint32_t TxBuffCount);\r
-HAL_StatusTypeDef HAL_ETH_DMARxDescListInit(ETH_HandleTypeDef *heth, ETH_DMADescTypeDef *DMARxDescTab, uint8_t *RxBuff, uint32_t RxBuffCount);\r
-\r
-/**\r
-  * @}\r
-  */\r
-/* IO operation functions  ****************************************************/\r
-\r
-/** @addtogroup ETH_Exported_Functions_Group2\r
-  * @{\r
-  */\r
-HAL_StatusTypeDef HAL_ETH_TransmitFrame(ETH_HandleTypeDef *heth, uint32_t FrameLength);\r
-HAL_StatusTypeDef HAL_ETH_GetReceivedFrame(ETH_HandleTypeDef *heth);\r
-/* Communication with PHY functions*/\r
-HAL_StatusTypeDef HAL_ETH_ReadPHYRegister(ETH_HandleTypeDef *heth, uint16_t PHYReg, uint32_t *RegValue);\r
-HAL_StatusTypeDef HAL_ETH_WritePHYRegister(ETH_HandleTypeDef *heth, uint16_t PHYReg, uint32_t RegValue);\r
-/* Non-Blocking mode: Interrupt */\r
-HAL_StatusTypeDef HAL_ETH_GetReceivedFrame_IT(ETH_HandleTypeDef *heth);\r
-void HAL_ETH_IRQHandler(ETH_HandleTypeDef *heth);\r
-/* Callback in non blocking modes (Interrupt) */\r
-void HAL_ETH_TxCpltCallback(ETH_HandleTypeDef *heth);\r
-void HAL_ETH_RxCpltCallback(ETH_HandleTypeDef *heth);\r
-void HAL_ETH_ErrorCallback(ETH_HandleTypeDef *heth);\r
-/**\r
-  * @}\r
-  */\r
-\r
-/* Peripheral Control functions  **********************************************/\r
-\r
-/** @addtogroup ETH_Exported_Functions_Group3\r
-  * @{\r
-  */\r
-\r
-HAL_StatusTypeDef HAL_ETH_Start(ETH_HandleTypeDef *heth);\r
-HAL_StatusTypeDef HAL_ETH_Stop(ETH_HandleTypeDef *heth);\r
-HAL_StatusTypeDef HAL_ETH_ConfigMAC(ETH_HandleTypeDef *heth, ETH_MACInitTypeDef *macconf);\r
-HAL_StatusTypeDef HAL_ETH_ConfigDMA(ETH_HandleTypeDef *heth, ETH_DMAInitTypeDef *dmaconf);\r
-/**\r
-  * @}\r
-  */\r
-\r
-/* Peripheral State functions  ************************************************/\r
-\r
-/** @addtogroup ETH_Exported_Functions_Group4\r
-  * @{\r
-  */\r
-HAL_ETH_StateTypeDef HAL_ETH_GetState(ETH_HandleTypeDef *heth);\r
-/**\r
-  * @}\r
-  */\r
-\r
-/**\r
-  * @}\r
-  */\r
-\r
-/**\r
-  * @}\r
-  */\r
-\r
-/**\r
-  * @}\r
-  */\r
-\r
-#endif /* STM32F405xx || STM32F415xx || STM32F407xx || STM32F417xx || STM32F427xx || STM32F437xx || STM32F429xx || STM32F439xx */\r
-\r
-#ifdef __cplusplus\r
-}\r
-#endif\r
-\r
-#endif /* __STM32F4xx_HAL_ETH_H */\r
-\r
-\r
-/************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/\r
+#include "stm32fxx_hal_eth.h"\r
index 86579ecdbea5703ac8fc1e6d1eb351b19c13b1eb..e8d12a6a7d0a08f6e387521ea1332fa15274e6b3 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
index 9d0b825a342fcc24f76f622af4292c604e531802..ad0717780b253fff0960db1deefab6ff4077fbf3 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -21,7 +21,7 @@ CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
 \r
  http://aws.amazon.com/freertos\r
  http://www.FreeRTOS.org\r
-*/\r
+ */\r
 \r
 /* Standard includes. */\r
 #include <stdint.h>\r
@@ -38,6 +38,7 @@ CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
 #include "FreeRTOS_IP.h"\r
 #include "FreeRTOS_Sockets.h"\r
 #include "FreeRTOS_IP_Private.h"\r
+#include "FreeRTOS_ARP.h"\r
 #include "NetworkBufferManagement.h"\r
 #include "NetworkInterface.h"\r
 \r
@@ -50,10 +51,13 @@ CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
 /* Provided memory configured as uncached. */\r
 #include "uncached_memory.h"\r
 \r
-#ifndef        BMSR_LINK_STATUS\r
-       #define BMSR_LINK_STATUS            0x0004UL\r
+#ifndef niEMAC_HANDLER_TASK_PRIORITY\r
+       #define niEMAC_HANDLER_TASK_PRIORITY    configMAX_PRIORITIES - 1\r
 #endif\r
 \r
+#define niBMSR_LINK_STATUS         0x0004UL\r
+#define niBMSR_AN_COMPLETE                     0x0020u /* Auto-Negotiation process completed */\r
+\r
 #ifndef        PHY_LS_HIGH_CHECK_TIME_MS\r
        /* Check if the LinkSStatus in the PHY is still high after 15 seconds of not\r
        receiving packets. */\r
@@ -188,7 +192,7 @@ const TickType_t xWaitLinkDelay = pdMS_TO_TICKS( 7000UL ), xWaitRelinkDelay = pd
                possible priority to ensure the interrupt handler can return directly\r
                to it.  The task's handle is stored in xEMACTaskHandle so interrupts can\r
                notify the task when there is something to process. */\r
-               xTaskCreate( prvEMACHandlerTask, "EMAC", configEMAC_TASK_STACK_SIZE, NULL, configMAX_PRIORITIES - 1, &xEMACTaskHandle );\r
+               xTaskCreate( prvEMACHandlerTask, "EMAC", configEMAC_TASK_STACK_SIZE, NULL, niEMAC_HANDLER_TASK_PRIORITY, &xEMACTaskHandle );\r
        }\r
        else\r
        {\r
@@ -206,7 +210,34 @@ const TickType_t xWaitLinkDelay = pdMS_TO_TICKS( 7000UL ), xWaitRelinkDelay = pd
 \r
 BaseType_t xNetworkInterfaceOutput( NetworkBufferDescriptor_t * const pxBuffer, BaseType_t bReleaseAfterSend )\r
 {\r
-       if( ( ulPHYLinkStatus & BMSR_LINK_STATUS ) != 0 )\r
+       if( xCheckLoopback( pxBuffer, bReleaseAfterSend ) != 0 )\r
+       {\r
+               /* The packet has been sent back to the IP-task.\r
+               The IP-task will further handle it.\r
+               Do not release the descriptor. */\r
+               return pdTRUE;\r
+       }\r
+       #if( ipconfigDRIVER_INCLUDED_TX_IP_CHECKSUM != 0 )\r
+       {\r
+       ProtocolPacket_t *pxPacket;\r
+\r
+               /* If the peripheral must calculate the checksum, it wants\r
+               the protocol checksum to have a value of zero. */\r
+               pxPacket = ( ProtocolPacket_t * ) ( pxBuffer->pucEthernetBuffer );\r
+               if( pxPacket->xICMPPacket.xIPHeader.ucProtocol == ipPROTOCOL_ICMP )\r
+               {\r
+               IPHeader_t *pxIPHeader = &( pxPacket->xUDPPacket.xIPHeader );\r
+\r
+                       pxPacket->xICMPPacket.xICMPHeader.usChecksum = ( uint16_t )0u;\r
+                       pxIPHeader->usHeaderChecksum = 0u;\r
+                       pxIPHeader->usHeaderChecksum = usGenerateChecksum( 0UL, ( uint8_t * ) &( pxIPHeader->ucVersionHeaderLength ), ipSIZE_OF_IPv4_HEADER );\r
+                       pxIPHeader->usHeaderChecksum = ~FreeRTOS_htons( pxIPHeader->usHeaderChecksum );\r
+\r
+                       usGenerateProtocolChecksum( (uint8_t*)&( pxPacket->xUDPPacket ), pxBuffer->xDataLength, pdTRUE );\r
+               }\r
+       }\r
+       #endif /* ipconfigDRIVER_INCLUDED_TX_IP_CHECKSUM */\r
+       if( ( ulPHYLinkStatus & niBMSR_LINK_STATUS ) != 0 )\r
        {\r
                iptraceNETWORK_INTERFACE_TRANSMIT();\r
                emacps_send_message( &xEMACpsif, pxBuffer, bReleaseAfterSend );\r
@@ -249,7 +280,7 @@ BaseType_t xReturn;
                }\r
                ulPHYLinkStatus = ulReadMDIO( PHY_REG_01_BMSR );\r
 \r
-               if( ( ulPHYLinkStatus & BMSR_LINK_STATUS ) != 0 )\r
+               if( ( ulPHYLinkStatus & niBMSR_LINK_STATUS ) != 0 )\r
                {\r
                        xReturn = pdTRUE;\r
                        break;\r
@@ -281,7 +312,7 @@ BaseType_t xGetPhyLinkStatus( void )
 {\r
 BaseType_t xReturn;\r
 \r
-       if( ( ulPHYLinkStatus & BMSR_LINK_STATUS ) == 0 )\r
+       if( ( ulPHYLinkStatus & niBMSR_LINK_STATUS ) == 0 )\r
        {\r
                xReturn = pdFALSE;\r
        }\r
@@ -298,11 +329,12 @@ static void prvEMACHandlerTask( void *pvParameters )
 {\r
 TimeOut_t xPhyTime;\r
 TickType_t xPhyRemTime;\r
-UBaseType_t uxLastMinBufferCount = 0;\r
 UBaseType_t uxCurrentCount;\r
 BaseType_t xResult = 0;\r
 uint32_t xStatus;\r
 const TickType_t ulMaxBlockTime = pdMS_TO_TICKS( 100UL );\r
+UBaseType_t uxLastMinBufferCount = 0;\r
+UBaseType_t uxCurrentBufferCount = 0;\r
 \r
        /* Remove compiler warnings about unused parameters. */\r
        ( void ) pvParameters;\r
@@ -316,14 +348,14 @@ const TickType_t ulMaxBlockTime = pdMS_TO_TICKS( 100UL );
 \r
        for( ;; )\r
        {\r
-               uxCurrentCount = uxGetMinimumFreeNetworkBuffers();\r
-               if( uxLastMinBufferCount != uxCurrentCount )\r
+               uxCurrentBufferCount = uxGetMinimumFreeNetworkBuffers();\r
+               if( uxLastMinBufferCount != uxCurrentBufferCount )\r
                {\r
                        /* The logging produced below may be helpful\r
                        while tuning +TCP: see how many buffers are in use. */\r
-                       uxLastMinBufferCount = uxCurrentCount;\r
+                       uxLastMinBufferCount = uxCurrentBufferCount;\r
                        FreeRTOS_printf( ( "Network buffers: %lu lowest %lu\n",\r
-                               uxGetNumberOfFreeNetworkBuffers(), uxCurrentCount ) );\r
+                               uxGetNumberOfFreeNetworkBuffers(), uxCurrentBufferCount ) );\r
                }\r
 \r
                #if( ipconfigCHECK_IP_QUEUE_SPACE != 0 )\r
@@ -364,7 +396,6 @@ const TickType_t ulMaxBlockTime = pdMS_TO_TICKS( 100UL );
                        xEMACpsif.isr_events &= ~EMAC_IF_ERR_EVENT;\r
                        emacps_check_errors( &xEMACpsif );\r
                }\r
-\r
                if( xResult > 0 )\r
                {\r
                        /* A packet was received. No need to check for the PHY status now,\r
@@ -372,19 +403,22 @@ const TickType_t ulMaxBlockTime = pdMS_TO_TICKS( 100UL );
                        vTaskSetTimeOutState( &xPhyTime );\r
                        xPhyRemTime = pdMS_TO_TICKS( PHY_LS_HIGH_CHECK_TIME_MS );\r
                        xResult = 0;\r
+                       /* Indicate that the Link Status is high, so that\r
+                       xNetworkInterfaceOutput() can send packets. */\r
+                       ulPHYLinkStatus |= niBMSR_LINK_STATUS;\r
                }\r
                else if( xTaskCheckForTimeOut( &xPhyTime, &xPhyRemTime ) != pdFALSE )\r
                {\r
                        xStatus = ulReadMDIO( PHY_REG_01_BMSR );\r
 \r
-                       if( ( ulPHYLinkStatus & BMSR_LINK_STATUS ) != ( xStatus & BMSR_LINK_STATUS ) )\r
+                       if( ( ulPHYLinkStatus & niBMSR_LINK_STATUS ) != ( xStatus & niBMSR_LINK_STATUS ) )\r
                        {\r
                                ulPHYLinkStatus = xStatus;\r
-                               FreeRTOS_printf( ( "prvEMACHandlerTask: PHY LS now %d\n", ( ulPHYLinkStatus & BMSR_LINK_STATUS ) != 0 ) );\r
+                               FreeRTOS_printf( ( "prvEMACHandlerTask: PHY LS now %d\n", ( ulPHYLinkStatus & niBMSR_LINK_STATUS ) != 0 ) );\r
                        }\r
 \r
                        vTaskSetTimeOutState( &xPhyTime );\r
-                       if( ( ulPHYLinkStatus & BMSR_LINK_STATUS ) != 0 )\r
+                       if( ( ulPHYLinkStatus & niBMSR_LINK_STATUS ) != 0 )\r
                        {\r
                                xPhyRemTime = pdMS_TO_TICKS( PHY_LS_HIGH_CHECK_TIME_MS );\r
                        }\r
index 5834adaf1ea1636216451f93af9cba5e3a811066..b43e50ec20f4bc5f410b39d1653cc6d0767b3982 100644 (file)
@@ -1,5 +1,3 @@
-#warning Temoporary file and a dependent on the Zynq network interface.\r
-\r
 /*\r
  * uncached_memory.c\r
  *\r
  * uncached memory.\r
  */\r
 \r
+/* Standard includes. */\r
+#include <stdint.h>\r
+#include <stdio.h>\r
+#include <stdlib.h>\r
+\r
+/* FreeRTOS includes. */\r
+#include "FreeRTOS.h"\r
+#include "task.h"\r
+#include "queue.h"\r
+\r
+/* FreeRTOS+TCP includes. */\r
+#include "FreeRTOS_IP.h"\r
+#include "FreeRTOS_Sockets.h"\r
+#include "FreeRTOS_IP_Private.h"\r
+\r
 #include "Zynq/x_emacpsif.h"\r
 #include "Zynq/x_topology.h"\r
 #include "xstatus.h"\r
 #include "xil_exception.h"\r
 #include "xil_mmu.h"\r
 \r
-#include "FreeRTOS.h"\r
-\r
 #include "uncached_memory.h"\r
 \r
-#include "Demo_Logging.h"\r
-\r
 #define UNCACHED_MEMORY_SIZE   0x100000ul\r
 \r
 #define DDR_MEMORY_END (XPAR_PS7_DDR_0_S_AXI_HIGHADDR+1)\r
@@ -100,7 +109,7 @@ static void vInitialiseUncachedMemory( )
 \r
        if( ( ( u32 )pucStartOfMemory ) + UNCACHED_MEMORY_SIZE > DDR_MEMORY_END )\r
        {\r
-               vLoggingPrintf("vInitialiseUncachedMemory: Can not allocate uncached memory\n" );\r
+//             vLoggingPrintf("vInitialiseUncachedMemory: Can not allocate uncached memory\n" );\r
        }\r
        else\r
        {\r
@@ -109,7 +118,11 @@ static void vInitialiseUncachedMemory( )
                 * address range that starts after "_end" is made uncached\r
                 * by setting appropriate attributes in the translation table.\r
                 */\r
-               Xil_SetTlbAttributes( ( uint32_t )pucStartOfMemory, 0xc02 ); // addr, attr\r
+               /* FIXME claudio rossi. Modified to prevent data abort exception (misaligned access)\r
+                * when application is compiled with -O1 or more optimization flag.\r
+                */\r
+/*             Xil_SetTlbAttributes( ( uint32_t )pucStartOfMemory, 0xc02 ); // addr, attr */\r
+               Xil_SetTlbAttributes( ( uint32_t )pucStartOfMemory, 0x1c02 ); // addr, attr\r
 \r
                /* For experiments in the SDIO driver, make the remaining uncached memory public */\r
                pucHeadOfMemory = pucStartOfMemory;\r
index b81841dcfbd70e9ce4f0fd3a1a766d71ccc47822..895564ca361ae9dc6804bca237b0a2759f908b68 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
@@ -21,16 +21,7 @@ CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
 \r
  http://aws.amazon.com/freertos\r
  http://www.FreeRTOS.org\r
-*/\r
-\r
-#include "Zynq/x_emacpsif.h"\r
-#include "Zynq/x_topology.h"\r
-#include "xstatus.h"\r
-\r
-#include "xparameters.h"\r
-#include "xparameters_ps.h"\r
-#include "xil_exception.h"\r
-#include "xil_mmu.h"\r
+ */\r
 \r
 #include "FreeRTOS.h"\r
 #include "task.h"\r
@@ -43,6 +34,15 @@ CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
 #include "FreeRTOS_IP_Private.h"\r
 #include "NetworkBufferManagement.h"\r
 \r
+#include "Zynq/x_emacpsif.h"\r
+#include "Zynq/x_topology.h"\r
+#include "xstatus.h"\r
+\r
+#include "xparameters.h"\r
+#include "xparameters_ps.h"\r
+#include "xil_exception.h"\r
+#include "xil_mmu.h"\r
+\r
 #include "uncached_memory.h"\r
 \r
 /* Two defines used to set or clear the EMAC interrupt */\r
@@ -201,7 +201,7 @@ BaseType_t xReturn;
 XStatus emacps_send_message(xemacpsif_s *xemacpsif, NetworkBufferDescriptor_t *pxBuffer, int iReleaseAfterSend )\r
 {\r
 int head = xemacpsif->txHead;\r
-int tail = xemacpsif->txTail;\r
+//int tail = xemacpsif->txTail;\r
 int iHasSent = 0;\r
 uint32_t ulBaseAddress = xemacpsif->emacps.Config.BaseAddress;\r
 TickType_t xBlockTimeTicks = pdMS_TO_TICKS( 5000u );\r
@@ -313,10 +313,7 @@ void emacps_recv_handler(void *arg)
        portYIELD_FROM_ISR( xHigherPriorityTaskWoken );\r
 }\r
 \r
-static NetworkBufferDescriptor_t *ethMsg = NULL;\r
-static NetworkBufferDescriptor_t *ethLast = NULL;\r
-\r
-static void passEthMessages( void )\r
+static void passEthMessages( NetworkBufferDescriptor_t *ethMsg )\r
 {\r
 IPStackEvent_t xRxEvent;\r
 \r
@@ -338,20 +335,50 @@ IPStackEvent_t xRxEvent;
                iptraceETHERNET_RX_EVENT_LOST();\r
                FreeRTOS_printf( ( "passEthMessages: Can not queue return packet!\n" ) );\r
        }\r
-\r
-       ethMsg = ethLast = NULL;\r
 }\r
 \r
+TickType_t ack_reception_delay = 10;\r
+\r
 int emacps_check_rx( xemacpsif_s *xemacpsif )\r
 {\r
 NetworkBufferDescriptor_t *pxBuffer, *pxNewBuffer;\r
 int rx_bytes;\r
 volatile int msgCount = 0;\r
 int head = xemacpsif->rxHead;\r
+BaseType_t bHasDataPacket = pdFALSE;\r
+NetworkBufferDescriptor_t *ethMsg = NULL;\r
+NetworkBufferDescriptor_t *ethLast = NULL;\r
 \r
        /* There seems to be an issue (SI# 692601), see comments below. */\r
        resetrx_on_no_rxdata(xemacpsif);\r
 \r
+       {\r
+               static int maxcount = 0;\r
+               int count = 0;\r
+               for( ;; )\r
+               {\r
+                       if( ( ( xemacpsif->rxSegments[ head ].address & XEMACPS_RXBUF_NEW_MASK ) == 0 ) ||\r
+                               ( pxDMA_rx_buffers[ head ] == NULL ) )\r
+                       {\r
+                               break;\r
+                       }\r
+                       count++;\r
+                       if( ++head == ipconfigNIC_N_RX_DESC )\r
+                       {\r
+                               head = 0;\r
+                       }\r
+                       if( head == xemacpsif->rxHead )\r
+                       {\r
+                               break;\r
+                       }\r
+               }\r
+               if (maxcount < count) {\r
+                       maxcount = count;\r
+                       FreeRTOS_printf( ( "emacps_check_rx: %d packets\n", maxcount ) );\r
+               }\r
+               head = xemacpsif->rxHead;\r
+       }\r
+\r
        /* This FreeRTOS+TCP driver shall be compiled with the option\r
        "ipconfigUSE_LINKED_RX_MESSAGES" enabled.  It allows the driver to send a\r
        chain of RX messages within one message to the IP-task. */\r
@@ -384,7 +411,10 @@ int head = xemacpsif->rxHead;
                        rx_bytes = xemacpsif->rxSegments[ head ].flags & XEMACPS_RXBUF_LEN_MASK;\r
 \r
                        pxBuffer->xDataLength = rx_bytes;\r
-\r
+if( rx_bytes > 60 )\r
+{\r
+       bHasDataPacket = 1;\r
+}\r
                        if( ucIsCachedMemory( pxBuffer->pucEthernetBuffer ) != 0 )\r
                        {\r
                                Xil_DCacheInvalidateRange( ( ( uint32_t )pxBuffer->pucEthernetBuffer ) - ipconfigPACKET_FILLER_SIZE, (unsigned)rx_bytes );\r
@@ -421,8 +451,11 @@ int head = xemacpsif->rxHead;
                                        addr |= XEMACPS_RXBUF_WRAP_MASK;\r
                                }\r
                                /* Clearing 'XEMACPS_RXBUF_NEW_MASK'       0x00000001 *< Used bit.. */\r
-                               xemacpsif->rxSegments[ head ].address = addr;\r
                                xemacpsif->rxSegments[ head ].flags = 0;\r
+                               xemacpsif->rxSegments[ head ].address = addr;\r
+                               if (xemacpsif->rxSegments[ head ].address) {\r
+                                       // Just to read it\r
+                               }\r
                        }\r
                }\r
 \r
@@ -435,7 +468,11 @@ int head = xemacpsif->rxHead;
 \r
        if( ethMsg != NULL )\r
        {\r
-               passEthMessages( );\r
+               if( bHasDataPacket == pdFALSE )\r
+               {\r
+//                     vTaskDelay( ack_reception_delay );\r
+               }\r
+               passEthMessages( ethMsg );\r
        }\r
 \r
        return msgCount;\r
@@ -455,9 +492,9 @@ unsigned char *ucTxBuffer;
                xemacpsif->txSegments[ index ].address = ( uint32_t )ucTxBuffer;\r
                xemacpsif->txSegments[ index ].flags = XEMACPS_TXBUF_USED_MASK;\r
 #if( ipconfigZERO_COPY_TX_DRIVER != 0 )\r
-               pxDMA_tx_buffers[ index ] = ( void* )NULL;\r
+               pxDMA_tx_buffers[ index ] = ( unsigned char * )NULL;\r
 #else\r
-               pxDMA_tx_buffers[ index ] = ( void* )( ucTxBuffer + TX_OFFSET );\r
+               pxDMA_tx_buffers[ index ] = ( unsigned char * )( ucTxBuffer + TX_OFFSET );\r
 #endif\r
                ucTxBuffer += xemacpsif->uTxUnitSize;\r
        }\r
@@ -601,6 +638,7 @@ void resetrx_on_no_rxdata(xemacpsif_s *xemacpsif)
        tempcntr = XEmacPs_ReadReg( xemacpsif->emacps.Config.BaseAddress, XEMACPS_RXCNT_OFFSET );\r
        if ( ( tempcntr == 0 ) && ( xemacpsif->last_rx_frms_cntr == 0 ) )\r
        {\r
+FreeRTOS_printf( ( "resetrx_on_no_rxdata: RESET~\n" ) );\r
                regctrl = XEmacPs_ReadReg(xemacpsif->emacps.Config.BaseAddress,\r
                                XEMACPS_NWCTRL_OFFSET);\r
                regctrl &= (~XEMACPS_NWCTRL_RXEN_MASK);\r
index e9443cda8e17151e4a2381a2113c29fa31eea298..83c504ad025f64c930f2146f1b6fe23a8e308def 100644 (file)
 #include <stdio.h>\r
 #include <stdlib.h>\r
 \r
-#include "Zynq/x_emacpsif.h"\r
-\r
 /* FreeRTOS includes. */\r
 #include "FreeRTOS.h"\r
 #include "task.h"\r
 #include "queue.h"\r
 \r
-///* FreeRTOS+TCP includes. */\r
 /* FreeRTOS+TCP includes. */\r
 #include "FreeRTOS_IP.h"\r
 #include "FreeRTOS_Sockets.h"\r
 #include "FreeRTOS_IP_Private.h"\r
 #include "NetworkBufferManagement.h"\r
+#include "NetworkInterface.h"\r
+\r
+#include "Zynq/x_emacpsif.h"\r
 \r
 extern TaskHandle_t xEMACTaskHandle;\r
 \r
@@ -42,8 +42,6 @@ extern TaskHandle_t xEMACTaskHandle;
  *** to run it on a PEEP board\r
  ***/\r
 \r
-unsigned int link_speed = 100;\r
-\r
 void setup_isr( xemacpsif_s *xemacpsif )\r
 {\r
        /*\r
@@ -141,8 +139,6 @@ int xResult;
        return xResult;\r
 }\r
 \r
-BaseType_t xNetworkInterfaceInitialise( void );\r
-\r
 static void emacps_handle_error(void *arg, u8 Direction, u32 ErrorWord)\r
 {\r
        xemacpsif_s   *xemacpsif;\r
index 12b8c60c8b9da9b4ccf0fe20cb0ef6fc31352b14..dd0cf0ab75723fef3e646efa46b1dc7fd359f519 100644 (file)
 #include <stdio.h>\r
 #include <stdlib.h>\r
 \r
-#include "Zynq/x_emacpsif.h"\r
-//#include "lwipopts.h"\r
-#include "xparameters_ps.h"\r
-#include "xparameters.h"\r
-\r
 /* FreeRTOS includes. */\r
 #include "FreeRTOS.h"\r
 #include "task.h"\r
 #include "queue.h"\r
 #include "semphr.h"\r
 \r
-///* FreeRTOS+TCP includes. */\r
 /* FreeRTOS+TCP includes. */\r
 #include "FreeRTOS_IP.h"\r
 #include "FreeRTOS_Sockets.h"\r
 #include "FreeRTOS_IP_Private.h"\r
 #include "NetworkBufferManagement.h"\r
 \r
+#include "Zynq/x_emacpsif.h"\r
+#include "xparameters_ps.h"\r
+#include "xparameters.h"\r
+\r
+\r
 int phy_detected = 0;\r
 \r
 /*** IMPORTANT: Define PEEP in xemacpsif.h and sys_arch_raw.c\r
@@ -99,6 +98,8 @@ int phy_detected = 0;
 \r
 #define IEEE_CONTROL_REG_OFFSET                                0\r
 #define IEEE_STATUS_REG_OFFSET                         1\r
+#define IEEE_PHYSID1_OFFSET                                    2\r
+#define IEEE_PHYSID2_OFFSET                                    3\r
 #define IEEE_AUTONEGO_ADVERTISE_REG                    4\r
 #define IEEE_PARTNER_ABILITIES_1_REG_OFFSET    5\r
 #define IEEE_1000_ADVERTISE_REG_OFFSET         9\r
@@ -135,9 +136,6 @@ int phy_detected = 0;
 #define IEEE_PAUSE_MASK                                                0x0400\r
 #define IEEE_AUTONEG_ERROR_MASK                                0x8000\r
 \r
-#define PHY_DETECT_REG  1\r
-#define PHY_DETECT_MASK 0x1808\r
-\r
 #define XEMACPS_GMII2RGMII_SPEED1000_FD                0x140\r
 #define XEMACPS_GMII2RGMII_SPEED100_FD         0x2100\r
 #define XEMACPS_GMII2RGMII_SPEED10_FD          0x100\r
@@ -163,19 +161,17 @@ int phy_detected = 0;
 \r
 static int detect_phy(XEmacPs *xemacpsp)\r
 {\r
-       u16 phy_reg;\r
-       u32 phy_addr;\r
-\r
-       for (phy_addr = 31; phy_addr > 0; phy_addr--) {\r
-               XEmacPs_PhyRead(xemacpsp, phy_addr, PHY_DETECT_REG,\r
-                                                       &phy_reg);\r
-\r
-               if ((phy_reg != 0xFFFF) &&\r
-                       ((phy_reg & PHY_DETECT_MASK) == PHY_DETECT_MASK)) {\r
-                       /* Found a valid PHY address */\r
-                       FreeRTOS_printf( ("XEmacPs detect_phy: PHY detected at address %d.\r\n",\r
-                                                                                                                                       phy_addr));\r
-                       FreeRTOS_printf( ("XEmacPs detect_phy: PHY detected.\n" ) );\r
+       u16 id_lower, id_upper;\r
+       u32 phy_addr, id;\r
+\r
+       for (phy_addr = 0; phy_addr < 32; phy_addr++) {\r
+               XEmacPs_PhyRead(xemacpsp, phy_addr, IEEE_PHYSID1_OFFSET, &id_lower);\r
+\r
+               if ((id_lower != ( u16 )0xFFFFu) && (id_lower != ( u16 )0x0u)) {\r
+\r
+                       XEmacPs_PhyRead(xemacpsp, phy_addr, IEEE_PHYSID2_OFFSET, &id_upper);\r
+                       id = ( ( ( uint32_t ) id_upper ) << 16 ) | ( id_lower & 0xFFF0 );\r
+                       FreeRTOS_printf( ("XEmacPs detect_phy: %04lX at address %d.\n", id, phy_addr ) );\r
                        phy_detected = phy_addr;\r
                        return phy_addr;\r
                }\r
@@ -238,7 +234,7 @@ unsigned get_IEEE_phy_speed(XEmacPs *xemacpsp)
                if (partner_capabilities & IEEE_AN1_ABILITY_MASK_10MBPS)\r
                        return 10;\r
 \r
-               xil_printf("%s: unknown PHY link speed, setting TEMAC speed to be 10 Mbps\r\n",\r
+               xil_printf("%s: unknown PHY link speed, setting TEMAC speed to be 10 Mbps\n",\r
                                __FUNCTION__);\r
                return 10;\r
 \r
@@ -257,7 +253,7 @@ unsigned get_IEEE_phy_speed(XEmacPs *xemacpsp)
                                case (IEEE_CTRL_LINKSPEED_10M):\r
                                        return 10;\r
                                default:\r
-                                       xil_printf("%s: unknown PHY link speed (%d), setting TEMAC speed to be 10 Mbps\r\n",\r
+                                       xil_printf("%s: unknown PHY link speed (%d), setting TEMAC speed to be 10 Mbps\n",\r
                                                        __FUNCTION__, phylinkspeed);\r
                                        return 10;\r
                        }\r
@@ -282,7 +278,7 @@ unsigned get_IEEE_phy_speed(XEmacPs *xemacpsp)
 #else\r
        u32 phy_addr = detect_phy(xemacpsp);\r
 #endif\r
-       xil_printf("Start PHY autonegotiation \r\n");\r
+       xil_printf("Start PHY autonegotiation \n");\r
 \r
 #if XPAR_GIGE_PCS_PMA_CORE_PRESENT == 1\r
 #else\r
@@ -338,7 +334,7 @@ unsigned get_IEEE_phy_speed(XEmacPs *xemacpsp)
                        break;\r
        }\r
 #endif\r
-       xil_printf("Waiting for PHY to complete autonegotiation.\r\n");\r
+       xil_printf("Waiting for PHY to complete autonegotiation.\n");\r
 \r
        XEmacPs_PhyRead(xemacpsp, phy_addr, IEEE_STATUS_REG_OFFSET, &status);\r
        while ( !(status & IEEE_STAT_AUTONEGOTIATE_COMPLETE) ) {\r
@@ -348,14 +344,14 @@ unsigned get_IEEE_phy_speed(XEmacPs *xemacpsp)
                XEmacPs_PhyRead(xemacpsp, phy_addr, IEEE_COPPER_SPECIFIC_STATUS_REG_2,\r
                                                                                                                                        &temp);\r
                if (temp & IEEE_AUTONEG_ERROR_MASK) {\r
-                       xil_printf("Auto negotiation error \r\n");\r
+                       xil_printf("Auto negotiation error \n");\r
                }\r
 #endif\r
                XEmacPs_PhyRead(xemacpsp, phy_addr, IEEE_STATUS_REG_OFFSET,\r
                                                                                                                                &status);\r
                }\r
 \r
-       xil_printf("autonegotiation complete \r\n");\r
+       xil_printf("autonegotiation complete \n");\r
 \r
 #if XPAR_GIGE_PCS_PMA_CORE_PRESENT == 1\r
 #else\r
@@ -363,7 +359,7 @@ unsigned get_IEEE_phy_speed(XEmacPs *xemacpsp)
 #endif\r
 \r
 #if XPAR_GIGE_PCS_PMA_CORE_PRESENT == 1\r
-       xil_printf("Waiting for Link to be up; Polling for SGMII core Reg \r\n");\r
+       xil_printf("Waiting for Link to be up; Polling for SGMII core Reg \n");\r
        XEmacPs_PhyRead(xemacpsp, phy_addr, 5, &temp);\r
        while(!(temp & 0x8000)) {\r
                XEmacPs_PhyRead(xemacpsp, phy_addr, 5, &temp);\r
@@ -380,7 +376,7 @@ unsigned get_IEEE_phy_speed(XEmacPs *xemacpsp)
                XEmacPs_PhyRead(xemacpsp, phy_addr, 0, &temp);\r
                return 10;\r
        } else {\r
-               xil_printf("get_IEEE_phy_speed(): Invalid speed bit value, Deafulting to Speed = 10 Mbps\r\n");\r
+               xil_printf("get_IEEE_phy_speed(): Invalid speed bit value, Deafulting to Speed = 10 Mbps\n");\r
                XEmacPs_PhyRead(xemacpsp, phy_addr, 0, &temp);\r
                XEmacPs_PhyWrite(xemacpsp, phy_addr, 0, 0x0100);\r
                return 10;\r
@@ -579,7 +575,7 @@ unsigned Phy_Setup (XEmacPs *xemacpsp)
                XEMACPS_GMII2RGMII_REG_NUM, convspeeddupsetting);\r
        }\r
 \r
-       xil_printf("link speed: %d\r\n", link_speed);\r
+       xil_printf("link speed: %d\n", link_speed);\r
        return link_speed;\r
 }\r
 \r
index 0b7e0dc2391e69e93714de89aedb1ce8f258e9b5..544e5ba095497386218b939f7dbc2d1ba1ee632c 100644 (file)
@@ -1,5 +1,5 @@
 /*\r
-FreeRTOS+TCP V2.0.7\r
+FreeRTOS+TCP V2.0.11\r
 Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
 \r
 Permission is hereby granted, free of charge, to any person obtaining a copy of\r
diff --git a/New - FreeRTOS+TCP.url b/New - FreeRTOS+TCP.url
deleted file mode 100644 (file)
index 2da199c..0000000
+++ /dev/null
@@ -1,5 +0,0 @@
-[{000214A0-0000-0000-C000-000000000046}]\r
-Prop3=19,2\r
-[InternetShortcut]\r
-URL=http://www.freertos.org/FreeRTOS-Plus/FreeRTOS_Plus_TCP/index.html\r
-IDList=\r