]> git.sur5r.net Git - openocd/blob - testing/examples/SAM7S256Test/prj/sam7s256_jtagkey.cfg
634b5026ce9bf7357ce79744d3d52ac2b9c60c56
[openocd] / testing / examples / SAM7S256Test / prj / sam7s256_jtagkey.cfg
1 #daemon configuration
2 telnet_port 4444
3 gdb_port 3333
4
5 # tell gdb our flash memory map
6 # and enable flash programming
7 gdb_memory_map enable
8 gdb_flash_program enable
9
10 #interface
11 interface ft2232
12 ft2232_device_desc "Amontec JTAGkey A"
13 ft2232_layout jtagkey
14 ft2232_vid_pid 0x0403 0xcff8
15 jtag_speed 0
16 jtag_nsrst_delay 200
17 jtag_ntrst_delay 200
18
19
20 #use combined on interfaces or targets that can't set TRST/SRST separately
21 reset_config srst_only srst_pulls_trst
22
23 #jtag scan chain
24 #format L IRC IRCM IDCODE (Length, IR Capture, IR Capture Mask, IDCODE)
25 jtag_device 4 0x1 0xf 0xe
26
27 #target configuration
28 daemon_startup reset
29
30 #target <type> <startup mode>
31 #target arm7tdmi <reset mode> <chainpos> <endianness> <variant>
32 target arm7tdmi little 0 arm7tdmi
33
34 target_script 0 reset .\prj\sam7s256_reset.script
35
36 working_area 0 0x00200000 0x4000 nobackup
37
38 #flash bank <driver> <base> <size> <chip_width> <bus_width>
39 flash bank at91sam7 0 0 0 0 0
40
41 # For more information about the configuration files, take a look at:
42 # http://openfacts.berlios.de/index-en.phtml?title=Open+On-Chip+Debugger