]> git.sur5r.net Git - openocd/blobdiff - doc/openocd.texi
Support for Freescale LS102x SAP
[openocd] / doc / openocd.texi
index ae926970be69a9a5e8edcffad173c85e76c31645..30a2a4613f9b5a9b7109469fab5651bec0d1600d 100644 (file)
@@ -4059,6 +4059,8 @@ compact Thumb2 instruction set.
 not a CPU type. It is based on the ARMv5 architecture.
 @item @code{openrisc} -- this is an OpenRISC 1000 core.
 The current implementation supports three JTAG TAP cores:
+@item @code{ls1_sap} -- this is the SAP on NXP LS102x CPUs,
+allowing access to physical memory addresses independently of CPU cores.
 @itemize @minus
 @item @code{OpenCores TAP} (See: @url{http://opencores.org/project,jtag})
 @item @code{Altera Virtual JTAG TAP} (See: @url{http://www.altera.com/literature/ug/ug_virtualjtag.pdf})