]> git.sur5r.net Git - openocd/commitdiff
tcl: target: am437x: pass coreid
authorFelipe Balbi <balbi@ti.com>
Wed, 18 Mar 2015 21:01:00 +0000 (16:01 -0500)
committerPaul Fertser <fercerpav@gmail.com>
Tue, 14 Apr 2015 10:21:05 +0000 (11:21 +0100)
This commit is only for the sake of completeness as
default coreid is zero. In any case, coreids 1-4 are
used for the different PRU cores inside the SoC.

Change-Id: I775f2f444b1a908ffaf7bdbc43bcc966f19668c4
Signed-off-by: Felipe Balbi <balbi@ti.com>
Reviewed-on: http://openocd.zylin.com/2621
Tested-by: jenkins
Reviewed-by: Tom Rini <trini@konsulko.com>
Reviewed-by: Paul Fertser <fercerpav@gmail.com>
tcl/target/am437x.cfg

index 1e3cbc52c463158d5c78363df4787e4d239b1784..e928dabc1105dcc27c5514e38debe5b2d3251461 100644 (file)
@@ -486,7 +486,7 @@ jtag configure $JRC_NAME -event post-reset "runtest 100"
 #
 # Cortex A9 target
 #
-target create $_TARGETNAME cortex_a -chain-position $DEBUGSS_NAME -dbgbase 0x80000000
+target create $_TARGETNAME cortex_a -chain-position $DEBUGSS_NAME -coreid 0 -dbgbase 0x80000000
 
 
 # SRAM: 256K at 0x4030.0000