]> git.sur5r.net Git - openocd/commitdiff
Add opcodes for load/store registers words immediate post-indexed
authorLuca Ellero <lroluk@gmail.com>
Wed, 13 Apr 2011 18:55:18 +0000 (18:55 +0000)
committerØyvind Harboe <oyvind.harboe@zylin.com>
Wed, 13 Apr 2011 19:32:24 +0000 (21:32 +0200)
Signed-off-by: Luca Ellero <lroluk@gmail.com>
src/target/arm_opcodes.h [changed mode: 0644->0755]

old mode 100644 (file)
new mode 100755 (executable)
index b77721e..9a48e6d
 #define ARMV4_5_MSR_IM(Im, Rotate, Field, R) \
        (0xe320f000 | (Im)  | ((Rotate) << 8) | ((Field) << 16) | ((R) << 22))
 
+/* Load Register Word Immediate Post-Index
+ * Rd: register to load
+ * Rn: base register
+ */
+#define ARMV4_5_LDRW_IP(Rd, Rn)        (0xe4900004 | ((Rd) << 12) | ((Rn) << 16)) 
+       
 /* Load Register Halfword Immediate Post-Index
  * Rd: register to load
  * Rn: base register
  */
 #define ARMV4_5_LDRB_IP(Rd, Rn)        (0xe4d00001 | ((Rd) << 12) | ((Rn) << 16))
 
+/* Store register Word Immediate Post-Index
+ * Rd: register to store
+ * Rn: base register
+ */
+#define ARMV4_5_STRW_IP(Rd, Rn)        (0xe4800004 | ((Rd) << 12) | ((Rn) << 16)) 
+
 /* Store register Halfword Immediate Post-Index
  * Rd: register to store
  * Rn: base register