]> git.sur5r.net Git - u-boot/blob - board/ti/dra7xx/mux_data.h
32c9ecacce2aa1647701f0e74dc70492005d4278
[u-boot] / board / ti / dra7xx / mux_data.h
1 /*
2  * (C) Copyright 2013
3  * Texas Instruments Incorporated, <www.ti.com>
4  *
5  * Sricharan R  <r.sricharan@ti.com>
6  * Nishant Kamat <nskamat@ti.com>
7  *
8  * SPDX-License-Identifier:     GPL-2.0+
9  */
10 #ifndef _MUX_DATA_DRA7XX_H_
11 #define _MUX_DATA_DRA7XX_H_
12
13 #include <asm/arch/mux_dra7xx.h>
14
15 const struct pad_conf_entry dra72x_core_padconf_array_common[] = {
16         {GPMC_AD0, (M3 | PIN_INPUT)},   /* gpmc_ad0.vout3_d0 */
17         {GPMC_AD1, (M3 | PIN_INPUT)},   /* gpmc_ad1.vout3_d1 */
18         {GPMC_AD2, (M3 | PIN_INPUT)},   /* gpmc_ad2.vout3_d2 */
19         {GPMC_AD3, (M3 | PIN_INPUT)},   /* gpmc_ad3.vout3_d3 */
20         {GPMC_AD4, (M3 | PIN_INPUT)},   /* gpmc_ad4.vout3_d4 */
21         {GPMC_AD5, (M3 | PIN_INPUT)},   /* gpmc_ad5.vout3_d5 */
22         {GPMC_AD6, (M3 | PIN_INPUT)},   /* gpmc_ad6.vout3_d6 */
23         {GPMC_AD7, (M3 | PIN_INPUT)},   /* gpmc_ad7.vout3_d7 */
24         {GPMC_AD8, (M3 | PIN_INPUT)},   /* gpmc_ad8.vout3_d8 */
25         {GPMC_AD9, (M3 | PIN_INPUT)},   /* gpmc_ad9.vout3_d9 */
26         {GPMC_AD10, (M3 | PIN_INPUT)},  /* gpmc_ad10.vout3_d10 */
27         {GPMC_AD11, (M3 | PIN_INPUT)},  /* gpmc_ad11.vout3_d11 */
28         {GPMC_AD12, (M3 | PIN_INPUT)},  /* gpmc_ad12.vout3_d12 */
29         {GPMC_AD13, (M3 | PIN_INPUT)},  /* gpmc_ad13.vout3_d13 */
30         {GPMC_AD14, (M3 | PIN_INPUT)},  /* gpmc_ad14.vout3_d14 */
31         {GPMC_AD15, (M3 | PIN_INPUT)},  /* gpmc_ad15.vout3_d15 */
32         {GPMC_A0, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a0.vout3_d16 */
33         {GPMC_A1, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a1.vout3_d17 */
34         {GPMC_A2, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a2.vout3_d18 */
35         {GPMC_A3, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a3.vout3_d19 */
36         {GPMC_A4, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a4.vout3_d20 */
37         {GPMC_A5, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a5.vout3_d21 */
38         {GPMC_A6, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a6.vout3_d22 */
39         {GPMC_A7, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a7.vout3_d23 */
40         {GPMC_A8, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a8.vout3_hsync */
41         {GPMC_A9, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a9.vout3_vsync */
42         {GPMC_A10, (M3 | PIN_INPUT_PULLDOWN)},  /* gpmc_a10.vout3_de */
43         {GPMC_A11, (M14 | PIN_INPUT_PULLDOWN)}, /* gpmc_a11.gpio2_1 */
44         {GPMC_A13, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* gpmc_a13.qspi1_rtclk */
45         {GPMC_A14, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* gpmc_a14.qspi1_d3 */
46         {GPMC_A15, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* gpmc_a15.qspi1_d2 */
47         {GPMC_A16, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* gpmc_a16.qspi1_d0 */
48         {GPMC_A17, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* gpmc_a17.qspi1_d1 */
49         {GPMC_A18, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* gpmc_a18.qspi1_sclk */
50         {GPMC_A19, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a19.mmc2_dat4 */
51         {GPMC_A20, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a20.mmc2_dat5 */
52         {GPMC_A21, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a21.mmc2_dat6 */
53         {GPMC_A22, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a22.mmc2_dat7 */
54         {GPMC_A23, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a23.mmc2_clk */
55         {GPMC_A24, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a24.mmc2_dat0 */
56         {GPMC_A25, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a25.mmc2_dat1 */
57         {GPMC_A26, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a26.mmc2_dat2 */
58         {GPMC_A27, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a27.mmc2_dat3 */
59         {GPMC_CS1, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_cs1.mmc2_cmd */
60         {GPMC_CS2, (M1 | PIN_INPUT_PULLUP | MANUAL_MODE)}, /* gpmc_cs2.qspi1_cs0 */
61         {GPMC_CS3, (M3 | PIN_INPUT_PULLUP)},    /* gpmc_cs3.vout3_clk */
62         {VIN2A_CLK0, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE9)},        /* vin2a_clk0.vin2a_clk0 */
63         {VIN2A_HSYNC0, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE6)},      /* vin2a_hsync0.vin2a_hsync0 */
64         {VIN2A_VSYNC0, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE9)},      /* vin2a_vsync0.vin2a_vsync0 */
65         {VIN2A_D0, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE14)}, /* vin2a_d0.vin2a_d0 */
66         {VIN2A_D1, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE14)}, /* vin2a_d1.vin2a_d1 */
67         {VIN2A_D2, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE14)}, /* vin2a_d2.vin2a_d2 */
68         {VIN2A_D3, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE8)},  /* vin2a_d3.vin2a_d3 */
69         {VIN2A_D4, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE8)},  /* vin2a_d4.vin2a_d4 */
70         {VIN2A_D5, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE8)},  /* vin2a_d5.vin2a_d5 */
71         {VIN2A_D6, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE6)},  /* vin2a_d6.vin2a_d6 */
72         {VIN2A_D7, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE6)},  /* vin2a_d7.vin2a_d7 */
73         {VIN2A_D8, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE2)},  /* vin2a_d8.vin2a_d8 */
74         {VIN2A_D9, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE2)},  /* vin2a_d9.vin2a_d9 */
75         {VIN2A_D10, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE5)}, /* vin2a_d10.vin2a_d10 */
76         {VIN2A_D11, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE5)}, /* vin2a_d11.vin2a_d11 */
77         {VOUT1_CLK, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_clk.vout1_clk */
78         {VOUT1_DE, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_de.vout1_de */
79         {VOUT1_HSYNC, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* vout1_hsync.vout1_hsync */
80         {VOUT1_VSYNC, (M0 | PIN_INPUT_PULLDOWN)},       /* vout1_vsync.vout1_vsync */
81         {VOUT1_D0, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d0.vout1_d0 */
82         {VOUT1_D1, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d1.vout1_d1 */
83         {VOUT1_D2, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d2.vout1_d2 */
84         {VOUT1_D3, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d3.vout1_d3 */
85         {VOUT1_D4, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d4.vout1_d4 */
86         {VOUT1_D5, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d5.vout1_d5 */
87         {VOUT1_D6, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d6.vout1_d6 */
88         {VOUT1_D7, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d7.vout1_d7 */
89         {VOUT1_D8, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d8.vout1_d8 */
90         {VOUT1_D9, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d9.vout1_d9 */
91         {VOUT1_D10, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d10.vout1_d10 */
92         {VOUT1_D11, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d11.vout1_d11 */
93         {VOUT1_D12, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d12.vout1_d12 */
94         {VOUT1_D13, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d13.vout1_d13 */
95         {VOUT1_D14, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d14.vout1_d14 */
96         {VOUT1_D15, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d15.vout1_d15 */
97         {VOUT1_D16, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d16.vout1_d16 */
98         {VOUT1_D17, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d17.vout1_d17 */
99         {VOUT1_D18, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d18.vout1_d18 */
100         {VOUT1_D19, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d19.vout1_d19 */
101         {VOUT1_D20, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d20.vout1_d20 */
102         {VOUT1_D21, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d21.vout1_d21 */
103         {VOUT1_D22, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d22.vout1_d22 */
104         {VOUT1_D23, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d23.vout1_d23 */
105         {MDIO_MCLK, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* mdio_mclk.mdio_mclk */
106         {MDIO_D, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},        /* mdio_d.mdio_d */
107         {USB1_DRVVBUS, (M0 | PIN_INPUT_SLEW)},  /* usb1_drvvbus.usb1_drvvbus */
108         {USB2_DRVVBUS, (M0 | PIN_INPUT_SLEW)},  /* usb2_drvvbus.usb2_drvvbus */
109         {GPIO6_14, (M9 | PIN_INPUT_PULLUP)},    /* gpio6_14.i2c3_sda */
110         {GPIO6_15, (M9 | PIN_INPUT_PULLUP)},    /* gpio6_15.i2c3_scl */
111         {GPIO6_16, (M14 | PIN_INPUT_PULLUP)},   /* gpio6_16.gpio6_16 */
112         {MCASP1_AXR0, (M10 | PIN_INPUT_SLEW)},  /* mcasp1_axr0.i2c5_sda */
113         {MCASP1_AXR1, (M10 | PIN_INPUT_SLEW)},  /* mcasp1_axr1.i2c5_scl */
114         {MCASP1_AXR2, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr2.gpio5_4 */
115         {MCASP1_AXR3, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr3.gpio5_5 */
116         {MCASP1_AXR4, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr4.gpio5_6 */
117         {MCASP1_AXR5, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr5.gpio5_7 */
118         {MCASP1_AXR6, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr6.gpio5_8 */
119         {MCASP1_AXR7, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr7.gpio5_9 */
120         {MCASP1_AXR12, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr12.mcasp7_axr0 */
121         {MCASP1_AXR13, (M1 | PIN_INPUT_SLEW)},  /* mcasp1_axr13.mcasp7_axr1 */
122         {MCASP1_AXR14, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr14.mcasp7_aclkx */
123         {MCASP1_AXR15, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr15.mcasp7_fsx */
124         {MCASP2_ACLKR, (M0 | PIN_INPUT_PULLDOWN)},      /* mcasp2_aclkr.mcasp2_aclkr */
125         {MCASP3_ACLKX, (M0 | PIN_INPUT_PULLDOWN)},      /* mcasp3_aclkx.mcasp3_aclkx */
126         {MCASP3_FSX, (M0 | PIN_INPUT_SLEW)},    /* mcasp3_fsx.mcasp3_fsx */
127         {MCASP3_AXR0, (M0 | PIN_INPUT_SLEW)},   /* mcasp3_axr0.mcasp3_axr0 */
128         {MCASP3_AXR1, (M0 | PIN_INPUT_SLEW | VIRTUAL_MODE6)},   /* mcasp3_axr1.mcasp3_axr1 */
129         {MMC1_CLK, (M0 | PIN_INPUT_PULLUP)},    /* mmc1_clk.mmc1_clk */
130         {MMC1_CMD, (M0 | PIN_INPUT_PULLUP)},    /* mmc1_cmd.mmc1_cmd */
131         {MMC1_DAT0, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat0.mmc1_dat0 */
132         {MMC1_DAT1, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat1.mmc1_dat1 */
133         {MMC1_DAT2, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat2.mmc1_dat2 */
134         {MMC1_DAT3, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat3.mmc1_dat3 */
135         {MMC1_SDCD, (M14 | PIN_INPUT_PULLUP)},  /* mmc1_sdcd.gpio6_27 */
136         {MMC1_SDWP, (M14 | PIN_INPUT_SLEW)},    /* mmc1_sdwp.gpio6_28 */
137         {SPI1_SCLK, (M0 | PIN_INPUT_PULLDOWN)}, /* spi1_sclk.spi1_sclk */
138         {SPI1_D1, (M0 | PIN_INPUT_PULLDOWN)},   /* spi1_d1.spi1_d1 */
139         {SPI1_D0, (M0 | PIN_INPUT_PULLDOWN)},   /* spi1_d0.spi1_d0 */
140         {SPI1_CS0, (M0 | PIN_INPUT_PULLUP)},    /* spi1_cs0.spi1_cs0 */
141         {SPI1_CS1, (M14 | PIN_OUTPUT)}, /* spi1_cs1.gpio7_11 */
142         {SPI1_CS2, (M14 | PIN_INPUT_PULLDOWN)}, /* spi1_cs2.gpio7_12 */
143         {SPI1_CS3, (M6 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* spi1_cs3.hdmi1_cec */
144         {SPI2_SCLK, (M1 | PIN_INPUT_PULLDOWN)}, /* spi2_sclk.uart3_rxd */
145         {SPI2_D1, (M1 | PIN_INPUT_SLEW)},       /* spi2_d1.uart3_txd */
146         {SPI2_D0, (M1 | PIN_INPUT_SLEW)},       /* spi2_d0.uart3_ctsn */
147         {SPI2_CS0, (M1 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* spi2_cs0.uart3_rtsn */
148         {DCAN1_TX, (M15 | PULL_UP)},    /* dcan1_tx.safe for dcan1_tx */
149         {DCAN1_RX, (M14 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* dcan1_rx.gpio1_15 */
150         {UART1_RXD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* uart1_rxd.uart1_rxd */
151         {UART1_TXD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* uart1_txd.uart1_txd */
152         {UART1_CTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart1_ctsn.mmc4_clk */
153         {UART1_RTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart1_rtsn.mmc4_cmd */
154         {UART2_RXD, (M3 | PIN_INPUT_PULLUP)},   /* uart2_rxd.mmc4_dat0 */
155         {UART2_TXD, (M3 | PIN_INPUT_PULLUP)},   /* uart2_txd.mmc4_dat1 */
156         {UART2_CTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart2_ctsn.mmc4_dat2 */
157         {UART2_RTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart2_rtsn.mmc4_dat3 */
158         {I2C2_SDA, (M1 | PIN_INPUT_PULLUP)},    /* i2c2_sda.hdmi1_ddc_scl */
159         {I2C2_SCL, (M1 | PIN_INPUT_PULLUP)},    /* i2c2_scl.hdmi1_ddc_sda */
160         {WAKEUP0, (M15 | PULL_UP)},     /* Wakeup0.safe for dcan1_rx */
161         {WAKEUP3, (M1 | PULL_ENA | PULL_UP)},   /* Wakeup3.sys_nirq1 */
162 };
163
164 const struct pad_conf_entry dra72x_rgmii_padconf_array_revb[] = {
165         {GPIO6_11, (M14 | PIN_INPUT_PULLUP)},   /* gpio6_11.gpio6_11 */
166         {RGMII0_TXC, (M0 | PIN_OUTPUT | MANUAL_MODE)},  /* rgmii0_txc.rgmii0_txc */
167         {RGMII0_TXCTL, (M0 | PIN_OUTPUT | MANUAL_MODE)},        /* rgmii0_txctl.rgmii0_txctl */
168         {RGMII0_TXD3, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd3.rgmii0_txd3 */
169         {RGMII0_TXD2, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd2.rgmii0_txd2 */
170         {RGMII0_TXD1, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd1.rgmii0_txd1 */
171         {RGMII0_TXD0, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd0.rgmii0_txd0 */
172         {RGMII0_RXC, (M0 | PIN_INPUT | MANUAL_MODE)},   /* rgmii0_rxc.rgmii0_rxc */
173         {RGMII0_RXCTL, (M0 | PIN_INPUT | MANUAL_MODE)}, /* rgmii0_rxctl.rgmii0_rxctl */
174         {RGMII0_RXD3, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_rxd3.rgmii0_rxd3 */
175         {RGMII0_RXD2, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_rxd2.rgmii0_rxd2 */
176         {RGMII0_RXD1, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_rxd1.rgmii0_rxd1 */
177         {RGMII0_RXD0, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_rxd0.rgmii0_rxd0 */
178         {VIN2A_D12, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d0.rgmii1_txc */
179         {VIN2A_D13, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d1.rgmii1_txctl */
180         {VIN2A_D14, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d2.rgmii1_txd3 */
181         {VIN2A_D15, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d3.rgmii1_txd2 */
182         {VIN2A_D16, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d4.rgmii1_txd1 */
183         {VIN2A_D17, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d5.rgmii1_txd0 */
184         {VIN2A_D18, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d6.rgmii1_rxc */
185         {VIN2A_D19, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d7.rgmii1_rxctl */
186         {VIN2A_D20, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d8.rgmii1_rxd3 */
187         {VIN2A_D21, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d9.rgmii1_rxd2 */
188         {VIN2A_D22, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d10.rgmii1_rxd1 */
189         {VIN2A_D23, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d11.rgmii1_rxd0 */
190         {XREF_CLK1, (M5 | PIN_OUTPUT)}, /* xref_clk1.atl_clk1 */
191         {XREF_CLK2, (M5 | PIN_OUTPUT)}, /* xref_clk2.atl_clk2 */
192 };
193
194 const struct pad_conf_entry dra72x_rgmii_padconf_array_revc[] = {
195         {VIN2A_FLD0, (M14 | PIN_INPUT)},        /* vin2a_fld0.gpio3_30 */
196         {RGMII0_TXC, (M0 | PIN_OUTPUT | MANUAL_MODE)},  /* rgmii0_txc.rgmii0_txc */
197         {RGMII0_TXCTL, (M0 | PIN_OUTPUT | MANUAL_MODE)},        /* rgmii0_txctl.rgmii0_txctl */
198         {RGMII0_TXD3, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd3.rgmii0_txd3 */
199         {RGMII0_TXD2, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd2.rgmii0_txd2 */
200         {RGMII0_TXD1, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd1.rgmii0_txd1 */
201         {RGMII0_TXD0, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd0.rgmii0_txd0 */
202         {RGMII0_RXC, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},  /* rgmii0_rxc.rgmii0_rxc */
203         {RGMII0_RXCTL, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},        /* rgmii0_rxctl.rgmii0_rxctl */
204         {RGMII0_RXD3, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd3.rgmii0_rxd3 */
205         {RGMII0_RXD2, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd2.rgmii0_rxd2 */
206         {RGMII0_RXD1, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd1.rgmii0_rxd1 */
207         {RGMII0_RXD0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd0.rgmii0_rxd0 */
208         {VIN2A_D12, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d12.rgmii1_txc */
209         {VIN2A_D13, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d13.rgmii1_txctl */
210         {VIN2A_D14, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d14.rgmii1_txd3 */
211         {VIN2A_D15, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d15.rgmii1_txd2 */
212         {VIN2A_D16, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d16.rgmii1_txd1 */
213         {VIN2A_D17, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d17.rgmii1_txd0 */
214         {VIN2A_D18, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d18.rgmii1_rxc */
215         {VIN2A_D19, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d19.rgmii1_rxctl */
216         {VIN2A_D20, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d20.rgmii1_rxd3 */
217         {VIN2A_D21, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d21.rgmii1_rxd2 */
218         {VIN2A_D22, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d22.rgmii1_rxd1 */
219         {VIN2A_D23, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d23.rgmii1_rxd0 */
220         {XREF_CLK2, (M5 | PIN_INPUT_PULLDOWN)}, /* xref_clk2.atl_clk2 */
221 };
222
223 const struct pad_conf_entry dra71x_core_padconf_array[] = {
224         {GPMC_AD0, (M3 | PIN_INPUT)},   /* gpmc_ad0.vout3_d0 */
225         {GPMC_AD1, (M3 | PIN_INPUT)},   /* gpmc_ad1.vout3_d1 */
226         {GPMC_AD2, (M3 | PIN_INPUT)},   /* gpmc_ad2.vout3_d2 */
227         {GPMC_AD3, (M3 | PIN_INPUT)},   /* gpmc_ad3.vout3_d3 */
228         {GPMC_AD4, (M3 | PIN_INPUT)},   /* gpmc_ad4.vout3_d4 */
229         {GPMC_AD5, (M3 | PIN_INPUT)},   /* gpmc_ad5.vout3_d5 */
230         {GPMC_AD6, (M3 | PIN_INPUT)},   /* gpmc_ad6.vout3_d6 */
231         {GPMC_AD7, (M3 | PIN_INPUT)},   /* gpmc_ad7.vout3_d7 */
232         {GPMC_AD8, (M3 | PIN_INPUT)},   /* gpmc_ad8.vout3_d8 */
233         {GPMC_AD9, (M3 | PIN_INPUT)},   /* gpmc_ad9.vout3_d9 */
234         {GPMC_AD10, (M3 | PIN_INPUT)},  /* gpmc_ad10.vout3_d10 */
235         {GPMC_AD11, (M3 | PIN_INPUT)},  /* gpmc_ad11.vout3_d11 */
236         {GPMC_AD12, (M3 | PIN_INPUT)},  /* gpmc_ad12.vout3_d12 */
237         {GPMC_AD13, (M3 | PIN_INPUT)},  /* gpmc_ad13.vout3_d13 */
238         {GPMC_AD14, (M3 | PIN_INPUT)},  /* gpmc_ad14.vout3_d14 */
239         {GPMC_AD15, (M3 | PIN_INPUT)},  /* gpmc_ad15.vout3_d15 */
240         {GPMC_A0, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a0.vout3_d16 */
241         {GPMC_A1, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a1.vout3_d17 */
242         {GPMC_A2, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a2.vout3_d18 */
243         {GPMC_A3, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a3.vout3_d19 */
244         {GPMC_A4, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a4.vout3_d20 */
245         {GPMC_A5, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a5.vout3_d21 */
246         {GPMC_A6, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a6.vout3_d22 */
247         {GPMC_A7, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a7.vout3_d23 */
248         {GPMC_A8, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a8.vout3_hsync */
249         {GPMC_A9, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a9.vout3_vsync */
250         {GPMC_A10, (M3 | PIN_INPUT_PULLDOWN)},  /* gpmc_a10.vout3_de */
251         {GPMC_A11, (M14 | PIN_INPUT)},  /* gpmc_a11.gpio2_1 */
252         {GPMC_A13, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a13.qspi1_rtclk */
253         {GPMC_A14, (M1 | PIN_INPUT_PULLUP | MANUAL_MODE)},      /* gpmc_a14.qspi1_d3 */
254         {GPMC_A15, (M1 | PIN_INPUT_PULLUP | MANUAL_MODE)},      /* gpmc_a15.qspi1_d2 */
255         {GPMC_A16, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a16.qspi1_d0 */
256         {GPMC_A17, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a17.qspi1_d1 */
257         {GPMC_A18, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a18.qspi1_sclk */
258         {GPMC_A19, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a19.mmc2_dat4 */
259         {GPMC_A20, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a20.mmc2_dat5 */
260         {GPMC_A21, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a21.mmc2_dat6 */
261         {GPMC_A22, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a22.mmc2_dat7 */
262         {GPMC_A23, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a23.mmc2_clk */
263         {GPMC_A24, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a24.mmc2_dat0 */
264         {GPMC_A25, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a25.mmc2_dat1 */
265         {GPMC_A26, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a26.mmc2_dat2 */
266         {GPMC_A27, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a27.mmc2_dat3 */
267         {GPMC_CS1, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_cs1.mmc2_cmd */
268         {GPMC_CS2, (M1 | PIN_INPUT_PULLUP | MANUAL_MODE)},      /* gpmc_cs2.qspi1_cs0 */
269         {GPMC_CS3, (M3 | PIN_INPUT_PULLUP)},    /* gpmc_cs3.vout3_clk */
270         {VIN2A_CLK0, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE9)},        /* vin2a_clk0.vin2a_clk0 */
271         {VIN2A_FLD0, (M14 | PIN_INPUT)},        /* vin2a_fld0.gpio3_30 */
272         {VIN2A_HSYNC0, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE6)},      /* vin2a_hsync0.vin2a_hsync0 */
273         {VIN2A_VSYNC0, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE9)},      /* vin2a_vsync0.vin2a_vsync0 */
274         {VIN2A_D0, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE14)}, /* vin2a_d0.vin2a_d0 */
275         {VIN2A_D1, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE14)}, /* vin2a_d1.vin2a_d1 */
276         {VIN2A_D2, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE14)}, /* vin2a_d2.vin2a_d2 */
277         {VIN2A_D3, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE8)},  /* vin2a_d3.vin2a_d3 */
278         {VIN2A_D4, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE8)},  /* vin2a_d4.vin2a_d4 */
279         {VIN2A_D5, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE8)},  /* vin2a_d5.vin2a_d5 */
280         {VIN2A_D6, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE6)},  /* vin2a_d6.vin2a_d6 */
281         {VIN2A_D7, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE6)},  /* vin2a_d7.vin2a_d7 */
282         {VIN2A_D8, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE2)},  /* vin2a_d8.vin2a_d8 */
283         {VIN2A_D9, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE2)},  /* vin2a_d9.vin2a_d9 */
284         {VIN2A_D10, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE5)}, /* vin2a_d10.vin2a_d10 */
285         {VIN2A_D11, (M0 | PIN_INPUT_PULLDOWN | VIRTUAL_MODE5)}, /* vin2a_d11.vin2a_d11 */
286         {VIN2A_D12, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d12.rgmii1_txc */
287         {VIN2A_D13, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d13.rgmii1_txctl */
288         {VIN2A_D14, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d14.rgmii1_txd3 */
289         {VIN2A_D15, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d15.rgmii1_txd2 */
290         {VIN2A_D16, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d16.rgmii1_txd1 */
291         {VIN2A_D17, (M3 | PIN_OUTPUT | MANUAL_MODE)},   /* vin2a_d17.rgmii1_txd0 */
292         {VIN2A_D18, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d18.rgmii1_rxc */
293         {VIN2A_D19, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d19.rgmii1_rxctl */
294         {VIN2A_D20, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d20.rgmii1_rxd3 */
295         {VIN2A_D21, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d21.rgmii1_rxd2 */
296         {VIN2A_D22, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d22.rgmii1_rxd1 */
297         {VIN2A_D23, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d23.rgmii1_rxd0 */
298         {VOUT1_D2, (M0 | PIN_INPUT_PULLDOWN)},  /* N/A.N/A */
299         {VOUT1_D10, (M0 | PIN_INPUT_PULLDOWN)}, /* N/A.N/A */
300         {VOUT1_D18, (M0 | PIN_INPUT_PULLDOWN)}, /* N/A.N/A */
301         {MDIO_MCLK, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* mdio_mclk.mdio_mclk */
302         {MDIO_D, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},        /* mdio_d.mdio_d */
303         {RGMII0_TXC, (M0 | PIN_OUTPUT | MANUAL_MODE)},  /* rgmii0_txc.rgmii0_txc */
304         {RGMII0_TXCTL, (M0 | PIN_OUTPUT | MANUAL_MODE)},        /* rgmii0_txctl.rgmii0_txctl */
305         {RGMII0_TXD3, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd3.rgmii0_txd3 */
306         {RGMII0_TXD2, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd2.rgmii0_txd2 */
307         {RGMII0_TXD1, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd1.rgmii0_txd1 */
308         {RGMII0_TXD0, (M0 | PIN_OUTPUT | MANUAL_MODE)}, /* rgmii0_txd0.rgmii0_txd0 */
309         {RGMII0_RXC, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},  /* rgmii0_rxc.rgmii0_rxc */
310         {RGMII0_RXCTL, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},        /* rgmii0_rxctl.rgmii0_rxctl */
311         {RGMII0_RXD3, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd3.rgmii0_rxd3 */
312         {RGMII0_RXD2, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd2.rgmii0_rxd2 */
313         {RGMII0_RXD1, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd1.rgmii0_rxd1 */
314         {RGMII0_RXD0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd0.rgmii0_rxd0 */
315         {USB1_DRVVBUS, (M0 | PIN_INPUT_SLEW)},  /* usb1_drvvbus.usb1_drvvbus */
316         {USB2_DRVVBUS, (M0 | PIN_INPUT_SLEW)},  /* usb2_drvvbus.usb2_drvvbus */
317         {GPIO6_14, (M9 | PIN_INPUT_PULLUP)},    /* gpio6_14.i2c3_sda */
318         {GPIO6_15, (M9 | PIN_INPUT_PULLUP)},    /* gpio6_15.i2c3_scl */
319         {GPIO6_16, (M14 | PIN_INPUT_PULLUP)},   /* gpio6_16.gpio6_16 */
320         {XREF_CLK2, (M5 | PIN_INPUT_PULLDOWN)}, /* xref_clk2.atl_clk2 */
321         {MCASP1_ACLKX, (M14 | PIN_INPUT)},      /* mcasp1_aclkx.gpio7_31 */
322         {MCASP1_FSX, (M14 | 0x000d0000)},       /* mcasp1_fsx.gpio7_30 */
323         {MCASP1_AXR0, (M10 | PIN_INPUT_PULLUP | SLEWCONTROL)},  /* mcasp1_axr0.i2c5_sda */
324         {MCASP1_AXR1, (M10 | PIN_INPUT_PULLUP | SLEWCONTROL)},  /* mcasp1_axr1.i2c5_scl */
325         {MCASP1_AXR2, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr2.gpio5_4 */
326         {MCASP1_AXR3, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr3.gpio5_5 */
327         {MCASP1_AXR4, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr4.gpio5_6 */
328         {MCASP1_AXR5, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr5.gpio5_7 */
329         {MCASP1_AXR6, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr6.gpio5_8 */
330         {MCASP1_AXR7, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr7.gpio5_9 */
331         {MCASP1_AXR12, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr12.mcasp7_axr0 */
332         {MCASP1_AXR13, (M1 | PIN_INPUT_SLEW)},  /* mcasp1_axr13.mcasp7_axr1 */
333         {MCASP1_AXR14, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr14.mcasp7_aclkx */
334         {MCASP1_AXR15, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr15.mcasp7_fsx */
335         {MCASP3_ACLKX, (M0 | PIN_INPUT_PULLDOWN)},      /* mcasp3_aclkx.mcasp3_aclkx */
336         {MCASP3_FSX, (M0 | PIN_INPUT_SLEW)},    /* mcasp3_fsx.mcasp3_fsx */
337         {MCASP3_AXR0, (M0 | PIN_INPUT_SLEW)},   /* mcasp3_axr0.mcasp3_axr0 */
338         {MCASP3_AXR1, (M0 | PIN_INPUT_SLEW | VIRTUAL_MODE6)},   /* mcasp3_axr1.mcasp3_axr1 */
339         {MMC1_CLK, (M0 | PIN_INPUT_PULLUP)},    /* mmc1_clk.mmc1_clk */
340         {MMC1_CMD, (M0 | PIN_INPUT_PULLUP)},    /* mmc1_cmd.mmc1_cmd */
341         {MMC1_DAT0, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat0.mmc1_dat0 */
342         {MMC1_DAT1, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat1.mmc1_dat1 */
343         {MMC1_DAT2, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat2.mmc1_dat2 */
344         {MMC1_DAT3, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat3.mmc1_dat3 */
345         {MMC1_SDCD, (M14 | PIN_INPUT_PULLUP | SLEWCONTROL)},    /* mmc1_sdcd.gpio6_27 */
346         {MMC1_SDWP, (M14 | PIN_INPUT_SLEW)},    /* mmc1_sdwp.gpio6_28 */
347         {SPI1_SCLK, (M0 | PIN_INPUT_PULLDOWN)}, /* spi1_sclk.spi1_sclk */
348         {SPI1_D1, (M0 | PIN_INPUT_PULLDOWN)},   /* spi1_d1.spi1_d1 */
349         {SPI1_D0, (M0 | PIN_INPUT_PULLDOWN)},   /* spi1_d0.spi1_d0 */
350         {SPI1_CS0, (M0 | PIN_INPUT_PULLUP)},    /* spi1_cs0.spi1_cs0 */
351         {SPI1_CS1, (M14 | PIN_INPUT_PULLUP)},   /* spi1_cs1.gpio7_11 */
352         {SPI1_CS2, (M14 | PIN_INPUT_PULLDOWN)}, /* spi1_cs2.gpio7_12 */
353         {SPI1_CS3, (M6 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* spi1_cs3.hdmi1_cec */
354         {SPI2_SCLK, (M1 | PIN_INPUT_PULLDOWN)}, /* spi2_sclk.uart3_rxd */
355         {SPI2_D1, (M1 | PIN_INPUT_SLEW)},       /* spi2_d1.uart3_txd */
356         {SPI2_D0, (M1 | PIN_INPUT_SLEW)},       /* spi2_d0.uart3_ctsn */
357         {SPI2_CS0, (M1 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* spi2_cs0.uart3_rtsn */
358         {DCAN1_TX, (M15 | PULL_UP)},    /* dcan1_tx.safe for dcan1_tx */
359         {DCAN1_RX, (M14 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* dcan1_rx.gpio1_15 */
360         {UART1_RXD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* uart1_rxd.uart1_rxd */
361         {UART1_TXD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* uart1_txd.uart1_txd */
362         {UART1_CTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart1_ctsn.mmc4_clk */
363         {UART1_RTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart1_rtsn.mmc4_cmd */
364         {UART2_RXD, (M3 | PIN_INPUT_PULLUP)},   /* uart2_rxd.mmc4_dat0 */
365         {UART2_TXD, (M3 | PIN_INPUT_PULLUP)},   /* uart2_txd.mmc4_dat1 */
366         {UART2_CTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart2_ctsn.mmc4_dat2 */
367         {UART2_RTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart2_rtsn.mmc4_dat3 */
368         {I2C2_SDA, (M1 | PIN_INPUT_PULLUP)},    /* i2c2_sda.hdmi1_ddc_scl */
369         {I2C2_SCL, (M1 | PIN_INPUT_PULLUP)},    /* i2c2_scl.hdmi1_ddc_sda */
370         {WAKEUP0, (M15 | PULL_UP)},     /* Wakeup0.safe for dcan1_rx */
371         {WAKEUP3, (M1 | PULL_ENA | PULL_UP)},   /* Wakeup3.sys_nirq1 */
372 };
373
374 const struct pad_conf_entry early_padconf[] = {
375         {UART1_RXD, (PIN_INPUT_SLEW | M0)}, /* UART1_RXD */
376         {UART1_TXD, (PIN_INPUT_SLEW | M0)}, /* UART1_TXD */
377         {UART3_RXD, (PIN_INPUT_SLEW | M0)}, /* UART3_RXD */
378         {UART3_TXD, (PIN_INPUT_SLEW | M0)}, /* UART3_TXD */
379         {I2C1_SDA, (PIN_INPUT | M0)},   /* I2C1_SDA */
380         {I2C1_SCL, (PIN_INPUT | M0)},   /* I2C1_SCL */
381 };
382
383 #ifdef CONFIG_IODELAY_RECALIBRATION
384 const struct iodelay_cfg_entry dra72_iodelay_cfg_array_revb[] = {
385         {0x6F0, 359, 0}, /* RGMMI0_RXC_IN */
386         {0x6FC, 129, 1896}, /* RGMMI0_RXCTL_IN */
387         {0x708, 80, 1391}, /* RGMMI0_RXD0_IN */
388         {0x714, 196, 1522}, /* RGMMI0_RXD1_IN */
389         {0x720, 40, 1860}, /* RGMMI0_RXD2_IN */
390         {0x72C, 0, 1956}, /* RGMMI0_RXD3_IN */
391         {0x740, 0, 220}, /* RGMMI0_TXC_OUT */
392         {0x74C, 1820, 180}, /* RGMMI0_TXCTL_OUT */
393         {0x758, 1740, 440}, /* RGMMI0_TXD0_OUT */
394         {0x764, 1740, 240}, /* RGMMI0_TXD1_OUT */
395         {0x770, 1680, 380}, /* RGMMI0_TXD2_OUT */
396         {0x77C, 1740, 440}, /* RGMMI0_TXD3_OUT */
397         /* These values are for using RGMII1 configuration on VIN2a_x pins. */
398         {0xAB0, 596, 0}, /* CFG_VIN2A_D18_IN */
399         {0xABC, 314, 980}, /* CFG_VIN2A_D19_IN */
400         {0xAD4, 241, 1536}, /* CFG_VIN2A_D20_IN */
401         {0xAE0, 103, 1689}, /* CFG_VIN2A_D21_IN */
402         {0xAEC, 161, 1563}, /* CFG_VIN2A_D22_IN */
403         {0xAF8, 0, 1613}, /* CFG_VIN2A_D23_IN */
404         {0xA70, 0, 200}, /* CFG_VIN2A_D12_OUT */
405         {0xA7C, 1560, 140}, /* CFG_VIN2A_D13_OUT */
406         {0xA88, 1700, 0}, /* CFG_VIN2A_D14_OUT */
407         {0xA94, 1260, 0}, /* CFG_VIN2A_D15_OUT */
408         {0xAA0, 1400, 0}, /* CFG_VIN2A_D16_OUT */
409         {0xAAC, 1290, 0}, /* CFG_VIN2A_D17_OUT */
410         {0x144, 0, 0}, /* CFG_GPMC_A13_IN */
411         {0x150, 2062, 2277}, /* CFG_GPMC_A14_IN */
412         {0x15C, 1960, 2289}, /* CFG_GPMC_A15_IN */
413         {0x168, 2058, 2386}, /* CFG_GPMC_A16_IN */
414         {0x170, 0, 0 }, /* CFG_GPMC_A16_OUT */
415         {0x174, 2062, 2350}, /* CFG_GPMC_A17_IN */
416         {0x188, 0, 0}, /* CFG_GPMC_A18_OUT */
417         {0x374, 121, 0}, /* CFG_GPMC_CS2_OUT */
418 };
419
420 const struct iodelay_cfg_entry dra72_iodelay_cfg_array_revc[] = {
421         {0x0144, 0, 0}, /* CFG_GPMC_A13_IN */
422         {0x0150, 2247, 1186},   /* CFG_GPMC_A14_IN */
423         {0x015C, 2176, 1197},   /* CFG_GPMC_A15_IN */
424         {0x0168, 2229, 1268},   /* CFG_GPMC_A16_IN */
425         {0x0170, 0, 0}, /* CFG_GPMC_A16_OUT */
426         {0x0174, 2251, 1217},   /* CFG_GPMC_A17_IN */
427         {0x0188, 0, 0}, /* CFG_GPMC_A18_OUT */
428         {0x0374, 121, 0},       /* CFG_GPMC_CS2_OUT */
429         {0x06F0, 413, 0},       /* CFG_RGMII0_RXC_IN */
430         {0x06FC, 27, 2296},     /* CFG_RGMII0_RXCTL_IN */
431         {0x0708, 3, 1721},      /* CFG_RGMII0_RXD0_IN */
432         {0x0714, 134, 1786},    /* CFG_RGMII0_RXD1_IN */
433         {0x0720, 40, 1966},     /* CFG_RGMII0_RXD2_IN */
434         {0x072C, 0, 2057},      /* CFG_RGMII0_RXD3_IN */
435         {0x0740, 0, 60},        /* CFG_RGMII0_TXC_OUT */
436         {0x074C, 0, 60},        /* CFG_RGMII0_TXCTL_OUT */
437         {0x0758, 0, 60},        /* CFG_RGMII0_TXD0_OUT */
438         {0x0764, 0, 0},         /* CFG_RGMII0_TXD1_OUT */
439         {0x0770, 0, 60},        /* CFG_RGMII0_TXD2_OUT */
440         {0x077C, 0, 120},       /* CFG_RGMII0_TXD3_OUT */
441         {0x0A70, 0, 0},         /* CFG_VIN2A_D12_OUT */
442         {0x0A7C, 170, 0},       /* CFG_VIN2A_D13_OUT */
443         {0x0A88, 150, 0},       /* CFG_VIN2A_D14_OUT */
444         {0x0A94, 0, 0},         /* CFG_VIN2A_D15_OUT */
445         {0x0AA0, 60, 0},        /* CFG_VIN2A_D16_OUT */
446         {0x0AAC, 60, 0},        /* CFG_VIN2A_D17_OUT */
447         {0x0AB0, 530, 0},       /* CFG_VIN2A_D18_IN */
448         {0x0ABC, 71, 1099},     /* CFG_VIN2A_D19_IN */
449         {0x0AC8, 2229, 10},     /* CFG_VIN2A_D1_IN */
450         {0x0AD4, 142, 1337},    /* CFG_VIN2A_D20_IN */
451         {0x0AE0, 114, 1517},    /* CFG_VIN2A_D21_IN */
452         {0x0AEC, 171, 1331},    /* CFG_VIN2A_D22_IN */
453         {0x0AF8, 0, 1328},      /* CFG_VIN2A_D23_IN */
454 };
455
456 const struct iodelay_cfg_entry dra71_iodelay_cfg_array[] = {
457         {0x0144, 0, 0}, /* CFG_GPMC_A13_IN */
458         {0x0150, 2247, 1186},   /* CFG_GPMC_A14_IN */
459         {0x015C, 2176, 1197},   /* CFG_GPMC_A15_IN */
460         {0x0168, 2229, 1268},   /* CFG_GPMC_A16_IN */
461         {0x0170, 0, 0}, /* CFG_GPMC_A16_OUT */
462         {0x0174, 2251, 1217},   /* CFG_GPMC_A17_IN */
463         {0x0188, 0, 0}, /* CFG_GPMC_A18_OUT */
464         {0x0374, 0, 0}, /* CFG_GPMC_CS2_OUT */
465         {0x06F0, 413, 0},       /* CFG_RGMII0_RXC_IN */
466         {0x06FC, 27, 2296},     /* CFG_RGMII0_RXCTL_IN */
467         {0x0708, 3, 1721},      /* CFG_RGMII0_RXD0_IN */
468         {0x0714, 134, 1786},    /* CFG_RGMII0_RXD1_IN */
469         {0x0720, 40, 1966},     /* CFG_RGMII0_RXD2_IN */
470         {0x072C, 0, 2057},      /* CFG_RGMII0_RXD3_IN */
471         {0x0740, 0, 60},        /* CFG_RGMII0_TXC_OUT */
472         {0x074C, 0, 60},        /* CFG_RGMII0_TXCTL_OUT */
473         {0x0758, 0, 60},        /* CFG_RGMII0_TXD0_OUT */
474         {0x0764, 0, 0}, /* CFG_RGMII0_TXD1_OUT */
475         {0x0770, 0, 60},        /* CFG_RGMII0_TXD2_OUT */
476         {0x077C, 0, 120},       /* CFG_RGMII0_TXD3_OUT */
477         {0x0A38, 0, 0}, /* CFG_VIN2A_CLK0_IN */
478         {0x0A44, 1936, 0},      /* CFG_VIN2A_D0_IN */
479         {0x0A50, 2031, 0},      /* CFG_VIN2A_D10_IN */
480         {0x0A5C, 1702, 0},      /* CFG_VIN2A_D11_IN */
481         {0x0A70, 0, 0}, /* CFG_VIN2A_D12_OUT */
482         {0x0A7C, 170, 0},       /* CFG_VIN2A_D13_OUT */
483         {0x0A88, 150, 0},       /* CFG_VIN2A_D14_OUT */
484         {0x0A94, 0, 0}, /* CFG_VIN2A_D15_OUT */
485         {0x0AA0, 60, 0},        /* CFG_VIN2A_D16_OUT */
486         {0x0AAC, 60, 0},        /* CFG_VIN2A_D17_OUT */
487         {0x0AB0, 530, 0},       /* CFG_VIN2A_D18_IN */
488         {0x0ABC, 71, 1099},     /* CFG_VIN2A_D19_IN */
489         {0x0AC8, 2229, 10},     /* CFG_VIN2A_D1_IN */
490         {0x0AD4, 142, 1337},    /* CFG_VIN2A_D20_IN */
491         {0x0AE0, 114, 1517},    /* CFG_VIN2A_D21_IN */
492         {0x0AEC, 171, 1331},    /* CFG_VIN2A_D22_IN */
493         {0x0AF8, 0, 1328},      /* CFG_VIN2A_D23_IN */
494         {0x0B04, 1736, 0},      /* CFG_VIN2A_D2_IN */
495         {0x0B10, 1943, 0},      /* CFG_VIN2A_D3_IN */
496         {0x0B1C, 1601, 0},      /* CFG_VIN2A_D4_IN */
497         {0x0B28, 2052, 0},      /* CFG_VIN2A_D5_IN */
498         {0x0B34, 1571, 0},      /* CFG_VIN2A_D6_IN */
499         {0x0B40, 1855, 0},      /* CFG_VIN2A_D7_IN */
500         {0x0B4C, 1224, 618},    /* CFG_VIN2A_D8_IN */
501         {0x0B58, 1373, 509},    /* CFG_VIN2A_D9_IN */
502         {0x0B7C, 1943, 0},      /* CFG_VIN2A_HSYNC0_IN */
503         {0x0B88, 1612, 0},      /* CFG_VIN2A_VSYNC0_IN */
504 };
505 #endif
506
507 const struct pad_conf_entry dra74x_core_padconf_array[] = {
508         {GPMC_AD0, (M3 | PIN_INPUT)},   /* gpmc_ad0.vout3_d0 */
509         {GPMC_AD1, (M3 | PIN_INPUT)},   /* gpmc_ad1.vout3_d1 */
510         {GPMC_AD2, (M3 | PIN_INPUT)},   /* gpmc_ad2.vout3_d2 */
511         {GPMC_AD3, (M3 | PIN_INPUT)},   /* gpmc_ad3.vout3_d3 */
512         {GPMC_AD4, (M3 | PIN_INPUT)},   /* gpmc_ad4.vout3_d4 */
513         {GPMC_AD5, (M3 | PIN_INPUT)},   /* gpmc_ad5.vout3_d5 */
514         {GPMC_AD6, (M3 | PIN_INPUT)},   /* gpmc_ad6.vout3_d6 */
515         {GPMC_AD7, (M3 | PIN_INPUT)},   /* gpmc_ad7.vout3_d7 */
516         {GPMC_AD8, (M3 | PIN_INPUT)},   /* gpmc_ad8.vout3_d8 */
517         {GPMC_AD9, (M3 | PIN_INPUT)},   /* gpmc_ad9.vout3_d9 */
518         {GPMC_AD10, (M3 | PIN_INPUT)},  /* gpmc_ad10.vout3_d10 */
519         {GPMC_AD11, (M3 | PIN_INPUT)},  /* gpmc_ad11.vout3_d11 */
520         {GPMC_AD12, (M3 | PIN_INPUT)},  /* gpmc_ad12.vout3_d12 */
521         {GPMC_AD13, (M3 | PIN_INPUT)},  /* gpmc_ad13.vout3_d13 */
522         {GPMC_AD14, (M3 | PIN_INPUT)},  /* gpmc_ad14.vout3_d14 */
523         {GPMC_AD15, (M3 | PIN_INPUT)},  /* gpmc_ad15.vout3_d15 */
524         {GPMC_A0, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a0.vout3_d16 */
525         {GPMC_A1, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a1.vout3_d17 */
526         {GPMC_A2, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a2.vout3_d18 */
527         {GPMC_A3, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a3.vout3_d19 */
528         {GPMC_A4, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a4.vout3_d20 */
529         {GPMC_A5, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a5.vout3_d21 */
530         {GPMC_A6, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a6.vout3_d22 */
531         {GPMC_A7, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a7.vout3_d23 */
532         {GPMC_A8, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a8.vout3_hsync */
533         {GPMC_A9, (M3 | PIN_INPUT_PULLDOWN)},   /* gpmc_a9.vout3_vsync */
534         {GPMC_A10, (M3 | PIN_INPUT_PULLDOWN)},  /* gpmc_a10.vout3_de */
535         {GPMC_A11, (M14 | PIN_INPUT_PULLDOWN)}, /* gpmc_a11.gpio2_1 */
536         {GPMC_A13, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a13.qspi1_rtclk */
537         {GPMC_A14, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a14.qspi1_d3 */
538         {GPMC_A15, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a15.qspi1_d2 */
539         {GPMC_A16, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a16.qspi1_d0 */
540         {GPMC_A17, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a17.qspi1_d1 */
541         {GPMC_A18, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a18.qspi1_sclk */
542         {GPMC_A19, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a19.mmc2_dat4 */
543         {GPMC_A20, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a20.mmc2_dat5 */
544         {GPMC_A21, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a21.mmc2_dat6 */
545         {GPMC_A22, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a22.mmc2_dat7 */
546         {GPMC_A23, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a23.mmc2_clk */
547         {GPMC_A24, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a24.mmc2_dat0 */
548         {GPMC_A25, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a25.mmc2_dat1 */
549         {GPMC_A26, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a26.mmc2_dat2 */
550         {GPMC_A27, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_a27.mmc2_dat3 */
551         {GPMC_CS1, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_cs1.mmc2_cmd */
552         {GPMC_CS2, (M1 | PIN_INPUT_PULLUP | MANUAL_MODE)},      /* gpmc_cs2.qspi1_cs0 */
553         {GPMC_CS3, (M3 | PIN_INPUT_PULLUP)},    /* gpmc_cs3.vout3_clk */
554         {VIN1A_CLK0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},  /* vin1a_clk0.vin1a_clk0 */
555         {VIN1A_DE0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_de0.vin1a_de0 */
556         {VIN1A_FLD0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},  /* vin1a_fld0.vin1a_fld0 */
557         {VIN1A_HSYNC0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},        /* vin1a_hsync0.vin1a_hsync0 */
558         {VIN1A_VSYNC0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},        /* vin1a_vsync0.vin1a_vsync0 */
559         {VIN1A_D0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d0.vin1a_d0 */
560         {VIN1A_D1, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d1.vin1a_d1 */
561         {VIN1A_D2, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d2.vin1a_d2 */
562         {VIN1A_D3, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d3.vin1a_d3 */
563         {VIN1A_D4, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d4.vin1a_d4 */
564         {VIN1A_D5, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d5.vin1a_d5 */
565         {VIN1A_D6, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d6.vin1a_d6 */
566         {VIN1A_D7, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d7.vin1a_d7 */
567         {VIN1A_D8, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d8.vin1a_d8 */
568         {VIN1A_D9, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin1a_d9.vin1a_d9 */
569         {VIN1A_D10, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d10.vin1a_d10 */
570         {VIN1A_D11, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d11.vin1a_d11 */
571         {VIN1A_D12, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d12.vin1a_d12 */
572         {VIN1A_D13, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d13.vin1a_d13 */
573         {VIN1A_D14, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d14.vin1a_d14 */
574         {VIN1A_D15, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d15.vin1a_d15 */
575         {VIN1A_D16, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d16.vin1a_d16 */
576         {VIN1A_D17, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d17.vin1a_d17 */
577         {VIN1A_D18, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d18.vin1a_d18 */
578         {VIN1A_D19, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d19.vin1a_d19 */
579         {VIN1A_D20, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d20.vin1a_d20 */
580         {VIN1A_D21, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d21.vin1a_d21 */
581         {VIN1A_D22, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d22.vin1a_d22 */
582         {VIN1A_D23, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin1a_d23.vin1a_d23 */
583         {VIN2A_D12, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d12.rgmii1_txc */
584         {VIN2A_D13, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d13.rgmii1_txctl */
585         {VIN2A_D14, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d14.rgmii1_txd3 */
586         {VIN2A_D15, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d15.rgmii1_txd2 */
587         {VIN2A_D16, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d16.rgmii1_txd1 */
588         {VIN2A_D17, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d17.rgmii1_txd0 */
589         {VIN2A_D18, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d18.rgmii1_rxc */
590         {VIN2A_D19, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d19.rgmii1_rxctl */
591         {VIN2A_D20, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d20.rgmii1_rxd3 */
592         {VIN2A_D21, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d21.rgmii1_rxd2 */
593         {VIN2A_D22, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d22.rgmii1_rxd1 */
594         {VIN2A_D23, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d23.rgmii1_rxd0 */
595         {VOUT1_CLK, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_clk.vout1_clk */
596         {VOUT1_DE, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_de.vout1_de */
597         {VOUT1_HSYNC, (M0 | PIN_INPUT_PULLDOWN)},       /* vout1_hsync.vout1_hsync */
598         {VOUT1_VSYNC, (M0 | PIN_INPUT_PULLDOWN)},       /* vout1_vsync.vout1_vsync */
599         {VOUT1_D0, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d0.vout1_d0 */
600         {VOUT1_D1, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d1.vout1_d1 */
601         {VOUT1_D2, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d2.vout1_d2 */
602         {VOUT1_D3, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d3.vout1_d3 */
603         {VOUT1_D4, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d4.vout1_d4 */
604         {VOUT1_D5, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d5.vout1_d5 */
605         {VOUT1_D6, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d6.vout1_d6 */
606         {VOUT1_D7, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d7.vout1_d7 */
607         {VOUT1_D8, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d8.vout1_d8 */
608         {VOUT1_D9, (M0 | PIN_INPUT_PULLDOWN)},  /* vout1_d9.vout1_d9 */
609         {VOUT1_D10, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d10.vout1_d10 */
610         {VOUT1_D11, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d11.vout1_d11 */
611         {VOUT1_D12, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d12.vout1_d12 */
612         {VOUT1_D13, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d13.vout1_d13 */
613         {VOUT1_D14, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d14.vout1_d14 */
614         {VOUT1_D15, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d15.vout1_d15 */
615         {VOUT1_D16, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d16.vout1_d16 */
616         {VOUT1_D17, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d17.vout1_d17 */
617         {VOUT1_D18, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d18.vout1_d18 */
618         {VOUT1_D19, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d19.vout1_d19 */
619         {VOUT1_D20, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d20.vout1_d20 */
620         {VOUT1_D21, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d21.vout1_d21 */
621         {VOUT1_D22, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d22.vout1_d22 */
622         {VOUT1_D23, (M0 | PIN_INPUT_PULLDOWN)}, /* vout1_d23.vout1_d23 */
623         {MDIO_MCLK, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* mdio_mclk.mdio_mclk */
624         {MDIO_D, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},        /* mdio_d.mdio_d */
625         {RGMII0_TXC, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},  /* rgmii0_txc.rgmii0_txc */
626         {RGMII0_TXCTL, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},        /* rgmii0_txctl.rgmii0_txctl */
627         {RGMII0_TXD3, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_txd3.rgmii0_txd3 */
628         {RGMII0_TXD2, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_txd2.rgmii0_txd2 */
629         {RGMII0_TXD1, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_txd1.rgmii0_txd1 */
630         {RGMII0_TXD0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_txd0.rgmii0_txd0 */
631         {RGMII0_RXC, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},  /* rgmii0_rxc.rgmii0_rxc */
632         {RGMII0_RXCTL, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},        /* rgmii0_rxctl.rgmii0_rxctl */
633         {RGMII0_RXD3, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd3.rgmii0_rxd3 */
634         {RGMII0_RXD2, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd2.rgmii0_rxd2 */
635         {RGMII0_RXD1, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd1.rgmii0_rxd1 */
636         {RGMII0_RXD0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* rgmii0_rxd0.rgmii0_rxd0 */
637         {USB1_DRVVBUS, (M0 | PIN_INPUT_SLEW)},  /* usb1_drvvbus.usb1_drvvbus */
638         {USB2_DRVVBUS, (M0 | PIN_INPUT_SLEW)},  /* usb2_drvvbus.usb2_drvvbus */
639         {GPIO6_14, (M9 | PIN_INPUT_PULLUP)},    /* gpio6_14.i2c3_sda */
640         {GPIO6_15, (M9 | PIN_INPUT_PULLUP)},    /* gpio6_15.i2c3_scl */
641         {GPIO6_16, (M14 | PIN_INPUT_PULLUP)},   /* gpio6_16.gpio6_16 */
642         {XREF_CLK2, (M5 | PIN_INPUT_PULLDOWN)}, /* xref_clk2.atl_clk2 */
643         {MCASP1_ACLKX, (M0 | PIN_INPUT_PULLDOWN)},      /* mcasp1_aclkx.mcasp1_aclkx */
644         {MCASP1_FSX, (M0 | PIN_INPUT_SLEW)},    /* mcasp1_fsx.mcasp1_fsx */
645         {MCASP1_AXR0, (M0 | PIN_INPUT_SLEW | VIRTUAL_MODE15)},  /* mcasp1_axr0.mcasp1_axr0 */
646         {MCASP1_AXR1, (M0 | PIN_INPUT_SLEW)},   /* mcasp1_axr1.mcasp1_axr1 */
647         {MCASP1_AXR2, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr2.gpio5_4 */
648         {MCASP1_AXR3, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr3.gpio5_5 */
649         {MCASP1_AXR4, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr4.gpio5_6 */
650         {MCASP1_AXR5, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr5.gpio5_7 */
651         {MCASP1_AXR6, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr6.gpio5_8 */
652         {MCASP1_AXR7, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr7.gpio5_9 */
653         {MCASP1_AXR12, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr12.mcasp7_axr0 */
654         {MCASP1_AXR13, (M1 | PIN_INPUT_SLEW)},  /* mcasp1_axr13.mcasp7_axr1 */
655         {MCASP1_AXR14, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr14.mcasp7_aclkx */
656         {MCASP1_AXR15, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr15.mcasp7_fsx */
657         {MCASP2_ACLKR, (M0 | PIN_INPUT_PULLDOWN)},      /* mcasp2_aclkr.mcasp2_aclkr */
658         {MCASP3_ACLKX, (M0 | PIN_INPUT_PULLDOWN)},      /* mcasp3_aclkx.mcasp3_aclkx */
659         {MCASP3_FSX, (M0 | PIN_INPUT_SLEW)},    /* mcasp3_fsx.mcasp3_fsx */
660         {MCASP3_AXR0, (M0 | PIN_INPUT_SLEW)},   /* mcasp3_axr0.mcasp3_axr0 */
661         {MCASP3_AXR1, (M0 | PIN_INPUT_SLEW | VIRTUAL_MODE6)},   /* mcasp3_axr1.mcasp3_axr1 */
662         {MMC1_CLK, (M0 | PIN_INPUT_PULLUP)},    /* mmc1_clk.mmc1_clk */
663         {MMC1_CMD, (M0 | PIN_INPUT_PULLUP)},    /* mmc1_cmd.mmc1_cmd */
664         {MMC1_DAT0, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat0.mmc1_dat0 */
665         {MMC1_DAT1, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat1.mmc1_dat1 */
666         {MMC1_DAT2, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat2.mmc1_dat2 */
667         {MMC1_DAT3, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat3.mmc1_dat3 */
668         {MMC1_SDCD, (M14 | PIN_INPUT_PULLUP)},  /* mmc1_sdcd.gpio6_27 */
669         {MMC1_SDWP, (M14 | PIN_INPUT_SLEW)},    /* mmc1_sdwp.gpio6_28 */
670         {GPIO6_11, (M14 | PIN_INPUT_PULLUP)},   /* gpio6_11.gpio6_11 */
671         {SPI1_SCLK, (M0 | PIN_INPUT_PULLDOWN)}, /* spi1_sclk.spi1_sclk */
672         {SPI1_D1, (M0 | PIN_INPUT_PULLDOWN)},   /* spi1_d1.spi1_d1 */
673         {SPI1_D0, (M0 | PIN_INPUT_PULLDOWN)},   /* spi1_d0.spi1_d0 */
674         {SPI1_CS0, (M0 | PIN_INPUT_PULLUP)},    /* spi1_cs0.spi1_cs0 */
675         {SPI1_CS1, (M14 | PIN_OUTPUT)},         /* spi1_cs1.gpio7_11 */
676         {SPI1_CS2, (M14 | PIN_INPUT_PULLDOWN)}, /* spi1_cs2.gpio7_12 */
677         {SPI1_CS3, (M6 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* spi1_cs3.hdmi1_cec */
678         {SPI2_SCLK, (M1 | PIN_INPUT_PULLDOWN)}, /* spi2_sclk.uart3_rxd */
679         {SPI2_D1, (M1 | PIN_INPUT_SLEW)},       /* spi2_d1.uart3_txd */
680         {SPI2_D0, (M1 | PIN_INPUT_SLEW)},       /* spi2_d0.uart3_ctsn */
681         {SPI2_CS0, (M1 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* spi2_cs0.uart3_rtsn */
682         {DCAN1_TX, (M15 | PULL_UP)},    /* dcan1_tx.safe for dcan1_tx */
683         {DCAN1_RX, (M14 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* dcan1_rx.gpio1_15 */
684         {UART1_RXD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* uart1_rxd.uart1_rxd */
685         {UART1_TXD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* uart1_txd.uart1_txd */
686         {UART1_CTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart1_ctsn.mmc4_clk */
687         {UART1_RTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart1_rtsn.mmc4_cmd */
688         {UART2_RXD, (M3 | PIN_INPUT_PULLUP)},   /* N/A.mmc4_dat0 */
689         {UART2_TXD, (M3 | PIN_INPUT_PULLUP)},   /* uart2_txd.mmc4_dat1 */
690         {UART2_CTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart2_ctsn.mmc4_dat2 */
691         {UART2_RTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart2_rtsn.mmc4_dat3 */
692         {I2C2_SDA, (M0 | PIN_INPUT_PULLUP)},    /* i2c2_sda.i2c2_sda */
693         {I2C2_SCL, (M0 | PIN_INPUT_PULLUP)},    /* i2c2_scl.i2c2_scl */
694         {WAKEUP0, (M15 | PULL_UP)},     /* Wakeup0.safe for dcan1_rx */
695         {WAKEUP2, (M14)},               /* Wakeup2.gpio1_2 */
696 };
697
698 const struct pad_conf_entry dra76x_core_padconf_array[] = {
699         {GPMC_AD0, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad0.vout3_d0 */
700         {GPMC_AD1, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad1.vout3_d1 */
701         {GPMC_AD2, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad2.vout3_d2 */
702         {GPMC_AD3, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad3.vout3_d3 */
703         {GPMC_AD4, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad4.vout3_d4 */
704         {GPMC_AD5, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad5.vout3_d5 */
705         {GPMC_AD6, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad6.vout3_d6 */
706         {GPMC_AD7, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad7.vout3_d7 */
707         {GPMC_AD8, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad8.vout3_d8 */
708         {GPMC_AD9, (M3 | PIN_INPUT | MANUAL_MODE)},     /* gpmc_ad9.vout3_d9 */
709         {GPMC_AD10, (M3 | PIN_INPUT | MANUAL_MODE)},    /* gpmc_ad10.vout3_d10 */
710         {GPMC_AD11, (M3 | PIN_INPUT | MANUAL_MODE)},    /* gpmc_ad11.vout3_d11 */
711         {GPMC_AD12, (M3 | PIN_INPUT | MANUAL_MODE)},    /* gpmc_ad12.vout3_d12 */
712         {GPMC_AD13, (M3 | PIN_INPUT | MANUAL_MODE)},    /* gpmc_ad13.vout3_d13 */
713         {GPMC_AD14, (M3 | PIN_INPUT | MANUAL_MODE)},    /* gpmc_ad14.vout3_d14 */
714         {GPMC_AD15, (M3 | PIN_INPUT | MANUAL_MODE)},    /* gpmc_ad15.vout3_d15 */
715         {GPMC_A0, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a0.vout3_d16 */
716         {GPMC_A1, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a1.vout3_d17 */
717         {GPMC_A2, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a2.vout3_d18 */
718         {GPMC_A3, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a3.vout3_d19 */
719         {GPMC_A4, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a4.vout3_d20 */
720         {GPMC_A5, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a5.vout3_d21 */
721         {GPMC_A6, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a6.vout3_d22 */
722         {GPMC_A7, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a7.vout3_d23 */
723         {GPMC_A8, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a8.vout3_hsync */
724         {GPMC_A9, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},     /* gpmc_a9.vout3_vsync */
725         {GPMC_A10, (M3 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a10.vout3_de */
726         {GPMC_A11, (M14 | PIN_INPUT_PULLUP)},   /* gpmc_a11.gpio2_1 */
727         {GPMC_A12, (M14 | PIN_INPUT_PULLUP)},   /* gpmc_a12.gpio2_2 */
728         {GPMC_A13, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a13.qspi1_rtclk */
729         {GPMC_A14, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a14.qspi1_d3 */
730         {GPMC_A15, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a15.qspi1_d2 */
731         {GPMC_A16, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a16.qspi1_d0 */
732         {GPMC_A17, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a17.qspi1_d1 */
733         {GPMC_A18, (M1 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* gpmc_a18.qspi1_sclk */
734         {GPMC_A19, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a19.mmc2_dat4 */
735         {GPMC_A20, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a20.mmc2_dat5 */
736         {GPMC_A21, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a21.mmc2_dat6 */
737         {GPMC_A22, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a22.mmc2_dat7 */
738         {GPMC_A23, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a23.mmc2_clk */
739         {GPMC_A24, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a24.mmc2_dat0 */
740         {GPMC_A25, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a25.mmc2_dat1 */
741         {GPMC_A26, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a26.mmc2_dat2 */
742         {GPMC_A27, (M1 | PIN_INPUT_PULLDOWN)},  /* gpmc_a27.mmc2_dat3 */
743         {GPMC_CS1, (M1 | PIN_INPUT_PULLUP)},    /* gpmc_cs1.mmc2_cmd */
744         {GPMC_CS0, (M0 | PIN_INPUT_PULLUP)},    /* gpmc_cs0.gpmc_cs0 */
745         {GPMC_CS2, (M1 | PIN_INPUT_PULLUP | MANUAL_MODE)},      /* gpmc_cs2.qspi1_cs0 */
746         {GPMC_CS3, (M3 | PIN_INPUT_PULLUP | MANUAL_MODE)},      /* gpmc_cs3.vout3_clk */
747         {GPMC_ADVN_ALE, (M0 | PIN_INPUT_PULLUP)},       /* gpmc_advn_ale.gpmc_advn_ale */
748         {GPMC_OEN_REN, (M0 | PIN_INPUT_PULLUP)},        /* gpmc_oen_ren.gpmc_oen_ren */
749         {GPMC_WEN, (M0 | PIN_INPUT_PULLUP)},    /* gpmc_wen.gpmc_wen */
750         {GPMC_BEN0, (M0 | PIN_INPUT_PULLUP)},   /* gpmc_ben0.gpmc_ben0 */
751         {GPMC_WAIT0, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},    /* gpmc_wait0.gpmc_wait0 */
752         {VIN1A_FLD0, (M14 | PIN_INPUT_PULLUP)}, /* vin1a_fld0.gpio3_1 */
753         {VIN2A_CLK0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},  /* vin2a_clk0.vin2a_clk0 */
754         {VIN2A_DE0, (M15 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},  /* vin2a_de0.Driveroff */
755         {VIN2A_FLD0, (M14 | PIN_INPUT_PULLDOWN)},       /* vin2a_fld0.gpio3_30 */
756         {VIN2A_HSYNC0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},        /* vin2a_hsync0.vin2a_hsync0 */
757         {VIN2A_VSYNC0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},        /* vin2a_vsync0.vin2a_vsync0 */
758         {VIN2A_D0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d0.vin2a_d0 */
759         {VIN2A_D1, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d1.vin2a_d1 */
760         {VIN2A_D2, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d2.vin2a_d2 */
761         {VIN2A_D3, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d3.vin2a_d3 */
762         {VIN2A_D4, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d4.vin2a_d4 */
763         {VIN2A_D5, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d5.vin2a_d5 */
764         {VIN2A_D6, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d6.vin2a_d6 */
765         {VIN2A_D7, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d7.vin2a_d7 */
766         {VIN2A_D8, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d8.vin2a_d8 */
767         {VIN2A_D9, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vin2a_d9.vin2a_d9 */
768         {VIN2A_D10, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d10.vin2a_d10 */
769         {VIN2A_D11, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vin2a_d11.vin2a_d11 */
770         {VIN2A_D12, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d12.rgmii1_txc */
771         {VIN2A_D13, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d13.rgmii1_txctl */
772         {VIN2A_D14, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d14.rgmii1_txd3 */
773         {VIN2A_D15, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d15.rgmii1_txd2 */
774         {VIN2A_D16, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d16.rgmii1_txd1 */
775         {VIN2A_D17, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d17.rgmii1_txd0 */
776         {VIN2A_D18, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d18.rgmii1_rxc */
777         {VIN2A_D19, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d19.rgmii1_rxctl */
778         {VIN2A_D20, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d20.rgmii1_rxd3 */
779         {VIN2A_D21, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d21.rgmii1_rxd2 */
780         {VIN2A_D22, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d22.rgmii1_rxd1 */
781         {VIN2A_D23, (M3 | PIN_INPUT | MANUAL_MODE)},    /* vin2a_d23.rgmii1_rxd0 */
782         {VOUT1_CLK, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_clk.vout1_clk */
783         {VOUT1_DE, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_de.vout1_de */
784         {VOUT1_FLD, (M14 | PIN_INPUT_PULLUP)},  /* vout1_fld.gpio4_21 */
785         {VOUT1_HSYNC, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* vout1_hsync.vout1_hsync */
786         {VOUT1_VSYNC, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)}, /* vout1_vsync.vout1_vsync */
787         {VOUT1_D0, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d0.vout1_d0 */
788         {VOUT1_D1, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d1.vout1_d1 */
789         {VOUT1_D2, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d2.vout1_d2 */
790         {VOUT1_D3, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d3.vout1_d3 */
791         {VOUT1_D4, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d4.vout1_d4 */
792         {VOUT1_D5, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d5.vout1_d5 */
793         {VOUT1_D6, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d6.vout1_d6 */
794         {VOUT1_D7, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d7.vout1_d7 */
795         {VOUT1_D8, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d8.vout1_d8 */
796         {VOUT1_D9, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},    /* vout1_d9.vout1_d9 */
797         {VOUT1_D10, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d10.vout1_d10 */
798         {VOUT1_D11, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d11.vout1_d11 */
799         {VOUT1_D12, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d12.vout1_d12 */
800         {VOUT1_D13, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d13.vout1_d13 */
801         {VOUT1_D14, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d14.vout1_d14 */
802         {VOUT1_D15, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d15.vout1_d15 */
803         {VOUT1_D16, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d16.vout1_d16 */
804         {VOUT1_D17, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d17.vout1_d17 */
805         {VOUT1_D18, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d18.vout1_d18 */
806         {VOUT1_D19, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d19.vout1_d19 */
807         {VOUT1_D20, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d20.vout1_d20 */
808         {VOUT1_D21, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d21.vout1_d21 */
809         {VOUT1_D22, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d22.vout1_d22 */
810         {VOUT1_D23, (M0 | PIN_INPUT_PULLDOWN | MANUAL_MODE)},   /* vout1_d23.vout1_d23 */
811         {MDIO_MCLK, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* mdio_mclk.mdio_mclk */
812         {MDIO_D, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},        /* mdio_d.mdio_d */
813         {RGMII0_TXC, (M0 | PIN_INPUT | MANUAL_MODE)},   /* rgmii0_txc.rgmii0_txc */
814         {RGMII0_TXCTL, (M0 | PIN_INPUT | MANUAL_MODE)}, /* rgmii0_txctl.rgmii0_txctl */
815         {RGMII0_TXD3, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_txd3.rgmii0_txd3 */
816         {RGMII0_TXD2, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_txd2.rgmii0_txd2 */
817         {RGMII0_TXD1, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_txd1.rgmii0_txd1 */
818         {RGMII0_TXD0, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_txd0.rgmii0_txd0 */
819         {RGMII0_RXC, (M0 | PIN_INPUT | MANUAL_MODE)},   /* rgmii0_rxc.rgmii0_rxc */
820         {RGMII0_RXCTL, (M0 | PIN_INPUT | MANUAL_MODE)}, /* rgmii0_rxctl.rgmii0_rxctl */
821         {RGMII0_RXD3, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_rxd3.rgmii0_rxd3 */
822         {RGMII0_RXD2, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_rxd2.rgmii0_rxd2 */
823         {RGMII0_RXD1, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_rxd1.rgmii0_rxd1 */
824         {RGMII0_RXD0, (M0 | PIN_INPUT | MANUAL_MODE)},  /* rgmii0_rxd0.rgmii0_rxd0 */
825         {USB1_DRVVBUS, (M0 | PIN_INPUT_SLEW)},  /* usb1_drvvbus.usb1_drvvbus */
826         {USB2_DRVVBUS, (M0 | PIN_INPUT_SLEW)},  /* usb2_drvvbus.usb2_drvvbus */
827         {GPIO6_14, (M9 | PIN_INPUT_PULLUP)},    /* gpio6_14.i2c3_sda */
828         {GPIO6_15, (M9 | PIN_INPUT_PULLUP)},    /* gpio6_15.i2c3_scl */
829         {GPIO6_16, (M0 | PIN_INPUT_PULLUP)},    /* gpio6_16.gpio6_16 */
830         {XREF_CLK2, (M5 | PIN_INPUT_PULLDOWN)}, /* xref_clk2.atl_clk2 */
831         {MCASP1_ACLKX, (M14 | 0x00070000)},     /* mcasp1_aclkx.gpio7_31 */
832         {MCASP1_FSX, (M14 | PIN_INPUT | SLEWCONTROL)},  /* mcasp1_fsx.gpio7_30 */
833         {MCASP1_AXR0, (M10 | PIN_INPUT_PULLUP | SLEWCONTROL)},  /* mcasp1_axr0.i2c5_sda */
834         {MCASP1_AXR1, (M10 | 0x000f0000)},      /* mcasp1_axr1.i2c5_scl */
835         {MCASP1_AXR2, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr2.gpio5_4 */
836         {MCASP1_AXR3, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr3.gpio5_5 */
837         {MCASP1_AXR4, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr4.gpio5_6 */
838         {MCASP1_AXR5, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr5.gpio5_7 */
839         {MCASP1_AXR6, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr6.gpio5_8 */
840         {MCASP1_AXR7, (M14 | PIN_INPUT_PULLDOWN)},      /* mcasp1_axr7.gpio5_9 */
841         {MCASP1_AXR12, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr12.mcasp7_axr0 */
842         {MCASP1_AXR13, (M1 | PIN_INPUT_SLEW)},  /* mcasp1_axr13.mcasp7_axr1 */
843         {MCASP1_AXR14, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr14.mcasp7_aclkx */
844         {MCASP1_AXR15, (M1 | PIN_INPUT_SLEW | VIRTUAL_MODE10)}, /* mcasp1_axr15.mcasp7_fsx */
845         {MCASP2_ACLKR, (M15 | PIN_INPUT_PULLUP)},       /* mcasp2_aclkr.Driveroff */
846         {MCASP3_ACLKX, (M0 | PIN_INPUT_PULLDOWN)},      /* mcasp3_aclkx.mcasp3_aclkx */
847         {MCASP3_FSX, (M0 | PIN_INPUT_SLEW)},    /* mcasp3_fsx.mcasp3_fsx */
848         {MCASP3_AXR0, (M0 | PIN_INPUT_SLEW)},   /* mcasp3_axr0.mcasp3_axr0 */
849         {MCASP3_AXR1, (M0 | PIN_INPUT_SLEW | VIRTUAL_MODE6)},   /* mcasp3_axr1.mcasp3_axr1 */
850         {MMC1_CLK, (M0 | PIN_INPUT_PULLUP)},    /* mmc1_clk.mmc1_clk */
851         {MMC1_CMD, (M0 | PIN_INPUT_PULLUP)},    /* mmc1_cmd.mmc1_cmd */
852         {MMC1_DAT0, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat0.mmc1_dat0 */
853         {MMC1_DAT1, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat1.mmc1_dat1 */
854         {MMC1_DAT2, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat2.mmc1_dat2 */
855         {MMC1_DAT3, (M0 | PIN_INPUT_PULLUP)},   /* mmc1_dat3.mmc1_dat3 */
856         {MMC1_SDCD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* mmc1_sdcd.mmc1_sdcd */
857         {MMC1_SDWP, (M14 | PIN_INPUT_SLEW)},    /* mmc1_sdwp.gpio6_28 */
858         {SPI1_SCLK, (M0 | PIN_INPUT_PULLDOWN)}, /* spi1_sclk.spi1_sclk */
859         {SPI1_D1, (M0 | PIN_INPUT_PULLDOWN)},   /* spi1_d1.spi1_d1 */
860         {SPI1_D0, (M0 | PIN_INPUT_PULLDOWN)},   /* spi1_d0.spi1_d0 */
861         {SPI1_CS0, (M0 | PIN_INPUT_PULLUP)},    /* spi1_cs0.spi1_cs0 */
862         {SPI1_CS2, (M6 | 0x000f0000)},  /* spi1_cs2.hdmi1_hpd */
863         {SPI1_CS3, (M6 | 0x000f0000)},  /* spi1_cs3.hdmi1_cec */
864         {SPI2_SCLK, (M1 | PIN_INPUT_PULLDOWN)}, /* spi2_sclk.uart3_rxd */
865         {SPI2_D1, (M1 | PIN_INPUT_SLEW)},       /* spi2_d1.uart3_txd */
866         {SPI2_D0, (M1 | PIN_INPUT_SLEW)},       /* spi2_d0.uart3_ctsn */
867         {SPI2_CS0, (M1 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* spi2_cs0.uart3_rtsn */
868         {DCAN1_TX, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* dcan1_tx.dcan1_tx */
869         {DCAN1_RX, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},      /* dcan1_rx.dcan1_rx */
870         {UART1_RXD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* uart1_rxd.uart1_rxd */
871         {UART1_TXD, (M0 | PIN_INPUT_PULLUP | SLEWCONTROL)},     /* uart1_txd.uart1_txd */
872         {UART1_CTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart1_ctsn.mmc4_clk */
873         {UART1_RTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart1_rtsn.mmc4_cmd */
874         {UART2_RXD, (M3 | PIN_INPUT_PULLUP)},   /* N/A.mmc4_dat0 */
875         {UART2_TXD, (M3 | PIN_INPUT_PULLUP)},   /* uart2_txd.mmc4_dat1 */
876         {UART2_CTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart2_ctsn.mmc4_dat2 */
877         {UART2_RTSN, (M3 | PIN_INPUT_PULLUP)},  /* uart2_rtsn.mmc4_dat3 */
878         {I2C2_SDA, (M1 | PIN_INPUT_PULLUP)},    /* i2c2_sda.hdmi1_ddc_scl */
879         {I2C2_SCL, (M1 | PIN_INPUT_PULLUP)},    /* i2c2_scl.hdmi1_ddc_sda */
880         {WAKEUP0, (M14 | PIN_OUTPUT)},  /* N/A.gpio1_0 */
881         {WAKEUP1, (M14 | PIN_OUTPUT)},  /* N/A.gpio1_1 */
882         {WAKEUP2, (M14 | PIN_INPUT)},   /* N/A.gpio1_2 */
883         {WAKEUP3, (M1 | PIN_OUTPUT)},   /* N/A.sys_nirq1 */
884 };
885
886 #ifdef CONFIG_IODELAY_RECALIBRATION
887 const struct iodelay_cfg_entry dra742_es1_1_iodelay_cfg_array[] = {
888         {0x06F0, 480, 0},       /* CFG_RGMII0_RXC_IN */
889         {0x06FC, 111, 1641},    /* CFG_RGMII0_RXCTL_IN */
890         {0x0708, 272, 1116},    /* CFG_RGMII0_RXD0_IN */
891         {0x0714, 243, 1260},    /* CFG_RGMII0_RXD1_IN */
892         {0x0720, 0, 1614},      /* CFG_RGMII0_RXD2_IN */
893         {0x072C, 105, 1673},    /* CFG_RGMII0_RXD3_IN */
894         {0x0740, 0, 0},         /* CFG_RGMII0_TXC_OUT */
895         {0x074C, 1560, 120},    /* CFG_RGMII0_TXCTL_OUT */
896         {0x0758, 1570, 120},    /* CFG_RGMII0_TXD0_OUT */
897         {0x0764, 1500, 120},    /* CFG_RGMII0_TXD1_OUT */
898         {0x0770, 1775, 120},    /* CFG_RGMII0_TXD2_OUT */
899         {0x077C, 1875, 120},    /* CFG_RGMII0_TXD3_OUT */
900         {0x08D0, 0, 0},         /* CFG_VIN1A_CLK0_IN */
901         {0x08DC, 2600, 0},      /* CFG_VIN1A_D0_IN */
902         {0x08E8, 2652, 46},     /* CFG_VIN1A_D10_IN */
903         {0x08F4, 2541, 0},      /* CFG_VIN1A_D11_IN */
904         {0x0900, 2603, 574},    /* CFG_VIN1A_D12_IN */
905         {0x090C, 2548, 443},    /* CFG_VIN1A_D13_IN */
906         {0x0918, 2624, 598},    /* CFG_VIN1A_D14_IN */
907         {0x0924, 2535, 1027},   /* CFG_VIN1A_D15_IN */
908         {0x0930, 2526, 818},    /* CFG_VIN1A_D16_IN */
909         {0x093C, 2623, 797},    /* CFG_VIN1A_D17_IN */
910         {0x0948, 2578, 888},    /* CFG_VIN1A_D18_IN */
911         {0x0954, 2574, 1008},   /* CFG_VIN1A_D19_IN */
912         {0x0960, 2527, 123},    /* CFG_VIN1A_D1_IN */
913         {0x096C, 2577, 737},    /* CFG_VIN1A_D20_IN */
914         {0x0978, 2627, 616},    /* CFG_VIN1A_D21_IN */
915         {0x0984, 2573, 777},    /* CFG_VIN1A_D22_IN */
916         {0x0990, 2730, 67},     /* CFG_VIN1A_D23_IN */
917         {0x099C, 2509, 303},    /* CFG_VIN1A_D2_IN */
918         {0x09A8, 2494, 267},    /* CFG_VIN1A_D3_IN */
919         {0x09B4, 2474, 0},      /* CFG_VIN1A_D4_IN */
920         {0x09C0, 2556, 181},    /* CFG_VIN1A_D5_IN */
921         {0x09CC, 2516, 195},    /* CFG_VIN1A_D6_IN */
922         {0x09D8, 2589, 210},    /* CFG_VIN1A_D7_IN */
923         {0x09E4, 2624, 75},     /* CFG_VIN1A_D8_IN */
924         {0x09F0, 2704, 14},     /* CFG_VIN1A_D9_IN */
925         {0x09FC, 2469, 55},     /* CFG_VIN1A_DE0_IN */
926         {0x0A08, 2557, 264},    /* CFG_VIN1A_FLD0_IN */
927         {0x0A14, 2465, 269},    /* CFG_VIN1A_HSYNC0_IN */
928         {0x0A20, 2411, 348},    /* CFG_VIN1A_VSYNC0_IN */
929         {0x0A70, 150, 0},       /* CFG_VIN2A_D12_OUT */
930         {0x0A7C, 1500, 0},      /* CFG_VIN2A_D13_OUT */
931         {0x0A88, 1600, 0},      /* CFG_VIN2A_D14_OUT */
932         {0x0A94, 900, 0},       /* CFG_VIN2A_D15_OUT */
933         {0x0AA0, 680, 0},       /* CFG_VIN2A_D16_OUT */
934         {0x0AAC, 500, 0},       /* CFG_VIN2A_D17_OUT */
935         {0x0AB0, 702, 0},       /* CFG_VIN2A_D18_IN */
936         {0x0ABC, 136, 976},     /* CFG_VIN2A_D19_IN */
937         {0x0AD4, 210, 1357},    /* CFG_VIN2A_D20_IN */
938         {0x0AE0, 189, 1462},    /* CFG_VIN2A_D21_IN */
939         {0x0AEC, 232, 1278},    /* CFG_VIN2A_D22_IN */
940         {0x0AF8, 0, 1397},      /* CFG_VIN2A_D23_IN */
941         {0x0144, 0, 0},         /* CFG_GPMC_A13_IN */
942         {0x0150, 1976, 1389},   /* CFG_GPMC_A14_IN */
943         {0x015C, 1872, 1408},   /* CFG_GPMC_A15_IN */
944         {0x0168, 1914, 1506},   /* CFG_GPMC_A16_IN */
945         {0x0170, 57, 0},        /* CFG_GPMC_A16_OUT */
946         {0x0174, 1904, 1471},   /* CFG_GPMC_A17_IN */
947         {0x0188, 1690, 0},      /* CFG_GPMC_A18_OUT */
948         {0x0374, 0, 0},         /* CFG_GPMC_CS2_OUT */
949 };
950
951 const struct iodelay_cfg_entry dra742_es2_0_iodelay_cfg_array[] = {
952         {0x06F0, 471, 0},       /* CFG_RGMII0_RXC_IN */
953         {0x06FC, 30, 1919},     /* CFG_RGMII0_RXCTL_IN */
954         {0x0708, 74, 1688},     /* CFG_RGMII0_RXD0_IN */
955         {0x0714, 94, 1697},     /* CFG_RGMII0_RXD1_IN */
956         {0x0720, 0, 1703},      /* CFG_RGMII0_RXD2_IN */
957         {0x072C, 70, 1804},     /* CFG_RGMII0_RXD3_IN */
958         {0x0740, 70, 70},       /* CFG_RGMII0_TXC_OUT */
959         {0x074C, 35, 70},       /* CFG_RGMII0_TXCTL_OUT */
960         {0x0758, 100, 130},     /* CFG_RGMII0_TXD0_OUT */
961         {0x0764, 0, 70},        /* CFG_RGMII0_TXD1_OUT */
962         {0x0770, 0, 0}, /* CFG_RGMII0_TXD2_OUT */
963         {0x077C, 100, 130},     /* CFG_RGMII0_TXD3_OUT */
964         {0x08D0, 0, 0}, /* CFG_VIN1A_CLK0_IN */
965         {0x08DC, 2105, 619},    /* CFG_VIN1A_D0_IN */
966         {0x08E8, 2107, 739},    /* CFG_VIN1A_D10_IN */
967         {0x08F4, 2005, 788},    /* CFG_VIN1A_D11_IN */
968         {0x0900, 2059, 1297},   /* CFG_VIN1A_D12_IN */
969         {0x090C, 2027, 1141},   /* CFG_VIN1A_D13_IN */
970         {0x0918, 2071, 1332},   /* CFG_VIN1A_D14_IN */
971         {0x0924, 1995, 1764},   /* CFG_VIN1A_D15_IN */
972         {0x0930, 1999, 1542},   /* CFG_VIN1A_D16_IN */
973         {0x093C, 2072, 1540},   /* CFG_VIN1A_D17_IN */
974         {0x0948, 2034, 1629},   /* CFG_VIN1A_D18_IN */
975         {0x0954, 2026, 1761},   /* CFG_VIN1A_D19_IN */
976         {0x0960, 2017, 757},    /* CFG_VIN1A_D1_IN */
977         {0x096C, 2037, 1469},   /* CFG_VIN1A_D20_IN */
978         {0x0978, 2077, 1349},   /* CFG_VIN1A_D21_IN */
979         {0x0984, 2022, 1545},   /* CFG_VIN1A_D22_IN */
980         {0x0990, 2168, 784},    /* CFG_VIN1A_D23_IN */
981         {0x099C, 1996, 962},    /* CFG_VIN1A_D2_IN */
982         {0x09A8, 1993, 901},    /* CFG_VIN1A_D3_IN */
983         {0x09B4, 2098, 499},    /* CFG_VIN1A_D4_IN */
984         {0x09C0, 2038, 844},    /* CFG_VIN1A_D5_IN */
985         {0x09CC, 2002, 863},    /* CFG_VIN1A_D6_IN */
986         {0x09D8, 2063, 873},    /* CFG_VIN1A_D7_IN */
987         {0x09E4, 2088, 759},    /* CFG_VIN1A_D8_IN */
988         {0x09F0, 2152, 701},    /* CFG_VIN1A_D9_IN */
989         {0x09FC, 1926, 728},    /* CFG_VIN1A_DE0_IN */
990         {0x0A08, 2043, 937},    /* CFG_VIN1A_FLD0_IN */
991         {0x0A14, 1978, 909},    /* CFG_VIN1A_HSYNC0_IN */
992         {0x0A20, 1926, 987},    /* CFG_VIN1A_VSYNC0_IN */
993         {0x0A70, 140, 0},       /* CFG_VIN2A_D12_OUT */
994         {0x0A7C, 90, 70},       /* CFG_VIN2A_D13_OUT */
995         {0x0A88, 0, 0}, /* CFG_VIN2A_D14_OUT */
996         {0x0A94, 0, 0}, /* CFG_VIN2A_D15_OUT */
997         {0x0AA0, 0, 70},        /* CFG_VIN2A_D16_OUT */
998         {0x0AAC, 0, 0}, /* CFG_VIN2A_D17_OUT */
999         {0x0AB0, 612, 0},       /* CFG_VIN2A_D18_IN */
1000         {0x0ABC, 4, 927},       /* CFG_VIN2A_D19_IN */
1001         {0x0AD4, 136, 1340},    /* CFG_VIN2A_D20_IN */
1002         {0x0AE0, 130, 1450},    /* CFG_VIN2A_D21_IN */
1003         {0x0AEC, 144, 1269},    /* CFG_VIN2A_D22_IN */
1004         {0x0AF8, 0, 1330},      /* CFG_VIN2A_D23_IN */
1005         {0x0144, 0, 0},         /* CFG_GPMC_A13_IN */
1006         {0x0150, 2575, 966},    /* CFG_GPMC_A14_IN */
1007         {0x015C, 2503, 889},    /* CFG_GPMC_A15_IN */
1008         {0x0168, 2528, 1007},   /* CFG_GPMC_A16_IN */
1009         {0x0170, 0, 0},         /* CFG_GPMC_A16_OUT */
1010         {0x0174, 2533, 980},    /* CFG_GPMC_A17_IN */
1011         {0x0188, 590, 0},       /* CFG_GPMC_A18_OUT */
1012         {0x0374, 0, 0},         /* CFG_GPMC_CS2_OUT */
1013 };
1014
1015 const struct iodelay_cfg_entry dra76x_es1_0_iodelay_cfg_array[] = {
1016         {0x011C, 787, 0},       /* CFG_GPMC_A0_OUT */
1017         {0x0128, 1181, 0},      /* CFG_GPMC_A10_OUT */
1018         {0x0144, 0, 0}, /* CFG_GPMC_A13_IN */
1019         {0x0150, 2149, 1052},   /* CFG_GPMC_A14_IN */
1020         {0x015C, 2121, 997},    /* CFG_GPMC_A15_IN */
1021         {0x0168, 2159, 1134},   /* CFG_GPMC_A16_IN */
1022         {0x0170, 0, 0}, /* CFG_GPMC_A16_OUT */
1023         {0x0174, 2135, 1085},   /* CFG_GPMC_A17_IN */
1024         {0x0188, 0, 0}, /* CFG_GPMC_A18_OUT */
1025         {0x01A0, 592, 0},       /* CFG_GPMC_A1_OUT */
1026         {0x020C, 641, 0},       /* CFG_GPMC_A2_OUT */
1027         {0x0218, 1481, 0},      /* CFG_GPMC_A3_OUT */
1028         {0x0224, 1775, 0},      /* CFG_GPMC_A4_OUT */
1029         {0x0230, 785, 0},       /* CFG_GPMC_A5_OUT */
1030         {0x023C, 848, 0},       /* CFG_GPMC_A6_OUT */
1031         {0x0248, 851, 0},       /* CFG_GPMC_A7_OUT */
1032         {0x0254, 1783, 0},      /* CFG_GPMC_A8_OUT */
1033         {0x0260, 951, 0},       /* CFG_GPMC_A9_OUT */
1034         {0x026C, 1091, 0},      /* CFG_GPMC_AD0_OUT */
1035         {0x0278, 1027, 0},      /* CFG_GPMC_AD10_OUT */
1036         {0x0284, 824, 0},       /* CFG_GPMC_AD11_OUT */
1037         {0x0290, 1196, 0},      /* CFG_GPMC_AD12_OUT */
1038         {0x029C, 754, 0},       /* CFG_GPMC_AD13_OUT */
1039         {0x02A8, 665, 0},       /* CFG_GPMC_AD14_OUT */
1040         {0x02B4, 1027, 0},      /* CFG_GPMC_AD15_OUT */
1041         {0x02C0, 937, 0},       /* CFG_GPMC_AD1_OUT */
1042         {0x02CC, 1168, 0},      /* CFG_GPMC_AD2_OUT */
1043         {0x02D8, 872, 0},       /* CFG_GPMC_AD3_OUT */
1044         {0x02E4, 1092, 0},      /* CFG_GPMC_AD4_OUT */
1045         {0x02F0, 576, 0},       /* CFG_GPMC_AD5_OUT */
1046         {0x02FC, 1113, 0},      /* CFG_GPMC_AD6_OUT */
1047         {0x0308, 943, 0},       /* CFG_GPMC_AD7_OUT */
1048         {0x0314, 0, 0}, /* CFG_GPMC_AD8_OUT */
1049         {0x0320, 0, 0}, /* CFG_GPMC_AD9_OUT */
1050         {0x0374, 0, 0}, /* CFG_GPMC_CS2_OUT */
1051         {0x0380, 1801, 948},    /* CFG_GPMC_CS3_OUT */
1052         {0x06F0, 451, 0},       /* CFG_RGMII0_RXC_IN */
1053         {0x06FC, 127, 1571},    /* CFG_RGMII0_RXCTL_IN */
1054         {0x0708, 165, 1178},    /* CFG_RGMII0_RXD0_IN */
1055         {0x0714, 136, 1302},    /* CFG_RGMII0_RXD1_IN */
1056         {0x0720, 0, 1520},      /* CFG_RGMII0_RXD2_IN */
1057         {0x072C, 28, 1690},     /* CFG_RGMII0_RXD3_IN */
1058         {0x0740, 121, 0},       /* CFG_RGMII0_TXC_OUT */
1059         {0x074C, 60, 0},        /* CFG_RGMII0_TXCTL_OUT */
1060         {0x0758, 153, 0},       /* CFG_RGMII0_TXD0_OUT */
1061         {0x0764, 35, 0},        /* CFG_RGMII0_TXD1_OUT */
1062         {0x0770, 0, 0}, /* CFG_RGMII0_TXD2_OUT */
1063         {0x077C, 172, 0},       /* CFG_RGMII0_TXD3_OUT */
1064         {0x0A38, 0, 0}, /* CFG_VIN2A_CLK0_IN */
1065         {0x0A44, 2180, 0},      /* CFG_VIN2A_D0_IN */
1066         {0x0A50, 2297, 110},    /* CFG_VIN2A_D10_IN */
1067         {0x0A5C, 1938, 0},      /* CFG_VIN2A_D11_IN */
1068         {0x0A70, 147, 0},       /* CFG_VIN2A_D12_OUT */
1069         {0x0A7C, 110, 0},       /* CFG_VIN2A_D13_OUT */
1070         {0x0A88, 18, 0},        /* CFG_VIN2A_D14_OUT */
1071         {0x0A94, 82, 0},        /* CFG_VIN2A_D15_OUT */
1072         {0x0AA0, 33, 0},        /* CFG_VIN2A_D16_OUT */
1073         {0x0AAC, 0, 0}, /* CFG_VIN2A_D17_OUT */
1074         {0x0AB0, 417, 0},       /* CFG_VIN2A_D18_IN */
1075         {0x0ABC, 156, 843},     /* CFG_VIN2A_D19_IN */
1076         {0x0AC8, 2326, 309},    /* CFG_VIN2A_D1_IN */
1077         {0x0AD4, 223, 1413},    /* CFG_VIN2A_D20_IN */
1078         {0x0AE0, 169, 1415},    /* CFG_VIN2A_D21_IN */
1079         {0x0AEC, 43, 1150},     /* CFG_VIN2A_D22_IN */
1080         {0x0AF8, 0, 1210},      /* CFG_VIN2A_D23_IN */
1081         {0x0B04, 2057, 0},      /* CFG_VIN2A_D2_IN */
1082         {0x0B10, 2440, 257},    /* CFG_VIN2A_D3_IN */
1083         {0x0B1C, 2142, 0},      /* CFG_VIN2A_D4_IN */
1084         {0x0B28, 2455, 252},    /* CFG_VIN2A_D5_IN */
1085         {0x0B34, 1883, 0},      /* CFG_VIN2A_D6_IN */
1086         {0x0B40, 2229, 0},      /* CFG_VIN2A_D7_IN */
1087         {0x0B4C, 2250, 151},    /* CFG_VIN2A_D8_IN */
1088         {0x0B58, 2279, 27},     /* CFG_VIN2A_D9_IN */
1089         {0x0B7C, 2233, 0},      /* CFG_VIN2A_HSYNC0_IN */
1090         {0x0B88, 1936, 0},      /* CFG_VIN2A_VSYNC0_IN */
1091         {0x0B9C, 1281, 497},    /* CFG_VOUT1_CLK_OUT */
1092         {0x0BA8, 379, 0},       /* CFG_VOUT1_D0_OUT */
1093         {0x0BB4, 441, 0},       /* CFG_VOUT1_D10_OUT */
1094         {0x0BC0, 461, 0},       /* CFG_VOUT1_D11_OUT */
1095         {0x0BCC, 1189, 0},      /* CFG_VOUT1_D12_OUT */
1096         {0x0BD8, 312, 0},       /* CFG_VOUT1_D13_OUT */
1097         {0x0BE4, 298, 0},       /* CFG_VOUT1_D14_OUT */
1098         {0x0BF0, 284, 0},       /* CFG_VOUT1_D15_OUT */
1099         {0x0BFC, 152, 0},       /* CFG_VOUT1_D16_OUT */
1100         {0x0C08, 216, 0},       /* CFG_VOUT1_D17_OUT */
1101         {0x0C14, 408, 0},       /* CFG_VOUT1_D18_OUT */
1102         {0x0C20, 519, 0},       /* CFG_VOUT1_D19_OUT */
1103         {0x0C2C, 475, 0},       /* CFG_VOUT1_D1_OUT */
1104         {0x0C38, 316, 0},       /* CFG_VOUT1_D20_OUT */
1105         {0x0C44, 59, 0},        /* CFG_VOUT1_D21_OUT */
1106         {0x0C50, 221, 0},       /* CFG_VOUT1_D22_OUT */
1107         {0x0C5C, 96, 0},        /* CFG_VOUT1_D23_OUT */
1108         {0x0C68, 264, 0},       /* CFG_VOUT1_D2_OUT */
1109         {0x0C74, 421, 0},       /* CFG_VOUT1_D3_OUT */
1110         {0x0C80, 1257, 0},      /* CFG_VOUT1_D4_OUT */
1111         {0x0C8C, 432, 0},       /* CFG_VOUT1_D5_OUT */
1112         {0x0C98, 436, 0},       /* CFG_VOUT1_D6_OUT */
1113         {0x0CA4, 440, 0},       /* CFG_VOUT1_D7_OUT */
1114         {0x0CB0, 81, 100},      /* CFG_VOUT1_D8_OUT */
1115         {0x0CBC, 471, 0},       /* CFG_VOUT1_D9_OUT */
1116         {0x0CC8, 0, 0}, /* CFG_VOUT1_DE_OUT */
1117         {0x0CE0, 0, 0}, /* CFG_VOUT1_HSYNC_OUT */
1118         {0x0CEC, 815, 0},       /* CFG_VOUT1_VSYNC_OUT */
1119 };
1120 #endif
1121
1122 #endif /* _MUX_DATA_DRA7XX_H_ */