]> git.sur5r.net Git - u-boot/blob - include/configs/mx31ads.h
358095d17a10cc96360f4bf9cba18d4d6a80f9bd
[u-boot] / include / configs / mx31ads.h
1 /*
2  * Copyright (C) 2008, Guennadi Liakhovetski <lg@denx.de>
3  *
4  * Configuration settings for the MX31ADS Freescale board.
5  *
6  * SPDX-License-Identifier:     GPL-2.0+
7  */
8
9 #ifndef __CONFIG_H
10 #define __CONFIG_H
11
12 #include <asm/arch/imx-regs.h>
13
14  /* High Level Configuration Options */
15 #define CONFIG_MX31             1               /* This is a mx31 */
16
17 #define CONFIG_MACH_TYPE        MACH_TYPE_MX31ADS
18
19 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */
20 #define CONFIG_SETUP_MEMORY_TAGS        1
21 #define CONFIG_INITRD_TAG               1
22
23 /*
24  * Size of malloc() pool
25  */
26 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + 128 * 1024)
27
28 /*
29  * Hardware drivers
30  */
31
32 #define CONFIG_MXC_UART
33 #define CONFIG_MXC_UART_BASE    UART1_BASE
34
35 #define CONFIG_HARD_SPI         1
36 #define CONFIG_DEFAULT_SPI_BUS  1
37 #define CONFIG_DEFAULT_SPI_MODE (SPI_MODE_0 | SPI_CS_HIGH)
38
39 /* PMIC Controller */
40 #define CONFIG_POWER
41 #define CONFIG_POWER_SPI
42 #define CONFIG_POWER_FSL
43 #define CONFIG_FSL_PMIC_BUS     1
44 #define CONFIG_FSL_PMIC_CS      0
45 #define CONFIG_FSL_PMIC_CLK     1000000
46 #define CONFIG_FSL_PMIC_MODE    (SPI_MODE_0 | SPI_CS_HIGH)
47 #define CONFIG_FSL_PMIC_BITLEN  32
48 #define CONFIG_RTC_MC13XXX
49
50 /* allow to overwrite serial and ethaddr */
51 #define CONFIG_ENV_OVERWRITE
52 #define CONFIG_CONS_INDEX       1
53
54 #define CONFIG_LOADADDR         0x80800000      /* loadaddr env var */
55
56 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
57         "netdev=eth0\0"                                                 \
58         "uboot_addr=0xa0000000\0"                                       \
59         "uboot=mx31ads/u-boot.bin\0"                                    \
60         "kernel=mx31ads/uImage\0"                                       \
61         "nfsroot=/opt/eldk/arm\0"                                       \
62         "bootargs_base=setenv bootargs console=ttymxc0,115200\0"        \
63         "bootargs_nfs=setenv bootargs ${bootargs} root=/dev/nfs "       \
64                 "ip=dhcp nfsroot=${serverip}:${nfsroot},v3,tcp\0"       \
65         "bootcmd=run bootcmd_net\0"                                     \
66         "bootcmd_net=run bootargs_base bootargs_nfs; "                  \
67                 "tftpboot ${loadaddr} ${kernel}; bootm\0"               \
68         "prg_uboot=tftpboot ${loadaddr} ${uboot}; "                     \
69                 "protect off ${uboot_addr} 0xa003ffff; "                \
70                 "erase ${uboot_addr} 0xa003ffff; "                      \
71                 "cp.b ${loadaddr} ${uboot_addr} ${filesize}; "          \
72                 "setenv filesize; saveenv\0"
73
74 #define CONFIG_CS8900
75 #define CONFIG_CS8900_BASE      0xb4020300
76 #define CONFIG_CS8900_BUS16             1       /* follow the Linux driver */
77
78 /*
79  * The MX31ADS board seems to have a hardware "peculiarity" confirmed under
80  * U-Boot, RedBoot and Linux: the ethernet Rx signal is reaching the CS8900A
81  * controller inverted. The controller is capable of detecting and correcting
82  * this, but it needs 4 network packets for that. Which means, at startup, you
83  * will not receive answers to the first 4 packest, unless there have been some
84  * broadcasts on the network, or your board is on a hub. Reducing the ARP
85  * timeout from default 5 seconds to 200ms we speed up the initial TFTP
86  * transfer, should the user wish one, significantly.
87  */
88 #define CONFIG_ARP_TIMEOUT      200UL
89
90 /*
91  * Miscellaneous configurable options
92  */
93 #define CONFIG_SYS_LONGHELP             /* undef to save memory */
94
95 #define CONFIG_SYS_MEMTEST_START        0               /* memtest works on */
96 #define CONFIG_SYS_MEMTEST_END          0x10000
97
98 #define CONFIG_SYS_LOAD_ADDR            CONFIG_LOADADDR
99
100 #define CONFIG_CMDLINE_EDITING  1
101
102 /*-----------------------------------------------------------------------
103  * Physical Memory Map
104  */
105 #define CONFIG_NR_DRAM_BANKS    1
106 #define PHYS_SDRAM_1            CSD0_BASE
107 #define PHYS_SDRAM_1_SIZE       (128 * 1024 * 1024)
108
109 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
110 #define CONFIG_SYS_INIT_RAM_ADDR        IRAM_BASE_ADDR
111 #define CONFIG_SYS_INIT_RAM_SIZE        IRAM_SIZE
112 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
113                                                 GENERATED_GBL_DATA_SIZE)
114 #define CONFIG_SYS_INIT_SP_ADDR (CONFIG_SYS_INIT_RAM_ADDR + \
115                                                 CONFIG_SYS_GBL_DATA_OFFSET)
116
117 /*-----------------------------------------------------------------------
118  * FLASH and environment organization
119  */
120 #define CONFIG_SYS_FLASH_BASE           CS0_BASE
121 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* max number of memory banks */
122 #define CONFIG_SYS_MAX_FLASH_SECT       262             /* max number of sectors on one chip */
123 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE   /* Monitor at beginning of flash */
124 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256KiB */
125
126 #define CONFIG_ENV_SECT_SIZE    (128 * 1024)
127 #define CONFIG_ENV_SIZE         CONFIG_ENV_SECT_SIZE
128 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
129
130 /* Address and size of Redundant Environment Sector     */
131 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR + CONFIG_ENV_SIZE)
132 #define CONFIG_ENV_SIZE_REDUND  CONFIG_ENV_SIZE
133
134 /*-----------------------------------------------------------------------
135  * CFI FLASH driver setup
136  */
137 #define CONFIG_SYS_FLASH_CFI                    1 /* Flash memory is CFI compliant */
138 #define CONFIG_FLASH_CFI_DRIVER         1 /* Use drivers/cfi_flash.c */
139 #define CONFIG_FLASH_SPANSION_S29WS_N   1 /* A non-standard buffered write algorithm */
140 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE       1 /* Use buffered writes (~10x faster) */
141 #define CONFIG_SYS_FLASH_PROTECTION             1 /* Use hardware sector protection */
142
143 /*
144  * JFFS2 partitions
145  */
146 #define CONFIG_JFFS2_DEV        "nor0"
147
148 #endif /* __CONFIG_H */