]> git.sur5r.net Git - cc65/blob - asminc/c128.inc
Merge pull request #849 from polluks/patch-4
[cc65] / asminc / c128.inc
1 ;
2 ; C128 generic definitions. Stolen from Elite128
3 ;
4
5
6 ; ---------------------------------------------------------------------------
7 ; Zero page, Commodore stuff
8
9 TXTPTR          := $3D          ; Pointer into BASIC source code
10 TIME            := $A0          ; 60HZ clock
11 FNAM_LEN        := $B7          ; Length of filename
12 SECADR          := $B9          ; Secondary address
13 DEVNUM          := $BA          ; Device number
14 FNAM            := $BB          ; Address of filename
15 FNAM_BANK       := $C7          ; Bank for filename
16 KEY_COUNT       := $D0          ; Number of keys in input buffer
17 FKEY_COUNT      := $D1          ; Characters for function key
18 MODE            := $D7          ; 40-/80-column mode (bit 7: 80 columns)
19 GRAPHM          := $D8          ; Graphics mode flags (bits 5-7)
20 CHARDIS         := $D9          ; Bit 2 shadow for location $01
21 CURS_X          := $EC          ; Cursor column
22 CURS_Y          := $EB          ; Cursor row
23 SCREEN_PTR      := $E0          ; Pointer to current char in text screen
24 CRAM_PTR        := $E2          ; Pointer to current char in color RAM
25
26 CHARCOLOR       := $F1
27 RVS             := $F3          ; Reverse output flag
28 SCROLL          := $F8          ; Disable scrolling flag
29
30 BASIC_BUF       := $0200        ; Location of command-line
31 BASIC_BUF_LEN   = 162           ; Maximum length of command-line
32
33 FETCH           := $02A2        ; Fetch subroutine in RAM
34 FETVEC          := $02AA        ; Vector patch location for FETCH
35 STASH           := $02AF        ; Stash routine in RAM
36 STAVEC          := $02B9        ; Vector patch location for STASH
37 IRQInd          := $02FD        ; JMP $0000 -- used as indirect IRQ vector
38 PALFLAG         := $0A03        ; $FF=PAL, $00=NTSC
39 INIT_STATUS     := $0A04        ; Flags: Reset/Restore initiation status
40 VM2             := $0A2D        ; VIC-IIe shadow for $D018 -- graphics mode
41 FKEY_LEN        := $1000        ; Function key lengths
42 FKEY_TEXT       := $100A        ; Function key texts
43
44 KBDREPEAT       := $028a
45 KBDREPEATRATE   := $028b
46 KBDREPEATDELAY  := $028c
47
48 ; ---------------------------------------------------------------------------
49 ; Vectors
50
51 IRQVec          := $0314
52 BRKVec          := $0316
53 NMIVec          := $0318
54 KeyStoreVec     := $033C
55
56 ; ---------------------------------------------------------------------------
57 ; I/O: VIC
58
59 VIC             := $D000
60 VIC_SPR0_X      := $D000
61 VIC_SPR0_Y      := $D001
62 VIC_SPR1_X      := $D002
63 VIC_SPR1_Y      := $D003
64 VIC_SPR2_X      := $D004
65 VIC_SPR2_Y      := $D005
66 VIC_SPR3_X      := $D006
67 VIC_SPR3_Y      := $D007
68 VIC_SPR4_X      := $D008
69 VIC_SPR4_Y      := $D009
70 VIC_SPR5_X      := $D00A
71 VIC_SPR5_Y      := $D00B
72 VIC_SPR6_X      := $D00C
73 VIC_SPR6_Y      := $D00D
74 VIC_SPR7_X      := $D00E
75 VIC_SPR7_Y      := $D00F
76 VIC_SPR_HI_X    := $D010
77 VIC_SPR_ENA     := $D015
78 VIC_SPR_EXP_Y   := $D017
79 VIC_SPR_EXP_X   := $D01D
80 VIC_SPR_MCOLOR  := $D01C
81 VIC_SPR_BG_PRIO := $D01B
82
83 VIC_SPR_MCOLOR0 := $D025
84 VIC_SPR_MCOLOR1 := $D026
85
86 VIC_SPR0_COLOR  := $D027
87 VIC_SPR1_COLOR  := $D028
88 VIC_SPR2_COLOR  := $D029
89 VIC_SPR3_COLOR  := $D02A
90 VIC_SPR4_COLOR  := $D02B
91 VIC_SPR5_COLOR  := $D02C
92 VIC_SPR6_COLOR  := $D02D
93 VIC_SPR7_COLOR  := $D02E
94
95 VIC_CTRL1       := $D011
96 VIC_CTRL2       := $D016
97
98 VIC_HLINE       := $D012
99
100 VIC_LPEN_X      := $D013
101 VIC_LPEN_Y      := $D014
102
103 VIC_VIDEO_ADR   := $D018
104
105 VIC_IRR         := $D019        ; Interrupt request register
106 VIC_IMR         := $D01A        ; Interrupt mask register
107
108 VIC_BORDERCOLOR := $D020
109 VIC_BG_COLOR0   := $D021
110 VIC_BG_COLOR1   := $D022
111 VIC_BG_COLOR2   := $D023
112 VIC_BG_COLOR3   := $D024
113
114 ; 128 stuff:
115 VIC_KBD_128     := $D02F        ; Extended kbd bits (visible in 64 mode)
116 VIC_CLK_128     := $D030        ; Clock rate register (visible in 64 mode)
117
118
119 ; ---------------------------------------------------------------------------
120 ; I/O: SID
121
122 SID             := $D400
123 SID_S1Lo        := $D400
124 SID_S1Hi        := $D401
125 SID_PB1Lo       := $D402
126 SID_PB1Hi       := $D403
127 SID_Ctl1        := $D404
128 SID_AD1         := $D405
129 SID_SUR1        := $D406
130
131 SID_S2Lo        := $D407
132 SID_S2Hi        := $D408
133 SID_PB2Lo       := $D409
134 SID_PB2Hi       := $D40A
135 SID_Ctl2        := $D40B
136 SID_AD2         := $D40C
137 SID_SUR2        := $D40D
138
139 SID_S3Lo        := $D40E
140 SID_S3Hi        := $D40F
141 SID_PB3Lo       := $D410
142 SID_PB3Hi       := $D411
143 SID_Ctl3        := $D412
144 SID_AD3         := $D413
145 SID_SUR3        := $D414
146
147 SID_FltLo       := $D415
148 SID_FltHi       := $D416
149 SID_FltCtl      := $D417
150 SID_Amp         := $D418
151 SID_ADConv1     := $D419
152 SID_ADConv2     := $D41A
153 SID_Noise       := $D41B
154 SID_Read3       := $D41C
155
156 ; ---------------------------------------------------------------------------
157 ; I/O: VDC (128 only)
158
159 VDC_INDEX       := $D600        ; register address port
160 VDC_DATA        := $D601        ; data port
161
162 ; Registers
163 VDC_DATA_HI     = 18            ; video RAM address (big endian)
164 VDC_DATA_LO     = 19
165 VDC_CSET        = 28
166 VDC_RAM_RW      = 31            ; RAM port
167
168 ; ---------------------------------------------------------------------------
169 ; I/O: Complex Interface Adapters
170
171 CIA1            := $DC00
172 CIA1_PRA        := $DC00        ; Port A
173 CIA1_PRB        := $DC01        ; Port B
174 CIA1_DDRA       := $DC02        ; Data direction register for port A
175 CIA1_DDRB       := $DC03        ; Data direction register for port B
176 CIA1_TA         := $DC04        ; 16-bit timer A
177 CIA1_TB         := $DC06        ; 16-bit timer B
178 CIA1_TOD10      := $DC08        ; Time-of-day tenths of a second
179 CIA1_TODSEC     := $DC09        ; Time-of-day seconds
180 CIA1_TODMIN     := $DC0A        ; Time-of-day minutes
181 CIA1_TODHR      := $DC0B        ; Time-of-day hours
182 CIA1_SDR        := $DC0C        ; Serial data register
183 CIA1_ICR        := $DC0D        ; Interrupt control register
184 CIA1_CRA        := $DC0E        ; Control register for timer A
185 CIA1_CRB        := $DC0F        ; Control register for timer B
186
187 CIA2            := $DD00
188 CIA2_PRA        := $DD00
189 CIA2_PRB        := $DD01
190 CIA2_DDRA       := $DD02
191 CIA2_DDRB       := $DD03
192 CIA2_TA         := $DD04
193 CIA2_TB         := $DD06
194 CIA2_TOD10      := $DD08
195 CIA2_TODSEC     := $DD09
196 CIA2_TODMIN     := $DD0A
197 CIA2_TODHR      := $DD0B
198 CIA2_SDR        := $DD0C
199 CIA2_ICR        := $DD0D
200 CIA2_CRA        := $DD0E
201 CIA2_CRB        := $DD0F
202
203 ; ---------------------------------------------------------------------------
204 ; I/O: MMU
205
206 MMU_CR          := $FF00
207 MMU_CFG_CC65    := %00001110    ; Bank 0 with kernal ROM
208 MMU_CFG_RAM0    := %00111111    ; Bank 0 full RAM
209 MMU_CFG_RAM1    := %01111111    ; Bank 1 full RAM
210 MMU_CFG_RAM2    := %10111111    ; Bank 2 full RAM
211 MMU_CFG_RAM3    := %11111111    ; Bank 3 full RAM
212 MMU_CFG_IFROM   := %01010111    ; Bank 1 with Internal Function RAM/ROM
213 MMU_CFG_EFROM   := %01101011    ; Bank 1 with External Function RAM/ROM
214
215 ; ---------------------------------------------------------------------------
216 ; Super CPU
217
218 SCPU_VIC_Bank1  := $D075
219 SCPU_Slow       := $D07A
220 SCPU_Fast       := $D07B
221 SCPU_EnableRegs := $D07E
222 SCPU_DisableRegs:= $D07F
223 SCPU_Detect     := $D0BC