]> git.sur5r.net Git - openocd/blob - tcl/target/stm32f0x.cfg
target/stm32xx: Endian is not configurable.
[openocd] / tcl / target / stm32f0x.cfg
1 # script for stm32f0x family
2
3 #
4 # stm32 devices support SWD transports only.
5 #
6 source [find target/swj-dp.tcl]
7
8 if { [info exists CHIPNAME] } {
9    set _CHIPNAME $CHIPNAME
10 } else {
11    set _CHIPNAME stm32f0x
12 }
13
14 set _ENDIAN little
15
16 # Work-area is a space in RAM used for flash programming
17 # By default use 4kB
18 if { [info exists WORKAREASIZE] } {
19    set _WORKAREASIZE $WORKAREASIZE
20 } else {
21    set _WORKAREASIZE 0x1000
22 }
23
24 #jtag scan chain
25 if { [info exists CPUTAPID] } {
26    set _CPUTAPID $CPUTAPID
27 } else {
28   # See STM Document RM0091
29   # Section 29.5.3
30    set _CPUTAPID 0x0bb11477
31 }
32
33 swj_newdap $_CHIPNAME cpu -irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_CPUTAPID
34
35 set _TARGETNAME $_CHIPNAME.cpu
36 target create $_TARGETNAME cortex_m -endian $_ENDIAN -chain-position $_TARGETNAME
37
38 $_TARGETNAME configure -work-area-phys 0x20000000 -work-area-size $_WORKAREASIZE -work-area-backup 0
39
40 # flash size will be probed
41 set _FLASHNAME $_CHIPNAME.flash
42 flash bank $_FLASHNAME stm32f1x 0x08000000 0 0 0 $_TARGETNAME
43
44 # adapter speed should be <= F_CPU/6. F_CPU after reset is 8MHz, so use F_JTAG = 1MHz
45 adapter_khz 1000
46
47 adapter_nsrst_delay 100
48
49 if {![using_hla]} {
50    # if srst is not fitted use SYSRESETREQ to
51    # perform a soft reset
52    cortex_m reset_config sysresetreq
53 }