]> git.sur5r.net Git - openocd/blob - testing/examples/SAM7X256Test/prj/sam7x256_jtagkey.cfg
retired reset run_and_init/halt
[openocd] / testing / examples / SAM7X256Test / prj / sam7x256_jtagkey.cfg
1 #daemon configuration\r
2 telnet_port 4444\r
3 gdb_port 3333\r
4 \r
5 # tell gdb our flash memory map\r
6 # and enable flash programming\r
7 gdb_memory_map enable\r
8 gdb_flash_program enable\r
9 \r
10 #interface\r
11 interface ft2232\r
12 ft2232_device_desc "Amontec JTAGkey A"\r
13 ft2232_layout jtagkey\r
14 ft2232_vid_pid 0x0403 0xcff8\r
15 jtag_speed 0\r
16 jtag_nsrst_delay 200\r
17 jtag_ntrst_delay 200\r
18 \r
19 \r
20 #use combined on interfaces or targets that can't set TRST/SRST separately\r
21 reset_config srst_only srst_pulls_trst\r
22 \r
23 #jtag scan chain\r
24 #format L IRC IRCM IDCODE (Length, IR Capture, IR Capture Mask, IDCODE)\r
25 jtag_device 4 0x1 0xf 0xe\r
26 \r
27 #target configuration\r
28 daemon_startup reset\r
29 \r
30 #target <type> <startup mode>\r
31 #target arm7tdmi <reset mode> <chainpos> <endianness> <variant>\r
32 target arm7tdmi little 0 arm7tdmi\r
33 \r
34 target_script 0 reset .\prj\sam7x256_reset.script\r
35 \r
36 working_area 0 0x00200000 0x4000 nobackup\r
37 \r
38 #flash bank <driver> <base> <size> <chip_width> <bus_width>\r
39 flash bank at91sam7 0 0 0 0 0\r
40 \r
41 # For more information about the configuration files, take a look at:\r
42 # http://openfacts.berlios.de/index-en.phtml?title=Open+On-Chip+Debugger\r