]> git.sur5r.net Git - u-boot/commitdiff
ColdFire:Update the timer_init since it was unified.
authorJason Jin <Jason.jin@freescale.com>
Fri, 19 Aug 2011 02:02:32 +0000 (10:02 +0800)
committerjason <jason@jason-ThinkPad-T61.(none)>
Sun, 4 Sep 2011 14:46:55 +0000 (22:46 +0800)
Signed-off-by: Jason Jin <Jason.jin@freescale.com>
arch/m68k/cpu/mcf547x_8x/slicetimer.c
arch/m68k/lib/board.c
arch/m68k/lib/time.c

index 467a807802874336726e4b8e1b1b28b56922acd1..ee2e35bd517d0c527fb57c6d548a0c67706f570c 100644 (file)
@@ -72,7 +72,7 @@ void dtimer_interrupt(void *not_used)
        }
 }
 
-void timer_init(void)
+int timer_init(void)
 {
        volatile slt_t *timerp = (slt_t *) (CONFIG_SYS_TMR_BASE);
 
@@ -93,6 +93,7 @@ void timer_init(void)
        /* set a period of 1us, set timer mode to restart and
           enable timer and interrupt */
        timerp->cr = SLT_CR_RUN | SLT_CR_IEN | SLT_CR_TEN;
+       return 0;
 }
 
 ulong get_timer(ulong base)
index 945ab66d92ca1bb57a5de6e315dcafdf1efa5450..1df50f1fe5478452494d9379016b08e8386131b9 100644 (file)
@@ -78,8 +78,6 @@ static char *failed = "*** failed ***\n";
 extern ulong __init_end;
 extern ulong __bss_end__;
 
-extern void timer_init(void);
-
 #if defined(CONFIG_WATCHDOG)
 # define INIT_FUNC_WATCHDOG_INIT       watchdog_init,
 # define WATCHDOG_DISABLE              watchdog_disable
index a316cdfd4ed413f0646aacdb99b41aefcca4e07d..a0e2441719a17f1ea0aaf5fdbac112f8f1a390a6 100644 (file)
@@ -91,7 +91,7 @@ void dtimer_interrupt(void *not_used)
        }
 }
 
-void timer_init(void)
+int timer_init(void)
 {
        volatile dtmr_t *timerp = (dtmr_t *) (CONFIG_SYS_TMR_BASE);
 
@@ -114,6 +114,8 @@ void timer_init(void)
        /* set a period of 1us, set timer mode to restart and enable timer and interrupt */
        timerp->tmr = CONFIG_SYS_TIMER_PRESCALER | DTIM_DTMR_CLK_DIV1 |
            DTIM_DTMR_FRR | DTIM_DTMR_ORRI | DTIM_DTMR_RST_EN;
+
+       return 0;
 }
 
 ulong get_timer(ulong base)
@@ -162,6 +164,8 @@ void timer_init(void)
        timerp->pcsr = PIT_PCSR_OVW;
        timerp->pmr = lastinc = 0;
        timerp->pcsr |= PIT_PCSR_PRE(CONFIG_SYS_PIT_PRESCALE) | PIT_PCSR_EN;
+
+       return 0;
 }
 
 ulong get_timer(ulong base)