]> git.sur5r.net Git - u-boot/commitdiff
Minor coding style cleanup
authorWolfgang Denk <wd@denx.de>
Thu, 2 Jun 2011 21:18:32 +0000 (23:18 +0200)
committerWolfgang Denk <wd@denx.de>
Thu, 2 Jun 2011 21:18:32 +0000 (23:18 +0200)
Signed-off-by: Wolfgang Denk <wd@denx.de>
arch/arm/cpu/armv7/u8500/lowlevel.S
arch/arm/include/asm/arch-u8500/gpio.h
board/samsung/smdkv310/lowlevel_init.S

index 743071c569b178665b2ae804b3f4df73eda05b85..cffdfd1381f9a9fda6c27b827bc2a1b12174248f 100644 (file)
@@ -28,8 +28,8 @@ lowlevel_init:
        .align  5
 .globl reset_cpu
 reset_cpu:
-        ldr r0, =CFG_PRCMU_BASE
-        ldr r1, =0x1
-        str r1, [r0, #0x228]
+       ldr r0, =CFG_PRCMU_BASE
+       ldr r1, =0x1
+       str r1, [r0, #0x228]
 _loop_forever:
        b       _loop_forever
index 769def19b547c29380b68128e7dd8bfdcd792f3d..7b5c97d0fc30474def4a71119d4f93dbb7f79b7b 100644 (file)
 
 
 struct gpio_register {
-       u32 gpio_dat;   /* data register *//*0x000 */
-       u32 gpio_dats;  /* data Set register *//*0x004 */
-       u32 gpio_datc;  /* data Clear register *//*0x008 */
-       u32 gpio_pdis;  /* Pull disable register *//*0x00C */
-       u32 gpio_dir;   /* data direction register *//*0x010 */
-       u32 gpio_dirs;  /* data dir Set register *//*0x014 */
-       u32 gpio_dirc;  /* data dir Clear register *//*0x018 */
-       u32 gpio_slpm;  /* Sleep mode register *//*0x01C */
-       u32 gpio_afsa;  /* AltFun A Select reg *//*0x020 */
-       u32 gpio_afsb;  /* AltFun B Select reg *//*0x024 */
-       u32 gpio_lowemi;/* low EMI Select reg *//*0x028 */
+       u32 gpio_dat;   /* data register 0x000 */
+       u32 gpio_dats;  /* data Set register 0x004 */
+       u32 gpio_datc;  /* data Clear register 0x008 */
+       u32 gpio_pdis;  /* Pull disable register 0x00C */
+       u32 gpio_dir;   /* data direction register 0x010 */
+       u32 gpio_dirs;  /* data dir Set register 0x014 */
+       u32 gpio_dirc;  /* data dir Clear register 0x018 */
+       u32 gpio_slpm;  /* Sleep mode register 0x01C */
+       u32 gpio_afsa;  /* AltFun A Select reg 0x020 */
+       u32 gpio_afsb;  /* AltFun B Select reg 0x024 */
+       u32 gpio_lowemi;/* low EMI Select reg 0x028 */
        u32 reserved_1[(0x040 - 0x02C) >> 2];   /*0x028-0x3C Reserved*/
-       u32 gpio_rimsc; /* rising edge intr set/clear *//*0x040 */
-       u32 gpio_fimsc; /* falling edge intr set/clear register *//*0x044 */
-       u32 gpio_mis;   /* masked interrupt status register *//*0x048 */
-       u32 gpio_ic;    /* Interrupt Clear register *//*0x04C */
-       u32 gpio_rwimsc;/* Rising-edge Wakeup IMSC register *//*0x050 */
-       u32 gpio_fwimsc;/* Falling-edge Wakeup IMSC register *//*0x054 */
-       u32 gpio_wks;   /* Wakeup Status register *//*0x058 */
+       u32 gpio_rimsc; /* rising edge intr set/clear 0x040 */
+       u32 gpio_fimsc; /* falling edge intr set/clear register 0x044 */
+       u32 gpio_mis;   /* masked interrupt status register 0x048 */
+       u32 gpio_ic;    /* Interrupt Clear register 0x04C */
+       u32 gpio_rwimsc;/* Rising-edge Wakeup IMSC register 0x050 */
+       u32 gpio_fwimsc;/* Falling-edge Wakeup IMSC register 0x054 */
+       u32 gpio_wks;   /* Wakeup Status register 0x058 */
 };
 
 /* Error values returned by functions */
index 04f657947a6bbf152ce2dae2d3fb4218bf26fa5f..58b737bd122861e4dc9da0d7a9fc2552de5f6aa2 100644 (file)
@@ -50,7 +50,7 @@ lowlevel_init:
 
        /* check reset status  */
        ldr     r0, =(S5PC210_POWER_BASE + 0x81C)       @ INFORM7
-        ldr     r1, [r0]
+       ldr     r1, [r0]
 
        /* AFTR wakeup reset */
        ldr     r2, =S5P_CHECK_DIDLE