]> git.sur5r.net Git - u-boot/commitdiff
x86: Drop all the old pin configuration code
authorSimon Glass <sjg@chromium.org>
Sat, 12 Mar 2016 05:07:15 +0000 (22:07 -0700)
committerBin Meng <bmeng.cn@gmail.com>
Thu, 17 Mar 2016 02:27:25 +0000 (10:27 +0800)
We don't need this anymore - we can use device tree and the new pinconfig
driver instead.

Signed-off-by: Simon Glass <sjg@chromium.org>
Reviewed-by: Bin Meng <bmeng.cn@gmail.com>
13 files changed:
arch/x86/include/asm/gpio.h
board/coreboot/coreboot/coreboot.c
board/efi/efi-x86/efi.c
board/google/chromebook_link/link.c
board/google/chromebox_panther/panther.c
board/intel/bayleybay/bayleybay.c
board/intel/cougarcanyon2/cougarcanyon2.c
board/intel/crownbay/crownbay.c
board/intel/galileo/galileo.c
board/intel/minnowmax/minnowmax.c
drivers/gpio/intel_ich6_gpio.c
include/fdtdec.h
lib/fdtdec.c

index 40f4958052fca59b76fe13dc7f434e94ce0ba29f..586ece6c103b3b423abc24a88418923f2ad3d91a 100644 (file)
@@ -6,7 +6,6 @@
 #ifndef _X86_GPIO_H_
 #define _X86_GPIO_H_
 
-#include <linux/compiler.h>
 #include <asm-generic/gpio.h>
 
 struct ich6_bank_platdata {
@@ -15,144 +14,4 @@ struct ich6_bank_platdata {
        int offset;
 };
 
-#define GPIO_MODE_NATIVE       0
-#define GPIO_MODE_GPIO         1
-#define GPIO_MODE_NONE         1
-
-#define GPIO_DIR_OUTPUT                0
-#define GPIO_DIR_INPUT         1
-
-#define GPIO_NO_INVERT         0
-#define GPIO_INVERT            1
-
-#define GPIO_LEVEL_LOW         0
-#define GPIO_LEVEL_HIGH                1
-
-#define GPIO_NO_BLINK          0
-#define GPIO_BLINK             1
-
-#define GPIO_RESET_PWROK       0
-#define GPIO_RESET_RSMRST      1
-
-struct pch_gpio_set1 {
-       u32 gpio0:1;
-       u32 gpio1:1;
-       u32 gpio2:1;
-       u32 gpio3:1;
-       u32 gpio4:1;
-       u32 gpio5:1;
-       u32 gpio6:1;
-       u32 gpio7:1;
-       u32 gpio8:1;
-       u32 gpio9:1;
-       u32 gpio10:1;
-       u32 gpio11:1;
-       u32 gpio12:1;
-       u32 gpio13:1;
-       u32 gpio14:1;
-       u32 gpio15:1;
-       u32 gpio16:1;
-       u32 gpio17:1;
-       u32 gpio18:1;
-       u32 gpio19:1;
-       u32 gpio20:1;
-       u32 gpio21:1;
-       u32 gpio22:1;
-       u32 gpio23:1;
-       u32 gpio24:1;
-       u32 gpio25:1;
-       u32 gpio26:1;
-       u32 gpio27:1;
-       u32 gpio28:1;
-       u32 gpio29:1;
-       u32 gpio30:1;
-       u32 gpio31:1;
-} __packed;
-
-struct pch_gpio_set2 {
-       u32 gpio32:1;
-       u32 gpio33:1;
-       u32 gpio34:1;
-       u32 gpio35:1;
-       u32 gpio36:1;
-       u32 gpio37:1;
-       u32 gpio38:1;
-       u32 gpio39:1;
-       u32 gpio40:1;
-       u32 gpio41:1;
-       u32 gpio42:1;
-       u32 gpio43:1;
-       u32 gpio44:1;
-       u32 gpio45:1;
-       u32 gpio46:1;
-       u32 gpio47:1;
-       u32 gpio48:1;
-       u32 gpio49:1;
-       u32 gpio50:1;
-       u32 gpio51:1;
-       u32 gpio52:1;
-       u32 gpio53:1;
-       u32 gpio54:1;
-       u32 gpio55:1;
-       u32 gpio56:1;
-       u32 gpio57:1;
-       u32 gpio58:1;
-       u32 gpio59:1;
-       u32 gpio60:1;
-       u32 gpio61:1;
-       u32 gpio62:1;
-       u32 gpio63:1;
-} __packed;
-
-struct pch_gpio_set3 {
-       u32 gpio64:1;
-       u32 gpio65:1;
-       u32 gpio66:1;
-       u32 gpio67:1;
-       u32 gpio68:1;
-       u32 gpio69:1;
-       u32 gpio70:1;
-       u32 gpio71:1;
-       u32 gpio72:1;
-       u32 gpio73:1;
-       u32 gpio74:1;
-       u32 gpio75:1;
-} __packed;
-
-/*
- * This hilariously complex structure came from Coreboot. The
- * setup_pch_gpios() function uses it. It could be move to device tree, or
- * adjust to use masks instead of bitfields.
- */
-struct pch_gpio_map {
-       struct {
-               const struct pch_gpio_set1 *mode;
-               const struct pch_gpio_set1 *direction;
-               const struct pch_gpio_set1 *level;
-               const struct pch_gpio_set1 *reset;
-               const struct pch_gpio_set1 *invert;
-               const struct pch_gpio_set1 *blink;
-       } set1;
-       struct {
-               const struct pch_gpio_set2 *mode;
-               const struct pch_gpio_set2 *direction;
-               const struct pch_gpio_set2 *level;
-               const struct pch_gpio_set2 *reset;
-       } set2;
-       struct {
-               const struct pch_gpio_set3 *mode;
-               const struct pch_gpio_set3 *direction;
-               const struct pch_gpio_set3 *level;
-               const struct pch_gpio_set3 *reset;
-       } set3;
-};
-
-/*
- * Deprecated functions to set up the GPIO map. The device tree should be used
- * instead.
- */
-int gpio_ich6_pinctrl_init(void);
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio);
-void ich_gpio_set_gpio_map(const struct pch_gpio_map *map);
-
 #endif /* _X86_GPIO_H_ */
index 7110f350d5806045f9a9a484117a318dc1a1fdba..bb7f778a8f0cd21c2de3e8fed7061215168c8811 100644 (file)
@@ -12,8 +12,3 @@ int arch_early_init_r(void)
 {
        return 0;
 }
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-       return;
-}
index 08958f91f695f337f555d779163e0126f3f3b2b6..1fbe36a3995b73b62fc65d150bdae00f64e98b6b 100644 (file)
@@ -11,8 +11,3 @@ int arch_early_init_r(void)
 {
        return 0;
 }
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-       return;
-}
index d12d74202c51a6ed1f6dc2d0eade9be6e4c865b7..42615e1e23143f95695541e78faff9808519e53e 100644 (file)
@@ -17,145 +17,7 @@ int arch_early_init_r(void)
        return 0;
 }
 
-static const struct pch_gpio_set1 pch_gpio_set1_mode = {
-       .gpio0 = GPIO_MODE_GPIO,  /* NMI_DBG# */
-       .gpio3 = GPIO_MODE_GPIO,  /* ALS_INT# */
-       .gpio5 = GPIO_MODE_GPIO,  /* SIM_DET */
-       .gpio7 = GPIO_MODE_GPIO,  /* EC_SCI# */
-       .gpio8 = GPIO_MODE_GPIO,  /* EC_SMI# */
-       .gpio9 = GPIO_MODE_GPIO,  /* RECOVERY# */
-       .gpio10 = GPIO_MODE_GPIO, /* SPD vector D3 */
-       .gpio11 = GPIO_MODE_GPIO, /* smbalert#, let's keep it initialized */
-       .gpio12 = GPIO_MODE_GPIO, /* TP_INT# */
-       .gpio14 = GPIO_MODE_GPIO, /* Touch_INT_L */
-       .gpio15 = GPIO_MODE_GPIO, /* EC_LID_OUT# (EC_WAKE#) */
-       .gpio21 = GPIO_MODE_GPIO, /* EC_IN_RW */
-       .gpio24 = GPIO_MODE_GPIO, /* DDR3L_EN */
-       .gpio28 = GPIO_MODE_GPIO, /* SLP_ME_CSW_DEV# */
-};
-
-static const struct pch_gpio_set1 pch_gpio_set1_direction = {
-       .gpio0 = GPIO_DIR_INPUT,
-       .gpio3 = GPIO_DIR_INPUT,
-       .gpio5 = GPIO_DIR_INPUT,
-       .gpio7 = GPIO_DIR_INPUT,
-       .gpio8 = GPIO_DIR_INPUT,
-       .gpio9 = GPIO_DIR_INPUT,
-       .gpio10 = GPIO_DIR_INPUT,
-       .gpio11 = GPIO_DIR_INPUT,
-       .gpio12 = GPIO_DIR_INPUT,
-       .gpio14 = GPIO_DIR_INPUT,
-       .gpio15 = GPIO_DIR_INPUT,
-       .gpio21 = GPIO_DIR_INPUT,
-       .gpio24 = GPIO_DIR_OUTPUT,
-       .gpio28 = GPIO_DIR_INPUT,
-};
-
-static const struct pch_gpio_set1 pch_gpio_set1_level = {
-       .gpio1 = GPIO_LEVEL_HIGH,
-       .gpio6 = GPIO_LEVEL_HIGH,
-       .gpio24 = GPIO_LEVEL_LOW,
-};
-
-static const struct pch_gpio_set1 pch_gpio_set1_invert = {
-       .gpio7 = GPIO_INVERT,
-       .gpio8 = GPIO_INVERT,
-       .gpio12 = GPIO_INVERT,
-       .gpio14 = GPIO_INVERT,
-       .gpio15 = GPIO_INVERT,
-};
-
-static const struct pch_gpio_set2 pch_gpio_set2_mode = {
-       .gpio36 = GPIO_MODE_GPIO, /* W_DISABLE_L */
-       .gpio41 = GPIO_MODE_GPIO, /* SPD vector D0 */
-       .gpio42 = GPIO_MODE_GPIO, /* SPD vector D1 */
-       .gpio43 = GPIO_MODE_GPIO, /* SPD vector D2 */
-       .gpio57 = GPIO_MODE_GPIO, /* PCH_SPI_WP_D */
-       .gpio60 = GPIO_MODE_GPIO, /* DRAMRST_CNTRL_PCH */
-};
-
-static const struct pch_gpio_set2 pch_gpio_set2_direction = {
-       .gpio36 = GPIO_DIR_OUTPUT,
-       .gpio41 = GPIO_DIR_INPUT,
-       .gpio42 = GPIO_DIR_INPUT,
-       .gpio43 = GPIO_DIR_INPUT,
-       .gpio57 = GPIO_DIR_INPUT,
-       .gpio60 = GPIO_DIR_OUTPUT,
-};
-
-static const struct pch_gpio_set2 pch_gpio_set2_level = {
-       .gpio36 = GPIO_LEVEL_HIGH,
-       .gpio60 = GPIO_LEVEL_HIGH,
-};
-
-static const struct pch_gpio_set3 pch_gpio_set3_mode = {
-};
-
-static const struct pch_gpio_set3 pch_gpio_set3_direction = {
-};
-
-static const struct pch_gpio_set3 pch_gpio_set3_level = {
-};
-
-static const struct pch_gpio_map link_gpio_map = {
-       .set1 = {
-               .mode      = &pch_gpio_set1_mode,
-               .direction = &pch_gpio_set1_direction,
-               .level     = &pch_gpio_set1_level,
-               .invert    = &pch_gpio_set1_invert,
-       },
-       .set2 = {
-               .mode      = &pch_gpio_set2_mode,
-               .direction = &pch_gpio_set2_direction,
-               .level     = &pch_gpio_set2_level,
-       },
-       .set3 = {
-               .mode      = &pch_gpio_set3_mode,
-               .direction = &pch_gpio_set3_direction,
-               .level     = &pch_gpio_set3_level,
-       },
-};
-
 int board_early_init_f(void)
 {
-       ich_gpio_set_gpio_map(&link_gpio_map);
-
        return 0;
 }
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-       /* GPIO Set 1 */
-       if (gpio->set1.level)
-               outl(*((u32 *)gpio->set1.level), gpiobase + GP_LVL);
-       if (gpio->set1.mode)
-               outl(*((u32 *)gpio->set1.mode), gpiobase + GPIO_USE_SEL);
-       if (gpio->set1.direction)
-               outl(*((u32 *)gpio->set1.direction), gpiobase + GP_IO_SEL);
-       if (gpio->set1.reset)
-               outl(*((u32 *)gpio->set1.reset), gpiobase + GP_RST_SEL1);
-       if (gpio->set1.invert)
-               outl(*((u32 *)gpio->set1.invert), gpiobase + GPI_INV);
-       if (gpio->set1.blink)
-               outl(*((u32 *)gpio->set1.blink), gpiobase + GPO_BLINK);
-
-       /* GPIO Set 2 */
-       if (gpio->set2.level)
-               outl(*((u32 *)gpio->set2.level), gpiobase + GP_LVL2);
-       if (gpio->set2.mode)
-               outl(*((u32 *)gpio->set2.mode), gpiobase + GPIO_USE_SEL2);
-       if (gpio->set2.direction)
-               outl(*((u32 *)gpio->set2.direction), gpiobase + GP_IO_SEL2);
-       if (gpio->set2.reset)
-               outl(*((u32 *)gpio->set2.reset), gpiobase + GP_RST_SEL2);
-
-       /* GPIO Set 3 */
-       if (gpio->set3.level)
-               outl(*((u32 *)gpio->set3.level), gpiobase + GP_LVL3);
-       if (gpio->set3.mode)
-               outl(*((u32 *)gpio->set3.mode), gpiobase + GPIO_USE_SEL3);
-       if (gpio->set3.direction)
-               outl(*((u32 *)gpio->set3.direction), gpiobase + GP_IO_SEL3);
-       if (gpio->set3.reset)
-               outl(*((u32 *)gpio->set3.reset), gpiobase + GP_RST_SEL3);
-}
index d492a0383fffc77ff3975cd6f0306cce0ba9ff4c..e3baf88783316c2d7c4adf5fb300185d7ebe6292 100644 (file)
@@ -16,7 +16,3 @@ int board_early_init_f(void)
 {
        return 0;
 }
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-}
index ccbe860b147ad4bbec98fa7ce2d8f281e509b55f..846b2f72718b5f0b0387b1dea31fc84778433c0f 100644 (file)
@@ -6,8 +6,3 @@
 
 #include <common.h>
 #include <asm/gpio.h>
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-       return;
-}
index c03247c3383df2a2e16d509942e6a39f0846c0b4..c350237fcad03790ab1e54c2a956757db1e5e9df 100644 (file)
@@ -52,8 +52,3 @@ int board_early_init_f(void)
 
        return 0;
 }
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-       return;
-}
index 3a79e69112101d5b72fba749992f75150fe17501..562d6d1b03f74bc8f6ec2e44372eaee7a0992441 100644 (file)
@@ -18,8 +18,3 @@ int board_early_init_f(void)
 
        return 0;
 }
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-       return;
-}
index 212c9702d3a5a35f07a226e21e7a86ef1e6878f0..568bd4db490e0f538c92a6fea4bd1cee5c63b127 100644 (file)
@@ -65,8 +65,3 @@ void board_deassert_perst(void)
        val |= (1 << 0);
        outl(val, port);
 }
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-       return;
-}
index 44e5bf4bed5b0e4cdb9110bac4f827fab41abfd8..94b22edd57fd10b6466b7849fc1f839001c3d233 100644 (file)
@@ -9,13 +9,5 @@
 
 int arch_early_init_r(void)
 {
-       /* do the pin-muxing */
-       gpio_ich6_pinctrl_init();
-
        return 0;
 }
-
-void setup_pch_gpios(u16 gpiobase, const struct pch_gpio_map *gpio)
-{
-       return;
-}
index ae999aff4b2d78884ebce3a25c842e5994915d2d..b7e379ab97984cbcffd1c4e9bb87350510f69151 100644 (file)
@@ -53,12 +53,6 @@ struct ich6_bank_priv {
 #define GPIO_IOSEL_OFFSET(x)   (x + 4)
 #define GPIO_LVL_OFFSET(x)     (x + 8)
 
-/* TODO: Move this to device tree, or platform data */
-void ich_gpio_set_gpio_map(const struct pch_gpio_map *map)
-{
-       gd->arch.gpio_map = map;
-}
-
 static int _ich6_gpio_set_value(uint16_t base, unsigned offset, int value)
 {
        u32 val;
@@ -90,11 +84,6 @@ static int _ich6_gpio_set_direction(uint16_t base, unsigned offset, int dir)
        return 0;
 }
 
-int gpio_ich6_pinctrl_init(void)
-{
-       return 0;
-}
-
 static int gpio_ich6_ofdata_to_platdata(struct udevice *dev)
 {
        struct ich6_bank_platdata *plat = dev_get_platdata(dev);
index 4caf3b6cbda229f71a8a222d9691fee5c8e4bd78..f87b5da96f03373ea816b55e7e942cb3b07f9bca 100644 (file)
@@ -159,7 +159,6 @@ enum fdt_compat_id {
        COMPAT_AMS_AS3722,              /* AMS AS3722 PMIC */
        COMPAT_INTEL_ICH_SPI,           /* Intel ICH7/9 SPI controller */
        COMPAT_INTEL_QRK_MRC,           /* Intel Quark MRC */
-       COMPAT_INTEL_X86_PINCTRL,       /* Intel ICH7/9 pin control */
        COMPAT_SOCIONEXT_XHCI,          /* Socionext UniPhier xHCI */
        COMPAT_INTEL_PCH,               /* Intel PCH */
        COMPAT_ALTERA_SOCFPGA_DWMAC,    /* SoCFPGA Ethernet controller */
index 0cb255f763ca191a584c3cb3ff8c2db42e464195..ddbd1ae96e060e234c8666afe401c19f59c98054 100644 (file)
@@ -64,7 +64,6 @@ static const char * const compat_names[COMPAT_COUNT] = {
        COMPAT(AMS_AS3722, "ams,as3722"),
        COMPAT(INTEL_ICH_SPI, "intel,ich-spi"),
        COMPAT(INTEL_QRK_MRC, "intel,quark-mrc"),
-       COMPAT(INTEL_X86_PINCTRL, "intel,x86-pinctrl"),
        COMPAT(SOCIONEXT_XHCI, "socionext,uniphier-xhci"),
        COMPAT(COMPAT_INTEL_PCH, "intel,bd82x6x"),
        COMPAT(ALTERA_SOCFPGA_DWMAC, "altr,socfpga-stmmac"),