]> git.sur5r.net Git - u-boot/commitdiff
ARM: tegra186: call secure monitor for all cache-wide ops
authorStephen Warren <swarren@nvidia.com>
Wed, 19 Oct 2016 21:18:47 +0000 (15:18 -0600)
committerTom Warren <twarren@nvidia.com>
Mon, 7 Nov 2016 22:36:29 +0000 (14:36 -0800)
An SMC call is required for all cache-wide operations on Tegra186. This
patch implements the two missing hooks now that U-Boot supports them, and
fixes the mapping of "hook name" to SMC call code.

Signed-off-by: Stephen Warren <swarren@nvidia.com>
Signed-off-by: Tom Warren <twarren@nvidia.com>
arch/arm/mach-tegra/tegra186/cache.S

index 3ca3f3c8af687b47c763c78a8d1b161cbb5ea47d..3061dc2ecff22d935bbd7420bbb218096366a34c 100644 (file)
@@ -9,10 +9,10 @@
 
 #define SMC_SIP_INVOKE_MCE             0x82FFFF00
 #define MCE_SMC_ROC_FLUSH_CACHE                (SMC_SIP_INVOKE_MCE | 11)
+#define MCE_SMC_ROC_FLUSH_CACHE_ONLY   (SMC_SIP_INVOKE_MCE | 14)
+#define MCE_SMC_ROC_CLEAN_CACHE_ONLY   (SMC_SIP_INVOKE_MCE | 15)
 
-ENTRY(__asm_flush_l3_dcache)
-       mov     x0, #(MCE_SMC_ROC_FLUSH_CACHE & 0xffff)
-       movk    x0, #(MCE_SMC_ROC_FLUSH_CACHE >> 16), lsl #16
+ENTRY(__asm_tegra_cache_smc)
        mov     x1, #0
        mov     x2, #0
        mov     x3, #0
@@ -22,4 +22,22 @@ ENTRY(__asm_flush_l3_dcache)
        smc     #0
        mov     x0, #0
        ret
+ENDPROC(__asm_invalidate_l3_dcache)
+
+ENTRY(__asm_invalidate_l3_dcache)
+       mov     x0, #(MCE_SMC_ROC_FLUSH_CACHE_ONLY & 0xffff)
+       movk    x0, #(MCE_SMC_ROC_FLUSH_CACHE_ONLY >> 16), lsl #16
+       b       __asm_tegra_cache_smc
+ENDPROC(__asm_invalidate_l3_dcache)
+
+ENTRY(__asm_flush_l3_dcache)
+       mov     x0, #(MCE_SMC_ROC_CLEAN_CACHE_ONLY & 0xffff)
+       movk    x0, #(MCE_SMC_ROC_CLEAN_CACHE_ONLY >> 16), lsl #16
+       b       __asm_tegra_cache_smc
 ENDPROC(__asm_flush_l3_dcache)
+
+ENTRY(__asm_invalidate_l3_icache)
+       mov     x0, #(MCE_SMC_ROC_FLUSH_CACHE & 0xffff)
+       movk    x0, #(MCE_SMC_ROC_FLUSH_CACHE >> 16), lsl #16
+       b       __asm_tegra_cache_smc
+ENDPROC(__asm_invalidate_l3_icache)