]> git.sur5r.net Git - u-boot/blob - cpu/at91rm9200/lowlevel.S
Prepare for SoC rework of ARM code:
[u-boot] / cpu / at91rm9200 / lowlevel.S
1 /*
2  * Memory Setup stuff - taken from blob memsetup.S
3  *
4  * Copyright (C) 1999 2000 2001 Erik Mouw (J.A.K.Mouw@its.tudelft.nl) and
5  *                     Jan-Derk Bakker (J.D.Bakker@its.tudelft.nl)
6  *
7  * Modified for the at91rm9200dk board by
8  * (C) Copyright 2004
9  * Gary Jennejohn, DENX Software Engineering, <garyj@denx.de>
10  *
11  * See file CREDITS for list of people who contributed to this
12  * project.
13  *
14  * This program is free software; you can redistribute it and/or
15  * modify it under the terms of the GNU General Public License as
16  * published by the Free Software Foundation; either version 2 of
17  * the License, or (at your option) any later version.
18  *
19  * This program is distributed in the hope that it will be useful,
20  * but WITHOUT ANY WARRANTY; without even the implied warranty of
21  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
22  * GNU General Public License for more details.
23  *
24  * You should have received a copy of the GNU General Public License
25  * along with this program; if not, write to the Free Software
26  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
27  * MA 02111-1307 USA
28  */
29
30 #include <config.h>
31 #include <version.h>
32
33 #ifdef CONFIG_INIT_CRITICAL
34 /*
35  * some parameters for the board
36  *
37  * This is based on rm9200dk.cfg for the BDI2000 from ABATRON which in
38  * turn is based on the boot.bin code from ATMEL
39  *
40  */
41
42 /* flash */
43 #define MC_PUIA         0xFFFFFF10
44 #define MC_PUP          0xFFFFFF50
45 #define MC_PUER         0xFFFFFF54
46 #define MC_ASR          0xFFFFFF04
47 #define MC_AASR         0xFFFFFF08
48 #define EBI_CFGR        0xFFFFFF64
49 #define SMC2_CSR        0xFFFFFF70
50
51 /* clocks */
52 #define PLLAR           0xFFFFFC28
53 #define PLLBR           0xFFFFFC2C
54 #define MCKR            0xFFFFFC30
55
56 #define AT91C_BASE_CKGR 0xFFFFFC20
57 #define CKGR_MOR 0
58
59 /* sdram */
60 #define PIOC_ASR        0xFFFFF870
61 #define PIOC_BSR        0xFFFFF874
62 #define PIOC_PDR        0xFFFFF804
63 #define EBI_CSA         0xFFFFFF60
64 #define SDRC_CR         0xFFFFFF98
65 #define SDRC_MR         0xFFFFFF90
66 #define SDRC_TR         0xFFFFFF94
67
68
69 _MTEXT_BASE:
70 #undef START_FROM_MEM
71 #ifdef START_FROM_MEM
72         .word   TEXT_BASE-PHYS_FLASH_1
73 #else
74         .word   TEXT_BASE
75 #endif
76
77 .globl lowlevelinit
78 lowlevelinit:
79         /* Get the CKGR Base Address */
80         ldr     r1, =AT91C_BASE_CKGR
81         /* Main oscillator Enable register */
82 #ifdef CFG_USE_MAIN_OSCILLATOR
83         ldr     r0, =0x0000FF01         /* Enable main oscillator,  OSCOUNT = 0xFF */
84 #else
85         ldr     r0, =0x0000FF00         /* Disable main oscillator, OSCOUNT = 0xFF */
86 #endif
87         str     r0, [r1, #CKGR_MOR]
88         /* Add loop to compensate Main Oscillator startup time */
89         ldr     r0, =0x00000010
90 LoopOsc:
91         subs    r0, r0, #1
92         bhi     LoopOsc
93
94         /* memory control configuration */
95         /* this isn't very elegant, but  what the heck */
96         ldr     r0, =SMRDATA
97         ldr     r1, _MTEXT_BASE
98         sub     r0, r0, r1
99         add     r2, r0, #80
100 0:
101         /* the address */
102         ldr     r1, [r0], #4
103         /* the value */
104         ldr     r3, [r0], #4
105         str     r3, [r1]
106         cmp     r2, r0
107         bne     0b
108         /* delay - this is all done by guess */
109         ldr     r0, =0x00010000
110 1:
111         subs    r0, r0, #1
112         bhi     1b
113         ldr     r0, =SMRDATA1
114         ldr     r1, _MTEXT_BASE
115         sub     r0, r0, r1
116         add     r2, r0, #176
117 2:
118         /* the address */
119         ldr     r1, [r0], #4
120         /* the value */
121         ldr     r3, [r0], #4
122         str     r3, [r1]
123         cmp     r2, r0
124         bne     2b
125
126         /* everything is fine now */
127         mov     pc, lr
128
129         .ltorg
130
131 SMRDATA:
132         .word MC_PUIA
133         .word MC_PUIA_VAL
134         .word MC_PUP
135         .word MC_PUP_VAL
136         .word MC_PUER
137         .word MC_PUER_VAL
138         .word MC_ASR
139         .word MC_ASR_VAL
140         .word MC_AASR
141         .word MC_AASR_VAL
142         .word EBI_CFGR
143         .word EBI_CFGR_VAL
144         .word SMC2_CSR
145         .word SMC2_CSR_VAL
146         .word PLLAR
147         .word PLLAR_VAL
148         .word PLLBR
149         .word PLLBR_VAL
150         .word MCKR
151         .word MCKR_VAL
152         /* SMRDATA is 80 bytes long */
153         /* here there's a delay of 100 */
154 SMRDATA1:
155         .word PIOC_ASR
156         .word PIOC_ASR_VAL
157         .word PIOC_BSR
158         .word PIOC_BSR_VAL
159         .word PIOC_PDR
160         .word PIOC_PDR_VAL
161         .word EBI_CSA
162         .word EBI_CSA_VAL
163         .word SDRC_CR
164         .word SDRC_CR_VAL
165         .word SDRC_MR
166         .word SDRC_MR_VAL
167         .word SDRAM
168         .word SDRAM_VAL
169         .word SDRC_MR
170         .word SDRC_MR_VAL1
171         .word SDRAM
172         .word SDRAM_VAL
173         .word SDRAM
174         .word SDRAM_VAL
175         .word SDRAM
176         .word SDRAM_VAL
177         .word SDRAM
178         .word SDRAM_VAL
179         .word SDRAM
180         .word SDRAM_VAL
181         .word SDRAM
182         .word SDRAM_VAL
183         .word SDRAM
184         .word SDRAM_VAL
185         .word SDRAM
186         .word SDRAM_VAL
187         .word SDRC_MR
188         .word SDRC_MR_VAL2
189         .word SDRAM1
190         .word SDRAM_VAL
191         .word SDRC_TR
192         .word SDRC_TR_VAL
193         .word SDRAM
194         .word SDRAM_VAL
195         .word SDRC_MR
196         .word SDRC_MR_VAL3
197         .word SDRAM
198         .word SDRAM_VAL
199         /* SMRDATA1 is 176 bytes long */
200 #endif /* CONFIG_INIT_CRITICAL */